--- /srv/rebuilderd/tmp/rebuilderdOeWOwz/inputs/qemu-system-misc_10.1.2+ds-3+b1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdOeWOwz/out/qemu-system-misc_10.1.2+ds-3+b1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-12-01 00:38:44.000000 debian-binary │ --rw-r--r-- 0 0 0 2016 2025-12-01 00:38:44.000000 control.tar.xz │ --rw-r--r-- 0 0 0 18042668 2025-12-01 00:38:44.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 2008 2025-12-01 00:38:44.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 18109096 2025-12-01 00:38:44.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-avr │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 937c8a9da9618af3e13b8b0ad0c37f092494eda2 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 992d295150acb5042c6159b2a45749b1b5a14f91 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -501423,19 +501423,19 @@ │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #19 │ │ │ │ bl 27e240 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 27f016 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r2, [pc, #1692] @ 2802f8 │ │ │ │ - and.w r1, r3, #15 │ │ │ │ + ubfx r1, r3, #4, #4 │ │ │ │ + and.w r3, r3, #15 │ │ │ │ add r2, pc │ │ │ │ - ubfx r3, r3, #4, #4 │ │ │ │ - add.w ip, r2, r1, lsl #3 │ │ │ │ - add.w r4, r2, r3, lsl #3 │ │ │ │ + add.w ip, r2, r3, lsl #3 │ │ │ │ + add.w r4, r2, r1, lsl #3 │ │ │ │ ldrd r3, r1, [ip, #36] @ 0x24 │ │ │ │ ldrd r4, r0, [r4, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ bl 245558 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 245558 │ │ │ │ @@ -502027,15 +502027,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ ldrb r6, [r4, #30] │ │ │ │ movs r5, r6 │ │ │ │ ldrb r2, [r1, #29] │ │ │ │ movs r5, r6 │ │ │ │ ldrb r4, [r6, #27] │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r0, [r7, #25] │ │ │ │ + ldrb r4, [r6, #25] │ │ │ │ movs r5, r6 │ │ │ │ ldrb r4, [r7, #24] │ │ │ │ movs r5, r6 │ │ │ │ ldrb r2, [r2, #24] │ │ │ │ movs r5, r6 │ │ │ │ ldrb r6, [r1, #23] │ │ │ │ movs r5, r6 │ │ │ │ @@ -502211,19 +502211,19 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r5 │ │ │ │ bl 245db0 │ │ │ │ movs r3, #9 │ │ │ │ str r5, [r7, #100] @ 0x64 │ │ │ │ str r3, [r7, #108] @ 0x6c │ │ │ │ b.w 27f016 │ │ │ │ - and.w r2, r1, #7 │ │ │ │ ubfx r4, r1, #4, #3 │ │ │ │ + and.w r2, r1, #7 │ │ │ │ and.w r3, r1, #136 @ 0x88 │ │ │ │ - adds r2, #16 │ │ │ │ adds r4, #16 │ │ │ │ + adds r2, #16 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ beq.w 280728 │ │ │ │ bhi.w 280666 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 280770 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ @@ -504807,16 +504807,16 @@ │ │ │ │ cmp.w r2, #8192 @ 0x2000 │ │ │ │ beq.w 2823e4 │ │ │ │ bhi.w 28237a │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 282100 │ │ │ │ lsls r1, r5, #21 │ │ │ │ bmi.w 2828a2 │ │ │ │ - ubfx r3, r5, #3, #5 │ │ │ │ and.w r1, r5, #7 │ │ │ │ + ubfx r3, r5, #3, #5 │ │ │ │ ubfx r5, r5, #8, #2 │ │ │ │ cmp r5, #2 │ │ │ │ beq.w 28281a │ │ │ │ cmp r5, #3 │ │ │ │ beq.w 282808 │ │ │ │ cmp r5, #1 │ │ │ │ beq.w 2827f6 │ │ │ │ @@ -505603,19 +505603,19 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r2, [pc, #1252] @ 282d04 │ │ │ │ ldr.w r1, [pc, #1252] @ 282d08 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ blx r6 │ │ │ │ b.n 282048 │ │ │ │ - and.w r1, r5, #7 │ │ │ │ ubfx r3, r5, #4, #3 │ │ │ │ + and.w r1, r5, #7 │ │ │ │ and.w r5, r5, #136 @ 0x88 │ │ │ │ - adds r1, #16 │ │ │ │ adds r3, #16 │ │ │ │ + adds r1, #16 │ │ │ │ cmp r5, #128 @ 0x80 │ │ │ │ beq.n 2828f4 │ │ │ │ bhi.n 2828da │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 282908 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r2, [pc, #1216] @ 282d0c │ │ │ │ @@ -505631,27 +505631,27 @@ │ │ │ │ ldr.w r2, [pc, #1200] @ 282d18 │ │ │ │ ubfx r3, r5, #4, #4 │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ blx r6 │ │ │ │ b.w 282048 │ │ │ │ - and.w r3, r5, #15 │ │ │ │ - ubfx r4, r5, #4, #4 │ │ │ │ - ldr.w r2, [pc, #1176] @ 282d1c │ │ │ │ - ldr.w r1, [pc, #1176] @ 282d20 │ │ │ │ - lsls r4, r4, #1 │ │ │ │ + and.w r2, r5, #15 │ │ │ │ + ubfx r3, r5, #4, #4 │ │ │ │ + ldr.w r1, [pc, #1176] @ 282d1c │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr.w r2, [pc, #1168] @ 282d20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r2, pc │ │ │ │ adds r3, #1 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - adds r3, r4, #1 │ │ │ │ blx r6 │ │ │ │ b.w 282048 │ │ │ │ lsrs r1, r5, #5 │ │ │ │ and.w r2, r5, #15 │ │ │ │ and.w r1, r1, #16 │ │ │ │ ubfx r3, r5, #4, #5 │ │ │ │ eors r1, r2 │ │ │ │ @@ -506153,17 +506153,17 @@ │ │ │ │ movs r3, r3 │ │ │ │ adds r7, #38 @ 0x26 │ │ │ │ movs r3, r3 │ │ │ │ adds r7, #8 │ │ │ │ movs r3, r3 │ │ │ │ adds r6, #254 @ 0xfe │ │ │ │ movs r3, r3 │ │ │ │ - adds r6, #194 @ 0xc2 │ │ │ │ + adds r6, #196 @ 0xc4 │ │ │ │ movs r3, r3 │ │ │ │ - adds r6, #198 @ 0xc6 │ │ │ │ + adds r6, #184 @ 0xb8 │ │ │ │ movs r3, r3 │ │ │ │ subs r2, #104 @ 0x68 │ │ │ │ movs r3, r3 │ │ │ │ adds r6, #186 @ 0xba │ │ │ │ movs r3, r3 │ │ │ │ subs r2, #24 │ │ │ │ movs r3, r3 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 37633861 39646139 36313861 66336531 7c8a9da9618af3e1 │ │ │ │ - 0x00000010 33623862 30616430 63333766 30393234 3b8b0ad0c37f0924 │ │ │ │ - 0x00000020 39346564 61322e64 65627567 00000000 94eda2.debug.... │ │ │ │ - 0x00000030 1147dbaa .G.. │ │ │ │ + 0x00000000 32643239 35313530 61636235 30343263 2d295150acb5042c │ │ │ │ + 0x00000010 36313539 62326134 35373439 62316235 6159b2a45749b1b5 │ │ │ │ + 0x00000020 61313466 39312e64 65627567 00000000 a14f91.debug.... │ │ │ │ + 0x00000030 aaac1f61 ...a │ │ ├── ./usr/bin/qemu-system-microblaze │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x166285 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x522cb4 0x00522cb4 0x00522cb4 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x522ca4 0x00522ca4 0x00522ca4 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x522ce0 0x522ce0 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x522cd0 0x522cd0 R E 0x10000 │ │ │ │ LOAD 0x523db0 0x00533db0 0x00533db0 0xc6230 0xeb3c0 RW 0x10000 │ │ │ │ DYNAMIC 0x53c7c4 0x0054c7c4 0x0054c7c4 0x001d8 0x001d8 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x522cc0 0x00522cc0 0x00522cc0 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x522cb0 0x00522cb0 0x00522cb0 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x523db0 0x00533db0 0x00533db0 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x523db0 0x00533db0 0x00533db0 0x1c250 0x1c250 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0006b4f4 06b4f4 07e7ee 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 000e9ce2 0e9ce2 008cfe 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 000f29e0 0f29e0 0003c0 00 A 5 19 4 │ │ │ │ [ 8] .rel.dyn REL 000f2da0 0f2da0 06b750 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 0015e4f0 15e4f0 001cd0 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 001601c0 1601c0 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 001601cc 1601cc 002d1c 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 00162ee8 162ee8 2d0ea0 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 00433d88 433d88 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 00433d90 433d90 0eef24 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00522cb4 522cb4 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00522cbc 522cbc 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00522cc0 522cc0 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 00162ee8 162ee8 2d0e90 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 00433d78 433d78 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 00433d80 433d80 0eef24 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00522ca4 522ca4 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00522cac 522cac 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00522cb0 522cb0 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00533db0 523db0 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00533db0 523db0 000444 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 005341f4 5241f4 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 005341f8 5241f8 0185cc 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 0054c7c4 53c7c4 0001d8 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 0054c99c 53c99c 003660 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00550000 540000 0a9fe0 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -977,207 +977,207 @@ │ │ │ │ 973: 00000000 0 FUNC GLOBAL DEFAULT UND g_main_context_unref │ │ │ │ 974: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 975: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 976: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 977: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 978: 0022262d 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 979: 005f16cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 980: 00316711 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 980: 00316701 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 981: 005534d8 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 982: 002f8aa1 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 982: 002f8a91 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 983: 0061e31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 984: 005f4c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 985: 005fa0c8 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 986: 0055a864 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 987: 0061d2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 988: 0039f44d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 989: 002f25cd 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 990: 003ecf75 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 988: 0039f43d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 989: 002f25bd 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 990: 003ecf65 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 991: 0061dc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 992: 0061e5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 993: 005ef160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 994: 00543f44 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ - 995: 003a1a59 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 995: 003a1a49 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 996: 0018ab69 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 997: 0061e800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 998: 0061deca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 999: 005f4c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1000: 003ddd39 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ - 1001: 003b9f49 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 1000: 003ddd29 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1001: 003b9f39 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 1002: 005ec49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1003: 003d7a19 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1003: 003d7a09 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1004: 0061d84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ - 1005: 003a8089 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1005: 003a8079 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1006: 00198cf1 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 1007: 005f1c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1008: 0040b40d 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1008: 0040b3fd 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1009: 0061e3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1010: 005f6008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1011: 0061d3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1012: 003f7ae5 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1012: 003f7ad5 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1013: 005f3c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1014: 005f8bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1015: 0039b8d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1015: 0039b8c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1016: 0054120c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1017: 005f76a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1018: 0061dc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1019: 005eba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ - 1020: 0031ce29 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1020: 0031ce19 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1021: 0061de8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1022: 005ec76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1023: 0061d826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1024: 005f2b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1025: 001f26d9 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1026: 005f177c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ - 1027: 003917f5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1028: 003d5c8d 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1027: 003917e5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1028: 003d5c7d 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1029: 0061e252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1030: 0022e0c9 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1031: 005f199c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1032: 001f7219 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1033: 0039e2d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1033: 0039e2c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1034: 0061d5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1035: 0061e5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1036: 001bab99 44 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1037: 0042d899 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1037: 0042d889 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1038: 0061e56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1039: 0061de42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1040: 005eb418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1041: 002904f1 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1042: 0028f075 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1043: 003c31f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1044: 00384b61 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ - 1045: 0032e891 652 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1043: 003c31e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1044: 00384b51 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1045: 0032e881 652 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1046: 0026fc69 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1047: 0019c829 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1048: 005fc480 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1049: 0020404d 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1050: 003e1add 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1050: 003e1acd 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1051: 005e917c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1052: 0061dab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1053: 003daa91 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1053: 003daa81 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1054: 002a279d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1055: 0061e1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1056: 0061eaf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1057: 0061e54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1058: 003bb879 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1059: 0042b659 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ - 1060: 0038388d 536 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1058: 003bb869 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1059: 0042b649 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1060: 0038387d 536 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1061: 0061e448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1062: 00237fe5 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1063: 0061d3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1064: 005f6704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1065: 001f6ff1 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1066: 005ee174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1067: 005ec59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1068: 0042bf71 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1068: 0042bf61 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1069: 001c858d 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1070: 00318749 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1070: 00318739 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1071: 002302c9 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1072: 004092ad 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1072: 0040929d 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1073: 005eb040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1074: 0061e07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1075: 0061e26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1076: 0020a6b9 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1077: 0061d964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1078: 00539d60 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1079: 005ee274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1080: 001b5e5d 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1081: 0061ea04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1082: 005efb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1083: 005f47f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1084: 00167ac1 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ - 1085: 003d1429 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1085: 003d1419 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1086: 0055f960 132 OBJECT GLOBAL DEFAULT 24 helper_info_sbea │ │ │ │ 1087: 005ed8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1088: 005f1e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1089: 005f881c 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1090: 0055c544 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1091: 0061d874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1092: 001e4b5d 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1093: 0061d1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1094: 003d4ed5 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1094: 003d4ec5 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1095: 005ed284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1096: 00261a81 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1097: 003fc3b1 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1098: 003c8731 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1097: 003fc3a1 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1098: 003c8721 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1099: 005ec79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ - 1100: 00400bf5 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1101: 00506470 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1100: 00400be5 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1101: 00506460 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1102: 0061de16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1103: 0061e25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1104: 002fef6d 44 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1104: 002fef5d 44 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1105: 0061e468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1106: 005f8f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1107: 0039cf7d 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1107: 0039cf6d 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1108: 001c3f2d 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1109: 003d66ed 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1110: 00395321 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1109: 003d66dd 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1110: 00395311 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1111: 005f7c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1112: 0020c295 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1113: 0061d694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1114: 0061e64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1115: 0028affd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1116: 0061d122 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1117: 003dfc71 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1117: 003dfc61 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1118: 00261ec9 2 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1119: 001e3e9d 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1120: 0018e8f5 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1121: 0018dbf1 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1122: 0029f60d 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1123: 003c7fa9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1123: 003c7f99 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1124: 00559340 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1125: 002d96d5 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1125: 002d96c5 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1126: 0061d29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1127: 0034e039 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1127: 0034e029 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1128: 0061e51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1129: 001c2805 88 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1130: 0061dbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1131: 005f6764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1132: 005ed9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1133: 002a55a1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1134: 0061d1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1135: 0038ec09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1136: 002bcc4d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1137: 003e3d01 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1135: 0038ebf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1136: 002bcc3d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1137: 003e3cf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1138: 001d0b91 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1139: 0038d63d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1139: 0038d62d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1140: 0025d181 272 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1141: 005f166c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1142: 005f992c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1143: 002d5689 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1143: 002d5679 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1144: 002182f5 124 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1145: 0061d57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1146: 00418035 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1146: 00418025 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1147: 0061e6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1148: 005ef4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ - 1149: 003f3c39 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1149: 003f3c29 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1150: 0027a929 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1151: 003c211d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1151: 003c210d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1152: 005e9634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1153: 003c7dd9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1153: 003c7dc9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1154: 005f4f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1155: 0061d4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ - 1156: 0031d205 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1156: 0031d1f5 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1157: 005f183c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1158: 001bac45 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1159: 0061d59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1160: 005f9518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1161: 003633b5 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1161: 003633a5 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1162: 005ed2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1163: 0061e362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1164: 003b6365 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1164: 003b6355 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1165: 001a5731 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1166: 005f707c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 1167: 00301215 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1167: 00301205 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1168: 005f54a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1169: 005edef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1170: 003cb04d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1170: 003cb03d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1171: 00543010 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ - 1172: 003d9795 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1172: 003d9785 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1173: 005ed934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ 1174: 0061db2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1175: 00194cf1 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1176: 005e9f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1177: 0061e1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1178: 005eef90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1179: 00543698 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ @@ -1187,198 +1187,198 @@ │ │ │ │ 1183: 005592bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup32 │ │ │ │ 1184: 005fcec0 4 OBJECT GLOBAL DEFAULT 25 outgoing_args │ │ │ │ 1185: 0061d648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1186: 0061f146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1187: 001975c1 132 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1188: 0061d91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1189: 002a5349 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ - 1190: 002fc2ad 832 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ - 1191: 004294ad 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1192: 00313ced 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1193: 003b0aad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1190: 002fc29d 832 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1191: 0042949d 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1192: 00313cdd 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1193: 003b0a9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1194: 0054381c 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1195: 0061d0e4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1196: 0061e77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1197: 0028b3e5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1198: 0020e221 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1199: 003ef5dd 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1199: 003ef5cd 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1200: 005efb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1201: 002a9ee1 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1202: 0040bb29 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1202: 0040bb19 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1203: 0061e47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1204: 00287795 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1205: 003169f9 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1205: 003169e9 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1206: 00194af5 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1207: 0061e3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1208: 001db89d 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1209: 0061f0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1210: 003abfa9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ - 1211: 003c3361 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1210: 003abf99 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1211: 003c3351 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1212: 0061dc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1213: 003b1d21 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1213: 003b1d11 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1214: 002aeffd 228 FUNC GLOBAL DEFAULT 12 mb_cpu_get_phys_page_attrs_debug │ │ │ │ 1215: 002a6075 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1216: 0025fe89 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1217: 003b8749 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1217: 003b8739 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1218: 00229071 44 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1219: 005f382c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1220: 00204931 140 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1221: 005f7fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1222: 001d345d 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1223: 005eb6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1224: 005f9f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1225: 00226b85 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1226: 003a54f1 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1226: 003a54e1 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1227: 005ef6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1228: 005f9c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1229: 005ea788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1230: 0061ddd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1231: 0061e228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1232: 002fa875 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1233: 003d3569 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1232: 002fa865 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1233: 003d3559 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1234: 005ec9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1235: 005064d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1235: 005064c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1236: 005efe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1237: 005573cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1238: 0027a865 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1239: 0023d111 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1240: 0061ed94 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ - 1241: 003d308d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1242: 002ccef5 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ - 1243: 00423f09 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1244: 004205bd 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1241: 003d307d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1242: 002ccee5 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1243: 00423ef9 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1244: 004205ad 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1245: 0061e21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1246: 0061e17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1247: 0061e9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1248: 0039be19 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1248: 0039be09 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1249: 001989a9 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1250: 002c0fc9 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1250: 002c0fb9 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1251: 0061d86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1252: 005f4118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ - 1253: 003eb065 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1253: 003eb055 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1254: 0061ead4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1255: 0061d858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1256: 0061e318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1257: 0061dcf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1258: 0061dcb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1259: 003d9d41 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1259: 003d9d31 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1260: 0061e2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1261: 005ef090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1262: 0061e6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1263: 00276895 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1264: 00419989 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1264: 00419979 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1265: 0061ea40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1266: 002d4065 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1267: 00400d81 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1266: 002d4055 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1267: 00400d71 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1268: 005e909c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1269: 00555878 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1270: 0061e4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1271: 003027e1 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1271: 003027d1 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1272: 005ec5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1273: 002a91e1 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1274: 002d005d 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1274: 002d004d 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1275: 001bfe15 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1276: 0061e662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1277: 0061ea20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1278: 005ecf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1279: 00559238 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1280: 0061dd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1281: 002d98f1 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1281: 002d98e1 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1282: 005f0dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1283: 0061d4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1284: 00317f05 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1285: 0042f335 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1284: 00317ef5 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1285: 0042f325 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ 1286: 002afd99 172 FUNC GLOBAL DEFAULT 12 helper_lwea_be │ │ │ │ - 1287: 003aee5d 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1287: 003aee4d 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1288: 005f4cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ - 1289: 00421d21 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1290: 00401509 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1291: 0031cd3d 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ - 1292: 003b5579 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1289: 00421d11 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1290: 004014f9 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1291: 0031cd2d 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1292: 003b5569 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1293: 002999c9 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ 1294: 001f25c9 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1295: 001f76e9 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1296: 0061e458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1297: 005ecd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ - 1298: 003cb9a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1299: 003dff65 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1298: 003cb999 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1299: 003dff55 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1300: 005f377c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1301: 005ea828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1302: 003de2fd 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1302: 003de2ed 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1303: 005fbdb4 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1304: 0061d2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1305: 0061df9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1306: 002a26c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1307: 002450dd 76 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1308: 0061e692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1309: 001e2171 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1310: 0061dea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1311: 002a9371 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1312: 0034c721 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1313: 003aea8d 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1312: 0034c711 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1313: 003aea7d 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1314: 005f24e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1315: 002a97a5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1316: 005434fc 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1317: 005f4d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1318: 005f1d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1319: 003cd8f9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1319: 003cd8e9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1320: 005f9158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1321: 0031c905 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1321: 0031c8f5 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1322: 001f85ad 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1323: 00404315 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1323: 00404305 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1324: 005f31ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1325: 0030acad 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1326: 003a5efd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1325: 0030ac9d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1326: 003a5eed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1327: 0061eaee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1328: 002a13b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1329: 0061e7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1330: 001f961d 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1331: 0018ac19 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1332: 0039d615 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1332: 0039d605 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1333: 005e903c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1334: 002609c9 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1335: 003d6d35 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1335: 003d6d25 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1336: 0061e2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1337: 0055e8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fint │ │ │ │ 1338: 00217179 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1339: 0061e9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1340: 00557348 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ - 1341: 00397769 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1341: 00397759 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1342: 001c9959 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1343: 00225a05 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1344: 0061eb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ - 1345: 003a05c9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1346: 003e8ba1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1345: 003a05b9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1346: 003e8b91 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1347: 001976ad 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1348: 0061d490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1349: 005ef580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1350: 0061e946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1351: 00221861 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1352: 0061e972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1353: 0061e572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1354: 0038bbed 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1354: 0038bbdd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1355: 0061d1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1356: 00228de5 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1357: 0061ded6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1358: 005ed8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1359: 005ea738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1360: 0061d6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ - 1361: 003a7e4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1361: 003a7e3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1362: 005ef420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1363: 0028cac1 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1364: 003c4505 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1364: 003c44f5 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1365: 0061e546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ - 1366: 002f1f2d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1366: 002f1f1d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1367: 0054c4d4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1368: 0037444d 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1368: 0037443d 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1369: 0027a20d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1370: 003f66e9 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1370: 003f66d9 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1371: 005ed8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1372: 0042b0a1 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ - 1373: 003fc5a9 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1372: 0042b091 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1373: 003fc599 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1374: 005eddf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1375: 005ec31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1376: 0018aab9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1377: 005ea320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1378: 002a9aed 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1379: 0018f859 6 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1380: 005f9238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_LIST_EVENT │ │ │ │ @@ -1387,46 +1387,46 @@ │ │ │ │ 1383: 0061dec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_DSTATE │ │ │ │ 1384: 005f9fe0 0 NOTYPE GLOBAL DEFAULT 25 __bss_start │ │ │ │ 1385: 0061e604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1386: 0061e5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1387: 001d2379 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1388: 001c380d 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1389: 0018f2b1 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ - 1390: 003fd55d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1390: 003fd54d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1391: 0061e218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1392: 0061e9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1393: 005ec6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1394: 005f3edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1395: 005f1f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1396: 005edb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1397: 00292c49 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1398: 0061db8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1399: 0061e812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1400: 002bb9f9 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1400: 002bb9e9 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1401: 001f7e19 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1402: 0061df16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1403: 0061d9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1404: 0042da01 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1404: 0042d9f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1405: 005f7978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1406: 0061dc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1407: 002c805d 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1408: 003b5669 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1407: 002c804d 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1408: 003b5659 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1409: 005f85fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1410: 002934e5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1411: 003f5635 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1411: 003f5625 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1412: 005f5184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1413: 005f2404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1414: 003e0c11 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1414: 003e0c01 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1415: 005ed8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1416: 003ab8fd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1416: 003ab8ed 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1417: 0061e7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ - 1418: 0031d8f9 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ - 1419: 003da629 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1420: 002d6071 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1421: 0040b095 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1418: 0031d8e9 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1419: 003da619 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1420: 002d6061 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1421: 0040b085 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1422: 0061dc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1423: 001f84a5 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1424: 0061e28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1425: 0061e8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1426: 005f2e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1427: 0061e0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ 1428: 00556454 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ @@ -1435,2946 +1435,2946 @@ │ │ │ │ 1431: 005ec2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ 1432: 0020dc6d 524 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1433: 005f0f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1434: 0061e122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1435: 0061e584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1436: 005ecd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1437: 0061decc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1438: 003e0995 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1438: 003e0985 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1439: 00555c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1440: 005f5824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1441: 005f324c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1442: 002c4101 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1442: 002c40f1 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1443: 005f4f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1444: 0061d96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1445: 001ed3cd 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1446: 003df171 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1446: 003df161 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1447: 0061d5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1448: 0061d714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1449: 003d1e85 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ - 1450: 004232f9 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1449: 003d1e75 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1450: 004232e9 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1451: 0018bc49 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1452: 005ecc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1453: 00167a81 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1454: 003eef89 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ - 1455: 00316dc9 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1454: 003eef79 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1455: 00316db9 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1456: 0061d8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1457: 005e98a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1458: 003b72b9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1458: 003b72a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1459: 0061d8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1460: 005f8fc8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ - 1461: 0037b1e9 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1461: 0037b1d9 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1462: 00272b29 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ - 1463: 0038ce09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1463: 0038cdf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1464: 0061d4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ - 1465: 003c7651 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1465: 003c7641 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1466: 00216211 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1467: 005ee1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1468: 0061d43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1469: 003cbbb5 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1469: 003cbba5 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1470: 0061e2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1471: 005f7ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1472: 005ef960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1473: 001c55e9 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1474: 00411721 208 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1475: 003dfb99 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1474: 00411711 208 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1475: 003dfb89 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1476: 0061dac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1477: 004057e9 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1478: 00398ea9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1479: 003c49a1 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1480: 002f8179 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1477: 004057d9 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1478: 00398e99 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1479: 003c4991 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1480: 002f8169 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1481: 005f6504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1482: 001c86c1 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1483: 0061d68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1484: 0061d6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1485: 0018e345 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1486: 001c2b79 6 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1487: 002cc975 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1487: 002cc965 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1488: 0061dafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1489: 005f1ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1490: 0061e678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1491: 001890a5 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1492: 003d164d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1493: 003cbe25 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1492: 003d163d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1493: 003cbe15 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1494: 005e8dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1495: 005ee8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1496: 0038cdcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1497: 002d452d 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1496: 0038cdbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1497: 002d451d 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1498: 0061e59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1499: 00427ecd 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1499: 00427ebd 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1500: 0061da5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ - 1501: 00365f29 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1501: 00365f19 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1502: 0019c4dd 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1503: 00539d10 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1504: 0061e3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1505: 0061d9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1506: 005f9218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ - 1507: 00421b05 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1508: 0033da35 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ - 1509: 003dd051 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1507: 00421af5 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1508: 0033da25 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1509: 003dd041 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1510: 001e6731 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1511: 0061e6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1512: 00540d50 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1513: 0030dda1 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1513: 0030dd91 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1514: 0025e1ed 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1515: 002c4af5 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1516: 003ec551 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1517: 003b170d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1515: 002c4ae5 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1516: 003ec541 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1517: 003b16fd 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1518: 005f8910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1519: 005ef060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1520: 005f206c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1521: 005f5304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1522: 00432e99 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1522: 00432e89 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ 1523: 00205495 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ - 1524: 0042203d 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1525: 0038ec81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1524: 0042202d 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1525: 0038ec71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1526: 00167af1 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1527: 001e2211 828 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1528: 003b9289 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1528: 003b9279 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1529: 00186c1d 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1530: 0061d5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1531: 003a7f79 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1532: 00301921 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1531: 003a7f69 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1532: 00301911 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1533: 002a5cf5 226 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1534: 0061eade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1535: 005ef5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1536: 003d5285 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1536: 003d5275 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1537: 0029609d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1538: 005f5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1539: 0028869d 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1540: 0024ee2d 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1541: 001ce709 440 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1542: 005f195c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1543: 003bc12d 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1543: 003bc11d 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1544: 005fb6bc 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1545: 0061d202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1546: 0061eb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1547: 00197891 92 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1548: 005f92d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1549: 005f2494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1550: 0061e32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1551: 005f355c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ - 1552: 003a1201 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1552: 003a11f1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1553: 005ef590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1554: 005482e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1555: 00186719 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1556: 005e8c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1557: 003ed649 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ - 1558: 003acc0d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1559: 002c00ed 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1557: 003ed639 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1558: 003acbfd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1559: 002c00dd 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1560: 0024f4c5 96 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1561: 005e9584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1562: 0029d13d 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ - 1563: 0031dc49 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1563: 0031dc39 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1564: 005e9b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1565: 0061e566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1566: 002a9379 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ - 1567: 003dbb4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1568: 003d78d1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1569: 00301fc5 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1570: 002fe5cd 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1567: 003dbb3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1568: 003d78c1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1569: 00301fb5 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1570: 002fe5bd 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1571: 0061e630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1572: 001a25cd 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1573: 00558d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1574: 005ee8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1575: 0042f4d5 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1575: 0042f4c5 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1576: 0061dbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1577: 00167b01 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1578: 0061e588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1579: 0038262d 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1579: 0038261d 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1580: 0061ea3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1581: 00215621 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1582: 005f15dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1583: 0061e7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ - 1584: 005063f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1585: 00316e15 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1584: 005063e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1585: 00316e05 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1586: 005edea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1587: 0061e9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1588: 005f7328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1589: 003fc6ad 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1589: 003fc69d 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1590: 0061d620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1591: 005f7748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1592: 0019430d 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1593: 00282c0d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1594: 002bb3c9 884 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1594: 002bb3b9 884 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1595: 0061e4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1596: 0061dea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1597: 00296119 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1598: 0018915d 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1599: 0061d4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1600: 0061dd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1601: 003cbb01 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1602: 0040b409 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1601: 003cbaf1 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1602: 0040b3f9 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1603: 0061da16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1604: 005f866c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1605: 003976a9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1605: 00397699 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1606: 005ea8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1607: 002f4e8d 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1607: 002f4e7d 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1608: 0061e2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ - 1609: 0038e1b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1610: 0039e989 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1609: 0038e1a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1610: 0039e979 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1611: 00275f21 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1612: 003c3891 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1612: 003c3881 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1613: 0061e772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1614: 0061dd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1615: 00391fbd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ - 1616: 004320b5 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1615: 00391fad 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1616: 004320a5 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1617: 002afe45 172 FUNC GLOBAL DEFAULT 12 helper_lwea_le │ │ │ │ 1618: 0061d130 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1619: 0061e4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1620: 005442ac 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1621: 005ede64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1622: 004218f1 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1622: 004218e1 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1623: 0061e832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1624: 0025605d 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1625: 00231345 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1626: 00186cfd 232 FUNC GLOBAL DEFAULT 12 bfloat16_to_float64 │ │ │ │ 1627: 005f6fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_EVENT │ │ │ │ 1628: 0061ea52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1629: 0061e58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1630: 0061db32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1631: 002895b5 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1632: 0038b3d5 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1632: 0038b3c5 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1633: 005ee564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1634: 00558c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1635: 005f9790 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1636: 002a45a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1637: 005f4914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1638: 0061d89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1639: 0061e6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1640: 002bcc91 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1641: 002f7b95 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1640: 002bcc81 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1641: 002f7b85 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1642: 0061d10a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1643: 0061d172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1644: 0061d5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ - 1645: 002c225d 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1645: 002c224d 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 1646: 002898a9 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1647: 0061d19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1648: 002a1931 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ - 1649: 002c6411 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1650: 0039f92d 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1649: 002c6401 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1650: 0039f91d 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1651: 005f867c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1652: 0061d864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1653: 004310a5 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1653: 00431095 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1654: 005eae28 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1655: 003d0365 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1656: 003eb155 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1655: 003d0355 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1656: 003eb145 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1657: 001e071d 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 1658: 001d4b55 10 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1659: 00186809 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1660: 0061e7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 1661: 0034c999 388 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1661: 0034c989 388 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 1662: 00289e31 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1663: 0061d118 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1664: 005ef220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 1665: 003c2359 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 1665: 003c2349 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 1666: 005f9db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 1667: 0031ca6d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 1668: 0041c0a9 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1667: 0031ca5d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1668: 0041c099 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1669: 0061e19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1670: 005f84ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1671: 0054436c 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1672: 005f3f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1673: 005f2fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ - 1674: 00344ebd 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1675: 00351ac1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1674: 00344ead 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1675: 00351ab1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1676: 0061e10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 1677: 002987e9 1780 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1678: 002a91ed 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1679: 003976fd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1680: 00314ac1 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1679: 003976ed 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1680: 00314ab1 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1681: 0025d5b1 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1682: 00415bb9 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1683: 0038fd65 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ - 1684: 00415aa9 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1682: 00415ba9 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1683: 0038fd55 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1684: 00415a99 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1685: 005ee5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1686: 0061e822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1687: 001d35d1 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1688: 00313bc5 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1688: 00313bb5 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1689: 0061ea1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 1690: 0061d916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 1691: 00296199 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 1692: 002a4421 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 1693: 00203595 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 1694: 00237d7d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 1695: 002c6f29 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 1695: 002c6f19 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 1696: 0061e0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 1697: 0028a3c1 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 1698: 0061df2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 1699: 005e9704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 1700: 005f5f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 1701: 005ed9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_ESB_EVENT │ │ │ │ 1702: 005e9b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 1703: 0061e06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ 1704: 00197b5d 12 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 1705: 005f13bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 1706: 0061e9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1707: 005ed018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 1708: 0020def1 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ - 1709: 002c5ff9 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 1709: 002c5fe9 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 1710: 005f7318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1711: 00198981 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 1712: 0027924d 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 1713: 0042a9e1 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 1714: 00316085 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ - 1715: 00425c1d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 1716: 0031573d 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ - 1717: 003e690d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 1718: 0040b6b1 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 1713: 0042a9d1 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 1714: 00316075 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 1715: 00425c0d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 1716: 0031572d 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 1717: 003e68fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 1718: 0040b6a1 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 1719: 005f5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 1720: 0061e80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 1721: 003c6169 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 1721: 003c6159 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 1722: 005eb338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ - 1723: 0041a515 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 1724: 003212f5 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 1723: 0041a505 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 1724: 003212e5 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 1725: 0061e73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 1726: 003e3e2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 1726: 003e3e1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 1727: 00197265 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 1728: 0061e930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 1729: 005f5924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 1730: 002d3dcd 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 1730: 002d3dbd 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 1731: 001a93d1 176 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 1732: 005fa52c 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 1733: 005ebefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 1734: 0061dc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 1735: 0031f239 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 1735: 0031f229 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 1736: 005f1aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 1737: 0061f104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 1738: 0061d82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 1739: 0041d405 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 1739: 0041d3f5 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 1740: 005615bc 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 1741: 005ee504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 1742: 00558c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 1743: 00197739 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 1744: 003b84d9 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 1745: 0041ea99 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 1744: 003b84c9 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 1745: 0041ea89 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 1746: 0027000d 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 1747: 00301255 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 1747: 00301245 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 1748: 00291cd9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 1749: 002a4c4d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 1750: 0061ea50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1751: 00548380 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 1752: 0061dfc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 1753: 005f2cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 1754: 001d1771 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 1755: 0061e15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 1756: 0061d114 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ - 1757: 003b4d19 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 1758: 0039a6dd 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 1757: 003b4d09 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 1758: 0039a6cd 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 1759: 005f1acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 1760: 003acf7d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 1760: 003acf6d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 1761: 0061df5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 1762: 005f8f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 1763: 00221d51 224 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 1764: 0061d6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 1765: 0022934d 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 1766: 00543bc4 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 1767: 0061ce75 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 1768: 003c4765 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 1768: 003c4755 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 1769: 005f36cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 1770: 005fcd8c 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 1771: 0061d802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 1772: 0061d38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 1773: 001c8385 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 1774: 005ea1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 1775: 0061f156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 1776: 0061e886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 1777: 00397961 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 1777: 00397951 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 1778: 0061ddec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 1779: 005434c4 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 1780: 0061f0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 1781: 002c3769 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 1781: 002c3759 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 1782: 0061d23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 1783: 0061eaec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 1784: 0038e17d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 1784: 0038e16d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 1785: 0061dd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 1786: 00408bf9 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 1787: 004e32b4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 1786: 00408be9 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 1787: 004e32a4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 1788: 0061f0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 1789: 005f7688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 1790: 00389a61 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 1791: 003f0675 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 1792: 00404ac5 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 1790: 00389a51 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 1791: 003f0665 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 1792: 00404ab5 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 1793: 005f1c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 1794: 002f7ba5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 1795: 0042137d 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 1794: 002f7b95 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 1795: 0042136d 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 1796: 0018f889 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 1797: 005f57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 1798: 005ed1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 1799: 00231d49 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 1800: 005593c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 1801: 005f3bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 1802: 003ea1e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 1802: 003ea1d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 1803: 0061d3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 1804: 0040b8ed 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 1804: 0040b8dd 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 1805: 0061df14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 1806: 005ee5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 1807: 002a90e5 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 1808: 003be6c5 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 1809: 00315959 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 1808: 003be6b5 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 1809: 00315949 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 1810: 005f072c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 1811: 0017f675 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 1812: 0061dd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 1813: 0061dd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 1814: 005f5864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 1815: 003f92e5 372 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ - 1816: 0031d061 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 1815: 003f92d5 372 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 1816: 0031d051 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 1817: 0061e166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 1818: 00291d59 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ - 1819: 002f02e9 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ - 1820: 00316ab5 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 1819: 002f02d9 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 1820: 00316aa5 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 1821: 0021fe19 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 1822: 005f5234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 1823: 0061ea1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 1824: 0040cebd 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 1824: 0040cead 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 1825: 0021568d 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 1826: 005ef210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 1827: 005f6ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 1828: 002628ad 80 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 1829: 00248519 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 1830: 002a2fc9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ - 1831: 004320b9 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 1831: 004320a9 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 1832: 002a2d45 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 1833: 005f9578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 1834: 0018b0e1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 1835: 003cdf25 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 1835: 003cdf15 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 1836: 002ab1a5 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 1837: 0061d4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 1838: 003f0b11 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 1838: 003f0b01 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 1839: 0061e3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 1840: 005f31fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 1841: 0040e181 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 1842: 003c65e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 1843: 003bd091 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 1841: 0040e171 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 1842: 003c65d5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 1843: 003bd081 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 1844: 0061d32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 1845: 005f54e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 1846: 003fc749 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ - 1847: 002f6f81 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 1848: 00316425 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 1849: 002f68f1 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 1846: 003fc739 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 1847: 002f6f71 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 1848: 00316415 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 1849: 002f68e1 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 1850: 0061dc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 1851: 003cb401 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 1851: 003cb3f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 1852: 005eb698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 1853: 001dbf85 184 FUNC GLOBAL DEFAULT 12 xlnx_efuse_calc_crc │ │ │ │ - 1854: 002b6c81 36 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 1854: 002b6c71 36 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 1855: 005ef770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 1856: 0061e672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 1857: 005f6814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 1858: 0061dbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 1859: 00260ab1 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 1860: 0061dcbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ - 1861: 0031527d 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ - 1862: 003ed849 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 1861: 0031526d 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 1862: 003ed839 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 1863: 0061e710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 1864: 003b18c5 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ - 1865: 00404fb1 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 1866: 003ddb39 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 1867: 0038eadd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 1868: 004291e9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 1864: 003b18b5 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 1865: 00404fa1 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 1866: 003ddb29 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 1867: 0038eacd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 1868: 004291d9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 1869: 005f1f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 1870: 003d947d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 1870: 003d946d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 1871: 0061e66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 1872: 001cdead 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 1873: 0061da28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 1874: 0028b7b5 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 1875: 0061e870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 1876: 003bdd41 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 1876: 003bdd31 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 1877: 0061ceb8 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 1878: 0061e786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 1879: 002a1a05 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 1880: 005f985c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 1881: 005ef250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 1882: 0018c5c9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 1883: 005efe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 1884: 00216bd9 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 1885: 00276f35 92 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 1886: 0061da8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 1887: 005f0cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 1888: 002d4005 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 1888: 002d3ff5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 1889: 005fb794 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 1890: 005edf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 1891: 005ebdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 1892: 00550620 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ - 1893: 0042b131 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 1893: 0042b121 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 1894: 00281d29 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 1895: 003cf3b5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 1896: 00515258 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 1895: 003cf3a5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 1896: 00515248 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 1897: 002a0b05 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 1898: 005f871c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 1899: 002a95b9 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 1900: 001f707d 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 1901: 0061e334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ - 1902: 0030ba11 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 1902: 0030ba01 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 1903: 0061d4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ - 1904: 002c7a2d 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 1904: 002c7a1d 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 1905: 0061dcaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 1906: 00421e1d 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 1907: 003ac285 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 1906: 00421e0d 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 1907: 003ac275 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 1908: 005f4c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 1909: 003dcf9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 1909: 003dcf8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 1910: 005f19cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 1911: 0061e4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 1912: 005ebd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 1913: 001ee07d 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 1914: 005ebd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 1915: 005f74d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 1916: 003ea9d5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ - 1917: 002d93f1 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 1916: 003ea9c5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 1917: 002d93e1 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 1918: 005f8f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 1919: 0061e0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 1920: 00291dd1 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 1921: 005f49c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 1922: 003240a1 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 1923: 0040ae55 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 1922: 00324091 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 1923: 0040ae45 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 1924: 005f2d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 1925: 0061da38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 1926: 0061e2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ - 1927: 003c65f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ - 1928: 0040a2b1 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 1929: 003bbee9 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 1930: 003c5c11 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 1927: 003c65e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 1928: 0040a2a1 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 1929: 003bbed9 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 1930: 003c5c01 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 1931: 0061e9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 1932: 005f50d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 1933: 005f5164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 1934: 0061d45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 1935: 005f7c20 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 1936: 0061dcd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 1937: 0061e780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 1938: 005f90e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 1939: 0061dec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 1940: 003df0f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 1941: 003d57ed 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 1942: 00394b8d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 1943: 00403161 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 1944: 003b0855 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 1940: 003df0e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 1941: 003d57dd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 1942: 00394b7d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 1943: 00403151 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 1944: 003b0845 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 1945: 0061eb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 1946: 0026ff05 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 1947: 00231e49 516 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ 1948: 001b9771 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 1949: 00313495 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 1949: 00313485 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 1950: 0053966c 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 1951: 005efe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 1952: 005f6754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 1953: 004025c9 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 1953: 004025b9 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 1954: 0061f09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 1955: 005edae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 1956: 001cc491 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 1957: 0061ddb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ - 1958: 0030c241 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 1958: 0030c231 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 1959: 005ecbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 1960: 0061ea3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 1961: 0055ed84 132 OBJECT GLOBAL DEFAULT 24 helper_info_frsub │ │ │ │ 1962: 005ebf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 1963: 00193cf5 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 1964: 00389fad 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 1964: 00389f9d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 1965: 00293bd5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 1966: 003f2291 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 1966: 003f2281 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 1967: 0061f102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 1968: 0061eae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 1969: 001f9691 112 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 1970: 0061d7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 1971: 0030e481 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 1971: 0030e471 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 1972: 0061f0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 1973: 00288971 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 1974: 005f2c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 1975: 00228985 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 1976: 0061ebc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 1977: 005f9e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 1978: 0061e528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 1979: 005f336c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 1980: 002a3901 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 1981: 0061e4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 1982: 001b8e4d 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 1983: 002be595 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 1984: 00313fa5 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 1983: 002be585 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 1984: 00313f95 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 1985: 005f8a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 1986: 002372b9 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 1987: 0023d171 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 1988: 00428a19 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 1988: 00428a09 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ 1989: 0027b441 748 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 1990: 005ecc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 1991: 003bb875 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 1991: 003bb865 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 1992: 001fa869 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 1993: 005f8cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 1994: 0061e0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 1995: 00204d5d 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 1996: 001df6d1 6 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 1997: 005f4bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 1998: 0040ea09 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 1998: 0040e9f9 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 1999: 005efcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2000: 0061d5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2001: 003787b9 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2002: 003abc5d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2001: 003787a9 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2002: 003abc4d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2003: 002a9e41 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2004: 002dc455 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2004: 002dc445 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2005: 005ed234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2006: 005e9964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2007: 0061f091 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2008: 003bd0a1 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2008: 003bd091 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2009: 005f6e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2010: 003be8b1 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2011: 003ca4b9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2010: 003be8a1 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2011: 003ca4a9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2012: 0061e13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2013: 002f0385 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2013: 002f0375 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2014: 001c86c9 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2015: 0061e75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2016: 0061db56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2017: 0039c591 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2018: 003be371 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2017: 0039c581 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2018: 003be361 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2019: 0028d435 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2020: 001929e5 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2021: 0061d1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2022: 0061d1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2023: 0029cec5 8 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2024: 00550570 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2025: 0041699d 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2025: 0041698d 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2026: 0061e5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2027: 00550590 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2028: 001b830d 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2029: 003ee7d9 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2029: 003ee7c9 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2030: 005505d0 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2031: 0022e025 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2032: 005f379c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2033: 0041eb61 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2033: 0041eb51 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2034: 001f700d 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ - 2035: 00397ccd 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2035: 00397cbd 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2036: 005f56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2037: 002aa689 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2038: 005f92f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2039: 00427225 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2039: 00427215 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2040: 002a36d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2041: 002165e5 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2042: 005f0fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2043: 003dd1f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2043: 003dd1e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2044: 0061e38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ - 2045: 00302549 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2046: 0041ed41 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2045: 00302539 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2046: 0041ed31 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2047: 005f156c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2048: 0033b949 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2048: 0033b939 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2049: 001d48f5 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2050: 0027768d 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2051: 0020deb5 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ 2052: 001df72d 76 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2053: 0039aed9 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ - 2054: 003bd16d 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2053: 0039aec9 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2054: 003bd15d 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2055: 0061d12d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2056: 00504948 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2056: 00504938 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2057: 005f075c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2058: 0061e5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2059: 00393955 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2060: 002c5d0d 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2059: 00393945 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2060: 002c5cfd 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2061: 005f333c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2062: 0029fc69 30 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2063: 00201ab1 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2064: 005f3e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2065: 0061d99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2066: 00559c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2067: 0061e70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2068: 005f6bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2069: 003d2e71 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2069: 003d2e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2070: 00215075 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2071: 005f8d04 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2072: 002374b5 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2073: 0061d846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2074: 003ef8b9 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2075: 003e52a1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2074: 003ef8a9 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2075: 003e5291 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2076: 0019361d 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2077: 001e3329 828 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2078: 0040c26d 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ - 2079: 003e5a8d 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2078: 0040c25d 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2079: 003e5a7d 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2080: 0061e636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2081: 005f6534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2082: 0061d9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2083: 005f6824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2084: 002889f1 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2085: 0061d956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2086: 003d7c59 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2086: 003d7c49 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2087: 0061e29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2088: 001f65dd 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2089: 003e90c9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2090: 003dc335 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2089: 003e90b9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2090: 003dc325 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2091: 0055dcfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2092: 0061d5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2093: 003ef289 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2093: 003ef279 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2094: 0061de74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2095: 0039eb69 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ - 2096: 0030e141 252 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2097: 002e2715 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2095: 0039eb59 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2096: 0030e131 252 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2097: 002e2705 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2098: 0061e642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2099: 0030bf45 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2100: 002be94d 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2099: 0030bf35 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2100: 002be93d 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2101: 00543484 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2102: 0019aa25 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2103: 005f9f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2104: 002812c1 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2105: 002f832d 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2105: 002f831d 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2106: 001a97e9 2804 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2107: 00543cf4 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2108: 003d263d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2109: 002d3bc5 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2108: 003d262d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2109: 002d3bb5 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2110: 005f66c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2111: 00321309 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2111: 003212f9 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2112: 0061e7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2113: 00548268 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2114: 005ebeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2115: 003e7fb1 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2116: 0040c7c5 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2115: 003e7fa1 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2116: 0040c7b5 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2117: 0061d9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2118: 005fbb70 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2119: 005440ac 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2120: 0055a8e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2121: 0061e4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2122: 0061e738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2123: 003e0a25 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2124: 0030c791 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2123: 003e0a15 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2124: 0030c781 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2125: 0061dffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2126: 00165a9d 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2127: 0061dd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2128: 003c7081 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2128: 003c7071 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2129: 005f5b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2130: 005ec6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2131: 0061d9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2132: 005f119c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2133: 00548448 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2134: 002165d1 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2135: 005444b4 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2136: 005e8f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2137: 0061eb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2138: 00315ded 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2138: 00315ddd 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2139: 0061e3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2140: 00196ddd 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2141: 0061dc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2142: 0018bfc9 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2143: 005f7f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2144: 005f849c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2145: 0018f8f1 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2146: 005063c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2146: 005063b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2147: 002a2c65 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2148: 005f40a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2149: 003d2aed 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2149: 003d2add 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2150: 0027c8a1 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2151: 005e9644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2152: 0061e0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2153: 0061e6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2154: 0028acd1 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2155: 005ee1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2156: 0034e659 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2156: 0034e649 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2157: 005ecec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2158: 005f7668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2159: 0061ddc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2160: 0061e330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2161: 005f086c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2162: 003ad3c9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2162: 003ad3b9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2163: 0061d37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2164: 001d0a09 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2165: 002a22c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2166: 003461e5 1060 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2167: 003f9205 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2166: 003461d5 1060 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2167: 003f91f5 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2168: 0061eb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2169: 005ebbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2170: 00428a81 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2170: 00428a71 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2171: 0055d330 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2172: 003762b9 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2172: 003762a9 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2173: 005f6fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ - 2174: 002b77ed 204 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ - 2175: 00515214 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2174: 002b77dd 204 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2175: 00515204 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2176: 0061da86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2177: 005ebe6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2178: 00203f9d 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ - 2179: 003c1121 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2179: 003c1111 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2180: 0018f809 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2181: 002c4e31 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2181: 002c4e21 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2182: 005f50a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2183: 005ef400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2184: 00394941 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2184: 00394931 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2185: 001e3705 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2186: 005f9fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2187: 0040b51d 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2188: 003ec94d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2187: 0040b50d 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2188: 003ec93d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2189: 005eab8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2190: 003752b1 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2191: 0032d649 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2190: 003752a1 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2191: 0032d639 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2192: 005ea8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ - 2193: 003aa495 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2193: 003aa485 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2194: 005434dc 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2195: 0042be01 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2195: 0042bdf1 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2196: 005f48e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ 2197: 001b6e75 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2198: 0061e4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2199: 0061e4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2200: 0029f96d 22 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2201: 005f343c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2202: 005f113c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2203: 0042b80d 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2203: 0042b7fd 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2204: 005f12bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ 2205: 001ece35 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2206: 0020fe71 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2207: 00300685 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2207: 00300675 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2208: 0055b1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2209: 001d7969 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2210: 0055c5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2211: 003de189 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2211: 003de179 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2212: 005438cc 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ - 2213: 0042dba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2214: 00377a75 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2213: 0042db95 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2214: 00377a65 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2215: 001b83ad 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2216: 005442f8 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2217: 005ee284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2218: 0061d55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2219: 0061d6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2220: 005f4e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2221: 003cbfed 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2221: 003cbfdd 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2222: 0061df78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2223: 005f7db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2224: 0061cc30 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ - 2225: 003cf7a5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2225: 003cf795 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2226: 005f6634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2227: 005f4b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2228: 005f8f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ - 2229: 003f16c5 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2230: 003d5dc9 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ - 2231: 00428391 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2232: 003afa85 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2229: 003f16b5 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2230: 003d5db9 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2231: 00428381 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2232: 003afa75 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2233: 001f2681 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2234: 0031d079 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2235: 0031d4e1 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2236: 003e3cc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2234: 0031d069 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2235: 0031d4d1 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2236: 003e3cb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2237: 0061e44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2238: 0061e5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ - 2239: 003e3f1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2239: 003e3f0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2240: 001df681 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2241: 005eaa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2242: 005ee5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2243: 005ec69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2244: 0061de6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2245: 0040c5e1 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2246: 00431241 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2247: 003e664d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2248: 004231e9 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2249: 002b6b35 180 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2245: 0040c5d1 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2246: 00431231 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2247: 003e663d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2248: 004231d9 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2249: 002b6b25 180 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2250: 0061e258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2251: 005f0a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2252: 00389845 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2252: 00389835 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2253: 00283fe5 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2254: 0029fa99 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2255: 0061d51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2256: 005ea060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2257: 00543804 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2258: 0018e655 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2259: 005e8e1c 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2260: 0061de30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2261: 0055f750 132 OBJECT GLOBAL DEFAULT 24 helper_info_mmu_write │ │ │ │ 2262: 005f9fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2263: 005f2464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2264: 003b9971 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2264: 003b9961 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2265: 005f904c 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2266: 00218b39 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2267: 003f3845 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2267: 003f3835 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2268: 001bfe65 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2269: 0061e6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2270: 003c3451 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2270: 003c3441 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2271: 00215289 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2272: 00385599 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2272: 00385589 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2273: 005f5a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2274: 001cbee5 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2275: 0031d325 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2276: 00410b85 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2275: 0031d315 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2276: 00410b75 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2277: 005f4a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2278: 005448b8 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2279: 002529d1 756 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2280: 005ee144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2281: 001f7e45 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2282: 005ed894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ 2283: 005eb94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2284: 005f4be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2285: 00290e81 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2286: 0061dbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2287: 001babed 4 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2288: 005e8c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2289: 005e908c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2290: 003fc961 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2290: 003fc951 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2291: 005f21d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_CANFD_TX_DATA_EVENT │ │ │ │ 2292: 0061e2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2293: 005f8cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2294: 005ed334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2295: 005f120c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2296: 0061de1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2297: 005eaac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2298: 00389c4d 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2298: 00389c3d 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2299: 0061d1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2300: 0061e148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2301: 001f7595 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2302: 005f75f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2303: 005f0d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2304: 003f6895 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2304: 003f6885 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2305: 005eaf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2306: 0061d95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2307: 0031c965 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2308: 0038d36d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2307: 0031c955 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2308: 0038d35d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2309: 0061d83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2310: 00238245 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ - 2311: 003d5561 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2312: 003dbc79 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2311: 003d5551 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2312: 003dbc69 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2313: 0061db5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2314: 0018f9e1 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 2315: 0031f58d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2316: 003b7021 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2315: 0031f57d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2316: 003b7011 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2317: 005f3a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2318: 004014d1 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2318: 004014c1 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2319: 005ee584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2320: 00197715 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2321: 001d11b9 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2322: 005f2b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 2323: 0029fe59 100 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2324: 005ecb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2325: 003d4e11 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2325: 003d4e01 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2326: 005f4c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2327: 002f79cd 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2327: 002f79bd 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2328: 005edd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2329: 0061d604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2330: 003da4a1 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2331: 0041b451 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2330: 003da491 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2331: 0041b441 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2332: 00261ec1 4 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2333: 0061ea12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2334: 005f37ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ 2335: 001ffcfd 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2336: 005eaef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2337: 0051526c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2337: 0051525c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2338: 00556244 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2339: 0055c754 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 2340: 00377b2d 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2340: 00377b1d 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2341: 001a5371 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2342: 001babd1 4 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 2343: 0019b4ad 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2344: 00313ae9 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2344: 00313ad9 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ 2345: 0028a841 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 2346: 002a0ec5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2347: 00245a49 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2348: 002b699d 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 2349: 002ff4c5 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2348: 002b698d 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2349: 002ff4b5 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2350: 0061e70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2351: 005f6f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2352: 00555a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2353: 005f147c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 2354: 0028e861 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2355: 004069b1 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2355: 004069a1 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2356: 0061e2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2357: 003c56e5 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2357: 003c56d5 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2358: 0017928d 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 2359: 003be541 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 2359: 003be531 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 2360: 0061d324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2361: 00187c59 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2362: 0061de14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ - 2363: 002f4c6d 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2363: 002f4c5d 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2364: 005f6dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2365: 0061e6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2366: 0061d7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2367: 002f7cb1 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2367: 002f7ca1 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2368: 005f877c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 2369: 003bab9d 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 2370: 003e832d 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2369: 003bab8d 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2370: 003e831d 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 2371: 001de6c5 44 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2372: 005ef190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2373: 0061eb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2374: 0061e2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ - 2375: 0040eba1 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2375: 0040eb91 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2376: 0061ea9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2377: 0061db5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2378: 005f7b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2379: 00259bc1 4464 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2380: 0061e514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2381: 005ee294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2382: 0030deb5 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2382: 0030dea5 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2383: 0061d66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2384: 0061e33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2385: 005f826c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2386: 001ae1f5 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2387: 003e1151 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2387: 003e1141 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2388: 005f9fe0 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ - 2389: 002d4791 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2389: 002d4781 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2390: 005f0b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2391: 00548218 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2392: 0019c701 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2393: 0061d608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2394: 0061d646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2395: 005f2bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 2396: 0061db2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 2397: 0061de5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2398: 00553968 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2399: 005f4d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2400: 0061dc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2401: 0040e4c9 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2401: 0040e4b9 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 2402: 0027d0b5 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2403: 003c7559 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2403: 003c7549 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2404: 0061e36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2405: 005f3f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2406: 005e9a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2407: 003e1b41 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2407: 003e1b31 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2408: 005ea718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2409: 0061d143 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 2410: 005f305c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 2411: 00559c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 2412: 0042c991 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 2413: 00427ec9 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 2412: 0042c981 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2413: 00427eb9 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ 2414: 005efdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2415: 003c0d09 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ - 2416: 002b8d09 1412 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 2415: 003c0cf9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2416: 002b8cf9 1412 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 2417: 005f1b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 2418: 003eada5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 2419: 00393dad 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 2420: 00373ba1 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 2418: 003ead95 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 2419: 00393d9d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 2420: 00373b91 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 2421: 005ea4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 2422: 001ee6d9 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 2423: 003e9301 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 2424: 003e4ab9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ - 2425: 0038af61 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 2426: 002beadd 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 2427: 00386fe1 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 2423: 003e92f1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 2424: 003e4aa9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 2425: 0038af51 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 2426: 002beacd 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 2427: 00386fd1 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 2428: 005f8c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 2429: 003ce7a9 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 2429: 003ce799 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 2430: 002a649d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 2431: 005e9ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 2432: 005f2524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 2433: 003aa50d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 2433: 003aa4fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 2434: 0061d796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 2435: 0061e7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 2436: 005f870c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 2437: 005f35bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 2438: 003dcbd5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 2439: 002ccb35 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 2438: 003dcbc5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 2439: 002ccb25 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 2440: 005ea798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 2441: 00401009 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 2441: 00400ff9 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 2442: 0061def2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 2443: 005f9bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 2444: 0023589d 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 2445: 004040ed 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 2446: 00417ff5 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 2445: 004040dd 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 2446: 00417fe5 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 2447: 0061d12e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ - 2448: 004297d5 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 2448: 004297c5 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 2449: 0061dcf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 2450: 003e400d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 2451: 002c7581 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 2450: 003e3ffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 2451: 002c7571 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 2452: 0061e382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 2453: 005f87cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 2454: 001c3a59 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 2455: 0061d8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 2456: 002a0f71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 2457: 003f08dd 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 2458: 0040c76d 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 2457: 003f08cd 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 2458: 0040c75d 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 2459: 0061d9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 2460: 005f5564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ - 2461: 003012f5 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 2461: 003012e5 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 2462: 0055a96c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ 2463: 005f100c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 2464: 005e8fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 2465: 00168f75 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 2466: 0061e7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 2467: 00393c59 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 2468: 00405765 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 2469: 002febd9 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 2467: 00393c49 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 2468: 00405755 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 2469: 002febc9 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 2470: 0061d95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ - 2471: 0040de05 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 2471: 0040ddf5 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 2472: 002996c9 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ - 2473: 0042b89d 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 2473: 0042b88d 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 2474: 005f4ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 2475: 00386635 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 2476: 002dc5f1 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 2475: 00386625 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 2476: 002dc5e1 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 2477: 0061f116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ - 2478: 002d38bd 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 2478: 002d38ad 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 2479: 005f1c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 2480: 00421709 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 2480: 004216f9 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 2481: 00261285 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 2482: 0061ce64 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ - 2483: 002f8a55 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 2483: 002f8a45 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 2484: 00293b55 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 2485: 001b4411 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 2486: 0027a385 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 2487: 005f5914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 2488: 00199441 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 2489: 0061d39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 2490: 003d2fd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 2490: 003d2fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 2491: 005ee454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ - 2492: 003f5025 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 2493: 0039d551 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 2492: 003f5015 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 2493: 0039d541 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 2494: 00281e3d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 2495: 005f1d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ - 2496: 003cbd95 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 2497: 00315a49 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 2498: 003f1035 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ - 2499: 003b67e1 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 2496: 003cbd85 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 2497: 00315a39 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 2498: 003f1025 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 2499: 003b67d1 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 2500: 00197485 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 2501: 0023b629 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 2502: 005ecf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 2503: 002aae31 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 2504: 0061d708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 2505: 0039b1e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 2506: 003e8a49 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 2507: 003b8b81 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 2505: 0039b1d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 2506: 003e8a39 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 2507: 003b8b71 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 2508: 005eb428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 2509: 00373fd5 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 2509: 00373fc5 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 2510: 0061d720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 2511: 003e272d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 2512: 0038d90d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 2513: 002c81f1 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 2514: 00316881 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 2511: 003e271d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 2512: 0038d8fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 2513: 002c81e1 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 2514: 00316871 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 2515: 00541194 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 2516: 0061e87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 2517: 00168571 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 2518: 00245795 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 2519: 005ecc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 2520: 005f2c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 2521: 001f7b95 252 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ 2522: 0021823d 100 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 2523: 001aa6f5 58 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 2524: 005ec42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 2525: 0061f110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 2526: 0055d2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 2527: 0061d46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 2528: 0061d29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 2529: 0038d09d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 2529: 0038d08d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 2530: 005f35dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 2531: 0061e83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 2532: 005ea1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 2533: 005eae18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 2534: 0061e8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 2535: 0031d379 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 2535: 0031d369 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ 2536: 0020aecd 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 2537: 00394a05 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 2538: 0032e369 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 2537: 003949f5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 2538: 0032e359 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 2539: 005eaa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 2540: 005f0dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 2541: 005f9650 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 2542: 003e0869 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 2542: 003e0859 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 2543: 0021ba55 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 2544: 0061e29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 2545: 0061dc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 2546: 0061df6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 2547: 0061eb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 2548: 0055f9ec 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 2549: 003d88c9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 2549: 003d88b9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 2550: 005f7358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 2551: 002d3b5d 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 2552: 003ce08d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 2551: 002d3b4d 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 2552: 003ce07d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 2553: 005f40e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 2554: 005f087c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 2555: 00313a69 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 2555: 00313a59 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 2556: 0061e65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 2557: 00543598 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 2558: 005edd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 2559: 00184091 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 2560: 003ce439 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 2560: 003ce429 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 2561: 005ed1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 2562: 00408515 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 2562: 00408505 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 2563: 00198289 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 2564: 003eb0a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 2564: 003eb091 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 2565: 0055b230 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 2566: 003e3bd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 2566: 003e3bc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 2567: 0055c64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 2568: 00250551 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 2569: 00229f35 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ - 2570: 0038b0fd 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 2571: 002dc925 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 2570: 0038b0ed 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 2571: 002dc915 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 2572: 0061e3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 2573: 005f80cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 2574: 0061e7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 2575: 0053a10c 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ - 2576: 0040a9b1 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 2576: 0040a9a1 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 2577: 0061d8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 2578: 005f15cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 2579: 003e2ddd 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 2579: 003e2dcd 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 2580: 005fbb80 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 2581: 002259f5 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 2582: 0061db84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 2583: 0037cbb5 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 2583: 0037cba5 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 2584: 00231d25 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 2585: 005edbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 2586: 0061e8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 2587: 00202cc1 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 2588: 001e4825 336 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 2589: 003d3f81 220 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 2590: 003dbbc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ - 2591: 00412025 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 2589: 003d3f71 220 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 2590: 003dbbb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 2591: 00412015 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 2592: 0061eb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 2593: 0027a2fd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 2594: 005ed2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 2595: 003bcfb5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 2596: 0039384d 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 2597: 00379671 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 2595: 003bcfa5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 2596: 0039383d 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 2597: 00379661 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 2598: 002a3f95 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 2599: 0020ef19 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 2600: 0027699d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 2601: 0061d852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 2602: 00381c19 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 2602: 00381c09 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 2603: 005f9e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 2604: 0039e10d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 2605: 003b88ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 2606: 00418e4d 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 2607: 002d505d 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 2604: 0039e0fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 2605: 003b88dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 2606: 00418e3d 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 2607: 002d504d 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ 2608: 0027cdbd 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 2609: 0025ee35 116 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 2610: 003fda69 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 2610: 003fda59 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 2611: 0018dbb9 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 2612: 0061f0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 2613: 0061d7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 2614: 00543168 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 2615: 0061e826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 2616: 0061f132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 2617: 001c4a09 100 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 2618: 0061f092 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_i386_c │ │ │ │ 2619: 0061d422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 2620: 0027524d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 2621: 0061ea76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 2622: 0061d1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 2623: 005ef3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 2624: 005f5e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 2625: 002f0cfd 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 2625: 002f0ced 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 2626: 005501a8 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 2627: 00237a2d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 2628: 00401211 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 2628: 00401201 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 2629: 00188501 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 2630: 0041cc5d 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 2630: 0041cc4d 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 2631: 0061d6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 2632: 0042886d 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 2632: 0042885d 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 2633: 005f81dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 2634: 0061db9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 2635: 0061e54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 2636: 0061d3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 2637: 0031ec61 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 2637: 0031ec51 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 2638: 0061e878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 2639: 002a8cd1 288 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 2640: 0061df1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 2641: 0061d9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 2642: 0061e08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 2643: 005f8970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 2644: 005e90dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ - 2645: 003ee065 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 2646: 003826ad 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 2647: 00341625 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 2645: 003ee055 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 2646: 0038269d 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 2647: 00341615 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 2648: 00216d15 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 2649: 0061d0f1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 2650: 003137a5 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 2651: 003ce17d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 2652: 0040ad05 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 2653: 003d1a21 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ - 2654: 003c3709 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 2650: 00313795 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 2651: 003ce16d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 2652: 0040acf5 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 2653: 003d1a11 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 2654: 003c36f9 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 2655: 005ebfcc 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 2656: 001c1431 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 2657: 0061d478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 2658: 0040a961 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ - 2659: 00307d95 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 2660: 003e09d1 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 2658: 0040a951 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 2659: 00307d85 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 2660: 003e09c1 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 2661: 005f2b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 2662: 005f1cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 2663: 002bb73d 700 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 2663: 002bb72d 700 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 2664: 0061e8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 2665: 003e249d 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 2665: 003e248d 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 2666: 0029863d 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 2667: 003df2d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 2668: 003bc209 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 2667: 003df2c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 2668: 003bc1f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 2669: 0025d329 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 2670: 0061daa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 2671: 005ecabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 2672: 0038d205 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 2672: 0038d1f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 2673: 001ceaf1 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 2674: 005ed9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 2675: 005eb030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 2676: 0040bac5 100 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ - 2677: 0040e739 368 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 2676: 0040bab5 100 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 2677: 0040e729 368 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 2678: 0020c54d 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 2679: 0055c7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 2680: 005ebcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ 2681: 005f825c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 2682: 0020bc4d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 2683: 002a0179 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 2684: 005f9b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 2685: 00386281 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 2685: 00386271 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 2686: 005f2378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 2687: 0053e1e8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 2688: 005f1f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 2689: 0028deb9 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 2690: 0061dd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 2691: 00382ad5 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 2691: 00382ac5 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 2692: 005ebb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 2693: 0061f106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 2694: 0061dd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 2695: 003fc49d 96 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 2695: 003fc48d 96 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 2696: 002081ad 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 2697: 0061db9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 2698: 0061d934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 2699: 003b5b71 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 2699: 003b5b61 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 2700: 0027a26d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 2701: 005f6e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 2702: 005f65d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 2703: 0024f215 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ - 2704: 002ccef9 164 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 2704: 002ccee9 164 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 2705: 0061dd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 2706: 002efca5 820 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 2706: 002efc95 820 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 2707: 0061dc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 2708: 00229679 620 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 2709: 0061d3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 2710: 00416fa1 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 2710: 00416f91 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 2711: 005f0a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 2712: 0041bc55 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 2713: 003e4585 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 2712: 0041bc45 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 2713: 003e4575 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 2714: 0061e190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 2715: 002505d9 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 2716: 00389a25 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 2716: 00389a15 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 2717: 0061d894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 2718: 003742e1 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 2718: 003742d1 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 2719: 005ebc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 2720: 005f0eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 2721: 005f963c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 2722: 0061e696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 2723: 0061d9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 2724: 003bc5b9 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 2725: 003ee531 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 2724: 003bc5a9 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 2725: 003ee521 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 2726: 001698b9 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 2727: 005f2e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 2728: 00278b59 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 2729: 005e9c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 2730: 0061f15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 2731: 0061e0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 2732: 003e47f5 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 2732: 003e47e5 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 2733: 005e9a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 2734: 005f30bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 2735: 003d0429 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 2735: 003d0419 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 2736: 0016996d 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 2737: 001d0fad 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 2738: 0022261d 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 2739: 003ae031 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 2740: 002d55a9 224 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 2741: 00398105 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 2739: 003ae021 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 2740: 002d5599 224 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 2741: 003980f5 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 2742: 00558134 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 2743: 005eba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 2744: 0061d734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 2745: 00544b6c 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 2746: 00402435 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 2746: 00402425 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 2747: 0025ae55 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 2748: 00167c81 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ - 2749: 00401b3d 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 2750: 003a5d2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 2749: 00401b2d 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 2750: 003a5d1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 2751: 00557d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 2752: 0029986d 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 2753: 0038cd19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 2753: 0038cd09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 2754: 00235ad9 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 2755: 0061e532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 2756: 0041ea69 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 2756: 0041ea59 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 2757: 0061e5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 2758: 002312e9 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 2759: 0016846d 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 2760: 002de4bd 560 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ - 2761: 0038db29 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 2760: 002de4ad 560 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 2761: 0038db19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 2762: 005ea848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 2763: 002a2865 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 2764: 002d5f31 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 2765: 00502ee4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ - 2766: 0038b88d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 2764: 002d5f21 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 2765: 00502ed4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 2766: 0038b87d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 2767: 0061f128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 2768: 0061d730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 2769: 002c6a71 356 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 2770: 002c1d09 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ - 2771: 00502edc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 2769: 002c6a61 356 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 2770: 002c1cf9 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 2771: 00502ecc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 2772: 0061e3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 2773: 005ebdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 2774: 002d53b5 248 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 2774: 002d53a5 248 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 2775: 005f0d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 2776: 0018da89 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 2777: 003bf889 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 2777: 003bf879 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 2778: 0021594d 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 2779: 002951d1 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 2780: 0061da8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 2781: 003fea01 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 2781: 003fe9f1 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 2782: 0061e422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 2783: 005f53f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 2784: 003992d5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 2784: 003992c5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 2785: 00219545 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 2786: 003d549d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 2786: 003d548d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 2787: 00232891 1536 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 2788: 002c60e5 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 2788: 002c60d5 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 2789: 001bfd45 80 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 2790: 0061d178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 2791: 0060d86c 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 2792: 0061d70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 2793: 003e7ee5 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 2794: 002e8e8d 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 2793: 003e7ed5 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 2794: 002e8e7d 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 2795: 001c2f19 524 FUNC GLOBAL DEFAULT 12 register_write │ │ │ │ 2796: 0029fb79 192 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 2797: 003dce7d 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 2797: 003dce6d 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 2798: 00566ac4 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 2799: 00411b45 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 2799: 00411b35 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 2800: 0061d3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 2801: 0061e2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 2802: 0040c195 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 2802: 0040c185 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 2803: 0061e6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 2804: 005f6494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 2805: 0061e07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 2806: 00193c91 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 2807: 00412cfd 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 2807: 00412ced 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 2808: 0061d9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 2809: 005eb3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 2810: 0061d266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 2811: 0026d4f5 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 2812: 0061e0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 2813: 0061e444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 2814: 005f208c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 2815: 0061e80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 2816: 005f6594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 2817: 00204f4d 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 2818: 002a0c71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 2819: 0033b97d 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 2820: 003fd129 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 2819: 0033b96d 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 2820: 003fd119 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 2821: 00561c60 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 2822: 005440f4 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 2823: 0061d4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 2824: 005f5db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 2825: 005f6b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 2826: 0061d4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 2827: 00400e21 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 2827: 00400e11 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 2828: 00287bb9 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 2829: 0061dda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 2830: 005f6644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 2831: 005f310c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 2832: 001d1e99 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 2833: 005e9dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ - 2834: 00418255 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 2834: 00418245 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 2835: 001fc5d9 924 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ - 2836: 002f5c3d 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 2836: 002f5c2d 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 2837: 0061d376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 2838: 00364025 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 2838: 00364015 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 2839: 001b9a95 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 2840: 005ec61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 2841: 00295255 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 2842: 00402f31 488 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 2843: 003bd17d 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 2842: 00402f21 488 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 2843: 003bd16d 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 2844: 0061d4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 2845: 00226c0d 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 2846: 002dc8a1 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 2846: 002dc891 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 2847: 005eba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 2848: 0061ea6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 2849: 002c14f1 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 2849: 002c14e1 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 2850: 0029fccd 52 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 2851: 0061e30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ 2852: 0028e50d 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 2853: 004224e5 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 2853: 004224d5 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 2854: 001972f1 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 2855: 005f4098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 2856: 00209b61 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 2857: 0061e2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 2858: 003a5749 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 2858: 003a5739 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 2859: 0061d4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 2860: 001cce41 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 2861: 001e0691 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 2862: 0055f858 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt │ │ │ │ 2863: 0061dd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 2864: 003a3ba1 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ - 2865: 00414909 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 2864: 003a3b91 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 2865: 004148f9 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 2866: 005edde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 2867: 003c348d 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 2867: 003c347d 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 2868: 00226d39 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 2869: 005f85bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 2870: 00429f55 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 2870: 00429f45 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 2871: 0061da84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 2872: 0022f099 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 2873: 00169a09 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 2874: 0061e69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 2875: 003fd169 80 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 2875: 003fd159 80 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 2876: 002ab111 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 2877: 003edaf9 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 2877: 003edae9 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 2878: 00238c41 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 2879: 0061f15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 2880: 003e6c6d 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 2880: 003e6c5d 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 2881: 005411b8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 2882: 005f7b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 2883: 005431a0 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 2884: 00543050 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 2885: 00179c8d 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 2886: 003b5d75 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 2886: 003b5d65 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 2887: 005ebbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 2888: 005ed108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 2889: 0061d9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 2890: 00375f75 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 2891: 003a45d1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 2890: 00375f65 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 2891: 003a45c1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 2892: 005f9488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 2893: 005f3e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 2894: 0061e1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 2895: 003d27e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ - 2896: 0041af05 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 2895: 003d27d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 2896: 0041aef5 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 2897: 0028bce5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 2898: 0061e150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 2899: 005f88d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 2900: 005f4008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 2901: 0038f105 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 2901: 0038f0f5 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 2902: 001ee1fd 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 2903: 005e9f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 2904: 003dd08d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 2904: 003dd07d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 2905: 0028f0d9 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 2906: 0061deb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 2907: 0028bc89 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 2908: 005431cc 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 2909: 0061dcf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 2910: 005f854c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 2911: 005ebf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 2912: 005f301c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 2913: 0061d522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 2914: 0061e9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 2915: 002f29d9 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 2915: 002f29c9 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 2916: 0029a009 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 2917: 005f1c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 2918: 0021f965 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 2919: 00543234 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 2920: 0061f136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 2921: 0061e7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ - 2922: 004216e1 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 2922: 004216d1 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 2923: 005e9d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 2924: 00244bfd 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ - 2925: 003d3491 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 2925: 003d3481 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 2926: 0061e4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 2927: 002a105d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 2928: 0061ea8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 2929: 003735a9 200 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ - 2930: 004281a1 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 2929: 00373599 200 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 2930: 00428191 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 2931: 005ec78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 2932: 001e19b9 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 2933: 0061e19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 2934: 0061e204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 2935: 0061e496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 2936: 005f5964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 2937: 0061eb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 2938: 0061d564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ - 2939: 0039a895 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 2939: 0039a885 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 2940: 002ab5dd 656 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 2941: 0061e364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 2942: 0061d5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 2943: 005f7de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 2944: 005f57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 2945: 00559d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 2946: 005f7cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ - 2947: 003ed281 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 2948: 002b5201 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 2949: 003b8929 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 2947: 003ed271 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 2948: 002b51ed 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 2949: 003b8919 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 2950: 0061da48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 2951: 005ee4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 2952: 0039250d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 2952: 003924fd 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 2953: 005eda34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 2954: 0038a409 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 2954: 0038a3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 2955: 0061dd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 2956: 0061e042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_CANFD_RX_FIFO_FILTER_REJECT_DSTATE │ │ │ │ 2957: 0061d8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 2958: 002952dd 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 2959: 002041b5 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 2960: 005f08ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 2961: 005f8e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 2962: 005eddb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 2963: 005588f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 2964: 0061e412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 2965: 0061e96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 2966: 005ef810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 2967: 005f7638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 2968: 003c2fa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 2968: 003c2f91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 2969: 00194a45 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 2970: 0061dd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 2971: 005ec9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 2972: 00290531 724 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 2973: 0061d738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 2974: 005e90ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 2975: 005ef2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 2976: 005ea1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 2977: 0061da92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 2978: 0019c201 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 2979: 0061e894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ - 2980: 00316795 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 2980: 00316785 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 2981: 0061e2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 2982: 005f3e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 2983: 002bcc3d 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 2983: 002bcc2d 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 2984: 005f12dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 2985: 0055f9e4 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 2986: 0037a755 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 2986: 0037a745 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 2987: 005ef390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 2988: 00282965 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 2989: 005f9fec 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 2990: 0061e1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ - 2991: 002c52e1 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 2992: 0031d981 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 2993: 0041b435 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 2991: 002c52d1 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 2992: 0031d971 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 2993: 0041b425 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 2994: 0025f22d 352 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 2995: 0029fb09 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 2996: 00389935 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 2996: 00389925 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 2997: 005eccdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 2998: 005f5034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 2999: 002a1f75 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 3000: 001ba73d 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ - 3001: 003d149d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3001: 003d148d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3002: 005f5ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3003: 005ee704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3004: 005f56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3005: 0018dbcd 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3006: 005f153c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3007: 00544208 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3008: 0061e4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3009: 002a6cb5 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 3010: 00259a35 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3011: 003c77f9 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3011: 003c77e9 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3012: 001964b9 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3013: 0061e146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3014: 00261ebd 4 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3015: 0061ddaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3016: 005ee3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3017: 005eb5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ - 3018: 003c12e5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ - 3019: 0041c0c9 144 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3018: 003c12d5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3019: 0041c0b9 144 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3020: 0061e6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3021: 0055886c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3022: 005f2afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3023: 005506f0 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3024: 0061dbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3025: 00550770 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3026: 005edca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3027: 00550780 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ - 3028: 0033a161 2536 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ - 3029: 0039a3f5 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3028: 0033a151 2536 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3029: 0039a3e5 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 3030: 005f7f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 3031: 003b44c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3032: 002dca09 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3033: 003b5135 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3031: 003b44b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3032: 002dc9f9 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3033: 003b5125 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 3034: 0061e01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3035: 002b6a91 34 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3035: 002b6a81 34 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3036: 005ecddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3037: 00226c91 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3038: 005576e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3039: 0030e425 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3039: 0030e415 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3040: 0025ff15 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3041: 005ef1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3042: 00197d09 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3043: 00252fd5 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ 3044: 005f2dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3045: 00378e51 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3045: 00378e41 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3046: 0061d402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3047: 005f06ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3048: 0030c289 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3048: 0030c279 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3049: 005f6804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3050: 005e8fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3051: 005f06dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3052: 00431055 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3052: 00431045 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3053: 005eabac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3054: 0039d0d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3054: 0039d0c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3055: 0022fae1 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ - 3056: 003fcf85 62 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3056: 003fcf75 62 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3057: 00231181 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3058: 0061d5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3059: 0055d438 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3060: 0025f05d 464 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3061: 003e1fb1 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3061: 003e1fa1 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 3062: 0028d6c9 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ - 3063: 00403b59 34 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3063: 00403b49 34 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ 3064: 005f5554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3065: 002277a5 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3066: 0061d32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3067: 0061d121 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3068: 0061e97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3069: 00544270 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ - 3070: 002bc751 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3070: 002bc741 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3071: 005ee764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3072: 0061e4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3073: 0061da88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 3074: 00187e79 256 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3075: 005f5cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 3076: 0061e320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3077: 0061e440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3078: 005430f0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3079: 0040b3fd 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3079: 0040b3ed 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3080: 005fc4a8 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3081: 001678fd 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3082: 0061d79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3083: 0041b95d 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3083: 0041b94d 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3084: 0055b2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 3085: 0029cd5d 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3086: 00293e55 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 3087: 0061e2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3088: 00194989 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3089: 002a79f5 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3090: 0061d1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3091: 0061e912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 3092: 003eb215 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3093: 00421f85 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3092: 003eb205 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3093: 00421f75 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3094: 0017e541 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ - 3095: 003a1ae1 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3095: 003a1ad1 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3096: 001bb3bd 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3097: 0061df8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3098: 00397e01 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3098: 00397df1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3099: 0018f839 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ - 3100: 00418c59 476 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3100: 00418c49 476 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3101: 005f1e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3102: 0061d2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3103: 005eee20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3104: 001669c9 30 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3105: 0061ea10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3106: 005ee824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3107: 003ad965 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3107: 003ad955 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3108: 001e99fd 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3109: 001d7961 4 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 3110: 0020a931 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3111: 005587e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3112: 00235a8d 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3113: 002ed0b5 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3113: 002ed0a5 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3114: 0018a0e5 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3115: 003aa9bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3115: 003aa9ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3116: 005f2f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3117: 0061d4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3118: 005f0c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ - 3119: 00312f89 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3120: 004202f5 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3121: 0031c13d 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3119: 00312f79 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3120: 004202e5 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3121: 0031c12d 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3122: 0061ea6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3123: 0021ba95 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3124: 005eb090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3125: 002a2911 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3126: 005f5fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3127: 0061db7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3128: 0055487c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3129: 0061de84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3130: 003e7c9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3130: 003e7c8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3131: 0061d64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3132: 00168405 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ - 3133: 003bced9 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3133: 003bcec9 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3134: 005f7b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3135: 003e055d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3135: 003e054d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3136: 005f7d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3137: 0019d0dd 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3138: 005f131c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3139: 005f9b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3140: 00294159 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3141: 003a7ce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3141: 003a7cd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3142: 005f6fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3143: 003d30c9 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3143: 003d30b9 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3144: 005f361c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3145: 0061db90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 3146: 005f107c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ - 3147: 00397845 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ - 3148: 004104c9 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 3147: 00397835 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 3148: 004104b9 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 3149: 0061d88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 3150: 005f5ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 3151: 003c6e9d 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 3151: 003c6e8d 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 3152: 00293ed5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 3153: 0024f195 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ 3154: 00296f0d 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 3155: 003a8649 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 3155: 003a8639 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 3156: 005f70cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ - 3157: 003fb3e1 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 3158: 003b6c39 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 3159: 002e32c5 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 3157: 003fb3d1 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 3158: 003b6c29 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 3159: 002e32b5 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 3160: 0061e034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 3161: 005f2f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 3162: 001f7629 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 3163: 002c1565 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 3163: 002c1555 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 3164: 00189f05 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 3165: 005f991c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 3166: 0061ddd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 3167: 0020df2d 500 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 3168: 0061d13a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 3169: 002219b5 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 3170: 0061d18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 3171: 0061e9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 3172: 005f6324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 3173: 0022fcf5 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 3174: 0020de79 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ - 3175: 0040e219 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 3176: 003cbcd5 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 3177: 00415f79 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 3175: 0040e209 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 3176: 003cbcc5 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 3177: 00415f69 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 3178: 0020e1e1 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 3179: 003d94b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 3179: 003d94a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 3180: 00255ecd 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 3181: 005ea3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 3182: 003d3401 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 3183: 003af06d 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 3182: 003d33f1 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 3183: 003af05d 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 3184: 0061d53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 3185: 0061e2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 3186: 0061d7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 3187: 00543640 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 3188: 0061d19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 3189: 0061e0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 3190: 0061e216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ 3191: 002a2789 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 3192: 0020e121 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 3193: 00200dd1 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 3194: 005ec3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 3195: 005547f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 3196: 00320ed5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 3197: 0042a041 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 3196: 00320ec5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 3197: 0042a031 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 3198: 005f820c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 3199: 005f7338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 3200: 005f2c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 3201: 003ce105 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 3201: 003ce0f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 3202: 0055c85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 3203: 0020e1a1 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 3204: 0061d2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 3205: 00543300 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ - 3206: 00399e6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 3206: 00399e5d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 3207: 00222451 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 3208: 005f63e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 3209: 00199279 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 3210: 003b4bcd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ - 3211: 003c7bcd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 3210: 003b4bbd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 3211: 003c7bbd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 3212: 005eaf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 3213: 0061d772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 3214: 0038e411 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 3214: 0038e401 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 3215: 005f75e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 3216: 005f7708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 3217: 002ff6e9 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 3217: 002ff6d9 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 3218: 0061eb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 3219: 0061d6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 3220: 005f6048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 3221: 002941dd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 3222: 003ec58d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 3222: 003ec57d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 3223: 005f68a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ - 3224: 0038fb29 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 3225: 0039dec9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 3224: 0038fb19 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 3225: 0039deb9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 3226: 005f346c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 3227: 0038a481 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 3227: 0038a471 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 3228: 005f7ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 3229: 0061df6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 3230: 005f4da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 3231: 0061df3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 3232: 005efc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 3233: 0038f669 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 3233: 0038f659 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 3234: 00543934 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 3235: 0061e054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_CAN_UPDATE_IRQ_DSTATE │ │ │ │ 3236: 0061e6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ - 3237: 00382b65 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 3237: 00382b55 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 3238: 0061e24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 3239: 003c14a9 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ - 3240: 003b0ae9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 3241: 003c838d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 3242: 004e3024 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 3239: 003c1499 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 3240: 003b0ad9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 3241: 003c837d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 3242: 004e3014 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 3243: 005f5a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 3244: 003aa369 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 3244: 003aa359 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 3245: 005f9118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 3246: 0040ec69 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 3246: 0040ec59 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 3247: 001f71c1 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 3248: 003c2e39 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 3248: 003c2e29 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 3249: 005efd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 3250: 00555140 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 3251: 005ee8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 3252: 0022467d 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 3253: 003ee691 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 3253: 003ee681 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 3254: 00294485 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 3255: 00228a39 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 3256: 0040c0f9 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ - 3257: 003a9bd9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 3256: 0040c0e9 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 3257: 003a9bc9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 3258: 005efa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 3259: 001fb7f5 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ - 3260: 003dd141 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 3260: 003dd131 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 3261: 005fbe48 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 3262: 0061e852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 3263: 0061d72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 3264: 001edaf9 296 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 3265: 00423a19 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 3265: 00423a09 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 3266: 0061d7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 3267: 005f1bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 3268: 0061d268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 3269: 005f7bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 3270: 001c98f1 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 3271: 005f9d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 3272: 00559d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 3273: 003d272d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 3274: 004064d1 228 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 3273: 003d271d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 3274: 004064c1 228 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 3275: 0061dc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 3276: 002a5685 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 3277: 0061f0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 3278: 00389d6d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 3278: 00389d5d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 3279: 00212395 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 3280: 00215cfd 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 3281: 005f0a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 3282: 005ef350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ - 3283: 003db89d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 3283: 003db88d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 3284: 005ebd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ - 3285: 003f1cd5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 3286: 00502ebc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 3285: 003f1cc5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 3286: 00502eac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 3287: 005ea020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 3288: 001978ed 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 3289: 004196b9 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 3289: 004196a9 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 3290: 001ba1a9 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ - 3291: 00417d39 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 3292: 00376bdd 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 3293: 002c67ad 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ - 3294: 003a0e79 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 3295: 003220f5 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 3296: 0030009d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 3291: 00417d29 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 3292: 00376bcd 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 3293: 002c679d 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 3294: 003a0e69 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 3295: 003220e5 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 3296: 0030008d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 3297: 0061e460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 3298: 0041ea2d 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 3299: 003135e5 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 3300: 003d7e4d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 3301: 003efe7d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ - 3302: 0040b451 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 3298: 0041ea1d 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 3299: 003135d5 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 3300: 003d7e3d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 3301: 003efe6d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 3302: 0040b441 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 3303: 005f8a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 3304: 0024b1b1 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 3305: 003d99e5 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ - 3306: 003d1b6d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 3305: 003d99d5 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 3306: 003d1b5d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 3307: 0061d142 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 3308: 005fb694 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 3309: 0061eb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 3310: 005f0f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 3311: 0026d4f1 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 3312: 0061ce68 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 3313: 002b529d 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 3314: 003fbc8d 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 3313: 002b5289 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 3314: 003fbc7d 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 3315: 00554774 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 3316: 0061d386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 3317: 0061d78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 3318: 005f98bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 3319: 00190441 166 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 3320: 004272b9 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 3320: 004272a9 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 3321: 005f821c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 3322: 00431219 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ - 3323: 003a7e89 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 3322: 00431209 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 3323: 003a7e79 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 3324: 005f160c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 3325: 005ee3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 3326: 0031384d 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 3326: 0031383d 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 3327: 001e1455 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 3328: 001ecd99 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 3329: 0042557d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 3329: 0042556d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 3330: 0028d679 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 3331: 00215ae5 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 3332: 0061e000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 3333: 0061d304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 3334: 002a9615 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 3335: 00543a38 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 3336: 005f709c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 3337: 0061e71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 3338: 0061eba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 3339: 0031c3b1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 3339: 0031c3a1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 3340: 005f07bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 3341: 003e3db5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 3341: 003e3da5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 3342: 005e900c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 3343: 00294509 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 3344: 002c3785 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 3344: 002c3775 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 3345: 005ecfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 3346: 00315885 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 3346: 00315875 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 3347: 0061df0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 3348: 0061e1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 3349: 00324665 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 3350: 003dd1b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 3349: 00324655 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 3350: 003dd1a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 3351: 005f852c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3352: 003cee55 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 3352: 003cee45 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 3353: 005f7388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ 3354: 0055f648 132 OBJECT GLOBAL DEFAULT 24 helper_info_unaligned_access │ │ │ │ - 3355: 003a7d99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 3356: 003b1365 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 3357: 0040bfa5 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 3355: 003a7d89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 3356: 003b1355 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 3357: 0040bf95 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 3358: 002a8e39 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 3359: 0061dba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 3360: 003b9d55 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 3361: 0031c499 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 3360: 003b9d45 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 3361: 0031c489 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 3362: 00231ba5 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 3363: 0028e1e1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ - 3364: 0042b751 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ - 3365: 005151f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 3364: 0042b741 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 3365: 005151e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 3366: 0061d6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 3367: 0061e498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 3368: 00203b91 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 3369: 002044b9 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 3370: 005f09ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 3371: 005e99c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 3372: 003768ad 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 3372: 0037689d 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 3373: 005edc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 3374: 00376a35 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 3374: 00376a25 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 3375: 005f0acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 3376: 0061ddfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 3377: 005ecaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 3378: 005e9da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 3379: 0041886d 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 3379: 0041885d 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 3380: 0061eb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3381: 001ee17d 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 3382: 0061da22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 3383: 0061d2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 3384: 0041b341 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 3385: 0031322d 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 3386: 003dbc01 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 3384: 0041b331 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 3385: 0031321d 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 3386: 003dbbf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 3387: 005ea400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 3388: 002b5165 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 3388: 002b5151 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 3389: 0061da0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 3390: 0061e15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 3391: 005ef840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 3392: 00382975 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 3392: 00382965 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 3393: 005f89b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 3394: 0021c401 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 3395: 005fbf98 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 3396: 003f6ea9 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 3397: 003bc811 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 3396: 003f6e99 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 3397: 003bc801 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 3398: 0028e121 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 3399: 0026d53d 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 3400: 005ee814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 3401: 0061eb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 3402: 0061df26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 3403: 00375931 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 3403: 00375921 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 3404: 005ec77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 3405: 00342ef5 1732 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 3405: 00342ee5 1732 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 3406: 0055d3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 3407: 0060d7ec 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 3408: 005f863c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 3409: 0061df82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 3410: 005ee5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 3411: 0061e0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 3412: 005f94b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 3413: 0061dc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 3414: 0038df9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 3414: 0038df8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 3415: 005e9514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ - 3416: 00414ec1 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 3416: 00414eb1 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 3417: 005ea200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 3418: 003acc1d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 3418: 003acc0d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 3419: 005f1d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 3420: 005eef60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 3421: 00515238 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 3422: 0038e489 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 3421: 00515228 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 3422: 0038e479 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 3423: 005f77c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 3424: 002f2fb9 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 3424: 002f2fa9 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 3425: 005f7cf4 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ 3426: 0061d4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 3427: 003e6a09 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 3427: 003e69f9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 3428: 005f9ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 3429: 003bde89 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 3429: 003bde79 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 3430: 005f6a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ - 3431: 003fe31d 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 3431: 003fe30d 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 3432: 001c9b69 148 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 3433: 0039a611 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 3434: 002d1349 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 3435: 003e8c9d 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 3433: 0039a601 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 3434: 002d1339 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 3435: 003e8c8d 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 3436: 0029ffbd 236 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 3437: 0061e210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 3438: 0055b338 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 3439: 0061f134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 3440: 0018bf11 184 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ 3441: 0027d0dd 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 3442: 005f0d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 3443: 0061d214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 3444: 0061da8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ 3445: 005e96e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 3446: 0061e49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 3447: 005f4924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 3448: 003eb9f1 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 3448: 003eb9e1 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 3449: 0055dbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 3450: 00228ae5 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ - 3451: 003b9ebd 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 3451: 003b9ead 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 3452: 0061d110 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 3453: 005f7cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 3454: 0061e4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 3455: 001d4955 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 3456: 00405ef9 224 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 3456: 00405ee9 224 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 3457: 0061e4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 3458: 003b2fa9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 3458: 003b2f99 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 3459: 0061d290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ - 3460: 003a25ed 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 3461: 002d5381 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 3460: 003a25dd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 3461: 002d5371 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 3462: 002033bd 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 3463: 0061da90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 3464: 00290b35 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 3465: 0028216d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 3466: 00212431 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 3467: 005fbb84 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 3468: 0061e982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 3469: 0061e092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 3470: 005f6bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 3471: 00404e9d 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 3472: 0037ca7d 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 3471: 00404e8d 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 3472: 0037ca6d 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 3473: 005f90c8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 3474: 0061e4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 3475: 0061e712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 3476: 00553d38 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 3477: 0061d87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 3478: 0061dff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 3479: 005f2c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 3480: 005ef280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 3481: 005e9c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ 3482: 002a1c31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 3483: 005f374c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 3484: 00195921 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 3485: 0019706d 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 3486: 003d3761 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 3487: 003f1ead 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 3486: 003d3751 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 3487: 003f1e9d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 3488: 005ec6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 3489: 005f6484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 3490: 003e4bdd 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 3491: 003b984d 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 3490: 003e4bcd 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 3491: 003b983d 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 3492: 00277dc1 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 3493: 0061da96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 3494: 00429be5 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ - 3495: 003184bd 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 3494: 00429bd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 3495: 003184ad 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 3496: 002a0d31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 3497: 0030c3ad 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 3497: 0030c39d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 3498: 001798a9 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 3499: 0061ea84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ - 3500: 0038ec45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 3500: 0038ec35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 3501: 0061e658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 3502: 0061d31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 3503: 00202e79 108 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 3504: 005f9148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 3505: 003023d5 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 3505: 003023c5 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 3506: 0019b321 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 3507: 002a4675 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 3508: 003b0945 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 3508: 003b0935 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 3509: 00256011 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 3510: 005f392c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 3511: 0023bb71 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 3512: 0019c0f1 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 3513: 002442b9 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 3514: 003dca8d 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 3515: 00421d55 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 3514: 003dca7d 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 3515: 00421d45 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 3516: 005f5414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 3517: 00291e61 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ - 3518: 00324fa9 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 3519: 002f57e5 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 3520: 003f6169 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 3521: 003d50f9 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 3518: 00324f99 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 3519: 002f57d5 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 3520: 003f6159 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 3521: 003d50e9 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 3522: 00180851 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 3523: 005efa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 3524: 002157cd 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 3525: 001a3f1d 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 3526: 0061e794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 3527: 002bcc39 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 3527: 002bcc29 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 3528: 00550d5c 44 OBJECT GLOBAL DEFAULT 24 index_array │ │ │ │ 3529: 005412a8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 3530: 005f4804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 3531: 002601fd 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 3532: 005ef7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 3533: 0031cd99 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 3533: 0031cd89 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 3534: 005f68f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 3535: 003dbcf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 3536: 003b9379 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 3535: 003dbce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 3536: 003b9369 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 3537: 005f2e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 3538: 001d3ab9 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 3539: 001e6bf5 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 3540: 002c56d1 130 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 3540: 002c56c1 130 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 3541: 0061eac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 3542: 003e6f9d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 3542: 003e6f8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 3543: 005e9cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 3544: 002c4025 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 3544: 002c4015 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 3545: 002601d5 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 3546: 002687d5 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 3547: 005ef780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ - 3548: 0038e44d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 3548: 0038e43d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 3549: 005f5204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 3550: 00198471 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 3551: 005f159c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 3552: 0038cf71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 3553: 0042a465 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 3552: 0038cf61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 3553: 0042a455 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 3554: 0061e8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 3555: 005f808c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 3556: 005597e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 3557: 00179699 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 3558: 002a19f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 3559: 005ecc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 3560: 003a7ec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 3560: 003a7eb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 3561: 0055daec 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 3562: 001c2ba9 124 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 3563: 005eaeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 3564: 0055c8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 3565: 0020e161 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ - 3566: 003bbd4d 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 3566: 003bbd3d 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 3567: 005ee0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 3568: 0061db6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 3569: 003743b5 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 3570: 0040d231 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 3569: 003743a5 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 3570: 0040d221 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 3571: 002a5b05 226 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 3572: 0061d60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 3573: 00186ec9 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 3574: 005e8ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 3575: 0023aa39 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 3576: 0061d742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 3577: 0061daca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 3578: 003a7f3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ - 3579: 003cb9c9 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 3580: 003bcd79 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 3578: 003a7f2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 3579: 003cb9b9 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 3580: 003bcd69 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 3581: 001e6785 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 3582: 00231cdd 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 3583: 005e8cc4 72 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 3584: 00290c31 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 3585: 00543acc 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 3586: 0061db2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 3587: 0061e414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 3588: 005e8edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 3589: 003b9559 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 3589: 003b9549 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 3590: 0061e550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 3591: 005ebb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 3592: 003bc08d 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 3592: 003bc07d 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 3593: 005f128c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 3594: 002754d1 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 3595: 0061d1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 3596: 00406bad 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 3596: 00406b9d 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 3597: 005ea430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 3598: 0038f5a9 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 3599: 0039aaf5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 3598: 0038f599 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 3599: 0039aae5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 3600: 005f3f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 3601: 002f14ad 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 3601: 002f149d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 3602: 0027a001 472 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 3603: 003dd3dd 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 3604: 002f8719 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 3605: 0031c84d 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 3606: 004212ed 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 3607: 00392891 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 3603: 003dd3cd 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 3604: 002f8709 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 3605: 0031c83d 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 3606: 004212dd 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 3607: 00392881 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 3608: 00166ad1 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 3609: 003f19c5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ - 3610: 002c89d9 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 3611: 003a2b29 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 3609: 003f19b5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 3610: 002c89c9 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 3611: 003a2b19 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ 3612: 0061d2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 3613: 001d18dd 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 3614: 005f9c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 3615: 0032214d 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 3615: 0032213d 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 3616: 0061d2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 3617: 004c1db8 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 3618: 003c8e25 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 3619: 003dcf0d 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 3617: 004c1da8 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 3618: 003c8e15 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 3619: 003dcefd 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 3620: 005edbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 3621: 003e0cd1 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 3621: 003e0cc1 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 3622: 005ebaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 3623: 0061d9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 3624: 001f8311 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 3625: 003f7a6d 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ - 3626: 003f1a49 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 3627: 00412c75 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 3628: 002cb6dd 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 3625: 003f7a5d 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 3626: 003f1a39 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 3627: 00412c65 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 3628: 002cb6cd 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 3629: 001baec5 100 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 3630: 001f7b4d 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 3631: 0061d1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 3632: 0061db3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 3633: 00233e45 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 3634: 0021ba81 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 3635: 003c5d4d 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 3635: 003c5d3d 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 3636: 0061e840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 3637: 005fbe54 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 3638: 005f5584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 3639: 005f32bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 3640: 001f9fcd 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 3641: 005eb648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ - 3642: 0042d76d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 3642: 0042d75d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 3643: 002218ed 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 3644: 005ea2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 3645: 0061d626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 3646: 0061d81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 3647: 005efc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 3648: 005f6d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 3649: 00301b95 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 3650: 003d26f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 3651: 003d46c5 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 3649: 00301b85 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 3650: 003d26e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 3651: 003d46b5 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 3652: 001668a9 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 3653: 005ecb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ - 3654: 0038a0cd 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 3654: 0038a0bd 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 3655: 0061d8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 3656: 00332855 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 3656: 00332845 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 3657: 0061deaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 3658: 003a21d1 364 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 3658: 003a21c1 364 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 3659: 0061dca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 3660: 004236f9 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 3660: 004236e9 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 3661: 005eb398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 3662: 003206b1 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 3662: 003206a1 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 3663: 001babd9 14 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ - 3664: 00400cd9 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 3665: 002f29c9 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 3664: 00400cc9 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 3665: 002f29b9 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 3666: 005f0cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 3667: 005ef490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 3668: 00217119 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 3669: 0061e2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 3670: 005f18fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 3671: 0041556d 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 3671: 0041555d 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 3672: 0061e12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 3673: 003fd2e9 208 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 3673: 003fd2d9 208 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 3674: 00179151 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 3675: 0061d948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 3676: 0060d690 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 3677: 002a97b5 256 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 3678: 0061d718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 3679: 0031ce49 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 3680: 003744e5 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 3681: 00389b2d 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 3679: 0031ce39 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 3680: 003744d5 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 3681: 00389b1d 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 3682: 001fb831 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 3683: 0029f91d 56 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 3684: 0061e3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 3685: 002129bd 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 3686: 0061dcee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 3687: 0061e344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 3688: 00278d0d 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 3689: 003b0891 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 3690: 003fd429 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 3689: 003b0881 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 3690: 003fd419 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 3691: 005ebb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ - 3692: 00314b35 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 3692: 00314b25 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 3693: 005ef000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ - 3694: 003b8d25 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 3694: 003b8d15 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 3695: 00561a58 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 3696: 0031c5cd 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 3697: 002f7ac9 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 3696: 0031c5bd 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 3697: 002f7ab9 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 3698: 0061d5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 3699: 0061d644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 3700: 001d15d5 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 3701: 001aa3f1 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 3702: 002d6b05 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 3702: 002d6af5 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 3703: 002ae8e9 132 FUNC GLOBAL DEFAULT 12 mb_cpu_gdb_write_stack_protect │ │ │ │ 3704: 00199819 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 3705: 003b2b29 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 3705: 003b2b19 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 3706: 0061de88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 3707: 0061d4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 3708: 002f7359 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 3708: 002f7349 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 3709: 0061d3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 3710: 00231a79 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 3711: 005f101c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 3712: 003b9031 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 3712: 003b9021 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 3713: 005ee024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 3714: 0061df24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 3715: 005e9664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 3716: 002e268d 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ - 3717: 003b8ec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 3716: 002e267d 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 3717: 003b8eb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 3718: 00210b19 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ - 3719: 003426a9 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 3719: 00342699 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 3720: 0028cd71 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ - 3721: 003da7f1 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 3721: 003da7e1 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 3722: 00203435 116 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 3723: 0061dc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 3724: 005f376c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 3725: 0061d1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 3726: 0061dce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 3727: 005e9d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 3728: 005ee254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 3729: 0061e686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 3730: 0061d8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 3731: 00245395 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 3732: 0061dd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 3733: 0024519d 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 3734: 002c1095 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 3734: 002c1085 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 3735: 005f4ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 3736: 0041a04d 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 3736: 0041a03d 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 3737: 0028b725 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 3738: 003d2c19 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 3738: 003d2c09 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 3739: 0061d678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 3740: 005ed3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 3741: 0061df42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 3742: 0055d6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 3743: 003dd231 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 3744: 00420231 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 3743: 003dd221 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 3744: 00420221 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ 3745: 005ea668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 3746: 0061e56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 3747: 005ee7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 3748: 003734f5 68 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 3749: 002c70e9 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 3750: 0038e7d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ - 3751: 0041f479 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 3748: 003734e5 68 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 3749: 002c70d9 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 3750: 0038e7c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 3751: 0041f469 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 3752: 00544044 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 3753: 0061eb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 3754: 0061dd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 3755: 0061d600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 3756: 0033b849 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 3756: 0033b839 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 3757: 00260e89 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 3758: 0061e688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 3759: 0061e296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 3760: 001904f1 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 3761: 00539d88 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 3762: 00399c59 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 3762: 00399c49 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 3763: 0061eae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 3764: 00555350 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 3765: 0061e578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ - 3766: 002fa8d9 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 3767: 003d6c71 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 3766: 002fa8c9 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 3767: 003d6c61 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 3768: 002a0bc5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 3769: 00391751 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 3769: 00391741 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 3770: 0061f0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 3771: 005f7864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 3772: 0061d09c 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 3773: 002cfcc9 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 3774: 0051520c 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 3773: 002cfcb9 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 3774: 005151fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 3775: 00216225 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 3776: 0061e750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 3777: 005efef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 3778: 001ab389 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 3779: 003a9f49 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 3779: 003a9f39 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 3780: 0061e7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 3781: 002ccddd 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 3781: 002ccdcd 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 3782: 002a4a95 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 3783: 004047e5 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 3783: 004047d5 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 3784: 005f68b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 3785: 003ec3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 3786: 003dbb89 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 3785: 003ec3d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 3786: 003dbb79 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 3787: 0055ce08 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 3788: 002d36a1 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 3788: 002d3691 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 3789: 005efde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ - 3790: 00506530 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 3790: 00506520 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 3791: 005f4904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 3792: 001bfe3d 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ - 3793: 003d6ab9 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 3793: 003d6aa9 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 3794: 00196a09 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ - 3795: 0041b9c9 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 3795: 0041b9b9 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 3796: 0061d133 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 3797: 00544ba8 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 3798: 0061dba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 3799: 005f69a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 3800: 005ea350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 3801: 0061dace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 3802: 0061e590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 3803: 00544094 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 3804: 0039cce9 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 3805: 002c4855 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 3804: 0039ccd9 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 3805: 002c4845 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 3806: 0061d362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 3807: 0061d9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 3808: 003ba72d 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 3808: 003ba71d 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 3809: 005ede24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ - 3810: 004c2598 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 3811: 003c0335 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 3810: 004c2588 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 3811: 003c0325 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 3812: 00204179 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 3813: 0038ddbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 3813: 0038ddad 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 3814: 0061d444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ 3815: 00166d51 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 3816: 005ecb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 3817: 002e12bd 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ - 3818: 003d3d11 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 3817: 002e12ad 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 3818: 003d3d01 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 3819: 005f09fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 3820: 0061d184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 3821: 002b5365 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 3821: 002b5351 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 3822: 0061d5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ 3823: 001f6d25 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ - 3824: 0031d099 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 3824: 0031d089 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 3825: 005eb9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 3826: 0061f090 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 3827: 003af205 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ - 3828: 0042a6a9 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 3827: 003af1f5 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 3828: 0042a699 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 3829: 0061d8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 3830: 005eda44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 3831: 005ebc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ - 3832: 0038e015 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 3833: 00321ef9 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 3832: 0038e005 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 3833: 00321ee9 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 3834: 0061df40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 3835: 00558b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 3836: 0061d624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 3837: 0038d45d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 3838: 00515274 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 3839: 003b1bcd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 3837: 0038d44d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 3838: 00515264 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 3839: 003b1bbd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 3840: 0061db26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 3841: 0061dc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 3842: 005ebe2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 3843: 0020feb1 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 3844: 002812c5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 3845: 002a5df5 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ - 3846: 00408c6d 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 3847: 003926e9 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 3846: 00408c5d 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 3847: 003926d9 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 3848: 0061e86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 3849: 0061e81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 3850: 0061ea6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 3851: 00543aa0 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 3852: 0061d350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ - 3853: 0038ce45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 3853: 0038ce35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 3854: 001981ad 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 3855: 003ec49d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 3855: 003ec48d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 3856: 00195585 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 3857: 001809e1 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 3858: 001d0abd 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 3859: 0038ada9 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 3860: 00429531 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ - 3861: 003220d1 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 3859: 0038ad99 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 3860: 00429521 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 3861: 003220c1 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 3862: 001a8d6d 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 3863: 0061eb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 3864: 0019de15 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 3865: 005f91c4 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 3866: 0020a919 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ - 3867: 003d51c1 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 3867: 003d51b1 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 3868: 00197fc1 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 3869: 0038f251 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 3869: 0038f241 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 3870: 005f14ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 3871: 005f2f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 3872: 00212865 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 3873: 005f2b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 3874: 005efad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 3875: 0061d508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 3876: 005ead88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_EVENT │ │ │ │ 3877: 0061df4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 3878: 0061e410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ - 3879: 003bc26d 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 3879: 003bc25d 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 3880: 0061e0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 3881: 0061dc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 3882: 003bc74d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ - 3883: 00407811 84 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 3882: 003bc73d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 3883: 00407801 84 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 3884: 0018f921 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 3885: 005f5514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 3886: 00392595 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 3886: 00392585 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 3887: 0061d1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 3888: 001c2a89 148 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 3889: 003953b9 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ - 3890: 003d68a9 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 3889: 003953a9 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 3890: 003d6899 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 3891: 00275e0d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 3892: 005ea210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 3893: 004155f5 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ - 3894: 0041566d 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 3893: 004155e5 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 3894: 0041565d 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 3895: 005eba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ - 3896: 003c6021 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 3897: 003b915d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 3896: 003c6011 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 3897: 003b914d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 3898: 005f0b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 3899: 0061f154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 3900: 0017e50d 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 3901: 0019b90d 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 3902: 003fda71 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 3902: 003fda61 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 3903: 005f1edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 3904: 00314305 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 3904: 003142f5 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 3905: 0061f048 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 3906: 003ca87d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 3906: 003ca86d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 3907: 005f2aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 3908: 00194dad 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 3909: 0039bdb5 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 3910: 0040abed 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 3911: 0038572d 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 3909: 0039bda5 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 3910: 0040abdd 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 3911: 0038571d 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 3912: 005f2434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 3913: 002ff809 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 3913: 002ff7f9 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 3914: 005fb7ad 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 3915: 005f2328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 3916: 0061d972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 3917: 005eab7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 3918: 005eca6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 3919: 00200559 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 3920: 0061dab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 3921: 003edccd 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 3921: 003edcbd 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 3922: 00541248 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 3923: 0040e245 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 3923: 0040e235 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 3924: 00277e71 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ - 3925: 003edfbd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 3925: 003edfad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 3926: 005edcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 3927: 005f5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 3928: 00550000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ - 3929: 003ac349 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 3929: 003ac339 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 3930: 0061eab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 3931: 0061d298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 3932: 005f6ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 3933: 00215889 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 3934: 0061d556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 3935: 005f0bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 3936: 003207d1 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 3937: 00404f31 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 3936: 003207c1 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 3937: 00404f21 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 3938: 001c75c9 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 3939: 005f59b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 3940: 0061e856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 3941: 00297291 144 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 3942: 003b90e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 3942: 003b90d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 3943: 005f3a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 3944: 0061dfe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 3945: 0028b2b9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 3946: 001a43a1 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 3947: 0018cb19 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 3948: 0061d280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 3949: 001d7a61 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 3950: 005f94e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 3951: 00277dc9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 3952: 003c5b01 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 3953: 003ba295 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 3954: 0038e051 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ - 3955: 00377cb5 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 3952: 003c5af1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 3953: 003ba285 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 3954: 0038e041 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 3955: 00377ca5 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 3956: 0061d3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 3957: 005e9c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 3958: 0061e234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 3959: 0031f899 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 3959: 0031f889 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 3960: 005f73d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 3961: 005ef470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ - 3962: 002bfae9 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 3962: 002bfad9 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 3963: 0061e462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 3964: 00391e89 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 3964: 00391e79 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 3965: 0061de56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 3966: 005f0e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 3967: 0061db66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 3968: 0061e988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 3969: 00418755 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 3969: 00418745 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 3970: 005ef790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 3971: 0061d892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 3972: 00190f51 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 3973: 0061e42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 3974: 005f0bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 3975: 003b5ec5 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 3975: 003b5eb5 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 3976: 005ef750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 3977: 001ff399 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 3978: 0061ea54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 3979: 003dda79 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 3979: 003dda69 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 3980: 0054123c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 3981: 0055bbfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 3982: 002f70f1 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 3983: 00313ba1 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 3982: 002f70e1 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 3983: 00313b91 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 3984: 00279069 312 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 3985: 00201acd 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 3986: 0018d4c5 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 3987: 005ef6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 3988: 005f53d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 3989: 005ec3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ - 3990: 00398e1d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ - 3991: 0042db69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 3990: 00398e0d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 3991: 0042db59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 3992: 0061ea72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 3993: 0061d640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 3994: 0061eafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 3995: 0038d589 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 3995: 0038d579 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 3996: 005f4f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 3997: 003fb1f5 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 3998: 003b0675 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 3997: 003fb1e5 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 3998: 003b0665 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 3999: 001928c5 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 4000: 0061dd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ - 4001: 0038e579 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 4001: 0038e569 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 4002: 005f1f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 4003: 0041fcf9 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 4003: 0041fce9 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 4004: 0018d04d 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 4005: 005f6a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 4006: 0061de34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 4007: 003bfbb9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 4007: 003bfba9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 4008: 00282855 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 4009: 0040fd95 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 4010: 0038c34d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 4011: 0040450d 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 4012: 0038fa4d 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 4013: 003b94a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 4014: 00340349 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 4009: 0040fd85 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 4010: 0038c33d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 4011: 004044fd 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 4012: 0038fa3d 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 4013: 003b9495 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 4014: 00340339 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 4015: 0061e276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 4016: 001e7941 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 4017: 0061d692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 4018: 0027cc55 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 4019: 0061e91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 4020: 005f5394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 4021: 005ecb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 4022: 005411a0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 4023: 0022c52d 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ - 4024: 0038fc89 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 4024: 0038fc79 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 4025: 001d7941 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 4026: 0041ee41 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 4027: 00408b99 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 4026: 0041ee31 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 4027: 00408b89 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 4028: 001ce935 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 4029: 0054481c 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 4030: 0061d62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 4031: 003017b5 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 4031: 003017a5 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 4032: 005edd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 4033: 0061d844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 4034: 003caa89 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 4034: 003caa79 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 4035: 005f82cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 4036: 005f4b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ - 4037: 00313acd 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 4037: 00313abd 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 4038: 005f1d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 4039: 005f64f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 4040: 005f47b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 4041: 002afc41 172 FUNC GLOBAL DEFAULT 12 helper_lhuea_be │ │ │ │ 4042: 00179631 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 4043: 005ecf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ - 4044: 003a9465 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 4044: 003a9455 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 4045: 00235ae9 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 4046: 005ed068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 4047: 0027cbe5 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 4048: 003c60e5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 4048: 003c60d5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 4049: 0061d43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 4050: 002036fd 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 4051: 00292d61 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 4052: 003dc8a9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 4052: 003dc899 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 4053: 0025f485 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 4054: 005f0ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 4055: 00427f29 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 4055: 00427f19 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 4056: 0027638d 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 4057: 005f5114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 4058: 001678e1 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 4059: 003cf865 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 4059: 003cf855 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 4060: 001fdba9 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 4061: 005f32ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 4062: 0061d101 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 4063: 005f2244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_CAN_FILTER_MASK_PRE_WRITE_EVENT │ │ │ │ - 4064: 003b67d1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 4064: 003b67c1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 4065: 00293609 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 4066: 002fa9d1 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 4066: 002fa9c1 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 4067: 002a96ad 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 4068: 0019c62d 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ - 4069: 0030c971 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 4069: 0030c961 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 4070: 00167f49 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 4071: 0061dd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 4072: 0038d115 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ - 4073: 003d6321 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 4072: 0038d105 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 4073: 003d6311 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 4074: 0061d4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 4075: 0061d6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 4076: 005ec6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 4077: 0020a89d 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 4078: 00541224 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 4079: 0061e35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 4080: 002a5ee5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ - 4081: 003f7961 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 4081: 003f7951 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 4082: 005f8eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 4083: 0061e79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 4084: 0061d942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 4085: 0061dd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 4086: 002efc01 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 4086: 002efbf1 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 4087: 0061e048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_CAN_RX_DATA_DSTATE │ │ │ │ - 4088: 00396025 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 4088: 00396015 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 4089: 0024e995 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 4090: 005e9ed4 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 4091: 005f8990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 4092: 003e4fc9 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 4092: 003e4fb9 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 4093: 001df85d 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 4094: 001c5655 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ - 4095: 0039550d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ - 4096: 00400f21 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 4095: 003954fd 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 4096: 00400f11 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 4097: 0061daee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 4098: 0022baa9 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 4099: 002a1641 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 4100: 00502f10 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 4101: 0042b1f1 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 4102: 00398f8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 4100: 00502f00 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 4101: 0042b1e1 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 4102: 00398f7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 4103: 005f155c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 4104: 00416bd5 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 4104: 00416bc5 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 4105: 001bb901 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 4106: 00502f08 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 4107: 004063e9 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 4106: 00502ef8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 4107: 004063d9 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 4108: 005f851c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4109: 005f2e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 4110: 003920a5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 4111: 00502f00 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 4110: 00392095 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 4111: 00502ef0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 4112: 0061e472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ - 4113: 002dc135 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 4113: 002dc125 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 4114: 0018d745 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 4115: 0061e694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 4116: 00351a01 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 4116: 003519f1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 4117: 00244455 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 4118: 0025f439 76 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 4119: 005efaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 4120: 0061d2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 4121: 003b5795 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 4122: 003edbb9 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 4123: 003ebc45 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 4121: 003b5785 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 4122: 003edba9 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 4123: 003ebc35 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 4124: 001b6c65 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 4125: 002d3cb1 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 4125: 002d3ca1 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 4126: 005e9fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 4127: 001cc489 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 4128: 005e8ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 4129: 0061e5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 4130: 00190581 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 4131: 003bc489 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 4131: 003bc479 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 4132: 0061e752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 4133: 00347c9d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 4133: 00347c8d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 4134: 0029cd1d 62 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 4135: 00550840 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 4136: 003d4585 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 4136: 003d4575 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 4137: 005508b0 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 4138: 0061d0eb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 4139: 00550940 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 4140: 005f17ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 4141: 002ee0bd 484 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 4141: 002ee0ad 484 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 4142: 0061e4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 4143: 0061e5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 4144: 0038d985 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 4145: 003c27d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 4144: 0038d975 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 4145: 003c27c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 4146: 005f59d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 4147: 0020a929 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 4148: 0061e186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 4149: 0061d0e3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 4150: 005f5074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 4151: 001edfe5 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 4152: 002f4c7d 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 4152: 002f4c6d 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 4153: 0061dd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 4154: 0042c7bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 4154: 0042c7ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 4155: 00204a31 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 4156: 005f984c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 4157: 005ed2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 4158: 002a120d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ - 4159: 0034babd 668 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 4159: 0034baad 668 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 4160: 005f7814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 4161: 0027984d 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 4162: 00423a45 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ - 4163: 0042066d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 4162: 00423a35 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 4163: 0042065d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 4164: 0061e512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 4165: 00295a91 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 4166: 005f0a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 4167: 00561a64 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 4168: 003d573d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 4169: 0037a4b9 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 4170: 002c829d 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 4168: 003d572d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 4169: 0037a4a9 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 4170: 002c828d 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 4171: 005f9c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 4172: 001d793d 2 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ 4173: 00168619 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 4174: 0038e6e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 4175: 0034e335 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 4174: 0038e6d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 4175: 0034e325 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 4176: 005f7c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 4177: 005f11ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 4178: 003bdf39 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 4179: 00320bc9 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 4178: 003bdf29 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 4179: 00320bb9 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 4180: 0061e554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 4181: 0061e456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 4182: 00566ab0 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 4183: 005fbba0 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 4184: 0061d50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 4185: 005eba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 4186: 005ec56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 4187: 005e94c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 4188: 005f217c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 4189: 0039ea25 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 4189: 0039ea15 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 4190: 005f20fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 4191: 0020b981 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 4192: 0061d318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 4193: 0061d436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 4194: 0061db48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 4195: 0040b32d 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 4196: 002beaa1 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 4197: 003e6f0d 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 4198: 003eea95 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 4195: 0040b31d 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 4196: 002bea91 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 4197: 003e6efd 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 4198: 003eea85 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 4199: 0061e924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 4200: 00419d1d 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 4200: 00419d0d 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 4201: 00557c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 4202: 0028f119 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ - 4203: 003995dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 4203: 003995cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 4204: 005f7508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 4205: 0030145d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 4206: 0041b4c5 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 4205: 0030144d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 4206: 0041b4b5 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 4207: 005f1b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 4208: 00293ad5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 4209: 0061dc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 4210: 005f1a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 4211: 0061d8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 4212: 001971d9 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 4213: 0026819d 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 4214: 005f902c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 4215: 00231a9d 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 4216: 003dbc3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 4217: 003b8b45 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 4216: 003dbc2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 4217: 003b8b35 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 4218: 0061db7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 4219: 0061dfce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 4220: 0042356d 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 4220: 0042355d 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 4221: 005eb718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 4222: 0061e074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ - 4223: 00404af9 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ - 4224: 003d3e7d 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 4223: 00404ae9 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 4224: 003d3e6d 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 4225: 00544018 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 4226: 0061dc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 4227: 002dd1d5 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 4228: 002f8ff1 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 4227: 002dd1c5 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 4228: 002f8fe1 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 4229: 0061d88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 4230: 0061e116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 4231: 005e9b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 4232: 005f79a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 4233: 00228995 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 4234: 0061e6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 4235: 002a799d 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ - 4236: 0038e975 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 4236: 0038e965 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 4237: 00295b0d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 4238: 002285b1 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 4239: 0061ec0c 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 4240: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 4241: 002d6b19 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 4241: 002d6b09 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 4242: 0061e9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 4243: 005eb5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 4244: 003b6669 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 4244: 003b6659 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 4245: 005e911c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 4246: 00559130 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ 4247: 002a5845 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ - 4248: 003186cd 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 4248: 003186bd 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 4249: 0061e134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 4250: 0042f57d 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 4250: 0042f56d 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 4251: 0061d37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 4252: 0037b12d 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 4253: 003fca09 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ - 4254: 0031d1e5 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 4252: 0037b11d 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 4253: 003fc9f9 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 4254: 0031d1d5 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 4255: 0024e711 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 4256: 005f98ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 4257: 005fb7ac 1 OBJECT GLOBAL DEFAULT 25 pci_available │ │ │ │ 4258: 005eb668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 4259: 0041d359 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 4260: 0042551d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 4259: 0041d349 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 4260: 0042550d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 4261: 0061eb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 4262: 003a1e09 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 4262: 003a1df9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 4263: 005ea1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 4264: 005e9bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 4265: 002e96ed 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 4265: 002e96dd 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 4266: 0019c095 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 4267: 00385015 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 4267: 00385005 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 4268: 0061d73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 4269: 0061dd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 4270: 00557c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 4271: 0061f0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ - 4272: 003e6985 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 4272: 003e6975 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 4273: 00186645 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 4274: 005e9554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ 4275: 002987e5 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 4276: 0061d7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 4277: 005f4854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 4278: 005f2e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 4279: 003a8ae1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 4279: 003a8ad1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 4280: 0025f729 280 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 4281: 0061e8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 4282: 003cb8ad 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 4282: 003cb89d 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 4283: 002531e5 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 4284: 003ee755 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 4284: 003ee745 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 4285: 00556b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 4286: 0061e0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 4287: 005f13fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 4288: 001c2925 120 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 4289: 00399fb5 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 4289: 00399fa5 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 4290: 005f13ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 4291: 0061f0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 4292: 0055f438 132 OBJECT GLOBAL DEFAULT 24 helper_info_swea_be │ │ │ │ 4293: 001c3319 220 FUNC GLOBAL DEFAULT 12 register_write_memory │ │ │ │ 4294: 005f0d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 4295: 0061dc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 4296: 001b5d89 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 4297: 0061d810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 4298: 004222c5 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 4298: 004222b5 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 4299: 0061e61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 4300: 0061e3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 4301: 0061e8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 4302: 003bc219 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 4303: 003d67e5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 4302: 003bc209 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 4303: 003d67d5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 4304: 001e3d41 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 4305: 002224e9 172 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ - 4306: 003abb21 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ - 4307: 003eb871 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 4306: 003abb11 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 4307: 003eb861 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 4308: 005f102c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 4309: 005ef7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ - 4310: 003d3b79 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 4310: 003d3b69 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 4311: 0061e268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 4312: 005590ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 4313: 0040587d 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ - 4314: 00515230 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 4313: 0040586d 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 4314: 00515220 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 4315: 0061df8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 4316: 005eca3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 4317: 005eadd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 4318: 002fe35d 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ - 4319: 002cbfb5 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 4318: 002fe34d 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 4319: 002cbfa5 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 4320: 0061e5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 4321: 00187a41 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 4322: 003aab25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 4322: 003aab15 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 4323: 005edfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 4324: 0061d3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 4325: 005f322c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 4326: 003df839 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 4326: 003df829 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 4327: 005f6624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 4328: 0061e59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 4329: 005eb468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 4330: 001d4a39 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 4331: 003cb7ed 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 4332: 002c5af1 130 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 4331: 003cb7dd 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 4332: 002c5ae1 130 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 4333: 002afa09 128 FUNC GLOBAL DEFAULT 12 helper_stackprot │ │ │ │ 4334: 00169ad1 4 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 4335: 0061daae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 4336: 002a55bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 4337: 005f82bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 4338: 00295b8d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ - 4339: 003e1e69 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 4339: 003e1e59 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 4340: 0028ddcd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 4341: 005f5f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 4342: 002c76f5 232 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 4343: 003bd661 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 4342: 002c76e5 232 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 4343: 003bd651 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 4344: 0061db6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 4345: 003d9835 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 4346: 003dbe29 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 4347: 00427df9 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 4345: 003d9825 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 4346: 003dbe19 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 4347: 00427de9 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 4348: 005ee334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 4349: 0022181d 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 4350: 005ec84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 4351: 00315c9d 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 4351: 00315c8d 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 4352: 00260959 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 4353: 003c3a6d 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 4353: 003c3a5d 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 4354: 002a9911 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 4355: 002e1255 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 4355: 002e1245 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 4356: 001e3c9d 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ - 4357: 003fea5d 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 4358: 0039fd91 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 4357: 003fea4d 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 4358: 0039fd81 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 4359: 00262679 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 4360: 002abd69 528 FUNC GLOBAL DEFAULT 12 mmu_translate │ │ │ │ 4361: 00557b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 4362: 004069ad 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ - 4363: 0042b921 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 4362: 0040699d 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 4363: 0042b911 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 4364: 0061e2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 4365: 002f5875 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 4365: 002f5865 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ 4366: 005f2254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_CAN_FILTER_ID_PRE_WRITE_EVENT │ │ │ │ - 4367: 003d4d5d 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 4367: 003d4d4d 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 4368: 002509d5 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ - 4369: 003b71e9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 4369: 003b71d9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ 4370: 0028c0a1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 4371: 005ec58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 4372: 0061e93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 4373: 0061d336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 4374: 0061d520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ 4375: 005fcd88 4 OBJECT GLOBAL DEFAULT 25 multifd_send_state │ │ │ │ 4376: 0061dfde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ @@ -4384,1288 +4384,1288 @@ │ │ │ │ 4380: 0022fbd9 192 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 4381: 005eccac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 4382: 0026ff6d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 4383: 0061e936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 4384: 00553d48 36 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 4385: 002afced 172 FUNC GLOBAL DEFAULT 12 helper_lhuea_le │ │ │ │ 4386: 0061e922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 4387: 002bcaf9 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 4388: 002b6ca5 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 4387: 002bcae9 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 4388: 002b6c95 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 4389: 00237681 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 4390: 0028c24d 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 4391: 005eee60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 4392: 0061e87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ - 4393: 002c3e0d 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 4393: 002c3dfd 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 4394: 0028c421 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 4395: 001905a5 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 4396: 005ee944 1148 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ - 4397: 003e99b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 4397: 003e99a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 4398: 00250a7d 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 4399: 0031f89d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 4399: 0031f88d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 4400: 0020ab4d 740 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ - 4401: 003e8f0d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 4401: 003e8efd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 4402: 0019b98d 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 4403: 001d1e1d 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 4404: 001a0429 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ - 4405: 0034e54d 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 4405: 0034e53d 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 4406: 0023c3a1 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 4407: 0061dfb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 4408: 003da02d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 4408: 003da01d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 4409: 00559e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 4410: 003e038d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 4410: 003e037d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 4411: 005f193c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 4412: 00559028 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 4413: 003abf65 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 4414: 002f0f1d 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 4413: 003abf55 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 4414: 002f0f0d 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 4415: 0061e244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 4416: 005f6b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 4417: 005f7c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 4418: 00253061 388 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ - 4419: 0031f79d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 4420: 0040119d 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 4419: 0031f78d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 4420: 0040118d 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 4421: 0061e1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 4422: 0019dc75 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 4423: 0060d6e8 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 4424: 005f3bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 4425: 005ea1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 4426: 002c496d 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 4426: 002c495d 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 4427: 0061d13c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 4428: 003e9fd9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 4429: 0040c009 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ - 4430: 002ed609 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 4428: 003e9fc9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 4429: 0040bff9 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 4430: 002ed5f9 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 4431: 001966bd 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 4432: 003cb9b9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 4432: 003cb9a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 4433: 005f80ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 4434: 0061dbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 4435: 0061e64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 4436: 0061d0ff 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 4437: 002925a5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 4438: 001c3eed 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 4439: 005f6784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 4440: 0061d3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 4441: 005f6794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 4442: 005ebcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ - 4443: 0042410d 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 4444: 00405e7d 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 4445: 0040bc69 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 4443: 004240fd 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 4444: 00405e6d 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 4445: 0040bc59 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 4446: 0061d174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 4447: 005ec7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 4448: 003a0f91 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 4448: 003a0f81 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 4449: 0061e43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 4450: 005f3b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 4451: 0042c191 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 4452: 00313225 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 4453: 003ec4d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 4451: 0042c181 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 4452: 00313215 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 4453: 003ec4c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 4454: 0061ddf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 4455: 005f5644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 4456: 005efbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 4457: 00290a9d 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 4458: 003fcfc5 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 4458: 003fcfb5 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 4459: 0061d010 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 4460: 0061e020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 4461: 005414e4 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 4462: 00351901 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 4463: 00354b49 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 4462: 003518f1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 4463: 00354b39 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 4464: 00260df5 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 4465: 0061e014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 4466: 0025d465 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 4467: 0061d31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 4468: 0061dfc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 4469: 0019c211 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 4470: 003b6679 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 4470: 003b6669 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 4471: 002a480d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 4472: 001d7971 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ - 4473: 00384bd5 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 4473: 00384bc5 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 4474: 00543344 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 4475: 0061f0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 4476: 005ef0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 4477: 0061d232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 4478: 00290e65 24 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 4479: 0061ce60 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 4480: 00230f25 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 4481: 005eb378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 4482: 003fb37d 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 4482: 003fb36d 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 4483: 0017c031 5032 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 4484: 0061e450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 4485: 0025ca1d 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 4486: 0061eaf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 4487: 0061e93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 4488: 002a9ee9 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 4489: 003b2a01 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 4489: 003b29f1 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 4490: 0061e80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 4491: 0030dcbd 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 4491: 0030dcad 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 4492: 0061e8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 4493: 005f6d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 4494: 0029f289 146 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 4495: 0031c705 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 4496: 0037ac09 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 4495: 0031c6f5 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 4496: 0037abf9 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 4497: 001bb011 360 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 4498: 0038d7a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 4499: 00315e75 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 4500: 0030c305 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 4498: 0038d795 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 4499: 00315e65 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 4500: 0030c2f5 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 4501: 005fb6c0 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 4502: 005ee3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 4503: 003fc72d 28 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 4503: 003fc71d 28 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 4504: 005f49a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 4505: 0061e920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 4506: 0061e3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 4507: 00216535 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ - 4508: 005063e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 4508: 005063d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 4509: 0061d3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 4510: 0061d674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 4511: 0028d89d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ - 4512: 002c842d 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 4512: 002c841d 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 4513: 0061d5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 4514: 005f3c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 4515: 0029f985 192 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 4516: 0061e596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 4517: 005ecc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 4518: 001668d1 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 4519: 005f7fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 4520: 00320b85 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 4520: 00320b75 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 4521: 001e0b55 96 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 4522: 005f6068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 4523: 0055d540 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 4524: 002311ed 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 4525: 003ab9bd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 4525: 003ab9ad 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 4526: 001e1a39 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 4527: 00416719 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 4527: 00416709 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 4528: 0061e304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 4529: 005efb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 4530: 0055aa74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ 4531: 0018ca05 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 4532: 0061e398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 4533: 005ecf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 4534: 003debbd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 4534: 003debad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 4535: 0028cff5 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 4536: 0061e8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 4537: 0061dd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 4538: 0025af89 76 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ - 4539: 003ed9ad 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 4539: 003ed99d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 4540: 005fc490 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 4541: 005f8ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 4542: 002be92d 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 4542: 002be91d 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 4543: 0022b785 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 4544: 003b4575 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ - 4545: 003ce3d5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 4544: 003b4565 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 4545: 003ce3c5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 4546: 0061e618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 4547: 0061d5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 4548: 0038d5c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 4548: 0038d5b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 4549: 00248bf9 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 4550: 00418e35 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 4550: 00418e25 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 4551: 00271a59 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 4552: 0061e97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 4553: 0061eb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 4554: 002a45b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 4555: 002386cd 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 4556: 003accf9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 4556: 003acce9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 4557: 005ef1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 4558: 0026d69d 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ - 4559: 0041e7e9 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 4559: 0041e7d9 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 4560: 0061d732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 4561: 005f7adc 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 4562: 002a960d 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 4563: 0055b3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 4564: 005f10bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 4565: 004196dd 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ - 4566: 002c79dd 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 4567: 0038fbbd 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 4565: 004196cd 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 4566: 002c79cd 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 4567: 0038fbad 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 4568: 005ecdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 4569: 0061dbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 4570: 002bd695 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 4570: 002bd685 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 4571: 005ee7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 4572: 0061d560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 4573: 002c1039 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 4574: 002cae3d 2156 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 4573: 002c1029 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 4574: 002cae2d 2156 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 4575: 0061e348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 4576: 0061d3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 4577: 003dd569 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 4577: 003dd559 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 4578: 0061dd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 4579: 00190345 84 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 4580: 0041b2e5 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 4581: 0038a6e9 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 4580: 0041b2d5 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 4581: 0038a6d9 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 4582: 0018dedd 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 4583: 001690b5 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 4584: 0061ea78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 4585: 0061e576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 4586: 0028c101 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 4587: 005f4078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 4588: 005eb5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 4589: 001f6dc1 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ - 4590: 00432209 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 4590: 004321f9 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 4591: 005e98f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 4592: 005fba98 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 4593: 001e0909 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 4594: 0061d35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 4595: 005f200c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 4596: 0033d121 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 4596: 0033d111 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 4597: 0061d2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 4598: 003a730d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 4598: 003a72fd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 4599: 005f9458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 4600: 0028c291 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ - 4601: 00332efd 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 4601: 00332eed 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 4602: 0028c485 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 4603: 0061d9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 4604: 00276ca9 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 4605: 005e9b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 4606: 0061e270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 4607: 005ecafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 4608: 002a3de5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ - 4609: 003c2e75 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 4610: 0038de71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 4609: 003c2e65 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 4610: 0038de61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 4611: 005f7ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ - 4612: 00385f59 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ - 4613: 003a7e11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 4612: 00385f49 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 4613: 003a7e01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 4614: 0061da7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 4615: 0061e7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 4616: 003eb5e9 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 4616: 003eb5d9 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 4617: 0061f0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 4618: 00292385 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 4619: 00291fe5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 4620: 0061f168 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 4621: 005f6eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 4622: 0061de0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 4623: 003eaf75 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 4624: 003b0d7d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 4625: 00346609 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 4623: 003eaf65 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 4624: 003b0d6d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 4625: 003465f9 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 4626: 0061ea74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 4627: 005f1e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 4628: 005f9374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 4629: 0039b2a5 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 4629: 0039b295 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 4630: 0061d0f8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 4631: 0061e892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 4632: 0055bf98 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 4633: 003c364d 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 4633: 003c363d 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 4634: 00250a4d 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 4635: 0061d792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 4636: 0038f369 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 4636: 0038f359 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 4637: 0061d15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 4638: 0055f3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_swea_le │ │ │ │ 4639: 001b8f49 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 4640: 0061d33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 4641: 0025fdf9 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 4642: 005ec3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 4643: 005ef670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 4644: 0051524c 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 4644: 0051523c 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ 4645: 005f7788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 4646: 0025d5d5 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 4647: 00543354 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 4648: 00261eb5 2 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 4649: 0020ed61 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 4650: 003abe85 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 4650: 003abe75 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 4651: 0061ddfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 4652: 003e7dc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 4652: 003e7db9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 4653: 005ea9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 4654: 005f7628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 4655: 001d1ce5 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 4656: 003163d5 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 4656: 003163c5 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 4657: 001e3dd5 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 4658: 00245069 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 4659: 0061dc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 4660: 002a91fd 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 4661: 002d5e0d 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 4661: 002d5dfd 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 4662: 00231455 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 4663: 005f55b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 4664: 0061e04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_CAN_FILTER_ID_PRE_WRITE_DSTATE │ │ │ │ 4665: 0061db28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 4666: 005f21e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_CANFD_RX_DATA_EVENT │ │ │ │ 4667: 0061e908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 4668: 004217bd 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 4669: 0030156d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 4668: 004217ad 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 4669: 0030155d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 4670: 001f6f8d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 4671: 0039e979 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 4672: 002f8911 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 4671: 0039e969 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 4672: 002f8901 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 4673: 0061da14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 4674: 003c8c31 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 4674: 003c8c21 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 4675: 005eb4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ - 4676: 002d48b1 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 4677: 002e8f85 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 4676: 002d48a1 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 4677: 002e8f75 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 4678: 002a2fdd 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 4679: 0025fc59 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 4680: 00433d90 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 4680: 00433d80 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 4681: 0061d070 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 4682: 00389755 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 4682: 00389745 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 4683: 0061d930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 4684: 0061d618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 4685: 0040a3c9 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 4685: 0040a3b9 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 4686: 0061d840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 4687: 0061e110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 4688: 0055c964 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 4689: 0061eda4 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 4690: 00250855 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 4691: 005f07fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 4692: 005f4028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 4693: 0018bae9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 4694: 005f5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ - 4695: 002eef65 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 4695: 002eef55 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 4696: 0061d5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 4697: 005eca4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 4698: 001696f9 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 4699: 005557f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 4700: 005ede54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 4701: 0061d960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 4702: 0061de2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ 4703: 002884cd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 4704: 005e9c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 4705: 005ec5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 4706: 0027b29d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 4707: 00261c2d 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 4708: 001ced71 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 4709: 003a183d 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 4709: 003a182d 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 4710: 005e9e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 4711: 001fd0dd 260 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 4712: 0061d1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 4713: 0061dadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ - 4714: 00402c01 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 4715: 0030040d 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 4714: 00402bf1 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 4715: 003003fd 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 4716: 002230d5 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 4717: 005f8a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 4718: 005f65f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 4719: 00391025 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 4719: 00391015 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 4720: 0061d4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 4721: 005eff90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 4722: 00561718 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 4723: 002459e1 104 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ 4724: 00267ff1 124 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 4725: 0061ce74 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 4726: 005f7dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 4727: 005ec3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 4728: 0018f509 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 4729: 00429c21 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 4729: 00429c11 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 4730: 005f078c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 4731: 005f7a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 4732: 0040c4b1 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 4733: 003d4c99 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ - 4734: 003b85e1 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 4732: 0040c4a1 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 4733: 003d4c89 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 4734: 003b85d1 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 4735: 005f4d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 4736: 005f3cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 4737: 003f15f5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 4738: 002e2fad 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 4739: 00391411 636 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 4737: 003f15e5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 4738: 002e2f9d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 4739: 00391401 636 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 4740: 0061f16b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 4741: 0026d5c1 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ - 4742: 0038380d 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 4742: 003837fd 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 4743: 0061e45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 4744: 0039d6f1 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 4744: 0039d6e1 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 4745: 005edff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ - 4746: 0039a7b9 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 4746: 0039a7a9 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 4747: 005f1eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 4748: 005f0f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 4749: 005f21c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_CANFD_RESET_EVENT │ │ │ │ 4750: 005f3a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 4751: 003b87e9 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 4751: 003b87d9 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 4752: 0061de06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 4753: 00559e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 4754: 005f4ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 4755: 0061dac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_WRITE_DSTATE │ │ │ │ 4756: 005ea220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_EVENT │ │ │ │ 4757: 005f7308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 4758: 005f088c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVE_EVENT │ │ │ │ 4759: 0061d872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 4760: 005f127c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 4761: 0061eaa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 4762: 0061d2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 4763: 0061d8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ - 4764: 003adc45 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 4764: 003adc35 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 4765: 0061dda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 4766: 00559448 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 4767: 005eb6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 4768: 0061d7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 4769: 0061d8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 4770: 005572c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 4771: 005f4ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 4772: 005ed324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 4773: 005ea998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 4774: 0061eac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 4775: 005f713c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 4776: 002bba71 2 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 4776: 002bba61 2 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 4777: 00203f01 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 4778: 005f5994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 4779: 00261b99 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 4780: 005f9198 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 4781: 0037aa79 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 4782: 003b906d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 4783: 003b74d9 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 4784: 00419f4d 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 4781: 0037aa69 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 4782: 003b905d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 4783: 003b74c9 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 4784: 00419f3d 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 4785: 001edc21 220 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 4786: 003fb33d 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 4786: 003fb32d 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 4787: 00222915 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 4788: 002ab0d5 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ - 4789: 003d2ead 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 4789: 003d2e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 4790: 0061dd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 4791: 0061e358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 4792: 005f6b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 4793: 003158e9 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 4793: 003158d9 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 4794: 0020fdb1 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 4795: 005f77a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 4796: 002ff1cd 620 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 4796: 002ff1bd 620 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 4797: 005eb0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 4798: 00244161 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 4799: 00396015 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 4800: 002ccbc1 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 4799: 00396005 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 4800: 002ccbb1 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 4801: 005f6058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 4802: 002fdb01 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 4802: 002fdaf1 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 4803: 0061f0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 4804: 005ef3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ 4805: 001a52c9 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 4806: 0061e194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ - 4807: 002cce69 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 4807: 002cce59 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 4808: 005f34cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 4809: 00230721 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 4810: 00260b25 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 4811: 0028bfd1 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 4812: 005f6a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 4813: 0061e5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ 4814: 0028d685 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 4815: 005ee7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 4816: 0061d7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 4817: 003d2949 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ - 4818: 002f23f9 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 4817: 003d2939 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 4818: 002f23e9 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 4819: 005f53a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 4820: 0061d606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 4821: 005ec63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 4822: 0061dd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 4823: 00561760 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 4824: 0024f2d5 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 4825: 005e9504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 4826: 005ea360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ 4827: 005f5464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 4828: 0019da9d 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 4829: 005e8ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ - 4830: 003ad221 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 4830: 003ad211 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 4831: 00190399 166 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ - 4832: 0042d94d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 4832: 0042d93d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 4833: 0061dfc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 4834: 003c4859 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 4834: 003c4849 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 4835: 005f1aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 4836: 005f7f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 4837: 00231dd9 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 4838: 003e2521 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 4839: 00406929 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 4838: 003e2511 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 4839: 00406919 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 4840: 005efcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 4841: 0061d81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 4842: 0019c409 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 4843: 00405241 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 4843: 00405231 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 4844: 0061d1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 4845: 001ecf09 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 4846: 0061df04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 4847: 002e12b1 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 4847: 002e12a1 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 4848: 005f3c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 4849: 005e9b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 4850: 005f2dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 4851: 0061d682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 4852: 005eca7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 4853: 0061d788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 4854: 0061e11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 4855: 003d205d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 4855: 003d204d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 4856: 00541998 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ - 4857: 003d2679 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 4857: 003d2669 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 4858: 0061dc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 4859: 002ccc69 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 4859: 002ccc59 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 4860: 002aa6a1 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 4861: 003f9a7d 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 4861: 003f9a6d 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 4862: 005f2cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 4863: 0030cfdd 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 4863: 0030cfcd 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 4864: 005f2cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 4865: 001a4189 284 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 4866: 00272aa1 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 4867: 002d9995 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 4867: 002d9985 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 4868: 0055d4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 4869: 0061e804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 4870: 005438b8 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 4871: 001e1b1d 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 4872: 0055aaf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 4873: 0041f81d 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 4873: 0041f80d 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 4874: 00231019 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 4875: 0061de38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 4876: 0032d585 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 4876: 0032d575 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 4877: 0054c6cc 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ - 4878: 003eb6d1 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ - 4879: 002c55f9 216 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 4880: 00390039 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 4881: 003015bd 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 4882: 00393c05 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 4883: 002bc275 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 4878: 003eb6c1 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 4879: 002c55e9 216 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 4880: 00390029 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 4881: 003015ad 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 4882: 00393bf5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 4883: 002bc265 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 4884: 00260741 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 4885: 0051525c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 4885: 0051524c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 4886: 0061d326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 4887: 00209615 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 4888: 00259b11 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 4889: 003a5b55 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 4890: 00314155 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 4889: 003a5b45 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 4890: 00314145 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 4891: 005ef300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 4892: 0055b440 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 4893: 005f1afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 4894: 005f964c 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 4895: 0061de68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 4896: 005f31ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 4897: 003e3575 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 4897: 003e3565 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 4898: 00196425 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 4899: 00287a45 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 4900: 0037834d 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 4900: 0037833d 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 4901: 0061ce70 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 4902: 0029537d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 4903: 002a6c99 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 4904: 0039d9a9 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 4905: 002cbf29 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 4904: 0039d999 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 4905: 002cbf19 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 4906: 005ed924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ - 4907: 003b2e1d 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 4908: 0042bcc5 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 4907: 003b2e0d 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 4908: 0042bcb5 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 4909: 0020a655 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ - 4910: 003ce2a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 4910: 003ce299 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 4911: 005e9eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 4912: 001f79d1 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 4913: 00543ee4 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 4914: 002a4fa5 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 4915: 0061d65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 4916: 0061e6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 4917: 005edf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 4918: 005f0f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 4919: 002ef065 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 4919: 002ef055 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 4920: 001979d9 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 4921: 0061d3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 4922: 002618d9 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 4923: 00214e95 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ 4924: 002033d1 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 4925: 00381909 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 4925: 003818f9 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 4926: 005f5444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 4927: 0028c041 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 4928: 005f9ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 4929: 005ed078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 4930: 002168e1 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 4931: 005ee4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 4932: 0061eab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 4933: 001887f9 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 4934: 0061d7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 4935: 003b4af5 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 4935: 003b4ae5 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 4936: 0061d558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 4937: 00192e7d 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 4938: 005f4e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 4939: 005431e8 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ - 4940: 00339495 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 4940: 00339485 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 4941: 00233381 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 4942: 005e9c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 4943: 001d1155 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 4944: 005eb0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 4945: 0028c209 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 4946: 00558344 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 4947: 0028c3bd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ - 4948: 003a1929 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 4948: 003a1919 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 4949: 0061e7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 4950: 005eb9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 4951: 003ac3cd 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 4951: 003ac3bd 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 4952: 0061e354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 4953: 00321e11 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ - 4954: 002f7b79 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 4953: 00321e01 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 4954: 002f7b69 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 4955: 00267dd9 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 4956: 001d2369 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 4957: 003ec731 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 4957: 003ec721 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 4958: 0061d274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 4959: 005eac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 4960: 0061d3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 4961: 0061db30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 4962: 002ccccd 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 4962: 002cccbd 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 4963: 0061e2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 4964: 0020ba6d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 4965: 0061d9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 4966: 005f5d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ - 4967: 0039c721 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 4967: 0039c711 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 4968: 0061e76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 4969: 00395a5d 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 4969: 00395a4d 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 4970: 005ecf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 4971: 00407149 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 4971: 00407139 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 4972: 005e91dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 4973: 0061f0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 4974: 005eacbc 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 4975: 003cc181 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 4975: 003cc171 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 4976: 005eade8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 4977: 0061ddbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 4978: 003ac979 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 4979: 0040261d 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 4978: 003ac969 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 4979: 0040260d 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 4980: 005e9de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 4981: 00225229 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 4982: 005441f0 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 4983: 0061e4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 4984: 003e5715 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 4984: 003e5705 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 4985: 005f2358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 4986: 0019af99 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 4987: 005e901c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 4988: 001d1f09 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 4989: 0061e586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 4990: 003d1791 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 4990: 003d1781 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 4991: 005f81fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 4992: 00255af1 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 4993: 002604c5 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 4994: 001c80d5 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 4995: 0061e8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 4996: 005f4ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 4997: 003dba99 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 4997: 003dba89 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 4998: 0061e46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 4999: 005ee034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ - 5000: 0037a811 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 5000: 0037a801 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 5001: 00226461 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 5002: 00275655 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 5003: 003a7f01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ - 5004: 00372d09 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 5003: 003a7ef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 5004: 00372cf9 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 5005: 002a6aa1 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 5006: 001f6495 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 5007: 00301619 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 5007: 00301609 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 5008: 00192d3d 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 5009: 0038d061 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 5010: 004177c5 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 5009: 0038d051 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 5010: 004177b5 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 5011: 005eac7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 5012: 00179549 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ - 5013: 00379e2d 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 5013: 00379e1d 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 5014: 002af9d5 52 FUNC GLOBAL DEFAULT 12 helper_pcmpbf │ │ │ │ 5015: 0061d9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 5016: 00278075 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 5017: 005ef760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 5018: 005f4cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 5019: 0061e9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 5020: 0061d610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 5021: 0061e4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ - 5022: 002d3b05 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 5022: 002d3af5 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 5023: 001f9459 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 5024: 0061ea9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 5025: 0041cc35 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 5025: 0041cc25 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 5026: 0055c9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 5027: 005f7acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 5028: 005f6364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 5029: 0061dfec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 5030: 001e3bf9 164 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 5031: 005f8a50 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 5032: 004162ed 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 5032: 004162dd 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 5033: 0019dbfd 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ - 5034: 003d3015 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 5034: 003d3005 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 5035: 0061d8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 5036: 0024f249 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 5037: 00502ec4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 5037: 00502eb4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 5038: 005f368c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 5039: 005ec82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 5040: 0061d946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 5041: 003eb799 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 5041: 003eb789 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 5042: 005f855c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 5043: 0061dee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 5044: 005f182c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 5045: 003cc7e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 5045: 003cc7d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 5046: 0061d86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 5047: 00218371 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 5048: 001ce26d 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 5049: 001e7bd9 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 5050: 0020fdf1 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 5051: 005f7c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 5052: 00411439 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 5052: 00411429 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 5053: 00245839 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 5054: 001ce901 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 5055: 005f204c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 5056: 005f5a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 5057: 003b47cd 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ - 5058: 003ef9a1 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 5059: 0031bf65 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 5060: 00385519 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 5061: 004094fd 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 5062: 00402581 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 5057: 003b47bd 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 5058: 003ef991 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 5059: 0031bf55 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 5060: 00385509 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 5061: 004094ed 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 5062: 00402571 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 5063: 001bae5d 104 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 5064: 005ef310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 5065: 005e918c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 5066: 0061da2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 5067: 0061e3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 5068: 005e9b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 5069: 0061d41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 5070: 003bbd99 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 5070: 003bbd89 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 5071: 0061d6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ - 5072: 004236d1 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 5073: 00313f05 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 5072: 004236c1 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 5073: 00313ef5 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 5074: 002ab0a9 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 5075: 0061d3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 5076: 005f1ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 5077: 005f8aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 5078: 00179461 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ - 5079: 003ec821 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 5079: 003ec811 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 5080: 0054432c 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 5081: 0019d519 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 5082: 005e9df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 5083: 003eeca9 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 5083: 003eec99 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 5084: 001e98e5 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 5085: 005f4108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 5086: 005f77d8 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 5087: 005f7a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 5088: 0061ebf8 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 5089: 0061dc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 5090: 00247ddd 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 5091: 005ec71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 5092: 0061d49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 5093: 005f9078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 5094: 002dd121 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 5095: 0040f121 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 5094: 002dd111 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 5095: 0040f111 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 5096: 00276291 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 5097: 00420225 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 5097: 00420215 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 5098: 005f4774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 5099: 0061d99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 5100: 005f57f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 5101: 0055de88 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 5102: 005fbb8c 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 5103: 002ce6a1 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 5104: 002e0de5 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 5103: 002ce691 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 5104: 002e0dd5 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 5105: 0061e7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 5106: 005f9348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 5107: 005f714c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 5108: 0061e206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ - 5109: 003e22dd 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 5109: 003e22cd 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 5110: 0061e026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 5111: 00278971 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 5112: 005f1cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 5113: 004251dd 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 5113: 004251cd 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 5114: 0061db72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 5115: 005ef680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 5116: 00196461 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 5117: 00180c19 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 5118: 0061f138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 5119: 00291fc9 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 5120: 00196e65 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 5121: 00427689 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 5121: 00427679 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 5122: 0061e506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5123: 002784b9 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 5124: 0061e4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ 5125: 0061e050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_CAN_RX_FIFO_FILTER_REJECT_DSTATE │ │ │ │ - 5126: 0041b3b5 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 5126: 0041b3a5 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 5127: 0061dc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 5128: 003fcbb1 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 5129: 003afb5d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 5128: 003fcba1 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 5129: 003afb4d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 5130: 0023c761 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 5131: 005ea470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 5132: 005eee80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 5133: 0022c379 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 5134: 0061da26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 5135: 001872dd 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 5136: 0026f955 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 5137: 0061ea68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 5138: 0038fc99 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 5138: 0038fc89 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 5139: 00540cb0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 5140: 0061d91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 5141: 0061dbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 5142: 001e98f9 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 5143: 00406999 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 5143: 00406989 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 5144: 0061d4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 5145: 003c43b1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 5146: 003a49a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 5145: 003c43a1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 5146: 003a4991 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 5147: 002a4145 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 5148: 0061e4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 5149: 00383249 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 5149: 00383239 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 5150: 0061d240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 5151: 003b42b9 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 5151: 003b42a9 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 5152: 0061ea42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 5153: 0025eea9 168 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 5154: 005e96c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 5155: 0061d145 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 5156: 0061e836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ - 5157: 0039dab5 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 5157: 0039daa5 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 5158: 005f6bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 5159: 005f2edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 5160: 00225a15 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 5161: 005f071c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 5162: 0061e438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 5163: 00168111 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 5164: 0038d54d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 5165: 0031334d 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 5164: 0038d53d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 5165: 0031333d 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 5166: 001ae271 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 5167: 0041a62d 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 5167: 0041a61d 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 5168: 002aadd1 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 5169: 0038e35d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 5169: 0038e34d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 5170: 005e9bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ - 5171: 003ce641 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 5171: 003ce631 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 5172: 00291ad9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 5173: 00291f5d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 5174: 003d2e35 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 5174: 003d2e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 5175: 005f865c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 5176: 00556a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 5177: 003b98b1 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 5177: 003b98a1 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 5178: 0022961d 92 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 5179: 003b2139 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 5179: 003b2129 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 5180: 0021f111 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 5181: 003cbc25 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 5182: 00425d61 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 5183: 002f7f21 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 5184: 0031fecd 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 5181: 003cbc15 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 5182: 00425d51 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 5183: 002f7f11 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 5184: 0031febd 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 5185: 0061e142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 5186: 0061db1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 5187: 00278a85 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 5188: 00558764 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 5189: 005f211c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 5190: 00215e9d 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 5191: 005561c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 5192: 002f29ed 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 5192: 002f29dd 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 5193: 00203691 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 5194: 005e8d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 5195: 00216109 216 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 5196: 002f9a0d 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ - 5197: 002f1425 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 5196: 002f99fd 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 5197: 002f1415 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 5198: 0053d274 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 5199: 0024d95d 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 5200: 0039dc75 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 5200: 0039dc65 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 5201: 0061ea56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 5202: 0061e47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 5203: 005ea778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 5204: 005f13cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 5205: 0055e2a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 5206: 0061e282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 5207: 00301781 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 5207: 00301771 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 5208: 005f5b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 5209: 0061e6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 5210: 0061dca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 5211: 001ae3b9 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 5212: 001d7921 2 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 5213: 005eaf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 5214: 001ef1b5 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 5215: 005f37bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ - 5216: 002d9a65 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ - 5217: 003bcaed 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ - 5218: 00427ee1 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ + 5216: 002d9a55 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 5217: 003bcadd 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 5218: 00427ed1 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 5219: 00221ab1 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ - 5220: 0040b96d 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 5221: 003979b5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 5220: 0040b95d 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 5221: 003979a5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 5222: 0061d90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 5223: 0061d138 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 5224: 001f602d 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 5225: 00428415 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 5225: 00428405 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 5226: 0026fa19 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 5227: 00314ab5 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 5227: 00314aa5 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 5228: 0061f0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 5229: 0061e6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 5230: 003dc545 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 5231: 002c37bd 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 5230: 003dc535 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 5231: 002c37ad 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 5232: 0061d702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 5233: 005f1a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 5234: 0061ce18 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 5235: 00291b59 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 5236: 0061e098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 5237: 001e9909 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 5238: 0027a595 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 5239: 005f2424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 5240: 005f8d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 5241: 00392135 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 5241: 00392125 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 5242: 005431b8 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 5243: 0061e7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 5244: 005f3b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 5245: 002a5dd9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ 5246: 00197c45 196 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 5247: 00550990 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 5248: 005509f0 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 5249: 005f7c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 5250: 00227499 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 5251: 00550a10 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 5252: 0061dce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 5253: 002d368d 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 5253: 002d367d 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 5254: 005f52f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 5255: 0034e02d 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 5255: 0034e01d 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 5256: 005eb458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ 5257: 0020a915 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 5258: 003a044d 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 5258: 003a043d 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 5259: 005ee3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 5260: 0034b441 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 5260: 0034b431 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 5261: 0061e948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 5262: 0021a7dd 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 5263: 005f142c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 5264: 005f7968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 5265: 005f3d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 5266: 005f0b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 5267: 001f9811 112 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 5268: 002c0041 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 5268: 002c0031 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 5269: 005f337c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 5270: 005e9e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 5271: 005f987c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 5272: 0061d19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ - 5273: 0038c715 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 5273: 0038c705 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 5274: 005eabfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 5275: 005f24a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 5276: 001d794d 2 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 5277: 00291ed9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 5278: 00410565 84 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 5278: 00410555 84 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 5279: 0060f390 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ - 5280: 00427671 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 5280: 00427661 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 5281: 0061e454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 5282: 0061d42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 5283: 005ef120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 5284: 00402af9 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 5284: 00402ae9 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 5285: 0061d224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 5286: 005f4048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 5287: 0061dac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 5288: 00282635 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 5289: 0038b579 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 5289: 0038b569 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 5290: 002a3b5d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 5291: 001e9059 4 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 5292: 0061d36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 5293: 0061e37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 5294: 0061e300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 5295: 00313595 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 5295: 00313585 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 5296: 002a8131 120 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 5297: 0055d228 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 5298: 0061e86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 5299: 001bad71 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 5300: 003fbc89 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 5301: 003a1325 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 5300: 003fbc79 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 5301: 003a1315 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 5302: 002312c5 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 5303: 0061da08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 5304: 005f31cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 5305: 0061ea18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 5306: 003eab99 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ - 5307: 003aa585 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 5306: 003eab89 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 5307: 003aa575 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 5308: 0061d712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 5309: 0030cc39 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 5309: 0030cc29 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 5310: 005ee5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 5311: 0055e098 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 5312: 00196ebd 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 5313: 002a6059 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 5314: 005f1f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 5315: 00294715 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 5316: 0061da20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ - 5317: 003b8d9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ - 5318: 00315ba9 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 5317: 003b8d8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 5318: 00315b99 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 5319: 005ef8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 5320: 0029f955 22 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 5321: 003b17cd 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 5321: 003b17bd 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 5322: 00195619 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 5323: 003a9125 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 5323: 003a9115 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 5324: 0061d34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 5325: 005ecf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 5326: 0061d1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 5327: 005f33fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 5328: 0061d474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 5329: 002c595d 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 5329: 002c594d 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 5330: 0061d39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 5331: 00543038 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 5332: 0061d244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ - 5333: 00398041 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 5333: 00398031 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 5334: 00291bcd 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 5335: 002f1449 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 5335: 002f1439 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 5336: 005f7478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 5337: 0021a639 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 5338: 0027a73d 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ - 5339: 002c6349 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 5339: 002c6339 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 5340: 0061d4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ - 5341: 0041ffb5 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 5341: 0041ffa5 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 5342: 001c98e9 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 5343: 00267ecd 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 5344: 003cc579 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 5344: 003cc569 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 5345: 001b69f9 144 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 5346: 0055d5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 5347: 0031bfdd 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 5348: 0040f05d 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 5347: 0031bfcd 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 5348: 0040f04d 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 5349: 00261e49 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 5350: 0061e35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 5351: 005ee554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 5352: 003b92c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 5352: 003b92b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 5353: 0061e4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 5354: 0025cb31 720 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 5355: 005f56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 5356: 0039408d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 5356: 0039407d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 5357: 005f372c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 5358: 00191335 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 5359: 0040b2ad 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 5359: 0040b29d 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 5360: 0061d9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 5361: 001c94c5 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 5362: 00198ea5 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ - 5363: 003ad531 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 5363: 003ad521 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 5364: 005ec5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 5365: 00554eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ - 5366: 004029ed 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 5366: 004029dd 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 5367: 005ed118 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 5368: 0042c95d 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 5368: 0042c94d 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 5369: 005ec4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 5370: 005e94a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 5371: 0061d89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 5372: 00208191 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 5373: 00379fd5 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 5373: 00379fc5 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 5374: 00276c69 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 5375: 00400ccd 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 5375: 00400cbd 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 5376: 005fccd0 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 5377: 0018f8a9 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 5378: 005f5a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 5379: 003aea15 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 5379: 003aea05 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 5380: 00193991 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 5381: 0037abc5 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 5381: 0037abb5 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 5382: 0061d64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 5383: 001ae235 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 5384: 005f8e28 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 5385: 002f0159 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 5386: 00405eb9 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 5385: 002f0149 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 5386: 00405ea9 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 5387: 00293c55 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 5388: 002bd2e5 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 5388: 002bd2d5 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 5389: 002a3915 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 5390: 0055ab7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 5391: 003acb41 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 5392: 002dc4c5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 5391: 003acb31 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 5392: 002dc4b5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 5393: 005eb3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 5394: 00543c90 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 5395: 00268281 1008 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 5396: 00395019 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 5396: 00395009 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 5397: 0061e4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 5398: 00294795 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 5399: 0037becd 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 5399: 0037bebd 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 5400: 0061e722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 5401: 0061e896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ - 5402: 0038dd45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 5402: 0038dd35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 5403: 005ec6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 5404: 005f313c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 5405: 0038a4f9 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 5406: 0038fe41 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 5405: 0038a4e9 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 5406: 0038fe31 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 5407: 0061dd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 5408: 0028a639 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 5409: 0061dada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 5410: 002479bd 552 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 5411: 003ce399 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 5411: 003ce389 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 5412: 00192e11 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 5413: 00417539 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 5414: 005045e8 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 5415: 0038ed35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 5413: 00417529 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 5414: 005045d8 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 5415: 0038ed25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 5416: 0061d658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 5417: 0061e8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 5418: 005eadc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 5419: 005f827c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 5420: 002c64cd 208 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 5420: 002c64bd 208 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 5421: 0061d79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 5422: 005ebf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 5423: 0061dd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 5424: 002c40f1 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 5424: 002c40e1 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 5425: 0018f459 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 5426: 003dae99 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 5426: 003dae89 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 5427: 005ea898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 5428: 0061e926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 5429: 00554e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 5430: 00210269 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 5431: 005f3f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 5432: 0040c0e5 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 5433: 003d9e49 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 5432: 0040c0d5 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 5433: 003d9e39 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 5434: 005ebb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 5435: 0061e4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 5436: 00187d6d 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 5437: 001baf91 128 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 5438: 005f903c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ - 5439: 002c3ccd 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 5439: 002c3cbd 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 5440: 001d30f5 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 5441: 0039cd99 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 5441: 0039cd89 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 5442: 005ebe0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 5443: 003dece1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 5444: 003edea9 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 5443: 003decd1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 5444: 003ede99 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 5445: 0061d90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 5446: 003b72c9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 5446: 003b72b9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 5447: 005f326c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 5448: 002e2845 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 5449: 003df1ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 5448: 002e2835 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 5449: 003df19d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 5450: 001a5c91 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 5451: 0031dd81 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 5451: 0031dd71 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 5452: 005ec46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 5453: 0061e558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 5454: 003f3289 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 5454: 003f3279 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 5455: 0061e624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 5456: 005f4794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 5457: 00293cd5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 5458: 0061e5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 5459: 002a12e5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 5460: 00313cd5 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 5460: 00313cc5 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 5461: 005f46f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ - 5462: 00395eed 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 5463: 0039eff1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 5462: 00395edd 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 5463: 0039efe1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 5464: 0061d11c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 5465: 00354bb5 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 5465: 00354ba5 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 5466: 005f8b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 5467: 0027b28d 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 5468: 005eef70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 5469: 005f6c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 5470: 005ebb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 5471: 005ec48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 5472: 005f5d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 5473: 0019642d 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 5474: 0018fa41 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 5475: 005eaa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 5476: 00555560 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 5477: 0030ebdd 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 5477: 0030ebcd 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 5478: 00539e28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ - 5479: 00377bfd 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ - 5480: 00314245 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 5479: 00377bed 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 5480: 00314235 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 5481: 005f2b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 5482: 0061eb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 5483: 0061d42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 5484: 00400de5 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 5484: 00400dd5 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 5485: 0061e978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 5486: 0038dab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 5486: 0038daa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 5487: 0022b9fd 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 5488: 005ea708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 5489: 005f76c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 5490: 003abadd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 5491: 00351a41 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 5492: 003de459 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 5490: 003abacd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 5491: 00351a31 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 5492: 003de449 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 5493: 005ee444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 5494: 00238e51 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 5495: 0061d63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 5496: 002e0ed1 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ - 5497: 0031873d 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 5498: 0032d58d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 5496: 002e0ec1 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 5497: 0031872d 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 5498: 0032d57d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 5499: 0023c0d1 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 5500: 00204be9 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 5501: 005f2504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 5502: 0023c7cd 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 5503: 0061d364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 5504: 001c3869 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 5505: 002d36d5 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 5505: 002d36c5 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 5506: 0020059d 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 5507: 002a22dd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 5508: 001e3f49 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 5509: 003b7df5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 5509: 003b7de5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 5510: 0025f38d 52 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 5511: 004027cd 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ - 5512: 003f7011 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 5511: 004027bd 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 5512: 003f7001 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 5513: 005ef0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 5514: 005e9524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 5515: 0061d612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 5516: 003d14f1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ - 5517: 002f9751 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 5516: 003d14e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 5517: 002f9741 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 5518: 0061df80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 5519: 0025fe4d 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 5520: 005e95d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 5521: 003ec605 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 5522: 002c50c1 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 5521: 003ec5f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 5522: 002c50b1 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 5523: 0061dc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 5524: 005eb070 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 5525: 001906e9 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 5526: 0061e798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 5527: 001c40a5 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 5528: 003b8d61 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 5528: 003b8d51 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 5529: 005f9d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 5530: 0061e5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 5531: 00381a85 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 5532: 002e8ecd 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 5533: 003d2d09 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 5531: 00381a75 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 5532: 002e8ebd 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 5533: 003d2cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 5534: 005f6b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 5535: 0038715d 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 5535: 0038714d 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 5536: 005f72f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 5537: 0039cfcd 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 5538: 00372c69 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 5537: 0039cfbd 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 5538: 00372c59 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 5539: 001f9631 96 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 5540: 00554da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 5541: 00315c4d 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 5542: 003da2c9 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ - 5543: 003f2a71 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 5541: 00315c3d 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 5542: 003da2b9 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 5543: 003f2a61 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 5544: 005f3e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 5545: 0061dd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 5546: 005efb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 5547: 0061d61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 5548: 0061ce69 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 5549: 005f077c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 5550: 002165a9 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ - 5551: 0030de39 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 5552: 00432bb5 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 5551: 0030de29 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 5552: 00432ba5 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 5553: 0061e9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 5554: 0061d8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 5555: 00198b2d 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 5556: 001b98e1 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 5557: 005f54c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 5558: 00231b5d 34 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 5559: 0024a9cd 54 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 5560: 001c39c5 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 5561: 0022b58d 24 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 5562: 002a80b5 70 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 5563: 001f7c91 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 5564: 0061d576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 5565: 005f164c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ - 5566: 003bde05 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 5567: 0031ef5d 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 5566: 003bddf5 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 5567: 0031ef4d 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 5568: 005eef80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 5569: 0019c455 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 5570: 0061e45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 5571: 0061debe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 5572: 0061e478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 5573: 003b2339 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 5573: 003b2329 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 5574: 001c299d 112 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ - 5575: 003c5a7d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 5576: 00422911 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 5575: 003c5a6d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 5576: 00422901 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 5577: 005f386c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 5578: 00539db0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 5579: 002912e9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 5580: 003aca65 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ - 5581: 002fe911 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 5580: 003aca55 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 5581: 002fe901 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 5582: 00542fd8 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 5583: 0061ebaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 5584: 002c0151 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 5584: 002c0141 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 5585: 001ee385 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 5586: 00315205 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 5586: 003151f5 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 5587: 005ef130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 5588: 005ef510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 5589: 005e9874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 5590: 005f2c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 5591: 003dda09 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ - 5592: 003b0765 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5591: 003dd9f9 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 5592: 003b0755 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 5593: 005ef950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 5594: 002c4f8d 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 5594: 002c4f7d 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 5595: 0061f096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 5596: 003d2ee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 5596: 003d2ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 5597: 0061d9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 5598: 005ed2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 5599: 002992cd 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 5600: 00376d5d 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 5600: 00376d4d 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 5601: 001c9361 356 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 5602: 002048b5 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 5603: 005f0ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 5604: 0061d5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 5605: 001e4379 252 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 5606: 0040ea01 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 5606: 0040e9f1 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 5607: 005ede14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 5608: 0061d580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 5609: 005eeef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 5610: 005ef340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 5611: 001681ad 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 5612: 002c7511 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 5612: 002c7501 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 5613: 005f32ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 5614: 00282525 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 5615: 002a3a85 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 5616: 0038252d 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 5617: 00401cc9 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ - 5618: 003dfad1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ - 5619: 003aa819 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 5616: 0038251d 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 5617: 00401cb9 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 5618: 003dfac1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 5619: 003aa809 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 5620: 0061dcfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 5621: 002259d9 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 5622: 002f6db9 172 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 5623: 003a7dd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 5622: 002f6da9 172 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 5623: 003a7dc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ 5624: 001e9025 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 5625: 005f6dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 5626: 0061e1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 5627: 005ec41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 5628: 0061e35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 5629: 001f8cd9 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 5630: 0031d16d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 5631: 004061f5 156 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 5632: 0038ddf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 5630: 0031d15d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 5631: 004061e5 156 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 5632: 0038dde9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 5633: 001f7475 96 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 5634: 005eb4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 5635: 005f197c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 5636: 005f121c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 5637: 0061d602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 5638: 0061e2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 5639: 005f2fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 5640: 005f861c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ - 5641: 00398d99 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 5642: 002c7251 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 5641: 00398d89 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 5642: 002c7241 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 5643: 0061eb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 5644: 00291361 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 5645: 0024f3f1 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 5646: 00276ebd 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ - 5647: 0038ecbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 5647: 0038ecad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 5648: 0025f8f9 360 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 5649: 001ccf89 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 5650: 0033e34d 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 5650: 0033e33d 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 5651: 0061df88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 5652: 0061d7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 5653: 001c3d01 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 5654: 0028b9ad 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 5655: 002b6a71 32 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 5655: 002b6a61 32 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 5656: 005eef10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 5657: 002121cd 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 5658: 001e2555 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 5659: 005f8390 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ - 5660: 003fcb55 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 5660: 003fcb45 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 5661: 001f8acd 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 5662: 002a50f1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ 5663: 005f2cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 5664: 005f0ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 5665: 00216239 16 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ 5666: 005f5da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_EVENT_EVENT │ │ │ │ 5667: 005ef600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_ACCESS_BLOCKED_EVENT │ │ │ │ @@ -5673,1434 +5673,1434 @@ │ │ │ │ 5669: 005f06fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_UNREALIZE_EVENT │ │ │ │ 5670: 005f67e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_REJECT_EVENT │ │ │ │ 5671: 001c9a15 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 5672: 00168385 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 5673: 005efe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 5674: 005f3bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 5675: 0018f849 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 5676: 003ba9dd 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 5677: 003be595 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 5676: 003ba9cd 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 5677: 003be585 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 5678: 005eadf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 5679: 0025caa9 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 5680: 0061d0f4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 5681: 005ebe5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 5682: 005f9128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 5683: 0061e756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_CONNECT_DSTATE │ │ │ │ 5684: 0018629d 248 FUNC GLOBAL DEFAULT 12 float64_rem │ │ │ │ 5685: 005f6fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 5686: 00221961 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ - 5687: 002b5375 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 5688: 003dea61 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ - 5689: 003dd015 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 5690: 003bcbb1 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 5687: 002b5361 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 5688: 003dea51 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 5689: 003dd005 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 5690: 003bcba1 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 5691: 001c4dad 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 5692: 0061d832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 5693: 0061ea2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 5694: 0061d6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 5695: 00342d19 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 5695: 00342d09 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 5696: 002170d5 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 5697: 0039acc9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 5698: 002bf9fd 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 5697: 0039acb9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 5698: 002bf9ed 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 5699: 0055466c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 5700: 00399d6d 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 5701: 00428b05 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 5702: 003e13d9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 5700: 00399d5d 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 5701: 00428af5 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 5702: 003e13c9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 5703: 00260f39 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 5704: 005f158c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 5705: 001e7691 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 5706: 0061daa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 5707: 0061de62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 5708: 0019b015 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 5709: 003df405 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 5709: 003df3f5 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 5710: 0061d60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 5711: 003b09bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 5711: 003b09ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 5712: 0061d382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 5713: 0031a625 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 5713: 0031a615 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 5714: 0061e37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 5715: 00248425 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ - 5716: 003effdd 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 5716: 003effcd 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 5717: 0061d106 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 5718: 001e9a19 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 5719: 0061e09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ - 5720: 002c76a1 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 5720: 002c7691 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 5721: 00238865 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 5722: 0041b1bd 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 5722: 0041b1ad 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 5723: 0055ac00 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 5724: 001fab65 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 5725: 0018f9b1 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 5726: 005ebe8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 5727: 00204b3d 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 5728: 002bcc71 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 5729: 002bd2bd 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 5728: 002bcc61 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 5729: 002bd2ad 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 5730: 0061da58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 5731: 0061df1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 5732: 0061e57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 5733: 003ba319 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 5733: 003ba309 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 5734: 005eabec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 5735: 002faa59 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 5736: 0038acad 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 5735: 002faa49 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 5736: 0038ac9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 5737: 001e6b15 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 5738: 0061d5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 5739: 001bfe51 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 5740: 005f4e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 5741: 003fe9bd 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 5741: 003fe9ad 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 5742: 005eee90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 5743: 00281d25 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 5744: 0018fe91 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 5745: 0061eb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 5746: 0061e360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 5747: 0061eae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 5748: 002913dd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 5749: 001df6c9 6 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 5750: 0027b745 668 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 5751: 001c4205 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 5752: 003e65bd 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ - 5753: 0042d911 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 5752: 003e65ad 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 5753: 0042d901 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 5754: 005f7fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 5755: 005e9e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 5756: 005e9b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 5757: 002a7109 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 5758: 0061dd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 5759: 0061e4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 5760: 00418211 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 5760: 00418201 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 5761: 0061db36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 5762: 0061e2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 5763: 001f68e9 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 5764: 002bcb91 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 5765: 00402499 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 5766: 0042b6e9 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 5767: 00403fed 256 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 5764: 002bcb81 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 5765: 00402489 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 5766: 0042b6d9 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 5767: 00403fdd 256 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 5768: 00198d7d 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 5769: 002c3871 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 5769: 002c3861 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 5770: 0061dbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 5771: 002a4d19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 5772: 005f32cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 5773: 0018f829 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 5774: 001e6979 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 5775: 005efc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 5776: 002cc219 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 5776: 002cc209 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 5777: 005545e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ 5778: 00540d00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 5779: 002d455d 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 5779: 002d454d 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 5780: 00203e0d 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 5781: 0061daaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 5782: 001cebd9 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 5783: 003021cd 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 5783: 003021bd 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 5784: 002285d9 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 5785: 001baad1 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 5786: 005f9d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 5787: 0061f166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 5788: 002f1415 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ - 5789: 00315a0d 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 5788: 002f1405 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 5789: 003159fd 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 5790: 0061e6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 5791: 00321195 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 5792: 0040c185 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 5791: 00321185 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 5792: 0040c175 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 5793: 005f76b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 5794: 003ac989 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 5795: 00428ed5 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ - 5796: 003f6905 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 5794: 003ac979 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 5795: 00428ec5 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 5796: 003f68f5 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 5797: 0061d488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 5798: 002c1a35 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 5799: 003246dd 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 5798: 002c1a25 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 5799: 003246cd 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 5800: 00244395 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 5801: 0061e68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 5802: 005eac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 5803: 0061f0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 5804: 005f103c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 5805: 0018b9b1 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 5806: 0061e04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_CAN_FILTER_MASK_PRE_WRITE_DSTATE │ │ │ │ 5807: 005f4e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 5808: 003e3c89 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 5809: 003ce1f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 5808: 003e3c79 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 5809: 003ce1e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 5810: 00196295 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 5811: 00277a01 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 5812: 0061d1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 5813: 0061d148 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 5814: 005e8f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 5815: 005443a0 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 5816: 0031c94d 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 5816: 0031c93d 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 5817: 00292275 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 5818: 003ea3f1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 5818: 003ea3e1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 5819: 005f9cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 5820: 0061e39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ - 5821: 002d3f09 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 5821: 002d3ef9 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 5822: 005ed0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 5823: 00425309 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 5824: 00381965 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 5823: 004252f9 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 5824: 00381955 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 5825: 0018ba39 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 5826: 005e8c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 5827: 005f79c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 5828: 0061d748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 5829: 005f6334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 5830: 005f86bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 5831: 0061e262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 5832: 00192c65 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 5833: 0061e254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 5834: 0033e139 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 5834: 0033e129 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 5835: 005ebd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 5836: 0061dc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 5837: 0021a4f5 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 5838: 00209c39 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 5839: 00292629 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 5840: 001e4e4d 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 5841: 005ead18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 5842: 00400ded 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 5842: 00400ddd 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 5843: 002a5c05 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ - 5844: 00351941 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ - 5845: 004320dd 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 5844: 00351931 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 5845: 004320cd 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 5846: 005e8c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 5847: 0061da6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 5848: 005f1b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 5849: 00541ae4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 5850: 00400d8d 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 5850: 00400d7d 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 5851: 00260255 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 5852: 0061e090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 5853: 003aa3a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 5853: 003aa395 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 5854: 005ee3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 5855: 003a1b65 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 5855: 003a1b55 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 5856: 00222a89 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 5857: 001df595 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 5858: 0061e5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 5859: 003df409 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 5860: 003d69f5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 5859: 003df3f9 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 5860: 003d69e5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 5861: 0061dc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 5862: 00384ea1 368 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 5862: 00384e91 368 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 5863: 0061e6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 5864: 0061e81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 5865: 002d5db5 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 5865: 002d5da5 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 5866: 0061e53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 5867: 0061e9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ 5868: 005ebeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 5869: 0039b3ad 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 5869: 0039b39d 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 5870: 00195159 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 5871: 003b8e15 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 5871: 003b8e05 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 5872: 0024d025 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 5873: 00190809 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 5874: 00554564 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 5875: 005f5094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 5876: 005f66b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 5877: 0061e2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ - 5878: 003af541 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ - 5879: 00390b0d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 5880: 0030211d 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 5878: 003af531 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 5879: 00390afd 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 5880: 0030210d 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 5881: 00556d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 5882: 0061d12f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 5883: 0061d109 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ - 5884: 003eee45 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 5884: 003eee35 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 5885: 005570b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ 5886: 005f2224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_CAN_RX_DATA_EVENT │ │ │ │ - 5887: 00368b61 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 5887: 00368b51 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 5888: 005eda54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 5889: 005ed314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 5890: 004015f1 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 5891: 003fdd25 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 5890: 004015e1 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 5891: 003fdd15 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 5892: 002447dd 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 5893: 0061eb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 5894: 005f1fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 5895: 0061e406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 5896: 0061e2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ - 5897: 003afc71 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 5898: 002f05fd 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ - 5899: 003b40cd 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 5897: 003afc61 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 5898: 002f05ed 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 5899: 003b40bd 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 5900: 0061d880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 5901: 0023b1e5 528 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 5902: 003e1dd1 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 5902: 003e1dc1 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 5903: 001793f5 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 5904: 005f8380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 5905: 0020a115 212 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 5906: 002e27a1 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 5906: 002e2791 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 5907: 0061d920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 5908: 003fea09 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 5908: 003fe9f9 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 5909: 005f4974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 5910: 005e8e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 5911: 00543424 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 5912: 002dca91 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 5913: 0040d219 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 5912: 002dca81 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 5913: 0040d209 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 5914: 0018f2bd 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 5915: 0027b72d 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 5916: 001905c9 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 5917: 0039435d 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 5917: 0039434d 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 5918: 005f716c 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 5919: 002bfd15 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 5919: 002bfd05 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 5920: 0061d5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 5921: 0061d6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 5922: 005065d8 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 5922: 005065c8 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 5923: 001877a1 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 5924: 003d3dd1 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 5925: 003fc0a9 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 5926: 00428d09 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 5924: 003d3dc1 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 5925: 003fc099 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 5926: 00428cf9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 5927: 002a157d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 5928: 005f32fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 5929: 003af7a5 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 5929: 003af795 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 5930: 0061eb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 5931: 00417ef1 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 5931: 00417ee1 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 5932: 001fa83d 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 5933: 0061d28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 5934: 001873cd 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 5935: 005f7fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 5936: 0061e0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 5937: 002a76dd 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 5938: 003c4435 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 5938: 003c4425 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 5939: 005f7b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 5940: 003a4185 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 5941: 0040d28d 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 5942: 0042bad9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 5940: 003a4175 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 5941: 0040d27d 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 5942: 0042bac9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 5943: 0061d652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 5944: 00217079 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 5945: 003d8aa5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 5945: 003d8a95 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 5946: 00543a1c 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 5947: 005f8aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 5948: 0061dd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 5949: 002f284d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 5949: 002f283d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 5950: 0061e226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ - 5951: 0041ae55 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 5952: 002f85b9 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ - 5953: 003eeec5 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 5951: 0041ae45 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 5952: 002f85a9 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 5953: 003eeeb5 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 5954: 005ee134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 5955: 0061e8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ - 5956: 0038e4c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 5957: 0034bd59 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 5958: 003a4d41 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 5956: 0038e4b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 5957: 0034bd49 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 5958: 003a4d31 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 5959: 005ea3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 5960: 003e4645 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 5961: 0041e961 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 5960: 003e4635 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 5961: 0041e951 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 5962: 005f6a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 5963: 0061e0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 5964: 0061db38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 5965: 0061d1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 5966: 00348ad1 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 5966: 00348ac1 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 5967: 00231115 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 5968: 005f359c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 5969: 0061e5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 5970: 005fcc6c 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 5971: 001991ad 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 5972: 0061ddf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 5973: 0023d1b1 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 5974: 0061d5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 5975: 003dd0c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 5975: 003dd0b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 5976: 002909d1 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 5977: 0018fc69 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 5978: 004013f9 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 5978: 004013e9 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 5979: 005eb438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 5980: 002886a1 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 5981: 00515264 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 5981: 00515254 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 5982: 005ec8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 5983: 0061dc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 5984: 005f348c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 5985: 005f8940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 5986: 005f4894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 5987: 0018f881 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 5988: 0037bee1 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 5988: 0037bed1 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 5989: 0023afcd 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 5990: 0061dd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 5991: 0026806d 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ 5992: 00244ee5 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 5993: 0061e72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 5994: 005fbb7c 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 5995: 00392fa9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 5995: 00392f99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 5996: 0022be55 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 5997: 001ddf29 2 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 5998: 0061d388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 5999: 0061d127 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 6000: 00281bd5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 6001: 005ec9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 6002: 00377d61 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 6003: 003936b5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 6002: 00377d51 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 6003: 003936a5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 6004: 002aa691 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 6005: 005f88e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 6006: 001f7029 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 6007: 002a9279 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 6008: 0025e4e5 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 6009: 005eabbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 6010: 0061e24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 6011: 002a614d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 6012: 0061e41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 6013: 0040ba85 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 6013: 0040ba75 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 6014: 005ea698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 6015: 005ee5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 6016: 0061e2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 6017: 00400cd1 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 6017: 00400cc1 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 6018: 0061f0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 6019: 005f7f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 6020: 002dcaf5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 6020: 002dcae5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 6021: 005f188c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 6022: 002bd679 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 6022: 002bd669 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 6023: 0055b128 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 6024: 00237e3d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 6025: 001f6085 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 6026: 001ae185 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 6027: 00187531 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 6028: 003ce1b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 6029: 003e40c1 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 6030: 003ad3d9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 6028: 003ce1a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 6029: 003e40b1 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 6030: 003ad3c9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 6031: 005ea9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 6032: 003fbdc9 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 6032: 003fbdb9 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 6033: 0061de6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 6034: 0023ab7d 996 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ 6035: 0055ee08 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul │ │ │ │ - 6036: 003d94f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 6036: 003d94e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 6037: 00192ddd 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 6038: 005fb78c 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 6039: 005ef170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 6040: 0061e94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 6041: 0061ea66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 6042: 0061eaf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ - 6043: 003b08cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 6043: 003b08bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 6044: 005ee8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 6045: 005f1f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 6046: 0055f540 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 6047: 00323465 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 6047: 00323455 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 6048: 002a9391 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 6049: 002380c5 236 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 6050: 0030ba1d 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 6050: 0030ba0d 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 6051: 005eb3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 6052: 003e5dcd 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 6052: 003e5dbd 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 6053: 0061da52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 6054: 001973a5 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 6055: 005f350c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 6056: 003c44b9 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 6056: 003c44a9 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 6057: 0061e976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 6058: 002cf9a5 116 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 6058: 002cf995 116 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 6059: 0025e081 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 6060: 0061e06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 6061: 005f9bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 6062: 002914d1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 6063: 0061e7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 6064: 0061d7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 6065: 0061da76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 6066: 004202b9 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 6066: 004202a9 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 6067: 0061daa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 6068: 005e9774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 6069: 0030276d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 6069: 0030275d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 6070: 00198fe9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 6071: 0061d0e2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 6072: 00199029 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 6073: 0031c361 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 6073: 0031c351 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 6074: 005f7cc8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 6075: 0061d4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 6076: 004210e9 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 6076: 004210d9 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 6077: 0061d8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 6078: 003140c5 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 6078: 003140b5 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 6079: 001f7cb9 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 6080: 0023bbb9 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 6081: 005f51e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 6082: 005eb518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 6083: 003e3e69 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 6084: 002beb41 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 6085: 003ef431 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 6083: 003e3e59 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 6084: 002beb31 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 6085: 003ef421 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 6086: 001f7775 132 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 6087: 0061d780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 6088: 0033ab49 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 6089: 003a7899 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 6090: 00307e01 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ - 6091: 0038d8d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 6088: 0033ab39 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 6089: 003a7889 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 6090: 00307df1 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 6091: 0038d8c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 6092: 002a4059 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 6093: 004114b9 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 6093: 004114a9 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 6094: 0061e380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 6095: 0061d33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 6096: 005ef370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 6097: 0061e6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 6098: 005ee4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 6099: 003182f5 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 6100: 00339ca5 628 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 6099: 003182e5 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 6100: 00339c95 628 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 6101: 001b9801 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 6102: 0061d200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 6103: 0061e918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 6104: 005f317c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 6105: 003ee941 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 6105: 003ee931 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 6106: 00558b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ - 6107: 004041c1 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 6108: 004199cd 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 6107: 004041b1 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 6108: 004199bd 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 6109: 001d2375 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 6110: 00382d05 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 6110: 00382cf5 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 6111: 005f79b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 6112: 00544168 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 6113: 0018f819 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 6114: 001babfd 4 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 6115: 0061d49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 6116: 0061f0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 6117: 002bcc85 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 6117: 002bcc75 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 6118: 005efa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 6119: 0061e99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 6120: 003182ed 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 6120: 003182dd 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ 6121: 002051d9 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 6122: 005ee394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 6123: 0061d3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 6124: 003e6bb1 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 6124: 003e6ba1 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 6125: 0061d236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 6126: 005f14dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 6127: 005f5544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 6128: 0061e12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 6129: 005f325c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 6130: 002bd461 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 6130: 002bd451 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 6131: 005f98cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 6132: 0061e426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ - 6133: 003f00b9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 6134: 002c12f9 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 6133: 003f00a9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 6134: 002c12e9 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 6135: 00291559 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ - 6136: 002f8a45 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 6136: 002f8a35 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 6137: 00277c31 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 6138: 005f24b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 6139: 0017b27d 3508 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 6140: 0061d9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 6141: 0061e28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 6142: 0042a3a9 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ - 6143: 003c72ad 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 6142: 0042a399 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 6143: 003c729d 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 6144: 0061e03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 6145: 003ec8d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 6145: 003ec8c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 6146: 005f11dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 6147: 0061e942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 6148: 002a0985 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 6149: 001c3f65 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 6150: 0061e7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 6151: 00385fdd 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 6151: 00385fcd 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 6152: 002a95fd 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 6153: 005f84bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 6154: 00292de9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 6155: 0061dad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 6156: 0061d69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 6157: 005f8c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ - 6158: 002eefd9 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 6158: 002eefc9 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 6159: 00543740 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 6160: 0061df0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 6161: 0061df46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 6162: 005f4088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 6163: 005f08ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 6164: 0061da62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 6165: 00293691 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 6166: 0061da9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 6167: 004e3544 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 6168: 003d5bc9 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 6169: 00343769 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 6170: 003b05fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 6167: 004e3534 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 6168: 003d5bb9 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 6169: 00343759 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 6170: 003b05ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 6171: 005ede44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 6172: 0019486d 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 6173: 002a42a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 6174: 00558a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 6175: 00401a65 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 6175: 00401a55 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 6176: 0022d2d1 736 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 6177: 00377e11 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 6177: 00377e01 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 6178: 005f6c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 6179: 0061e14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 6180: 003c67f9 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 6180: 003c67e9 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 6181: 005f7608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 6182: 003d2895 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ - 6183: 0034242d 108 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 6182: 003d2885 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 6183: 0034241d 108 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 6184: 005eb598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 6185: 0061df84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 6186: 0055de04 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 6187: 0061e1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 6188: 0061eaba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 6189: 0029f3dd 252 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 6190: 0061de98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 6191: 003a8501 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 6191: 003a84f1 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 6192: 0061dad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 6193: 004011fd 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 6193: 004011ed 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 6194: 005efc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 6195: 005f6d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 6196: 003ac491 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 6196: 003ac481 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 6197: 005f9e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 6198: 005f4f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 6199: 0061dd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 6200: 004241d1 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 6200: 004241c1 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 6201: 005f394c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ - 6202: 003b4a09 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 6202: 003b49f9 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 6203: 0020ebc5 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 6204: 0061d5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 6205: 004180c9 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 6205: 004180b9 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 6206: 0061e112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 6207: 00539dd8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 6208: 005f4e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 6209: 003f0fb1 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 6210: 00417121 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 6209: 003f0fa1 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 6210: 00417111 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 6211: 005f2c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 6212: 005ee874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 6213: 005eefe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 6214: 00234515 404 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 6215: 003b5c85 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 6215: 003b5c75 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 6216: 002a7609 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 6217: 005f4864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 6218: 00301fb5 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 6218: 00301fa5 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 6219: 002034a9 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 6220: 005f6874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 6221: 002a08c9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 6222: 00233d75 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 6223: 005ebafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 6224: 0039f555 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 6224: 0039f545 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 6225: 001959a1 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 6226: 0061e526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 6227: 0019c7a5 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 6228: 003b64d9 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 6228: 003b64c9 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 6229: 0061d498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 6230: 005ea8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 6231: 005f095c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 6232: 005ea2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 6233: 0061ddc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 6234: 004e316c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 6234: 004e315c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 6235: 00248ab5 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 6236: 005ef690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 6237: 005f84ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 6238: 0061e998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 6239: 005f5dd0 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 6240: 003e5121 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 6240: 003e5111 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 6241: 002915e1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 6242: 0033b855 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 6242: 0033b845 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 6243: 005ef330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 6244: 00279ee9 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 6245: 002353c5 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 6246: 005f70ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 6247: 001ccdf9 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 6248: 0061d5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 6249: 0018f8a1 6 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 6250: 0061e102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 6251: 0053d16c 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ 6252: 00166b89 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 6253: 0021f1c5 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 6254: 0061d392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 6255: 0018f891 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 6256: 00267f71 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 6257: 002c5ddd 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 6257: 002c5dcd 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 6258: 005ef050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 6259: 0061de70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 6260: 005f133c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 6261: 003186bd 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 6261: 003186ad 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 6262: 00244e35 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 6263: 001990e9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 6264: 0061dffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 6265: 002afef1 172 FUNC GLOBAL DEFAULT 12 helper_sbea │ │ │ │ 6266: 005f2f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 6267: 005e902c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 6268: 005ee744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 6269: 002c8d31 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 6270: 003e1635 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 6271: 003ac7c1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 6269: 002c8d21 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 6270: 003e1625 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 6271: 003ac7b1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 6272: 005f4b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 6273: 0061e5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 6274: 00282305 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 6275: 0061d252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 6276: 002252e1 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 6277: 005e9fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 6278: 005589f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 6279: 0061d13d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 6280: 0061d9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 6281: 00502ecc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 6282: 002d5c95 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 6281: 00502ebc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 6282: 002d5c85 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 6283: 0061e914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 6284: 005f55e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 6285: 00179245 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 6286: 002dc7b1 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 6286: 002dc7a1 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 6287: 0061d5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 6288: 005edac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 6289: 0061d8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 6290: 001f9301 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 6291: 0061d5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 6292: 00225045 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 6293: 0028e241 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 6294: 0061d70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 6295: 003855d1 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ - 6296: 003eafb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 6295: 003855c1 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 6296: 003eafa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 6297: 0061e64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 6298: 0055a9f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 6299: 00376111 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 6299: 00376101 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 6300: 0061d0f5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ - 6301: 003f743d 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 6301: 003f742d 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 6302: 001e7c4d 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 6303: 0020faed 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 6304: 0061d46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 6305: 003e48dd 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 6306: 00343cd5 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 6307: 0030e3e5 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 6305: 003e48cd 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 6306: 00343cc5 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 6307: 0030e3d5 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 6308: 0061d568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 6309: 001cce3d 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 6310: 0061d9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 6311: 001f8a81 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 6312: 00204eed 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ - 6313: 00382695 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 6314: 002f6ad9 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 6315: 003fb11d 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 6313: 00382685 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 6314: 002f6ac9 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 6315: 003fb10d 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 6316: 0061e88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 6317: 005f2dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 6318: 0061d360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 6319: 0061e288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 6320: 005419f8 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 6321: 003ece09 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 6321: 003ecdf9 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 6322: 001698ad 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 6323: 0061e030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 6324: 0061e606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 6325: 0028e181 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 6326: 005eacac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 6327: 0038a7a5 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 6327: 0038a795 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 6328: 0018ee49 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 6329: 00217201 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ - 6330: 002e2151 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 6330: 002e2141 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 6331: 005f6098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 6332: 005edf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 6333: 003aaaad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 6333: 003aaa9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 6334: 005eda24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 6335: 002bc4a9 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 6336: 003a8d45 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 6335: 002bc499 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 6336: 003a8d35 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 6337: 005f51a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ - 6338: 003b5849 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 6339: 00306e55 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 6338: 003b5839 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 6339: 00306e45 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 6340: 00251e01 1796 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 6341: 00614c08 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ - 6342: 003a1cd1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 6343: 0031d069 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 6342: 003a1cc1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 6343: 0031d059 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 6344: 0061e9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 6345: 005ea868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 6346: 0061d992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 6347: 0061db04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 6348: 001b8f19 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 6349: 0061e434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 6350: 005ea978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 6351: 0018b629 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 6352: 003da76d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 6353: 00323ff9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 6352: 003da75d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 6353: 00323fe9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 6354: 0061e4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 6355: 005565e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 6356: 005f9fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 6357: 0061e58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 6358: 003956d9 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 6358: 003956c9 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 6359: 0021ecfd 384 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 6360: 0039483d 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 6360: 0039482d 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 6361: 0061d758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 6362: 005f2b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 6363: 002d54ad 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 6363: 002d549d 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 6364: 0061d996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 6365: 0061e726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 6366: 0019c269 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 6367: 001d1a95 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ - 6368: 0042dc1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 6369: 00427735 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ - 6370: 002ba2e5 420 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 6368: 0042dc0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 6369: 00427725 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 6370: 002ba2d5 420 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 6371: 005efac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 6372: 0061d406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 6373: 005ee1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 6374: 0061ea4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 6375: 005ecd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 6376: 00555da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 6377: 0061db06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 6378: 0061e32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 6379: 005ec3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 6380: 0054126c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 6381: 003f7535 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 6381: 003f7525 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 6382: 00550a20 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 6383: 003b4b05 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 6383: 003b4af5 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 6384: 0061d448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 6385: 00550a40 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 6386: 00550a80 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ - 6387: 003781d5 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 6387: 003781c5 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 6388: 005f8a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 6389: 00407949 256 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 6390: 003ad795 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 6389: 00407939 256 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 6390: 003ad785 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 6391: 005e8d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 6392: 0061d216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ - 6393: 003fc3ad 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 6393: 003fc39d 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 6394: 0027d021 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 6395: 005f5334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 6396: 001c285d 200 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 6397: 00189cf1 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 6398: 003aec19 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 6398: 003aec09 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 6399: 005f8c60 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 6400: 002ffdf9 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 6400: 002ffde9 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 6401: 0027662d 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 6402: 0061f12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ - 6403: 00301575 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 6404: 0042769d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ - 6405: 0038cb39 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 6403: 00301565 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 6404: 0042768d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 6405: 0038cb29 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 6406: 0061d6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 6407: 00231061 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 6408: 002d5dad 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ - 6409: 0038d859 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 6408: 002d5d9d 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 6409: 0038d849 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 6410: 001d3589 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 6411: 005f3abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 6412: 0061e5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 6413: 0061ead0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 6414: 004275f1 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 6415: 00422151 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 6414: 004275e1 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 6415: 00422141 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 6416: 005ee364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 6417: 003f13c1 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 6417: 003f13b1 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 6418: 0061e7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 6419: 005ef2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 6420: 005f7c9c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 6421: 0061d5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 6422: 00293879 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 6423: 0018b6d9 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 6424: 003b8e51 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 6425: 003aab9d 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 6424: 003b8e41 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 6425: 003aab8d 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 6426: 00261845 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 6427: 003fb42d 1696 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 6427: 003fb41d 1696 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 6428: 001980ed 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 6429: 003fc2d5 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 6430: 002ffe3d 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 6429: 003fc2c5 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 6430: 002ffe2d 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 6431: 0061ebbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 6432: 0061d330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 6433: 0061db78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 6434: 0061d8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 6435: 005edbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 6436: 0018dfb9 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 6437: 0061e232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 6438: 0019ba79 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ - 6439: 003d3a41 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 6439: 003d3a31 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 6440: 005e9924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 6441: 005fbff0 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 6442: 005f30dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 6443: 003e5811 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 6443: 003e5801 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 6444: 0061dbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 6445: 005f7428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 6446: 003b0bf1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 6447: 0037933d 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 6446: 003b0be1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 6447: 0037932d 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 6448: 001faa7d 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 6449: 0028a6cd 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 6450: 004197a5 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 6450: 00419795 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 6451: 001f7095 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 6452: 001b7931 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ - 6453: 0040e1dd 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 6454: 003ce2e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 6455: 0038a57d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 6456: 0039aa31 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 6453: 0040e1cd 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 6454: 003ce2d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 6455: 0038a56d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 6456: 0039aa21 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 6457: 0061e03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_CANFD_RESET_DSTATE │ │ │ │ 6458: 005f86ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 6459: 005444c8 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 6460: 00281fd5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 6461: 005f7588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 6462: 005f5834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 6463: 00275161 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 6464: 005f1f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 6465: 00363c7d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ - 6466: 00385e91 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 6465: 00363c6d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 6466: 00385e81 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 6467: 0061d1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 6468: 005ef5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 6469: 0055ad8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 6470: 003e3df1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 6470: 003e3de1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 6471: 0061e7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 6472: 00268671 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 6473: 0061dd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 6474: 005ea080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 6475: 001c8d79 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 6476: 0061d630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 6477: 0061e20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ 6478: 0061e51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 6479: 005f1bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 6480: 001f77f9 80 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 6481: 003f7625 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 6482: 003c6aed 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 6481: 003f7615 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 6482: 003c6add 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 6483: 0019bc49 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 6484: 003f1bfd 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 6484: 003f1bed 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 6485: 005f0e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 6486: 002f5f31 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 6486: 002f5f21 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 6487: 005f8d80 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 6488: 00390221 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 6488: 00390211 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 6489: 00544bbc 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 6490: 0061dfe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 6491: 005f9188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 6492: 00558fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 6493: 002a6eb5 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 6494: 00321809 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 6494: 003217f9 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 6495: 0055a654 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 6496: 0061e37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 6497: 003ce651 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 6497: 003ce641 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 6498: 002a7d41 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 6499: 0061d264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 6500: 003dc62d 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 6500: 003dc61d 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 6501: 005eede0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 6502: 001cbdd1 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ 6503: 00279b11 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 6504: 0061e464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 6505: 0042c4b9 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 6506: 003d86d5 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 6505: 0042c4a9 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 6506: 003d86c5 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 6507: 0022aa09 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 6508: 0061d636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 6509: 005591b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 6510: 00515234 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 6510: 00515224 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 6511: 0061f11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 6512: 005f09ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 6513: 0061e986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 6514: 0061d0ec 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 6515: 0061d7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 6516: 005f8e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 6517: 003cac95 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 6517: 003cac85 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ 6518: 005eaad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 6519: 005edb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ - 6520: 003aedd9 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 6520: 003aedc9 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 6521: 005f50c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 6522: 0030129d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 6522: 0030128d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 6523: 005f4834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 6524: 0061d78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 6525: 0040c061 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 6525: 0040c051 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 6526: 005ecf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 6527: 003c711d 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 6528: 003a43c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 6529: 003bea75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 6527: 003c710d 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 6528: 003a43b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 6529: 003bea65 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 6530: 005f18dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 6531: 005ebb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 6532: 005f5174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 6533: 0061d8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ - 6534: 0042dbe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 6534: 0042dbd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 6535: 0018b785 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 6536: 002a3499 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 6537: 00430f0d 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 6537: 00430efd 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 6538: 0061dbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ - 6539: 0030a7bd 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 6539: 0030a7ad 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 6540: 0027d2b9 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ - 6541: 002ba585 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 6542: 002f5f11 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 6541: 002ba575 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 6542: 002f5f01 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 6543: 0061d454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 6544: 0061d404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 6545: 0028d339 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 6546: 003b9595 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 6546: 003b9585 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 6547: 005f380c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 6548: 0061da40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 6549: 005e98c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 6550: 0061e7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 6551: 0061de54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ 6552: 0019bbad 74 FUNC GLOBAL DEFAULT 12 qkbd_state_lift_all_keys │ │ │ │ 6553: 005eef00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_READ_EVENT │ │ │ │ 6554: 005f2e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 6555: 0061d95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 6556: 00231c45 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 6557: 005f2efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 6558: 0061e8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6559: 0019e44d 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 6560: 005f6434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 6561: 00300909 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 6561: 003008f9 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 6562: 002af93d 74 FUNC GLOBAL DEFAULT 12 helper_fint │ │ │ │ - 6563: 002e8df9 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 6563: 002e8de9 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 6564: 005ef8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 6565: 0028d9dd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 6566: 005e9a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 6567: 0061e762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 6568: 0061d69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 6569: 0061e5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 6570: 005f4128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ - 6571: 0033af69 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 6572: 002f8479 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 6573: 003b61c1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 6571: 0033af59 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 6572: 002f8469 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 6573: 003b61b1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 6574: 002781dd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 6575: 0061ed9c 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 6576: 003af289 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 6576: 003af279 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 6577: 0061d4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 6578: 003e7d8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 6579: 00423c99 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 6578: 003e7d7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 6579: 00423c89 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 6580: 0024f28d 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 6581: 003bb3bd 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 6582: 003e4265 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 6581: 003bb3ad 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 6582: 003e4255 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 6583: 005f47e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 6584: 00416f99 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 6584: 00416f89 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 6585: 005f8d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 6586: 0061f158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 6587: 0061dcc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 6588: 0061de18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 6589: 003e31f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 6589: 003e31e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 6590: 0028d661 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 6591: 0061df4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 6592: 005f9000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 6593: 0024ef61 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 6594: 00198e21 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 6595: 0024e911 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 6596: 005ed0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 6597: 005e9794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 6598: 0051523c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 6598: 0051522c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 6599: 005ef040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 6600: 005f6da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 6601: 0061e996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 6602: 0061df20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 6603: 0061da60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 6604: 005ee314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 6605: 0022fa09 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 6606: 0020b8e9 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 6607: 002e0dd5 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 6607: 002e0dc5 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 6608: 005eb568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 6609: 0061d77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 6610: 0019161d 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 6611: 0028d069 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 6612: 00543548 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 6613: 0061ea28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 6614: 002ff6a5 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 6614: 002ff695 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 6615: 005ef820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 6616: 0061d776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 6617: 003c3055 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 6618: 003dfe29 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 6617: 003c3045 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 6618: 003dfe19 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 6619: 0019d375 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 6620: 0039a901 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 6620: 0039a8f1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 6621: 00198035 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 6622: 003b58c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 6623: 003d9059 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 6624: 003ec6f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 6622: 003b58b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 6623: 003d9049 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 6624: 003ec6e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 6625: 005f78d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 6626: 001c2b81 40 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 6627: 005f5014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 6628: 00428d5d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 6628: 00428d4d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 6629: 001b3905 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 6630: 001ab285 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 6631: 0042d7a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 6631: 0042d799 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 6632: 001996b5 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 6633: 00277a49 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 6634: 00415365 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 6634: 00415355 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 6635: 00295c95 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 6636: 00427b49 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 6636: 00427b39 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 6637: 00200301 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 6638: 0030dfd5 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 6638: 0030dfc5 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 6639: 0061e888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 6640: 00186491 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 6641: 001d49cd 104 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 6642: 0018e4f5 176 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ 6643: 0028b16d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 6644: 0061e890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6645: 00261ae5 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 6646: 002a7139 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 6647: 00557ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 6648: 005f4e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 6649: 00313001 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 6649: 00312ff1 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 6650: 005ec2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 6651: 0030e47d 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 6651: 0030e46d 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 6652: 0061e818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 6653: 0061e872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 6654: 005e9944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 6655: 0061db0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 6656: 005ea688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 6657: 005f6a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ - 6658: 0042ad11 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 6659: 003bd525 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 6660: 003a7d21 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 6658: 0042ad01 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 6659: 003bd515 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 6660: 003a7d11 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 6661: 005f5c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 6662: 0061d192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ - 6663: 0030df91 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 6663: 0030df81 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 6664: 00557a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 6665: 003a90a1 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 6665: 003a9091 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 6666: 005ee864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 6667: 005edd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 6668: 005ed384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 6669: 0061d5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 6670: 001c25b1 596 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ - 6671: 002dce01 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 6671: 002dcdf1 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 6672: 0027b73d 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 6673: 003f76b9 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 6674: 003fcc79 98 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 6673: 003f76a9 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 6674: 003fcc69 98 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 6675: 0027d26d 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 6676: 003d4251 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ - 6677: 00515200 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 6678: 0041b089 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 6676: 003d4241 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 6677: 005151f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 6678: 0041b079 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 6679: 005eac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 6680: 0017a775 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 6681: 0061d8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 6682: 0061da04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 6683: 005e9e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 6684: 00189b69 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 6685: 0018a479 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 6686: 00543b60 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 6687: 003c0129 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 6688: 003df761 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 6687: 003c0119 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 6688: 003df751 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 6689: 0061e44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 6690: 005f850c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 6691: 005527c0 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 6692: 005ed048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 6693: 001e7a65 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 6694: 001f6d31 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 6695: 003bb9e5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 6695: 003bb9d5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 6696: 0061d91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 6697: 002e9565 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 6697: 002e9555 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 6698: 0061d8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 6699: 002a2551 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 6700: 003f051d 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 6700: 003f050d 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 6701: 00295d11 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 6702: 003e4321 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 6702: 003e4311 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 6703: 00539a50 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 6704: 002a2e25 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 6705: 003fc421 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 6705: 003fc411 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 6706: 0023756d 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ - 6707: 0040d299 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 6707: 0040d289 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 6708: 002ae9fd 28 FUNC GLOBAL DEFAULT 12 mb_cpu_do_unaligned_access │ │ │ │ 6709: 0061dd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 6710: 001daae5 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 6711: 0061dd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 6712: 0061e322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 6713: 0022778d 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 6714: 0028de5d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 6715: 005eb348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 6716: 003e6de9 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 6716: 003e6dd9 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 6717: 0018eacd 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 6718: 00255c41 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 6719: 002bcc69 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 6719: 002bcc59 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 6720: 0061db8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 6721: 0061d696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 6722: 0061e60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 6723: 003141f5 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 6723: 003141e5 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 6724: 00557e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 6725: 005f993c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 6726: 002b53b5 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 6726: 002b53a1 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 6727: 005f0a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 6728: 002dc64d 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 6728: 002dc63d 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 6729: 0061d400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 6730: 0061d141 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 6731: 005f39ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 6732: 001e7425 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 6733: 00560404 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ - 6734: 003db4c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 6734: 003db4b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 6735: 001ce9d5 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 6736: 005f6c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 6737: 005f9648 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 6738: 002bd4e5 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 6739: 003d0a99 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 6738: 002bd4d5 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 6739: 003d0a89 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 6740: 005579fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 6741: 005ecbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 6742: 0027b735 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 6743: 0021009d 280 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ - 6744: 003f02fd 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 6744: 003f02ed 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 6745: 00541218 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 6746: 0020395d 564 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 6747: 005f5134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 6748: 001bad6d 2 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 6749: 003c88c9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 6750: 002b51b9 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 6751: 002c6e61 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 6749: 003c88b9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 6750: 002b51a5 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 6751: 002c6e51 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 6752: 00543628 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 6753: 003f0bd5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ - 6754: 003cb3c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 6755: 00400f5d 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 6753: 003f0bc5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 6754: 003cb3b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 6755: 00400f4d 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 6756: 0061e740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 6757: 0028f149 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 6758: 0061e6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ - 6759: 003d63a5 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 6759: 003d6395 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 6760: 00198de1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 6761: 0034c43d 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 6762: 00313c15 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 6761: 0034c42d 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 6762: 00313c05 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 6763: 00179331 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 6764: 0019b8f9 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 6765: 0061e6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 6766: 001ddf65 44 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ - 6767: 003d0771 224 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 6767: 003d0761 224 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 6768: 0061d5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 6769: 0028d52d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 6770: 0039995d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 6771: 0037b06d 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 6770: 0039994d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 6771: 0037b05d 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 6772: 005f8ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 6773: 003c3109 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 6773: 003c30f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 6774: 0020c425 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 6775: 001c5021 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ - 6776: 0042f42d 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 6776: 0042f41d 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 6777: 00295a15 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 6778: 0061e516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 6779: 005ecdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 6780: 0061dabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 6781: 005f46c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 6782: 0061e066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 6783: 005f19dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 6784: 002c1ae1 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 6784: 002c1ad1 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 6785: 001e1355 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 6786: 001973f1 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 6787: 0061dcf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 6788: 001dac21 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 6789: 005f0c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ - 6790: 00419a7d 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 6790: 00419a6d 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 6791: 0061e04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_CAN_TX_DATA_DSTATE │ │ │ │ 6792: 0061d0b8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 6793: 001d37d5 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 6794: 005ef610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ 6795: 0061e0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 6796: 0061e1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 6797: 001e4e85 140 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 6798: 003c5c65 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 6799: 003df605 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ - 6800: 003b933d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 6801: 003b0a71 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 6798: 003c5c55 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 6799: 003df5f5 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 6800: 003b932d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 6801: 003b0a61 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 6802: 0028dfe1 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ - 6803: 003765a9 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 6803: 00376599 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 6804: 0061d634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 6805: 0061d66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 6806: 0061d48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 6807: 005f66e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 6808: 0023796d 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 6809: 005f384c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 6810: 002d96e5 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 6811: 0040c121 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ - 6812: 00417369 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 6813: 003d2d81 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 6810: 002d96d5 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 6811: 0040c111 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 6812: 00417359 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 6813: 003d2d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 6814: 005ed964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 6815: 0041e199 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 6815: 0041e189 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 6816: 005f173c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 6817: 005f9178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 6818: 00295d91 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ - 6819: 002c3825 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 6819: 002c3815 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 6820: 0023b5fd 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 6821: 003ae845 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 6822: 0033b17d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 6821: 003ae835 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 6822: 0033b16d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 6823: 0061deae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 6824: 001978f9 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ - 6825: 0042c1a1 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 6825: 0042c191 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 6826: 0061e022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 6827: 0061e54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 6828: 005fbe40 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 6829: 005f50e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 6830: 005e9c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 6831: 003b24b9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 6831: 003b24a9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 6832: 005efa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 6833: 00290df9 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 6834: 003a663d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ - 6835: 00363aa5 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 6834: 003a662d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 6835: 00363a95 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 6836: 005eca0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 6837: 005ecb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 6838: 003a101d 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 6838: 003a100d 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 6839: 0019b909 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 6840: 00502eb0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 6840: 00502ea0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 6841: 0018f02d 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 6842: 00428bbd 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ - 6843: 003eca79 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 6844: 00428fb9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 6842: 00428bad 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 6843: 003eca69 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 6844: 00428fa9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 6845: 001d4b61 4 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 6846: 002c4c9d 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ - 6847: 003977b9 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 6846: 002c4c8d 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 6847: 003977a9 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 6848: 0061d4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 6849: 001b3359 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 6850: 0031d359 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 6851: 003b8f7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 6850: 0031d349 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 6851: 003b8f6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 6852: 00557d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 6853: 001d4a41 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 6854: 003898bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 6854: 003898ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 6855: 001ffccd 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 6856: 0061d2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 6857: 005ebf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 6858: 00544354 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 6859: 002c8959 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 6859: 002c8949 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 6860: 0061e182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ - 6861: 003e8865 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 6861: 003e8855 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 6862: 001d7979 72 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 6863: 005eaf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 6864: 00557978 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 6865: 005ea380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 6866: 0031de61 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 6867: 00301711 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 6866: 0031de51 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 6867: 00301701 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 6868: 005e9af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 6869: 0061d410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 6870: 0029cecd 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 6871: 005f11cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 6872: 005f5884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 6873: 002ce565 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 6873: 002ce555 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 6874: 0025047d 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 6875: 00260e0d 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 6876: 005f9598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 6877: 0061ea64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 6878: 003d5f05 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 6879: 00399211 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 6880: 003f6775 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 6881: 003b5939 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 6878: 003d5ef5 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 6879: 00399201 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 6880: 003f6765 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 6881: 003b5929 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 6882: 005efe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 6883: 005ed914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 6884: 00314949 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 6885: 003755ed 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 6886: 0038243d 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 6884: 00314939 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 6885: 003755dd 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 6886: 0038242d 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 6887: 005f87ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 6888: 003cfab1 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 6888: 003cfaa1 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 6889: 0061f0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ - 6890: 00423649 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 6890: 00423639 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 6891: 0061d74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 6892: 00260869 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 6893: 0061d74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 6894: 0040c089 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 6895: 004320d5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 6896: 003fe451 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 6894: 0040c079 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 6895: 004320c5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 6896: 003fe441 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 6897: 0025ce01 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 6898: 0041e989 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 6898: 0041e979 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 6899: 002a9b75 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 6900: 003ece8d 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 6900: 003ece7d 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 6901: 005eb000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 6902: 005ed008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 6903: 001ce5f9 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 6904: 0061d4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ 6905: 00169ad5 4 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 6906: 0061dce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 6907: 0061de5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 6908: 0061e4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 6909: 005f832c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 6910: 002a529d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ - 6911: 003b2745 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 6912: 002f71d9 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 6911: 003b2735 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 6912: 002f71c9 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 6913: 001dad5d 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 6914: 0024d815 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 6915: 003b855d 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 6916: 003ec335 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 6915: 003b854d 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 6916: 003ec325 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 6917: 005f8adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 6918: 005443f4 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 6919: 005f9d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 6920: 005ef970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 6921: 0061ebb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 6922: 0061e784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 6923: 005efb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 6924: 003c31bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ - 6925: 002c83c9 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 6924: 003c31ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 6925: 002c83b9 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 6926: 00277ec5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 6927: 0061f0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 6928: 0061e6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 6929: 00392955 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 6929: 00392945 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 6930: 0061e650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 6931: 0027814d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 6932: 0055ac84 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ - 6933: 00418e49 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 6933: 00418e39 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 6934: 002124bd 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 6935: 00292065 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ - 6936: 003b5885 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 6937: 003b6281 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 6936: 003b5875 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 6937: 003b6271 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 6938: 0061dae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 6939: 005151f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 6939: 005151e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 6940: 0061dea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 6941: 0061e1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 6942: 00198c9d 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 6943: 00548240 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 6944: 001e3289 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 6945: 0061e168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ - 6946: 0042a835 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 6946: 0042a825 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 6947: 005f1a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 6948: 0061d87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 6949: 00250b29 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 6950: 005440e0 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 6951: 005f0c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 6952: 00290e05 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 6953: 0061eabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 6954: 002b53bd 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ + 6954: 002b53a9 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 6955: 0061ebc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 6956: 00262725 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 6957: 00393669 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 6957: 00393659 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 6958: 00277e1d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 6959: 0061eb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 6960: 004e2ed4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 6960: 004e2ec4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 6961: 005f22f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 6962: 0055d960 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 6963: 0041fd11 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 6963: 0041fd01 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 6964: 005e9844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 6965: 00217f9d 164 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 6966: 005ed2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 6967: 002c797d 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 6968: 00301fbd 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 6967: 002c796d 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 6968: 00301fad 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 6969: 005f5854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 6970: 0061e11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 6971: 002c5f29 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 6971: 002c5f19 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 6972: 0061f170 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 6973: 00255ced 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 6974: 003a0bb1 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 6974: 003a0ba1 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 6975: 00189e85 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 6976: 0061e5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 6977: 00398599 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 6977: 00398589 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 6978: 005f6924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 6979: 003a3225 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 6979: 003a3215 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 6980: 005ee494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 6981: 0039d3ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 6982: 0030dd71 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 6981: 0039d3dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 6982: 0030dd61 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 6983: 002a954d 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 6984: 005f64b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 6985: 005eada8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ - 6986: 00427585 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 6986: 00427575 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 6987: 005f5974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 6988: 0061dff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 6989: 0061eb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 6990: 00386971 860 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 6990: 00386961 860 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 6991: 0061d506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 6992: 003a002d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 6992: 003a001d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 6993: 002a51d5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 6994: 0061f14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 6995: 0061df8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 6996: 003bd7cd 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 6996: 003bd7bd 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 6997: 0061d7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 6998: 002c00fd 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 6998: 002c00ed 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 6999: 002916d5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 7000: 005f12fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 7001: 0061e1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 7002: 0028d5a9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 7003: 00199235 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 7004: 005ee204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ - 7005: 0042bed9 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ - 7006: 002b4ec9 140 FUNC GLOBAL DEFAULT 12 mb_translate_code │ │ │ │ + 7005: 0042bec9 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 7006: 002b4eb5 140 FUNC GLOBAL DEFAULT 12 mb_translate_code │ │ │ │ 7007: 0061e088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 7008: 005ed3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ - 7009: 004067e5 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 7009: 004067d5 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 7010: 0061f0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 7011: 0038c17d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 7011: 0038c16d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 7012: 0061dfa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 7013: 0025d60d 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 7014: 0061e1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 7015: 0025e695 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 7016: 005f385c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 7017: 0061e3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 7018: 005e9e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 7019: 004293e9 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 7019: 004293d9 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 7020: 0061d69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 7021: 0061d154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 7022: 0061daf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 7023: 0061de36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 7024: 002d13dd 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 7024: 002d13cd 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 7025: 005eafb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 7026: 0061d1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 7027: 0061db1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 7028: 0061de2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 7029: 003ef7e1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 7029: 003ef7d1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 7030: 0027cc89 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 7031: 002161e1 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 7032: 0061d0fa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 7033: 0061db42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 7034: 002786b1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 7035: 005edec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 7036: 003854b1 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 7036: 003854a1 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 7037: 005f7378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 7038: 002b8595 160 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ - 7039: 002be6cd 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 7040: 002c8a19 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 7038: 002b8585 160 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 7039: 002be6bd 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 7040: 002c8a09 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 7041: 0024aa05 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 7042: 0061d6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 7043: 003a0689 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 7043: 003a0679 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 7044: 001956f1 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 7045: 005ec34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 7046: 0061d61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ 7047: 00210c9d 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 7048: 0039306d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 7048: 0039305d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 7049: 005f4824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 7050: 0027cc1d 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 7051: 0055d8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 7052: 0029174d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 7053: 0040fdf1 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 7053: 0040fde1 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 7054: 005ecf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 7055: 005f099c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 7056: 005f9654 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 7057: 005ee594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 7058: 0061defa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 7059: 0061f160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 7060: 005f6984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 7061: 0038f1c5 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 7061: 0038f1b5 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 7062: 005eae08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 7063: 0025d581 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 7064: 005ecb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 7065: 0061d97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 7066: 002bcc49 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 7066: 002bcc39 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 7067: 002a6551 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 7068: 003f127d 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 7068: 003f126d 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 7069: 00296021 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 7070: 00188dc9 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 7071: 003fd1b9 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 7071: 003fd1a9 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 7072: 005ef5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 7073: 00183f49 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 7074: 005eb788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 7075: 005f6c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 7076: 0039b529 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 7076: 0039b519 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 7077: 005eb95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 7078: 004225bd 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 7078: 004225ad 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 7079: 0061e9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 7080: 001d4b29 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 7081: 005f57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 7082: 005f391c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 7083: 001904e9 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 7084: 00316be5 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 7084: 00316bd5 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 7085: 005f2c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 7086: 00427b0d 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 7086: 00427afd 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 7087: 0061e994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 7088: 0021f345 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 7089: 001aa2dd 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 7090: 0061dcfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 7091: 001d79c1 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 7092: 0061e828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 7093: 001cd54d 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 7094: 00250b71 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 7095: 003c594d 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 7095: 003c593d 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 7096: 005edc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 7097: 0061da1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 7098: 0061e78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 7099: 0061dee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 7100: 00237a8d 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 7101: 002705f5 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 7102: 0019c565 112 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ @@ -7108,130 +7108,130 @@ │ │ │ │ 7104: 005f5b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 7105: 005ed254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 7106: 0061de0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 7107: 0061f13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 7108: 0061d27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 7109: 005f308c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 7110: 005f5364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 7111: 00341069 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 7112: 002fabbd 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 7113: 0041e855 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 7111: 00341059 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 7112: 002fabad 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 7113: 0041e845 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 7114: 0026f849 160 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 7115: 0039edc5 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 7115: 0039edb5 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 7116: 0061df6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 7117: 00183d59 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 7118: 005f3b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 7119: 001b6b89 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 7120: 001f7191 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 7121: 002a70a5 50 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ 7122: 002a4375 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 7123: 0022bbe9 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 7124: 005f7348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 7125: 00544238 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 7126: 005eeee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 7127: 005f9288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 7128: 0020a96d 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 7129: 002d5a61 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 7130: 002bcc7d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 7129: 002d5a51 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 7130: 002bcc6d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 7131: 005f6454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 7132: 001f86d9 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 7133: 00188e81 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 7134: 003d5b1d 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 7135: 002dc535 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 7134: 003d5b0d 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 7135: 002dc525 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 7136: 0061e69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 7137: 00556e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 7138: 003e3c11 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 7138: 003e3c01 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 7139: 0061dbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 7140: 0061eb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 7141: 003475cd 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 7142: 00396405 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 7141: 003475bd 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 7142: 003963f5 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 7143: 00275579 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 7144: 001bd979 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 7145: 005f8cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 7146: 0061d998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 7147: 003e3f95 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 7147: 003e3f85 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 7148: 0061ea86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 7149: 003e08e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ - 7150: 003fc041 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ - 7151: 003edf69 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 7149: 003e08d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 7150: 003fc031 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 7151: 003edf59 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 7152: 005f093c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 7153: 001a8d2d 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 7154: 0061d3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 7155: 00556a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 7156: 0061e48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_GID_DSTATE │ │ │ │ 7157: 00544a5c 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 7158: 001f72cd 100 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 7159: 005f4e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 7160: 002917c9 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 7161: 0061e38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ - 7162: 002b536d 4 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 7163: 004285e5 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 7162: 002b5359 4 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 7163: 004285d5 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 7164: 0061e3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 7165: 0029d241 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 7166: 005f13dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 7167: 003ee85d 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 7168: 0042b9f9 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 7167: 003ee84d 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 7168: 0042b9e9 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 7169: 0061d464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 7170: 0025f4e9 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 7171: 00315975 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 7171: 00315965 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 7172: 005f4c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 7173: 002a62e1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 7174: 0032509d 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 7174: 0032508d 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 7175: 001faa05 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 7176: 005e99b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 7177: 005ef540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 7178: 00294999 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 7179: 005411dc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ - 7180: 003d5f91 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 7181: 003bf0cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 7180: 003d5f81 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 7181: 003bf0bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 7182: 005ebd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 7183: 002c41d1 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 7183: 002c41c1 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 7184: 005eaff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 7185: 005efdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 7186: 005f5ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 7187: 002c5279 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 7187: 002c5269 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ 7188: 005eba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 7189: 002756a1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 7190: 002c51dd 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 7190: 002c51cd 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 7191: 0061db82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 7192: 0061d340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 7193: 0061d9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 7194: 00224cf9 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 7195: 001ae41d 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 7196: 005ef7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ - 7197: 0042d85d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 7198: 003d0e09 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ - 7199: 00427865 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 7197: 0042d84d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 7198: 003d0df9 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 7199: 00427855 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 7200: 002a42b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 7201: 002f2271 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 7201: 002f2261 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 7202: 005f4ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 7203: 00416abd 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 7203: 00416aad 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 7204: 005f34ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 7205: 003ebb85 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 7206: 0038e08d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 7207: 003f26cd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 7205: 003ebb75 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 7206: 0038e07d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 7207: 003f26bd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 7208: 005f5ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 7209: 005f876c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 7210: 00212221 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 7211: 0041ee35 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 7211: 0041ee25 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 7212: 0061db62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ - 7213: 003e1749 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 7213: 003e1739 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 7214: 0061e6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 7215: 001901cd 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ - 7216: 00390da5 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 7217: 003d02b9 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 7218: 00422459 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 7216: 00390d95 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 7217: 003d02a9 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 7218: 00422449 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 7219: 0061ded0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 7220: 0061d4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 7221: 004023ad 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 7221: 0040239d 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 7222: 005e8e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 7223: 0061e72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 7224: 005f6914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 7225: 001fce21 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 7226: 003190ed 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 7226: 003190dd 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 7227: 0061d6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 7228: 005f36bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 7229: 005ef5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 7230: 005ea908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 7231: 0061dd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ 7232: 0028b065 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 7233: 0061d736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ @@ -7239,576 +7239,576 @@ │ │ │ │ 7235: 0061e704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 7236: 00294c29 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 7237: 00188f35 176 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 7238: 005ef8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 7239: 00540ee0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 7240: 005ed864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 7241: 0061f0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 7242: 003cd4d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 7243: 002b9f81 106 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 7244: 004c21d8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 7242: 003cd4c9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 7243: 002b9f71 106 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 7244: 004c21c8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 7245: 005ebc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 7246: 003bec81 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 7246: 003bec71 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 7247: 00278901 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 7248: 002343f9 52 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 7249: 0061d784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 7250: 001983e9 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 7251: 0028b5d5 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 7252: 0061de10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ - 7253: 00423265 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 7253: 00423255 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 7254: 005ea2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 7255: 002922f9 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ - 7256: 003c41cd 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 7257: 003b56e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 7256: 003c41bd 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 7257: 003b56d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 7258: 0061d6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 7259: 00502ee8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 7259: 00502ed8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 7260: 0061dae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 7261: 005f3dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 7262: 0055ad08 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 7263: 005f37dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 7264: 002177b9 192 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 7265: 0061d9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 7266: 0061d30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 7267: 004239c9 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ - 7268: 0038cebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 7267: 004239b9 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 7268: 0038cead 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 7269: 0061e698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 7270: 0061da32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 7271: 001947e5 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 7272: 001e4b19 68 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 7273: 002608a1 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 7274: 0061e8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 7275: 0061ea4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 7276: 005f0a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 7277: 003ec989 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 7278: 003e3ea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 7277: 003ec979 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 7278: 003e3e95 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 7279: 001ceb51 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 7280: 002a9a0d 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 7281: 002e9039 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 7281: 002e9029 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 7282: 001e4bf5 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 7283: 0061de40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 7284: 0061e84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 7285: 002aacd5 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ 7286: 005e9a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 7287: 003e0611 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 7287: 003e0601 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 7288: 005f307c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 7289: 00278dc5 352 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ - 7290: 003e7441 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ - 7291: 0041a1f5 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 7290: 003e7431 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 7291: 0041a1e5 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 7292: 005f9fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ - 7293: 003af07d 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 7293: 003af06d 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 7294: 0061e038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ - 7295: 0034c371 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 7296: 00430fc1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 7297: 003efdb9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 7295: 0034c361 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 7296: 00430fb1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 7297: 003efda9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 7298: 0018c519 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 7299: 0061d616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 7300: 00561b68 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 7301: 0061e41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ 7302: 002a30a5 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 7303: 0061d10d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 7304: 005f58b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 7305: 0061d76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 7306: 0020ba39 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 7307: 0061d6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 7308: 00290805 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 7309: 0061e06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 7310: 00385f4d 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 7310: 00385f3d 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 7311: 00245511 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 7312: 0040d251 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 7312: 0040d241 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 7313: 00196f61 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 7314: 005f8b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 7315: 0033addd 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 7315: 0033adcd 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 7316: 0061d0f0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 7317: 005f3c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 7318: 005ecd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 7319: 00419171 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ - 7320: 0042c0c9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ - 7321: 003641b5 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 7322: 003dd5ed 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 7319: 00419161 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 7320: 0042c0b9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 7321: 003641a5 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 7322: 003dd5dd 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 7323: 00217f01 156 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 7324: 0061da02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 7325: 005f3a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 7326: 003cdae1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 7327: 002f05a5 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ - 7328: 003e58d5 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 7326: 003cdad1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 7327: 002f0595 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 7328: 003e58c5 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 7329: 005552cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 7330: 0025ebf9 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 7331: 00294ec9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 7332: 00298781 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 7333: 005eda74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_BLOCKED_EVENT │ │ │ │ 7334: 0061df2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 7335: 002310cd 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 7336: 00204635 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 7337: 002222f1 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 7338: 00276929 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 7339: 0061e6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 7340: 003184c5 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 7340: 003184b5 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 7341: 0061d53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 7342: 0061e27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 7343: 005f30ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ - 7344: 00402369 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 7344: 00402359 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 7345: 0061d262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 7346: 0061d230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 7347: 004275e9 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 7347: 004275d9 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 7348: 001684e1 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 7349: 00204645 220 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 7350: 001a8d51 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 7351: 003eb6c1 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 7351: 003eb6b1 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 7352: 0061d484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 7353: 0028b0cd 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 7354: 005f4ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 7355: 002619f9 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 7356: 005f8df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 7357: 005e9cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 7358: 005f24f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 7359: 0061e9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 7360: 001e4475 178 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 7361: 00407ca1 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 7362: 0031363d 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 7361: 00407c91 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 7362: 0031362d 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 7363: 005f9bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 7364: 00179e8d 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 7365: 003fbfb5 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 7365: 003fbfa5 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 7366: 005f9608 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 7367: 0061f114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 7368: 001dbcd9 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 7369: 003e80b9 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 7369: 003e80a9 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 7370: 00179a29 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 7371: 00548290 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 7372: 005f3efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 7373: 005f2214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_CAN_RX_DISCARD_EVENT │ │ │ │ 7374: 0061eb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 7375: 00404afd 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 7375: 00404aed 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 7376: 00194eb9 240 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 7377: 00277f19 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 7378: 0028b511 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 7379: 0040adbd 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 7380: 00396be1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 7379: 0040adad 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 7380: 00396bd1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 7381: 0061f0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 7382: 00313011 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 7382: 00313001 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 7383: 001dfaf5 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 7384: 0060d698 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 7385: 005f60b8 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 7386: 0041824d 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 7386: 0041823d 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 7387: 005f1c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 7388: 0061e91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 7389: 0056150c 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 7390: 0061ea48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 7391: 005f0bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 7392: 005f3c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 7393: 00555248 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 7394: 00397bc5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 7394: 00397bb5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 7395: 002160b5 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 7396: 005f9ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 7397: 002a5731 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 7398: 001e3fb9 106 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 7399: 0061d0fe 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 7400: 002efc31 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 7401: 0039f045 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 7400: 002efc21 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 7401: 0039f035 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 7402: 0061de02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 7403: 0061e820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 7404: 0061e480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 7405: 002882e1 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 7406: 002f6e65 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 7406: 002f6e55 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 7407: 0061d7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 7408: 004005e9 130 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 7409: 003ec9c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 7408: 004005d9 130 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 7409: 003ec9b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 7410: 0061efc0 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 7411: 00543728 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 7412: 00412e5d 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 7412: 00412e4d 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 7413: 00180d51 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 7414: 005e9fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 7415: 003e5519 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 7415: 003e5509 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 7416: 005550bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 7417: 003ee309 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 7417: 003ee2f9 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 7418: 0061d139 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 7419: 0029d365 1268 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 7420: 00410b99 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 7421: 002d7165 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 7420: 00410b89 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 7421: 002d7155 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 7422: 00550000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 7423: 0061d686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 7424: 0061e830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 7425: 0038f839 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 7425: 0038f829 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 7426: 001796a1 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 7427: 003cb479 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 7427: 003cb469 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 7428: 005ea070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 7429: 002a2b85 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 7430: 00417709 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 7430: 004176f9 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 7431: 002afb95 172 FUNC GLOBAL DEFAULT 12 helper_lbuea │ │ │ │ 7432: 0019c5d5 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ - 7433: 003c6bf5 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ - 7434: 002bf79d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 7433: 003c6be5 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 7434: 002bf78d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 7435: 005f7f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 7436: 005f3f9c 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 7437: 0061eb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 7438: 0019b775 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 7439: 005441d0 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 7440: 002c0019 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 7440: 002c0009 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 7441: 0061da30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 7442: 0061db02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 7443: 0061d7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 7444: 002b6be9 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 7445: 003de9dd 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ - 7446: 0031c351 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 7447: 003eff11 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 7444: 002b6bd9 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 7445: 003de9cd 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 7446: 0031c341 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 7447: 003eff01 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 7448: 0061e8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ - 7449: 003aeee1 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 7449: 003aeed1 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 7450: 005ecb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 7451: 0027a23d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 7452: 003977a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 7453: 002f0e49 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ - 7454: 00390ce1 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 7452: 00397799 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 7453: 002f0e39 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 7454: 00390cd1 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 7455: 0021a531 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 7456: 0061de22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 7457: 005f139c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 7458: 003d9b71 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 7458: 003d9b61 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 7459: 005f8c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ - 7460: 0038733d 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 7460: 0038732d 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 7461: 0029762d 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 7462: 00290a39 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 7463: 0061daac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ - 7464: 003c0afd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 7464: 003c0aed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 7465: 0061d170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ - 7466: 00379b35 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 7466: 00379b25 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 7467: 001daeb1 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 7468: 003cfe01 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 7468: 003cfdf1 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 7469: 00555038 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 7470: 0061d430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 7471: 0031cbd5 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 7472: 004061f1 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 7471: 0031cbc5 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 7472: 004061e1 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 7473: 0061dba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 7474: 002a1049 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 7475: 002937f1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 7476: 0027ccbd 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 7477: 004031b1 100 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 7478: 003b705d 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 7477: 004031a1 100 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 7478: 003b704d 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 7479: 0061e0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 7480: 0031cf61 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 7480: 0031cf51 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 7481: 002a92d9 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ 7482: 0061e0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 7483: 001bb6e1 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 7484: 003ff935 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 7484: 003ff925 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 7485: 005f7678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 7486: 0061db10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 7487: 005ef8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 7488: 002a5411 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_le │ │ │ │ 7489: 0061e286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 7490: 005551c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 7491: 00242b71 396 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 7492: 00198839 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 7493: 003ade51 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 7494: 003b9cd1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 7495: 002dc645 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 7496: 0038fe51 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ - 7497: 002bca15 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 7493: 003ade41 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 7494: 003b9cc1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 7495: 002dc635 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 7496: 0038fe41 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 7497: 002bca05 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 7498: 005f9c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 7499: 003bb425 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 7499: 003bb415 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 7500: 005ef2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 7501: 0061f0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 7502: 002fdced 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 7502: 002fdcdd 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 7503: 001d7939 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 7504: 0061e6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 7505: 003ef019 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 7505: 003ef009 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 7506: 0061dcb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 7507: 001dbebd 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 7508: 0061dc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 7509: 005ea7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 7510: 0061e394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 7511: 00248b15 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 7512: 003855bd 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 7512: 003855ad 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 7513: 002a2925 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 7514: 0020ab1d 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 7515: 005eedf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 7516: 005e9bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 7517: 00555980 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 7518: 0061d550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 7519: 001f7129 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 7520: 005f0d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 7521: 005eaf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ - 7522: 003bad8d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 7522: 003bad7d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 7523: 001df659 40 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 7524: 005efa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 7525: 0061d22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 7526: 005f36ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ - 7527: 003f2435 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 7527: 003f2425 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 7528: 005e9dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 7529: 0061cf68 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 7530: 002f5ca9 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 7530: 002f5c99 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 7531: 005f804c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 7532: 005ee384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 7533: 005f1c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 7534: 00550ac0 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 7535: 00550ae0 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 7536: 00550b50 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 7537: 002502b5 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 7538: 00342499 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 7539: 0038d025 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 7540: 003b2cb5 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 7538: 00342489 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 7539: 0038d015 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 7540: 003b2ca5 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 7541: 0061e508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 7542: 003ef131 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ - 7543: 002f75b9 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 7542: 003ef121 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 7543: 002f75a9 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 7544: 0061d5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 7545: 0061eb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 7546: 0021a6ad 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ - 7547: 003d0b5d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 7547: 003d0b4d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 7548: 0061d668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 7549: 005ee804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 7550: 003f54cd 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 7551: 003c7185 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 7550: 003f54bd 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 7551: 003c7175 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 7552: 005f66d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 7553: 00166971 88 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 7554: 003ab3f5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 7554: 003ab3e5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 7555: 002a1709 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 7556: 00353579 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 7556: 00353569 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 7557: 00275605 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 7558: 001993bd 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 7559: 0061e072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 7560: 00313e4d 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 7560: 00313e3d 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 7561: 00196e75 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 7562: 001baf29 104 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 7563: 005e95e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 7564: 002a2125 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 7565: 00428005 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 7565: 00427ff5 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 7566: 0061e25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 7567: 0061d104 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 7568: 001bfd95 16 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 7569: 00197d4d 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 7570: 00317f3d 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 7570: 00317f2d 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 7571: 00543530 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 7572: 0061d35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 7573: 005f1a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 7574: 002faca9 1120 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 7574: 002fac99 1120 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 7575: 0061ded8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 7576: 0061d3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 7577: 005eac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 7578: 0038ede9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 7578: 0038edd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 7579: 005edcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 7580: 005f5844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ - 7581: 00424abd 328 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 7581: 00424aad 328 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 7582: 0061e620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 7583: 0061dc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 7584: 005fbe58 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 7585: 0061d1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 7586: 005fbe34 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 7587: 00554fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 7588: 003ddb81 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 7588: 003ddb71 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 7589: 0061d976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 7590: 0055b8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 7591: 0027cf3d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 7592: 0061eaae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 7593: 003effed 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 7593: 003effdd 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 7594: 005e98b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 7595: 005483f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 7596: 003b8195 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 7596: 003b8185 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 7597: 005f5474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 7598: 00250d7d 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 7599: 0061ddf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 7600: 0028ba49 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 7601: 0040d20d 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 7601: 0040d1fd 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 7602: 0028ac79 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 7603: 0033adc9 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 7603: 0033adb9 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 7604: 00277431 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 7605: 0042d58d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 7605: 0042d57d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 7606: 002a204d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ - 7607: 003a0225 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 7607: 003a0215 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 7608: 001a53fd 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 7609: 003f77ed 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 7609: 003f77dd 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 7610: 005ebb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 7611: 001b78b9 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 7612: 001fb945 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 7613: 00290d91 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ - 7614: 003fbbd5 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 7614: 003fbbc5 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 7615: 0026f5e5 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 7616: 0061e610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 7617: 001fb98d 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 7618: 005f94f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 7619: 003b88b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 7620: 00507bfc 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 7619: 003b88a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 7620: 00507bec 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 7621: 005f9168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 7622: 002ef191 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 7622: 002ef181 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 7623: 0061e5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 7624: 002ef655 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 7624: 002ef645 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 7625: 0055c01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 7626: 005f6d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 7627: 0061e2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 7628: 0061d11b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 7629: 0061d27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ - 7630: 0038cc65 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 7630: 0038cc55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 7631: 0061f0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 7632: 002955b5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ - 7633: 003b6fe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 7634: 003a0d29 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 7635: 0051522c 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 7633: 003b6fd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 7634: 003a0d19 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 7635: 0051521c 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 7636: 0061e3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 7637: 005eaed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 7638: 0038d9c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 7638: 0038d9b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 7639: 0061d370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 7640: 003e1091 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 7640: 003e1081 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ 7641: 00275e89 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 7642: 002a23a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 7643: 005f191c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 7644: 003b8bbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 7644: 003b8bad 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 7645: 001cdb91 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 7646: 00302551 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ - 7647: 00406ca9 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 7646: 00302541 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 7647: 00406c99 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 7648: 005f5374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 7649: 005f0edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 7650: 0028b449 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 7651: 005edf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 7652: 003db1d9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 7653: 003d5e1d 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 7654: 003ec85d 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 7655: 00403be1 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 7652: 003db1c9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 7653: 003d5e0d 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 7654: 003ec84d 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 7655: 00403bd1 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 7656: 005edbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 7657: 003ad2fd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 7658: 003ba87d 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 7659: 0031c551 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 7657: 003ad2ed 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 7658: 003ba86d 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 7659: 0031c541 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 7660: 0061dc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 7661: 003f6a61 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 7662: 003933fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 7661: 003f6a51 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 7662: 003933ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 7663: 005544e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 7664: 005eb0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 7665: 0061e5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 7666: 0061ea02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 7667: 002892d1 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 7668: 005e9764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 7669: 005efe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 7670: 0027a1e1 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 7671: 00543468 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 7672: 005f7458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 7673: 003a629d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 7674: 003a1699 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 7673: 003a628d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 7674: 003a1689 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 7675: 005f40b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 7676: 0061eb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 7677: 0061ea3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ - 7678: 0042810d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 7678: 004280fd 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 7679: 00290b55 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 7680: 005f17dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 7681: 005e9f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 7682: 00401085 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 7683: 00375dc5 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 7682: 00401075 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 7683: 00375db5 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 7684: 0061d3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 7685: 002fda75 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ - 7686: 003fd225 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 7685: 002fda65 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 7686: 003fd215 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 7687: 00270345 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 7688: 00502eec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 7688: 00502edc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 7689: 005f33dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 7690: 005f09bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 7691: 001998c1 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 7692: 0061e3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 7693: 00394a49 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 7693: 00394a39 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 7694: 005f3b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 7695: 0022b3c1 376 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 7696: 005ee854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ - 7697: 00315a55 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 7697: 00315a45 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 7698: 001e3b39 192 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 7699: 0019b129 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 7700: 005f4f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 7701: 0061e58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ - 7702: 002d45bd 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ - 7703: 003bb12d 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 7702: 002d45ad 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 7703: 003bb11d 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 7704: 005ef0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 7705: 0042d7e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 7705: 0042d7d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 7706: 0027c621 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 7707: 003a1f85 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 7707: 003a1f75 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 7708: 005f114c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 7709: 002a25f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 7710: 0031f201 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 7710: 0031f1f1 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 7711: 00282a75 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 7712: 0029f31d 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 7713: 00290dc9 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 7714: 003fdc5d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 7715: 003524a1 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ - 7716: 0038e399 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 7714: 003fdc4d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 7715: 00352491 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 7716: 0038e389 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 7717: 00186fad 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 7718: 005437dc 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 7719: 001897a1 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 7720: 005f5064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 7721: 0061e39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 7722: 00390885 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ - 7723: 00302301 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 7722: 00390875 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 7723: 003022f1 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 7724: 0061e292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 7725: 003b76b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 7726: 0038ae81 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 7725: 003b76a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 7726: 0038ae71 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 7727: 0061d4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 7728: 0061e01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 7729: 0061dce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 7730: 0061d688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 7731: 0061e50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 7732: 005efa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 7733: 003ed909 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 7734: 00318731 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 7733: 003ed8f9 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 7734: 00318721 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 7735: 005f4744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 7736: 0061e062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 7737: 005e9914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 7738: 002791a1 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 7739: 002a2aa5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 7740: 002f2bc1 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 7740: 002f2bb1 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 7741: 0061db46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 7742: 00415301 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 7742: 004152f1 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 7743: 0061d108 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 7744: 0019cb19 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 7745: 0061d77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 7746: 003d01f5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 7746: 003d01e5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 7747: 0061e4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 7748: 0061d0b0 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 7749: 0061dab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 7750: 0029febd 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ - 7751: 003af505 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 7751: 003af4f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 7752: 005443c8 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 7753: 0020fd31 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 7754: 0061dfea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 7755: 00348b1d 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 7755: 00348b0d 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 7756: 0061e0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 7757: 00544474 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 7758: 003f3665 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 7758: 003f3655 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 7759: 0061e82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 7760: 001bbb35 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 7761: 005eb9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ - 7762: 00397c49 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 7763: 003ae47d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 7762: 00397c39 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 7763: 003ae46d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 7764: 0061d834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 7765: 005e94b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 7766: 0061e144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 7767: 0061e1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 7768: 005f822c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 7769: 0038b5dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 7769: 0038b5cd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 7770: 001e0fc9 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 7771: 00192cbd 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 7772: 0061e556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 7773: 00245295 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 7774: 002a12d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 7775: 005f7938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 7776: 00318661 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 7776: 00318651 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 7777: 005f3ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 7778: 005f080c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 7779: 0061d8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 7780: 00210a95 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 7781: 0023a9e1 88 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 7782: 00290c51 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 7783: 005ea040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 7784: 0038bfad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 7785: 0039ad55 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 7784: 0038bf9d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 7785: 0039ad45 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 7786: 0061d820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 7787: 003fe531 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 7788: 0038f005 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ - 7789: 004065b5 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 7787: 003fe521 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 7788: 0038eff5 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 7789: 004065a5 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 7790: 002703f1 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 7791: 005f190c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 7792: 0022fdd1 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 7793: 002706a1 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 7794: 0061d26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ - 7795: 003e6a8d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 7795: 003e6a7d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 7796: 005ed994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 7797: 0028d0f1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 7798: 0019d2c5 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ - 7799: 003ec67d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 7799: 003ec66d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 7800: 001f70b5 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 7801: 003acdc5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 7801: 003acdb5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 7802: 00238a65 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 7803: 00313cf9 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 7803: 00313ce9 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 7804: 005442c0 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 7805: 005f9384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 7806: 0061ed88 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 7807: 005f3cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 7808: 001c41a5 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 7809: 005f2388 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 7810: 0061de58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ @@ -7819,659 +7819,659 @@ │ │ │ │ 7815: 0026ffd5 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 7816: 0055ce8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ 7817: 0019b2ed 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 7818: 002449d5 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 7819: 0061d744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 7820: 001f88ad 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 7821: 0061d516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 7822: 003df315 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 7823: 003139f9 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 7822: 003df305 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 7823: 003139e9 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 7824: 005eb0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ - 7825: 00508160 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 7825: 00508150 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 7826: 005eefb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 7827: 005f383c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 7828: 0018c1f9 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 7829: 0061ede0 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 7830: 003fd231 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ - 7831: 003b8a91 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 7830: 003fd221 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 7831: 003b8a81 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 7832: 0061e4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 7833: 0039d835 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 7833: 0039d825 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 7834: 001870d1 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 7835: 0061d8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ - 7836: 003c29dd 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 7836: 003c29cd 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 7837: 005f64c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 7838: 003f611d 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 7839: 003c649d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ - 7840: 0037a545 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 7841: 002d4841 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 7838: 003f610d 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 7839: 003c648d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 7840: 0037a535 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 7841: 002d4831 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 7842: 00255fcd 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 7843: 0061d542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 7844: 005fbe68 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 7845: 001ecf01 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 7846: 0061d416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 7847: 005ef3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 7848: 0039ba69 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 7848: 0039ba59 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 7849: 005f347c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 7850: 001e42a5 212 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ - 7851: 0034e1a5 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 7851: 0034e195 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 7852: 0025f695 52 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 7853: 001d23cd 2 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ - 7854: 0041be09 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 7854: 0041bdf9 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 7855: 005f2bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 7856: 0061d98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 7857: 0061d4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 7858: 003a17e5 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 7858: 003a17d5 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 7859: 005f9010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 7860: 0061d39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 7861: 00292731 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 7862: 005f4dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 7863: 00389e8d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 7863: 00389e7d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 7864: 0061d2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 7865: 00544b08 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 7866: 003d4901 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 7866: 003d48f1 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 7867: 0061d380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 7868: 0025e5b5 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 7869: 0061d3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 7870: 005411e8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 7871: 0061d850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 7872: 0029145d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 7873: 00292fc1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 7874: 005f4a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 7875: 0023b53d 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 7876: 00381b0d 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ - 7877: 003af891 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 7876: 00381afd 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 7877: 003af881 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 7878: 0061ea22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ - 7879: 003cef15 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 7879: 003cef05 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 7880: 00552804 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 7881: 005f2484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 7882: 0021f405 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 7883: 00290cfd 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 7884: 005f5894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 7885: 0061d73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 7886: 003c69b1 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 7886: 003c69a1 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 7887: 001c73bd 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 7888: 002c1e69 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 7889: 003f1531 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 7888: 002c1e59 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 7889: 003f1521 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 7890: 0055697c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 7891: 005e94f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 7892: 00394f95 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 7892: 00394f85 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 7893: 005e9724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 7894: 0061e866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 7895: 005e8d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 7896: 00372b2d 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 7897: 004043b1 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 7896: 00372b1d 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 7897: 004043a1 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 7898: 002a9389 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 7899: 003a92a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 7900: 003bc11d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 7901: 003ce35d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 7902: 003024b5 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 7899: 003a9295 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 7900: 003bc10d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 7901: 003ce34d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 7902: 003024a5 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 7903: 005eaae8 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 7904: 001e4f75 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 7905: 0055613c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 7906: 002264dd 1544 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 7907: 005ea9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 7908: 005f4fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 7909: 0061e714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 7910: 005eff60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 7911: 0032d5d1 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 7911: 0032d5c1 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 7912: 005ebf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 7913: 0022f56d 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 7914: 0061e78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 7915: 003dbcb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 7915: 003dbca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 7916: 0061e0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 7917: 0037aafd 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 7918: 002c63d9 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 7919: 002ed7fd 2240 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 7917: 0037aaed 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 7918: 002c63c9 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 7919: 002ed7ed 2240 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 7920: 0061e51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 7921: 001fa9c9 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 7922: 00515240 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 7922: 00515230 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 7923: 0055b968 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 7924: 002a4721 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 7925: 005ee0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 7926: 001cc49d 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 7927: 00260635 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 7928: 003d1439 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 7929: 003ee0e1 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 7928: 003d1429 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 7929: 003ee0d1 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 7930: 0019db0d 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 7931: 003af57d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 7932: 0038ed71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 7933: 002f8575 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 7931: 003af56d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 7932: 0038ed61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 7933: 002f8565 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 7934: 005f95a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ - 7935: 00419f71 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 7935: 00419f61 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 7936: 0061e16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 7937: 0038fd75 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 7937: 0038fd65 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 7938: 00541b24 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 7939: 005e9534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 7940: 003fc5b1 252 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 7940: 003fc5a1 252 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 7941: 005f5a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 7942: 003ffd89 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 7942: 003ffd79 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 7943: 005f2b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 7944: 0061e152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 7945: 0039fe15 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 7945: 0039fe05 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 7946: 0061e1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 7947: 00566db0 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 7948: 005f14ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 7949: 0028b201 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ 7950: 002510b5 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 7951: 00204165 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 7952: 002f7c55 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 7952: 002f7c45 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 7953: 0055c0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 7954: 001b8531 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 7955: 0061dbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 7956: 00215059 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 7957: 003ad8ad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 7958: 0038d511 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 7957: 003ad89d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 7958: 0038d501 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 7959: 005f12ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 7960: 0028b1d1 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 7961: 003f2145 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 7961: 003f2135 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 7962: 005ef650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 7963: 00372851 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 7963: 00372841 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 7964: 0024777d 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 7965: 00231211 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 7966: 005f800c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 7967: 003856ed 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 7967: 003856dd 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 7968: 005f5434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 7969: 002ae6e5 176 FUNC GLOBAL DEFAULT 12 mb_cpu_gdb_read_stack_protect │ │ │ │ - 7970: 00428c79 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 7971: 00403b7d 100 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 7970: 00428c69 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 7971: 00403b6d 100 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ 7972: 00195959 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 7973: 0061d12b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 7974: 0039e8d9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 7974: 0039e8c9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 7975: 00270b99 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 7976: 00543090 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 7977: 003efbd9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 7977: 003efbc9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 7978: 0056173c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ 7979: 0061daa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 7980: 002a7071 50 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 7981: 0061e9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 7982: 003b0e85 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ - 7983: 0030de4d 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 7982: 003b0e75 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 7983: 0030de3d 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 7984: 0061de44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 7985: 005f24d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 7986: 003b8f05 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 7986: 003b8ef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 7987: 0061e3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 7988: 003c91e5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 7989: 002c67f5 160 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 7988: 003c91d5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 7989: 002c67e5 160 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 7990: 0061e806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 7991: 00203615 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 7992: 005ef020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 7993: 0061e564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 7994: 001d7955 2 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 7995: 00554c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 7996: 0018f3a9 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 7997: 005f1a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 7998: 0061d440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 7999: 00322025 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 8000: 00402ef9 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 7999: 00322015 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 8000: 00402ee9 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 8001: 001c96b1 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 8002: 0021a7e1 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 8003: 005f5ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 8004: 0061e730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 8005: 005f6964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 8006: 005eff30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 8007: 0040c6ed 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 8007: 0040c6dd 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 8008: 005f6be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 8009: 003ba139 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 8009: 003ba129 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 8010: 0061dc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 8011: 005eb2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 8012: 002f00f1 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 8013: 0040611d 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 8012: 002f00e1 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 8013: 0040610d 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 8014: 0029097d 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 8015: 001fc975 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 8016: 005e8dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 8017: 002372f1 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 8018: 002d9941 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 8018: 002d9931 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 8019: 0061d3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 8020: 0061d6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 8021: 005f4a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 8022: 001d1ad9 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 8023: 001de01d 44 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ - 8024: 002d8e65 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ - 8025: 003fd3f9 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 8026: 003ad069 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 8024: 002d8e55 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 8025: 003fd3e9 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 8026: 003ad059 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 8027: 002a44e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 8028: 0042d605 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 8028: 0042d5f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 8029: 0061de52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 8030: 00230fd1 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 8031: 005f8c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 8032: 0061ddfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 8033: 002311a5 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 8034: 005f3d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 8035: 0061df98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 8036: 0061e16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 8037: 0061d124 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 8038: 001e4625 178 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 8039: 003e1a1d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 8039: 003e1a0d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 8040: 001c86d1 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 8041: 003a47a9 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 8041: 003a4799 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 8042: 002a3565 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 8043: 005e9594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 8044: 001f695d 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 8045: 0061e028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 8046: 003b951d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 8046: 003b950d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ 8047: 005f5024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ - 8048: 002dc41d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 8049: 003efc9d 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 8048: 002dc40d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 8049: 003efc8d 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 8050: 005f1dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 8051: 002a17b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 8052: 0061e1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 8053: 0061e640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 8054: 005f4934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 8055: 0061d450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 8056: 0042a101 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 8056: 0042a0f1 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 8057: 0061d3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 8058: 003a646d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 8058: 003a645d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 8059: 0061e8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 8060: 005f5af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 8061: 00415cf1 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ - 8062: 00415b35 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 8063: 00390449 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 8064: 003b9121 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 8061: 00415ce1 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 8062: 00415b25 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 8063: 00390439 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 8064: 003b9111 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 8065: 00554c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 8066: 005e9fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 8067: 001c7599 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 8068: 0061dec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 8069: 0061da42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ - 8070: 00427fb9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 8070: 00427fa9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 8071: 0061d57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 8072: 00277f9d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 8073: 003a18c1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 8073: 003a18b1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 8074: 0061e3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 8075: 005f398c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ - 8076: 00515204 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 8077: 0041874d 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 8076: 005151f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 8077: 0041873d 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 8078: 0061d21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 8079: 001a42a5 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 8080: 0061da06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 8081: 005ed0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 8082: 002f5e41 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 8082: 002f5e31 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 8083: 005f5324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 8084: 005e8efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 8085: 003bae11 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 8085: 003bae01 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 8086: 005ef450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 8087: 003b1985 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 8087: 003b1975 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 8088: 00203e59 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 8089: 0061e3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 8090: 00417a6d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ - 8091: 003d4a29 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ - 8092: 002d95c1 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 8090: 00417a5d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 8091: 003d4a19 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 8092: 002d95b1 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 8093: 0061d6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 8094: 002d3b11 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 8095: 003e71a9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 8094: 002d3b01 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 8095: 003e7199 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 8096: 0061da9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 8097: 005ee654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 8098: 0054129c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 8099: 00204625 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 8100: 00540e68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 8101: 005f6384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 8102: 003ef1fd 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 8102: 003ef1ed 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 8103: 0061d924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 8104: 002cf8e5 192 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 8104: 002cf8d5 192 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 8105: 005f1f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 8106: 005f8dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ - 8107: 002fa775 256 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 8107: 002fa765 256 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 8108: 001c2a0d 124 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 8109: 00167bf5 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 8110: 003aed55 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 8110: 003aed45 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 8111: 0061d014 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 8112: 005f067c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 8113: 003a1141 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 8113: 003a1131 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 8114: 00218041 228 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 8115: 005f9228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ - 8116: 003e0f51 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 8117: 00387011 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 8118: 00430e8d 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 8116: 003e0f41 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 8117: 00387001 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 8118: 00430e7d 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 8119: 005e9be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 8120: 0061d822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 8121: 001f7045 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 8122: 003b1579 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 8122: 003b1569 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 8123: 0061d0a0 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ 8124: 0061d3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ - 8125: 003150d9 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 8125: 003150c9 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 8126: 005f5354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 8127: 002a80fd 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 8128: 0061dde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 8129: 0061ea16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 8130: 005eac0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 8131: 003c5b8d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 8131: 003c5b7d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 8132: 005ef3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 8133: 0061d94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 8134: 0061d926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 8135: 004208e9 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 8135: 004208d9 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 8136: 0023d141 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 8137: 0024ffc5 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 8138: 0061e0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 8139: 00539cc0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 8140: 005f144c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 8141: 0055408c 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 8142: 005ef4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 8143: 003dd4e5 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 8143: 003dd4d5 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 8144: 0019d8ed 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 8145: 001b8b31 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 8146: 002d5e09 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 8147: 002c7001 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 8146: 002d5df9 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 8147: 002c6ff1 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 8148: 005ecdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 8149: 003efa59 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 8149: 003efa49 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 8150: 002a6db5 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 8151: 0024daed 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 8152: 003a0ded 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 8152: 003a0ddd 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 8153: 0061dece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 8154: 005f7be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 8155: 0055cf10 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ - 8156: 0034e231 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 8156: 0034e221 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ 8157: 005f988c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 8158: 002762dd 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 8159: 002f6f19 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 8159: 002f6f09 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 8160: 0021332d 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 8161: 00313fc1 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 8162: 002bcc95 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 8161: 00313fb1 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 8162: 002bcc85 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 8163: 005f4af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 8164: 001669e9 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 8165: 0040aaf5 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 8166: 0041b011 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 8165: 0040aae5 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 8166: 0041b001 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 8167: 00554b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 8168: 005f16fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 8169: 0061f126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 8170: 0061d54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 8171: 005f378c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 8172: 001b84b1 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 8173: 001df6e5 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 8174: 005ec80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 8175: 00340159 496 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 8175: 00340149 496 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 8176: 005edb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 8177: 0061e60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 8178: 0061dbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ - 8179: 002e96e1 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 8179: 002e96d1 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 8180: 0027836d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 8181: 0061d3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 8182: 0038a835 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 8182: 0038a825 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 8183: 001c951d 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 8184: 005f387c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 8185: 002c1a61 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 8185: 002c1a51 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 8186: 0061d6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 8187: 00383385 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 8187: 00383375 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 8188: 00282da5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 8189: 005f213c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 8190: 0061e548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 8191: 005eced8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 8192: 001f9701 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 8193: 005ecfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 8194: 005eccec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 8195: 0061d136 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ 8196: 0027d089 44 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 8197: 0061deb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 8198: 0061d128 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 8199: 00190b61 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 8200: 00557030 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 8201: 00540e18 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ - 8202: 0034b501 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 8202: 0034b4f1 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 8203: 00540df0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 8204: 0061e87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 8205: 005eedc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 8206: 0031f875 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 8206: 0031f865 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 8207: 0061ddce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 8208: 005f5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ - 8209: 003ecd0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 8209: 003eccfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 8210: 005e9d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 8211: 0061d272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 8212: 0061e3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 8213: 0034ba25 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 8213: 0034ba15 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 8214: 005ea888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 8215: 001f25f5 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 8216: 0061eaea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 8217: 0023bcc9 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ 8218: 0025d4bd 76 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 8219: 0061e910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 8220: 0061df22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 8221: 005f309c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 8222: 003b302d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 8223: 0039e779 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 8222: 003b301d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 8223: 0039e769 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 8224: 0061e8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 8225: 0038da39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 8225: 0038da29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 8226: 005eff80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ - 8227: 003fbc45 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 8227: 003fbc35 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 8228: 005f98ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 8229: 005f1fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 8230: 0061d137 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 8231: 0042da3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ - 8232: 003b969d 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 8231: 0042da2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 8232: 003b968d 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 8233: 0061e2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 8234: 005f5424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 8235: 0061da24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 8236: 005f33ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 8237: 003d36fd 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 8238: 003968a1 832 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 8237: 003d36ed 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 8238: 00396891 832 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 8239: 001aa4e1 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 8240: 005ea390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ - 8241: 003f10d1 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 8241: 003f10c1 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 8242: 0019bc51 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 8243: 005ead08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ - 8244: 00301595 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 8244: 00301585 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 8245: 005eb3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 8246: 005ea4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 8247: 005f1d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 8248: 005f4734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 8249: 005eafd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 8250: 0061df48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 8251: 001ba8e1 12 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 8252: 0024ef25 4 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 8253: 00279659 500 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ - 8254: 002c4be1 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ - 8255: 00302d59 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 8254: 002c4bd1 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 8255: 00302d49 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 8256: 002a1e9d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 8257: 005ee924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 8258: 002a3a71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ - 8259: 00427eb9 6 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ + 8259: 00427ea9 6 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 8260: 005e8fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 8261: 0024f0ad 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 8262: 003aaa35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 8263: 0038e759 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 8262: 003aaa25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 8263: 0038e749 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 8264: 0061e388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 8265: 003ba959 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ - 8266: 003dabe5 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 8265: 003ba949 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 8266: 003dabd5 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 8267: 00260051 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 8268: 005f3c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 8269: 003eed39 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 8269: 003eed29 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 8270: 0061dd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 8271: 0055f6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_put │ │ │ │ 8272: 00215fd1 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 8273: 0061e940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8274: 003a8dc9 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 8274: 003a8db9 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 8275: 0061e77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 8276: 00543878 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 8277: 0061e6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 8278: 005f192c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ - 8279: 004027d5 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 8279: 004027c5 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 8280: 00290ef9 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 8281: 005eb358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 8282: 003dc935 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 8282: 003dc925 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 8283: 00166a39 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 8284: 0041e2c5 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 8284: 0041e2b5 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 8285: 0061d206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 8286: 005e914c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 8287: 00313b49 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 8288: 003fdc8d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 8287: 00313b39 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 8288: 003fdc7d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 8289: 0061eaf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 8290: 003aefe9 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 8290: 003aefd9 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 8291: 005f209c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 8292: 003b0909 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 8292: 003b08f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 8293: 00198919 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 8294: 003dc389 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 8294: 003dc379 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 8295: 005f0b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 8296: 0061de04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ - 8297: 002c3e01 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 8298: 0030d145 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 8297: 002c3df1 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 8298: 0030d135 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 8299: 005efc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 8300: 005f50f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 8301: 00539f28 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 8302: 005efa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 8303: 005f181c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 8304: 0061e9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 8305: 00561584 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 8306: 003e3f59 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 8306: 003e3f49 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 8307: 005f3e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 8308: 00260c2d 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 8309: 002353d9 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ - 8310: 00383319 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ - 8311: 0042831d 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 8310: 00383309 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 8311: 0042830d 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 8312: 0061d4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 8313: 005ee244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 8314: 0061e400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 8315: 005ec68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 8316: 0039ac7d 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 8316: 0039ac6d 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 8317: 005ee1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 8318: 005f187c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 8319: 0061d168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 8320: 00231ae5 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 8321: 00292521 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 8322: 005f8960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 8323: 00543e80 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ 8324: 00193c15 124 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 8325: 0061e5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 8326: 0021ba29 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 8327: 0018f831 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 8328: 0025e9b5 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 8329: 00539c98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ - 8330: 00422695 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ - 8331: 003fd0a5 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 8330: 00422685 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 8331: 003fd095 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 8332: 0020d1ad 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 8333: 001e4e19 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 8334: 0061d8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 8335: 0061e1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 8336: 0061e13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 8337: 001babf9 4 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 8338: 00196549 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 8339: 0031d371 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 8339: 0031d361 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 8340: 005f829c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 8341: 0061d9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 8342: 0024f19d 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 8343: 003b0b6d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 8343: 003b0b5d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 8344: 0061d0e9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ - 8345: 00406699 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 8345: 00406689 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 8346: 005ecfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 8347: 0061d45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 8348: 00394779 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 8348: 00394769 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 8349: 0061e8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 8350: 00290f71 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 8351: 0061f0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 8352: 005ec2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 8353: 0041a0d9 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 8353: 0041a0c9 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 8354: 002a1c45 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 8355: 0020be9d 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 8356: 0061e094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 8357: 00231a31 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ - 8358: 002bfab1 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ - 8359: 002e704d 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 8358: 002bfaa1 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 8359: 002e703d 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 8360: 005ee054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 8361: 005f67c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 8362: 0054318c 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 8363: 005f72e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ - 8364: 002dccc1 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 8364: 002dccb1 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 8365: 0061d2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 8366: 003929e5 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 8366: 003929d5 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 8367: 005ecaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ - 8368: 002bfbfd 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 8368: 002bfbed 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 8369: 0061d5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 8370: 005f4b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 8371: 002a3791 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 8372: 0061d26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 8373: 0034712d 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 8374: 004251cd 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 8373: 0034711d 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 8374: 004251bd 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 8375: 0061ea5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 8376: 0039b995 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 8376: 0039b985 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 8377: 005e9484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 8378: 001ce8c1 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ - 8379: 0031eefd 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 8379: 0031eeed 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 8380: 0061d6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 8381: 002d99e9 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 8381: 002d99d9 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 8382: 0061d418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 8383: 0061ea0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 8384: 005f167c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ - 8385: 002bc9c5 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 8385: 002bc9b5 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 8386: 0061d6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 8387: 0061e728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 8388: 005ef830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 8389: 00238ce9 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 8390: 00297061 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 8391: 00550008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 8392: 002970bd 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 8393: 0061d176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 8394: 001c9859 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 8395: 00217879 232 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 8396: 0061d8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ - 8397: 003b44fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 8398: 003b9de5 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 8397: 003b44ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 8398: 003b9dd5 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 8399: 0022b881 360 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 8400: 0061d77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 8401: 005ec89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 8402: 005f91a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 8403: 0039f4d1 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 8403: 0039f4c1 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 8404: 005f0bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 8405: 0061dcfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 8406: 001b4b09 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 8407: 0061d588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ - 8408: 0038aafd 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 8409: 00506518 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 8408: 0038aaed 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 8409: 00506508 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 8410: 0061ebb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 8411: 002d3a1d 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 8411: 002d3a0d 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 8412: 0020f0b5 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 8413: 00303031 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ - 8414: 0034673d 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 8413: 00303021 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 8414: 0034672d 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 8415: 005eb4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ - 8416: 003c33d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ - 8417: 002ffec5 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 8416: 003c33c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 8417: 002ffeb5 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 8418: 0061dd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 8419: 0038e5b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 8420: 003b3efd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 8419: 0038e5a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 8420: 003b3eed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 8421: 00192f41 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 8422: 0041b209 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 8423: 003db6cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 8422: 0041b1f9 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 8423: 003db6bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 8424: 002312a1 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 8425: 003921cd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 8425: 003921bd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 8426: 0018e5a5 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ - 8427: 00504950 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ - 8428: 002c5b75 240 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 8427: 00504940 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 8428: 002c5b65 240 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 8429: 005ead48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 8430: 0023c1d9 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ - 8431: 002cf8c5 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 8432: 003d057d 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 8431: 002cf8b5 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 8432: 003d056d 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 8433: 005f8d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 8434: 0061d0e1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 8435: 0038e5f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 8436: 003b72a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 8435: 0038e5e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 8436: 003b7299 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 8437: 005ee684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 8438: 005f8f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 8439: 002f7b29 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 8439: 002f7b19 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 8440: 005f99cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 8441: 0061d105 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 8442: 00245465 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 8443: 0022ef85 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 8444: 0038aa3d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 8445: 0040ef91 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 8446: 0039559d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 8444: 0038aa2d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 8445: 0040ef81 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 8446: 0039558d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 8447: 005f2a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 8448: 005f106c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 8449: 005f7398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 8450: 001c98f5 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ - 8451: 004220a1 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 8451: 00422091 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 8452: 00548308 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 8453: 001ae1a1 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 8454: 001b3321 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 8455: 0061d7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ - 8456: 002fe6d9 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ - 8457: 0040e099 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 8456: 002fe6c9 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 8457: 0040e089 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 8458: 0019425d 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 8459: 003b7165 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 8459: 003b7155 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 8460: 005f873c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 8461: 005ecd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 8462: 00222795 384 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 8463: 0061e18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 8464: 0041875d 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 8464: 0041874d 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 8465: 005f2d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 8466: 00407c91 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 8466: 00407c81 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 8467: 0024a50d 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 8468: 0055b9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 8469: 0061f16f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 8470: 005f65b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 8471: 005f2234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_CAN_TX_DATA_EVENT │ │ │ │ 8472: 002a9d25 284 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_hwaddr │ │ │ │ 8473: 00209a45 284 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ @@ -8482,739 +8482,739 @@ │ │ │ │ 8478: 0061d10b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 8479: 0061e6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 8480: 00187b4d 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 8481: 005ecc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 8482: 0061f0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 8483: 0061dcc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 8484: 0061e02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 8485: 003ce231 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 8486: 002f72ed 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 8485: 003ce221 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 8486: 002f72dd 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ 8487: 002b00f5 172 FUNC GLOBAL DEFAULT 12 helper_swea_be │ │ │ │ - 8488: 003aa5c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 8488: 003aa5b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 8489: 005594cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 8490: 0028ae25 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 8491: 0061e8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 8492: 00543b20 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 8493: 003fd0e9 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 8494: 0031d259 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 8493: 003fd0d9 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 8494: 0031d249 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 8495: 002983fd 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 8496: 0061d6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 8497: 0055c124 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 8498: 0018eb8d 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 8499: 0061ed98 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 8500: 0061e97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 8501: 003435b9 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 8501: 003435a9 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 8502: 001d7929 10 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 8503: 0029fd01 244 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 8504: 003eed9d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 8504: 003eed8d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 8505: 0020a1e9 1132 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 8506: 00302fbd 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 8506: 00302fad 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 8507: 005edb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 8508: 005f0c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ - 8509: 002c40f9 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 8509: 002c40e9 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 8510: 0020fe31 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 8511: 005437f0 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 8512: 0061dac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 8513: 0027aeb1 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 8514: 002c74b9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 8514: 002c74a9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 8515: 005e9714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 8516: 001d4b65 4 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 8517: 0053c608 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 8518: 005f08fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 8519: 0020f8c5 492 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ - 8520: 0042c1f5 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 8520: 0042c1e5 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 8521: 005ec94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 8522: 005f8e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 8523: 005f74e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 8524: 0061e486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 8525: 0061e71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 8526: 0061d6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 8527: 0061e4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 8528: 00231b39 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 8529: 00215ebd 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 8530: 0019cedd 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 8531: 0029ce05 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 8532: 005f8dd4 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 8533: 002a1b85 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ - 8534: 0041b12d 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 8534: 0041b11d 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 8535: 005ecc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 8536: 0061e2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 8537: 0061f140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ 8538: 00202c29 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 8539: 0040e271 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 8540: 0037a9a5 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 8539: 0040e261 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 8540: 0037a995 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 8541: 002a82c1 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 8542: 005f7fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 8543: 003cc2d1 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ - 8544: 00424889 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 8543: 003cc2c1 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 8544: 00424879 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 8545: 0061d480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 8546: 005eb99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 8547: 00543614 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 8548: 002168f5 268 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 8549: 005f316c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 8550: 0061e27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 8551: 003bbc31 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 8551: 003bbc21 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 8552: 005f35fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 8553: 0061e59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 8554: 005f8d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 8555: 003acb31 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 8555: 003acb21 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 8556: 0061e044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_CANFD_UPDATE_IRQ_DSTATE │ │ │ │ 8557: 005f7578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 8558: 0041e5dd 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 8558: 0041e5cd 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 8559: 005ed944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ - 8560: 003b4539 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 8561: 003a91e9 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 8560: 003b4529 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 8561: 003a91d9 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 8562: 0061e040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_CANFD_RX_DATA_DSTATE │ │ │ │ 8563: 0061f08e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 8564: 003ec7a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 8564: 003ec799 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 8565: 005ebabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 8566: 00196845 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 8567: 00293901 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 8568: 0024fab5 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 8569: 005edc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 8570: 005eb2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 8571: 0061e708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 8572: 005eb778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 8573: 001f7d2d 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 8574: 002976c1 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 8575: 002c4f1d 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 8575: 002c4f0d 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 8576: 0061e7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 8577: 005f0f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 8578: 0061f0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 8579: 0061dd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 8580: 005eaf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 8581: 0018b831 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 8582: 005f7f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 8583: 002a1dc5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 8584: 005eb688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 8585: 00428e81 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 8585: 00428e71 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 8586: 005f2acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 8587: 0061d456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 8588: 004e2cdc 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 8588: 004e2ccc 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 8589: 005eda94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 8590: 0018f0f5 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ 8591: 0028bc31 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 8592: 005e8c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ - 8593: 002c2055 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 8593: 002c2045 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 8594: 0061df86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 8595: 004160f1 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 8595: 004160e1 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 8596: 0061e124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 8597: 00192a41 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 8598: 00544440 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 8599: 005f1d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 8600: 0061e632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 8601: 005f3ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 8602: 00502f14 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 8602: 00502f04 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 8603: 0061e844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 8604: 0027d1c5 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 8605: 003dcfd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ - 8606: 00502f0c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 8607: 003d60fd 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 8605: 003dcfc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 8606: 00502efc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 8607: 003d60ed 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 8608: 0027af95 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 8609: 005f1dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 8610: 0024a55d 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 8611: 00217d0d 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 8612: 001e0161 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 8613: 0061d40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 8614: 00313ce1 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 8614: 00313cd1 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 8615: 005f2d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 8616: 005f084c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 8617: 0024ef45 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 8618: 0061ce6c 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 8619: 00399a21 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ - 8620: 00428239 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ + 8619: 00399a11 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 8620: 00428229 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 8621: 001c5b65 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 8622: 005f9da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 8623: 0061e30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 8624: 0061e192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 8625: 002dc5a1 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 8625: 002dc591 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 8626: 00204269 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 8627: 003f6e21 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 8627: 003f6e11 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ 8628: 005ee0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 8629: 002fece9 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 8630: 003ba88d 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 8629: 002fecd9 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 8630: 003ba87d 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 8631: 0061e05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 8632: 0061dbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 8633: 005ec7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 8634: 0031a539 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ - 8635: 00395e3d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 8634: 0031a529 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 8635: 00395e2d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 8636: 00197125 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 8637: 0031cac1 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 8637: 0031cab1 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 8638: 00297331 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 8639: 0061d2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 8640: 005f34fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 8641: 00168531 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 8642: 0032dedd 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 8642: 0032decd 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 8643: 005ec50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 8644: 005f8f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 8645: 00395235 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 8645: 00395225 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 8646: 005f4ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 8647: 005f1d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 8648: 005eb558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 8649: 003b8acd 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 8650: 0039c1e5 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 8649: 003b8abd 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 8650: 0039c1d5 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 8651: 0061cc69 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 8652: 005f5fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ 8653: 001df779 76 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 8654: 0061e3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ - 8655: 00428159 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 8655: 00428149 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 8656: 005f48b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 8657: 0061dc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 8658: 0055caf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ - 8659: 003a597d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ - 8660: 0039428d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 8659: 003a596d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 8660: 0039427d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 8661: 00550b90 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 8662: 00550bf0 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 8663: 001c33f5 288 FUNC GLOBAL DEFAULT 12 register_read_memory │ │ │ │ 8664: 00550c00 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 8665: 002a8259 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 8666: 002d5881 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 8666: 002d5871 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 8667: 005efcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 8668: 0061d9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 8669: 005f4fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 8670: 005f52b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 8671: 005f0e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 8672: 0022295d 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 8673: 0061d828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 8674: 0055cf94 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 8675: 00427edd 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 8676: 0038d4d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 8677: 003f3a2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 8678: 00396ca5 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ - 8679: 00313e71 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ - 8680: 003982cd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 8681: 00363be9 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 8682: 003b6449 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 8675: 00427ecd 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 8676: 0038d4c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 8677: 003f3a1d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 8678: 00396c95 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 8679: 00313e61 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 8680: 003982bd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 8681: 00363bd9 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 8682: 003b6439 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 8683: 005edb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 8684: 00419a71 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 8684: 00419a61 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 8685: 0018b8f1 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 8686: 00197645 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 8687: 0061e6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 8688: 0053de54 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 8689: 001cc495 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 8690: 0061d2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 8691: 0061e376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 8692: 0061d1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 8693: 005eb6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 8694: 003ffd39 78 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 8694: 003ffd29 78 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 8695: 005f6a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 8696: 0061eabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 8697: 005ea768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 8698: 0061d6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 8699: 002ac0e5 940 FUNC GLOBAL DEFAULT 12 mmu_write │ │ │ │ - 8700: 004320bd 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 8700: 004320ad 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 8701: 00556b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 8702: 005ec7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 8703: 005f3bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 8704: 00543370 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ - 8705: 003cc325 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 8706: 0037a5c5 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 8705: 003cc315 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 8706: 0037a5b5 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 8707: 005ecf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ - 8708: 004c1858 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 8709: 002dc6e9 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 8708: 004c1848 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 8709: 002dc6d9 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 8710: 0061e346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 8711: 00515260 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 8712: 003b0c75 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 8711: 00515250 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 8712: 003b0c65 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 8713: 005f9e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 8714: 002cbfdd 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 8714: 002cbfcd 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 8715: 0061d342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ - 8716: 003cbf5d 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 8716: 003cbf4d 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 8717: 00299305 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 8718: 005f8be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 8719: 003b55f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 8719: 003b55e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 8720: 00233d8d 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 8721: 005ef230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 8722: 002c06bd 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 8722: 002c06ad 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 8723: 0061dfe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 8724: 0061e290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 8725: 003d2f61 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 8725: 003d2f51 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 8726: 0022b5a5 62 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 8727: 00614c00 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 8728: 0061d346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 8729: 0028d691 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 8730: 001df8f5 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 8731: 0061e736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 8732: 005f6ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 8733: 002fff35 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 8733: 002fff25 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 8734: 0061ddea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 8735: 005ed1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ - 8736: 003aa6ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 8736: 003aa6dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 8737: 005f2c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 8738: 005f9528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 8739: 0028abe9 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 8740: 00315d25 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 8740: 00315d15 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 8741: 005f7d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ - 8742: 003a8821 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 8742: 003a8811 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 8743: 0027d11d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 8744: 0061d099 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 8745: 0042a845 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 8745: 0042a835 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 8746: 005eb2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 8747: 005f8e54 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 8748: 0061df58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 8749: 003f1ff9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 8749: 003f1fe9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 8750: 0061ddb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 8751: 00541254 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 8752: 005f157c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 8753: 0024f0fd 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ - 8754: 0040b049 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ - 8755: 003b05c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 8754: 0040b039 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 8755: 003b05b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 8756: 0061d5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 8757: 005f2f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 8758: 0061e76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 8759: 003cb59d 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 8759: 003cb58d 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 8760: 0026fe35 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 8761: 0061dede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 8762: 002729f1 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 8763: 0061d7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 8764: 005f5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 8765: 0061da1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 8766: 00227505 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ - 8767: 0038db65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 8767: 0038db55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 8768: 0021f161 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ - 8769: 00377379 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 8769: 00377369 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 8770: 0061d23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 8771: 002a9bfd 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 8772: 005ee414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 8773: 00218771 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 8774: 0061e5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 8775: 005ef320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 8776: 0021225d 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 8777: 0061f16d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 8778: 0037544d 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 8778: 0037543d 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 8779: 0061e1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 8780: 0061de60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 8781: 0061e1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 8782: 005f6e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 8783: 0040b659 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 8783: 0040b649 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 8784: 0061e13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 8785: 0055ba70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 8786: 0040e9d9 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 8786: 0040e9c9 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 8787: 0018b431 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 8788: 005f8ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 8789: 0061e308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8790: 0061e502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 8791: 0061d129 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 8792: 0061d3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 8793: 001d1825 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 8794: 0061e2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 8795: 003d0be1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 8796: 0040b0f5 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 8797: 003b3b45 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 8795: 003d0bd1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 8796: 0040b0e5 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 8797: 003b3b35 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 8798: 0061d816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 8799: 0061d354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 8800: 0061db14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 8801: 0027cd89 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 8802: 003eb385 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 8802: 003eb375 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 8803: 0028b905 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 8804: 001e366d 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 8805: 001948f5 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 8806: 005eb97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 8807: 002bcc6d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 8808: 003b257d 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 8807: 002bcc5d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 8808: 003b256d 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 8809: 00260371 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 8810: 002b01a1 172 FUNC GLOBAL DEFAULT 12 helper_swea_le │ │ │ │ 8811: 00559550 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 8812: 0028bd89 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 8813: 0022fa81 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 8814: 0030e2c9 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 8815: 003af5b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 8814: 0030e2b9 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 8815: 003af5a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 8816: 001951d9 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 8817: 0031601d 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 8817: 0031600d 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 8818: 0061e898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 8819: 005f5874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 8820: 003dbd2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 8820: 003dbd1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 8821: 0061e328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 8822: 0055c1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 8823: 001a4425 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 8824: 0042add1 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 8824: 0042adc1 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 8825: 005efeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 8826: 005f7bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 8827: 0028bd2d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 8828: 0022b9e9 6 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 8829: 003a03c9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 8829: 003a03b9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 8830: 005f0c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 8831: 001c39f1 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 8832: 0022b775 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 8833: 0061df34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 8834: 005f140c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 8835: 005f15ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 8836: 005eac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 8837: 0061deac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 8838: 0061e266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 8839: 00231cb9 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 8840: 003d31c1 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 8841: 0040e59d 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 8840: 003d31b1 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 8841: 0040e58d 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 8842: 0061f13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 8843: 003aa7a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 8843: 003aa791 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 8844: 005f6974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 8845: 001ae191 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 8846: 0027cfa5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 8847: 005eee10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 8848: 0061e6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 8849: 001d3afd 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 8850: 005f4b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 8851: 0025fb69 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 8852: 0061e0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 8853: 0061f0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 8854: 0061d900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 8855: 002c8f79 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 8855: 002c8f69 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 8856: 005f6bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 8857: 005f302c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 8858: 0042926d 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 8859: 002f4f2d 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 8858: 0042925d 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 8859: 002f4f1d 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 8860: 0018b4d9 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 8861: 0022f3d9 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 8862: 002c8be5 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 8862: 002c8bd5 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 8863: 0061d1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 8864: 0020a93d 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ - 8865: 00419869 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 8866: 0038d2b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 8865: 00419859 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 8866: 0038d2a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 8867: 005ed354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 8868: 005eaa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 8869: 005ef270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 8870: 00192d6d 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ - 8871: 003d0851 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 8871: 003d0841 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 8872: 005ee774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 8873: 005f1b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 8874: 0026fe9d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ - 8875: 00406075 168 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 8875: 00406065 168 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 8876: 0061e0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 8877: 001790e9 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 8878: 0061d182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 8879: 005eb748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 8880: 0061e156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 8881: 005ee2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ 8882: 00270e3d 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 8883: 005434b0 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 8884: 005f9278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 8885: 0061e452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 8886: 00418251 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 8886: 00418241 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 8887: 005f7894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 8888: 005efa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 8889: 0061d120 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 8890: 0019dccd 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 8891: 003b7885 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 8891: 003b7875 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 8892: 0061dfa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 8893: 0061d88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ - 8894: 002bba6d 2 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 8895: 003b5341 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 8896: 003fe641 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 8894: 002bba5d 2 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 8895: 003b5331 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 8896: 003fe631 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 8897: 0061e2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ - 8898: 003b571d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 8899: 0038f779 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 8900: 002c5ee5 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 8898: 003b570d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 8899: 0038f769 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 8900: 002c5ed5 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 8901: 005ecd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 8902: 001e4f11 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 8903: 005ee0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 8904: 0040cc3d 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 8905: 00313a59 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 8904: 0040cc2d 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 8905: 00313a49 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ 8906: 00276e41 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 8907: 0061deea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 8908: 0061d5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 8909: 0061e106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 8910: 0041c16d 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 8910: 0041c15d 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 8911: 00539f64 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 8912: 0027a569 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 8913: 005f52d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 8914: 003c2bf1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 8914: 003c2be1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 8915: 0061d414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 8916: 005f92a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 8917: 005ea6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 8918: 005f16ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 8919: 003aca55 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 8919: 003aca45 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 8920: 0018f841 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 8921: 0026f071 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 8922: 003d91f1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 8923: 0039ae15 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 8924: 003b06ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 8922: 003d91e1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 8923: 0039ae05 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 8924: 003b06dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 8925: 0061df5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 8926: 003df3c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 8927: 002b7151 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 8926: 003df3b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 8927: 002b7141 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 8928: 005f36fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 8929: 0061dc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 8930: 0061d3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ - 8931: 0039a4d1 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 8931: 0039a4c1 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 8932: 001dc4a1 38 FUNC GLOBAL DEFAULT 12 xlnx_efuse_get_bit │ │ │ │ 8933: 005f08cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 8934: 005f2ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 8935: 0061ea5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 8936: 005ee6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ - 8937: 002c38c1 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 8937: 002c38b1 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 8938: 002041f1 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 8939: 0020d41d 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 8940: 0061dd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 8941: 005ec54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 8942: 0061d328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 8943: 0055ed00 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd │ │ │ │ 8944: 0061e18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 8945: 002ba589 692 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 8945: 002ba579 692 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 8946: 0055e1a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 8947: 001c3b59 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 8948: 0061d7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 8949: 0018b581 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 8950: 00190c69 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 8951: 00389791 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 8952: 003d405d 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 8951: 00389781 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 8952: 003d404d 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 8953: 005f85ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 8954: 005f0fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 8955: 0061db54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 8956: 004277d9 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 8957: 0037a9fd 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 8956: 004277c9 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 8957: 0037a9ed 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 8958: 0061e7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 8959: 0039ec2d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 8959: 0039ec1d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 8960: 00230331 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 8961: 00339ff9 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 8961: 00339fe9 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 8962: 00188681 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 8963: 005f20dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 8964: 005f48c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 8965: 0040bff1 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 8965: 0040bfe1 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 8966: 0061e05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 8967: 003fbd81 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 8968: 003d58b1 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 8967: 003fbd71 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 8968: 003d58a1 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 8969: 00252d45 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 8970: 0061e796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 8971: 0061dc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ - 8972: 002d3675 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 8973: 003f6bd9 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 8974: 0038e2e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 8975: 002f7afd 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 8972: 002d3665 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 8973: 003f6bc9 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 8974: 0038e2d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 8975: 002f7aed 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 8976: 002a4d2d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 8977: 005eb508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 8978: 00204139 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 8979: 0027d291 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 8980: 003d7995 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 8980: 003d7985 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 8981: 002a510d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 8982: 0061ce66 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 8983: 005eb2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 8984: 0055cb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 8985: 005f5c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 8986: 0061e196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 8987: 005f9358 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 8988: 0061e274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 8989: 003d4741 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 8989: 003d4731 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 8990: 0061dcae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 8991: 00244cb5 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 8992: 00390635 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ - 8993: 002d6ac9 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 8994: 00314a2d 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 8992: 00390625 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 8993: 002d6ab9 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 8994: 00314a1d 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 8995: 001896e1 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ - 8996: 0041b261 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 8996: 0041b251 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 8997: 0061e8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 8998: 0061dde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ - 8999: 003e3441 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 9000: 002f4c35 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 9001: 00399725 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 8999: 003e3431 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 9000: 002f4c25 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 9001: 00399715 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 9002: 005f77b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ - 9003: 002c4fbd 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 9003: 002c4fad 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 9004: 005ef660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 9005: 0028ad55 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 9006: 0061d126 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 9007: 001fab59 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 9008: 0061e05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 9009: 0061e4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 9010: 0055d018 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 9011: 0027bdd9 944 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 9012: 0061d20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 9013: 0037805d 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 9013: 0037804d 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 9014: 005f38cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 9015: 0061f11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 9016: 00318671 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 9016: 00318661 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 9017: 005f5be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 9018: 0027a671 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 9019: 0061d222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 9020: 0027758d 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 9021: 001678ed 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 9022: 001d4a69 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 9023: 002b5b95 248 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 9023: 002b5b85 248 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 9024: 0028e5bd 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 9025: 005ef570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 9026: 003e3ee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 9027: 003022a5 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 9026: 003e3ed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 9027: 00302295 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 9028: 0061d246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 9029: 005f69e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 9030: 001eed71 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 9031: 0061d390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 9032: 004246f5 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 9033: 00318735 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 9032: 004246e5 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 9033: 00318725 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 9034: 005f323c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 9035: 005f5aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 9036: 0061e5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 9037: 005f11ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 9038: 001babcd 4 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 9039: 0028b31d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ - 9040: 0040b9e9 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 9040: 0040b9d9 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 9041: 0061ea7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 9042: 0061e716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 9043: 001899e1 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 9044: 0061ebd0 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 9045: 005f8ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 9046: 00543754 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 9047: 00179d7d 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 9048: 0031cfdd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 9048: 0031cfcd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 9049: 005f5f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 9050: 0061e952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 9051: 005f3f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ - 9052: 002dc569 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 9053: 0038d3a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 9052: 002dc559 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 9053: 0038d399 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 9054: 0061e90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 9055: 0055df90 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 9056: 002828dd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 9057: 003a86dd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 9058: 0030e391 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 9057: 003a86cd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 9058: 0030e381 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 9059: 0061e7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 9060: 0018f871 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 9061: 001bd7cd 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 9062: 0061e052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_CAN_RESET_DSTATE │ │ │ │ 9063: 00231d01 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 9064: 005f07cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 9065: 002dbb0d 1576 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 9065: 002dbafd 1576 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 9066: 005f68c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 9067: 005f49b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 9068: 003b021d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 9068: 003b020d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 9069: 0018d041 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 9070: 0061eb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ - 9071: 0039f12d 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 9071: 0039f11d 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 9072: 0023c6b1 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 9073: 003ce429 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ - 9074: 003c0f15 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 9075: 003b5975 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 9073: 003ce419 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 9074: 003c0f05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 9075: 003b5965 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 9076: 005f85dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ - 9077: 0041b925 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 9077: 0041b915 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 9078: 0061d9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 9079: 0061ddc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 9080: 0061d462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 9081: 0042298d 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 9081: 0042297d 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 9082: 005f6714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 9083: 005f14fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 9084: 005eb268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 9085: 0061d0a8 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 9086: 005f7a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 9087: 001695c9 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 9088: 005f1bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ 9089: 005f4ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 9090: 0061dcca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 9091: 005f0efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 9092: 0061d598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 9093: 005f63d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ - 9094: 0038b73d 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ - 9095: 0040597d 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 9094: 0038b72d 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 9095: 0040596d 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 9096: 005f4c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 9097: 002bcc75 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 9097: 002bcc65 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 9098: 0061dbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 9099: 0061d10c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 9100: 005ee0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 9101: 005ef100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 9102: 005eaf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 9103: 0061ddde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 9104: 00195811 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ - 9105: 0041d2c5 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 9106: 003b0639 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 9105: 0041d2b5 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 9106: 003b0629 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 9107: 005f146c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 9108: 005f22c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 9109: 0061e8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 9110: 0061d814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 9111: 005f196c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 9112: 0061eb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 9113: 0061e1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 9114: 0055f018 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmp_eq │ │ │ │ 9115: 0061ed8c 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 9116: 00284019 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 9117: 003136a5 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 9117: 00313695 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 9118: 0061e010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 9119: 0038eb91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 9120: 00397409 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ - 9121: 002f7a0d 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 9119: 0038eb81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 9120: 003973f9 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 9121: 002f79fd 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 9122: 005ee574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 9123: 0033b915 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 9123: 0033b905 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 9124: 005f8ff4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 9125: 002d9901 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 9125: 002d98f1 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 9126: 0027c785 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 9127: 0061d358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 9128: 00278525 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 9129: 0061d72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 9130: 001d9a5d 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 9131: 0061ea70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 9132: 005f807c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ - 9133: 00392e7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 9133: 00392e6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 9134: 0061e492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 9135: 002f28e9 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 9136: 00411bf9 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 9135: 002f28d9 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 9136: 00411be9 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 9137: 0061e92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 9138: 0061d5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 9139: 001b77bd 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ - 9140: 00419711 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 9140: 00419701 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 9141: 002a0c85 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ - 9142: 0042b2ed 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 9143: 002c08c5 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 9142: 0042b2dd 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 9143: 002c08b5 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 9144: 005efc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 9145: 0061d3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 9146: 004242dd 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 9146: 004242cd 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 9147: 0061db92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 9148: 00215171 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 9149: 0037a86d 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ - 9150: 0041bd95 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ - 9151: 003a4f11 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 9149: 0037a85d 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 9150: 0041bd85 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 9151: 003a4f01 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 9152: 0017d3d9 4404 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 9153: 005f3b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 9154: 005e9894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 9155: 0061ea0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 9156: 0061e760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 9157: 005f130c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 9158: 003be77d 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 9159: 0041d675 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 9158: 003be76d 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 9159: 0041d665 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 9160: 005e9a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 9161: 002e8ffd 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 9161: 002e8fed 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 9162: 0019ab79 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 9163: 003a2885 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 9164: 00414929 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 9163: 003a2875 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 9164: 00414919 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 9165: 00275135 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 9166: 0020be25 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 9167: 003f78c9 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 9167: 003f78b9 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 9168: 0061e858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 9169: 0055f228 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmp_ge │ │ │ │ - 9170: 0038dba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ - 9171: 0038ea29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 9170: 0038db91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 9171: 0038ea19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 9172: 0019588d 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 9173: 0061d166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 9174: 003e6169 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 9174: 003e6159 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 9175: 005ec7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 9176: 002aa285 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 9177: 003c6c79 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 9177: 003c6c69 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 9178: 005edcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ - 9179: 0040837d 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 9179: 0040836d 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ 9180: 0061f11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 9181: 002cbd79 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 9181: 002cbd69 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 9182: 0061e742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 9183: 0061df06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 9184: 0020e2a1 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 9185: 0042d6b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ - 9186: 00418c29 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 9185: 0042d6a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 9186: 00418c19 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 9187: 005f135c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ 9188: 0055f120 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmp_gt │ │ │ │ - 9189: 003ab83d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 9189: 003ab82d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 9190: 005f2264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_CAN_RX_FIFO_FILTER_REJECT_EVENT │ │ │ │ 9191: 0061e638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 9192: 00561554 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 9193: 005f7c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 9194: 003b58fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 9194: 003b58ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 9195: 0018f861 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 9196: 003fbf51 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 9196: 003fbf41 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 9197: 0061e0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 9198: 0061d48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 9199: 0061d94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 9200: 0061dd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ 9201: 00544458 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 9202: 005f6b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 9203: 00288521 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 9204: 002b840d 300 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 9205: 003e1961 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ - 9206: 0041b461 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 9207: 003e2419 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 9204: 002b83fd 300 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 9205: 003e1951 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 9206: 0041b451 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 9207: 003e2409 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 9208: 0024f115 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ - 9209: 0037b9dd 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 9209: 0037b9cd 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 9210: 005ef290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 9211: 005e9804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 9212: 0061df44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 9213: 0061d0ea 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 9214: 00297321 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 9215: 005ebcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 9216: 001ddf39 44 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ @@ -9222,2643 +9222,2643 @@ │ │ │ │ 9218: 00261075 432 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 9219: 0061dc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 9220: 0061d9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 9221: 0061e9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 9222: 00209f01 532 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 9223: 0061dab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 9224: 0061e430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 9225: 004e2edc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 9225: 004e2ecc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 9226: 005fbba4 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 9227: 00543838 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 9228: 0061eb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 9229: 002926ad 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 9230: 005f10fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 9231: 0061d58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 9232: 003f7759 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 9232: 003f7749 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 9233: 005edb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 9234: 0025fb91 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 9235: 003e19b5 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 9235: 003e19a5 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 9236: 00291859 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 9237: 0039b73d 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 9238: 0040bd21 140 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 9237: 0039b72d 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 9238: 0040bd11 140 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 9239: 005ef0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 9240: 0061dcdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 9241: 00292f35 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 9242: 0061d60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 9243: 003e7c25 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 9243: 003e7c15 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 9244: 0061d3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 9245: 003a8265 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 9245: 003a8255 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 9246: 005f862c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 9247: 005f7854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 9248: 0041b98d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 9248: 0041b97d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 9249: 0054421c 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 9250: 0061e01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 9251: 005f12cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 9252: 00210be5 184 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 9253: 002a39cd 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 9254: 005f85ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ - 9255: 00421ced 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 9255: 00421cdd 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 9256: 0061f150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 9257: 0061db40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 9258: 003ecc1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ - 9259: 00320899 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 9258: 003ecc0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 9259: 00320889 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 9260: 005eda04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 9261: 0040ff89 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 9261: 0040ff79 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 9262: 00290b9d 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 9263: 0061f122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 9264: 003bca05 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 9265: 004e2ae0 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 9266: 0040e66d 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 9264: 003bc9f5 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 9265: 004e2ad0 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 9266: 0040e65d 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 9267: 005f65a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 9268: 00543140 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 9269: 0061db88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 9270: 005e9ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 9271: 00544b50 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 9272: 003f6055 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ - 9273: 002c659d 204 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 9272: 003f6045 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 9273: 002c658d 204 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 9274: 005f1eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 9275: 003a8145 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ - 9276: 003bd249 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 9277: 002dc939 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 9278: 0030cf19 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 9275: 003a8135 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 9276: 003bd239 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 9277: 002dc929 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 9278: 0030cf09 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 9279: 00276df9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 9280: 0024829d 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 9281: 0040ea15 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 9281: 0040ea05 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 9282: 0018f869 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 9283: 0028be01 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 9284: 00559b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 9285: 005f9be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 9286: 005f7c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 9287: 0061dba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 9288: 0061eea0 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 9289: 003d9a69 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 9289: 003d9a59 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 9290: 005ed3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 9291: 001b4655 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 9292: 0061e1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 9293: 0061d1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 9294: 005f1d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 9295: 0038d499 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 9295: 0038d489 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 9296: 0061e1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ - 9297: 003ec461 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 9297: 003ec451 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 9298: 001f6cf1 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 9299: 005ee624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 9300: 005eac1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 9301: 003ec5c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 9302: 0042b9a5 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 9301: 003ec5b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 9302: 0042b995 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 9303: 0061e944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 9304: 003de9a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 9304: 003de991 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 9305: 0061e0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 9306: 0061df2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 9307: 00300af9 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 9308: 003e3405 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 9309: 00404229 236 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 9307: 00300ae9 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 9308: 003e33f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 9309: 00404219 236 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 9310: 0061e700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 9311: 005f990c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 9312: 0061e4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 9313: 003164d5 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 9313: 003164c5 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 9314: 005f59f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 9315: 002a0bb1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 9316: 0027ced5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 9317: 005f55a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 9318: 00561524 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 9319: 001e4d11 172 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 9320: 005f63c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 9321: 003e06c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 9321: 003e06b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 9322: 005f68e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 9323: 005595d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 9324: 004050b9 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 9324: 004050a9 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 9325: 00245129 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 9326: 0055f09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmp_le │ │ │ │ 9327: 0020c35d 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 9328: 005f70bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 9329: 003eb301 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 9329: 003eb2f1 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 9330: 005f8b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 9331: 0038cafd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 9332: 0034b5e9 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 9331: 0038caed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 9332: 0034b5d9 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 9333: 005f23f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 9334: 002b6afd 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ - 9335: 00314b41 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 9334: 002b6aed 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 9335: 00314b31 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 9336: 005ed374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 9337: 005580b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 9338: 0018e705 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 9339: 0061eb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ - 9340: 0040a495 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 9340: 0040a485 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 9341: 005e9ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 9342: 0029933d 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 9343: 0055ef94 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmp_lt │ │ │ │ 9344: 002971b1 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 9345: 001885c1 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 9346: 0053614c 52 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ - 9347: 003ee1a1 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 9347: 003ee191 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 9348: 0061dff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 9349: 0061e9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 9350: 002de861 128 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 9350: 002de851 128 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 9351: 005efa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 9352: 0061dee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 9353: 003aab61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 9353: 003aab51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 9354: 00243489 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 9355: 005eff20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 9356: 001900b9 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 9357: 005f367c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 9358: 0061df4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 9359: 002be5b1 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 9359: 002be5a1 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 9360: 00231235 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 9361: 003e3d79 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 9361: 003e3d69 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 9362: 0061d8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 9363: 005f8ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ - 9364: 0030bc0d 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 9364: 0030bbfd 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 9365: 00223161 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 9366: 00226de9 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 9367: 00167d91 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 9368: 0061e7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 9369: 003f09f5 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 9369: 003f09e5 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 9370: 005f8c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 9371: 005f6ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 9372: 003cc9ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 9372: 003cc9dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ 9373: 001df811 76 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 9374: 0061e1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 9375: 00250ad5 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ - 9376: 0042ec51 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 9376: 0042ec41 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 9377: 0022b9f1 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ 9378: 0061e336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 9379: 0061dfbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 9380: 003a879d 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 9381: 002f715d 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 9380: 003a878d 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 9381: 002f714d 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 9382: 0061d7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 9383: 003c1831 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 9383: 003c1821 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 9384: 00290b11 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 9385: 002a7791 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 9386: 005f3bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 9387: 0031860d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ - 9388: 003d9405 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ - 9389: 0042bbb1 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 9387: 003185fd 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 9388: 003d93f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 9389: 0042bba1 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 9390: 0061e504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 9391: 0061df74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 9392: 0027b42d 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 9393: 002f1f29 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 9393: 002f1f19 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 9394: 002ab5a5 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 9395: 0055f1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmp_ne │ │ │ │ - 9396: 00424249 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 9396: 00424239 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 9397: 00287b61 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 9398: 003b8bf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 9399: 003d4805 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 9400: 003d9639 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 9398: 003b8be9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 9399: 003d47f5 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 9400: 003d9629 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 9401: 0055802c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 9402: 0061eb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 9403: 00404e49 84 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 9403: 00404e39 84 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 9404: 005ec90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 9405: 003d2dbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 9405: 003d2dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 9406: 002a2a91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 9407: 00293f55 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 9408: 00420379 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 9408: 00420369 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 9409: 005f7bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 9410: 005e915c 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 9411: 0061eab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ - 9412: 00398cd5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 9412: 00398cc5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 9413: 0061eb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9414: 003aa8cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 9414: 003aa8bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 9415: 001ce63d 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ - 9416: 0039b465 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 9416: 0039b455 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 9417: 0061f13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 9418: 0018d605 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 9419: 0029720d 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 9420: 003db37d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 9420: 003db36d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 9421: 005f847c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 9422: 0061e644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 9423: 005f8fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 9424: 005ea090 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 9425: 0038cef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 9425: 0038cee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 9426: 005e8d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 9427: 0061e9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 9428: 0061e876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 9429: 005ec37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 9430: 003b8ce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 9430: 003b8cd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 9431: 0061d9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 9432: 0061de5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 9433: 0042140d 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 9434: 0040bcad 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 9433: 004213fd 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 9434: 0040bc9d 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 9435: 005eefc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 9436: 0061daea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 9437: 00190931 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 9438: 0061eb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 9439: 00231dfd 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 9440: 0061e482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 9441: 0025e111 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 9442: 0061d4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 9443: 003aef65 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 9443: 003aef55 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 9444: 001c98a5 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 9445: 005f79d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 9446: 0029165d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 9447: 0061e8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ - 9448: 003f05ad 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 9448: 003f059d 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 9449: 005ef3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 9450: 0061d7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ - 9451: 003ebee1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 9452: 003ec515 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 9453: 00428051 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 9451: 003ebed1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 9452: 003ec505 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 9453: 00428041 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 9454: 0061e356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 9455: 0061e5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 9456: 002b5171 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 9456: 002b515d 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 9457: 005f4eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 9458: 001a5381 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 9459: 005f9d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 9460: 0028b635 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 9461: 00403119 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 9461: 00403109 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 9462: 00294261 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 9463: 0018be59 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 9464: 003823ed 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 9465: 003c68cd 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 9466: 003eb119 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ - 9467: 002e941d 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 9464: 003823dd 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 9465: 003c68bd 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 9466: 003eb109 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 9467: 002e940d 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 9468: 0061e44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ - 9469: 002d40c5 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 9469: 002d40b5 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 9470: 00543070 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 9471: 005f17fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 9472: 001d1689 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 9473: 0061e1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ - 9474: 0038d151 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 9474: 0038d141 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 9475: 00204c25 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 9476: 0061daf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 9477: 0060d870 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 9478: 00351981 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 9478: 00351971 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 9479: 0061e236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 9480: 0041a6f1 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 9480: 0041a6e1 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 9481: 001ee8b9 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 9482: 0061e592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 9483: 003b83dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 9483: 003b83cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 9484: 002225fd 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 9485: 0061d85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 9486: 003e8619 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 9487: 003a74e5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 9486: 003e8609 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 9487: 003a74d5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 9488: 0061d778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 9489: 0055d1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 9490: 003aae25 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 9490: 003aae15 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 9491: 00290c0d 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 9492: 0024e8c9 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 9493: 0061d75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 9494: 0061d85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 9495: 003b2ee5 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 9495: 003b2ed5 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 9496: 001f273d 14412 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 9497: 0018dbe5 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 9498: 003da0b1 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 9498: 003da0a1 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 9499: 0055cbf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 9500: 002a6f91 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 9501: 005f4984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 9502: 003b5e35 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 9502: 003b5e25 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 9503: 002a2851 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 9504: 00557fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 9505: 005e9994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 9506: 0061e950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 9507: 005f4bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 9508: 005e9ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ - 9509: 002bfbf1 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 9509: 002bfbe1 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 9510: 0024aebd 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 9511: 002bcc65 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 9511: 002bcc55 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 9512: 005ebf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ - 9513: 003f3fd9 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 9513: 003f3fc9 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ 9514: 001d8149 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 9515: 0025fec9 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 9516: 0028ae61 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 9517: 0026020d 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 9518: 005f0b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 9519: 00421f05 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 9520: 002cbc75 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 9521: 0040b6a9 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 9522: 002dce4d 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 9519: 00421ef5 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 9520: 002cbc65 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 9521: 0040b699 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 9522: 002dce3d 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 9523: 005ead28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 9524: 0019732d 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 9525: 00502ec8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 9525: 00502eb8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 9526: 001deb41 164 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ - 9527: 003a8589 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 9527: 003a8579 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 9528: 005ecbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 9529: 001f93e5 116 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 9530: 005436e4 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 9531: 0040f125 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 9531: 0040f115 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 9532: 002320e1 1968 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 9533: 005f094c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 9534: 0061de26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 9535: 003c2eb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 9535: 003c2ea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 9536: 001992bd 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 9537: 003fcbc9 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 9537: 003fcbb9 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 9538: 001d4b01 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 9539: 001e4c49 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 9540: 0032067d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 9540: 0032066d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 9541: 00541290 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 9542: 0022f1e9 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 9543: 0061ebbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 9544: 0061dad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 9545: 002aafc1 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 9546: 0054438c 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 9547: 0061f14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 9548: 0031ca19 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 9548: 0031ca09 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 9549: 0022e78d 760 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 9550: 001c402d 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 9551: 0061debc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 9552: 003eff01 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 9552: 003efef1 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 9553: 0029f0e5 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 9554: 003b87d9 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 9554: 003b87c9 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 9555: 0055dc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 9556: 001796a9 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 9557: 0042071d 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 9557: 0042070d 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 9558: 0061ddf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 9559: 0061d8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 9560: 005edad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 9561: 005f6a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 9562: 005ef4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 9563: 0061ea7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ - 9564: 003be01d 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 9564: 003be00d 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 9565: 0061e00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 9566: 0061f0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 9567: 005f356c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 9568: 003849a1 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 9568: 00384991 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 9569: 0022b6d1 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ 9570: 001dc5a9 96 FUNC GLOBAL DEFAULT 12 xlnx_efuse_k256_check │ │ │ │ - 9571: 00375aa5 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 9571: 00375a95 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 9572: 005f706c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 9573: 003bdaad 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 9573: 003bda9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 9574: 0054317c 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 9575: 003d44a5 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 9575: 003d4495 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 9576: 005f94c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 9577: 003e8035 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 9578: 002c54c9 180 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 9577: 003e8025 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 9578: 002c54b9 180 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 9579: 0061d958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 9580: 005e9f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ - 9581: 003dbb11 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 9582: 004228c1 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 9581: 003dbb01 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 9582: 004228b1 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 9583: 0029458d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 9584: 00554900 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 9585: 00186571 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ - 9586: 002ed685 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 9586: 002ed675 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 9587: 001bab69 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 9588: 0061da10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 9589: 0017aac1 1980 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 9590: 003cc495 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 9591: 00314159 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 9592: 0037a851 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 9590: 003cc485 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 9591: 00314149 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 9592: 0037a841 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 9593: 005f5494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 9594: 0061e8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 9595: 003d39a1 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 9595: 003d3991 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 9596: 00252eb1 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 9597: 005f5bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 9598: 005f18cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 9599: 003df38d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ - 9600: 00313755 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 9599: 003df37d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 9600: 00313745 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 9601: 00209665 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 9602: 0061dff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 9603: 002910e1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 9604: 0061e5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 9605: 005f132c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 9606: 0061e46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 9607: 00211531 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 9608: 003e7cd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 9608: 003e7cc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 9609: 005f138c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 9610: 00293dd5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 9611: 0061e3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 9612: 00227719 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 9613: 00541284 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 9614: 0061dcb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 9615: 001a5b4d 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 9616: 001ba1bd 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 9617: 003fc36d 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 9618: 003ea5d9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 9619: 003bd701 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 9617: 003fc35d 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 9618: 003ea5c9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 9619: 003bd6f1 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 9620: 005ee2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 9621: 003a680d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 9622: 002dcd91 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 9621: 003a67fd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 9622: 002dcd81 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 9623: 005ede84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 9624: 0061d4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 9625: 0061df32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 9626: 00408445 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 9626: 00408435 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 9627: 005eb708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 9628: 003d49c5 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 9629: 002d4c1d 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 9628: 003d49b5 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 9629: 002d4c0d 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 9630: 005447a4 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 9631: 0040a415 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ - 9632: 00301281 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 9631: 0040a405 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 9632: 00301271 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 9633: 00215965 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 9634: 002d1101 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 9635: 002d4af9 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 9634: 002d10f1 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 9635: 002d4ae9 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 9636: 0025ec69 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 9637: 0038f9fd 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 9637: 0038f9ed 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 9638: 00292e65 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 9639: 001964fd 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 9640: 003c57a9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 9640: 003c5799 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 9641: 005f2f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 9642: 0018f8b1 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 9643: 005ed8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 9644: 00558f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 9645: 003e3fd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 9646: 0042a739 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 9645: 003e3fc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 9646: 0042a729 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 9647: 0061dc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 9648: 00411219 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 9648: 00411209 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 9649: 00197f01 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 9650: 0029370d 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 9651: 001d1781 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 9652: 001c49b1 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 9653: 0038a30d 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 9653: 0038a2fd 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 9654: 001c95b5 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 9655: 001e991d 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ 9656: 00554f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 9657: 0055ef10 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmp_un │ │ │ │ 9658: 005f806c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 9659: 0055e224 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 9660: 0061d10f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 9661: 0061eaaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 9662: 001c7cc9 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 9663: 003859d1 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 9663: 003859c1 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 9664: 0061e5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 9665: 002031e9 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 9666: 002c8855 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 9666: 002c8845 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 9667: 005e94d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 9668: 001f9fc9 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 9669: 001c53cd 136 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 9670: 00192c15 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 9671: 002bea15 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 9671: 002bea05 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 9672: 005eb9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 9673: 005546f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 9674: 0055db70 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 9675: 00231d6d 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 9676: 0061d3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 9677: 0061d2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 9678: 00559868 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ - 9679: 003ada39 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 9680: 003ecba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 9681: 003143cd 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 9679: 003ada29 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 9680: 003ecb95 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 9681: 003143bd 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 9682: 00291169 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 9683: 00559658 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 9684: 0061d7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 9685: 0061e838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 9686: 005edd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 9687: 002940d9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 9688: 005ee6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 9689: 005e9ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 9690: 005e9f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 9691: 005f076c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ - 9692: 00425bd9 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 9692: 00425bc9 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 9693: 005f168c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 9694: 0061e974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 9695: 0061d300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 9696: 0061d2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ 9697: 00204301 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 9698: 003c6d09 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 9698: 003c6cf9 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 9699: 005f1e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 9700: 005f189c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 9701: 002444ed 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 9702: 00260d59 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 9703: 00506440 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 9703: 00506430 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 9704: 0018ec4d 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 9705: 00543780 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 9706: 001e4bbd 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 9707: 00192b21 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 9708: 0025dfd1 176 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 9709: 005ebdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ - 9710: 003af449 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 9710: 003af439 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 9711: 005e9b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 9712: 0061e538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 9713: 005ee014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 9714: 0061d144 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 9715: 0061f112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ - 9716: 003ad4a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 9716: 003ad495 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 9717: 0061d672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 9718: 005f66f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 9719: 005e95c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 9720: 00558e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 9721: 003f662d 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 9721: 003f661d 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 9722: 0061eb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 9723: 005ecbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 9724: 00216519 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 9725: 005f134c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 9726: 00430c0d 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 9726: 00430bfd 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 9727: 005f1bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ - 9728: 003eca01 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 9728: 003ec9f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 9729: 005f136c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 9730: 0061d5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 9731: 005f2338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 9732: 005edeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 9733: 0061ea5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 9734: 00541260 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 9735: 0061e782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 9736: 005f859c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 9737: 0026543d 10032 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 9738: 0018807d 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ - 9739: 0041fd0d 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 9739: 0041fcfd 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 9740: 00166c91 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 9741: 005f5bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 9742: 0061d93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 9743: 0061df28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 9744: 00554d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 9745: 005f8d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 9746: 003b8b09 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 9746: 003b8af9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 9747: 005f212c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 9748: 003818fd 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 9748: 003818ed 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 9749: 005f335c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 9750: 0061eba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 9751: 0018e175 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 9752: 0038a27d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 9752: 0038a26d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 9753: 0020f255 384 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ - 9754: 003fc57d 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 9754: 003fc56d 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 9755: 005ed3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 9756: 005f0e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 9757: 0061da3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 9758: 0061e104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 9759: 005f9f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ - 9760: 002fda31 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 9760: 002fda21 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 9761: 005f90b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 9762: 001c5ba1 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 9763: 0019890d 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 9764: 0041e56d 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 9764: 0041e55d 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 9765: 005eb3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 9766: 001ed1dd 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 9767: 001dfa4d 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 9768: 002a1db1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 9769: 001c3bdd 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 9770: 005e97b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 9771: 00294a1d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 9772: 0041b93d 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 9772: 0041b92d 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 9773: 0061d9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 9774: 003afd7d 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 9774: 003afd6d 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 9775: 0055e014 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 9776: 003c4115 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ - 9777: 003d3831 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 9778: 003be975 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 9776: 003c4105 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 9777: 003d3821 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 9778: 003be965 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 9779: 005ef8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 9780: 003a8ba1 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 9780: 003a8b91 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 9781: 001c79d9 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 9782: 003ab191 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 9783: 0038dc19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ - 9784: 0040c551 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 9782: 003ab181 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 9783: 0038dc09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 9784: 0040c541 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 9785: 005efdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 9786: 0061ea26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 9787: 0061d472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 9788: 003e68d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 9788: 003e68c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 9789: 002708d1 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 9790: 003fc8c9 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 9790: 003fc8b9 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 9791: 001fce99 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 9792: 002911f1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 9793: 005eb010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 9794: 005f352c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 9795: 005e91bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 9796: 003f1679 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 9796: 003f1669 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 9797: 0061d2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 9798: 0061e24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 9799: 002943f9 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 9800: 0039bb2d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 9800: 0039bb1d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 9801: 001d0f15 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 9802: 005582c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 9803: 005f2dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 9804: 0061de4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 9805: 003b93b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 9806: 003d6629 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ - 9807: 002ffd9d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 9805: 003b93a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 9806: 003d6619 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 9807: 002ffd8d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 9808: 0061e52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 9809: 0055398c 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 9810: 005eab6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 9811: 0038e62d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 9811: 0038e61d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 9812: 0023c4f5 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 9813: 005f5a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 9814: 0061d9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 9815: 005f5384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 9816: 00397e85 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 9816: 00397e75 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 9817: 0024f525 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ - 9818: 00419909 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 9818: 004198f9 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 9819: 005ee004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 9820: 00558e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 9821: 001f9491 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 9822: 005f4e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 9823: 003b2075 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 9823: 003b2065 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 9824: 005f9d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 9825: 005f2ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 9826: 005e906c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 9827: 0061d42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 9828: 002f795d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 9828: 002f794d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 9829: 00196639 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 9830: 00399361 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 9830: 00399351 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 9831: 0061d670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 9832: 0061d4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 9833: 002a406d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 9834: 00294ca9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ - 9835: 003f926d 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 9835: 003f925d 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 9836: 00199885 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 9837: 003dd105 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 9837: 003dd0f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 9838: 0061ed84 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 9839: 002f9975 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 9839: 002f9965 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 9840: 005f7998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 9841: 003c2f65 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 9841: 003c2f55 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 9842: 002a93d1 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 9843: 005f67f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 9844: 005f1e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 9845: 0061e90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 9846: 003d2a39 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 9846: 003d2a29 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 9847: 0029f77d 224 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ - 9848: 003911c1 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 9849: 003dd17d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 9848: 003911b1 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 9849: 003dd16d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 9850: 0019dbd1 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 9851: 001e06f1 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 9852: 005f5454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 9853: 00234ae1 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 9854: 003794d9 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 9854: 003794c9 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 9855: 0061d2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 9856: 003d2a75 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 9856: 003d2a65 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 9857: 0025d291 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 9858: 0030c569 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 9858: 0030c559 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 9859: 005efbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 9860: 0055cc7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 9861: 001b8599 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 9862: 0055823c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 9863: 002a54d9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 9864: 002a1ab1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 9865: 00255d19 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ 9866: 001c35ed 38 FUNC GLOBAL DEFAULT 12 register_finalize_block │ │ │ │ - 9867: 00399159 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 9868: 0037642d 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 9869: 003da241 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 9867: 00399149 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 9868: 0037641d 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 9869: 003da231 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 9870: 005f4a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 9871: 0061dbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 9872: 00228ec5 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 9873: 003aad4d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 9874: 003ed535 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 9875: 003d9531 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 9873: 003aad3d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 9874: 003ed525 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 9875: 003d9521 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 9876: 005ee3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 9877: 005f6944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ 9878: 0061eb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 9879: 00394b29 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 9879: 00394b19 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 9880: 0061deb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 9881: 005ed0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 9882: 00324965 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 9882: 00324955 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 9883: 001675f5 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 9884: 001902f1 84 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 9885: 001c3799 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 9886: 00392449 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 9886: 00392439 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 9887: 0061e2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 9888: 0061dd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 9889: 0028b695 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 9890: 002c7f35 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 9890: 002c7f25 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 9891: 0061e07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 9892: 0061e6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 9893: 003f6af9 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 9893: 003f6ae9 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 9894: 005edbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 9895: 0061d994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 9896: 0061f142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 9897: 0061de78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ 9898: 005f2284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_CAN_UPDATE_IRQ_EVENT │ │ │ │ - 9899: 00411235 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 9899: 00411225 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 9900: 005f7f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 9901: 0061e668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 9902: 003b33e9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 9903: 003c6991 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 9904: 002fff85 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ - 9905: 0038d6b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 9902: 003b33d9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 9903: 003c6981 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 9904: 002fff75 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 9905: 0038d6a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 9906: 00540b4c 60 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 9907: 005f4c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 9908: 003e7679 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 9909: 002c1f55 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 9908: 003e7669 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 9909: 002c1f45 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 9910: 005f860c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 9911: 0061eb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 9912: 0018f811 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 9913: 005ef150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 9914: 002f5769 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 9914: 002f5759 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 9915: 00543210 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 9916: 0061e036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 9917: 00543024 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ - 9918: 002c429d 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 9918: 002c428d 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 9919: 005ecfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 9920: 005f98dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 9921: 0061e342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 9922: 005e9e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 9923: 002dc171 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 9924: 002e0315 1284 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ - 9925: 0032211d 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 9926: 003fd219 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 9923: 002dc161 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 9924: 002e0305 1284 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 9925: 0032210d 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 9926: 003fd209 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 9927: 005f999c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 9928: 0061e748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 9929: 003e7a19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 9929: 003e7a09 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 9930: 0061d868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 9931: 005f75c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 9932: 0061ebc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 9933: 001d16d9 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 9934: 00406cd5 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 9934: 00406cc5 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 9935: 0020bcc1 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 9936: 0061e842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 9937: 005f715c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 9938: 00541200 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ 9939: 002812bd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 9940: 005f989c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 9941: 0030167d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 9941: 0030166d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 9942: 0061e8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 9943: 0061d532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 9944: 002104dd 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 9945: 005f6088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 9946: 0061e744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 9947: 00294f69 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 9948: 0042c53d 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ - 9949: 0040ec35 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 9950: 003fc9b5 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 9948: 0042c52d 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 9949: 0040ec25 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 9950: 003fc9a5 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 9951: 0061e2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ - 9952: 003471ad 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 9952: 0034719d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 9953: 005f334c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 9954: 0061dc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ - 9955: 0041879d 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 9956: 00427d05 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 9957: 003983b5 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 9958: 003f70f5 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 9959: 0031d361 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 9955: 0041878d 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 9956: 00427cf5 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 9957: 003983a5 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 9958: 003f70e5 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 9959: 0031d351 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 9960: 0055baf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 9961: 005e99f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 9962: 001976b9 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 9963: 0061d15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 9964: 0061d2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 9965: 00393745 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ - 9966: 00429b99 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 9965: 00393735 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 9966: 00429b89 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 9967: 002456dd 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 9968: 0019757d 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 9969: 003b580d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 9969: 003b57fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 9970: 005f09dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 9971: 0061dbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 9972: 0038ab0d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 9972: 0038aafd 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 9973: 005f805c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 9974: 003c6579 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ - 9975: 0030e3a9 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 9974: 003c6569 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 9975: 0030e399 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 9976: 00542fe8 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 9977: 005581b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 9978: 003ddbe9 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 9979: 003b57d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 9978: 003ddbd9 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 9979: 003b57c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 9980: 0022fe39 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 9981: 003f01a5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 9981: 003f0195 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 9982: 001f70c9 96 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ 9983: 005ebc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 9984: 004e3020 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ - 9985: 002d97b9 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 9984: 004e3010 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 9985: 002d97a9 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 9986: 005f1e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 9987: 001977ed 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 9988: 005f38ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 9989: 002927b1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 9990: 005f340c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 9991: 0055c22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 9992: 0061e8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 9993: 003c3fd1 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 9993: 003c3fc1 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 9994: 005ef480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 9995: 005ee184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 9996: 0028af49 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 9997: 002f79d5 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 9998: 003aba01 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 9997: 002f79c5 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 9998: 003ab9f1 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 9999: 00217b41 460 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ 10000: 0061d2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 10001: 0061d770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 10002: 0029303d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 10003: 003fbc09 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 10003: 003fbbf9 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 10004: 0061e2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ - 10005: 00391f69 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 10005: 00391f59 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 10006: 005ed058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 10007: 00345c5d 1416 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 10007: 00345c4d 1416 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 10008: 00215ccd 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 10009: 0061d8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 10010: 00352885 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 10010: 00352875 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 10011: 0061d800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 10012: 005f0d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 10013: 005edf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 10014: 0061dc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 10015: 0061f170 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 10016: 003da929 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 10017: 003f71d5 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 10016: 003da919 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 10017: 003f71c5 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 10018: 005f36dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 10019: 005f32dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 10020: 005568f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 10021: 003e5ef5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 10021: 003e5ee5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 10022: 005f1a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 10023: 003858b1 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 10023: 003858a1 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 10024: 005f9b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 10025: 005f353c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 10026: 005ec88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 10027: 005ebdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 10028: 0024f8d5 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 10029: 0061dbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 10030: 005ecd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 10031: 005f87ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 10032: 002750c5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 10033: 005598ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ 10034: 0061e2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 10035: 005560b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 10036: 005ea4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 10037: 002f0bc1 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 10037: 002f0bb1 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 10038: 005ea300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 10039: 00415325 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 10039: 00415315 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 10040: 005f4dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 10041: 0061d888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ - 10042: 00315cad 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 10042: 00315c9d 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 10043: 005ee084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 10044: 0061d838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 10045: 005f202c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 10046: 005f3b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 10047: 005eaea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 10048: 003fced5 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 10049: 003899e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 10048: 003fcec5 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 10049: 003899d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 10050: 005e9674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 10051: 0061dd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 10052: 00417dc9 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 10052: 00417db9 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 10053: 001c3fdd 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 10054: 0040e29d 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 10055: 003a204d 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 10054: 0040e28d 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 10055: 003a203d 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 10056: 001c4eb9 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 10057: 005e9544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 10058: 005f92e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 10059: 003c1f4d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 10060: 0038abd5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 10059: 003c1f3d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 10060: 0038abc5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 10061: 0061e792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 10062: 0061e490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 10063: 0061d2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 10064: 005ee4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 10065: 0061ea4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 10066: 00313da9 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ - 10067: 002cc825 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 10068: 0041a609 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 10069: 00320ce5 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 10066: 00313d99 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 10067: 002cc815 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 10068: 0041a5f9 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 10069: 00320cd5 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 10070: 002aa44d 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 10071: 001d7b69 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 10072: 0023a5d9 1032 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 10073: 00544830 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 10074: 0031cc41 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 10074: 0031cc31 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 10075: 0061dc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 10076: 0061f0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 10077: 005f5f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 10078: 0038e71d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ - 10079: 004281ed 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ - 10080: 002f6d59 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 10078: 0038e70d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 10079: 004281dd 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ + 10080: 002f6d49 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 10081: 0061e016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 10082: 005f2e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 10083: 005eb050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 10084: 00432985 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 10085: 00429975 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 10086: 00506548 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 10084: 00432975 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 10085: 00429965 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 10086: 00506538 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 10087: 0061f16e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 10088: 00411305 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 10088: 004112f5 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 10089: 0061d85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 10090: 005f5484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 10091: 005f81ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ - 10092: 003e05d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 10092: 003e05c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 10093: 001ee645 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 10094: 0061d966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 10095: 002cc1dd 32 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 10095: 002cc1cd 32 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 10096: 002481ed 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ - 10097: 002c12dd 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 10097: 002c12cd 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 10098: 001e4975 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 10099: 0061ead2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ - 10100: 003b9791 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 10100: 003b9781 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 10101: 0061d0ee 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 10102: 005441b4 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 10103: 005eb288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 10104: 0061de28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 10105: 005f11bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 10106: 0061e77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ 10107: 0028d3e1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 10108: 0061d4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 10109: 005f983c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 10110: 003c6221 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 10110: 003c6211 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 10111: 0061d554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 10112: 00416ccd 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 10113: 003c08f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 10112: 00416cbd 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 10113: 003c08e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 10114: 005f6c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 10115: 005eb308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 10116: 005e9aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 10117: 0061e096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 10118: 0061da12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 10119: 0061da70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 10120: 005f7738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 10121: 0061dfa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 10122: 002afa95 10 FUNC GLOBAL DEFAULT 12 helper_mmu_write │ │ │ │ 10123: 002827cd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 10124: 005ed304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 10125: 003f72b5 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 10125: 003f72a5 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 10126: 0061eda1 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 10127: 0030c83d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 10127: 0030c82d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 10128: 002a9635 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 10129: 005e90cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 10130: 00244ec1 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 10131: 005f36ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 10132: 0061e352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 10133: 0061e21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 10134: 004308c9 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 10134: 004308b9 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 10135: 0019645d 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 10136: 00351801 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 10136: 003517f1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 10137: 005eb258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 10138: 0061d3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 10139: 002c91c5 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 10139: 002c91b5 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 10140: 005f068c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ - 10141: 0041509d 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 10141: 0041508d 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 10142: 0023b819 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ - 10143: 004299f9 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 10144: 003fc6d5 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 10143: 004299e9 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 10144: 003fc6c5 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 10145: 002a260d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 10146: 005f0afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 10147: 0061d882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 10148: 00228d5d 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 10149: 0061d574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 10150: 0061db18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 10151: 0061e4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 10152: 0042d821 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 10152: 0042d811 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 10153: 0061e2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 10154: 005f5a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 10155: 0061d7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 10156: 005f1b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 10157: 0061e2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 10158: 002ff741 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 10158: 002ff731 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 10159: 0061d7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 10160: 002c13a1 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 10160: 002c1391 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 10161: 0061dd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 10162: 005efda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 10163: 0061e120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 10164: 0024f66d 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 10165: 003e2331 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 10165: 003e2321 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 10166: 0020cc1d 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 10167: 002c7dc1 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 10167: 002c7db1 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 10168: 0055d750 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 10169: 0054c4fc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 10170: 0031c8a1 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 10171: 00390771 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 10170: 0031c891 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 10171: 00390761 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ 10172: 0061d123 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 10173: 005ef9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 10174: 005f59a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 10175: 0061e48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 10176: 005f712c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 10177: 00250ed9 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 10178: 002f78ed 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 10179: 003ce051 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 10180: 0042db2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 10178: 002f78dd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 10179: 003ce041 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 10180: 0042db1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 10181: 0061e372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ - 10182: 0042c369 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ - 10183: 003e4d59 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 10184: 00394421 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 10182: 0042c359 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 10183: 003e4d49 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 10184: 00394411 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 10185: 0055d09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 10186: 002d414d 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 10186: 002d413d 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 10187: 005efd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 10188: 005eb020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ - 10189: 003aa9f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 10190: 002d3f7d 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 10191: 003c9975 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 10189: 003aa9e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 10190: 002d3f6d 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 10191: 003c9965 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 10192: 005eaa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 10193: 0061e67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 10194: 00315845 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ - 10195: 003a8e85 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 10194: 00315835 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 10195: 003a8e75 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 10196: 0061d2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 10197: 002c5e69 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 10197: 002c5e59 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 10198: 00281411 320 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 10199: 002bcc41 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ - 10200: 002d0301 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ - 10201: 0031448d 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 10202: 003f62e5 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ - 10203: 004204f5 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 10204: 002bba1d 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ - 10205: 0040b335 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 10199: 002bcc31 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 10200: 002d02f1 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 10201: 0031447d 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 10202: 003f62d5 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 10203: 004204e5 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 10204: 002bba0d 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 10205: 0040b325 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 10206: 0024f625 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 10207: 0061db98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 10208: 001684ad 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 10209: 001cee11 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 10210: 0061e6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 10211: 0022f05d 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 10212: 0051521c 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 10212: 0051520c 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 10213: 0061d5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 10214: 00228879 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ - 10215: 003941a5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 10216: 00300275 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 10215: 00394195 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 10216: 00300265 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 10217: 00230e1d 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ - 10218: 003fcaf9 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 10218: 003fcae9 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 10219: 0061d446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ - 10220: 002ed321 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 10220: 002ed311 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 10221: 0020e725 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 10222: 0061d726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 10223: 003e1c59 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 10223: 003e1c49 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 10224: 005ef740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 10225: 005f082c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 10226: 00282b85 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 10227: 005f5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 10228: 005f75d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 10229: 003d5679 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 10229: 003d5669 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 10230: 005edf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 10231: 00302835 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 10231: 00302825 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 10232: 005ee044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 10233: 00561cb0 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 10234: 0061e96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 10235: 0061d28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 10236: 003deb01 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 10236: 003deaf1 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 10237: 005f986c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 10238: 005ee4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 10239: 00292941 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 10240: 003e4c9d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 10240: 003e4c8d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 10241: 005eac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 10242: 003e7e41 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 10243: 003e0251 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 10244: 0033b1f1 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 10242: 003e7e31 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 10243: 003e0241 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 10244: 0033b1e1 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 10245: 0061da4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 10246: 00404d8d 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 10246: 00404d7d 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 10247: 005e8e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 10248: 0037a355 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 10248: 0037a345 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 10249: 00196d91 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 10250: 002d4ac5 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 10251: 003c9d19 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 10250: 002d4ab5 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 10251: 003c9d09 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 10252: 0061f0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 10253: 002f5db5 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 10253: 002f5da5 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 10254: 002931d9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 10255: 00399051 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 10256: 00315b15 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 10255: 00399041 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 10256: 00315b05 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 10257: 00261cf9 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 10258: 00312d79 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 10258: 00312d69 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 10259: 0061e690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 10260: 0061e0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 10261: 005ee2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 10262: 001f74d5 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 10263: 001c8049 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 10264: 005f8f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 10265: 00395b75 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 10265: 00395b65 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 10266: 0055676c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 10267: 0061d16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 10268: 0018fd7d 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 10269: 0022260d 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 10270: 0039d01d 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 10271: 00373539 112 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 10270: 0039d00d 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 10271: 00373529 112 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 10272: 005542d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 10273: 00216d51 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 10274: 005f9298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 10275: 003b741d 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 10275: 003b740d 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 10276: 005f5dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 10277: 005f98fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 10278: 002d37b9 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 10278: 002d37a9 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 10279: 0061e560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 10280: 005eddc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 10281: 0061d974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 10282: 005f7448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 10283: 0055ea6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_lhuea_be │ │ │ │ 10284: 00555f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ 10285: 005482b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 10286: 0061e88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 10287: 002159d5 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 10288: 00427b45 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 10288: 00427b35 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 10289: 005f52c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 10290: 0061eaa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 10291: 005ec66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 10292: 005f09cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 10293: 005f321c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 10294: 005f9b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 10295: 0061e8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 10296: 0041e40d 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 10297: 00432755 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 10296: 0041e3fd 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 10297: 00432745 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 10298: 005eb060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 10299: 00195b69 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 10300: 0061e0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ - 10301: 003eb0dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 10301: 003eb0cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 10302: 0061daa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 10303: 0028d2e5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 10304: 0019b6a1 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 10305: 00237b4d 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 10306: 002116b1 252 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ 10307: 00209c25 20 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 10308: 0055bb78 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 10309: 0021ba01 40 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 10310: 0061e23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 10311: 0060d7e8 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 10312: 0061f094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 10313: 005f84fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 10314: 00403215 116 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 10314: 00403205 116 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 10315: 0061e246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 10316: 001e4abd 92 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 10317: 0061d21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 10318: 003e224d 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ - 10319: 0040fee9 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 10318: 003e223d 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 10319: 0040fed9 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 10320: 0061ea80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 10321: 005f76e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 10322: 0061f0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 10323: 0061e3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 10324: 0061dd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 10325: 0061e264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 10326: 0028bdd1 48 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 10327: 0025fa61 128 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 10328: 001d4ab5 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 10329: 005f5614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 10330: 002318a5 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 10331: 0055c2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 10332: 005edfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 10333: 0061f14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 10334: 00411ff1 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 10334: 00411fe1 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 10335: 0061d41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 10336: 0020e525 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 10337: 002af309 236 FUNC GLOBAL DEFAULT 12 helper_put │ │ │ │ 10338: 00193bfd 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 10339: 0061d2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 10340: 005f5e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 10341: 0024d8e1 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 10342: 0022fc99 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 10343: 00363ff5 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 10343: 00363fe5 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 10344: 0061d3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 10345: 005e9494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 10346: 005f31bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 10347: 003b06b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 10347: 003b06a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 10348: 005f80ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 10349: 00187f79 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 10350: 003a1bcd 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ - 10351: 0042be11 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 10350: 003a1bbd 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 10351: 0042be01 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 10352: 001e76d5 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 10353: 00189921 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 10354: 0061d150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 10355: 0061d84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ - 10356: 004201d1 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 10356: 004201c1 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 10357: 005f4058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 10358: 00543120 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 10359: 0061d468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 10360: 0061dc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 10361: 005ef930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 10362: 0042d6f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 10363: 00428285 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 10364: 00379cad 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 10365: 002efbf9 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 10362: 0042d6e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 10363: 00428275 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 10364: 00379c9d 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 10365: 002efbe9 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 10366: 0061e22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 10367: 005ef1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 10368: 00410159 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 10368: 00410149 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 10369: 0018b191 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 10370: 0030817d 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 10370: 0030816d 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 10371: 0061eaa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 10372: 0025cf7d 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 10373: 005ec33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ - 10374: 002c1fd9 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 10374: 002c1fc9 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 10375: 005f8d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 10376: 005f3cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 10377: 004156d5 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 10377: 004156c5 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 10378: 0061e250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 10379: 0061e63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 10380: 002707fd 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 10381: 0061e76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ - 10382: 003dc1e9 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 10382: 003dc1d9 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 10383: 001dbe15 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 10384: 001685f9 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 10385: 001f9381 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ - 10386: 0041a429 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 10386: 0041a419 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 10387: 00543c64 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 10388: 003ed7e5 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 10388: 003ed7d5 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 10389: 002168f1 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 10390: 0023c495 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 10391: 00420419 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 10391: 00420409 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 10392: 005f996c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 10393: 0053f4c8 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 10394: 0040ef3d 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 10394: 0040ef2d 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 10395: 005ebd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 10396: 00261ec5 4 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 10397: 0034df51 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 10397: 0034df41 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 10398: 005f819c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 10399: 00275129 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 10400: 00196861 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 10401: 0061e92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 10402: 002a964d 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 10403: 002a4f91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 10404: 005f9d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 10405: 0061e8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 10406: 003d3051 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 10406: 003d3041 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 10407: 00290bc1 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 10408: 0061eac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 10409: 003e9039 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 10409: 003e9029 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 10410: 005ee2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 10411: 005411ac 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 10412: 00314ee9 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 10412: 00314ed9 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 10413: 0026fed1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 10414: 005eb738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 10415: 0061d1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 10416: 003ab515 616 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 10416: 003ab505 616 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 10417: 0061e598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 10418: 0061e788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 10419: 0053c478 52 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 10420: 0061ea98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 10421: 003b32a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 10421: 003b3295 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 10422: 0061e980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 10423: 0061f038 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 10424: 003938d1 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 10424: 003938c1 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 10425: 0061e6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 10426: 003af9a1 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ - 10427: 003fe799 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 10426: 003af991 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 10427: 003fe789 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 10428: 0061de92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 10429: 00221c6d 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 10430: 00292ad1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 10431: 005f5a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 10432: 001685d9 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 10433: 0022ecb5 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 10434: 0061e1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 10435: 0061e66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 10436: 005f88a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 10437: 0042bae9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 10437: 0042bad9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 10438: 005f1dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 10439: 005f7958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 10440: 00287b25 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 10441: 0038cca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 10441: 0038cc91 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 10442: 0061d7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 10443: 0061d99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 10444: 001a9481 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 10445: 0025d0e5 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 10446: 0061d7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 10447: 003eda6d 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 10448: 003ef66d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 10447: 003eda5d 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 10448: 003ef65d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 10449: 005f4ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 10450: 001ddfed 44 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 10451: 00216ca1 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 10452: 00293369 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 10453: 00198f29 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 10454: 002d14dd 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ - 10455: 003ae675 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 10456: 002c1215 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 10454: 002d14cd 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 10455: 003ae665 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 10456: 002c1205 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 10457: 0061d286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ - 10458: 0040ce89 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 10459: 003ba4cd 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 10458: 0040ce79 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 10459: 003ba4bd 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 10460: 0061dff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 10461: 001d7949 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 10462: 0061d3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 10463: 0018f1bd 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 10464: 001babc5 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 10465: 0061e2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 10466: 001d3471 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 10467: 005f330c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 10468: 002820e5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 10469: 00312f09 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 10470: 0042b521 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 10469: 00312ef9 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 10470: 0042b511 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 10471: 00224b85 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 10472: 0061cf90 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 10473: 0042d5c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 10474: 004024d5 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 10473: 0042d5b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 10474: 004024c5 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 10475: 0061e41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 10476: 005fbb6c 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 10477: 0023d55d 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 10478: 0061d2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 10479: 002a686d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 10480: 005f1cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 10481: 0061d3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 10482: 003b3d2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 10482: 003b3d1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 10483: 005f6b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 10484: 00317f81 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 10484: 00317f71 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 10485: 0061d4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 10486: 003ba3a5 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 10486: 003ba395 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 10487: 0061e7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 10488: 005f4d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 10489: 00252dad 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 10490: 005f3a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 10491: 00397a7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 10492: 00407c11 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 10493: 00393e81 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 10491: 00397a6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 10492: 00407c01 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 10493: 00393e71 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 10494: 0061e4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 10495: 002a7699 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 10496: 003fc1c9 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 10496: 003fc1b9 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 10497: 0061e1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 10498: 002ab86d 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 10499: 003b72d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 10499: 003b72c9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 10500: 00270831 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 10501: 00203d81 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 10502: 0061e5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 10503: 005ec47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ - 10504: 003e3781 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 10504: 003e3771 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 10505: 002aa485 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 10506: 00287c29 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 10507: 0061e1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 10508: 005eefa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 10509: 003c74c9 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 10510: 0038e8fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 10509: 003c74b9 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 10510: 0038e8ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 10511: 002909bd 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 10512: 002a01e9 120 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 10513: 0061dbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 10514: 003b6741 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 10514: 003b6731 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 10515: 005f5144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 10516: 002a665d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 10517: 0055ae10 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ 10518: 0061eacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 10519: 005f5b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ - 10520: 0037578d 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 10521: 002dd1e9 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 10520: 0037577d 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 10521: 002dd1d9 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 10522: 00217961 480 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ 10523: 0029cdc1 8 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 10524: 005ecef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 10525: 0022b689 18 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 10526: 005f65c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 10527: 00548358 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ - 10528: 0041b189 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 10529: 00420fd5 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 10528: 0041b179 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 10529: 00420fc5 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 10530: 005ed854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 10531: 00282eb5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 10532: 0061e278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 10533: 0042c031 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 10534: 003e499d 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 10535: 002eeef1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 10533: 0042c021 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 10534: 003e498d 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 10535: 002eeee1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 10536: 005f49e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 10537: 005f393c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ 10538: 00268715 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 10539: 005f3f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 10540: 0039a371 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 10540: 0039a361 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 10541: 0028873d 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 10542: 0034cb1d 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 10543: 003d2c91 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 10542: 0034cb0d 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 10543: 003d2c81 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 10544: 0061d3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 10545: 0028d66d 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 10546: 0055d120 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 10547: 003c32ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 10548: 00323fbd 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 10547: 003c329d 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 10548: 00323fad 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 10549: 0061d7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 10550: 0061d66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 10551: 0029fc89 66 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 10552: 001a5cc5 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 10553: 005ef700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ - 10554: 002bd731 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 10555: 0039a2ed 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 10554: 002bd721 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 10555: 0039a2dd 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 10556: 002381ed 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 10557: 0061d9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 10558: 0061e4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 10559: 0061e5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 10560: 003e828d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 10560: 003e827d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 10561: 005438a4 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 10562: 00374311 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 10563: 003f3459 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 10562: 00374301 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 10563: 003f3449 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 10564: 005ef460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 10565: 005e9744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 10566: 005f5654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 10567: 00552a00 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 10568: 002e1ac9 32 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 10568: 002e1ab9 32 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 10569: 0061dcb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 10570: 005f5ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 10571: 0061d7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 10572: 005ec86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 10573: 005443dc 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 10574: 002381b1 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ 10575: 00209695 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 10576: 005e9974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 10577: 0061e510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 10578: 003909b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 10578: 003909a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 10579: 001babc9 2 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 10580: 00231369 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 10581: 002047c9 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 10582: 00559970 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 10583: 005ebdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 10584: 00406339 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 10585: 003825a5 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 10586: 002bfd4d 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 10584: 00406329 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 10585: 00382595 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 10586: 002bfd3d 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 10587: 005f830c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 10588: 00419809 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 10589: 0031d341 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 10588: 004197f9 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 10589: 0031d331 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 10590: 0029106d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 10591: 003e5e31 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 10592: 00515254 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 10593: 003db08d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 10591: 003e5e21 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 10592: 00515244 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 10593: 003db07d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 10594: 0061dd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 10595: 0061e424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 10596: 0061e754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 10597: 005f2348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 10598: 001b9895 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 10599: 0055b548 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 10600: 005f2cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 10601: 0061d52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ - 10602: 002c58d9 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 10603: 00506428 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 10602: 002c58c9 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 10603: 00506418 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 10604: 0023c359 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 10605: 002be831 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ - 10606: 003cf475 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 10605: 002be821 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 10606: 003cf465 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 10607: 00223171 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 10608: 005e9b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 10609: 00544108 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 10610: 003c3a7d 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 10610: 003c3a6d 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 10611: 005f831c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 10612: 002a7755 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ - 10613: 002cc699 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ - 10614: 003ec2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 10613: 002cc689 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 10614: 003ec2e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 10615: 005527f4 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ - 10616: 0030a7cd 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 10616: 0030a7bd 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 10617: 0061dc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 10618: 005f3aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 10619: 0061f0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 10620: 0061d0fd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ - 10621: 003826cd 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 10621: 003826bd 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 10622: 0061dc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 10623: 005f111c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 10624: 00411fc9 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 10624: 00411fb9 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 10625: 0061ea46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 10626: 0061eb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 10627: 001f931d 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 10628: 00423681 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 10628: 00423671 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 10629: 0055bc80 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 10630: 0061dbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 10631: 005f6d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 10632: 00423251 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 10632: 00423241 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 10633: 001dbba5 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 10634: 004233c9 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 10635: 002cccf5 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 10634: 004233b9 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 10635: 002ccce5 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 10636: 005eb278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 10637: 0030c5dd 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 10637: 0030c5cd 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 10638: 005f161c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 10639: 0061dd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 10640: 005f2d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 10641: 001f7745 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 10642: 005f9b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 10643: 005e9a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 10644: 003ccd91 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 10644: 003ccd81 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 10645: 00199369 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 10646: 0055e9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_lhuea_le │ │ │ │ 10647: 005ebbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 10648: 00260c81 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 10649: 0061dd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 10650: 00417ecd 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 10651: 003b8455 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 10652: 00399bc9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 10650: 00417ebd 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 10651: 003b8445 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 10652: 00399bb9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 10653: 005f76d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 10654: 00215bf9 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 10655: 003fdb09 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 10656: 00390801 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 10655: 003fdaf9 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 10656: 003907f1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 10657: 005f49f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 10658: 0061df94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 10659: 001f7849 200 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 10660: 005f78c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 10661: 00215afd 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 10662: 001f7599 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 10663: 005efb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 10664: 0061df5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 10665: 005ec6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 10666: 00401475 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 10667: 004c26ac 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 10666: 00401465 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 10667: 004c269c 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 10668: 0028dbbd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 10669: 00544ac4 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 10670: 0061e82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 10671: 0024f455 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 10672: 0061db24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 10673: 0061d7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 10674: 005f9cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 10675: 0061d296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 10676: 002be871 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 10676: 002be861 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 10677: 001a403d 332 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 10678: 0018f851 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 10679: 002abc25 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 10680: 0061d866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 10681: 002a9f4d 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 10682: 0061d752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 10683: 005e8f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ 10684: 00276721 372 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 10685: 0061e5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 10686: 0061d198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 10687: 005f5404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 10688: 0020f3d5 436 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 10689: 00429b89 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 10689: 00429b79 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 10690: 005f84cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 10691: 00543794 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 10692: 0022314d 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 10693: 005edee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 10694: 0061e8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 10695: 005f3d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 10696: 001b5b19 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 10697: 003e0b05 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 10697: 003e0af5 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 10698: 0018f8b9 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ 10699: 0061e95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 10700: 00216a01 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 10701: 003b8ff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 10701: 003b8fe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 10702: 0061d132 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 10703: 0061d25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 10704: 0040ccbd 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 10704: 0040ccad 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 10705: 0061f108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 10706: 005f64e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 10707: 0061df92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 10708: 005fbb54 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 10709: 001902e9 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 10710: 005f38ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 10711: 003ab00d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 10712: 003e4f05 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 10711: 003aaffd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 10712: 003e4ef5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 10713: 0061e520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 10714: 002ccd71 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 10715: 003741ed 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 10714: 002ccd61 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 10715: 003741dd 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 10716: 0061d8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 10717: 002f7031 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 10717: 002f7021 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 10718: 0061f0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 10719: 005f3d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 10720: 0061e31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 10721: 001871fd 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 10722: 003a6d85 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 10722: 003a6d75 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 10723: 005f6474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 10724: 0061d6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 10725: 00401d75 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 10725: 00401d65 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 10726: 0061e3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 10727: 0061cc34 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 10728: 003ed0e1 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ - 10729: 004c26a8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 10728: 003ed0d1 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 10729: 004c2698 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 10730: 00276a85 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 10731: 005f848c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 10732: 001c39a9 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 10733: 0061e9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 10734: 0019aa79 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 10735: 0026285d 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 10736: 0022563d 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 10737: 005f342c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ - 10738: 003dbd69 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 10738: 003dbd59 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 10739: 005ec43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 10740: 0033cd99 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 10741: 003c75d5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 10740: 0033cd89 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 10741: 003c75c5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 10742: 005f0cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ - 10743: 003e082d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 10744: 003f6b69 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 10743: 003e081d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 10744: 003f6b59 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 10745: 0061df76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 10746: 005f47c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 10747: 0061df08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 10748: 0028e819 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 10749: 003bc67d 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 10749: 003bc66d 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 10750: 002aad9d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 10751: 005f2b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 10752: 00427521 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 10752: 00427511 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 10753: 0061e084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 10754: 0061d8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 10755: 0025f6c9 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 10756: 005eef50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 10757: 001e8d0d 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 10758: 002c3e25 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 10758: 002c3e15 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 10759: 0061e0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 10760: 005e8dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 10761: 005f5f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 10762: 0061e73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 10763: 005f7844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 10764: 003981b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 10764: 003981a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 10765: 0061db58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 10766: 005edd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 10767: 004179c5 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 10767: 004179b5 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ 10768: 0018dba1 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 10769: 0023c7bd 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 10770: 002a3849 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 10771: 0061e774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 10772: 005e9a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 10773: 003df225 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 10773: 003df215 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 10774: 0061ddd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 10775: 0061dcea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 10776: 00250739 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 10777: 0019b2b5 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 10778: 002be8f1 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 10778: 002be8e1 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 10779: 0061deb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 10780: 002c3ed9 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 10781: 0039fa99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 10780: 002c3ec9 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 10781: 0039fa89 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 10782: 001a96dd 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 10783: 001a42b1 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 10784: 005f0ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 10785: 00279c09 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 10786: 0061e518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 10787: 003e8fcd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 10787: 003e8fbd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 10788: 0061e574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 10789: 0061d35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 10790: 002bcc31 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 10790: 002bcc21 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 10791: 005ee634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 10792: 0038bdcd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 10793: 002d6add 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 10792: 0038bdbd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 10793: 002d6acd 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 10794: 005eaaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 10795: 00200441 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 10796: 001c2d55 56 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 10797: 0061d31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 10798: 002b5169 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 10799: 00411451 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 10798: 002b5155 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 10799: 00411441 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 10800: 0061e7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ - 10801: 002f5b3d 256 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 10801: 002f5b2d 256 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 10802: 005ed204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 10803: 005f3a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 10804: 005f6018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 10805: 005f375c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 10806: 002d56b9 436 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ - 10807: 002cc8cd 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 10806: 002d56a9 436 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 10807: 002cc8bd 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 10808: 005f51f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 10809: 001a5061 616 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 10810: 0061cfcc 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ - 10811: 002ccdb1 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 10812: 00404e05 66 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 10811: 002ccda1 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 10812: 00404df5 66 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 10813: 0025d049 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 10814: 0061e62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 10815: 0040aa1d 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ - 10816: 0038ce81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 10815: 0040aa0d 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 10816: 0038ce71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 10817: 001f9b21 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 10818: 001c3ac5 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 10819: 0061daf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ - 10820: 00339f19 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 10821: 002f7245 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 10820: 00339f09 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 10821: 002f7235 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 10822: 0061e386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 10823: 0027a2cd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 10824: 00231db5 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 10825: 003aa5fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 10825: 003aa5ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 10826: 0061d698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 10827: 005f18ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 10828: 005e9fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 10829: 0061e338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 10830: 00205781 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ - 10831: 002f20e9 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 10831: 002f20d9 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 10832: 002a5a05 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ - 10833: 002dc149 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 10833: 002dc139 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 10834: 005f875c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 10835: 005efd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 10836: 003b7299 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 10837: 002dc839 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 10836: 003b7289 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 10837: 002dc829 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 10838: 0025cfad 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 10839: 0061d6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 10840: 0031c355 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 10841: 004117f1 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 10840: 0031c345 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 10841: 004117e1 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 10842: 0054367c 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 10843: 005448fc 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 10844: 005ef800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 10845: 005eb6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 10846: 00502ed4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ - 10847: 003411f9 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ - 10848: 003cb25d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 10849: 005151f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 10850: 00502ed0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ - 10851: 002bd45d 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 10852: 0040f849 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 10853: 0038cfe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 10846: 00502ec4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 10847: 003411e9 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 10848: 003cb24d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 10849: 005151e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 10850: 00502ec0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 10851: 002bd44d 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 10852: 0040f839 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 10853: 0038cfd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 10854: 0061dd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 10855: 00316a45 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 10855: 00316a35 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 10856: 0061eb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 10857: 0061d47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 10858: 00400cd5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 10858: 00400cc5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 10859: 0061d180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 10860: 00556fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 10861: 005f93b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 10862: 0060d7c8 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 10863: 001f7a55 96 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 10864: 002f08ed 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 10864: 002f08dd 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 10865: 0061e0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 10866: 002a5829 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 10867: 001e4c9d 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 10868: 0061e85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 10869: 0055ae94 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ 10870: 005e8d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 10871: 005ef430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 10872: 005f15bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 10873: 002772c5 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 10874: 005e8d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 10875: 002cbd1d 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 10875: 002cbd0d 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 10876: 002a8df1 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 10877: 0061d746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 10878: 005edf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 10879: 0061d71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 10880: 0020bfad 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 10881: 0061dccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ - 10882: 003b91d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 10882: 003b91c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 10883: 005f117c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 10884: 003e008d 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 10884: 003e007d 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 10885: 005596dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 10886: 005ed0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ - 10887: 0040bd11 14 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 10887: 0040bd01 14 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 10888: 0061de9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 10889: 0061e9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 10890: 001d39e1 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 10891: 0061e65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 10892: 002a0971 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 10893: 005f6414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 10894: 004e2ed8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 10894: 004e2ec8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 10895: 001d236d 2 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 10896: 0061d2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 10897: 0025cec9 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 10898: 003e72f5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ - 10899: 003ddca9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 10898: 003e72e5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 10899: 003ddc99 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 10900: 0025f551 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 10901: 00563b94 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 10902: 005f7558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 10903: 005f4d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 10904: 001bac19 4 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ 10905: 00275485 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 10906: 0038a4bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 10906: 0038a4ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 10907: 00167ca5 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 10908: 0018fa11 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 10909: 003bbe59 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 10910: 003dc129 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 10911: 0041815d 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 10912: 002cceed 8 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 10909: 003bbe49 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 10910: 003dc119 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 10911: 0041814d 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 10912: 002ccedd 8 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 10913: 005f2dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 10914: 002a95c1 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 10915: 005f6d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 10916: 00271139 2336 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 10917: 005f9f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 10918: 001991f1 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ 10919: 0061d442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ 10920: 005599f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 10921: 005f9fe0 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ - 10922: 003e0129 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ - 10923: 003519c1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 10924: 002ce639 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 10925: 002d3985 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 10922: 003e0119 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 10923: 003519b1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 10924: 002ce629 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 10925: 002d3975 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 10926: 005efc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 10927: 001dba39 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 10928: 00196855 10 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 10929: 0055b5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 10930: 00543154 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 10931: 00277045 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ - 10932: 0040e0f9 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 10932: 0040e0e9 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 10933: 005436c0 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 10934: 003ba211 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 10934: 003ba201 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 10935: 0061e534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 10936: 00303171 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 10936: 00303161 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 10937: 0061dc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ - 10938: 003bd579 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 10938: 003bd569 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ 10939: 00282415 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 10940: 0061d572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 10941: 005f2534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 10942: 0040e33d 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 10942: 0040e32d 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 10943: 0061d4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 10944: 0061f0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 10945: 0025e741 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 10946: 00414d65 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 10946: 00414d55 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 10947: 001b8afd 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 10948: 005ec92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 10949: 003c8599 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 10949: 003c8589 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 10950: 005f2adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 10951: 0034e51d 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 10951: 0034e50d 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 10952: 005ee794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 10953: 002bfdb1 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 10953: 002bfda1 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 10954: 005f6374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 10955: 005f88c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 10956: 0055a33c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 10957: 0061e7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 10958: 002a3345 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 10959: 005f75b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 10960: 00427659 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 10960: 00427649 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 10961: 005e9ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 10962: 002dc749 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 10963: 0031f235 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 10962: 002dc739 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 10963: 0031f225 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 10964: 0027c319 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 10965: 0061d6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 10966: 0055bd04 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 10967: 0061d954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 10968: 003ffdc1 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 10968: 003ffdb1 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 10969: 0061e3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 10970: 005f085c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 10971: 00203515 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ - 10972: 003d9dc5 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 10973: 00423241 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 10974: 003f0195 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 10972: 003d9db5 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 10973: 00423231 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 10974: 003f0185 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 10975: 00202ee5 348 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 10976: 002bd6e9 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 10976: 002bd6d9 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 10977: 005ebe1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 10978: 0053a0d8 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 10979: 0061e732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 10980: 005f172c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 10981: 00185b95 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ - 10982: 00397345 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 10982: 00397335 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 10983: 0061e4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 10984: 003b48a1 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 10984: 003b4891 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 10985: 0022b5e5 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 10986: 0061dd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 10987: 005ebccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 10988: 0039a9c5 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 10988: 0039a9b5 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 10989: 0025f3c1 96 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 10990: 005e97c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 10991: 00189215 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 10992: 005e95f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 10993: 002f2af9 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 10993: 002f2ae9 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 10994: 0061e3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 10995: 005ec97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ 10996: 00198e61 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 10997: 00278891 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 10998: 001984f1 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 10999: 005f65e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 11000: 001969ad 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 11001: 0061eb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 11002: 002a8639 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 11003: 005ef4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 11004: 005f6af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 11005: 0061df9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 11006: 0061e7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 11007: 003c46a5 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 11008: 0034bf99 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 11007: 003c4695 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 11008: 0034bf89 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 11009: 005ef200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 11010: 002a1569 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 11011: 00281be1 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 11012: 00372a7d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 11012: 00372a6d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 11013: 0022bcb9 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 11014: 0030c0ad 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 11014: 0030c09d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 11015: 001d1629 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 11016: 002a1885 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 11017: 005ea838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 11018: 002b516d 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 11018: 002b5159 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 11019: 005443b4 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ - 11020: 00390c7d 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 11020: 00390c6d 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 11021: 0027715d 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 11022: 0061db86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 11023: 0061eba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ - 11024: 0031f279 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 11025: 00363ad5 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 11026: 003be211 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 11024: 0031f269 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 11025: 00363ac5 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 11026: 003be201 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 11027: 00561a7c 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 11028: 005ef6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 11029: 0061e0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 11030: 005f4d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 11031: 002dc15d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 11031: 002dc14d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 11032: 005e8c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 11033: 00216a4d 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 11034: 0061d526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 11035: 005e9d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 11036: 001cbe85 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 11037: 003aa549 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 11037: 003aa539 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 11038: 005f5524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 11039: 0061d3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 11040: 005f349c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 11041: 0027bc65 372 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 11042: 003f00c9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 11042: 003f00b9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 11043: 005ecbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 11044: 005ec9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 11045: 002a4b75 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 11046: 0061e932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 11047: 0055cd00 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 11048: 002c090d 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 11048: 002c08fd 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 11049: 005ea928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 11050: 0023d4e5 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 11051: 001ce985 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 11052: 00315ca1 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 11052: 00315c91 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 11053: 0061f08d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ - 11054: 002fec71 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 11054: 002fec61 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 11055: 0061d2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 11056: 005e9d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 11057: 0061dc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 11058: 005f74a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 11059: 001c89a5 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 11060: 0061e3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 11061: 0061e524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 11062: 003dc7dd 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 11062: 003dc7cd 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 11063: 005ee324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 11064: 003b8a55 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 11064: 003b8a45 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 11065: 0061d140 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 11066: 002aa9e9 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 11067: 001a03c5 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 11068: 002c0e09 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 11068: 002c0df9 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 11069: 0061e902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 11070: 0061e864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 11071: 005f48a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 11072: 0061de4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 11073: 0061d642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 11074: 0020c9f9 548 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ 11075: 005e8fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ - 11076: 0037acc5 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 11076: 0037acb5 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 11077: 0061e312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 11078: 005f95b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 11079: 005f0f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 11080: 005f823c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 11081: 0061ddf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 11082: 0061eb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 11083: 005ee914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 11084: 005f38bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 11085: 0018a6b9 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 11086: 003ecc95 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 11086: 003ecc85 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 11087: 0061ea0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 11088: 001b4d89 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 11089: 001892e1 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 11090: 0061e846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11091: 00216019 156 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 11092: 0061d722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ 11093: 00557b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 11094: 00282fe9 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 11095: 0061d16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 11096: 00199349 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 11097: 003e20e1 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 11097: 003e20d1 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 11098: 0055da68 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 11099: 0061d334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 11100: 005ee644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 11101: 001ee429 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 11102: 0039d19d 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 11102: 0039d18d 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 11103: 005f165c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 11104: 0061d512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 11105: 005f9dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 11106: 001b9881 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 11107: 005f070c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 11108: 001c8631 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 11109: 0038b631 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 11110: 0041a3b5 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 11109: 0038b621 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 11110: 0041a3a5 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 11111: 0027595d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 11112: 0061df1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 11113: 005f0bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ 11114: 0027c1b1 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 11115: 005ebd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 11116: 0061d544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 11117: 0061dc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 11118: 0019b58d 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 11119: 0061df02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 11120: 0039d301 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ - 11121: 003f0271 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 11122: 002cfdad 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 11120: 0039d2f1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 11121: 003f0261 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 11122: 002cfd9d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 11123: 005f6ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 11124: 002aad35 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 11125: 005f369c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 11126: 0038dee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 11126: 0038ded9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 11127: 005f1e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 11128: 005efe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 11129: 002bff35 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 11130: 003d51bd 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 11129: 002bff25 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 11130: 003d51ad 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 11131: 005fbda8 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ - 11132: 0040c409 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 11133: 003862ed 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 11134: 0031d2d1 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 11132: 0040c3f9 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 11133: 003862dd 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 11134: 0031d2c1 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 11135: 001ffe6d 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 11136: 003b1b29 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 11136: 003b1b19 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 11137: 0018bda9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 11138: 00614c21 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ - 11139: 0041fb3d 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 11139: 0041fb2d 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 11140: 005f69c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 11141: 005f49d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 11142: 00293d55 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 11143: 0061e98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 11144: 0061dba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ - 11145: 004011ed 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 11145: 004011dd 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 11146: 0061d147 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 11147: 0024887d 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ - 11148: 003d3f3d 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 11148: 003d3f2d 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 11149: 005e9824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 11150: 00235779 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 11151: 001e4041 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 11152: 0061e494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 11153: 005f40f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ - 11154: 00401449 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 11154: 00401439 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 11155: 0061d158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 11156: 0061dd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 11157: 0038e501 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 11157: 0038e4f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 11158: 00245635 168 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 11159: 0038a601 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 11159: 0038a5f1 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 11160: 001dab95 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 11161: 0027cdf1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 11162: 002f2335 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 11162: 002f2325 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 11163: 0061e9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 11164: 00188bad 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 11165: 0061d18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 11166: 002cc109 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ - 11167: 003c3235 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 11168: 00300319 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 11169: 0040a4e1 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 11166: 002cc0f9 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 11167: 003c3225 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 11168: 00300309 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 11169: 0040a4d1 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 11170: 005f0b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 11171: 002e9479 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 11172: 003b495d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 11173: 0031627d 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 11171: 002e9469 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 11172: 003b494d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 11173: 0031626d 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 11174: 005f8350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 11175: 001eeb61 344 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 11176: 005f4c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 11177: 002dd1dd 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 11177: 002dd1cd 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 11178: 00242265 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 11179: 0055e32c 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 11180: 0061de96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 11181: 005eee00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 11182: 0061e136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 11183: 0061db7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 11184: 00421a89 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 11184: 00421a79 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 11185: 0018ddfd 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 11186: 00543914 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 11187: 0061e702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 11188: 0061e30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 11189: 0042c72d 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 11189: 0042c71d 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 11190: 002759d9 252 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 11191: 0031ceb9 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 11191: 0031cea9 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 11192: 005fbb58 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 11193: 005f5b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 11194: 0061de12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 11195: 003aacbd 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 11196: 0032e271 248 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 11197: 0041bd01 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 11195: 003aacad 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 11196: 0032e261 248 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 11197: 0041bcf1 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 11198: 005f4fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 11199: 005e96a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 11200: 003c4a31 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 11201: 003ec7e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 11200: 003c4a21 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 11201: 003ec7d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 11202: 00559760 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 11203: 0061e0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 11204: 0031f8bd 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ - 11205: 0040b3e1 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 11204: 0031f8ad 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 11205: 0040b3d1 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 11206: 005f9df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 11207: 00217391 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 11208: 0055d9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 11209: 00294055 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 11210: 0042ae71 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 11211: 003c6605 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 11210: 0042ae61 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 11211: 003c65f5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 11212: 001c5289 138 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ - 11213: 003dd461 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 11213: 003dd451 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 11214: 00557870 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 11215: 005ee484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 11216: 001f71a5 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 11217: 001bac09 4 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 11218: 00278f25 324 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 11219: 003cd309 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 11219: 003cd2f9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 11220: 001ba7a5 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 11221: 0061e45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 11222: 003ebcd5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 11222: 003ebcc5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 11223: 0061de1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ - 11224: 003fca55 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 11225: 00313445 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 11226: 00385dd1 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 11224: 003fca45 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 11225: 00313435 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 11226: 00385dc1 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 11227: 001f75bd 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 11228: 0061db3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 11229: 0061d40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 11230: 003b9df5 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 11230: 003b9de5 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 11231: 001dacd1 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 11232: 0061d12c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 11233: 005f214c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 11234: 005ed244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 11235: 00314079 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 11235: 00314069 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ 11236: 0061d238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 11237: 002a94e5 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 11238: 001bac05 4 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 11239: 002751b5 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 11240: 00188c65 180 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 11241: 005eb578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 11242: 005e9754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 11243: 0061da6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 11244: 0061dca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 11245: 005f5b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 11246: 005ee724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 11247: 005f8980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 11248: 001ba641 168 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 11249: 00401571 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 11250: 003dbe7d 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 11251: 0039bc29 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 11249: 00401561 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 11250: 003dbe6d 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 11251: 0039bc19 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 11252: 0061e1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 11253: 005f88b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 11254: 0020a6a1 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 11255: 0061d912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 11256: 005eaee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 11257: 00404acd 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 11257: 00404abd 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 11258: 0061d34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 11259: 0061e966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 11260: 005f5814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 11261: 005f345c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ 11262: 0061e0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 11263: 001e4fe9 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 11264: 003950ed 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 11264: 003950dd 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 11265: 005ec72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 11266: 0061e3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 11267: 00237c55 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 11268: 003f28a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ - 11269: 003af1c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 11270: 0042d515 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 11271: 003ed4a9 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 11272: 0039dbb1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 11268: 003f2891 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 11269: 003af1b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 11270: 0042d505 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 11271: 003ed499 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 11272: 0039dba1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 11273: 0061e962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 11274: 005f6b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 11275: 0061e03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_CANFD_TX_DATA_DSTATE │ │ │ │ - 11276: 00372c01 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 11276: 00372bf1 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 11277: 005577ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 11278: 0038df25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 11278: 0038df15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 11279: 00550020 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 11280: 00179f19 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 11281: 00541278 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 11282: 005f7d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 11283: 005f74b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 11284: 00204a11 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 11285: 0055e11c 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 11286: 005ecfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 11287: 00205861 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 11288: 0055a3c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 11289: 003e7e7d 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 11289: 003e7e6d 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 11290: 0061eb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 11291: 002002a9 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 11292: 0024594d 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 11293: 002560bd 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 11294: 0061d2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 11295: 002f8675 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 11295: 002f8665 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 11296: 002a9a79 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 11297: 0061dda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 11298: 005f9394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 11299: 00303151 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 11299: 00303141 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 11300: 005f112c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 11301: 0061dbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 11302: 003e43dd 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 11302: 003e43cd 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 11303: 00278cdd 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 11304: 004c1fd8 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 11304: 004c1fc8 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 11305: 005411d0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 11306: 00186395 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 11307: 003ca081 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 11307: 003ca071 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 11308: 00212655 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 11309: 005f5fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 11310: 002de6ed 372 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 11310: 002de6dd 372 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 11311: 0061d768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 11312: 001f9bd9 480 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 11313: 00209951 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 11314: 003abd61 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 11315: 003ba6b1 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 11314: 003abd51 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 11315: 003ba6a1 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 11316: 005f76f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 11317: 002fe4ad 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 11317: 002fe49d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 11318: 0061f0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 11319: 00294369 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 11320: 0061e85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 11321: 0061e15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 11322: 00390e35 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 11323: 003ca27d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 11322: 00390e25 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 11323: 003ca26d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 11324: 005f8bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 11325: 001deaa1 72 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 11326: 0061eb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 11327: 003afa95 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 11328: 003b562d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 11327: 003afa85 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 11328: 003b561d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 11329: 00248dcd 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 11330: 0061ce76 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ - 11331: 00411449 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 11332: 00364211 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 11331: 00411439 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 11332: 00364201 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 11333: 005ea290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 11334: 0034df01 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 11335: 00303181 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ - 11336: 003e7d51 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 11337: 003d4f85 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 11334: 0034def1 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 11335: 00303171 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 11336: 003e7d41 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 11337: 003d4f75 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 11338: 00543cd8 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 11339: 0061e50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 11340: 0024d6b5 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 11341: 00407a49 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 11342: 0041d611 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 11343: 003b7c25 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 11341: 00407a39 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 11342: 0041d601 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 11343: 003b7c15 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 11344: 0061e6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 11345: 0061e65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 11346: 002d1345 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 11347: 0040c6b9 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 11346: 002d1335 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 11347: 0040c6a9 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 11348: 005f14bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 11349: 001dae1d 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 11350: 005eb7a8 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 11351: 0061d6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 11352: 002782f5 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 11353: 0061d6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 11354: 0061e53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 11355: 00188d19 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 11356: 002d41e1 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 11356: 002d41d1 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 11357: 002a49a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 11358: 005f3ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 11359: 00245315 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 11360: 005ea490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 11361: 003acf8d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ - 11362: 00386ccd 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 11363: 00502eb4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 11364: 002f5651 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 11365: 002cbea9 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 11361: 003acf7d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 11362: 00386cbd 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 11363: 00502ea4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 11364: 002f5641 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 11365: 002cbe99 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 11366: 005e8e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 11367: 003fe2e1 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 11368: 0040272d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 11369: 003c62e5 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 11367: 003fe2d1 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 11368: 0040271d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 11369: 003c62d5 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 11370: 002af645 66 FUNC GLOBAL DEFAULT 12 helper_fmul │ │ │ │ 11371: 001babf5 4 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 11372: 00399421 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 11373: 0038d331 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 11372: 00399411 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 11373: 0038d321 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 11374: 0061dcec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 11375: 002cfa9d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 11376: 002cc1fd 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ - 11377: 0030828d 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 11375: 002cfa8d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 11376: 002cc1ed 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 11377: 0030827d 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 11378: 001d0e81 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 11379: 002c80bd 308 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 11379: 002c80ad 308 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 11380: 005f198c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 11381: 0061ddac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 11382: 005f53e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 11383: 0061e09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 11384: 0061e100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 11385: 005ed9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 11386: 0061e900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 11387: 00255f29 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 11388: 005ee714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 11389: 00301835 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 11389: 00301825 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 11390: 0061e6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 11391: 005ec9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 11392: 00404dfd 8 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 11393: 0041c1d1 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 11392: 00404ded 8 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 11393: 0041c1c1 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 11394: 002a47f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 11395: 0061e2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 11396: 0055af18 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 11397: 0061e882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 11398: 005f6744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 11399: 0028f2c1 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 11400: 00342811 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 11400: 00342801 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 11401: 005f4724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 11402: 005f9eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 11403: 00244d59 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 11404: 00506458 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 11404: 00506448 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 11405: 0055cd84 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 11406: 002311c9 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 11407: 00557768 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 11408: 0041bced 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 11408: 0041bcdd 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 11409: 0061e4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 11410: 002a29e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 11411: 005f097c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 11412: 0061f12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 11413: 005eaa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 11414: 00261ecd 2 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 11415: 005ebecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 11416: 005f5214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 11417: 0022b6e1 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 11418: 005f5bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 11419: 0040bbc9 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 11419: 0040bbb9 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 11420: 0061d984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 11421: 00416e79 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 11422: 003b9619 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 11421: 00416e69 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 11422: 003b9609 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 11423: 001f89ed 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 11424: 003af30d 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 11424: 003af2fd 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 11425: 005f7aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 11426: 003b0429 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 11426: 003b0419 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 11427: 005f7e10 268 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 11428: 0054a0c8 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 11429: 0061df36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 11430: 005ee354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 11431: 0061e1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 11432: 005ebb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 11433: 005f5344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 11434: 0061f162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 11435: 002ff611 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 11435: 002ff601 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 11436: 005efed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ - 11437: 00313d4d 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 11437: 00313d3d 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 11438: 0061ea7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 11439: 00193b15 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 11440: 005f6d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 11441: 0061dabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 11442: 00167a41 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 11443: 0041c075 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 11444: 00406291 168 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ - 11445: 00395b21 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 11443: 0041c065 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 11444: 00406281 168 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 11445: 00395b11 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 11446: 005ea6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 11447: 005f20ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 11448: 005e9854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 11449: 0061ea60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 11450: 0039168d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 11450: 0039167d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 11451: 001678b9 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 11452: 003eed49 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ - 11453: 003ad211 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 11452: 003eed39 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 11453: 003ad201 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 11454: 0024f15d 54 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 11455: 002825ad 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ - 11456: 003d29c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 11456: 003d29b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 11457: 001f6379 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 11458: 0061d8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 11459: 0020f725 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 11460: 0061d248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 11461: 0061d1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 11462: 005f4b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 11463: 00245591 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 11464: 0024fa35 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 11465: 003d8e81 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 11465: 003d8e71 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 11466: 005ef980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 11467: 005ed954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 11468: 001a57e1 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 11469: 0061f16a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 11470: 005f8370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 11471: 005ee094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 11472: 00404459 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 11472: 00404449 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 11473: 005efa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 11474: 005f07ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 11475: 0055b650 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 11476: 005fbb74 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ 11477: 001df6dd 2 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 11478: 005e9d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 11479: 00540da0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 11480: 0039e67d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 11480: 0039e66d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 11481: 005f363c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 11482: 00204a19 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ - 11483: 0038ccdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 11484: 003c47f5 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 11485: 0038a391 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 11486: 0038b351 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 11483: 0038cccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 11484: 003c47e5 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 11485: 0038a381 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 11486: 0038b341 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 11487: 0061df3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 11488: 003aa6b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 11488: 003aa6a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 11489: 0020324d 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 11490: 0061d7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 11491: 002ab5c5 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 11492: 0061d2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 11493: 003c69a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 11493: 003c6991 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 11494: 005f7e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ 11495: 0018cc15 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 11496: 001f739d 140 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 11497: 0026d741 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 11498: 00552864 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 11499: 0061d67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 11500: 003c93b9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 11500: 003c93a9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 11501: 001d7919 6 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 11502: 0061d754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 11503: 003e2965 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 11504: 003e87a5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 11505: 002dc601 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 11503: 003e2955 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 11504: 003e8795 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 11505: 002dc5f1 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 11506: 0061d98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 11507: 0061d11e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 11508: 005eb728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 11509: 005f6d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ - 11510: 0031c545 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 11511: 00364079 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 11512: 003f3e09 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 11510: 0031c535 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 11511: 00364069 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 11512: 003f3df9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 11513: 001f9881 220 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 11514: 0055bd88 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 11515: 003b6ba9 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ - 11516: 0031d1c1 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 11515: 003b6b99 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 11516: 0031d1b1 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 11517: 005f82ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 11518: 001cee51 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 11519: 0061e2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 11520: 0061d6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 11521: 001c9641 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 11522: 005f710c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 11523: 0061ddda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 11524: 003d1501 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ - 11525: 003d2ccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 11524: 003d14f1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 11525: 003d2cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 11526: 0061d4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 11527: 0040b241 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 11528: 002d47c5 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 11527: 0040b231 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 11528: 002d47b5 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 11529: 00291a61 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 11530: 002a1489 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 11531: 001c72c9 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 11532: 005f8f20 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 11533: 0028cf8d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 11534: 0061e706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 11535: 003dad91 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 11535: 003dad81 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 11536: 0061dec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 11537: 0020a91d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 11538: 0022ed0d 632 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 11539: 002b9d89 504 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 11539: 002b9d79 504 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 11540: 0061e408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 11541: 00250fcd 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 11542: 00291271 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 11543: 003c2dfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 11544: 002ed2b9 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 11545: 003e07b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 11543: 003c2ded 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 11544: 002ed2a9 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 11545: 003e07a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 11546: 005e9ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 11547: 00293a55 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 11548: 0061e5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 11549: 00407039 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 11550: 00421fcd 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 11549: 00407029 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 11550: 00421fbd 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 11551: 00556d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ - 11552: 003a39cd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 11552: 003a39bd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 11553: 005f63a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 11554: 0031d155 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 11554: 0031d145 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 11555: 0061d7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 11556: 003159dd 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 11557: 003ca6a1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 11558: 00391dc5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 11556: 003159cd 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 11557: 003ca691 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 11558: 00391db5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 11559: 005e97f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 11560: 0018d165 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 11561: 0061d9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 11562: 00215b19 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 11563: 001b3b85 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 11564: 00299e65 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 11565: 002d972d 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 11566: 005064b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 11565: 002d971d 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 11566: 005064a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 11567: 005e8dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 11568: 001f9ef1 216 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 11569: 0029f85d 192 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 11570: 00561a4c 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ - 11571: 0034157d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 11572: 00351841 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 11571: 0034156d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 11572: 00351831 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 11573: 00260715 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 11574: 0038e26d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 11574: 0038e25d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 11575: 0061e938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 11576: 002e1ae9 180 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 11576: 002e1ad9 180 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 11577: 0061f16c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 11578: 00418119 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 11578: 00418109 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 11579: 005e8ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 11580: 0061e8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 11581: 00239035 5128 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 11582: 003ed339 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 11583: 0030cc09 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 11582: 003ed329 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 11583: 0030cbf9 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 11584: 005eb0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 11585: 0022c479 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 11586: 005ee164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 11587: 0061da78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ - 11588: 00406ad1 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 11589: 003d327d 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 11590: 0031f651 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 11591: 002c133d 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 11592: 002f4d1d 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 11588: 00406ac1 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 11589: 003d326d 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 11590: 0031f641 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 11591: 002c132d 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 11592: 002f4d0d 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 11593: 005f5f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 11594: 005f399c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 11595: 0021f49d 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 11596: 0061d23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 11597: 0061d5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 11598: 005f2abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 11599: 005ea2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 11600: 0061d756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 11601: 0018c729 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 11602: 003d7ad1 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 11602: 003d7ac1 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 11603: 001b4575 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 11604: 0055f330 132 OBJECT GLOBAL DEFAULT 24 helper_info_shea_be │ │ │ │ - 11605: 002bfff1 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 11605: 002bffe1 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 11606: 0023bd11 208 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ - 11607: 003e4049 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 11608: 003d2465 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 11607: 003e4039 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 11608: 003d2455 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 11609: 0061e960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 11610: 003fe3ed 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 11610: 003fe3dd 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 11611: 00292411 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ - 11612: 003dd781 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 11612: 003dd771 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 11613: 005527e4 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 11614: 005e9ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 11615: 001df7c5 76 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 11616: 002ccfe1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 11616: 002ccfd1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 11617: 005f6614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 11618: 001c3a19 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 11619: 005f4f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 11620: 003f0851 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 11621: 002f77d5 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 11620: 003f0841 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 11621: 002f77c5 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 11622: 002a77e1 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 11623: 005f7d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 11624: 0041f6c9 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 11624: 0041f6b9 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 11625: 005f4f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 11626: 005ef900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 11627: 0061e224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 11628: 0024cf9d 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 11629: 0031beed 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 11629: 0031bedd 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 11630: 0061f144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 11631: 0039e741 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 11632: 003c0719 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 11633: 0038cb75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 11634: 003b5f3d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 11635: 003b3135 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 11631: 0039e731 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 11632: 003c0709 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 11633: 0038cb65 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 11634: 003b5f2d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 11635: 003b3125 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 11636: 005ebf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 11637: 0061d5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 11638: 0061d80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 11639: 00204341 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 11640: 005f5274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ - 11641: 00312f49 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 11642: 0038ad25 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ - 11643: 003cb34d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 11641: 00312f39 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 11642: 0038ad15 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 11643: 003cb33d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 11644: 0061d8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 11645: 0040159d 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 11645: 0040158d 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 11646: 005f207c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 11647: 005e96f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 11648: 002c1ee9 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 11648: 002c1ed9 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 11649: 005ed088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 11650: 002fe8c9 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 11650: 002fe8b9 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 11651: 001bb80d 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 11652: 00543960 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 11653: 0061e31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 11654: 0061d0fb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 11655: 00389bbd 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 11655: 00389bad 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 11656: 001bbd95 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 11657: 001e3665 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 11658: 0061dbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 11659: 003fe6d1 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 11659: 003fe6c1 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 11660: 005f2e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 11661: 001b3391 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 11662: 003b3331 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 11662: 003b3321 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 11663: 0061d4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 11664: 003aeb11 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 11664: 003aeb01 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 11665: 005e8ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 11666: 005f4b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 11667: 001cc521 2264 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 11668: 0021f241 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 11669: 003d2bdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 11669: 003d2bcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 11670: 0061f15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 11671: 0061d9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 11672: 005f10cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 11673: 0018d861 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 11674: 005f3c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 11675: 005f175c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 11676: 001682b1 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 11677: 0038f8d5 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 11677: 0038f8c5 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 11678: 0061da00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 11679: 005f6ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 11680: 0061d6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 11681: 0055c6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 11682: 00315fa9 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 11682: 00315f99 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 11683: 00192aa9 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 11684: 0061ce81 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 11685: 005615c8 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 11686: 0061e8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 11687: 004229e5 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 11687: 004229d5 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 11688: 0061dd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 11689: 002bcc2d 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 11689: 002bcc1d 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 11690: 005ead78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 11691: 00287671 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 11692: 005f2fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 11693: 0061e542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 11694: 0061d41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 11695: 0039861d 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ - 11696: 00300a09 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ - 11697: 0042aac1 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ - 11698: 003fbe59 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 11695: 0039860d 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 11696: 003009f9 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 11697: 0042aab1 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 11698: 003fbe49 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 11699: 0061d27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 11700: 0021f289 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 11701: 0038cbb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 11701: 0038cba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 11702: 0061ddba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 11703: 00255b09 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 11704: 0061d0f9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 11705: 003aa855 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 11705: 003aa845 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 11706: 00543efc 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 11707: 00385a39 920 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 11708: 00429df1 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 11707: 00385a29 920 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 11708: 00429de1 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 11709: 0061d55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 11710: 003bbfc9 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 11710: 003bbfb9 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 11711: 00543584 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ - 11712: 00404ce1 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 11712: 00404cd1 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 11713: 005439b4 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 11714: 003f0ce5 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 11715: 002f6d09 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ - 11716: 003ec3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 11717: 004290cd 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 11714: 003f0cd5 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 11715: 002f6cf9 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 11716: 003ec39d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 11717: 004290bd 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 11718: 0061e2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 11719: 0041a125 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 11719: 0041a115 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 11720: 0061e42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 11721: 003d3a95 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 11721: 003d3a85 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 11722: 0061d28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 11723: 00210669 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 11724: 0061e8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 11725: 0061db9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 11726: 0061d134 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 11727: 002a3cf9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 11728: 002888c9 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 11729: 003b1639 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 11730: 002dd891 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 11731: 002f7e49 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 11729: 003b1629 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 11730: 002dd881 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 11731: 002f7e39 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 11732: 0061e9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 11733: 005f7488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 11734: 005f856c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 11735: 0061d44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 11736: 005f70dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 11737: 005f0aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 11738: 0038dccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 11738: 0038dcbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 11739: 00210995 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ - 11740: 003be4ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 11740: 003be4dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 11741: 0024efa9 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 11742: 00544804 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 11743: 0061d596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 11744: 00416999 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 11744: 00416989 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 11745: 0023547d 764 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 11746: 0061d1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 11747: 005f0e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 11748: 0031d165 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 11748: 0031d155 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 11749: 005eafe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 11750: 0061d112 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 11751: 005f868c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 11752: 00540cd8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 11753: 005f16dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 11754: 002a91f5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 11755: 003f6f35 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 11755: 003f6f25 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 11756: 005f2318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 11757: 002be6d9 248 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 11757: 002be6c9 248 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 11758: 005ef070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 11759: 00294815 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 11760: 0033eaa5 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 11761: 00412a91 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 11760: 0033ea95 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 11761: 00412a81 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 11762: 005e9884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 11763: 003af631 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 11764: 002fc27d 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 11765: 0031ccfd 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 11763: 003af621 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 11764: 002fc26d 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 11765: 0031cced 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 11766: 002a3b49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 11767: 0055af9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ - 11768: 003e064d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 11768: 003e063d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 11769: 001ee591 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 11770: 003b2921 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 11770: 003b2911 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 11771: 0061e536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 11772: 0061db34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 11773: 003bf4e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 11773: 003bf4d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 11774: 005f6464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 11775: 005e91cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 11776: 00543454 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 11777: 005e9a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 11778: 00235959 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ - 11779: 0034c079 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 11779: 0034c069 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 11780: 0061e172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 11781: 00230805 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 11782: 0061e964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 11783: 005f098c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 11784: 003dc47d 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 11784: 003dc46d 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 11785: 005f104c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 11786: 0061e17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 11787: 00276b19 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 11788: 005f6c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ - 11789: 003b8e8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 11790: 004190b5 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 11789: 003b8e7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 11790: 004190a5 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 11791: 0061d374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 11792: 0061d842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 11793: 005efee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 11794: 005f880c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 11795: 005578f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 11796: 0028249d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 11797: 005ed884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 11798: 0061eace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 11799: 00506590 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 11799: 00506580 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 11800: 0061e46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 11801: 00215d59 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 11802: 0061e4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 11803: 0061dd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 11804: 002f024d 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 11804: 002f023d 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 11805: 0061d804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 11806: 00225435 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 11807: 0028efc5 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 11808: 001ee2f5 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 11809: 0061d2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 11810: 003a2fe5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ - 11811: 002d4c69 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 11810: 003a2fd5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 11811: 002d4c59 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 11812: 005ef640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 11813: 0061dca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 11814: 005f6864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 11815: 0061d3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 11816: 001f6509 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 11817: 005f2474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 11818: 0061e8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 11819: 00203185 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 11820: 001d3bb1 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 11821: 00315a71 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 11821: 00315a61 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 11822: 0020d441 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 11823: 003016d9 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 11823: 003016c9 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 11824: 005f9b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ 11825: 0023dbd1 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ - 11826: 00393225 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 11826: 00393215 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 11827: 0020d679 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 11828: 003cb4b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 11828: 003cb4a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 11829: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 11830: 005ed0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 11831: 003e9779 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 11831: 003e9769 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 11832: 0061e9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 11833: 001b3a7d 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 11834: 002c1439 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 11834: 002c1429 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 11835: 0019cb99 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 11836: 0061e230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 11837: 00229289 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 11838: 0024d405 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 11839: 005f0f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 11840: 003b5ae5 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 11841: 0039fc49 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 11842: 004309d5 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 11840: 003b5ad5 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 11841: 0039fc39 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 11842: 004309c5 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 11843: 0055b6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 11844: 002054f5 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 11845: 0041985d 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 11845: 0041984d 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 11846: 001c5c5d 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 11847: 0061d3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 11848: 005eb498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 11849: 0061d582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 11850: 0061d6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 11851: 0020fb65 460 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 11852: 003d6ead 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ - 11853: 002b8199 628 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 11852: 003d6e9d 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 11853: 002b8189 628 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 11854: 002a9725 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 11855: 0061d540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 11856: 0061e4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 11857: 0061e60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 11858: 0061d3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 11859: 0061dd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ 11860: 0061e1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_SOF_DSTATE │ │ │ │ @@ -11875,196 +11875,196 @@ │ │ │ │ 11871: 00282745 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 11872: 005eb638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 11873: 00540d28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 11874: 0055be0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 11875: 0061d578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 11876: 002a812d 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 11877: 005eda14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ - 11878: 003b2bed 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ - 11879: 003da181 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 11878: 003b2bdd 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 11879: 003da171 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 11880: 00235981 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 11881: 004041c5 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 11881: 004041b5 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 11882: 0061e370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 11883: 00543104 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ - 11884: 003acdd5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 11885: 0038d2f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 11886: 002dbafd 16 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ - 11887: 003a4b71 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 11884: 003acdc5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 11885: 0038d2e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 11886: 002dbaed 16 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 11887: 003a4b61 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 11888: 00272bd9 7768 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 11889: 0061e880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 11890: 005f1cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 11891: 0027b0fd 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 11892: 00300521 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 11892: 00300511 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 11893: 005f68d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 11894: 0030c479 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 11894: 0030c469 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 11895: 001a5c25 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 11896: 0061dde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 11897: 005f9e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 11898: 003872a5 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 11898: 00387295 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 11899: 00198be5 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 11900: 0061df72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 11901: 002e1ba9 648 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 11901: 002e1b99 648 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 11902: 0061eab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 11903: 005063b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 11903: 005063a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 11904: 005ec3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 11905: 0061d117 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 11906: 003902e5 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 11907: 002dc735 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 11906: 003902d5 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 11907: 002dc725 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 11908: 0061e324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 11909: 005ef2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 11910: 00216249 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 11911: 0025c17d 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 11912: 0061e118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 11913: 005f4aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 11914: 0061d594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 11915: 0024ffcd 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 11916: 003a9639 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 11916: 003a9629 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 11917: 005f94a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 11918: 0061d76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 11919: 0061de7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 11920: 005f6734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 11921: 0061e340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 11922: 003b8419 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 11922: 003b8409 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 11923: 0061e73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 11924: 005f708c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 11925: 005f7a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 11926: 001fcf25 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 11927: 003984d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 11927: 003984c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 11928: 0061d870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 11929: 0061eba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 11930: 0061d1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 11931: 0037b0ed 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 11931: 0037b0dd 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 11932: 0061e9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 11933: 005ecdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 11934: 005f2ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 11935: 0033b059 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 11935: 0033b049 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 11936: 002a3ebd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 11937: 0061e9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 11938: 005eabcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 11939: 003c6735 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ - 11940: 0040d75d 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 11941: 003a1d25 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 11939: 003c6725 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 11940: 0040d74d 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 11941: 003a1d15 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 11942: 0061d71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 11943: 001bb601 222 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 11944: 0061dc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ - 11945: 002bcc9d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 11945: 002bcc8d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 11946: 0061d710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 11947: 004023a1 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 11948: 002ca6b9 1084 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 11947: 00402391 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 11948: 002ca6a9 1084 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 11949: 0061e1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 11950: 001c7379 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 11951: 0061d0e0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 11952: 0061dc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 11953: 005ebc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 11954: 0031631d 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ - 11955: 002c4971 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 11956: 003020d5 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ - 11957: 003abe41 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 11954: 0031630d 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 11955: 002c4961 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 11956: 003020c5 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 11957: 003abe31 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 11958: 005f35cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 11959: 002a3331 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 11960: 001f6e11 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 11961: 002a91e5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 11962: 001a5bb9 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 11963: 002608fd 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 11964: 001cee89 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 11965: 00197991 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 11966: 005fcec4 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 11967: 0038d679 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 11967: 0038d669 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ 11968: 0055f2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_shea_le │ │ │ │ - 11969: 004e2adc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 11969: 004e2acc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 11970: 001eb599 2892 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 11971: 0061d4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 11972: 0061d11a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 11973: 0021f0d1 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 11974: 0061d5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 11975: 00541188 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 11976: 0061e7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ - 11977: 002ed721 108 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 11977: 002ed711 108 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 11978: 005f9b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 11979: 001d7975 2 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 11980: 005f90f4 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 11981: 0061e2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 11982: 005f5d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 11983: 0040ea0d 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 11983: 0040e9fd 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 11984: 0061d1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 11985: 005ede34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 11986: 005f24c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 11987: 0061def4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 11988: 005f55d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 11989: 0019053d 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 11990: 005151fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 11990: 005151ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 11991: 0061d2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 11992: 0061e86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 11993: 0041cce1 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 11993: 0041ccd1 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 11994: 0061e6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 11995: 00393965 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 11995: 00393955 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 11996: 00169a79 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 11997: 0040d9f1 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 11997: 0040d9e1 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 11998: 0061df7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 11999: 0021252d 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 12000: 0061dde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 12001: 005f5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 12002: 002458e5 104 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 12003: 001c94f1 44 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ 12004: 002a30b9 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 12005: 0061e0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 12006: 005f4b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 12007: 005f4d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 12008: 00557f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 12009: 0061e058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 12010: 0020bd45 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 12011: 0037895d 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 12011: 0037894d 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 12012: 0020d3c9 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 12013: 0061e202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 12014: 003e3d3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 12014: 003e3d2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 12015: 0061d2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 12016: 00204d21 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 12017: 00515220 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 12017: 00515210 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 12018: 0026f649 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 12019: 0061ea92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 12020: 0061e600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 12021: 0039d8ad 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 12021: 0039d89d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 12022: 005f5f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 12023: 005f8c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 12024: 005e90bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 12025: 003e3495 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 12026: 003c7249 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 12025: 003e3485 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 12026: 003c7239 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 12027: 00234bed 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 12028: 0061e50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 12029: 0061d92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 12030: 003784c9 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 12030: 003784b9 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 12031: 005e904c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 12032: 0020c6a5 320 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 12033: 0019d7ad 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 12034: 003df29d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 12034: 003df28d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 12035: 0061dc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 12036: 001fcfb9 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 12037: 0061e5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 12038: 005f6694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 12039: 001b8929 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ - 12040: 0037a94d 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 12041: 0040c201 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ - 12042: 0030e07d 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 12040: 0037a93d 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 12041: 0040c1f1 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 12042: 0030e06d 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 12043: 0061e442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 12044: 003b28dd 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 12045: 002f8d21 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 12044: 003b28cd 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 12045: 002f8d11 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 12046: 0029fc39 24 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 12047: 001ed145 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 12048: 003146c1 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 12048: 003146b1 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 12049: 005ec99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 12050: 005567f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 12051: 001e4dbd 92 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 12052: 0061da80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 12053: 0021a571 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 12054: 005f0e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 12055: 002a0d45 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 12056: 0039e969 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 12056: 0039e959 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 12057: 0022b69d 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 12058: 003fe739 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 12059: 003d3579 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 12058: 003fe729 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 12059: 003d3569 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 12060: 00555fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 12061: 002a94a5 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 12062: 005e9784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 12063: 002aec1d 992 FUNC GLOBAL DEFAULT 12 mb_cpu_do_interrupt │ │ │ │ 12064: 0061d9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 12065: 0054349c 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 12066: 0024d615 160 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ @@ -12076,1718 +12076,1718 @@ │ │ │ │ 12072: 00217039 64 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 12073: 005eb6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 12074: 005eee50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ 12075: 001ffda1 204 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 12076: 0061da64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 12077: 005f3dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 12078: 005ea230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12079: 003cb4f1 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 12079: 003cb4e1 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 12080: 002a8635 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ - 12081: 003d26b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ - 12082: 003d6239 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 12081: 003d26a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 12082: 003d6229 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 12083: 005f332c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 12084: 003df9f9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 12084: 003df9e9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 12085: 005efd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ - 12086: 002f2035 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 12086: 002f2025 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 12087: 0022e689 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 12088: 0019b421 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 12089: 00293979 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 12090: 003af145 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 12091: 0031cfed 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 12090: 003af135 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 12091: 0031cfdd 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 12092: 00293fd5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 12093: 005f6ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 12094: 005f06bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 12095: 003b9469 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 12095: 003b9459 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 12096: 0061e770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 12097: 005ecd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 12098: 003c166d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 12098: 003c165d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 12099: 005f129c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 12100: 002251b1 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 12101: 005eaa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 12102: 0024d4e9 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 12103: 00559a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 12104: 005f8acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 12105: 002e0825 1456 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 12105: 002e0815 1456 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 12106: 005f78f4 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 12107: 001fa76d 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 12108: 0061d622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 12109: 003b8965 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 12110: 002c39bd 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 12111: 002f4fc9 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 12109: 003b8955 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 12110: 002c39ad 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 12111: 002f4fb9 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 12112: 005f33cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 12113: 0061d135 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 12114: 001ae371 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 12115: 0038e105 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 12115: 0038e0f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 12116: 00275181 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 12117: 005ec73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 12118: 005f8f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 12119: 0028b85d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 12120: 005ec8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 12121: 001db861 58 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 12122: 002a9605 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ 12123: 00268145 88 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 12124: 005f5ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ 12125: 0028bbe9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 12126: 0061dfee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 12127: 00275fc5 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ - 12128: 003fc7d9 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 12128: 003fc7c9 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 12129: 001fccdd 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 12130: 005f9308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 12131: 005ebe9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 12132: 005efb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 12133: 0061ebce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 12134: 005ee434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ 12135: 0028bb8d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 12136: 0061f148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 12137: 002cd0e1 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 12137: 002cd0d1 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 12138: 005ec93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 12139: 0028238d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 12140: 005ea250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 12141: 001d796d 2 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 12142: 0061de66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 12143: 002d3921 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 12144: 0038fbad 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 12143: 002d3911 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 12144: 0038fb9d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 12145: 005f87dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 12146: 001c5be1 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 12147: 00244725 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 12148: 003fe4c9 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 12148: 003fe4b9 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 12149: 002942e5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 12150: 0039a53d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 12150: 0039a52d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 12151: 005f148c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 12152: 0061e79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 12153: 005ee154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ - 12154: 002d4921 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 12154: 002d4911 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 12155: 0061da34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 12156: 005fbe44 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 12157: 005ef380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 12158: 0061e368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 12159: 003e201d 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 12159: 003e200d 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 12160: 00260da1 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 12161: 002c6341 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 12161: 002c6331 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 12162: 00167dcd 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 12163: 005e8d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 12164: 005f4148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 12165: 0028c4e9 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 12166: 00215b51 124 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 12167: 005f37fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 12168: 0061ddc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 12169: 0061d774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 12170: 0061df0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 12171: 0028dc5d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 12172: 002ae5ad 312 FUNC GLOBAL DEFAULT 12 mb_cpu_gdb_read_register │ │ │ │ 12173: 002004cd 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 12174: 002bc2c1 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 12174: 002bc2b1 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 12175: 0055dd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 12176: 005ee524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 12177: 0055a4c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 12178: 0041ab95 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 12178: 0041ab85 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 12179: 0061dcd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 12180: 0061d3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 12181: 00324ffd 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 12181: 00324fed 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 12182: 005f10ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 12183: 005e8cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 12184: 0061e984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 12185: 001bfda5 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 12186: 0028e2a1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 12187: 0038abe5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 12187: 0038abd5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 12188: 00289ad5 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 12189: 0061e7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 12190: 00386465 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 12190: 00386455 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 12191: 005ec32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 12192: 0024f6f9 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 12193: 0061d2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 12194: 005ea878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ 12195: 00201add 148 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ 12196: 002a70d9 48 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 12197: 00261de1 104 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ 12198: 0061df10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 12199: 0061e4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 12200: 00278225 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 12201: 0061dda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 12202: 005ef260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 12203: 00399b05 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 12203: 00399af5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ 12204: 0055f7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divs │ │ │ │ - 12205: 0037a85d 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 12206: 00420771 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 12205: 0037a84d 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 12206: 00420761 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 12207: 005eb5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 12208: 0055ec7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu │ │ │ │ - 12209: 00502ef8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 12209: 00502ee8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 12210: 005ef880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 12211: 003a3dd5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 12211: 003a3dc5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 12212: 0061d4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 12213: 001e25ed 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 12214: 00377ee1 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 12215: 00502ef0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 12214: 00377ed1 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 12215: 00502ee0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 12216: 0061d2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 12217: 0061e1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 12218: 00561748 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 12219: 003d1365 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 12219: 003d1355 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 12220: 005f5224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 12221: 005ec74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 12222: 005e9cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 12223: 0061e614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 12224: 0027930d 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 12225: 00394f05 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 12225: 00394ef5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 12226: 001bfdb9 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ - 12227: 00394151 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 12228: 003f6f6d 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 12227: 00394141 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 12228: 003f6f5d 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 12229: 005f2eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 12230: 00392f41 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 12230: 00392f31 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 12231: 0061d8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 12232: 0061d97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 12233: 0061d7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ - 12234: 0042c3f9 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 12234: 0042c3e9 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 12235: 0061e6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 12236: 005f87fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 12237: 0061e884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 12238: 005e91ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 12239: 00561754 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 12240: 0020a961 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 12241: 0061f0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 12242: 005f9328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 12243: 00294611 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 12244: 0061d116 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 12245: 003d96d9 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 12246: 00429ba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 12247: 003d9f6d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 12245: 003d96c9 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 12246: 00429b99 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 12247: 003d9f5d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 12248: 005f8bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 12249: 0061e3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 12250: 005eb2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ - 12251: 003be2a5 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 12251: 003be295 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 12252: 001d2371 2 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 12253: 002a1d05 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 12254: 0061e5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 12255: 005ed874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 12256: 0024e9f5 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 12257: 0061d43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ - 12258: 003e3b99 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 12259: 0031f761 58 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 12258: 003e3b89 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 12259: 0031f751 58 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 12260: 0055df0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 12261: 0061d372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 12262: 0018c279 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 12263: 005f6774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 12264: 0061e0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 12265: 0061dbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 12266: 005f2b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 12267: 0061d0fc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 12268: 0061d47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 12269: 002a1b71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 12270: 002c6345 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 12271: 002bc429 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 12270: 002c6335 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 12271: 002bc419 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 12272: 005430c4 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 12273: 005f5cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 12274: 003cb299 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 12275: 00515270 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 12276: 0041792d 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 12274: 003cb289 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 12275: 00515260 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 12276: 0041791d 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 12277: 005ee904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 12278: 003d1cb1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 12279: 002dc651 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 12278: 003d1ca1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 12279: 002dc641 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 12280: 0061db4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 12281: 0061d786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 12282: 005efd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ - 12283: 003a8189 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 12283: 003a8179 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 12284: 005f3afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 12285: 0032e4f5 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 12285: 0032e4e5 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 12286: 0061d782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ - 12287: 0042a191 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 12288: 003e4085 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 12287: 0042a181 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 12288: 003e4075 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 12289: 0061d14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 12290: 003df351 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 12291: 003dfd4d 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 12292: 0039a7c9 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 12290: 003df341 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 12291: 003dfd3d 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 12292: 0039a7b9 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 12293: 005e9e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 12294: 00248c91 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 12295: 0061e530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 12296: 005f5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 12297: 005f7a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ - 12298: 002b6eb1 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 12298: 002b6ea1 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 12299: 005e8c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 12300: 00217d9d 204 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 12301: 003f078d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 12301: 003f077d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 12302: 0061d44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 12303: 0061d55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 12304: 0061e816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 12305: 0028d239 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 12306: 0040e6e1 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 12307: 00419315 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 12308: 00377999 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 12306: 0040e6d1 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 12307: 00419305 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 12308: 00377989 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 12309: 0061e562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ - 12310: 003ebab1 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 12310: 003ebaa1 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 12311: 00231c95 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ - 12312: 005065a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 12312: 00506598 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 12313: 005442d8 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 12314: 003c6375 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 12314: 003c6365 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 12315: 0020cca1 212 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 12316: 0061e138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 12317: 003f5425 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 12317: 003f5415 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 12318: 005ef2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ 12319: 0027789d 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 12320: 0061de76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 12321: 005ef4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 12322: 0061ddbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 12323: 004c21dc 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 12324: 003e073d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 12323: 004c21cc 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 12324: 003e072d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 12325: 0019916d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 12326: 005e8e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 12327: 00261855 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 12328: 0023b0d9 268 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 12329: 0061e7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 12330: 00198f69 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 12331: 002a542d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 12332: 005f150c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 12333: 0061d4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 12334: 0055b4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 12335: 005f74f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 12336: 003937c9 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 12337: 003cff0d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 12336: 003937b9 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 12337: 003cfefd 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 12338: 002a9265 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ - 12339: 0031d871 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 12339: 0031d861 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 12340: 005f2b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 12341: 0061d68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 12342: 0061d30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 12343: 002bcc35 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 12343: 002bcc25 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 12344: 005f8e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 12345: 005ef5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 12346: 0040102d 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 12346: 0040101d 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 12347: 0061dc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 12348: 0061d798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 12349: 0061e84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 12350: 00324a21 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 12350: 00324a11 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 12351: 00190fcd 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 12352: 003860dd 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 12352: 003860cd 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 12353: 0061d094 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 12354: 002ba09d 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 12355: 0038dd81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 12354: 002ba08d 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 12355: 0038dd71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 12356: 0061d6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 12357: 00320c29 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 12357: 00320c19 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 12358: 0061d662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 12359: 00238675 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ - 12360: 003c432d 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 12361: 00406431 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 12360: 003c431d 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 12361: 00406421 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 12362: 0061d482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 12363: 005615b0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 12364: 003cffcd 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 12365: 003fbb49 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 12364: 003cffbd 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 12365: 003fbb39 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 12366: 005ee894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 12367: 003be00d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 12368: 003c37d1 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 12367: 003bdffd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 12368: 003c37c1 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ 12369: 0061e580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 12370: 0061d0e6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 12371: 0024f145 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 12372: 002f1545 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 12372: 002f1535 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 12373: 005f4994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 12374: 002929c1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 12375: 005f5804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 12376: 005f864c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 12377: 0061e55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 12378: 005e9db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 12379: 0061e956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 12380: 005eff10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 12381: 003e7e05 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 12381: 003e7df5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 12382: 0061e4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 12383: 0061e018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 12384: 00293255 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 12385: 0061d1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 12386: 005f69d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 12387: 0061e00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 12388: 0031d34d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 12388: 0031d33d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 12389: 0021f849 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 12390: 0061d1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 12391: 005f9cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ - 12392: 003d34a1 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 12392: 003d3491 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ 12393: 005ea8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 12394: 005ecc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 12395: 0061da46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 12396: 0061d950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 12397: 0016991d 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 12398: 005ee474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 12399: 00415f15 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 12399: 00415f05 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 12400: 005440c4 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 12401: 001df8a9 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 12402: 0061dafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ - 12403: 002b6e55 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 12403: 002b6e45 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 12404: 0061d408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 12405: 002e0fc9 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 12406: 00386025 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 12407: 003ab439 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 12408: 003cc5f5 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 12405: 002e0fb9 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 12406: 00386015 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 12407: 003ab429 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 12408: 003cc5e5 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 12409: 005566e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 12410: 0061da98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 12411: 003b4f29 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 12411: 003b4f19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 12412: 005eb678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 12413: 0061e240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 12414: 005ea330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 12415: 0061e94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 12416: 0027cae9 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 12417: 0061ea34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 12418: 0061d18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 12419: 00308205 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 12419: 003081f5 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 12420: 005e9bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 12421: 0061d30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 12422: 00559afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ - 12423: 00355839 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 12423: 00355829 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 12424: 005eb5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 12425: 005f362c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 12426: 005f0e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 12427: 00555ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 12428: 0061e4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 12429: 0061d396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 12430: 00398ac9 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 12430: 00398ab9 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 12431: 005f50b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 12432: 0018bcf9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 12433: 0028227d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ - 12434: 002bed45 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 12435: 0038e939 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 12436: 003b8f41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 12437: 00355799 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 12434: 002bed35 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 12435: 0038e929 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 12436: 003b8f31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 12437: 00355789 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 12438: 0061e214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 12439: 0018b239 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 12440: 0038da75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 12440: 0038da65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 12441: 005f5ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 12442: 00381c79 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 12443: 0038d895 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 12442: 00381c69 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 12443: 0038d885 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 12444: 0061e49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 12445: 005e96d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ - 12446: 00506500 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 12447: 00410acd 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 12446: 005064f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 12447: 00410abd 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 12448: 0016948d 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 12449: 00233d65 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 12450: 0061d666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 12451: 003c9b0d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 12451: 003c9afd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 12452: 005f6db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 12453: 0038e9b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 12453: 0038e9a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 12454: 0061d93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 12455: 0061dc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 12456: 001c3ee5 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 12457: 00502f1c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 12457: 00502f0c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 12458: 001cc4a5 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 12459: 0020be7d 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 12460: 005f9478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 12461: 0061e0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 12462: 0018cef1 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 12463: 001cc505 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 12464: 005444fc 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 12465: 003de0c9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 12465: 003de0b9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 12466: 001b436d 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 12467: 005e95a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 12468: 0061e418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 12469: 005ea7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 12470: 0061e848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 12471: 003d5979 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 12472: 005151ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ - 12473: 002f7d29 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ - 12474: 003b8a19 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ - 12475: 003e6075 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 12471: 003d5969 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 12472: 005151dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 12473: 002f7d19 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 12474: 003b8a09 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 12475: 003e6065 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 12476: 0024f48d 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 12477: 0061d332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 12478: 0061dc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 12479: 005ebe7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 12480: 005f0e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 12481: 00261b8d 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 12482: 005f4fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 12483: 005f5bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 12484: 00308055 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 12484: 00308045 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 12485: 0061dfd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ - 12486: 003ac161 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 12487: 0040b3ed 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 12488: 00389719 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 12486: 003ac151 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 12487: 0040b3dd 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 12488: 00389709 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 12489: 0023c74d 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 12490: 002b5161 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 12491: 003e18a1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 12490: 002b514d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 12491: 003e1891 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 12492: 0061dd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 12493: 005f3dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 12494: 005effa0 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 12495: 005f8b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 12496: 0061e200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 12497: 003910e5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 12497: 003910d5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 12498: 0061e954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 12499: 0031dd39 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ - 12500: 003d365d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ - 12501: 003b6dd9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 12499: 0031dd29 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 12500: 003d364d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 12501: 003b6dc9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 12502: 005f9588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 12503: 001faa41 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 12504: 0061d6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 12505: 0018b2e1 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 12506: 005f7468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 12507: 001a9651 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 12508: 003a37fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 12508: 003a37ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 12509: 0061dcd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 12510: 0040cd99 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 12510: 0040cd89 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 12511: 005ecf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 12512: 002c3ba9 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 12513: 003ef75d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 12514: 003bfa21 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 12512: 002c3b99 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 12513: 003ef74d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 12514: 003bfa11 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 12515: 005eba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ - 12516: 00515218 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 12516: 00515208 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 12517: 005f998c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 12518: 005f4068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 12519: 00179d6d 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 12520: 00539d38 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 12521: 0061e7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 12522: 00231ac1 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ 12523: 00204821 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 12524: 005584d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 12525: 0061d2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 12526: 005ef7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 12527: 0061dd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 12528: 005f091c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 12529: 005f34ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 12530: 002f1fcd 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 12530: 002f1fbd 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 12531: 001f7181 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 12532: 00296225 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 12533: 003385dd 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 12533: 003385cd 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 12534: 005f9bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 12535: 005435b0 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 12536: 003b7a55 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 12536: 003b7a45 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 12537: 005f2bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 12538: 005edda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 12539: 003eb7a9 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ - 12540: 0037a1a1 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 12541: 003de729 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 12539: 003eb799 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 12540: 0037a191 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 12541: 003de719 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 12542: 005ed264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 12543: 001e5159 292 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 12544: 0061e55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 12545: 003e1d41 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 12545: 003e1d31 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 12546: 0061df50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 12547: 00405e6d 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 12547: 00405e5d 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 12548: 0021a47d 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 12549: 0061f0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 12550: 002a4ed5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 12551: 005f74c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 12552: 003c2595 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 12552: 003c2585 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 12553: 002a0815 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 12554: 0061d3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 12555: 002b6c11 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 12555: 002b6c01 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 12556: 0061d928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 12557: 00412021 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 12557: 00412011 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 12558: 0061e3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 12559: 003478e1 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 12560: 00366901 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 12559: 003478d1 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 12560: 003668f1 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 12561: 005f5f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ - 12562: 0038eb19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 12563: 002dd4f1 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 12562: 0038eb09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 12563: 002dd4e1 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 12564: 005f93a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 12565: 0061d74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 12566: 002c71d1 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ - 12567: 002c7081 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 12566: 002c71c1 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 12567: 002c7071 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 12568: 005540c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 12569: 00398a05 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 12569: 003989f5 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 12570: 00282c95 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 12571: 002d6b25 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 12571: 002d6b15 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 12572: 002a98ed 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 12573: 005f95d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 12574: 0020ea2d 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 12575: 005ef9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 12576: 001c99d9 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 12577: 0038b209 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 12577: 0038b1f9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 12578: 0055ee8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv │ │ │ │ 12579: 001c9acd 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 12580: 0061ebc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 12581: 00298edd 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 12582: 0061eb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 12583: 005f1b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 12584: 0061ebcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 12585: 0061d49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ 12586: 002004f9 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 12587: 005f2d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ - 12588: 002cea95 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 12588: 002cea85 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 12589: 001fce81 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 12590: 002a6d99 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 12591: 005ef910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 12592: 003f0eed 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 12592: 003f0edd 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 12593: 0061eb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 12594: 005f46e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 12595: 0055844c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 12596: 0061dd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 12597: 0061dc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 12598: 0061dec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 12599: 003dcb51 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 12600: 004105b9 432 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 12599: 003dcb41 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 12600: 004105a9 432 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 12601: 00544130 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 12602: 0061d750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 12603: 00167aa9 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 12604: 0061de7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 12605: 003930d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 12606: 003b89a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 12605: 003930c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 12606: 003b8991 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 12607: 005ea9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 12608: 0019b615 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 12609: 0025d699 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 12610: 002bd489 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 12610: 002bd479 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 12611: 005f5944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 12612: 005e9734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 12613: 005ee2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 12614: 005f3aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 12615: 002f2a01 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 12615: 002f29f1 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 12616: 0061dfc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 12617: 003000ad 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 12617: 0030009d 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 12618: 005f6d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 12619: 00281f4d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 12620: 004232a1 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 12621: 003e0599 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 12620: 00423291 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 12621: 003e0589 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 12622: 005f6684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ - 12623: 004059fd 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 12623: 004059ed 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 12624: 005ef9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 12625: 005ebebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 12626: 003df911 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 12626: 003df901 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 12627: 0018b389 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 12628: 005f9c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 12629: 0042a98d 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 12629: 0042a97d 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 12630: 005f93d4 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 12631: 0061eb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 12632: 0061ddd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 12633: 00260405 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 12634: 005f9e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 12635: 004197b1 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 12635: 004197a1 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 12636: 0061dcc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 12637: 00318699 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 12638: 0042d8d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 12637: 00318689 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 12638: 0042d8c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 12639: 0061e22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 12640: 0040b055 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 12641: 003e8989 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ - 12642: 0031d15d 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 12640: 0040b045 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 12641: 003e8979 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 12642: 0031d14d 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 12643: 005f6554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 12644: 0061e474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 12645: 001dc609 114 FUNC GLOBAL DEFAULT 12 xlnx_efuse_tbits_check │ │ │ │ - 12646: 003aa639 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 12646: 003aa629 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 12647: 0061f0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 12648: 003ccf29 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 12648: 003ccf19 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 12649: 0061e3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 12650: 003f307d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 12650: 003f306d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 12651: 0061ddb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ - 12652: 003d41cd 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 12652: 003d41bd 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 12653: 002a00a9 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 12654: 0061de50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 12655: 00421a1d 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 12655: 00421a0d 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 12656: 0061dc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 12657: 0061e544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 12658: 0061e6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 12659: 005e9624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 12660: 003b89dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 12661: 002d5dfd 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 12660: 003b89cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 12661: 002d5ded 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 12662: 001e7881 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 12663: 001c378d 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 12664: 0042a1a1 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 12664: 0042a191 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 12665: 0061e012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 12666: 0061e7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 12667: 005f9e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ - 12668: 003aad5d 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 12669: 003137b1 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 12668: 003aad4d 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 12669: 003137a1 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 12670: 00228b35 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ - 12671: 0035587d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 12671: 0035586d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 12672: 0028d93d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 12673: 002c5d55 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ - 12674: 002c218d 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 12673: 002c5d45 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 12674: 002c217d 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 12675: 005f6f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 12676: 0061e006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 12677: 002a9269 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 12678: 0040a589 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 12679: 002dba29 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 12678: 0040a579 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 12679: 002dba19 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 12680: 0018acc9 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 12681: 001a52e1 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 12682: 0061e162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 12683: 005f9468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 12684: 0061f170 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 12685: 0061dc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 12686: 005f5c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 12687: 00184a95 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 12688: 003fbcc9 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 12689: 0039a405 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12688: 003fbcb9 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 12689: 0039a3f5 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 12690: 005eb0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 12691: 005e9f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 12692: 001c731d 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 12693: 002f92a5 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 12694: 00398279 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 12693: 002f9295 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 12694: 00398269 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 12695: 005f15ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 12696: 003640cd 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 12696: 003640bd 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 12697: 0061d103 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 12698: 005f0b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 12699: 0061d978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 12700: 005e8c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 12701: 0028be39 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 12702: 005583c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 12703: 00192b6d 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 12704: 005ed3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 12705: 0061e61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 12706: 0031c3bd 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 12706: 0031c3ad 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 12707: 0061e29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 12708: 0061e6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 12709: 0020ae31 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 12710: 0061d794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 12711: 005efcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 12712: 0061da2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ 12713: 0028c181 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 12714: 0061e764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 12715: 0028c2f5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 12716: 005eb4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 12717: 003791a1 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 12717: 00379191 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 12718: 002aad69 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 12719: 005f17cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 12720: 005ea748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 12721: 0061eb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 12722: 0061dc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 12723: 0061dd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 12724: 0061e0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 12725: 003147f9 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 12725: 003147e9 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 12726: 005f9448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 12727: 0018e805 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 12728: 005f7d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 12729: 0055c334 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 12730: 002c1bdd 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 12730: 002c1bcd 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 12731: 005483a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 12732: 0061e2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 12733: 005f339c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 12734: 0061e128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 12735: 00543ca8 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 12736: 0061d910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 12737: 0061d6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ - 12738: 00417a29 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 12738: 00417a19 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 12739: 005f1ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 12740: 005ea988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 12741: 0061d5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 12742: 00237295 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 12743: 0028ef61 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 12744: 001bfdcd 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 12745: 005e9574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 12746: 0019280d 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 12747: 002b6aed 14 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 12747: 002b6add 14 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 12748: 001bfde5 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 12749: 003a1f75 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 12749: 003a1f65 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 12750: 0061e652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 12751: 0061d75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 12752: 0061d70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ - 12753: 003fc291 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 12753: 003fc281 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 12754: 0061d149 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 12755: 0021a7e9 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 12756: 0061d107 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 12757: 0022ea85 560 FUNC GLOBAL DEFAULT 12 multifd_send_sync_main │ │ │ │ 12758: 005529ac 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 12759: 005edcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 12760: 005ef0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 12761: 0061d278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 12762: 0061eaac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 12763: 002f0421 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 12763: 002f0411 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 12764: 001cc4ad 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 12765: 002cc619 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 12766: 002c3b65 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 12765: 002cc609 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 12766: 002c3b55 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 12767: 00168639 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 12768: 0039e1d1 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 12769: 00313289 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 12768: 0039e1c1 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 12769: 00313279 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 12770: 005ee7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 12771: 005f9640 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 12772: 0061d3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ 12773: 0061e89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 12774: 0056159c 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ - 12775: 003aa41d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 12775: 003aa40d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 12776: 00215ead 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 12777: 003ecb2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 12777: 003ecb1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 12778: 0061eb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 12779: 00295149 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 12780: 0061e310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 12781: 0061eac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 12782: 0061d93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 12783: 005ea000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ 12784: 005eaf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_EVENT │ │ │ │ 12785: 005eeff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_EVENT │ │ │ │ 12786: 0025ef51 268 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 12787: 005f4c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 12788: 005f4714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 12789: 0061f130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 12790: 0061d4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 12791: 001f60cd 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 12792: 0041b9f9 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 12792: 0041b9e9 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 12793: 00189aa1 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 12794: 003cc071 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 12794: 003cc061 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 12795: 00200149 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 12796: 005f6f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 12797: 005f6f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 12798: 005f180c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 12799: 0061e9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 12800: 0018d37d 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 12801: 00548420 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 12802: 0037768d 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 12803: 002f4bf9 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 12804: 003a360d 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 12805: 003bac3d 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 12802: 0037767d 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 12803: 002f4be9 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 12804: 003a35fd 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 12805: 003bac2d 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 12806: 0061dfb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 12807: 005f5d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 12808: 002a23bd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 12809: 0061d1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 12810: 00555770 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 12811: 0038e795 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 12811: 0038e785 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 12812: 005f2e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 12813: 0040c8f5 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ - 12814: 003aaa71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 12813: 0040c8e5 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 12814: 003aaa61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 12815: 0020ce75 824 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 12816: 002a6ba1 246 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 12817: 00543d2c 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 12818: 003a8441 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 12818: 003a8431 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 12819: 00558554 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 12820: 0061dbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 12821: 005e97e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 12822: 002a97ad 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 12823: 0061d740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 12824: 0061ebb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ - 12825: 003fbea9 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 12825: 003fbe99 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 12826: 001fa941 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 12827: 0028eefd 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 12828: 001ba639 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 12829: 0038e53d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 12830: 004229d5 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 12829: 0038e52d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 12830: 004229c5 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 12831: 005f0bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ 12832: 005f7768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 12833: 002c62ad 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 12833: 002c629d 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 12834: 0061e176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 12835: 001d0c39 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ - 12836: 003cb93d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 12836: 003cb92d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 12837: 005f20bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 12838: 005f0d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 12839: 002c619d 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 12839: 002c618d 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 12840: 005f0a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 12841: 005f9f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 12842: 002042e1 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 12843: 0061d7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 12844: 002fbbc5 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 12845: 003da845 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 12844: 002fbbb5 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 12845: 003da835 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 12846: 005f0fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 12847: 0061e470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 12848: 0018c7d9 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 12849: 002b6bf9 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 12849: 002b6be9 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ 12850: 002a2d31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 12851: 002ae795 340 FUNC GLOBAL DEFAULT 12 mb_cpu_gdb_write_register │ │ │ │ 12852: 005ea8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 12853: 002d3e41 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 12853: 002d3e31 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 12854: 005ec5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 12855: 0040113d 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 12855: 0040112d 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 12856: 00298fbd 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 12857: 003247f5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 12857: 003247e5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 12858: 0061f09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 12859: 0042a5e9 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 12859: 0042a5d9 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 12860: 0061de3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 12861: 005ea958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 12862: 0061d982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 12863: 005f5504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 12864: 0061e89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 12865: 00313301 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 12865: 003132f1 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 12866: 005f52e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 12867: 0038cd55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 12867: 0038cd45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 12868: 0061eb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12869: 00292b51 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 12870: 0061d962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 12871: 005fa528 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 12872: 0061e52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ 12873: 001b8351 92 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 12874: 0061e1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 12875: 005e9d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 12876: 0061db5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 12877: 00556c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 12878: 0023d401 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 12879: 0061d856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 12880: 003fbccd 92 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 12881: 003ce015 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 12880: 003fbcbd 92 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 12881: 003ce005 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 12882: 005f4884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 12883: 0061d312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 12884: 002933f1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 12885: 002a2b71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 12886: 0061d33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 12887: 0055b020 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 12888: 005f86fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 12889: 002f16f1 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 12889: 002f16e1 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 12890: 0020bee1 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 12891: 0061d7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 12892: 001ceb5d 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 12893: 005edc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 12894: 0028bf05 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 12895: 0061d824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 12896: 002ee2a1 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 12896: 002ee291 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 12897: 0061de1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 12898: 003e5651 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 12898: 003e5641 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 12899: 00290271 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 12900: 005ec7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 12901: 0055655c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 12902: 005eb798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 12903: 0028c1c5 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 12904: 0061d228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 12905: 002a9795 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 12906: 0028c359 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 12907: 005efd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 12908: 0041b7e5 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 12908: 0041b7d5 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 12909: 005f9268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 12910: 005ec8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 12911: 0061ea82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 12912: 0061e302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 12913: 003a17e9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ - 12914: 003e4b79 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 12913: 003a17d9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 12914: 003e4b69 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 12915: 005f083c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 12916: 0020cd75 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 12917: 00299921 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 12918: 00555d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 12919: 0061d78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 12920: 005ecbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 12921: 005f8890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 12922: 002a3625 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 12923: 005f82ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 12924: 003c3b45 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 12925: 003d6469 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 12926: 0038e1f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 12924: 003c3b35 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 12925: 003d6459 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 12926: 0038e1e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 12927: 00542c8c 840 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 12928: 005ee534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 12929: 00195a15 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 12930: 003f182d 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 12930: 003f181d 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 12931: 002a5ec9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 12932: 005f6c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ - 12933: 0038e849 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 12933: 0038e839 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 12934: 0061df9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 12935: 002a9381 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 12936: 005ef2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 12937: 001bac11 6 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 12938: 0061e93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 12939: 0061e9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 12940: 00315a61 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ - 12941: 0038a03d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 12940: 00315a51 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 12941: 0038a02d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 12942: 0061e88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 12943: 003cdced 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 12943: 003cdcdd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 12944: 001f79d9 124 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 12945: 002dc5f9 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 12945: 002dc5e9 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 12946: 005ecc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 12947: 0061e9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 12948: 005f982c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 12949: 005f4bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 12950: 0061dfb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 12951: 0061d260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ - 12952: 0042d731 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 12952: 0042d721 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 12953: 001c2b1d 92 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 12954: 005efe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 12955: 00195061 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 12956: 0055b758 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 12957: 0028f189 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 12958: 0020b8b5 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 12959: 001f67b5 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 12960: 005f320c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 12961: 00400c99 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 12961: 00400c89 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 12962: 0061d84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 12963: 001e6b19 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 12964: 0061e2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 12965: 003c59d1 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 12965: 003c59c1 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 12966: 0028b381 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 12967: 0038dead 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 12968: 002ff719 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 12967: 0038de9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 12968: 002ff709 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 12969: 0061ea06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 12970: 0061e126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 12971: 003c2eed 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 12972: 003951b1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 12971: 003c2edd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 12972: 003951a1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 12973: 005f5104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 12974: 0061e7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 12975: 005ea4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 12976: 00314d49 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 12976: 00314d39 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 12977: 00179e05 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ - 12978: 00389f1d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 12978: 00389f0d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 12979: 005e8dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ - 12980: 003a93a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 12980: 003a9391 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 12981: 005f4ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 12982: 0061d234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 12983: 002d6af1 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 12983: 002d6ae1 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 12984: 0023204d 148 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 12985: 0055be90 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 12986: 003c2fdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 12986: 003c2fcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 12987: 0061d514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 12988: 00230651 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 12989: 0055f8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_lbuea │ │ │ │ 12990: 0019c749 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 12991: 001d1b4d 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 12992: 002afa89 10 FUNC GLOBAL DEFAULT 12 helper_mmu_read │ │ │ │ 12993: 002aea19 28 FUNC GLOBAL DEFAULT 12 helper_unaligned_access │ │ │ │ 12994: 0055b860 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 12995: 001b87c5 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 12996: 0030ae69 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 12996: 0030ae59 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 12997: 005f6ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 12998: 00432899 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 12998: 00432889 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 12999: 005f3bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 13000: 0061dd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 13001: 0061d1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 13002: 0061db3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ 13003: 00543664 12 OBJECT GLOBAL DEFAULT 21 NetFilterDirection_lookup │ │ │ │ 13004: 005f0c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 13005: 005ecee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 13006: 002117ad 2476 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 13007: 0029f1ad 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 13008: 0061e1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 13009: 003ec641 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 13010: 003aa32d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 13011: 004059c5 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 13012: 003cb221 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 13009: 003ec631 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 13010: 003aa31d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 13011: 004059b5 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 13012: 003cb211 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 13013: 005f58f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ - 13014: 00392179 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 13015: 0038e6a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 13014: 00392169 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 13015: 0038e695 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 13016: 005f0d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 13017: 0061dc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 13018: 003bbb6d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 13019: 003af829 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 13018: 003bbb5d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 13019: 003af819 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 13020: 001c4265 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 13021: 0061df64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 13022: 0061e9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 13023: 00261fb9 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 13024: 0061e74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 13025: 0061d3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 13026: 0061dbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 13027: 005f40d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ - 13028: 0031dae9 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 13029: 003ad2ed 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 13028: 0031dad9 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 13029: 003ad2dd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 13030: 00270e41 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 13031: 0061d1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 13032: 00270e49 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 13033: 0061e078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 13034: 00270e75 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 13035: 0018a199 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 13036: 0061e0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 13037: 00270ee1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 13038: 00270f51 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 13039: 003b93f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 13039: 003b93e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 13040: 00270fc5 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 13041: 0061df00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 13042: 0027103d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 13043: 002750b9 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 13044: 003b7289 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 13044: 003b7279 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 13045: 002710b9 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 13046: 00272b6d 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 13047: 005edd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 13048: 00234d59 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 13049: 0023040d 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 13050: 0018ed51 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 13051: 00238f21 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 13052: 002a2495 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 13053: 003d1091 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 13053: 003d1081 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 13054: 0061e8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ 13055: 0028be99 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 13056: 0061d20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 13057: 002f7f09 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 13057: 002f7ef9 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 13058: 0061d5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 13059: 002812c9 14 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 13060: 0061d5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 13061: 00228639 348 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 13062: 001ede19 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 13063: 0061d9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 13064: 005f4df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ - 13065: 0038cbed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 13065: 0038cbdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 13066: 0061d44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 13067: 005f4ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 13068: 005ead98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 13069: 005f6344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 13070: 003e0ba5 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 13071: 002ccf9d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 13072: 003ef519 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 13073: 00401c31 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 13070: 003e0b95 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 13071: 002ccf8d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 13072: 003ef509 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 13073: 00401c21 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 13074: 0061d344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 13075: 00315f31 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 13075: 00315f21 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 13076: 0061e7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 13077: 003d2ab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 13077: 003d2aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 13078: 005eabdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 13079: 00384cbd 484 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 13080: 00407b95 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 13081: 00401695 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 13079: 00384cad 484 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 13080: 00407b85 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 13081: 00401685 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 13082: 005f4784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ - 13083: 004018c1 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 13083: 004018b1 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 13084: 0055345c 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 13085: 005f2f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 13086: 003b60d5 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 13086: 003b60c5 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 13087: 002786f9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 13088: 00294aa1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ - 13089: 00316c59 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 13089: 00316c49 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 13090: 005edc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 13091: 0038d7e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 13091: 0038d7d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ 13092: 001b8a19 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 13093: 005f8afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 13094: 0061dad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 13095: 0061d4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 13096: 005f5124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 13097: 005ebe4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 13098: 001a9345 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 13099: 001c42c5 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 13100: 003a6bb5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 13100: 003a6ba5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 13101: 005eef40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 13102: 001d4b51 4 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 13103: 005f54b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 13104: 0061d56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 13105: 0038a15d 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 13105: 0038a14d 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 13106: 0018e269 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ - 13107: 002cae29 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 13107: 002cae19 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 13108: 0061dbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 13109: 003b09f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 13109: 003b09e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 13110: 0061d8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 13111: 0028a77d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 13112: 00554a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 13113: 0061e4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 13114: 0023d5d5 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 13115: 0018a251 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ - 13116: 003155d1 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 13116: 003155c1 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 13117: 005f8f74 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 13118: 0061dd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 13119: 0061dbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 13120: 003fc701 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 13120: 003fc6f1 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 13121: 0061e594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 13122: 005f8a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 13123: 0061d92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 13124: 0055445c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 13125: 002a9339 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 13126: 002d59c1 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 13126: 002d59b1 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 13127: 0027049d 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 13128: 0042dcd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 13129: 00502f18 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 13128: 0042dcc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 13129: 00502f08 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 13130: 0061d17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 13131: 005eaaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 13132: 003be18d 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 13132: 003be17d 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 13133: 005f7758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 13134: 00416a9d 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 13135: 004183b9 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 13134: 00416a8d 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 13135: 004183a9 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 13136: 0061d906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 13137: 005f812c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 13138: 003ffdc9 180 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ - 13139: 003ed16d 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 13138: 003ffdb9 180 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 13139: 003ed15d 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 13140: 0061d466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 13141: 0061d61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 13142: 0038dc91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 13142: 0038dc81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 13143: 00544404 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ - 13144: 002d3d09 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 13145: 0031cd95 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 13144: 002d3cf9 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 13145: 0031cd85 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 13146: 005f5fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 13147: 005eef30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 13148: 005f069c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 13149: 0020e5d1 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 13150: 0061e71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 13151: 0061d9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 13152: 005ec91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 13153: 00237e9d 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 13154: 0061d1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 13155: 0017a9e1 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 13156: 00294d29 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 13157: 00429acd 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 13158: 003cb43d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 13157: 00429abd 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 13158: 003cb42d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 13159: 001de945 156 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 13160: 0061dc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 13161: 003f6f7d 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 13161: 003f6f6d 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 13162: 005f7824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 13163: 0061ddca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 13164: 00543a68 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 13165: 0039bedd 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 13166: 003080c9 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 13167: 0032dded 240 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 13165: 0039becd 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 13166: 003080b9 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 13167: 0032dddd 240 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 13168: 0018c321 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 13169: 00287909 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 13170: 0033b775 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 13171: 003cfd41 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 13170: 0033b765 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 13171: 003cfd31 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 13172: 005edaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 13173: 00543ab4 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 13174: 002aabd9 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 13175: 003637d1 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 13176: 002c8841 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 13175: 003637c1 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 13176: 002c8831 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ 13177: 00554a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 13178: 0061de86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 13179: 0061d1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 13180: 0061d9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 13181: 005ea280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 13182: 005f7b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 13183: 005eb298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 13184: 0020a81d 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 13185: 002bc525 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 13185: 002bc515 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 13186: 0061da72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 13187: 0061ea00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 13188: 003518c1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 13188: 003518b1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 13189: 005f354c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 13190: 001ee745 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 13191: 00183e49 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 13192: 0034132d 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 13193: 00419021 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 13192: 0034131d 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 13193: 00419011 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 13194: 005543d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 13195: 005efca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 13196: 00230761 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 13197: 0040b1a1 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ - 13198: 0030c8dd 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 13199: 003d6f71 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 13197: 0040b191 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 13198: 0030c8cd 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 13199: 003d6f61 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 13200: 001de049 44 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 13201: 002a2039 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 13202: 001ba1ad 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 13203: 0061d2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 13204: 0061e42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 13205: 0061d67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 13206: 0061e718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 13207: 005ed214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ - 13208: 003b1025 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 13208: 003b1015 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 13209: 001d4a3d 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 13210: 0061d8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 13211: 005f813c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 13212: 005eff70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 13213: 0061dcba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 13214: 0061f0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 13215: 005ebc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 13216: 005f5e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 13217: 005ea240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ - 13218: 003b90a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 13218: 003b9099 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 13219: 0028a7e1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 13220: 0061dc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 13221: 0019cc25 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 13222: 0061d368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 13223: 0061dc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 13224: 005ee0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 13225: 003b9a01 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 13225: 003b99f1 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 13226: 0018a305 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 13227: 001b8f81 2032 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 13228: 005f6d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 13229: 002a1e89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 13230: 003a0a75 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 13231: 003dfac1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 13230: 003a0a65 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 13231: 003dfab1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 13232: 005f7618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 13233: 0055b0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ - 13234: 0042a749 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 13234: 0042a739 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 13235: 0061d2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 13236: 00389881 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 13236: 00389871 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 13237: 0018cd09 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 13238: 003d2df9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 13238: 003d2de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 13239: 005f48d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 13240: 0018c3c9 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 13241: 0061ebba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 13242: 003b11c5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 13242: 003b11b5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 13243: 0061da3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 13244: 005f7df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 13245: 0061db0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 13246: 002aa949 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 13247: 003b8c35 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ - 13248: 003a00ed 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 13247: 003b8c25 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 13248: 003a00dd 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 13249: 0061e3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 13250: 005f1ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 13251: 005eb388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 13252: 0061d7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 13253: 0061db8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 13254: 003bc3c5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 13254: 003bc3b5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 13255: 0061da56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 13256: 0061d592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 13257: 0061e9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 13258: 003b65a9 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 13258: 003b6599 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 13259: 005f13ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ - 13260: 003afbed 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 13261: 003d0089 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 13260: 003afbdd 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 13261: 003d0079 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 13262: 005f089c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 13263: 005e9864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 13264: 001da9f5 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 13265: 003d93c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 13266: 003fffc5 1252 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 13265: 003d93b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 13266: 003fffb5 1252 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 13267: 00295009 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 13268: 002bf9ad 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ - 13269: 0040f809 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 13268: 002bf99d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 13269: 0040f7f9 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 13270: 00226ae5 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 13271: 0061e1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 13272: 005f371c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 13273: 005f5b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 13274: 005f60a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 13275: 0061e1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 13276: 0061ea2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 13277: 0061da74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 13278: 005f5954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 13279: 00389809 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 13279: 003897f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 13280: 0025d3c1 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ - 13281: 00373291 612 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 13282: 003a94f5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 13281: 00373281 612 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 13282: 003a94e5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 13283: 00554984 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 13284: 005f78e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 13285: 005f7874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 13286: 005efd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 13287: 005ee844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 13288: 0061dbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 13289: 002c1d49 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 13290: 0042bd41 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 13289: 002c1d39 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 13290: 0042bd31 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 13291: 0028e329 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 13292: 0061da7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 13293: 0019bbf9 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 13294: 00554354 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ - 13295: 0038d949 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ - 13296: 002f208d 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 13295: 0038d939 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 13296: 002f207d 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 13297: 005f9248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 13298: 0018d271 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ - 13299: 003fc879 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 13300: 00417639 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 13299: 003fc869 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 13300: 00417629 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 13301: 005f19ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 13302: 005f304c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 13303: 001babd5 4 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 13304: 0055b7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 13305: 004c2384 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 13306: 00411275 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 13305: 004c2374 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 13306: 00411265 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 13307: 005f344c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 13308: 005ec4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 13309: 005eb478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 13310: 005ecccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 13311: 005f4018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ - 13312: 004327e9 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 13312: 004327d9 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 13313: 005f7988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 13314: 003ecaf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 13314: 003ecae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 13315: 001e0775 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 13316: 0061d208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 13317: 002af7bd 74 FUNC GLOBAL DEFAULT 12 helper_fcmp_eq │ │ │ │ 13318: 0055a54c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 13319: 003ce26d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 13320: 00392659 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 13319: 003ce25d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 13320: 00392649 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 13321: 005f6cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 13322: 005437a4 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 13323: 005ee544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 13324: 003b9199 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 13324: 003b9189 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 13325: 0055bf14 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ - 13326: 003e6b11 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 13326: 003e6b01 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 13327: 0061dd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 13328: 0018c471 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 13329: 00553944 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 13330: 0061d412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 13331: 003aceb1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 13331: 003acea1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 13332: 0025e115 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ - 13333: 0038b2ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ - 13334: 00301b89 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 13335: 003e829d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 13333: 0038b2dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 13334: 00301b79 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 13335: 003e828d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 13336: 005ec40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 13337: 003aea51 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 13337: 003aea41 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 13338: 001b8655 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 13339: 005ec85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 13340: 005f4b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 13341: 001fd099 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 13342: 005ebcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 13343: 0061d1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 13344: 0061d9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 13345: 0055f9e8 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 13346: 0061d250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 13347: 0061e02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 13348: 00424291 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 13348: 00424281 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 13349: 0028bed1 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 13350: 0031de65 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 13350: 0031de55 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 13351: 0061da4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 13352: 0061e046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_CAN_RX_DISCARD_DSTATE │ │ │ │ - 13353: 002c7329 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 13354: 0038e80d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ - 13355: 002f8ac1 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 13353: 002c7319 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 13354: 0038e7fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 13355: 002f8ab1 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 13356: 005edba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 13357: 0042190d 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ - 13358: 0040d2b1 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 13357: 004218fd 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 13358: 0040d2a1 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 13359: 00270911 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 13360: 005f9e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 13361: 005f1b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 13362: 003f11f9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 13362: 003f11e9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 13363: 0022fcd9 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 13364: 003ac535 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 13364: 003ac525 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 13365: 00193aad 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 13366: 0061dbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ - 13367: 003a8901 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 13367: 003a88f1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 13368: 001e8eed 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 13369: 005e910c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 13370: 002af8e9 72 FUNC GLOBAL DEFAULT 12 helper_fcmp_ge │ │ │ │ 13371: 005f53b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13372: 0020a951 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 13373: 005ea758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 13374: 0061e9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 13375: 002bfe2d 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 13375: 002bfe1d 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 13376: 002302e5 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 13377: 002ac491 40 FUNC GLOBAL DEFAULT 12 mmu_init │ │ │ │ 13378: 002a37a5 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 13379: 0061db74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 13380: 005f90a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 13381: 0061e674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 13382: 005e913c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 13383: 00431205 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 13384: 003a2c81 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 13383: 004311f5 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 13384: 003a2c71 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 13385: 005f37cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 13386: 0061d806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 13387: 002af855 70 FUNC GLOBAL DEFAULT 12 helper_fcmp_gt │ │ │ │ 13388: 005ec8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 13389: 0041142d 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 13390: 0031553d 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 13389: 0041141d 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 13390: 0031552d 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 13391: 0061e428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 13392: 0018d975 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 13393: 0021fc45 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 13394: 0061d25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 13395: 0061e0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 13396: 0023aac9 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 13397: 00515268 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 13397: 00515258 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 13398: 005f64a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 13399: 0027ae4d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 13400: 00224a61 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 13401: 0061f0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 13402: 00312d29 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 13402: 00312d19 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 13403: 0061d552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 13404: 005ed974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 13405: 0038ace9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ - 13406: 003bd461 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 13405: 0038acd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 13406: 003bd451 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 13407: 005ee1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 13408: 002c6bd5 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 13408: 002c6bc5 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 13409: 0061dea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 13410: 00238f99 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 13411: 00423505 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 13411: 004234f5 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 13412: 005f5ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 13413: 005f5d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 13414: 005fbdb0 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 13415: 00294695 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 13416: 002c7649 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 13417: 003bb0a9 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 13416: 002c7639 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 13417: 003bb099 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 13418: 0061da9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 13419: 001ddf25 4 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 13420: 003e16f5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 13420: 003e16e5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 13421: 0061db4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 13422: 002e16b9 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 13422: 002e16a9 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 13423: 005f59c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 13424: 00543dd4 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 13425: 0041b955 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 13426: 003e9dcd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ - 13427: 0038f6f9 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 13425: 0041b945 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 13426: 003e9dbd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 13427: 0038f6e9 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 13428: 00544510 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 13429: 005f1b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 13430: 0061d32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 13431: 003f22e9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 13431: 003f22d9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 13432: 001e12dd 44 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ - 13433: 00316229 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 13434: 0038e2a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 13433: 00316219 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 13434: 0038e299 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 13435: 005ebcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ - 13436: 003d38f1 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 13436: 003d38e1 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 13437: 0061db16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 13438: 0061dedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 13439: 005f0cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 13440: 005efb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 13441: 0061dee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ - 13442: 004312ed 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 13443: 00316b6d 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 13444: 00377509 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 13442: 004312dd 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 13443: 00316b5d 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 13444: 003774f9 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 13445: 0061d2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 13446: 005f38dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 13447: 005eccbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 13448: 005e9c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 13449: 003f2c65 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 13449: 003f2c55 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 13450: 0028d7fd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 13451: 0061daba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 13452: 0061f0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 13453: 003c6b71 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 13453: 003c6b61 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 13454: 002a4df1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ - 13455: 002cc475 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 13455: 002cc465 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 13456: 005f8c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 13457: 005f2c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 13458: 002f7659 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 13458: 002f7649 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 13459: 00167fc9 188 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 13460: 0061d51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 13461: 002dba79 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 13462: 0038c8f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 13461: 002dba69 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 13462: 0038c8e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 13463: 0061d8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 13464: 00281ec5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ 13465: 005f2274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_CAN_RESET_EVENT │ │ │ │ - 13466: 0041fa35 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 13466: 0041fa25 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 13467: 0061de00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 13468: 001c3c29 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 13469: 0061db76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 13470: 0061d504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 13471: 00287949 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 13472: 002a6971 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 13473: 002f6085 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 13473: 002f6075 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 13474: 005ecadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 13475: 0028b109 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 13476: 0061d96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 13477: 00292829 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 13478: 0061e070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 13479: 0042c66d 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 13480: 002f1e25 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 13479: 0042c65d 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 13480: 002f1e15 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 13481: 0061e068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 13482: 005f6514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 13483: 005f6994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 13484: 00203041 160 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 13485: 0061ddc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 13486: 005e9834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 13487: 005ea050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 13488: 0061dfa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 13489: 002930b5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 13490: 0018a3b5 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 13491: 001e4025 26 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 13492: 003967dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 13493: 0042c9d5 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 13492: 003967cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 13493: 0042c9c5 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 13494: 002af605 64 FUNC GLOBAL DEFAULT 12 helper_frsub │ │ │ │ 13495: 0061da4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 13496: 003d58b5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 13496: 003d58a5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 13497: 00544b90 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 13498: 0039b329 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 13499: 00397799 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 13498: 0039b319 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 13499: 00397789 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 13500: 0061db94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 13501: 001ba1ed 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 13502: 00539e00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 13503: 00276129 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 13504: 002a6761 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 13505: 001ba7d5 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 13506: 003ea811 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ - 13507: 003fe3a5 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 13508: 00405fd9 156 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 13506: 003ea801 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 13507: 003fe395 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 13508: 00405fc9 156 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 13509: 001797a9 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 13510: 005f073c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 13511: 003d9bfd 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 13511: 003d9bed 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 13512: 002a149d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 13513: 005f4a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 13514: 0061dcc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 13515: 00556874 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 13516: 00270869 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 13517: 0061d6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ - 13518: 00429861 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 13518: 00429851 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 13519: 005f6cc4 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 13520: 0061dd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 13521: 0027aa35 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 13522: 003eb191 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 13522: 003eb181 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 13523: 0061ddae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 13524: 0061d904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 13525: 005f6394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 13526: 0041cda1 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 13527: 00403ae9 76 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 13528: 0040bdad 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ - 13529: 004235b1 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 13526: 0041cd91 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 13527: 00403ad9 76 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 13528: 0040bd9d 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 13529: 004235a1 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 13530: 0061e790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ - 13531: 0038ea65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 13531: 0038ea55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 13532: 005edc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 13533: 00556034 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 13534: 0039fd0d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 13535: 00429d2d 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 13534: 0039fcfd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 13535: 00429d1d 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 13536: 0061e476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 13537: 003c9589 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 13538: 0040b6fd 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 13537: 003c9579 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 13538: 0040b6ed 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 13539: 0061da0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 13540: 003a0141 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 13541: 00348141 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 13540: 003a0131 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 13541: 00348131 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 13542: 0061e34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 13543: 0022e0d9 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 13544: 005f2f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ - 13545: 003287e9 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 13545: 003287d9 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 13546: 005edc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 13547: 0061eada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 13548: 0022c4c1 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 13549: 0061e56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 13550: 00427365 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 13551: 003b0729 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 13552: 00323921 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 13550: 00427355 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 13551: 003b0719 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 13552: 00323911 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 13553: 005f5634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 13554: 0061ebca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 13555: 005fa544 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 13556: 0061e432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ - 13557: 003e51e5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 13558: 003bb6d1 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 13557: 003e51d5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 13558: 003bb6c1 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 13559: 0061d7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 13560: 002af809 76 FUNC GLOBAL DEFAULT 12 helper_fcmp_le │ │ │ │ 13561: 001c4961 78 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 13562: 00390571 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 13562: 00390561 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 13563: 001bac0d 4 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 13564: 00188af9 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 13565: 005481f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 13566: 0055ebf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_stackprot │ │ │ │ 13567: 00231259 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 13568: 005e98d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ - 13569: 0038cc29 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 13569: 0038cc19 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 13570: 0061eb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 13571: 0034bee5 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 13572: 003c73e1 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 13571: 0034bed5 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 13572: 003c73d1 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 13573: 0029f4d9 308 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 13574: 00267e55 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 13575: 00410769 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 13575: 00410759 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 13576: 001dea9d 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 13577: 002af779 68 FUNC GLOBAL DEFAULT 12 helper_fcmp_lt │ │ │ │ 13578: 0061e57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 13579: 0061d68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 13580: 00426691 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 13580: 00426681 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 13581: 0061d26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 13582: 005efc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 13583: 002c73f1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ - 13584: 0030dfd9 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 13583: 002c73e1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 13584: 0030dfc9 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 13585: 005ef7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 13586: 005f0f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 13587: 0061e8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 13588: 005ecdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 13589: 0038eb55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 13589: 0038eb45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 13590: 005edc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 13591: 005ede94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 13592: 0061d818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 13593: 001980dd 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 13594: 005f2bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 13595: 00198ee9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 13596: 0025e389 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 13597: 0028d199 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 13598: 004071ed 280 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 13598: 004071dd 280 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 13599: 005f1c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 13600: 0020be8d 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 13601: 0061d38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ - 13602: 003ecab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 13602: 003ecaa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 13603: 001d1d81 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 13604: 005f9338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 13605: 002493d1 2740 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 13606: 0061e14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 13607: 005f9558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 13608: 002794fd 300 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 13609: 005f811c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 13610: 0061d38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 13611: 0061d518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 13612: 003bd85d 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ - 13613: 00390689 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 13612: 003bd84d 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 13613: 00390679 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 13614: 0019bc55 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 13615: 005f994c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 13616: 0039a229 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 13616: 0039a219 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 13617: 00250f61 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 13618: 0061d896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 13619: 003c1d89 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 13619: 003c1d79 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 13620: 0060d6e0 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 13621: 002ab281 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 13622: 0061d980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 13623: 0061d6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 13624: 0018b031 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ - 13625: 00351b01 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 13625: 00351af1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 13626: 001962f9 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 13627: 005f33ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 13628: 00408639 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 13629: 004c1c74 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 13630: 0040a729 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 13628: 00408629 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 13629: 004c1c64 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 13630: 0040a719 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ 13631: 002af89d 74 FUNC GLOBAL DEFAULT 12 helper_fcmp_ne │ │ │ │ - 13632: 002f7f29 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 13632: 002f7f19 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 13633: 00188201 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 13634: 0023579d 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 13635: 0041c065 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 13635: 0041c055 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 13636: 005f2454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 13637: 0018fb55 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 13638: 0018a7f9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 13639: 005f10dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 13640: 005fbda4 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ 13641: 005f5154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 13642: 0061d352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 13643: 001974d1 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 13644: 001f62c9 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 13645: 005ef5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 13646: 004085dd 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 13646: 004085cd 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ 13647: 0061e242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 13648: 005f5194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 13649: 005f2d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 13650: 0021897d 200 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ - 13651: 00321f89 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 13651: 00321f79 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 13652: 0061d13e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 13653: 0061d6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 13654: 001edf4d 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 13655: 002f1fa1 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 13655: 002f1f91 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 13656: 0061e38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 13657: 005ef870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 13658: 0020a98d 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 13659: 0037bab5 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 13659: 0037baa5 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 13660: 001c88bd 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 13661: 002eee55 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 13661: 002eee45 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 13662: 001ec3c1 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 13663: 0021a7d5 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 13664: 005f39ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 13665: 003c7a89 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 13666: 003e091d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 13665: 003c7a79 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 13666: 003e090d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 13667: 005eaf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 13668: 00559fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ - 13669: 003df1e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 13670: 0042da79 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 13671: 0039e399 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 13669: 003df1d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 13670: 0042da69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 13671: 0039e389 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 13672: 002921f1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 13673: 005ede04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 13674: 003dcc61 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 13674: 003dcc51 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 13675: 0061ea36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 13676: 005438e8 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 13677: 003cdfd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 13677: 003cdfc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ 13678: 0061da5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 13679: 0061e664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 13680: 005f5004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 13681: 0061d9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 13682: 0055a5d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 13683: 0019912d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 13684: 0038edad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 13684: 0038ed9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 13685: 0061d638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 13686: 005f3e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 13687: 005f6574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 13688: 003d281d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 13688: 003d280d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 13689: 0061d428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 13690: 0029249d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 13691: 003e6421 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 13692: 00374631 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 13691: 003e6411 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 13692: 00374621 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 13693: 005ecd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 13694: 005f6ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 13695: 003fcffd 100 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 13695: 003fcfed 100 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 13696: 001bfe29 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 13697: 005ef890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 13698: 003ec425 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 13698: 003ec415 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 13699: 001e7b65 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ - 13700: 0040cf41 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 13700: 0040cf31 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 13701: 0061d16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 13702: 0029fc51 22 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 13703: 00429ec9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 13704: 00393d1d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 13703: 00429eb9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 13704: 00393d0d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 13705: 0061e16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 13706: 005f390c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 13707: 00306ee9 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 13707: 00306ed9 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 13708: 00543b8c 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ - 13709: 0034e6c1 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 13709: 0034e6b1 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 13710: 002ab2f5 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 13711: 0040a67d 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 13711: 0040a66d 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 13712: 00557660 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 13713: 0061e8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 13714: 005ef6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 13715: 002d4fa9 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 13715: 002d4f99 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 13716: 0061e6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 13717: 0061d71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ - 13718: 002dc911 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 13719: 00313c69 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 13720: 002c5c65 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 13721: 003ab77d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 13722: 002d3c21 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 13718: 002dc901 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 13719: 00313c59 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 13720: 002c5c55 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 13721: 003ab76d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 13722: 002d3c11 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 13723: 001d0b25 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 13724: 0061d494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 13725: 00169319 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 13726: 0061d59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 13727: 0061e024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 13728: 005ea918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 13729: 003ac089 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 13730: 00313f59 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 13729: 003ac079 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 13730: 00313f49 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 13731: 005ea370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 13732: 003b1a11 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 13732: 003b1a01 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 13733: 005f122c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 13734: 005f8a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 13735: 003df849 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 13735: 003df839 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 13736: 001e8f69 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 13737: 005f5f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 13738: 005f9548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ 13739: 001c355d 70 FUNC GLOBAL DEFAULT 12 register_init_block32 │ │ │ │ 13740: 005f833c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 13741: 0061d704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 13742: 003ac73d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 13742: 003ac72d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 13743: 005f5284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 13744: 003f2581 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 13744: 003f2571 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 13745: 005f6ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 13746: 001d7965 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 13747: 005f78a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 13748: 002885d1 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 13749: 0061e5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 13750: 005ea480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 13751: 0018f899 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 13752: 001deae9 88 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 13753: 003cb2d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 13753: 003cb2c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 13754: 0055e85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt │ │ │ │ 13755: 005f8950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 13756: 00417a79 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 13757: 003a8385 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 13758: 003c0541 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 13756: 00417a69 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 13757: 003a8375 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 13758: 003c0531 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 13759: 0061d6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 13760: 0040a455 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 13760: 0040a445 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 13761: 0061d566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 13762: 005f8db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 13763: 0039df8d 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 13763: 0039df7d 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 13764: 001c3125 320 FUNC GLOBAL DEFAULT 12 register_read │ │ │ │ - 13765: 0038df61 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 13766: 003c3929 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 13765: 0038df51 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 13766: 003c3919 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 13767: 00544ab0 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 13768: 002cbdd1 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 13768: 002cbdc1 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 13769: 0022b709 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 13770: 00558974 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 13771: 005f8c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ 13772: 0061d890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 13773: 0029fa45 58 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 13774: 005ee674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 13775: 00217e69 152 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 13776: 001a019d 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 13777: 0061d918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 13778: 001e3ad1 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 13779: 001ae325 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 13780: 005eb588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 13781: 002c5855 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 13782: 00399f31 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 13781: 002c5845 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 13782: 00399f21 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 13783: 005f4138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 13784: 0061e6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 13785: 005575dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 13786: 005f3dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 13787: 00543c78 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 13788: 0061d119 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ 13789: 00231139 34 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ @@ -13796,891 +13796,891 @@ │ │ │ │ 13792: 00234491 132 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ 13793: 00290d85 12 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 13794: 0061dfe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 13795: 005eb4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 13796: 0061e256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 13797: 0061d5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 13798: 0061d82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 13799: 00383059 308 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 13800: 0031cfe5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 13799: 00383049 308 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 13800: 0031cfd5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 13801: 0061e8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 13802: 005f203c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 13803: 0061e5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 13804: 0061d932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 13805: 005f5c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 13806: 003dc61d 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 13806: 003dc60d 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ 13807: 002a4131 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 13808: 005eb488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 13809: 0061e75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 13810: 00214ee5 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 13811: 005f218c 56 OBJECT GLOBAL DEFAULT 24 hw_net_can_trace_events │ │ │ │ 13812: 005ebc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ - 13813: 003d3a31 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 13813: 003d3a21 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 13814: 005615d4 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ - 13815: 0030c149 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 13815: 0030c139 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 13816: 002053a9 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 13817: 005f6604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 13818: 002a5ae9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ - 13819: 00404165 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 13819: 00404155 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 13820: 00215369 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 13821: 001d78e9 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 13822: 003e1c05 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 13822: 003e1bf5 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 13823: 0055634c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 13824: 005f2294 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 13825: 003130b1 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 13826: 00363a95 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 13827: 003a6f59 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 13825: 003130a1 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 13826: 00363a85 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 13827: 003a6f49 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 13828: 001c87ad 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 13829: 005f872c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 13830: 005064e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 13830: 005064d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 13831: 001e3d5d 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 13832: 0061dbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ - 13833: 002d6b31 100 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 13833: 002d6b21 100 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 13834: 0061d968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 13835: 001c35a5 70 FUNC GLOBAL DEFAULT 12 register_init_block64 │ │ │ │ 13836: 00294b25 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 13837: 005e95b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 13838: 0061eb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 13839: 00555b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 13840: 00428de1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 13841: 003138c5 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 13840: 00428dd1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 13841: 003138b5 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 13842: 002829ed 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 13843: 00561724 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 13844: 002a6a85 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 13845: 005edb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 13846: 003d2b65 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 13847: 003ad135 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 13846: 003d2b55 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 13847: 003ad125 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 13848: 002038b1 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 13849: 0061db80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 13850: 005f0c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 13851: 005f1dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 13852: 0061eb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 13853: 003740f9 244 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 13853: 003740e9 244 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 13854: 002a590d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 13855: 005f9dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 13856: 003b21bd 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 13857: 003daf49 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ - 13858: 0040ea25 380 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 13856: 003b21ad 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 13857: 003daf39 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 13858: 0040ea15 380 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 13859: 0060d868 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 13860: 005fbdac 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 13861: 0061db6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ - 13862: 002f15d1 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 13862: 002f15c1 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 13863: 005f08dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 13864: 0061d728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 13865: 0061d100 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 13866: 002c3e11 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 13867: 003a197d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 13866: 002c3e01 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 13867: 003a196d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 13868: 00543318 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 13869: 001eecb9 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 13870: 003b30b1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 13871: 003f6d99 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 13870: 003b30a1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 13871: 003f6d89 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 13872: 005f5eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 13873: 0061eb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 13874: 0030c6c5 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 13875: 003f7349 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 13876: 004126c9 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 13874: 0030c6b5 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 13875: 003f7339 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 13876: 004126b9 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 13877: 00223041 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 13878: 0061d72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 13879: 001bd989 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ - 13880: 003a233d 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 13880: 003a232d 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 13881: 005f124c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ - 13882: 003af66d 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 13882: 003af65d 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 13883: 0055424c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ - 13884: 002c1b0d 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 13884: 002c1afd 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 13885: 0061e2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 13886: 00423b75 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 13887: 003ce719 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 13886: 00423b65 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 13887: 003ce709 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 13888: 0061dd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 13889: 00557558 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 13890: 0061db68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 13891: 002af6c9 174 FUNC GLOBAL DEFAULT 12 helper_fcmp_un │ │ │ │ 13892: 0061e08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 13893: 00325145 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 13893: 00325135 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 13894: 0061e522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 13895: 005f0a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 13896: 0031d351 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 13897: 00395df5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ - 13898: 002d49d5 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 13899: 00378ff5 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ - 13900: 00407b0d 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 13896: 0031d341 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 13897: 00395de5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 13898: 002d49c5 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 13899: 00378fe5 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 13900: 00407afd 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 13901: 005f995c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 13902: 005ec60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 13903: 0025f421 24 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 13904: 00290da1 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 13905: 005eff40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 13906: 00543e1c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 13907: 0061e802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 13908: 001d7959 6 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 13909: 001e50e1 120 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 13910: 0061dbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ 13911: 0061df70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 13912: 003b07dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ - 13913: 002f5221 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 13912: 003b07cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 13913: 002f5211 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 13914: 0061e666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 13915: 002b5c8d 100 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 13915: 002b5c7d 100 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 13916: 0061d3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 13917: 0061f084 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 13918: 00294da9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 13919: 005f8abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 13920: 0060d7f4 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ - 13921: 0040501d 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 13921: 0040500d 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 13922: 005ec4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ 13923: 005f21f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_CANFD_RX_FIFO_FILTER_REJECT_EVENT │ │ │ │ 13924: 00262809 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ - 13925: 00397b41 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 13925: 00397b31 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 13926: 002a1655 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 13927: 002d1531 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 13927: 002d1521 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 13928: 001e3cc1 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 13929: 001e0749 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 13930: 005554dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 13931: 00421755 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 13932: 00314029 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 13931: 00421745 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 13932: 00314019 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 13933: 0020b76d 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 13934: 005fbb9c 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 13935: 005f5c64 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 13936: 0061dbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 13937: 00506410 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 13938: 003d9aed 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 13937: 00506400 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 13938: 003d9add 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 13939: 005ef9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 13940: 005ee464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 13941: 00277971 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 13942: 0040b585 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 13942: 0040b575 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 13943: 0061e992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 13944: 003e08a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 13944: 003e0895 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 13945: 0023442d 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 13946: 005f3e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 13947: 005f8b1c 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 13948: 005541c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 13949: 005f3b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 13950: 002f5d3d 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 13950: 002f5d2d 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 13951: 005f38fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 13952: 005ee834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ - 13953: 00405881 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 13953: 00405871 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 13954: 005efec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 13955: 002f1e81 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 13955: 002f1e71 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 13956: 002162f5 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 13957: 0061e9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 13958: 005f7538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 13959: 0061dfd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 13960: 001d0bf5 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 13961: 005f59e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 13962: 0050a360 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 13962: 0050a350 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 13963: 005f0abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 13964: 005f17bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 13965: 0028da7d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 13966: 001d7ab1 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 13967: 0018f951 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 13968: 0061d570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 13969: 00553484 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 13970: 0061d9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 13971: 002cc681 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 13971: 002cc671 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 13972: 0061e0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 13973: 0061dfca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 13974: 003ee011 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 13975: 002d0fe5 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 13976: 003dec5d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 13974: 003ee001 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 13975: 002d0fd5 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 13976: 003dec4d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 13977: 0061ea1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 13978: 002aa769 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 13979: 0041e97d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 13980: 002c7169 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 13979: 0041e96d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 13980: 002c7159 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 13981: 001ae26d 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 13982: 002e19cd 32 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 13983: 003af94d 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 13982: 002e19bd 32 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 13983: 003af93d 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 13984: 005f79e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 13985: 002a0e05 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 13986: 004c259c 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 13987: 00411ef9 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 13986: 004c258c 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 13987: 00411ee9 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 13988: 0061def8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ - 13989: 00389971 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 13989: 00389961 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 13990: 005eb758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 13991: 005f66a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 13992: 003b7569 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 13992: 003b7559 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 13993: 005f9e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 13994: 0022767d 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 13995: 003a69e5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 13995: 003a69d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 13996: 0061dcb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 13997: 001882c1 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 13998: 00555458 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 13999: 0061d9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 14000: 001dffc5 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 14001: 00191071 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 14002: 0021ebf5 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 14003: 005eb2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 14004: 003c428d 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 14004: 003c427d 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 14005: 005f828c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 14006: 003b07a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 14006: 003b0791 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 14007: 0061d90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 14008: 0061e350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 14009: 0061dd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 14010: 0039f389 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 14010: 0039f379 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 14011: 005ef710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 14012: 001ba545 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 14013: 005ec70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 14014: 002a2f01 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 14015: 0032ec5d 800 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 14016: 00398b0d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 14015: 0032ec4d 800 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 14016: 00398afd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 14017: 005f9318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 14018: 005ea1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 14019: 005e8c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 14020: 002950a9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 14021: 0055a024 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 14022: 005f389c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 14023: 003c50ed 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 14023: 003c50dd 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ 14024: 0061e808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 14025: 00298711 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 14026: 005f3a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 14027: 005f3f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 14028: 0024d435 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 14029: 005f357c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 14030: 005f2544 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 14031: 005f170c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 14032: 0061e6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 14033: 005f81cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 14034: 0018af81 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 14035: 003898f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 14035: 003898e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 14036: 0028f0a5 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 14037: 0061d316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 14038: 001f759d 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 14039: 002f24c5 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 14039: 002f24b5 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 14040: 0061f08f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 14041: 0061dc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 14042: 00188141 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 14043: 0061f08c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 14044: 00407865 180 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 14044: 00407855 180 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 14045: 005eb98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 14046: 001f7429 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 14047: 005eb628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 14048: 00295871 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 14049: 00193b69 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 14050: 0060d0c8 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 14051: 00290a79 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 14052: 0061d664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ 14053: 002752c9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 14054: 00189ff5 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 14055: 0061e622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 14056: 00279d51 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ - 14057: 003b0981 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 14057: 003b0971 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 14058: 005f4a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 14059: 0061f10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 14060: 0061d314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 14061: 00411c01 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 14061: 00411bf1 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 14062: 00554144 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 14063: 00544b7c 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 14064: 005f58a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 14065: 0061dc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 14066: 002454c9 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 14067: 005ec9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 14068: 002aa03d 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 14069: 00400ee5 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 14069: 00400ed5 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 14070: 002a05d9 192 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 14071: 005ea440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 14072: 00186de5 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 14073: 001d2381 76 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 14074: 0061d21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 14075: 004125e5 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 14075: 004125d5 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 14076: 0061dd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 14077: 005ee604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 14078: 0041905d 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 14078: 0041904d 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 14079: 0061ebb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 14080: 003960f1 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ - 14081: 0031db39 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ - 14082: 00337e3d 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 14080: 003960e1 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 14081: 0031db29 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 14082: 00337e2d 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 14083: 005f1c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 14084: 002a979d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 14085: 0038e321 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 14085: 0038e311 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 14086: 0027802d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 14087: 002992dd 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 14088: 005430a8 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 14089: 00543cbc 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 14090: 0061d650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 14091: 0061d470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 14092: 00382b05 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 14093: 003b1ef5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 14092: 00382af5 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 14093: 003b1ee5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 14094: 0061e6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 14095: 00379811 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 14095: 00379801 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 14096: 0061e5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 14097: 0061d2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 14098: 0061ea9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ - 14099: 003d0149 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 14099: 003d0139 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 14100: 001c9a71 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ - 14101: 002ff439 140 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 14101: 002ff429 140 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 14102: 0061e032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 14103: 00200341 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 14104: 005e8c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 14105: 0061e66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 14106: 00229001 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 14107: 0061d11f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 14108: 003c81b5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 14109: 0039d23d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 14108: 003c81a5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 14109: 0039d22d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 14110: 002a6225 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ 14111: 005553d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 14112: 00222985 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 14113: 0061d914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 14114: 002958ed 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 14115: 00221b75 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 14116: 002e10b5 320 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 14116: 002e10a5 320 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 14117: 005f3a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 14118: 0061e392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 14119: 0061e83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 14120: 001ec159 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 14121: 001c4c39 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 14122: 001f8c21 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 14123: 002d9681 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 14123: 002d9671 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 14124: 0061df54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 14125: 00226fad 1152 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 14126: 001e66f5 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 14127: 002a6fad 196 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ - 14128: 003017cd 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 14129: 003d8495 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ - 14130: 003ba061 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 14128: 003017bd 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 14129: 003d8485 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 14130: 003ba051 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 14131: 00544ae0 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 14132: 005f07dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 14133: 001d7a11 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 14134: 002a840d 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 14135: 005f2f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 14136: 002b8539 92 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 14136: 002b8529 92 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 14137: 005f7948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 14138: 0056176c 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 14139: 005ec81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 14140: 003dfc81 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 14140: 003dfc71 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 14141: 00543768 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 14142: 005f67b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 14143: 00515250 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 14143: 00515240 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 14144: 0061e68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 14145: 0061dd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 14146: 005f0a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 14147: 003ec6b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 14147: 003ec6a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 14148: 00267dbd 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 14149: 005f7368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 14150: 005f5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ - 14151: 0042a759 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 14152: 0033ce99 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 14151: 0042a749 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 14152: 0033ce89 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 14153: 0061e63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 14154: 001baaa9 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 14155: 005f366c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 14156: 0061e3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ 14157: 002787e5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 14158: 005f2bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 14159: 005f55c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ - 14160: 003ecbe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 14160: 003ecbd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 14161: 0061e180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 14162: 005f7528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 14163: 005f2ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 14164: 005f2514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 14165: 005f092c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 14166: 005ea8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ 14167: 00238d4d 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 14168: 0024d23d 284 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 14169: 0061d5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 14170: 00259869 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 14171: 0042903d 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 14171: 0042902d 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 14172: 005f63f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 14173: 0061e53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 14174: 003c32e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 14175: 00415e21 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 14174: 003c32d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 14175: 00415e11 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 14176: 005f57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 14177: 0030c629 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 14178: 002e0819 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 14177: 0030c619 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 14178: 002e0809 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 14179: 0056156c 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 14180: 00543330 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 14181: 001ec8e5 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 14182: 00278449 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 14183: 002b7425 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ - 14184: 003bac2d 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 14183: 002b7415 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 14184: 003bac1d 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 14185: 0061d188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 14186: 002fe7bd 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 14187: 003a52b5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 14186: 002fe7ad 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 14187: 003a52a5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 14188: 00231395 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 14189: 00198fa9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 14190: 003990d5 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 14190: 003990c5 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 14191: 0024a839 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 14192: 0055eb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_lwea_be │ │ │ │ 14193: 002780bd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 14194: 0061e14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 14195: 003ef3a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 14195: 003ef395 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 14196: 00245439 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 14197: 005f397c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 14198: 0061d8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 14199: 00179381 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 14200: 0061e5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 14201: 005f9d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 14202: 0061dc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 14203: 002a5be9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_le │ │ │ │ 14204: 005e9b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 14205: 002a4e05 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 14206: 0061d8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 14207: 005f6ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 14208: 0023b4f5 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 14209: 005f6424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 14210: 00426dc5 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 14210: 00426db5 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 14211: 005ebd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 14212: 005f6654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 14213: 005f39dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 14214: 0042d67d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 14214: 0042d66d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 14215: 005f1ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 14216: 005f7b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 14217: 002997cd 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 14218: 003cdf61 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 14218: 003cdf51 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 14219: 0029596d 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 14220: 00216545 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ - 14221: 0040936d 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 14222: 00316d41 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 14223: 00417cf1 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 14221: 0040935d 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 14222: 00316d31 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 14223: 00417ce1 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 14224: 005f1a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 14225: 0061d24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 14226: 001f6f45 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 14227: 003d2ba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 14227: 003d2b91 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 14228: 001f6065 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 14229: 005f5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 14230: 0040d281 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 14230: 0040d271 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 14231: 001c7f71 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 14232: 0019ca19 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 14233: 003efb1d 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 14234: 00515208 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 14233: 003efb0d 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 14234: 005151f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 14235: 0061dd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 14236: 005eb408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 14237: 005eba4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 14238: 0028ddfd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 14239: 003c30cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 14240: 0038d81d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 14241: 003dc705 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 14239: 003c30bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 14240: 0038d80d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 14241: 003dc6f5 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 14242: 001e07cd 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 14243: 005e8d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 14244: 0061e990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 14245: 00228d39 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 14246: 005f0e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 14247: 005f6028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ - 14248: 0040fcf9 108 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 14248: 0040fce9 108 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 14249: 005ea520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 14250: 005447d4 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 14251: 001f94b9 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 14252: 001d1a35 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 14253: 005f1abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 14254: 0020bc0d 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 14255: 002fef99 564 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 14255: 002fef89 564 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 14256: 0061d426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 14257: 005ed364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 14258: 005ef110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 14259: 0023d0e5 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 14260: 00186a41 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 14261: 005f6564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ - 14262: 00408559 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 14262: 00408549 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 14263: 0029cdc9 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 14264: 002126f5 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 14265: 002af5c1 66 FUNC GLOBAL DEFAULT 12 helper_fadd │ │ │ │ 14266: 005f0c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 14267: 00389dfd 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 14267: 00389ded 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 14268: 002223a1 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 14269: 0061d5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 14270: 0061d5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 14271: 005eab04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 14272: 005eca5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 14273: 00539ce8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 14274: 005f56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ - 14275: 0034c219 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 14275: 0034c209 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 14276: 005ee694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 14277: 0020e87d 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 14278: 00248bd9 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 14279: 00393199 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 14280: 0032d595 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 14279: 00393189 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 14280: 0032d585 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 14281: 001c8e01 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ - 14282: 003f6f5d 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 14283: 00412f41 288 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ - 14284: 003d2f25 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 14282: 003f6f4d 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 14283: 00412f31 288 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 14284: 003d2f15 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 14285: 00297df5 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 14286: 00561988 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 14287: 005ec4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ - 14288: 002b50e9 116 FUNC GLOBAL DEFAULT 12 mb_tcg_init │ │ │ │ + 14288: 002b50d5 116 FUNC GLOBAL DEFAULT 12 mb_tcg_init │ │ │ │ 14289: 00166d95 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 14290: 0061e1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 14291: 00544494 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 14292: 0061dc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 14293: 005ec2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 14294: 001fb791 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 14295: 005f205c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 14296: 0038daed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 14296: 0038dadd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 14297: 001baa99 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 14298: 001f7061 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ - 14299: 0040aa89 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 14299: 0040aa79 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 14300: 005f2f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 14301: 005f6354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 14302: 005ee8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 14303: 002bd951 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 14303: 002bd941 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 14304: 00278601 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 14305: 00410001 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 14306: 003af5f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 14305: 0040fff1 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 14306: 003af5e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 14307: 005f338c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 14308: 0061ddb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 14309: 005ec44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 14310: 003b8fb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 14310: 003b8fa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 14311: 0061d79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 14312: 0061d226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 14313: 0038e8c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 14313: 0038e8b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 14314: 005e97d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 14315: 0061d854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 14316: 00188741 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 14317: 0061dc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 14318: 005f6a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 14319: 005f15fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 14320: 00261225 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 14321: 00544258 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 14322: 0031f1c5 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 14322: 0031f1b5 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 14323: 0055f4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mmu_read │ │ │ │ 14324: 005e8e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 14325: 005f6c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ - 14326: 00389cdd 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 14326: 00389ccd 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 14327: 001f7e7d 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 14328: 00376ed9 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 14329: 004323e5 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 14328: 00376ec9 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 14329: 004323d5 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 14330: 005f2aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 14331: 002e9845 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 14331: 002e9835 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 14332: 002770b1 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 14333: 0061e74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 14334: 00186b3d 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 14335: 00314959 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 14335: 00314949 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 14336: 005ed028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 14337: 002383f9 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 14338: 00561654 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 14339: 002ac595 936 FUNC GLOBAL DEFAULT 12 microblaze_load_kernel │ │ │ │ - 14340: 00348a31 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 14340: 00348a21 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 14341: 005eefd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 14342: 0042b3ad 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 14342: 0042b39d 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 14343: 001c397d 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 14344: 0061d102 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 14345: 0061d690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 14346: 00282d1d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 14347: 0041f4fd 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 14347: 0041f4ed 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ 14348: 002a0111 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 14349: 00281551 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 14350: 005f8ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 14351: 0061e3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 14352: 00210b95 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 14353: 005f4704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 14354: 0061eb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 14355: 00426cc9 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 14355: 00426cb9 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 14356: 0061dd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 14357: 002a0df1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 14358: 005ef140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 14359: 005f981c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 14360: 0061d10e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 14361: 005f331c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 14362: 0061e7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 14363: 005437cc 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 14364: 00294895 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 14365: 005f6854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ - 14366: 003e3c4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 14366: 003e3c3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 14367: 005ef860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 14368: 0025d595 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 14369: 005064a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 14369: 00506490 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 14370: 002a4a81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 14371: 004e354c 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 14371: 004e353c 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 14372: 0061d204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 14373: 002f5235 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 14374: 0038e0c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 14373: 002f5225 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 14374: 0038e0b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 14375: 005ed394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 14376: 001c7b59 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 14377: 004e3548 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 14377: 004e3538 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 14378: 0061de8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 14379: 005f4158 1388 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 14380: 003b5759 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ - 14381: 00321115 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 14380: 003b5749 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 14381: 00321105 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 14382: 0061eb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 14383: 0023b5b1 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 14384: 003a1ee5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 14385: 00410489 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 14384: 003a1ed5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 14385: 00410479 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 14386: 005f0fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ - 14387: 004313a5 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ - 14388: 003d3609 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 14387: 00431395 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 14388: 003d35f9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 14389: 0061ce6b 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 14390: 005f973c 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 14391: 004e33fc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 14391: 004e33ec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 14392: 00238c85 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 14393: 0061e326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 14394: 005eba1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 14395: 0029ff25 152 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 14396: 00231d91 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 14397: 0061eb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 14398: 0061dee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 14399: 00411b15 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 14400: 003c2f29 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 14399: 00411b05 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 14400: 003c2f19 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 14401: 001989b1 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 14402: 005f9d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 14403: 002a48d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 14404: 0061e5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 14405: 00375c19 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 14405: 00375c09 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 14406: 005f40c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ - 14407: 00430c05 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 14407: 00430bf5 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 14408: 005f9b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 14409: 0061dfba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 14410: 0038d421 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 14410: 0038d411 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 14411: 002af989 74 FUNC GLOBAL DEFAULT 12 helper_fsqrt │ │ │ │ 14412: 002a0699 170 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 14413: 004004a9 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 14413: 00400499 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 14414: 002a0261 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 14415: 00200065 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 14416: 003ad901 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 14416: 003ad8f1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 14417: 0061e8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 14418: 005f95f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ - 14419: 003aa7dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 14420: 002b6d5d 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 14419: 003aa7cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 14420: 002b6d4d 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 14421: 005e96b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 14422: 0023127d 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 14423: 0061d6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 14424: 002b4f55 404 FUNC GLOBAL DEFAULT 12 mb_cpu_dump_state │ │ │ │ - 14425: 004197b5 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 14426: 0042ac61 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 14424: 002b4f41 404 FUNC GLOBAL DEFAULT 12 mb_cpu_dump_state │ │ │ │ + 14425: 004197a5 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 14426: 0042ac51 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 14427: 00540f08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 14428: 003c5029 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 14429: 003e7849 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 14430: 0037ad75 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 14428: 003c5019 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 14429: 003e7839 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 14430: 0037ad65 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 14431: 005ec83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 14432: 003145ad 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 14432: 0031459d 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 14433: 0061e272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 14434: 003b2d59 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 14434: 003b2d49 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 14435: 0061d13b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 14436: 002a9ee5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 14437: 0061ef48 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 14438: 001c5455 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 14439: 001bab1d 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 14440: 005f86ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 14441: 0061e076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 14442: 003aa765 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 14442: 003aa755 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 14443: 0027c189 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 14444: 005f0b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 14445: 002c49e9 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ - 14446: 00332a0d 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 14445: 002c49d9 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 14446: 003329fd 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 14447: 0061e0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 14448: 001dc4c9 224 FUNC GLOBAL DEFAULT 12 xlnx_efuse_set_bit │ │ │ │ 14449: 0061e96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 14450: 002dcc39 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 14450: 002dcc29 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 14451: 002a0f85 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 14452: 003d6585 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 14452: 003d6575 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 14453: 005f705c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 14454: 003a60cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 14454: 003a60bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 14455: 0061e47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 14456: 00188441 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 14457: 0061da44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 14458: 005ec45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 14459: 002cbfbd 30 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 14459: 002cbfad 30 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 14460: 005efd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 14461: 0061dbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 14462: 002818b1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 14463: 005e8eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 14464: 0038dbdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ - 14465: 003cd0c1 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 14464: 0038dbcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 14465: 003cd0b1 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 14466: 0024d745 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 14467: 0061d14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 14468: 0040e021 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 14468: 0040e011 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 14469: 0061e7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 14470: 0061d196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 14471: 003c9769 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 14471: 003c9759 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 14472: 005f7518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 14473: 005f75a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 14474: 002dc545 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 14474: 002dc535 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 14475: 0019a9b9 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 14476: 00381abd 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 14477: 0042a4e9 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 14476: 00381aad 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 14477: 0042a4d9 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 14478: 002821f5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 14479: 005f125c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 14480: 002f07c1 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 14481: 003c339d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 14480: 002f07b1 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 14481: 003c338d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 14482: 0061d546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 14483: 00544060 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 14484: 003e4e1d 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 14484: 003e4e0d 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 14485: 0025cfdd 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ - 14486: 003d597d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 14487: 00409169 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 14488: 003b10b1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 14486: 003d596d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 14487: 00409159 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 14488: 003b10a1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 14489: 001ff451 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ - 14490: 0038cfad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 14491: 002c83e5 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 14490: 0038cf9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 14491: 002c83d5 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 14492: 0061e7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 14493: 005f9ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 14494: 005efaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 14495: 0061d378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 14496: 005430dc 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 14497: 00432361 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 14497: 00432351 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 14498: 0061dae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 14499: 0018c139 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 14500: 005f7000 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 14501: 005f1f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 14502: 002c1c39 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 14502: 002c1c29 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 14503: 001f824d 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 14504: 0034e649 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 14504: 0034e639 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 14505: 0061eb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 14506: 002b6efd 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 14506: 002b6eed 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 14507: 005f319c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 14508: 005f6f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 14509: 002cff6d 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ - 14510: 00342ec1 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ - 14511: 003f61f5 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 14509: 002cff5d 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 14510: 00342eb1 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 14511: 003f61e5 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 14512: 00192da1 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 14513: 003ce585 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 14513: 003ce575 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 14514: 005f3d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 14515: 00395f51 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ - 14516: 003248ad 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 14515: 00395f41 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 14516: 0032489d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 14517: 0061e3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 14518: 005ebfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 14519: 003e0e91 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 14520: 003eb471 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 14521: 0033ba15 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 14519: 003e0e81 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 14520: 003eb461 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 14521: 0033ba05 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 14522: 0061d534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ - 14523: 00381b99 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 14523: 00381b89 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ 14524: 00299ef9 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 14525: 005f22d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 14526: 003ef865 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 14526: 003ef855 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 14527: 005f4754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 14528: 005f9f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 14529: 0024ed3d 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 14530: 005f4f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 14531: 0038f425 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 14532: 003dbf5d 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 14531: 0038f415 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 14532: 003dbf4d 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 14533: 0061d496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 14534: 002d9839 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 14535: 004185f1 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 14534: 002d9829 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 14535: 004185e1 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 14536: 005ebf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 14537: 0061d660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ - 14538: 0042dc95 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 14538: 0042dc85 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 14539: 002049bd 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 14540: 003b2bf1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 14540: 003b2be1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 14541: 005f6f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 14542: 003df261 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 14542: 003df251 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 14543: 005ec75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 14544: 0061d302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 14545: 0055eaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_lwea_le │ │ │ │ 14546: 00248a0d 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 14547: 0039a039 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 14548: 0041497d 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 14547: 0039a029 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 14548: 0041496d 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 14549: 0061e654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 14550: 0041b5e9 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 14550: 0041b5d9 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 14551: 00231b81 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 14552: 005ef1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ - 14553: 003ddf5d 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ - 14554: 003f5f01 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 14553: 003ddf4d 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 14554: 003f5ef1 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 14555: 00234021 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 14556: 0042dc59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ - 14557: 003b23fd 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 14556: 0042dc49 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 14557: 003b23ed 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 14558: 0055a0a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 14559: 002182a1 84 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 14560: 005ea510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 14561: 00199811 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 14562: 00321215 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 14562: 00321205 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 14563: 005f7884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 14564: 0019d6a1 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 14565: 005e907c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 14566: 005ec67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 14567: 0061d9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 14568: 005f5b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 14569: 0018dbc5 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ - 14570: 004032d5 2068 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 14571: 003e6949 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 14570: 004032c5 2068 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 14571: 003e6939 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 14572: 005eda84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 14573: 002004e5 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 14574: 004320c5 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 14574: 004320b5 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 14575: 0061d0e8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 14576: 005f9098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 14577: 005f8900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 14578: 0061ddd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 14579: 00314111 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 14580: 0038dfd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 14579: 00314101 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 14580: 0038dfc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 14581: 005f1adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 14582: 002310a9 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 14583: 003ad5e1 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 14583: 003ad5d1 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 14584: 0029cd61 8 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 14585: 005f126c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 14586: 0024a6d5 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 14587: 00250dc9 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 14588: 002c69d9 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 14588: 002c69c9 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 14589: 0028d75d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 14590: 00412881 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 14591: 003fe5a9 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 14592: 003080f1 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 14590: 00412871 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 14591: 003fe599 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 14592: 003080e1 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 14593: 0028bae5 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 14594: 003e8ae1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 14594: 003e8ad1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 14595: 005ea3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 14596: 005f0fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 14597: 001943f1 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 14598: 0038d72d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ - 14599: 003ad955 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 14598: 0038d71d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 14599: 003ad945 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ 14600: 001c3dc1 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 14601: 003eea05 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 14601: 003ee9f5 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 14602: 005f4944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 14603: 0025f665 48 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 14604: 0061e080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 14605: 005f3eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 14606: 002aa0b1 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 14607: 005efce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 14608: 003031e1 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 14608: 003031d1 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 14609: 005edfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 14610: 005e9654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 14611: 0061daec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 14612: 0061d76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 14613: 003dfd5d 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 14614: 003b6935 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 14615: 002bd455 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 14616: 003d04b9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ - 14617: 00397d3d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 14613: 003dfd4d 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 14614: 003b6925 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 14615: 002bd445 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 14616: 003d04a9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 14617: 00397d2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 14618: 0026ff39 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 14619: 0061e170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 14620: 00226c99 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 14621: 0030c511 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 14621: 0030c501 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 14622: 00291fd5 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 14623: 0025e271 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 14624: 005fc4a4 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 14625: 0018f2d5 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 14626: 004100f5 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 14626: 004100e5 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 14627: 0061e7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 14628: 005f184c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 14629: 0061eb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 14630: 00274d61 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 14631: 005ee344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 14632: 00274d95 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 14633: 0042aba1 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 14633: 0042ab91 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 14634: 0061e3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 14635: 00274dcd 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 14636: 00274e91 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 14637: 00274ed1 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 14638: 005f3c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 14639: 005f58e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 14640: 00274f15 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 14641: 003b94e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 14641: 003b94d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 14642: 0061e5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 14643: 005f51d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 14644: 002004d1 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 14645: 0061e22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 14646: 002dd1e5 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 14646: 002dd1d5 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 14647: 005f3d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 14648: 005f5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ - 14649: 003e64f9 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ - 14650: 0042dab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 14649: 003e64e9 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 14650: 0042daa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 14651: 0061d82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ - 14652: 003b45f9 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 14652: 003b45e9 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 14653: 005ef030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 14654: 0061ea32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 14655: 0055f5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_get │ │ │ │ 14656: 0029cde5 32 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ - 14657: 00377051 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 14658: 002ba0dd 520 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 14657: 00377041 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 14658: 002ba0cd 520 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 14659: 0061d162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 14660: 003b70e1 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 14661: 002f751d 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 14660: 003b70d1 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 14661: 002f750d 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 14662: 005edc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 14663: 005f396c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 14664: 003d11ad 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 14664: 003d119d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 14665: 005f1efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 14666: 005f5d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 14667: 0022b731 68 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 14668: 0061e92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 14669: 001d1985 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 14670: 005eb100 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 14671: 003dc7cd 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 14672: 002d12cd 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 14671: 003dc7bd 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 14672: 002d12bd 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 14673: 00231bed 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 14674: 003dd26d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 14675: 00316ccd 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 14674: 003dd25d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 14675: 00316cbd 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 14676: 005f5d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 14677: 005f1a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 14678: 00543e04 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 14679: 001e256d 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 14680: 00270be1 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 14681: 0061da5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 14682: 0061d1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ @@ -14688,1173 +14688,1173 @@ │ │ │ │ 14684: 0061dcac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 14685: 0061e74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ 14686: 00287645 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 14687: 0061db0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 14688: 0025c1c5 240 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 14689: 00230281 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 14690: 0023130d 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 14691: 003d2859 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 14691: 003d2849 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 14692: 0061dd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 14693: 0061d113 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 14694: 0061d7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 14695: 002dc4fd 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 14696: 002ed109 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 14697: 0042b575 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ - 14698: 002f7351 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 14695: 002dc4ed 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 14696: 002ed0f9 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 14697: 0042b565 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 14698: 002f7341 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 14699: 005edb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 14700: 002a3dd1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 14701: 002bd4f5 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 14702: 003fe705 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 14701: 002bd4e5 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 14702: 003fe6f5 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 14703: 0061f089 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 14704: 001a94d5 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 14705: 005f95e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 14706: 005ead58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 14707: 005f5d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ - 14708: 003b8cad 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 14708: 003b8c9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 14709: 0061e40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 14710: 00321041 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 14710: 00321031 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 14711: 0061dd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 14712: 003a7129 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ - 14713: 0040b331 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 14714: 004028bd 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 14712: 003a7119 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 14713: 0040b321 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 14714: 004028ad 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 14715: 0061e184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 14716: 005efd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 14717: 002a4b61 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 14718: 0061ddb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 14719: 0024e845 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 14720: 00222295 92 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 14721: 002dd1e1 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 14722: 002e702d 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 14721: 002dd1d1 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 14722: 002e701d 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 14723: 005f5314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 14724: 002a3c21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 14725: 005f9d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 14726: 005f6ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 14727: 00418759 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 14728: 002c00dd 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 14727: 00418749 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 14728: 002c00cd 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 14729: 00198925 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 14730: 005e8eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 14731: 0061e6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 14732: 00320e31 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 14732: 00320e21 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 14733: 0061e1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 14734: 00255b05 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 14735: 001ffd39 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ - 14736: 003d61e5 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 14736: 003d61d5 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 14737: 0061dc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 14738: 0061d476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 14739: 0061e582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 14740: 002779b9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 14741: 005ea270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 14742: 002359bd 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 14743: 0061d98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ - 14744: 0038dd09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 14744: 0038dcf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 14745: 00189431 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 14746: 003133cd 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 14746: 003133bd 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 14747: 0061e004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 14748: 0061e2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 14749: 005f0c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 14750: 0061d73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 14751: 005f2204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_CANFD_UPDATE_IRQ_EVENT │ │ │ │ 14752: 005f3d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 14753: 0061d5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 14754: 005f56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 14755: 003fd061 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 14755: 003fd051 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 14756: 0020a92d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 14757: 001f9735 220 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 14758: 003cb73d 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 14758: 003cb72d 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 14759: 0061e3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 14760: 0061deda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 14761: 0061e1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 14762: 002f1469 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 14762: 002f1459 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 14763: 0061cc88 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 14764: 0061e056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 14765: 005ec51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ - 14766: 00363b4d 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 14767: 003bff45 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ - 14768: 003d64a9 220 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 14766: 00363b3d 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 14767: 003bff35 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 14768: 003d6499 220 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 14769: 005f6b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 14770: 005f54d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 14771: 003cba1d 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 14772: 002bec99 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 14771: 003cba0d 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 14772: 002bec89 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 14773: 005411f4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 14774: 005ee1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 14775: 0023790d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 14776: 005f137c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 14777: 005ed224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 14778: 0061e746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 14779: 00274a31 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 14780: 005e9954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 14781: 00430bad 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 14781: 00430b9d 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 14782: 005ec2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 14783: 005f2308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 14784: 002b6ab5 54 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 14784: 002b6aa5 54 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 14785: 0061e238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ - 14786: 003e0959 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ - 14787: 003ecc59 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 14786: 003e0949 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 14787: 003ecc49 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 14788: 00279e01 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 14789: 005e912c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 14790: 0061e648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 14791: 00312e8d 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ - 14792: 0041a335 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 14791: 00312e7d 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 14792: 0041a325 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 14793: 0061d9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 14794: 0018f685 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 14795: 0061d13f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 14796: 002ed1d9 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 14796: 002ed1c9 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 14797: 001d7cbd 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 14798: 0061dd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 14799: 00557240 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 14800: 004154e5 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 14800: 004154d5 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 14801: 002a0a45 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 14802: 002b76b1 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 14803: 003c5eb5 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 14802: 002b76a1 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 14803: 003c5ea5 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 14804: 0016814d 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 14805: 0020e581 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 14806: 0061d3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 14807: 005f210c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 14808: 005f1e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 14809: 003bdb71 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 14809: 003bdb61 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 14810: 005f8360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 14811: 0032eb1d 320 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 14811: 0032eb0d 320 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 14812: 005f7648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 14813: 005efbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 14814: 005483d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 14815: 001c5315 184 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 14816: 0061e7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 14817: 002aa8c5 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 14818: 003d1249 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 14818: 003d1239 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 14819: 005f9498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 14820: 0039ef2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 14820: 0039ef1d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 14821: 0061d83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 14822: 00166285 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 14823: 0061d0f6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 14824: 0061d356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 14825: 00543988 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ 14826: 0061e78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_MOTION_EVENT_DSTATE │ │ │ │ 14827: 0061d7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 14828: 005e9614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 14829: 00188381 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 14830: 005ec2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 14831: 0020a679 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 14832: 005f8fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 14833: 002a9439 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 14834: 0061ead8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 14835: 0034717d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 14835: 0034716d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 14836: 0019dcad 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 14837: 0061dd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 14838: 0040066d 184 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 14838: 0040065d 184 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 14839: 0061e98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ - 14840: 00410139 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 14841: 003dd935 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 14840: 00410129 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 14841: 003dd925 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 14842: 005ee424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 14843: 003abbfd 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 14843: 003abbed 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 14844: 0061d2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 14845: 003994e5 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 14845: 003994d5 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 14846: 005e91ec 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 14847: 0061e43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 14848: 0038ee25 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 14848: 0038ee15 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 14849: 0061d2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 14850: 0061da50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 14851: 0061de3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 14852: 0019aafd 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 14853: 0033b7b9 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 14853: 0033b7a9 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 14854: 001a0471 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 14855: 003ef09d 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 14855: 003ef08d 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 14856: 005ecd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 14857: 00290e25 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 14858: 003b56a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 14858: 003b5695 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 14859: 001bb179 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 14860: 005f06ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 14861: 00228601 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 14862: 0061d986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 14863: 003bcdfd 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 14863: 003bcded 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 14864: 00279da9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 14865: 002283a9 424 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 14866: 0061d258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ - 14867: 002c0675 72 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 14867: 002c0665 72 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 14868: 0061ce65 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 14869: 003e3029 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 14869: 003e3019 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 14870: 005f84dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 14871: 00189529 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 14872: 0061ea38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 14873: 00422495 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 14873: 00422485 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 14874: 0061d36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 14875: 0061e4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 14876: 003b6d0d 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 14876: 003b6cfd 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 14877: 002a2205 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 14878: 0061d7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 14879: 002a5fa9 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ 14880: 00566038 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ - 14881: 00427ec1 6 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ + 14881: 00427eb1 6 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 14882: 005571bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 14883: 003b2681 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 14883: 003b2671 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 14884: 005efb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 14885: 002a698d 246 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 14886: 002476c5 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 14887: 00385939 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 14887: 00385929 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 14888: 0061e8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 14889: 0061dcde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 14890: 005f35ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 14891: 003dd8a5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 14892: 0042c0b9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 14893: 003bad09 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 14891: 003dd895 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 14892: 0042c0a9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 14893: 003bacf9 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 14894: 0061dddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 14895: 003a9a01 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 14895: 003a99f1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 14896: 0061d4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 14897: 0033bad9 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 14897: 0033bac9 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 14898: 001fff7d 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 14899: 00539aec 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 14900: 0061e810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 14901: 0061d5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 14902: 005f6de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 14903: 005eb548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ - 14904: 00301871 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 14904: 00301861 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 14905: 0061e488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ - 14906: 003148ed 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 14906: 003148dd 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 14907: 005f5ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 14908: 005f5b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 14909: 002346a9 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 14910: 0055a12c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 14911: 003ec911 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 14911: 003ec901 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 14912: 0061deb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 14913: 0061d58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 14914: 00332935 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 14914: 00332925 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 14915: 001ffea5 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 14916: 0061e060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 14917: 002ddd45 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 14917: 002ddd35 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 14918: 0061e4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 14919: 0061d486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 14920: 0061e7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 14921: 0061e3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 14922: 0061df66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 14923: 002900e9 392 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 14924: 005eb9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 14925: 00315a39 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 14925: 00315a29 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 14926: 001795ad 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ - 14927: 0031d369 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 14927: 0031d359 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 14928: 002a6889 232 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 14929: 003c3091 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 14929: 003c3081 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 14930: 0061de82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 14931: 0061d700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 14932: 0061d212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 14933: 0061da18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ - 14934: 0040aae9 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 14934: 0040aad9 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 14935: 005f4a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 14936: 003cdf9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 14936: 003cdf8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 14937: 00299fd9 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 14938: 0061e222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 14939: 003fa50d 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 14939: 003fa4fd 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 14940: 00290c75 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 14941: 0061dcbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 14942: 0039fb5d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 14942: 0039fb4d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ 14943: 001df6d9 4 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 14944: 0041d035 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 14944: 0041d025 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 14945: 0061e248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 14946: 0061d706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 14947: 003bd6f1 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 14947: 003bd6e1 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 14948: 002a0479 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 14949: 0061eb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 14950: 00197bd5 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 14951: 005f6078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 14952: 003aa459 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 14953: 003c5835 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 14952: 003aa449 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 14953: 003c5825 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 14954: 0061dafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 14955: 005f365c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 14956: 0061d502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 14957: 0061d164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 14958: 0061d63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 14959: 002d94d1 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 14959: 002d94c1 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 14960: 0061dc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 14961: 0061ea96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ - 14962: 003d2769 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 14962: 003d2759 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 14963: 005f5ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ - 14964: 003bc13d 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 14965: 003e0779 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 14964: 003bc12d 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 14965: 003e0769 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 14966: 00544414 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 14967: 003b83a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 14967: 003b8391 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 14968: 0061eb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 14969: 005e9e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 14970: 0061db1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 14971: 0042af31 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 14972: 003ec0ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 14971: 0042af21 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 14972: 003ec0dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 14973: 002a5365 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 14974: 0061e660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 14975: 005f7f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 14976: 005f6844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 14977: 005fbb7d 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 14978: 005eccfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 14979: 005f69f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 14980: 005fa0b8 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 14981: 00290e45 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 14982: 002d3425 184 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 14983: 0041b429 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 14984: 00398c1d 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 14982: 002d3415 184 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 14983: 0041b419 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 14984: 00398c0d 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 14985: 0061d9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 14986: 003eb029 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 14986: 003eb019 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ 14987: 0061d4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 14988: 003aa121 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 14988: 003aa111 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 14989: 005f3adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 14990: 0061d424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 14991: 0030ec8d 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 14991: 0030ec7d 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 14992: 0061d75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 14993: 00557138 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 14994: 0024ef29 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 14995: 002a3181 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 14996: 001ddf2d 12 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 14997: 005f4bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ - 14998: 004066f5 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 14998: 004066e5 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 14999: 00197c0d 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ - 15000: 003dfba9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 15001: 003fbacd 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 15000: 003dfb99 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 15001: 003fbabd 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 15002: 0061e32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 15003: 0061ea24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 15004: 005ee2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 15005: 005f360c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 15006: 003b72e9 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 15006: 003b72d9 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 15007: 005f1f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 15008: 0061d1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 15009: 0061e0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 15010: 00261eb9 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 15011: 004e3028 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 15012: 002c8e15 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 15011: 004e3018 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 15012: 002c8e05 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 15013: 00262621 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 15014: 0061d510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 15015: 0021ba8d 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 15016: 0061e874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 15017: 005ea6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 15018: 005ead68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 15019: 001ee9c5 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 15020: 003a50e1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ - 15021: 003a7d5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 15020: 003a50d1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 15021: 003a7d4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 15022: 005e9a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 15023: 0061e402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 15024: 002bf74d 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 15024: 002bf73d 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 15025: 00275911 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 15026: 0061eac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 15027: 00543ec8 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 15028: 005f4a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ - 15029: 002ddc95 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 15029: 002ddc85 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 15030: 0061d59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 15031: 0061d764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 15032: 0040e0ad 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 15032: 0040e09d 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 15033: 005eff00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 15034: 0061e3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ 15035: 002abf79 364 FUNC GLOBAL DEFAULT 12 mmu_read │ │ │ │ - 15036: 003918b9 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 15036: 003918a9 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 15037: 0061de4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 15038: 00292bd1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 15039: 005f074c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 15040: 00199839 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 15041: 0061d2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 15042: 005f1bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 15043: 0061d586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 15044: 001c3df1 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 15045: 001ec91d 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 15046: 001ba761 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 15047: 0029346d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 15048: 00301301 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 15048: 003012f1 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 15049: 00561a70 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 15050: 0020dc31 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 15051: 005f3ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 15052: 004236b9 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 15052: 004236a9 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 15053: 005ec5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 15054: 003a1445 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ - 15055: 003a8f09 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 15054: 003a1435 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 15055: 003a8ef9 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 15056: 00247c75 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 15057: 00351b41 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 15057: 00351b31 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 15058: 005f7ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 15059: 001e057d 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 15060: 00427055 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 15060: 00427045 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 15061: 0061eec4 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 15062: 001f6eb5 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 15063: 001c75a9 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ 15064: 002a34ad 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 15065: 005eb9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 15066: 002a26d5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 15067: 0061d7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 15068: 003e6859 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 15068: 003e6849 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 15069: 0061eb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 15070: 005f3d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 15071: 005f5c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 15072: 005f0ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 15073: 005564d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 15074: 005eceb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 15075: 002920e9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 15076: 0061e3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 15077: 00196735 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 15078: 00544bf4 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 15079: 0041c159 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 15079: 0041c149 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 15080: 00197189 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 15081: 0061dbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 15082: 003be0c9 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 15082: 003be0b9 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 15083: 005ee6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 15084: 0061ea94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 15085: 005f55f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 15086: 003149c1 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 15086: 003149b1 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 15087: 005f869c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 15088: 002887f5 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 15089: 002aa685 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 15090: 0061dc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 15091: 00555c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 15092: 002a3ea9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ - 15093: 003ad145 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 15093: 003ad135 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 15094: 005ef500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 15095: 0039c09d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 15095: 0039c08d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 15096: 0061def6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 15097: 002a13c5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 15098: 0061e9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 15099: 00543568 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 15100: 0061e4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 15101: 005ebe3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 15102: 001d4a35 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 15103: 002c544d 124 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 15104: 002dcb65 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 15105: 003c9ee9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 15103: 002c543d 124 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 15104: 002dcb55 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 15105: 003c9ed9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 15106: 001bfdfd 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 15107: 0061e552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 15108: 003ef121 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 15108: 003ef111 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 15109: 005f5cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 15110: 005edab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 15111: 0028d4b1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 15112: 00289569 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 15113: 00289de1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 15114: 0061d125 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 15115: 003ab0e1 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 15116: 0034b755 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 15115: 003ab0d1 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 15116: 0034b745 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 15117: 0028a10d 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 15118: 005f5f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 15119: 005f99ec 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 15120: 004293d9 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ - 15121: 00342e71 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 15120: 004293c9 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 15121: 00342e61 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 15122: 005f9508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 15123: 0061dc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 15124: 005f6954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 15125: 002789cd 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 15126: 0061e188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 15127: 00399ce9 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 15127: 00399cd9 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 15128: 005ea3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 15129: 002d01e9 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 15129: 002d01d9 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 15130: 001920e9 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 15131: 003fdcbd 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ - 15132: 003d98d5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 15131: 003fdcad 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 15132: 003d98c5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 15133: 005f149c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 15134: 005f4964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 15135: 002cc361 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 15135: 002cc351 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 15136: 002602f9 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 15137: 002af4e5 26 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 15138: 005f311c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 15139: 0061e72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 15140: 001d19d5 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 15141: 001d0935 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 15142: 005ef560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 15143: 002c127d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 15144: 00421c15 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 15143: 002c126d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 15144: 00421c05 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 15145: 0061e7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 15146: 0042afe1 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 15146: 0042afd1 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 15147: 001a52f5 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 15148: 00197369 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 15149: 0024ef15 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 15150: 0061d56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 15151: 005f2e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 15152: 005f7778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 15153: 001e1011 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ - 15154: 003e20f1 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 15154: 003e20e1 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 15155: 0061d242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 15156: 0018961d 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 15157: 0061e9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 15158: 00427ed9 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 15159: 002e9e5d 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ - 15160: 003934c1 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 15161: 00389a9d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 15158: 00427ec9 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 15159: 002e9e4d 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 15160: 003934b1 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 15161: 00389a8d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 15162: 0061e79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 15163: 002af0e1 106 FUNC GLOBAL DEFAULT 12 mb_cpu_exec_interrupt │ │ │ │ 15164: 005e9c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 15165: 002d6b29 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 15166: 003b9c11 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 15167: 004190fd 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 15165: 002d6b19 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 15166: 003b9c01 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 15167: 004190ed 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 15168: 0061e08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 15169: 005f1dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 15170: 002f9649 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 15170: 002f9639 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 15171: 001babe9 4 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 15172: 005ea3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 15173: 00222595 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 15174: 0061d536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 15175: 0024ab15 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 15176: 00275201 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ - 15177: 003de3bd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 15178: 002f8415 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 15177: 003de3ad 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 15178: 002f8405 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 15179: 0061ce67 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 15180: 003641b1 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 15180: 003641a1 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 15181: 001c3515 70 FUNC GLOBAL DEFAULT 12 register_init_block8 │ │ │ │ 15182: 00543a84 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 15183: 003e59c9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 15183: 003e59b9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 15184: 005eb6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 15185: 0061d940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 15186: 005f810c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 15187: 002e1385 820 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 15187: 002e1375 820 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 15188: 00295c19 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 15189: 0061eb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 15190: 0061d254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 15191: 00543d54 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 15192: 002a4435 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 15193: 0061e0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ - 15194: 003bb025 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ - 15195: 002c5755 256 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 15194: 003bb015 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 15195: 002c5745 256 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 15196: 001fcf11 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 15197: 001904f9 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 15198: 002a6e99 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 15199: 005ef7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 15200: 0021ee7d 196 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 15201: 0061ea14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 15202: 0028ac25 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 15203: 0061e934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 15204: 0061e10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 15205: 00247729 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 15206: 005f3d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 15207: 002aaff1 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 15208: 0031a0b1 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 15209: 002effd9 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 15210: 002f4e7d 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 15208: 0031a0a1 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 15209: 002effc9 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 15210: 002f4e6d 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 15211: 005f171c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 15212: 0030dd11 96 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 15212: 0030dd01 96 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 15213: 005eb368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ - 15214: 002c2209 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 15214: 002c21f9 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 15215: 0061eb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 15216: 0026f8e9 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 15217: 004104d9 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 15217: 004104c9 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 15218: 002a6481 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 15219: 0019c795 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 15220: 0061e9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 15221: 005ea6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 15222: 0019c6b1 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 15223: 005f7548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 15224: 0061da36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 15225: 0061ebc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ - 15226: 002cd061 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ - 15227: 0038dc55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 15228: 003c72fd 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 15226: 002cd051 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 15227: 0038dc45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 15228: 003c72ed 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 15229: 005f4814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 15230: 003cf9f1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 15231: 0041d815 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 15230: 003cf9e1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 15231: 0041d805 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 15232: 0061da7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 15233: 0061d5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 15234: 0061d6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 15235: 005f5ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 15236: 005e90fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 15237: 0030e519 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 15238: 003d95b5 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 15239: 003dae41 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 15237: 0030e509 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 15238: 003d95a5 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 15239: 003dae31 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 15240: 0061d115 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ - 15241: 0039547d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 15241: 0039546d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 15242: 0061e140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 15243: 005439ec 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 15244: 0061d186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 15245: 005ea190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 15246: 0061e680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 15247: 0039b679 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 15247: 0039b669 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 15248: 0061f0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 15249: 002a677d 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 15250: 0028adbd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 15251: 0061d902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 15252: 005f5254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 15253: 0023b499 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 15254: 005ea9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 15255: 0061e81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 15256: 003a89c1 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 15256: 003a89b1 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 15257: 0061deba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 15258: 003b3931 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 15258: 003b3921 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 15259: 0061d808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 15260: 003ab251 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 15261: 0040ce19 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 15260: 003ab241 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 15261: 0040ce09 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 15262: 00235945 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 15263: 0027649d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 15264: 0040a251 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 15265: 003ad059 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 15266: 003cb389 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 15264: 0040a241 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 15265: 003ad049 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 15266: 003cb379 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 15267: 005eb528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 15268: 00561730 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 15269: 0061dcc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 15270: 005f1fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ - 15271: 003b600d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 15271: 003b5ffd 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 15272: 0061e164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 15273: 00215bcd 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 15274: 0061d438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 15275: 001c3a01 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 15276: 005f64d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 15277: 0061e52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 15278: 001e5095 76 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 15279: 00231c69 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 15280: 0038b9e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 15280: 0038b9d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 15281: 0061d366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 15282: 0033ea4d 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 15283: 0040ee51 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 15282: 0033ea3d 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 15283: 0040ee41 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 15284: 00192bc1 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 15285: 001ba8ed 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 15286: 002787a9 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 15287: 003c5845 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 15287: 003c5835 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 15288: 005efc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ - 15289: 00410b29 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 15289: 00410b19 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ 15290: 0061d131 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 15291: 005eba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 15292: 003acea1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 15293: 003d2b29 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 15294: 003ecd49 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 15295: 003e5365 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 15296: 002ed5a5 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 15292: 003ace91 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 15293: 003d2b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 15294: 003ecd39 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 15295: 003e5355 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 15296: 002ed595 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 15297: 005f8ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 15298: 002a0529 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 15299: 005f7728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 15300: 00421cb9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 15300: 00421ca9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 15301: 001d7925 2 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 15302: 003c3325 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ - 15303: 003d0fcd 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 15302: 003c3315 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 15303: 003d0fbd 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 15304: 001cc441 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 15305: 005f7408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 15306: 003bdffd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 15306: 003bdfed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 15307: 0020d86d 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 15308: 005f35ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 15309: 0024d359 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 15310: 005f7798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 15311: 0061e108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_FREE_DSTATE │ │ │ │ 15312: 0061ebae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 15313: 0061df68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 15314: 005efbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 15315: 0061e8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 15316: 0061deee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 15317: 0061d220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 15318: 003df581 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ - 15319: 00410a3d 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ - 15320: 003eccd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 15318: 003df571 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 15319: 00410a2d 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 15320: 003eccc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 15321: 005ecacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 15322: 002bec39 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 15322: 002bec29 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 15323: 0061d15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 15324: 00412919 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 15324: 00412909 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 15325: 0061e43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ - 15326: 0042513d 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 15326: 0042512d 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 15327: 005f70fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 15328: 005f2444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 15329: 00260f61 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 15330: 001f72bd 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 15331: 003ed6cd 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 15331: 003ed6bd 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 15332: 005f81bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 15333: 005ea2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ - 15334: 003a0b01 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 15334: 003a0af1 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 15335: 001c8165 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 15336: 005ea818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 15337: 005f39cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 15338: 001c3675 96 FUNC GLOBAL DEFAULT 12 stream_can_push │ │ │ │ 15339: 0054351c 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 15340: 0061e970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 15341: 0019898d 26 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 15342: 002a2481 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 15343: 005f090c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 15344: 0061dfda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 15345: 005f2ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 15346: 0061e39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 15347: 003aa729 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 15347: 003aa719 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 15348: 00199719 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 15349: 0038ebcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 15349: 0038ebbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 15350: 0061e1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 15351: 0061e404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 15352: 005ee514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 15353: 005f5cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 15354: 005f7658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 15355: 0041e995 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 15355: 0041e985 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 15356: 0061eaa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 15357: 0039c65d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 15357: 0039c64d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 15358: 00250049 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 15359: 0061d22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 15360: 002ba489 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 15361: 003e81cd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 15360: 002ba479 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 15361: 003e81bd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 15362: 0061e3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 15363: 00279991 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ - 15364: 003c5e29 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 15364: 003c5e19 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 15365: 005e99d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 15366: 004214a1 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 15366: 00421491 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 15367: 0061e6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 15368: 005f18ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 15369: 00347f31 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 15370: 003c1bb9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 15369: 00347f21 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 15370: 003c1ba9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 15371: 0061d288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 15372: 00543d14 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 15373: 00188979 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 15374: 0061e95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 15375: 0018aed1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 15376: 0061e89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 15377: 002a81f5 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 15378: 0061e21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 15379: 00502ee0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 15380: 0041b6c5 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 15381: 00416d55 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 15382: 003d7b09 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 15383: 003aa981 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 15384: 003bb57d 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 15379: 00502ed0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 15380: 0041b6b5 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 15381: 00416d45 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 15382: 003d7af9 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 15383: 003aa971 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 15384: 003bb56d 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 15385: 005f9cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 15386: 003d2d45 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 15386: 003d2d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 15387: 0018dbad 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 15388: 005f152c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 15389: 00502ed8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 15390: 0031f379 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 15389: 00502ec8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 15390: 0031f369 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 15391: 005f3b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 15392: 00181ea1 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ - 15393: 003bcee9 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ - 15394: 003d2c55 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 15395: 003922b5 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 15393: 003bced9 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 15394: 003d2c45 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 15395: 003922a5 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 15396: 0061e064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 15397: 005f3e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 15398: 002e8ec9 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 15398: 002e8eb9 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 15399: 002ab101 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 15400: 001c8851 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 15401: 005f4844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 15402: 0020da75 444 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 15403: 0061d218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 15404: 005f5fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ - 15405: 002bcc51 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ - 15406: 0031834d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 15405: 002bcc41 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 15406: 0031833d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 15407: 0061d724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 15408: 001792d5 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 15409: 0061d8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 15410: 005f6834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 15411: 0061ea62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15412: 003c8a61 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 15412: 003c8a51 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 15413: 0020c7e5 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 15414: 0024edb5 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 15415: 0061d0e5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 15416: 005f1c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 15417: 005f6544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 15418: 005f99bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 15419: 005ed274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 15420: 002d1585 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 15420: 002d1575 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 15421: 00225259 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 15422: 0061d1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 15423: 0061e734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 15424: 00412799 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 15424: 00412789 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 15425: 005eb618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 15426: 005f7718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 15427: 00290af1 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ - 15428: 00382b39 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 15428: 00382b29 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 15429: 001bd981 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 15430: 0061d8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 15431: 0019d1ed 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 15432: 00540d78 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 15433: 0028d141 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 15434: 005ee734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 15435: 00297449 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ - 15436: 003e622d 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 15437: 0040ab01 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 15436: 003e621d 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 15437: 0040aaf1 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 15438: 00199301 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 15439: 0018f879 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 15440: 001f94d1 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 15441: 0061e8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 15442: 0026fba5 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 15443: 005ef240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 15444: 00215d2d 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 15445: 005f818c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 15446: 00205555 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 15447: 005f3b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 15448: 004041bd 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 15449: 002d6835 620 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 15448: 004041ad 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 15449: 002d6825 620 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 15450: 002125d9 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 15451: 005f51b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 15452: 003e0b95 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 15452: 003e0b85 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 15453: 0061d500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 15454: 0061e5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 15455: 005f802c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 15456: 005f1fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 15457: 005ebb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 15458: 0028d291 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 15459: 002c06d5 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 15459: 002c06c5 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 15460: 0024f565 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 15461: 00209a25 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 15462: 0061d878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 15463: 0042d43d 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 15464: 005033d0 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ - 15465: 0030a2b1 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 15466: 002c8c7d 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 15463: 0042d42d 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 15464: 005033c0 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 15465: 0030a2a1 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 15466: 002c8c6d 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 15467: 00561c34 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ - 15468: 00394eb9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 15468: 00394ea9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 15469: 001faf65 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 15470: 00302705 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 15470: 003026f5 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 15471: 00230311 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 15472: 0061ea30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 15473: 003fbe11 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 15473: 003fbe01 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 15474: 005556ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 15475: 00550c80 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 15476: 005eb658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 15477: 0061f0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 15478: 001fa785 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 15479: 002b70d9 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 15480: 003ecd85 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 15479: 002b70c9 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 15480: 003ecd75 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 15481: 0061dd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 15482: 001fb0fd 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 15483: 0061e396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 15484: 003c3019 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 15484: 003c3009 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 15485: 0061d434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 15486: 002ff8d9 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 15486: 002ff8c9 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 15487: 005f72d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 15488: 0061e862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 15489: 0061eadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 15490: 0041acf1 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 15490: 0041ace1 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 15491: 0029fa81 22 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 15492: 00387609 8464 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 15492: 003875f9 8464 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 15493: 001fb019 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 15494: 005f879c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 15495: 005f143c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 15496: 0061dde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 15497: 0061d614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 15498: 005f46d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 15499: 0061d0f7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 15500: 003d9ed5 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 15501: 00430fd1 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 15500: 003d9ec5 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 15501: 00430fc1 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 15502: 0061e682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 15503: 003b5d09 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 15504: 003ee4a1 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 15503: 003b5cf9 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 15504: 003ee491 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 15505: 001fa7cd 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 15506: 002be7f1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 15507: 002f8235 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 15508: 003e0701 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 15509: 002e11f5 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 15506: 002be7e1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 15507: 002f8225 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 15508: 003e06f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 15509: 002e11e5 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 15510: 001ba1a1 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 15511: 003a82a9 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 15511: 003a8299 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 15512: 0061e0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 15513: 003d290d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 15514: 003f1901 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 15513: 003d28fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 15514: 003f18f1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 15515: 005f3e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 15516: 00301fcd 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 15516: 00301fbd 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 15517: 005f5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 15518: 005529ec 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 15519: 0022742d 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 15520: 0061f08a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 15521: 003d0915 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 15521: 003d0905 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 15522: 0061d3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 15523: 0061e2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 15524: 00406761 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 15524: 00406751 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 15525: 00235a15 120 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 15526: 003a982d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 15527: 0037a325 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 15528: 002f9ec1 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ - 15529: 002c4c15 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 15526: 003a981d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 15527: 0037a315 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 15528: 002f9eb1 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 15529: 002c4c05 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 15530: 0061e1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ - 15531: 002f5f19 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 15531: 002f5f09 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 15532: 0061f09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 15533: 00290bed 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 15534: 003a3fad 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 15534: 003a3f9d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 15535: 0061de48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 15536: 00555668 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 15537: 0061e98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 15538: 0021f3a5 96 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 15539: 005efe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_EVENT │ │ │ │ 15540: 0061d63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 15541: 0061de3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 15542: 0061d0e7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 15543: 0061dc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 15544: 0061e40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 15545: 003df9e9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 15545: 003df9d9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 15546: 0061e3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 15547: 002a326d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 15548: 005f7abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 15549: 0061e8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 15550: 002481ad 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 15551: 00397789 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 15551: 00397779 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 15552: 002a51b9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ - 15553: 00418c39 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 15553: 00418c29 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 15554: 005ea968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 15555: 0061f152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 15556: 0025c069 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 15557: 003fccdd 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 15557: 003fcccd 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 15558: 00544074 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 15559: 00166f4d 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 15560: 005ecff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 15561: 0034b6e5 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 15562: 003aac01 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ - 15563: 003b6ae9 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 15561: 0034b6d5 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 15562: 003aabf1 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 15563: 003b6ad9 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 15564: 00200cd1 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 15565: 002aab05 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 15566: 0061e23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 15567: 005ea410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 15568: 0061e40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 15569: 005f4e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 15570: 002a5669 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ - 15571: 00430bf9 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 15571: 00430be9 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 15572: 005f92c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 15573: 005ea530 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 15574: 005eadb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 15575: 005eda64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 15576: 005f57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 15577: 005ed2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 15578: 002c4a9d 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 15578: 002c4a8d 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 15579: 005f8a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 15580: 0061e1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 15581: 0038d27d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 15581: 0038d26d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 15582: 00168551 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 15583: 005eaa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 15584: 003d5a51 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 15584: 003d5a41 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 15585: 0061e860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 15586: 005f1d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 15587: 00237f6d 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 15588: 001d3a31 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 15589: 0016685d 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 15590: 005f2d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 15591: 005f0d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 15592: 00300995 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 15592: 00300985 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 15593: 005f73f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 15594: 002a6679 232 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ - 15595: 002c20f1 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 15595: 002c20e1 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 15596: 005ec87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 15597: 0061dcf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 15598: 0061e68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 15599: 0018bb99 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 15600: 0061d81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 15601: 005f364c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 15602: 0041b0c1 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 15603: 00421951 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 15604: 003aa909 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 15602: 0041b0b1 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 15603: 00421941 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 15604: 003aa8f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 15605: 0061d524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 15606: 0061dfe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 15607: 005f39fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 15608: 005e9934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 15609: 0061e294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 15610: 00302905 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 15610: 003028f5 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 15611: 005f3cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 15612: 005f5e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 15613: 003d5ce1 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 15613: 003d5cd1 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 15614: 002a83cd 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 15615: 005eaab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 15616: 001c9215 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ - 15617: 0037b8bd 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 15617: 0037b8ad 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 15618: 0061db52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 15619: 005f108c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ - 15620: 0038a911 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 15620: 0038a901 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 15621: 0061dfbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 15622: 005555e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 15623: 005f0dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 15624: 0061da82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 15625: 002bfa59 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 15625: 002bfa49 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 15626: 005f9ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 15627: 0026f039 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 15628: 001ba959 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 15629: 00198cad 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 15630: 005f118c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 15631: 0061ea90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 15632: 005ecc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 15633: 0042daf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 15633: 0042dae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 15634: 005ea728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 15635: 00187971 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ - 15636: 003dac3d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 15636: 003dac2d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 15637: 005fbe4c 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ 15638: 005f99ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 15639: 002e1b9d 12 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 15640: 002f4bbd 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 15639: 002e1b8d 12 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 15640: 002f4bad 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 15641: 0020d6b1 444 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 15642: 0040cda9 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 15642: 0040cd99 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 15643: 0061e540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ - 15644: 003e449d 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 15645: 0039abb9 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 15644: 003e448d 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 15645: 0039aba9 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 15646: 00228dd9 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 15647: 0061d990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 15648: 005f2d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ - 15649: 002c0eed 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 15650: 003ba5f1 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 15651: 003d222d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 15649: 002c0edd 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 15650: 003ba5e1 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 15651: 003d221d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 15652: 0061d56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 15653: 005e8f3c 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 15654: 005ec8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 15655: 003ee245 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 15655: 003ee235 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 15656: 0061e208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 15657: 0061e19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 15658: 0061de90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ - 15659: 003ac7d1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 15659: 003ac7c1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 15660: 005ee304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 15661: 0042d9c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 15661: 0042d9b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 15662: 0061d348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 15663: 0061dae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 15664: 0021f23d 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 15665: 0061d36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 15666: 003fc325 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ - 15667: 003eca3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 15666: 003fc315 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 15667: 003eca2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 15668: 0061d292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 15669: 005f2bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 15670: 0061e374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 15671: 005e9cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 15672: 005eaa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 15673: 0061d530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 15674: 00276a11 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 15675: 002a63cd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ - 15676: 0042125d 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 15676: 0042124d 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 15677: 0061de7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 15678: 005f215c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 15679: 00234b51 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 15680: 0041b63d 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 15680: 0041b62d 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 15681: 005ef940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 15682: 005f105c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 15683: 0061e928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 15684: 0061eb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 15685: 0061d64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 15686: 0037a6dd 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 15686: 0037a6cd 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 15687: 00290a5d 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 15688: 003da3e1 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 15688: 003da3d1 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 15689: 00248209 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 15690: 001ae369 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 15691: 002bfbf9 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 15691: 002bfbe9 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 15692: 001e4ba5 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 15693: 0061d680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 15694: 00196445 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 15695: 0022c4b9 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 15696: 002e0309 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 15696: 002e02f9 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 15697: 0061d54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 15698: 005e9d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ - 15699: 002cc775 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 15700: 003ac8ad 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 15699: 002cc765 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 15700: 003ac89d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 15701: 002a1135 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 15702: 001b4705 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 15703: 005edc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 15704: 005f4cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 15705: 00412911 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 15705: 00412901 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 15706: 005eee30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 15707: 005edfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 15708: 00409fe5 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 15708: 00409fd5 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 15709: 005f89a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 15710: 00188a39 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 15711: 00199069 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 15712: 003d9961 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ - 15713: 005065c0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 15712: 003d9951 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 15713: 005065b0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 15714: 005ef6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ - 15715: 0030b171 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 15715: 0030b161 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 15716: 005efae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 15717: 002a504d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 15718: 002041d1 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 15719: 00400725 264 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 15719: 00400715 264 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 15720: 0020a97d 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 15721: 005ed1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 15722: 0061d8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 15723: 0061e2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 15724: 005f5534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 15725: 00255c69 130 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 15726: 0061e6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 15727: 00244edd 6 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 15728: 00166dc1 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 15729: 0061e420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 15730: 0061d210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 15731: 0061dc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 15732: 003996a1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 15732: 00399691 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 15733: 0061dc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 15734: 005ee784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 15735: 005f801c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 15736: 005f0b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 15737: 001c8929 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 15738: 00318bf5 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 15738: 00318be5 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 15739: 005ee104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 15740: 003dc275 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 15740: 003dc265 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 15741: 0061d2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 15742: 002c3e1d 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 15743: 0038d18d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 15742: 002c3e0d 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 15743: 0038d17d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 15744: 0061e7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 15745: 005f0eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 15746: 0061d3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 15747: 0030e109 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 15747: 0030e0f9 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 15748: 005ef410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 15749: 005ec52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 15750: 00210a19 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 15751: 0061e1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 15752: 0061d8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 15753: 005e97a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ - 15754: 00411271 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 15755: 002f2e5d 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 15754: 00411261 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 15755: 002f2e4d 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 15756: 005ed098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 15757: 001888b9 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 15758: 005ef010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 15759: 005ea938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 15760: 005e8fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 15761: 0028de2d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 15762: 005eafc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 15763: 005f82fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 15764: 005ef0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 15765: 005f6e08 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 15766: 0061e3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 15767: 00256115 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 15768: 002a5a21 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 15769: 005ea6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 15770: 003eafed 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 15771: 00377815 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 15770: 003eafdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 15771: 00377805 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 15772: 0061de94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 15773: 00201ab9 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 15774: 005f9568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 15775: 0055d648 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 15776: 005f816c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 15777: 005f123c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 15778: 005ee224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 15779: 0061e570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 15780: 00543b44 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 15781: 0027a29d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 15782: 001e7769 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 15783: 0018c079 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 15784: 0038d9fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 15784: 0038d9ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 15785: 0060d864 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 15786: 005eb768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 15787: 003d4461 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 15787: 003d4451 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 15788: 005f857c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 15789: 0061f120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 15790: 002aff9d 172 FUNC GLOBAL DEFAULT 12 helper_shea_be │ │ │ │ 15791: 0025e45d 64 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 15792: 0061d17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_DSTATE │ │ │ │ 15793: 0061d068 8 OBJECT GLOBAL DEFAULT 25 mon_list │ │ │ │ 15794: 00550cc0 36 OBJECT GLOBAL DEFAULT 24 qemu_numa_opts │ │ │ │ 15795: 005f370c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 15796: 0061e568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 15797: 005574d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 15798: 001c5b25 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 15799: 005ecb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 15800: 003bbaa9 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 15800: 003bba99 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 15801: 0061d276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 15802: 0061d432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 15803: 0061e63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 15804: 005f80fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 15805: 005f814c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 15806: 005f110c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 15807: 00558d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 15808: 003aa675 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 15809: 0040c18d 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ - 15810: 003141ad 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 15808: 003aa665 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 15809: 0040c17d 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 15810: 0031419d 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 15811: 002af931 12 FUNC GLOBAL DEFAULT 12 helper_flt │ │ │ │ 15812: 0018d035 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ 15813: 005f5a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 15814: 0061ce6a 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ - 15815: 00428345 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 15815: 00428335 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 15816: 005f78b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 15817: 005e9684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 15818: 0061e95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 15819: 0061dfa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 15820: 005f395c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ 15821: 00295e1d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin8 │ │ │ │ 15822: 005ea260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 15823: 001c38ed 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 15824: 0031ebdd 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 15825: 003c19f5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 15826: 002f2e7d 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 15824: 0031ebcd 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 15825: 003c19e5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 15826: 002f2e6d 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 15827: 005f56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 15828: 0061dbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 15829: 0061eb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 15830: 0025815d 3740 FUNC GLOBAL DEFAULT 12 net_init_passt │ │ │ │ 15831: 0061d886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITE_DSTATE │ │ │ │ 15832: 0061e6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 15833: 005f0aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 15834: 0061da66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 15835: 002a62fd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 15836: 0061d538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 15837: 005f2d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 15838: 0038e231 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 15838: 0038e221 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 15839: 0020d8a5 404 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 15840: 005e9d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 15841: 005ea9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 15842: 00553500 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 15843: 003a0cd5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 15843: 003a0cc5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 15844: 0061de9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 15845: 005f80bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 15846: 0061ec00 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 15847: 003a2499 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 15848: 00411d31 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 15849: 00429d1d 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 15847: 003a2489 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 15848: 00411d21 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 15849: 00429d0d 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 15850: 0061e85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 15851: 005f5a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 15852: 001b98a9 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 15853: 0028af79 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 15854: 0061e766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_DSTATE │ │ │ │ 15855: 005e9694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 15856: 005f7d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ @@ -15863,16 +15863,16 @@ │ │ │ │ 15859: 0024f231 24 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ 15860: 002a2e11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 15861: 005f90d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 15862: 0061d766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 15863: 0061ddee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 15864: 00292a39 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 15865: 001cbe11 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 15866: 003a0d2d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 15867: 002c14f5 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 15866: 003a0d1d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 15867: 002c14e5 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 15868: 0061eb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 15869: 005edaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 15870: 005f9f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 15871: 005437b8 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 15872: 005f5244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ 15873: 002a11f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ 15874: 0061d7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ @@ -15880,179 +15880,179 @@ │ │ │ │ 15876: 005ebadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 15877: 0061e2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 15878: 005f8de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 15879: 002932cd 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 15880: 0019c8b9 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 15881: 00194fa9 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 15882: 0061e758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 15883: 00502eb8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 15883: 00502ea8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 15884: 001e07a1 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 15885: 0022c3e9 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 15886: 0061da94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 15887: 0061e968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ 15888: 001fb7e9 12 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 15889: 001ee7d9 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 15890: 002101b5 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 15891: 005f116c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 15892: 002a2c51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 15893: 0041a6b1 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 15893: 0041a6a1 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 15894: 002a1945 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 15895: 00376731 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 15895: 00376721 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 15896: 0025f715 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 15897: 005f9068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 15898: 0061e824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 15899: 002a656d 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 15900: 00255c09 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 15901: 005e8e48 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 15902: 002c72b5 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 15902: 002c72a5 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 15903: 00556664 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 15904: 005ef9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 15905: 0061d3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 15906: 005eaa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 15907: 001edcfd 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 15908: 00215c39 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 15909: 005ed9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 15910: 0061db60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 15911: 001d7935 4 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 15912: 00555e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 15913: 002fbb65 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 15913: 002fbb55 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 15914: 0061e5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 15915: 0037a33d 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 15915: 0037a32d 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 15916: 0061d458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 15917: 0061df18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ 15918: 001688bd 936 FUNC GLOBAL DEFAULT 12 print_insn_microblaze │ │ │ │ - 15919: 003ad975 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 15919: 003ad965 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 15920: 005ee934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 15921: 0061e7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 15922: 005ed414 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 15923: 0038c51d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 15923: 0038c50d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 15924: 001cee49 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 15925: 0028d5f9 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 15926: 0030cd51 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 15926: 0030cd41 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 15927: 0061e814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 15928: 00250e1d 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 15929: 0061e26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 15930: 005f194c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 15931: 003b0011 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 15932: 003be601 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 15931: 003b0001 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 15932: 003be5f1 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 15933: 005f5d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 15934: 0040a821 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 15934: 0040a811 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 15935: 005ec30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 15936: 005ea7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 15937: 0061e18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ 15938: 002a41f9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 15939: 00202d2d 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 15940: 003d0cb5 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 15940: 003d0ca5 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 15941: 005ec64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 15942: 005ecb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 15943: 003e7d15 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 15944: 003157c9 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 15943: 003e7d05 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 15944: 003157b9 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 15945: 001f995d 452 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 15946: 0061d452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 15947: 0061d37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 15948: 0061e8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 15949: 0031d339 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 15949: 0031d329 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 15950: 005f329c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 15951: 002e0fc1 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 15951: 002e0fb1 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 15952: 002a96a5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 15953: 001c7e05 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 15954: 0031ea61 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 15954: 0031ea51 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 15955: 005ea500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 15956: 00212159 116 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 15957: 005f388c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 15958: 0020a945 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 15959: 0061e280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 15960: 002c436d 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 15960: 002c435d 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 15961: 0061d1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 15962: 004070ad 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 15962: 0040709d 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 15963: 00238e25 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 15964: 0024f9a5 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 15965: 00420ad9 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 15965: 00420ac9 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 15966: 0061d34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 15967: 005eab9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 15968: 00287761 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 15969: 005f997c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 15970: 002487f5 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 15971: 005f37ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 15972: 005562c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 15973: 0061e2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 15974: 0061e154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 15975: 001f7501 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 15976: 005ea7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 15977: 002ed78d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 15978: 0041ad99 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 15979: 00406ce9 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 15977: 002ed77d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 15978: 0041ad89 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 15979: 00406cd9 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 15980: 0061e724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ - 15981: 0031540d 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 15981: 003153fd 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 15982: 002a49bd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 15983: 00403f81 108 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 15983: 00403f71 108 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 15984: 00555a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 15985: 0061e6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 15986: 003a8c81 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 15986: 003a8c71 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 15987: 0061e436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 15988: 002cb6a9 50 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 15988: 002cb699 50 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 15989: 005f185c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 15990: 00223a39 556 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 15991: 0061e91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 15992: 0029216d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 15993: 005ec4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 15994: 003fc915 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 15995: 002f84b9 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 15996: 003e6335 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 15994: 003fc905 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 15995: 002f84a9 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 15996: 003e6325 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 15997: 005eafa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 15998: 005eaf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 15999: 005f1e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 16000: 003baad9 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 16000: 003baac9 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 16001: 00275439 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 16002: 0061d654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 16003: 005f809c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 16004: 0061e670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ - 16005: 0034c879 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 16006: 002e9501 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 16005: 0034c869 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 16006: 002e94f1 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 16007: 0061d2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 16008: 003ff989 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 16008: 003ff979 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 16009: 0061e002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 16010: 0019d5a5 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 16011: 002cf8d5 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 16012: 003d28d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 16011: 002cf8c5 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 16012: 003d28c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 16013: 001f9db9 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 16014: 002a36e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 16015: 003fdb71 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 16015: 003fdb61 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 16016: 0061eaa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 16017: 0061d952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 16018: 0061e4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 16019: 0061dd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 16020: 00257269 1308 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 16021: 0028eee1 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 16022: 005e9c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 16023: 002a6131 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 16024: 0038f4e5 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 16024: 0038f4d5 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 16025: 0061dcda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 16026: 005f1b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 16027: 001d10f1 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 16028: 004320ad 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 16028: 0043209d 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 16029: 0061dcce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 16030: 002d6b21 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 16030: 002d6b11 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 16031: 0061e1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 16032: 00222641 340 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 16033: 002ab9e5 576 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 16034: 00393a31 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 16034: 00393a21 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 16035: 005616e4 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 16036: 005ed404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 16037: 0061e634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 16038: 002bcc99 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 16038: 002bcc89 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 16039: 005efc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 16040: 005f33bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 16041: 002aaecd 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 16042: 0021627d 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 16043: 00543710 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 16044: 0055a1b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 16045: 0040b6ad 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 16046: 002d334d 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 16047: 00429c5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 16045: 0040b69d 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 16046: 002d333d 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 16047: 00429c4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 16048: 0061d492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 16049: 001ec0e5 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 16050: 002030e1 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 16051: 0061d6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 16052: 002a4ec1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 16053: 001a975d 140 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 16054: 002289c5 116 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ @@ -16067,149 +16067,149 @@ │ │ │ │ 16063: 005ee614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 16064: 0061dcd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 16065: 005e9e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 16066: 002181e1 92 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 16067: 005ef530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 16068: 002a5929 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 16069: 0061e260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 16070: 002d586d 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 16070: 002d585d 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 16071: 005f67d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 16072: 0041e385 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 16072: 0041e375 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 16073: 002a4661 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 16074: 005e99e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 16075: 002928c1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 16076: 0061e34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 16077: 003f0dfd 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 16077: 003f0ded 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 16078: 005eaec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 16079: 00198159 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 16080: 003bc355 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 16080: 003bc345 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 16081: 0061e3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 16082: 0061e612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 16083: 0020fd71 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ - 16084: 003a1731 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 16084: 003a1721 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 16085: 00194185 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 16086: 003cb629 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 16086: 003cb619 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 16087: 0061eb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 16088: 00293151 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 16089: 0061f164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 16090: 002ff711 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 16090: 002ff701 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ 16091: 0061d308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 16092: 0061d584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 16093: 0061dce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 16094: 003cc409 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ - 16095: 003df699 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 16094: 003cc3f9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 16095: 003df689 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 16096: 005f3cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 16097: 003e02e1 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 16098: 003d7bd9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 16097: 003e02d1 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 16098: 003d7bc9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 16099: 00275315 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 16100: 003fe36d 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 16100: 003fe35d 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 16101: 0061e82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 16102: 003cae71 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 16102: 003cae61 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 16103: 00278821 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 16104: 003eedf1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 16104: 003eede1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 16105: 0028dcfd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 16106: 005f312c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 16107: 001df6e1 2 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 16108: 0028bf65 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 16109: 00228795 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 16110: 003e1f2d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 16111: 003a2dd9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 16110: 003e1f1d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 16111: 003a2dc9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 16112: 002438d5 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 16113: 0040120d 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 16113: 004011fd 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 16114: 0061da1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 16115: 005ef6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 16116: 0034e025 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 16117: 00314b2d 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 16116: 0034e015 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 16117: 00314b1d 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 16118: 005f72c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 16119: 003daef1 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 16120: 003bfd51 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 16119: 003daee1 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 16120: 003bfd41 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 16121: 005ef520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ 16122: 0061e768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 16123: 003fbefd 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 16123: 003fbeed 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 16124: 005f7c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 16125: 00275dc1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 16126: 0061d1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 16127: 0054402c 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 16128: 005f162c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 16129: 0061e868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 16130: 0040a311 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 16131: 00393339 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 16130: 0040a301 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 16131: 00393329 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 16132: 0061d320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 16133: 00184171 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 16134: 0061d762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 16135: 00320f6d 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 16136: 00506560 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ - 16137: 003fd42d 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 16138: 0031c349 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 16135: 00320f5d 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 16136: 00506550 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 16137: 003fd41d 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 16138: 0031c339 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 16139: 0061dc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 16140: 002ed491 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 16140: 002ed481 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 16141: 0061e676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 16142: 003ac89d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 16143: 0034e1b9 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 16142: 003ac88d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 16143: 0034e1a9 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 16144: 005f6c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 16145: 003debcd 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 16145: 003debbd 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 16146: 002b0049 172 FUNC GLOBAL DEFAULT 12 helper_shea_le │ │ │ │ 16147: 005f7438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 16148: 003c6a05 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 16148: 003c69f5 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 16149: 0061d7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 16150: 003f1d99 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ - 16151: 0039ed01 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 16150: 003f1d89 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 16151: 0039ecf1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 16152: 0024fbd9 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 16153: 0061d9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 16154: 005f9c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 16155: 005f6aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 16156: 0061f170 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 16157: 0061d9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 16158: 001c2ca9 172 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 16159: 001f6431 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 16160: 0061e484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ 16161: 00295e99 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 16162: 0061d24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 16163: 0031cdb9 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ - 16164: 00339691 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 16165: 00429e01 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 16163: 0031cda9 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 16164: 00339681 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 16165: 00429df1 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 16166: 005e9604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 16167: 0020d63d 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 16168: 005e905c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ - 16169: 003bf2d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 16169: 003bf2c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 16170: 0029cd69 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 16171: 002c59e1 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ - 16172: 0033fb3d 1564 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 16173: 0042ca41 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 16171: 002c59d1 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 16172: 0033fb2d 1564 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 16173: 0042ca31 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 16174: 0024fa75 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 16175: 001e056d 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 16176: 005f4de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 16177: 0061e198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 16178: 005f20cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 16179: 005fbb78 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 16180: 0023b589 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 16181: 0021a721 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 16182: 0029d0f9 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 16183: 0061e3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 16184: 001aa4f1 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 16185: 0038eaa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 16185: 0038ea91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 16186: 005f853c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 16187: 0017918d 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 16188: 005ed984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 16189: 00277fe5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 16190: 005f6444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 16191: 002f9a51 952 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 16192: 002f21ad 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ - 16193: 002dcc4d 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 16191: 002f9a41 952 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 16192: 002f219d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 16193: 002dcc3d 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 16194: 0061dd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 16195: 0061d4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 16196: 00222cd9 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 16197: 00405029 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 16197: 00405019 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 16198: 002a0eb1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 16199: 002cc9e9 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 16199: 002cc9d9 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 16200: 001f6789 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 16201: 0061d14a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ - 16202: 003fc5ad 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 16202: 003fc59d 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 16203: 0061d83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 16204: 0030123d 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 16204: 0030122d 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 16205: 005edb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 16206: 0061e178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 16207: 0061da2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 16208: 005431fc 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 16209: 005f817c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 16210: 002a2111 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 16211: 0024f22d 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ @@ -16221,224 +16221,224 @@ │ │ │ │ 16217: 0061e67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 16218: 00278bb1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 16219: 005f096c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 16220: 0061e1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 16221: 00295f15 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 16222: 0061e62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 16223: 002879b1 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 16224: 0030d0ad 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 16224: 0030d09d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 16225: 005f5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ - 16226: 00318591 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 16226: 00318581 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 16227: 0061d306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 16228: 005558fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 16229: 003aaf39 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 16229: 003aaf29 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 16230: 0061d8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 16231: 003736d1 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 16231: 003736c1 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 16232: 00278a29 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 16233: 005ec98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 16234: 00418509 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 16234: 004184f9 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 16235: 002a2eed 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 16236: 002f80c5 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 16237: 003ba7ed 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 16238: 0040dfe5 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 16239: 00397779 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 16236: 002f80b5 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 16237: 003ba7dd 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 16238: 0040dfd5 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 16239: 00397769 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 16240: 0061d294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 16241: 0061d5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 16242: 005f4f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 16243: 005f815c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 16244: 005eeea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ - 16245: 0030bfad 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 16245: 0030bf9d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 16246: 001b77d1 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 16247: 002a1f61 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 16248: 0029cbd9 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 16249: 0018f5b9 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 16250: 002c7c89 312 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ - 16251: 003b5ffd 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 16252: 003d2f9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 16250: 002c7c79 312 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 16251: 003b5fed 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 16252: 003d2f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 16253: 005f8920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 16254: 005edb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 16255: 00559f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 16256: 001fca49 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 16257: 00261931 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ - 16258: 003cbe79 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 16258: 003cbe69 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 16259: 005e9d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 16260: 005f4e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 16261: 00561664 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 16262: 005ee6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 16263: 005f1a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 16264: 0031c199 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 16265: 002c6159 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 16264: 0031c189 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 16265: 002c6149 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 16266: 005f5934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 16267: 0061eb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 16268: 0028d1e9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 16269: 0061ea08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 16270: 005f94d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 16271: 005f85cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ 16272: 00209ef1 16 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 16273: 003d5049 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 16273: 003d5039 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 16274: 0022909d 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 16275: 0061e2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 16276: 0027089d 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 16277: 0061d944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 16278: 0061d8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 16279: 0061d884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 16280: 0018e421 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 16281: 00425a75 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 16281: 00425a65 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 16282: 0024f62d 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 16283: 00515248 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ - 16284: 003fcd8d 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 16283: 00515238 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 16284: 003fcd7d 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 16285: 005f95c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 16286: 003ec371 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 16286: 003ec361 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 16287: 00296ee1 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 16288: 005e8d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 16289: 005f1a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 16290: 0061d2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 16291: 005f7b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 16292: 005f7834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 16293: 00506488 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 16293: 00506478 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 16294: 002783dd 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 16295: 0061d94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 16296: 002f51f5 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 16296: 002f51e5 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 16297: 005f6df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 16298: 0061e384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 16299: 00245471 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 16300: 002a48e5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ - 16301: 003dc46d 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 16302: 004061b1 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ - 16303: 003f17a1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 16301: 003dc45d 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 16302: 004061a1 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 16303: 003f1791 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 16304: 005f9de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 16305: 0041b5a9 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 16305: 0041b599 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 16306: 005ea4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 16307: 00231bc9 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 16308: 00390a7d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 16308: 00390a6d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 16309: 0061d89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 16310: 003aa945 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 16310: 003aa935 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 16311: 005f6a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 16312: 005f0a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 16313: 003bcfc5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 16313: 003bcfb5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 16314: 001e4529 252 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 16315: 0061dd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 16316: 001f8c95 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 16317: 00244d95 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 16318: 0061e99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 16319: 0042716d 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 16319: 0042715d 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 16320: 005eca1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 16321: 005ebf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 16322: 00275395 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 16323: 0061db50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 16324: 00295f95 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 16325: 0061e958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 16326: 005ee124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 16327: 003bce0d 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 16327: 003bcdfd 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 16328: 0061d29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 16329: 0061e5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 16330: 0061eb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ - 16331: 0037999d 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 16331: 0037998d 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 16332: 00299a8d 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 16333: 002be8b1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ - 16334: 0042a97d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 16333: 002be8a1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 16334: 0042a96d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 16335: 005ece0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 16336: 003e6d59 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 16336: 003e6d49 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 16337: 005f9ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 16338: 00419a29 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 16338: 00419a19 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 16339: 0018e9e5 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 16340: 0041e99d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 16340: 0041e98d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 16341: 005f2a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 16342: 005f5604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 16343: 0061d8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 16344: 002165bd 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ - 16345: 00400ee1 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 16345: 00400ed1 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 16346: 005f6f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 16347: 005edd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 16348: 005f6524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 16349: 0061d562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 16350: 0061e0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 16351: 002cfa19 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 16352: 002d98a9 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 16351: 002cfa09 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 16352: 002d9899 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 16353: 002aaa89 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 16354: 002bcc8d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ - 16355: 003897cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 16354: 002bcc7d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 16355: 003897bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 16356: 0023d45d 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 16357: 005f7b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 16358: 005f6c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 16359: 0061ea44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 16360: 0040ed69 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 16360: 0040ed59 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 16361: 0061dad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 16362: 003e7c61 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 16362: 003e7c51 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 16363: 002a1ac5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 16364: 00282afd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 16365: 0061e20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 16366: 00225ca9 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 16367: 0024aa85 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 16368: 0031f71d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 16368: 0031f70d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 16369: 0061e646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 16370: 002a5281 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 16371: 0061e834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 16372: 0061e416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ - 16373: 003d18dd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 16373: 003d18cd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 16374: 005f2eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 16375: 0061e7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 16376: 005f5c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 16377: 0031d091 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 16377: 0031d081 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 16378: 001eee45 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 16379: 005f9f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 16380: 00515244 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 16381: 003000a9 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 16380: 00515234 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 16381: 00300099 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 16382: 00238061 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 16383: 005f9088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ - 16384: 003955f1 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 16384: 003955e1 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 16385: 001c3961 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 16386: 0061d52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 16387: 005f89c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 16388: 0061e5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 16389: 0055a234 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 16390: 00228e55 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 16391: 0061e8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ 16392: 002a3551 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 16393: 003771e9 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 16393: 003771d9 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 16394: 005f3f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 16395: 0061d50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 16396: 002909e5 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 16397: 005ef730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 16398: 003fb2fd 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 16398: 003fb2ed 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 16399: 0022e07d 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 16400: 0018a759 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 16401: 0061e6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 16402: 0022b539 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 16403: 003baf61 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 16403: 003baf51 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 16404: 005f7a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 16405: 005eeec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 16406: 0040febd 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 16406: 0040fead 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 16407: 0061d394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 16408: 0061df90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 16409: 005ea2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 16410: 0061d0f3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 16411: 0031ccd5 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 16411: 0031ccc5 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 16412: 002a39b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 16413: 005f6038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 16414: 0021f451 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 16415: 002f69f5 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 16416: 0040c17d 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 16415: 002f69e5 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 16416: 0040c16d 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 16417: 005411c4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 16418: 005f8cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 16419: 00278c39 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 16420: 0038ffa9 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 16420: 0038ff99 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 16421: 005ee404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 16422: 001950dd 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 16423: 003e8559 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 16424: 002bd6f1 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 16423: 003e8549 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 16424: 002bd6e1 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 16425: 005f0d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 16426: 001c7401 408 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 16427: 003dfeb5 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 16427: 003dfea5 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 16428: 002a0311 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 16429: 002b515d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ - 16430: 003a0309 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 16429: 002b5149 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 16430: 003a02f9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 16431: 0061d1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 16432: 00425195 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 16433: 003f0c59 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 16432: 00425185 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 16433: 003f0c49 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 16434: 005f69b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 16435: 0061e332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 16436: 005ec8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 16437: 0025ed09 16 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ 16438: 0061dbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_READ_DSTATE │ │ │ │ 16439: 00179d75 6 FUNC GLOBAL DEFAULT 12 bfloat16_sub │ │ │ │ 16440: 0018a5f9 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_round_to_zero │ │ │ │ @@ -16447,1604 +16447,1604 @@ │ │ │ │ 16443: 0061d25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 16444: 0018ef41 236 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 16445: 0061eab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 16446: 0061d8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 16447: 002761dd 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 16448: 0061d17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 16449: 005f14cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 16450: 002d96dd 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 16450: 002d96cd 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 16451: 0061e2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 16452: 0061d1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 16453: 0061de24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 16454: 002c424d 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 16454: 002c423d 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 16455: 0061eda0 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 16456: 003ecb69 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 16456: 003ecb59 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 16457: 00290b79 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 16458: 0023c22d 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 16459: 005f89d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 16460: 003b924d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 16460: 003b923d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 16461: 0061db22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 16462: 005ea030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 16463: 003e5fb1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 16463: 003e5fa1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 16464: 0061df12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 16465: 003fd3b9 62 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 16466: 00515228 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 16465: 003fd3a9 62 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 16466: 00515218 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 16467: 00197b69 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 16468: 005f2d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 16469: 005f145c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 16470: 00197531 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 16471: 003516ed 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 16471: 003516dd 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 16472: 002239a5 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 16473: 005fbb88 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 16474: 005f704c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 16475: 005f4d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 16476: 003a92b5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 16476: 003a92a5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 16477: 001b4d45 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 16478: 0039f285 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 16479: 00422269 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 16478: 0039f275 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 16479: 00422259 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 16480: 0061d4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 16481: 00218125 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 16482: 005ea460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 16483: 005f82dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 16484: 00515210 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 16484: 00515200 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 16485: 005ef1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 16486: 005f06cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 16487: 001cd539 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ - 16488: 0039bced 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 16489: 00506578 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 16488: 0039bcdd 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 16489: 00506568 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 16490: 005e94e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 16491: 00189861 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 16492: 0061e36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 16493: 0061eb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 16494: 005f3dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 16495: 002c42cd 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 16496: 003f1a95 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 16497: 0038318d 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 16495: 002c42bd 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 16496: 003f1a85 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 16497: 0038317d 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 16498: 0061e656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 16499: 003fb221 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 16500: 003dbda5 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 16499: 003fb211 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 16500: 003dbd95 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 16501: 005ef850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 16502: 005ec65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 16503: 005f6674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 16504: 005f3acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 16505: 005eded4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 16506: 0039afc5 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 16506: 0039afb5 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 16507: 0020d47d 448 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 16508: 0061d1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 16509: 00564378 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 16510: 00275411 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 16511: 0061dc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 16512: 0061e9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 16513: 002f7b2d 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 16513: 002f7b1d 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 16514: 00544848 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 16515: 005f6b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 16516: 005f8930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 16517: 005ec5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ - 16518: 0039a601 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 16518: 0039a5f1 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 16519: 0061f10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 16520: 0024a629 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 16521: 0022e14d 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 16522: 0034b999 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 16523: 0034c581 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ - 16524: 002dc48d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 16522: 0034b989 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 16523: 0034c571 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 16524: 002dc47d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 16525: 00274a35 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 16526: 00406c85 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 16526: 00406c75 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 16527: 005ed1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 16528: 0039d4b1 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 16528: 0039d4a1 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 16529: 0061e9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 16530: 002fa94d 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 16530: 002fa93d 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 16531: 0061da68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 16532: 0039050d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ - 16533: 00428079 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 16532: 003904fd 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 16533: 00428069 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 16534: 005f3e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 16535: 0061d62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 16536: 0031c0fd 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 16536: 0031c0ed 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 16537: 005f9c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 16538: 002a1121 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 16539: 001b44f5 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ 16540: 0061df62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 16541: 0061dacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 16542: 0061d7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 16543: 005ed038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 16544: 005f9258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 16545: 0021882d 336 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 16546: 002b6c0d 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 16547: 003df771 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 16546: 002b6bfd 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 16547: 003df761 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 16548: 0061df30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 16549: 00398b91 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 16549: 00398b81 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 16550: 00279629 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 16551: 0061e62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 16552: 002032ad 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 16553: 0061e4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 16554: 001b5be5 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 16555: 0061e850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 16556: 0061f118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ - 16557: 004c2ad8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 16557: 004c2ac8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 16558: 00548330 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 16559: 0061dc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 16560: 001e49cd 240 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 16561: 002a6b85 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_be │ │ │ │ 16562: 001aa389 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 16563: 005f9ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 16564: 0061dda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 16565: 004153b1 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 16565: 004153a1 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 16566: 005f3f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ - 16567: 003be295 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 16567: 003be285 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 16568: 0061e7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 16569: 0061e1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 16570: 00406471 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 16570: 00406461 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 16571: 0061d836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 16572: 005ee7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 16573: 002f50bd 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 16573: 002f50ad 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 16574: 002082d9 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 16575: 004183cd 316 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 16575: 004183bd 316 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 16576: 005ee074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ - 16577: 003b55b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ - 16578: 00427bd1 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 16577: 003b55a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 16578: 00427bc1 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 16579: 002a21f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 16580: 005f5264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 16581: 00192989 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 16582: 0061d190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 16583: 003acce9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 16583: 003accd9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 16584: 0061e5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 16585: 005f373c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 16586: 001da919 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 16587: 0061d988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 16588: 003ec76d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 16589: 003fbc81 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 16588: 003ec75d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 16589: 003fbc71 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 16590: 0061dfb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 16591: 005ef4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 16592: 0061d4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 16593: 00223235 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 16594: 003e5d09 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 16595: 003b8dd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 16596: 0037ba71 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 16597: 003d4601 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 16598: 003e9539 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 16594: 003e5cf9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 16595: 003b8dc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 16596: 0037ba61 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 16597: 003d45f1 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 16598: 003e9529 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 16599: 0061e854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 16600: 0061e466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 16601: 0037a65d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 16602: 0041b369 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 16601: 0037a64d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 16602: 0041b359 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 16603: 005eddd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 16604: 0061db70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 16605: 003fbc99 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 16605: 003fbc89 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 16606: 005f7498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 16607: 0041698d 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 16607: 0041697d 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 16608: 0061d65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 16609: 0061dab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 16610: 005ebc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 16611: 005f30fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 16612: 005f1b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ 16613: 0061dae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 16614: 0022f999 112 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 16615: 0061e57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 16616: 005f3a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 16617: 0028205d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 16618: 0022f06d 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 16619: 005edce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 16620: 005f67a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ - 16621: 0038d0d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 16621: 0038d0c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 16622: 0060d688 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 16623: 005f8fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 16624: 0061d812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 16625: 00278c95 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ - 16626: 003b942d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 16626: 003b941d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 16627: 0061db4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 16628: 003162cd 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 16629: 003dd7cd 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 16628: 003162bd 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 16629: 003dd7bd 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 16630: 0061dd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 16631: 0018cdfd 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 16632: 0061e7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 16633: 0030ca65 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 16633: 0030ca55 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 16634: 005e8bd0 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 16635: 005ede74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 16636: 0039e891 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 16636: 0039e881 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 16637: 0027ce61 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 16638: 0038d241 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ - 16639: 00418085 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 16638: 0038d231 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 16639: 00418075 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 16640: 0020ab25 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 16641: 002f853d 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 16641: 002f852d 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 16642: 0061e23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 16643: 005f5d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 16644: 0061d20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 16645: 0061e366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 16646: 0061d57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 16647: 003b59f9 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 16647: 003b59e9 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 16648: 001e254d 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 16649: 005f4fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 16650: 003bccb5 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 16650: 003bcca5 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 16651: 001794e9 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 16652: 0061e8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 16653: 0061eaca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 16654: 0061def0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 16655: 003b8c71 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 16655: 003b8c61 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 16656: 002aa655 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 16657: 00414e01 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 16657: 00414df1 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 16658: 0061e1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 16659: 0061f0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 16660: 002beeb9 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 16660: 002beea9 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 16661: 00260fa1 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 16662: 005f154c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 16663: 0018f2c9 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 16664: 002c88c1 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ - 16665: 00417fcd 38 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 16664: 002c88b1 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 16665: 00417fbd 38 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 16666: 0061ded4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 16667: 003236e9 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 16667: 003236d9 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 16668: 0061e90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 16669: 005f980c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 16670: 005ef3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ - 16671: 004e3400 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 16671: 004e33f0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 16672: 00196421 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 16673: 004e32b8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 16673: 004e32a8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 16674: 0019cabd 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 16675: 002c75d9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 16675: 002c75c9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 16676: 0061e34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 16677: 004e3170 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 16677: 004e3160 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 16678: 005fbe50 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 16679: 005edf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 16680: 003e2ba1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 16680: 003e2b91 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 16681: 005f2368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 16682: 002cbe25 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 16682: 002cbe15 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 16683: 005f4cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 16684: 00222b99 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 16685: 00282e2d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 16686: 002ffffd 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 16686: 002fffed 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 16687: 0061e8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 16688: 0061ebb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ - 16689: 003e398d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 16689: 003e397d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 16690: 001bacbd 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 16691: 005f51c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ - 16692: 003e0dfd 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 16692: 003e0ded 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 16693: 0061d22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 16694: 0038d769 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 16694: 0038d759 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 16695: 0019979d 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 16696: 002c14c1 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 16696: 002c14b1 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 16697: 00231b09 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 16698: 0025624d 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 16699: 003ba071 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 16699: 003ba061 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 16700: 005f9138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 16701: 0061de9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 16702: 002f27b9 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 16702: 002f27a9 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 16703: 001daaa5 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 16704: 005ec7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 16705: 005ef360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 16706: 002186b5 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 16707: 005eeed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 16708: 005f30ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 16709: 005f7a38 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 16710: 005edf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ - 16711: 00424315 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 16712: 00420d59 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 16711: 00424305 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 16712: 00420d49 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 16713: 005ef440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 16714: 0061f124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 16715: 005f4db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 16716: 0061dc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ 16717: 005ef630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_SEC_RESP_EVENT │ │ │ │ 16718: 002a54f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_le_mmu │ │ │ │ 16719: 0061d7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 16720: 0019b55d 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 16721: 005ee664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 16722: 005f9e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 16723: 003d27a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 16723: 003d2795 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 16724: 0061eb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 16725: 003a070d 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ - 16726: 002c7449 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 16727: 00417501 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 16728: 002f72f1 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 16725: 003a06fd 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 16726: 002c7439 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 16727: 004174f1 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 16728: 002f72e1 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 16729: 0023c415 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 16730: 002f273d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 16730: 002f272d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 16731: 005ec39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 16732: 00217285 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 16733: 00318721 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 16733: 00318711 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 16734: 0061dd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 16735: 0061df7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 16736: 0055d858 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 16737: 0061e8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ - 16738: 003be429 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 16739: 003e9c35 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 16738: 003be419 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 16739: 003e9c25 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 16740: 0028eda9 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 16741: 0023103d 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 16742: 002af3f5 240 FUNC GLOBAL DEFAULT 12 helper_get │ │ │ │ - 16743: 003aa4d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 16744: 00393f05 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 16745: 002bfcbd 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 16743: 003aa4c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 16744: 00393ef5 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 16745: 002bfcad 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 16746: 005f151c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 16747: 005ebc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 16748: 00313e91 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 16749: 003bb31d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 16750: 002f7c6d 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 16748: 00313e81 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 16749: 003bb30d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 16750: 002f7c5d 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 16751: 0055e964 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpbf │ │ │ │ 16752: 0061dfd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 16753: 00203f55 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 16754: 0061dbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 16755: 005eee70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 16756: 00276075 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 16757: 0026ffa1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 16758: 0061d14b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 16759: 00502f04 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 16760: 003a7a69 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 16761: 0038a3cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 16759: 00502ef4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 16760: 003a7a59 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 16761: 0038a3bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 16762: 0061d7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 16763: 0061e3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 16764: 00502efc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 16765: 00348209 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 16764: 00502eec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 16765: 003481f9 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 16766: 00561980 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 16767: 0038e669 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 16768: 00502ef4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 16767: 0038e659 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 16768: 00502ee4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 16769: 0061e9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 16770: 0061de72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 16771: 002bc2f1 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 16771: 002bc2e1 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 16772: 005ed9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 16773: 005f0dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 16774: 0061e25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 16775: 00295641 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ - 16776: 00384a55 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 16776: 00384a45 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 16777: 005f47a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 16778: 0061d6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 16779: 001970d5 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 16780: 002a574d 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ 16781: 005edf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 16782: 0061de80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ - 16783: 00351881 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 16783: 00351871 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 16784: 0055a2b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 16785: 0040fe89 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ - 16786: 003d4109 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 16787: 003bb259 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 16785: 0040fe79 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 16786: 003d40f9 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 16787: 003bb249 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 16788: 001b6a89 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 16789: 0033ba89 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 16789: 0033ba79 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 16790: 0061eae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 16791: 0061f088 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ - 16792: 003b868d 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 16792: 003b867d 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 16793: 0025f841 184 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 16794: 001ecfb9 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 16795: 003e1499 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 16795: 003e1489 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 16796: 002057f1 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 16797: 0061d51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 16798: 0061dbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 16799: 001f6efd 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 16800: 002a03c9 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 16801: 0061dfcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 16802: 0061e94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ - 16803: 002f5361 752 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 16803: 002f5351 752 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 16804: 005f1e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 16805: 005f6f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 16806: 0061dc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 16807: 0061d2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 16808: 0061d938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 16809: 002a33f1 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 16810: 005f8b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 16811: 0061e99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 16812: 003eb5f9 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 16812: 003eb5e9 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 16813: 00196281 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 16814: 0061d0f2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 16815: 005f12ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 16816: 0039e849 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 16816: 0039e839 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 16817: 0020a9a1 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ - 16818: 003b0cf9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 16818: 003b0ce9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 16819: 0061e7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 16820: 0061d860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 16821: 0019aab9 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 16822: 0061e69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 16823: 005f7bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 16824: 002956c1 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 16825: 0055ca6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ - 16826: 0042f20d 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 16827: 0038d6f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 16826: 0042f1fd 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 16827: 0038d6e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 16828: 00248b8d 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 16829: 0025e345 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 16830: 002b9fed 176 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 16830: 002b9fdd 176 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 16831: 0061d1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 16832: 0061e316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 16833: 005ee6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 16834: 005ea858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 16835: 005f53c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16836: 001d237d 2 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ - 16837: 0030c675 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 16837: 0030c665 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 16838: 001f74dd 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 16839: 004010dd 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 16840: 003ae285 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 16839: 004010cd 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 16840: 003ae275 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 16841: 0061e906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 16842: 003b31e1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 16842: 003b31d1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 16843: 005ed3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 16844: 002aac75 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 16845: 002a3d0d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 16846: 0061d628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 16847: 0019633d 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 16848: 002793d1 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 16849: 003ce321 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 16850: 00395d31 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 16849: 003ce311 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 16850: 00395d21 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 16851: 00186901 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 16852: 005f34bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 16853: 005f176c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 16854: 003b6cfd 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 16854: 003b6ced 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 16855: 005f18bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 16856: 0042ec31 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 16856: 0042ec21 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 16857: 005f48f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 16858: 005f7698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ - 16859: 003a09b5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 16859: 003a09a5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 16860: 0061dfdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 16861: 002608c5 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 16862: 00231a55 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 16863: 005f174c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 16864: 00278195 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 16865: 005f6404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 16866: 005f066c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 16867: 0025edd1 100 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 16868: 0055a6d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 16869: 0061e4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 16870: 003cc241 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 16870: 003cc231 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 16871: 001f9e9d 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 16872: 005efea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 16873: 0061d760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 16874: 0061d7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ - 16875: 0030cadd 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 16875: 0030cacd 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 16876: 005f22e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 16877: 00378645 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 16877: 00378635 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 16878: 005f0e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 16879: 00411b4d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ - 16880: 00348991 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 16879: 00411b3d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 16880: 00348981 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 16881: 0061e1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 16882: 0061d590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 16883: 002f2039 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 16883: 002f2029 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 16884: 005f5084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 16885: 0055d7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 16886: 0061d80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ - 16887: 0042d551 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 16888: 002bc32d 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ - 16889: 003d4aed 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 16890: 002dcbc9 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 16887: 0042d541 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 16888: 002bc31d 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 16889: 003d4add 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 16890: 002dcbb9 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 16891: 005f99dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 16892: 0061d80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 16893: 0053969c 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 16894: 0061d8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 16895: 005e9984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 16896: 0061deec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ - 16897: 00421f19 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 16898: 00421789 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 16897: 00421f09 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 16898: 00421779 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 16899: 005e9e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 16900: 002106f5 10 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 16901: 0025012d 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 16902: 005f109c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ - 16903: 00421c6d 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 16904: 003d148d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 16903: 00421c5d 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 16904: 003d147d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 16905: 005eb608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 16906: 00429641 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 16907: 003e6e4d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 16906: 00429631 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 16907: 003e6e3d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 16908: 005ebbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 16909: 0032da79 456 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 16910: 002d121d 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 16909: 0032da69 456 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 16910: 002d120d 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 16911: 005f318c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 16912: 002cc549 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 16912: 002cc539 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 16913: 00215041 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ - 16914: 003daa0d 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 16914: 003da9fd 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 16915: 002a5cd9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 16916: 002a4361 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 16917: 00238491 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 16918: 002c0079 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 16919: 003d8089 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ - 16920: 003b68ad 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 16918: 002c0069 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 16919: 003d8079 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 16920: 003b689d 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 16921: 002957f5 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 16922: 005ec53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 16923: 005ee064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 16924: 005ee374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 16925: 002cd539 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 16925: 002cd529 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 16926: 00295745 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 16927: 002a44f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 16928: 0061d54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 16929: 001cbfd9 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 16930: 0039134d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 16930: 0039133d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 16931: 005ec62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 16932: 0061dd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 16933: 00244e71 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 16934: 003d82c1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 16934: 003d82b1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 16935: 005f315c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 16936: 001ed931 456 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 16937: 005f7598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 16938: 00427f71 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 16938: 00427f61 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 16939: 0023192d 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 16940: 005efab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 16941: 005f2414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 16942: 003e62b1 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 16942: 003e62a1 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 16943: 0020a921 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ 16944: 0061e0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 16945: 0061d50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 16946: 001c4a6d 460 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 16947: 005f34dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 16948: 0020a999 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 16949: 00212229 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 16950: 001f775d 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ - 16951: 003fdbc5 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 16951: 003fdbb5 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 16952: 005f4c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 16953: 0055c3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 16954: 0061e9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 16955: 0025fdb1 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 16956: 0061d876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 16957: 0038e141 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 16958: 003fc87d 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 16957: 0038e131 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 16958: 003fc86d 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 16959: 00278741 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 16960: 005f7418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 16961: 002bcc89 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ - 16962: 003e5c4d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 16961: 002bcc79 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 16962: 003e5c3d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 16963: 0025611d 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 16964: 0061e67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 16965: 0061de6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 16966: 0030c6ed 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 16966: 0030c6dd 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 16967: 005405b4 52 OBJECT GLOBAL DEFAULT 21 vmstate_mb_cpu │ │ │ │ 16968: 0061de64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 16969: 0061ea58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 16970: 002a8c95 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 16971: 003fc231 96 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 16971: 003fc221 96 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 16972: 0061e75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 16973: 005f23e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 16974: 003dbad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 16974: 003dbac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 16975: 0061d398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 16976: 002a4735 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 16977: 0039f1c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 16977: 0039f1b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 16978: 001bac01 4 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ - 16979: 0039f869 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 16979: 0039f859 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 16980: 0018e099 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 16981: 0061f0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 16982: 005f91b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 16983: 003c6689 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 16984: 003b36d5 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 16985: 003c6f61 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 16983: 003c6679 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 16984: 003b36c5 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 16985: 003c6f51 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 16986: 005f115c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 16987: 00421435 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 16988: 003abd1d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 16989: 003f6975 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 16987: 00421425 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 16988: 003abd0d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 16989: 003f6965 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 16990: 002a98b9 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 16991: 005ed8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 16992: 003ccbf9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 16993: 0040b1fd 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 16994: 0038e9ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 16995: 004187e1 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 16992: 003ccbe9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 16993: 0040b1ed 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 16994: 0038e9dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 16995: 004187d1 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 16996: 0061d53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 16997: 005e90ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 16998: 0033f621 1308 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 16999: 003def19 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 16998: 0033f611 1308 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 16999: 003def09 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 17000: 005ee6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 17001: 005f300c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 17002: 001a053d 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 17003: 00225731 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 17004: 004c2adc 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 17004: 004c2acc 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 17005: 005f3d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 17006: 003b9211 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ - 17007: 004280c5 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 17006: 003b9201 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 17007: 004280b5 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 17008: 001869fd 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 17009: 005f72b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 17010: 0061dd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 17011: 0061d284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 17012: 002efb85 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 17013: 0042d989 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 17014: 00381a6d 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 17012: 002efb75 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 17013: 0042d979 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 17014: 00381a5d 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 17015: 005f381c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 17016: 003910f5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 17017: 00432ac9 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 17016: 003910e5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17017: 00432ab9 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 17018: 0020281d 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 17019: 0061d9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 17020: 0061d67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 17021: 001a01a9 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 17022: 005ee884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 17023: 005f6664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ - 17024: 002d3c69 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 17024: 002d3c59 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 17025: 0061eb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 17026: 00256121 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 17027: 0061e446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 17028: 005f08bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 17029: 00226ed5 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 17030: 0061ea2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 17031: 005ec95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 17032: 00515224 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 17032: 00515214 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 17033: 002001f1 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 17034: 0061f0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 17035: 0028f275 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 17036: 0061dfc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 17037: 001b8ee9 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 17038: 005eca2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ - 17039: 004295bd 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 17039: 004295ad 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 17040: 005e9ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 17041: 005f858c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 17042: 0040b08d 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 17042: 0040b07d 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 17043: 005f8e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 17044: 0061d4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 17045: 0018f8c1 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 17046: 0061e298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 17047: 0061d322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 17048: 001f76b5 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 17049: 005f141c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 17050: 005f179c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 17051: 001f62b5 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 17052: 003b0f11 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 17052: 003b0f01 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 17053: 005e98e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 17054: 00281bdd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 17055: 0061d62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 17056: 003eb52d 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 17056: 003eb51d 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 17057: 005f4764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 17058: 002053d1 196 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 17059: 0061d6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 17060: 0061dbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 17061: 0061e26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 17062: 005f7a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 17063: 0022c57d 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 17064: 001c995d 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ - 17065: 003d111d 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 17065: 003d110d 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 17066: 005f1c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 17067: 0061d936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 17068: 0061ebac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 17069: 0061eae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 17070: 002ab221 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 17071: 005edfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 17072: 005ea7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 17073: 0061db00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 17074: 00427449 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 17074: 00427439 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 17075: 005f341c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 17076: 0019b80d 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 17077: 002bc2c9 40 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 17077: 002bc2b9 40 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 17078: 005f10ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 17079: 003e6895 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 17079: 003e6885 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 17080: 005ecb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 17081: 0018f801 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 17082: 0038cf35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ - 17083: 0040eddd 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 17082: 0038cf25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 17083: 0040edcd 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 17084: 005eb5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 17085: 005f87bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 17086: 0061ddcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 17087: 003b34ad 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 17087: 003b349d 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 17088: 0061db20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 17089: 0061dd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 17090: 001d78f1 40 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 17091: 0061ea8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 17092: 0042a8e1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 17092: 0042a8d1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 17093: 0061e1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 17094: 0061dfd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 17095: 001e0f5d 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 17096: 005f216c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 17097: 002c82e1 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 17097: 002c82d1 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 17098: 0061e8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 17099: 0031cbcd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 17099: 0031cbbd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 17100: 0061cfcc 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 17101: 0061db08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 17102: 004e2cd8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 17103: 003aaae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 17104: 003161b1 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 17105: 003f1b71 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 17102: 004e2cc8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 17103: 003aaad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 17104: 003161a1 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 17105: 003f1b61 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 17106: 005f874c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 17107: 005f9ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 17108: 002a96a1 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 17109: 005ed294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 17110: 0061de8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 17111: 003cd6a9 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 17111: 003cd699 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 17112: 005f0adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 17113: 002ed401 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 17114: 00378b01 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 17115: 002be7d1 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 17113: 002ed3f1 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 17114: 00378af1 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 17115: 002be7c1 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 17116: 005ea450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ - 17117: 00313e01 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 17118: 0039ceb9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 17119: 003da565 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 17120: 003e07f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 17121: 00341201 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 17117: 00313df1 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 17118: 0039cea9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 17119: 003da555 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 17120: 003e07e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 17121: 003411f1 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 17122: 001b5b91 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 17123: 0061e306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 17124: 00395c5d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ - 17125: 003de965 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 17124: 00395c4d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 17125: 003de955 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 17126: 0061e33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 17127: 00281bd9 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 17128: 0061e17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 17129: 005f8d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 17130: 0061d2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 17131: 005ee264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 17132: 005e8d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 17133: 005f2fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 17134: 003f2e71 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 17134: 003f2e61 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 17135: 0061d9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 17136: 00302085 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 17136: 00302075 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 17137: 0061ea8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 17138: 002cdcd1 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 17138: 002cdcc1 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 17139: 005efe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 17140: 002a3c35 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 17141: 0061db12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 17142: 002310f1 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 17143: 0020fb29 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 17144: 0061d1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 17145: 001d1511 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 17146: 0038d3e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ - 17147: 00408501 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 17148: 003ac225 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 17146: 0038d3d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 17147: 004084f1 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 17148: 003ac215 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 17149: 0061d152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 17150: 003a76b9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 17150: 003a76a9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 17151: 005f4ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 17152: 0061e27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ - 17153: 003a12a1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 17153: 003a1291 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 17154: 00195965 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 17155: 002a3195 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 17156: 005ea948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 17157: 003d0d85 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 17158: 00426f45 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 17157: 003d0d75 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 17158: 00426f35 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 17159: 001c37b1 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 17160: 003b7fc5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 17160: 003b7fb5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 17161: 0028b255 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 17162: 0024f2ed 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 17163: 001f6a9d 172 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ 17164: 00275141 32 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 17165: 0061e5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 17166: 0061da6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 17167: 00541230 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 17168: 00543dec 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 17169: 00237ddd 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 17170: 0061df60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 17171: 0061e778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 17172: 0061e0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 17173: 005f5574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 17174: 003eebe5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 17174: 003eebd5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 17175: 00294915 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 17176: 005ed344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 17177: 00295405 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 17178: 001c3aa5 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ - 17179: 002dbac9 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 17179: 002dbab9 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 17180: 005f327c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 17181: 005ec36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 17182: 0061d4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 17183: 005f314c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 17184: 0055a75c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 17185: 003fd685 280 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 17185: 003fd675 280 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 17186: 0061e10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 17187: 001b8421 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 17188: 0061d3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 17189: 0061dc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 17190: 005eca9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 17191: 00540dc8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 17192: 005ebd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 17193: 003bd2d5 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 17193: 003bd2c5 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 17194: 001e390d 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 17195: 003eb8fd 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ - 17196: 0039c161 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 17197: 003ec899 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 17198: 00403289 74 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 17199: 003af759 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 17195: 003eb8ed 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 17196: 0039c151 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 17197: 003ec889 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 17198: 00403279 74 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 17199: 003af749 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 17200: 0023db65 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 17201: 0061ea88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 17202: 0061db96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 17203: 005f0dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 17204: 0020b94d 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 17205: 0061dfd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 17206: 0061d270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 17207: 002f5929 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 17207: 002f5919 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 17208: 00250935 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 17209: 002bfbad 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 17209: 002bfb9d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 17210: 005f1cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 17211: 001fb1dd 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 17212: 0061dfaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 17213: 002a0745 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 17214: 0031ebc9 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 17214: 0031ebb9 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ 17215: 002058d5 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 17216: 002a9769 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 17217: 005ea420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 17218: 0061e00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 17219: 005f3a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 17220: 003afe3d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 17220: 003afe2d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 17221: 0061e3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 17222: 001fb5b1 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 17223: 0020ab01 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 17224: 00277a91 416 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 17225: 00282f3d 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 17226: 0018ad79 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 17227: 0061e28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 17228: 005f58c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 17229: 005f7f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 17230: 001990a9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 17231: 005f6f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 17232: 002f1769 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 17232: 002f1759 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 17233: 005f6a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ - 17234: 0040e1ed 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 17234: 0040e1dd 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 17235: 005e9904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 17236: 001fb3c1 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 17237: 0061e12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 17238: 002a3611 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 17239: 0029cff1 264 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 17240: 00294ba9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 17241: 0029548d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 17242: 002506a5 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 17243: 00278595 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 17244: 003e7fa1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 17245: 0030ace9 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 17244: 003e7f91 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 17245: 0030acd9 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 17246: 0060d7f0 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 17247: 0020cdc5 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 17248: 001955d1 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 17249: 0061e55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 17250: 00543bac 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 17251: 00402331 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 17251: 00402321 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 17252: 0021571d 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 17253: 005ebbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 17254: 002c7381 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 17255: 003d06ad 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 17254: 002c7371 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 17255: 003d069d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 17256: 00233dfd 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 17257: 001df941 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ 17258: 00288455 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 17259: 0019ade9 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 17260: 0018ffa5 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 17261: 0038ae2d 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 17261: 0038ae1d 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 17262: 0061e500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 17263: 005f079c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 17264: 0061df3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 17265: 005ef180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 17266: 003a3431 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 17266: 003a3421 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 17267: 0061dade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 17268: 00556f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 17269: 003d8c75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 17269: 003d8c65 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 17270: 00223c65 2584 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 17271: 005e9a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 17272: 0055c43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 17273: 0061d6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 17274: 0061e904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ 17275: 00279f7d 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 17276: 0018f981 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 17277: 005f4b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 17278: 002755c5 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 17279: 0039c7c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 17279: 0039c7b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 17280: 0061db64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 17281: 001c3265 180 FUNC GLOBAL DEFAULT 12 register_reset │ │ │ │ 17282: 0026fe01 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 17283: 0016789d 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 17284: 005f89e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 17285: 0061e616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 17286: 005f19ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 17287: 0041787d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 17287: 0041786d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 17288: 0061d656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 17289: 002218f9 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 17290: 00189dbd 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 17291: 002cbf7d 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 17291: 002cbf6d 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 17292: 005e9814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 17293: 003997a9 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 17293: 00399799 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 17294: 002a7cc1 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 17295: 0061dea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 17296: 0032d60d 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 17296: 0032d5fd 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 17297: 0061d146 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 17298: 003e5455 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 17298: 003e5445 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 17299: 005e99a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 17300: 001f7f09 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 17301: 003e4735 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 17301: 003e4725 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 17302: 001791e1 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 17303: 00406d65 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 17304: 00406ed5 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 17305: 002c5a69 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 17303: 00406d55 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 17304: 00406ec5 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 17305: 002c5a59 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 17306: 005f081c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 17307: 00288405 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ 17308: 005f73c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 17309: 002fc0c1 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 17310: 00407cb1 1420 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 17311: 004235f9 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 17309: 002fc0b1 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 17310: 00407ca1 1420 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 17311: 004235e9 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 17312: 0061dffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 17313: 0061d548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 17314: 003ba58d 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 17314: 003ba57d 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 17315: 0061e6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 17316: 0054343c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 17317: 0061d1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 17318: 0038a445 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 17319: 00404155 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 17318: 0038a435 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 17319: 00404145 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 17320: 005eff50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 17321: 005ec96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 17322: 0061daf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 17323: 00279e59 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 17324: 0040fd65 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 17324: 0040fd55 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 17325: 0061e9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 17326: 0055409c 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 17327: 003e8c0d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 17327: 003e8bfd 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 17328: 0061d676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 17329: 005ea678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 17330: 005ef720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 17331: 005ee234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 17332: 005ea010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 17333: 0018f821 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ - 17334: 003e21bd 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 17334: 003e21ad 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 17335: 005ebb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 17336: 0061d9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 17337: 005f4954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 17338: 00543be4 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 17339: 0061dc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 17340: 003a2731 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 17341: 003df921 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 17340: 003a2721 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 17341: 003df911 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 17342: 005ef8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 17343: 005f19fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 17344: 00294e29 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 17345: 0039d7cd 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 17346: 003fd499 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 17345: 0039d7bd 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 17346: 003fd489 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 17347: 00295515 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 17348: 0061db44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 17349: 0061e3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 17350: 0061dcd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 17351: 001f8101 332 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 17352: 003c900d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 17353: 003ee3dd 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 17352: 003c8ffd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 17353: 003ee3cd 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 17354: 001f95a1 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 17355: 0030dfdd 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 17356: 00503394 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 17355: 0030dfcd 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 17356: 00503384 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 17357: 005f81ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 17358: 002fb109 2652 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 17358: 002fb0f9 2652 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 17359: 0061e220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 17360: 002bc7d5 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 17360: 002bc7c5 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 17361: 0023115d 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ - 17362: 003d29fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 17362: 003d29ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 17363: 002160f5 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 17364: 0041fd3d 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ - 17365: 002f7d9d 172 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 17364: 0041fd2d 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 17365: 002f7d8d 172 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 17366: 0061e082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 17367: 001f7ab5 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ - 17368: 0038d601 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 17368: 0038d5f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 17369: 005f73e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 17370: 0061f098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 17371: 005f303c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 17372: 005f7a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 17373: 003ed025 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 17373: 003ed015 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 17374: 005ec38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 17375: 005e919c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 17376: 002bd5e5 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 17377: 003b1251 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 17376: 002bd5d5 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 17377: 003b1241 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 17378: 005e9ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 17379: 0061d970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 17380: 005f1d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 17381: 00351a81 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ - 17382: 003aaeb5 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 17383: 0038e885 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 17381: 00351a71 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 17382: 003aaea5 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 17383: 0038e875 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 17384: 001e6bfd 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 17385: 0027a1d9 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 17386: 0061d6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 17387: 005f878c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 17388: 003d60a9 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 17388: 003d6099 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 17389: 0061eb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 17390: 005f358c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 17391: 005ef1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 17392: 005eee40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 17393: 001c85fd 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 17394: 002fab39 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 17394: 002fab29 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 17395: 002812d9 312 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 17396: 005f6fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 17397: 00278d3d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 17398: 0031c68d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 17398: 0031c67d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 17399: 005f1bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 17400: 0026fe69 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ - 17401: 002b72b1 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 17401: 002b72a1 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 17402: 001c40b1 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 17403: 005f8bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 17404: 00422375 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 17405: 003aa891 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 17404: 00422365 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 17405: 003aa881 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 17406: 005f52a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 17407: 0061d5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 17408: 0061e9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 17409: 002c53f5 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 17410: 003ab335 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 17409: 002c53e5 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 17410: 003ab325 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 17411: 00190a51 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 17412: 0021f891 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 17413: 003da6e9 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 17413: 003da6d9 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 17414: 00233d89 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 17415: 004126a5 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 17415: 00412695 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 17416: 005e9564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 17417: 005ef550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 17418: 00230ff5 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 17419: 002d93c9 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 17419: 002d93b9 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 17420: 0061e70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 17421: 0061dfb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 17422: 0061e5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 17423: 002a4c39 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 17424: 005f4038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 17425: 005e9c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 17426: 003bd915 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 17426: 003bd905 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 17427: 0061e9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ - 17428: 003a9d71 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 17429: 00405b45 256 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 17428: 003a9d61 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 17429: 00405b35 256 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 17430: 0061d0ef 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 17431: 0061d862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 17432: 005ead38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 17433: 00231085 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 17434: 002ab239 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 17435: 005f16bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 17436: 00314dc1 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 17437: 002bd30d 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 17436: 00314db1 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 17437: 002bd2fd 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 17438: 0061d96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 17439: 005f88f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 17440: 00384c45 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 17440: 00384c35 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 17441: 005ed904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 17442: 0061d632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 17443: 00312e3d 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 17444: 003ffe7d 328 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 17443: 00312e2d 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 17444: 003ffe6d 328 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 17445: 005f30cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 17446: 005f8da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 17447: 005f9020 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 17448: 005fbe80 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 17449: 003dd6c1 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 17450: 002d6b1d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 17449: 003dd6b1 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 17450: 002d6b0d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 17451: 0061d8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 17452: 0031d085 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 17452: 0031d075 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 17453: 005f6f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 17454: 0061de32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 17455: 0061d4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 17456: 0038d1c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 17456: 0038d1b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 17457: 0061d87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 17458: 005f86cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 17459: 00168085 140 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 17460: 0042c2d9 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 17460: 0042c2c9 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 17461: 005f73a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 17462: 0061e086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 17463: 003b2819 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 17463: 003b2809 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 17464: 005f39bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 17465: 0022f5b9 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 17466: 00238729 316 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 17467: 0061df96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 17468: 0061d420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 17469: 0019b049 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 17470: 0061e5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 17471: 003bc941 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ - 17472: 00419a95 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 17471: 003bc931 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 17472: 00419a85 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 17473: 0061e602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 17474: 005f5294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 17475: 004282d1 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ - 17476: 003db325 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 17475: 004282c1 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 17476: 003db315 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 17477: 005f351c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 17478: 005efba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 17479: 003b1fb9 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 17479: 003b1fa9 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 17480: 005f5624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 17481: 00299e3d 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ - 17482: 002d5b49 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ - 17483: 00412045 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 17482: 002d5b39 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 17483: 00412035 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 17484: 005f6894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 17485: 005ef990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 17486: 0019baa9 258 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 17487: 00544be0 12 OBJECT GLOBAL DEFAULT 21 SevGuestType_lookup │ │ │ │ 17488: 002af501 96 FUNC GLOBAL DEFAULT 12 helper_divs │ │ │ │ 17489: 0025c2b5 1896 FUNC GLOBAL DEFAULT 12 net_init_tap │ │ │ │ 17490: 002af561 96 FUNC GLOBAL DEFAULT 12 helper_divu │ │ │ │ 17491: 005ef920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 17492: 005ec55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 17493: 005f328c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 17494: 001e3685 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 17495: 005ee4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 17496: 002996b5 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 17497: 0061e158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 17498: 002feb4d 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 17498: 002feb3d 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 17499: 0061e5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 17500: 002d98f9 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 17500: 002d98e9 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 17501: 0061e9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 17502: 00410455 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 17502: 00410445 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 17503: 00210bbd 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 17504: 005f93c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 17505: 003d439d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 17505: 003d438d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 17506: 0061d716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 17507: 0061e390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ - 17508: 003a29d1 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 17508: 003a29c1 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 17509: 001a42f9 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 17510: 005f7dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 17511: 005f6904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 17512: 0038a1ed 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 17512: 0038a1dd 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 17513: 0061d52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 17514: 0061df52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 17515: 003de219 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 17515: 003de209 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 17516: 0061f100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 17517: 0061e608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 17518: 001babf1 4 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 17519: 001dbe61 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 17520: 0061dbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 17521: 00540eb8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 17522: 003d5a41 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 17522: 003d5a31 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 17523: 0061dbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 17524: 003c3181 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 17524: 003c3171 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 17525: 00187881 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 17526: 00302289 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 17526: 00302279 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 17527: 002607ad 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 17528: 002127c1 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 17529: 003c39e9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 17529: 003c39d9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 17530: 005ec57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 17531: 00541504 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 17532: 003fd4fd 96 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 17532: 003fd4ed 96 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 17533: 0028dd9d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 17534: 0061dfae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 17535: 002a9fd1 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 17536: 004022f9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 17536: 004022e9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 17537: 0061d790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 17538: 00373671 96 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 17538: 00373661 96 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 17539: 002a9619 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 17540: 003cc525 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 17541: 004c2388 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 17540: 003cc515 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 17541: 004c2378 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 17542: 0061d86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 17543: 0061f12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ 17544: 0021c371 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 17545: 001902e1 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 17546: 0061d338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 17547: 005f178c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 17548: 0061e48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 17549: 0018dbd9 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 17550: 003d3341 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 17550: 003d3331 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 17551: 0061f08b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 17552: 005f0c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 17553: 0061e83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 17554: 00237895 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 17555: 00228551 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 17556: 002a3259 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 17557: 00372abd 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 17558: 003fe76d 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 17557: 00372aad 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 17558: 003fe75d 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 17559: 0061de2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 17560: 001958f5 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 17561: 005ef620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 17562: 005ebddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 17563: 00541c6c 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 17564: 002918cd 132 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 17565: 0061eb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 17566: 001e997d 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 17567: 003ed3e9 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 17568: 0040c625 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 17569: 002d3ab5 80 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 17567: 003ed3d9 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 17568: 0040c615 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 17569: 002d3aa5 80 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 17570: 005ee214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 17571: 005ebaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 17572: 00347979 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 17572: 00347969 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 17573: 0061d5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 17574: 00242cfd 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 17575: 003b0e01 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 17576: 002bc699 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 17575: 003b0df1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 17576: 002bc689 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 17577: 002a29d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 17578: 0061eaf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 17579: 0061daf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 17580: 002d532d 84 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 17581: 0031eed9 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 17580: 002d531d 84 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 17581: 0031eec9 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 17582: 0018ae29 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 17583: 00540e90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 17584: 00564554 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 17585: 00189c31 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 17586: 0061e8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 17587: 002fdc7d 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 17587: 002fdc6d 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 17588: 0061e49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 17589: 0061e626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ - 17590: 0038b2fd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 17591: 00401791 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ - 17592: 003aeb95 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ - 17593: 002c1469 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 17594: 002d98ed 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 17590: 0038b2ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 17591: 00401781 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 17592: 003aeb85 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 17593: 002c1459 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 17594: 002d98dd 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 17595: 001aa4f9 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 17596: 0061d111 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 17597: 002a9179 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 17598: 005f47d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 17599: 00401989 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 17599: 00401979 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 17600: 001fa985 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 17601: 003bb641 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 17601: 003bb631 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 17602: 0061d194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 17603: 005586e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 17604: 0061dfac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 17605: 005edd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 17606: 003c431d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 17607: 0042d2dd 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ - 17608: 002f8971 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 17606: 003c430d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 17607: 0042d2cd 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 17608: 002f8961 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 17609: 001e6b89 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 17610: 00187699 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 17611: 0061e36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 17612: 0061eb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ 17613: 00224ddd 228 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 17614: 0061dca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 17615: 005ee8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 17616: 005f163c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ 17617: 0020bae1 300 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 17618: 005eb4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 17619: 005f8a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 17620: 005f73b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 17621: 0018a959 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 17622: 0061d684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 17623: 00427ed5 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 17623: 00427ec5 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 17624: 005f80dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 17625: 005f92b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 17626: 001ba6e9 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 17627: 00291951 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 17628: 005f9c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 17629: 003ce0c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 17630: 002d4245 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 17629: 003ce0b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 17630: 002d4235 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 17631: 005f0f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 17632: 0061d11d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 17633: 00291c59 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 17634: 0061d48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 17635: 005f4874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 17636: 005f3ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 17637: 005ea4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 17638: 001e6715 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 17639: 005ef080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 17640: 003b9301 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 17640: 003b92f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 17641: 0061d160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 17642: 00241e81 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 17643: 005ebc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 17644: 0025117d 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 17645: 0061defe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 17646: 002f7c3d 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 17647: 003c45e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 17648: 003a158d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 17646: 002f7c2d 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 17647: 003c45d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 17648: 003a157d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 17649: 005ea658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 17650: 0038ecf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 17650: 0038ece9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 17651: 0061e02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 17652: 003dcdb9 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 17653: 003df135 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ - 17654: 00424805 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 17652: 003dcda9 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 17653: 003df125 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 17654: 004247f5 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 17655: 0021f2f9 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 17656: 005ebd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 17657: 0028ee51 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 17658: 0061e684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 17659: 00244a69 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 17660: 00193749 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 17661: 003fd249 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 17661: 003fd239 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 17662: 001e46d9 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 17663: 005efbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 17664: 001ee0fd 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 17665: 003e0689 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 17665: 003e0679 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 17666: 0061d46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 17667: 00502ec0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 17667: 00502eb0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 17668: 005f0f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 17669: 0055865c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 17670: 005f5594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 17671: 005f7da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 17672: 0061eafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 17673: 005ee194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 17674: 005eac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ - 17675: 0038ff1d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 17675: 0038ff0d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 17676: 0061f169 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 17677: 0025fba5 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 17678: 0034b49d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 17679: 003d0c81 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 17680: 002b5371 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 17678: 0034b48d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 17679: 003d0c71 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 17680: 002b535d 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 17681: 005f4d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ - 17682: 004c1fd4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 17682: 004c1fc4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 17683: 005ee7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 17684: 0061d92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 17685: 0061e9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 17686: 00328951 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 17686: 00328941 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 17687: 0061e11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 17688: 003b1c91 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 17688: 003b1c81 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 17689: 0061e378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 17690: 005ebf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 17691: 0061d7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 17692: 0061e160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 17693: 005f79f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 17694: 00540e40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 17695: 005f6934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 17696: 005ec35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 17697: 002bfd39 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 17698: 0040ec9d 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 17697: 002bfd29 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 17698: 0040ec8d 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 17699: 00210701 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 17700: 002306ed 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 17701: 005f9f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 17702: 005f07ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 17703: 003c5d5d 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 17703: 003c5d4d 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 17704: 002afaa1 244 FUNC GLOBAL DEFAULT 12 mb_cpu_transaction_failed │ │ │ │ 17705: 005f306c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 17706: 005f5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 17707: 0061d830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 17708: 0022ba51 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 17709: 0017a87d 356 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 17710: 003bf6f1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 17711: 0030bb19 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 17710: 003bf6e1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 17711: 0030bb09 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 17712: 0061e284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 17713: 00215ecd 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 17714: 003899ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 17714: 0038999d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 17715: 00554b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 17716: 0061eb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 17717: 0061e776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 17718: 00276f91 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ 17719: 0055a7e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 17720: 003ce141 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 17720: 003ce131 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 17721: 0061d848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 17722: 0061e2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 17723: 0029d159 232 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 17724: 00407a95 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 17725: 003dade9 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 17724: 00407a85 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 17725: 003dadd9 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 17726: 001eea5d 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 17727: 0061dc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 17728: 003f6d19 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 17728: 003f6d09 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 17729: 001ddf91 4 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ - 17730: 003ef6d9 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 17731: 002c3f79 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 17730: 003ef6c9 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 17731: 002c3f69 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 17732: 002a98b5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 17733: 003c793d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 17734: 0031c125 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 17733: 003c792d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 17734: 0031c115 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 17735: 0018a539 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 17736: 002919d9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 17737: 005eca8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 17738: 005ee114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 17739: 005f824c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 17740: 005eb448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ - 17741: 00403b35 36 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 17741: 00403b25 36 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 17742: 00278105 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 17743: 0061e9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 17744: 002bfd51 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 17745: 0039a6ed 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 17744: 002bfd41 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 17745: 0039a6dd 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 17746: 0028b575 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 17747: 0019ba91 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 17748: 001ddfc1 44 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 17749: 00420dd5 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 17749: 00420dc5 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 17750: 0029fdf5 100 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ - 17751: 003e5b89 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 17751: 003e5b79 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 17752: 005f9f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 17753: 003b6311 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 17753: 003b6301 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 17754: 00242e6d 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 17755: 00179fa5 2000 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 17756: 002a385d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ - 17757: 0031ddf1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 17757: 0031dde1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 17758: 0061ded2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 17759: 005eedd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 17760: 0061e0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 17761: 005ebfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 17762: 005585d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 17763: 0061e9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 17764: 005f7568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 17765: 0061e84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 17766: 002a3f81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 17767: 002f89d1 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 17767: 002f89c1 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 17768: 005f9538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 17769: 003ba149 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 17769: 003ba139 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 17770: 0028d38d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 17771: 0061e6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 17772: 005f186c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 17773: 001f69ed 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 17774: 0041de55 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 17774: 0041de45 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 17775: 0061e720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 17776: 0061d908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 17777: 002bfced 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 17778: 0041d311 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 17779: 002e21f1 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 17777: 002bfcdd 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 17778: 0041d301 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 17779: 002e21e1 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 17780: 0020f589 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 17781: 005f4a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ - 17782: 0040823d 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 17782: 0040822d 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 17783: 0061defc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 17784: 0061e174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 17785: 0061e0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 17786: 00292ce1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 17787: 0038aff1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 17788: 00314b81 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ - 17789: 00316111 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 17787: 0038afe1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 17788: 00314b71 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 17789: 00316101 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 17790: 0061e33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 17791: 00297ea9 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 17792: 0024d9cd 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 17793: 00543af0 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 17794: 00293581 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 17795: 0020bf3d 112 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 17796: 00377fb1 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 17796: 00377fa1 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 17797: 002a0a31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 17798: 00429749 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 17799: 003dc6f5 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 17800: 00400c2d 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 17801: 0038de35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 17802: 003cb311 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 17798: 00429739 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 17799: 003dc6e5 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 17800: 00400c1d 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 17801: 0038de25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 17802: 003cb301 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 17803: 005f31dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 17804: 005f11fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 17805: 005f20ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 17806: 005f3b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 17807: 0055c4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 17808: 0061d8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 17809: 0027b9e1 644 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 17810: 00203ead 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 17811: 0061d47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 17812: 0061e132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ 17813: 005563d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 17814: 005eef20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 17815: 0021fc19 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 17816: 0040d2d1 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 17817: 0042b281 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 17816: 0040d2c1 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 17817: 0042b271 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 17818: 0018c679 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 17819: 003c3145 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 17820: 003b0819 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 17819: 003c3135 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 17820: 003b0809 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 17821: 005efb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 17822: 005eb318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 17823: 0061d40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 17824: 0061d898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 17825: 003e0d3d 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 17825: 003e0d2d 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 17826: 001e7ae5 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 17827: 00555b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 17828: 005f89f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 17829: 005f711c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 17830: 00278669 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 17831: 0038a9d1 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 17831: 0038a9c1 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 17832: 005eb96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 17833: 0022b795 236 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ - 17834: 002c78dd 160 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 17834: 002c78cd 160 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 17835: 005f5984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 17836: 004193d9 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 17837: 003b4749 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 17836: 004193c9 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 17837: 003b4739 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 17838: 001de019 4 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 17839: 0061cc64 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 17840: 005f9c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 17841: 005eab14 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 17842: 003c58c9 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 17842: 003c58b9 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 17843: 0022b569 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 17844: 005f6584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 17845: 0061d4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 17846: 002af689 64 FUNC GLOBAL DEFAULT 12 helper_fdiv │ │ │ │ 17847: 005f9c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 17848: 00550410 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 17849: 003ddecd 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 17849: 003ddebd 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 17850: 0026021d 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 17851: 005f5044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 17852: 00550440 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 17853: 005f6884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 17854: 00417225 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 17855: 00351729 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 17854: 00417215 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 17855: 00351719 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 17856: 00550490 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 17857: 00550530 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 17858: 005ea7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 17859: 0061e61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ - 17860: 00430fc9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 17860: 00430fb9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 17861: 0028aef5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 17862: 00195351 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 17863: 002a63b1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 17864: 002c6321 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 17864: 002c6311 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 17865: 0061e0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 17866: 0061d6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 17867: 0061e3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 17868: 005f0b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 17869: 003c4091 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 17870: 002f04c1 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 17869: 003c4081 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 17870: 002f04b1 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 17871: 0061ead6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 17872: 0028aec5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 17873: 003c76b5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 17873: 003c76a5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 17874: 0061d310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 17875: 002d6aa1 38 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 17875: 002d6a91 38 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 17876: 002aa831 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ 17877: 0028ca81 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 17878: 005ec4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 17879: 002c6e71 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 17880: 00429c99 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ - 17881: 002f7f11 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ - 17882: 003aa3e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ - 17883: 003d366d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 17884: 003b0a35 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 17879: 002c6e61 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 17880: 00429c89 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 17881: 002f7f01 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 17882: 003aa3d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 17883: 003d365d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 17884: 003b0a25 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 17885: 005f63b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 17886: 0028c7e9 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 17887: 005f2c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 17888: 003d9441 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 17888: 003d9431 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 17889: 0061de20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 17890: 005efd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 17891: 0028db1d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 17892: 0061e314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 17893: 0061e20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 17894: 0028ce71 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 17895: 00319edd 468 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 17895: 00319ecd 468 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ 17896: 0028ceb1 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 17897: 0028cef5 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 17898: 0061d1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 17899: 0061da0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 17900: 00543b08 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 17901: 002a1871 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 17902: 0061e212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 17903: 0028cf3d 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 17904: 0061d460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 17905: 0061eba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 17906: 002f0a35 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 17906: 002f0a25 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 17907: 005f3c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 17908: 003a7ca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 17908: 003a7c99 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 17909: 005f169c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 17910: 00561d2c 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 17911: 0061e7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 17912: 005eeeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 17913: 003dc555 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 17913: 003dc545 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 17914: 0061df38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 17915: 005f17ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 17916: 0039bcf1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 17917: 003dde0d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 17916: 0039bce1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 17917: 003dddfd 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 17918: 0061eb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 17919: 005f58d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 17920: 0061dbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 17921: 0022c555 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 17922: 0025e49d 72 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 17923: 0061d156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 17924: 002a1cf1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 17925: 003ad709 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 17925: 003ad6f9 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 17926: 0061df56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 17927: 002c557d 124 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 17927: 002c556d 124 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 17928: 005ebedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 17929: 00226e69 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 17930: 005eb328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 17931: 002fe745 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 17931: 002fe735 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ 17932: 0061d2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 17933: 0021f875 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 17934: 002a6209 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 17935: 0061de46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ - 17936: 003df689 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 17936: 003df679 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 17937: 0029cf65 140 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 17938: 0020e261 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 17939: 0061e114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 17940: 002e96e9 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ - 17941: 0034e285 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 17940: 002e96d9 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 17941: 0034e275 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 17942: 005edd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ - 17943: 00385011 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 17943: 00385001 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 17944: 0029f6a1 220 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 17945: 005f70ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 17946: 0061e008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 17947: 0038e3d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ - 17948: 003edc3d 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 17947: 0038e3c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 17948: 003edc2d 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 17949: 0061d8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 17950: 005f5b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 17951: 004186a9 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 17951: 00418699 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 17952: 00556ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 17953: 00378cad 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 17953: 00378c9d 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 17954: 00270549 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 17955: 001993dd 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ 17956: 005e9f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 17957: 002826bd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 17958: 002b6db1 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 17958: 002b6da1 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 17959: 00204d29 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 17960: 005f7d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 17961: 003c3271 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 17962: 003d2985 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 17963: 003873d5 508 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 17964: 0034e63d 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 17965: 0042d641 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 17961: 003c3261 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 17962: 003d2975 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 17963: 003873c5 508 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 17964: 0034e62d 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 17965: 0042d631 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 17966: 00556c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 17967: 003de4e9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 17967: 003de4d9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 17968: 0016917d 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 17969: 0061d97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 17970: 0061e4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 17971: 00413061 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 17971: 00413051 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 17972: 005f5054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 17973: 002cbf71 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 17973: 002cbf61 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 17974: 0061d0ed 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 17975: 0061d24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 17976: 0018aa09 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 17977: 005eb3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 17978: 0061e0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 17979: 0061da3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 17980: 00299069 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 17981: 0061f0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ - 17982: 003f0459 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 17982: 003f0449 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 17983: 005ea3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 17984: 005f19bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 17985: 005f1fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 17986: 00385805 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 17986: 003857f5 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 17987: 005f8e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 17988: 004149d5 912 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 17988: 004149c5 912 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 17989: 0061d5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 17990: 00385779 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 17990: 00385769 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 17991: 0061d12a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 17992: 0030ab85 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 17992: 0030ab75 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 17993: 005f16ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ - 17994: 00390b91 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 17995: 0042f1a9 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 17994: 00390b81 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 17995: 0042f199 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 17996: 0061d256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 17997: 005efdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 17998: 005ef9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 17999: 005f2fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 18000: 002a17c5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 18001: 00224eed 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ - 18002: 00339b7d 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 18002: 00339b6d 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 18003: 0061f10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 18004: 0061d58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 18005: 005f0cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 18006: 005ee754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 18007: 002c77dd 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 18007: 002c77cd 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 18008: 005eb538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 18009: 001c5ce1 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 18010: 0032a7c1 600 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 18010: 0032a7b1 600 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 18011: 002aea35 488 FUNC GLOBAL DEFAULT 12 mb_cpu_tlb_fill │ │ │ │ 18012: 0028b4ad 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 18013: 005ebacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 18014: 005f8fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 18015: 005f803c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 18016: 0018a8a9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 18017: 005ece1c 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ - 18018: 003c3415 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ - 18019: 0033abb9 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ - 18020: 003c738d 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 18021: 003beec1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 18022: 0038cd91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 18018: 003c3405 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 18019: 0033aba9 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 18020: 003c737d 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 18021: 003beeb1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 18022: 0038cd81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 18023: 002259f1 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 18024: 003855fd 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 18024: 003855ed 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 18025: 005ebbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 18026: 002042f5 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 18027: 005f6b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 18028: 0061d384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 18029: 004166dd 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 18030: 0031c769 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ - 18031: 0040e1e5 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 18029: 004166cd 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 18030: 0031c759 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 18031: 0040e1d5 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 18032: 001893a9 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 18033: 0061de0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 18034: 00197935 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 18035: 001f7331 108 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 18036: 001c3621 84 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 18037: 005f8ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 18038: 0025d6d9 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 18039: 003c491d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 18039: 003c490d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 18040: 0061d45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 18041: 0040a37d 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 18041: 0040a36d 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 18042: 0061ed90 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 18043: 0061e916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 18044: 0022beb5 1220 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 18045: 001d7951 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ │ 18046: 005f4d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_EVENT │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -27,15 +27,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x1601c0 │ │ │ │ - 0x0000000d (FINI) 0x433d88 │ │ │ │ + 0x0000000d (FINI) 0x433d78 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x533db0 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1092 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x5341f4 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x6b4f4 │ │ │ │ 0x00000006 (SYMTAB) 0x24d04 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 99fdb4510750bd9626d6d5d879e209c47414108b │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: a47b0584d55904d00adaee3112b70bbcc73b41e0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -20486,15 +20486,15 @@ │ │ │ │ K*F1FpF{D │ │ │ │ D:F)F0FZ │ │ │ │ D:F)F0FZ │ │ │ │ 'K(J|D(I{DzD │ │ │ │ ,Kl",I-H{DyD03xDX │ │ │ │ H{DyDxDX │ │ │ │ +F"FQFHF │ │ │ │ -IHAVEOPT0F$ │ │ │ │ +IHAVEOPT@F$ │ │ │ │ H{DyDxDX │ │ │ │ H{DyDxDX │ │ │ │ H{DyDxDX │ │ │ │ gI*F FyD │ │ │ │ PK FPJPI{DzD43 │ │ │ │ 3F2HBF!FxD │ │ │ │ SFZF)F i │ │ │ │ @@ -22351,15 +22351,15 @@ │ │ │ │ K@" I H{DyD83xDK │ │ │ │ CKO"CICH{DyDL3xDK │ │ │ │ 9HZF)FxD │ │ │ │ FDH9FxDJ │ │ │ │ !K{DXh"FO │ │ │ │ H{DyDxDI │ │ │ │ F H!F2F;F │ │ │ │ -H{DyDxDH │ │ │ │ +H{DyDxDI │ │ │ │ H{DyDxDH │ │ │ │ H{DyD(3xDH │ │ │ │ H{DyD@3xDH │ │ │ │ H{DyD@3xDH │ │ │ │ Q{D(M(I}DiX(M h │ │ │ │ FyDbMcK}D │ │ │ │ &{D hyD2F │ │ │ │ @@ -22531,15 +22531,15 @@ │ │ │ │ H{DyDxD6 │ │ │ │ #I+F0FyD │ │ │ │ H{DyDxD6 │ │ │ │ $I+F0FyD │ │ │ │ H{DyD$3xD6 │ │ │ │ H{DyDD3xD6 │ │ │ │ H{DyDxD6 │ │ │ │ -H{DyDxD5 │ │ │ │ +H{DyDxD6 │ │ │ │ H{DyD83xD5 │ │ │ │ H{DyDP3xD5 │ │ │ │ H{DyDl3xD5 │ │ │ │ H{DyDxD5 │ │ │ │ H{DyDxD4 │ │ │ │ $I+F0FyD │ │ │ │ H{DyD43xD4 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -9,2329 +9,2329 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a6edc │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000edd0 │ │ │ │ - eorseq ip, r5, ip, lsr #7 │ │ │ │ - mlaeq sp, r6, r0, r1 │ │ │ │ - eoreq r1, sp, ip, lsr #1 │ │ │ │ + mlaseq r5, ip, r3, ip │ │ │ │ + eoreq r1, sp, r6, lsl #1 │ │ │ │ + mlaeq sp, ip, r0, r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba124 <__bss_end__@@Base+0xfe69afb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 266f0c │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r8, #1012]! @ 0x3f4 │ │ │ │ - ldrsbteq ip, [r5], -lr │ │ │ │ - strdeq r2, [sp], -r8 @ │ │ │ │ - eoreq r2, sp, r2, lsl r7 │ │ │ │ + eorseq ip, r5, lr, asr #25 │ │ │ │ + eoreq r2, sp, r8, ror #13 │ │ │ │ + eoreq r2, sp, r2, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba150 <__bss_end__@@Base+0xfe69afe0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 266f38 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r2, #1012]! @ 0x3f4 │ │ │ │ - eorseq ip, r5, r2, ror #27 │ │ │ │ - eoreq r2, sp, r8, ror #19 │ │ │ │ - strdeq r2, [sp], -r6 @ │ │ │ │ + ldrsbteq ip, [r5], -r2 │ │ │ │ + ldrdeq r2, [sp], -r8 @ │ │ │ │ + eoreq r2, sp, r6, ror #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba17c <__bss_end__@@Base+0xfe69b00c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 266f64 │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [ip, #1012] @ 0x3f4 │ │ │ │ - eorseq lr, r5, lr, lsr #17 │ │ │ │ - eoreq r3, sp, r4, lsl r5 │ │ │ │ - eoreq r3, sp, r6, lsr #10 │ │ │ │ + mlaseq r5, lr, r8, lr │ │ │ │ + eoreq r3, sp, r4, lsl #10 │ │ │ │ + eoreq r3, sp, r6, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba1a8 <__bss_end__@@Base+0xfe69b038> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a6f90 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed76 │ │ │ │ - eorseq ip, r9, lr, ror #19 │ │ │ │ - eoreq r5, sp, r0, lsr lr │ │ │ │ - eoreq r5, sp, ip, lsr lr │ │ │ │ + ldrsbteq ip, [r9], -lr │ │ │ │ + eoreq r5, sp, r0, lsr #28 │ │ │ │ + eoreq r5, sp, ip, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba1d8 <__bss_end__@@Base+0xfe69b068> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a6fc0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldcl 7, cr15, [ip, #-1012] @ 0xfffffc0c │ │ │ │ - ldrhteq lr, [r9], -r4 │ │ │ │ - eoreq r9, sp, r2, lsl #22 │ │ │ │ - eoreq r9, sp, r6, lsl fp │ │ │ │ + eorseq lr, r9, r4, lsr #19 │ │ │ │ + strdeq r9, [sp], -r2 @ │ │ │ │ + eoreq r9, sp, r6, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba208 <__bss_end__@@Base+0xfe69b098> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a6ff0 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stcl 7, cr15, [r4, #-1012] @ 0xfffffc0c │ │ │ │ - eorseq lr, r9, r4, lsl #19 │ │ │ │ - ldrdeq r9, [sp], -r2 @ │ │ │ │ - eoreq r9, sp, r6, ror #21 │ │ │ │ + eorseq lr, r9, r4, ror r9 │ │ │ │ + eoreq r9, sp, r2, asr #21 │ │ │ │ + ldrdeq r9, [sp], -r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba238 <__bss_end__@@Base+0xfe69b0c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7020 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stc 7, cr15, [ip, #-1012]! @ 0xfffffc0c │ │ │ │ - eorseq pc, r9, r4, ror r7 @ │ │ │ │ - eoreq r9, sp, r2, lsr #21 │ │ │ │ - strhteq r9, [sp], -r6 │ │ │ │ + eorseq pc, r9, r4, ror #14 │ │ │ │ + mlaeq sp, r2, sl, r9 │ │ │ │ + eoreq r9, sp, r6, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba268 <__bss_end__@@Base+0xfe69b0f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7050 │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldc 7, cr15, [r4, #-1012] @ 0xfffffc0c │ │ │ │ - eorseq pc, r9, r4, asr #14 │ │ │ │ - eoreq r9, sp, r2, ror sl │ │ │ │ - eoreq fp, sp, r2, lsr #4 │ │ │ │ + eorseq pc, r9, r4, lsr r7 @ │ │ │ │ + eoreq r9, sp, r2, ror #20 │ │ │ │ + eoreq fp, sp, r2, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba298 <__bss_end__@@Base+0xfe69b128> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7080 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ecfe │ │ │ │ - eorseq pc, r9, r0, asr #17 │ │ │ │ - eoreq fp, sp, sl, lsr sl │ │ │ │ - eoreq fp, sp, ip, asr #20 │ │ │ │ + ldrhteq pc, [r9], -r0 @ │ │ │ │ + eoreq fp, sp, sl, lsr #20 │ │ │ │ + eoreq fp, sp, ip, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba2c8 <__bss_end__@@Base+0xfe69b158> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2670b0 │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6], #1012 @ 0x3f4 │ │ │ │ - eorseq pc, r9, r6, asr sl @ │ │ │ │ - eoreq fp, sp, r8, ror #28 │ │ │ │ - eoreq fp, sp, r6, ror lr │ │ │ │ + eorseq pc, r9, r6, asr #20 │ │ │ │ + eoreq fp, sp, r8, asr lr │ │ │ │ + eoreq fp, sp, r6, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba2f4 <__bss_end__@@Base+0xfe69b184> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a70dc │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ stcl 7, cr15, [lr], {253} @ 0xfd │ │ │ │ - eorseq pc, r9, r4, ror #31 │ │ │ │ - eoreq pc, sp, r2, lsr r3 @ │ │ │ │ - eoreq pc, sp, r6, lsl #15 │ │ │ │ + ldrsbteq pc, [r9], -r4 @ │ │ │ │ + eoreq pc, sp, r2, lsr #6 │ │ │ │ + eoreq pc, sp, r6, ror r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba324 <__bss_end__@@Base+0xfe69b1b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 26710c │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r8], #1012 @ 0x3f4 │ │ │ │ - eorseq r0, sl, r2, ror #3 │ │ │ │ - eoreq pc, sp, ip, asr #30 │ │ │ │ - eoreq pc, sp, lr, ror #30 │ │ │ │ + ldrsbteq r0, [sl], -r2 │ │ │ │ + eoreq pc, sp, ip, lsr pc @ │ │ │ │ + eoreq pc, sp, lr, asr pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba350 <__bss_end__@@Base+0xfe69b1e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7138 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eca2 │ │ │ │ - eorseq r0, sl, lr, lsl #29 │ │ │ │ - eoreq r2, lr, r8, asr r3 │ │ │ │ - eoreq r2, lr, r4, ror r3 │ │ │ │ + eorseq r0, sl, lr, ror lr │ │ │ │ + eoreq r2, lr, r8, asr #6 │ │ │ │ + eoreq r2, lr, r4, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba380 <__bss_end__@@Base+0xfe69b210> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7168 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec8a │ │ │ │ - eorseq r1, sl, r6, lsl #24 │ │ │ │ - eoreq r2, sp, r0, asr r5 │ │ │ │ - eoreq r6, lr, ip, lsr #3 │ │ │ │ + ldrshteq r1, [sl], -r6 │ │ │ │ + eoreq r2, sp, r0, asr #10 │ │ │ │ + mlaeq lr, ip, r1, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba3b0 <__bss_end__@@Base+0xfe69b240> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7198 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec72 │ │ │ │ - ldrsbteq r1, [sl], -r6 │ │ │ │ - eoreq r2, sp, r0, lsr #10 │ │ │ │ - eoreq r2, sp, r8, lsr r5 │ │ │ │ + eorseq r1, sl, r6, asr #23 │ │ │ │ + eoreq r2, sp, r0, lsl r5 │ │ │ │ + eoreq r2, sp, r8, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba3e0 <__bss_end__@@Base+0xfe69b270> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a71c8 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ mrrc 7, 15, pc, r8, cr13 @ │ │ │ │ - eorseq r1, sl, ip, lsr #31 │ │ │ │ - eoreq ip, sp, sl, lsl #10 │ │ │ │ - eoreq ip, sp, lr, lsl r5 │ │ │ │ + mlaseq sl, ip, pc, r1 @ │ │ │ │ + strdeq ip, [sp], -sl @ │ │ │ │ + eoreq ip, sp, lr, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba410 <__bss_end__@@Base+0xfe69b2a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a71f8 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ mcrr 7, 15, pc, r0, cr13 @ │ │ │ │ - ldrsbteq r2, [sl], -r4 │ │ │ │ - ldrdeq ip, [sp], -sl @ │ │ │ │ - eoreq ip, sp, lr, ror #9 │ │ │ │ + eorseq r2, sl, r4, asr #3 │ │ │ │ + eoreq ip, sp, sl, asr #9 │ │ │ │ + ldrdeq ip, [sp], -lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba440 <__bss_end__@@Base+0xfe69b2d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7228 │ │ │ │ adccc pc, lr, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ stc 7, cr15, [r8], #-1012 @ 0xfffffc0c │ │ │ │ - eorseq r2, sl, r4, lsr #3 │ │ │ │ - eoreq r1, pc, r6, lsl r5 @ │ │ │ │ - eoreq r1, pc, lr, lsr r5 @ │ │ │ │ + mlaseq sl, r4, r1, r2 │ │ │ │ + eoreq r1, pc, r6, lsl #10 │ │ │ │ + eoreq r1, pc, lr, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba470 <__bss_end__@@Base+0xfe69b300> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7258 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldc 7, cr15, [r0], {253} @ 0xfd │ │ │ │ - eorseq r2, sl, r8, asr #13 │ │ │ │ - eoreq ip, sp, sl, ror r4 │ │ │ │ - eoreq ip, sp, lr, lsl #9 │ │ │ │ + ldrhteq r2, [sl], -r8 │ │ │ │ + eoreq ip, sp, sl, ror #8 │ │ │ │ + eoreq ip, sp, lr, ror r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba4a0 <__bss_end__@@Base+0xfe69b330> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7288 │ │ │ │ stmdbmi r5, {r1, r3, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ebfa │ │ │ │ - mlaseq sl, sl, r6, r2 │ │ │ │ - eoreq r1, pc, r0, lsl #30 │ │ │ │ - eoreq r1, pc, r8, lsl pc @ │ │ │ │ + eorseq r2, sl, sl, lsl #13 │ │ │ │ + strdeq r1, [pc], -r0 @ │ │ │ │ + eoreq r1, pc, r8, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba4d0 <__bss_end__@@Base+0xfe69b360> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a72b8 │ │ │ │ eorvs pc, r3, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ bl ff9a12e0 <__bss_end__@@Base+0xff382170> │ │ │ │ - eorseq r2, sl, r8, ror #12 │ │ │ │ - eoreq r1, pc, sl, asr #27 │ │ │ │ - eoreq r1, pc, sl, lsl #30 │ │ │ │ + eorseq r2, sl, r8, asr r6 │ │ │ │ + strhteq r1, [pc], -sl │ │ │ │ + strdeq r1, [pc], -sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba500 <__bss_end__@@Base+0xfe69b390> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a72e8 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ebca │ │ │ │ - eorseq r2, sl, sl, lsr r6 │ │ │ │ - eoreq ip, sp, ip, lsl #8 │ │ │ │ - eoreq ip, sp, r0, lsr #8 │ │ │ │ + eorseq r2, sl, sl, lsr #12 │ │ │ │ + strdeq ip, [sp], -ip @ │ │ │ │ + eoreq ip, sp, r0, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fecba530 <__bss_end__@@Base+0xfe69b3c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ mcr 7, 3, pc, cr10, cr14, {7} @ │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ svclt 0x00c6f7fc │ │ │ │ - ldrdeq r1, [pc], -r2 @ │ │ │ │ + eoreq r1, pc, r2, asr #29 │ │ │ │ eorseq r9, lr, sl, asr r6 │ │ │ │ andeq r2, r0, ip, lsr #30 │ │ │ │ - ldrdeq r1, [pc], -r2 @ │ │ │ │ + eoreq r1, pc, r2, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba570 <__bss_end__@@Base+0xfe69b400> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7358 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb92 │ │ │ │ - eorseq r2, sl, sl, asr #20 │ │ │ │ - eoreq r2, sp, r0, ror #6 │ │ │ │ - eoreq r2, sp, r8, ror r3 │ │ │ │ + eorseq r2, sl, sl, lsr sl │ │ │ │ + eoreq r2, sp, r0, asr r3 │ │ │ │ + eoreq r2, sp, r8, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba5a0 <__bss_end__@@Base+0xfe69b430> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 267388 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 20213ac <__bss_end__@@Base+0x1a0223c> │ │ │ │ - eorseq r3, sl, lr, lsl lr │ │ │ │ - eoreq ip, sp, ip, ror #6 │ │ │ │ - eoreq ip, sp, r2, lsl #7 │ │ │ │ + eorseq r3, sl, lr, lsl #28 │ │ │ │ + eoreq ip, sp, ip, asr r3 │ │ │ │ + eoreq ip, sp, r2, ror r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba5cc <__bss_end__@@Base+0xfe69b45c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a73b4 │ │ │ │ adcne pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl 1a213dc <__bss_end__@@Base+0x140226c> │ │ │ │ - eorseq r3, sl, ip, lsl #30 │ │ │ │ - eoreq r7, pc, lr, ror #21 │ │ │ │ - eoreq r7, pc, r2, lsl #22 │ │ │ │ + ldrshteq r3, [sl], -ip │ │ │ │ + ldrdeq r7, [pc], -lr @ │ │ │ │ + strdeq r7, [pc], -r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba5fc <__bss_end__@@Base+0xfe69b48c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a73e4 │ │ │ │ adcne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ bl 142140c <__bss_end__@@Base+0xe0229c> │ │ │ │ - ldrsbteq r3, [sl], -ip │ │ │ │ - strhteq r7, [pc], -lr │ │ │ │ - eoreq r7, pc, r6, ror #21 │ │ │ │ + eorseq r3, sl, ip, asr #29 │ │ │ │ + eoreq r7, pc, lr, lsr #21 │ │ │ │ + ldrdeq r7, [pc], -r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba62c <__bss_end__@@Base+0xfe69b4bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7414 │ │ │ │ rsbvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ bl e2143c <__bss_end__@@Base+0x8022cc> │ │ │ │ - eorseq r3, sl, ip, lsr #29 │ │ │ │ - eoreq r7, pc, lr, lsl #21 │ │ │ │ - eoreq r7, pc, sl, asr #21 │ │ │ │ + mlaseq sl, ip, lr, r3 │ │ │ │ + eoreq r7, pc, lr, ror sl @ │ │ │ │ + strhteq r7, [pc], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba65c <__bss_end__@@Base+0xfe69b4ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 267444 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 8a1468 <__bss_end__@@Base+0x2822f8> │ │ │ │ - eorseq r4, sl, lr, ror r6 │ │ │ │ - eoreq r2, sp, r4, ror r2 │ │ │ │ - eoreq r2, sp, lr, lsl #5 │ │ │ │ + eorseq r4, sl, lr, ror #12 │ │ │ │ + eoreq r2, sp, r4, ror #4 │ │ │ │ + eoreq r2, sp, lr, ror r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba688 <__bss_end__@@Base+0xfe69b518> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7470 │ │ │ │ eorcc pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ bl 2a1498 │ │ │ │ - eorseq r4, sl, r0, asr r6 │ │ │ │ + eorseq r4, sl, r0, asr #12 │ │ │ │ + eoreq r9, pc, lr, lsl #27 │ │ │ │ mlaeq pc, lr, sp, r9 @ │ │ │ │ - eoreq r9, pc, lr, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba6b8 <__bss_end__@@Base+0xfe69b548> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2674a0 │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ffd214c4 <__bss_end__@@Base+0xff702354> │ │ │ │ - eorseq r5, sl, lr, ror #3 │ │ │ │ - ldrdeq pc, [pc], -ip @ │ │ │ │ - eoreq pc, pc, lr, lsl sp @ │ │ │ │ + ldrsbteq r5, [sl], -lr │ │ │ │ + eoreq pc, pc, ip, asr #25 │ │ │ │ + eoreq pc, pc, lr, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba6e4 <__bss_end__@@Base+0xfe69b574> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a74cc │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ead8 │ │ │ │ - eorseq r5, sl, r2, asr #3 │ │ │ │ - eoreq r2, sp, ip, ror #3 │ │ │ │ - eoreq r2, sp, r4, lsl #4 │ │ │ │ + ldrhteq r5, [sl], -r2 │ │ │ │ + ldrdeq r2, [sp], -ip @ │ │ │ │ + strdeq r2, [sp], -r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba714 <__bss_end__@@Base+0xfe69b5a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a74fc │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eac0 │ │ │ │ - eorseq r5, sl, r6, lsl ip │ │ │ │ - eorseq r2, r0, r4, ror lr │ │ │ │ - eorseq r2, r0, r0, ror pc │ │ │ │ + eorseq r5, sl, r6, lsl #24 │ │ │ │ + eorseq r2, r0, r4, ror #28 │ │ │ │ + eorseq r2, r0, r0, ror #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba744 <__bss_end__@@Base+0xfe69b5d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a752c │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ b feb21554 <__bss_end__@@Base+0xfe5023e4> │ │ │ │ - eorseq r6, sl, r4, lsl #6 │ │ │ │ - mlaeq sp, r6, r5, r9 │ │ │ │ - eoreq fp, sp, sl, lsr #16 │ │ │ │ + ldrshteq r6, [sl], -r4 │ │ │ │ + eoreq r9, sp, r6, lsl #11 │ │ │ │ + eoreq fp, sp, sl, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba774 <__bss_end__@@Base+0xfe69b604> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a755c │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ b fe521584 <__bss_end__@@Base+0xfdf02414> │ │ │ │ - ldrsbteq r6, [sl], -r4 │ │ │ │ - eoreq r9, sp, r6, ror #10 │ │ │ │ - strdeq fp, [sp], -sl @ │ │ │ │ + eorseq r6, sl, r4, asr #5 │ │ │ │ + eoreq r9, sp, r6, asr r5 │ │ │ │ + eoreq fp, sp, sl, ror #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba7a4 <__bss_end__@@Base+0xfe69b634> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a758c │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ b 1f215b4 <__bss_end__@@Base+0x1902444> │ │ │ │ - eorseq r6, sl, r4, lsr #5 │ │ │ │ - eoreq r9, sp, r6, lsr r5 │ │ │ │ - eoreq fp, sp, sl, asr #15 │ │ │ │ + mlaseq sl, r4, r2, r6 │ │ │ │ + eoreq r9, sp, r6, lsr #10 │ │ │ │ + strhteq fp, [sp], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba7d4 <__bss_end__@@Base+0xfe69b664> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a75bc │ │ │ │ addvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ b 19215e4 <__bss_end__@@Base+0x1302474> │ │ │ │ - eorseq r7, sl, ip, asr r0 │ │ │ │ - eorseq r5, r0, sl, lsl #1 │ │ │ │ - eorseq r5, r0, sl, ror #1 │ │ │ │ + eorseq r7, sl, ip, asr #32 │ │ │ │ + eorseq r5, r0, sl, ror r0 │ │ │ │ + ldrsbteq r5, [r0], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba804 <__bss_end__@@Base+0xfe69b694> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2675ec │ │ │ │ stmdbmi r4, {r0, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 13a1610 <__bss_end__@@Base+0xd824a0> │ │ │ │ - eorseq r7, sl, lr, lsl #14 │ │ │ │ - mlaseq r0, r8, r5, r7 │ │ │ │ - ldrdeq sp, [sp], -r2 @ │ │ │ │ + ldrshteq r7, [sl], -lr │ │ │ │ + eorseq r7, r0, r8, lsl #11 │ │ │ │ + eoreq sp, sp, r2, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba830 <__bss_end__@@Base+0xfe69b6c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7618 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea32 │ │ │ │ - eorseq ip, sl, r0, lsl sl │ │ │ │ - strhteq ip, [sp], -sl │ │ │ │ - ldrdeq ip, [sp], -r0 @ │ │ │ │ + eorseq ip, sl, r0, lsl #20 │ │ │ │ + eoreq ip, sp, sl, lsr #1 │ │ │ │ + eoreq ip, sp, r0, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba860 <__bss_end__@@Base+0xfe69b6f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7648 │ │ │ │ andeq pc, r2, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ b 7a1670 <__bss_end__@@Base+0x182500> │ │ │ │ - eorseq ip, sl, r0, ror #19 │ │ │ │ - eorseq r8, r0, lr, asr #19 │ │ │ │ - ldrsbteq r8, [r0], -sl │ │ │ │ + ldrsbteq ip, [sl], -r0 │ │ │ │ + ldrhteq r8, [r0], -lr │ │ │ │ + eorseq r8, r0, sl, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba890 <__bss_end__@@Base+0xfe69b720> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7678 │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea02 │ │ │ │ - eorseq ip, sl, sl, lsl #26 │ │ │ │ - eorseq lr, r0, r0, ror r5 │ │ │ │ - mlaseq r0, ip, r6, lr │ │ │ │ + ldrshteq ip, [sl], -sl │ │ │ │ + eorseq lr, r0, r0, ror #10 │ │ │ │ + eorseq lr, r0, ip, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba8c0 <__bss_end__@@Base+0xfe69b750> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a76a8 │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9ea │ │ │ │ - ldrsbteq ip, [sl], -sl │ │ │ │ - eorseq lr, r0, r0, asr #10 │ │ │ │ - eorseq lr, r0, ip, lsl #13 │ │ │ │ + eorseq ip, sl, sl, asr #25 │ │ │ │ + eorseq lr, r0, r0, lsr r5 │ │ │ │ + eorseq lr, r0, ip, ror r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba8f0 <__bss_end__@@Base+0xfe69b780> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a76d8 │ │ │ │ subvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ ldmib r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrshteq ip, [sl], -ip │ │ │ │ - eorseq lr, r0, lr, ror #16 │ │ │ │ - eorseq r0, r2, r6, lsr #23 │ │ │ │ + eorseq ip, sl, ip, ror #27 │ │ │ │ + eorseq lr, r0, lr, asr r8 │ │ │ │ + mlaseq r2, r6, fp, r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba920 <__bss_end__@@Base+0xfe69b7b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 267708 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq sp, sl, r2, lsl #1 │ │ │ │ - eorseq lr, r0, r0, lsl lr │ │ │ │ - eorseq lr, r0, lr, lsl lr │ │ │ │ + eorseq sp, sl, r2, ror r0 │ │ │ │ + eorseq lr, r0, r0, lsl #28 │ │ │ │ + eorseq lr, r0, lr, lsl #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba94c <__bss_end__@@Base+0xfe69b7dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 267734 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq sp, sl, sl, lsl #2 │ │ │ │ - eoreq r1, sp, r4, lsl #31 │ │ │ │ - mlaeq sp, lr, pc, r1 @ │ │ │ │ + ldrshteq sp, [sl], -sl │ │ │ │ + eoreq r1, sp, r4, ror pc │ │ │ │ + eoreq r1, sp, lr, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba978 <__bss_end__@@Base+0xfe69b808> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7760 │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e98e │ │ │ │ - ldrsbteq sp, [sl], -lr │ │ │ │ - ldrshteq lr, [r0], -r0 │ │ │ │ - eorseq pc, r0, r0, lsl r0 @ │ │ │ │ + eorseq sp, sl, lr, asr #1 │ │ │ │ + eorseq lr, r0, r0, ror #31 │ │ │ │ + eorseq pc, r0, r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba9a8 <__bss_end__@@Base+0xfe69b838> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7790 │ │ │ │ sbcsvs pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ ldmdb r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq sp, sl, ip, lsr #1 │ │ │ │ - ldrhteq lr, [r0], -lr │ │ │ │ - ldrshteq lr, [r0], -r2 │ │ │ │ + mlaseq sl, ip, r0, sp │ │ │ │ + eorseq lr, r0, lr, lsr #31 │ │ │ │ + eorseq lr, r0, r2, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecba9d8 <__bss_end__@@Base+0xfe69b868> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2677c0 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq sp, sl, lr, lsr r4 │ │ │ │ - strdeq r1, [sp], -r8 @ │ │ │ │ - eoreq r5, lr, r6, asr fp │ │ │ │ + eorseq sp, sl, lr, lsr #8 │ │ │ │ + eoreq r1, sp, r8, ror #29 │ │ │ │ + eoreq r5, lr, r6, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbaa04 <__bss_end__@@Base+0xfe69b894> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a77ec │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e948 │ │ │ │ - eorseq sp, sl, r2, lsl r4 │ │ │ │ - eoreq r1, sp, ip, asr #29 │ │ │ │ - eoreq r1, sp, r4, ror #29 │ │ │ │ + eorseq sp, sl, r2, lsl #8 │ │ │ │ + strhteq r1, [sp], -ip │ │ │ │ + ldrdeq r1, [sp], -r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbaa34 <__bss_end__@@Base+0xfe69b8c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 26781c │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq sp, sl, lr, lsl r9 │ │ │ │ - mlaseq r0, r8, sp, pc @ │ │ │ │ - eorseq pc, r0, sl, lsr #27 │ │ │ │ + eorseq sp, sl, lr, lsl #18 │ │ │ │ + eorseq pc, r0, r8, lsl #27 │ │ │ │ + mlaseq r0, sl, sp, pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbaa60 <__bss_end__@@Base+0xfe69b8f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7848 │ │ │ │ eorseq pc, r7, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ ldmdb r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrshteq pc, [sl], -r4 @ │ │ │ │ - eorseq r5, r1, lr, asr #3 │ │ │ │ - eorseq r5, r1, sl, asr r4 │ │ │ │ + eorseq pc, sl, r4, ror #1 │ │ │ │ + ldrhteq r5, [r1], -lr │ │ │ │ + eorseq r5, r1, sl, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbaa90 <__bss_end__@@Base+0xfe69b920> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7878 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e902 │ │ │ │ - eorseq pc, sl, r2, lsl #13 │ │ │ │ - eoreq r1, sp, r0, asr #28 │ │ │ │ - mlaeq lr, ip, sl, r5 │ │ │ │ + eorseq pc, sl, r2, ror r6 @ │ │ │ │ + eoreq r1, sp, r0, lsr lr │ │ │ │ + eoreq r5, lr, ip, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbaac0 <__bss_end__@@Base+0xfe69b950> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a78a8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8ea │ │ │ │ - eorseq pc, sl, r2, asr r6 @ │ │ │ │ - eoreq r1, sp, r0, lsl lr │ │ │ │ - eoreq r1, sp, r8, lsr #28 │ │ │ │ + eorseq pc, sl, r2, asr #12 │ │ │ │ + eoreq r1, sp, r0, lsl #28 │ │ │ │ + eoreq r1, sp, r8, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbaaf0 <__bss_end__@@Base+0xfe69b980> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a78d8 │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ ldm r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq pc, sl, r2, lsr #12 │ │ │ │ - eorseq r7, r1, r0, lsl r0 │ │ │ │ - eoreq r5, lr, r2 │ │ │ │ + eorseq pc, sl, r2, lsl r6 @ │ │ │ │ + eorseq r7, r1, r0 │ │ │ │ + strdeq r4, [lr], -r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbab20 <__bss_end__@@Base+0xfe69b9b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7908 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8ba │ │ │ │ - eorseq pc, sl, r2, asr #24 │ │ │ │ - strhteq r1, [sp], -r0 │ │ │ │ - eoreq r5, lr, ip, lsl #20 │ │ │ │ + eorseq pc, sl, r2, lsr ip @ │ │ │ │ + eoreq r1, sp, r0, lsr #27 │ │ │ │ + strdeq r5, [lr], -ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbab50 <__bss_end__@@Base+0xfe69b9e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 2e7938 │ │ │ │ + blmi 2e7938 │ │ │ │ adceq pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8a0 │ │ │ │ - eorseq pc, sl, r0, lsl ip @ │ │ │ │ - mlaseq r3, r2, ip, r9 │ │ │ │ - eoreq r4, lr, r0, lsr #31 │ │ │ │ + eorseq pc, sl, r0, lsl #24 │ │ │ │ + eorseq r9, r3, r2, lsl #25 │ │ │ │ + mlaeq lr, r0, pc, r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbab84 <__bss_end__@@Base+0xfe69ba14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 2e796c │ │ │ │ + blmi 2e796c │ │ │ │ sbcscs pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e886 │ │ │ │ - ldrsbteq pc, [sl], -ip @ │ │ │ │ - eorseq r9, r3, lr, asr ip │ │ │ │ - eoreq r4, lr, ip, ror #30 │ │ │ │ + eorseq pc, sl, ip, asr #23 │ │ │ │ + eorseq r9, r3, lr, asr #24 │ │ │ │ + eoreq r4, lr, ip, asr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbabb8 <__bss_end__@@Base+0xfe69ba48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 2e79a0 │ │ │ │ + blmi 2e79a0 │ │ │ │ subcc pc, r6, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e86c │ │ │ │ - eorseq pc, sl, r8, lsr #23 │ │ │ │ - eorseq r9, r3, sl, lsr #24 │ │ │ │ - eoreq r4, lr, r8, lsr pc │ │ │ │ + mlaseq sl, r8, fp, pc @ │ │ │ │ + eorseq r9, r3, sl, lsl ip │ │ │ │ + eoreq r4, lr, r8, lsr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbabec <__bss_end__@@Base+0xfe69ba7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 2e79d4 │ │ │ │ + blmi 2e79d4 │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e852 │ │ │ │ - eorseq pc, sl, r4, ror fp @ │ │ │ │ - ldrshteq r9, [r3], -r6 │ │ │ │ - eoreq r4, lr, r4, lsl #30 │ │ │ │ + eorseq pc, sl, r4, ror #22 │ │ │ │ + eorseq r9, r3, r6, ror #23 │ │ │ │ + strdeq r4, [lr], -r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbac20 <__bss_end__@@Base+0xfe69bab0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 2e7a08 │ │ │ │ + blmi 2e7a08 │ │ │ │ rsbvc pc, r2, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e838 │ │ │ │ - eorseq pc, sl, r0, asr #22 │ │ │ │ - eorseq r9, r3, r2, asr #23 │ │ │ │ - ldrdeq r4, [lr], -r0 @ │ │ │ │ + eorseq pc, sl, r0, lsr fp @ │ │ │ │ + ldrhteq r9, [r3], -r2 │ │ │ │ + eoreq r4, lr, r0, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbac54 <__bss_end__@@Base+0xfe69bae4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7a3c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ ldmda lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq pc, sl, lr, lsl #22 │ │ │ │ - eoreq r1, sp, ip, ror ip │ │ │ │ - mlaeq sp, r2, ip, r1 │ │ │ │ + ldrshteq pc, [sl], -lr @ │ │ │ │ + eoreq r1, sp, ip, ror #24 │ │ │ │ + eoreq r1, sp, r2, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbac84 <__bss_end__@@Base+0xfe69bb14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 2e7a6c │ │ │ │ + blmi 2e7a6c │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e806 │ │ │ │ - ldrsbteq pc, [sl], -ip @ │ │ │ │ - eorseq r9, r3, lr, asr fp │ │ │ │ - eoreq r4, lr, ip, ror #28 │ │ │ │ + eorseq pc, sl, ip, asr #21 │ │ │ │ + eorseq r9, r3, lr, asr #22 │ │ │ │ + eoreq r4, lr, ip, asr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbacb8 <__bss_end__@@Base+0xfe69bb48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 2e7aa0 │ │ │ │ + blmi 2e7aa0 │ │ │ │ adcsne pc, r5, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efec │ │ │ │ - eorseq pc, sl, r8, lsr #21 │ │ │ │ - eorseq r9, r3, sl, lsr #22 │ │ │ │ - eoreq r4, lr, r8, lsr lr │ │ │ │ + mlaseq sl, r8, sl, pc @ │ │ │ │ + eorseq r9, r3, sl, lsl fp │ │ │ │ + eoreq r4, lr, r8, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbacec <__bss_end__@@Base+0xfe69bb7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 2e7ad4 │ │ │ │ + blmi 2e7ad4 │ │ │ │ andmi pc, lr, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efd2 │ │ │ │ - eorseq pc, sl, r4, ror sl @ │ │ │ │ - ldrshteq r9, [r3], -r6 │ │ │ │ - eoreq r4, lr, r4, lsl #28 │ │ │ │ + eorseq pc, sl, r4, ror #20 │ │ │ │ + eorseq r9, r3, r6, ror #21 │ │ │ │ + strdeq r4, [lr], -r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbad20 <__bss_end__@@Base+0xfe69bbb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 2e7b08 │ │ │ │ + blmi 2e7b08 │ │ │ │ sbcsmi pc, lr, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efb8 │ │ │ │ - eorseq pc, sl, r0, asr #20 │ │ │ │ - eorseq r9, r3, r2, asr #21 │ │ │ │ - eorseq r8, r1, ip, lsr #15 │ │ │ │ + eorseq pc, sl, r0, lsr sl @ │ │ │ │ + ldrhteq r9, [r3], -r2 │ │ │ │ + mlaseq r1, ip, r7, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbad54 <__bss_end__@@Base+0xfe69bbe4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 2e7b3c │ │ │ │ + blmi 2e7b3c │ │ │ │ subsvs pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fsxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef9e │ │ │ │ - eorseq pc, sl, ip, lsl #20 │ │ │ │ - eorseq r9, r3, lr, lsl #21 │ │ │ │ - mlaeq lr, ip, sp, r4 │ │ │ │ + ldrshteq pc, [sl], -ip @ │ │ │ │ + eorseq r9, r3, lr, ror sl │ │ │ │ + eoreq r4, lr, ip, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbad88 <__bss_end__@@Base+0xfe69bc18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 2e7b70 │ │ │ │ + blmi 2e7b70 │ │ │ │ rscseq pc, r0, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r9, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef84 │ │ │ │ - ldrsbteq pc, [sl], -r8 @ │ │ │ │ - eorseq r9, r3, sl, asr sl │ │ │ │ - mlaseq r1, r8, r7, r8 │ │ │ │ + eorseq pc, sl, r8, asr #19 │ │ │ │ + eorseq r9, r3, sl, asr #20 │ │ │ │ + eorseq r8, r1, r8, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbadbc <__bss_end__@@Base+0xfe69bc4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 2e7ba4 │ │ │ │ + blmi 2e7ba4 │ │ │ │ sbcseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef6a │ │ │ │ - eorseq pc, sl, r4, lsr #19 │ │ │ │ - eorseq r9, r3, r6, lsr #20 │ │ │ │ - eorseq r8, r1, r4, lsl #15 │ │ │ │ + mlaseq sl, r4, r9, pc @ │ │ │ │ + eorseq r9, r3, r6, lsl sl │ │ │ │ + eorseq r8, r1, r4, ror r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbadf0 <__bss_end__@@Base+0xfe69bc80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 2e7bd8 │ │ │ │ + blmi 2e7bd8 │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #17667 @ 0x4503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef50 │ │ │ │ - eorseq pc, sl, r0, ror r9 @ │ │ │ │ - ldrshteq r9, [r3], -r2 │ │ │ │ - eoreq r4, lr, r0, lsl #26 │ │ │ │ + eorseq pc, sl, r0, ror #18 │ │ │ │ + eorseq r9, r3, r2, ror #19 │ │ │ │ + strdeq r4, [lr], -r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbae24 <__bss_end__@@Base+0xfe69bcb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 2e7c0c │ │ │ │ + blmi 2e7c0c │ │ │ │ andne pc, r7, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #50435 @ 0xc503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef36 │ │ │ │ - eorseq pc, sl, ip, lsr r9 @ │ │ │ │ - ldrhteq r9, [r3], -lr │ │ │ │ - eoreq r4, lr, ip, asr #25 │ │ │ │ + eorseq pc, sl, ip, lsr #18 │ │ │ │ + eorseq r9, r3, lr, lsr #19 │ │ │ │ + strhteq r4, [lr], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbae58 <__bss_end__@@Base+0xfe69bce8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 2e7c40 │ │ │ │ + blmi 2e7c40 │ │ │ │ subcs pc, lr, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ cmppvc r3, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef1c │ │ │ │ - eorseq pc, sl, r8, lsl #18 │ │ │ │ - eorseq r9, r3, sl, lsl #19 │ │ │ │ - mlaeq lr, r8, ip, r4 │ │ │ │ + ldrshteq pc, [sl], -r8 @ │ │ │ │ + eorseq r9, r3, sl, ror r9 │ │ │ │ + eoreq r4, lr, r8, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbae8c <__bss_end__@@Base+0xfe69bd1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 267c74 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0004f7fc │ │ │ │ - eorseq r0, fp, r2, lsr #26 │ │ │ │ - eorseq sl, r1, ip, asr r6 │ │ │ │ - eorseq sl, r1, r6, ror r6 │ │ │ │ + eorseq r0, fp, r2, lsl sp │ │ │ │ + eorseq sl, r1, ip, asr #12 │ │ │ │ + eorseq sl, r1, r6, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbaeb8 <__bss_end__@@Base+0xfe69bd48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7ca0 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eeee │ │ │ │ - ldrshteq r0, [fp], -r6 │ │ │ │ - eorseq sl, r1, ip, asr r6 │ │ │ │ - eoreq r4, lr, ip, lsr ip │ │ │ │ + eorseq r0, fp, r6, ror #25 │ │ │ │ + eorseq sl, r1, ip, asr #12 │ │ │ │ + eoreq r4, lr, ip, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbaee8 <__bss_end__@@Base+0xfe69bd78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7cd0 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eed6 │ │ │ │ - eorseq r0, fp, sl, ror lr │ │ │ │ - eorseq fp, r3, r0, ror r4 │ │ │ │ - eorseq sl, r1, r4, ror #15 │ │ │ │ + eorseq r0, fp, sl, ror #28 │ │ │ │ + eorseq fp, r3, r0, ror #8 │ │ │ │ + ldrsbteq sl, [r1], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbaf18 <__bss_end__@@Base+0xfe69bda8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7d00 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eebe │ │ │ │ - eorseq r0, fp, sl, asr #28 │ │ │ │ - eorseq fp, r3, r0, asr #8 │ │ │ │ - eorseq sl, r1, r0, asr #15 │ │ │ │ + eorseq r0, fp, sl, lsr lr │ │ │ │ + eorseq fp, r3, r0, lsr r4 │ │ │ │ + ldrhteq sl, [r1], -r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbaf48 <__bss_end__@@Base+0xfe69bdd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7d30 │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ mcr 7, 5, pc, cr4, cr12, {7} @ │ │ │ │ - eorseq r0, fp, r8, lsl lr │ │ │ │ - eorseq fp, r3, lr, lsl #8 │ │ │ │ - ldrhteq sl, [r1], -r6 │ │ │ │ + eorseq r0, fp, r8, lsl #28 │ │ │ │ + ldrshteq fp, [r3], -lr │ │ │ │ + eorseq sl, r1, r6, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbaf78 <__bss_end__@@Base+0xfe69be08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fe0ff8 │ │ │ │ andeq lr, r0, r6, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbaf8c <__bss_end__@@Base+0xfe69be1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7d74 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee84 │ │ │ │ - eorseq r1, fp, r6, lsl #14 │ │ │ │ - eoreq r1, sp, r4, asr #18 │ │ │ │ - eoreq r1, sp, ip, asr r9 │ │ │ │ + ldrshteq r1, [fp], -r6 │ │ │ │ + eoreq r1, sp, r4, lsr r9 │ │ │ │ + eoreq r1, sp, ip, asr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbafbc <__bss_end__@@Base+0xfe69be4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fe0ff8 │ │ │ │ strlt lr, [r8, #-3172] @ 0xfffff39c │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee62 │ │ │ │ - eorseq r1, fp, r6, lsr #16 │ │ │ │ - eorseq r0, r2, r4, lsr #1 │ │ │ │ - eoreq r4, lr, r4, lsr #22 │ │ │ │ + eorseq r1, fp, r6, lsl r8 │ │ │ │ + mlaseq r2, r4, r0, r0 │ │ │ │ + eoreq r4, lr, r4, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb000 <__bss_end__@@Base+0xfe69be90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7de8 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-876 @ 0xfffffc94 │ │ │ │ mcr 7, 2, pc, cr8, cr12, {7} @ │ │ │ │ - ldrshteq r1, [fp], -r4 │ │ │ │ - eorseq r0, r2, r2, ror r0 │ │ │ │ - strdeq r4, [lr], -r2 @ │ │ │ │ + eorseq r1, fp, r4, ror #15 │ │ │ │ + eorseq r0, r2, r2, rrx │ │ │ │ + eoreq r4, lr, r2, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb030 <__bss_end__@@Base+0xfe69bec0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7e18 │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ mrc 7, 1, APSR_nzcv, cr0, cr12, {7} │ │ │ │ - eorseq r1, fp, r4, asr #15 │ │ │ │ - eorseq r0, r2, r2, asr #32 │ │ │ │ - eoreq r4, lr, r2, asr #21 │ │ │ │ + ldrhteq r1, [fp], -r4 │ │ │ │ + eorseq r0, r2, r2, lsr r0 │ │ │ │ + strhteq r4, [lr], -r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb060 <__bss_end__@@Base+0xfe69bef0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7e48 │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ mrc 7, 0, APSR_nzcv, cr8, cr12, {7} │ │ │ │ - mlaseq fp, r4, r7, r1 │ │ │ │ - eorseq r0, r2, r2, lsl r0 │ │ │ │ - mlaeq lr, r2, sl, r4 │ │ │ │ + eorseq r1, fp, r4, lsl #15 │ │ │ │ + eorseq r0, r2, r2 │ │ │ │ + eoreq r4, lr, r2, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb090 <__bss_end__@@Base+0xfe69bf20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7e78 │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-920 @ 0xfffffc68 │ │ │ │ mcr 7, 0, pc, cr0, cr12, {7} @ │ │ │ │ - eorseq r1, fp, r4, ror #14 │ │ │ │ - eorseq pc, r1, r2, ror #31 │ │ │ │ - eoreq r4, lr, r2, ror #20 │ │ │ │ + eorseq r1, fp, r4, asr r7 │ │ │ │ + ldrsbteq pc, [r1], -r2 @ │ │ │ │ + eoreq r4, lr, r2, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb0c0 <__bss_end__@@Base+0xfe69bf50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7ea8 │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-936 @ 0xfffffc58 │ │ │ │ stcl 7, cr15, [r8, #1008]! @ 0x3f0 │ │ │ │ - eorseq r1, fp, r4, lsr r7 │ │ │ │ - ldrhteq pc, [r1], -r2 @ │ │ │ │ - eoreq r4, lr, r2, lsr sl │ │ │ │ + eorseq r1, fp, r4, lsr #14 │ │ │ │ + eorseq pc, r1, r2, lsr #31 │ │ │ │ + eoreq r4, lr, r2, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb0f0 <__bss_end__@@Base+0xfe69bf80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 267ed8 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r2, #1008] @ 0x3f0 │ │ │ │ - mlaseq fp, r2, sp, r1 │ │ │ │ - ldrshteq sl, [r1], -r8 │ │ │ │ - eorseq sl, r1, r2, lsl r4 │ │ │ │ + eorseq r1, fp, r2, lsl #27 │ │ │ │ + eorseq sl, r1, r8, ror #7 │ │ │ │ + eorseq sl, r1, r2, lsl #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb11c <__bss_end__@@Base+0xfe69bfac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7f04 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-936 @ 0xfffffc58 │ │ │ │ ldc 7, cr15, [sl, #1008]! @ 0x3f0 │ │ │ │ - eorseq r1, fp, r6, ror #31 │ │ │ │ - strhteq r1, [sp], -r4 │ │ │ │ - eoreq r1, sp, sl, asr #15 │ │ │ │ + ldrsbteq r1, [fp], -r6 │ │ │ │ + eoreq r1, sp, r4, lsr #15 │ │ │ │ + strhteq r1, [sp], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb14c <__bss_end__@@Base+0xfe69bfdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7f34 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stc 7, cr15, [r2, #1008]! @ 0x3f0 │ │ │ │ - eorseq r2, fp, ip, asr #3 │ │ │ │ - mlaseq r2, sl, r0, r1 │ │ │ │ - eorseq r1, r2, r6, lsl r1 │ │ │ │ + ldrhteq r2, [fp], -ip │ │ │ │ + eorseq r1, r2, sl, lsl #1 │ │ │ │ + eorseq r1, r2, r6, lsl #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb17c <__bss_end__@@Base+0xfe69c00c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7f64 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ stc 7, cr15, [sl, #1008] @ 0x3f0 │ │ │ │ - mlaseq fp, ip, r1, r2 │ │ │ │ - eorseq r1, r2, sl, rrx │ │ │ │ - eorseq r1, r2, r6, ror #1 │ │ │ │ + eorseq r2, fp, ip, lsl #3 │ │ │ │ + eorseq r1, r2, sl, asr r0 │ │ │ │ + ldrsbteq r1, [r2], -r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb1ac <__bss_end__@@Base+0xfe69c03c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7f94 │ │ │ │ addvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ ldcl 7, cr15, [r2, #-1008]! @ 0xfffffc10 │ │ │ │ - ldrhteq r2, [fp], -r8 │ │ │ │ - mlaseq r2, r2, r5, r1 │ │ │ │ - eoreq r4, lr, r6, asr #18 │ │ │ │ + eorseq r2, fp, r8, lsr #9 │ │ │ │ + eorseq r1, r2, r2, lsl #11 │ │ │ │ + eoreq r4, lr, r6, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb1dc <__bss_end__@@Base+0xfe69c06c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a7fc4 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ ldcl 7, cr15, [sl, #-1008] @ 0xfffffc10 │ │ │ │ - eorseq r2, fp, r8, lsl #9 │ │ │ │ - eorseq r1, r2, r2, ror #10 │ │ │ │ - mlaseq r2, sl, r5, r1 │ │ │ │ + eorseq r2, fp, r8, ror r4 │ │ │ │ + eorseq r1, r2, r2, asr r5 │ │ │ │ + eorseq r1, r2, sl, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb20c <__bss_end__@@Base+0xfe69c09c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 267ff4 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r4, #-1008] @ 0xfffffc10 │ │ │ │ - eorseq r2, fp, sl, lsl #31 │ │ │ │ - eoreq r1, sp, r4, asr #13 │ │ │ │ - eoreq r5, lr, r2, lsr #6 │ │ │ │ + eorseq r2, fp, sl, ror pc │ │ │ │ + strhteq r1, [sp], -r4 │ │ │ │ + eoreq r5, lr, r2, lsl r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb238 <__bss_end__@@Base+0xfe69c0c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a8020 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ stc 7, cr15, [ip, #-1008]! @ 0xfffffc10 │ │ │ │ - ldrsbteq r2, [fp], -r2 │ │ │ │ - mlaeq sp, r8, r6, r1 │ │ │ │ - eoreq r1, sp, lr, lsr #13 │ │ │ │ + eorseq r2, fp, r2, asr #31 │ │ │ │ + eoreq r1, sp, r8, lsl #13 │ │ │ │ + mlaeq sp, lr, r6, r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb268 <__bss_end__@@Base+0xfe69c0f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 268050 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r6, #-1008] @ 0xfffffc10 │ │ │ │ - eorseq r3, fp, sl, lsl r7 │ │ │ │ - mlaseq r2, r8, r8, r7 │ │ │ │ - eorseq r7, r2, sl, lsr #17 │ │ │ │ + eorseq r3, fp, sl, lsl #14 │ │ │ │ + eorseq r7, r2, r8, lsl #17 │ │ │ │ + mlaseq r2, sl, r8, r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb294 <__bss_end__@@Base+0xfe69c124> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a807c │ │ │ │ rsbscs pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ ldcl 7, cr15, [lr], #1008 @ 0x3f0 │ │ │ │ - mlaseq fp, ip, r7, r3 │ │ │ │ - mlaseq r2, lr, fp, r7 │ │ │ │ - eorseq r7, r2, sl, lsr #23 │ │ │ │ + eorseq r3, fp, ip, lsl #15 │ │ │ │ + eorseq r7, r2, lr, lsl #23 │ │ │ │ + mlaseq r2, sl, fp, r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb2c4 <__bss_end__@@Base+0xfe69c154> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a80ac │ │ │ │ adcspl pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stcl 7, cr15, [r6], #1008 @ 0x3f0 │ │ │ │ - eorseq r3, fp, r8, lsr #19 │ │ │ │ - ldrshteq r8, [r2], -r6 │ │ │ │ - eorseq r8, r2, r2, lsr #19 │ │ │ │ + mlaseq fp, r8, r9, r3 │ │ │ │ + eorseq r8, r2, r6, ror #15 │ │ │ │ + mlaseq r2, r2, r9, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb2f4 <__bss_end__@@Base+0xfe69c184> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a80dc │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecd0 │ │ │ │ - eorseq r3, fp, r2, lsr #29 │ │ │ │ - eorseq sl, r2, r4, lsl r9 │ │ │ │ - eoreq r4, lr, r0, lsl #16 │ │ │ │ + mlaseq fp, r2, lr, r3 │ │ │ │ + eorseq sl, r2, r4, lsl #18 │ │ │ │ + strdeq r4, [lr], -r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb324 <__bss_end__@@Base+0xfe69c1b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a810c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecb8 │ │ │ │ - eorseq r3, fp, r2, ror lr │ │ │ │ - eoreq r1, sp, ip, lsr #11 │ │ │ │ - eoreq r1, sp, r4, asr #11 │ │ │ │ + eorseq r3, fp, r2, ror #28 │ │ │ │ + mlaeq sp, ip, r5, r1 │ │ │ │ + strhteq r1, [sp], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb354 <__bss_end__@@Base+0xfe69c1e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a813c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eca0 │ │ │ │ - eorseq r4, fp, lr, lsr #5 │ │ │ │ - eoreq r1, sp, ip, ror r5 │ │ │ │ - mlaeq sp, r4, r5, r1 │ │ │ │ + mlaseq fp, lr, r2, r4 │ │ │ │ + eoreq r1, sp, ip, ror #10 │ │ │ │ + eoreq r1, sp, r4, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb384 <__bss_end__@@Base+0xfe69c214> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a816c │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec88 │ │ │ │ - eorseq r4, fp, r6, asr sl │ │ │ │ - eorseq sp, r2, r0, ror #16 │ │ │ │ - ldrsbteq sp, [r2], -r4 │ │ │ │ + eorseq r4, fp, r6, asr #20 │ │ │ │ + eorseq sp, r2, r0, asr r8 │ │ │ │ + eorseq sp, r2, r4, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb3b4 <__bss_end__@@Base+0xfe69c244> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a819c │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stcl 7, cr15, [lr], #-1008 @ 0xfffffc10 │ │ │ │ - eorseq r4, fp, r4, lsr #20 │ │ │ │ - eorseq sp, r2, lr, lsr #16 │ │ │ │ - ldrhteq sp, [r2], -r2 │ │ │ │ + eorseq r4, fp, r4, lsl sl │ │ │ │ + eorseq sp, r2, lr, lsl r8 │ │ │ │ + eorseq sp, r2, r2, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb3e4 <__bss_end__@@Base+0xfe69c274> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a81cc │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ mrrc 7, 15, pc, r6, cr12 @ │ │ │ │ - ldrshteq r4, [fp], -r4 │ │ │ │ - ldrshteq sp, [r2], -lr │ │ │ │ - mlaseq r2, r2, r8, sp │ │ │ │ + eorseq r4, fp, r4, ror #19 │ │ │ │ + eorseq sp, r2, lr, ror #15 │ │ │ │ + eorseq sp, r2, r2, lsl #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb414 <__bss_end__@@Base+0xfe69c2a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a81fc │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec40 │ │ │ │ - eorseq r4, fp, r6, asr #19 │ │ │ │ - ldrsbteq sp, [r2], -r0 │ │ │ │ - mlaseq r2, ip, r8, sp │ │ │ │ + ldrhteq r4, [fp], -r6 │ │ │ │ + eorseq sp, r2, r0, asr #15 │ │ │ │ + eorseq sp, r2, ip, lsl #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb444 <__bss_end__@@Base+0xfe69c2d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a822c │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec28 │ │ │ │ - mlaseq fp, r6, r9, r4 │ │ │ │ - eorseq sp, r2, r0, lsr #15 │ │ │ │ - eorseq sp, r2, r4, lsl r8 │ │ │ │ + eorseq r4, fp, r6, lsl #19 │ │ │ │ + mlaseq r2, r0, r7, sp │ │ │ │ + eorseq sp, r2, r4, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb474 <__bss_end__@@Base+0xfe69c304> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a825c │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec10 │ │ │ │ - eorseq r4, fp, r6, ror #18 │ │ │ │ - eorseq sp, r2, r0, ror r7 │ │ │ │ - eorseq sp, r2, ip, ror r8 │ │ │ │ + eorseq r4, fp, r6, asr r9 │ │ │ │ + eorseq sp, r2, r0, ror #14 │ │ │ │ + eorseq sp, r2, ip, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb4a4 <__bss_end__@@Base+0xfe69c334> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a828c │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ bl fff222b0 <__bss_end__@@Base+0xff903140> │ │ │ │ - mlaseq fp, ip, fp, r4 │ │ │ │ - eorseq lr, r2, lr, asr r6 │ │ │ │ - ldrsbteq lr, [r2], -lr │ │ │ │ + eorseq r4, fp, ip, lsl #23 │ │ │ │ + eorseq lr, r2, lr, asr #12 │ │ │ │ + eorseq lr, r2, lr, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb4d4 <__bss_end__@@Base+0xfe69c364> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2682bc │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff9a22dc <__bss_end__@@Base+0xff38316c> │ │ │ │ - ldrshteq r5, [fp], -r6 │ │ │ │ - eorseq r1, r3, ip, asr fp │ │ │ │ - mlaeq pc, sl, r3, pc @ │ │ │ │ + eorseq r5, fp, r6, ror #7 │ │ │ │ + eorseq r1, r3, ip, asr #22 │ │ │ │ + eoreq pc, pc, sl, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb500 <__bss_end__@@Base+0xfe69c390> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fe0ff8 │ │ │ │ andeq lr, r0, r2, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb514 <__bss_end__@@Base+0xfe69c3a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a82fc │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebc0 │ │ │ │ - eorseq r5, fp, lr, lsr #25 │ │ │ │ - strhteq r1, [sp], -ip │ │ │ │ - ldrdeq r1, [sp], -r4 @ │ │ │ │ + mlaseq fp, lr, ip, r5 │ │ │ │ + eoreq r1, sp, ip, lsr #7 │ │ │ │ + eoreq r1, sp, r4, asr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb544 <__bss_end__@@Base+0xfe69c3d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a832c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eba8 │ │ │ │ - eorseq r5, fp, r2, asr #29 │ │ │ │ - eoreq r1, sp, ip, lsl #7 │ │ │ │ - eoreq r1, sp, r4, lsr #7 │ │ │ │ + ldrhteq r5, [fp], -r2 │ │ │ │ + eoreq r1, sp, ip, ror r3 │ │ │ │ + mlaeq sp, r4, r3, r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb574 <__bss_end__@@Base+0xfe69c404> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 26835c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fe5a237c <__bss_end__@@Base+0xfdf8320c> │ │ │ │ - eorseq r6, fp, sl, ror r0 │ │ │ │ - eoreq r1, sp, ip, asr r3 │ │ │ │ - eoreq r1, sp, r6, ror r3 │ │ │ │ + eorseq r6, fp, sl, rrx │ │ │ │ + eoreq r1, sp, ip, asr #6 │ │ │ │ + eoreq r1, sp, r6, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb5a0 <__bss_end__@@Base+0xfe69c430> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 268388 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 20223a8 <__bss_end__@@Base+0x1a03238> │ │ │ │ - eorseq r7, fp, lr, asr r3 │ │ │ │ - eoreq r1, sp, r0, lsr r3 │ │ │ │ - eoreq r1, sp, sl, asr #6 │ │ │ │ + eorseq r7, fp, lr, asr #6 │ │ │ │ + eoreq r1, sp, r0, lsr #6 │ │ │ │ + eoreq r1, sp, sl, lsr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb5cc <__bss_end__@@Base+0xfe69c45c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2683b4 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1aa23d4 <__bss_end__@@Base+0x1483264> │ │ │ │ - ldrsbteq r7, [fp], -r6 │ │ │ │ - eoreq r1, sp, r4, lsl #6 │ │ │ │ - eoreq r1, sp, lr, lsl r3 │ │ │ │ + eorseq r7, fp, r6, asr #9 │ │ │ │ + strdeq r1, [sp], -r4 @ │ │ │ │ + eoreq r1, sp, lr, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb5f8 <__bss_end__@@Base+0xfe69c488> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2683e0 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1522400 <__bss_end__@@Base+0xf03290> │ │ │ │ - eorseq r7, fp, r6, ror sp │ │ │ │ - ldrdeq r1, [sp], -r8 @ │ │ │ │ - strdeq r1, [sp], -r2 @ │ │ │ │ + eorseq r7, fp, r6, ror #26 │ │ │ │ + eoreq r1, sp, r8, asr #5 │ │ │ │ + eoreq r1, sp, r2, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb624 <__bss_end__@@Base+0xfe69c4b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 26840c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fa242c <__bss_end__@@Base+0x9832bc> │ │ │ │ - ldrshteq r7, [fp], -sl │ │ │ │ - eoreq r1, sp, ip, lsr #5 │ │ │ │ - eoreq r1, sp, r6, asr #5 │ │ │ │ + eorseq r7, fp, sl, ror #29 │ │ │ │ + mlaeq sp, ip, r2, r1 │ │ │ │ + strhteq r1, [sp], -r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb650 <__bss_end__@@Base+0xfe69c4e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 268438 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl a22458 <__bss_end__@@Base+0x4032e8> │ │ │ │ - mlaseq fp, sl, r8, r8 │ │ │ │ - eoreq r1, sp, r0, lsl #5 │ │ │ │ - mlaeq sp, sl, r2, r1 │ │ │ │ + eorseq r8, fp, sl, lsl #17 │ │ │ │ + eoreq r1, sp, r0, ror r2 │ │ │ │ + eoreq r1, sp, sl, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb67c <__bss_end__@@Base+0xfe69c50c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 268464 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ - bl 4a2484 <_IO_stdin_used@@Base+0x6e6f4> │ │ │ │ - eorseq r8, fp, lr, ror #22 │ │ │ │ - eoreq r1, sp, r4, asr r2 │ │ │ │ - eoreq r1, sp, lr, ror #4 │ │ │ │ + bl 4a2484 <_IO_stdin_used@@Base+0x6e704> │ │ │ │ + eorseq r8, fp, lr, asr fp │ │ │ │ + eoreq r1, sp, r4, asr #4 │ │ │ │ + eoreq r1, sp, lr, asr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb6a8 <__bss_end__@@Base+0xfe69c538> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 268490 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fff224b0 <__bss_end__@@Base+0xff903340> │ │ │ │ - eorseq r9, fp, r6, ror #6 │ │ │ │ - eoreq r1, sp, r8, lsr #4 │ │ │ │ - eoreq r1, sp, r2, asr #4 │ │ │ │ + eorseq r9, fp, r6, asr r3 │ │ │ │ + eoreq r1, sp, r8, lsl r2 │ │ │ │ + eoreq r1, sp, r2, lsr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb6d4 <__bss_end__@@Base+0xfe69c564> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2684bc │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff9a24dc <__bss_end__@@Base+0xff38336c> │ │ │ │ - ldrsbteq r9, [fp], -lr │ │ │ │ - strdeq r1, [sp], -ip @ │ │ │ │ - eoreq r1, sp, r6, lsl r2 │ │ │ │ + eorseq r9, fp, lr, asr #25 │ │ │ │ + eoreq r1, sp, ip, ror #3 │ │ │ │ + eoreq r1, sp, r6, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb700 <__bss_end__@@Base+0xfe69c590> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2684e8 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff422508 <__bss_end__@@Base+0xfee03398> │ │ │ │ - eorseq sl, fp, r6, lsr #5 │ │ │ │ - ldrdeq r1, [sp], -r0 @ │ │ │ │ - eoreq r1, sp, sl, ror #3 │ │ │ │ + mlaseq fp, r6, r2, sl │ │ │ │ + eoreq r1, sp, r0, asr #3 │ │ │ │ + ldrdeq r1, [sp], -sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb72c <__bss_end__@@Base+0xfe69c5bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a8514 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ b fee22538 <__bss_end__@@Base+0xfe8033c8> │ │ │ │ - mlaseq fp, ip, r2, sl │ │ │ │ - eorseq r2, r5, r6, lsr r1 │ │ │ │ - eorseq r2, r5, sl, asr r2 │ │ │ │ + eorseq sl, fp, ip, lsl #5 │ │ │ │ + eorseq r2, r5, r6, lsr #2 │ │ │ │ + eorseq r2, r5, sl, asr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb75c <__bss_end__@@Base+0xfe69c5ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a8544 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea9c │ │ │ │ - eorseq sl, fp, lr, ror #6 │ │ │ │ - eorseq r2, r5, r4, asr #5 │ │ │ │ - ldrsbteq r2, [r5], -ip │ │ │ │ + eorseq sl, fp, lr, asr r3 │ │ │ │ + ldrhteq r2, [r5], -r4 │ │ │ │ + eorseq r2, r5, ip, asr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb78c <__bss_end__@@Base+0xfe69c61c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 268574 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fe2a2594 <__bss_end__@@Base+0xfdc83424> │ │ │ │ - eorseq sl, fp, sl, lsl #8 │ │ │ │ - eoreq r1, sp, r4, asr #2 │ │ │ │ - eoreq r1, sp, lr, asr r1 │ │ │ │ + ldrshteq sl, [fp], -sl │ │ │ │ + eoreq r1, sp, r4, lsr r1 │ │ │ │ + eoreq r1, sp, lr, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb7b8 <__bss_end__@@Base+0xfe69c648> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2685a0 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 1d225c0 <__bss_end__@@Base+0x1703450> │ │ │ │ - eorseq sl, fp, r2, lsr r6 │ │ │ │ - eoreq r1, sp, r8, lsl r1 │ │ │ │ - eoreq r4, lr, r6, ror sp │ │ │ │ + eorseq sl, fp, r2, lsr #12 │ │ │ │ + eoreq r1, sp, r8, lsl #2 │ │ │ │ + eoreq r4, lr, r6, ror #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb7e4 <__bss_end__@@Base+0xfe69c674> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a85cc │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ b 17225f0 <__bss_end__@@Base+0x1103480> │ │ │ │ - eorseq sl, fp, r4, lsl #12 │ │ │ │ - ldrshteq r2, [r5], -r6 │ │ │ │ - eorseq r2, r5, sl, asr #20 │ │ │ │ + ldrshteq sl, [fp], -r4 │ │ │ │ + eorseq r2, r5, r6, ror #19 │ │ │ │ + eorseq r2, r5, sl, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb814 <__bss_end__@@Base+0xfe69c6a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a85fc │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea40 │ │ │ │ - ldrsbteq sl, [fp], -r6 │ │ │ │ - strhteq r1, [sp], -ip │ │ │ │ - ldrdeq r1, [sp], -r4 @ │ │ │ │ + eorseq sl, fp, r6, asr #11 │ │ │ │ + eoreq r1, sp, ip, lsr #1 │ │ │ │ + eoreq r1, sp, r4, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb844 <__bss_end__@@Base+0xfe69c6d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a862c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea28 │ │ │ │ - ldrsbteq sl, [fp], -r2 │ │ │ │ - eoreq r1, sp, ip, lsl #1 │ │ │ │ - eoreq r4, lr, r8, ror #25 │ │ │ │ + eorseq sl, fp, r2, asr #17 │ │ │ │ + eoreq r1, sp, ip, ror r0 │ │ │ │ + ldrdeq r4, [lr], -r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb874 <__bss_end__@@Base+0xfe69c704> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a865c │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea10 │ │ │ │ - eorseq sl, fp, r2, lsr #17 │ │ │ │ - eorseq r2, r5, r4, lsl ip │ │ │ │ - eorseq r7, r3, r0, asr r1 │ │ │ │ + mlaseq fp, r2, r8, sl │ │ │ │ + eorseq r2, r5, r4, lsl #24 │ │ │ │ + eorseq r7, r3, r0, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb8a4 <__bss_end__@@Base+0xfe69c734> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a868c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9f8 │ │ │ │ - ldrhteq sl, [fp], -sl │ │ │ │ - eoreq r1, sp, ip, lsr #32 │ │ │ │ - eoreq r4, lr, r8, lsl #25 │ │ │ │ + eorseq sl, fp, sl, lsr #21 │ │ │ │ + eoreq r1, sp, ip, lsl r0 │ │ │ │ + eoreq r4, lr, r8, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb8d4 <__bss_end__@@Base+0xfe69c764> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a86bc │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9e0 │ │ │ │ - eorseq sl, fp, sl, lsl #21 │ │ │ │ - strdeq r0, [sp], -ip @ │ │ │ │ - eoreq r1, sp, r4, lsl r0 │ │ │ │ + eorseq sl, fp, sl, ror sl │ │ │ │ + eoreq r0, sp, ip, ror #31 │ │ │ │ + eoreq r1, sp, r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb904 <__bss_end__@@Base+0xfe69c794> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2686ec │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - mlaseq fp, r6, fp, sl │ │ │ │ - eorseq r3, r5, ip, lsl #3 │ │ │ │ - mlaseq r5, lr, r1, r3 │ │ │ │ + eorseq sl, fp, r6, lsl #23 │ │ │ │ + eorseq r3, r5, ip, ror r1 │ │ │ │ + eorseq r3, r5, lr, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb930 <__bss_end__@@Base+0xfe69c7c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 268718 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrhteq sl, [fp], -r6 │ │ │ │ - eoreq r0, sp, r0, lsr #31 │ │ │ │ - strhteq r0, [sp], -sl │ │ │ │ + eorseq sl, fp, r6, lsr #23 │ │ │ │ + mlaeq sp, r0, pc, r0 @ │ │ │ │ + eoreq r0, sp, sl, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb95c <__bss_end__@@Base+0xfe69c7ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 268744 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbteq sl, [fp], -r2 │ │ │ │ - eoreq r0, sp, r4, ror pc │ │ │ │ - eoreq r0, sp, lr, lsl #31 │ │ │ │ + eorseq sl, fp, r2, asr #23 │ │ │ │ + eoreq r0, sp, r4, ror #30 │ │ │ │ + eoreq r0, sp, lr, ror pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb988 <__bss_end__@@Base+0xfe69c818> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 268770 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib r6, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq sl, fp, r6, lsl ip │ │ │ │ - eoreq r0, sp, r8, asr #30 │ │ │ │ - eoreq r4, lr, r6, lsr #23 │ │ │ │ + eorseq sl, fp, r6, lsl #24 │ │ │ │ + eoreq r0, sp, r8, lsr pc │ │ │ │ + mlaeq lr, r6, fp, r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb9b4 <__bss_end__@@Base+0xfe69c844> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a879c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e970 │ │ │ │ - eorseq sl, fp, lr, lsl #24 │ │ │ │ - eoreq r0, sp, ip, lsl pc │ │ │ │ - eoreq r4, lr, r8, ror fp │ │ │ │ + ldrshteq sl, [fp], -lr │ │ │ │ + eoreq r0, sp, ip, lsl #30 │ │ │ │ + eoreq r4, lr, r8, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbb9e4 <__bss_end__@@Base+0xfe69c874> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a87cc │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e958 │ │ │ │ - ldrsbteq sl, [fp], -lr │ │ │ │ - eoreq r0, sp, ip, ror #29 │ │ │ │ - eoreq r0, sp, r4, lsl #30 │ │ │ │ + eorseq sl, fp, lr, asr #23 │ │ │ │ + ldrdeq r0, [sp], -ip @ │ │ │ │ + strdeq r0, [sp], -r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbba14 <__bss_end__@@Base+0xfe69c8a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a87fc │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e940 │ │ │ │ - ldrhteq sl, [fp], -sl │ │ │ │ - strhteq r0, [sp], -ip │ │ │ │ - ldrdeq r0, [sp], -r4 @ │ │ │ │ + eorseq sl, fp, sl, lsr #25 │ │ │ │ + eoreq r0, sp, ip, lsr #29 │ │ │ │ + eoreq r0, sp, r4, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbba44 <__bss_end__@@Base+0xfe69c8d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 26882c │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq sl, fp, lr, lsr #26 │ │ │ │ - eoreq r0, sp, ip, lsl #29 │ │ │ │ - eoreq r4, lr, sl, ror #21 │ │ │ │ + eorseq sl, fp, lr, lsl sp │ │ │ │ + eoreq r0, sp, ip, ror lr │ │ │ │ + ldrdeq r4, [lr], -sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbba70 <__bss_end__@@Base+0xfe69c900> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a8858 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e912 │ │ │ │ - eorseq sl, fp, r2, lsl #26 │ │ │ │ - eoreq r0, sp, r0, ror #28 │ │ │ │ - eoreq r0, sp, r8, ror lr │ │ │ │ + ldrshteq sl, [fp], -r2 │ │ │ │ + eoreq r0, sp, r0, asr lr │ │ │ │ + eoreq r0, sp, r8, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbaa0 <__bss_end__@@Base+0xfe69c930> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a8888 │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ ldm r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsbteq sl, [fp], -r0 │ │ │ │ - eorseq r3, r5, sl, lsl #17 │ │ │ │ - eorseq r3, r5, r2, lsr #17 │ │ │ │ + eorseq sl, fp, r0, asr #27 │ │ │ │ + eorseq r3, r5, sl, ror r8 │ │ │ │ + mlaseq r5, r2, r8, r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbad0 <__bss_end__@@Base+0xfe69c960> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a88b8 │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ stmia r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq sl, fp, r0, lsr #27 │ │ │ │ - eorseq r3, r5, sl, asr r8 │ │ │ │ - eorseq r3, r5, r6, lsr #17 │ │ │ │ + mlaseq fp, r0, sp, sl │ │ │ │ + eorseq r3, r5, sl, asr #16 │ │ │ │ + mlaseq r5, r6, r8, r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbb00 <__bss_end__@@Base+0xfe69c990> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2688e8 │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmia sl, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsbteq sl, [fp], -sl │ │ │ │ - eorseq r4, r5, r8, ror r0 │ │ │ │ - mlaseq r5, r2, r0, r4 │ │ │ │ + eorseq sl, fp, sl, asr #31 │ │ │ │ + eorseq r4, r5, r8, rrx │ │ │ │ + eorseq r4, r5, r2, lsl #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbb2c <__bss_end__@@Base+0xfe69c9bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a8914 │ │ │ │ stmdbmi r5, {r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8b4 │ │ │ │ - eorseq sl, fp, lr, lsr #31 │ │ │ │ - eorseq r4, r5, ip, asr #32 │ │ │ │ - eorseq r4, r5, r4, rrx │ │ │ │ + mlaseq fp, lr, pc, sl @ │ │ │ │ + eorseq r4, r5, ip, lsr r0 │ │ │ │ + eorseq r4, r5, r4, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbb5c <__bss_end__@@Base+0xfe69c9ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a8944 │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e89c │ │ │ │ - eorseq sl, fp, lr, ror pc │ │ │ │ - eorseq r4, r5, ip, lsl r0 │ │ │ │ - eorseq r4, r5, r8, asr #32 │ │ │ │ + eorseq sl, fp, lr, ror #30 │ │ │ │ + eorseq r4, r5, ip │ │ │ │ + eorseq r4, r5, r8, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbb8c <__bss_end__@@Base+0xfe69ca1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a8974 │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #1145 @ 0x479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e884 │ │ │ │ - eorseq sl, fp, lr, asr #30 │ │ │ │ - eorseq r3, r5, ip, ror #31 │ │ │ │ - eorseq r4, r5, r8, lsl r0 │ │ │ │ + eorseq sl, fp, lr, lsr pc │ │ │ │ + ldrsbteq r3, [r5], -ip │ │ │ │ + eorseq r4, r5, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbbbc <__bss_end__@@Base+0xfe69ca4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a89a4 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e86c │ │ │ │ - ldrshteq fp, [fp], -r6 │ │ │ │ - eoreq r0, sp, r4, lsl sp │ │ │ │ - eoreq r0, sp, ip, lsr #26 │ │ │ │ + eorseq fp, fp, r6, ror #7 │ │ │ │ + eoreq r0, sp, r4, lsl #26 │ │ │ │ + eoreq r0, sp, ip, lsl sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbbec <__bss_end__@@Base+0xfe69ca7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a89d4 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e854 │ │ │ │ - eorseq fp, fp, sl, asr r4 │ │ │ │ - eoreq r0, sp, r4, ror #25 │ │ │ │ - eoreq r4, lr, r0, asr #18 │ │ │ │ + eorseq fp, fp, sl, asr #8 │ │ │ │ + ldrdeq r0, [sp], -r4 @ │ │ │ │ + eoreq r4, lr, r0, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbc1c <__bss_end__@@Base+0xfe69caac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 268a04 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmda ip!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbteq fp, [fp], -sl │ │ │ │ - strhteq r0, [sp], -r4 │ │ │ │ - eoreq r4, lr, r2, lsl r9 │ │ │ │ + eorseq fp, fp, sl, asr #11 │ │ │ │ + eoreq r0, sp, r4, lsr #25 │ │ │ │ + eoreq r4, lr, r2, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbc48 <__bss_end__@@Base+0xfe69cad8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a8a30 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e826 │ │ │ │ - eorseq fp, fp, lr, lsr #11 │ │ │ │ - eoreq r0, sp, r8, lsl #25 │ │ │ │ - eoreq r0, sp, r0, lsr #25 │ │ │ │ + mlaseq fp, lr, r5, fp │ │ │ │ + eoreq r0, sp, r8, ror ip │ │ │ │ + mlaeq sp, r0, ip, r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbc78 <__bss_end__@@Base+0xfe69cb08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a8a60 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e80e │ │ │ │ - eorseq fp, fp, sl, asr sl │ │ │ │ - mlaeq sp, r4, ip, sl │ │ │ │ - eoreq sl, sp, r8, lsr #25 │ │ │ │ + eorseq fp, fp, sl, asr #20 │ │ │ │ + eoreq sl, sp, r4, lsl #25 │ │ │ │ + mlaeq sp, r8, ip, sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbca8 <__bss_end__@@Base+0xfe69cb38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 268a90 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x00f6f7fb │ │ │ │ - eorseq fp, fp, r6, lsr #22 │ │ │ │ - eoreq sp, sp, r8, lsl #25 │ │ │ │ - mlaeq sp, lr, ip, sp │ │ │ │ + eorseq fp, fp, r6, lsl fp │ │ │ │ + eoreq sp, sp, r8, ror ip │ │ │ │ + eoreq sp, sp, lr, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbcd4 <__bss_end__@@Base+0xfe69cb64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a8abc │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efe0 │ │ │ │ - ldrshteq fp, [fp], -sl │ │ │ │ - eoreq sp, sp, ip, asr ip │ │ │ │ - eoreq sp, sp, ip, lsr #25 │ │ │ │ + eorseq fp, fp, sl, ror #21 │ │ │ │ + eoreq sp, sp, ip, asr #24 │ │ │ │ + mlaeq sp, ip, ip, sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbd04 <__bss_end__@@Base+0xfe69cb94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a8aec │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efc8 │ │ │ │ - eorseq fp, fp, sl, asr #21 │ │ │ │ - eoreq sp, sp, ip, lsr #24 │ │ │ │ - eoreq sp, sp, ip, ror ip │ │ │ │ + ldrhteq fp, [fp], -sl │ │ │ │ + eoreq sp, sp, ip, lsl ip │ │ │ │ + eoreq sp, sp, ip, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbd34 <__bss_end__@@Base+0xfe69cbc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a8b1c │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efb0 │ │ │ │ - ldrshteq fp, [fp], -r8 │ │ │ │ - eorseq r6, r5, r2, ror #3 │ │ │ │ - eorseq r6, r5, r0, lsr r2 │ │ │ │ + eorseq fp, fp, r8, ror #27 │ │ │ │ + ldrsbteq r6, [r5], -r2 │ │ │ │ + eorseq r6, r5, r0, lsr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbd64 <__bss_end__@@Base+0xfe69cbf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a8b4c │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ svc 0x0096f7fb │ │ │ │ - eorseq ip, fp, r4, rrx │ │ │ │ - ldrhteq r6, [r5], -lr │ │ │ │ - eorseq r5, r0, sl, asr #4 │ │ │ │ + eorseq ip, fp, r4, asr r0 │ │ │ │ + eorseq r6, r5, lr, lsr #19 │ │ │ │ + eorseq r5, r0, sl, lsr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbd94 <__bss_end__@@Base+0xfe69cc24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a8b7c │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x007ef7fb │ │ │ │ - eorseq ip, fp, r4, lsr r0 │ │ │ │ - eorseq r6, r5, lr, lsl #19 │ │ │ │ - eorseq r5, r0, sl, lsl r2 │ │ │ │ + eorseq ip, fp, r4, lsr #32 │ │ │ │ + eorseq r6, r5, lr, ror r9 │ │ │ │ + eorseq r5, r0, sl, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbdc4 <__bss_end__@@Base+0xfe69cc54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a8bac │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ svc 0x0066f7fb │ │ │ │ - eorseq ip, fp, r4 │ │ │ │ - eorseq r6, r5, lr, asr r9 │ │ │ │ - eorseq r6, r5, r6, lsr #19 │ │ │ │ + ldrshteq fp, [fp], -r4 │ │ │ │ + eorseq r6, r5, lr, asr #18 │ │ │ │ + mlaseq r5, r6, r9, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbdf4 <__bss_end__@@Base+0xfe69cc84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 268bdc │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0050f7fb │ │ │ │ - ldrshteq ip, [fp], -sl │ │ │ │ - mlaseq r5, r4, lr, r6 │ │ │ │ - eorseq r6, r5, lr, lsr #29 │ │ │ │ + eorseq ip, fp, sl, ror #3 │ │ │ │ + eorseq r6, r5, r4, lsl #29 │ │ │ │ + mlaseq r5, lr, lr, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecbbe20 <__bss_end__@@Base+0xfe69ccb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2a8c08 │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef3a │ │ │ │ - eorseq ip, fp, r2, ror #13 │ │ │ │ - eorseq r8, r5, r4, ror #6 │ │ │ │ - eorseq r8, r5, ip, ror r3 │ │ │ │ + ldrsbteq ip, [fp], -r2 │ │ │ │ + eorseq r8, r5, r4, asr r3 │ │ │ │ + eorseq r8, r5, ip, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bf5f │ │ │ │ + svclt 0x0000bf57 │ │ │ │ andeq r1, r0, r1, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bf57 │ │ │ │ + svclt 0x0000bf4f │ │ │ │ andeq lr, r2, r1, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bf4f │ │ │ │ + svclt 0x0000bf47 │ │ │ │ strdeq r0, [r3], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bf47 │ │ │ │ + svclt 0x0000bf3f │ │ │ │ andeq r0, r3, r5, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bf3f │ │ │ │ + svclt 0x0000bf37 │ │ │ │ andeq r0, r3, r1, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bf37 │ │ │ │ + svclt 0x0000bf2f │ │ │ │ andeq r4, r3, sp, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bf2f │ │ │ │ + svclt 0x0000bf27 │ │ │ │ andeq r9, r3, sp, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bf27 │ │ │ │ + svclt 0x0000bf1f │ │ │ │ andeq r9, r3, r9, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bf1f │ │ │ │ + svclt 0x0000bf17 │ │ │ │ andeq fp, r3, r9, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bf17 │ │ │ │ + svclt 0x0000bf0f │ │ │ │ andeq ip, r3, r1, lsl #26 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bf0f │ │ │ │ + svclt 0x0000bf07 │ │ │ │ andeq lr, r3, sp, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bf07 │ │ │ │ + svclt 0x0000beff │ │ │ │ andeq r4, r5, r1, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000beff │ │ │ │ + svclt 0x0000bef7 │ │ │ │ andeq r5, r5, r1, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bef7 │ │ │ │ + svclt 0x0000beef │ │ │ │ andeq r7, r5, r9, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000beef │ │ │ │ + svclt 0x0000bee7 │ │ │ │ muleq r5, r5, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bee7 │ │ │ │ + svclt 0x0000bedf │ │ │ │ @ instruction: 0x0005b5b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bedf │ │ │ │ + svclt 0x0000bed7 │ │ │ │ strdeq ip, [r5], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bed7 │ │ │ │ + svclt 0x0000becf │ │ │ │ andeq ip, r5, r1, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000becf │ │ │ │ + svclt 0x0000bec7 │ │ │ │ andeq ip, r5, r5, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bec7 │ │ │ │ + svclt 0x0000bebf │ │ │ │ andeq sp, r5, r1, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bebf │ │ │ │ + svclt 0x0000beb7 │ │ │ │ andeq lr, r5, sp, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000beb7 │ │ │ │ + svclt 0x0000beaf │ │ │ │ andeq lr, r5, r9, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000beaf │ │ │ │ + svclt 0x0000bea7 │ │ │ │ andeq lr, r5, r5, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bea7 │ │ │ │ + svclt 0x0000be9f │ │ │ │ ldrdeq pc, [r5], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be9f │ │ │ │ + svclt 0x0000be97 │ │ │ │ andeq r4, r6, r9, lsr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be97 │ │ │ │ + svclt 0x0000be8f │ │ │ │ andeq r8, r6, r1, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be8f │ │ │ │ + svclt 0x0000be87 │ │ │ │ andeq r8, r6, r9, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be87 │ │ │ │ + svclt 0x0000be7f │ │ │ │ andeq fp, r6, r5, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be7f │ │ │ │ + svclt 0x0000be77 │ │ │ │ andeq ip, r6, r1, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be77 │ │ │ │ + svclt 0x0000be6f │ │ │ │ andeq sp, r6, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be6f │ │ │ │ + svclt 0x0000be67 │ │ │ │ andeq sp, r6, r5, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be67 │ │ │ │ + svclt 0x0000be5f │ │ │ │ andeq lr, r6, r9, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be5f │ │ │ │ + svclt 0x0000be57 │ │ │ │ andeq lr, r6, sp, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be57 │ │ │ │ + svclt 0x0000be4f │ │ │ │ andeq pc, r6, r5, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be4f │ │ │ │ + svclt 0x0000be47 │ │ │ │ @ instruction: 0x0006f6b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be47 │ │ │ │ + svclt 0x0000be3f │ │ │ │ andeq pc, r6, sp, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be3f │ │ │ │ + svclt 0x0000be37 │ │ │ │ andeq pc, r6, sp, ror pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be37 │ │ │ │ + svclt 0x0000be2f │ │ │ │ andeq r1, r7, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be2f │ │ │ │ + svclt 0x0000be27 │ │ │ │ andeq r2, r7, r5, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be27 │ │ │ │ + svclt 0x0000be1f │ │ │ │ andeq r3, r7, r1, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be1f │ │ │ │ + svclt 0x0000be17 │ │ │ │ andeq r4, r7, r1, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be17 │ │ │ │ + svclt 0x0000be0f │ │ │ │ andeq r4, r7, r5, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be0f │ │ │ │ + svclt 0x0000be07 │ │ │ │ andeq r7, r7, r9, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000be07 │ │ │ │ + svclt 0x0000bdff │ │ │ │ muleq r7, r9, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bdff │ │ │ │ + svclt 0x0000bdf7 │ │ │ │ andeq r8, r7, r9, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bdf7 │ │ │ │ + svclt 0x0000bdef │ │ │ │ andeq r9, r7, sp, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bdef │ │ │ │ + svclt 0x0000bde7 │ │ │ │ strdeq r9, [r7], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bde7 │ │ │ │ + svclt 0x0000bddf │ │ │ │ andeq r9, r7, sp, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bddf │ │ │ │ + svclt 0x0000bdd7 │ │ │ │ @ instruction: 0x0007a2bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bdd7 │ │ │ │ + svclt 0x0000bdcf │ │ │ │ andeq r1, r8, r9, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bdcf │ │ │ │ + svclt 0x0000bdc7 │ │ │ │ andeq r1, r8, r5, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bdc7 │ │ │ │ + svclt 0x0000bdbf │ │ │ │ andeq r2, r8, r9, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bdbf │ │ │ │ + svclt 0x0000bdb7 │ │ │ │ andeq r3, r8, sp, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bdb7 │ │ │ │ + svclt 0x0000bdaf │ │ │ │ muleq r8, r9, fp │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bdaf │ │ │ │ + svclt 0x0000bda7 │ │ │ │ andeq r3, r8, r9, lsl sp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bda7 │ │ │ │ + svclt 0x0000bd9f │ │ │ │ strdeq r7, [r8], -sp │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - svclt 0x0058f2a0 │ │ │ │ + svclt 0x0050f2a0 │ │ │ │ subeq r6, r9, lr, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd99 │ │ │ │ + svclt 0x0000bd91 │ │ │ │ andeq r5, r9, r5, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd91 │ │ │ │ + svclt 0x0000bd89 │ │ │ │ andeq r6, r9, r9, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd89 │ │ │ │ + svclt 0x0000bd81 │ │ │ │ @ instruction: 0x00098ab9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd81 │ │ │ │ + svclt 0x0000bd79 │ │ │ │ @ instruction: 0x000adbb1 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd79 │ │ │ │ + svclt 0x0000bd71 │ │ │ │ andeq r2, fp, sp, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd71 │ │ │ │ + svclt 0x0000bd69 │ │ │ │ andeq r3, fp, r9, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd69 │ │ │ │ + svclt 0x0000bd61 │ │ │ │ andeq r4, fp, sp, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd61 │ │ │ │ + svclt 0x0000bd59 │ │ │ │ andeq r5, fp, r5, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd59 │ │ │ │ + svclt 0x0000bd51 │ │ │ │ @ instruction: 0x000b58bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd51 │ │ │ │ + svclt 0x0000bd49 │ │ │ │ andeq r6, fp, r9, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd49 │ │ │ │ + svclt 0x0000bd41 │ │ │ │ andeq r6, fp, r1, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd41 │ │ │ │ + svclt 0x0000bd39 │ │ │ │ strheq r7, [fp], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd39 │ │ │ │ + svclt 0x0000bd31 │ │ │ │ andeq r7, fp, r5, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd31 │ │ │ │ + svclt 0x0000bd29 │ │ │ │ andeq r7, fp, r9, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd29 │ │ │ │ + svclt 0x0000bd21 │ │ │ │ andeq r7, fp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd21 │ │ │ │ + svclt 0x0000bd19 │ │ │ │ andeq r8, fp, sp, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd19 │ │ │ │ + svclt 0x0000bd11 │ │ │ │ andeq r8, fp, r5, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd11 │ │ │ │ + svclt 0x0000bd09 │ │ │ │ andeq r8, fp, r9, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd09 │ │ │ │ + svclt 0x0000bd01 │ │ │ │ andeq r8, fp, r5, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bd01 │ │ │ │ + svclt 0x0000bcf9 │ │ │ │ andeq r9, fp, r9, lsr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bcf9 │ │ │ │ + svclt 0x0000bcf1 │ │ │ │ andeq ip, fp, sp, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bcf1 │ │ │ │ + svclt 0x0000bce9 │ │ │ │ @ instruction: 0x000c28bd │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bce9 │ │ │ │ + svclt 0x0000bce1 │ │ │ │ muleq ip, sp, lr │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bce1 │ │ │ │ + svclt 0x0000bcd9 │ │ │ │ andeq fp, ip, r9, lsl r7 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - cdplt 2, 9, cr15, cr2, cr0, {5} │ │ │ │ + cdplt 2, 8, cr15, cr10, cr0, {5} │ │ │ │ subeq r7, r9, lr, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bcd3 │ │ │ │ + svclt 0x0000bccb │ │ │ │ andeq r8, sp, r9, ror #25 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bccb │ │ │ │ + svclt 0x0000bcc3 │ │ │ │ andeq lr, sp, sp, asr r9 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - cdplt 2, 7, cr15, cr12, cr0, {5} │ │ │ │ + cdplt 2, 7, cr15, cr4, cr0, {5} │ │ │ │ subeq r7, sl, lr, ror sp │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecbc394 <__bss_end__@@Base+0xfe69d224> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ blmi 7913b4 <__bss_end__@@Base+0x172244> │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - blx d21a38 <__bss_end__@@Base+0x7028c8> │ │ │ │ + blx b21a38 <__bss_end__@@Base+0x5028c8> │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - stc2l 2, cr15, [r2], {150} @ 0x96 │ │ │ │ + ldc2 2, cr15, [sl], #600 @ 0x258 │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ blmi 57b554 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 22ddf0 │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - ldc2 2, cr15, [r2], #600 @ 0x258 │ │ │ │ + stc2 2, cr15, [sl], #600 @ 0x258 │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ ldrshteq r7, [lr], -sl │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - strdeq lr, [pc], -lr @ │ │ │ │ + eoreq lr, pc, lr, ror #11 │ │ │ │ andeq r1, r0, r4, ror #8 │ │ │ │ - strdeq lr, [pc], -r2 @ │ │ │ │ + eoreq lr, pc, r2, ror #11 │ │ │ │ andeq r2, r0, r8, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bc77 │ │ │ │ + svclt 0x0000bc6f │ │ │ │ andeq r4, lr, r9, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bc6f │ │ │ │ + svclt 0x0000bc67 │ │ │ │ strdeq r5, [lr], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bc67 │ │ │ │ + svclt 0x0000bc5f │ │ │ │ andeq r6, lr, sp, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bc5f │ │ │ │ + svclt 0x0000bc57 │ │ │ │ andeq r7, lr, r1, asr #5 │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ vshr.s32 q1, q14, #32 │ │ │ │ - svclt 0x0000be0b │ │ │ │ + svclt 0x0000be03 │ │ │ │ subeq r8, sl, r4, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bc4b │ │ │ │ + svclt 0x0000bc43 │ │ │ │ andeq lr, lr, r9, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bc43 │ │ │ │ + svclt 0x0000bc3b │ │ │ │ andeq r1, pc, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bc3b │ │ │ │ + svclt 0x0000bc33 │ │ │ │ andeq r1, pc, r9, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bc33 │ │ │ │ + svclt 0x0000bc2b │ │ │ │ andeq r8, pc, sp, ror r2 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bc2b │ │ │ │ + svclt 0x0000bc23 │ │ │ │ andeq r8, pc, r9, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bc23 │ │ │ │ + svclt 0x0000bc1b │ │ │ │ strdeq r8, [pc], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bc1b │ │ │ │ + svclt 0x0000bc13 │ │ │ │ andseq r9, r2, sp, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bc13 │ │ │ │ + svclt 0x0000bc0b │ │ │ │ andseq r2, r3, sp, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bc0b │ │ │ │ + svclt 0x0000bc03 │ │ │ │ andseq r2, r4, r9, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bc03 │ │ │ │ + svclt 0x0000bbfb │ │ │ │ andseq r2, r4, r5, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecbc518 <__bss_end__@@Base+0xfe69d3a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorcs fp, r4, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7fc0008 │ │ │ │ @ instruction: 0xf104efb4 │ │ │ │ vmla.i32 d0, d0, d0[0] │ │ │ │ - bmi 764f08 <__bss_end__@@Base+0x145d98> │ │ │ │ + bmi 764ee8 <__bss_end__@@Base+0x145d78> │ │ │ │ blmi 736534 <__bss_end__@@Base+0x1173c4> │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ ldcl 7, cr15, [r2], {252} @ 0xfc │ │ │ │ rscvs r4, r0, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ @@ -2341,470 +2341,470 @@ │ │ │ │ smlabtcs r0, r8, ip, lr │ │ │ │ smlabteq ip, r4, r9, lr │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ subseq pc, ip, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-930 @ 0xfffffc5e │ │ │ │ vmla.i32 d6, d13, d4[1] │ │ │ │ - stmdami sl, {r0, r1, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r1, r3, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - stcllt 2, cr15, [lr], #824 @ 0x338 │ │ │ │ + stcllt 2, cr15, [r6], #824 @ 0x338 │ │ │ │ subeq r7, fp, r2, ror #18 │ │ │ │ eorseq r7, lr, r0, ror #12 │ │ │ │ andeq r3, r0, r0, ror #5 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r1, r0, r0, lsr #31 │ │ │ │ andeq r2, r0, r0, ror #30 │ │ │ │ @ instruction: 0x00144df7 │ │ │ │ andseq r4, r4, r1, lsl #30 │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ @ instruction: 0xf1454479 │ │ │ │ svclt 0x0000bf3f │ │ │ │ - eorseq r5, sl, r8, lsl fp │ │ │ │ + eorseq r5, sl, r8, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bba1 │ │ │ │ + svclt 0x0000bb99 │ │ │ │ andseq r7, r4, r5, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bb99 │ │ │ │ + svclt 0x0000bb91 │ │ │ │ andseq r7, r4, r1, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bb91 │ │ │ │ + svclt 0x0000bb89 │ │ │ │ @ instruction: 0x001482d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bb89 │ │ │ │ + svclt 0x0000bb81 │ │ │ │ @ instruction: 0x001482d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bb81 │ │ │ │ + svclt 0x0000bb79 │ │ │ │ @ instruction: 0x001489b9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fecbc61c <__bss_end__@@Base+0xfe69d4ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3e93e4 │ │ │ │ + blmi 3e93e4 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7fb9301 │ │ │ │ stmdami r7, {r2, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ teqcs sp, r8, ror r4 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7fbeb04 │ │ │ │ svclt 0x0000b9b7 │ │ │ │ - mulseq r5, r3, r5 │ │ │ │ + andseq r7, r5, r3, lsl #11 │ │ │ │ ldrsbteq sl, [pc], -r6 │ │ │ │ eorseq sl, pc, r8, lsl r6 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000bb57 │ │ │ │ - andseq r7, r5, r5, asr #15 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000bb4f │ │ │ │ - andseq r7, r5, r1, lsl sl │ │ │ │ + @ instruction: 0x001577b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000bb47 │ │ │ │ - @ instruction: 0x00159bf9 │ │ │ │ + andseq r7, r5, r1, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000bb3f │ │ │ │ - andseq fp, r5, r1, lsr #5 │ │ │ │ + andseq r9, r5, r9, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000bb37 │ │ │ │ - andseq fp, r5, r9, ror r4 │ │ │ │ + mulseq r5, r1, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000bb2f │ │ │ │ - andseq fp, r5, r9, lsl #28 │ │ │ │ + andseq fp, r5, r9, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000bb27 │ │ │ │ - andseq fp, r5, r5, lsl lr │ │ │ │ + @ instruction: 0x0015bdf9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000bb1f │ │ │ │ - andseq ip, r5, r5, lsl r1 │ │ │ │ + andseq fp, r5, r5, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000bb17 │ │ │ │ - andseq ip, r5, r5, ror sp │ │ │ │ + andseq ip, r5, r5, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000bb0f │ │ │ │ - andseq sp, r5, r1, asr #24 │ │ │ │ + andseq ip, r5, r5, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000bb07 │ │ │ │ - andseq r2, r6, r1, ror r3 │ │ │ │ + andseq sp, r5, r1, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000baff │ │ │ │ - andseq r2, r6, sp, lsr #31 │ │ │ │ + andseq r2, r6, r1, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000baf7 │ │ │ │ - @ instruction: 0x00167cbd │ │ │ │ + mulseq r6, sp, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000baef │ │ │ │ - andseq r8, r6, sp, lsl #1 │ │ │ │ + andseq r7, r6, sp, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000bae7 │ │ │ │ - andseq r8, r6, r1, lsl #18 │ │ │ │ + andseq r8, r6, sp, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000badf │ │ │ │ - andseq r9, r6, r5, asr #5 │ │ │ │ + @ instruction: 0x001688f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000bad7 │ │ │ │ - andseq r9, r6, sp, lsl r6 │ │ │ │ + @ instruction: 0x001692b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000bacf │ │ │ │ - andseq fp, r6, r5, asr #5 │ │ │ │ + andseq r9, r6, sp, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000bac7 │ │ │ │ - andseq ip, r6, r1, asr #3 │ │ │ │ + @ instruction: 0x0016b2b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000babf │ │ │ │ - andseq sp, r6, r5, ror pc │ │ │ │ + @ instruction: 0x0016c1b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000bab7 │ │ │ │ - andseq pc, r6, r9, lsl r6 @ │ │ │ │ + andseq sp, r6, r5, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000baaf │ │ │ │ - andseq pc, r6, r5, ror fp @ │ │ │ │ + andseq pc, r6, r9, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000baa7 │ │ │ │ - andseq r7, r7, r1, ror #31 │ │ │ │ + andseq pc, r6, r5, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000ba9f │ │ │ │ - andseq r8, r7, r1, lsl #16 │ │ │ │ + @ instruction: 0x00177fd1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000ba97 │ │ │ │ - andseq r8, r7, r5, lsr fp │ │ │ │ + @ instruction: 0x001787f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000ba8f │ │ │ │ - @ instruction: 0x001792f5 │ │ │ │ + andseq r8, r7, r5, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000ba87 │ │ │ │ - andseq r9, r7, r5, asr #10 │ │ │ │ + andseq r9, r7, r5, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000ba7f │ │ │ │ - andseq r9, r7, r5, lsl sl │ │ │ │ + andseq r9, r7, r5, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000ba77 │ │ │ │ - andseq ip, r7, r5, lsl r8 │ │ │ │ + andseq r9, r7, r5, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000ba6f │ │ │ │ - andseq ip, r7, r9, lsl fp │ │ │ │ + andseq ip, r7, r5, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000ba67 │ │ │ │ - andseq ip, r7, r9, lsl #25 │ │ │ │ + andseq ip, r7, r9, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000ba5f │ │ │ │ - andseq sp, r7, sp, ror #4 │ │ │ │ + andseq ip, r7, r9, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000ba57 │ │ │ │ - andseq sp, r7, r5, ror #19 │ │ │ │ + andseq sp, r7, sp, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000ba4f │ │ │ │ - andseq ip, r8, r1, lsr #3 │ │ │ │ + @ instruction: 0x0017d9d5 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2a24478 │ │ │ │ + svclt 0x0000ba47 │ │ │ │ + mulseq r8, r1, r1 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - stclt 2, cr15, [r0], {160} @ 0xa0 │ │ │ │ + bllt fffa2100 <__bss_end__@@Base+0xff982f90> │ │ │ │ subeq r7, fp, lr, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fecbc88c <__bss_end__@@Base+0xfe69d71c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ @ instruction: 0xf1a10090 │ │ │ │ - @ instruction: 0xf104fbdd │ │ │ │ + @ instruction: 0xf104fbd5 │ │ │ │ @ instruction: 0xf1a10060 │ │ │ │ - @ instruction: 0xf104fbd9 │ │ │ │ + @ instruction: 0xf104fbd1 │ │ │ │ @ instruction: 0xf1a100c0 │ │ │ │ - @ instruction: 0xf104fbd5 │ │ │ │ + @ instruction: 0xf104fbcd │ │ │ │ @ instruction: 0xf1a100f0 │ │ │ │ - @ instruction: 0xf504fbd1 │ │ │ │ + @ instruction: 0xf504fbc9 │ │ │ │ @ instruction: 0xf1a17090 │ │ │ │ - @ instruction: 0xf104fbcd │ │ │ │ + @ instruction: 0xf104fbc5 │ │ │ │ @ instruction: 0xf1a10030 │ │ │ │ - strtmi pc, [r0], -r9, asr #23 │ │ │ │ - blx ff321d52 <__bss_end__@@Base+0xfed02be2> │ │ │ │ + strtmi pc, [r0], -r1, asr #23 │ │ │ │ + blx ff121d52 <__bss_end__@@Base+0xfeb02be2> │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - blx ff221d5a <__bss_end__@@Base+0xfec02bea> │ │ │ │ + blx ff021d5a <__bss_end__@@Base+0xfea02bea> │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - blx ff121d62 <__bss_end__@@Base+0xfeb02bf2> │ │ │ │ + blx fef21d62 <__bss_end__@@Base+0xfe902bf2> │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - blx ff021d6a <__bss_end__@@Base+0xfea02bfa> │ │ │ │ + blx fee21d6a <__bss_end__@@Base+0xfe802bfa> │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - blx fef21d72 <__bss_end__@@Base+0xfe902c02> │ │ │ │ + blx fed21d72 <__bss_end__@@Base+0xfe702c02> │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - blx fee21d7a <__bss_end__@@Base+0xfe802c0a> │ │ │ │ + blx fec21d7a <__bss_end__@@Base+0xfe602c0a> │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - blx fed21d82 <__bss_end__@@Base+0xfe702c12> │ │ │ │ + blx feb21d82 <__bss_end__@@Base+0xfe502c12> │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - blx fec21d8a <__bss_end__@@Base+0xfe602c1a> │ │ │ │ + blx fea21d8a <__bss_end__@@Base+0xfe402c1a> │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - blx feb21d92 <__bss_end__@@Base+0xfe502c22> │ │ │ │ + blx fe921d92 <__bss_end__@@Base+0xfe302c22> │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - blx fea21d9a <__bss_end__@@Base+0xfe402c2a> │ │ │ │ + blx fe821d9a <__bss_end__@@Base+0xfe202c2a> │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - blx fe921da2 <__bss_end__@@Base+0xfe302c32> │ │ │ │ + blx fe721da2 <__bss_end__@@Base+0xfe102c32> │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - blx fe821daa <__bss_end__@@Base+0xfe202c3a> │ │ │ │ + blx fe621daa <__bss_end__@@Base+0xfe002c3a> │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - blx fe721db2 <__bss_end__@@Base+0xfe102c42> │ │ │ │ + blx fe521db2 <__bss_end__@@Base+0xfdf02c42> │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - blx fe621dba <__bss_end__@@Base+0xfe002c4a> │ │ │ │ + blx fe421dba <__bss_end__@@Base+0xfde02c4a> │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - blx fe521dc2 <__bss_end__@@Base+0xfdf02c52> │ │ │ │ + blx fe321dc2 <__bss_end__@@Base+0xfdd02c52> │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - blx fe421dca <__bss_end__@@Base+0xfde02c5a> │ │ │ │ + blx fe221dca <__bss_end__@@Base+0xfdc02c5a> │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - blx fe321dd2 <__bss_end__@@Base+0xfdd02c62> │ │ │ │ + blx 2121dd2 <__bss_end__@@Base+0x1b02c62> │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - blx fe221dda <__bss_end__@@Base+0xfdc02c6a> │ │ │ │ + blx 2021dda <__bss_end__@@Base+0x1a02c6a> │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - blx 2121de2 <__bss_end__@@Base+0x1b02c72> │ │ │ │ + blx 1f21de2 <__bss_end__@@Base+0x1902c72> │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - blx 2021dea <__bss_end__@@Base+0x1a02c7a> │ │ │ │ + blx 1e21dea <__bss_end__@@Base+0x1802c7a> │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - blx 1f21df2 <__bss_end__@@Base+0x1902c82> │ │ │ │ + blx 1d21df2 <__bss_end__@@Base+0x1702c82> │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - blx 1e21dfa <__bss_end__@@Base+0x1802c8a> │ │ │ │ + blx 1c21dfa <__bss_end__@@Base+0x1602c8a> │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - bllt 1ca1e04 <__bss_end__@@Base+0x1682c94> │ │ │ │ + bllt 1aa1e04 <__bss_end__@@Base+0x1482c94> │ │ │ │ eorseq ip, sp, r4, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000b9c1 │ │ │ │ - andseq r7, sl, r5, lsl #15 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b9b9 │ │ │ │ - andseq r7, sl, r9, lsr #20 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + andseq r7, sl, r5, ror r7 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b9b1 │ │ │ │ - andseq r9, sl, sp, ror fp │ │ │ │ + andseq r7, sl, r9, lsl sl │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b9a9 │ │ │ │ - @ instruction: 0x001ab5bd │ │ │ │ + andseq r9, sl, sp, ror #22 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b9a1 │ │ │ │ - andseq ip, sl, sp, lsr #5 │ │ │ │ + andseq fp, sl, sp, lsr #11 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b999 │ │ │ │ - andseq r3, fp, r1, lsl #25 │ │ │ │ + mulseq sl, sp, r2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b991 │ │ │ │ - andseq r4, fp, r9, lsr #18 │ │ │ │ + andseq r3, fp, r1, ror ip │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b989 │ │ │ │ - @ instruction: 0x001b4fbd │ │ │ │ + andseq r4, fp, r9, lsl r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b981 │ │ │ │ - andseq r7, fp, r1, ror #27 │ │ │ │ + andseq r4, fp, sp, lsr #31 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2a24478 │ │ │ │ + svclt 0x0000b979 │ │ │ │ + @ instruction: 0x001b7dd1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fecbca1c <__bss_end__@@Base+0xfe69d8ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ vaddl.s32 , d0, d1 │ │ │ │ - stmdals r1, {r0, r3, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 2a39ac │ │ │ │ - ldmdalt r2, {r2, r4, r5, r7, r9, ip, sp, lr, pc} │ │ │ │ + stmdalt sl, {r2, r4, r5, r7, r9, ip, sp, lr, pc} │ │ │ │ subeq r7, fp, r6, ror r7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ - svclt 0x0000b963 │ │ │ │ - @ instruction: 0x001c33d1 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b95b │ │ │ │ - andseq r6, ip, r5, lsl #21 │ │ │ │ + andseq r3, ip, r1, asr #7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b953 │ │ │ │ - ldrsheq r7, [ip], -sp │ │ │ │ + andseq r6, ip, r5, ror sl │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b94b │ │ │ │ - andseq fp, ip, r9, ror #22 │ │ │ │ + andseq r7, ip, sp, ror #1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b943 │ │ │ │ - andseq r3, lr, r9, lsl #27 │ │ │ │ + andseq fp, ip, r9, asr fp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b93b │ │ │ │ - @ instruction: 0x001e51fd │ │ │ │ + andseq r3, lr, r9, ror sp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b933 │ │ │ │ - andseq r7, lr, r1, ror r4 │ │ │ │ + andseq r5, lr, sp, ror #3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b92b │ │ │ │ - andseq r7, lr, sp, asr #10 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + andseq r7, lr, r1, ror #8 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b923 │ │ │ │ - mulseq lr, r9, sp │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + andseq r7, lr, sp, lsr r5 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b91b │ │ │ │ - @ instruction: 0x001e8ed1 │ │ │ │ + andseq r7, lr, r9, lsl #27 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b913 │ │ │ │ - mulseq lr, r9, ip │ │ │ │ + andseq r8, lr, r1, asr #29 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b90b │ │ │ │ - @ instruction: 0x001ed6b1 │ │ │ │ + andseq sl, lr, r9, lsl #25 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b903 │ │ │ │ - andseq r0, pc, sp, lsr #32 │ │ │ │ + andseq sp, lr, r1, lsr #13 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b8fb │ │ │ │ - @ instruction: 0x001f49b5 │ │ │ │ + andseq r0, pc, sp, lsl r0 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b8f3 │ │ │ │ - andseq r6, pc, sp, lsl r3 @ │ │ │ │ + andseq r4, pc, r5, lsr #19 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b8eb │ │ │ │ - andseq r6, pc, r5, asr r9 @ │ │ │ │ + andseq r6, pc, sp, lsl #6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b8e3 │ │ │ │ - andseq r6, pc, r5, ror #31 │ │ │ │ + andseq r6, pc, r5, asr #18 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b8db │ │ │ │ - @ instruction: 0x001fc9dd │ │ │ │ + @ instruction: 0x001f6fd5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b8d3 │ │ │ │ - andseq lr, pc, sp, lsl #19 │ │ │ │ + andseq ip, pc, sp, asr #19 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b8cb │ │ │ │ - eoreq r1, r0, r5, asr #1 │ │ │ │ + andseq lr, pc, sp, ror r9 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b8c3 │ │ │ │ - eoreq r5, r0, r1, asr r1 │ │ │ │ + strhteq r1, [r0], -r5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b8bb │ │ │ │ - eoreq r8, r0, r1, ror r9 │ │ │ │ + eoreq r5, r0, r1, asr #2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b8b3 │ │ │ │ - mlaeq r0, r1, sl, r8 │ │ │ │ + eoreq r8, r0, r1, ror #18 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b8ab │ │ │ │ - eoreq fp, r0, r1, asr fp │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + eoreq r8, r0, r1, lsl #21 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b8a3 │ │ │ │ - eoreq r5, r1, r5, lsr #8 │ │ │ │ + eoreq fp, r0, r1, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b89b │ │ │ │ - eoreq r5, r1, r1, asr #16 │ │ │ │ + eoreq r5, r1, r5, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b893 │ │ │ │ - strdeq r6, [r1], -sp @ │ │ │ │ + eoreq r5, r1, r1, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b88b │ │ │ │ - eoreq r6, r1, r5, lsr #23 │ │ │ │ + eoreq r6, r1, sp, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b883 │ │ │ │ - strdeq r6, [r1], -r5 @ │ │ │ │ + mlaeq r1, r5, fp, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b87b │ │ │ │ - eoreq r6, r1, sp, lsl #28 │ │ │ │ + eoreq r6, r1, r5, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b873 │ │ │ │ - eoreq r7, r1, r1, ror #6 │ │ │ │ + strdeq r6, [r1], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b86b │ │ │ │ - mlaeq r1, r5, r9, r7 │ │ │ │ + eoreq r7, r1, r1, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b863 │ │ │ │ - eoreq sl, r1, sp, ror #22 │ │ │ │ + eoreq r7, r1, r5, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b85b │ │ │ │ - eoreq sl, r1, r9, asr pc │ │ │ │ + eoreq sl, r1, sp, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b853 │ │ │ │ - mlaeq r1, r9, r7, fp │ │ │ │ + eoreq sl, r1, r9, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b84b │ │ │ │ - eoreq sp, r1, r1, lsr #19 │ │ │ │ + eoreq fp, r1, r9, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b843 │ │ │ │ - eoreq lr, r1, r1, lsr #32 │ │ │ │ + mlaeq r1, r1, r9, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2a24478 │ │ │ │ svclt 0x0000b83b │ │ │ │ - eoreq lr, r1, r1, lsl #9 │ │ │ │ + eoreq lr, r1, r1, lsl r0 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2a24478 │ │ │ │ + svclt 0x0000b833 │ │ │ │ + eoreq lr, r1, r1, ror r4 │ │ │ │ │ │ │ │ 00165a9c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (165b0c ) │ │ │ │ @@ -2827,518 +2827,518 @@ │ │ │ │ ldr r1, [pc, #68] @ (165b1c ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 4069b0 │ │ │ │ + bl 4069a0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (165b20 ) │ │ │ │ ldr r3, [pc, #32] @ (165b10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 165b06 │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 3875d0 │ │ │ │ + bl 3875c0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r5, #108] @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #23] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, r6, r3 │ │ │ │ + subs r5, r4, r3 │ │ │ │ movs r2, r4 │ │ │ │ - subs r0, r1, #2 │ │ │ │ + subs r0, r7, #1 │ │ │ │ movs r3, r6 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #8] @ (165b30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165886 │ │ │ │ + b.n 165866 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165b40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 16588e │ │ │ │ + b.n 16586e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165b50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165896 │ │ │ │ + b.n 165876 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165b60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 16589e │ │ │ │ + b.n 16587e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165b70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1658a6 │ │ │ │ + b.n 165886 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165b80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1658ae │ │ │ │ + b.n 16588e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165b90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1658b6 │ │ │ │ + b.n 165896 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165ba0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1658be │ │ │ │ + b.n 16589e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165bb0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1658c6 │ │ │ │ + b.n 1658a6 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165bc0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1658ce │ │ │ │ + b.n 1658ae │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165bd0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1658d6 │ │ │ │ + b.n 1658b6 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165be0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1658de │ │ │ │ + b.n 1658be │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165bf0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1658e6 │ │ │ │ + b.n 1658c6 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165c00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1658ee │ │ │ │ + b.n 1658ce │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165c10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1658f6 │ │ │ │ + b.n 1658d6 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165c20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1658fe │ │ │ │ + b.n 1658de │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165c30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165906 │ │ │ │ + b.n 1658e6 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165c40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 16590e │ │ │ │ + b.n 1658ee │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165c50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165916 │ │ │ │ + b.n 1658f6 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165c60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 16591e │ │ │ │ + b.n 1658fe │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165c70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165926 │ │ │ │ + b.n 165906 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165c80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 16592e │ │ │ │ + b.n 16590e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165c90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165936 │ │ │ │ + b.n 165916 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165ca0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 16593e │ │ │ │ + b.n 16591e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165cb0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165946 │ │ │ │ + b.n 165926 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165cc0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 16594e │ │ │ │ + b.n 16592e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165cd0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165956 │ │ │ │ + b.n 165936 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165ce0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 16595e │ │ │ │ + b.n 16593e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165cf0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165966 │ │ │ │ + b.n 165946 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165d00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 16596e │ │ │ │ + b.n 16594e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165d10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165976 │ │ │ │ + b.n 165956 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165d20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 16597e │ │ │ │ + b.n 16595e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165d30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165986 │ │ │ │ + b.n 165966 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165d40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 16598e │ │ │ │ + b.n 16596e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165d50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165996 │ │ │ │ + b.n 165976 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165d60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 16599e │ │ │ │ + b.n 16597e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165d70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1659a6 │ │ │ │ + b.n 165986 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165d80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1659ae │ │ │ │ + b.n 16598e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165d90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1659b6 │ │ │ │ + b.n 165996 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165da0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1659be │ │ │ │ + b.n 16599e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165db0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1659c6 │ │ │ │ + b.n 1659a6 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165dc0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1659ce │ │ │ │ + b.n 1659ae │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165dd0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1659d6 │ │ │ │ + b.n 1659b6 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165de0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1659de │ │ │ │ + b.n 1659be │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165df0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1659e6 │ │ │ │ + b.n 1659c6 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165e00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1659ee │ │ │ │ + b.n 1659ce │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165e10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1659f6 │ │ │ │ + b.n 1659d6 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165e20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 1659fe │ │ │ │ + b.n 1659de │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165e30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a06 │ │ │ │ + b.n 1659e6 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165e40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a0e │ │ │ │ + b.n 1659ee │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165e50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a16 │ │ │ │ + b.n 1659f6 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165e60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a1e │ │ │ │ + b.n 1659fe │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165e70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a26 │ │ │ │ + b.n 165a06 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165e80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a2e │ │ │ │ + b.n 165a0e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165e90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a36 │ │ │ │ + b.n 165a16 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165ea0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a3e │ │ │ │ + b.n 165a1e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165eb0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a46 │ │ │ │ + b.n 165a26 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165ec0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a4e │ │ │ │ + b.n 165a2e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165ed0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a56 │ │ │ │ + b.n 165a36 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165ee0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a5e │ │ │ │ + b.n 165a3e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165ef0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a66 │ │ │ │ + b.n 165a46 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165f00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a6e │ │ │ │ + b.n 165a4e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165f10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a76 │ │ │ │ + b.n 165a56 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165f20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a7e │ │ │ │ + b.n 165a5e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165f30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a86 │ │ │ │ + b.n 165a66 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165f40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a8e │ │ │ │ + b.n 165a6e │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165f50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a96 │ │ │ │ + b.n 165a76 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #8] @ (165f60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - b.n 165a9e │ │ │ │ + b.n 165a7e │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 166048 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -3490,59 +3490,59 @@ │ │ │ │ ldr r0, [pc, #32] @ (166114 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldrh r6, [r3, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #96] @ 0x60 │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, #146 @ 0x92 │ │ │ │ + cmp r6, #130 @ 0x82 │ │ │ │ movs r5, r6 │ │ │ │ - cmp r6, #164 @ 0xa4 │ │ │ │ + cmp r6, #148 @ 0x94 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, #128 @ 0x80 │ │ │ │ + cmp r6, #112 @ 0x70 │ │ │ │ movs r5, r6 │ │ │ │ - cmp r6, #174 @ 0xae │ │ │ │ + cmp r6, #158 @ 0x9e │ │ │ │ movs r5, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (166140 ) │ │ │ │ ldr r1, [pc, #24] @ (166144 ) │ │ │ │ ldr r0, [pc, #28] @ (166148 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 433d78 │ │ │ │ + bl 433d68 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 410810 │ │ │ │ + b.w 410800 │ │ │ │ nop │ │ │ │ - add r7, pc, #548 @ (adr r7, 166368 <_start@@Base+0xe4>) │ │ │ │ + add r7, pc, #484 @ (adr r7, 166328 <_start@@Base+0xa4>) │ │ │ │ movs r2, r5 │ │ │ │ - add r1, pc, #748 @ (adr r1, 166434 <_start@@Base+0x1b0>) │ │ │ │ + add r1, pc, #684 @ (adr r1, 1663f4 <_start@@Base+0x170>) │ │ │ │ movs r2, r5 │ │ │ │ - add r2, pc, #116 @ (adr r2, 1661c0 ) │ │ │ │ + add r2, pc, #52 @ (adr r2, 166180 ) │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (166158 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 405e7c │ │ │ │ + b.w 405e6c │ │ │ │ nop │ │ │ │ ldrh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (166168 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - cmp r0, #213 @ 0xd5 │ │ │ │ + cmp r0, #197 @ 0xc5 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (16620c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -3551,15 +3551,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (166214 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 405e7c │ │ │ │ + bl 405e6c │ │ │ │ ldr r0, [pc, #128] @ (166218 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 161f6c │ │ │ │ @@ -3587,15 +3587,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 401694 │ │ │ │ + bl 401684 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1661aa │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -3606,15 +3606,15 @@ │ │ │ │ nop │ │ │ │ ldr r6, [r2, #0] │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r2, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [pc, #840] @ (166564 <_start@@Base+0x2e0>) │ │ │ │ + ldr r1, [pc, #776] @ (166524 <_start@@Base+0x2a0>) │ │ │ │ movs r5, r6 │ │ │ │ ldrh r4, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r6, [r3, #124] @ 0x7c │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [pc, #20] @ (16623c ) │ │ │ │ movs r1, #0 │ │ │ │ @@ -3625,43 +3625,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh r6, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r1, [r3, #16] │ │ │ │ + ldrh r1, [r1, #16] │ │ │ │ movs r3, r5 │ │ │ │ ldr r0, [pc, #8] @ (166250 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 405e7c │ │ │ │ + b.w 405e6c │ │ │ │ nop │ │ │ │ ldrh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (166260 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - str r1, [r6, #84] @ 0x54 │ │ │ │ + str r1, [r4, #84] @ 0x54 │ │ │ │ movs r4, r5 │ │ │ │ ldr r0, [pc, #8] @ (166270 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - str r5, [r5, #84] @ 0x54 │ │ │ │ + str r5, [r3, #84] @ 0x54 │ │ │ │ movs r4, r5 │ │ │ │ ldr r0, [pc, #8] @ (166280 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 407b0c │ │ │ │ + b.w 407afc │ │ │ │ nop │ │ │ │ - str r5, [r1, #124] @ 0x7c │ │ │ │ + str r5, [r7, #120] @ 0x78 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00166284 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -3778,15 +3778,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (166394 <_start@@Base+0x110>) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ udf #102 @ 0x66 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #204] @ (166478 <_start@@Base+0x1f4>) │ │ │ │ @@ -3821,15 +3821,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 162a18 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 2beaa0 │ │ │ │ + bl 2bea90 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 162be4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 166436 <_start@@Base+0x1b2> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -3843,15 +3843,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (16648c <_start@@Base+0x208>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -3873,29 +3873,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #49 @ 0x31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r2, r3] │ │ │ │ + ldrb r4, [r0, r3] │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r6, [r7, r2] │ │ │ │ + ldrb r6, [r5, r2] │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r6, [r3, #46] @ 0x2e │ │ │ │ + ldrh r6, [r1, #46] @ 0x2e │ │ │ │ movs r5, r6 │ │ │ │ - bge.n 1664e4 <_start@@Base+0x260> │ │ │ │ + bge.n 1664c4 <_start@@Base+0x240> │ │ │ │ movs r4, r5 │ │ │ │ - bls.n 166478 <_start@@Base+0x1f4> │ │ │ │ + bls.n 166458 <_start@@Base+0x1d4> │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r0, [r3, #44] @ 0x2c │ │ │ │ + ldrh r0, [r1, #44] @ 0x2c │ │ │ │ movs r5, r6 │ │ │ │ - bls.n 1663fc <_start@@Base+0x178> │ │ │ │ + bls.n 1663dc <_start@@Base+0x158> │ │ │ │ movs r4, r5 │ │ │ │ - bls.n 16642c <_start@@Base+0x1a8> │ │ │ │ + bls.n 16640c <_start@@Base+0x188> │ │ │ │ movs r4, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (1664fc <_start@@Base+0x278>) │ │ │ │ mov r4, r0 │ │ │ │ @@ -3907,19 +3907,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 16814c │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 1664ca <_start@@Base+0x246> │ │ │ │ movs r1, #1 │ │ │ │ blx 160374 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 416998 │ │ │ │ + bl 416988 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 405eb8 │ │ │ │ + bl 405ea8 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 4063e8 │ │ │ │ + bl 4063d8 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 160878 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 16087c │ │ │ │ @@ -3932,31 +3932,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (16657c <_start@@Base+0x2f8>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 166552 <_start@@Base+0x2ce> │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w ip, [pc, #80] @ 166580 <_start@@Base+0x2fc> │ │ │ │ ldr r2, [pc, #80] @ (166584 <_start@@Base+0x300>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ cbz r0, 166552 <_start@@Base+0x2ce> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 16656a <_start@@Base+0x2e6> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -3968,68 +3968,68 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 1f700c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1f77f8 │ │ │ │ - udf #248 @ 0xf8 │ │ │ │ + udf #232 @ 0xe8 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r6, [r1, #38] @ 0x26 │ │ │ │ + ldrh r6, [r7, #36] @ 0x24 │ │ │ │ movs r5, r6 │ │ │ │ - bls.n 166604 <_start@@Base+0x380> │ │ │ │ + bls.n 1665e4 <_start@@Base+0x360> │ │ │ │ movs r4, r5 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (166660 <_start@@Base+0x3dc>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (166664 <_start@@Base+0x3e0>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #192] @ (166668 <_start@@Base+0x3e4>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ bl 1c3a58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 16056c │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (16666c <_start@@Base+0x3e8>) │ │ │ │ blx 16056c │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 406338 │ │ │ │ + bl 406328 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 405e7c │ │ │ │ + bl 405e6c │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 41698c │ │ │ │ + bl 41697c │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -4051,19 +4051,19 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2aa690 │ │ │ │ nop │ │ │ │ - add r7, sp, #240 @ 0xf0 │ │ │ │ + add r7, sp, #176 @ 0xb0 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r2, [r3, #34] @ 0x22 │ │ │ │ + ldrh r2, [r1, #34] @ 0x22 │ │ │ │ movs r5, r6 │ │ │ │ - bhi.n 16663c <_start@@Base+0x3b8> │ │ │ │ + bhi.n 16661c <_start@@Base+0x398> │ │ │ │ movs r4, r5 │ │ │ │ str r6, [r6, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -4076,35 +4076,35 @@ │ │ │ │ ldr r1, [pc, #156] @ (166728 <_start@@Base+0x4a4>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #136] @ (16672c <_start@@Base+0x4a8>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (166730 <_start@@Base+0x4ac>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #120] @ (166734 <_start@@Base+0x4b0>) │ │ │ │ ldr r1, [pc, #124] @ (166738 <_start@@Base+0x4b4>) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #108] @ (16673c <_start@@Base+0x4b8>) │ │ │ │ ldr r3, [pc, #112] @ (166740 <_start@@Base+0x4bc>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (166744 <_start@@Base+0x4c0>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -4133,26 +4133,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r7, #26] │ │ │ │ + ldrh r0, [r5, #26] │ │ │ │ movs r5, r6 │ │ │ │ - bhi.n 16675c <_start@@Base+0x4d8> │ │ │ │ + bhi.n 16673c <_start@@Base+0x4b8> │ │ │ │ movs r4, r5 │ │ │ │ - ldc2l 0, cr0, [r6], {46} @ 0x2e │ │ │ │ - bhi.n 16676c <_start@@Base+0x4e8> │ │ │ │ + stc2l 0, cr0, [r6], {46} @ 0x2e │ │ │ │ + bhi.n 16674c <_start@@Base+0x4c8> │ │ │ │ movs r4, r5 │ │ │ │ - bhi.n 16679c <_start@@Base+0x518> │ │ │ │ + bhi.n 16677c <_start@@Base+0x4f8> │ │ │ │ movs r4, r5 │ │ │ │ - bvc.n 1666e4 <_start@@Base+0x460> │ │ │ │ + bvc.n 1666c4 <_start@@Base+0x440> │ │ │ │ movs r4, r5 │ │ │ │ - add r6, sp, #128 @ 0x80 │ │ │ │ + add r6, sp, #64 @ 0x40 │ │ │ │ movs r5, r5 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -4217,18 +4217,18 @@ │ │ │ │ str.w r2, [r4, #132] @ 0x84 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1f7060 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #76] @ (166858 <_start@@Base+0x5d4>) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r5, [r3, #176] @ 0xb0 │ │ │ │ - bl 411270 │ │ │ │ + bl 411260 │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1667c0 <_start@@Base+0x53c> │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cbz r3, 16683c <_start@@Base+0x5b8> │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -4238,23 +4238,23 @@ │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 411274 │ │ │ │ + bl 411264 │ │ │ │ b.n 1667c0 <_start@@Base+0x53c> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ str r2, [r4, #28] │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 166828 <_start@@Base+0x5a4> │ │ │ │ + bvs.n 166808 <_start@@Base+0x584> │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 0016685c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -4315,29 +4315,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ ldr r1, [pc, #100] @ (166960 ) │ │ │ │ ldr r2, [pc, #104] @ (166964 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (166968 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2bfbfc │ │ │ │ + bl 2bfbec │ │ │ │ cbz r0, 166942 │ │ │ │ ldr r2, [pc, #80] @ (16696c ) │ │ │ │ ldr r3, [pc, #60] @ (16695c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -4349,29 +4349,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ str r2, [r6, #8] │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #8] │ │ │ │ + ldrh r6, [r6, #6] │ │ │ │ movs r5, r6 │ │ │ │ - bpl.n 1668b0 │ │ │ │ + bpl.n 166890 │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xfa62002e │ │ │ │ + @ instruction: 0xfa52002e │ │ │ │ str r2, [r7, #4] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00166970 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -4395,15 +4395,15 @@ │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ bic.w r3, r3, r5 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 1f7628 │ │ │ │ - bmi.n 166ab4 │ │ │ │ + bmi.n 166a94 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001669c8 : │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r0, #127] @ 0x7f │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ @@ -4457,16 +4457,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (166abc ) │ │ │ │ - bl 2c3ba8 │ │ │ │ - bl 2bfbf0 │ │ │ │ + bl 2c3b98 │ │ │ │ + bl 2bfbe0 │ │ │ │ ldr r3, [pc, #84] @ (166ac0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 166a88 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -4487,62 +4487,62 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 166a74 │ │ │ │ ldr r0, [pc, #44] @ (166acc ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ nop │ │ │ │ - strh r2, [r6, #60] @ 0x3c │ │ │ │ + strh r2, [r4, #60] @ 0x3c │ │ │ │ movs r5, r6 │ │ │ │ - bmi.n 166b60 │ │ │ │ + bmi.n 166b40 │ │ │ │ movs r4, r5 │ │ │ │ - ldrsb.w r0, [r2, lr, lsl #2] │ │ │ │ + vst4.8 {d0-d3}, [r2 :128], lr │ │ │ │ ldrsh r4, [r5, r4] │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 166b94 │ │ │ │ + bmi.n 166b74 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00166ad0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (166b6c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3e24 │ │ │ │ + bl 2c3e14 │ │ │ │ ldr r2, [pc, #132] @ (166b70 ) │ │ │ │ ldr r1, [pc, #132] @ (166b74 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 166b46 │ │ │ │ cbz r4, 166b58 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c39bc │ │ │ │ + bl 2c39ac │ │ │ │ cbz r0, 166b30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e10 │ │ │ │ + bl 2c3e00 │ │ │ │ cbnz r0, 166b30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -4568,27 +4568,27 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (166b84 ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r2, #56] @ 0x38 │ │ │ │ + strh r6, [r0, #56] @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ - bcc.n 166ab4 │ │ │ │ + bcc.n 166a94 │ │ │ │ movs r4, r5 │ │ │ │ - add r1, sp, #944 @ 0x3b0 │ │ │ │ + add r1, sp, #880 @ 0x370 │ │ │ │ movs r5, r5 │ │ │ │ - bcs.n 166b1c │ │ │ │ + bcs.n 166afc │ │ │ │ movs r4, r5 │ │ │ │ - bcc.n 166b04 │ │ │ │ + bcc.n 166ae4 │ │ │ │ movs r4, r5 │ │ │ │ - bcs.n 166b00 │ │ │ │ + bcs.n 166ae0 │ │ │ │ movs r4, r5 │ │ │ │ - bcc.n 166b10 │ │ │ │ + bcc.n 166af0 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00166b88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -4596,15 +4596,15 @@ │ │ │ │ bl 1685d8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (166c04 ) │ │ │ │ add r0, pc │ │ │ │ blx 1605ec │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3e24 │ │ │ │ + bl 2c3e14 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 166bc4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 160d6c │ │ │ │ cbnz r0, 166bd8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -4629,15 +4629,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r4, r6, #29 │ │ │ │ + lsls r4, r4, #29 │ │ │ │ movs r3, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 166c7c │ │ │ │ sub sp, #20 │ │ │ │ @@ -4646,50 +4646,50 @@ │ │ │ │ ldr r1, [pc, #96] @ (166c84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3e1c │ │ │ │ + bl 2c3e0c │ │ │ │ bl 166b88 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 166c62 │ │ │ │ ldr r0, [pc, #60] @ (166c88 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 160878 │ │ │ │ ldr r0, [pc, #40] @ (166c8c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 160878 │ │ │ │ nop │ │ │ │ - strh r2, [r4, #46] @ 0x2e │ │ │ │ + strh r2, [r2, #46] @ 0x2e │ │ │ │ movs r5, r6 │ │ │ │ - bcs.n 166d5c │ │ │ │ + bcs.n 166d3c │ │ │ │ movs r4, r5 │ │ │ │ - add r0, sp, #744 @ 0x2e8 │ │ │ │ + add r0, sp, #680 @ 0x2a8 │ │ │ │ movs r5, r5 │ │ │ │ - bcs.n 166c58 │ │ │ │ + bcs.n 166c38 │ │ │ │ movs r4, r5 │ │ │ │ - subs r6, r5, #5 │ │ │ │ + subs r6, r3, #5 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00166c90 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -4704,27 +4704,27 @@ │ │ │ │ cbz r3, 166d0a │ │ │ │ mov r4, r0 │ │ │ │ bl 1685d8 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 166ad0 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 166d18 │ │ │ │ - bl 2c3e1c │ │ │ │ + bl 2c3e0c │ │ │ │ ldr r3, [pc, #112] @ (166d38 ) │ │ │ │ ldr r2, [pc, #112] @ (166d3c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (166d40 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #96] @ (166d44 ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -4737,41 +4737,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (166d48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #48] @ (166d4c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mov r0, r4 │ │ │ │ blx 162de8 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ nop │ │ │ │ - strh r2, [r5, r7] │ │ │ │ + strh r2, [r3, r7] │ │ │ │ movs r5, r5 │ │ │ │ ldrb r2, [r5, r3] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r6, #40] @ 0x28 │ │ │ │ + strh r6, [r4, #40] @ 0x28 │ │ │ │ movs r5, r6 │ │ │ │ - bne.n 166cc0 │ │ │ │ + bne.n 166ca0 │ │ │ │ movs r4, r5 │ │ │ │ - add r0, sp, #48 @ 0x30 │ │ │ │ + add r7, pc, #1008 @ (adr r7, 167134 ) │ │ │ │ movs r5, r5 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 166dc4 │ │ │ │ + bcs.n 166da4 │ │ │ │ movs r4, r5 │ │ │ │ - bcs.n 166de0 │ │ │ │ + bcs.n 166dc0 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00166d50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -4817,73 +4817,73 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (166e28 ) │ │ │ │ bl 1685d8 │ │ │ │ - bl 2c3e24 │ │ │ │ + bl 2c3e14 │ │ │ │ ldr r1, [pc, #80] @ (166e2c ) │ │ │ │ ldr r2, [pc, #80] @ (166e30 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 166dfc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2c41d0 │ │ │ │ + bl 2c41c0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (166e34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r1, [pc, #36] @ (166e38 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 16238c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 161814 │ │ │ │ - add r7, pc, #24 @ (adr r7, 166e44 ) │ │ │ │ + add r6, pc, #984 @ (adr r6, 167204 ) │ │ │ │ movs r5, r5 │ │ │ │ - strh r4, [r4, #32] │ │ │ │ + strh r4, [r2, #32] │ │ │ │ movs r5, r6 │ │ │ │ - beq.n 166d94 │ │ │ │ + beq.n 166d74 │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 166f2c │ │ │ │ + bne.n 166f0c │ │ │ │ movs r4, r5 │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 167238 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (166f20 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #204] @ (166f24 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (166f28 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 160cec │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #181] @ 0xb5 │ │ │ │ cbnz r3, 166eca │ │ │ │ ldrb.w r3, [r5, #180] @ 0xb4 │ │ │ │ @@ -4943,57 +4943,57 @@ │ │ │ │ ldr r1, [pc, #56] @ (166f48 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 160f98 │ │ │ │ b.n 166e94 │ │ │ │ nop │ │ │ │ - strh r6, [r2, #34] @ 0x22 │ │ │ │ + strh r6, [r0, #34] @ 0x22 │ │ │ │ movs r5, r6 │ │ │ │ - beq.n 166f68 │ │ │ │ + beq.n 166f48 │ │ │ │ movs r4, r5 │ │ │ │ - bpl.n 166e94 │ │ │ │ + bpl.n 166e74 │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 166e44 │ │ │ │ + bne.n 167024 │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 166e8c │ │ │ │ + bne.n 166e6c │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 166e94 │ │ │ │ + bne.n 166e74 │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 166f7c │ │ │ │ + bne.n 166f5c │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 166f74 │ │ │ │ + bne.n 166f54 │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 166fe0 │ │ │ │ + bne.n 166fc0 │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 166f9c │ │ │ │ + bne.n 166f7c │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 166f60 │ │ │ │ + beq.n 166f40 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00166f4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w r3, [pc, #1540] @ 167570 │ │ │ │ ldr.w r2, [pc, #1540] @ 167574 │ │ │ │ ldr.w r1, [pc, #1540] @ 167578 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 16722c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -5182,30 +5182,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (167584 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1671ee │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 167052 │ │ │ │ ldr r3, [pc, #944] @ (167588 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (16758c ) │ │ │ │ ldr r1, [pc, #944] @ (167590 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -5264,15 +5264,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -5314,15 +5314,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 160878 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 1674b0 │ │ │ │ @@ -5337,15 +5337,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 1672a0 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (1675a0 ) │ │ │ │ ldr r4, [pc, #564] @ (1675a4 ) │ │ │ │ @@ -5354,15 +5354,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (1675a8 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1671ee │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 1670b2 │ │ │ │ ldr r3, [pc, #528] @ (1675ac ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -5370,15 +5370,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (1675b4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1671ee │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 1670c2 │ │ │ │ ldr r3, [pc, #500] @ (1675b8 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -5386,15 +5386,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (1675c0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1671ee │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -5419,15 +5419,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (1675cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 167326 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 1670d4 │ │ │ │ ldr r3, [pc, #392] @ (1675d0 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -5435,15 +5435,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (1675d8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1671ee │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 1670e4 │ │ │ │ ldr r3, [pc, #364] @ (1675dc ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -5451,15 +5451,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (1675e4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1671ee │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 1670f4 │ │ │ │ ldr r3, [pc, #336] @ (1675e8 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -5467,15 +5467,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (1675f0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1671ee │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 16750a │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -5484,15 +5484,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 1672a0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 16750a │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -5501,15 +5501,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 1672a0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1672a0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -5517,15 +5517,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 1672a0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1673da │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -5539,79 +5539,79 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #179] @ 0xb3 │ │ │ │ b.n 1672f4 │ │ │ │ nop │ │ │ │ - strh r0, [r7, #24] │ │ │ │ + strh r0, [r5, #24] │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r7!, {r2} │ │ │ │ + ldmia r6, {r2, r4, r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - bmi.n 1674ac │ │ │ │ + bmi.n 16748c │ │ │ │ movs r4, r5 │ │ │ │ - strh r2, [r7, #6] │ │ │ │ + strh r2, [r5, #6] │ │ │ │ movs r5, r6 │ │ │ │ - bne.n 1675dc │ │ │ │ + bne.n 1675bc │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r5!, {r2, r4, r6, r7} │ │ │ │ + ldmia r5!, {r2, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - strh r6, [r1, #6] │ │ │ │ + strh r6, [r7, #4] │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r6!, {r2, r4, r7} │ │ │ │ + ldmia r6!, {r2, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r5, {r2, r4, r5, r7} │ │ │ │ + ldmia r5, {r2, r5, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4} │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r4, [r3, #30] │ │ │ │ + ldrb r4, [r1, #30] │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r2, [r7, #28] │ │ │ │ + ldrb r2, [r5, #28] │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r7!, {r3, r5} │ │ │ │ + ldmia r7!, {r3, r4} │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r4, {r1, r2, r4} │ │ │ │ + ldmia r4!, {r1, r2} │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r4, [r1, #28] │ │ │ │ + ldrb r4, [r7, #27] │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r5!, {r1, r3, r4} │ │ │ │ + ldmia r5!, {r1, r3} │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r4, [r4, #27] │ │ │ │ + ldrb r4, [r2, #27] │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r5, {r1, r2, r3, r5} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4} │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r3, {r1, r3, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r0, [r1, #26] │ │ │ │ + ldrb r0, [r7, #25] │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r5, {r1, r3, r5, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r3, {r1, r3, r5, r6} │ │ │ │ + ldmia r3, {r1, r3, r4, r6} │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r3, #25] │ │ │ │ + ldrb r6, [r1, #25] │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r4!, {r2, r5, r6, r7} │ │ │ │ + ldmia r4, {r2, r4, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r3!, {r2, r6} │ │ │ │ + ldmia r3!, {r2, r4, r5} │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r6, #24] │ │ │ │ + ldrb r6, [r4, #24] │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r2, r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r3, {r2, r3, r4} │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r1, #24] │ │ │ │ + ldrb r6, [r7, #23] │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r5!, {r2} │ │ │ │ + ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001675f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -5624,25 +5624,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (167838 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #532] @ (16783c ) │ │ │ │ ldr r2, [pc, #536] @ (167840 ) │ │ │ │ ldr r1, [pc, #536] @ (167844 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1676b2 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -5668,27 +5668,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 16764a │ │ │ │ ldr r3, [pc, #444] @ (167848 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #436] @ (16784c ) │ │ │ │ ldr r2, [pc, #440] @ (167850 ) │ │ │ │ ldr r1, [pc, #440] @ (167854 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 167754 │ │ │ │ ldr r3, [pc, #420] @ (167858 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (16785c ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -5703,21 +5703,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1677e0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1677b2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #368] @ (167860 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 167720 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 16778e │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 16777e │ │ │ │ cmp r4, #6 │ │ │ │ @@ -5734,27 +5734,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 167712 │ │ │ │ ldr r3, [pc, #312] @ (167864 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #300] @ (167868 ) │ │ │ │ ldr r2, [pc, #304] @ (16786c ) │ │ │ │ ldr r1, [pc, #304] @ (167870 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (167874 ) │ │ │ │ ldr r3, [pc, #216] @ (167834 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -5792,114 +5792,114 @@ │ │ │ │ bne.n 1676ca │ │ │ │ b.n 167718 │ │ │ │ ldr r3, [pc, #176] @ (167864 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #180] @ (167878 ) │ │ │ │ ldr r2, [pc, #180] @ (16787c ) │ │ │ │ ldr r1, [pc, #184] @ (167880 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 167754 │ │ │ │ ldr r3, [pc, #100] @ (167848 ) │ │ │ │ ldr r4, [pc, #160] @ (167884 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #148] @ (167888 ) │ │ │ │ ldr r1, [pc, #148] @ (16788c ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 167754 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #120] @ (167890 ) │ │ │ │ ldr r2, [pc, #120] @ (167894 ) │ │ │ │ ldr r1, [pc, #124] @ (167898 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ b.n 167712 │ │ │ │ nop │ │ │ │ strh r4, [r1, r6] │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r0, #18] │ │ │ │ + ldrb r2, [r6, #17] │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r1, r2, r3, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r5, {r1, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r4, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ movs r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #16] │ │ │ │ + ldrb r2, [r0, #16] │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r4!, {r2, r3, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r2, [r6, #15] │ │ │ │ + ldrb r2, [r4, #15] │ │ │ │ movs r5, r6 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r5, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r5, {r5} │ │ │ │ + ldmia r5!, {r4} │ │ │ │ movs r4, r5 │ │ │ │ asrs r0, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #13] │ │ │ │ + ldrb r6, [r3, #13] │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r4!, {r2, r3, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r0!, {r1, r4, r6} │ │ │ │ + ldmia r0!, {r1, r6} │ │ │ │ movs r4, r5 │ │ │ │ strh r6, [r7, r0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r4, #11] │ │ │ │ + ldrb r4, [r2, #11] │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r3!, {r1, r4, r6, r7} │ │ │ │ + ldmia r3!, {r1, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r7!, {r3, r6, r7} │ │ │ │ + stmia r7!, {r3, r4, r5, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r3, {r3, r7} │ │ │ │ + ldmia r3, {r3, r4, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r2, [r6, #10] │ │ │ │ + ldrb r2, [r4, #10] │ │ │ │ movs r5, r6 │ │ │ │ - stmia r7!, {r1, r3, r4, r7} │ │ │ │ + stmia r7!, {r1, r3, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r0, [r2, #10] │ │ │ │ + ldrb r0, [r0, #10] │ │ │ │ movs r5, r6 │ │ │ │ - stmia r6!, {r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r2, r3, r6} │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r3!, {r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 0016789c : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -5974,15 +5974,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (1679a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -5993,29 +5993,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (1679ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 167962 │ │ │ │ bl 162ee8 │ │ │ │ nop │ │ │ │ - ldrb r4, [r3, #5] │ │ │ │ + ldrb r4, [r1, #5] │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r2!, {r1, r3, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r6!, {r6} │ │ │ │ + stmia r6!, {r4, r5} │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r5, #4] │ │ │ │ + ldrb r6, [r3, #4] │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r6!, {r1, r4} │ │ │ │ + stmia r6!, {r1} │ │ │ │ movs r4, r5 │ │ │ │ ldr r3, [pc, #16] @ (1679c4 ) │ │ │ │ ldr r2, [pc, #20] @ (1679c8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (1679cc ) │ │ │ │ @@ -6023,22 +6023,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r7, [pc, #912] @ (167d58 ) │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r2, r3} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ ldr r1, [pc, #8] @ (1679dc ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ nop │ │ │ │ - ldmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r3, r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (167a34 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -6058,44 +6058,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1f7428 │ │ │ │ ldr r7, [pc, #648] @ (167cc0 ) │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r5} │ │ │ │ + stmia r4!, {r1, r4} │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00167a40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (167a7c ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 405e7c │ │ │ │ + bl 405e6c │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 406338 │ │ │ │ + bl 406328 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 406338 │ │ │ │ + bl 406328 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 406338 │ │ │ │ + b.w 406328 │ │ │ │ nop │ │ │ │ movs r5, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00167a80 : │ │ │ │ ldr r3, [pc, #20] @ (167a98 ) │ │ │ │ ldr r2, [pc, #24] @ (167a9c ) │ │ │ │ @@ -6111,28 +6111,28 @@ │ │ │ │ bx r3 │ │ │ │ ldr r7, [pc, #80] @ (167aec ) │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #84 @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r7} │ │ │ │ + stmia r3!, {r1, r2, r7} │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00167aa8 : │ │ │ │ ldr r0, [pc, #12] @ (167ab8 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (167abc ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ movs r5, #54 @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r3!, {r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r3, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00167ac0 : │ │ │ │ ldr r3, [pc, #40] @ (167aec ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 167ae2 │ │ │ │ @@ -6244,33 +6244,33 @@ │ │ │ │ nop │ │ │ │ ldr r6, [pc, #528] @ (167dd4 ) │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #196 @ 0xc4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1, {r1, r3, r5, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r7} │ │ │ │ movs r4, r5 │ │ │ │ strh r4, [r0, #38] @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #142 @ 0x8e │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r2, [r2, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r4, #30] │ │ │ │ + strb r0, [r2, #30] │ │ │ │ movs r5, r6 │ │ │ │ - stmia r2!, {r1, r3, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r1!, {r3, r6} │ │ │ │ + ldmia r1!, {r3, r4, r5} │ │ │ │ movs r4, r5 │ │ │ │ - strb r0, [r1, #30] │ │ │ │ + strb r0, [r7, #29] │ │ │ │ movs r5, r6 │ │ │ │ - stmia r2!, {r1, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r1!, {r3, r4, r6} │ │ │ │ + ldmia r1!, {r3, r6} │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00167bf4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6317,15 +6317,15 @@ │ │ │ │ nop │ │ │ │ ldr r5, [pc, #568] @ (167ea4 ) │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #206 @ 0xce │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r0!, {r1, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r5, r7} │ │ │ │ movs r4, r5 │ │ │ │ movs r3, #162 @ 0xa2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r4, #28] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00167c80 : │ │ │ │ @@ -6432,15 +6432,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #832] @ (1680c0 ) │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [pc, #688] @ (168034 ) │ │ │ │ movs r6, r7 │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ asrs r0, r7, #15 │ │ │ │ ... │ │ │ │ │ │ │ │ 00167d90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -6563,15 +6563,15 @@ │ │ │ │ bgt.n 167eaa │ │ │ │ ldr r0, [pc, #116] @ (167f34 ) │ │ │ │ movs r2, #229 @ 0xe5 │ │ │ │ ldr r1, [pc, #116] @ (167f38 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -6597,40 +6597,40 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #696] @ (1681cc ) │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r1} │ │ │ │ - movs r4, r5 │ │ │ │ - asrs r0, r7, #15 │ │ │ │ - movs r0, r0 │ │ │ │ + itee │ │ │ │ + mov r4, r5 │ │ │ │ + asral r0, r7, #15 │ │ │ │ + moval r0, r0 │ │ │ │ movs r1, #140 @ 0x8c │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r2, [r4, #12] │ │ │ │ movs r6, r7 │ │ │ │ movs r1, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - itt hi │ │ │ │ - movhi r4, r5 │ │ │ │ - movhi r1, #32 │ │ │ │ + ite vc │ │ │ │ + movvc r4, r5 │ │ │ │ + movvs r1, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ittt vs │ │ │ │ - movvs r4, r5 │ │ │ │ - strbvs r0, [r0, #17] │ │ │ │ - movvs r5, r6 │ │ │ │ - stmia r6!, {r1, r2, r3, r5} │ │ │ │ + itee pl │ │ │ │ + movpl r4, r5 │ │ │ │ + strbmi r0, [r6, #16] │ │ │ │ + movmi r5, r6 │ │ │ │ + stmia r6!, {r1, r2, r3, r4} │ │ │ │ movs r4, r5 │ │ │ │ - itte cs │ │ │ │ - movcs r4, r5 │ │ │ │ + itet ne │ │ │ │ + movne r4, r5 │ │ │ │ │ │ │ │ 00167f48 : │ │ │ │ - ldrcs r2, [pc, #104] @ (167fb4 ) │ │ │ │ - mrccc 15, 0, r3, cr13, cr0, {3} │ │ │ │ + ldreq r2, [pc, #104] @ (167fb4 ) │ │ │ │ + mrcne 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (167fb8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr.w r3, [r2, #128] @ 0x80 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #128] @ 0x80 │ │ │ │ cbz r3, 167f6e │ │ │ │ @@ -6656,30 +6656,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 406470 │ │ │ │ + bl 406460 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #245 @ 0xf5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #288] @ (1680dc ) │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #90 @ 0x5a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bkpt 0x009a │ │ │ │ + bkpt 0x008a │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00167fc8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -6744,21 +6744,21 @@ │ │ │ │ nop │ │ │ │ ldr r1, [pc, #736] @ (16834c ) │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r7, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r5, r7} │ │ │ │ movs r4, r5 │ │ │ │ subs r0, r0, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r5, r6, r7, pc} │ │ │ │ + pop {r1, r3, r4, r6, r7, pc} │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00168084 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -6801,23 +6801,23 @@ │ │ │ │ strb.w r5, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 1680d4 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 406430 │ │ │ │ + bl 406420 │ │ │ │ b.n 1680d4 │ │ │ │ ldr r1, [pc, #0] @ (168100 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r0, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2} │ │ │ │ + stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ subs r6, r1, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00168110 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -6913,15 +6913,15 @@ │ │ │ │ mov.w r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 168282 │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 168262 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ @@ -6937,20 +6937,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1681f6 │ │ │ │ ldr r1, [pc, #96] @ (1682a8 ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r0, [pc, #84] @ (1682ac ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 406470 │ │ │ │ + b.w 406460 │ │ │ │ bl 1f7628 │ │ │ │ bl 167dcc │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 167f48 │ │ │ │ mov.w r1, #372 @ 0x174 │ │ │ │ @@ -6960,22 +6960,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 16820c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #354 @ 0x162 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ @ instruction: 0x47d6 │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - pop {r4, r6} │ │ │ │ + pop {r6} │ │ │ │ movs r4, r5 │ │ │ │ - cbnz r2, 168322 │ │ │ │ + cbnz r2, 16831e │ │ │ │ movs r4, r5 │ │ │ │ adds r2, r1, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 001682b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -7043,25 +7043,25 @@ │ │ │ │ bpl.n 168314 │ │ │ │ ldr r0, [pc, #32] @ (168380 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 168314 │ │ │ │ mov r8, r9 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00168384 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7098,25 +7098,25 @@ │ │ │ │ bpl.n 1683b6 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (168400 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1683b6 │ │ │ │ mov r0, r0 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r3, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00168404 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7247,27 +7247,27 @@ │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00168530 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 2b53bc │ │ │ │ + bl 2b53a8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00168550 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 2b53bc │ │ │ │ + bl 2b53a8 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00168570 : │ │ │ │ @@ -7275,89 +7275,89 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #76] @ (1685cc ) │ │ │ │ sub sp, #8 │ │ │ │ add r3, pc │ │ │ │ mov r4, r3 │ │ │ │ - bl 2b53bc │ │ │ │ + bl 2b53a8 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #29 │ │ │ │ beq.n 1685a2 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 2b53bc │ │ │ │ + bl 2b53a8 │ │ │ │ ldr.w ip, [pc, #40] @ 1685d0 │ │ │ │ ldr r3, [pc, #40] @ (1685d4 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [r0, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 3f6168 │ │ │ │ + b.w 3f6158 │ │ │ │ add r6, r2 │ │ │ │ movs r6, r7 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #36 @ 0x24 │ │ │ │ ... │ │ │ │ │ │ │ │ 001685d8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 2b53bc │ │ │ │ + bl 2b53a8 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 001685f8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 2b53bc │ │ │ │ + bl 2b53a8 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00168618 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 2b53bc │ │ │ │ + bl 2b53a8 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00168638 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 2b53bc │ │ │ │ + bl 2b53a8 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ sub.w r0, r0, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7463,41 +7463,41 @@ │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ (168778 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bkpt 0x00fc │ │ │ │ + bkpt 0x00ec │ │ │ │ movs r4, r5 │ │ │ │ - ittt cc │ │ │ │ - movcc r4, r5 │ │ │ │ - ite cs @ unpredictable │ │ │ │ + itee cs │ │ │ │ movcs r4, r5 │ │ │ │ - itte ne @ unpredictable │ │ │ │ + itt ne @ unpredictable │ │ │ │ movne r4, r5 │ │ │ │ - it eq @ unpredictable │ │ │ │ + itet eq @ unpredictable │ │ │ │ moveq r4, r5 │ │ │ │ - ittt ne │ │ │ │ - movne r4, r5 │ │ │ │ - bkpt 0x00e4 │ │ │ │ + bkpt 0x00f8 │ │ │ │ + moveq r4, r5 │ │ │ │ + itee eq │ │ │ │ + moveq r4, r5 │ │ │ │ + bkpt 0x00d4 │ │ │ │ movne r4, r5 │ │ │ │ - bkpt 0x00d2 │ │ │ │ + bkpt 0x00c2 │ │ │ │ movs r4, r5 │ │ │ │ - bkpt 0x00c0 │ │ │ │ + bkpt 0x00b0 │ │ │ │ movs r4, r5 │ │ │ │ - bkpt 0x00ae │ │ │ │ + bkpt 0x009e │ │ │ │ movs r4, r5 │ │ │ │ - bkpt 0x009c │ │ │ │ + bkpt 0x008c │ │ │ │ movs r4, r5 │ │ │ │ - bkpt 0x008e │ │ │ │ + bkpt 0x007e │ │ │ │ movs r4, r5 │ │ │ │ - bkpt 0x007c │ │ │ │ + bkpt 0x006c │ │ │ │ movs r4, r5 │ │ │ │ - bkpt 0x009e │ │ │ │ + bkpt 0x008e │ │ │ │ movs r4, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ sub sp, #8 │ │ │ │ @@ -7549,17 +7549,17 @@ │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - bkpt 0x004e │ │ │ │ + bkpt 0x003e │ │ │ │ movs r4, r5 │ │ │ │ - bkpt 0x0018 │ │ │ │ + bkpt 0x0008 │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r2 │ │ │ │ @@ -7970,61 +7970,61 @@ │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r0, #28] │ │ │ │ movs r6, r7 │ │ │ │ strb r4, [r5, #27] │ │ │ │ movs r6, r7 │ │ │ │ - pop {r2, r4, r5, r6} │ │ │ │ + pop {r2, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ subs r7, #234 @ 0xea │ │ │ │ movs r6, r7 │ │ │ │ - pop {r2, r6} │ │ │ │ + pop {r2, r4, r5} │ │ │ │ movs r4, r5 │ │ │ │ - pop {r1, r4, r6, r7} │ │ │ │ + pop {r1, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - pop {r2, r3, r4, r5, r7} │ │ │ │ + pop {r2, r3, r5, r7} │ │ │ │ movs r4, r5 │ │ │ │ - pop {r2, r4, r7} │ │ │ │ + pop {r2, r7} │ │ │ │ movs r4, r5 │ │ │ │ - pop {r4, r5, r6} │ │ │ │ + pop {r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ - pop {r4} │ │ │ │ + pop {} │ │ │ │ movs r4, r5 │ │ │ │ - cbnz r4, 168ca6 │ │ │ │ + cbnz r4, 168ca2 │ │ │ │ movs r4, r5 │ │ │ │ - cbnz r2, 168ca0 │ │ │ │ + cbnz r2, 168c9c │ │ │ │ movs r4, r5 │ │ │ │ - pop {r2, r6} │ │ │ │ + pop {r2, r4, r5} │ │ │ │ movs r4, r5 │ │ │ │ - cbnz r0, 168ca4 │ │ │ │ + cbnz r0, 168ca0 │ │ │ │ movs r4, r5 │ │ │ │ - cbnz r0, 168ca4 │ │ │ │ + cbnz r0, 168ca0 │ │ │ │ movs r4, r5 │ │ │ │ - cbnz r4, 168cb2 │ │ │ │ + cbnz r4, 168cae │ │ │ │ movs r4, r5 │ │ │ │ - cbnz r6, 168ca6 │ │ │ │ + cbnz r6, 168ca2 │ │ │ │ movs r4, r5 │ │ │ │ - cbnz r6, 168ca0 │ │ │ │ + cbnz r6, 168c9c │ │ │ │ movs r4, r5 │ │ │ │ - cbnz r2, 168ca0 │ │ │ │ + cbnz r2, 168c9c │ │ │ │ movs r4, r5 │ │ │ │ - revsh r4, r6 │ │ │ │ + revsh r4, r4 │ │ │ │ movs r4, r5 │ │ │ │ - cbnz r0, 168c98 │ │ │ │ + cbnz r0, 168c94 │ │ │ │ movs r4, r5 │ │ │ │ - cbnz r6, 168ca0 │ │ │ │ + cbnz r6, 168c9c │ │ │ │ movs r4, r5 │ │ │ │ - cbnz r4, 168c9c │ │ │ │ + cbnz r4, 168c98 │ │ │ │ movs r4, r5 │ │ │ │ - cbnz r2, 168ca0 │ │ │ │ + cbnz r2, 168c9c │ │ │ │ movs r4, r5 │ │ │ │ - hlt 0x0018 │ │ │ │ + hlt 0x0008 │ │ │ │ movs r4, r5 │ │ │ │ - hlt 0x0026 │ │ │ │ + hlt 0x0016 │ │ │ │ movs r4, r5 │ │ │ │ ldrb r3, [r0, r2] │ │ │ │ lsrs r3, r3, #6 │ │ │ │ beq.n 168c78 │ │ │ │ cmp r3, #3 │ │ │ │ ite eq │ │ │ │ moveq r0, #6 │ │ │ │ @@ -8149,23 +8149,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - stmia r1!, {r3, r4, r7} │ │ │ │ + stmia r1!, {r3, r7} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r1!, {r1, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r3, r6} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r1!, {r2, r3, r5} │ │ │ │ + stmia r1!, {r2, r3, r4} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r0!, {r2, r6, r7} │ │ │ │ + stmia r0!, {r2, r4, r5, r7} │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (168e94 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -8190,15 +8190,15 @@ │ │ │ │ bl 168c80 │ │ │ │ cmp r6, fp │ │ │ │ bge.n 168e32 │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 4331b8 │ │ │ │ + bl 4331a8 │ │ │ │ ldr r1, [pc, #140] @ (168e98 ) │ │ │ │ ldr r3, [pc, #140] @ (168e9c ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -8248,25 +8248,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - stmia r0!, {r2, r7} │ │ │ │ + stmia r0!, {r2, r4, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r0!, {r1, r2, r3, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ movs r4, r5 │ │ │ │ - str r4, [r5, #36] @ 0x24 │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ movs r0, r6 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r0!, {r1, r2, r3, r5} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r0!, {r1, r2, r5} │ │ │ │ + stmia r0!, {r1, r2, r4} │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r2, r7, #15 │ │ │ │ + lsrs r2, r5, #15 │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -8465,17 +8465,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #10 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #94 @ 0x5e │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x0008 │ │ │ │ + pop {r3, r4, r5, r6, r7, pc} │ │ │ │ movs r4, r5 │ │ │ │ - bkpt 0x0050 │ │ │ │ + bkpt 0x0040 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001690b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -8551,15 +8551,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #192 @ 0xc0 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #104 @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r3, r5, r7, pc} │ │ │ │ + pop {r1, r3, r4, r7, pc} │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 0016917c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -8697,23 +8697,23 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #4 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r6} │ │ │ │ + pop {r2, r4, r5} │ │ │ │ movs r4, r5 │ │ │ │ adds r6, #230 @ 0xe6 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r5, #4] │ │ │ │ + str r6, [r3, #4] │ │ │ │ movs r5, r6 │ │ │ │ - pop {r2, r3, r4, r5, r6} │ │ │ │ + pop {r2, r3, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ - pop {r1, r2, r3, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00169318 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -8801,33 +8801,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #106 @ 0x6a │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #4 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r0, 169474 │ │ │ │ + cbnz r0, 169470 │ │ │ │ movs r4, r5 │ │ │ │ - ldrsh r0, [r0, r6] │ │ │ │ + ldrsh r0, [r6, r5] │ │ │ │ movs r5, r6 │ │ │ │ - cbnz r6, 169466 │ │ │ │ + cbnz r6, 169462 │ │ │ │ movs r4, r5 │ │ │ │ - cbnz r2, 169472 │ │ │ │ + cbnz r2, 16946e │ │ │ │ movs r4, r5 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (169420 ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - add r3, pc, #848 @ (adr r3, 169774 ) │ │ │ │ + add r3, pc, #784 @ (adr r3, 169734 ) │ │ │ │ movs r2, r6 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -8965,15 +8965,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ movs r6, r7 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r4, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - hlt 0x002e │ │ │ │ + hlt 0x001e │ │ │ │ movs r4, r5 │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -9113,21 +9113,21 @@ │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #138 @ 0x8a │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - cbnz r6, 16970a │ │ │ │ + cbnz r6, 169706 │ │ │ │ movs r4, r5 │ │ │ │ adds r3, #26 │ │ │ │ movs r6, r7 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7aa │ │ │ │ + @ instruction: 0xb79a │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001696f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -9293,47 +9293,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7a4 │ │ │ │ + @ instruction: 0xb794 │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xb7aa │ │ │ │ + @ instruction: 0xb79a │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xb764 │ │ │ │ + @ instruction: 0xb754 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001698ac : │ │ │ │ ldr r3, [pc, #4] @ (1698b4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 1697dc │ │ │ │ nop │ │ │ │ - @ instruction: 0xb746 │ │ │ │ + @ instruction: 0xb736 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001698b8 : │ │ │ │ ldr r3, [pc, #4] @ (1698c0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 1697dc │ │ │ │ nop │ │ │ │ - @ instruction: 0xb742 │ │ │ │ + @ instruction: 0xb732 │ │ │ │ movs r4, r5 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (1698dc ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - ldrb r6, [r1, #22] │ │ │ │ + ldrb r6, [r7, #21] │ │ │ │ movs r1, r6 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -9349,17 +9349,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (169918 ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - @ instruction: 0xb70a │ │ │ │ + @ instruction: 0xb6fa │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xb70a │ │ │ │ + @ instruction: 0xb6fa │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 0016991c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -9442,19 +9442,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - cpsid i │ │ │ │ + cpsie i │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [r4, r6] │ │ │ │ + ldr r0, [r2, r6] │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb654 │ │ │ │ + @ instruction: 0xb644 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00169a08 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -9533,15 +9533,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ lsls r4, r7, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r0, r7] │ │ │ │ + strb r6, [r6, r6] │ │ │ │ movs r0, r6 │ │ │ │ │ │ │ │ 00169ad0 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00169ad4 : │ │ │ │ @@ -10157,23 +10157,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (16a170 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r4, r1] │ │ │ │ + strh r6, [r2, r1] │ │ │ │ movs r5, r6 │ │ │ │ - add r7, sp, #232 @ 0xe8 │ │ │ │ + add r7, sp, #168 @ 0xa8 │ │ │ │ movs r4, r5 │ │ │ │ - strh r2, [r2, r1] │ │ │ │ + strh r2, [r0, r1] │ │ │ │ movs r5, r6 │ │ │ │ - add r7, sp, #160 @ 0xa0 │ │ │ │ + add r7, sp, #96 @ 0x60 │ │ │ │ movs r4, r5 │ │ │ │ - add r7, sp, #256 @ 0x100 │ │ │ │ + add r7, sp, #192 @ 0xc0 │ │ │ │ movs r4, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -10258,29 +10258,29 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 160584 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str r2, [r3, r6] │ │ │ │ + str r2, [r1, r6] │ │ │ │ movs r5, r6 │ │ │ │ - add r6, sp, #440 @ 0x1b8 │ │ │ │ + add r6, sp, #376 @ 0x178 │ │ │ │ movs r4, r5 │ │ │ │ - str r4, [r6, r5] │ │ │ │ + str r4, [r4, r5] │ │ │ │ movs r5, r6 │ │ │ │ - add r6, sp, #600 @ 0x258 │ │ │ │ + add r6, sp, #536 @ 0x218 │ │ │ │ movs r4, r5 │ │ │ │ - add r6, sp, #272 @ 0x110 │ │ │ │ + add r6, sp, #208 @ 0xd0 │ │ │ │ movs r4, r5 │ │ │ │ - str r2, [r3, r5] │ │ │ │ + str r2, [r1, r5] │ │ │ │ movs r5, r6 │ │ │ │ - add r6, sp, #496 @ 0x1f0 │ │ │ │ + add r6, sp, #432 @ 0x1b0 │ │ │ │ movs r4, r5 │ │ │ │ - add r6, sp, #168 @ 0xa8 │ │ │ │ + add r6, sp, #104 @ 0x68 │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -11246,61 +11246,61 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ movs r6, #240 @ 0xf0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #238 @ 0xee │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [pc, #496] @ (16af48 ) │ │ │ │ + ldr r2, [pc, #432] @ (16af08 ) │ │ │ │ movs r5, r6 │ │ │ │ - add r7, pc, #328 @ (adr r7, 16aea4 ) │ │ │ │ + add r7, pc, #264 @ (adr r7, 16ae64 ) │ │ │ │ movs r4, r5 │ │ │ │ - add r7, pc, #424 @ (adr r7, 16af08 ) │ │ │ │ + add r7, pc, #360 @ (adr r7, 16aec8 ) │ │ │ │ movs r4, r5 │ │ │ │ - ldr r1, [pc, #912] @ (16b0f4 ) │ │ │ │ + ldr r1, [pc, #848] @ (16b0b4 ) │ │ │ │ movs r5, r6 │ │ │ │ - add r7, pc, #296 @ (adr r7, 16ae90 ) │ │ │ │ + add r7, pc, #232 @ (adr r7, 16ae50 ) │ │ │ │ movs r4, r5 │ │ │ │ - add r6, pc, #720 @ (adr r6, 16b03c ) │ │ │ │ + add r6, pc, #656 @ (adr r6, 16affc ) │ │ │ │ movs r4, r5 │ │ │ │ - mov lr, lr │ │ │ │ + mov lr, ip │ │ │ │ movs r5, r6 │ │ │ │ - add r4, pc, #448 @ (adr r4, 16af34 ) │ │ │ │ + add r4, pc, #384 @ (adr r4, 16aef4 ) │ │ │ │ movs r4, r5 │ │ │ │ - add r3, pc, #792 @ (adr r3, 16b090 ) │ │ │ │ + add r3, pc, #728 @ (adr r3, 16b050 ) │ │ │ │ movs r4, r5 │ │ │ │ - mov lr, fp │ │ │ │ + mov lr, r9 │ │ │ │ movs r5, r6 │ │ │ │ - add r4, pc, #464 @ (adr r4, 16af50 ) │ │ │ │ + add r4, pc, #400 @ (adr r4, 16af10 ) │ │ │ │ movs r4, r5 │ │ │ │ - add r3, pc, #696 @ (adr r3, 16b03c ) │ │ │ │ + add r3, pc, #632 @ (adr r3, 16affc ) │ │ │ │ movs r4, r5 │ │ │ │ - mov sl, r8 │ │ │ │ + mov sl, r6 │ │ │ │ movs r5, r6 │ │ │ │ - add r4, pc, #432 @ (adr r4, 16af3c ) │ │ │ │ + add r4, pc, #368 @ (adr r4, 16aefc ) │ │ │ │ movs r4, r5 │ │ │ │ - add r3, pc, #960 @ (adr r3, 16b150 ) │ │ │ │ + add r3, pc, #896 @ (adr r3, 16b110 ) │ │ │ │ movs r4, r5 │ │ │ │ - mov ip, r4 │ │ │ │ + mov ip, r2 │ │ │ │ movs r5, r6 │ │ │ │ - add r3, pc, #480 @ (adr r3, 16af78 ) │ │ │ │ + add r3, pc, #416 @ (adr r3, 16af38 ) │ │ │ │ movs r4, r5 │ │ │ │ - mov lr, r1 │ │ │ │ + mov r6, pc │ │ │ │ movs r5, r6 │ │ │ │ - add r3, pc, #392 @ (adr r3, 16af28 ) │ │ │ │ + add r3, pc, #328 @ (adr r3, 16aee8 ) │ │ │ │ movs r4, r5 │ │ │ │ - mov r4, pc │ │ │ │ + mov r4, sp │ │ │ │ movs r5, r6 │ │ │ │ - add r3, pc, #320 @ (adr r3, 16aee8 ) │ │ │ │ + add r3, pc, #256 @ (adr r3, 16aea8 ) │ │ │ │ movs r4, r5 │ │ │ │ - mov r0, sp │ │ │ │ + mov r0, fp │ │ │ │ movs r5, r6 │ │ │ │ - add r3, pc, #616 @ (adr r3, 16b018 ) │ │ │ │ + add r3, pc, #552 @ (adr r3, 16afd8 ) │ │ │ │ movs r4, r5 │ │ │ │ - add r3, pc, #728 @ (adr r3, 16b08c ) │ │ │ │ + add r3, pc, #664 @ (adr r3, 16b04c ) │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 16b854 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -12250,61 +12250,61 @@ │ │ │ │ nop │ │ │ │ subs r0, r1, r7 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r7, r2 │ │ │ │ movs r6, r7 │ │ │ │ - subs r7, #112 @ 0x70 │ │ │ │ + subs r7, #96 @ 0x60 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [sp, #280] @ 0x118 │ │ │ │ + ldr r4, [sp, #216] @ 0xd8 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [sp, #376] @ 0x178 │ │ │ │ + ldr r4, [sp, #312] @ 0x138 │ │ │ │ movs r4, r5 │ │ │ │ - subs r6, #218 @ 0xda │ │ │ │ + subs r6, #202 @ 0xca │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [sp, #256] @ 0x100 │ │ │ │ + ldr r4, [sp, #192] @ 0xc0 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r3, [sp, #616] @ 0x268 │ │ │ │ movs r4, r5 │ │ │ │ - subs r4, #68 @ 0x44 │ │ │ │ + subs r4, #52 @ 0x34 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r1, [sp, #408] @ 0x198 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r1, [sp, #584] @ 0x248 │ │ │ │ + ldr r1, [sp, #520] @ 0x208 │ │ │ │ movs r4, r5 │ │ │ │ - subs r3, #218 @ 0xda │ │ │ │ + subs r3, #202 @ 0xca │ │ │ │ movs r5, r6 │ │ │ │ - ldr r1, [sp, #336] @ 0x150 │ │ │ │ + ldr r1, [sp, #272] @ 0x110 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r0, [sp, #616] @ 0x268 │ │ │ │ movs r4, r5 │ │ │ │ - subs r3, #192 @ 0xc0 │ │ │ │ + subs r3, #176 @ 0xb0 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r1, [sp, #344] @ 0x158 │ │ │ │ + ldr r1, [sp, #280] @ 0x118 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [sp, #576] @ 0x240 │ │ │ │ + ldr r0, [sp, #512] @ 0x200 │ │ │ │ movs r4, r5 │ │ │ │ - subs r3, #164 @ 0xa4 │ │ │ │ + subs r3, #148 @ 0x94 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r1, [sp, #312] @ 0x138 │ │ │ │ + ldr r1, [sp, #248] @ 0xf8 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [sp, #840] @ 0x348 │ │ │ │ + ldr r0, [sp, #776] @ 0x308 │ │ │ │ movs r4, r5 │ │ │ │ - subs r3, #134 @ 0x86 │ │ │ │ + subs r3, #118 @ 0x76 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [sp, #360] @ 0x168 │ │ │ │ + ldr r0, [sp, #296] @ 0x128 │ │ │ │ movs r4, r5 │ │ │ │ - subs r3, #112 @ 0x70 │ │ │ │ + subs r3, #96 @ 0x60 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [sp, #272] @ 0x110 │ │ │ │ + ldr r0, [sp, #208] @ 0xd0 │ │ │ │ movs r4, r5 │ │ │ │ - subs r3, #94 @ 0x5e │ │ │ │ + subs r3, #78 @ 0x4e │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [sp, #200] @ 0xc8 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 16c41c │ │ │ │ @@ -13311,61 +13311,61 @@ │ │ │ │ blx 160584 │ │ │ │ asrs r6, r7, #2 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #30 │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #154 @ 0x9a │ │ │ │ + adds r3, #138 @ 0x8a │ │ │ │ movs r5, r6 │ │ │ │ - str r0, [sp, #448] @ 0x1c0 │ │ │ │ + str r0, [sp, #384] @ 0x180 │ │ │ │ movs r4, r5 │ │ │ │ - str r0, [sp, #544] @ 0x220 │ │ │ │ + str r0, [sp, #480] @ 0x1e0 │ │ │ │ movs r4, r5 │ │ │ │ - adds r2, #220 @ 0xdc │ │ │ │ + adds r2, #204 @ 0xcc │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r0, [r6, #60] @ 0x3c │ │ │ │ + ldrh r0, [r4, #60] @ 0x3c │ │ │ │ movs r4, r5 │ │ │ │ - adds r2, #46 @ 0x2e │ │ │ │ + adds r2, #30 │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r4, [r2, #60] @ 0x3c │ │ │ │ + ldrh r4, [r0, #60] @ 0x3c │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r6, [r7, #54] @ 0x36 │ │ │ │ + ldrh r6, [r5, #54] @ 0x36 │ │ │ │ movs r4, r5 │ │ │ │ - adds r0, #92 @ 0x5c │ │ │ │ + adds r0, #76 @ 0x4c │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r6, [r1, #44] @ 0x2c │ │ │ │ + ldrh r6, [r7, #42] @ 0x2a │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r2, [r5, #44] @ 0x2c │ │ │ │ + ldrh r2, [r3, #44] @ 0x2c │ │ │ │ movs r4, r5 │ │ │ │ - cmp r7, #242 @ 0xf2 │ │ │ │ + cmp r7, #226 @ 0xe2 │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r4, [r5, #42] @ 0x2a │ │ │ │ + ldrh r4, [r3, #42] @ 0x2a │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r2, [r0, #38] @ 0x26 │ │ │ │ + ldrh r2, [r6, #36] @ 0x24 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r7, #218 @ 0xda │ │ │ │ + cmp r7, #202 @ 0xca │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r0, [r6, #42] @ 0x2a │ │ │ │ + ldrh r0, [r4, #42] @ 0x2a │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r2, [r5, #36] @ 0x24 │ │ │ │ + ldrh r2, [r3, #36] @ 0x24 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r7, #190 @ 0xbe │ │ │ │ + cmp r7, #174 @ 0xae │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r0, [r5, #42] @ 0x2a │ │ │ │ + ldrh r0, [r3, #42] @ 0x2a │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r4, [r5, #38] @ 0x26 │ │ │ │ + ldrh r4, [r3, #38] @ 0x26 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r7, #166 @ 0xa6 │ │ │ │ + cmp r7, #150 @ 0x96 │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r2, [r7, #34] @ 0x22 │ │ │ │ + ldrh r2, [r5, #34] @ 0x22 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r7, #148 @ 0x94 │ │ │ │ + cmp r7, #132 @ 0x84 │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r0, [r5, #34] @ 0x22 │ │ │ │ + ldrh r0, [r3, #34] @ 0x22 │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 16cf30 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -14318,61 +14318,61 @@ │ │ │ │ nop │ │ │ │ lsls r4, r6, #19 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r5, #15 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r0, #132 @ 0x84 │ │ │ │ + cmp r0, #116 @ 0x74 │ │ │ │ movs r5, r6 │ │ │ │ - strh r2, [r3, #42] @ 0x2a │ │ │ │ + strh r2, [r1, #42] @ 0x2a │ │ │ │ movs r4, r5 │ │ │ │ - strh r2, [r6, #42] @ 0x2a │ │ │ │ + strh r2, [r4, #42] @ 0x2a │ │ │ │ movs r4, r5 │ │ │ │ - movs r7, #240 @ 0xf0 │ │ │ │ + movs r7, #224 @ 0xe0 │ │ │ │ movs r5, r6 │ │ │ │ - strh r6, [r2, #42] @ 0x2a │ │ │ │ + strh r6, [r0, #42] @ 0x2a │ │ │ │ movs r4, r5 │ │ │ │ - strh r0, [r0, #38] @ 0x26 │ │ │ │ + strh r0, [r6, #36] @ 0x24 │ │ │ │ movs r4, r5 │ │ │ │ - movs r5, #102 @ 0x66 │ │ │ │ + movs r5, #86 @ 0x56 │ │ │ │ movs r5, r6 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r1, #20] │ │ │ │ movs r4, r5 │ │ │ │ - strh r4, [r6, #20] │ │ │ │ + strh r4, [r4, #20] │ │ │ │ movs r4, r5 │ │ │ │ - movs r4, #252 @ 0xfc │ │ │ │ + movs r4, #236 @ 0xec │ │ │ │ movs r5, r6 │ │ │ │ - strh r6, [r6, #18] │ │ │ │ + strh r6, [r4, #18] │ │ │ │ movs r4, r5 │ │ │ │ - strh r4, [r1, #14] │ │ │ │ + strh r4, [r7, #12] │ │ │ │ movs r4, r5 │ │ │ │ - movs r4, #228 @ 0xe4 │ │ │ │ + movs r4, #212 @ 0xd4 │ │ │ │ movs r5, r6 │ │ │ │ - strh r2, [r7, #18] │ │ │ │ + strh r2, [r5, #18] │ │ │ │ movs r4, r5 │ │ │ │ - strh r4, [r6, #12] │ │ │ │ + strh r4, [r4, #12] │ │ │ │ movs r4, r5 │ │ │ │ - movs r4, #200 @ 0xc8 │ │ │ │ + movs r4, #184 @ 0xb8 │ │ │ │ movs r5, r6 │ │ │ │ - strh r2, [r6, #18] │ │ │ │ + strh r2, [r4, #18] │ │ │ │ movs r4, r5 │ │ │ │ - strh r6, [r6, #14] │ │ │ │ + strh r6, [r4, #14] │ │ │ │ movs r4, r5 │ │ │ │ - movs r4, #170 @ 0xaa │ │ │ │ + movs r4, #154 @ 0x9a │ │ │ │ movs r5, r6 │ │ │ │ - strh r6, [r7, #10] │ │ │ │ + strh r6, [r5, #10] │ │ │ │ movs r4, r5 │ │ │ │ - movs r4, #148 @ 0x94 │ │ │ │ + movs r4, #132 @ 0x84 │ │ │ │ movs r5, r6 │ │ │ │ - strh r0, [r5, #10] │ │ │ │ + strh r0, [r3, #10] │ │ │ │ movs r4, r5 │ │ │ │ - movs r4, #130 @ 0x82 │ │ │ │ + movs r4, #114 @ 0x72 │ │ │ │ movs r5, r6 │ │ │ │ - strh r6, [r2, #10] │ │ │ │ + strh r6, [r0, #10] │ │ │ │ movs r4, r5 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 16d084 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -14458,17 +14458,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - movs r3, #10 │ │ │ │ + movs r2, #250 @ 0xfa │ │ │ │ movs r5, r6 │ │ │ │ - strh r4, [r1, #6] │ │ │ │ + strh r4, [r7, #4] │ │ │ │ movs r4, r5 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ @@ -16249,61 +16249,61 @@ │ │ │ │ ldr r0, [pc, #104] @ (16e5d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r0, r5, #21 │ │ │ │ + asrs r0, r3, #21 │ │ │ │ movs r5, r6 │ │ │ │ - strb r4, [r7, #8] │ │ │ │ + strb r4, [r5, #8] │ │ │ │ movs r4, r5 │ │ │ │ - asrs r0, r7, #16 │ │ │ │ + asrs r0, r5, #16 │ │ │ │ movs r5, r6 │ │ │ │ - strb r6, [r3, #6] │ │ │ │ + strb r6, [r1, #6] │ │ │ │ movs r4, r5 │ │ │ │ - strb r0, [r1, #4] │ │ │ │ + strb r0, [r7, #3] │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r2, r1, #27 │ │ │ │ + lsrs r2, r7, #26 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [r0, #68] @ 0x44 │ │ │ │ + ldr r4, [r6, #64] @ 0x40 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r2, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [r1, #56] @ 0x38 │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r6, r5, #26 │ │ │ │ + lsrs r6, r3, #26 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [r3, #68] @ 0x44 │ │ │ │ + ldr r0, [r1, #68] @ 0x44 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [r3, #60] @ 0x3c │ │ │ │ + ldr r4, [r1, #60] @ 0x3c │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r0, r3, #26 │ │ │ │ + lsrs r0, r1, #26 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r6, [r5, #64] @ 0x40 │ │ │ │ + ldr r6, [r3, #64] @ 0x40 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [r5, #52] @ 0x34 │ │ │ │ + ldr r0, [r3, #52] @ 0x34 │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r6, r7, #25 │ │ │ │ + lsrs r6, r5, #25 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [r2, #52] @ 0x34 │ │ │ │ + ldr r2, [r0, #52] @ 0x34 │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r2, r5, #25 │ │ │ │ + lsrs r2, r3, #25 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [r3, #56] @ 0x38 │ │ │ │ + ldr r4, [r1, #56] @ 0x38 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [r7, #56] @ 0x38 │ │ │ │ + ldr r0, [r5, #56] @ 0x38 │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r4, r2, #25 │ │ │ │ + lsrs r4, r0, #25 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r3, #48] @ 0x30 │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r6, r7, #24 │ │ │ │ + lsrs r6, r5, #24 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [r2, #48] @ 0x30 │ │ │ │ + ldr r4, [r0, #48] @ 0x30 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [r5, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #48] @ 0x30 │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ @@ -16382,15 +16382,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -16411,15 +16411,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 16e8b6 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -17150,49 +17150,49 @@ │ │ │ │ nop │ │ │ │ b.n 16f608 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ b.n 16f178 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r0, r5, #3 │ │ │ │ + lsrs r0, r3, #3 │ │ │ │ movs r5, r6 │ │ │ │ - str r6, [r7, #104] @ 0x68 │ │ │ │ + str r6, [r5, #104] @ 0x68 │ │ │ │ movs r4, r5 │ │ │ │ - str r6, [r6, #88] @ 0x58 │ │ │ │ + str r6, [r4, #88] @ 0x58 │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r0, r1, #2 │ │ │ │ + lsrs r0, r7, #1 │ │ │ │ movs r5, r6 │ │ │ │ - str r6, [r3, #84] @ 0x54 │ │ │ │ + str r6, [r1, #84] @ 0x54 │ │ │ │ movs r4, r5 │ │ │ │ - str r6, [r6, #84] @ 0x54 │ │ │ │ + str r6, [r4, #84] @ 0x54 │ │ │ │ movs r4, r5 │ │ │ │ - lsls r0, r7, #22 │ │ │ │ + lsls r0, r5, #22 │ │ │ │ movs r5, r6 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ movs r4, r5 │ │ │ │ - str r6, [r0, #48] @ 0x30 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ movs r4, r5 │ │ │ │ - lsls r0, r3, #21 │ │ │ │ + lsls r0, r1, #21 │ │ │ │ movs r5, r6 │ │ │ │ - str r4, [r5, #32] │ │ │ │ + str r4, [r3, #32] │ │ │ │ movs r4, r5 │ │ │ │ - lsls r0, r5, #20 │ │ │ │ + lsls r0, r3, #20 │ │ │ │ movs r5, r6 │ │ │ │ - str r2, [r2, #44] @ 0x2c │ │ │ │ + str r2, [r0, #44] @ 0x2c │ │ │ │ movs r4, r5 │ │ │ │ - str r6, [r2, #36] @ 0x24 │ │ │ │ + str r6, [r0, #36] @ 0x24 │ │ │ │ movs r4, r5 │ │ │ │ - lsls r0, r1, #20 │ │ │ │ + lsls r0, r7, #19 │ │ │ │ movs r5, r6 │ │ │ │ - str r4, [r3, #28] │ │ │ │ + str r4, [r1, #28] │ │ │ │ movs r4, r5 │ │ │ │ - lsls r6, r6, #19 │ │ │ │ + lsls r6, r4, #19 │ │ │ │ movs r5, r6 │ │ │ │ - str r2, [r1, #28] │ │ │ │ + str r2, [r7, #24] │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2404] @ 16f888 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -17276,15 +17276,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -17305,15 +17305,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 16f220 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -18081,50 +18081,50 @@ │ │ │ │ ... │ │ │ │ bge.n 16f964 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 16f878 │ │ │ │ movs r5, r7 │ │ │ │ - vqadd.u64 d0, d12, d20 │ │ │ │ - ldrb r2, [r2, r4] │ │ │ │ + vqadd.u32 d0, d12, d20 │ │ │ │ + ldrb r2, [r0, r4] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r2, [r1, r0] │ │ │ │ + ldrh r2, [r7, r7] │ │ │ │ movs r4, r5 │ │ │ │ - mrc2 0, 6, r0, cr4, cr4, {1} │ │ │ │ - ldrh r2, [r5, r6] │ │ │ │ + mcr2 0, 6, r0, cr4, cr4, {1} │ │ │ │ + ldrh r2, [r3, r6] │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r2, [r0, r7] │ │ │ │ + ldrh r2, [r6, r6] │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xfbd80034 │ │ │ │ - ldr r2, [r1, r4] │ │ │ │ + @ instruction: 0xfbc80034 │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ movs r4, r5 │ │ │ │ - ldr r6, [r4, r4] │ │ │ │ + ldr r6, [r2, r4] │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xfb7a0034 │ │ │ │ - ldr r6, [r1, r1] │ │ │ │ + @ instruction: 0xfb6a0034 │ │ │ │ + ldr r6, [r7, r0] │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xfb460034 │ │ │ │ - ldr r0, [r6, r3] │ │ │ │ + @ instruction: 0xfb360034 │ │ │ │ + ldr r0, [r4, r3] │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [r6, r1] │ │ │ │ + ldr r4, [r4, r1] │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xfb300034 │ │ │ │ - ldr r4, [r0, r0] │ │ │ │ + @ instruction: 0xfb200034 │ │ │ │ + ldrsb r4, [r6, r7] │ │ │ │ movs r4, r5 │ │ │ │ ldr r3, [pc, #16] @ (16f8e8 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (16f8ec ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 160584 │ │ │ │ - @ instruction: 0xfac60034 │ │ │ │ - ldrsb r2, [r3, r6] │ │ │ │ + @ instruction: 0xfab60034 │ │ │ │ + ldrsb r2, [r1, r6] │ │ │ │ movs r4, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -18300,21 +18300,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (16faf0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str??.w r0, [r4, #52] @ 0x34 │ │ │ │ - strb r0, [r7, r6] │ │ │ │ + ldr.w r0, [r4, #52] @ 0x34 │ │ │ │ + strb r0, [r5, r6] │ │ │ │ movs r4, r5 │ │ │ │ - ldr.w r0, [r2, #52] @ 0x34 │ │ │ │ - ldrsb r4, [r0, r0] │ │ │ │ + str.w r0, [r2, #52] @ 0x34 │ │ │ │ + strb r4, [r6, r7] │ │ │ │ movs r4, r5 │ │ │ │ - ldrsb r0, [r4, r0] │ │ │ │ + ldrsb r0, [r2, r0] │ │ │ │ movs r4, r5 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 16fb7a │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -18377,16 +18377,16 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - ldrb.w r0, [r4, r4, lsl #3] │ │ │ │ - strb r6, [r2, r7] │ │ │ │ + strb.w r0, [r4, r4, lsl #3] │ │ │ │ + strb r6, [r0, r7] │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -18553,19 +18553,19 @@ │ │ │ │ movw r2, #1169 @ 0x491 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 160584 │ │ │ │ ... │ │ │ │ - movw r0, #43060 @ 0xa834 │ │ │ │ - strh r6, [r3, r4] │ │ │ │ + @ instruction: 0xf63a0034 │ │ │ │ + strh r6, [r1, r4] │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xf6320034 │ │ │ │ - strh r6, [r0, r4] │ │ │ │ + @ instruction: 0xf6220034 │ │ │ │ + strh r6, [r6, r3] │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -18663,16 +18663,16 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - add.w r0, ip, #11796480 @ 0xb40000 │ │ │ │ - str r0, [r4, r7] │ │ │ │ + @ instruction: 0xf4fc0034 │ │ │ │ + str r0, [r2, r7] │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -18787,16 +18787,16 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3b00034 │ │ │ │ - str r4, [r0, r2] │ │ │ │ + @ instruction: 0xf3a00034 │ │ │ │ + str r4, [r6, r1] │ │ │ │ movs r4, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -18882,16 +18882,16 @@ │ │ │ │ ldr r1, [pc, #20] @ (1700f4 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 160584 │ │ │ │ - movt r0, #8244 @ 0x2034 │ │ │ │ - ldr r7, [pc, #600] @ (170350 ) │ │ │ │ + @ instruction: 0xf2b20034 │ │ │ │ + ldr r7, [pc, #536] @ (170310 ) │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -19121,18 +19121,18 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 1702b6 │ │ │ │ b.n 170216 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf0e00034 │ │ │ │ - ldr r6, [pc, #840] @ (1706b8 ) │ │ │ │ + @ instruction: 0xf0d00034 │ │ │ │ + ldr r6, [pc, #776] @ (170678 ) │ │ │ │ movs r4, r5 │ │ │ │ - ldr r5, [pc, #696] @ (17062c ) │ │ │ │ + ldr r5, [pc, #632] @ (1705ec ) │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -19363,18 +19363,18 @@ │ │ │ │ bne.n 1704f2 │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 170518 │ │ │ │ b.n 170494 │ │ │ │ - mrc 0, 3, r0, cr14, cr4, {1} │ │ │ │ - ldr r4, [pc, #448] @ (1707ac ) │ │ │ │ + mcr 0, 3, r0, cr14, cr4, {1} │ │ │ │ + ldr r4, [pc, #384] @ (17076c ) │ │ │ │ movs r4, r5 │ │ │ │ - ldr r3, [pc, #304] @ (170720 ) │ │ │ │ + ldr r3, [pc, #240] @ (1706e0 ) │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -19647,18 +19647,18 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 170800 │ │ │ │ b.n 17073e │ │ │ │ - @ instruction: 0xeb960034 │ │ │ │ - ldr r1, [pc, #544] @ (170b00 ) │ │ │ │ + @ instruction: 0xeb860034 │ │ │ │ + ldr r1, [pc, #480] @ (170ac0 ) │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [pc, #400] @ (170a74 ) │ │ │ │ + ldr r0, [pc, #336] @ (170a34 ) │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -19889,18 +19889,18 @@ │ │ │ │ bne.n 170a62 │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 170a88 │ │ │ │ b.n 170a04 │ │ │ │ - stmdb lr, {r2, r4, r5} │ │ │ │ - bx r0 │ │ │ │ + ldrd r0, r0, [lr], #208 @ 0xd0 │ │ │ │ + mov r8, lr │ │ │ │ movs r4, r5 │ │ │ │ - cmp ip, fp │ │ │ │ + cmp ip, r9 │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -20335,19 +20335,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 170eb0 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 170d50 │ │ │ │ nop │ │ │ │ - b.n 170bb8 │ │ │ │ + b.n 170b98 │ │ │ │ movs r4, r6 │ │ │ │ - bics r4, r4 │ │ │ │ + bics r4, r2 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r0, r0 │ │ │ │ + negs r0, r6 │ │ │ │ movs r4, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -20581,25 +20581,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (17133c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 160584 │ │ │ │ - b.n 171918 │ │ │ │ + b.n 1718f8 │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1714b8 │ │ │ │ + b.n 171498 │ │ │ │ movs r4, r6 │ │ │ │ - subs r5, #246 @ 0xf6 │ │ │ │ + subs r5, #230 @ 0xe6 │ │ │ │ movs r4, r5 │ │ │ │ - subs r6, #18 │ │ │ │ + subs r6, #2 │ │ │ │ movs r4, r5 │ │ │ │ - b.n 171448 │ │ │ │ + b.n 171428 │ │ │ │ movs r4, r6 │ │ │ │ - subs r5, #90 @ 0x5a │ │ │ │ + subs r5, #74 @ 0x4a │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -20661,15 +20661,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 171496 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -21320,49 +21320,49 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0xb636 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ push {r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - blt.n 171a8c │ │ │ │ + blt.n 171a6c │ │ │ │ movs r4, r6 │ │ │ │ - subs r0, #192 @ 0xc0 │ │ │ │ + subs r0, #176 @ 0xb0 │ │ │ │ movs r4, r5 │ │ │ │ - subs r0, #216 @ 0xd8 │ │ │ │ + subs r0, #200 @ 0xc8 │ │ │ │ movs r4, r5 │ │ │ │ - bge.n 171af0 │ │ │ │ + bge.n 171ad0 │ │ │ │ movs r4, r6 │ │ │ │ - adds r6, #234 @ 0xea │ │ │ │ + adds r6, #218 @ 0xda │ │ │ │ movs r4, r5 │ │ │ │ - bls.n 171a5c │ │ │ │ + bls.n 171a3c │ │ │ │ movs r4, r6 │ │ │ │ - adds r6, #250 @ 0xfa │ │ │ │ + adds r6, #234 @ 0xea │ │ │ │ movs r4, r5 │ │ │ │ - adds r7, #22 │ │ │ │ + adds r7, #6 │ │ │ │ movs r4, r5 │ │ │ │ - bls.n 171b9c │ │ │ │ + bls.n 171b7c │ │ │ │ movs r4, r6 │ │ │ │ - adds r7, #12 │ │ │ │ + adds r6, #252 @ 0xfc │ │ │ │ movs r4, r5 │ │ │ │ - adds r6, #144 @ 0x90 │ │ │ │ + adds r6, #128 @ 0x80 │ │ │ │ movs r4, r5 │ │ │ │ - bls.n 171b7c │ │ │ │ + bls.n 171b5c │ │ │ │ movs r4, r6 │ │ │ │ - adds r7, #90 @ 0x5a │ │ │ │ + adds r7, #74 @ 0x4a │ │ │ │ movs r4, r5 │ │ │ │ - adds r6, #26 │ │ │ │ + adds r6, #10 │ │ │ │ movs r4, r5 │ │ │ │ - bls.n 171b44 │ │ │ │ + bls.n 171b24 │ │ │ │ movs r4, r6 │ │ │ │ - adds r5, #254 @ 0xfe │ │ │ │ + adds r5, #238 @ 0xee │ │ │ │ movs r4, r5 │ │ │ │ - bls.n 171b20 │ │ │ │ + bls.n 171b00 │ │ │ │ movs r4, r6 │ │ │ │ - adds r5, #232 @ 0xe8 │ │ │ │ + adds r5, #216 @ 0xd8 │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2136] @ 172368 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -21429,15 +21429,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 171c92 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -22126,57 +22126,57 @@ │ │ │ │ ... │ │ │ │ add r6, sp, #504 @ 0x1f8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ movs r5, r7 │ │ │ │ - bcc.n 172430 │ │ │ │ + bcc.n 172410 │ │ │ │ movs r4, r6 │ │ │ │ - adds r0, #50 @ 0x32 │ │ │ │ + adds r0, #34 @ 0x22 │ │ │ │ movs r4, r5 │ │ │ │ - adds r0, #74 @ 0x4a │ │ │ │ + adds r0, #58 @ 0x3a │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 172448 │ │ │ │ + bne.n 172428 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r6, #54 @ 0x36 │ │ │ │ + cmp r6, #38 @ 0x26 │ │ │ │ movs r4, r5 │ │ │ │ - beq.n 172370 │ │ │ │ + beq.n 172350 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r6, #36 @ 0x24 │ │ │ │ + cmp r6, #20 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r6, #64 @ 0x40 │ │ │ │ + cmp r6, #48 @ 0x30 │ │ │ │ movs r4, r5 │ │ │ │ - beq.n 1722a8 │ │ │ │ + beq.n 172488 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r6, #50 @ 0x32 │ │ │ │ + cmp r6, #34 @ 0x22 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r5, #182 @ 0xb6 │ │ │ │ + cmp r5, #166 @ 0xa6 │ │ │ │ movs r4, r5 │ │ │ │ - beq.n 172488 │ │ │ │ + beq.n 172468 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r6, #128 @ 0x80 │ │ │ │ + cmp r6, #112 @ 0x70 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r5, #64 @ 0x40 │ │ │ │ + cmp r5, #48 @ 0x30 │ │ │ │ movs r4, r5 │ │ │ │ - beq.n 172450 │ │ │ │ + beq.n 172430 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r5, #36 @ 0x24 │ │ │ │ + cmp r5, #20 │ │ │ │ movs r4, r5 │ │ │ │ ldr r3, [pc, #16] @ (1723c8 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (1723cc ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 160584 │ │ │ │ - ldmia r7, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - cmp r4, #186 @ 0xba │ │ │ │ + cmp r4, #170 @ 0xaa │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (17278c ) │ │ │ │ @@ -22238,31 +22238,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -22507,27 +22507,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ add r5, pc, #704 @ (adr r5, 172a50 ) │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r4, r6} │ │ │ │ + ldmia r7!, {r1, r2, r6} │ │ │ │ movs r4, r6 │ │ │ │ add r3, pc, #816 @ (adr r3, 172acc ) │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r4, {r2, r4, r5, r6} │ │ │ │ + ldmia r4!, {r2, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ - cmp r1, #166 @ 0xa6 │ │ │ │ + cmp r1, #150 @ 0x96 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r1, #194 @ 0xc2 │ │ │ │ + cmp r1, #178 @ 0xb2 │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r4!, {r2, r5} │ │ │ │ + ldmia r4, {r2, r4} │ │ │ │ movs r4, r6 │ │ │ │ - cmp r0, #248 @ 0xf8 │ │ │ │ + cmp r0, #232 @ 0xe8 │ │ │ │ movs r4, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (1727dc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -22537,19 +22537,19 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 160584 │ │ │ │ - ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - cmp r1, #132 @ 0x84 │ │ │ │ + cmp r1, #116 @ 0x74 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r1, #8 │ │ │ │ + cmp r0, #248 @ 0xf8 │ │ │ │ movs r4, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 1727fe │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -23027,23 +23027,23 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 172c38 │ │ │ │ b.n 172b32 │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r6} │ │ │ │ movs r4, r6 │ │ │ │ - movs r5, #80 @ 0x50 │ │ │ │ + movs r5, #64 @ 0x40 │ │ │ │ movs r4, r5 │ │ │ │ - movs r4, #44 @ 0x2c │ │ │ │ + movs r4, #28 │ │ │ │ movs r4, r5 │ │ │ │ - stmia r6!, {r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r3, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ - movs r4, #124 @ 0x7c │ │ │ │ + movs r4, #108 @ 0x6c │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 1739a8 │ │ │ │ @@ -24121,25 +24121,25 @@ │ │ │ │ b.n 173324 │ │ │ │ ldr r4, [sp, #328] @ 0x148 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r3!, {r3, r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ - stmia r1!, {r1, r3, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r7} │ │ │ │ movs r4, r6 │ │ │ │ - stmia r1!, {r1, r2, r4, r7} │ │ │ │ + stmia r1!, {r1, r2, r7} │ │ │ │ movs r4, r6 │ │ │ │ - stmia r0!, {r3, r5, r6} │ │ │ │ + stmia r0!, {r3, r4, r6} │ │ │ │ movs r4, r6 │ │ │ │ - pop {r3, r4, r5, r6, r7} │ │ │ │ + pop {r3, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - pop {r2, r3, r4, r5, r6} │ │ │ │ + pop {r2, r3, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 174274 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 1739e6 │ │ │ │ @@ -25238,77 +25238,77 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (1746cc ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 160584 │ │ │ │ - cbnz r6, 174680 │ │ │ │ + cbnz r6, 17467c │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xb8bc │ │ │ │ + @ instruction: 0xb8ac │ │ │ │ movs r4, r6 │ │ │ │ - asrs r2, r2, #22 │ │ │ │ + asrs r2, r0, #22 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r2, r5, #22 │ │ │ │ + asrs r2, r3, #22 │ │ │ │ movs r4, r5 │ │ │ │ - cbz r2, 17467e │ │ │ │ + cbz r2, 17467a │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r4, r3, #26 │ │ │ │ + lsrs r4, r1, #26 │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r0, r7, #26 │ │ │ │ + lsrs r0, r5, #26 │ │ │ │ movs r4, r5 │ │ │ │ - add r7, sp, #24 │ │ │ │ + add r6, sp, #984 @ 0x3d8 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r2, r1, #19 │ │ │ │ + lsrs r2, r7, #18 │ │ │ │ movs r4, r5 │ │ │ │ - add r6, sp, #248 @ 0xf8 │ │ │ │ + add r6, sp, #184 @ 0xb8 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r4, r2, #15 │ │ │ │ + lsrs r4, r0, #15 │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r6, r1, #12 │ │ │ │ + lsrs r6, r7, #11 │ │ │ │ movs r4, r5 │ │ │ │ - add r6, sp, #144 @ 0x90 │ │ │ │ + add r6, sp, #80 @ 0x50 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r6, r3, #14 │ │ │ │ + lsrs r6, r1, #14 │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r4, r6, #11 │ │ │ │ + lsrs r4, r4, #11 │ │ │ │ movs r4, r5 │ │ │ │ - add r6, sp, #48 @ 0x30 │ │ │ │ + add r5, sp, #1008 @ 0x3f0 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r2, r6, #13 │ │ │ │ + lsrs r2, r4, #13 │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r4, r3, #11 │ │ │ │ + lsrs r4, r1, #11 │ │ │ │ movs r4, r5 │ │ │ │ - add r5, sp, #824 @ 0x338 │ │ │ │ + add r5, sp, #760 @ 0x2f8 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r0, r7, #13 │ │ │ │ + lsrs r0, r5, #13 │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r4, r7, #11 │ │ │ │ + lsrs r4, r5, #11 │ │ │ │ movs r4, r5 │ │ │ │ - add r5, sp, #728 @ 0x2d8 │ │ │ │ + add r5, sp, #664 @ 0x298 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r2, r7, #13 │ │ │ │ + lsrs r2, r5, #13 │ │ │ │ movs r4, r5 │ │ │ │ - add r5, sp, #640 @ 0x280 │ │ │ │ + add r5, sp, #576 @ 0x240 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r4, r6, #9 │ │ │ │ + lsrs r4, r4, #9 │ │ │ │ movs r4, r5 │ │ │ │ - add r5, sp, #552 @ 0x228 │ │ │ │ + add r5, sp, #488 @ 0x1e8 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r0, r4, #9 │ │ │ │ + lsrs r0, r2, #9 │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r0, r7, #9 │ │ │ │ + lsrs r0, r5, #9 │ │ │ │ movs r4, r5 │ │ │ │ - add r5, sp, #464 @ 0x1d0 │ │ │ │ + add r5, sp, #400 @ 0x190 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r0, r1, #9 │ │ │ │ + lsrs r0, r7, #8 │ │ │ │ movs r4, r5 │ │ │ │ - add r5, sp, #376 @ 0x178 │ │ │ │ + add r5, sp, #312 @ 0x138 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r2, r6, #8 │ │ │ │ + lsrs r2, r4, #8 │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 1746ea │ │ │ │ @@ -25658,19 +25658,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (174adc ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 160584 │ │ │ │ - add r1, sp, #368 @ 0x170 │ │ │ │ + add r1, sp, #304 @ 0x130 │ │ │ │ movs r4, r6 │ │ │ │ - add r0, sp, #888 @ 0x378 │ │ │ │ + add r0, sp, #824 @ 0x338 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r2, r4, #26 │ │ │ │ + lsls r2, r2, #26 │ │ │ │ movs r4, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -25955,19 +25955,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (174e48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #456 @ (adr r5, 17500c ) │ │ │ │ + add r5, pc, #392 @ (adr r5, 174fcc ) │ │ │ │ movs r4, r6 │ │ │ │ - lsls r4, r4, #10 │ │ │ │ + lsls r4, r2, #10 │ │ │ │ movs r4, r5 │ │ │ │ - lsls r0, r0, #11 │ │ │ │ + lsls r0, r6, #10 │ │ │ │ movs r4, r5 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 174e86 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -26031,17 +26031,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 160584 │ │ │ │ bl 1727b0 │ │ │ │ - add r4, pc, #728 @ (adr r4, 1751dc ) │ │ │ │ + add r4, pc, #664 @ (adr r4, 17519c ) │ │ │ │ movs r4, r6 │ │ │ │ - lsls r2, r1, #6 │ │ │ │ + lsls r2, r7, #5 │ │ │ │ movs r4, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -26173,17 +26173,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (175060 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 160584 │ │ │ │ - add r3, pc, #336 @ (adr r3, 1751b0 ) │ │ │ │ + add r3, pc, #272 @ (adr r3, 175170 ) │ │ │ │ movs r4, r6 │ │ │ │ - movs r0, r5 │ │ │ │ + movs r0, r3 │ │ │ │ movs r4, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -26372,20 +26372,20 @@ │ │ │ │ ldr r1, [pc, #28] @ (175288 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 160584 │ │ │ │ - add r1, pc, #696 @ (adr r1, 175538 ) │ │ │ │ + add r1, pc, #632 @ (adr r1, 1754f8 ) │ │ │ │ movs r4, r6 │ │ │ │ - cdp2 0, 8, cr0, cr2, cr11, {1} │ │ │ │ - add r1, pc, #216 @ (adr r1, 175360 ) │ │ │ │ + cdp2 0, 7, cr0, cr2, cr11, {1} │ │ │ │ + add r1, pc, #152 @ (adr r1, 175320 ) │ │ │ │ movs r4, r6 │ │ │ │ - cdp2 0, 0, cr0, cr10, cr11, {1} │ │ │ │ + ldc2l 0, cr0, [sl, #172]! @ 0xac │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ mov r5, r0 │ │ │ │ @@ -26499,21 +26499,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 1753ca │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -26544,15 +26544,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 175450 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -26561,21 +26561,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -26669,24 +26669,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 1755c6 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -26753,22 +26753,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -27151,15 +27151,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 160584 │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 1757c4 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 175c42 │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -27294,18 +27294,18 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 17598a │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 1759a0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [sp, #624] @ 0x270 │ │ │ │ + ldr r0, [sp, #560] @ 0x230 │ │ │ │ movs r4, r6 │ │ │ │ - movt r0, #26667 @ 0x682b │ │ │ │ - sbc.w r0, sl, #11206656 @ 0xab0000 │ │ │ │ + @ instruction: 0xf6b6002b │ │ │ │ + adcs.w r0, sl, #11206656 @ 0xab0000 │ │ │ │ ldr r2, [r7, #84] @ 0x54 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -27648,20 +27648,20 @@ │ │ │ │ ldr r1, [pc, #28] @ (17609c ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 160584 │ │ │ │ - str r3, [sp, #232] @ 0xe8 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ movs r4, r6 │ │ │ │ - and.w r0, lr, #43 @ 0x2b │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ + vext.8 d16, d14, d27, #0 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ movs r4, r6 │ │ │ │ - vext.8 d16, d6, d27, #0 │ │ │ │ + vaddl.s32 q8, d6, d27 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -27758,17 +27758,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (1761b0 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 160584 │ │ │ │ - str r2, [sp, #24] │ │ │ │ + str r1, [sp, #984] @ 0x3d8 │ │ │ │ movs r4, r6 │ │ │ │ - cdp 0, 13, cr0, cr10, cr11, {1} │ │ │ │ + cdp 0, 12, cr0, cr10, cr11, {1} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -27858,17 +27858,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (1762b0 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 160584 │ │ │ │ - str r1, [sp, #24] │ │ │ │ + str r0, [sp, #984] @ 0x3d8 │ │ │ │ movs r4, r6 │ │ │ │ - ldcl 0, cr0, [sl, #172] @ 0xac │ │ │ │ + stcl 0, cr0, [sl, #172] @ 0xac │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -28059,21 +28059,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 160584 │ │ │ │ str r6, [r7, #104] @ 0x68 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #704] @ 0x2c0 │ │ │ │ + str r0, [sp, #640] @ 0x280 │ │ │ │ movs r4, r6 │ │ │ │ str r4, [r6, #88] @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r6, [r3, #54] @ 0x36 │ │ │ │ + ldrh r6, [r1, #54] @ 0x36 │ │ │ │ movs r4, r6 │ │ │ │ - stc 0, cr0, [r2], #172 @ 0xac │ │ │ │ + ldc 0, cr0, [r2], {43} @ 0x2b │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ @@ -28247,21 +28247,21 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 160584 │ │ │ │ str r4, [r0, #72] @ 0x48 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #50] @ 0x32 │ │ │ │ + ldrh r6, [r4, #50] @ 0x32 │ │ │ │ movs r4, r6 │ │ │ │ str r4, [r1, #52] @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r6, [r3, #38] @ 0x26 │ │ │ │ + ldrh r6, [r1, #38] @ 0x26 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xeaa2002b │ │ │ │ + eors.w r0, r2, fp, asr #32 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -28885,23 +28885,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (176df4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 160584 │ │ │ │ - strh r2, [r4, #46] @ 0x2e │ │ │ │ + strh r2, [r2, #46] @ 0x2e │ │ │ │ movs r4, r6 │ │ │ │ - b.n 17735c │ │ │ │ + b.n 17733c │ │ │ │ movs r3, r5 │ │ │ │ - b.n 177390 │ │ │ │ + b.n 177370 │ │ │ │ movs r3, r5 │ │ │ │ - strh r4, [r1, #46] @ 0x2e │ │ │ │ + strh r4, [r7, #44] @ 0x2c │ │ │ │ movs r4, r6 │ │ │ │ - b.n 177338 │ │ │ │ + b.n 177318 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (176f40 ) │ │ │ │ @@ -29026,27 +29026,27 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ ldrh r2, [r1, r6] │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #42] @ 0x2a │ │ │ │ movs r4, r6 │ │ │ │ ldrh r6, [r5, r4] │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r2, #40] @ 0x28 │ │ │ │ + strh r6, [r0, #40] @ 0x28 │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r1, #38] @ 0x26 │ │ │ │ + strh r2, [r7, #36] @ 0x24 │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r6, #36] @ 0x24 │ │ │ │ + strh r4, [r4, #36] @ 0x24 │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r6, #34] @ 0x22 │ │ │ │ + strh r4, [r4, #34] @ 0x22 │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1773d4 │ │ │ │ + b.n 1773b4 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -29139,19 +29139,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strh r0, [r2, #32] │ │ │ │ + strh r0, [r0, #32] │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r6, #24] │ │ │ │ + strh r6, [r4, #24] │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1770a8 │ │ │ │ + svc 250 @ 0xfa │ │ │ │ movs r3, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -29248,23 +29248,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (1771b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r4, #16] │ │ │ │ + strh r4, [r2, #16] │ │ │ │ movs r4, r6 │ │ │ │ - udf #248 @ 0xf8 │ │ │ │ + udf #232 @ 0xe8 │ │ │ │ movs r3, r5 │ │ │ │ - strh r2, [r1, #16] │ │ │ │ + strh r2, [r7, #14] │ │ │ │ movs r4, r6 │ │ │ │ - svc 60 @ 0x3c │ │ │ │ + svc 44 @ 0x2c │ │ │ │ movs r3, r5 │ │ │ │ - svc 88 @ 0x58 │ │ │ │ + svc 72 @ 0x48 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -29411,23 +29411,23 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - strh r2, [r1, #4] │ │ │ │ + strh r2, [r7, #2] │ │ │ │ movs r4, r6 │ │ │ │ - ble.n 1772bc │ │ │ │ + ble.n 17729c │ │ │ │ movs r3, r5 │ │ │ │ - ble.n 1772f8 │ │ │ │ + ble.n 1772d8 │ │ │ │ movs r3, r5 │ │ │ │ - strh r6, [r6, #2] │ │ │ │ + strh r6, [r4, #2] │ │ │ │ movs r4, r6 │ │ │ │ - ble.n 1773e4 │ │ │ │ + ble.n 1773c4 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -29580,37 +29580,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (177510 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r3, #28] │ │ │ │ + ldrb r4, [r1, #28] │ │ │ │ movs r4, r6 │ │ │ │ - bgt.n 1773f0 │ │ │ │ + bgt.n 1775d0 │ │ │ │ movs r3, r5 │ │ │ │ - blt.n 1774c8 │ │ │ │ + blt.n 1774a8 │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r2, [r0, #28] │ │ │ │ + ldrb r2, [r6, #27] │ │ │ │ movs r4, r6 │ │ │ │ - bgt.n 1775f0 │ │ │ │ + bgt.n 1775d0 │ │ │ │ movs r3, r5 │ │ │ │ - blt.n 1774a0 │ │ │ │ + blt.n 177480 │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r4, #27] │ │ │ │ + ldrb r4, [r2, #27] │ │ │ │ movs r4, r6 │ │ │ │ - bgt.n 1775f8 │ │ │ │ + bgt.n 1775d8 │ │ │ │ movs r3, r5 │ │ │ │ - blt.n 177474 │ │ │ │ + blt.n 177454 │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r6, [r1, #27] │ │ │ │ + ldrb r6, [r7, #26] │ │ │ │ movs r4, r6 │ │ │ │ - bgt.n 177510 │ │ │ │ + blt.n 1774f0 │ │ │ │ movs r3, r5 │ │ │ │ - bgt.n 17754c │ │ │ │ + bgt.n 17752c │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -29792,21 +29792,21 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - ldrb r6, [r1, #20] │ │ │ │ + ldrb r6, [r7, #19] │ │ │ │ movs r4, r6 │ │ │ │ - bls.n 1776e4 │ │ │ │ + bls.n 1776c4 │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r3, #18] │ │ │ │ + ldrb r4, [r1, #18] │ │ │ │ movs r4, r6 │ │ │ │ - bls.n 177808 │ │ │ │ + bls.n 1777e8 │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -29885,15 +29885,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r2, r1] │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #17] │ │ │ │ + ldrb r0, [r0, #17] │ │ │ │ movs r4, r6 │ │ │ │ str r4, [r6, r6] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -29974,15 +29974,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r4, r5] │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #13] │ │ │ │ + ldrb r4, [r1, #13] │ │ │ │ movs r4, r6 │ │ │ │ str r0, [r0, r3] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -30061,15 +30061,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ str r4, [r5, r1] │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #9] │ │ │ │ + ldrb r0, [r3, #9] │ │ │ │ movs r4, r6 │ │ │ │ ldr r7, [pc, #816] @ (177d30 ) │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -30152,15 +30152,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r7, [pc, #496] @ (177cdc ) │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #5] │ │ │ │ + ldrb r6, [r4, #5] │ │ │ │ movs r4, r6 │ │ │ │ ldr r6, [pc, #840] @ (177e40 ) │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -30363,36 +30363,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -30445,15 +30445,15 @@ │ │ │ │ b.n 177c0c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 177c0c │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -30589,23 +30589,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (177ff0 ) │ │ │ │ ldr r0, [pc, #28] @ (177ff4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - strb r6, [r4, #15] │ │ │ │ + strb r6, [r2, #15] │ │ │ │ movs r4, r6 │ │ │ │ - beq.n 177f60 │ │ │ │ + beq.n 177f40 │ │ │ │ movs r3, r5 │ │ │ │ - strb r4, [r1, #15] │ │ │ │ + strb r4, [r7, #14] │ │ │ │ movs r4, r6 │ │ │ │ - beq.n 177ff0 │ │ │ │ + beq.n 177fd0 │ │ │ │ movs r3, r5 │ │ │ │ - bne.n 17802c │ │ │ │ + bne.n 17800c │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (178300 ) │ │ │ │ @@ -30677,22 +30677,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 1780d6 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -30720,28 +30720,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 178154 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -30898,23 +30898,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 178356 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -30943,15 +30943,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 1784da │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 1784d4 │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -30960,15 +30960,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -31176,29 +31176,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (17867c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r5, #96] @ 0x60 │ │ │ │ + ldr r2, [r3, #96] @ 0x60 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r4, {r2, r4, r6} │ │ │ │ + ldmia r4!, {r2, r6} │ │ │ │ movs r3, r5 │ │ │ │ - ldmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r3, r5, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ bics r2, r3 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #84] @ 0x54 │ │ │ │ + ldr r2, [r0, #84] @ 0x54 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r2, {r2, r7} │ │ │ │ + ldmia r2, {r2, r4, r5, r6} │ │ │ │ movs r3, r5 │ │ │ │ - ldmia r2!, {r5, r7} │ │ │ │ + ldmia r2!, {r4, r7} │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -31240,15 +31240,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -31269,15 +31269,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1787e6 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -31414,25 +31414,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (1788f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r0!, {r6, r7} │ │ │ │ + ldmia r0!, {r4, r5, r7} │ │ │ │ movs r3, r5 │ │ │ │ - stmia r7!, {r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r3, r5, r7} │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [r1, #44] @ 0x2c │ │ │ │ + ldr r6, [r7, #40] @ 0x28 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r0!, {} │ │ │ │ + stmia r7!, {r4, r5, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ - ldmia r0!, {r2, r3, r4} │ │ │ │ + ldmia r0!, {r2, r3} │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (178a84 ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -31466,15 +31466,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -31582,27 +31582,27 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ lsls r6, r0 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #242 @ 0xf2 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [r4, #24] │ │ │ │ + ldr r4, [r2, #24] │ │ │ │ movs r4, r6 │ │ │ │ - stmia r7!, {r1, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r5, r7} │ │ │ │ movs r3, r5 │ │ │ │ - stmia r6!, {r1, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r5, r6} │ │ │ │ movs r3, r5 │ │ │ │ subs r7, #70 @ 0x46 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ + ldr r4, [r3, #16] │ │ │ │ movs r4, r6 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r6} │ │ │ │ movs r3, r5 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r3, r5, r6} │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 1790a4 │ │ │ │ @@ -31662,15 +31662,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 178baa │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -32130,41 +32130,41 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #2 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r3, #60] @ 0x3c │ │ │ │ + str r6, [r1, #60] @ 0x3c │ │ │ │ movs r4, r6 │ │ │ │ - stmia r2!, {r5, r6} │ │ │ │ + stmia r2!, {r4, r6} │ │ │ │ movs r3, r5 │ │ │ │ - stmia r0!, {r2, r3, r5, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r7} │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r5, #56] @ 0x38 │ │ │ │ + str r6, [r3, #56] @ 0x38 │ │ │ │ movs r4, r6 │ │ │ │ - stmia r0!, {r5, r6, r7} │ │ │ │ + stmia r0!, {r4, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ - str r0, [r5, #52] @ 0x34 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ movs r4, r6 │ │ │ │ - stmia r0!, {r2, r3, r4, r5} │ │ │ │ + stmia r0!, {r2, r3, r5} │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r5, #48] @ 0x30 │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ movs r4, r6 │ │ │ │ - stmia r1!, {r3, r4, r5} │ │ │ │ + stmia r1!, {r3, r5} │ │ │ │ movs r3, r5 │ │ │ │ - itte │ │ │ │ - mov r3, r5 │ │ │ │ - str r6, [r1, #48] @ 0x30 │ │ │ │ - moval r4, r6 │ │ │ │ - itt al │ │ │ │ + itet al │ │ │ │ moval r3, r5 │ │ │ │ - stmiaal r1!, {r1, r3, r5, r6} │ │ │ │ + str r6, [r7, #44] @ 0x2c │ │ │ │ + moval r4, r6 │ │ │ │ + ite le │ │ │ │ + movle r3, r5 │ │ │ │ + stmiagt r1!, {r1, r3, r4, r6} │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001790e8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -32194,20 +32194,20 @@ │ │ │ │ ldr r0, [pc, #20] @ (17914c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ movs r4, r6 │ │ │ │ - nop {10} │ │ │ │ + nop {9} │ │ │ │ movs r3, r5 │ │ │ │ - itt lt │ │ │ │ - movlt r3, r5 │ │ │ │ + ite ge │ │ │ │ + movge r3, r5 │ │ │ │ │ │ │ │ 00179150 : │ │ │ │ ldrblt r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ add.w r1, r3, r1, lsl #15 │ │ │ │ @@ -32672,19 +32672,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1795a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsh r4, [r2, r0] │ │ │ │ + ldrsh r4, [r0, r0] │ │ │ │ movs r4, r6 │ │ │ │ - cbnz r6, 1795f8 │ │ │ │ + cbnz r6, 1795f4 │ │ │ │ movs r3, r5 │ │ │ │ - pop {r2, r3, r5, r7} │ │ │ │ + pop {r2, r3, r4, r7} │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001795ac : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -33324,15 +33324,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #212 @ 0xd4 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r1, r7] │ │ │ │ + ldrsb r6, [r7, r6] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #62 @ 0x3e │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00179c8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -33408,15 +33408,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ cmp r4, #240 @ 0xf0 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r5, r3] │ │ │ │ + ldrsb r2, [r3, r3] │ │ │ │ movs r4, r6 │ │ │ │ cmp r4, #94 @ 0x5e │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00179d6c : │ │ │ │ movs r3, #0 │ │ │ │ b.w 16c488 │ │ │ │ @@ -33708,15 +33708,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 17a0f8 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -34373,49 +34373,49 @@ │ │ │ │ ... │ │ │ │ cmp r1, #210 @ 0xd2 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #250 @ 0xfa │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [pc, #464] @ (17a900 ) │ │ │ │ + ldr r7, [pc, #400] @ (17a8c0 ) │ │ │ │ movs r4, r6 │ │ │ │ - add r4, sp, #296 @ 0x128 │ │ │ │ + add r4, sp, #232 @ 0xe8 │ │ │ │ movs r3, r5 │ │ │ │ - add r4, sp, #392 @ 0x188 │ │ │ │ + add r4, sp, #328 @ 0x148 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r5, [pc, #624] @ (17a9ac ) │ │ │ │ + ldr r5, [pc, #560] @ (17a96c ) │ │ │ │ movs r4, r6 │ │ │ │ - add r2, sp, #448 @ 0x1c0 │ │ │ │ + add r2, sp, #384 @ 0x180 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r5, [pc, #320] @ (17a884 ) │ │ │ │ + ldr r5, [pc, #256] @ (17a844 ) │ │ │ │ movs r4, r6 │ │ │ │ - add r2, sp, #520 @ 0x208 │ │ │ │ + add r2, sp, #456 @ 0x1c8 │ │ │ │ movs r3, r5 │ │ │ │ - add r2, sp, #632 @ 0x278 │ │ │ │ + add r2, sp, #568 @ 0x238 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [pc, #936] @ (17aaf8 ) │ │ │ │ + ldr r4, [pc, #872] @ (17aab8 ) │ │ │ │ movs r4, r6 │ │ │ │ - add r2, sp, #592 @ 0x250 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ movs r3, r5 │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ + add r2, sp, #32 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [pc, #848] @ (17aaac ) │ │ │ │ + ldr r4, [pc, #784] @ (17aa6c ) │ │ │ │ movs r4, r6 │ │ │ │ - add r2, sp, #904 @ 0x388 │ │ │ │ + add r2, sp, #840 @ 0x348 │ │ │ │ movs r3, r5 │ │ │ │ - add r1, sp, #648 @ 0x288 │ │ │ │ + add r1, sp, #584 @ 0x248 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [pc, #712] @ (17aa30 ) │ │ │ │ + ldr r4, [pc, #648] @ (17a9f0 ) │ │ │ │ movs r4, r6 │ │ │ │ - add r1, sp, #536 @ 0x218 │ │ │ │ + add r1, sp, #472 @ 0x1d8 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [pc, #624] @ (17a9e0 ) │ │ │ │ + ldr r4, [pc, #560] @ (17a9a0 ) │ │ │ │ movs r4, r6 │ │ │ │ - add r1, sp, #448 @ 0x1c0 │ │ │ │ + add r1, sp, #384 @ 0x180 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 0017a774 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 17a850 │ │ │ │ @@ -34705,15 +34705,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, r3, #6 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #600] @ (17ad14 ) │ │ │ │ + ldr r1, [pc, #536] @ (17acd4 ) │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r1, #4 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0017aac0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -34779,15 +34779,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 17ac16 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -35438,49 +35438,49 @@ │ │ │ │ ... │ │ │ │ subs r6, r6, #2 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r3, #3 │ │ │ │ movs r5, r7 │ │ │ │ - add r6, sp │ │ │ │ + add r6, fp │ │ │ │ movs r4, r6 │ │ │ │ - add r1, pc, #272 @ (adr r1, 17b34c ) │ │ │ │ + add r1, pc, #208 @ (adr r1, 17b30c ) │ │ │ │ movs r3, r5 │ │ │ │ - add r1, pc, #368 @ (adr r1, 17b3b0 ) │ │ │ │ + add r1, pc, #304 @ (adr r1, 17b370 ) │ │ │ │ movs r3, r5 │ │ │ │ - cmp r6, r2 │ │ │ │ + cmp r6, r0 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r7, [sp, #360] @ 0x168 │ │ │ │ movs r3, r5 │ │ │ │ - negs r0, r1 │ │ │ │ + tst r0, r7 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r7, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r7, [sp, #600] @ 0x258 │ │ │ │ + ldr r7, [sp, #536] @ 0x218 │ │ │ │ movs r3, r5 │ │ │ │ - rors r2, r4 │ │ │ │ + rors r2, r2 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #0] │ │ │ │ movs r3, r5 │ │ │ │ - rors r4, r1 │ │ │ │ + sbcs r4, r7 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r7, [sp, #872] @ 0x368 │ │ │ │ + ldr r7, [sp, #808] @ 0x328 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [sp, #616] @ 0x268 │ │ │ │ + ldr r6, [sp, #552] @ 0x228 │ │ │ │ movs r3, r5 │ │ │ │ - sbcs r2, r5 │ │ │ │ + sbcs r2, r3 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ movs r3, r5 │ │ │ │ - sbcs r4, r2 │ │ │ │ + sbcs r4, r0 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r6, [sp, #352] @ 0x160 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 0017b27c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -35592,35 +35592,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -36598,23 +36598,23 @@ │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r7, #27 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r7, #12 │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, #130 @ 0x82 │ │ │ │ + adds r6, #114 @ 0x72 │ │ │ │ movs r4, r6 │ │ │ │ - str r3, [sp, #344] @ 0x158 │ │ │ │ + str r3, [sp, #280] @ 0x118 │ │ │ │ movs r3, r5 │ │ │ │ - adds r5, #226 @ 0xe2 │ │ │ │ + adds r5, #210 @ 0xd2 │ │ │ │ movs r4, r6 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #16] │ │ │ │ movs r3, r5 │ │ │ │ - str r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ movs r3, r5 │ │ │ │ ldrd r4, r3, [sp, #128] @ 0x80 │ │ │ │ ldrd r0, r1, [sp, #152] @ 0x98 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r4, r0 │ │ │ │ beq.n 17bf5e │ │ │ │ @@ -36688,39 +36688,39 @@ │ │ │ │ ldr r1, [pc, #60] @ (17c02c ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 160584 │ │ │ │ - adds r4, #32 │ │ │ │ + adds r4, #16 │ │ │ │ movs r4, r6 │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ movs r3, r5 │ │ │ │ - str r0, [sp, #952] @ 0x3b8 │ │ │ │ + str r0, [sp, #888] @ 0x378 │ │ │ │ movs r3, r5 │ │ │ │ - adds r3, #246 @ 0xf6 │ │ │ │ + adds r3, #230 @ 0xe6 │ │ │ │ movs r4, r6 │ │ │ │ - str r1, [sp, #640] @ 0x280 │ │ │ │ + str r1, [sp, #576] @ 0x240 │ │ │ │ movs r3, r5 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ movs r3, r5 │ │ │ │ - adds r3, #222 @ 0xde │ │ │ │ + adds r3, #206 @ 0xce │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [sp, #712] @ 0x2c8 │ │ │ │ + str r0, [sp, #648] @ 0x288 │ │ │ │ movs r3, r5 │ │ │ │ - adds r3, #200 @ 0xc8 │ │ │ │ + adds r3, #184 @ 0xb8 │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [sp, #632] @ 0x278 │ │ │ │ + str r0, [sp, #568] @ 0x238 │ │ │ │ movs r3, r5 │ │ │ │ - str r0, [sp, #728] @ 0x2d8 │ │ │ │ + str r0, [sp, #664] @ 0x298 │ │ │ │ movs r3, r5 │ │ │ │ - adds r3, #180 @ 0xb4 │ │ │ │ + adds r3, #164 @ 0xa4 │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [sp, #544] @ 0x220 │ │ │ │ + str r0, [sp, #480] @ 0x1e0 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 0017c030 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -36847,35 +36847,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -37831,41 +37831,41 @@ │ │ │ │ strh.w r2, [sl] │ │ │ │ b.w 17c3be │ │ │ │ nop │ │ │ │ lsrs r0, r2, #5 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #80 @ 0x50 │ │ │ │ + adds r0, #64 @ 0x40 │ │ │ │ movs r4, r6 │ │ │ │ lsls r6, r2, #24 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r7, #240 @ 0xf0 │ │ │ │ + cmp r7, #224 @ 0xe0 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r7, #0 │ │ │ │ + cmp r6, #240 @ 0xf0 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r1, #40] @ 0x28 │ │ │ │ + ldrh r6, [r7, #38] @ 0x26 │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r6, [r1, #30] │ │ │ │ + ldrh r6, [r7, #28] │ │ │ │ movs r3, r5 │ │ │ │ - cmp r6, #140 @ 0x8c │ │ │ │ + cmp r6, #124 @ 0x7c │ │ │ │ movs r4, r6 │ │ │ │ - cmp r4, #40 @ 0x28 │ │ │ │ + cmp r4, #24 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r3, #176 @ 0xb0 │ │ │ │ + cmp r3, #160 @ 0xa0 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ + cmp r2, #42 @ 0x2a │ │ │ │ movs r4, r6 │ │ │ │ - cmp r0, #78 @ 0x4e │ │ │ │ + cmp r0, #62 @ 0x3e │ │ │ │ movs r4, r6 │ │ │ │ - movs r7, #100 @ 0x64 │ │ │ │ + movs r7, #84 @ 0x54 │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r7, #32] │ │ │ │ + strh r2, [r5, #32] │ │ │ │ movs r3, r5 │ │ │ │ - strh r2, [r2, #34] @ 0x22 │ │ │ │ + strh r2, [r0, #34] @ 0x22 │ │ │ │ movs r3, r5 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 17cfea │ │ │ │ sub.w r4, r9, #5 │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 17d012 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ @@ -38433,51 +38433,51 @@ │ │ │ │ ldr r0, [pc, #84] @ (17d3d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r3, #226 @ 0xe2 │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r2, #8] │ │ │ │ + strh r4, [r0, #8] │ │ │ │ movs r3, r5 │ │ │ │ - strh r0, [r6, #8] │ │ │ │ + strh r0, [r4, #8] │ │ │ │ movs r3, r5 │ │ │ │ - movs r1, #192 @ 0xc0 │ │ │ │ + movs r1, #176 @ 0xb0 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r0, #30] │ │ │ │ + ldrb r4, [r6, #29] │ │ │ │ movs r3, r5 │ │ │ │ - movs r0, #198 @ 0xc6 │ │ │ │ + movs r0, #182 @ 0xb6 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r6, #25] │ │ │ │ + ldrb r0, [r4, #25] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r6, #23] │ │ │ │ + ldrb r4, [r4, #23] │ │ │ │ movs r3, r5 │ │ │ │ - movs r0, #124 @ 0x7c │ │ │ │ + movs r0, #108 @ 0x6c │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r0, #25] │ │ │ │ + ldrb r0, [r6, #24] │ │ │ │ movs r3, r5 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ + movs r0, #84 @ 0x54 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r7, #20] │ │ │ │ + ldrb r0, [r5, #20] │ │ │ │ movs r3, r5 │ │ │ │ - movs r0, #82 @ 0x52 │ │ │ │ + movs r0, #66 @ 0x42 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r4, #20] │ │ │ │ + ldrb r6, [r2, #20] │ │ │ │ movs r3, r5 │ │ │ │ - movs r0, #60 @ 0x3c │ │ │ │ + movs r0, #44 @ 0x2c │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r2, #20] │ │ │ │ + ldrb r0, [r0, #20] │ │ │ │ movs r3, r5 │ │ │ │ - movs r0, #38 @ 0x26 │ │ │ │ + movs r0, #22 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r7, #19] │ │ │ │ + ldrb r4, [r5, #19] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r2, #20] │ │ │ │ + ldrb r4, [r0, #20] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 0017d3d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -38593,15 +38593,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 17d56e │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -39588,29 +39588,29 @@ │ │ │ │ bne.w 17d7a2 │ │ │ │ b.n 17de64 │ │ │ │ nop │ │ │ │ sub.w r0, r4, #12320768 @ 0xbc0000 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ rsb r0, r6, #60 @ 0x3c │ │ │ │ - asrs r0, r0, #24 │ │ │ │ + asrs r0, r6, #23 │ │ │ │ movs r4, r6 │ │ │ │ - strb r4, [r2, #11] │ │ │ │ + strb r4, [r0, #11] │ │ │ │ movs r3, r5 │ │ │ │ - asrs r2, r6, #22 │ │ │ │ + asrs r2, r4, #22 │ │ │ │ movs r4, r6 │ │ │ │ - strb r4, [r6, #16] │ │ │ │ + strb r4, [r4, #16] │ │ │ │ movs r3, r5 │ │ │ │ - strb r2, [r0, #10] │ │ │ │ + strb r2, [r6, #9] │ │ │ │ movs r3, r5 │ │ │ │ - asrs r6, r1, #22 │ │ │ │ + asrs r6, r7, #21 │ │ │ │ movs r4, r6 │ │ │ │ - strb r0, [r0, #11] │ │ │ │ + strb r0, [r6, #10] │ │ │ │ movs r3, r5 │ │ │ │ - strb r4, [r3, #11] │ │ │ │ + strb r4, [r1, #11] │ │ │ │ movs r3, r5 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ubfx r0, r3, #0, #22 │ │ │ │ sub.w r0, r0, #1048576 @ 0x100000 │ │ │ │ orrs r0, r1 │ │ │ │ ite ne │ │ │ │ @@ -39994,45 +39994,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (17e504 ) │ │ │ │ ldr r0, [pc, #72] @ (17e508 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + lsrs r6, r2, #29 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [r6, #84] @ 0x54 │ │ │ │ + ldr r4, [r4, #84] @ 0x54 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [r6, #64] @ 0x40 │ │ │ │ + ldr r6, [r4, #64] @ 0x40 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r6, r1, #29 │ │ │ │ + lsrs r6, r7, #28 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r4, #64] @ 0x40 │ │ │ │ + ldr r2, [r2, #64] @ 0x40 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r6, r4, #28 │ │ │ │ + lsrs r6, r2, #28 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [r2, #76] @ 0x4c │ │ │ │ + ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [r2, #68] @ 0x44 │ │ │ │ + ldr r4, [r0, #68] @ 0x44 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r6, r1, #28 │ │ │ │ + lsrs r6, r7, #27 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r4, #60] @ 0x3c │ │ │ │ + ldr r2, [r2, #60] @ 0x3c │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r2, r7, #27 │ │ │ │ + lsrs r2, r5, #27 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [r5, #60] @ 0x3c │ │ │ │ + ldr r0, [r3, #60] @ 0x3c │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r6, r4, #27 │ │ │ │ + lsrs r6, r2, #27 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [r7, #56] @ 0x38 │ │ │ │ + ldr r4, [r5, #56] @ 0x38 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [r0, #84] @ 0x54 │ │ │ │ + ldr r2, [r6, #80] @ 0x50 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 0017e50c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -40169,15 +40169,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 17e6d6 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -41159,29 +41159,29 @@ │ │ │ │ b.n 17efc2 │ │ │ │ b.n 17ea38 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ b.n 17f27c │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r5, #18 │ │ │ │ + lsls r0, r3, #18 │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r7, #20] │ │ │ │ + str r4, [r5, #20] │ │ │ │ movs r3, r5 │ │ │ │ - lsls r2, r3, #17 │ │ │ │ + lsls r2, r1, #17 │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r3, #44] @ 0x2c │ │ │ │ + str r4, [r1, #44] @ 0x2c │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r5, #16] │ │ │ │ + str r2, [r3, #16] │ │ │ │ movs r3, r5 │ │ │ │ - lsls r6, r6, #16 │ │ │ │ + lsls r6, r4, #16 │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r5, #20] │ │ │ │ + str r0, [r3, #20] │ │ │ │ movs r3, r5 │ │ │ │ - str r4, [r0, #24] │ │ │ │ + str r4, [r6, #20] │ │ │ │ movs r3, r5 │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ ubfx r0, r3, #0, #9 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ orrs r0, r1 │ │ │ │ ite ne │ │ │ │ @@ -41570,39 +41570,39 @@ │ │ │ │ ldr r1, [pc, #72] @ (17f66c ) │ │ │ │ ldr r0, [pc, #72] @ (17f670 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldc2l 0, cr0, [lr, #204]! @ 0xcc │ │ │ │ - ldrb r4, [r1, r0] │ │ │ │ + stc2l 0, cr0, [lr, #204]! @ 0xcc │ │ │ │ + ldrh r4, [r7, r7] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r6, [r1, r3] │ │ │ │ + ldrh r6, [r7, r2] │ │ │ │ movs r3, r5 │ │ │ │ - stc2l 0, cr0, [r6, #204]! @ 0xcc │ │ │ │ - ldrh r2, [r7, r2] │ │ │ │ + ldc2l 0, cr0, [r6, #204] @ 0xcc │ │ │ │ + ldrh r2, [r5, r2] │ │ │ │ movs r3, r5 │ │ │ │ - ldc2 0, cr0, [lr, #204]! @ 0xcc │ │ │ │ - ldrh r0, [r5, r5] │ │ │ │ + stc2 0, cr0, [lr, #204]! @ 0xcc │ │ │ │ + ldrh r0, [r3, r5] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r4, [r5, r3] │ │ │ │ + ldrh r4, [r3, r3] │ │ │ │ movs r3, r5 │ │ │ │ - stc2 0, cr0, [r6, #204]! @ 0xcc │ │ │ │ - ldrh r2, [r7, r1] │ │ │ │ + ldc2 0, cr0, [r6, #204] @ 0xcc │ │ │ │ + ldrh r2, [r5, r1] │ │ │ │ movs r3, r5 │ │ │ │ - ldc2 0, cr0, [r2, #204] @ 0xcc │ │ │ │ - ldrh r0, [r5, r1] │ │ │ │ + stc2 0, cr0, [r2, #204] @ 0xcc │ │ │ │ + ldrh r0, [r3, r1] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r0, [r0, r2] │ │ │ │ + ldrh r0, [r6, r1] │ │ │ │ movs r3, r5 │ │ │ │ - ldc2l 0, cr0, [lr, #-204]! @ 0xffffff34 │ │ │ │ - ldrh r4, [r2, r1] │ │ │ │ + stc2l 0, cr0, [lr, #-204]! @ 0xffffff34 │ │ │ │ + ldrh r4, [r0, r1] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r2, [r3, r7] │ │ │ │ + ldrh r2, [r1, r7] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 0017f674 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -41725,15 +41725,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 17f82e │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -42727,26 +42727,26 @@ │ │ │ │ nop │ │ │ │ bcc.n 180370 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf31c0033 │ │ │ │ - ldr r7, [pc, #960] @ (180734 ) │ │ │ │ + @ instruction: 0xf30c0033 │ │ │ │ + ldr r7, [pc, #896] @ (1806f4 ) │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xf2e20033 │ │ │ │ - str r4, [r4, r5] │ │ │ │ + @ instruction: 0xf2d20033 │ │ │ │ + str r4, [r2, r5] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r7, [pc, #704] @ (180640 ) │ │ │ │ + ldr r7, [pc, #640] @ (180600 ) │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xf2b80033 │ │ │ │ - ldr r7, [pc, #936] @ (180730 ) │ │ │ │ + subw r0, r8, #51 @ 0x33 │ │ │ │ + ldr r7, [pc, #872] @ (1806f0 ) │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r0, r0] │ │ │ │ + ldr r7, [pc, #984] @ (180764 ) │ │ │ │ movs r3, r5 │ │ │ │ ldrb.w r2, [sl, #14] │ │ │ │ cmp.w r2, r6, lsr #30 │ │ │ │ bne.w 17fc16 │ │ │ │ movs r6, #6 │ │ │ │ strd r3, r3, [sp, #96] @ 0x60 │ │ │ │ strd r3, r3, [sp, #104] @ 0x68 │ │ │ │ @@ -43125,39 +43125,39 @@ │ │ │ │ ldr r1, [pc, #68] @ (180848 ) │ │ │ │ ldr r0, [pc, #72] @ (18084c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - stc 0, cr0, [r4], #-204 @ 0xffffff34 │ │ │ │ - ldr r2, [pc, #200] @ (1808e0 ) │ │ │ │ + ldc 0, cr0, [r4], {51} @ 0x33 │ │ │ │ + ldr r2, [pc, #136] @ (1808a0 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [pc, #976] @ (180bec ) │ │ │ │ + ldr r0, [pc, #912] @ (180bac ) │ │ │ │ movs r3, r5 │ │ │ │ - stc 0, cr0, [sl], {51} @ 0x33 │ │ │ │ - ldr r1, [pc, #720] @ (180af4 ) │ │ │ │ + @ instruction: 0xebfa0033 │ │ │ │ + ldr r1, [pc, #656] @ (180ab4 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r1, [pc, #224] @ (180908 ) │ │ │ │ + ldr r1, [pc, #160] @ (1808c8 ) │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xebf40033 │ │ │ │ - ldr r0, [pc, #800] @ (180b50 ) │ │ │ │ + @ instruction: 0xebe40033 │ │ │ │ + ldr r0, [pc, #736] @ (180b10 ) │ │ │ │ movs r3, r5 │ │ │ │ - rsb r0, sl, r3, rrx │ │ │ │ - ldr r0, [pc, #632] @ (180ab0 ) │ │ │ │ + subs.w r0, sl, r3, rrx │ │ │ │ + ldr r0, [pc, #568] @ (180a70 ) │ │ │ │ movs r3, r5 │ │ │ │ - subs.w r0, r8, r3, rrx │ │ │ │ - ldr r0, [pc, #568] @ (180a78 ) │ │ │ │ + sub.w r0, r8, r3, rrx │ │ │ │ + ldr r0, [pc, #504] @ (180a38 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [pc, #80] @ (180894 ) │ │ │ │ + ldr r2, [pc, #16] @ (180854 ) │ │ │ │ movs r3, r5 │ │ │ │ - sub.w r0, r0, r3, rrx │ │ │ │ - ldr r0, [pc, #472] @ (180a24 ) │ │ │ │ + @ instruction: 0xeb900033 │ │ │ │ + ldr r0, [pc, #408] @ (1809e4 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [pc, #568] @ (180a88 ) │ │ │ │ + ldr r0, [pc, #504] @ (180a48 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 00180850 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -43580,15 +43580,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - b.n 180c1c │ │ │ │ + b.n 180bfc │ │ │ │ movs r3, r6 │ │ │ │ pop {r1, r2, r4, r6, pc} │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ @@ -43709,15 +43709,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 180eee │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -44697,29 +44697,29 @@ │ │ │ │ nop │ │ │ │ pop {r2, r3, r5} │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb82c │ │ │ │ movs r4, r7 │ │ │ │ - b.n 181a94 │ │ │ │ + b.n 181a74 │ │ │ │ movs r3, r6 │ │ │ │ - subs r5, #16 │ │ │ │ + subs r5, #0 │ │ │ │ movs r3, r5 │ │ │ │ - bgt.n 181a84 │ │ │ │ + bgt.n 181a64 │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, #178 @ 0xb2 │ │ │ │ + subs r2, #162 @ 0xa2 │ │ │ │ movs r3, r5 │ │ │ │ - subs r1, #0 │ │ │ │ + subs r0, #240 @ 0xf0 │ │ │ │ movs r3, r5 │ │ │ │ - bgt.n 181a48 │ │ │ │ + blt.n 181a28 │ │ │ │ movs r3, r6 │ │ │ │ - subs r1, #62 @ 0x3e │ │ │ │ + subs r1, #46 @ 0x2e │ │ │ │ movs r3, r5 │ │ │ │ - subs r1, #90 @ 0x5a │ │ │ │ + subs r1, #74 @ 0x4a │ │ │ │ movs r3, r5 │ │ │ │ adds.w r1, lr, r1 │ │ │ │ adc.w r3, r0, r3 │ │ │ │ b.n 1814d0 │ │ │ │ ldrb r0, [r4, #14] │ │ │ │ cmp.w r0, r2, lsr #30 │ │ │ │ bne.w 1812d0 │ │ │ │ @@ -45087,45 +45087,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (181e98 ) │ │ │ │ ldr r0, [pc, #72] @ (181e9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - bpl.n 181e08 │ │ │ │ + bpl.n 181de8 │ │ │ │ movs r3, r6 │ │ │ │ - adds r3, #224 @ 0xe0 │ │ │ │ + adds r3, #208 @ 0xd0 │ │ │ │ movs r3, r5 │ │ │ │ - adds r2, #162 @ 0xa2 │ │ │ │ + adds r2, #146 @ 0x92 │ │ │ │ movs r3, r5 │ │ │ │ - bpl.n 181de0 │ │ │ │ + bpl.n 181dc0 │ │ │ │ movs r3, r6 │ │ │ │ - adds r3, #98 @ 0x62 │ │ │ │ + adds r3, #82 @ 0x52 │ │ │ │ movs r3, r5 │ │ │ │ - adds r2, #230 @ 0xe6 │ │ │ │ + adds r2, #214 @ 0xd6 │ │ │ │ movs r3, r5 │ │ │ │ - bpl.n 181dc0 │ │ │ │ + bpl.n 181da0 │ │ │ │ movs r3, r6 │ │ │ │ - adds r2, #118 @ 0x76 │ │ │ │ + adds r2, #102 @ 0x66 │ │ │ │ movs r3, r5 │ │ │ │ - bpl.n 181f7c │ │ │ │ + bpl.n 181f5c │ │ │ │ movs r3, r6 │ │ │ │ - adds r2, #82 @ 0x52 │ │ │ │ + adds r2, #66 @ 0x42 │ │ │ │ movs r3, r5 │ │ │ │ - adds r3, #216 @ 0xd8 │ │ │ │ + adds r3, #200 @ 0xc8 │ │ │ │ movs r3, r5 │ │ │ │ - bpl.n 181f58 │ │ │ │ + bpl.n 181f38 │ │ │ │ movs r3, r6 │ │ │ │ - adds r2, #56 @ 0x38 │ │ │ │ + adds r2, #40 @ 0x28 │ │ │ │ movs r3, r5 │ │ │ │ - bpl.n 181f38 │ │ │ │ + bpl.n 181f18 │ │ │ │ movs r3, r6 │ │ │ │ - adds r2, #38 @ 0x26 │ │ │ │ + adds r2, #22 │ │ │ │ movs r3, r5 │ │ │ │ - adds r2, #62 @ 0x3e │ │ │ │ + adds r2, #46 @ 0x2e │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 00181ea0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -45307,35 +45307,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -47730,29 +47730,29 @@ │ │ │ │ orr.w r2, sl, r2 │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 183610 │ │ │ │ - stmia r4!, {r1, r2, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ movs r3, r6 │ │ │ │ - movs r1, #90 @ 0x5a │ │ │ │ + movs r1, #74 @ 0x4a │ │ │ │ movs r3, r5 │ │ │ │ - stmia r4!, {r4, r6} │ │ │ │ + stmia r4!, {r6} │ │ │ │ movs r3, r6 │ │ │ │ - movs r2, #210 @ 0xd2 │ │ │ │ + movs r2, #194 @ 0xc2 │ │ │ │ movs r3, r5 │ │ │ │ - movs r1, #30 │ │ │ │ + movs r1, #14 │ │ │ │ movs r3, r5 │ │ │ │ - stmia r4!, {r1, r2} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ - movs r1, #56 @ 0x38 │ │ │ │ + movs r1, #40 @ 0x28 │ │ │ │ movs r3, r5 │ │ │ │ - movs r1, #84 @ 0x54 │ │ │ │ + movs r1, #68 @ 0x44 │ │ │ │ movs r3, r5 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -47902,45 +47902,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (183d50 ) │ │ │ │ ldr r0, [pc, #72] @ (183d54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb710 │ │ │ │ + @ instruction: 0xb700 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r4, r4, #15 │ │ │ │ + asrs r4, r2, #15 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xb6f8 │ │ │ │ + @ instruction: 0xb6e8 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r2, r4, #18 │ │ │ │ + asrs r2, r2, #18 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r6, r4, #16 │ │ │ │ + asrs r6, r2, #16 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xb6de │ │ │ │ + @ instruction: 0xb6ce │ │ │ │ movs r3, r6 │ │ │ │ - asrs r4, r5, #19 │ │ │ │ + asrs r4, r3, #19 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r6, r5, #14 │ │ │ │ + asrs r6, r3, #14 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xb6c4 │ │ │ │ + @ instruction: 0xb6b4 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r2, r3, #14 │ │ │ │ + asrs r2, r1, #14 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r2, r6, #14 │ │ │ │ + asrs r2, r4, #14 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xb6ae │ │ │ │ + @ instruction: 0xb69e │ │ │ │ movs r3, r6 │ │ │ │ - asrs r2, r0, #14 │ │ │ │ + asrs r2, r6, #13 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xb69a │ │ │ │ + @ instruction: 0xb68a │ │ │ │ movs r3, r6 │ │ │ │ - asrs r0, r6, #13 │ │ │ │ + asrs r0, r4, #13 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r6, r6, #19 │ │ │ │ + asrs r6, r4, #19 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 00183d58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -48020,15 +48020,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r5, #32] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb62c │ │ │ │ + @ instruction: 0xb61c │ │ │ │ movs r3, r6 │ │ │ │ ldrh r2, [r1, #28] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00183e48 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ @@ -48312,15 +48312,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r5, #6] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r6, r4 │ │ │ │ + uxtb r6, r2 │ │ │ │ movs r3, r6 │ │ │ │ ldrh r4, [r3, #2] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00184170 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -48403,15 +48403,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -48432,15 +48432,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 184454 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -49170,49 +49170,49 @@ │ │ │ │ nop │ │ │ │ ldrh r0, [r1, #0] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ - add r5, sp, #344 @ 0x158 │ │ │ │ + add r5, sp, #280 @ 0x118 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r4, r5, #12 │ │ │ │ + lsrs r4, r3, #12 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r4, r4, #8 │ │ │ │ + lsrs r4, r2, #8 │ │ │ │ movs r3, r5 │ │ │ │ - add r4, sp, #984 @ 0x3d8 │ │ │ │ + add r4, sp, #920 @ 0x398 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r4, r1, #7 │ │ │ │ + lsrs r4, r7, #6 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r4, r4, #7 │ │ │ │ + lsrs r4, r2, #7 │ │ │ │ movs r3, r5 │ │ │ │ - add r2, sp, #192 @ 0xc0 │ │ │ │ + add r2, sp, #128 @ 0x80 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r2, r4, #29 │ │ │ │ + lsls r2, r2, #29 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r6, r7, #29 │ │ │ │ + lsls r6, r5, #29 │ │ │ │ movs r3, r5 │ │ │ │ - add r1, sp, #848 @ 0x350 │ │ │ │ + add r1, sp, #784 @ 0x310 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r0, r5, #26 │ │ │ │ + lsls r0, r3, #26 │ │ │ │ movs r3, r5 │ │ │ │ - add r1, sp, #656 @ 0x290 │ │ │ │ + add r1, sp, #592 @ 0x250 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r6, r1, #29 │ │ │ │ + lsls r6, r7, #28 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r2, r2, #27 │ │ │ │ + lsls r2, r0, #27 │ │ │ │ movs r3, r5 │ │ │ │ - add r1, sp, #528 @ 0x210 │ │ │ │ + add r1, sp, #464 @ 0x1d0 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r0, r3, #25 │ │ │ │ + lsls r0, r1, #25 │ │ │ │ movs r3, r5 │ │ │ │ - add r1, sp, #456 @ 0x1c8 │ │ │ │ + add r1, sp, #392 @ 0x188 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r6, r0, #25 │ │ │ │ + lsls r6, r6, #24 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 00184a94 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -49348,25 +49348,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 184c1e │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -49394,36 +49394,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 184c9a │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 184fa0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -49497,21 +49497,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 184de0 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -49541,31 +49541,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 184e66 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -50757,39 +50757,39 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r4, #2] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r6, [sp, #896] @ 0x380 │ │ │ │ movs r3, r6 │ │ │ │ - stc2l 0, cr0, [r6], {42} @ 0x2a │ │ │ │ - @ instruction: 0xfbbe002a │ │ │ │ - ldr r2, [sp, #408] @ 0x198 │ │ │ │ + ldc2 0, cr0, [r6], #168 @ 0xa8 │ │ │ │ + @ instruction: 0xfbae002a │ │ │ │ + ldr r2, [sp, #344] @ 0x158 │ │ │ │ movs r3, r6 │ │ │ │ - @ instruction: 0xf798002a │ │ │ │ - @ instruction: 0xf7b4002a │ │ │ │ - ldr r0, [sp, #904] @ 0x388 │ │ │ │ + @ instruction: 0xf788002a │ │ │ │ + @ instruction: 0xf7a4002a │ │ │ │ + ldr r0, [sp, #840] @ 0x348 │ │ │ │ movs r3, r6 │ │ │ │ - @ instruction: 0xf68c002a │ │ │ │ - @ instruction: 0xf610002a │ │ │ │ - ldr r0, [sp, #808] @ 0x328 │ │ │ │ + @ instruction: 0xf67c002a │ │ │ │ + addw r0, r0, #2090 @ 0x82a │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ movs r3, r6 │ │ │ │ - @ instruction: 0xf59e002a │ │ │ │ - ldr r0, [sp, #608] @ 0x260 │ │ │ │ + @ instruction: 0xf58e002a │ │ │ │ + ldr r0, [sp, #544] @ 0x220 │ │ │ │ movs r3, r6 │ │ │ │ - sbc.w r0, ip, #11141120 @ 0xaa0000 │ │ │ │ - ldr r0, [sp, #528] @ 0x210 │ │ │ │ + adcs.w r0, ip, #11141120 @ 0xaa0000 │ │ │ │ + ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ movs r3, r6 │ │ │ │ - adcs.w r0, r8, #11141120 @ 0xaa0000 │ │ │ │ - ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ + adc.w r0, r8, #11141120 @ 0xaa0000 │ │ │ │ + ldr r0, [sp, #376] @ 0x178 │ │ │ │ movs r3, r6 │ │ │ │ - adc.w r0, r4, #11141120 @ 0xaa0000 │ │ │ │ - adcs.w r0, ip, #11141120 @ 0xaa0000 │ │ │ │ + @ instruction: 0xf534002a │ │ │ │ + adc.w r0, ip, #11141120 @ 0xaa0000 │ │ │ │ │ │ │ │ 00185b94 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -50923,24 +50923,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 185d2e │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -50969,15 +50969,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 185db2 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 1860c8 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -50985,22 +50985,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -51076,21 +51076,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 185ef4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -51121,33 +51121,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 185f80 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ vldr d7, [pc, #328] @ 1860c8 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -51335,18 +51335,18 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 174f08 │ │ │ │ mov r1, r0 │ │ │ │ b.n 18608e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [sp, #544] @ 0x220 │ │ │ │ + str r2, [sp, #480] @ 0x1e0 │ │ │ │ movs r3, r6 │ │ │ │ - orrs.w r0, lr, #42 @ 0x2a │ │ │ │ - vhadd.s16 d16, d6, d26 │ │ │ │ + orr.w r0, lr, #42 @ 0x2a │ │ │ │ + vhadd.s8 d16, d6, d26 │ │ │ │ │ │ │ │ 001861ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -51425,15 +51425,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r2, #124] @ 0x7c │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #864] @ 0x360 │ │ │ │ + str r1, [sp, #800] @ 0x320 │ │ │ │ movs r3, r6 │ │ │ │ str r6, [r6, #112] @ 0x70 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018629c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -51518,15 +51518,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #872] @ 0x368 │ │ │ │ + str r0, [sp, #808] @ 0x328 │ │ │ │ movs r3, r6 │ │ │ │ str r0, [r7, #96] @ 0x60 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00186394 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -51612,15 +51612,15 @@ │ │ │ │ bx lr │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r4, #92] @ 0x5c │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #62] @ 0x3e │ │ │ │ + ldrh r2, [r0, #62] @ 0x3e │ │ │ │ movs r3, r6 │ │ │ │ str r4, [r0, #84] @ 0x54 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00186490 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -51960,21 +51960,21 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 186778 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #34] @ 0x22 │ │ │ │ + ldrh r2, [r2, #34] @ 0x22 │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r6, [r4, #32] │ │ │ │ + ldrh r6, [r2, #32] │ │ │ │ movs r3, r6 │ │ │ │ str r2, [r5, #28] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r2, #30] │ │ │ │ + ldrh r2, [r0, #30] │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 00186808 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -52060,21 +52060,21 @@ │ │ │ │ b.n 186868 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r7, #20] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #26] │ │ │ │ + ldrh r2, [r4, #26] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r6, [r6, #24] │ │ │ │ + ldrh r6, [r4, #24] │ │ │ │ movs r3, r6 │ │ │ │ str r2, [r6, #12] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r3, #22] │ │ │ │ + ldrh r4, [r1, #22] │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 00186900 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -52161,17 +52161,17 @@ │ │ │ │ b.n 186964 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r0, #8] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #18] │ │ │ │ + ldrh r6, [r5, #18] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r4, [r7, #16] │ │ │ │ + ldrh r4, [r5, #16] │ │ │ │ movs r3, r6 │ │ │ │ ldrsh r4, [r7, r7] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 001869fc : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ @@ -52285,17 +52285,17 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 186aa6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldrsh r4, [r7, r4] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #8] │ │ │ │ + ldrh r0, [r5, #8] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r2, [r7, #6] │ │ │ │ + ldrh r2, [r5, #6] │ │ │ │ movs r3, r6 │ │ │ │ ldrsh r6, [r7, r2] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00186b3c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -52371,19 +52371,19 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 186b98 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldrsh r6, [r0, r1] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r1, #2] │ │ │ │ + ldrh r0, [r7, #0] │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #0] │ │ │ │ + strh r2, [r6, #62] @ 0x3e │ │ │ │ movs r3, r6 │ │ │ │ ldrb r4, [r1, r7] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00186c1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -52458,17 +52458,17 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 186c7c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r4, r5] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #58] @ 0x3a │ │ │ │ + strh r4, [r6, #56] @ 0x38 │ │ │ │ movs r3, r6 │ │ │ │ - strh r4, [r4, #56] @ 0x38 │ │ │ │ + strh r4, [r2, #56] @ 0x38 │ │ │ │ movs r3, r6 │ │ │ │ ldrb r0, [r5, r3] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00186cfc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -52546,17 +52546,17 @@ │ │ │ │ b.n 186d5c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r0, r2] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #50] @ 0x32 │ │ │ │ + strh r4, [r2, #50] @ 0x32 │ │ │ │ movs r3, r6 │ │ │ │ - strh r4, [r0, #50] @ 0x32 │ │ │ │ + strh r4, [r6, #48] @ 0x30 │ │ │ │ movs r3, r6 │ │ │ │ ldrb r0, [r0, r0] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00186de4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -52633,17 +52633,17 @@ │ │ │ │ b.n 186e44 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r3, r6] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #42] @ 0x2a │ │ │ │ + strh r2, [r5, #42] @ 0x2a │ │ │ │ movs r3, r6 │ │ │ │ - strh r4, [r3, #42] @ 0x2a │ │ │ │ + strh r4, [r1, #42] @ 0x2a │ │ │ │ movs r3, r6 │ │ │ │ ldrh r0, [r4, r4] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00186ec8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -52721,19 +52721,19 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 186f24 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r7, r2] │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r7, #36] @ 0x24 │ │ │ │ + strh r4, [r5, #36] @ 0x24 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #34] @ 0x22 │ │ │ │ + strh r6, [r4, #34] @ 0x22 │ │ │ │ movs r3, r6 │ │ │ │ ldrh r2, [r0, r1] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00186fac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -52834,17 +52834,17 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 18709c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r2, r7] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #30] │ │ │ │ + strh r6, [r6, #28] │ │ │ │ movs r3, r6 │ │ │ │ - strh r2, [r2, #26] │ │ │ │ + strh r2, [r0, #26] │ │ │ │ movs r3, r6 │ │ │ │ ldr r2, [r4, r4] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 001870d0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -52948,17 +52948,17 @@ │ │ │ │ b.n 1871c6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r6, r2] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #20] │ │ │ │ + strh r2, [r2, #20] │ │ │ │ movs r3, r6 │ │ │ │ - strh r6, [r5, #16] │ │ │ │ + strh r6, [r3, #16] │ │ │ │ movs r3, r6 │ │ │ │ ldrsb r6, [r6, r7] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 001871fc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53038,15 +53038,15 @@ │ │ │ │ b.n 18727a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r6, [r0, r6] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + strh r0, [r5, #10] │ │ │ │ movs r3, r6 │ │ │ │ ldrsb r4, [r0, r4] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 001872dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53128,15 +53128,15 @@ │ │ │ │ b.n 18736a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r2, [r4, r2] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #4] │ │ │ │ + strh r0, [r1, #4] │ │ │ │ movs r3, r6 │ │ │ │ ldrsb r4, [r2, r0] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 001873cc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53258,23 +53258,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ strb r4, [r6, r6] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #28] │ │ │ │ + ldrb r4, [r0, #28] │ │ │ │ movs r3, r6 │ │ │ │ strb r2, [r5, r3] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r3, #26] │ │ │ │ + ldrb r4, [r1, #26] │ │ │ │ movs r3, r6 │ │ │ │ - blt.n 1874c8 │ │ │ │ + blt.n 1874a8 │ │ │ │ movs r2, r5 │ │ │ │ - blt.n 187504 │ │ │ │ + blt.n 1874e4 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00187530 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -53396,23 +53396,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ strb r0, [r2, r1] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #22] │ │ │ │ + ldrb r0, [r4, #22] │ │ │ │ movs r3, r6 │ │ │ │ strh r4, [r7, r5] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r6, #20] │ │ │ │ + ldrb r4, [r4, #20] │ │ │ │ movs r3, r6 │ │ │ │ - bge.n 187760 │ │ │ │ + bge.n 187740 │ │ │ │ movs r2, r5 │ │ │ │ - bge.n 18759c │ │ │ │ + bge.n 18777c │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00187698 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -53506,19 +53506,19 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ strh r6, [r2, r3] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r3, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r5, #16] │ │ │ │ + ldrb r0, [r3, #16] │ │ │ │ movs r3, r6 │ │ │ │ - bls.n 187850 │ │ │ │ + bls.n 187830 │ │ │ │ movs r2, r5 │ │ │ │ - bls.n 18788c │ │ │ │ + bls.n 18786c │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001877a0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53596,15 +53596,15 @@ │ │ │ │ b.n 18781e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r4, r7] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #15] │ │ │ │ + ldrb r4, [r0, #15] │ │ │ │ movs r3, r6 │ │ │ │ str r0, [r4, r5] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00187880 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53686,15 +53686,15 @@ │ │ │ │ b.n 18790e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r7, r3] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #11] │ │ │ │ + ldrb r4, [r4, #11] │ │ │ │ movs r3, r6 │ │ │ │ str r0, [r6, r1] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00187970 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53769,15 +53769,15 @@ │ │ │ │ b.n 1879dc │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r2, r0] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #7] │ │ │ │ + ldrb r0, [r5, #7] │ │ │ │ movs r3, r6 │ │ │ │ ldr r7, [pc, #648] @ (187cc8 ) │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00187a40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53871,23 +53871,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 160584 │ │ │ │ ldr r7, [pc, #264] @ (187c3c ) │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #4] │ │ │ │ + ldrb r2, [r3, #4] │ │ │ │ movs r3, r6 │ │ │ │ - ldrb r0, [r6, #3] │ │ │ │ + ldrb r0, [r4, #3] │ │ │ │ movs r3, r6 │ │ │ │ ldr r6, [pc, #792] @ (187e5c ) │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r0, #2] │ │ │ │ + ldrb r2, [r6, #1] │ │ │ │ movs r3, r6 │ │ │ │ - bpl.n 187bf8 │ │ │ │ + bpl.n 187bd8 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00187b4c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -53979,23 +53979,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ ldr r6, [pc, #216] @ (187d18 ) │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #0] │ │ │ │ + ldrb r6, [r1, #0] │ │ │ │ movs r3, r6 │ │ │ │ - strb r4, [r4, #31] │ │ │ │ + strb r4, [r2, #31] │ │ │ │ movs r3, r6 │ │ │ │ ldr r5, [pc, #744] @ (187f38 ) │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r7, #29] │ │ │ │ + strb r0, [r5, #29] │ │ │ │ movs r3, r6 │ │ │ │ - bmi.n 187cf0 │ │ │ │ + bmi.n 187cd0 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00187c58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -54088,25 +54088,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 160584 │ │ │ │ ldr r5, [pc, #168] @ (187dfc ) │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r5, #28] │ │ │ │ + strb r4, [r3, #28] │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #27] │ │ │ │ + strb r2, [r0, #27] │ │ │ │ movs r3, r6 │ │ │ │ ldr r4, [pc, #632] @ (187fdc ) │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r4, #25] │ │ │ │ + strb r2, [r2, #25] │ │ │ │ movs r3, r6 │ │ │ │ - bcc.n 187dd8 │ │ │ │ + bcc.n 187db8 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00187d6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -54198,23 +54198,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 160584 │ │ │ │ ldr r4, [pc, #88] @ (187eb8 ) │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #23] │ │ │ │ + strb r6, [r5, #23] │ │ │ │ movs r3, r6 │ │ │ │ - strb r4, [r0, #23] │ │ │ │ + strb r4, [r6, #22] │ │ │ │ movs r3, r6 │ │ │ │ ldr r3, [pc, #624] @ (1880e0 ) │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r2, #21] │ │ │ │ + strb r6, [r0, #21] │ │ │ │ movs r3, r6 │ │ │ │ - bcs.n 187ecc │ │ │ │ + bcs.n 187eac │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00187e78 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -54303,21 +54303,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 160584 │ │ │ │ ldr r3, [pc, #40] @ (187f8c ) │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #19] │ │ │ │ + strb r0, [r4, #19] │ │ │ │ movs r3, r6 │ │ │ │ ldr r2, [pc, #584] @ (1881b8 ) │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r2, #17] │ │ │ │ + strb r2, [r0, #17] │ │ │ │ movs r3, r6 │ │ │ │ - bne.n 187fc4 │ │ │ │ + bne.n 187fa4 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00187f78 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -54411,19 +54411,19 @@ │ │ │ │ nop │ │ │ │ ldr r1, [pc, #984] @ (188440 ) │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #672] @ (188310 ) │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r0, #14] │ │ │ │ + strb r6, [r6, #13] │ │ │ │ movs r3, r6 │ │ │ │ - strb r0, [r2, #13] │ │ │ │ + strb r0, [r0, #13] │ │ │ │ movs r3, r6 │ │ │ │ - beq.n 1880c4 │ │ │ │ + beq.n 1880a4 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 0018807c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54490,15 +54490,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r1, [pc, #24] @ (18814c ) │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #11] │ │ │ │ + strb r4, [r4, #11] │ │ │ │ movs r3, r6 │ │ │ │ ldr r0, [pc, #656] @ (1883d0 ) │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00188140 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54566,15 +54566,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbx.8 d20, {d15}, d2 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #8] │ │ │ │ + strb r0, [r4, #8] │ │ │ │ movs r3, r6 │ │ │ │ blx ip │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00188200 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54642,15 +54642,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0x4782 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #5] │ │ │ │ + strb r0, [r4, #5] │ │ │ │ movs r3, r6 │ │ │ │ bx r4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 001882c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54717,15 +54717,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ mov sl, r8 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #2] │ │ │ │ + strb r0, [r4, #2] │ │ │ │ movs r3, r6 │ │ │ │ mov r0, ip │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00188380 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54793,15 +54793,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vrsubhn.i d20, , q1 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #124] @ 0x7c │ │ │ │ + ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, r6 │ │ │ │ cmp r8, r4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00188440 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54869,15 +54869,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r2, r8 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #112] @ 0x70 │ │ │ │ + ldr r0, [r4, #112] @ 0x70 │ │ │ │ movs r3, r6 │ │ │ │ add r8, ip │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00188500 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54944,15 +54944,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ add sl, r0 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #100] @ 0x64 │ │ │ │ + ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r3, r6 │ │ │ │ add r0, r4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 001885c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55018,15 +55018,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbx.8 d18, {d15-d18}, d20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #92] @ 0x5c │ │ │ │ + ldr r4, [r6, #88] @ 0x58 │ │ │ │ movs r3, r6 │ │ │ │ bics r0, r6 │ │ │ │ movs r4, r7 │ │ │ │ muls r0, r4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00188680 : │ │ │ │ @@ -55094,15 +55094,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #80] @ 0x50 │ │ │ │ + ldr r4, [r6, #76] @ 0x4c │ │ │ │ movs r3, r6 │ │ │ │ cmn r0, r6 │ │ │ │ movs r4, r7 │ │ │ │ cmp r0, r4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00188740 : │ │ │ │ @@ -55167,15 +55167,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #68] @ 0x44 │ │ │ │ + ldr r4, [r6, #64] @ 0x40 │ │ │ │ movs r3, r6 │ │ │ │ tst r0, r6 │ │ │ │ movs r4, r7 │ │ │ │ rors r0, r4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 001887f8 : │ │ │ │ @@ -55245,15 +55245,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ sbcs r2, r1 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #52] @ 0x34 │ │ │ │ + ldr r0, [r5, #52] @ 0x34 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r5 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 001888b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55321,15 +55321,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vmla.i q10, , d10[0] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ movs r3, r6 │ │ │ │ eors r0, r5 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00188978 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55397,15 +55397,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ands r2, r1 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #28] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ movs r3, r6 │ │ │ │ subs r7, #168 @ 0xa8 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00188a38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55472,15 +55472,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ subs r7, #74 @ 0x4a │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ movs r3, r6 │ │ │ │ subs r6, #232 @ 0xe8 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00188af8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55543,15 +55543,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #138 @ 0x8a │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ movs r3, r6 │ │ │ │ subs r6, #38 @ 0x26 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00188bac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55614,15 +55614,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ subs r5, #214 @ 0xd6 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #124] @ 0x7c │ │ │ │ + str r6, [r6, #120] @ 0x78 │ │ │ │ movs r3, r6 │ │ │ │ subs r5, #108 @ 0x6c │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00188c64 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55684,15 +55684,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #30 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #112] @ 0x70 │ │ │ │ + str r6, [r7, #108] @ 0x6c │ │ │ │ movs r3, r6 │ │ │ │ subs r4, #184 @ 0xb8 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00188d18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55752,15 +55752,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ subs r4, #106 @ 0x6a │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #100] @ 0x64 │ │ │ │ + str r2, [r1, #100] @ 0x64 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, #4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00188dc8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55823,15 +55823,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ subs r3, #186 @ 0xba │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #88] @ 0x58 │ │ │ │ + str r2, [r3, #88] @ 0x58 │ │ │ │ movs r3, r6 │ │ │ │ subs r3, #80 @ 0x50 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00188e80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55893,15 +55893,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #2 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ + str r2, [r4, #76] @ 0x4c │ │ │ │ movs r3, r6 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00188f34 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55961,15 +55961,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ subs r2, #78 @ 0x4e │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #64] @ 0x40 │ │ │ │ + str r6, [r5, #64] @ 0x40 │ │ │ │ movs r3, r6 │ │ │ │ subs r1, #232 @ 0xe8 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00188fe4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56032,15 +56032,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #156 @ 0x9c │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r1, #56] @ 0x38 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #46 @ 0x2e │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 001890a4 : │ │ │ │ @@ -56102,15 +56102,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r3, #44] @ 0x2c │ │ │ │ + str r6, [r1, #44] @ 0x2c │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #114 @ 0x72 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018915c : │ │ │ │ @@ -56172,15 +56172,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #36 @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r4, #32] │ │ │ │ + str r6, [r2, #32] │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #186 @ 0xba │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00189214 : │ │ │ │ @@ -56249,15 +56249,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #110 @ 0x6e │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #20] │ │ │ │ + str r4, [r4, #20] │ │ │ │ movs r3, r6 │ │ │ │ adds r6, #236 @ 0xec │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 001892e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56322,15 +56322,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ adds r6, #162 @ 0xa2 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ movs r3, r6 │ │ │ │ adds r6, #32 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 001893a8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56466,19 +56466,19 @@ │ │ │ │ nop │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #250 @ 0xfa │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r2, [r4, r2] │ │ │ │ + ldrsh r2, [r2, r2] │ │ │ │ movs r3, r6 │ │ │ │ - cbnz r4, 189598 │ │ │ │ + cbnz r4, 189594 │ │ │ │ movs r2, r5 │ │ │ │ - cbnz r0, 1895a4 │ │ │ │ + cbnz r0, 1895a0 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00189528 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -56559,19 +56559,19 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #2 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r5, r6] │ │ │ │ + ldrb r4, [r3, r6] │ │ │ │ movs r3, r6 │ │ │ │ - revsh r6, r3 │ │ │ │ + revsh r6, r1 │ │ │ │ movs r2, r5 │ │ │ │ - revsh r2, r7 │ │ │ │ + revsh r2, r5 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 0018961c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -56635,15 +56635,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff3360 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, r5] │ │ │ │ + ldrb r4, [r7, r4] │ │ │ │ movs r3, r6 │ │ │ │ adds r3, #6 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 001896e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56707,15 +56707,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r2, #156 @ 0x9c │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, r2] │ │ │ │ + ldrb r0, [r7, r1] │ │ │ │ movs r3, r6 │ │ │ │ adds r2, #66 @ 0x42 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 001897a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56779,15 +56779,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ adds r1, #220 @ 0xdc │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, r7] │ │ │ │ + ldrh r0, [r7, r6] │ │ │ │ movs r3, r6 │ │ │ │ adds r1, #130 @ 0x82 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00189860 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56852,15 +56852,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsra.u32 d19, d12, #1 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, r4] │ │ │ │ + ldrh r0, [r7, r3] │ │ │ │ movs r3, r6 │ │ │ │ adds r0, #194 @ 0xc2 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00189920 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56924,15 +56924,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, r1] │ │ │ │ + ldrh r0, [r7, r0] │ │ │ │ movs r3, r6 │ │ │ │ adds r0, #2 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 001899e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56996,15 +56996,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r7, #156 @ 0x9c │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, r6] │ │ │ │ + ldr r0, [r7, r5] │ │ │ │ movs r3, r6 │ │ │ │ cmp r7, #66 @ 0x42 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00189aa0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57071,15 +57071,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqrdmlah.s q9, , d16[0] │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, r3] │ │ │ │ + ldr r2, [r0, r3] │ │ │ │ movs r3, r6 │ │ │ │ cmp r6, #124 @ 0x7c │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00189b68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57146,15 +57146,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r6, #24 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, r0] │ │ │ │ + ldrsb r2, [r7, r7] │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #180 @ 0xb4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00189c30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57218,15 +57218,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r5, #80 @ 0x50 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r0, r5] │ │ │ │ + ldrsb r2, [r6, r4] │ │ │ │ movs r3, r6 │ │ │ │ cmp r4, #236 @ 0xec │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00189cf0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57293,15 +57293,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #146 @ 0x92 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r3, r2] │ │ │ │ + ldrsb r0, [r1, r2] │ │ │ │ movs r3, r6 │ │ │ │ cmp r4, #16 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00189dbc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57366,15 +57366,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #198 @ 0xc6 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, r7] │ │ │ │ + strb r4, [r7, r6] │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00189e84 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57507,19 +57507,19 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #42 @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r2, r7] │ │ │ │ + strh r4, [r0, r7] │ │ │ │ movs r3, r6 │ │ │ │ - cbz r6, 189ff0 │ │ │ │ + sub sp, #472 @ 0x1d8 │ │ │ │ movs r2, r5 │ │ │ │ - cbz r2, 189ffc │ │ │ │ + cbz r2, 189ff8 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00189ff4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -57599,19 +57599,19 @@ │ │ │ │ nop │ │ │ │ cmp r1, #144 @ 0x90 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r4, r3] │ │ │ │ + strh r6, [r2, r3] │ │ │ │ movs r3, r6 │ │ │ │ - add sp, #96 @ 0x60 │ │ │ │ + add sp, #32 │ │ │ │ movs r2, r5 │ │ │ │ - add sp, #208 @ 0xd0 │ │ │ │ + add sp, #144 @ 0x90 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 0018a0e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57672,15 +57672,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #158 @ 0x9e │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, r2] │ │ │ │ + strh r6, [r7, r1] │ │ │ │ movs r3, r6 │ │ │ │ cmp r0, #58 @ 0x3a │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018a198 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57743,15 +57743,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ movs r7, #234 @ 0xea │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, r7] │ │ │ │ + str r2, [r1, r7] │ │ │ │ movs r3, r6 │ │ │ │ movs r7, #128 @ 0x80 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018a250 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57813,15 +57813,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #50 @ 0x32 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, r4] │ │ │ │ + str r2, [r2, r4] │ │ │ │ movs r3, r6 │ │ │ │ movs r6, #204 @ 0xcc │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018a304 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57881,15 +57881,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ movs r6, #126 @ 0x7e │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, r1] │ │ │ │ + str r6, [r3, r1] │ │ │ │ movs r3, r6 │ │ │ │ movs r6, #24 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018a3b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57955,15 +57955,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r5, #200 @ 0xc8 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #720] @ (18a744 ) │ │ │ │ + ldr r7, [pc, #656] @ (18a704 ) │ │ │ │ movs r3, r6 │ │ │ │ movs r5, #110 @ 0x6e │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018a478 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58028,15 +58028,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vabal.u q9, d15, d4 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #960] @ (18a8f4 ) │ │ │ │ + ldr r6, [pc, #896] @ (18a8b4 ) │ │ │ │ movs r3, r6 │ │ │ │ movs r4, #170 @ 0xaa │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018a538 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58100,15 +58100,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r4, #68 @ 0x44 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #192] @ (18a6b4 ) │ │ │ │ + ldr r6, [pc, #128] @ (18a674 ) │ │ │ │ movs r3, r6 │ │ │ │ movs r3, #234 @ 0xea │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018a5f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58172,15 +58172,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #448] @ (18a874 ) │ │ │ │ + ldr r5, [pc, #384] @ (18a834 ) │ │ │ │ movs r3, r6 │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018a6b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58235,15 +58235,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #800] @ (18aa74 ) │ │ │ │ + ldr r4, [pc, #736] @ (18aa34 ) │ │ │ │ movs r3, r6 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018a758 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58298,15 +58298,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #160] @ (18a894 ) │ │ │ │ + ldr r4, [pc, #96] @ (18a854 ) │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #210 @ 0xd2 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018a7f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58370,15 +58370,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #138 @ 0x8a │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #480] @ (18aa84 ) │ │ │ │ + ldr r3, [pc, #416] @ (18aa44 ) │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018a8a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58441,15 +58441,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #218 @ 0xda │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #800] @ (18ac74 ) │ │ │ │ + ldr r2, [pc, #736] @ (18ac34 ) │ │ │ │ movs r3, r6 │ │ │ │ movs r0, #128 @ 0x80 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018a958 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58512,15 +58512,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #42 @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #96] @ (18aa64 ) │ │ │ │ + ldr r2, [pc, #32] @ (18aa24 ) │ │ │ │ movs r3, r6 │ │ │ │ subs r0, r2, #7 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018aa08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58581,15 +58581,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ subs r2, r7, #5 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #416] @ (18ac54 ) │ │ │ │ + ldr r1, [pc, #352] @ (18ac14 ) │ │ │ │ movs r3, r6 │ │ │ │ subs r0, r4, #4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018aab8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58652,15 +58652,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r1, #3 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #736] @ (18ae44 ) │ │ │ │ + ldr r0, [pc, #672] @ (18ae04 ) │ │ │ │ movs r3, r6 │ │ │ │ subs r0, r6, #1 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018ab68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58723,15 +58723,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r3, #0 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #32] @ (18ac34 ) │ │ │ │ + blx pc │ │ │ │ movs r3, r6 │ │ │ │ adds r0, r0, #7 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018ac18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58792,15 +58792,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r2, r5, #5 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bx fp │ │ │ │ + bx r9 │ │ │ │ movs r3, r6 │ │ │ │ adds r0, r2, #4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018acc8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58861,15 +58861,15 @@ │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, r7 │ │ │ │ + mov ip, r5 │ │ │ │ movs r3, r6 │ │ │ │ adds r0, r5, #2 │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r4, #1 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018ad78 : │ │ │ │ @@ -58932,15 +58932,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, r1 │ │ │ │ + cmp ip, pc │ │ │ │ movs r3, r6 │ │ │ │ subs r0, r7, r7 │ │ │ │ movs r4, r7 │ │ │ │ subs r0, r6, r6 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018ae28 : │ │ │ │ @@ -58999,15 +58999,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, fp │ │ │ │ + cmp r4, r9 │ │ │ │ movs r3, r6 │ │ │ │ subs r0, r1, r5 │ │ │ │ movs r4, r7 │ │ │ │ subs r0, r0, r4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018aed0 : │ │ │ │ @@ -59073,15 +59073,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r6, r2 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, r4 │ │ │ │ + add r8, r2 │ │ │ │ movs r3, r6 │ │ │ │ subs r0, r3, r1 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018af80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59144,15 +59144,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r0, r0 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r0, r6 │ │ │ │ + mvns r0, r4 │ │ │ │ movs r3, r6 │ │ │ │ adds r0, r5, r6 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018b030 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59215,15 +59215,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r2, r5 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - muls r0, r0 │ │ │ │ + orrs r0, r6 │ │ │ │ movs r3, r6 │ │ │ │ adds r0, r7, r3 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018b0e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59284,15 +59284,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r2, r4, r2 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r2 │ │ │ │ + cmp r0, r0 │ │ │ │ movs r3, r6 │ │ │ │ adds r0, r1, r1 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018b190 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59352,15 +59352,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r6, #31 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - rors r2, r4 │ │ │ │ + rors r2, r2 │ │ │ │ movs r3, r6 │ │ │ │ asrs r2, r3, #30 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018b238 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59419,15 +59419,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r1, #29 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7 │ │ │ │ + asrs r2, r5 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r6, #27 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018b2e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59486,15 +59486,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r4, #26 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2 │ │ │ │ + lsls r2, r0 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r1, #25 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018b388 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59552,15 +59552,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r7, #23 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #234 @ 0xea │ │ │ │ + subs r7, #218 @ 0xda │ │ │ │ movs r3, r6 │ │ │ │ asrs r6, r3, #22 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018b430 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59619,15 +59619,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r2, #21 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #66 @ 0x42 │ │ │ │ + subs r7, #50 @ 0x32 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #19 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018b4d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59686,15 +59686,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r5, #18 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #154 @ 0x9a │ │ │ │ + subs r6, #138 @ 0x8a │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r2, #17 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018b580 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59752,15 +59752,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r0, #16 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #242 @ 0xf2 │ │ │ │ + subs r5, #226 @ 0xe2 │ │ │ │ movs r3, r6 │ │ │ │ asrs r6, r4, #14 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018b628 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59819,15 +59819,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r3, #13 │ │ │ │ movs r4, r7 │ │ │ │ - subs r5, #90 @ 0x5a │ │ │ │ + subs r5, #74 @ 0x4a │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r7, #11 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018b6d8 : │ │ │ │ @@ -59886,15 +59886,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r5, #10 │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, #170 @ 0xaa │ │ │ │ + subs r4, #154 @ 0x9a │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r1, #9 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018b784 : │ │ │ │ @@ -59952,15 +59952,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r7, #7 │ │ │ │ movs r4, r7 │ │ │ │ - subs r3, #254 @ 0xfe │ │ │ │ + subs r3, #238 @ 0xee │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #6 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018b830 : │ │ │ │ @@ -60026,15 +60026,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r2, #5 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #88 @ 0x58 │ │ │ │ + subs r3, #72 @ 0x48 │ │ │ │ movs r3, r6 │ │ │ │ asrs r4, r3, #3 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018b8f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60097,15 +60097,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r2, #2 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #152 @ 0x98 │ │ │ │ + subs r2, #136 @ 0x88 │ │ │ │ movs r3, r6 │ │ │ │ asrs r2, r3, #32 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018b9b0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60216,15 +60216,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #29 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #48 @ 0x30 │ │ │ │ + subs r1, #32 │ │ │ │ movs r3, r6 │ │ │ │ lsrs r2, r6, #27 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018bae8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60283,15 +60283,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #26 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #128 @ 0x80 │ │ │ │ + subs r0, #112 @ 0x70 │ │ │ │ movs r3, r6 │ │ │ │ lsrs r2, r0, #25 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018bb98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60349,15 +60349,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsrs r4, r4, #23 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #208 @ 0xd0 │ │ │ │ + adds r7, #192 @ 0xc0 │ │ │ │ movs r3, r6 │ │ │ │ lsrs r2, r2, #22 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018bc48 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60417,15 +60417,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #20 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #32 │ │ │ │ + adds r7, #16 │ │ │ │ movs r3, r6 │ │ │ │ lsrs r2, r4, #19 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018bcf8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60484,15 +60484,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #18 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #112 @ 0x70 │ │ │ │ + adds r6, #96 @ 0x60 │ │ │ │ movs r3, r6 │ │ │ │ lsrs r2, r6, #16 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018bda8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60550,15 +60550,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsrs r4, r2, #15 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #192 @ 0xc0 │ │ │ │ + adds r5, #176 @ 0xb0 │ │ │ │ movs r3, r6 │ │ │ │ lsrs r2, r0, #14 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018be58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60620,15 +60620,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #12 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #26 │ │ │ │ + adds r5, #10 │ │ │ │ movs r3, r6 │ │ │ │ lsrs r4, r1, #11 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018bf10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60690,15 +60690,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #9 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #98 @ 0x62 │ │ │ │ + adds r4, #82 @ 0x52 │ │ │ │ movs r3, r6 │ │ │ │ lsrs r4, r2, #8 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018bfc8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60756,15 +60756,15 @@ │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsrs r0, r7, #6 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #170 @ 0xaa │ │ │ │ + adds r3, #154 @ 0x9a │ │ │ │ movs r3, r6 │ │ │ │ lsrs r4, r3, #5 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018c078 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60828,15 +60828,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r1, #4 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #16 │ │ │ │ + adds r3, #0 │ │ │ │ movs r3, r6 │ │ │ │ lsrs r4, r2, #2 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018c138 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60899,15 +60899,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r1, #1 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #80 @ 0x50 │ │ │ │ + adds r2, #64 @ 0x40 │ │ │ │ movs r3, r6 │ │ │ │ lsls r2, r2, #31 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018c1f8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61018,15 +61018,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r1, #28 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #250 @ 0xfa │ │ │ │ + adds r0, #234 @ 0xea │ │ │ │ movs r3, r6 │ │ │ │ lsls r2, r6, #26 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018c320 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61085,15 +61085,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r4, #25 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #82 @ 0x52 │ │ │ │ + adds r0, #66 @ 0x42 │ │ │ │ movs r3, r6 │ │ │ │ lsls r0, r1, #24 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018c3c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61152,15 +61152,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r7, #22 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #170 @ 0xaa │ │ │ │ + cmp r7, #154 @ 0x9a │ │ │ │ movs r3, r6 │ │ │ │ lsls r0, r4, #21 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018c470 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61218,15 +61218,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r2, #20 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #2 │ │ │ │ + cmp r6, #242 @ 0xf2 │ │ │ │ movs r3, r6 │ │ │ │ lsls r6, r6, #18 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018c518 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61287,15 +61287,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r4, #17 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #80 @ 0x50 │ │ │ │ + cmp r6, #64 @ 0x40 │ │ │ │ movs r3, r6 │ │ │ │ lsls r2, r2, #16 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018c5c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61355,15 +61355,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6, #14 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #160 @ 0xa0 │ │ │ │ + cmp r5, #144 @ 0x90 │ │ │ │ movs r3, r6 │ │ │ │ lsls r2, r4, #13 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018c678 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61422,15 +61422,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r0, #12 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #240 @ 0xf0 │ │ │ │ + cmp r4, #224 @ 0xe0 │ │ │ │ movs r3, r6 │ │ │ │ lsls r2, r6, #10 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018c728 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61488,15 +61488,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r4, r2, #9 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #64 @ 0x40 │ │ │ │ + cmp r4, #48 @ 0x30 │ │ │ │ movs r3, r6 │ │ │ │ lsls r2, r0, #8 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018c7d8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61591,15 +61591,15 @@ │ │ │ │ b.n 18c8b4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r5, #6 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #52 @ 0x34 │ │ │ │ + cmp r3, #36 @ 0x24 │ │ │ │ movs r3, r6 │ │ │ │ lsls r0, r3, #4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018c8f0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61694,15 +61694,15 @@ │ │ │ │ b.n 18c9ca │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r2, #2 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #30 │ │ │ │ + cmp r2, #14 │ │ │ │ movs r3, r6 │ │ │ │ movs r2, r0 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0018ca04 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61796,15 +61796,15 @@ │ │ │ │ bne.n 18ca56 │ │ │ │ b.n 18cade │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vqadd.u64 d16, d14, d27 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #10 │ │ │ │ + cmp r0, #250 @ 0xfa │ │ │ │ movs r3, r6 │ │ │ │ mcr2 0, 7, r0, cr14, cr11, {1} │ │ │ │ │ │ │ │ 0018cb18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61886,15 +61886,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 18cb6a │ │ │ │ b.n 18cbda │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ mcr2 0, 3, r0, cr8, cr11, {1} │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #14 │ │ │ │ + movs r7, #254 @ 0xfe │ │ │ │ movs r3, r6 │ │ │ │ ldc2l 0, cr0, [r2, #236]! @ 0xec │ │ │ │ │ │ │ │ 0018cc14 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61975,15 +61975,15 @@ │ │ │ │ bne.n 18cc60 │ │ │ │ b.n 18ccce │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [lr, #-236]! @ 0xffffff14 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #26 │ │ │ │ + movs r7, #10 │ │ │ │ movs r3, r6 │ │ │ │ ldc2l 0, cr0, [lr], #236 @ 0xec │ │ │ │ │ │ │ │ 0018cd08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62064,15 +62064,15 @@ │ │ │ │ bne.n 18cd54 │ │ │ │ b.n 18cdc2 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [sl], #-236 @ 0xffffff14 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #38 @ 0x26 │ │ │ │ + movs r6, #22 │ │ │ │ movs r3, r6 │ │ │ │ stc2 0, cr0, [sl], {59} @ 0x3b │ │ │ │ │ │ │ │ 0018cdfc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62153,15 +62153,15 @@ │ │ │ │ bne.n 18ce48 │ │ │ │ b.n 18ceb6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfb86003b │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #50 @ 0x32 │ │ │ │ + movs r5, #34 @ 0x22 │ │ │ │ movs r3, r6 │ │ │ │ smlatt r0, r6, fp, r0 │ │ │ │ │ │ │ │ 0018cef0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62179,15 +62179,15 @@ │ │ │ │ cbnz r2, 18cf5e │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 18cf5e │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 18cf5e │ │ │ │ - bl 43397c │ │ │ │ + bl 43396c │ │ │ │ ldr r2, [pc, #240] @ (18d02c ) │ │ │ │ ldr r3, [pc, #236] @ (18d028 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -62264,15 +62264,15 @@ │ │ │ │ eors r0, r3 │ │ │ │ b.n 18cf38 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfa8e003b │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa5c003b │ │ │ │ - movs r3, #164 @ 0xa4 │ │ │ │ + movs r3, #148 @ 0x94 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018d034 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 18cef0 │ │ │ │ @@ -62302,15 +62302,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 18d0b2 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 18d0b2 │ │ │ │ - bl 43397c │ │ │ │ + bl 43396c │ │ │ │ ldr r2, [pc, #204] @ (18d15c ) │ │ │ │ ldr r3, [pc, #200] @ (18d158 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -62377,15 +62377,15 @@ │ │ │ │ b.n 18d08c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh.w r0, [r4, fp, lsl #3] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ vst4.8 {d0-d3}, [r8 :256], fp │ │ │ │ - movs r2, #118 @ 0x76 │ │ │ │ + movs r2, #102 @ 0x66 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018d164 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62474,15 +62474,15 @@ │ │ │ │ b.n 18d19a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh.w r0, [r0, fp, lsl #3] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7fa003b │ │ │ │ - movs r1, #106 @ 0x6a │ │ │ │ + movs r1, #90 @ 0x5a │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018d270 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62571,15 +62571,15 @@ │ │ │ │ b.n 18d2a6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf714003b │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6ee003b │ │ │ │ - movs r0, #94 @ 0x5e │ │ │ │ + movs r0, #78 @ 0x4e │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018d37c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62596,15 +62596,15 @@ │ │ │ │ cbnz r2, 18d3e8 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 18d3e8 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 18d3e8 │ │ │ │ - bl 433780 │ │ │ │ + bl 433770 │ │ │ │ ldr r2, [pc, #244] @ (18d4bc ) │ │ │ │ ldr r3, [pc, #240] @ (18d4b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -62684,15 +62684,15 @@ │ │ │ │ eors r1, r3 │ │ │ │ b.n 18d3c4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ addw r0, r2, #2107 @ 0x83b │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ rsbs r0, r0, #12255232 @ 0xbb0000 │ │ │ │ - subs r2, r3, #4 │ │ │ │ + subs r2, r1, #4 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018d4c4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -62797,15 +62797,15 @@ │ │ │ │ b.n 18d504 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf4be003b │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ eors.w r0, r0, #12255232 @ 0xbb0000 │ │ │ │ - adds r4, r3, #7 │ │ │ │ + adds r4, r1, #7 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018d604 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -62910,15 +62910,15 @@ │ │ │ │ b.n 18d644 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf37e003b │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf350003b │ │ │ │ - adds r4, r3, #2 │ │ │ │ + adds r4, r1, #2 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018d744 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62934,15 +62934,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 18d7a8 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 18d7a8 │ │ │ │ - bl 433780 │ │ │ │ + bl 433770 │ │ │ │ ldr r2, [pc, #208] @ (18d858 ) │ │ │ │ ldr r3, [pc, #204] @ (18d854 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -63012,15 +63012,15 @@ │ │ │ │ b.n 18d784 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf23c003b │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf210003b │ │ │ │ - subs r0, r0, r6 │ │ │ │ + subs r0, r6, r5 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018d860 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63113,15 +63113,15 @@ │ │ │ │ b.n 18d89a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf124003b │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0fa003b │ │ │ │ - subs r4, r5, r1 │ │ │ │ + subs r4, r3, r1 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018d974 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63214,15 +63214,15 @@ │ │ │ │ b.n 18d9ae │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ands.w r0, r0, #59 @ 0x3b │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ vshr.s32 d16, d27, #26 │ │ │ │ - adds r0, r3, r5 │ │ │ │ + adds r0, r1, r5 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018da88 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63314,15 +63314,15 @@ │ │ │ │ bne.n 18dade │ │ │ │ b.n 18db64 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mrc 0, 7, r0, cr8, cr11, {1} │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r0, r2 │ │ │ │ + adds r4, r6, r1 │ │ │ │ movs r3, r6 │ │ │ │ mcr 0, 3, r0, cr8, cr11, {1} │ │ │ │ │ │ │ │ 0018dba0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ @@ -63937,15 +63937,15 @@ │ │ │ │ clz lr, r0 │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 18e1b8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xe80e003b │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #6 │ │ │ │ + asrs r2, r2, #6 │ │ │ │ movs r3, r6 │ │ │ │ b.n 18e164 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0018e268 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64016,15 +64016,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 18e2d6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ b.n 18e168 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #3 │ │ │ │ + asrs r4, r6, #2 │ │ │ │ movs r3, r6 │ │ │ │ b.n 18e084 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0018e344 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64095,15 +64095,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 18e3b2 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ b.n 18e08c │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #31 │ │ │ │ + lsrs r0, r3, #31 │ │ │ │ movs r3, r6 │ │ │ │ b.n 18dfa8 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0018e420 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64173,15 +64173,15 @@ │ │ │ │ b.n 18e460 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 18dfa8 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #28 │ │ │ │ + lsrs r6, r0, #28 │ │ │ │ movs r3, r6 │ │ │ │ b.n 18dedc │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0018e4f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64240,15 +64240,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 18deb0 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #25 │ │ │ │ + lsrs r0, r1, #25 │ │ │ │ movs r3, r6 │ │ │ │ b.n 18de18 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0018e5a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64307,15 +64307,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 18ee00 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #22 │ │ │ │ + lsrs r0, r3, #22 │ │ │ │ movs r3, r6 │ │ │ │ b.n 18ed68 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0018e654 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64374,15 +64374,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 18ed50 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #19 │ │ │ │ + lsrs r0, r5, #19 │ │ │ │ movs r3, r6 │ │ │ │ b.n 18ecb8 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0018e704 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64400,15 +64400,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 18e766 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 18e766 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 18e766 │ │ │ │ - bl 43396c │ │ │ │ + bl 43395c │ │ │ │ ldr r2, [pc, #184] @ (18e7fc ) │ │ │ │ ldr r3, [pc, #180] @ (18e7f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -64470,15 +64470,15 @@ │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ b.n 18ecf0 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ b.n 18eca8 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r0, r3, #15 │ │ │ │ + lsrs r0, r1, #15 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018e804 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64557,15 +64557,15 @@ │ │ │ │ nop │ │ │ │ b.n 18ebe4 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ b.n 18eb98 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r0, r5, #12 │ │ │ │ + lsrs r0, r3, #12 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018e8f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64644,15 +64644,15 @@ │ │ │ │ nop │ │ │ │ b.n 18eaf4 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ b.n 18eaa8 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r0, r7, #8 │ │ │ │ + lsrs r0, r5, #8 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018e9e4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64667,15 +64667,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 18ea40 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 18ea40 │ │ │ │ - bl 43396c │ │ │ │ + bl 43395c │ │ │ │ ldr r2, [pc, #168] @ (18eac4 ) │ │ │ │ ldr r3, [pc, #160] @ (18eac0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -64729,15 +64729,15 @@ │ │ │ │ nop │ │ │ │ svc 156 @ 0x9c │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ svc 122 @ 0x7a │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r2, r3, #4 │ │ │ │ + lsrs r2, r1, #4 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018eacc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64804,15 +64804,15 @@ │ │ │ │ nop │ │ │ │ udf #184 @ 0xb8 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ udf #146 @ 0x92 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r4, r1, #1 │ │ │ │ + lsrs r4, r7, #32 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018eb8c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64879,15 +64879,15 @@ │ │ │ │ nop │ │ │ │ ble.n 18ec30 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 18ebec │ │ │ │ movs r3, r7 │ │ │ │ - lsls r4, r1, #30 │ │ │ │ + lsls r4, r7, #29 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018ec4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64903,15 +64903,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 18ecac │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 18ecac │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 18ecac │ │ │ │ - bl 433770 │ │ │ │ + bl 433760 │ │ │ │ ldr r2, [pc, #188] @ (18ed48 ) │ │ │ │ ldr r3, [pc, #184] @ (18ed44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -64975,15 +64975,15 @@ │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ble.n 18edac │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 18ed64 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r2, #26 │ │ │ │ + lsls r2, r0, #26 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018ed50 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65065,15 +65065,15 @@ │ │ │ │ nop │ │ │ │ bgt.n 18eea0 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 18ee4c │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r3, #23 │ │ │ │ + lsls r2, r1, #23 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018ee48 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65155,15 +65155,15 @@ │ │ │ │ nop │ │ │ │ blt.n 18efa8 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 18ef54 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r4, #19 │ │ │ │ + lsls r2, r2, #19 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018ef40 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65178,15 +65178,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 18ef9a │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 18ef9a │ │ │ │ - bl 433770 │ │ │ │ + bl 433760 │ │ │ │ ldr r2, [pc, #172] @ (18f024 ) │ │ │ │ ldr r3, [pc, #164] @ (18f020 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65242,15 +65242,15 @@ │ │ │ │ nop │ │ │ │ bge.n 18f0a0 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 18f064 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r0, r0, #15 │ │ │ │ + lsls r0, r6, #14 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018f02c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65320,15 +65320,15 @@ │ │ │ │ nop │ │ │ │ bls.n 18f198 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 18f14c │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r5, #11 │ │ │ │ + lsls r2, r3, #11 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018f0f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65398,15 +65398,15 @@ │ │ │ │ nop │ │ │ │ bhi.n 18f0d0 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 18f284 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r4, #8 │ │ │ │ + lsls r2, r2, #8 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0018f1bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65483,15 +65483,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 18f200 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bvc.n 18f230 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #5 │ │ │ │ + lsls r2, r1, #5 │ │ │ │ movs r3, r6 │ │ │ │ bvc.n 18f31c │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0018f2b0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -65582,15 +65582,15 @@ │ │ │ │ b.n 18f314 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 18f2f4 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #1 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ movs r3, r6 │ │ │ │ bvs.n 18f428 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0018f3a8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65649,15 +65649,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 18f3fc │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u32 d0, d18, #28 │ │ │ │ + vshr.u16 d0, d18, #12 │ │ │ │ bpl.n 18f364 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0018f458 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -65715,15 +65715,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 18f54c │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 7, r0, cr4, cr2, {1} │ │ │ │ + mcr2 0, 7, r0, cr4, cr2, {1} │ │ │ │ bmi.n 18f4b4 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0018f508 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -65781,15 +65781,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 18f69c │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 2, r0, cr4, cr2, {1} │ │ │ │ + mrc2 0, 1, r0, cr4, cr2, {1} │ │ │ │ bmi.n 18f604 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0018f5b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -66351,15 +66351,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsh.w r0, [ip, r2, lsl #3] │ │ │ │ + vld4.8 {d0-d3}, [ip :256], r2 │ │ │ │ ldmia r7!, {r3, r5} │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6!, {r7} │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ @@ -66453,15 +66453,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh.w r0, [r8, r2, lsl #3] │ │ │ │ + ldrb.w r0, [r8, r2, lsl #3] │ │ │ │ ldmia r6!, {r2, r4} │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r2, r3, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ @@ -66555,15 +66555,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7140032 │ │ │ │ + @ instruction: 0xf7040032 │ │ │ │ ldmia r5!, {} │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r3, r4, r6} │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ @@ -66657,15 +66657,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - addw r0, r0, #2098 @ 0x832 │ │ │ │ + @ instruction: 0xf5f00032 │ │ │ │ ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r2, r6} │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ @@ -66759,15 +66759,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4ec0032 │ │ │ │ + @ instruction: 0xf4dc0032 │ │ │ │ ldmia r2!, {r3, r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ @@ -66861,15 +66861,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3d80032 │ │ │ │ + @ instruction: 0xf3c80032 │ │ │ │ ldmia r1!, {r2, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r2, r3, r4} │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ @@ -66963,15 +66963,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - movt r0, #16434 @ 0x4032 │ │ │ │ + @ instruction: 0xf2b40032 │ │ │ │ ldmia r0!, {r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r3} │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ @@ -67065,15 +67065,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs.w r0, r0, #50 @ 0x32 │ │ │ │ + sub.w r0, r0, #50 @ 0x32 │ │ │ │ stmia r7!, {r2, r3, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ @@ -67470,20 +67470,20 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 160584 │ │ │ │ stmia r3!, {r1, r3, r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [lr, #200]! @ 0xc8 │ │ │ │ - stcl 0, cr0, [r8, #-200] @ 0xffffff38 │ │ │ │ + ldc 0, cr0, [lr, #200] @ 0xc8 │ │ │ │ + ldc 0, cr0, [r8, #-200]! @ 0xffffff38 │ │ │ │ stmia r3!, {r1, r2, r3, r4} │ │ │ │ movs r3, r7 │ │ │ │ - stcl 0, cr0, [r6], #200 @ 0xc8 │ │ │ │ - ldr r1, [pc, #744] @ (1909d0 ) │ │ │ │ + ldcl 0, cr0, [r6], {50} @ 0x32 │ │ │ │ + ldr r1, [pc, #680] @ (190990 ) │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001906e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -67583,20 +67583,20 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r3, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [lr], {50} @ 0x32 │ │ │ │ - stc 0, cr0, [r8], #-200 @ 0xffffff38 │ │ │ │ + ldcl 0, cr0, [lr], #-200 @ 0xffffff38 │ │ │ │ + ldc 0, cr0, [r8], {50} @ 0x32 │ │ │ │ stmia r1!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - rsb r0, r8, r2, rrx │ │ │ │ - ldr r0, [pc, #624] @ (190a78 ) │ │ │ │ + subs.w r0, r8, r2, rrx │ │ │ │ + ldr r0, [pc, #560] @ (190a38 ) │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00190808 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -67697,22 +67697,22 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 160584 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, sl, r2, rrx │ │ │ │ + sbc.w r0, sl, r2, rrx │ │ │ │ stmia r1!, {r2, r3, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ - add.w r0, r4, r2, rrx │ │ │ │ + @ instruction: 0xeaf40032 │ │ │ │ stmia r0!, {r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - eors.w r0, lr, r2, rrx │ │ │ │ - bx lr │ │ │ │ + eor.w r0, lr, r2, rrx │ │ │ │ + bx ip │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00190930 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -67812,20 +67812,20 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 160584 │ │ │ │ stmia r0!, {r1, r4, r6} │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, r6, r2, rrx │ │ │ │ - strd r0, r0, [r0, #200]! @ 0xc8 │ │ │ │ + bics.w r0, r6, r2, rrx │ │ │ │ + ldrd r0, r0, [r0, #200] @ 0xc8 │ │ │ │ it lt │ │ │ │ movlt r3, r7 │ │ │ │ - ldrd r0, r0, [lr, #-200]! @ 0xc8 │ │ │ │ - mov r2, sl │ │ │ │ + strd r0, r0, [lr, #-200]! @ 0xc8 │ │ │ │ + mov r2, r8 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00190a50 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67920,19 +67920,19 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 160584 │ │ │ │ itet cs │ │ │ │ movcs r3, r7 │ │ │ │ cmpcc r3, #100 @ 0x64 │ │ │ │ movcs r0, r0 │ │ │ │ - stmdb r6!, {r1, r4, r5} │ │ │ │ + ldmdb r6, {r1, r4, r5} │ │ │ │ bkpt 0x009c │ │ │ │ movs r3, r7 │ │ │ │ - strd r0, r0, [sl], #-200 @ 0xc8 │ │ │ │ - cmp r6, r7 │ │ │ │ + @ instruction: 0xe85a0032 │ │ │ │ + cmp r6, r5 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00190b60 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -68026,17 +68026,17 @@ │ │ │ │ blx 160584 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x000e │ │ │ │ movs r3, r7 │ │ │ │ pop {r1, r2, r3, r4, r7, pc} │ │ │ │ movs r3, r7 │ │ │ │ - b.n 190b20 │ │ │ │ + b.n 190b00 │ │ │ │ movs r2, r6 │ │ │ │ - add r2, r6 │ │ │ │ + add r2, r4 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00190c68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -68273,25 +68273,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (190f4c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - b.n 190d10 │ │ │ │ + b.n 190cf0 │ │ │ │ movs r2, r6 │ │ │ │ - b.n 1908ac │ │ │ │ + b.n 19088c │ │ │ │ movs r2, r6 │ │ │ │ - rors r0, r5 │ │ │ │ + rors r0, r3 │ │ │ │ movs r2, r5 │ │ │ │ - tst r4, r0 │ │ │ │ + rors r4, r6 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 19083c │ │ │ │ + b.n 19081c │ │ │ │ movs r2, r6 │ │ │ │ - adcs r4, r1 │ │ │ │ + asrs r4, r7 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00190f50 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -68464,31 +68464,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -68626,33 +68626,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r0, 191310 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 191928 │ │ │ │ + b.n 191908 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 191864 │ │ │ │ + b.n 191844 │ │ │ │ movs r2, r6 │ │ │ │ - b.n 191630 │ │ │ │ + b.n 191610 │ │ │ │ movs r2, r6 │ │ │ │ @ instruction: 0xb76a │ │ │ │ movs r3, r7 │ │ │ │ - b.n 1914ac │ │ │ │ + b.n 19148c │ │ │ │ movs r2, r6 │ │ │ │ - subs r5, #152 @ 0x98 │ │ │ │ + subs r5, #136 @ 0x88 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 191480 │ │ │ │ + b.n 191460 │ │ │ │ movs r2, r6 │ │ │ │ - subs r5, #220 @ 0xdc │ │ │ │ + subs r5, #204 @ 0xcc │ │ │ │ movs r2, r5 │ │ │ │ - subs r5, #248 @ 0xf8 │ │ │ │ + subs r5, #232 @ 0xe8 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00191334 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -68887,25 +68887,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (191618 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 160584 │ │ │ │ - b.n 19164c │ │ │ │ + b.n 19162c │ │ │ │ movs r2, r6 │ │ │ │ - ble.n 1915dc │ │ │ │ + ble.n 1915bc │ │ │ │ movs r2, r6 │ │ │ │ - subs r3, #26 │ │ │ │ + subs r3, #10 │ │ │ │ movs r2, r5 │ │ │ │ - subs r3, #54 @ 0x36 │ │ │ │ + subs r3, #38 @ 0x26 │ │ │ │ movs r2, r5 │ │ │ │ - ble.n 19156c │ │ │ │ + ble.n 19154c │ │ │ │ movs r2, r6 │ │ │ │ - subs r2, #126 @ 0x7e │ │ │ │ + subs r2, #110 @ 0x6e │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 0019161c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -68996,59 +68996,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -69069,38 +69069,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -69156,33 +69156,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -69242,53 +69242,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 191a74 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ cbz r0, 191ac0 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 1919ac │ │ │ │ + bgt.n 19198c │ │ │ │ movs r2, r6 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -69339,15 +69339,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -69863,33 +69863,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 160584 │ │ │ │ add r4, sp, #664 @ 0x298 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 19201c │ │ │ │ + bmi.n 191ffc │ │ │ │ movs r2, r6 │ │ │ │ - adds r1, #222 @ 0xde │ │ │ │ + adds r1, #206 @ 0xce │ │ │ │ movs r2, r5 │ │ │ │ - adds r1, #250 @ 0xfa │ │ │ │ + adds r1, #234 @ 0xea │ │ │ │ movs r2, r5 │ │ │ │ - bmi.n 192190 │ │ │ │ + bmi.n 192170 │ │ │ │ movs r2, r6 │ │ │ │ - adds r1, #52 @ 0x34 │ │ │ │ + adds r1, #36 @ 0x24 │ │ │ │ movs r2, r5 │ │ │ │ - bcc.n 1920f8 │ │ │ │ + bcc.n 1920d8 │ │ │ │ movs r2, r6 │ │ │ │ - adds r0, #186 @ 0xba │ │ │ │ + adds r0, #170 @ 0xaa │ │ │ │ movs r2, r5 │ │ │ │ - adds r0, #62 @ 0x3e │ │ │ │ + adds r0, #46 @ 0x2e │ │ │ │ movs r2, r5 │ │ │ │ - bcs.n 1920d4 │ │ │ │ + bcs.n 1920b4 │ │ │ │ movs r2, r6 │ │ │ │ - cmp r7, #204 @ 0xcc │ │ │ │ + cmp r7, #188 @ 0xbc │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001920e8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -69976,58 +69976,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -70051,42 +70051,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -70143,33 +70143,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -70231,44 +70231,44 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 19252c │ │ │ │ ... │ │ │ │ add r0, sp, #504 @ 0x1f8 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 1924dc │ │ │ │ + bne.n 1924bc │ │ │ │ movs r2, r6 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -70326,15 +70326,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 408b98 │ │ │ │ + bl 408b88 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -70516,17 +70516,17 @@ │ │ │ │ blx 160584 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, pc, #416 @ (adr r2, 1929a0 ) │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r3, {r2, r3, r5, r7} │ │ │ │ movs r2, r6 │ │ │ │ - cmp r0, #144 @ 0x90 │ │ │ │ + cmp r0, #128 @ 0x80 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 0019280c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70587,15 +70587,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ add r1, pc, #472 @ (adr r1, 192a90 ) │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r2, r5, r6} │ │ │ │ + ldmia r3!, {r2, r4, r6} │ │ │ │ movs r2, r6 │ │ │ │ add r1, pc, #40 @ (adr r1, 1928ec ) │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 001928c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70661,15 +70661,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ movs r2, r6 │ │ │ │ add r0, pc, #704 @ (adr r0, 192c44 ) │ │ │ │ movs r3, r7 │ │ │ │ add r0, pc, #272 @ (adr r0, 192a98 ) │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00192988 : │ │ │ │ @@ -70699,19 +70699,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1929e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - movs r7, #12 │ │ │ │ + movs r6, #252 @ 0xfc │ │ │ │ movs r2, r5 │ │ │ │ - movs r7, #40 @ 0x28 │ │ │ │ + movs r7, #24 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001929e4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -70737,19 +70737,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (192a3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r6} │ │ │ │ movs r2, r6 │ │ │ │ - movs r6, #176 @ 0xb0 │ │ │ │ + movs r6, #160 @ 0xa0 │ │ │ │ movs r2, r5 │ │ │ │ - movs r6, #204 @ 0xcc │ │ │ │ + movs r6, #188 @ 0xbc │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00192a40 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -70778,19 +70778,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (192aa4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r4} │ │ │ │ + ldmia r1, {r1, r2} │ │ │ │ movs r2, r6 │ │ │ │ - movs r6, #72 @ 0x48 │ │ │ │ + movs r6, #56 @ 0x38 │ │ │ │ movs r2, r5 │ │ │ │ - movs r6, #100 @ 0x64 │ │ │ │ + movs r6, #84 @ 0x54 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00192aa8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -70823,19 +70823,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (192b18 ) │ │ │ │ ldr r0, [pc, #20] @ (192b1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldmia r0!, {r2, r3, r4, r7} │ │ │ │ + ldmia r0!, {r2, r3, r7} │ │ │ │ movs r2, r6 │ │ │ │ - movs r5, #206 @ 0xce │ │ │ │ + movs r5, #190 @ 0xbe │ │ │ │ movs r2, r5 │ │ │ │ - movs r5, #234 @ 0xea │ │ │ │ + movs r5, #218 @ 0xda │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00192b20 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -70856,19 +70856,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (192b64 ) │ │ │ │ ldr r0, [pc, #20] @ (192b68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldmia r0!, {r4, r6} │ │ │ │ + ldmia r0!, {r6} │ │ │ │ movs r2, r6 │ │ │ │ - movs r5, #130 @ 0x82 │ │ │ │ + movs r5, #114 @ 0x72 │ │ │ │ movs r2, r5 │ │ │ │ - movs r5, #158 @ 0x9e │ │ │ │ + movs r5, #142 @ 0x8e │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00192b6c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -71841,17 +71841,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 19342e │ │ │ │ b.n 193362 │ │ │ │ blx 162688 │ │ │ │ nop │ │ │ │ - pop {r3, r4, r5, r7, pc} │ │ │ │ + pop {r3, r5, r7, pc} │ │ │ │ movs r2, r6 │ │ │ │ - subs r4, r7, r5 │ │ │ │ + subs r4, r5, r5 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 0019361c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -72152,25 +72152,25 @@ │ │ │ │ bne.n 19390c │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 19398e │ │ │ │ str r2, [sp, #208] @ 0xd0 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2} │ │ │ │ + cbnz r6, 1939f8 │ │ │ │ movs r2, r6 │ │ │ │ - cbnz r0, 1939ea │ │ │ │ + cbnz r0, 1939e6 │ │ │ │ movs r2, r6 │ │ │ │ str r0, [sp, #936] @ 0x3a8 │ │ │ │ movs r3, r7 │ │ │ │ - hlt 0x001a │ │ │ │ + hlt 0x000a │ │ │ │ movs r2, r6 │ │ │ │ - rev16 r6, r2 │ │ │ │ + rev16 r6, r0 │ │ │ │ movs r2, r6 │ │ │ │ - adds r2, r3, r0 │ │ │ │ + adds r2, r1, r0 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00193990 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -72244,15 +72244,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (193a94 ) │ │ │ │ ldr r1, [pc, #76] @ (193a98 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 193a6a │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -72267,24 +72267,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r0!, {r4, r5, r7} │ │ │ │ + stmia r0!, {r5, r7} │ │ │ │ movs r2, r6 │ │ │ │ - lsls r6, r0, #17 │ │ │ │ + lsls r6, r6, #16 │ │ │ │ movs r2, r5 │ │ │ │ - bge.n 1939bc │ │ │ │ + bge.n 19399c │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (193aa8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3784 │ │ │ │ + b.w 2c3774 │ │ │ │ nop │ │ │ │ movs r6, #52 @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00193aac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72292,110 +72292,110 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (193b04 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 1605ec │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ed8 │ │ │ │ + bl 2c3ec8 │ │ │ │ ldr.w ip, [pc, #56] @ 193b08 │ │ │ │ ldr r2, [pc, #56] @ (193b0c ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (193b10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r0, r4, #30 │ │ │ │ + asrs r0, r2, #30 │ │ │ │ movs r2, r5 │ │ │ │ - stmia r0!, {r1, r2, r5} │ │ │ │ + stmia r0!, {r1, r2, r4} │ │ │ │ movs r2, r6 │ │ │ │ - asrs r0, r2, #30 │ │ │ │ + asrs r0, r0, #30 │ │ │ │ movs r2, r5 │ │ │ │ - str r6, [r0, #64] @ 0x40 │ │ │ │ + str r6, [r6, #60] @ 0x3c │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00193b14 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 28eee0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w ip, [pc, #44] @ 193b5c │ │ │ │ ldr r2, [pc, #44] @ (193b60 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (193b64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - itte gt │ │ │ │ - movgt r2, r6 │ │ │ │ - asrgt r0, r6, #28 │ │ │ │ - movle r2, r5 │ │ │ │ - str r6, [r4, #56] @ 0x38 │ │ │ │ + itet lt │ │ │ │ + movlt r2, r6 │ │ │ │ + asrge r0, r4, #28 │ │ │ │ + movlt r2, r5 │ │ │ │ + str r6, [r2, #56] @ 0x38 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00193b68 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 28efc4 │ │ │ │ bl 1685d8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3e1c │ │ │ │ + bl 2c3e0c │ │ │ │ cbz r0, 193bd0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (193be8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 1605ec │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3e24 │ │ │ │ + bl 2c3e14 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 193bbc │ │ │ │ ldr r0, [pc, #64] @ (193bec ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2c4024 │ │ │ │ + b.w 2c4014 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -72407,22 +72407,22 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - cmp r3, #106 @ 0x6a │ │ │ │ + cmp r3, #90 @ 0x5a │ │ │ │ movs r0, r6 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - itt cs │ │ │ │ - movcs r2, r6 │ │ │ │ - asrcs r2, r5, #26 │ │ │ │ + ite ne │ │ │ │ + movne r2, r6 │ │ │ │ + asreq r2, r3, #26 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r6, r1, #26 │ │ │ │ + asrs r6, r7, #25 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00193bfc : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 193c0a │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -72438,25 +72438,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 28eee0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #80] @ (193c84 ) │ │ │ │ ldr r2, [pc, #84] @ (193c88 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (193c8c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 193c60 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 193c60 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -72476,99 +72476,99 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bkpt 0x00c6 │ │ │ │ + bkpt 0x00b6 │ │ │ │ movs r2, r6 │ │ │ │ - asrs r6, r5, #24 │ │ │ │ + asrs r6, r3, #24 │ │ │ │ movs r2, r5 │ │ │ │ - str r4, [r4, #40] @ 0x28 │ │ │ │ + str r4, [r2, #40] @ 0x28 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00193c90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 28eee0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w ip, [pc, #60] @ 193ce8 │ │ │ │ ldr r2, [pc, #60] @ (193cec ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (193cf0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 193cd4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bkpt 0x0048 │ │ │ │ + bkpt 0x0038 │ │ │ │ movs r2, r6 │ │ │ │ - asrs r2, r6, #22 │ │ │ │ + asrs r2, r4, #22 │ │ │ │ movs r2, r5 │ │ │ │ - str r0, [r5, #32] │ │ │ │ + str r0, [r3, #32] │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00193cf4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 28eee0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w ip, [pc, #60] @ 193d4c │ │ │ │ ldr r2, [pc, #60] @ (193d50 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (193d54 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 193d38 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - pop {r2, r5, r6, r7, pc} │ │ │ │ + pop {r2, r4, r6, r7, pc} │ │ │ │ movs r2, r6 │ │ │ │ - asrs r6, r1, #21 │ │ │ │ + asrs r6, r7, #20 │ │ │ │ movs r2, r5 │ │ │ │ - str r4, [r0, #28] │ │ │ │ + str r4, [r6, #24] │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [pc, #16] @ (193d6c ) │ │ │ │ ldr r2, [pc, #20] @ (193d70 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (193d74 ) │ │ │ │ @@ -72576,22 +72576,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldrh r4, [r7, #32] │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #29 │ │ │ │ + lsls r6, r2, #29 │ │ │ │ movs r2, r5 │ │ │ │ ldr r1, [pc, #8] @ (193d84 ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 406290 │ │ │ │ + b.w 406280 │ │ │ │ nop │ │ │ │ - lsls r0, r2, #29 │ │ │ │ + lsls r0, r0, #29 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -72664,26 +72664,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 16087c │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ - bl 415f78 │ │ │ │ + bl 415f68 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 160878 │ │ │ │ blx 1612c0 │ │ │ │ ldr r1, [pc, #104] @ (193ed0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (193ed4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ b.n 193e20 │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 193e06 │ │ │ │ ldr r4, [pc, #92] @ (193ed8 ) │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r3, [pc, #88] @ (193edc ) │ │ │ │ ldr r1, [pc, #92] @ (193ee0 ) │ │ │ │ @@ -72708,43 +72708,43 @@ │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #347 @ 0x15b │ │ │ │ blx 160584 │ │ │ │ ldr r0, [pc, #60] @ (193efc ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ blx 162688 │ │ │ │ ldrh r0, [r7, #30] │ │ │ │ movs r3, r7 │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, pc} │ │ │ │ + pop {r2, r5, pc} │ │ │ │ movs r2, r6 │ │ │ │ - add lr, sl │ │ │ │ + add lr, r8 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r4, r3, #21 │ │ │ │ + lsls r4, r1, #21 │ │ │ │ movs r1, r6 │ │ │ │ - pop {r1, r3, r4, pc} │ │ │ │ + pop {r1, r3, pc} │ │ │ │ movs r2, r6 │ │ │ │ - asrs r2, r1, #16 │ │ │ │ + asrs r2, r7, #15 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r6, r1, #16 │ │ │ │ + asrs r6, r7, #15 │ │ │ │ movs r2, r5 │ │ │ │ - pop {r2, pc} │ │ │ │ + pop {r2, r4, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - asrs r4, r6, #15 │ │ │ │ + asrs r4, r4, #15 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r4, r1, #16 │ │ │ │ + asrs r4, r7, #15 │ │ │ │ movs r2, r5 │ │ │ │ - pop {r1, r4, r5, r6, r7} │ │ │ │ + pop {r1, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - asrs r2, r4, #15 │ │ │ │ + asrs r2, r2, #15 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r6, r1, #16 │ │ │ │ + asrs r6, r7, #15 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (1940a8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -72847,58 +72847,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f61f4 │ │ │ │ + bl 3f61e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 193fa6 │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 160e28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 194092 │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (1940d0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ ldr r0, [pc, #168] @ (1940d4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 40bdac │ │ │ │ + bl 40bd9c │ │ │ │ b.n 193fb4 │ │ │ │ ldr r3, [pc, #160] @ (1940d8 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (1940dc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (1940e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #1 │ │ │ │ b.n 193fd4 │ │ │ │ ldr r3, [pc, #144] @ (1940e4 ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (1940e8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (1940ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 19404e │ │ │ │ movs r0, #20 │ │ │ │ blx 16056c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -72921,49 +72921,49 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 194020 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldrh r2, [r0, #20] │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #16 │ │ │ │ + asrs r2, r7, #15 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r2, r2, #16 │ │ │ │ + asrs r2, r0, #16 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r6, r4, #16 │ │ │ │ + asrs r6, r2, #16 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r2, r4, #15 │ │ │ │ + asrs r2, r2, #15 │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r6!, {r2, r3, r4} │ │ │ │ + ldmia r6!, {r2, r3} │ │ │ │ movs r6, r5 │ │ │ │ - asrs r6, r6, #16 │ │ │ │ + asrs r6, r4, #16 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r4, r5, #16 │ │ │ │ + asrs r4, r3, #16 │ │ │ │ movs r2, r5 │ │ │ │ ldrh r0, [r0, #14] │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r7, #14 │ │ │ │ + asrs r4, r5, #14 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r2, r2, #15 │ │ │ │ + asrs r2, r0, #15 │ │ │ │ movs r2, r5 │ │ │ │ - cbnz r0, 194134 │ │ │ │ + cbnz r0, 194130 │ │ │ │ movs r2, r6 │ │ │ │ - asrs r2, r1, #13 │ │ │ │ + asrs r2, r7, #12 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r6, r1, #9 │ │ │ │ + asrs r6, r7, #8 │ │ │ │ movs r2, r5 │ │ │ │ - cbnz r4, 194138 │ │ │ │ + cbnz r4, 194134 │ │ │ │ movs r2, r6 │ │ │ │ - asrs r6, r1, #13 │ │ │ │ + asrs r6, r7, #12 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r2, r6, #8 │ │ │ │ + asrs r2, r4, #8 │ │ │ │ movs r2, r5 │ │ │ │ - strh r4, [r4, #30] │ │ │ │ + strh r4, [r2, #30] │ │ │ │ movs r2, r5 │ │ │ │ - asrs r6, r7, #12 │ │ │ │ + asrs r6, r5, #12 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r5, [r0, #128] @ 0x80 │ │ │ │ sub sp, #16 │ │ │ │ @@ -72986,15 +72986,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 193d88 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 406290 │ │ │ │ + b.w 406280 │ │ │ │ ldr r3, [pc, #40] @ (194178 ) │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r4, [pc, #40] @ (19417c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #40] @ (194180 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -73005,21 +73005,21 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r1, #4] │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #5 │ │ │ │ + asrs r6, r3, #5 │ │ │ │ movs r2, r5 │ │ │ │ - rev16 r0, r1 │ │ │ │ + rev r0, r7 │ │ │ │ movs r2, r6 │ │ │ │ - asrs r2, r0, #11 │ │ │ │ + asrs r2, r6, #10 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r6, r6, #4 │ │ │ │ + asrs r6, r4, #4 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00194184 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -73056,15 +73056,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 412918 │ │ │ │ + bl 412908 │ │ │ │ cbz r0, 19422c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -73080,19 +73080,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ strh r4, [r3, #62] @ 0x3e │ │ │ │ movs r3, r7 │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 19426e │ │ │ │ + cbnz r2, 19426a │ │ │ │ movs r2, r6 │ │ │ │ - ldr r1, [pc, #176] @ (194308 ) │ │ │ │ + ldr r1, [pc, #112] @ (1942c8 ) │ │ │ │ movs r3, r5 │ │ │ │ - asrs r0, r3, #1 │ │ │ │ + asrs r0, r1, #1 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 0019425c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -73109,31 +73109,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (1942f8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (1942fc ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cbz r0, 1942e6 │ │ │ │ ldr r3, [pc, #92] @ (194300 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (194304 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 40e66c │ │ │ │ + bl 40e65c │ │ │ │ mov r0, r5 │ │ │ │ - bl 40ea14 │ │ │ │ + bl 40ea04 │ │ │ │ ldr r2, [pc, #72] @ (194308 ) │ │ │ │ ldr r3, [pc, #52] @ (1942f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -73150,15 +73150,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r4, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #6 │ │ │ │ + asrs r6, r4, #6 │ │ │ │ movs r2, r5 │ │ │ │ strh r0, [r0, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ mcrr2 15, 15, pc, pc, cr15 @ │ │ │ │ strh r0, [r3, #54] @ 0x36 │ │ │ │ @@ -73236,27 +73236,27 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 193d88 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 406290 │ │ │ │ + b.w 406280 │ │ │ │ add r1, sp, #928 @ 0x3a0 │ │ │ │ movs r3, r7 │ │ │ │ strh r4, [r6, #50] @ 0x32 │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #6 │ │ │ │ + lsls r6, r7, #5 │ │ │ │ movs r2, r5 │ │ │ │ stc2l 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - lsrs r6, r3, #27 │ │ │ │ + lsrs r6, r1, #27 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001943f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -73306,15 +73306,15 @@ │ │ │ │ beq.w 194718 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 415f14 │ │ │ │ + bl 415f04 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ blx 162294 │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -73413,15 +73413,15 @@ │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1946ba │ │ │ │ ldr r1, [pc, #464] @ (19477c ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 406290 │ │ │ │ + bl 406280 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 194468 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 19446a │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -73434,18 +73434,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 415f78 │ │ │ │ + bl 415f68 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 16087c │ │ │ │ ldr r2, [pc, #396] @ (19478c ) │ │ │ │ ldr r3, [pc, #348] @ (19475c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -73471,15 +73471,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 162480 │ │ │ │ b.n 1945ee │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -73489,43 +73489,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (1947a4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 19464c │ │ │ │ ldr r2, [pc, #300] @ (1947a8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (1947ac ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (1947b0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 19464c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 1612c0 │ │ │ │ ldr r3, [pc, #276] @ (1947b4 ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (1947b8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (1947bc ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 19464c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (1947c0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -73535,21 +73535,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (1947c8 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldrb.w r3, [r5, #65] @ 0x41 │ │ │ │ cbz r3, 19471c │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ - bl 406290 │ │ │ │ + bl 406280 │ │ │ │ b.n 1945f6 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (1947cc ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -73557,25 +73557,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (1947d0 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (1947d4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 19464c │ │ │ │ movs r7, #0 │ │ │ │ b.n 1945f6 │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 19430c │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ - bl 406290 │ │ │ │ + bl 406280 │ │ │ │ b.n 1945f6 │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 19450e │ │ │ │ ldr r3, [pc, #152] @ (1947d8 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (1947dc ) │ │ │ │ ldr r1, [pc, #156] @ (1947e0 ) │ │ │ │ @@ -73591,74 +73591,74 @@ │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #30 │ │ │ │ + lsrs r4, r4, #30 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r2, r4, #31 │ │ │ │ + lsrs r2, r2, #31 │ │ │ │ movs r2, r5 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #22 │ │ │ │ + lsrs r6, r1, #22 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r0, r4, #19 │ │ │ │ + lsrs r0, r2, #19 │ │ │ │ movs r2, r5 │ │ │ │ - push {r1, r2, r6, r7, lr} │ │ │ │ + push {r1, r2, r4, r5, r7, lr} │ │ │ │ movs r2, r6 │ │ │ │ - lsrs r0, r5, #25 │ │ │ │ + lsrs r0, r3, #25 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r4, r6, #18 │ │ │ │ + lsrs r4, r4, #18 │ │ │ │ movs r2, r5 │ │ │ │ strh r0, [r3, #28] │ │ │ │ movs r3, r7 │ │ │ │ - push {r3, r5, r6, lr} │ │ │ │ + push {r3, r4, r6, lr} │ │ │ │ movs r2, r6 │ │ │ │ - lsrs r2, r1, #24 │ │ │ │ + lsrs r2, r7, #23 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r6, r2, #17 │ │ │ │ + lsrs r6, r0, #17 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r6, r2, #28 │ │ │ │ + lsrs r6, r0, #28 │ │ │ │ movs r2, r5 │ │ │ │ - push {r2, r4, r5, lr} │ │ │ │ + push {r2, r5, lr} │ │ │ │ movs r2, r6 │ │ │ │ - lsrs r4, r4, #16 │ │ │ │ + lsrs r4, r2, #16 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r0, r7, #23 │ │ │ │ + lsrs r0, r5, #23 │ │ │ │ movs r2, r5 │ │ │ │ - push {r1, r2, r4, lr} │ │ │ │ + push {r1, r2, lr} │ │ │ │ movs r2, r6 │ │ │ │ - lsrs r6, r0, #16 │ │ │ │ + lsrs r6, r6, #15 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r2, r4, #24 │ │ │ │ + lsrs r2, r2, #24 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r4, r5, #15 │ │ │ │ + lsrs r4, r3, #15 │ │ │ │ movs r2, r5 │ │ │ │ - push {r4, r5, r6, r7} │ │ │ │ + push {r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - lsrs r0, r3, #28 │ │ │ │ + lsrs r0, r1, #28 │ │ │ │ movs r2, r5 │ │ │ │ - push {r1, r4, r6, r7} │ │ │ │ + push {r1, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - lsrs r2, r0, #15 │ │ │ │ + lsrs r2, r6, #14 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r0, r1, #24 │ │ │ │ + lsrs r0, r7, #23 │ │ │ │ movs r2, r5 │ │ │ │ - push {r2, r4, r7} │ │ │ │ + push {r2, r7} │ │ │ │ movs r2, r6 │ │ │ │ - lsrs r4, r0, #14 │ │ │ │ + lsrs r4, r6, #13 │ │ │ │ movs r2, r5 │ │ │ │ - push {r2, r3, r4, r6} │ │ │ │ + push {r2, r3, r6} │ │ │ │ movs r2, r6 │ │ │ │ - ldc2 0, cr0, [sl], {48} @ 0x30 │ │ │ │ - lsrs r2, r1, #13 │ │ │ │ + stc2 0, cr0, [sl], {48} @ 0x30 │ │ │ │ + lsrs r2, r7, #12 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001947e4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73707,19 +73707,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ bl 162f18 │ │ │ │ strh r2, [r4, #12] │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 1948d4 │ │ │ │ + cbz r4, 1948d0 │ │ │ │ movs r2, r6 │ │ │ │ - lsrs r6, r0, #24 │ │ │ │ + lsrs r6, r6, #23 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r2, r3, #24 │ │ │ │ + lsrs r2, r1, #24 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 0019486c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73768,19 +73768,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ bl 162f18 │ │ │ │ strh r2, [r3, #8] │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 19493a │ │ │ │ + cbz r4, 194936 │ │ │ │ movs r2, r6 │ │ │ │ - lsrs r6, r7, #21 │ │ │ │ + lsrs r6, r5, #21 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r2, r2, #22 │ │ │ │ + lsrs r2, r0, #22 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001948f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -73792,32 +73792,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (19497c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #92] @ (194980 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc914 │ │ │ │ + bl 3fc904 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 427df8 │ │ │ │ + bl 427de8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 194948 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ ldr r2, [pc, #56] @ (194984 ) │ │ │ │ ldr r3, [pc, #44] @ (194978 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -73832,17 +73832,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r1, #4] │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - itt ge │ │ │ │ - movge r5, r5 │ │ │ │ - lsrge r4, r4, #10 │ │ │ │ + ite ls │ │ │ │ + movls r5, r5 │ │ │ │ + lsrhi r4, r2, #10 │ │ │ │ movs r2, r5 │ │ │ │ strh r4, [r1, #2] │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00194988 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73856,40 +73856,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (194a34 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 194a20 │ │ │ │ mov r1, sp │ │ │ │ - bl 427d04 │ │ │ │ + bl 427cf4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 194a1a │ │ │ │ cbz r7, 1949ec │ │ │ │ ldr r6, [pc, #108] @ (194a38 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1949ce │ │ │ │ mov r0, r7 │ │ │ │ - bl 3de9a0 │ │ │ │ + bl 3de990 │ │ │ │ ldr r2, [pc, #72] @ (194a3c ) │ │ │ │ ldr r3, [pc, #56] @ (194a30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -73899,32 +73899,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 1949f2 │ │ │ │ ldr r0, [pc, #28] @ (194a40 ) │ │ │ │ add r0, pc │ │ │ │ b.n 1949ba │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r7, #31] │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - itee eq │ │ │ │ - moveq r5, r5 │ │ │ │ - lsrne r0, r0, #19 │ │ │ │ - movne r2, r5 │ │ │ │ + bkpt 0x00fe │ │ │ │ + movs r5, r5 │ │ │ │ + lsrs r0, r6, #18 │ │ │ │ + movs r2, r5 │ │ │ │ ldrb r2, [r4, #30] │ │ │ │ movs r3, r7 │ │ │ │ - ble.n 194970 │ │ │ │ + ble.n 194950 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00194a44 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -73939,15 +73939,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 194aa4 │ │ │ │ ldr r2, [pc, #108] @ (194aec ) │ │ │ │ ldr r3, [pc, #104] @ (194ae8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -73969,35 +73969,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 1605ec │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 427670 │ │ │ │ + bl 427660 │ │ │ │ b.n 194acc │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 422910 │ │ │ │ + bl 422900 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 42769c │ │ │ │ + bl 42768c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 194ac4 │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ b.n 194a7c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r7, #28] │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, #28] │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r2, r6, #15 │ │ │ │ + lsrs r2, r4, #15 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00194af4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -74012,15 +74012,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 194b58 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 194b92 │ │ │ │ ldr r2, [pc, #156] @ (194bd0 ) │ │ │ │ ldr r3, [pc, #152] @ (194bcc ) │ │ │ │ add r2, pc │ │ │ │ @@ -74044,31 +74044,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 1605ec │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 427670 │ │ │ │ + bl 427660 │ │ │ │ b.n 194b80 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 422910 │ │ │ │ + bl 422900 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 42769c │ │ │ │ + bl 42768c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 194b78 │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ b.n 194b30 │ │ │ │ ldr r2, [pc, #68] @ (194bd8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 42298c │ │ │ │ + bl 42297c │ │ │ │ ldr r2, [pc, #60] @ (194bdc ) │ │ │ │ ldr r3, [pc, #40] @ (194bcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -74076,65 +74076,65 @@ │ │ │ │ bne.n 194bc4 │ │ │ │ ldr r2, [pc, #44] @ (194be0 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 42298c │ │ │ │ + b.w 42297c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r1, #26] │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r4, #25] │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r2, r7, #12 │ │ │ │ + lsrs r2, r5, #12 │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r4, [r4, #3] │ │ │ │ + ldrb r4, [r2, #3] │ │ │ │ movs r2, r5 │ │ │ │ ldrb r6, [r6, #23] │ │ │ │ movs r3, r7 │ │ │ │ - subs r4, r0, #1 │ │ │ │ + subs r4, r6, #0 │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 1628ec │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c5e68 │ │ │ │ + bl 2c5e58 │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 194c74 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c6410 │ │ │ │ + bl 2c6400 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r3, [pc, #92] @ (194c7c ) │ │ │ │ ldr r1, [pc, #92] @ (194c80 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #80] @ (194c84 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 2c40f0 │ │ │ │ + bl 2c40e0 │ │ │ │ ldr r1, [pc, #68] @ (194c88 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 161608 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 194c66 │ │ │ │ @@ -74151,36 +74151,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 160370 │ │ │ │ ldr.w r8, [pc, #20] @ 194c8c │ │ │ │ add r8, pc │ │ │ │ b.n 194c18 │ │ │ │ - add r4, pc, #368 @ (adr r4, 194df0 ) │ │ │ │ + add r4, pc, #304 @ (adr r4, 194db0 ) │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r6, r6, #9 │ │ │ │ + lsrs r6, r4, #9 │ │ │ │ movs r2, r5 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #32 @ (adr r4, 194cb0 ) │ │ │ │ + add r3, pc, #992 @ (adr r3, 195070 ) │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 2c6410 │ │ │ │ + bl 2c6400 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 2c6410 │ │ │ │ + bl 2c6400 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 161edc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74214,20 +74214,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (194d9c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 194d82 │ │ │ │ mov r1, sp │ │ │ │ - bl 3849a0 │ │ │ │ + bl 384990 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 194d5c │ │ │ │ mov r0, r5 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #104] @ (194da0 ) │ │ │ │ ldr r3, [pc, #96] @ (194d98 ) │ │ │ │ @@ -74250,40 +74250,40 @@ │ │ │ │ ldr r6, [pc, #68] @ (194da4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 194d64 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3d272c │ │ │ │ + bl 3d271c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 194d2e │ │ │ │ ldr r1, [pc, #36] @ (194da8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 194d34 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #18] │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #232 @ 0xe8 │ │ │ │ + add r4, sp, #168 @ 0xa8 │ │ │ │ movs r4, r5 │ │ │ │ ldrb r0, [r4, #17] │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r2, r0, #5 │ │ │ │ + lsrs r2, r6, #4 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r2, r5, #4 │ │ │ │ + lsrs r2, r3, #4 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00194dac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -74297,42 +74297,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #188] @ (194e9c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #180] @ (194ea0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #172] @ (194ea4 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 194e50 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c6e60 │ │ │ │ + bl 2c6e50 │ │ │ │ cbz r0, 194e6c │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 2c5d0c │ │ │ │ + bl 2c5cfc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #128] @ (194ea8 ) │ │ │ │ ldr r3, [pc, #104] @ (194e94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -74346,58 +74346,58 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 3fda68 │ │ │ │ + bl 3fda58 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 194e20 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 384b60 │ │ │ │ + bl 384b50 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 194e20 │ │ │ │ ldr r2, [pc, #60] @ (194eac ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (194eb0 ) │ │ │ │ ldr r1, [pc, #64] @ (194eb4 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 40b8ec │ │ │ │ + bl 40b8dc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 194e20 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r2, #15] │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #3 │ │ │ │ + lsrs r0, r3, #3 │ │ │ │ movs r2, r5 │ │ │ │ - add r3, sp, #400 @ 0x190 │ │ │ │ + add r3, sp, #336 @ 0x150 │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r4, r1, #3 │ │ │ │ + lsrs r4, r7, #2 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [r3, #28] │ │ │ │ + ldr r0, [r1, #28] │ │ │ │ movs r0, r6 │ │ │ │ ldrb r6, [r5, #13] │ │ │ │ movs r3, r7 │ │ │ │ - and.w r0, r0, #44 @ 0x2c │ │ │ │ - add r5, sp, #992 @ 0x3e0 │ │ │ │ + vext.8 d16, d0, d28, #0 │ │ │ │ + add r5, sp, #928 @ 0x3a0 │ │ │ │ movs r2, r6 │ │ │ │ - lsrs r6, r1, #1 │ │ │ │ + lsrs r6, r7, #32 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00194eb8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -74410,26 +74410,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #168] @ (194f90 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 384bd4 │ │ │ │ + bl 384bc4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 194f4a │ │ │ │ cbz r4, 194f12 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 194f6e │ │ │ │ subs r3, #1 │ │ │ │ @@ -74452,25 +74452,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ b.n 194f12 │ │ │ │ movs r1, #1 │ │ │ │ - bl 3fdc5c │ │ │ │ + bl 3fdc4c │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #68] @ (194f98 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ blx 160444 │ │ │ │ b.n 194f06 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (194f9c ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ @@ -74482,27 +74482,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r1, #11] │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #456 @ 0x1c8 │ │ │ │ + add r2, sp, #392 @ 0x188 │ │ │ │ movs r4, r5 │ │ │ │ - lsls r0, r2, #31 │ │ │ │ + lsls r0, r0, #31 │ │ │ │ movs r2, r5 │ │ │ │ ldrb r2, [r7, #9] │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r5, #30 │ │ │ │ + asrs r6, r3, #30 │ │ │ │ movs r3, r5 │ │ │ │ - add r4, sp, #1000 @ 0x3e8 │ │ │ │ + add r4, sp, #936 @ 0x3a8 │ │ │ │ movs r2, r6 │ │ │ │ - lsls r4, r4, #29 │ │ │ │ + lsls r4, r2, #29 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r4, r7, #29 │ │ │ │ + lsls r4, r5, #29 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00194fa8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -74514,21 +74514,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (195050 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 195022 │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2c6e60 │ │ │ │ + bl 2c6e50 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 195036 │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 19502a │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -74546,40 +74546,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ mov r1, r0 │ │ │ │ b.n 194ff2 │ │ │ │ ldr r1, [pc, #44] @ (195058 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 194ffa │ │ │ │ ldr r1, [pc, #36] @ (19505c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 194ffa │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r3, #7] │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #520 @ 0x208 │ │ │ │ + add r1, sp, #456 @ 0x1c8 │ │ │ │ movs r4, r5 │ │ │ │ ldrb r2, [r3, #6] │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r1, #28 │ │ │ │ + lsls r2, r7, #27 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r2, r3, #27 │ │ │ │ + lsls r2, r1, #27 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00195060 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -74591,19 +74591,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (1950d4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2c81f0 │ │ │ │ + bl 2c81e0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #56] @ (1950d8 ) │ │ │ │ ldr r3, [pc, #44] @ (1950d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -74622,15 +74622,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r4, #4] │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #320 @ (adr r6, 195218 ) │ │ │ │ + add r6, pc, #256 @ (adr r6, 1951d8 ) │ │ │ │ movs r5, r5 │ │ │ │ ldrb r6, [r6, #3] │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 001950dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74644,19 +74644,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (195150 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2c82e0 │ │ │ │ + bl 2c82d0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #56] @ (195154 ) │ │ │ │ ldr r3, [pc, #44] @ (19514c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -74675,15 +74675,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r4, #2] │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4, r6, r7} │ │ │ │ + ldmia r2!, {r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ ldrb r2, [r7, #1] │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00195158 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 19516a │ │ │ │ @@ -74702,43 +74702,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c4100 │ │ │ │ + bl 2c40f0 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 1951c8 │ │ │ │ mov r4, r0 │ │ │ │ b.n 1951a6 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 1951c8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2c3e1c │ │ │ │ + bl 2c3e0c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1951a2 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42298c │ │ │ │ + bl 42297c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1951a6 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 161814 │ │ │ │ nop │ │ │ │ - lsls r0, r3, #23 │ │ │ │ + lsls r0, r1, #23 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001951d8 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 1951ea │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -74753,19 +74753,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ ldr r0, [pc, #68] @ (195254 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 3849a0 │ │ │ │ + bl 384990 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 195248 │ │ │ │ ldr r6, [pc, #56] @ (195258 ) │ │ │ │ add r6, pc │ │ │ │ b.n 195228 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -74776,29 +74776,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 16090c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 195224 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42298c │ │ │ │ + bl 42297c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 195228 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3d272c │ │ │ │ + b.w 3d271c │ │ │ │ nop │ │ │ │ - lsls r2, r3, #21 │ │ │ │ + lsls r2, r1, #21 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r0, r3, #21 │ │ │ │ + lsls r0, r1, #21 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #4] @ (195264 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ lsrs r2, r5, #26 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -74807,48 +74807,48 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (1952cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #64] @ (1952d0 ) │ │ │ │ ldr r1, [pc, #64] @ (1952d4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #48] @ (1952d8 ) │ │ │ │ ldr r3, [pc, #52] @ (1952dc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r2, sp, #64 @ 0x40 │ │ │ │ + add r2, sp, #0 │ │ │ │ movs r2, r6 │ │ │ │ - lsls r6, r7, #19 │ │ │ │ + lsls r6, r5, #19 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r6, r2, #19 │ │ │ │ + lsls r6, r0, #19 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r6, r1, #20 │ │ │ │ + lsls r6, r7, #19 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r0, r5, #20 │ │ │ │ + lsls r0, r3, #20 │ │ │ │ movs r2, r5 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74861,15 +74861,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (195344 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cbz r3, 195322 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -74880,26 +74880,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (195348 ) │ │ │ │ ldr r4, [pc, #32] @ (19534c ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 19530e │ │ │ │ nop │ │ │ │ - add r1, sp, #608 @ 0x260 │ │ │ │ + add r1, sp, #544 @ 0x220 │ │ │ │ movs r2, r6 │ │ │ │ - lsls r2, r3, #19 │ │ │ │ + lsls r2, r1, #19 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r2, r6, #19 │ │ │ │ + lsls r2, r4, #19 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r4, r2, #19 │ │ │ │ + lsls r4, r0, #19 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r4, r5, #19 │ │ │ │ + lsls r4, r3, #19 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00195350 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -74919,15 +74919,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (19550c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -75009,15 +75009,15 @@ │ │ │ │ blx 1628e0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (19551c ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1953f2 │ │ │ │ blx 16186c │ │ │ │ ldr r3, [pc, #160] @ (195520 ) │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (195524 ) │ │ │ │ add r3, pc │ │ │ │ @@ -75025,15 +75025,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 19541a │ │ │ │ ldr r3, [pc, #136] @ (19552c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -75041,15 +75041,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (195518 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1953a8 │ │ │ │ ldr r0, [pc, #112] @ (195530 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ b.n 1953a8 │ │ │ │ ldr r3, [pc, #104] @ (195534 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 195414 │ │ │ │ @@ -75058,52 +75058,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 195414 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (195538 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 195414 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - add r1, sp, #160 @ 0xa0 │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ movs r2, r6 │ │ │ │ strb r6, [r4, #24] │ │ │ │ movs r3, r7 │ │ │ │ - lsls r4, r3, #17 │ │ │ │ + lsls r4, r1, #17 │ │ │ │ movs r2, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #17 │ │ │ │ + lsls r6, r4, #17 │ │ │ │ movs r2, r5 │ │ │ │ strb r6, [r2, #24] │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r7, #21] │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #16 │ │ │ │ + lsls r6, r2, #16 │ │ │ │ movs r2, r5 │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ + add r7, pc, #1000 @ (adr r7, 19590c ) │ │ │ │ movs r2, r6 │ │ │ │ - lsls r6, r3, #15 │ │ │ │ + lsls r6, r1, #15 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r6, r5, #13 │ │ │ │ + lsls r6, r3, #13 │ │ │ │ movs r2, r5 │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #13 │ │ │ │ + lsls r4, r5, #13 │ │ │ │ movs r2, r5 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #15 │ │ │ │ + lsls r4, r4, #15 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 195578 │ │ │ │ sub sp, #8 │ │ │ │ @@ -75112,25 +75112,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (195580 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 195350 │ │ │ │ nop │ │ │ │ - add r7, pc, #232 @ (adr r7, 195664 ) │ │ │ │ + add r7, pc, #168 @ (adr r7, 195624 ) │ │ │ │ movs r2, r6 │ │ │ │ - lsls r4, r5, #14 │ │ │ │ + lsls r4, r3, #14 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r2, r2, #15 │ │ │ │ + lsls r2, r0, #15 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00195584 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -75142,15 +75142,15 @@ │ │ │ │ cbz r1, 1955b0 │ │ │ │ ldr r0, [pc, #40] @ (1955c8 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 40d218 │ │ │ │ + b.w 40d208 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (1955cc ) │ │ │ │ add r0, pc │ │ │ │ bl 215cfc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -75230,15 +75230,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 195690 │ │ │ │ ldr r0, [pc, #112] @ (1956e8 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 195690 │ │ │ │ ldr r3, [pc, #84] @ (1956dc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1956aa │ │ │ │ movs r3, #1 │ │ │ │ @@ -75265,29 +75265,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 19568e │ │ │ │ ldr r0, [pc, #40] @ (1956ec ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 19568e │ │ │ │ strb r2, [r5, #13] │ │ │ │ movs r3, r7 │ │ │ │ ldr r2, [pc, #584] @ (195924 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #12 │ │ │ │ + lsls r6, r6, #11 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r4, r6, #10 │ │ │ │ + lsls r4, r4, #10 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001956f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -75361,15 +75361,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (1957f4 ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 40d250 │ │ │ │ + bl 40d240 │ │ │ │ b.n 19573a │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 1957b4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 195728 │ │ │ │ ldr r3, [pc, #64] @ (1957f8 ) │ │ │ │ @@ -75399,25 +75399,25 @@ │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [pc, #376] @ (195968 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r0, [r4, #8] │ │ │ │ movs r3, r7 │ │ │ │ ldr r1, [pc, #160] @ (195898 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #512 @ (adr r5, 1959fc ) │ │ │ │ + add r5, pc, #448 @ (adr r5, 1959bc ) │ │ │ │ movs r2, r6 │ │ │ │ - lsls r6, r0, #6 │ │ │ │ + lsls r6, r6, #5 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r6, r3, #8 │ │ │ │ + lsls r6, r1, #8 │ │ │ │ movs r2, r5 │ │ │ │ - add r5, pc, #416 @ (adr r5, 1959a8 ) │ │ │ │ + add r5, pc, #352 @ (adr r5, 195968 ) │ │ │ │ movs r2, r6 │ │ │ │ - lsls r6, r5, #5 │ │ │ │ + lsls r6, r3, #5 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r2, r2, #7 │ │ │ │ + lsls r2, r0, #7 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00195810 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -75483,15 +75483,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 1958c0 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 1958a4 │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 40d230 │ │ │ │ + b.w 40d220 │ │ │ │ movs r0, #32 │ │ │ │ blx 16056c │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -75621,19 +75621,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (195a0c ) │ │ │ │ ldr r0, [pc, #20] @ (195a10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - add r3, pc, #256 @ (adr r3, 195b0c ) │ │ │ │ + add r3, pc, #192 @ (adr r3, 195acc ) │ │ │ │ movs r2, r6 │ │ │ │ - vhadd.u8 d16, d6, d25 │ │ │ │ - movs r2, r0 │ │ │ │ - movs r2, r5 │ │ │ │ + vhadd.u d0, d6, d25 │ │ │ │ + vswp d16, d25 │ │ │ │ │ │ │ │ 00195a14 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -75677,15 +75676,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 21594c │ │ │ │ cbz r0, 195ab0 │ │ │ │ ldr r0, [pc, #120] @ (195af8 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 40d250 │ │ │ │ + bl 40d240 │ │ │ │ ldr r2, [pc, #112] @ (195afc ) │ │ │ │ ldr r3, [pc, #92] @ (195ae8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75712,15 +75711,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (195b08 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 195a4a │ │ │ │ ldr r0, [pc, #60] @ (195b0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 195a4a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #116] @ 0x74 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #116] @ 0x74 │ │ │ │ @@ -75739,15 +75738,15 @@ │ │ │ │ movs r3, r7 │ │ │ │ mov r4, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r0, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u8 d16, d12, d25 │ │ │ │ + vhadd.u d0, d12, d25 │ │ │ │ cbz r1, 195b52 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (195b60 ) │ │ │ │ add r3, pc │ │ │ │ @@ -75831,21 +75830,21 @@ │ │ │ │ b.n 195bb4 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (195bf8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ lsls r6, r7, #22 │ │ │ │ movs r2, r7 │ │ │ │ ldr r0, [pc, #8] @ (195c08 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ nop │ │ │ │ lsls r2, r6, #22 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -75858,50 +75857,50 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (195c74 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 2c6348 │ │ │ │ + bl 2c6338 │ │ │ │ ldr r3, [pc, #60] @ (195c78 ) │ │ │ │ ldr r2, [pc, #64] @ (195c7c ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (195c80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldr r6, [r6, #84] @ 0x54 │ │ │ │ movs r3, r7 │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #28 │ │ │ │ + lsls r6, r5, #28 │ │ │ │ movs r4, r5 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 2, cr0, cr0, cr9, {1} │ │ │ │ - str r4, [sp, #448] @ 0x1c0 │ │ │ │ + cdp2 0, 1, cr0, cr0, cr9, {1} │ │ │ │ + str r4, [sp, #384] @ 0x180 │ │ │ │ movs r1, r6 │ │ │ │ ldr r0, [pc, #4] @ (195c8c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 40c200 │ │ │ │ - stc2l 0, cr0, [r6, #164]! @ 0xa4 │ │ │ │ + b.w 40c1f0 │ │ │ │ + ldc2l 0, cr0, [r6, #164] @ 0xa4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ @@ -75959,25 +75958,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 195d00 │ │ │ │ ldr r0, [pc, #24] @ (195d40 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 195d00 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r0, #-164]! @ 0xffffff5c │ │ │ │ + stc2l 0, cr0, [r0, #-164]! @ 0xffffff5c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ ldr r6, [pc, #176] @ (195e0c ) │ │ │ │ @@ -76014,26 +76013,26 @@ │ │ │ │ bne.n 195d80 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 195dd4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 41b924 │ │ │ │ + b.w 41b914 │ │ │ │ ldr r3, [pc, #56] @ (195e10 ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 195dac │ │ │ │ ldr r3, [pc, #48] @ (195e14 ) │ │ │ │ @@ -76045,29 +76044,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 195dac │ │ │ │ ldr r0, [pc, #36] @ (195e1c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 195dac │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 195da0 │ │ │ │ ldr r2, [r7, #64] @ 0x40 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [lr], #164 @ 0xa4 │ │ │ │ + stc2 0, cr0, [lr], #164 @ 0xa4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ @@ -76091,15 +76090,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 195e50 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 16087c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -76116,79 +76115,79 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 41b5a8 │ │ │ │ + bl 41b598 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 41b924 │ │ │ │ + b.w 41b914 │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (195f4c ) │ │ │ │ ldr r2, [pc, #100] @ (195f50 ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (195f54 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 195f0a │ │ │ │ bl 195ce4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 195f1e │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 195f38 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 160878 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r6, [sp, #576] @ 0x240 │ │ │ │ + ldr r6, [sp, #512] @ 0x200 │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xfbe60029 │ │ │ │ - @ instruction: 0xfbfa0029 │ │ │ │ + @ instruction: 0xfbd60029 │ │ │ │ + @ instruction: 0xfbea0029 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (1960dc ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #372] @ (1960e0 ) │ │ │ │ @@ -76196,21 +76195,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (1960e4 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (1960e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 19609a │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 41985c │ │ │ │ + bl 41984c │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (1960ec ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 16056c │ │ │ │ add r5, pc │ │ │ │ @@ -76219,45 +76218,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 41b5a8 │ │ │ │ + bl 41b598 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 196076 │ │ │ │ ldr r6, [pc, #296] @ (1960f4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 196044 │ │ │ │ movs r0, #5 │ │ │ │ - bl 2c06bc │ │ │ │ + bl 2c06ac │ │ │ │ cbnz r0, 196044 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 195ff4 │ │ │ │ b.n 196000 │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 196000 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 195fea │ │ │ │ ldr r1, [pc, #244] @ (1960f8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1960a6 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -76333,24 +76332,24 @@ │ │ │ │ ldr r3, [pc, #44] @ (196100 ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 196028 │ │ │ │ adcs r0, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xfb620029 │ │ │ │ - @ instruction: 0xfb760029 │ │ │ │ + @ instruction: 0xfb520029 │ │ │ │ + @ instruction: 0xfb660029 │ │ │ │ add r0, pc, #632 @ (adr r0, 196368 ) │ │ │ │ movs r3, r7 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb340029 │ │ │ │ - @ instruction: 0xfafc0029 │ │ │ │ + @ instruction: 0xfb240029 │ │ │ │ + @ instruction: 0xfaec0029 │ │ │ │ ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ movs r3, r7 │ │ │ │ ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76364,75 +76363,75 @@ │ │ │ │ ldr r2, [pc, #48] @ (196154 ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 3f71d4 │ │ │ │ + b.w 3f71c4 │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #392] @ 0x188 │ │ │ │ + ldr r4, [sp, #328] @ 0x148 │ │ │ │ movs r2, r6 │ │ │ │ - ldr??.w r0, [r8, #41] @ 0x29 │ │ │ │ - vld1.8 {d0[1]}, [lr], r9 │ │ │ │ + vst1.8 {d16[1]}, [r8], r9 │ │ │ │ + ldrsb.w r0, [lr, #41] @ 0x29 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 1961b0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #68] @ (1961b4 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (1961b8 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 19619a │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2c436c │ │ │ │ + b.w 2c435c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ movs r2, r6 │ │ │ │ - vld4.8 {d16-d19}, [r2 :128], r9 │ │ │ │ - vst1.8 {d0[1]}, [r8], r9 │ │ │ │ + ldr??.w r0, [r2, r9, lsl #2] │ │ │ │ + ldr??.w r0, [r8, r9, lsl #2] │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1961e4 │ │ │ │ ldr r1, [pc, #56] @ (196210 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 1961f6 │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -76442,21 +76441,21 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (196218 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 1961e4 │ │ │ │ - vld4.8 {d0-d3}, [sl :128], r9 │ │ │ │ - ldr r3, [sp, #528] @ 0x210 │ │ │ │ + ldrsb.w r0, [sl, r9, lsl #2] │ │ │ │ + ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ movs r2, r6 │ │ │ │ - ldr.w r0, [r8, #41] @ 0x29 │ │ │ │ + str.w r0, [r8, #41] @ 0x29 │ │ │ │ cbz r0, 196268 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 196276 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76470,15 +76469,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 196254 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 4199cc │ │ │ │ + b.w 4199bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -76487,22 +76486,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 4199cc │ │ │ │ + b.w 4199bc │ │ │ │ nop │ │ │ │ │ │ │ │ 00196280 : │ │ │ │ cbz r0, 19628a │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 4199cc │ │ │ │ + b.w 4199bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00196294 : │ │ │ │ cbz r0, 1962e0 │ │ │ │ @@ -76522,15 +76521,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 1962cc │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 4199cc │ │ │ │ + b.w 4199bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -76539,40 +76538,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 4199cc │ │ │ │ + b.w 4199bc │ │ │ │ nop │ │ │ │ │ │ │ │ 001962f8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 419a70 │ │ │ │ + bl 419a60 │ │ │ │ cbnz r0, 196320 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 419868 │ │ │ │ - bl 418c28 │ │ │ │ + b.w 419858 │ │ │ │ + bl 418c18 │ │ │ │ ldr r3, [pc, #12] @ (196334 ) │ │ │ │ ldr r1, [pc, #16] @ (196338 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 418210 │ │ │ │ + bl 418200 │ │ │ │ b.n 196310 │ │ │ │ - @ instruction: 0xf7ee0029 │ │ │ │ + @ instruction: 0xf7de0029 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 0019633c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -76617,31 +76616,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 196372 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 41b63c │ │ │ │ + b.w 41b62c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 41b924 │ │ │ │ + b.w 41b914 │ │ │ │ ldr r3, [pc, #36] @ (196408 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (19640c ) │ │ │ │ ldr r0, [pc, #40] @ (196410 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -76652,22 +76651,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (196418 ) │ │ │ │ ldr r0, [pc, #32] @ (19641c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldr r1, [sp, #608] @ 0x260 │ │ │ │ + ldr r1, [sp, #544] @ 0x220 │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xf7460029 │ │ │ │ - @ instruction: 0xf75e0029 │ │ │ │ - ldr r1, [sp, #528] @ 0x210 │ │ │ │ + @ instruction: 0xf7360029 │ │ │ │ + @ instruction: 0xf74e0029 │ │ │ │ + ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xf7320029 │ │ │ │ - @ instruction: 0xf73e0029 │ │ │ │ + @ instruction: 0xf7220029 │ │ │ │ + @ instruction: 0xf72e0029 │ │ │ │ │ │ │ │ 00196420 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00196424 : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -76731,17 +76730,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [sp, #1016] @ 0x3f8 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r0, [sp, #912] @ 0x390 │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 001964b8 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 1964f0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76790,18 +76789,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (196544 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #336] @ 0x150 │ │ │ │ + ldr r0, [sp, #272] @ 0x110 │ │ │ │ movs r2, r6 │ │ │ │ - addw r0, r2, #2089 @ 0x829 │ │ │ │ - @ instruction: 0xf62c0029 │ │ │ │ + @ instruction: 0xf5f20029 │ │ │ │ + @ instruction: 0xf61c0029 │ │ │ │ │ │ │ │ 00196548 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #180] @ (196610 ) │ │ │ │ @@ -76864,15 +76863,15 @@ │ │ │ │ bpl.n 196576 │ │ │ │ ldr r0, [pc, #68] @ (196628 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 196576 │ │ │ │ ldr r3, [pc, #52] @ (19662c ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (196630 ) │ │ │ │ ldr r0, [pc, #52] @ (196634 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -76882,24 +76881,24 @@ │ │ │ │ nop │ │ │ │ str r4, [r5, #64] @ 0x40 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, r4, #2089 @ 0x829 │ │ │ │ + @ instruction: 0xf5f40029 │ │ │ │ adds r5, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf59e0029 │ │ │ │ - str r7, [sp, #512] @ 0x200 │ │ │ │ + @ instruction: 0xf58e0029 │ │ │ │ + str r7, [sp, #448] @ 0x1c0 │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xf52e0029 │ │ │ │ - rsb r0, ip, #11075584 @ 0xa90000 │ │ │ │ + adds.w r0, lr, #11075584 @ 0xa90000 │ │ │ │ + subs.w r0, ip, #11075584 @ 0xa90000 │ │ │ │ │ │ │ │ 00196638 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (1966a8 ) │ │ │ │ @@ -76936,26 +76935,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 196658 │ │ │ │ ldr r0, [pc, #28] @ (1966b8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 196658 │ │ │ │ nop │ │ │ │ str r2, [r1, #52] @ 0x34 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, lr, #11075584 @ 0xa90000 │ │ │ │ + @ instruction: 0xf53e0029 │ │ │ │ │ │ │ │ 001966bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #84] @ (196720 ) │ │ │ │ @@ -76989,25 +76988,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1966e0 │ │ │ │ ldr r0, [pc, #24] @ (196730 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1966e0 │ │ │ │ str r2, [r0, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4f40029 │ │ │ │ + @ instruction: 0xf4e40029 │ │ │ │ │ │ │ │ 00196734 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r9, r2 │ │ │ │ @@ -77099,17 +77098,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ str r4, [r1, #36] @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ + str r6, [sp, #8] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r5, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r5, [sp, #880] @ 0x370 │ │ │ │ movs r2, r6 │ │ │ │ str r2, [r2, #24] │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00196844 : │ │ │ │ cbz r0, 19684a │ │ │ │ b.w 195ce4 │ │ │ │ @@ -77233,28 +77232,28 @@ │ │ │ │ ldr r2, [pc, #52] @ (1969a8 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #72] @ 0x48 │ │ │ │ + str r4, [sp, #8] │ │ │ │ movs r2, r6 │ │ │ │ - subs.w r0, sl, #41 @ 0x29 │ │ │ │ - @ instruction: 0xf2bc0029 │ │ │ │ + sub.w r0, sl, #41 @ 0x29 │ │ │ │ + subw r0, ip, #41 @ 0x29 │ │ │ │ │ │ │ │ 001969ac : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r0, 1969de │ │ │ │ @@ -77265,32 +77264,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (1969f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r3, [pc, #28] @ (1969fc ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (196a00 ) │ │ │ │ ldr r0, [pc, #28] @ (196a04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf2960029 │ │ │ │ - str r3, [sp, #608] @ 0x260 │ │ │ │ + @ instruction: 0xf2860029 │ │ │ │ + str r3, [sp, #544] @ 0x220 │ │ │ │ movs r2, r6 │ │ │ │ - adc.w r0, r6, #41 @ 0x29 │ │ │ │ - @ instruction: 0xf2740029 │ │ │ │ + @ instruction: 0xf1360029 │ │ │ │ + @ instruction: 0xf2640029 │ │ │ │ │ │ │ │ 00196a08 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ @@ -77376,28 +77375,28 @@ │ │ │ │ beq.w 196ca6 │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 196c10 │ │ │ │ ldr r6, [pc, #580] @ (196d24 ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 196ba6 │ │ │ │ ldr r5, [pc, #564] @ (196d28 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (196d2c ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 196b2c │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 196b1c │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 196b1c │ │ │ │ @@ -77434,15 +77433,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (196d38 ) │ │ │ │ ldr r2, [pc, #476] @ (196d3c ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r6, [pc, #460] @ (196d40 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 196cb6 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 196b9c │ │ │ │ @@ -77462,27 +77461,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 195c90 │ │ │ │ b.n 196ade │ │ │ │ ldr r6, [pc, #420] @ (196d4c ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 196b2c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (196d50 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (196d54 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ bl 1a0428 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1a03c4 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -77500,15 +77499,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (196d60 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 196b70 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 196ade │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -77543,15 +77542,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (196d6c ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 196b70 │ │ │ │ ldr r3, [pc, #248] @ (196d70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 196a32 │ │ │ │ ldr r3, [pc, #240] @ (196d74 ) │ │ │ │ @@ -77560,15 +77559,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 196a32 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (196d78 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 196a32 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 196aae │ │ │ │ b.n 196bec │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -77617,55 +77616,55 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldrsh r4, [r7, r5] │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #172 @ 0xac │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ands.w r0, lr, #41 @ 0x29 │ │ │ │ - str r2, [sp, #536] @ 0x218 │ │ │ │ + and.w r0, lr, #41 @ 0x29 │ │ │ │ + str r2, [sp, #472] @ 0x1d8 │ │ │ │ movs r2, r6 │ │ │ │ - vaddl.s16 q8, d10, d25 │ │ │ │ + vaddl.s8 q8, d10, d25 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #192] @ 0xc0 │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ movs r2, r6 │ │ │ │ - vaddl.s8 q8, d14, d25 │ │ │ │ - sbc.w r0, r8, #41 @ 0x29 │ │ │ │ + vext.8 d0, d14, d25, #0 │ │ │ │ + adcs.w r0, r8, #41 @ 0x29 │ │ │ │ adds r5, #110 @ 0x6e │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r5, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r5, #78 @ 0x4e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sub.w r0, r8, #41 @ 0x29 │ │ │ │ - str r1, [sp, #776] @ 0x308 │ │ │ │ + @ instruction: 0xf1980029 │ │ │ │ + str r1, [sp, #712] @ 0x2c8 │ │ │ │ movs r2, r6 │ │ │ │ - vhadd.s16 d0, d8, d25 │ │ │ │ - str r1, [sp, #568] @ 0x238 │ │ │ │ + vhadd.s8 d0, d8, d25 │ │ │ │ + str r1, [sp, #504] @ 0x1f8 │ │ │ │ movs r2, r6 │ │ │ │ - vhadd.s d0, d4, d25 │ │ │ │ - adds.w r0, lr, #41 @ 0x29 │ │ │ │ - str r1, [sp, #168] @ 0xa8 │ │ │ │ + vhadd.s32 d0, d4, d25 │ │ │ │ + add.w r0, lr, #41 @ 0x29 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ movs r2, r6 │ │ │ │ - cdp 0, 13, cr0, cr0, cr9, {1} │ │ │ │ - eors.w r0, r6, #41 @ 0x29 │ │ │ │ + cdp 0, 12, cr0, cr0, cr9, {1} │ │ │ │ + eor.w r0, r6, #41 @ 0x29 │ │ │ │ movs r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, ip, #41 @ 0x29 │ │ │ │ - str r0, [sp, #768] @ 0x300 │ │ │ │ + vext.8 d16, d12, d25, #0 │ │ │ │ + str r0, [sp, #704] @ 0x2c0 │ │ │ │ movs r2, r6 │ │ │ │ - str r0, [sp, #664] @ 0x298 │ │ │ │ + str r0, [sp, #600] @ 0x258 │ │ │ │ movs r2, r6 │ │ │ │ - str r0, [sp, #472] @ 0x1d8 │ │ │ │ + str r0, [sp, #408] @ 0x198 │ │ │ │ movs r2, r6 │ │ │ │ - cdp 0, 2, cr0, cr4, cr9, {1} │ │ │ │ - vaddl.s8 q0, d2, d25 │ │ │ │ + cdp 0, 1, cr0, cr4, cr9, {1} │ │ │ │ + vhadd.s d16, d2, d25 │ │ │ │ │ │ │ │ 00196d90 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 196da8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -77686,15 +77685,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 41b924 │ │ │ │ + b.w 41b914 │ │ │ │ nop │ │ │ │ │ │ │ │ 00196ddc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -77738,26 +77737,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 196dfe │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (196e60 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 196dfe │ │ │ │ ldrh r6, [r4, r6] │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s16 d0, d14, d25 │ │ │ │ + vhadd.s8 d0, d14, d25 │ │ │ │ │ │ │ │ 00196e64 : │ │ │ │ cbz r0, 196e70 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -77785,18 +77784,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (196eb4 ) │ │ │ │ ldr r0, [pc, #20] @ (196eb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r3, #54] @ 0x36 │ │ │ │ + ldrh r6, [r1, #54] @ 0x36 │ │ │ │ movs r2, r6 │ │ │ │ - stc 0, cr0, [ip], {41} @ 0x29 │ │ │ │ - cdp 0, 14, cr0, cr6, cr9, {1} │ │ │ │ + ldcl 0, cr0, [ip], #-164 @ 0xffffff5c │ │ │ │ + cdp 0, 13, cr0, cr6, cr9, {1} │ │ │ │ │ │ │ │ 00196ebc : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 196f50 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -77827,25 +77826,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 41b924 │ │ │ │ + bl 41b914 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -77951,22 +77950,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (197064 ) │ │ │ │ ldr r0, [pc, #28] @ (197068 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r5, #42] @ 0x2a │ │ │ │ + ldrh r6, [r3, #42] @ 0x2a │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r1, #42] @ 0x2a │ │ │ │ + ldrh r6, [r7, #40] @ 0x28 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r6, #40] @ 0x28 │ │ │ │ + ldrh r6, [r4, #40] @ 0x28 │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xeae40029 │ │ │ │ - ldcl 0, cr0, [sl, #-164] @ 0xffffff5c │ │ │ │ + @ instruction: 0xead40029 │ │ │ │ + stcl 0, cr0, [sl, #-164] @ 0xffffff5c │ │ │ │ │ │ │ │ 0019706c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ @@ -78146,15 +78145,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (197260 ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 197240 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -78182,18 +78181,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r1, #28] │ │ │ │ + ldrh r2, [r7, #26] │ │ │ │ movs r2, r6 │ │ │ │ - stmdb r4, {r0, r3, r5} │ │ │ │ - @ instruction: 0xe8d80029 │ │ │ │ + ldrd r0, r0, [r4], #164 @ 0xa4 │ │ │ │ + @ instruction: 0xe8c80029 │ │ │ │ │ │ │ │ 00197264 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #112] @ (1972e4 ) │ │ │ │ @@ -78204,15 +78203,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 19898c │ │ │ │ mov r0, r6 │ │ │ │ bl 198980 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -78242,18 +78241,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r0, #24] │ │ │ │ + ldrh r4, [r6, #22] │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xe8580029 │ │ │ │ - ldrd r0, r0, [lr], #-164 @ 0xa4 │ │ │ │ + strex r0, r0, [r8, #164] @ 0xa4 │ │ │ │ + strd r0, r0, [lr], #-164 @ 0xa4 │ │ │ │ │ │ │ │ 001972f0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 1972fa │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ bx r3 │ │ │ │ @@ -78266,18 +78265,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (197324 ) │ │ │ │ ldr r0, [pc, #20] @ (197328 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r5, #18] │ │ │ │ + ldrh r6, [r3, #18] │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xe81c0029 │ │ │ │ - @ instruction: 0xeaae0029 │ │ │ │ + @ instruction: 0xe80c0029 │ │ │ │ + eors.w r0, lr, r9, asr #32 │ │ │ │ │ │ │ │ 0019732c : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 197336 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ bx r3 │ │ │ │ @@ -78290,19 +78289,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (197360 ) │ │ │ │ ldr r0, [pc, #20] @ (197364 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldrh r2, [r6, #16] │ │ │ │ + ldrh r2, [r4, #16] │ │ │ │ movs r2, r6 │ │ │ │ - b.n 197324 │ │ │ │ + b.n 197304 │ │ │ │ movs r1, r5 │ │ │ │ - orns r0, r2, r9, asr #32 │ │ │ │ + orn r0, r2, r9, asr #32 │ │ │ │ │ │ │ │ 00197368 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 197372 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ bx r3 │ │ │ │ @@ -78315,19 +78314,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (19739c ) │ │ │ │ ldr r0, [pc, #20] @ (1973a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r6, #14] │ │ │ │ + ldrh r6, [r4, #14] │ │ │ │ movs r2, r6 │ │ │ │ - b.n 1972e8 │ │ │ │ + b.n 1972c8 │ │ │ │ movs r1, r5 │ │ │ │ - bics.w r0, r6, r9, asr #32 │ │ │ │ + bic.w r0, r6, r9, asr #32 │ │ │ │ │ │ │ │ 001973a4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ @@ -78622,19 +78621,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (19763c ) │ │ │ │ ldr r0, [pc, #20] @ (197640 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - strh r6, [r2, #58] @ 0x3a │ │ │ │ + strh r6, [r0, #58] @ 0x3a │ │ │ │ movs r2, r6 │ │ │ │ - b.n 197048 │ │ │ │ + b.n 197028 │ │ │ │ movs r1, r5 │ │ │ │ - b.n 197570 │ │ │ │ + b.n 197550 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00197644 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -78647,18 +78646,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 1605ec │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c67f4 │ │ │ │ + bl 2c67e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2c6320 │ │ │ │ + bl 2c6310 │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 197662 │ │ │ │ ldr r3, [pc, #28] @ (1976a8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -78667,17 +78666,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldrh r4, [r5, #14] │ │ │ │ movs r3, r7 │ │ │ │ - b.n 197588 │ │ │ │ + b.n 197568 │ │ │ │ movs r1, r5 │ │ │ │ - subs r4, r7, r7 │ │ │ │ + subs r4, r5, r7 │ │ │ │ movs r4, r5 │ │ │ │ cmp r2, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 001976ac : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ @@ -78697,15 +78696,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (19770c ) │ │ │ │ add r5, pc │ │ │ │ b.n 1976da │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 1976f2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1976d4 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -78716,15 +78715,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldrh r0, [r7, #10] │ │ │ │ movs r3, r7 │ │ │ │ - b.n 196f70 │ │ │ │ + b.n 196f50 │ │ │ │ movs r1, r5 │ │ │ │ ldrh r4, [r1, #10] │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00197714 : │ │ │ │ ldr r3, [pc, #28] @ (197734 ) │ │ │ │ add r3, pc │ │ │ │ @@ -78769,27 +78768,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 19777a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 1977ba │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c6bd4 │ │ │ │ + bl 2c6bc4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 197774 │ │ │ │ ldr r1, [pc, #80] @ (1977e8 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2c5b74 │ │ │ │ + bl 2c5b64 │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 197774 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -78807,35 +78806,35 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r6, #6] │ │ │ │ movs r3, r7 │ │ │ │ strh r0, [r1, r1] │ │ │ │ movs r3, r7 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #48] @ 0x30 │ │ │ │ + strh r4, [r1, #48] @ 0x30 │ │ │ │ movs r2, r6 │ │ │ │ - stc 0, cr0, [r2], {43} @ 0x2b │ │ │ │ - stmia r7!, {r2, r3, r4, r5} │ │ │ │ + @ instruction: 0xebf2002b │ │ │ │ + stmia r7!, {r2, r3, r5} │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r3, #4] │ │ │ │ + ldrb r6, [r1, #4] │ │ │ │ movs r1, r6 │ │ │ │ │ │ │ │ 001977ec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 1d1e1c │ │ │ │ mov r1, r4 │ │ │ │ - bl 2bfe2c │ │ │ │ + bl 2bfe1c │ │ │ │ cbz r0, 19782e │ │ │ │ mov r1, r5 │ │ │ │ bl 197738 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 197854 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -78855,79 +78854,79 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 40b8ec │ │ │ │ + bl 40b8dc │ │ │ │ b.n 19781a │ │ │ │ ldr r3, [pc, #44] @ (197884 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (197888 ) │ │ │ │ ldr r1, [pc, #48] @ (19788c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 19781a │ │ │ │ nop │ │ │ │ - strh r0, [r1, #42] @ 0x2a │ │ │ │ + strh r0, [r7, #40] @ 0x28 │ │ │ │ movs r2, r6 │ │ │ │ - stmia r6!, {r1, r3, r4, r5} │ │ │ │ + stmia r6!, {r1, r3, r5} │ │ │ │ movs r4, r5 │ │ │ │ - b.n 197e60 │ │ │ │ + b.n 197e40 │ │ │ │ movs r1, r5 │ │ │ │ - strh r4, [r4, #40] @ 0x28 │ │ │ │ + strh r4, [r2, #40] @ 0x28 │ │ │ │ movs r2, r6 │ │ │ │ - b.n 197388 │ │ │ │ + b.n 197368 │ │ │ │ movs r1, r5 │ │ │ │ - b.n 197e20 │ │ │ │ + b.n 197e00 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00197890 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (1978e0 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 1978cc │ │ │ │ ldr.w ip, [pc, #52] @ 1978e4 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (1978e8 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 197d9c │ │ │ │ + b.n 197d7c │ │ │ │ movs r1, r5 │ │ │ │ - strh r0, [r1, #38] @ 0x26 │ │ │ │ + strh r0, [r7, #36] @ 0x24 │ │ │ │ movs r2, r6 │ │ │ │ - b.n 197d20 │ │ │ │ + b.n 197d00 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001978ec : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -78938,67 +78937,67 @@ │ │ │ │ cbz r0, 197924 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (197930 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - b.n 197d20 │ │ │ │ + b.n 197d00 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00197934 : │ │ │ │ cbz r0, 197960 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (197988 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 19796a │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (19798c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 197cfc │ │ │ │ + b.n 197cdc │ │ │ │ movs r1, r5 │ │ │ │ - b.n 1972d4 │ │ │ │ + b.n 1972b4 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00197990 : │ │ │ │ cbz r0, 1979a6 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -79017,56 +79016,56 @@ │ │ │ │ ldr r1, [pc, #20] @ (1979d0 ) │ │ │ │ ldr r0, [pc, #20] @ (1979d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - strh r2, [r0, #30] │ │ │ │ + strh r2, [r6, #28] │ │ │ │ movs r2, r6 │ │ │ │ - b.n 197cb4 │ │ │ │ + b.n 197c94 │ │ │ │ movs r1, r5 │ │ │ │ - b.n 197ccc │ │ │ │ + b.n 197cac │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001979d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (197b24 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 197a98 │ │ │ │ ldr r4, [pc, #300] @ (197b28 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (197b2c ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 197af0 │ │ │ │ ldr r2, [pc, #276] @ (197b30 ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (197b34 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #264] @ (197b38 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 197ace │ │ │ │ ldr r7, [pc, #256] @ (197b3c ) │ │ │ │ @@ -79074,25 +79073,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 197a4a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 197ace │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ ldr r2, [pc, #236] @ (197b40 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 197a42 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 197a42 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -79105,36 +79104,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1605e8 │ │ │ │ ldr r4, [pc, #172] @ (197b48 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 197ae0 │ │ │ │ ldr r0, [pc, #164] @ (197b4c ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (197b50 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ bl 1a019c │ │ │ │ cbz r0, 197ae0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 162a14 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 197ac4 │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ b.n 197ac4 │ │ │ │ ldr r0, [pc, #112] @ (197b54 ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1605e8 │ │ │ │ @@ -79150,44 +79149,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 197a8a │ │ │ │ - b.n 197d4c │ │ │ │ + b.n 197d2c │ │ │ │ movs r1, r5 │ │ │ │ - strh r6, [r7, #26] │ │ │ │ + strh r6, [r5, #26] │ │ │ │ movs r2, r6 │ │ │ │ - b.n 197cd4 │ │ │ │ + b.n 197cb4 │ │ │ │ movs r1, r5 │ │ │ │ - stmia r4!, {r1, r2, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - strd r0, r0, [r4, #-172] @ 0xac │ │ │ │ + ldmdb r4!, {r0, r1, r3, r5} │ │ │ │ strh r6, [r1, #48] @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r0, #26] │ │ │ │ + strh r4, [r6, #24] │ │ │ │ movs r2, r6 │ │ │ │ - b.n 197c44 │ │ │ │ + b.n 197c24 │ │ │ │ movs r1, r5 │ │ │ │ - b.n 198280 │ │ │ │ + b.n 198260 │ │ │ │ movs r1, r5 │ │ │ │ - b.n 1980b4 │ │ │ │ + b.n 198094 │ │ │ │ movs r1, r5 │ │ │ │ - strh r2, [r2, #22] │ │ │ │ + strh r2, [r0, #22] │ │ │ │ movs r2, r6 │ │ │ │ - b.n 197b9c │ │ │ │ + b.n 197b7c │ │ │ │ movs r1, r5 │ │ │ │ - b.n 1981f0 │ │ │ │ + b.n 1981d0 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb7ea │ │ │ │ + @ instruction: 0xb7da │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 00197b5c : │ │ │ │ cbz r0, 197b62 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -79200,45 +79199,45 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (197bc8 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 197ba6 │ │ │ │ ldr.w ip, [pc, #64] @ 197bcc │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (197bd0 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - svc 130 @ 0x82 │ │ │ │ + svc 114 @ 0x72 │ │ │ │ movs r1, r5 │ │ │ │ - strh r4, [r5, #14] │ │ │ │ + strh r4, [r3, #14] │ │ │ │ movs r2, r6 │ │ │ │ - svc 64 @ 0x40 │ │ │ │ + svc 48 @ 0x30 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00197bd4 : │ │ │ │ cbz r0, 197bf2 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 197bfe │ │ │ │ @@ -79420,28 +79419,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 197d8a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 197e5a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 197d82 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 197d82 │ │ │ │ ldr r3, [pc, #292] @ (197ec4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (197ec8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2c6bd4 │ │ │ │ + bl 2c6bc4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 197d82 │ │ │ │ ldr r3, [pc, #280] @ (197ecc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 197e76 │ │ │ │ @@ -79459,27 +79458,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (197ed8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 197e08 │ │ │ │ ldr r3, [pc, #204] @ (197ec4 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (197edc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 2c659c │ │ │ │ + bl 2c658c │ │ │ │ ldr r2, [pc, #212] @ (197ee0 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 196734 │ │ │ │ mov r1, r0 │ │ │ │ @@ -79492,15 +79491,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 41b5a8 │ │ │ │ + bl 41b598 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -79510,15 +79509,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 197e96 │ │ │ │ ldr r0, [pc, #132] @ (197ee8 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ mov r4, r0 │ │ │ │ b.n 197dd0 │ │ │ │ ldr r3, [pc, #116] @ (197eec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 197dbc │ │ │ │ @@ -79526,66 +79525,66 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 197dbc │ │ │ │ ldr r0, [pc, #104] @ (197ef4 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 197dbc │ │ │ │ ldr r3, [pc, #96] @ (197ef8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 197e62 │ │ │ │ ldr r3, [pc, #76] @ (197ef0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 197e62 │ │ │ │ ldr r0, [pc, #80] @ (197efc ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 197e62 │ │ │ │ strh r4, [r3, #22] │ │ │ │ movs r3, r7 │ │ │ │ ldr r4, [pc, #192] @ (197f7c ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r1, #0] │ │ │ │ + ldrb r0, [r7, #31] │ │ │ │ movs r2, r6 │ │ │ │ - ble.n 197dc8 │ │ │ │ + ble.n 197fa8 │ │ │ │ movs r1, r5 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - b.n 197a60 │ │ │ │ + b.n 197a40 │ │ │ │ movs r3, r5 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #30] │ │ │ │ + ldrb r0, [r3, #30] │ │ │ │ movs r2, r6 │ │ │ │ - bgt.n 197ed0 │ │ │ │ + bgt.n 197eb0 │ │ │ │ movs r1, r5 │ │ │ │ - ble.n 197f1c │ │ │ │ + ble.n 197efc │ │ │ │ movs r1, r5 │ │ │ │ - b.n 1979bc │ │ │ │ + b.n 19799c │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r2, [r6, #29] │ │ │ │ + ldrb r2, [r4, #29] │ │ │ │ movs r2, r6 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - @ instruction: 0xffffdc94 │ │ │ │ + vmull.u , d31, d4 │ │ │ │ movs r1, r5 │ │ │ │ cmp r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - svc 170 @ 0xaa │ │ │ │ + svc 154 @ 0x9a │ │ │ │ movs r1, r5 │ │ │ │ movs r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - svc 164 @ 0xa4 │ │ │ │ + svc 148 @ 0x94 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00197f00 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -79607,15 +79606,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (197fa4 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (197fa8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2c659c │ │ │ │ + bl 2c658c │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (197fac ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -79642,33 +79641,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 197f34 │ │ │ │ ldr r0, [pc, #40] @ (197fbc ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 197f34 │ │ │ │ ldr r2, [pc, #440] @ (198158 ) │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - b.n 19780c │ │ │ │ + b.n 1977ec │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r6, [r6, #24] │ │ │ │ + ldrb r6, [r4, #24] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r3, #24] │ │ │ │ + ldrb r4, [r1, #24] │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - udf #208 @ 0xd0 │ │ │ │ + udf #192 @ 0xc0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00197fc0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -79680,15 +79679,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 197fe4 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 19800c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 197fde │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 197fde │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -79711,15 +79710,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strh r0, [r6, #2] │ │ │ │ movs r3, r7 │ │ │ │ - blt.n 198080 │ │ │ │ + blt.n 198060 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00198034 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -79730,15 +79729,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 1980b2 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 198084 │ │ │ │ cbz r7, 198070 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -79774,21 +79773,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (1980d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bge.n 198034 │ │ │ │ + bge.n 198014 │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r4, [r0, #19] │ │ │ │ + ldrb r4, [r6, #18] │ │ │ │ movs r2, r6 │ │ │ │ - bge.n 1981bc │ │ │ │ + bge.n 19819c │ │ │ │ movs r1, r5 │ │ │ │ - ble.n 19804c │ │ │ │ + ble.n 19802c │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001980dc : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -79868,19 +79867,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ subs r2, r6, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r6, #15] │ │ │ │ + ldrb r2, [r4, #15] │ │ │ │ movs r2, r6 │ │ │ │ - bls.n 1980e8 │ │ │ │ + bls.n 1980c8 │ │ │ │ movs r1, r5 │ │ │ │ - ble.n 1981b0 │ │ │ │ + bgt.n 198190 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001981ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -79927,54 +79926,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (19827c ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (198280 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 407cb0 │ │ │ │ + bl 407ca0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 198252 │ │ │ │ ldr r2, [pc, #64] @ (198284 ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1981f0 │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 1981f4 │ │ │ │ b.n 1981e2 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 198240 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blxns sl │ │ │ │ movs r3, r7 │ │ │ │ blxns r9 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r6, #14] │ │ │ │ + ldrb r2, [r4, #14] │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ blx r4 │ │ │ │ movs r3, r7 │ │ │ │ cmp r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 19818c │ │ │ │ + bgt.n 19836c │ │ │ │ movs r1, r5 │ │ │ │ subs r6, r3, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00198288 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80033,54 +80032,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (1983bc ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (1983c0 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 407cb0 │ │ │ │ + bl 407ca0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 198366 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (1983c4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1982c4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #124] @ (1983c8 ) │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cbnz r0, 198372 │ │ │ │ ldr r2, [pc, #120] @ (1983cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (1983d0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 198328 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #88] @ (1983d4 ) │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 198352 │ │ │ │ ldr r2, [pc, #80] @ (1983d8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -80104,32 +80103,32 @@ │ │ │ │ lsls r6, r0, #1 │ │ │ │ mov ip, r9 │ │ │ │ movs r3, r7 │ │ │ │ mov lr, r5 │ │ │ │ movs r3, r7 │ │ │ │ cmp r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 1982f8 │ │ │ │ + blt.n 1982d8 │ │ │ │ movs r1, r5 │ │ │ │ adds r4, r6, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr??.w r0, [lr, #47] @ 0x2f │ │ │ │ - blt.n 1984a0 │ │ │ │ + str??.w r0, [lr, #47] @ 0x2f │ │ │ │ + blt.n 198480 │ │ │ │ movs r1, r5 │ │ │ │ - blt.n 198350 │ │ │ │ + blt.n 198330 │ │ │ │ movs r1, r5 │ │ │ │ - blt.n 1982f0 │ │ │ │ + blt.n 1984d0 │ │ │ │ movs r1, r5 │ │ │ │ - blt.n 19847c │ │ │ │ + blt.n 19845c │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r5, #7] │ │ │ │ + ldrb r2, [r3, #7] │ │ │ │ movs r2, r6 │ │ │ │ - bvc.n 198314 │ │ │ │ + bvc.n 1982f4 │ │ │ │ movs r1, r5 │ │ │ │ - blt.n 19847c │ │ │ │ + blt.n 19845c │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001983e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -80169,25 +80168,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, r3, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r2, #5] │ │ │ │ + ldrb r4, [r0, #5] │ │ │ │ movs r2, r6 │ │ │ │ - bvc.n 198464 │ │ │ │ + bvs.n 198444 │ │ │ │ movs r1, r5 │ │ │ │ - bge.n 1983cc │ │ │ │ + bge.n 1983ac │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r4, [r7, #4] │ │ │ │ + ldrb r4, [r5, #4] │ │ │ │ movs r2, r6 │ │ │ │ - bvs.n 198440 │ │ │ │ + bvs.n 198420 │ │ │ │ movs r1, r5 │ │ │ │ - blt.n 198498 │ │ │ │ + blt.n 198478 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00198470 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -80227,23 +80226,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ adds r2, r3, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 198494 │ │ │ │ + bge.n 198474 │ │ │ │ movs r1, r5 │ │ │ │ - bge.n 198478 │ │ │ │ + bge.n 198458 │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r6, #2] │ │ │ │ + ldrb r6, [r4, #2] │ │ │ │ movs r2, r6 │ │ │ │ - bvs.n 1985b4 │ │ │ │ + bvs.n 198594 │ │ │ │ movs r1, r5 │ │ │ │ - bge.n 19851c │ │ │ │ + bge.n 1984fc │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001984f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80270,30 +80269,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160d60 │ │ │ │ ldr r3, [pc, #140] @ (1985c0 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 19854a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ adds r4, #1 │ │ │ │ blx 160d60 │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 198576 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 198538 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 407cb0 │ │ │ │ + bl 407ca0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 198598 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 198538 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -80309,36 +80308,36 @@ │ │ │ │ bne.n 1985a0 │ │ │ │ ldr r0, [pc, #60] @ (1985c8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 160d5c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 19856a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ add r8, r2 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 1986a4 │ │ │ │ + bge.n 198684 │ │ │ │ movs r1, r5 │ │ │ │ add ip, r0 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r1, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bls.n 1984dc │ │ │ │ + bls.n 1984bc │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ + str r0, [r1, #76] @ 0x4c │ │ │ │ movs r2, r5 │ │ │ │ cmp r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ add r6, r3 │ │ │ │ movs r3, r7 │ │ │ │ - bge.n 19860c │ │ │ │ + bge.n 1985ec │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (1987f4 ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ @@ -80557,41 +80556,41 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ bics r0, r6 │ │ │ │ movs r3, r7 │ │ │ │ bics r4, r5 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 1988a0 │ │ │ │ + bge.n 198880 │ │ │ │ movs r1, r5 │ │ │ │ - bge.n 1988e4 │ │ │ │ + bge.n 1988c4 │ │ │ │ movs r1, r5 │ │ │ │ - bge.n 1988ec │ │ │ │ + bge.n 1988cc │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r3, #54] @ 0x36 │ │ │ │ + ldrh r2, [r1, #54] @ 0x36 │ │ │ │ movs r2, r6 │ │ │ │ - bge.n 198890 │ │ │ │ + bge.n 198870 │ │ │ │ movs r1, r5 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ - bls.n 1988e4 │ │ │ │ + bls.n 1988c4 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r2, #50] @ 0x32 │ │ │ │ - movs r2, r6 │ │ │ │ ldrh r2, [r0, #50] @ 0x32 │ │ │ │ movs r2, r6 │ │ │ │ - bls.n 198904 │ │ │ │ + ldrh r2, [r6, #48] @ 0x30 │ │ │ │ + movs r2, r6 │ │ │ │ + bls.n 1988e4 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r6, #44] @ 0x2c │ │ │ │ + ldrh r0, [r4, #44] @ 0x2c │ │ │ │ movs r2, r6 │ │ │ │ - bls.n 1988a0 │ │ │ │ + bls.n 198880 │ │ │ │ movs r1, r5 │ │ │ │ - bls.n 1988b4 │ │ │ │ + bls.n 198894 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00198838 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (1988fc ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -80667,17 +80666,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ adcs r4, r3 │ │ │ │ movs r3, r7 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 1988a8 │ │ │ │ + bhi.n 198888 │ │ │ │ movs r1, r5 │ │ │ │ - bhi.n 1988c0 │ │ │ │ + bhi.n 1988a0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019890c : │ │ │ │ ldr r0, [pc, #4] @ (198914 ) │ │ │ │ add r0, pc │ │ │ │ b.n 1985cc │ │ │ │ nop │ │ │ │ @@ -81044,19 +81043,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (198c94 ) │ │ │ │ ldr r0, [pc, #20] @ (198c98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r7, #8] │ │ │ │ + ldrh r4, [r5, #8] │ │ │ │ movs r2, r6 │ │ │ │ - bvc.n 198bec │ │ │ │ + bvc.n 198bcc │ │ │ │ movs r1, r5 │ │ │ │ - bvc.n 198c04 │ │ │ │ + bvc.n 198be4 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00198c9c : │ │ │ │ cbz r0, 198ca2 │ │ │ │ b.w 160878 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -81083,19 +81082,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (198cec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r5, #6] │ │ │ │ + ldrh r2, [r3, #6] │ │ │ │ movs r2, r6 │ │ │ │ - bvc.n 198d9c │ │ │ │ + bvc.n 198d7c │ │ │ │ movs r1, r5 │ │ │ │ - bvc.n 198c18 │ │ │ │ + bvc.n 198bf8 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00198cf0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81139,25 +81138,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (198d78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, #2] │ │ │ │ + ldrh r6, [r5, #2] │ │ │ │ movs r2, r6 │ │ │ │ - bvs.n 198d44 │ │ │ │ + bvs.n 198d24 │ │ │ │ movs r1, r5 │ │ │ │ - bvc.n 198dc0 │ │ │ │ + bvc.n 198da0 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r5, #2] │ │ │ │ + ldrh r2, [r3, #2] │ │ │ │ movs r2, r6 │ │ │ │ - bvs.n 198d28 │ │ │ │ + bvs.n 198d08 │ │ │ │ movs r1, r5 │ │ │ │ - bvc.n 198dc4 │ │ │ │ + bvc.n 198da4 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00198d7c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -81189,19 +81188,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (198ddc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r7, #62] @ 0x3e │ │ │ │ + strh r2, [r5, #62] @ 0x3e │ │ │ │ movs r2, r6 │ │ │ │ - bvs.n 198eac │ │ │ │ + bvs.n 198e8c │ │ │ │ movs r1, r5 │ │ │ │ - bvs.n 198d28 │ │ │ │ + bvs.n 198d08 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00198de0 : │ │ │ │ cbz r0, 198df0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -81218,19 +81217,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (198e1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r7, #60] @ 0x3c │ │ │ │ + strh r2, [r5, #60] @ 0x3c │ │ │ │ movs r2, r6 │ │ │ │ - bvs.n 198e6c │ │ │ │ + bvs.n 198e4c │ │ │ │ movs r1, r5 │ │ │ │ - bvs.n 198ee8 │ │ │ │ + bvs.n 198ec8 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00198e20 : │ │ │ │ cbz r0, 198e30 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -81247,19 +81246,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (198e5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r7, #58] @ 0x3a │ │ │ │ + strh r2, [r5, #58] @ 0x3a │ │ │ │ movs r2, r6 │ │ │ │ - bpl.n 198e2c │ │ │ │ + bpl.n 198e0c │ │ │ │ movs r1, r5 │ │ │ │ - bvs.n 198ea8 │ │ │ │ + bvs.n 198e88 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00198e60 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81278,19 +81277,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (198e9c ) │ │ │ │ ldr r0, [pc, #20] @ (198ea0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - strh r4, [r6, #56] @ 0x38 │ │ │ │ + strh r4, [r4, #56] @ 0x38 │ │ │ │ movs r2, r6 │ │ │ │ - bpl.n 198de4 │ │ │ │ + bpl.n 198dc4 │ │ │ │ movs r1, r5 │ │ │ │ - bpl.n 198e60 │ │ │ │ + bpl.n 198e40 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00198ea4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81309,19 +81308,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (198ee0 ) │ │ │ │ ldr r0, [pc, #20] @ (198ee4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - strh r0, [r6, #54] @ 0x36 │ │ │ │ + strh r0, [r4, #54] @ 0x36 │ │ │ │ movs r2, r6 │ │ │ │ - bpl.n 198fa0 │ │ │ │ + bpl.n 198f80 │ │ │ │ movs r1, r5 │ │ │ │ - bpl.n 198e1c │ │ │ │ + bpl.n 198dfc │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00198ee8 : │ │ │ │ cbz r0, 198ef8 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -81338,19 +81337,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (198f24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r6, #52] @ 0x34 │ │ │ │ + strh r2, [r4, #52] @ 0x34 │ │ │ │ movs r2, r6 │ │ │ │ - bpl.n 198f64 │ │ │ │ + bpl.n 198f44 │ │ │ │ movs r1, r5 │ │ │ │ - bpl.n 198fe0 │ │ │ │ + bpl.n 198fc0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00198f28 : │ │ │ │ cbz r0, 198f38 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -81367,19 +81366,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (198f64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r6, #50] @ 0x32 │ │ │ │ + strh r2, [r4, #50] @ 0x32 │ │ │ │ movs r2, r6 │ │ │ │ - bmi.n 198f24 │ │ │ │ + bmi.n 198f04 │ │ │ │ movs r1, r5 │ │ │ │ - bpl.n 198fa0 │ │ │ │ + bpl.n 198f80 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00198f68 : │ │ │ │ cbz r0, 198f78 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -81395,19 +81394,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (198fa4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r6, #48] @ 0x30 │ │ │ │ + strh r2, [r4, #48] @ 0x30 │ │ │ │ movs r2, r6 │ │ │ │ - bmi.n 198ee4 │ │ │ │ + bmi.n 198ec4 │ │ │ │ movs r1, r5 │ │ │ │ - bmi.n 198f60 │ │ │ │ + bmi.n 198f40 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00198fa8 : │ │ │ │ cbz r0, 198fb8 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -81424,19 +81423,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (198fe4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r6, #46] @ 0x2e │ │ │ │ + strh r2, [r4, #46] @ 0x2e │ │ │ │ movs r2, r6 │ │ │ │ - bmi.n 1990a4 │ │ │ │ + bmi.n 199084 │ │ │ │ movs r1, r5 │ │ │ │ - bmi.n 198f20 │ │ │ │ + bmi.n 198f00 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00198fe8 : │ │ │ │ cbz r0, 198ff8 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -81452,19 +81451,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (199020 ) │ │ │ │ ldr r0, [pc, #20] @ (199024 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - strh r2, [r6, #44] @ 0x2c │ │ │ │ + strh r2, [r4, #44] @ 0x2c │ │ │ │ movs r2, r6 │ │ │ │ - bmi.n 199064 │ │ │ │ + bmi.n 199044 │ │ │ │ movs r1, r5 │ │ │ │ - bmi.n 1990dc │ │ │ │ + bmi.n 1990bc │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00199028 : │ │ │ │ cbz r0, 199038 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -81480,19 +81479,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (199060 ) │ │ │ │ ldr r0, [pc, #20] @ (199064 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - strh r2, [r6, #42] @ 0x2a │ │ │ │ + strh r2, [r4, #42] @ 0x2a │ │ │ │ movs r2, r6 │ │ │ │ - bcc.n 199024 │ │ │ │ + bcc.n 199004 │ │ │ │ movs r1, r5 │ │ │ │ - bmi.n 19909c │ │ │ │ + bmi.n 19907c │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00199068 : │ │ │ │ cbz r0, 199078 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -81508,19 +81507,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1990a0 ) │ │ │ │ ldr r0, [pc, #20] @ (1990a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - strh r2, [r6, #40] @ 0x28 │ │ │ │ + strh r2, [r4, #40] @ 0x28 │ │ │ │ movs r2, r6 │ │ │ │ - bcc.n 198fe4 │ │ │ │ + bcc.n 198fc4 │ │ │ │ movs r1, r5 │ │ │ │ - bcc.n 19905c │ │ │ │ + bcc.n 19903c │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001990a8 : │ │ │ │ cbz r0, 1990b8 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -81536,19 +81535,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1990e0 ) │ │ │ │ ldr r0, [pc, #20] @ (1990e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - strh r2, [r6, #38] @ 0x26 │ │ │ │ + strh r2, [r4, #38] @ 0x26 │ │ │ │ movs r2, r6 │ │ │ │ - bcc.n 1991a4 │ │ │ │ + bcc.n 199184 │ │ │ │ movs r1, r5 │ │ │ │ - bcc.n 19901c │ │ │ │ + bcc.n 198ffc │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001990e8 : │ │ │ │ cbz r0, 1990fa │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -81565,19 +81564,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (199128 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r6, #36] @ 0x24 │ │ │ │ + strh r0, [r4, #36] @ 0x24 │ │ │ │ movs r2, r6 │ │ │ │ - bcc.n 199164 │ │ │ │ + bcc.n 199144 │ │ │ │ movs r1, r5 │ │ │ │ - bcc.n 1991dc │ │ │ │ + bcc.n 1991bc │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019912c : │ │ │ │ cbz r0, 19913c │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -81593,19 +81592,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (199164 ) │ │ │ │ ldr r0, [pc, #20] @ (199168 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - strh r6, [r5, #34] @ 0x22 │ │ │ │ + strh r6, [r3, #34] @ 0x22 │ │ │ │ movs r2, r6 │ │ │ │ - bcs.n 199120 │ │ │ │ + bcs.n 199100 │ │ │ │ movs r1, r5 │ │ │ │ - bcc.n 199198 │ │ │ │ + bcc.n 199178 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019916c : │ │ │ │ cbz r0, 19917c │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -81621,19 +81620,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1991a4 ) │ │ │ │ ldr r0, [pc, #20] @ (1991a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - strh r6, [r5, #32] │ │ │ │ + strh r6, [r3, #32] │ │ │ │ movs r2, r6 │ │ │ │ - bcs.n 1990e0 │ │ │ │ + bcs.n 1990c0 │ │ │ │ movs r1, r5 │ │ │ │ - bcs.n 199158 │ │ │ │ + bcs.n 199138 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001991ac : │ │ │ │ cbz r0, 1991be │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -81650,19 +81649,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1991ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r5, #30] │ │ │ │ + strh r4, [r3, #30] │ │ │ │ movs r2, r6 │ │ │ │ - bcs.n 1992a0 │ │ │ │ + bcs.n 199280 │ │ │ │ movs r1, r5 │ │ │ │ - bcs.n 199118 │ │ │ │ + bcs.n 1990f8 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001991f0 : │ │ │ │ cbz r0, 199202 │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -81679,19 +81678,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (199230 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r5, #28] │ │ │ │ + strh r0, [r3, #28] │ │ │ │ movs r2, r6 │ │ │ │ - bcs.n 19925c │ │ │ │ + bcs.n 19923c │ │ │ │ movs r1, r5 │ │ │ │ - bcs.n 1992d4 │ │ │ │ + bcs.n 1992b4 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00199234 : │ │ │ │ cbz r0, 199246 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -81709,19 +81708,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (199274 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r4, #26] │ │ │ │ + strh r4, [r2, #26] │ │ │ │ movs r2, r6 │ │ │ │ - bne.n 199218 │ │ │ │ + bne.n 1991f8 │ │ │ │ movs r1, r5 │ │ │ │ - bcs.n 199290 │ │ │ │ + bne.n 199270 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00199278 : │ │ │ │ cbz r0, 19928a │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -81739,19 +81738,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1992b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r4, #24] │ │ │ │ + strh r0, [r2, #24] │ │ │ │ movs r2, r6 │ │ │ │ - bne.n 1991d4 │ │ │ │ + bne.n 1993b4 │ │ │ │ movs r1, r5 │ │ │ │ - bne.n 19924c │ │ │ │ + bne.n 19922c │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001992bc : │ │ │ │ cbz r0, 1992ce │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -81769,19 +81768,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1992fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r3, #22] │ │ │ │ + strh r4, [r1, #22] │ │ │ │ movs r2, r6 │ │ │ │ - bne.n 199390 │ │ │ │ + bne.n 199370 │ │ │ │ movs r1, r5 │ │ │ │ - bne.n 199208 │ │ │ │ + bne.n 1993e8 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00199300 : │ │ │ │ cbz r0, 199314 │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -81799,19 +81798,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (199344 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r2, #20] │ │ │ │ + strh r4, [r0, #20] │ │ │ │ movs r2, r6 │ │ │ │ - bne.n 199348 │ │ │ │ + beq.n 199328 │ │ │ │ movs r1, r5 │ │ │ │ - bne.n 1993c0 │ │ │ │ + bne.n 1993a0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00199348 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 19935c │ │ │ │ ldr r3, [pc, #20] @ (199364 ) │ │ │ │ add r3, pc │ │ │ │ @@ -81819,15 +81818,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r4, [r4, #38] @ 0x26 │ │ │ │ + strh r4, [r2, #38] @ 0x26 │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 00199368 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81854,15 +81853,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 162f70 │ │ │ │ - strh r4, [r2, #36] @ 0x24 │ │ │ │ + strh r4, [r0, #36] @ 0x24 │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 001993bc : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 1993d0 │ │ │ │ ldr r3, [pc, #20] @ (1993d8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -81870,15 +81869,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r2, [r6, #34] @ 0x22 │ │ │ │ + strh r2, [r4, #34] @ 0x22 │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 001993dc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81908,21 +81907,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (19943c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r6, #32] │ │ │ │ + strh r2, [r4, #32] │ │ │ │ movs r2, r6 │ │ │ │ - strh r4, [r2, #32] │ │ │ │ + strh r4, [r0, #32] │ │ │ │ movs r2, r6 │ │ │ │ - beq.n 199530 │ │ │ │ + beq.n 199510 │ │ │ │ movs r1, r5 │ │ │ │ - beq.n 199350 │ │ │ │ + beq.n 199530 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00199440 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81981,15 +81980,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 162f70 │ │ │ │ nop │ │ │ │ - strh r4, [r2, #30] │ │ │ │ + strh r4, [r0, #30] │ │ │ │ movs r2, r6 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 199586 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 19955e │ │ │ │ cmp r3, #1 │ │ │ │ @@ -82105,17 +82104,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 19954e │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 19952e │ │ │ │ nop │ │ │ │ - str r6, [r5, #16] │ │ │ │ + str r6, [r3, #16] │ │ │ │ movs r6, r6 │ │ │ │ - str r4, [r3, #8] │ │ │ │ + str r4, [r1, #8] │ │ │ │ movs r6, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -82197,24 +82196,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 1996d8 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 1996fc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 16090c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1996d2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1996d2 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -82422,15 +82421,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ ldr r0, [r2, #8] │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [pc, #4] @ (199900 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ ldmia r1, {r1, r2, r3, r4} │ │ │ │ movs r1, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 199988 │ │ │ │ @@ -82496,125 +82495,125 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (199a54 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r1, [pc, #148] @ (199a58 ) │ │ │ │ ldr r3, [pc, #148] @ (199a5c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (199a60 ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (199a64 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r3, [pc, #140] @ (199a68 ) │ │ │ │ ldr r2, [pc, #140] @ (199a6c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (199a70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r3, [pc, #132] @ (199a74 ) │ │ │ │ ldr r2, [pc, #136] @ (199a78 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (199a7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r3, [pc, #128] @ (199a80 ) │ │ │ │ ldr r2, [pc, #128] @ (199a84 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (199a88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r3, [pc, #120] @ (199a8c ) │ │ │ │ ldr r2, [pc, #124] @ (199a90 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (199a94 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r3, [pc, #116] @ (199a98 ) │ │ │ │ ldr r2, [pc, #116] @ (199a9c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (199aa0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r3, [pc, #108] @ (199aa4 ) │ │ │ │ ldr r2, [pc, #112] @ (199aa8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (199aac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c7080 │ │ │ │ - ldrb r0, [r7, r2] │ │ │ │ + b.w 2c7070 │ │ │ │ + ldrb r0, [r5, r2] │ │ │ │ movs r6, r6 │ │ │ │ - pop {r1, r3, r6, r7, pc} │ │ │ │ + pop {r1, r3, r4, r5, r7, pc} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r5, r7, pc} │ │ │ │ + pop {r1, r4, r7, pc} │ │ │ │ movs r1, r5 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #108] @ 0x6c │ │ │ │ + ldr r0, [r2, #108] @ 0x6c │ │ │ │ movs r5, r5 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 199b40 │ │ │ │ + bcs.n 199b20 │ │ │ │ movs r6, r5 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r7, r4 │ │ │ │ + adds r0, r5, r4 │ │ │ │ movs r2, r6 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r6, r7} │ │ │ │ + ldmia r2!, {r3, r4, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #14] │ │ │ │ + strh r2, [r4, #14] │ │ │ │ movs r2, r5 │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4, r5, r7} │ │ │ │ + ldmia r2!, {r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (199b98 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -82624,61 +82623,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 199b64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (199ba4 ) │ │ │ │ ldr r6, [pc, #188] @ (199ba8 ) │ │ │ │ - bl 2cf8e4 │ │ │ │ + bl 2cf8d4 │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #168] @ (199bac ) │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 2cfa9c │ │ │ │ + bl 2cfa8c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 199b4e │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2d4004 │ │ │ │ + bl 2d3ff4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #112] @ (199bb0 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 2d3c68 │ │ │ │ + bl 2d3c58 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -82689,41 +82688,41 @@ │ │ │ │ ldr r2, [pc, #76] @ (199bb8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldmia r2, {r1, r2, r3, r5} │ │ │ │ + ldmia r2, {r1, r2, r3, r4} │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r4, r6] │ │ │ │ + ldrh r0, [r2, r6] │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r2!, {r3, r4, r5} │ │ │ │ + ldmia r2!, {r3, r5} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r2!, {r1, r3, r6} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r6} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r2!, {r3, r4, r6} │ │ │ │ + ldmia r2!, {r3, r6} │ │ │ │ movs r1, r5 │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #84] @ 0x54 │ │ │ │ + ldr r6, [r6, #80] @ 0x50 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r1, {r1, r3, r5, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r7} │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 199bfc │ │ │ │ sub sp, #12 │ │ │ │ @@ -82731,29 +82730,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (199c04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (199c08 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1605e8 │ │ │ │ - ldrh r6, [r2, r2] │ │ │ │ + ldrh r6, [r0, r2] │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r1!, {r2, r3, r4} │ │ │ │ + ldmia r1!, {r2, r3} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r1, {r1, r2, r3, r5} │ │ │ │ + ldmia r1, {r1, r2, r3, r4} │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [sp, #912] @ 0x390 │ │ │ │ + ldr r2, [sp, #848] @ 0x350 │ │ │ │ movs r5, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 199c4c │ │ │ │ sub sp, #12 │ │ │ │ @@ -82761,29 +82760,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (199c54 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (199c58 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1605e8 │ │ │ │ - ldrh r6, [r0, r1] │ │ │ │ + ldrh r6, [r6, r0] │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r0!, {r2, r3, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [sp, #592] @ 0x250 │ │ │ │ + ldr r2, [sp, #528] @ 0x210 │ │ │ │ movs r5, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 199c9c │ │ │ │ sub sp, #12 │ │ │ │ @@ -82791,29 +82790,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (199ca4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (199ca8 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1605e8 │ │ │ │ - ldr r6, [r6, r7] │ │ │ │ + ldr r6, [r4, r7] │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r0!, {r1, r2, r3, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [sp, #272] @ 0x110 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ movs r5, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 199cec │ │ │ │ sub sp, #12 │ │ │ │ @@ -82821,29 +82820,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (199cf4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (199cf8 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1605e8 │ │ │ │ - ldr r6, [r4, r6] │ │ │ │ + ldr r6, [r2, r6] │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r0!, {r2, r3, r5} │ │ │ │ + ldmia r0!, {r2, r3, r4} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5} │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r1, [sp, #912] @ 0x390 │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 199da8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -82860,22 +82859,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (199db4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (199db8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 401694 │ │ │ │ + bl 401684 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 199d5a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 199d7a │ │ │ │ @@ -82886,15 +82885,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (199dc4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #76] @ (199dc8 ) │ │ │ │ ldr r3, [pc, #48] @ (199db0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -82906,29 +82905,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r3, r5] │ │ │ │ + ldr r0, [r1, r5] │ │ │ │ movs r6, r6 │ │ │ │ cmp r4, #120 @ 0x78 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r7!, {r2, r6, r7} │ │ │ │ + stmia r7!, {r2, r4, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [r0, r4] │ │ │ │ + ldr r6, [r6, r3] │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r0!, {r2} │ │ │ │ + stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r7!, {r3, r7} │ │ │ │ + stmia r7!, {r3, r4, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ cmp r4, #26 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82947,22 +82946,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (199e84 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (199e88 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 401694 │ │ │ │ + bl 401684 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 199e2a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 199e4a │ │ │ │ @@ -82973,15 +82972,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (199e94 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #76] @ (199e98 ) │ │ │ │ ldr r3, [pc, #48] @ (199e80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -82993,29 +82992,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r1, r2] │ │ │ │ + ldr r0, [r7, r1] │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [r6, r0] │ │ │ │ + ldr r6, [r4, r0] │ │ │ │ movs r6, r6 │ │ │ │ - stmia r7!, {r2, r5, r6} │ │ │ │ + stmia r7!, {r2, r4, r6} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r6!, {r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r3, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ cmp r3, #74 @ 0x4a │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83034,22 +83033,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (199f54 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (199f58 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 401694 │ │ │ │ + bl 401684 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 199efa │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 199f1a │ │ │ │ @@ -83060,15 +83059,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (199f64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #76] @ (199f68 ) │ │ │ │ ldr r3, [pc, #48] @ (199f50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -83080,29 +83079,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r0, [r7, r6] │ │ │ │ + ldrsb r0, [r5, r6] │ │ │ │ movs r6, r6 │ │ │ │ cmp r2, #216 @ 0xd8 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r3, r4, r5} │ │ │ │ + stmia r6!, {r1, r3, r5} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r6!, {r2, r5} │ │ │ │ + stmia r6!, {r2, r4} │ │ │ │ movs r1, r5 │ │ │ │ - ldrsb r6, [r4, r5] │ │ │ │ + ldrsb r6, [r2, r5] │ │ │ │ movs r6, r6 │ │ │ │ - stmia r6!, {r2, r6, r7} │ │ │ │ + stmia r6!, {r2, r4, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r5!, {r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r3, r4, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ cmp r2, #122 @ 0x7a │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83121,22 +83120,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (19a024 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (19a028 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 401694 │ │ │ │ + bl 401684 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 199fca │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 199fea │ │ │ │ @@ -83147,15 +83146,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (19a034 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #76] @ (19a038 ) │ │ │ │ ldr r3, [pc, #48] @ (19a020 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -83167,29 +83166,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r0, [r5, r3] │ │ │ │ + ldrsb r0, [r3, r3] │ │ │ │ movs r6, r6 │ │ │ │ cmp r2, #8 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r5, r6} │ │ │ │ + stmia r5!, {r1, r3, r4, r6} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r5!, {r2, r4, r6} │ │ │ │ + stmia r5!, {r2, r6} │ │ │ │ movs r1, r5 │ │ │ │ - ldrsb r6, [r2, r2] │ │ │ │ + ldrsb r6, [r0, r2] │ │ │ │ movs r6, r6 │ │ │ │ - stmia r6!, {r5} │ │ │ │ + stmia r6!, {r4} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + stmia r5!, {r3} │ │ │ │ movs r1, r5 │ │ │ │ cmp r1, #170 @ 0xaa │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -83199,24 +83198,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (19a07c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - ldrsb r6, [r2, r0] │ │ │ │ + ldrsb r6, [r0, r0] │ │ │ │ movs r6, r6 │ │ │ │ - stmia r4!, {r2, r3, r4, r7} │ │ │ │ + stmia r4!, {r2, r3, r7} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 19a0b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -83224,24 +83223,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (19a0c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - strb r2, [r2, r7] │ │ │ │ + strb r2, [r0, r7] │ │ │ │ movs r6, r6 │ │ │ │ - stmia r4!, {r3, r4, r6} │ │ │ │ + stmia r4!, {r3, r6} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r4!, {r1, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r6} │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 19a0fc │ │ │ │ sub sp, #12 │ │ │ │ @@ -83249,24 +83248,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (19a104 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - strb r6, [r1, r6] │ │ │ │ + strb r6, [r7, r5] │ │ │ │ movs r6, r6 │ │ │ │ - stmia r4!, {r2, r4} │ │ │ │ + stmia r4!, {r2} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r4!, {r1, r2, r5} │ │ │ │ + stmia r4!, {r1, r2, r4} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 19a158 │ │ │ │ sub sp, #12 │ │ │ │ @@ -83275,34 +83274,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (19a160 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r2, [r1, r5] │ │ │ │ + strb r2, [r7, r4] │ │ │ │ movs r6, r6 │ │ │ │ - stmia r3!, {r4, r6, r7} │ │ │ │ + stmia r3!, {r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r3!, {r1, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r4, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 19a1b4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -83311,34 +83310,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (19a1bc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r6, [r5, r3] │ │ │ │ + strb r6, [r3, r3] │ │ │ │ movs r6, r6 │ │ │ │ - stmia r3!, {r2, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r3!, {r1, r2, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (19a23c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -83346,58 +83345,58 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (19a244 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 19a230 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 19a218 │ │ │ │ ldr.w ip, [pc, #84] @ 19a248 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (19a24c ) │ │ │ │ ldr r1, [pc, #84] @ (19a250 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2d3b10 │ │ │ │ + bl 2d3b00 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 160878 │ │ │ │ blx 160ba8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 19a1ec │ │ │ │ nop │ │ │ │ - strb r4, [r2, r2] │ │ │ │ + strb r4, [r0, r2] │ │ │ │ movs r6, r6 │ │ │ │ - stmia r3!, {r2, r3, r4} │ │ │ │ + stmia r3!, {r2, r3} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r3!, {r2, r3, r5} │ │ │ │ + stmia r3!, {r2, r3, r4} │ │ │ │ movs r1, r5 │ │ │ │ - strb r2, [r6, r1] │ │ │ │ + strb r2, [r4, r1] │ │ │ │ movs r6, r6 │ │ │ │ - stmia r3!, {r3, r4, r5} │ │ │ │ + stmia r3!, {r3, r5} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r3!, {r1, r2, r3, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (19a2d0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -83408,15 +83407,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 19a2a6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 162a18 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -83431,30 +83430,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (19a2dc ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r2!, {r2, r3, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - strh r6, [r7, r7] │ │ │ │ + strh r6, [r5, r7] │ │ │ │ movs r6, r6 │ │ │ │ - stmia r2!, {r1, r4, r7} │ │ │ │ + stmia r2!, {r1, r7} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r3!, {r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r3, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (19a388 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -83464,15 +83463,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (19a394 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #140] @ (19a398 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 19a31c │ │ │ │ ldr r3, [pc, #132] @ (19a39c ) │ │ │ │ add r3, pc │ │ │ │ @@ -83520,28 +83519,28 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 19c094 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 19a31c │ │ │ │ nop │ │ │ │ - strh r4, [r6, r5] │ │ │ │ + strh r4, [r4, r5] │ │ │ │ movs r6, r6 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r2!, {r1, r2, r3} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ movs r6, #148 @ 0x94 │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [r2, #276]! @ 0x114 │ │ │ │ - stmia r3!, {r1, r3, r4} │ │ │ │ + stmia r3!, {r1, r3} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r3!, {r1, r2, r3} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ itee pl │ │ │ │ movpl r1, r7 │ │ │ │ stmdbmi sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ movmi.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83572,19 +83571,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 2d3984 │ │ │ │ + bl 2d3974 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 19a42c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 19a45c │ │ │ │ @@ -83607,20 +83606,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 2d3984 │ │ │ │ + bl 2d3974 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 19a42c │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 19a548 │ │ │ │ ldr.w r2, [pc, #1192] @ 19a92c │ │ │ │ movs r4, #0 │ │ │ │ @@ -83764,19 +83763,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (19a940 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 2d3a1c │ │ │ │ + bl 2d3a0c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 19a42c │ │ │ │ movs r0, #1 │ │ │ │ b.n 19a432 │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 19a42c │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -84076,43 +84075,43 @@ │ │ │ │ b.n 19a7de │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r5, #204 @ 0xcc │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r4, r6} │ │ │ │ + stmia r1!, {r1, r6} │ │ │ │ movs r1, r5 │ │ │ │ - strh r0, [r7, r1] │ │ │ │ + strh r0, [r5, r1] │ │ │ │ movs r6, r6 │ │ │ │ - stmia r1!, {r1, r4, r6} │ │ │ │ + stmia r1!, {r1, r6} │ │ │ │ movs r1, r5 │ │ │ │ movs r5, #94 @ 0x5e │ │ │ │ movs r3, r7 │ │ │ │ pop {r2, r3, r7, pc} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r1!, {r1, r3} │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r0!, {r1, r4, r6, r7} │ │ │ │ + stmia r0!, {r1, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r2, r2] │ │ │ │ + str r6, [r0, r2] │ │ │ │ movs r6, r6 │ │ │ │ - it pl │ │ │ │ + it mi │ │ │ │ + movmi r1, r5 │ │ │ │ + ittt pl │ │ │ │ movpl r1, r5 │ │ │ │ - itee vs │ │ │ │ - movvs r1, r5 │ │ │ │ - ittt al @ unpredictable │ │ │ │ - moval r1, r5 │ │ │ │ - itt lt @ unpredictable │ │ │ │ - movlt r1, r5 │ │ │ │ - ldrlt r7, [pc, #248] @ (19aa48 ) │ │ │ │ + itee le @ unpredictable │ │ │ │ + movle r1, r5 │ │ │ │ + ite ge @ unpredictable │ │ │ │ + movge r1, r5 │ │ │ │ + ldrlt r7, [pc, #184] @ (19aa08 ) │ │ │ │ movs r6, r6 │ │ │ │ - ldr r7, [pc, #104] @ (19a9bc ) │ │ │ │ + ldr r7, [pc, #40] @ (19a97c ) │ │ │ │ movs r6, r6 │ │ │ │ - bkpt 0x00d4 │ │ │ │ + bkpt 0x00c4 │ │ │ │ movs r1, r5 │ │ │ │ ldr r3, [pc, #88] @ (19a9b4 ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 19a98e │ │ │ │ @@ -84180,15 +84179,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (19aa20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40d250 │ │ │ │ + bl 40d240 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -84219,15 +84218,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (19aa6c ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (19aa70 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 40d250 │ │ │ │ + b.w 40d240 │ │ │ │ ldr r0, [pc, #24] @ (19aa74 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 19aa30 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 19aa46 │ │ │ │ @@ -84252,15 +84251,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (19aab0 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 40d250 │ │ │ │ + b.w 40d240 │ │ │ │ ldr r2, [pc, #16] @ (19aab4 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 19aa82 │ │ │ │ nop │ │ │ │ ldrsb r0, [r4, r3] │ │ │ │ movs r3, r7 │ │ │ │ @@ -84281,15 +84280,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 16087c │ │ │ │ ldr r0, [pc, #20] @ (19aaf4 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 40d250 │ │ │ │ + b.w 40d240 │ │ │ │ ldr r1, [pc, #12] @ (19aaf8 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 19aad0 │ │ │ │ nop │ │ │ │ @ instruction: 0xf6280045 │ │ │ │ ldrsb r0, [r0, r2] │ │ │ │ @@ -84333,15 +84332,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 19ab38 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ subs r4, r0, #2 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, #1 │ │ │ │ @@ -84370,15 +84369,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (19ada4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #488] @ (19ada8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 19ad76 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -84413,15 +84412,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 19abce │ │ │ │ ldr r3, [pc, #404] @ (19adac ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #384] @ (19ada8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 19abcc │ │ │ │ ldr r3, [pc, #384] @ (19adb0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -84434,24 +84433,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 19abcc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (19adb8 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 19abce │ │ │ │ ldr r2, [pc, #356] @ (19adbc ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #320] @ (19ada8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 19abcc │ │ │ │ ldr r2, [pc, #332] @ (19adc0 ) │ │ │ │ @@ -84465,24 +84464,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 19abcc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (19adc4 ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 19abce │ │ │ │ ldr r2, [pc, #264] @ (19ada4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #252] @ (19ada8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 19abcc │ │ │ │ ldr r2, [pc, #272] @ (19adc8 ) │ │ │ │ @@ -84496,24 +84495,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 19abcc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (19adcc ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 19abce │ │ │ │ ldr r2, [pc, #200] @ (19ada4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #188] @ (19ada8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 19abcc │ │ │ │ ldr r2, [pc, #212] @ (19add0 ) │ │ │ │ @@ -84527,25 +84526,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 19abcc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (19add4 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 19abce │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 1993bc │ │ │ │ ldr r3, [pc, #128] @ (19adac ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r2, [pc, #112] @ (19ada8 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 19abcc │ │ │ │ ldr r3, [pc, #148] @ (19add8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -84561,15 +84560,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (19addc ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 19abce │ │ │ │ ldr r2, [pc, #104] @ (19ade0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 19abcc │ │ │ │ @@ -84579,52 +84578,52 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 19abcc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (19ade4 ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 19abcc │ │ │ │ nop │ │ │ │ subs r0, r1, #0 │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 19ae8c │ │ │ │ + bvs.n 19ae6c │ │ │ │ movs r1, r5 │ │ │ │ cmp r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 19ae84 │ │ │ │ + bvs.n 19ae64 │ │ │ │ movs r1, r5 │ │ │ │ movs r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 19ae60 │ │ │ │ + bvs.n 19ae40 │ │ │ │ movs r1, r5 │ │ │ │ adds r0, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 19ae30 │ │ │ │ + bvs.n 19ae10 │ │ │ │ movs r1, r5 │ │ │ │ movs r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 19adf0 │ │ │ │ + bmi.n 19add0 │ │ │ │ movs r1, r5 │ │ │ │ cmp r7, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 19ada4 │ │ │ │ + bpl.n 19ad84 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019ade8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84661,19 +84660,19 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (19ae54 ) │ │ │ │ ldr r0, [pc, #16] @ (19ae58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldr r1, [pc, #24] @ (19ae6c ) │ │ │ │ + ldr r0, [pc, #984] @ (19b22c ) │ │ │ │ movs r6, r6 │ │ │ │ - bpl.n 19af10 │ │ │ │ + bpl.n 19aef0 │ │ │ │ movs r1, r5 │ │ │ │ - bpl.n 19af28 │ │ │ │ + bpl.n 19af08 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -84706,30 +84705,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 19aede │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 19af24 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 19aeec │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 41b924 │ │ │ │ + b.w 41b914 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 19ade8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 3eca78 │ │ │ │ + bl 3eca68 │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 19af40 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -84782,25 +84781,25 @@ │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ @ instruction: 0xf2800045 │ │ │ │ @ instruction: 0xf2660045 │ │ │ │ - blxns pc │ │ │ │ + blxns sp │ │ │ │ movs r6, r6 │ │ │ │ - bmi.n 19aefc │ │ │ │ + bmi.n 19aedc │ │ │ │ movs r1, r5 │ │ │ │ - bmi.n 19b028 │ │ │ │ + bmi.n 19b008 │ │ │ │ movs r1, r5 │ │ │ │ - blxns ip │ │ │ │ + blxns sl │ │ │ │ movs r6, r6 │ │ │ │ - bmi.n 19af08 │ │ │ │ + bmi.n 19aee8 │ │ │ │ movs r1, r5 │ │ │ │ - bmi.n 19b004 │ │ │ │ + bmi.n 19afe4 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019af98 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84839,27 +84838,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (19b00c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 19afb2 │ │ │ │ ldr r0, [pc, #28] @ (19b010 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 19afb2 │ │ │ │ adds r6, r5, r7 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r6] │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 19b0c4 │ │ │ │ + bmi.n 19b0a4 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019b014 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84958,15 +84957,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 21594c │ │ │ │ cbz r0, 19b112 │ │ │ │ bl 260714 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 3eca78 │ │ │ │ + b.w 3eca68 │ │ │ │ nop │ │ │ │ str r4, [r7, r3] │ │ │ │ movs r3, r7 │ │ │ │ eor.w r0, r6, #69 @ 0x45 │ │ │ │ │ │ │ │ 0019b128 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -85020,25 +85019,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (19b294 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (19b298 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #228] @ (19b29c ) │ │ │ │ ldr r1, [pc, #232] @ (19b2a0 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #216] @ (19b2a4 ) │ │ │ │ ldr r3, [pc, #188] @ (19b28c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -85062,26 +85061,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (19b2b0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 19b1ca │ │ │ │ bl 215ae4 │ │ │ │ cbnz r0, 19b228 │ │ │ │ movs r0, #12 │ │ │ │ bl 21594c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 19b1ca │ │ │ │ bl 260714 │ │ │ │ b.n 19b1ca │ │ │ │ mov r0, r9 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 19b1ca │ │ │ │ movs r7, #1 │ │ │ │ b.n 19b248 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 19ade8 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -85118,27 +85117,27 @@ │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r0, r1 │ │ │ │ movs r3, r7 │ │ │ │ adds r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 19b230 │ │ │ │ + bcs.n 19b210 │ │ │ │ movs r1, r5 │ │ │ │ - cmp sl, r2 │ │ │ │ + cmp sl, r0 │ │ │ │ movs r6, r6 │ │ │ │ - bne.n 19b270 │ │ │ │ + bne.n 19b250 │ │ │ │ movs r1, r5 │ │ │ │ asrs r2, r1, #31 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r4, r8 │ │ │ │ + cmp r4, r6 │ │ │ │ movs r6, r6 │ │ │ │ - bcs.n 19b35c │ │ │ │ + bcs.n 19b33c │ │ │ │ movs r1, r5 │ │ │ │ - bne.n 19b1e0 │ │ │ │ + bne.n 19b1c0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019b2b4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -85243,26 +85242,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 21594c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 19b33a │ │ │ │ b.n 19b394 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 41b924 │ │ │ │ + b.w 41b914 │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 16056c │ │ │ │ ldr r3, [pc, #48] @ (19b418 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -85271,15 +85270,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (19b41c ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 41b5a8 │ │ │ │ + bl 41b598 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 19b344 │ │ │ │ ldcl 0, cr0, [r0, #276] @ 0x114 │ │ │ │ stcl 0, cr0, [r6, #276] @ 0x114 │ │ │ │ ldr r5, [pc, #976] @ (19b7e8 ) │ │ │ │ movs r3, r7 │ │ │ │ @@ -85453,15 +85452,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -85562,15 +85561,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -85715,15 +85714,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -85766,20 +85765,20 @@ │ │ │ │ asrs r6, r3, #3 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0019b8f8 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (19b904 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 40d218 │ │ │ │ + b.w 40d208 │ │ │ │ nop │ │ │ │ @ instruction: 0xe8100045 │ │ │ │ │ │ │ │ 0019b908 : │ │ │ │ - b.w 40d230 │ │ │ │ + b.w 40d220 │ │ │ │ │ │ │ │ 0019b90c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (19b988 ) │ │ │ │ @@ -85854,15 +85853,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 19b9e0 │ │ │ │ bl 19aa24 │ │ │ │ ldr r0, [pc, #96] @ (19ba24 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 40d250 │ │ │ │ + bl 40d240 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -85875,45 +85874,45 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (19ba30 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ b.n 19b9ce │ │ │ │ ldr r3, [pc, #48] @ (19ba34 ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (19ba38 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (19ba3c ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 19b9fe │ │ │ │ @ instruction: 0x47ca │ │ │ │ movs r3, r7 │ │ │ │ b.n 19b8b4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r5, #98 @ 0x62 │ │ │ │ + subs r5, #82 @ 0x52 │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r2!, {r1, r3, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ - subs r5, #66 @ 0x42 │ │ │ │ + subs r5, #50 @ 0x32 │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r1!, {r2, r4, r7} │ │ │ │ + ldmia r1!, {r2, r7} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r2!, {r1, r3, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -86177,15 +86176,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (19bd1c ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 40c200 │ │ │ │ + b.w 40c1f0 │ │ │ │ movs r0, #12 │ │ │ │ blx 16056c │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -86208,26 +86207,26 @@ │ │ │ │ bpl.n 19bcae │ │ │ │ ldr r0, [pc, #36] @ (19bd2c ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ lsrs r0, r1, #20 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r0!, {r2, r4} │ │ │ │ + ldmia r0!, {r2} │ │ │ │ movs r1, r5 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (19bdd0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -86497,86 +86496,86 @@ │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ add r1, pc │ │ │ │ strd r1, r9, [sp] │ │ │ │ ldr r1, [pc, #140] @ (19c078 ) │ │ │ │ add r3, pc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 19bfa8 │ │ │ │ ldr r1, [pc, #128] @ (19c07c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (19c080 ) │ │ │ │ movs r2, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (19c084 ) │ │ │ │ add r3, pc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 19bfa2 │ │ │ │ ldr r3, [pc, #112] @ (19c088 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 19be3e │ │ │ │ ldr r3, [pc, #104] @ (19c08c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 19be3e │ │ │ │ ldr r0, [pc, #96] @ (19c090 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 19be3e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r3, #14 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r1, #14 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r3, r5, r7} │ │ │ │ movs r7, r5 │ │ │ │ - stmia r7!, {r1, r2, r3, r4} │ │ │ │ + stmia r7!, {r1, r2, r3} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r7!, {r2, r5} │ │ │ │ + stmia r7!, {r2, r4} │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r0, [r7, #25] │ │ │ │ + ldrb r0, [r5, #25] │ │ │ │ movs r3, r5 │ │ │ │ - stmia r6!, {r5, r7} │ │ │ │ + stmia r6!, {r4, r7} │ │ │ │ movs r1, r5 │ │ │ │ - add r0, r5 │ │ │ │ + add r0, r3 │ │ │ │ movs r2, r5 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ lsrs r4, r5, #7 │ │ │ │ movs r3, r7 │ │ │ │ - stmia r5!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r2, r3, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - adds r7, #188 @ 0xbc │ │ │ │ + adds r7, #172 @ 0xac │ │ │ │ movs r6, r6 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r6} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r5!, {r1, r2, r4, r7} │ │ │ │ + stmia r5!, {r1, r2, r7} │ │ │ │ movs r1, r5 │ │ │ │ - adds r7, #160 @ 0xa0 │ │ │ │ + adds r7, #144 @ 0x90 │ │ │ │ movs r6, r6 │ │ │ │ - stmia r5!, {r1, r6} │ │ │ │ + stmia r5!, {r1, r4, r5} │ │ │ │ movs r1, r5 │ │ │ │ lsrs r4, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019c094 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86691,15 +86690,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (19c1ec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 19c1c6 │ │ │ │ ldr r0, [pc, #52] @ (19c1f0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 19c140 │ │ │ │ ldr r3, [pc, #44] @ (19c1f4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 19c1b8 │ │ │ │ @@ -86707,28 +86706,28 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 19c1b8 │ │ │ │ ldr r0, [pc, #32] @ (19c1fc ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 19c1b8 │ │ │ │ nop │ │ │ │ lsrs r6, r1, #2 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r3, r4, r5} │ │ │ │ + stmia r4!, {r2, r3, r5} │ │ │ │ movs r1, r5 │ │ │ │ lsrs r0, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019c200 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ @@ -86764,15 +86763,15 @@ │ │ │ │ blx 16047c │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 407038 │ │ │ │ + b.w 407028 │ │ │ │ │ │ │ │ 0019c268 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -86909,17 +86908,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (19c404 ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 160584 │ │ │ │ - adds r3, #202 @ 0xca │ │ │ │ + adds r3, #186 @ 0xba │ │ │ │ movs r6, r6 │ │ │ │ - stmia r2!, {r1, r2, r3, r4} │ │ │ │ + stmia r2!, {r1, r2, r3} │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019c408 : │ │ │ │ cbz r1, 19c418 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 19c430 │ │ │ │ @@ -86946,15 +86945,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - adds r3, #142 @ 0x8e │ │ │ │ + adds r3, #126 @ 0x7e │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 0019c454 : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -87220,19 +87219,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (19c6fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, #218 @ 0xda │ │ │ │ + adds r0, #202 @ 0xca │ │ │ │ movs r6, r6 │ │ │ │ - wfi │ │ │ │ + wfe │ │ │ │ movs r1, r5 │ │ │ │ - sev │ │ │ │ + wfi │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019c700 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -87436,15 +87435,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 406ed4 │ │ │ │ + bl 406ec4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 19c97e │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -87454,15 +87453,15 @@ │ │ │ │ cbz r0, 19c982 │ │ │ │ ldr r1, [pc, #156] @ (19c9d0 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 1613b8 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #140] @ (19c9d4 ) │ │ │ │ ldr r3, [pc, #124] @ (19c9c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -87491,19 +87490,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (19c9e8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #331 @ 0x14b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 407038 │ │ │ │ + bl 407028 │ │ │ │ b.n 19c97e │ │ │ │ ldr r1, [pc, #64] @ (19c9ec ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (19c9f0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -87518,27 +87517,27 @@ │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r6, #2 │ │ │ │ movs r3, r7 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ lsls r0, r2, #1 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, #76 @ 0x4c │ │ │ │ + cmp r6, #60 @ 0x3c │ │ │ │ movs r6, r6 │ │ │ │ - pop {r1, r2, r6, r7} │ │ │ │ + pop {r1, r2, r4, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ - cmp r6, #54 @ 0x36 │ │ │ │ + cmp r6, #38 @ 0x26 │ │ │ │ movs r6, r6 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7} │ │ │ │ + pop {r1, r2, r3, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r3, r7} │ │ │ │ + pop {r3, r4, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - cmp r6, #18 │ │ │ │ + cmp r6, #2 │ │ │ │ movs r6, r6 │ │ │ │ - pop {r2, r3, r4, r5, r6} │ │ │ │ + pop {r2, r3, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -87554,25 +87553,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (19cab0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #128] @ (19cab4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #120] @ (19cab8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 1620ec <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -87606,33 +87605,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 19b420 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 19b014 │ │ │ │ nop │ │ │ │ - pop {r2, r3, r4, r5} │ │ │ │ + pop {r2, r3, r5} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r3, r4, r5} │ │ │ │ + pop {r3, r5} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r2, r4, r5} │ │ │ │ + pop {r2, r5} │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019cabc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (19cb0c ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (19cb10 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 19caf6 │ │ │ │ ldr r1, [pc, #48] @ (19cb14 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -87648,15 +87647,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ bvs.n 19cb9c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r4, 19cb7e │ │ │ │ + cbnz r4, 19cb7a │ │ │ │ movs r1, r5 │ │ │ │ adds r6, #148 @ 0x94 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0019cb18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -87672,15 +87671,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ mov r1, sp │ │ │ │ bl 19b98c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #56] @ (19cb94 ) │ │ │ │ ldr r3, [pc, #44] @ (19cb8c ) │ │ │ │ @@ -87700,15 +87699,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mcr2 0, 3, r0, cr8, cr10, {1} │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #23 │ │ │ │ + asrs r4, r7, #22 │ │ │ │ movs r5, r5 │ │ │ │ mrc2 0, 1, r0, cr10, cr10, {1} │ │ │ │ │ │ │ │ 0019cb98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -87740,35 +87739,35 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 19cbc6 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3ec76c │ │ │ │ + b.w 3ec75c │ │ │ │ ldr r1, [pc, #24] @ (19cc20 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 385778 │ │ │ │ - movs r4, #192 @ 0xc0 │ │ │ │ + b.w 385768 │ │ │ │ + movs r4, #176 @ 0xb0 │ │ │ │ movs r5, r5 │ │ │ │ - revsh r6, r1 │ │ │ │ + hlt 0x003e │ │ │ │ movs r1, r5 │ │ │ │ - revsh r4, r6 │ │ │ │ + revsh r4, r4 │ │ │ │ movs r1, r5 │ │ │ │ - hlt 0x0014 │ │ │ │ + hlt 0x0004 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019cc24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -87812,15 +87811,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 19ce00 │ │ │ │ ldr r3, [pc, #480] @ (19ce88 ) │ │ │ │ ldr r1, [pc, #484] @ (19ce8c ) │ │ │ │ ldr.w r9, [pc, #484] @ 19ce90 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -87831,100 +87830,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (19ce98 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 19cce8 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (19ce9c ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (19cea0 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (19cea4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 19cd36 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (19cea8 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 19ccc8 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #392] @ (19ceac ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ b.n 19ccd2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 19cdae │ │ │ │ ldr.w r8, [pc, #364] @ 19ceb0 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 19cd6c │ │ │ │ ldr r1, [pc, #352] @ (19ceb4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 19cda4 │ │ │ │ ldr r1, [pc, #344] @ (19ceb8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 19cdaa │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (19cebc ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 19cd50 │ │ │ │ ldr r2, [pc, #288] @ (19cec0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 19cd50 │ │ │ │ ldr r2, [pc, #284] @ (19cec4 ) │ │ │ │ @@ -87936,22 +87935,22 @@ │ │ │ │ cbz r3, 19ce06 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 19cdc4 │ │ │ │ ldr r1, [pc, #268] @ (19cec8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 19cc8a │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 3ec6f4 │ │ │ │ + bl 3ec6e4 │ │ │ │ ldr r2, [pc, #244] @ (19cecc ) │ │ │ │ ldr r3, [pc, #152] @ (19ce74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -87971,100 +87970,100 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 19ce32 │ │ │ │ ldr r3, [pc, #120] @ (19ce88 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (19ced0 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (19ced4 ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 19cdb4 │ │ │ │ ldr r3, [pc, #84] @ (19ce88 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #108] @ (19ceac ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ b.n 19ce20 │ │ │ │ ldr r2, [pc, #52] @ (19ce8c ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 19cd40 │ │ │ │ ldr r1, [pc, #120] @ (19ced8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 19cdd6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldc2l 0, cr0, [ip, #-232] @ 0xffffff18 │ │ │ │ ldc2l 0, cr0, [r0, #-232] @ 0xffffff18 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r6, r6 │ │ │ │ + rev16 r6, r4 │ │ │ │ movs r1, r5 │ │ │ │ - strh r2, [r6, #38] @ 0x26 │ │ │ │ + strh r2, [r4, #38] @ 0x26 │ │ │ │ movs r3, r5 │ │ │ │ - movs r4, #0 │ │ │ │ + movs r3, #240 @ 0xf0 │ │ │ │ movs r5, r5 │ │ │ │ - rev16 r2, r1 │ │ │ │ + rev r2, r7 │ │ │ │ movs r1, r5 │ │ │ │ adds r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #208 @ 0xd0 │ │ │ │ + movs r3, #192 @ 0xc0 │ │ │ │ movs r5, r5 │ │ │ │ - rev r6, r2 │ │ │ │ + rev r6, r0 │ │ │ │ movs r1, r5 │ │ │ │ - rev r6, r5 │ │ │ │ + rev r6, r3 │ │ │ │ movs r1, r5 │ │ │ │ - adds r4, r6, #4 │ │ │ │ + adds r4, r4, #4 │ │ │ │ movs r2, r5 │ │ │ │ - str r7, [sp, #264] @ 0x108 │ │ │ │ + str r7, [sp, #200] @ 0xc8 │ │ │ │ movs r1, r5 │ │ │ │ - rev r0, r6 │ │ │ │ + rev r0, r4 │ │ │ │ movs r1, r5 │ │ │ │ - cbnz r0, 19cee8 │ │ │ │ + cbnz r0, 19cee4 │ │ │ │ movs r1, r5 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 19ceea │ │ │ │ + cbnz r4, 19cee6 │ │ │ │ movs r1, r5 │ │ │ │ - cbnz r0, 19ceee │ │ │ │ + cbnz r0, 19ceea │ │ │ │ movs r1, r5 │ │ │ │ - cbnz r6, 19cef2 │ │ │ │ + cbnz r6, 19ceee │ │ │ │ movs r1, r5 │ │ │ │ - cbnz r6, 19ced8 │ │ │ │ + cbnz r6, 19ced4 │ │ │ │ movs r1, r5 │ │ │ │ - adds r4, r4, #1 │ │ │ │ + adds r4, r2, #1 │ │ │ │ movs r2, r5 │ │ │ │ - adds r6, r3, #1 │ │ │ │ + adds r6, r1, #1 │ │ │ │ movs r2, r5 │ │ │ │ - cbnz r2, 19cef2 │ │ │ │ + cbnz r2, 19ceee │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xfbbe003a │ │ │ │ - subs r6, r4, r7 │ │ │ │ + subs r6, r2, r7 │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xb8e2 │ │ │ │ + @ instruction: 0xb8d2 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb880 │ │ │ │ + @ instruction: 0xb870 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019cedc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -88077,51 +88076,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 19d068 │ │ │ │ ldr r1, [pc, #380] @ (19d084 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 19d034 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 19d016 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 19d010 │ │ │ │ ldr r2, [pc, #356] @ (19d088 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (19d08c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #348] @ (19d090 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #340] @ (19d094 ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [pc, #332] @ (19d098 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #324] @ (19d09c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 19d052 │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 19d052 │ │ │ │ ldr.w r9, [pc, #300] @ 19d0a0 │ │ │ │ @@ -88130,47 +88129,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 19cf92 │ │ │ │ ldr r1, [pc, #296] @ (19d0ac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 19d05c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (19d0b0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (19d0b4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (19d0b8 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 19d0bc │ │ │ │ ldr r2, [pc, #212] @ (19d0c0 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -88189,89 +88188,89 @@ │ │ │ │ b.n 19cf26 │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (19d0cc ) │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 19cf22 │ │ │ │ b.n 19d010 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (19d0d0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 19cf1c │ │ │ │ b.n 19d016 │ │ │ │ ldr r1, [pc, #128] @ (19d0d4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3ec4d8 │ │ │ │ + b.w 3ec4c8 │ │ │ │ ldr r1, [pc, #108] @ (19d0d8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3ec4d8 │ │ │ │ + b.w 3ec4c8 │ │ │ │ nop │ │ │ │ @ instruction: 0xfa9e003a │ │ │ │ - @ instruction: 0xb884 │ │ │ │ + @ instruction: 0xb874 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb844 │ │ │ │ + @ instruction: 0xb834 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb8a6 │ │ │ │ + @ instruction: 0xb896 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb8ae │ │ │ │ + @ instruction: 0xb89e │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb8b6 │ │ │ │ + @ instruction: 0xb8a6 │ │ │ │ movs r1, r5 │ │ │ │ adds r5, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8b0 │ │ │ │ + @ instruction: 0xb8a0 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb8b6 │ │ │ │ + @ instruction: 0xb8a6 │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #4 │ │ │ │ + movs r0, #244 @ 0xf4 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb7f2 │ │ │ │ + @ instruction: 0xb7e2 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb8fe │ │ │ │ + @ instruction: 0xb8ee │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb898 │ │ │ │ + @ instruction: 0xb888 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb88e │ │ │ │ + @ instruction: 0xb87e │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb88a │ │ │ │ + @ instruction: 0xb87a │ │ │ │ movs r1, r5 │ │ │ │ add r0, sp, #704 @ 0x2c0 │ │ │ │ movs r1, r7 │ │ │ │ - ldrd r0, r0, [r6, #192] @ 0xc0 │ │ │ │ - @ instruction: 0xe9bc0030 │ │ │ │ - strb r6, [r6, #1] │ │ │ │ + strd r0, r0, [r6, #192] @ 0xc0 │ │ │ │ + @ instruction: 0xe9ac0030 │ │ │ │ + strb r6, [r4, #1] │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xb78c │ │ │ │ + @ instruction: 0xb77c │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb756 │ │ │ │ + @ instruction: 0xb746 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb7ca │ │ │ │ + @ instruction: 0xb7ba │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb70c │ │ │ │ + @ instruction: 0xb6fc │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019d0dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -88286,30 +88285,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (19d1d0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #192] @ (19d1d4 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #184] @ (19d1d8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr r1, [pc, #176] @ (19d1dc ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (19d1e0 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -88317,15 +88316,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 3f6168 │ │ │ │ + bl 3f6158 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 19d192 │ │ │ │ mov r0, r7 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #120] @ (19d1e4 ) │ │ │ │ ldr r3, [pc, #92] @ (19d1c8 ) │ │ │ │ @@ -88347,15 +88346,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (19d1e8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 3f6168 │ │ │ │ + bl 3f6158 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 19d162 │ │ │ │ cbnz r0, 19d1b2 │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -88364,22 +88363,22 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 19d162 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh.w r0, [r4, #58] @ 0x3a │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #26 │ │ │ │ + lsls r4, r1, #26 │ │ │ │ movs r6, r5 │ │ │ │ ldrb.w r0, [r6, #58] @ 0x3a │ │ │ │ - ldrb r2, [r4, #21] │ │ │ │ + ldrb r2, [r2, #21] │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xb77a │ │ │ │ + @ instruction: 0xb76a │ │ │ │ movs r1, r5 │ │ │ │ - strh r6, [r6, #34] @ 0x22 │ │ │ │ + strh r6, [r4, #34] @ 0x22 │ │ │ │ movs r4, r5 │ │ │ │ asrs r0, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ strh.w r0, [ip, sl, lsl #3] │ │ │ │ cmp r1, #28 │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -88399,37 +88398,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (19d2b0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #144] @ (19d2b4 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #136] @ (19d2b8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (19d2bc ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f6168 │ │ │ │ + bl 3f6158 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 19d28a │ │ │ │ mov r0, r9 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #92] @ (19d2c0 ) │ │ │ │ ldr r3, [pc, #68] @ (19d2a8 ) │ │ │ │ @@ -88457,20 +88456,20 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 19d25a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf794003a │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #22 │ │ │ │ + lsls r4, r7, #21 │ │ │ │ movs r6, r5 │ │ │ │ @ instruction: 0xf786003a │ │ │ │ - adds r4, #186 @ 0xba │ │ │ │ + adds r4, #170 @ 0xaa │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xb66a │ │ │ │ + @ instruction: 0xb65a │ │ │ │ movs r1, r5 │ │ │ │ cmp r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf734003a │ │ │ │ │ │ │ │ 0019d2c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -88507,15 +88506,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 40b96c │ │ │ │ + b.w 40b95c │ │ │ │ ldr r1, [pc, #56] @ (19d364 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 247728 │ │ │ │ @@ -88523,30 +88522,30 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (19d36c ) │ │ │ │ ldr r1, [pc, #40] @ (19d370 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 19d31a │ │ │ │ - @ instruction: 0xb606 │ │ │ │ + push {r1, r2, r4, r5, r6, r7, lr} │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r0, [r1, #14] │ │ │ │ + ldrb r0, [r7, #13] │ │ │ │ movs r6, r5 │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ + push {r2, r4, r7, lr} │ │ │ │ movs r1, r5 │ │ │ │ - movs r5, #78 @ 0x4e │ │ │ │ + movs r5, #62 @ 0x3e │ │ │ │ movs r6, r6 │ │ │ │ - push {r2, r3, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r6, lr} │ │ │ │ movs r1, r5 │ │ │ │ bl 5f366 │ │ │ │ - push {r3, r5, r7, lr} │ │ │ │ + push {r3, r4, r7, lr} │ │ │ │ movs r1, r5 │ │ │ │ - movs r5, #26 │ │ │ │ + movs r5, #10 │ │ │ │ movs r6, r6 │ │ │ │ - push {r3, r4, r6, lr} │ │ │ │ + push {r3, r6, lr} │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019d374 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -88563,38 +88562,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 19d4fc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 3fc7d8 │ │ │ │ + bl 3fc7c8 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 3fca54 │ │ │ │ + bl 3fca44 │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 19d41e │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 401694 │ │ │ │ + bl 401684 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 19d466 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 19d4d6 │ │ │ │ bne.n 19d466 │ │ │ │ @@ -88624,15 +88623,15 @@ │ │ │ │ beq.n 19d45e │ │ │ │ movs r0, #16 │ │ │ │ blx 16056c │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4014d0 │ │ │ │ + bl 4014c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 19d3d8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 1996b4 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 19d466 │ │ │ │ @@ -88645,20 +88644,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 19d434 │ │ │ │ ldr r1, [pc, #156] @ (19d504 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ec820 │ │ │ │ + bl 3ec810 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ec85c │ │ │ │ + bl 3ec84c │ │ │ │ ldr r2, [pc, #132] @ (19d508 ) │ │ │ │ ldr r3, [pc, #104] @ (19d4f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -88696,30 +88695,30 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ addw r0, ip, #2106 @ 0x83a │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ittt mi │ │ │ │ - movmi r1, r6 │ │ │ │ - pushmi {r2, r4, r5, r6, lr} │ │ │ │ - movmi r1, r5 │ │ │ │ - push {r4, r6, lr} │ │ │ │ + itee cc │ │ │ │ + movcc r1, r6 │ │ │ │ + pushcs {r2, r5, r6, lr} │ │ │ │ + movcs r1, r5 │ │ │ │ + push {r6, lr} │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r5, #20] │ │ │ │ + ldrh r6, [r3, #20] │ │ │ │ movs r1, r5 │ │ │ │ - push {r1, r2, r3, r6, r7} │ │ │ │ + push {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ adds.w r0, r2, #12189696 @ 0xba0000 │ │ │ │ - movs r3, #132 @ 0x84 │ │ │ │ + movs r3, #116 @ 0x74 │ │ │ │ movs r6, r6 │ │ │ │ - cbz r2, 19d584 │ │ │ │ + cbz r2, 19d580 │ │ │ │ movs r1, r5 │ │ │ │ - push {r1, r3, r4, r5} │ │ │ │ + push {r1, r3, r5} │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019d518 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88736,37 +88735,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ ldr r3, [pc, #76] @ (19d5a0 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 19d55e │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 19d58a │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 16090c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 19d558 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 422910 │ │ │ │ + bl 422900 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 19d55e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -88792,44 +88791,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (19d688 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #176] @ (19d68c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr r1, [pc, #168] @ (19d690 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fca54 │ │ │ │ + bl 3fca44 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (19d694 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr r3, [pc, #148] @ (19d698 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 3f6168 │ │ │ │ + bl 3f6158 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 19d64e │ │ │ │ mov r0, r6 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #116] @ (19d69c ) │ │ │ │ ldr r3, [pc, #88] @ (19d680 ) │ │ │ │ add r2, pc │ │ │ │ @@ -88865,22 +88864,22 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 19d61e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf3dc003a │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 19d6ba │ │ │ │ + cbz r0, 19d6b6 │ │ │ │ movs r3, r5 │ │ │ │ @ instruction: 0xf3ce003a │ │ │ │ - ldrh r6, [r1, #44] @ 0x2c │ │ │ │ + ldrh r6, [r7, #42] @ 0x2a │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, r1, r3 │ │ │ │ + subs r4, r7, r2 │ │ │ │ movs r1, r6 │ │ │ │ - str r4, [sp, #768] @ 0x300 │ │ │ │ + str r4, [sp, #704] @ 0x2c0 │ │ │ │ movs r5, r5 │ │ │ │ adds r0, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf370003a │ │ │ │ │ │ │ │ 0019d6a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -88899,48 +88898,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (19d798 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #196] @ (19d79c ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (19d7a0 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fc7d8 │ │ │ │ + bl 3fc7c8 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fca54 │ │ │ │ + bl 3fca44 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fc7d8 │ │ │ │ + bl 3fc7c8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fca54 │ │ │ │ + bl 3fca44 │ │ │ │ ldr r1, [pc, #128] @ (19d7a4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -88976,23 +88975,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf2e0003a │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #3 │ │ │ │ + lsls r0, r1, #3 │ │ │ │ movs r6, r5 │ │ │ │ - bgt.n 19d84c │ │ │ │ + bgt.n 19d82c │ │ │ │ movs r1, r6 │ │ │ │ - lsls r4, r2, #23 │ │ │ │ + lsls r4, r0, #23 │ │ │ │ movs r4, r5 │ │ │ │ - sxtb r0, r5 │ │ │ │ + sxtb r0, r3 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r6, r3, #1 │ │ │ │ + asrs r6, r1, #1 │ │ │ │ movs r5, r5 │ │ │ │ @ instruction: 0xf236003a │ │ │ │ │ │ │ │ 0019d7ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -89027,15 +89026,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (19d8bc ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -89064,15 +89063,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (19d8d0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -89083,54 +89082,54 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (19d8dc ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 40b8ec │ │ │ │ + bl 40b8dc │ │ │ │ b.n 19d7dc │ │ │ │ ldr r3, [pc, #68] @ (19d8e0 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (19d8e4 ) │ │ │ │ ldr r0, [pc, #68] @ (19d8e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ rsbs r0, r6, #58 @ 0x3a │ │ │ │ - movs r0, #132 @ 0x84 │ │ │ │ + movs r0, #116 @ 0x74 │ │ │ │ movs r6, r6 │ │ │ │ - sxth r6, r2 │ │ │ │ + sxth r6, r0 │ │ │ │ movs r1, r5 │ │ │ │ - cbz r6, 19d8f4 │ │ │ │ + cbz r6, 19d8f0 │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #40 @ 0x28 │ │ │ │ + movs r0, #24 │ │ │ │ movs r6, r6 │ │ │ │ - cbz r2, 19d90e │ │ │ │ + cbz r2, 19d90a │ │ │ │ movs r1, r5 │ │ │ │ - cbz r2, 19d8f2 │ │ │ │ + cbz r2, 19d8ee │ │ │ │ movs r1, r5 │ │ │ │ - cbz r6, 19d8e6 │ │ │ │ + cbz r6, 19d8e2 │ │ │ │ movs r1, r5 │ │ │ │ - subs r2, r6, #7 │ │ │ │ + subs r2, r4, #7 │ │ │ │ movs r6, r6 │ │ │ │ - cbz r6, 19d8e4 │ │ │ │ + cbz r6, 19d8e0 │ │ │ │ movs r1, r5 │ │ │ │ - subs r6, r3, #7 │ │ │ │ + subs r6, r1, #7 │ │ │ │ movs r6, r6 │ │ │ │ - cbz r4, 19d8f4 │ │ │ │ + cbz r4, 19d8f0 │ │ │ │ movs r1, r5 │ │ │ │ - cbz r4, 19d8fc │ │ │ │ + cbz r4, 19d8f8 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019d8ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -89213,27 +89212,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (19da74 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 19d962 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 19d9ee │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 401b3c │ │ │ │ + bl 401b2c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 19da18 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -89250,74 +89249,74 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (19da80 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 40b8ec │ │ │ │ + bl 40b8dc │ │ │ │ b.n 19d962 │ │ │ │ ldr r3, [pc, #104] @ (19da84 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (19da88 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (19da8c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 19d962 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (19da90 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (19da94 ) │ │ │ │ ldr r0, [pc, #88] @ (19da98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ eors.w r0, r4, #58 @ 0x3a │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 19da6e │ │ │ │ + cbz r2, 19da6a │ │ │ │ movs r1, r5 │ │ │ │ eor.w r0, r4, #58 @ 0x3a │ │ │ │ - cbz r6, 19da6e │ │ │ │ + cbz r6, 19da6a │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ bics.w r0, r2, #58 @ 0x3a │ │ │ │ - subs r2, r2, #3 │ │ │ │ + subs r2, r0, #3 │ │ │ │ movs r6, r6 │ │ │ │ - sub sp, #464 @ 0x1d0 │ │ │ │ + sub sp, #400 @ 0x190 │ │ │ │ movs r1, r5 │ │ │ │ - add sp, #144 @ 0x90 │ │ │ │ + add sp, #80 @ 0x50 │ │ │ │ movs r1, r5 │ │ │ │ - add r7, sp, #768 @ 0x300 │ │ │ │ + add r7, sp, #704 @ 0x2c0 │ │ │ │ movs r1, r5 │ │ │ │ - subs r4, r6, #1 │ │ │ │ + subs r4, r4, #1 │ │ │ │ movs r6, r6 │ │ │ │ - add r7, sp, #608 @ 0x260 │ │ │ │ + add r7, sp, #544 @ 0x220 │ │ │ │ movs r1, r5 │ │ │ │ - subs r6, r3, #1 │ │ │ │ + subs r6, r1, #1 │ │ │ │ movs r6, r6 │ │ │ │ - add sp, #336 @ 0x150 │ │ │ │ + add sp, #272 @ 0x110 │ │ │ │ movs r1, r5 │ │ │ │ - add r7, sp, #704 @ 0x2c0 │ │ │ │ + add r7, sp, #640 @ 0x280 │ │ │ │ movs r1, r5 │ │ │ │ - subs r0, r0, #1 │ │ │ │ + subs r0, r6, #0 │ │ │ │ movs r6, r6 │ │ │ │ - add r7, sp, #600 @ 0x258 │ │ │ │ + add r7, sp, #536 @ 0x218 │ │ │ │ movs r1, r5 │ │ │ │ - add r7, sp, #664 @ 0x298 │ │ │ │ + add r7, sp, #600 @ 0x258 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019da9c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -89342,29 +89341,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (19db08 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r6, r4, #6 │ │ │ │ + adds r6, r2, #6 │ │ │ │ movs r6, r6 │ │ │ │ - add r7, sp, #480 @ 0x1e0 │ │ │ │ + add r7, sp, #416 @ 0x1a0 │ │ │ │ movs r1, r5 │ │ │ │ - add r6, sp, #992 @ 0x3e0 │ │ │ │ + add r6, sp, #928 @ 0x3a0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019db0c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89401,15 +89400,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (19dbc0 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b8ec │ │ │ │ + bl 40b8dc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -89420,32 +89419,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (19dbcc ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 19db7a │ │ │ │ mrc 0, 3, r0, cr2, cr10, {1} │ │ │ │ asrs r0, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #368 @ 0x170 │ │ │ │ + add r6, sp, #304 @ 0x130 │ │ │ │ movs r1, r5 │ │ │ │ - adds r6, r2, #4 │ │ │ │ + adds r6, r0, #4 │ │ │ │ movs r6, r6 │ │ │ │ - add r6, sp, #232 @ 0xe8 │ │ │ │ + add r6, sp, #168 @ 0xa8 │ │ │ │ movs r1, r5 │ │ │ │ - adds r0, r5, #3 │ │ │ │ + adds r0, r3, #3 │ │ │ │ movs r6, r6 │ │ │ │ - add r7, sp, #184 @ 0xb8 │ │ │ │ + add r7, sp, #120 @ 0x78 │ │ │ │ movs r1, r5 │ │ │ │ - add r6, sp, #232 @ 0xe8 │ │ │ │ + add r6, sp, #168 @ 0xa8 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019dbd0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -89488,34 +89487,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (19dc70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 40b8ec │ │ │ │ + bl 40b8dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ stc 0, cr0, [r8, #232] @ 0xe8 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r1, #1 │ │ │ │ + adds r4, r7, #0 │ │ │ │ movs r6, r6 │ │ │ │ - add r6, sp, #808 @ 0x328 │ │ │ │ + add r6, sp, #744 @ 0x2e8 │ │ │ │ movs r1, r5 │ │ │ │ - add r6, sp, #664 @ 0x298 │ │ │ │ + add r6, sp, #600 @ 0x258 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019dc74 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -89606,15 +89605,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 40b96c │ │ │ │ + b.w 40b95c │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -89637,61 +89636,61 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 40b96c │ │ │ │ + b.w 40b95c │ │ │ │ ldr r1, [pc, #88] @ (19de08 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (19de0c ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (19de10 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 40b8ec │ │ │ │ - str r4, [sp, #400] @ 0x190 │ │ │ │ + b.w 40b8dc │ │ │ │ + str r4, [sp, #336] @ 0x150 │ │ │ │ movs r2, r5 │ │ │ │ stc 0, cr0, [lr], #232 @ 0xe8 │ │ │ │ asrs r0, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #168 @ 0xa8 │ │ │ │ + add r6, sp, #104 @ 0x68 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xfa50002d │ │ │ │ - subs r0, r6, r4 │ │ │ │ + @ instruction: 0xfa40002d │ │ │ │ + subs r0, r4, r4 │ │ │ │ movs r6, r6 │ │ │ │ - add r6, sp, #144 @ 0x90 │ │ │ │ + add r6, sp, #80 @ 0x50 │ │ │ │ movs r1, r5 │ │ │ │ - add r4, sp, #504 @ 0x1f8 │ │ │ │ + add r4, sp, #440 @ 0x1b8 │ │ │ │ movs r1, r5 │ │ │ │ - subs r2, r7, r3 │ │ │ │ + subs r2, r5, r3 │ │ │ │ movs r6, r6 │ │ │ │ - add r5, sp, #768 @ 0x300 │ │ │ │ + add r5, sp, #704 @ 0x2c0 │ │ │ │ movs r1, r5 │ │ │ │ - add r4, sp, #312 @ 0x138 │ │ │ │ + add r4, sp, #248 @ 0xf8 │ │ │ │ movs r1, r5 │ │ │ │ - subs r2, r5, r3 │ │ │ │ + subs r2, r3, r3 │ │ │ │ movs r6, r6 │ │ │ │ - add r5, sp, #528 @ 0x210 │ │ │ │ + add r5, sp, #464 @ 0x1d0 │ │ │ │ movs r1, r5 │ │ │ │ - add r4, sp, #248 @ 0xf8 │ │ │ │ + add r4, sp, #184 @ 0xb8 │ │ │ │ movs r1, r5 │ │ │ │ - add r4, sp, #64 @ 0x40 │ │ │ │ + add r4, sp, #0 │ │ │ │ movs r1, r5 │ │ │ │ - subs r4, r0, r3 │ │ │ │ + subs r4, r6, r2 │ │ │ │ movs r6, r6 │ │ │ │ - add r3, sp, #928 @ 0x3a0 │ │ │ │ + add r3, sp, #864 @ 0x360 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019de14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -89729,15 +89728,15 @@ │ │ │ │ beq.w 19e162 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 161c20 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 400f5c │ │ │ │ + bl 400f4c │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 19e19c │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -89837,15 +89836,15 @@ │ │ │ │ b.w 19c794 │ │ │ │ blx 160c8c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 162e54 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 2ce564 │ │ │ │ + bl 2ce554 │ │ │ │ ldr r3, [pc, #828] @ (19e300 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 19e218 │ │ │ │ ldr r0, [pc, #820] @ (19e304 ) │ │ │ │ @@ -89865,23 +89864,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 161b14 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 2d4af8 │ │ │ │ + bl 2d4ae8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 19e114 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 19c6b0 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -89901,40 +89900,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 19c700 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 160698 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 16047c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2d4af8 │ │ │ │ + bl 2d4ae8 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 19e03a │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 19e090 │ │ │ │ mov r0, fp │ │ │ │ bl 19c794 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 16087c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 19e0a2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 19e126 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 19df8a │ │ │ │ ldr r2, [pc, #612] @ (19e314 ) │ │ │ │ ldr r3, [pc, #572] @ (19e2ec ) │ │ │ │ add r2, pc │ │ │ │ @@ -89979,17 +89978,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 19e158 │ │ │ │ mov r0, fp │ │ │ │ blx 16087c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 19e126 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 40102c │ │ │ │ + bl 40101c │ │ │ │ b.n 19df84 │ │ │ │ ldr r2, [pc, #504] @ (19e328 ) │ │ │ │ ldr r3, [pc, #440] @ (19e2ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -90004,15 +90003,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 40b96c │ │ │ │ + b.w 40b95c │ │ │ │ ldr r2, [pc, #468] @ (19e338 ) │ │ │ │ ldr r3, [pc, #388] @ (19e2ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -90026,15 +90025,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 40b96c │ │ │ │ + b.w 40b95c │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 19e084 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ ldr r2, [pc, #416] @ (19e348 ) │ │ │ │ @@ -90045,15 +90044,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (19e350 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 19e0ac │ │ │ │ ldr r2, [pc, #388] @ (19e354 ) │ │ │ │ ldr r3, [pc, #284] @ (19e2ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -90072,15 +90071,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (19e360 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 19e126 │ │ │ │ mov r0, r9 │ │ │ │ bl 19c794 │ │ │ │ b.n 19e126 │ │ │ │ ldr r3, [pc, #328] @ (19e364 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -90092,24 +90091,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 19dfce │ │ │ │ ldr r0, [pc, #312] @ (19e36c ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 19dfce │ │ │ │ cbz r0, 19e25a │ │ │ │ bl 19c794 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 16087c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 19df84 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ b.n 19df84 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 16087c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 19e252 │ │ │ │ b.n 19df84 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ @@ -90122,29 +90121,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (19e378 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 19e210 │ │ │ │ b.n 19e126 │ │ │ │ ldr r3, [pc, #232] @ (19e37c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (19e380 ) │ │ │ │ ldr r1, [pc, #232] @ (19e384 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, fp │ │ │ │ blx 160790 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 19e210 │ │ │ │ b.n 19e126 │ │ │ │ ldr r3, [pc, #204] @ (19e388 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -90152,101 +90151,101 @@ │ │ │ │ ldr r1, [pc, #208] @ (19e390 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, fp │ │ │ │ blx 160790 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 16041c │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 19e210 │ │ │ │ b.n 19e126 │ │ │ │ sbc.w r0, lr, sl, rrx │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adc.w r0, lr, sl, rrx │ │ │ │ - add r5, sp, #264 @ 0x108 │ │ │ │ + add r5, sp, #200 @ 0xc8 │ │ │ │ movs r1, r5 │ │ │ │ - add r5, sp, #360 @ 0x168 │ │ │ │ + add r5, sp, #296 @ 0x128 │ │ │ │ movs r1, r5 │ │ │ │ and.w r0, sl, sl, rrx │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #120 @ 0x78 │ │ │ │ + add r5, sp, #56 @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ - adds r4, r3, r2 │ │ │ │ + adds r4, r1, r2 │ │ │ │ movs r6, r6 │ │ │ │ - strh r2, [r2, #42] @ 0x2a │ │ │ │ + strh r2, [r0, #42] @ 0x2a │ │ │ │ movs r1, r5 │ │ │ │ - strh r6, [r4, #42] @ 0x2a │ │ │ │ + strh r6, [r2, #42] @ 0x2a │ │ │ │ movs r1, r5 │ │ │ │ strd r0, r0, [r8], #232 @ 0xe8 │ │ │ │ stmia.w ip!, {r1, r3, r4, r5} │ │ │ │ - asrs r4, r7, #29 │ │ │ │ + asrs r4, r5, #29 │ │ │ │ movs r6, r6 │ │ │ │ - add r2, sp, #760 @ 0x2f8 │ │ │ │ + add r2, sp, #696 @ 0x2b8 │ │ │ │ movs r1, r5 │ │ │ │ - add r0, sp, #816 @ 0x330 │ │ │ │ + add r0, sp, #752 @ 0x2f0 │ │ │ │ movs r1, r5 │ │ │ │ strd r0, r0, [r6], #-232 @ 0xe8 │ │ │ │ - asrs r2, r6, #28 │ │ │ │ + asrs r2, r4, #28 │ │ │ │ movs r6, r6 │ │ │ │ - add r0, sp, #544 @ 0x220 │ │ │ │ + add r0, sp, #480 @ 0x1e0 │ │ │ │ movs r1, r5 │ │ │ │ - add r2, sp, #256 @ 0x100 │ │ │ │ + add r2, sp, #192 @ 0xc0 │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xe832003a │ │ │ │ - asrs r2, r0, #28 │ │ │ │ + asrs r2, r6, #27 │ │ │ │ movs r6, r6 │ │ │ │ - add r2, sp, #464 @ 0x1d0 │ │ │ │ + add r2, sp, #400 @ 0x190 │ │ │ │ movs r1, r5 │ │ │ │ - add r0, sp, #328 @ 0x148 │ │ │ │ + add r0, sp, #264 @ 0x108 │ │ │ │ movs r1, r5 │ │ │ │ - add r2, sp, #336 @ 0x150 │ │ │ │ + add r2, sp, #272 @ 0x110 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r0, r1, #27 │ │ │ │ + asrs r0, r7, #26 │ │ │ │ movs r6, r6 │ │ │ │ - add r0, sp, #96 @ 0x60 │ │ │ │ + add r0, sp, #32 │ │ │ │ movs r1, r5 │ │ │ │ b.n 19e2e8 │ │ │ │ movs r2, r7 │ │ │ │ - add r2, sp, #768 @ 0x300 │ │ │ │ + add r2, sp, #704 @ 0x2c0 │ │ │ │ movs r1, r5 │ │ │ │ - add r7, pc, #904 @ (adr r7, 19e6e8 ) │ │ │ │ + add r7, pc, #840 @ (adr r7, 19e6a8 ) │ │ │ │ movs r1, r5 │ │ │ │ - asrs r6, r7, #25 │ │ │ │ + asrs r6, r5, #25 │ │ │ │ movs r6, r6 │ │ │ │ adds r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #664 @ 0x298 │ │ │ │ + add r2, sp, #600 @ 0x258 │ │ │ │ movs r1, r5 │ │ │ │ - add r1, sp, #712 @ 0x2c8 │ │ │ │ + add r1, sp, #648 @ 0x288 │ │ │ │ movs r1, r5 │ │ │ │ - add r7, pc, #384 @ (adr r7, 19e4f8 ) │ │ │ │ + add r7, pc, #320 @ (adr r7, 19e4b8 ) │ │ │ │ movs r1, r5 │ │ │ │ - asrs r6, r7, #23 │ │ │ │ + asrs r6, r5, #23 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r6, r4, #23 │ │ │ │ + asrs r6, r2, #23 │ │ │ │ movs r6, r6 │ │ │ │ - add r1, sp, #752 @ 0x2f0 │ │ │ │ + add r1, sp, #688 @ 0x2b0 │ │ │ │ movs r1, r5 │ │ │ │ - add r7, pc, #216 @ (adr r7, 19e460 ) │ │ │ │ + add r7, pc, #152 @ (adr r7, 19e420 ) │ │ │ │ movs r1, r5 │ │ │ │ - asrs r0, r0, #23 │ │ │ │ + asrs r0, r6, #22 │ │ │ │ movs r6, r6 │ │ │ │ - add r1, sp, #768 @ 0x300 │ │ │ │ + add r1, sp, #704 @ 0x2c0 │ │ │ │ movs r1, r5 │ │ │ │ - add r7, pc, #72 @ (adr r7, 19e3dc ) │ │ │ │ + add r7, pc, #8 @ (adr r7, 19e39c ) │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -90258,23 +90257,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 2c3ba8 │ │ │ │ - bl 2bfd4c │ │ │ │ + bl 2c3b98 │ │ │ │ + bl 2bfd3c │ │ │ │ ldr r2, [pc, #120] @ (19e440 ) │ │ │ │ ldr r1, [pc, #120] @ (19e444 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 19e3e6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 19e394 │ │ │ │ mov r0, r6 │ │ │ │ blx 161b14 │ │ │ │ @@ -90303,25 +90302,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r7, #22 │ │ │ │ + asrs r4, r5, #22 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r2, [r7, r3] │ │ │ │ + ldrh r2, [r5, r3] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r6, #30] │ │ │ │ + ldrb r6, [r4, #30] │ │ │ │ movs r3, r5 │ │ │ │ - add r1, sp, #232 @ 0xe8 │ │ │ │ + add r1, sp, #168 @ 0xa8 │ │ │ │ movs r1, r5 │ │ │ │ - add r1, sp, #312 @ 0x138 │ │ │ │ + add r1, sp, #248 @ 0xf8 │ │ │ │ movs r1, r5 │ │ │ │ - add r1, sp, #176 @ 0xb0 │ │ │ │ + add r1, sp, #112 @ 0x70 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0019e44c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -90334,26 +90333,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2c6bd4 │ │ │ │ + bl 2c6bc4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (19e510 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (19e514 ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #140] @ (19e518 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 19e4c0 │ │ │ │ ldr r1, [pc, #132] @ (19e51c ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 161310 │ │ │ │ @@ -90373,15 +90372,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (19e524 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90390,52 +90389,52 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (19e52c ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 19e4d6 │ │ │ │ nop │ │ │ │ b.n 19df74 │ │ │ │ movs r2, r7 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #28] │ │ │ │ + ldrb r2, [r6, #27] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r4, [r5, r0] │ │ │ │ + ldrh r4, [r3, r0] │ │ │ │ movs r1, r5 │ │ │ │ - asrs r2, r5, #19 │ │ │ │ + asrs r2, r3, #19 │ │ │ │ movs r6, r6 │ │ │ │ - add r0, sp, #656 @ 0x290 │ │ │ │ + add r0, sp, #592 @ 0x250 │ │ │ │ movs r1, r5 │ │ │ │ - add r0, sp, #944 @ 0x3b0 │ │ │ │ - movs r1, r5 │ │ │ │ - add r0, sp, #504 @ 0x1f8 │ │ │ │ + add r0, sp, #880 @ 0x370 │ │ │ │ movs r1, r5 │ │ │ │ add r0, sp, #440 @ 0x1b8 │ │ │ │ movs r1, r5 │ │ │ │ - add r0, sp, #640 @ 0x280 │ │ │ │ + add r0, sp, #376 @ 0x178 │ │ │ │ + movs r1, r5 │ │ │ │ + add r0, sp, #576 @ 0x240 │ │ │ │ movs r1, r5 │ │ │ │ - add r0, sp, #272 @ 0x110 │ │ │ │ + add r0, sp, #208 @ 0xd0 │ │ │ │ movs r1, r5 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (19e540 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ str r3, [sp, #600] @ 0x258 │ │ │ │ movs r1, r7 │ │ │ │ ldr r0, [pc, #8] @ (19e550 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ nop │ │ │ │ str r3, [sp, #552] @ 0x228 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -90539,29 +90538,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 19dec4 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #15 │ │ │ │ + asrs r6, r3, #15 │ │ │ │ movs r6, r6 │ │ │ │ cbnz r4, 19e6ca │ │ │ │ lsls r5, r0, #1 │ │ │ │ b.n 19edc4 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r4, r0, #14 │ │ │ │ + asrs r4, r6, #13 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r6, r0, #18 │ │ │ │ + asrs r6, r6, #17 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r4, r0, #13 │ │ │ │ + asrs r4, r6, #12 │ │ │ │ movs r6, r6 │ │ │ │ - add r7, pc, #536 @ (adr r7, 19e8a4 ) │ │ │ │ + add r7, pc, #472 @ (adr r7, 19e864 ) │ │ │ │ movs r1, r5 │ │ │ │ - add r7, pc, #592 @ (adr r7, 19e8e0 ) │ │ │ │ + add r7, pc, #528 @ (adr r7, 19e8a0 ) │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (19e748 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -90569,39 +90568,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 381a6c │ │ │ │ + bl 381a5c │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 40b408 │ │ │ │ + bl 40b3f8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 19e71a │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 40b2ac │ │ │ │ + bl 40b29c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 381abc │ │ │ │ + bl 381aac │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 381a6c │ │ │ │ + bl 381a5c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -90644,74 +90643,74 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 16056c │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 3823ec │ │ │ │ + bl 3823dc │ │ │ │ ldr r1, [pc, #124] @ (19e7fc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ cbz r0, 19e796 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (19e800 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ cbz r0, 19e7b0 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (19e804 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ cbz r0, 19e7cc │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (19e808 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ cbz r0, 19e7e8 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r4, #158 @ 0x9e │ │ │ │ + adds r4, #142 @ 0x8e │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r2, [r2, #21] │ │ │ │ + ldrb r2, [r0, #21] │ │ │ │ movs r1, r5 │ │ │ │ - bls.n 19e830 │ │ │ │ + bls.n 19e810 │ │ │ │ movs r0, r6 │ │ │ │ - ldrb r0, [r2, #0] │ │ │ │ + ldrb r0, [r0, #0] │ │ │ │ movs r0, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 19e86c │ │ │ │ sub sp, #12 │ │ │ │ @@ -90719,15 +90718,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (19e874 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w ip, [pc, #60] @ 19e878 │ │ │ │ ldr r3, [pc, #60] @ (19e87c ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (19e880 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (19e884 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -90741,19 +90740,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r2, r7, #5 │ │ │ │ + asrs r2, r5, #5 │ │ │ │ movs r6, r6 │ │ │ │ - add r5, pc, #832 @ (adr r5, 19ebb4 ) │ │ │ │ + add r5, pc, #768 @ (adr r5, 19eb74 ) │ │ │ │ movs r1, r5 │ │ │ │ - asrs r2, r2, #19 │ │ │ │ + asrs r2, r0, #19 │ │ │ │ movs r5, r5 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -90784,15 +90783,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 41b5a8 │ │ │ │ + bl 41b598 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -90818,31 +90817,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (19e958 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r2, r0, #2 │ │ │ │ + asrs r2, r6, #1 │ │ │ │ movs r6, r6 │ │ │ │ - add r4, pc, #768 @ (adr r4, 19ec58 ) │ │ │ │ + add r4, pc, #704 @ (adr r4, 19ec18 ) │ │ │ │ movs r1, r5 │ │ │ │ - add r4, pc, #968 @ (adr r4, 19ed24 ) │ │ │ │ + add r4, pc, #904 @ (adr r4, 19ece4 ) │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 19e994 │ │ │ │ sub sp, #12 │ │ │ │ @@ -90850,24 +90849,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (19e99c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 19e690 │ │ │ │ - asrs r0, r5, #32 │ │ │ │ + asrs r0, r3, #32 │ │ │ │ movs r6, r6 │ │ │ │ - add r4, pc, #408 @ (adr r4, 19eb34 ) │ │ │ │ + add r4, pc, #344 @ (adr r4, 19eaf4 ) │ │ │ │ movs r1, r5 │ │ │ │ - add r4, pc, #608 @ (adr r4, 19ec00 ) │ │ │ │ + add r4, pc, #544 @ (adr r4, 19ebc0 ) │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (19ea00 ) │ │ │ │ add r4, pc │ │ │ │ @@ -90881,24 +90880,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 41b924 │ │ │ │ + b.w 41b914 │ │ │ │ @ instruction: 0xb76c │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (19ea80 ) │ │ │ │ @@ -90908,56 +90907,56 @@ │ │ │ │ ldr r1, [pc, #108] @ (19ea88 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 40b054 │ │ │ │ + bl 40b044 │ │ │ │ ldr r1, [pc, #80] @ (19ea8c ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #56] @ (19ea90 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r4, [r7, #2] │ │ │ │ + strb r4, [r5, #2] │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r2, r0, #30 │ │ │ │ + lsrs r2, r6, #29 │ │ │ │ movs r6, r6 │ │ │ │ - strb r4, [r5, #12] │ │ │ │ + strb r4, [r3, #12] │ │ │ │ movs r1, r5 │ │ │ │ - strb r2, [r6, #2] │ │ │ │ + strb r2, [r4, #2] │ │ │ │ movs r1, r5 │ │ │ │ ldrh r6, [r6, #50] @ 0x32 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90970,15 +90969,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (19eb20 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ bl 1978ec │ │ │ │ cbz r0, 19eb02 │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -91002,19 +91001,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r6, #27 │ │ │ │ + lsrs r2, r4, #27 │ │ │ │ movs r6, r6 │ │ │ │ - strb r2, [r7, #0] │ │ │ │ + strb r2, [r5, #0] │ │ │ │ movs r1, r5 │ │ │ │ - strb r6, [r3, #0] │ │ │ │ + strb r6, [r1, #0] │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (19ec94 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -91023,15 +91022,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (19ec9c ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 19ec80 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 160c8c │ │ │ │ @@ -91141,23 +91140,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (19eca0 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (19eca4 ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - lsrs r2, r4, #25 │ │ │ │ + lsrs r2, r2, #25 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r4, [r2, #120] @ 0x78 │ │ │ │ + ldr r4, [r0, #120] @ 0x78 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [r5, #120] @ 0x78 │ │ │ │ + ldr r0, [r3, #120] @ 0x78 │ │ │ │ movs r1, r5 │ │ │ │ - add r1, pc, #352 @ (adr r1, 19ee04 ) │ │ │ │ + add r1, pc, #288 @ (adr r1, 19edc4 ) │ │ │ │ movs r1, r5 │ │ │ │ - add r1, pc, #600 @ (adr r1, 19ef00 ) │ │ │ │ + add r1, pc, #536 @ (adr r1, 19eec0 ) │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -91178,15 +91177,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 43344c │ │ │ │ + bl 43343c │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 19ed62 │ │ │ │ @@ -91207,15 +91206,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -91230,33 +91229,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r6, [r7, #88] @ 0x58 │ │ │ │ + ldr r6, [r5, #88] @ 0x58 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r2, r6, #17 │ │ │ │ + lsrs r2, r4, #17 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r4, [r7, #88] @ 0x58 │ │ │ │ + ldr r4, [r5, #88] @ 0x58 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 43344c │ │ │ │ + bl 43343c │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -91290,15 +91289,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (19efa4 ) │ │ │ │ ldr r7, [pc, #404] @ (19efa8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 19ef38 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -91317,37 +91316,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 19ef54 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 19ef0e │ │ │ │ ldr r0, [pc, #348] @ (19efb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ ldr r3, [pc, #344] @ (19efb4 ) │ │ │ │ ldr r2, [pc, #344] @ (19efb8 ) │ │ │ │ ldr r1, [pc, #348] @ (19efbc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (19efc0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (19efc4 ) │ │ │ │ ldr r1, [pc, #332] @ (19efc8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 196638 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -91369,15 +91368,15 @@ │ │ │ │ blx 1605ec │ │ │ │ mov r4, r0 │ │ │ │ blx 161b14 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 381964 │ │ │ │ + bl 381954 │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -91392,24 +91391,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 19ef7a │ │ │ │ ldr r4, [pc, #192] @ (19efd0 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ ldr r3, [pc, #176] @ (19efd4 ) │ │ │ │ ldr r2, [pc, #180] @ (19efd8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ b.n 19ee72 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 19ee2a │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -91429,71 +91428,71 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 19ee4e │ │ │ │ ldr r0, [pc, #116] @ (19efe4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 19ee4e │ │ │ │ ldr r3, [pc, #96] @ (19efdc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 19ef0e │ │ │ │ ldr r3, [pc, #88] @ (19efe0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 19ef0e │ │ │ │ ldr r0, [pc, #88] @ (19efe8 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 19ef0e │ │ │ │ nop │ │ │ │ - lsrs r0, r4, #14 │ │ │ │ + lsrs r0, r2, #14 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r7, [sp, #880] @ 0x370 │ │ │ │ + ldr r7, [sp, #816] @ 0x330 │ │ │ │ movs r1, r5 │ │ │ │ - add r0, pc, #16 @ (adr r0, 19efb8 ) │ │ │ │ + ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ movs r1, r5 │ │ │ │ blt.n 19f0a4 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #120] @ 0x78 │ │ │ │ + ldr r4, [r5, #120] @ 0x78 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r0, r0, #13 │ │ │ │ + lsrs r0, r6, #12 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r4, [r6, #68] @ 0x44 │ │ │ │ + ldr r4, [r4, #68] @ 0x44 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [r5, #108] @ 0x6c │ │ │ │ + ldr r0, [r3, #108] @ 0x6c │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r6, r4, #12 │ │ │ │ + lsrs r6, r2, #12 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r4, [r3, #68] @ 0x44 │ │ │ │ + ldr r4, [r1, #68] @ 0x44 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [r4, #68] @ 0x44 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r7, [sp, #624] @ 0x270 │ │ │ │ + ldr r7, [sp, #560] @ 0x230 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [r7, #96] @ 0x60 │ │ │ │ + ldr r0, [r5, #96] @ 0x60 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r2, r7, #9 │ │ │ │ + lsrs r2, r5, #9 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r6, [r5, #56] @ 0x38 │ │ │ │ + ldr r6, [r3, #56] @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #856] @ 0x358 │ │ │ │ + ldr r6, [sp, #792] @ 0x318 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r6, [sp, #664] @ 0x298 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (19f11c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -91502,15 +91501,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (19f124 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 19f0c6 │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 19f086 │ │ │ │ @@ -91554,15 +91553,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (19f130 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 197124 │ │ │ │ @@ -91587,45 +91586,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (19f13c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 1970d4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r3, #6 │ │ │ │ + lsrs r4, r1, #6 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r2, [r2, #44] @ 0x2c │ │ │ │ + ldr r2, [r0, #44] @ 0x2c │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [r0, #84] @ 0x54 │ │ │ │ + ldr r2, [r6, #80] @ 0x50 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r2, r2, #4 │ │ │ │ + lsrs r2, r0, #4 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r0, [r1, #36] @ 0x24 │ │ │ │ + ldr r0, [r7, #32] │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [r3, #36] @ 0x24 │ │ │ │ + ldr r4, [r1, #36] @ 0x24 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r0, r7, #2 │ │ │ │ + lsrs r0, r5, #2 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r6, [r5, #28] │ │ │ │ + ldr r6, [r3, #28] │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [r0, #32] │ │ │ │ + ldr r2, [r6, #28] │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (19f278 ) │ │ │ │ @@ -91646,15 +91645,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 43344c │ │ │ │ + bl 43343c │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -91677,15 +91676,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (19f28c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 19e554 │ │ │ │ ldr r2, [pc, #152] @ (19f290 ) │ │ │ │ @@ -91728,15 +91727,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 19e554 │ │ │ │ b.n 19f1f4 │ │ │ │ @@ -91744,29 +91743,29 @@ │ │ │ │ nop │ │ │ │ bhi.n 19f2fc │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #368 @ 0x170 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r6, r1, #31 │ │ │ │ + lsls r6, r7, #30 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r2, [r0, #16] │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ + ldr r0, [r1, #16] │ │ │ │ movs r1, r5 │ │ │ │ bvc.n 19f1d4 │ │ │ │ movs r2, r7 │ │ │ │ bvc.n 19f394 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r2, #29 │ │ │ │ + lsls r4, r0, #29 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r0, [r1, #8] │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [r3, #8] │ │ │ │ + ldr r4, [r1, #8] │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (19f478 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -91784,15 +91783,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ bl 1980dc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 19f466 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -91805,15 +91804,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 160c8c │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 162e54 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -91859,15 +91858,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 19e554 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -91893,15 +91892,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (19f4a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 160c8c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 162e54 │ │ │ │ movs r2, #0 │ │ │ │ @@ -91936,37 +91935,37 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ bvs.n 19f434 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [r4, #0] │ │ │ │ + ldr r6, [r2, #0] │ │ │ │ movs r1, r5 │ │ │ │ - lsls r4, r2, #27 │ │ │ │ + lsls r4, r0, #27 │ │ │ │ movs r6, r6 │ │ │ │ - lsls r6, r3, #24 │ │ │ │ + lsls r6, r1, #24 │ │ │ │ movs r6, r6 │ │ │ │ - str r4, [r1, #116] @ 0x74 │ │ │ │ + str r4, [r7, #112] @ 0x70 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r0, #116] @ 0x74 │ │ │ │ + str r6, [r6, #112] @ 0x70 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r2, r3, #22 │ │ │ │ + lsls r2, r1, #22 │ │ │ │ movs r6, r6 │ │ │ │ - str r0, [r2, #108] @ 0x6c │ │ │ │ + str r0, [r0, #108] @ 0x6c │ │ │ │ movs r1, r5 │ │ │ │ - str r4, [r4, #108] @ 0x6c │ │ │ │ + str r4, [r2, #108] @ 0x6c │ │ │ │ movs r1, r5 │ │ │ │ bpl.n 19f568 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r1, [sp, #400] @ 0x190 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [sp, #520] @ 0x208 │ │ │ │ + ldr r1, [sp, #456] @ 0x1c8 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (19f50c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -91976,42 +91975,42 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #60] @ (19f518 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 19f4f2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 19f2a4 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ bl 19eb24 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 19f2a4 │ │ │ │ - ldr r0, [r1, #8] │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ movs r1, r5 │ │ │ │ - lsls r6, r2, #19 │ │ │ │ + lsls r6, r0, #19 │ │ │ │ movs r6, r6 │ │ │ │ - str r2, [r1, #96] @ 0x60 │ │ │ │ + str r2, [r7, #92] @ 0x5c │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ + ldr r2, [r4, #16] │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (19f70c ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -92046,15 +92045,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 19f5cc │ │ │ │ - bl 43344c │ │ │ │ + bl 43343c │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -92113,15 +92112,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 1980dc │ │ │ │ @@ -92143,15 +92142,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 161470 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -92193,23 +92192,23 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ bmi.n 19f7d8 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 19f698 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r2, r7, #13 │ │ │ │ + lsls r2, r5, #13 │ │ │ │ movs r6, r6 │ │ │ │ - str r2, [r5, #72] @ 0x48 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [r0, #76] @ 0x4c │ │ │ │ + str r0, [r6, #72] @ 0x48 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [sp, #896] @ 0x380 │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [sp, #952] @ 0x3b8 │ │ │ │ + str r6, [sp, #888] @ 0x378 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 1a0160 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -92223,15 +92222,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 1a016c │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -92448,15 +92447,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 19faba │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 43344c │ │ │ │ + bl 43343c │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -92540,15 +92539,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 1a017c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 197c44 │ │ │ │ mov r0, r9 │ │ │ │ @@ -92580,15 +92579,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 19f7ba │ │ │ │ ldr.w r0, [pc, #1676] @ 1a0188 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 19f7ba │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -92722,15 +92721,15 @@ │ │ │ │ blx 1605ec │ │ │ │ mov r6, r0 │ │ │ │ blx 161b14 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 381abc │ │ │ │ + bl 381aac │ │ │ │ b.n 19f7bc │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -92993,22 +92992,22 @@ │ │ │ │ bpl.w 19f8f0 │ │ │ │ ldr r0, [pc, #536] @ (1a0194 ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 19f8f0 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (1a0198 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 381abc │ │ │ │ + bl 381aac │ │ │ │ b.n 19f7ba │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 19f7ba │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -93064,15 +93063,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 43344c │ │ │ │ + bl 43343c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -93105,15 +93104,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 43344c │ │ │ │ + bl 43343c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -93171,42 +93170,42 @@ │ │ │ │ bgt.w 19f7ba │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 1a013c │ │ │ │ b.w 19f7ba │ │ │ │ - lsls r2, r3, #9 │ │ │ │ + lsls r2, r1, #9 │ │ │ │ movs r6, r6 │ │ │ │ - str r6, [sp, #784] @ 0x310 │ │ │ │ + str r6, [sp, #720] @ 0x2d0 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [sp, #552] @ 0x228 │ │ │ │ + str r6, [sp, #488] @ 0x1e8 │ │ │ │ movs r1, r5 │ │ │ │ bcs.n 1a01e0 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u16 d0, d14, d21 │ │ │ │ - str r4, [r2, #4] │ │ │ │ + vqadd.u8 d0, d14, d21 │ │ │ │ + str r4, [r0, #4] │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [r5, #4] │ │ │ │ + str r0, [r3, #4] │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #792] @ 0x318 │ │ │ │ + str r3, [sp, #728] @ 0x2d8 │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [sp, #352] @ 0x160 │ │ │ │ + str r2, [sp, #288] @ 0x120 │ │ │ │ movs r1, r5 │ │ │ │ adds r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #54] @ 0x36 │ │ │ │ + ldrh r0, [r4, #54] @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r3, #56] @ 0x38 │ │ │ │ + ldrh r2, [r1, #56] @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001a019c : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 1a01a4 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -93252,22 +93251,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1a0378 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 40b3fc │ │ │ │ + bl 40b3ec │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 40b0f4 │ │ │ │ + bl 40b0e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 19e690 │ │ │ │ b.n 1a025e │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 1a0258 │ │ │ │ @@ -93386,40 +93385,40 @@ │ │ │ │ beq.n 1a038e │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 381964 │ │ │ │ + bl 381954 │ │ │ │ b.n 1a0216 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 1a0216 │ │ │ │ ldr r1, [pc, #48] @ (1a03c0 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 381964 │ │ │ │ + bl 381954 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 1a0210 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r2, r4, r5} │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r0, [r1, r2] │ │ │ │ + ldrsh r0, [r7, r1] │ │ │ │ movs r7, r5 │ │ │ │ │ │ │ │ 001a03c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -93435,24 +93434,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 41b924 │ │ │ │ + b.w 41b914 │ │ │ │ ldr r5, [sp, #288] @ 0x120 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 001a0428 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -93464,46 +93463,46 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (1a046c ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 197188 │ │ │ │ nop │ │ │ │ - sbc.w r0, r0, #11862016 @ 0xb50000 │ │ │ │ - ldrsb r4, [r1, r2] │ │ │ │ + adcs.w r0, r0, #11862016 @ 0xb50000 │ │ │ │ + ldrsb r4, [r7, r1] │ │ │ │ movs r1, r5 │ │ │ │ - ldrsb r2, [r4, r2] │ │ │ │ + ldrsb r2, [r2, r2] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001a0470 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (1a04a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2c3e24 │ │ │ │ + bl 2c3e14 │ │ │ │ cbz r0, 1a0496 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (1a04a8 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 2c3768 │ │ │ │ - ldrh r0, [r3, #12] │ │ │ │ + b.w 2c3758 │ │ │ │ + ldrh r0, [r1, #12] │ │ │ │ movs r1, r5 │ │ │ │ strb r4, [r6, #16] │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -93513,29 +93512,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (1a04f0 ) │ │ │ │ ldr r1, [pc, #44] @ (1a04f4 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r1, #18] │ │ │ │ + ldrh r4, [r7, #16] │ │ │ │ movs r1, r5 │ │ │ │ - lsls r6, r7, #23 │ │ │ │ + lsls r6, r5, #23 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r0, [r6, #16] │ │ │ │ + ldrh r0, [r4, #16] │ │ │ │ movs r1, r5 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -93549,18 +93548,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (1a0538 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ blx 162688 │ │ │ │ nop │ │ │ │ - ldrh r4, [r0, #16] │ │ │ │ + ldrh r4, [r6, #14] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001a053c : │ │ │ │ ldr r3, [pc, #48] @ (1a0570 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 1a0546 │ │ │ │ @@ -93579,15 +93578,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stc2l 0, cr0, [sl], #-232 @ 0xffffff18 │ │ │ │ ldr r0, [pc, #4] @ (1a057c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ strb r2, [r2, #16] │ │ │ │ movs r1, r7 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 1a05ec │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 1a05de │ │ │ │ @@ -93675,15 +93674,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 19b58c │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 1a05c2 │ │ │ │ - lsls r2, r6, #19 │ │ │ │ + lsls r2, r4, #19 │ │ │ │ movs r6, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -93692,41 +93691,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 16056c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 3823ec │ │ │ │ + bl 3823dc │ │ │ │ ldr r1, [pc, #52] @ (1a06cc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 40e1dc │ │ │ │ + bl 40e1cc │ │ │ │ ldr r1, [pc, #40] @ (1a06d0 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 40e1dc │ │ │ │ + bl 40e1cc │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, #28] │ │ │ │ + ldrh r0, [r6, #26] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r5, #34] @ 0x22 │ │ │ │ + ldrh r2, [r3, #34] @ 0x22 │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 1a0734 │ │ │ │ sub sp, #12 │ │ │ │ @@ -93734,15 +93733,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (1a073c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w ip, [pc, #60] @ 1a0740 │ │ │ │ ldr r3, [pc, #60] @ (1a0744 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (1a0748 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (1a074c ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -93757,19 +93756,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r7, #15 │ │ │ │ + lsls r2, r5, #15 │ │ │ │ movs r6, r6 │ │ │ │ - strh r0, [r1, #56] @ 0x38 │ │ │ │ + strh r0, [r7, #54] @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ - addw r0, sl, #2092 @ 0x82c │ │ │ │ + @ instruction: 0xf5fa002c │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ @@ -93826,26 +93825,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (1a07fc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1a0770 │ │ │ │ ldr r0, [pc, #24] @ (1a0800 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a0770 │ │ │ │ nop │ │ │ │ stmia r2!, {r4, r5} │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #58] @ 0x3a │ │ │ │ + strh r6, [r2, #58] @ 0x3a │ │ │ │ movs r1, r5 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1a0894 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -93863,33 +93862,33 @@ │ │ │ │ b.n 1a085c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 381abc │ │ │ │ + bl 381aac │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 161968 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 1a087e │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ - bl 381a6c │ │ │ │ + bl 2c3b98 │ │ │ │ + bl 381a5c │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 1a0832 │ │ │ │ @@ -93904,19 +93903,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsls r0, r0, #11 │ │ │ │ + lsls r0, r6, #10 │ │ │ │ movs r6, r6 │ │ │ │ - strh r2, [r2, #46] @ 0x2e │ │ │ │ + strh r2, [r0, #46] @ 0x2e │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf4d6002c │ │ │ │ + @ instruction: 0xf4c6002c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ ldr r4, [pc, #248] @ (1a09c0 ) │ │ │ │ @@ -94011,19 +94010,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (1a09e0 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1a0904 │ │ │ │ ldr r0, [pc, #64] @ (1a09e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a0904 │ │ │ │ ldr r0, [pc, #56] @ (1a09e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1a0956 │ │ │ │ ldr r1, [pc, #52] @ (1a09ec ) │ │ │ │ add r1, pc │ │ │ │ b.n 1a08fa │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ stmia r0!, {r3, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ @@ -94033,25 +94032,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r3, #2] │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r4, #46] @ 0x2e │ │ │ │ + strh r0, [r2, #46] @ 0x2e │ │ │ │ movs r1, r5 │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #46] @ 0x2e │ │ │ │ + strh r4, [r6, #44] @ 0x2c │ │ │ │ movs r1, r5 │ │ │ │ - strh r2, [r2, #46] @ 0x2e │ │ │ │ + strh r2, [r0, #46] @ 0x2e │ │ │ │ movs r1, r5 │ │ │ │ - strh r4, [r5, #44] @ 0x2c │ │ │ │ + strh r4, [r3, #44] @ 0x2c │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -94379,15 +94378,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1a0ca8 │ │ │ │ ldr r0, [pc, #804] @ (1a1068 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1a0ca8 │ │ │ │ ldr r3, [pc, #792] @ (1a106c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -94396,15 +94395,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1a0c12 │ │ │ │ ldr r0, [pc, #772] @ (1a1070 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 1a0c12 │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 1a0ee2 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -94583,15 +94582,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1a0e78 │ │ │ │ ldr r1, [pc, #316] @ (1a1098 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (1a109c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 1a0e98 │ │ │ │ ldr r2, [pc, #296] @ (1a1094 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1a0e98 │ │ │ │ @@ -94609,15 +94608,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (1a1064 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1a0e12 │ │ │ │ ldr r0, [pc, #264] @ (1a10a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a0e12 │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 195920 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -94644,15 +94643,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 1a0f30 │ │ │ │ ldr r0, [pc, #192] @ (1a10ac ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a0f30 │ │ │ │ bl 1956f0 │ │ │ │ b.n 1a0f30 │ │ │ │ ldr.w sl, [pc, #180] @ 1a10b0 │ │ │ │ add sl, pc │ │ │ │ b.n 1a0fce │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -94670,78 +94669,78 @@ │ │ │ │ ldr r3, [pc, #60] @ (1a1064 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1a0fb6 │ │ │ │ ldr r0, [pc, #132] @ (1a10b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a0fb6 │ │ │ │ nop │ │ │ │ pop {r1, r2, r3, r6, r7, pc} │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r2, #88] @ 0x58 │ │ │ │ movs r1, r7 │ │ │ │ ldr r2, [r0, #80] @ 0x50 │ │ │ │ movs r1, r7 │ │ │ │ - strh r6, [r2, #22] │ │ │ │ + strh r6, [r0, #22] │ │ │ │ movs r1, r5 │ │ │ │ - strh r4, [r3, #22] │ │ │ │ + strh r4, [r1, #22] │ │ │ │ movs r1, r5 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - strh r6, [r0, #18] │ │ │ │ + strh r6, [r6, #16] │ │ │ │ movs r1, r5 │ │ │ │ cmp r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #20] │ │ │ │ + strh r0, [r6, #18] │ │ │ │ movs r1, r5 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #16] │ │ │ │ + strh r4, [r4, #16] │ │ │ │ movs r1, r5 │ │ │ │ - strh r0, [r0, #14] │ │ │ │ + strh r0, [r6, #12] │ │ │ │ movs r1, r5 │ │ │ │ - strh r6, [r1, #40] @ 0x28 │ │ │ │ + strh r6, [r7, #38] @ 0x26 │ │ │ │ movs r1, r5 │ │ │ │ ldr r6, [r3, #48] @ 0x30 │ │ │ │ movs r1, r7 │ │ │ │ - strh r6, [r6, #6] │ │ │ │ + strh r6, [r4, #6] │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xfbfc0035 │ │ │ │ - strh r0, [r3, #12] │ │ │ │ + @ instruction: 0xfbec0035 │ │ │ │ + strh r0, [r1, #12] │ │ │ │ movs r1, r5 │ │ │ │ ldr r4, [r1, #40] @ 0x28 │ │ │ │ movs r1, r7 │ │ │ │ - strh r2, [r2, #2] │ │ │ │ + strh r2, [r0, #2] │ │ │ │ movs r1, r5 │ │ │ │ adds r4, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #0] │ │ │ │ + ldrb r0, [r7, #31] │ │ │ │ movs r1, r5 │ │ │ │ - strh r0, [r5, #6] │ │ │ │ + strh r0, [r3, #6] │ │ │ │ movs r1, r5 │ │ │ │ asrs r4, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #2] │ │ │ │ + strh r6, [r7, #0] │ │ │ │ movs r1, r5 │ │ │ │ cmp r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #0] │ │ │ │ + strh r4, [r2, #0] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r2, #29] │ │ │ │ movs r1, r5 │ │ │ │ adds r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #0] │ │ │ │ + strh r6, [r4, #0] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -94762,19 +94761,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #324] @ (1a1238 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 381908 │ │ │ │ + b.w 3818f8 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r6, r0, #4 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r2, [r1, #8] │ │ │ │ ldr r5, [r1, #4] │ │ │ │ mov r0, r2 │ │ │ │ @@ -94879,18 +94878,18 @@ │ │ │ │ str.w r5, [ip, #16] │ │ │ │ strb.w lr, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 1a117a │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1a1204 │ │ │ │ b.n 1a11ae │ │ │ │ - ldr??.w r0, [r4, #53] @ 0x35 │ │ │ │ - ldrb r2, [r0, #20] │ │ │ │ + vld1.8 @ instruction: 0xf9e40035 │ │ │ │ + ldrb r2, [r6, #19] │ │ │ │ movs r1, r5 │ │ │ │ - stc 0, cr0, [r8], {44} @ 0x2c │ │ │ │ + @ instruction: 0xebf8002c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (1a13f4 ) │ │ │ │ sub sp, #12 │ │ │ │ mov sl, r2 │ │ │ │ @@ -94901,15 +94900,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 1a1400 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 1a12ea │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -95024,82 +95023,82 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (1a1408 ) │ │ │ │ ldr r0, [pc, #132] @ (1a140c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1a135a │ │ │ │ b.n 1a135e │ │ │ │ ldr r1, [pc, #112] @ (1a1410 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (1a1414 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1a1364 │ │ │ │ ldr r3, [pc, #100] @ (1a1418 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1a130c │ │ │ │ ldr r3, [pc, #92] @ (1a141c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1a130c │ │ │ │ ldr r0, [pc, #84] @ (1a1420 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 1a130c │ │ │ │ mov r0, r5 │ │ │ │ bl 1a0bb0 │ │ │ │ b.n 1a1364 │ │ │ │ ldr r3, [pc, #68] @ (1a1424 ) │ │ │ │ movw r2, #829 @ 0x33d │ │ │ │ ldr r1, [pc, #64] @ (1a1428 ) │ │ │ │ ldr r0, [pc, #68] @ (1a142c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldrb.w r0, [r2, #53] @ 0x35 │ │ │ │ - ldrb r0, [r5, #24] │ │ │ │ + strb.w r0, [r2, #53] @ 0x35 │ │ │ │ + ldrb r0, [r3, #24] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r6, #24] │ │ │ │ + ldrb r6, [r4, #24] │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xb730 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7600035 │ │ │ │ - ldrb r6, [r6, #21] │ │ │ │ + @ instruction: 0xf7500035 │ │ │ │ + ldrb r6, [r4, #21] │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf7440035 │ │ │ │ - ldrb r0, [r7, #20] │ │ │ │ + @ instruction: 0xf7340035 │ │ │ │ + ldrb r0, [r5, #20] │ │ │ │ movs r1, r5 │ │ │ │ adds r0, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #19] │ │ │ │ + ldrb r0, [r5, #19] │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf7000035 │ │ │ │ - ldrb r6, [r3, #18] │ │ │ │ + @ instruction: 0xf6f00035 │ │ │ │ + ldrb r6, [r1, #18] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r0, #19] │ │ │ │ + ldrb r2, [r6, #18] │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1a1468 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95107,23 +95106,23 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (1a1470 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1a0804 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf69e0035 │ │ │ │ - ldrb r0, [r7, #16] │ │ │ │ + @ instruction: 0xf68e0035 │ │ │ │ + ldrb r0, [r5, #16] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r0, #17] │ │ │ │ + ldrb r6, [r6, #16] │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 1a14d8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -95131,15 +95130,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (1a14e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 1622ac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (1a14e4 ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -95153,18 +95152,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xf65a0035 │ │ │ │ - ldrb r4, [r6, #15] │ │ │ │ + movw r0, #43061 @ 0xa835 │ │ │ │ + ldrb r4, [r4, #15] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r7, #15] │ │ │ │ + ldrb r6, [r5, #15] │ │ │ │ movs r1, r5 │ │ │ │ str r6, [r2, #76] @ 0x4c │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -95174,15 +95173,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (1a1550 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ bl 1a0754 │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 1a1522 │ │ │ │ bl 19aab8 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -95195,18 +95194,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf5e60035 │ │ │ │ - ldrb r0, [r0, #14] │ │ │ │ + rsbs r0, r6, #11862016 @ 0xb50000 │ │ │ │ + ldrb r0, [r6, #13] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r1, #14] │ │ │ │ + ldrb r6, [r7, #13] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 1a1600 │ │ │ │ sub sp, #20 │ │ │ │ @@ -95216,15 +95215,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (1a1604 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (1a1608 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 1a15ce │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -95266,18 +95265,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - sbcs.w r0, ip, #11862016 @ 0xb50000 │ │ │ │ - ldrb r6, [r3, #12] │ │ │ │ + sbc.w r0, ip, #11862016 @ 0xb50000 │ │ │ │ + ldrb r6, [r1, #12] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r4, [r1, #12] │ │ │ │ + ldrb r4, [r7, #11] │ │ │ │ movs r1, r5 │ │ │ │ str r2, [r4, #60] @ 0x3c │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -95287,15 +95286,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (1a16ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 1a164a │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 1a1670 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -95328,20 +95327,20 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 195584 │ │ │ │ b.n 1a165c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4be0035 │ │ │ │ - ldrb r4, [r3, #9] │ │ │ │ + @ instruction: 0xf4ae0035 │ │ │ │ + ldrb r4, [r1, #9] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r4, #9] │ │ │ │ + ldrb r6, [r2, #9] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r2, #5] │ │ │ │ + ldrb r2, [r0, #5] │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ bl 5616ba │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -95354,15 +95353,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (1a179c ) │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #176] @ (1a17a0 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 1a1740 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -95379,15 +95378,15 @@ │ │ │ │ cbnz r2, 1a176c │ │ │ │ mov r0, r3 │ │ │ │ bl 1a0754 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 381908 │ │ │ │ + b.w 3818f8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -95404,15 +95403,15 @@ │ │ │ │ bpl.n 1a16f8 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (1a17ac ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 1a16f8 │ │ │ │ ldr r2, [pc, #64] @ (1a17b0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1a1718 │ │ │ │ @@ -95420,36 +95419,36 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1a1718 │ │ │ │ ldr r0, [pc, #48] @ (1a17b4 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 1a1718 │ │ │ │ nop │ │ │ │ - ands.w r0, r2, #11862016 @ 0xb50000 │ │ │ │ - ldrb r4, [r5, #6] │ │ │ │ + and.w r0, r2, #11862016 @ 0xb50000 │ │ │ │ + ldrb r4, [r3, #6] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r7, #6] │ │ │ │ + ldrb r2, [r5, #6] │ │ │ │ movs r1, r5 │ │ │ │ uxth r0, r5 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #6] │ │ │ │ + ldrb r0, [r5, #6] │ │ │ │ movs r1, r5 │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #6] │ │ │ │ + ldrb r0, [r4, #6] │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #196] @ 1a1890 │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -95467,15 +95466,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 162294 │ │ │ │ ldrb.w r0, [r6, #85] @ 0x55 │ │ │ │ cbz r0, 1a183a │ │ │ │ @@ -95493,15 +95492,15 @@ │ │ │ │ bne.n 1a1818 │ │ │ │ ldr r1, [pc, #120] @ (1a18a4 ) │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 2cb6a8 │ │ │ │ + bl 2cb698 │ │ │ │ ldr r2, [pc, #108] @ (1a18a8 ) │ │ │ │ ldr r3, [pc, #84] @ (1a1894 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -95525,22 +95524,22 @@ │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 1a1822 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xf3160035 │ │ │ │ + @ instruction: 0xf3060035 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cbz r6, 1a18c8 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r2, [r4, #2] │ │ │ │ + ldrb r2, [r2, #2] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r5, #2] │ │ │ │ + ldrb r6, [r3, #2] │ │ │ │ movs r1, r5 │ │ │ │ str r0, [r3, #20] │ │ │ │ movs r1, r7 │ │ │ │ cbz r2, 1a18c2 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -95561,15 +95560,15 @@ │ │ │ │ ldr r1, [pc, #232] @ (1a19c0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 162294 │ │ │ │ ldrb.w r3, [r4, #85] @ 0x55 │ │ │ │ cbz r3, 1a1902 │ │ │ │ @@ -95598,15 +95597,15 @@ │ │ │ │ cbz r3, 1a198c │ │ │ │ ldr r1, [pc, #148] @ (1a19c8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 2ca6b8 │ │ │ │ + bl 2ca6a8 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1a1904 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1a1902 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ @@ -95643,36 +95642,36 @@ │ │ │ │ ldr r3, [pc, #52] @ (1a19d4 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #260] @ 0x104 │ │ │ │ bl 195584 │ │ │ │ b.n 1a1932 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf2240035 │ │ │ │ + @ instruction: 0xf2140035 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #272 @ 0x110 │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r6, #30] │ │ │ │ + strb r0, [r4, #30] │ │ │ │ movs r1, r5 │ │ │ │ - strb r6, [r7, #30] │ │ │ │ + strb r6, [r5, #30] │ │ │ │ movs r1, r5 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ str r6, [r1, #4] │ │ │ │ movs r1, r7 │ │ │ │ - strb r4, [r1, #25] │ │ │ │ + strb r4, [r7, #24] │ │ │ │ movs r1, r5 │ │ │ │ bl c59d2 │ │ │ │ bl 2599d6 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1a19e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ str r6, [r7, #20] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -95681,44 +95680,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (1a1a8c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #128] @ (1a1a90 ) │ │ │ │ ldr r3, [pc, #128] @ (1a1a94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (1a1a98 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (1a1a9c ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (1a1aa0 ) │ │ │ │ add r2, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r3, [pc, #120] @ (1a1aa4 ) │ │ │ │ ldr r2, [pc, #124] @ (1a1aa8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (1a1aac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r3, [pc, #112] @ (1a1ab0 ) │ │ │ │ ldr r2, [pc, #116] @ (1a1ab4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (1a1ab8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r2, [pc, #108] @ (1a1abc ) │ │ │ │ ldr r3, [pc, #108] @ (1a1ac0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (1a1ac4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -95726,59 +95725,59 @@ │ │ │ │ ldr r4, [pc, #104] @ (1a1ac8 ) │ │ │ │ ldr r2, [pc, #104] @ (1a1acc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c7250 │ │ │ │ + bl 2c7240 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xf1880035 │ │ │ │ - subs r5, #126 @ 0x7e │ │ │ │ + sbcs.w r0, r8, #53 @ 0x35 │ │ │ │ + subs r5, #110 @ 0x6e │ │ │ │ movs r1, r5 │ │ │ │ - subs r5, #86 @ 0x56 │ │ │ │ + subs r5, #70 @ 0x46 │ │ │ │ movs r1, r5 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #8] │ │ │ │ + ldrb r4, [r1, #8] │ │ │ │ movs r1, r5 │ │ │ │ lsrs r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #400 @ 0x190 │ │ │ │ movs r2, r7 │ │ │ │ lsrs r5, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #8] │ │ │ │ + ldrb r2, [r7, #7] │ │ │ │ movs r1, r5 │ │ │ │ lsrs r5, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #3 │ │ │ │ + lsrs r4, r6, #2 │ │ │ │ movs r0, r6 │ │ │ │ adds r4, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #8] │ │ │ │ + ldrb r2, [r6, #7] │ │ │ │ movs r1, r5 │ │ │ │ lsrs r5, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #7] │ │ │ │ + ldrb r4, [r2, #7] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ @@ -95844,15 +95843,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -95928,28 +95927,28 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #636] @ (1a1eec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a1dce │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #624] @ (1a1ef0 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ ldr r2, [pc, #600] @ (1a1ef4 ) │ │ │ │ ldr r3, [pc, #564] @ (1a1ed4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3 │ │ │ │ @@ -95969,15 +95968,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40ba84 │ │ │ │ + bl 40ba74 │ │ │ │ b.n 1a1c9a │ │ │ │ sub.w r2, r3, #352 @ 0x160 │ │ │ │ cmp.w r2, #352 @ 0x160 │ │ │ │ bcc.n 1a1d32 │ │ │ │ ldrb.w r2, [r0, #-100] │ │ │ │ asrs r2, r1 │ │ │ │ ldr.w r1, [r5, #816] @ 0x330 │ │ │ │ @@ -96029,15 +96028,15 @@ │ │ │ │ ldr r4, [pc, #376] @ (1a1ef8 ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a1c9a │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #15 │ │ │ │ movw r1, #17699 @ 0x4523 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ @@ -96051,24 +96050,24 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ ldr r1, [pc, #320] @ (1a1f04 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 16123c │ │ │ │ b.n 1a1c9a │ │ │ │ ldr r1, [pc, #304] @ (1a1f08 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cbz r3, 1a1e38 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #284] @ (1a1f0c ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, #860] @ 0x35c │ │ │ │ @@ -96086,15 +96085,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #244] @ (1a1f10 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #326 @ 0x146 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a1dce │ │ │ │ ldrb.w r3, [sp, #15] │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 1a1e40 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ b.n 1a1c16 │ │ │ │ mov r0, r5 │ │ │ │ @@ -96133,70 +96132,70 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #124] @ (1a1f1c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a1dce │ │ │ │ ldr r2, [pc, #112] @ (1a1f20 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #112] @ (1a1f24 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ ldr r1, [pc, #104] @ (1a1f28 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a1dce │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #3] │ │ │ │ + ldrb r6, [r5, #3] │ │ │ │ movs r1, r5 │ │ │ │ - ands.w r0, sl, #53 @ 0x35 │ │ │ │ - ldrb r4, [r1, #4] │ │ │ │ + and.w r0, sl, #53 @ 0x35 │ │ │ │ + ldrb r4, [r7, #3] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r1, #3] │ │ │ │ + ldrb r6, [r7, #2] │ │ │ │ movs r1, r5 │ │ │ │ - vqadd.s16 d0, d10, d21 │ │ │ │ - strb r6, [r6, #31] │ │ │ │ + vqadd.s8 d0, d10, d21 │ │ │ │ + strb r6, [r4, #31] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r3, #0] │ │ │ │ + ldrb r6, [r1, #0] │ │ │ │ movs r1, r5 │ │ │ │ add r4, sp, #1000 @ 0x3e8 │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r0, #28] │ │ │ │ + strb r0, [r6, #27] │ │ │ │ movs r1, r5 │ │ │ │ - strb r4, [r3, #30] │ │ │ │ + strb r4, [r1, #30] │ │ │ │ movs r1, r5 │ │ │ │ - stcl 0, cr0, [r4, #212] @ 0xd4 │ │ │ │ - strb r0, [r4, #26] │ │ │ │ + ldc 0, cr0, [r4, #212]! @ 0xd4 │ │ │ │ + strb r0, [r2, #26] │ │ │ │ movs r1, r5 │ │ │ │ lsls r3, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1a26ac │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r5, #26] │ │ │ │ + strb r0, [r3, #26] │ │ │ │ movs r1, r5 │ │ │ │ - strb r4, [r1, #25] │ │ │ │ + strb r4, [r7, #24] │ │ │ │ movs r1, r5 │ │ │ │ - stcl 0, cr0, [r8], #212 @ 0xd4 │ │ │ │ - strb r4, [r0, #23] │ │ │ │ + ldcl 0, cr0, [r8], {53} @ 0x35 │ │ │ │ + strb r4, [r6, #22] │ │ │ │ movs r1, r5 │ │ │ │ - strb r4, [r2, #25] │ │ │ │ + strb r4, [r0, #25] │ │ │ │ movs r1, r5 │ │ │ │ - stcl 0, cr0, [r8], {53} @ 0x35 │ │ │ │ - strb r4, [r4, #22] │ │ │ │ + ldc 0, cr0, [r8], #212 @ 0xd4 │ │ │ │ + strb r4, [r2, #22] │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (1a2298 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -96385,15 +96384,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 1625e0 <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 161238 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1a1fd2 │ │ │ │ b.n 1a2108 │ │ │ │ @@ -96513,16 +96512,16 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 19b420 │ │ │ │ b.n 1a1f4c │ │ │ │ add r2, sp, #336 @ 0x150 │ │ │ │ movs r2, r7 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, r2, r5, rrx │ │ │ │ - strb r2, [r7, #16] │ │ │ │ + orr.w r0, r2, r5, rrx │ │ │ │ + strb r2, [r5, #16] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1a22f0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -96531,29 +96530,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (1a22f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xe8c60035 │ │ │ │ - strb r0, [r4, #6] │ │ │ │ + ldmia.w r6!, {r0, r2, r4, r5} │ │ │ │ + strb r0, [r2, #6] │ │ │ │ movs r1, r5 │ │ │ │ - strb r2, [r6, #6] │ │ │ │ + strb r2, [r4, #6] │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1a2340 │ │ │ │ sub sp, #12 │ │ │ │ @@ -96561,28 +96560,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (1a2348 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrd r0, r0, [r2], #-212 @ 0xd4 │ │ │ │ - strb r4, [r1, #5] │ │ │ │ + strd r0, r0, [r2], #-212 @ 0xd4 │ │ │ │ + strb r4, [r7, #4] │ │ │ │ movs r1, r5 │ │ │ │ - strb r6, [r3, #5] │ │ │ │ + strb r6, [r1, #5] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1a2390 │ │ │ │ sub sp, #8 │ │ │ │ @@ -96591,28 +96590,28 @@ │ │ │ │ ldr r1, [pc, #48] @ (1a2398 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xe8220035 │ │ │ │ - strb r4, [r7, #3] │ │ │ │ + @ instruction: 0xe8120035 │ │ │ │ + strb r4, [r5, #3] │ │ │ │ movs r1, r5 │ │ │ │ - strb r6, [r1, #4] │ │ │ │ + strb r6, [r7, #3] │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1a23dc │ │ │ │ sub sp, #12 │ │ │ │ @@ -96620,28 +96619,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (1a23e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 1a2384 │ │ │ │ + b.n 1a2364 │ │ │ │ movs r5, r6 │ │ │ │ - strb r4, [r5, #2] │ │ │ │ + strb r4, [r3, #2] │ │ │ │ movs r1, r5 │ │ │ │ - strb r6, [r7, #2] │ │ │ │ + strb r6, [r5, #2] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1a242c │ │ │ │ sub sp, #8 │ │ │ │ @@ -96650,29 +96649,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (1a2434 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 1a233c │ │ │ │ + b.n 1a231c │ │ │ │ movs r5, r6 │ │ │ │ - strb r0, [r4, #1] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ movs r1, r5 │ │ │ │ - strb r2, [r6, #1] │ │ │ │ + strb r2, [r4, #1] │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1a2478 │ │ │ │ sub sp, #12 │ │ │ │ @@ -96680,28 +96679,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (1a2480 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 1a22e8 │ │ │ │ + b.n 1a22c8 │ │ │ │ movs r5, r6 │ │ │ │ - strb r0, [r2, #0] │ │ │ │ + strb r0, [r0, #0] │ │ │ │ movs r1, r5 │ │ │ │ - strb r2, [r4, #0] │ │ │ │ + strb r2, [r2, #0] │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1a24bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -96709,24 +96708,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (1a24c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - b.n 1a2294 │ │ │ │ + b.n 1a2274 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [r0, #124] @ 0x7c │ │ │ │ + ldr r4, [r6, #120] @ 0x78 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [r2, #124] @ 0x7c │ │ │ │ + ldr r6, [r0, #124] @ 0x7c │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (1a2530 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -96734,44 +96733,44 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (1a2538 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 1a251c │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 1a2528 │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 16123c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 160878 │ │ │ │ ldr r1, [pc, #16] @ (1a253c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 1a2504 │ │ │ │ - b.n 1a2284 │ │ │ │ + b.n 1a2264 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [r0, #120] @ 0x78 │ │ │ │ + ldr r4, [r6, #116] @ 0x74 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [r2, #120] @ 0x78 │ │ │ │ + ldr r4, [r0, #120] @ 0x78 │ │ │ │ movs r1, r5 │ │ │ │ bgt.n 1a247c │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -96784,15 +96783,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 1a2592 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 162a18 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -96807,30 +96806,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #48] @ (1a25c8 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r0, [r2, #112] @ 0x70 │ │ │ │ + ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, r5 │ │ │ │ - b.n 1a2220 │ │ │ │ + b.n 1a2200 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r6, [r2, #112] @ 0x70 │ │ │ │ + ldr r6, [r0, #112] @ 0x70 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [r4, #124] @ 0x7c │ │ │ │ + ldr r4, [r2, #124] @ 0x7c │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001a25cc : │ │ │ │ ldr r3, [pc, #124] @ (1a264c ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 1a25e6 │ │ │ │ @@ -96868,33 +96867,33 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (1a265c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bgt.n 1a2654 │ │ │ │ movs r2, r7 │ │ │ │ ldrb r6, [r2, #29] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [r4, #120] @ 0x78 │ │ │ │ + ldr r4, [r2, #120] @ 0x78 │ │ │ │ movs r1, r5 │ │ │ │ ldrb r4, [r4, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [r0, #120] @ 0x78 │ │ │ │ + ldr r0, [r6, #116] @ 0x74 │ │ │ │ movs r1, r5 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1a26de │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 1a26a2 │ │ │ │ @@ -97073,53 +97072,53 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (1a2840 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - str r2, [sp, #720] @ 0x2d0 │ │ │ │ + str r2, [sp, #656] @ 0x290 │ │ │ │ movs r0, r6 │ │ │ │ - ldrb r6, [r2, #14] │ │ │ │ + ldrb r6, [r0, #14] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r6, #104] @ 0x68 │ │ │ │ + ldr r4, [r4, #104] @ 0x68 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [r5, #104] @ 0x68 │ │ │ │ + ldr r6, [r3, #104] @ 0x68 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [r5, #104] @ 0x68 │ │ │ │ + ldr r4, [r3, #104] @ 0x68 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [r5, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #104] @ 0x68 │ │ │ │ movs r1, r5 │ │ │ │ - b.n 1a2ad0 │ │ │ │ + b.n 1a2ab0 │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r5, #13] │ │ │ │ + ldrb r4, [r3, #13] │ │ │ │ movs r7, r5 │ │ │ │ - stmia r2!, {r1, r2, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - subs r0, r1, r7 │ │ │ │ + subs r0, r7, r6 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r6, [r6, #96] @ 0x60 │ │ │ │ + ldr r6, [r4, #96] @ 0x60 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [r3, #100] @ 0x64 │ │ │ │ + ldr r4, [r1, #100] @ 0x64 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [r4, #100] @ 0x64 │ │ │ │ + ldr r2, [r2, #100] @ 0x64 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [r7, #104] @ 0x68 │ │ │ │ + ldr r4, [r5, #104] @ 0x68 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [r0, #108] @ 0x6c │ │ │ │ + ldr r6, [r6, #104] @ 0x68 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [r2, #104] @ 0x68 │ │ │ │ + ldr r4, [r0, #104] @ 0x68 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [r6, #100] @ 0x64 │ │ │ │ + ldr r6, [r4, #100] @ 0x64 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [r3, #100] @ 0x64 │ │ │ │ + ldr r0, [r1, #100] @ 0x64 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [r7, #96] @ 0x60 │ │ │ │ + ldr r2, [r5, #96] @ 0x60 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ + ldr r0, [r3, #104] @ 0x68 │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 1a2862 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ @@ -97312,26 +97311,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 1a2a8e │ │ │ │ ldr r2, [pc, #152] @ (1a2a98 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #144] @ (1a2a9c ) │ │ │ │ ldr r3, [pc, #144] @ (1a2aa0 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (1a2aa4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -97374,19 +97373,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 162688 │ │ │ │ nop │ │ │ │ ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ movs r2, r7 │ │ │ │ movs r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #72] @ 0x48 │ │ │ │ + ldr r4, [r1, #72] @ 0x48 │ │ │ │ movs r1, r5 │ │ │ │ - b.n 1a2e58 │ │ │ │ + b.n 1a2e38 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [r0, #72] @ 0x48 │ │ │ │ + ldr r4, [r6, #68] @ 0x44 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (1a2b58 ) │ │ │ │ @@ -97398,32 +97397,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2cf8c4 │ │ │ │ + bl 2cf8b4 │ │ │ │ cbz r0, 1a2b06 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 16056c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1a29d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 1a2b30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ec640 │ │ │ │ + bl 3ec630 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (1a2b60 ) │ │ │ │ ldr r3, [pc, #80] @ (1a2b5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -97519,25 +97518,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (1a2c3c ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a2bcc │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #40] @ 0x28 │ │ │ │ + ldr r4, [r3, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #176] @ (1a2d00 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -97562,22 +97561,22 @@ │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 1a2ce2 │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 2cf8c4 │ │ │ │ + bl 2cf8b4 │ │ │ │ cbz r0, 1a2c9e │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 1a29d4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1a26ec │ │ │ │ blx 162a18 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 1a2cd2 │ │ │ │ ldr r2, [pc, #88] @ (1a2d08 ) │ │ │ │ @@ -97593,43 +97592,43 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ec550 │ │ │ │ + bl 3ec540 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ movs r4, #0 │ │ │ │ b.n 1a2cae │ │ │ │ ldr r3, [pc, #40] @ (1a2d0c ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (1a2d10 ) │ │ │ │ ldr r1, [pc, #40] @ (1a2d14 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a2c9e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r5, [sp, #264] @ 0x108 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #920] @ 0x398 │ │ │ │ movs r2, r7 │ │ │ │ - svc 6 │ │ │ │ + udf #246 @ 0xf6 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [r4, #36] @ 0x24 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ + ldr r6, [r3, #24] │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -97660,20 +97659,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (1a2e00 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ ldr r1, [pc, #136] @ (1a2e04 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 1a2dd6 │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 1a2da0 │ │ │ │ cbz r5, 1a2dac │ │ │ │ @@ -97695,109 +97694,109 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 1a2d4a │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 1a2d4a │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r3, [pc, #40] @ (1a2e08 ) │ │ │ │ ldr r2, [pc, #44] @ (1a2e0c ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (1a2e10 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ movw r2, #3731 @ 0xe93 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1a2d4c │ │ │ │ - ldr r6, [r1, #32] │ │ │ │ + ldr r6, [r7, #28] │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [r1, #32] │ │ │ │ + ldr r4, [r7, #28] │ │ │ │ movs r1, r5 │ │ │ │ - udf #12 │ │ │ │ + ble.n 1a2e04 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [r6, #24] │ │ │ │ + ldr r4, [r4, #24] │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [r6, #8] │ │ │ │ + ldr r6, [r4, #8] │ │ │ │ movs r1, r5 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 1a2e5e │ │ │ │ mov r4, r1 │ │ │ │ - bl 2d532c │ │ │ │ + bl 2d531c │ │ │ │ ldr r1, [pc, #128] @ (1a2eb4 ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 2d5380 │ │ │ │ + bl 2d5370 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 2d54ac │ │ │ │ + bl 2d549c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1a2ea0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1a2e3a │ │ │ │ ldr r1, [pc, #100] @ (1a2eb8 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 2d5688 │ │ │ │ + bl 2d5678 │ │ │ │ cbz r5, 1a2e92 │ │ │ │ - bl 2d532c │ │ │ │ + bl 2d531c │ │ │ │ ldr r1, [pc, #84] @ (1a2ebc ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 2d5380 │ │ │ │ + bl 2d5370 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 2d54ac │ │ │ │ + bl 2d549c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1a2ea0 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1a2e6e │ │ │ │ ldr r1, [pc, #56] @ (1a2ec0 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 2d5688 │ │ │ │ + bl 2d5678 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - ldr r0, [r1, #24] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ movs r1, r5 │ │ │ │ ldrsh r5, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #20] │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ movs r1, r5 │ │ │ │ ldrsh r1, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -97882,15 +97881,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 4023a0 │ │ │ │ + bl 402390 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1a310e │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -97957,18 +97956,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (1a3150 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3790 @ 0xece │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ b.n 1a2f34 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 1a30d6 │ │ │ │ ldr r0, [pc, #220] @ (1a3154 ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -97991,159 +97990,159 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (1a3160 ) │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3851 @ 0xf0b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a3064 │ │ │ │ ldr r3, [pc, #168] @ (1a3164 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (1a3168 ) │ │ │ │ ldr r1, [pc, #168] @ (1a316c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3813 @ 0xee5 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a3064 │ │ │ │ ldr r3, [pc, #152] @ (1a3170 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (1a3174 ) │ │ │ │ ldr r1, [pc, #152] @ (1a3178 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3831 @ 0xef7 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a3064 │ │ │ │ ldr r3, [pc, #136] @ (1a317c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (1a3180 ) │ │ │ │ ldr r1, [pc, #136] @ (1a3184 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3806 @ 0xede │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a3064 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (1a3188 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (1a318c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (1a3190 ) │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3846 @ 0xf06 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a3064 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r0, #12] │ │ │ │ + ldr r4, [r6, #8] │ │ │ │ movs r1, r5 │ │ │ │ ldr r2, [sp, #384] @ 0x180 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r1, #28 │ │ │ │ + lsls r0, r7, #27 │ │ │ │ movs r5, r5 │ │ │ │ - blt.n 1a3088 │ │ │ │ + blt.n 1a3068 │ │ │ │ movs r5, r6 │ │ │ │ - str r4, [r1, #120] @ 0x78 │ │ │ │ + str r4, [r7, #116] @ 0x74 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r0, #100] @ 0x64 │ │ │ │ + str r6, [r6, #96] @ 0x60 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r6, r2, #25 │ │ │ │ + lsls r6, r0, #25 │ │ │ │ movs r5, r5 │ │ │ │ - blt.n 1a31f4 │ │ │ │ + blt.n 1a31d4 │ │ │ │ movs r5, r6 │ │ │ │ - str r6, [r2, #124] @ 0x7c │ │ │ │ + str r6, [r0, #124] @ 0x7c │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r6, #92] @ 0x5c │ │ │ │ + str r2, [r4, #92] @ 0x5c │ │ │ │ movs r1, r5 │ │ │ │ - blt.n 1a31c4 │ │ │ │ + blt.n 1a31a4 │ │ │ │ movs r5, r6 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ + str r4, [r1, #116] @ 0x74 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r2, #92] @ 0x5c │ │ │ │ + str r6, [r0, #92] @ 0x5c │ │ │ │ movs r1, r5 │ │ │ │ - blt.n 1a3198 │ │ │ │ + blt.n 1a3178 │ │ │ │ movs r5, r6 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ + str r4, [r1, #116] @ 0x74 │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r7, #88] @ 0x58 │ │ │ │ + str r2, [r5, #88] @ 0x58 │ │ │ │ movs r1, r5 │ │ │ │ - bge.n 1a316c │ │ │ │ + bge.n 1a314c │ │ │ │ movs r5, r6 │ │ │ │ - str r4, [r1, #112] @ 0x70 │ │ │ │ + str r4, [r7, #108] @ 0x6c │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r3, #88] @ 0x58 │ │ │ │ + str r6, [r1, #88] @ 0x58 │ │ │ │ movs r1, r5 │ │ │ │ - bge.n 1a313c │ │ │ │ + bge.n 1a311c │ │ │ │ movs r5, r6 │ │ │ │ - str r2, [r0, #116] @ 0x74 │ │ │ │ + str r2, [r6, #112] @ 0x70 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r7, #84] @ 0x54 │ │ │ │ + str r6, [r5, #84] @ 0x54 │ │ │ │ movs r1, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 1a31b2 │ │ │ │ - bl 2d586c │ │ │ │ + bl 2d585c │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 1a31c4 │ │ │ │ - bl 2d586c │ │ │ │ + bl 2d585c │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 1a31e8 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 1a31f8 │ │ │ │ - bl 2c38c0 │ │ │ │ + bl 2c38b0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 16087c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 1a323a │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 1a321a │ │ │ │ - bl 2c38c0 │ │ │ │ + bl 2c38b0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 16087c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -98157,15 +98156,15 @@ │ │ │ │ bl 199884 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 1a320a │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1a3250 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 40ce18 │ │ │ │ + b.w 40ce08 │ │ │ │ ldmia r7, {r1, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 1a3264 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -98196,19 +98195,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1a32bc ) │ │ │ │ ldr r0, [pc, #20] @ (1a32c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - bls.n 1a3344 │ │ │ │ + bls.n 1a3324 │ │ │ │ movs r5, r6 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ + str r2, [r4, #60] @ 0x3c │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r4, #92] @ 0x5c │ │ │ │ + str r6, [r2, #92] @ 0x5c │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (1a33a8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -98225,15 +98224,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 1a3328 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 1a3308 │ │ │ │ - bl 2e1254 │ │ │ │ + bl 2e1244 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 1a331a │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 1a331a │ │ │ │ blx 162a18 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -98247,30 +98246,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 16056c │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 2cf8d4 │ │ │ │ + bl 2cf8c4 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 1a3358 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 1a29d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1a32f2 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 3ec58c │ │ │ │ + bl 3ec57c │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1a3328 │ │ │ │ ldr r2, [pc, #52] @ (1a33b0 ) │ │ │ │ ldr r3, [pc, #44] @ (1a33ac ) │ │ │ │ add r2, pc │ │ │ │ @@ -98359,15 +98358,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 40a4e0 │ │ │ │ + bl 40a4d0 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 1a345e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -98486,15 +98485,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 1a35fe │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 2d3b10 │ │ │ │ + bl 2d3b00 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -98528,26 +98527,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1a35a2 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (1a3648 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a35a2 │ │ │ │ nop │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #40] @ 0x28 │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (1a3700 ) │ │ │ │ @@ -98559,26 +98558,26 @@ │ │ │ │ beq.n 1a368e │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1a36d4 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (1a3704 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1a36da │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 1a368e │ │ │ │ mov r0, r5 │ │ │ │ bl 1a3584 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -98598,15 +98597,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1a3684 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (1a3710 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a3684 │ │ │ │ ldr r0, [pc, #60] @ (1a3714 ) │ │ │ │ add r0, pc │ │ │ │ b.n 1a367c │ │ │ │ ldr r3, [pc, #60] @ (1a3718 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -98618,32 +98617,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1a3684 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (1a371c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a3684 │ │ │ │ nop │ │ │ │ str r3, [sp, #216] @ 0xd8 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #32] │ │ │ │ + str r0, [r5, #32] │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r4, #32] │ │ │ │ + str r6, [r2, #32] │ │ │ │ movs r1, r5 │ │ │ │ cmp r1, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #32] │ │ │ │ + str r6, [r5, #32] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (1a3894 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -98665,15 +98664,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1a37f2 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 2d3a1c │ │ │ │ + bl 2d3a0c │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 1a3818 │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 1a3788 │ │ │ │ @@ -98682,15 +98681,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 41ea68 │ │ │ │ + bl 41ea58 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 1a37ae │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 1a3824 │ │ │ │ cbnz r3, 1a37ca │ │ │ │ @@ -98700,15 +98699,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (1a38a0 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 2d3c68 │ │ │ │ + bl 2d3c58 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (1a38a4 ) │ │ │ │ ldr r3, [pc, #204] @ (1a389c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -98725,15 +98724,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1a3760 │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 2d3a1c │ │ │ │ + bl 2d3a0c │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 1a3818 │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 1a3776 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -98756,15 +98755,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1a37ae │ │ │ │ ldr r0, [pc, #112] @ (1a38b4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1a37ca │ │ │ │ b.n 1a37b0 │ │ │ │ blx 160ba8 │ │ │ │ b.n 1a37b6 │ │ │ │ ldr r2, [pc, #72] @ (1a38a8 ) │ │ │ │ @@ -98783,15 +98782,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 1a3786 │ │ │ │ ldr r0, [pc, #60] @ (1a38bc ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1a3786 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [sp, #384] @ 0x180 │ │ │ │ movs r2, r7 │ │ │ │ str r2, [sp, #352] @ 0x160 │ │ │ │ @@ -98804,19 +98803,19 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #24] │ │ │ │ + str r4, [r6, #20] │ │ │ │ movs r1, r5 │ │ │ │ subs r0, r6, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #12] │ │ │ │ + str r6, [r4, #12] │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 1a3e28 │ │ │ │ @@ -98842,28 +98841,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 19baa8 │ │ │ │ ldr.w r7, [pc, #1308] @ 1a3e2c │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1a3ae0 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 1a3e30 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 1a3e34 │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 19ba78 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -99309,15 +99308,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1a3bdc │ │ │ │ ldr r0, [pc, #188] @ (1a3e44 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a3bdc │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 19ba78 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1a3b78 │ │ │ │ @@ -99335,70 +99334,70 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 1a3c42 │ │ │ │ ldr r0, [pc, #128] @ (1a3e4c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a3c42 │ │ │ │ ldr r3, [pc, #100] @ (1a3e3c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1a3bdc │ │ │ │ ldr r3, [pc, #88] @ (1a3e40 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1a3bdc │ │ │ │ ldr r0, [pc, #92] @ (1a3e50 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a3bdc │ │ │ │ ldr r3, [pc, #72] @ (1a3e48 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1a3c42 │ │ │ │ ldr r3, [pc, #48] @ (1a3e40 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1a3c42 │ │ │ │ ldr r0, [pc, #56] @ (1a3e54 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a3c42 │ │ │ │ nop │ │ │ │ str r0, [sp, #752] @ 0x2f0 │ │ │ │ movs r2, r7 │ │ │ │ - movs r4, #58 @ 0x3a │ │ │ │ + movs r4, #42 @ 0x2a │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #166 @ 0xa6 │ │ │ │ + movs r1, #150 @ 0x96 │ │ │ │ movs r1, r5 │ │ │ │ - bcs.n 1a3da8 │ │ │ │ + bcs.n 1a3d88 │ │ │ │ movs r5, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, r3] │ │ │ │ + ldrb r0, [r6, r2] │ │ │ │ movs r1, r5 │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, r1] │ │ │ │ + ldrb r6, [r1, r1] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r2, r1] │ │ │ │ + ldrb r2, [r0, r1] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r1, r0] │ │ │ │ + ldrh r6, [r7, r7] │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (1a3f04 ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -99423,15 +99422,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1993bc │ │ │ │ ldr r2, [pc, #100] @ (1a3f08 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r2, [pc, #92] @ (1a3f0c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 1a3ede │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -99458,27 +99457,27 @@ │ │ │ │ bpl.n 1a3eb6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (1a3f18 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a3eb6 │ │ │ │ ldrh r6, [r4, #24] │ │ │ │ movs r2, r7 │ │ │ │ movs r3, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, r5] │ │ │ │ + ldrh r0, [r3, r5] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001a3f1c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -99498,15 +99497,15 @@ │ │ │ │ cbz r3, 1a3f4e │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbnz r3, 1a3f6e │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -99519,46 +99518,46 @@ │ │ │ │ bl 1a32c4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r2, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2cf8c4 │ │ │ │ + bl 2cf8b4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1a3fc8 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 1a4002 │ │ │ │ bls.n 1a3fd8 │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 1a401e │ │ │ │ ldr r3, [pc, #136] @ (1a402c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #128] @ (1a4030 ) │ │ │ │ ldr r2, [pc, #132] @ (1a4034 ) │ │ │ │ ldr r1, [pc, #132] @ (1a4038 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ mov.w r2, #414 @ 0x19e │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r5 │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ec604 │ │ │ │ + bl 3ec5f4 │ │ │ │ movs r4, #0 │ │ │ │ b.n 1a3f5a │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -99590,19 +99589,19 @@ │ │ │ │ nop │ │ │ │ ldrh r6, [r4, #18] │ │ │ │ movs r2, r7 │ │ │ │ stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ movs r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5} │ │ │ │ movs r5, r6 │ │ │ │ - ldrsb r0, [r7, r3] │ │ │ │ + ldrsb r0, [r5, r3] │ │ │ │ movs r1, r5 │ │ │ │ - ldrsb r6, [r3, r3] │ │ │ │ + ldrsb r6, [r1, r3] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001a403c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -99643,21 +99642,21 @@ │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 1a40de │ │ │ │ ldr r3, [pc, #200] @ (1a4180 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2c6bd4 │ │ │ │ + bl 2c6bc4 │ │ │ │ ldr r2, [pc, #188] @ (1a4184 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbnz r3, 1a4108 │ │ │ │ @@ -99717,21 +99716,21 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ stmia r1!, {r3, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ ldrh r2, [r0, #10] │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r3!, {r1, r7} │ │ │ │ + ldmia r3!, {r1, r4, r5, r6} │ │ │ │ movs r5, r6 │ │ │ │ - movs r2, #252 @ 0xfc │ │ │ │ + movs r2, #236 @ 0xec │ │ │ │ movs r3, r5 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r0, #160]! @ 0xa0 │ │ │ │ + ldc2l 0, cr0, [r0, #160] @ 0xa0 │ │ │ │ │ │ │ │ 001a4188 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #220] @ (1a4274 ) │ │ │ │ @@ -99751,24 +99750,24 @@ │ │ │ │ ldr.w r1, [r4, #2976] @ 0xba0 │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1a41aa │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 1a4208 │ │ │ │ ldr r5, [pc, #172] @ (1a4278 ) │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #168] @ (1a427c ) │ │ │ │ ldr r1, [pc, #172] @ (1a4280 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr.w r2, [r4, #3020] @ 0xbcc │ │ │ │ cbz r3, 1a4252 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -99784,15 +99783,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (1a428c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -99803,52 +99802,52 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #84] @ (1a4298 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a4222 │ │ │ │ mov r0, r2 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r2, [pc, #64] @ (1a429c ) │ │ │ │ ldr r1, [pc, #68] @ (1a42a0 ) │ │ │ │ add.w r3, r5, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a4222 │ │ │ │ stmia r0!, {r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r2, {r2, r3, r4} │ │ │ │ + ldmia r2, {r2, r3} │ │ │ │ movs r5, r6 │ │ │ │ - asrs r6, r7, #23 │ │ │ │ + asrs r6, r5, #23 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r6, r2, #24 │ │ │ │ + asrs r6, r0, #24 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r1!, {r5, r6, r7} │ │ │ │ + ldmia r1!, {r4, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ + ldr r2, [r3, r2] │ │ │ │ movs r1, r5 │ │ │ │ - strb r0, [r1, r2] │ │ │ │ + strb r0, [r7, r1] │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [r3, r1] │ │ │ │ + ldr r4, [r1, r1] │ │ │ │ movs r1, r5 │ │ │ │ - strb r0, [r3, r1] │ │ │ │ + strb r0, [r1, r1] │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [r6, r1] │ │ │ │ + ldr r4, [r4, r1] │ │ │ │ movs r1, r5 │ │ │ │ - strb r2, [r7, r0] │ │ │ │ + strb r2, [r5, r0] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001a42a4 : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 160478 │ │ │ │ │ │ │ │ @@ -100013,24 +100012,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 1a4486 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 1a2c40 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 1a4486 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 3f2580 │ │ │ │ + bl 3f2570 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ec550 │ │ │ │ + bl 3ec540 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 41e99c │ │ │ │ + bl 41e98c │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 41e99c │ │ │ │ + bl 41e98c │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 3ec58c │ │ │ │ + bl 3ec57c │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 1aa6f4 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 1ae1a0 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 1b3390 │ │ │ │ mov r0, r4 │ │ │ │ @@ -100061,32 +100060,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 1a4574 │ │ │ │ ldr r1, [pc, #156] @ (1a45b0 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 1a452e │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 19588c │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 405eb8 │ │ │ │ + bl 405ea8 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 1a4540 │ │ │ │ - bl 418254 │ │ │ │ + bl 418244 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 41e99c │ │ │ │ + bl 41e98c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 160878 │ │ │ │ @@ -100105,31 +100104,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1a4446 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (1a45bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a4446 │ │ │ │ strh r6, [r3, #42] @ 0x2a │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r5, r3] │ │ │ │ + ldrsb r6, [r3, r3] │ │ │ │ movs r1, r5 │ │ │ │ - ldrsb r2, [r6, r0] │ │ │ │ + ldrsb r2, [r4, r0] │ │ │ │ movs r1, r5 │ │ │ │ asrs r4, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r5] │ │ │ │ + strb r0, [r3, r5] │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 1a5018 │ │ │ │ @@ -100264,15 +100263,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 40ad04 │ │ │ │ + bl 40acf4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 1a4950 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -100450,25 +100449,25 @@ │ │ │ │ b.n 1a46f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 40ad04 │ │ │ │ + bl 40acf4 │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 1a47ea │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 19c794 │ │ │ │ ldr.w r1, [pc, #1756] @ 1a5030 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 1a4c54 │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -100620,35 +100619,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 40ad04 │ │ │ │ + bl 40acf4 │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 1a4bc2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 40adbc │ │ │ │ + bl 40adac │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 40a67c │ │ │ │ + bl 40a66c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 1a4ba0 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -100656,15 +100655,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 1a4b96 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 40a67c │ │ │ │ + bl 40a66c │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 1a4ba0 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 1a4b84 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -100731,15 +100730,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 1a49be │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (1a5044 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a49be │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -100865,21 +100864,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 433780 │ │ │ │ + bl 433770 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 433780 │ │ │ │ + bl 433770 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -100982,15 +100981,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 40a4e0 │ │ │ │ + bl 40a4d0 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 1a4f3e │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1a4f0e │ │ │ │ @@ -101042,15 +101041,15 @@ │ │ │ │ bpl.w 1a49be │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (1a5050 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a49be │ │ │ │ ldr r3, [pc, #92] @ (1a5054 ) │ │ │ │ movw r2, #3223 @ 0xc97 │ │ │ │ ldr r1, [pc, #92] @ (1a5058 ) │ │ │ │ ldr r0, [pc, #92] @ (1a505c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -101067,41 +101066,41 @@ │ │ │ │ movs r2, r7 │ │ │ │ strh r4, [r6, #28] │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, r4] │ │ │ │ + strb r0, [r4, r4] │ │ │ │ movs r1, r5 │ │ │ │ strh r6, [r4, #4] │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r6, r7] │ │ │ │ + str r4, [r4, r7] │ │ │ │ movs r1, r5 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r7, #29] │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #128] @ (1a50c8 ) │ │ │ │ + ldr r7, [pc, #64] @ (1a5088 ) │ │ │ │ movs r1, r5 │ │ │ │ ldrb r4, [r2, #20] │ │ │ │ movs r2, r7 │ │ │ │ movs r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #944] @ (1a5404 ) │ │ │ │ + ldr r3, [pc, #880] @ (1a53c4 ) │ │ │ │ movs r1, r5 │ │ │ │ - cbnz r2, 1a50d4 │ │ │ │ + cbnz r2, 1a50d0 │ │ │ │ movs r5, r6 │ │ │ │ - mov r8, r4 │ │ │ │ + mov r8, r2 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r3, [pc, #352] @ (1a51c0 ) │ │ │ │ + ldr r3, [pc, #288] @ (1a5180 ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001a5060 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -101163,24 +101162,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1a519a │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 41e960 │ │ │ │ + bl 41e950 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 41e988 │ │ │ │ + bl 41e978 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 2d3984 │ │ │ │ + bl 2d3974 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 1a5240 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -101203,15 +101202,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1a524a │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1a5156 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 41ea68 │ │ │ │ + bl 41ea58 │ │ │ │ b.n 1a515a │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1a50ce │ │ │ │ mov r0, r4 │ │ │ │ bl 1a3584 │ │ │ │ b.n 1a50ce │ │ │ │ @@ -101250,22 +101249,22 @@ │ │ │ │ cbnz r3, 1a5252 │ │ │ │ ldr r2, [pc, #184] @ (1a52a8 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 2d3c68 │ │ │ │ + bl 2d3c58 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #172] @ (1a52ac ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ b.n 1a50be │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 1a522a │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 1a522a │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 1a522a │ │ │ │ @@ -101317,30 +101316,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r1, #4] │ │ │ │ movs r2, r7 │ │ │ │ ldrb r6, [r0, #3] │ │ │ │ movs r2, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #456] @ (1a5470 ) │ │ │ │ + ldr r1, [pc, #392] @ (1a5430 ) │ │ │ │ movs r1, r5 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - ldr r1, [pc, #272] @ (1a53c0 ) │ │ │ │ + ldr r1, [pc, #208] @ (1a5380 ) │ │ │ │ movs r1, r5 │ │ │ │ - cbnz r6, 1a52d4 │ │ │ │ + cbnz r6, 1a52d0 │ │ │ │ movs r5, r6 │ │ │ │ - add r4, r6 │ │ │ │ + add r4, r4 │ │ │ │ movs r1, r5 │ │ │ │ - mov r0, r5 │ │ │ │ + mov r0, r3 │ │ │ │ movs r1, r5 │ │ │ │ - cbnz r0, 1a52dc │ │ │ │ + cbnz r0, 1a52d8 │ │ │ │ movs r5, r6 │ │ │ │ - add r6, r3 │ │ │ │ + add r6, r1 │ │ │ │ movs r1, r5 │ │ │ │ - mov r0, r2 │ │ │ │ + mov r0, r0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001a52c8 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 1a52da │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -101375,15 +101374,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2d3a1c │ │ │ │ + bl 2d3a0c │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 1a5350 │ │ │ │ ldr r2, [pc, #64] @ (1a536c ) │ │ │ │ ldr r3, [pc, #56] @ (1a5368 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -101435,15 +101434,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2d3984 │ │ │ │ + bl 2d3974 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 1a53dc │ │ │ │ ldr r2, [pc, #64] @ (1a53f8 ) │ │ │ │ ldr r3, [pc, #56] @ (1a53f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -101505,53 +101504,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 1a54d0 │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 41e960 │ │ │ │ + bl 41e950 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 1a548c │ │ │ │ mov r0, r5 │ │ │ │ - bl 41e97c │ │ │ │ + bl 41e96c │ │ │ │ cbz r0, 1a548c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1a54e6 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (1a5508 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2d3c68 │ │ │ │ + bl 2d3c58 │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 41ea2c │ │ │ │ + b.w 41ea1c │ │ │ │ ldr r2, [pc, #108] @ (1a550c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 1a54da │ │ │ │ ldr r2, [pc, #104] @ (1a5510 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1a54da │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (1a5514 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 1a54da │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -101580,23 +101579,23 @@ │ │ │ │ strb r2, [r6, #21] │ │ │ │ movs r2, r7 │ │ │ │ @ instruction: 0xfbdbffff │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x4782 │ │ │ │ + bx lr │ │ │ │ movs r1, r5 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6fa │ │ │ │ + @ instruction: 0xb6ea │ │ │ │ movs r5, r6 │ │ │ │ - sbcs r0, r5 │ │ │ │ + sbcs r0, r3 │ │ │ │ movs r1, r5 │ │ │ │ - bics r2, r3 │ │ │ │ + bics r2, r1 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (1a55a8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -102037,15 +102036,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (1a5adc ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ ldr r3, [pc, #228] @ (1a5ad0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 1a5ae0 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -102127,21 +102126,21 @@ │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, #2] │ │ │ │ movs r2, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - tst r2, r4 │ │ │ │ + tst r2, r2 │ │ │ │ movs r1, r5 │ │ │ │ ldr r4, [r2, #124] @ 0x7c │ │ │ │ movs r2, r7 │ │ │ │ - adcs r4, r6 │ │ │ │ + adcs r4, r4 │ │ │ │ movs r1, r5 │ │ │ │ - adcs r6, r1 │ │ │ │ + asrs r6, r7 │ │ │ │ movs r1, r5 │ │ │ │ ldr r2, [r3, #112] @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ ldr r4, [r7, #108] @ 0x6c │ │ │ │ movs r2, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -102356,15 +102355,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (1a5d50 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 1a5d2c │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 1a5d2c │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 1a5d3a │ │ │ │ mov r0, r4 │ │ │ │ @@ -102376,17 +102375,17 @@ │ │ │ │ bl 1b5be4 │ │ │ │ b.n 1a5cfa │ │ │ │ nop │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #100 @ 0x64 │ │ │ │ + subs r6, #84 @ 0x54 │ │ │ │ movs r1, r5 │ │ │ │ - subs r6, #56 @ 0x38 │ │ │ │ + subs r6, #40 @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (1a6008 ) │ │ │ │ @@ -102526,15 +102525,15 @@ │ │ │ │ bl 1a53fc │ │ │ │ mov r0, r5 │ │ │ │ bl 1a5cc4 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 1a5f44 │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 1a5f7c │ │ │ │ - bl 2e1254 │ │ │ │ + bl 2e1244 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 1a5f28 │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 1a5f28 │ │ │ │ blx 162a18 │ │ │ │ @@ -102542,17 +102541,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 1a5f44 │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 1a2c40 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1a5f44 │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 3f2434 │ │ │ │ + bl 3f2424 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ec550 │ │ │ │ + bl 3ec540 │ │ │ │ ldr r3, [pc, #216] @ (1a6020 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 1a5dc6 │ │ │ │ mov r0, r5 │ │ │ │ bl 1a3584 │ │ │ │ @@ -102631,31 +102630,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ ldr r6, [r1, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ asrs r0, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #158 @ 0x9e │ │ │ │ + subs r6, #142 @ 0x8e │ │ │ │ movs r1, r5 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #216 @ (adr r3, 1a6100 ) │ │ │ │ + add r3, pc, #152 @ (adr r3, 1a60c0 ) │ │ │ │ movs r4, r5 │ │ │ │ - add r4, sp, #64 @ 0x40 │ │ │ │ + add r4, sp, #0 │ │ │ │ movs r5, r6 │ │ │ │ - adds r6, #190 @ 0xbe │ │ │ │ + adds r6, #174 @ 0xae │ │ │ │ movs r1, r5 │ │ │ │ - subs r4, #172 @ 0xac │ │ │ │ + subs r4, #156 @ 0x9c │ │ │ │ movs r1, r5 │ │ │ │ - add r3, sp, #992 @ 0x3e0 │ │ │ │ + add r3, sp, #928 @ 0x3a0 │ │ │ │ movs r5, r6 │ │ │ │ - adds r6, #166 @ 0xa6 │ │ │ │ + adds r6, #150 @ 0x96 │ │ │ │ movs r1, r5 │ │ │ │ - subs r4, #244 @ 0xf4 │ │ │ │ + subs r4, #228 @ 0xe4 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (1a6160 ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -102746,30 +102745,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 1a5730 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r7 │ │ │ │ bl 1a5cc4 │ │ │ │ b.n 1a608c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r7, #16] │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r6, #16] │ │ │ │ movs r2, r7 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ movs r2, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #118 @ 0x76 │ │ │ │ + subs r2, #102 @ 0x66 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (1a624c ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -102824,15 +102823,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 1a53fc │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r2, [pc, #52] @ (1a6260 ) │ │ │ │ ldr r3, [pc, #36] @ (1a6250 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -102847,15 +102846,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ movs r2, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #156 @ 0x9c │ │ │ │ + subs r1, #140 @ 0x8c │ │ │ │ movs r1, r5 │ │ │ │ str r4, [r5, #116] @ 0x74 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -102900,25 +102899,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1a6282 │ │ │ │ ldr r0, [pc, #36] @ (1a62f4 ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a6282 │ │ │ │ str r6, [r3, #112] @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #132 @ 0x84 │ │ │ │ + subs r2, #116 @ 0x74 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (1a63b0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -102964,15 +102963,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 1a53fc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r2, [pc, #56] @ (1a63c4 ) │ │ │ │ ldr r3, [pc, #36] @ (1a63b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -102988,15 +102987,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r0, #104] @ 0x68 │ │ │ │ movs r2, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #26 │ │ │ │ + subs r0, #10 │ │ │ │ movs r1, r5 │ │ │ │ str r2, [r1, #96] @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -103070,15 +103069,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1a53fc │ │ │ │ ldr r1, [pc, #180] @ (1a654c ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r2, [pc, #168] @ (1a6550 ) │ │ │ │ ldr r3, [pc, #144] @ (1a6538 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -103101,15 +103100,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1a6494 │ │ │ │ ldr r0, [pc, #120] @ (1a655c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a6494 │ │ │ │ ldr r3, [pc, #112] @ (1a6560 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1a6422 │ │ │ │ ldr r3, [pc, #92] @ (1a6558 ) │ │ │ │ @@ -103119,15 +103118,15 @@ │ │ │ │ bpl.n 1a6422 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (1a6564 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a6422 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (1a6568 ) │ │ │ │ movw r2, #1250 @ 0x4e2 │ │ │ │ ldr r1, [pc, #72] @ (1a656c ) │ │ │ │ ldr r0, [pc, #76] @ (1a6570 ) │ │ │ │ add r3, pc │ │ │ │ @@ -103142,35 +103141,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r2, #88] @ 0x58 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #26 │ │ │ │ + adds r7, #10 │ │ │ │ movs r1, r5 │ │ │ │ - adds r6, #174 @ 0xae │ │ │ │ + adds r6, #158 @ 0x9e │ │ │ │ movs r1, r5 │ │ │ │ str r0, [r6, #76] @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #254 @ 0xfe │ │ │ │ + subs r0, #238 @ 0xee │ │ │ │ movs r1, r5 │ │ │ │ asrs r4, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #130 @ 0x82 │ │ │ │ + subs r0, #114 @ 0x72 │ │ │ │ movs r1, r5 │ │ │ │ - add r6, pc, #816 @ (adr r6, 1a689c ) │ │ │ │ + add r6, pc, #752 @ (adr r6, 1a685c ) │ │ │ │ movs r5, r6 │ │ │ │ - adds r1, #122 @ 0x7a │ │ │ │ + adds r1, #106 @ 0x6a │ │ │ │ movs r1, r5 │ │ │ │ - adds r3, #108 @ 0x6c │ │ │ │ + adds r3, #92 @ 0x5c │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 1a6754 │ │ │ │ mov r4, r0 │ │ │ │ @@ -103230,15 +103229,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 1a53fc │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r2, [pc, #316] @ (1a676c ) │ │ │ │ ldr r3, [pc, #296] @ (1a6758 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -103298,15 +103297,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 1a53fc │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r2, [pc, #164] @ (1a6778 ) │ │ │ │ ldr r3, [pc, #128] @ (1a6758 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -103324,15 +103323,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1a667a │ │ │ │ ldr r0, [pc, #132] @ (1a6784 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 1a667a │ │ │ │ ldr r2, [pc, #116] @ (1a6788 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1a65d6 │ │ │ │ @@ -103342,15 +103341,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 1a65d6 │ │ │ │ ldr r0, [pc, #96] @ (1a678c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 1a65d6 │ │ │ │ ldr r3, [pc, #84] @ (1a6790 ) │ │ │ │ movw r2, #1218 @ 0x4c2 │ │ │ │ ldr r1, [pc, #80] @ (1a6794 ) │ │ │ │ ldr r0, [pc, #84] @ (1a6798 ) │ │ │ │ add r3, pc │ │ │ │ @@ -103365,39 +103364,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r5, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #100 @ 0x64 │ │ │ │ + adds r5, #84 @ 0x54 │ │ │ │ movs r1, r5 │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ str r0, [r1, #52] @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ - adds r4, #192 @ 0xc0 │ │ │ │ + adds r4, #176 @ 0xb0 │ │ │ │ movs r1, r5 │ │ │ │ str r2, [r0, #44] @ 0x2c │ │ │ │ movs r2, r7 │ │ │ │ cmp r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #116 @ 0x74 │ │ │ │ + adds r7, #100 @ 0x64 │ │ │ │ movs r1, r5 │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #6 │ │ │ │ + adds r6, #246 @ 0xf6 │ │ │ │ movs r1, r5 │ │ │ │ - add r4, pc, #688 @ (adr r4, 1a6a44 ) │ │ │ │ + add r4, pc, #624 @ (adr r4, 1a6a04 ) │ │ │ │ movs r5, r6 │ │ │ │ - cmp r7, #90 @ 0x5a │ │ │ │ + cmp r7, #74 @ 0x4a │ │ │ │ movs r1, r5 │ │ │ │ - adds r1, #76 @ 0x4c │ │ │ │ + adds r1, #60 @ 0x3c │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (1a6948 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -103512,15 +103511,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 1a53fc │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r2, [pc, #112] @ (1a6960 ) │ │ │ │ ldr r3, [pc, #88] @ (1a694c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -103545,36 +103544,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (1a696c ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a67d6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ str r4, [r4, #28] │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, #28] │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #98 @ 0x62 │ │ │ │ + adds r3, #82 @ 0x52 │ │ │ │ movs r1, r5 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r2, r7 │ │ │ │ adds r1, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #132 @ 0x84 │ │ │ │ + adds r5, #116 @ 0x74 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (1a6b64 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -103658,15 +103657,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 1a5730 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r2, [pc, #248] @ (1a6b7c ) │ │ │ │ ldr r3, [pc, #228] @ (1a6b68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -103711,15 +103710,15 @@ │ │ │ │ bpl.n 1a6a0e │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (1a6b8c ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a6a0e │ │ │ │ ldr r2, [pc, #136] @ (1a6b90 ) │ │ │ │ ldr r3, [pc, #92] @ (1a6b68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -103759,39 +103758,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #0] │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #46 @ 0x2e │ │ │ │ + adds r1, #30 │ │ │ │ movs r1, r5 │ │ │ │ ldrsh r4, [r2, r4] │ │ │ │ movs r2, r7 │ │ │ │ ldrsh r4, [r6, r3] │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #94 @ 0x5e │ │ │ │ + adds r4, #78 @ 0x4e │ │ │ │ movs r1, r5 │ │ │ │ ldrsh r6, [r1, r2] │ │ │ │ movs r2, r7 │ │ │ │ - add r0, pc, #712 @ (adr r0, 1a6e60 ) │ │ │ │ + add r0, pc, #648 @ (adr r0, 1a6e20 ) │ │ │ │ movs r5, r6 │ │ │ │ - cmp r3, #96 @ 0x60 │ │ │ │ + cmp r3, #80 @ 0x50 │ │ │ │ movs r1, r5 │ │ │ │ - adds r1, #174 @ 0xae │ │ │ │ + adds r1, #158 @ 0x9e │ │ │ │ movs r1, r5 │ │ │ │ - add r0, pc, #616 @ (adr r0, 1a6e0c ) │ │ │ │ + add r0, pc, #552 @ (adr r0, 1a6dcc ) │ │ │ │ movs r5, r6 │ │ │ │ - cmp r3, #72 @ 0x48 │ │ │ │ + cmp r3, #56 @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ - adds r3, #198 @ 0xc6 │ │ │ │ + adds r3, #182 @ 0xb6 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 1a77c4 │ │ │ │ @@ -103849,15 +103848,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1a7db6 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 1a7ad2 │ │ │ │ ldr.w r0, [pc, #2940] @ 1a77d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1a703e │ │ │ │ b.n 1a7244 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 1a794c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -103888,15 +103887,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1a7cc0 │ │ │ │ ldr.w r0, [pc, #2828] @ 1a77d8 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1a703e │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 1a76b2 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -103972,15 +103971,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 433ae8 │ │ │ │ + bl 433ad8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -103988,18 +103987,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 433ae8 │ │ │ │ + bl 433ad8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 433ae8 │ │ │ │ + bl 433ad8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 1a6dfa │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -104372,15 +104371,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 1a5730 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r5 │ │ │ │ bl 1a5cc4 │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 1a6f3c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 1a721a │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -104600,15 +104599,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (1a77fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -104767,15 +104766,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1a6e74 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (1a7814 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1a6e74 │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 1a7202 │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -104785,15 +104784,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 1a7202 │ │ │ │ movs r0, #8 │ │ │ │ b.n 1a7052 │ │ │ │ ldr r0, [pc, #352] @ (1a7818 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1a703e │ │ │ │ b.n 1a7244 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1a7952 │ │ │ │ ldr r3, [pc, #256] @ (1a77d0 ) │ │ │ │ @@ -104809,15 +104808,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 1a721a │ │ │ │ ldr r0, [pc, #284] @ (1a781c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1a703e │ │ │ │ b.n 1a7244 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -104889,49 +104888,49 @@ │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, r7] │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #154 @ 0x9a │ │ │ │ + subs r1, #138 @ 0x8a │ │ │ │ movs r1, r5 │ │ │ │ - subs r2, #100 @ 0x64 │ │ │ │ + subs r2, #84 @ 0x54 │ │ │ │ movs r1, r5 │ │ │ │ b.n 1a74ea │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ vqshrn.u64 d21, q15, #1 │ │ │ │ movs r2, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #210 @ 0xd2 │ │ │ │ + cmp r1, #194 @ 0xc2 │ │ │ │ movs r1, r5 │ │ │ │ ldrh r4, [r3, #50] @ 0x32 │ │ │ │ movs r2, r7 │ │ │ │ movs r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #60 @ 0x3c │ │ │ │ + cmp r6, #44 @ 0x2c │ │ │ │ movs r1, r5 │ │ │ │ - movs r6, #72 @ 0x48 │ │ │ │ + movs r6, #56 @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ subs r4, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #132 @ 0x84 │ │ │ │ + cmp r3, #116 @ 0x74 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r6, #200 @ 0xc8 │ │ │ │ + cmp r6, #184 @ 0xb8 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r5, #2 │ │ │ │ + cmp r4, #242 @ 0xf2 │ │ │ │ movs r1, r5 │ │ │ │ movs r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 1a781e │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -105006,45 +105005,45 @@ │ │ │ │ bl 1a53fc │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 1a7880 │ │ │ │ ldr.w r1, [pc, #1560] @ 1a7f1c │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ b.w 1a6e7e │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 1a679c │ │ │ │ b.w 1a703e │ │ │ │ movs r0, #4 │ │ │ │ b.w 1a7052 │ │ │ │ ldr.w r0, [pc, #1528] @ 1a7f20 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1a703e │ │ │ │ b.n 1a7244 │ │ │ │ ldr.w r0, [pc, #1512] @ 1a7f24 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1a703e │ │ │ │ b.n 1a7244 │ │ │ │ movs r0, #2 │ │ │ │ b.w 1a7052 │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 1a7052 │ │ │ │ ldr.w r0, [pc, #1484] @ 1a7f28 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1a703e │ │ │ │ b.n 1a7244 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 1a6e08 │ │ │ │ @@ -105060,15 +105059,15 @@ │ │ │ │ bpl.w 1a70ec │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 1a7f34 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -105110,15 +105109,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -105142,28 +105141,28 @@ │ │ │ │ bpl.w 1a7032 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 1a7f48 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 1a7032 │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 1993bc │ │ │ │ ldr.w r3, [pc, #1188] @ 1a7f4c │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1a7e78 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -105239,15 +105238,15 @@ │ │ │ │ bpl.w 1a703e │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (1a7f5c ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1a703e │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 1a7b54 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 1a7b54 │ │ │ │ @@ -105286,15 +105285,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (1a7f64 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1a72d8 │ │ │ │ ldr r2, [pc, #812] @ (1a7f68 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1a73be │ │ │ │ ldr r2, [pc, #740] @ (1a7f30 ) │ │ │ │ @@ -105303,15 +105302,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 1a73be │ │ │ │ ldr r0, [pc, #788] @ (1a7f6c ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 1a73be │ │ │ │ ldr r3, [pc, #768] @ (1a7f70 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -105323,15 +105322,15 @@ │ │ │ │ bpl.w 1a773e │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (1a7f74 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -105361,15 +105360,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 1e4040 │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1a703e │ │ │ │ ldr r0, [pc, #652] @ (1a7f84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.w 1a703e │ │ │ │ ldr r2, [pc, #592] @ (1a7f54 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1a7b0a │ │ │ │ @@ -105404,34 +105403,34 @@ │ │ │ │ bpl.w 1a6d1a │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (1a7f8c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 1a6d1a │ │ │ │ ldr r0, [pc, #516] @ (1a7f90 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a7b0a │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (1a7f94 ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 1a6d46 │ │ │ │ ldr r3, [pc, #480] @ (1a7f98 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -105444,22 +105443,22 @@ │ │ │ │ bpl.w 1a6c4e │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (1a7f9c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1a6c4e │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (1a7fa0 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -105467,15 +105466,15 @@ │ │ │ │ bne.w 1a7632 │ │ │ │ b.w 1a6e74 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (1a7fa4 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -105485,15 +105484,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (1a7fa8 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -105514,15 +105513,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (1a7fb0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a7ac2 │ │ │ │ ldr r3, [pc, #264] @ (1a7fb4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1a6cb4 │ │ │ │ ldr r3, [pc, #116] @ (1a7f30 ) │ │ │ │ @@ -105530,15 +105529,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 1a6cb4 │ │ │ │ ldr r0, [pc, #240] @ (1a7fb8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1a6cb4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (1a7fbc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1a7bee │ │ │ │ @@ -105547,106 +105546,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 1a7bee │ │ │ │ ldr r0, [pc, #200] @ (1a7fc0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a7bee │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1a7b54 │ │ │ │ mov r0, r5 │ │ │ │ bl 1a3584 │ │ │ │ b.n 1a7b54 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #12 │ │ │ │ + movs r2, #252 @ 0xfc │ │ │ │ movs r1, r5 │ │ │ │ - movs r2, #68 @ 0x44 │ │ │ │ + movs r2, #52 @ 0x34 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ + cmp r3, #76 @ 0x4c │ │ │ │ movs r1, r5 │ │ │ │ - cmp r3, #24 │ │ │ │ + cmp r3, #8 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r5, #92 @ 0x5c │ │ │ │ + cmp r5, #76 @ 0x4c │ │ │ │ movs r1, r5 │ │ │ │ movs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #254 @ 0xfe │ │ │ │ + cmp r1, #238 @ 0xee │ │ │ │ movs r1, r5 │ │ │ │ cmp r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #248 @ 0xf8 │ │ │ │ + movs r5, #232 @ 0xe8 │ │ │ │ movs r1, r5 │ │ │ │ subs r0, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #190 @ 0xbe │ │ │ │ + cmp r0, #174 @ 0xae │ │ │ │ movs r1, r5 │ │ │ │ movs r3, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #4 │ │ │ │ + cmp r3, #244 @ 0xf4 │ │ │ │ movs r1, r5 │ │ │ │ cmp r5, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #228 @ 0xe4 │ │ │ │ + cmp r3, #212 @ 0xd4 │ │ │ │ movs r1, r5 │ │ │ │ cmp r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #218 @ 0xda │ │ │ │ + cmp r0, #202 @ 0xca │ │ │ │ movs r1, r5 │ │ │ │ adds r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #136 @ 0x88 │ │ │ │ + cmp r1, #120 @ 0x78 │ │ │ │ movs r1, r5 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r4, sp, #1012 @ 0x3f4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - @ instruction: 0xffff2a52 │ │ │ │ + vtbx.8 d18, {d15-d17}, d2 │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #102 @ 0x66 │ │ │ │ + movs r7, #86 @ 0x56 │ │ │ │ movs r1, r5 │ │ │ │ - movs r4, #226 @ 0xe2 │ │ │ │ + movs r4, #210 @ 0xd2 │ │ │ │ movs r1, r5 │ │ │ │ - movs r2, #12 │ │ │ │ + movs r1, #252 @ 0xfc │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #204 @ 0xcc │ │ │ │ + movs r7, #188 @ 0xbc │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #56 @ 0x38 │ │ │ │ + movs r3, #40 @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #116 @ 0x74 │ │ │ │ + movs r3, #100 @ 0x64 │ │ │ │ movs r1, r5 │ │ │ │ - movs r2, #130 @ 0x82 │ │ │ │ + movs r2, #114 @ 0x72 │ │ │ │ movs r1, r5 │ │ │ │ cmp r5, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #226 @ 0xe2 │ │ │ │ + movs r7, #210 @ 0xd2 │ │ │ │ movs r1, r5 │ │ │ │ asrs r4, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #24 │ │ │ │ + cmp r0, #8 │ │ │ │ movs r1, r5 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #104 @ 0x68 │ │ │ │ + cmp r0, #88 @ 0x58 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 1a8080 │ │ │ │ @@ -105720,15 +105719,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #520] @ (1a8294 ) │ │ │ │ movs r2, r7 │ │ │ │ ldr r1, [pc, #360] @ (1a81f8 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r2, [r0, #28] │ │ │ │ + ldrh r2, [r6, #26] │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (1a8468 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -105768,15 +105767,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1a80ee │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 1a8186 │ │ │ │ mov r0, r4 │ │ │ │ @@ -105804,15 +105803,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1a8142 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 19c794 │ │ │ │ @@ -105888,15 +105887,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 1a5730 │ │ │ │ mov r0, r4 │ │ │ │ bl 1a55b8 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r4 │ │ │ │ bl 1a5cc4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 1a8298 │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 1a8298 │ │ │ │ @@ -106039,15 +106038,15 @@ │ │ │ │ bpl.w 1a81e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (1a849c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a81e0 │ │ │ │ ldr r3, [pc, #100] @ (1a84a0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1a8362 │ │ │ │ ldr r3, [pc, #80] @ (1a8498 ) │ │ │ │ @@ -106057,47 +106056,47 @@ │ │ │ │ bpl.n 1a8362 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (1a84a4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a8362 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [pc, #944] @ (1a881c ) │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #896] @ (1a87f4 ) │ │ │ │ movs r2, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r4, r1 │ │ │ │ + subs r6, r2, r1 │ │ │ │ movs r1, r5 │ │ │ │ - subs r4, r1, r0 │ │ │ │ + adds r4, r7, r7 │ │ │ │ movs r1, r5 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, r4 │ │ │ │ + adds r6, r3, r4 │ │ │ │ movs r1, r5 │ │ │ │ bne.n 1a8472 │ │ │ │ vrsubhn.i d20, , q7 │ │ │ │ movs r2, r7 │ │ │ │ bne.n 1a848a │ │ │ │ @ instruction: 0xffff33c0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #152 @ 0x98 │ │ │ │ + movs r4, #136 @ 0x88 │ │ │ │ movs r1, r5 │ │ │ │ adds r0, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #34 @ 0x22 │ │ │ │ + movs r4, #18 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (1a87a8 ) │ │ │ │ @@ -106169,23 +106168,23 @@ │ │ │ │ bne.n 1a855a │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 2dbb0c │ │ │ │ + bl 2dbafc │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1a8646 │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 2dc134 │ │ │ │ + bl 2dc124 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1a86a2 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 1621f0 │ │ │ │ @@ -106204,15 +106203,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 1a5cc4 │ │ │ │ ldr r3, [pc, #460] @ (1a87b8 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 2dc170 │ │ │ │ + bl 2dc160 │ │ │ │ ldr r2, [pc, #448] @ (1a87bc ) │ │ │ │ ldr r3, [pc, #432] @ (1a87ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -106227,33 +106226,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1a8716 │ │ │ │ mov r0, r7 │ │ │ │ bl 1a7fc4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2dc170 │ │ │ │ + bl 2dc160 │ │ │ │ b.n 1a85f8 │ │ │ │ ldr r3, [pc, #380] @ (1a87b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1a86e4 │ │ │ │ movs r6, #0 │ │ │ │ b.n 1a8628 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ ldr r3, [pc, #352] @ (1a87b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1a8748 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ b.n 1a8642 │ │ │ │ ldr r3, [pc, #332] @ (1a87b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1a8642 │ │ │ │ ldr r3, [pc, #332] @ (1a87c0 ) │ │ │ │ @@ -106271,25 +106270,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (1a87cc ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (1a87d0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a8642 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ ldr r3, [pc, #264] @ (1a87b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1a8776 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ b.n 1a8628 │ │ │ │ ldr r3, [pc, #276] @ (1a87d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1a85d4 │ │ │ │ ldr r3, [pc, #248] @ (1a87c4 ) │ │ │ │ @@ -106297,15 +106296,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1a85d4 │ │ │ │ ldr r0, [pc, #256] @ (1a87d8 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a85d4 │ │ │ │ ldr r3, [pc, #216] @ (1a87c0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1a8642 │ │ │ │ ldr r3, [pc, #208] @ (1a87c4 ) │ │ │ │ @@ -106318,15 +106317,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (1a87e0 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (1a87e4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a8642 │ │ │ │ ldr r3, [pc, #168] @ (1a87c0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1a8628 │ │ │ │ ldr r3, [pc, #160] @ (1a87c4 ) │ │ │ │ @@ -106339,15 +106338,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (1a87ec ) │ │ │ │ ldr r0, [pc, #184] @ (1a87f0 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a8628 │ │ │ │ ldr r3, [pc, #116] @ (1a87c0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1a865c │ │ │ │ ldr r3, [pc, #108] @ (1a87c4 ) │ │ │ │ @@ -106358,15 +106357,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (1a87f4 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (1a87f8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a865c │ │ │ │ ldr r3, [pc, #72] @ (1a87c0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1a86b4 │ │ │ │ ldr r3, [pc, #64] @ (1a87c4 ) │ │ │ │ @@ -106377,15 +106376,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (1a87fc ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (1a8800 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a86b4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r8, fp │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @@ -106396,43 +106395,43 @@ │ │ │ │ bvc.n 1a8882 │ │ │ │ vrsra.u64 d20, d12, #1 │ │ │ │ movs r2, r7 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #28] │ │ │ │ + ldr r0, [r4, #28] │ │ │ │ movs r4, r5 │ │ │ │ - movs r2, #124 @ 0x7c │ │ │ │ + movs r2, #108 @ 0x6c │ │ │ │ movs r1, r5 │ │ │ │ - movs r2, #142 @ 0x8e │ │ │ │ + movs r2, #126 @ 0x7e │ │ │ │ movs r1, r5 │ │ │ │ movs r3, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #12 │ │ │ │ + movs r2, #252 @ 0xfc │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [r7, #20] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ movs r4, r5 │ │ │ │ - movs r2, #108 @ 0x6c │ │ │ │ + movs r2, #92 @ 0x5c │ │ │ │ movs r1, r5 │ │ │ │ - movs r2, #26 │ │ │ │ + movs r2, #10 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [r1, #20] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ movs r4, r5 │ │ │ │ - movs r2, #142 @ 0x8e │ │ │ │ + movs r2, #126 @ 0x7e │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #234 @ 0xea │ │ │ │ + movs r1, #218 @ 0xda │ │ │ │ movs r1, r5 │ │ │ │ - movs r2, #32 │ │ │ │ + movs r2, #16 │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #186 @ 0xba │ │ │ │ + movs r1, #170 @ 0xaa │ │ │ │ movs r1, r5 │ │ │ │ - movs r2, #12 │ │ │ │ + movs r1, #252 @ 0xfc │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #142 @ 0x8e │ │ │ │ + movs r1, #126 @ 0x7e │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov fp, r2 │ │ │ │ @@ -106460,107 +106459,107 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1a8bd8 │ │ │ │ add r3, pc, #944 @ (adr r3, 1a8c08 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ ldr r3, [pc, #952] @ (1a8c20 ) │ │ │ │ ldr r2, [pc, #952] @ (1a8c24 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #952] @ (1a8c28 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ ldr r1, [pc, #928] @ (1a8c2c ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 41e7e8 │ │ │ │ + bl 41e7d8 │ │ │ │ ldr r1, [pc, #904] @ (1a8c30 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 41e7e8 │ │ │ │ + bl 41e7d8 │ │ │ │ ldr r1, [pc, #896] @ (1a8c34 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 41e7e8 │ │ │ │ + bl 41e7d8 │ │ │ │ ldr r1, [pc, #884] @ (1a8c38 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 41e7e8 │ │ │ │ + bl 41e7d8 │ │ │ │ ldr r1, [pc, #876] @ (1a8c3c ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 41e7e8 │ │ │ │ + bl 41e7d8 │ │ │ │ ldr r1, [pc, #864] @ (1a8c40 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 41e7e8 │ │ │ │ + bl 41e7d8 │ │ │ │ ldr r1, [pc, #852] @ (1a8c44 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 41e7e8 │ │ │ │ + bl 41e7d8 │ │ │ │ ldr r1, [pc, #840] @ (1a8c48 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 41e7e8 │ │ │ │ + bl 41e7d8 │ │ │ │ ldr r1, [pc, #832] @ (1a8c4c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 41e7e8 │ │ │ │ + bl 41e7d8 │ │ │ │ ldr r1, [pc, #820] @ (1a8c50 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 41e7e8 │ │ │ │ + bl 41e7d8 │ │ │ │ ldr r1, [pc, #812] @ (1a8c54 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 41e7e8 │ │ │ │ + bl 41e7d8 │ │ │ │ ldr r1, [pc, #800] @ (1a8c58 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 41e7e8 │ │ │ │ + bl 41e7d8 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 1a8ad8 │ │ │ │ movs r6, #0 │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 196d90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2d3ab4 │ │ │ │ + bl 2d3aa4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1a8b9a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1a8b40 │ │ │ │ @@ -106574,75 +106573,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 2d3c68 │ │ │ │ + bl 2d3c58 │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 16056c │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 2cf8d4 │ │ │ │ + bl 2cf8c4 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 1a89d2 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ bl 1a29d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 1a89f4 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 3ec58c │ │ │ │ + bl 3ec57c │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 1a8a14 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 1a2c40 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 1a8a14 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 3f22e8 │ │ │ │ + bl 3f22d8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ec550 │ │ │ │ + bl 3ec540 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1a2660 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 405e7c │ │ │ │ + bl 405e6c │ │ │ │ ldr r2, [pc, #536] @ (1a8c60 ) │ │ │ │ ldr r0, [pc, #536] @ (1a8c64 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 419020 │ │ │ │ + bl 419010 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -106697,15 +106696,15 @@ │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ str.w r3, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 196d90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 2d3ab4 │ │ │ │ + bl 2d3aa4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1a897e │ │ │ │ blx 160ba8 │ │ │ │ b.n 1a897e │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -106715,34 +106714,34 @@ │ │ │ │ movs r2, #30 │ │ │ │ str.w r3, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 196d90 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 2d3ab4 │ │ │ │ + bl 2d3aa4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1a8bca │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (1a8c6c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2d3c68 │ │ │ │ + bl 2d3c58 │ │ │ │ b.n 1a89a6 │ │ │ │ ldr r2, [pc, #280] @ (1a8c70 ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 2d3c68 │ │ │ │ + bl 2d3c58 │ │ │ │ b.n 1a89a6 │ │ │ │ ldr r1, [pc, #264] @ (1a8c74 ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 1a53fc │ │ │ │ mov r0, r4 │ │ │ │ @@ -106791,81 +106790,81 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1a8854 │ │ │ │ ldr r0, [pc, #148] @ (1a8c8c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a8854 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 1a8c82 │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ adcs r4, r5 │ │ │ │ movs r2, r7 │ │ │ │ adcs r0, r5 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #28] │ │ │ │ + strh r2, [r6, #26] │ │ │ │ movs r5, r6 │ │ │ │ - bgt.n 1a8bb8 │ │ │ │ + bgt.n 1a8b98 │ │ │ │ movs r0, r5 │ │ │ │ - bgt.n 1a8be0 │ │ │ │ + bgt.n 1a8bc0 │ │ │ │ movs r0, r5 │ │ │ │ - movs r1, #202 @ 0xca │ │ │ │ + movs r1, #186 @ 0xba │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #192 @ 0xc0 │ │ │ │ + movs r1, #176 @ 0xb0 │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #194 @ 0xc2 │ │ │ │ + movs r1, #178 @ 0xb2 │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #200 @ 0xc8 │ │ │ │ + movs r1, #184 @ 0xb8 │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #202 @ 0xca │ │ │ │ + movs r1, #186 @ 0xba │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #208 @ 0xd0 │ │ │ │ + movs r1, #192 @ 0xc0 │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #214 @ 0xd6 │ │ │ │ + movs r1, #198 @ 0xc6 │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #220 @ 0xdc │ │ │ │ + movs r1, #204 @ 0xcc │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #226 @ 0xe2 │ │ │ │ + movs r1, #210 @ 0xd2 │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #224 @ 0xe0 │ │ │ │ + movs r1, #208 @ 0xd0 │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #222 @ 0xde │ │ │ │ + movs r1, #206 @ 0xce │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #222 @ 0xde │ │ │ │ + movs r1, #206 @ 0xce │ │ │ │ movs r1, r5 │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #228 @ 0xe4 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ movs r1, r5 │ │ │ │ add r0, sp, #116 @ 0x74 │ │ │ │ vqrdmlah.s , , d24[0] │ │ │ │ movs r2, r7 │ │ │ │ stmia r5!, {r0, r2, r4} │ │ │ │ @ instruction: 0xffff1a78 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r1, #7 │ │ │ │ + subs r6, r7, #6 │ │ │ │ movs r1, r5 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 1a8bde │ │ │ │ vqrdmulh.s , , d24[0] │ │ │ │ movs r2, r7 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r5, #0 │ │ │ │ + subs r2, r3, #0 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (1a8d0c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -106878,60 +106877,60 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 1a8d06 │ │ │ │ ldr r1, [pc, #76] @ (1a8d18 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ ldr r1, [pc, #72] @ (1a8d1c ) │ │ │ │ ldr r2, [pc, #76] @ (1a8d20 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #404 @ 0x194 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (1a8d24 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2d4004 │ │ │ │ + bl 2d3ff4 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 1a8804 │ │ │ │ ldr r1, [pc, #32] @ (1a8d28 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1a8ccc │ │ │ │ - ldrb r2, [r0, #29] │ │ │ │ + ldrb r2, [r6, #28] │ │ │ │ movs r5, r6 │ │ │ │ - bhi.n 1a8c40 │ │ │ │ + bhi.n 1a8c20 │ │ │ │ movs r0, r5 │ │ │ │ - bhi.n 1a8c1c │ │ │ │ + bhi.n 1a8dfc │ │ │ │ movs r0, r5 │ │ │ │ - subs r2, r2, #2 │ │ │ │ + subs r2, r0, #2 │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r3, #28] │ │ │ │ + ldrb r2, [r1, #28] │ │ │ │ movs r5, r6 │ │ │ │ - bhi.n 1a8dd0 │ │ │ │ + bhi.n 1a8db0 │ │ │ │ movs r0, r5 │ │ │ │ - bhi.n 1a8e00 │ │ │ │ + bhi.n 1a8de0 │ │ │ │ movs r0, r5 │ │ │ │ - subs r4, r0, #1 │ │ │ │ + subs r4, r6, #0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001a8d2c : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ @@ -106979,15 +106978,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 427584 │ │ │ │ + bl 427574 │ │ │ │ cbnz r0, 1a8dec │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 1a53fc │ │ │ │ mov r0, r4 │ │ │ │ bl 1a5cc4 │ │ │ │ @@ -107010,21 +107009,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ ldr r3, [pc, #84] @ (1a8e4c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1a8e0c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ mov r0, r4 │ │ │ │ bl 1a7fc4 │ │ │ │ b.n 1a8dc4 │ │ │ │ ldr r3, [pc, #64] @ (1a8e50 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -107037,15 +107036,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (1a8e58 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (1a8e5c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a8dfe │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ subs r4, #16 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #10 │ │ │ │ @@ -107055,17 +107054,17 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r7, #4 │ │ │ │ + adds r6, r5, #4 │ │ │ │ movs r1, r5 │ │ │ │ - subs r4, r7, r3 │ │ │ │ + subs r4, r5, r3 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (1a9040 ) │ │ │ │ @@ -107135,15 +107134,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (1a9060 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (1a9064 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 1a53fc │ │ │ │ mov r0, r5 │ │ │ │ @@ -107233,15 +107232,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1a8ee6 │ │ │ │ ldr r0, [pc, #112] @ (1a9078 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1a8ee6 │ │ │ │ ldr r3, [pc, #96] @ (1a907c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -107251,49 +107250,49 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1a8fe0 │ │ │ │ ldr r0, [pc, #80] @ (1a9080 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a8fe0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ subs r3, #34 @ 0x22 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #24 │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, r3, #3 │ │ │ │ + adds r2, r1, #3 │ │ │ │ movs r1, r5 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #20] │ │ │ │ + str r6, [r4, #20] │ │ │ │ movs r4, r5 │ │ │ │ - adds r4, r7, #2 │ │ │ │ + adds r4, r5, #2 │ │ │ │ movs r1, r5 │ │ │ │ - subs r6, r2, r0 │ │ │ │ + subs r6, r0, r0 │ │ │ │ movs r1, r5 │ │ │ │ subs r2, #100 @ 0x64 │ │ │ │ movs r2, r7 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r0, r2, r3, r5, r6} │ │ │ │ vdup.8 q9, d24[7] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, r6 │ │ │ │ + subs r6, r6, r5 │ │ │ │ movs r1, r5 │ │ │ │ movs r3, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, r6 │ │ │ │ + adds r4, r4, r6 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (1a9300 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -107397,15 +107396,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 1a90c4 │ │ │ │ ldr r0, [pc, #388] @ (1a9320 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a90c4 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 1a53fc │ │ │ │ @@ -107482,15 +107481,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (1a9330 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (1a9334 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a90c4 │ │ │ │ ldr r3, [pc, #208] @ (1a9338 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1a917a │ │ │ │ ldr r3, [pc, #168] @ (1a931c ) │ │ │ │ @@ -107498,20 +107497,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1a917a │ │ │ │ ldr r0, [pc, #188] @ (1a933c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a917a │ │ │ │ ldr r0, [pc, #176] @ (1a9340 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 1a9230 │ │ │ │ add r1, pc, #8 @ (adr r1, 1a92ac ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -107549,31 +107548,31 @@ │ │ │ │ subs r0, #202 @ 0xca │ │ │ │ movs r2, r7 │ │ │ │ ldmia r3!, {r0, r1, r4, r6, r7} │ │ │ │ vsri.64 d19, d20, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, r1 │ │ │ │ + subs r2, r0, r1 │ │ │ │ movs r1, r5 │ │ │ │ cmp r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r5, r0] │ │ │ │ + ldrsh r2, [r3, r0] │ │ │ │ movs r4, r5 │ │ │ │ - adds r4, r4, r7 │ │ │ │ + adds r4, r2, r7 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r2, r1, #27 │ │ │ │ + asrs r2, r7, #26 │ │ │ │ movs r1, r5 │ │ │ │ movs r3, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #29 │ │ │ │ + asrs r4, r2, #29 │ │ │ │ movs r1, r5 │ │ │ │ - adds r0, r0, r4 │ │ │ │ + adds r0, r6, r3 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001a9344 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -107707,15 +107706,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 19b8f8 │ │ │ │ - asrs r0, r5, #26 │ │ │ │ + asrs r0, r3, #26 │ │ │ │ movs r1, r5 │ │ │ │ vld4.32 {d15[],d17[],d19[],d21[]}, [sp :128] │ │ │ │ ldmia r3, {r0, r3, r7} │ │ │ │ Address 0x1a94d2 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 001a94d4 : │ │ │ │ @@ -107791,15 +107790,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1a9512 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 405e7c │ │ │ │ + bl 405e6c │ │ │ │ bl 1b4704 │ │ │ │ ldr r2, [pc, #132] @ (1a9634 ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 196a08 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -107834,15 +107833,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (1a9648 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 1a958a │ │ │ │ ldr r0, [pc, #60] @ (1a964c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 1a958a │ │ │ │ nop │ │ │ │ ldr r2, [r2, #80] @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ adds r4, #170 @ 0xaa │ │ │ │ @@ -107854,23 +107853,23 @@ │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1a9248 │ │ │ │ movs r0, r7 │ │ │ │ itt cs │ │ │ │ movcs r1, r7 │ │ │ │ ldrcs r4, [sp, #540] @ 0x21c │ │ │ │ - vrsubhn.i d17, , q1 │ │ │ │ + vqshlu.s32 , q9, #31 │ │ │ │ movs r1, r5 │ │ │ │ b.n 1a9194 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #25 │ │ │ │ + asrs r2, r7, #24 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001a9650 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -107906,24 +107905,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 1a96c4 │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 1a9688 │ │ │ │ ldr r0, [pc, #24] @ (1a96d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 3859d0 │ │ │ │ + bl 3859c0 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldr r2, [r3, #56] @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r2, r7, #22 │ │ │ │ + asrs r2, r5, #22 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001a96dc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -107986,17 +107985,17 @@ │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r2, 1a97a8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 1a9796 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2d586c │ │ │ │ + bl 2d585c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #28] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -108016,25 +108015,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (1a97e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4044 @ 0xfcc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ b.n 1a97a8 │ │ │ │ nop │ │ │ │ ldr r4, [r1, #40] @ 0x28 │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r6, #16] │ │ │ │ + strb r2, [r4, #16] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r4, #11 │ │ │ │ + lsls r0, r2, #11 │ │ │ │ movs r1, r5 │ │ │ │ - cdp2 0, 13, cr0, cr8, cr8, {1} │ │ │ │ + cdp2 0, 12, cr0, cr8, cr8, {1} │ │ │ │ │ │ │ │ 001a97e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ @@ -108065,94 +108064,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1a982e │ │ │ │ ldr.w r0, [pc, #2364] @ 1aa188 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 40e6e0 │ │ │ │ + bl 40e6d0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1a3194 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 1a9a4a │ │ │ │ ldr.w r1, [pc, #2340] @ 1aa18c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2336] @ 1aa190 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2332] @ 1aa194 │ │ │ │ - bl 40e1dc │ │ │ │ + bl 40e1cc │ │ │ │ ldr.w r1, [pc, #2328] @ 1aa198 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 40e1dc │ │ │ │ + bl 40e1cc │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 40e1dc │ │ │ │ + bl 40e1cc │ │ │ │ ldr.w r1, [pc, #2252] @ 1aa19c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1a9ebe │ │ │ │ ldr.w r1, [pc, #2232] @ 1aa1a0 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1a9a7a │ │ │ │ ldr.w r1, [pc, #2220] @ 1aa1a4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 1a990e │ │ │ │ movs r0, #1 │ │ │ │ - bl 2e19cc │ │ │ │ + bl 2e19bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1a9f3e │ │ │ │ ldr.w r2, [pc, #2200] @ 1aa1a8 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 40e098 │ │ │ │ + bl 40e088 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 1a9974 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -108172,15 +108171,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 16056c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 40e0ac │ │ │ │ + bl 40e09c │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1a993c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 1a9992 │ │ │ │ @@ -108190,15 +108189,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2068] @ 1aa1ac │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 40e098 │ │ │ │ + bl 40e088 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 1a9a06 │ │ │ │ @@ -108230,37 +108229,37 @@ │ │ │ │ bne.w 1a9fb6 │ │ │ │ movs r0, #8 │ │ │ │ blx 16056c │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 40e0ac │ │ │ │ + bl 40e09c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1a99ba │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 1a9a7e │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 40e6e0 │ │ │ │ + bl 40e6d0 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 1a9858 │ │ │ │ ldr.w r3, [pc, #1924] @ 1aa1b0 │ │ │ │ ldr.w r2, [pc, #1924] @ 1aa1b4 │ │ │ │ ldr.w r1, [pc, #1924] @ 1aa1b8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ movw r2, #4083 @ 0xff3 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr.w r2, [pc, #1904] @ 1aa1bc │ │ │ │ ldr.w r3, [pc, #1844] @ 1aa184 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -108275,39 +108274,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1856] @ 1aa1c0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1a9e7a │ │ │ │ ldr.w r1, [pc, #1840] @ 1aa1c4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 1a9afc │ │ │ │ ldr.w r3, [pc, #1828] @ 1aa1c8 │ │ │ │ ldr.w r2, [pc, #1828] @ 1aa1cc │ │ │ │ ldr.w r1, [pc, #1828] @ 1aa1d0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4102 @ 0x1006 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ bl 1a3194 │ │ │ │ cbz r7, 1a9ad0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3dbd2c │ │ │ │ + bl 3dbd1c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1a9a4a │ │ │ │ ldr.w r2, [pc, #1788] @ 1aa1d4 │ │ │ │ ldr.w r3, [pc, #1704] @ 1aa184 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -108315,98 +108314,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 1a9eee │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3dbd2c │ │ │ │ + b.w 3dbd1c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2ddc94 │ │ │ │ + bl 2ddc84 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1a9ac2 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 2dbafc │ │ │ │ + bl 2dbaec │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1a9f98 │ │ │ │ ldr.w r1, [pc, #1716] @ 1aa1d8 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1712] @ 1aa1dc │ │ │ │ add r1, pc │ │ │ │ - bl 40e1dc │ │ │ │ + bl 40e1cc │ │ │ │ ldr.w r1, [pc, #1708] @ 1aa1e0 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ ldr.w r1, [pc, #1692] @ 1aa1e4 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 40e1dc │ │ │ │ + bl 40e1cc │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1a9b9c │ │ │ │ - bl 2c69d8 │ │ │ │ + bl 2c69c8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2c67ac │ │ │ │ + bl 2c679c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1a9fce │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1a9fee │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 2de860 │ │ │ │ + bl 2de850 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1a9ac2 │ │ │ │ ldr.w r1, [pc, #1608] @ 1aa1e8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1a9bba │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1aa00e │ │ │ │ ldr.w r1, [pc, #1584] @ 1aa1ec │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 1a9f7a │ │ │ │ ldr.w r1, [pc, #1556] @ 1aa1f0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1a9f08 │ │ │ │ ldr.w r1, [pc, #1540] @ 1aa1f4 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -108426,37 +108425,37 @@ │ │ │ │ bne.w 1aa0ee │ │ │ │ ldr.w r1, [pc, #1496] @ 1aa200 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ ldr.w r1, [pc, #1484] @ 1aa204 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 40e1dc │ │ │ │ + bl 40e1cc │ │ │ │ ldr.w r1, [pc, #1468] @ 1aa208 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 40e1dc │ │ │ │ + bl 40e1cc │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1448] @ 1aa20c │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 40e1dc │ │ │ │ + bl 40e1cc │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 1a9c88 │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -108506,35 +108505,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1aa03a │ │ │ │ ldr.w r1, [pc, #1280] @ 1aa214 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1aa048 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 1e4d10 │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1a9ac2 │ │ │ │ ldr.w r1, [pc, #1248] @ 1aa218 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1aa052 │ │ │ │ ldr.w r1, [pc, #1232] @ 1aa21c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 1977ec │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -108564,100 +108563,100 @@ │ │ │ │ beq.w 1aa05a │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 1aa120 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1aa158 │ │ │ │ - bl 2cf8e4 │ │ │ │ + bl 2cf8d4 │ │ │ │ ldr.w r3, [pc, #1116] @ 1aa220 │ │ │ │ ldr.w r2, [pc, #1116] @ 1aa224 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1112] @ 1aa228 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r1, [pc, #1096] @ 1aa22c │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 2cfa9c │ │ │ │ + bl 2cfa8c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1aa14a │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 1a8804 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr.w r1, [pc, #1052] @ 1aa230 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 1a9e56 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cbz r3, 1a9e56 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cbz r2, 1a9e56 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2cf8c4 │ │ │ │ + bl 2cf8b4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1aa076 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 1a9e4a │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1008] @ (1aa234 ) │ │ │ │ add r0, pc │ │ │ │ - bl 3859d0 │ │ │ │ + bl 3859c0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ cbz r7, 1a9e56 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3dbd2c │ │ │ │ + bl 3dbd1c │ │ │ │ ldr r2, [pc, #992] @ (1aa238 ) │ │ │ │ ldr r3, [pc, #808] @ (1aa184 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 1a9af0 │ │ │ │ b.n 1a9eee │ │ │ │ ldr r0, [pc, #972] @ (1aa23c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 40e6e0 │ │ │ │ + bl 40e6d0 │ │ │ │ b.n 1a9a28 │ │ │ │ ldr r1, [pc, #964] @ (1aa240 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 40e1dc │ │ │ │ + bl 40e1cc │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1a9b10 │ │ │ │ b.n 1a9b20 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 1a9ef2 │ │ │ │ - bl 3dbd2c │ │ │ │ + bl 3dbd1c │ │ │ │ ldr r2, [pc, #932] @ (1aa244 ) │ │ │ │ ldr r3, [pc, #736] @ (1aa184 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -108669,20 +108668,20 @@ │ │ │ │ b.w 1a3194 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 1a9a7e │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1a9e96 │ │ │ │ - bl 3dbd2c │ │ │ │ + bl 3dbd1c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1a9e9e │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 3dbd2c │ │ │ │ + bl 3dbd1c │ │ │ │ ldr r2, [pc, #876] @ (1aa248 ) │ │ │ │ ldr r3, [pc, #676] @ (1aa184 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -108715,64 +108714,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #804] @ (1aa258 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a9cfe │ │ │ │ ldr r3, [pc, #796] @ (1aa25c ) │ │ │ │ ldr r2, [pc, #796] @ (1aa260 ) │ │ │ │ ldr r1, [pc, #800] @ (1aa264 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3908 @ 0xf44 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #780] @ (1aa268 ) │ │ │ │ ldr r3, [pc, #548] @ (1aa184 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 1a9eb2 │ │ │ │ b.n 1a9eee │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 40e6e0 │ │ │ │ + bl 40e6d0 │ │ │ │ b.n 1a9a28 │ │ │ │ ldr r3, [pc, #752] @ (1aa26c ) │ │ │ │ ldr r2, [pc, #752] @ (1aa270 ) │ │ │ │ ldr r1, [pc, #756] @ (1aa274 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4167 @ 0x1047 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a9ac2 │ │ │ │ ldr r3, [pc, #732] @ (1aa278 ) │ │ │ │ ldr r2, [pc, #736] @ (1aa27c ) │ │ │ │ ldr r1, [pc, #736] @ (1aa280 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4118 @ 0x1016 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a9ac2 │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 162a18 │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 1a99fa │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -108787,40 +108786,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (1aa28c ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a9ac2 │ │ │ │ ldr r3, [pc, #672] @ (1aa290 ) │ │ │ │ movw r2, #4147 @ 0x1033 │ │ │ │ ldr r1, [pc, #668] @ (1aa294 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (1aa298 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a9ac2 │ │ │ │ ldr r3, [pc, #652] @ (1aa29c ) │ │ │ │ ldr r2, [pc, #652] @ (1aa2a0 ) │ │ │ │ ldr r1, [pc, #656] @ (1aa2a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4161 @ 0x1041 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a9ac2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 1b5b18 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1a9d06 │ │ │ │ b.n 1a9ac2 │ │ │ │ ldr r0, [pc, #620] @ (1aa2a8 ) │ │ │ │ @@ -108841,30 +108840,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1a2e14 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 1aa10c │ │ │ │ ldr r1, [pc, #576] @ (1aa2ac ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbnz r0, 1aa07e │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 1a9e50 │ │ │ │ b.n 1a9e56 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1aa076 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1a9e26 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 1a9e50 │ │ │ │ b.n 1a9e56 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 1a9ac2 │ │ │ │ ldr r3, [pc, #432] @ (1aa250 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1a9cd0 │ │ │ │ ldr r3, [pc, #424] @ (1aa254 ) │ │ │ │ @@ -108875,15 +108874,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (1aa2b0 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1a9cd0 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 1a9a4a │ │ │ │ ldr r2, [pc, #480] @ (1aa2b4 ) │ │ │ │ ldr r3, [pc, #172] @ (1aa184 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -108901,222 +108900,222 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4180 @ 0x1054 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1a9ac2 │ │ │ │ mov r0, r4 │ │ │ │ bl 1a3194 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 1a9ad6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3dbd2c │ │ │ │ + bl 3dbd1c │ │ │ │ b.n 1a9ad6 │ │ │ │ ldr r3, [pc, #416] @ (1aa2c4 ) │ │ │ │ ldr r2, [pc, #420] @ (1aa2c8 ) │ │ │ │ ldr r1, [pc, #420] @ (1aa2cc ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3980 @ 0xf8c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ bl 1a3194 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3dbd2c │ │ │ │ + bl 3dbd1c │ │ │ │ b.n 1a9ad6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r4 │ │ │ │ bl 1a3194 │ │ │ │ b.n 1a9ad6 │ │ │ │ ldr r3, [pc, #372] @ (1aa2d0 ) │ │ │ │ ldr r2, [pc, #376] @ (1aa2d4 ) │ │ │ │ ldr r1, [pc, #376] @ (1aa2d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1aa150 │ │ │ │ nop │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ movs r2, r7 │ │ │ │ ldr r4, [r6, #28] │ │ │ │ movs r2, r7 │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, #24] │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r5, #28 │ │ │ │ + asrs r6, r3, #28 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r4, r4, #17 │ │ │ │ + asrs r4, r2, #17 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r2, r4, #17 │ │ │ │ + asrs r2, r2, #17 │ │ │ │ movs r1, r5 │ │ │ │ - blxns r3 │ │ │ │ + blxns r1 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r6, r3, #7 │ │ │ │ + lsrs r6, r1, #7 │ │ │ │ movs r7, r5 │ │ │ │ - str r4, [r3, r4] │ │ │ │ + str r4, [r1, r4] │ │ │ │ movs r1, r5 │ │ │ │ - asrs r6, r7, #15 │ │ │ │ + asrs r6, r5, #15 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r0, r3, #6 │ │ │ │ + lsrs r0, r1, #6 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r0, r3, #13 │ │ │ │ + asrs r0, r1, #13 │ │ │ │ movs r1, r5 │ │ │ │ - strb r4, [r7, #6] │ │ │ │ + strb r4, [r5, #6] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r2, r3, #10 │ │ │ │ + asrs r2, r1, #10 │ │ │ │ movs r1, r5 │ │ │ │ - stc2l 0, cr0, [r4], #-160 @ 0xffffff60 │ │ │ │ + mrrc2 0, 2, r0, r4, cr8 │ │ │ │ cmp r7, #70 @ 0x46 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r6, #10 │ │ │ │ + asrs r0, r4, #10 │ │ │ │ movs r1, r5 │ │ │ │ - cbz r0, 1aa240 │ │ │ │ + cbz r0, 1aa23c │ │ │ │ movs r5, r5 │ │ │ │ - strb r4, [r0, #5] │ │ │ │ + strb r4, [r6, #4] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r6, r2, #10 │ │ │ │ + asrs r6, r0, #10 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xfbe80028 │ │ │ │ + @ instruction: 0xfbd80028 │ │ │ │ cmp r6, #186 @ 0xba │ │ │ │ movs r2, r7 │ │ │ │ - asrs r4, r7, #9 │ │ │ │ + asrs r4, r5, #9 │ │ │ │ movs r1, r5 │ │ │ │ - pop {r2, r4, r5, r7} │ │ │ │ + pop {r2, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r7, #9 │ │ │ │ + asrs r4, r5, #9 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r2, r2, #30 │ │ │ │ + lsls r2, r0, #30 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r6, r4, #8 │ │ │ │ + asrs r6, r2, #8 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r4, r1, #10 │ │ │ │ + asrs r4, r7, #9 │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [r3, #68] @ 0x44 │ │ │ │ + str r0, [r1, #68] @ 0x44 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r2, r3, #10 │ │ │ │ + asrs r2, r1, #10 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r0, r2, #10 │ │ │ │ + asrs r0, r0, #10 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r6, r1, #10 │ │ │ │ + asrs r6, r7, #9 │ │ │ │ movs r1, r5 │ │ │ │ - movs r2, #108 @ 0x6c │ │ │ │ + movs r2, #92 @ 0x5c │ │ │ │ movs r7, r5 │ │ │ │ - asrs r0, r2, #10 │ │ │ │ + asrs r0, r0, #10 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r4, r0, #10 │ │ │ │ + asrs r4, r6, #9 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r4, r7, #9 │ │ │ │ + asrs r4, r5, #9 │ │ │ │ movs r1, r5 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #8 │ │ │ │ + asrs r2, r2, #8 │ │ │ │ movs r1, r5 │ │ │ │ - sbc.w r0, r0, r8, asr #32 │ │ │ │ - strh r4, [r4, r5] │ │ │ │ + adcs.w r0, r0, r8, asr #32 │ │ │ │ + strh r4, [r2, r5] │ │ │ │ movs r0, r6 │ │ │ │ - ldr r0, [r4, #96] @ 0x60 │ │ │ │ + ldr r0, [r2, #96] @ 0x60 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r7!, {r1, r2, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r7!, {r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r3, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r6, #6 │ │ │ │ + asrs r6, r4, #6 │ │ │ │ movs r1, r5 │ │ │ │ - tst r6, r1 │ │ │ │ + rors r6, r7 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r6, r4, #5 │ │ │ │ + asrs r6, r2, #5 │ │ │ │ movs r1, r5 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ movs r2, r7 │ │ │ │ str r2, [r1, #56] @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ - add r7, sp, #992 @ 0x3e0 │ │ │ │ + add r7, sp, #928 @ 0x3a0 │ │ │ │ movs r5, r5 │ │ │ │ cmp r2, #246 @ 0xf6 │ │ │ │ movs r2, r7 │ │ │ │ cmp r2, #186 @ 0xba │ │ │ │ movs r2, r7 │ │ │ │ cmp r2, #162 @ 0xa2 │ │ │ │ movs r2, r7 │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #31 │ │ │ │ + lsrs r2, r6, #30 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [r5, #72] @ 0x48 │ │ │ │ + ldr r4, [r3, #72] @ 0x48 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r6, r7, #22 │ │ │ │ + lsrs r6, r5, #22 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf7520028 │ │ │ │ + @ instruction: 0xf7420028 │ │ │ │ cmp r2, #58 @ 0x3a │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [r4, #68] @ 0x44 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r6, r2, #27 │ │ │ │ + lsrs r6, r0, #27 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf7140028 │ │ │ │ - ldr r2, [r2, #68] @ 0x44 │ │ │ │ + @ instruction: 0xf7040028 │ │ │ │ + ldr r2, [r0, #68] @ 0x44 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r3, #23 │ │ │ │ + lsrs r0, r1, #23 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf6f60028 │ │ │ │ - lsrs r6, r7, #23 │ │ │ │ + @ instruction: 0xf6e60028 │ │ │ │ + lsrs r6, r5, #23 │ │ │ │ movs r1, r5 │ │ │ │ - movt r0, #18472 @ 0x4828 │ │ │ │ - ldr r0, [r2, #64] @ 0x40 │ │ │ │ + @ instruction: 0xf6b40028 │ │ │ │ + ldr r0, [r0, #64] @ 0x40 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r6, r7, #23 │ │ │ │ + lsrs r6, r5, #23 │ │ │ │ movs r1, r5 │ │ │ │ - subw r0, r4, #2088 @ 0x828 │ │ │ │ - ldr r0, [r6, #60] @ 0x3c │ │ │ │ + @ instruction: 0xf6940028 │ │ │ │ + ldr r0, [r4, #60] @ 0x3c │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [r3, #60] @ 0x3c │ │ │ │ + ldr r4, [r1, #60] @ 0x3c │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r2, r1, #24 │ │ │ │ + lsrs r2, r7, #23 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf6800028 │ │ │ │ + @ instruction: 0xf6700028 │ │ │ │ stmia r2!, {r0, r1, r5} │ │ │ │ - @ instruction: 0xffff3fb6 │ │ │ │ + @ instruction: 0xffff3fa6 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r4, r6, #24 │ │ │ │ + lsrs r4, r4, #24 │ │ │ │ movs r1, r5 │ │ │ │ cmp r0, #194 @ 0xc2 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r7, #44] @ 0x2c │ │ │ │ + ldr r4, [r5, #44] @ 0x2c │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r6, r7, #22 │ │ │ │ + lsrs r6, r5, #22 │ │ │ │ movs r1, r5 │ │ │ │ - sub.w r0, r0, #11010048 @ 0xa80000 │ │ │ │ - ldr r2, [r1, #44] @ 0x2c │ │ │ │ + @ instruction: 0xf5900028 │ │ │ │ + ldr r2, [r7, #40] @ 0x28 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r3, #24 │ │ │ │ + lsrs r0, r1, #24 │ │ │ │ movs r1, r5 │ │ │ │ - sbcs.w r0, r2, #11010048 @ 0xa80000 │ │ │ │ - ldr r2, [r2, #40] @ 0x28 │ │ │ │ + sbc.w r0, r2, #11010048 @ 0xa80000 │ │ │ │ + ldr r2, [r0, #40] @ 0x28 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r2, #24 │ │ │ │ + lsrs r0, r0, #24 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf5320028 │ │ │ │ + @ instruction: 0xf5220028 │ │ │ │ │ │ │ │ 001aa2dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #132] @ (1aa374 ) │ │ │ │ @@ -109135,78 +109134,78 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1aa302 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2cfa18 │ │ │ │ + bl 2cfa08 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1aa362 │ │ │ │ ldr r3, [pc, #80] @ (1aa378 ) │ │ │ │ ldr r2, [pc, #80] @ (1aa37c ) │ │ │ │ ldr r1, [pc, #84] @ (1aa380 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #68] @ (1aa384 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 1a8804 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 2c436c │ │ │ │ + b.w 2c435c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1aa31a │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldrsh r0, [r1, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r0, #12] │ │ │ │ + ldr r4, [r6, #8] │ │ │ │ movs r5, r6 │ │ │ │ - stmia r2!, {r1, r3} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r2!, {r2, r3, r4} │ │ │ │ + stmia r2!, {r2, r3} │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r3, #32 │ │ │ │ + lsrs r4, r1, #32 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001aa388 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (1aa3e8 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 1aa3cc │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 1aa3cc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cbz r0, 1aa3e2 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -109220,16 +109219,16 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 1aa3ae │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ - vhadd.u16 d0, d8, d30 │ │ │ │ - add r7, sp, #424 @ 0x1a8 │ │ │ │ + vhadd.u8 d0, d8, d30 │ │ │ │ + add r7, sp, #360 @ 0x168 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001aa3f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -109242,15 +109241,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (1aa4cc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 40ea08 │ │ │ │ + bl 40e9f8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1aa468 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 1a94d4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -109277,15 +109276,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (1aa4d4 ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (1aa4d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 162c0c │ │ │ │ ldr r3, [pc, #92] @ (1aa4dc ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -109299,37 +109298,37 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 1605ec │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 40e6e0 │ │ │ │ + bl 40e6d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1aa48e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40ea0c │ │ │ │ + bl 40e9fc │ │ │ │ b.n 1aa424 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1aa440 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ movs r5, #138 @ 0x8a │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #84 @ 0x54 │ │ │ │ movs r2, r7 │ │ │ │ - cdp2 0, 4, cr0, cr6, cr14, {1} │ │ │ │ - lsrs r0, r3, #13 │ │ │ │ + cdp2 0, 3, cr0, cr6, cr14, {1} │ │ │ │ + lsrs r0, r1, #13 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r4, r0, #13 │ │ │ │ + lsrs r4, r6, #12 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001aa4e0 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 160568 │ │ │ │ @@ -109368,15 +109367,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 1a5b4c │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 41e994 │ │ │ │ + bl 41e984 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -109432,15 +109431,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 41e960 │ │ │ │ + bl 41e950 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -109506,21 +109505,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 1aa6aa │ │ │ │ nop │ │ │ │ movs r4, #126 @ 0x7e │ │ │ │ movs r2, r7 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - lsrs r2, r0, #8 │ │ │ │ + lsrs r2, r6, #7 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r0, r3, #5 │ │ │ │ + lsrs r0, r1, #5 │ │ │ │ movs r1, r5 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #4 │ │ │ │ + lsrs r6, r7, #3 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001aa6f4 : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 1aa726 │ │ │ │ push {lr} │ │ │ │ @@ -109531,17 +109530,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 162778 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 41e99c │ │ │ │ + b.w 41e98c │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 41e99c │ │ │ │ + b.w 41e98c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -110103,19 +110102,19 @@ │ │ │ │ nop │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r6, #7 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r0, #16] │ │ │ │ + str r0, [r6, #12] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r2, r7, #12 │ │ │ │ + lsls r2, r5, #12 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r0, r3, #13 │ │ │ │ + lsls r0, r1, #13 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -110644,18 +110643,18 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #1 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, r0 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r1, r6] │ │ │ │ + ldrh r0, [r7, r5] │ │ │ │ movs r5, r6 │ │ │ │ - stc2l 0, cr0, [r2, #160] @ 0xa0 │ │ │ │ - ldc2l 0, cr0, [lr, #160] @ 0xa0 │ │ │ │ + ldc2 0, cr0, [r2, #160]! @ 0xa0 │ │ │ │ + stc2l 0, cr0, [lr, #160] @ 0xa0 │ │ │ │ │ │ │ │ 001ab284 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -110773,15 +110772,15 @@ │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - bl 5353ba │ │ │ │ + bl 5353ba │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ movw r7, #1234 @ 0x4d2 │ │ │ │ ldrb.w r4, [r0, #640] @ 0x280 │ │ │ │ ldrb.w r5, [r0, #641] @ 0x281 │ │ │ │ @@ -110912,28 +110911,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4331b8 │ │ │ │ + bl 4331a8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 4331b8 │ │ │ │ + bl 4331a8 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 4331b8 │ │ │ │ + bl 4331a8 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -111259,15 +111258,15 @@ │ │ │ │ bl 1ab6fc │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 162df4 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 41e960 │ │ │ │ + bl 41e950 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 19c6b0 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 160698 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -111287,15 +111286,15 @@ │ │ │ │ blx 162064 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 162df4 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 41e960 │ │ │ │ + bl 41e950 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 19c6b0 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 160698 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -111349,15 +111348,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1ab5c0 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 1a53fc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 41e994 │ │ │ │ + bl 41e984 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (1aba5c ) │ │ │ │ ldr r3, [pc, #108] @ (1aba3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -111397,17 +111396,17 @@ │ │ │ │ b.n 1ab9ca │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r5, #7 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 1ab97c │ │ │ │ + bmi.n 1ab95c │ │ │ │ movs r0, r5 │ │ │ │ - ldrsb r4, [r3, r1] │ │ │ │ + ldrsb r4, [r1, r1] │ │ │ │ movs r5, r6 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -111420,15 +111419,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 160640 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 41e960 │ │ │ │ + bl 41e950 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 1612d0 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -111473,15 +111472,15 @@ │ │ │ │ blx 160984 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1abc0a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 41e960 │ │ │ │ + bl 41e950 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -111509,15 +111508,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 1ab5c0 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 1a53fc │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 41e994 │ │ │ │ + bl 41e984 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -111580,19 +111579,19 @@ │ │ │ │ nop │ │ │ │ lsrs r4, r1, #27 │ │ │ │ movs r2, r7 │ │ │ │ asrs r4, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r2, #11010048 @ 0xa80000 │ │ │ │ + @ instruction: 0xf3f20028 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, lr, #11010048 @ 0xa80000 │ │ │ │ - @ instruction: 0xf3c80028 │ │ │ │ + orn r0, lr, #11010048 @ 0xa80000 │ │ │ │ + @ instruction: 0xf3b80028 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (1abe40 ) │ │ │ │ mov r9, r3 │ │ │ │ @@ -111725,15 +111724,15 @@ │ │ │ │ bgt.n 1abcd6 │ │ │ │ cbz r5, 1abe10 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 1abe10 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -111750,15 +111749,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 1abdf4 │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ b.n 1abe12 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (1abe48 ) │ │ │ │ ldr r3, [pc, #44] @ (1abe44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -111914,15 +111913,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 1ac018 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 1ac018 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -111939,15 +111938,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 1abffc │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ b.n 1ac01a │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (1ac050 ) │ │ │ │ ldr r3, [pc, #44] @ (1ac04c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -112068,15 +112067,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 1ac0ce │ │ │ │ cbz r6, 1ac1bc │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 1ac1bc │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -112094,15 +112093,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 1ac19c │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ b.n 1ac1be │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (1ac1f4 ) │ │ │ │ ldr r3, [pc, #44] @ (1ac1f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -112130,15 +112129,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 41e960 │ │ │ │ + bl 41e950 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -112276,23 +112275,23 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 1ac276 │ │ │ │ - ldr r3, [pc, #96] @ (1ac3f8 ) │ │ │ │ + ldr r3, [pc, #32] @ (1ac3b8 ) │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [pc, #1016] @ (1ac794 ) │ │ │ │ + ldr r2, [pc, #952] @ (1ac754 ) │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [pc, #872] @ (1ac708 ) │ │ │ │ + ldr r2, [pc, #808] @ (1ac6c8 ) │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [pc, #776] @ (1ac6ac ) │ │ │ │ + ldr r2, [pc, #712] @ (1ac66c ) │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [pc, #648] @ (1ac630 ) │ │ │ │ + ldr r2, [pc, #584] @ (1ac5f0 ) │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (1ac4a8 ) │ │ │ │ @@ -112377,15 +112376,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1ab3c0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 1ac400 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #392] @ (1ac634 ) │ │ │ │ + ldr r2, [pc, #328] @ (1ac5f4 ) │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -112432,15 +112431,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 1ac652 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 41e960 │ │ │ │ + bl 41e950 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 162174 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 162144 │ │ │ │ @@ -112513,15 +112512,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 1ab5c0 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1a53fc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 41e994 │ │ │ │ + bl 41e984 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (1ac680 ) │ │ │ │ ldr r3, [pc, #68] @ (1ac670 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -112750,15 +112749,15 @@ │ │ │ │ b.n 1ac784 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r7, #11 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bx sp │ │ │ │ + bx fp │ │ │ │ movs r5, r6 │ │ │ │ lsls r0, r0, #10 │ │ │ │ movs r2, r7 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ lsls r2, r3, #6 │ │ │ │ movs r2, r7 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ @@ -113293,15 +113292,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 1acdf8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ movs r4, r4 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, r4 │ │ │ │ + add r8, r2 │ │ │ │ movs r5, r6 │ │ │ │ mcr2 0, 0, r0, cr8, cr9, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -113334,15 +113333,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 1a5730 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 41e994 │ │ │ │ + bl 41e984 │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -113394,15 +113393,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #524] @ (1ad1c4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 1ad130 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -113591,17 +113590,17 @@ │ │ │ │ ldr.w fp, [sp, #52] @ 0x34 │ │ │ │ b.n 1ad056 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfada0039 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #128 @ 0x80 │ │ │ │ + subs r6, #112 @ 0x70 │ │ │ │ movs r5, r6 │ │ │ │ - subs r5, #34 @ 0x22 │ │ │ │ + subs r5, #18 │ │ │ │ movs r5, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ bl 1ac8bc │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [pc, #1064] @ 1ad60c │ │ │ │ ldr.w r3, [pc, #1064] @ 1ad610 │ │ │ │ @@ -113712,15 +113711,15 @@ │ │ │ │ bl 1a5c90 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 41e960 │ │ │ │ + bl 41e950 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 1ad7a8 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -113820,15 +113819,15 @@ │ │ │ │ blx 162c0c │ │ │ │ ldr r3, [pc, #456] @ (1ad608 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (1ad624 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 406998 │ │ │ │ + bl 406988 │ │ │ │ b.n 1acee2 │ │ │ │ mov r3, r4 │ │ │ │ b.n 1ad092 │ │ │ │ mov r2, r4 │ │ │ │ b.n 1ad008 │ │ │ │ mov r2, r4 │ │ │ │ b.n 1ad16a │ │ │ │ @@ -113993,27 +113992,27 @@ │ │ │ │ b.n 1ad1e2 │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7ae0039 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #224 @ 0xe0 │ │ │ │ + subs r3, #208 @ 0xd0 │ │ │ │ movs r5, r6 │ │ │ │ @ instruction: 0xf7340039 │ │ │ │ - subs r3, #128 @ 0x80 │ │ │ │ + subs r3, #112 @ 0x70 │ │ │ │ movs r5, r6 │ │ │ │ - subs r3, #66 @ 0x42 │ │ │ │ + subs r3, #50 @ 0x32 │ │ │ │ movs r5, r6 │ │ │ │ b.n 1ad8a2 │ │ │ │ vraddhn.i d31, , q8 │ │ │ │ movs r1, r7 │ │ │ │ - subs r0, #108 @ 0x6c │ │ │ │ + subs r0, #92 @ 0x5c │ │ │ │ movs r5, r6 │ │ │ │ - subs r0, #64 @ 0x40 │ │ │ │ + subs r0, #48 @ 0x30 │ │ │ │ movs r5, r6 │ │ │ │ blx 162294 │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -114099,15 +114098,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 1ad3a0 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 41e994 │ │ │ │ + bl 41e984 │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -114295,15 +114294,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 4331b8 │ │ │ │ + bl 4331a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 1ad9da │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -114362,15 +114361,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adds r4, #250 @ 0xfa │ │ │ │ + adds r4, #234 @ 0xea │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -114422,15 +114421,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 4331b8 │ │ │ │ + bl 4331a8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -114745,15 +114744,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 1a5730 │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 41e994 │ │ │ │ + bl 41e984 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -115106,17 +115105,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1a42a4 │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 1ae15c │ │ │ │ b.n 1adbb0 │ │ │ │ - adds r3, #198 @ 0xc6 │ │ │ │ + adds r3, #182 @ 0xb6 │ │ │ │ movs r5, r6 │ │ │ │ - adds r3, #138 @ 0x8a │ │ │ │ + adds r3, #122 @ 0x7a │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001ae184 : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 1ada04 │ │ │ │ nop │ │ │ │ @@ -115140,24 +115139,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 1ae1c2 │ │ │ │ blx 162778 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 1ae1b8 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 41e99c │ │ │ │ + bl 41e98c │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 41e99c │ │ │ │ + bl 41e98c │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 41e99c │ │ │ │ + bl 41e98c │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 41e99c │ │ │ │ + bl 41e98c │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 41e99c │ │ │ │ + b.w 41e98c │ │ │ │ │ │ │ │ 001ae1f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -115431,23 +115430,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 41e994 │ │ │ │ + bl 41e984 │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 41e960 │ │ │ │ + bl 41e950 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -115557,15 +115556,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 1ae57e │ │ │ │ - cmp r3, #198 @ 0xc6 │ │ │ │ + cmp r3, #182 @ 0xb6 │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ @@ -115870,23 +115869,23 @@ │ │ │ │ nop │ │ │ │ b.n 1af028 │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1aed98 │ │ │ │ movs r1, r7 │ │ │ │ - cmp r1, #72 @ 0x48 │ │ │ │ + cmp r1, #56 @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ b.n 1aead4 │ │ │ │ movs r1, r7 │ │ │ │ - cmp r0, #110 @ 0x6e │ │ │ │ + cmp r0, #94 @ 0x5e │ │ │ │ movs r5, r6 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r2, r3, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r7!, {r4, r7} │ │ │ │ + stmia r7!, {r7} │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ @@ -116104,23 +116103,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4331b8 │ │ │ │ + bl 4331a8 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 1aecc4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 4331b8 │ │ │ │ + bl 4331a8 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 1aec70 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -116164,15 +116163,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 1aecc0 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 4331b8 │ │ │ │ + bl 4331a8 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 1aebe2 │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 1aec46 │ │ │ │ @@ -116953,25 +116952,25 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ bhi.n 1af564 │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, #3 │ │ │ │ + subs r0, r1, #3 │ │ │ │ movs r5, r6 │ │ │ │ bvs.n 1af514 │ │ │ │ movs r1, r7 │ │ │ │ bvs.n 1af4b8 │ │ │ │ movs r1, r7 │ │ │ │ - adds r4, r7, #3 │ │ │ │ + adds r4, r5, #3 │ │ │ │ movs r5, r6 │ │ │ │ - pop {r1, r3} │ │ │ │ + cbnz r2, 1af53e │ │ │ │ movs r0, r5 │ │ │ │ - pop {r1, r2, r3, r4} │ │ │ │ + pop {r1, r2, r3} │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -117304,23 +117303,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 1af7ac │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, r4 │ │ │ │ + subs r2, r4, r4 │ │ │ │ movs r5, r6 │ │ │ │ bcs.n 1af7d8 │ │ │ │ movs r1, r7 │ │ │ │ - adds r2, r3, r5 │ │ │ │ + adds r2, r1, r5 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb868 │ │ │ │ + @ instruction: 0xb858 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb87c │ │ │ │ + @ instruction: 0xb86c │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -117653,23 +117652,23 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ bne.n 1afc04 │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #30 │ │ │ │ + asrs r4, r0, #30 │ │ │ │ movs r5, r6 │ │ │ │ ldmia r7!, {r1, r5} │ │ │ │ movs r1, r7 │ │ │ │ - asrs r0, r0, #23 │ │ │ │ + asrs r0, r6, #22 │ │ │ │ movs r5, r6 │ │ │ │ - push {r1, r2, r3, r6, r7} │ │ │ │ + push {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - push {r1, r5, r6, r7} │ │ │ │ + push {r1, r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -118391,25 +118390,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldmia r1, {r1, r2, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #31 │ │ │ │ + lsrs r0, r2, #31 │ │ │ │ movs r5, r6 │ │ │ │ stmia r7!, {r3, r4, r5} │ │ │ │ movs r1, r7 │ │ │ │ stmia r7!, {r3} │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r4, r0, #24 │ │ │ │ + lsrs r4, r6, #23 │ │ │ │ movs r5, r6 │ │ │ │ - add r5, sp, #72 @ 0x48 │ │ │ │ + add r5, sp, #8 │ │ │ │ movs r0, r5 │ │ │ │ - add r5, sp, #152 @ 0x98 │ │ │ │ + add r5, sp, #88 @ 0x58 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -118742,23 +118741,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stmia r5!, {r3, r4, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #16 │ │ │ │ + lsrs r2, r5, #16 │ │ │ │ movs r5, r6 │ │ │ │ stmia r3!, {r3, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r2, r4, #9 │ │ │ │ + lsrs r2, r2, #9 │ │ │ │ movs r5, r6 │ │ │ │ - add r1, sp, #448 @ 0x1c0 │ │ │ │ + add r1, sp, #384 @ 0x180 │ │ │ │ movs r0, r5 │ │ │ │ - add r1, sp, #528 @ 0x210 │ │ │ │ + add r1, sp, #464 @ 0x1d0 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -119091,23 +119090,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ stmia r2!, {r3, r4} │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #2 │ │ │ │ + lsrs r4, r1, #2 │ │ │ │ movs r5, r6 │ │ │ │ stmia r0!, {r1, r3, r5} │ │ │ │ movs r1, r7 │ │ │ │ - lsls r0, r1, #27 │ │ │ │ + lsls r0, r7, #26 │ │ │ │ movs r5, r6 │ │ │ │ - add r5, pc, #856 @ (adr r5, 1b0e48 ) │ │ │ │ + add r5, pc, #792 @ (adr r5, 1b0e08 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r5, pc, #936 @ (adr r5, 1b0e9c ) │ │ │ │ + add r5, pc, #872 @ (adr r5, 1b0e5c ) │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -119824,24 +119823,24 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bkpt 0x0072 │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #2 │ │ │ │ + lsls r4, r2, #2 │ │ │ │ movs r5, r6 │ │ │ │ @ instruction: 0xb82e │ │ │ │ movs r1, r7 │ │ │ │ @ instruction: 0xb7fa │ │ │ │ movs r1, r7 │ │ │ │ - mcr2 0, 6, r0, cr2, cr4, {1} │ │ │ │ - ldr r5, [sp, #832] @ 0x340 │ │ │ │ + mrc2 0, 5, r0, cr2, cr4, {1} │ │ │ │ + ldr r5, [sp, #768] @ 0x300 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r5, [sp, #912] @ 0x390 │ │ │ │ + ldr r5, [sp, #848] @ 0x350 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -120558,23 +120557,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cpsie ai │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [r8, #52] @ 0x34 │ │ │ │ + strb.w r0, [r8, #52] @ 0x34 │ │ │ │ add sp, #136 @ 0x88 │ │ │ │ movs r1, r7 │ │ │ │ add r7, sp, #952 @ 0x3b8 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf6b60034 │ │ │ │ - str r5, [sp, #784] @ 0x310 │ │ │ │ + subw r0, r6, #2100 @ 0x834 │ │ │ │ + str r5, [sp, #720] @ 0x2d0 │ │ │ │ movs r0, r5 │ │ │ │ - str r5, [sp, #864] @ 0x360 │ │ │ │ + str r5, [sp, #800] @ 0x320 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -121293,23 +121292,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r6, sp, #360 @ 0x168 │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, r6, #52 @ 0x34 │ │ │ │ + orns r0, r6, #52 @ 0x34 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ movs r1, r7 │ │ │ │ add r7, pc, #880 @ (adr r7, 1b2684 ) │ │ │ │ movs r1, r7 │ │ │ │ - mcr 0, 5, r0, cr4, cr4, {1} │ │ │ │ - ldrh r2, [r6, #44] @ 0x2c │ │ │ │ + mrc 0, 4, r0, cr4, cr4, {1} │ │ │ │ + ldrh r2, [r4, #44] @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r4, [r0, #46] @ 0x2e │ │ │ │ + ldrh r4, [r6, #44] @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -122028,24 +122027,24 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #280 @ (adr r6, 1b2c30 ) │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r2], #-208 @ 0xd0 │ │ │ │ + strd r0, r0, [r2], #-208 @ 0xd0 │ │ │ │ ldr r7, [sp, #1008] @ 0x3f0 │ │ │ │ movs r1, r7 │ │ │ │ ldr r7, [sp, #800] @ 0x320 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 1b284c │ │ │ │ + b.n 1b282c │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r3, #44] @ 0x2c │ │ │ │ + strh r6, [r1, #44] @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r6, #44] @ 0x2c │ │ │ │ + strh r0, [r4, #44] @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -122066,15 +122065,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 1b2e9c │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 41e994 │ │ │ │ + bl 41e984 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -122155,15 +122154,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 41e994 │ │ │ │ + bl 41e984 │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 1b2ccc │ │ │ │ ldr.w r3, [pc, #1660] @ 1b3308 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -122185,15 +122184,15 @@ │ │ │ │ blx 161b98 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1b32ee │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 41e960 │ │ │ │ + bl 41e950 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -122810,21 +122809,21 @@ │ │ │ │ b.n 1b32e8 │ │ │ │ ldr r6, [sp, #232] @ 0xe8 │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #24] │ │ │ │ + strh r6, [r3, #24] │ │ │ │ movs r0, r5 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #23] │ │ │ │ + ldrb r2, [r5, #23] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r5, #19] │ │ │ │ + ldrb r0, [r3, #19] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b3320 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -122874,20 +122873,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 1b33ae │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 162778 │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 41e99c │ │ │ │ + bl 41e98c │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 41e99c │ │ │ │ + bl 41e98c │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 41e99c │ │ │ │ + b.w 41e98c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (1b34c8 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -122955,15 +122954,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (1b34dc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 1b3490 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1b3438 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -122984,35 +122983,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (1b34e8 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (1b34ec ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b33f8 │ │ │ │ str r5, [sp, #720] @ 0x2d0 │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #17] │ │ │ │ + ldrb r4, [r5, #17] │ │ │ │ movs r0, r5 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 1b355a │ │ │ │ + cbnz r0, 1b3556 │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r0, #18] │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r5, #17] │ │ │ │ + strb r0, [r3, #17] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (1b3704 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -123075,55 +123074,55 @@ │ │ │ │ bne.n 1b360c │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 2d0fe4 │ │ │ │ + bl 2d0fd4 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b3668 │ │ │ │ ldr r2, [pc, #356] @ (1b3718 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (1b371c ) │ │ │ │ ldr r7, [pc, #360] @ (1b3720 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #344] @ (1b3724 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b36b2 │ │ │ │ mov r0, sl │ │ │ │ - bl 2d1344 │ │ │ │ + bl 2d1334 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (1b3728 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2d121c │ │ │ │ + bl 2d120c │ │ │ │ b.n 1b354e │ │ │ │ blx 160ba8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 1b3592 │ │ │ │ ldr r3, [pc, #276] @ (1b372c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -123154,33 +123153,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (1b373c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (1b3740 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b353a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b36d8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ mov r0, r4 │ │ │ │ bl 1a52e0 │ │ │ │ b.n 1b354e │ │ │ │ ldr r0, [pc, #184] @ (1b3744 ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 1b357a │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -123198,15 +123197,15 @@ │ │ │ │ bpl.n 1b35ee │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (1b374c ) │ │ │ │ ldr r0, [pc, #132] @ (1b3750 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b35ee │ │ │ │ ldr r3, [pc, #88] @ (1b3734 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b367a │ │ │ │ ldr r3, [pc, #76] @ (1b3730 ) │ │ │ │ @@ -123217,60 +123216,60 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (1b3754 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (1b3758 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b367a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ str r4, [sp, #576] @ 0x240 │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #536] @ 0x218 │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #280] @ 0x118 │ │ │ │ movs r1, r7 │ │ │ │ - cmp r7, #128 @ 0x80 │ │ │ │ + cmp r7, #112 @ 0x70 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r7, #150 @ 0x96 │ │ │ │ + cmp r7, #134 @ 0x86 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1b3958 │ │ │ │ + b.n 1b3938 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r2, [r4, #16] │ │ │ │ + ldrb r2, [r2, #16] │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - rev r0, r5 │ │ │ │ + rev r0, r3 │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r2, [r3, #13] │ │ │ │ + ldrb r2, [r1, #13] │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r1, #11] │ │ │ │ + strb r0, [r7, #10] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r2, #11] │ │ │ │ + ldrb r6, [r0, #11] │ │ │ │ movs r0, r5 │ │ │ │ movs r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 1b3714 │ │ │ │ + bne.n 1b36f4 │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r4, [r5, #12] │ │ │ │ + ldrb r4, [r3, #12] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r4, #11] │ │ │ │ + ldrb r2, [r2, #11] │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r6, #8] │ │ │ │ + strb r0, [r4, #8] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (1b38cc ) │ │ │ │ @@ -123282,28 +123281,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (1b38d4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2d5db4 │ │ │ │ + bl 2d5da4 │ │ │ │ cbnz r0, 1b37cc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 1b37c6 │ │ │ │ ldr r2, [pc, #324] @ (1b38d8 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2d3c68 │ │ │ │ + bl 2d3c58 │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 1b3838 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -123312,24 +123311,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 160ba8 │ │ │ │ b.n 1b3792 │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ ldr r3, [pc, #256] @ (1b38dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b3870 │ │ │ │ mov r0, r4 │ │ │ │ bl 1a52e0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ ldr r2, [pc, #236] @ (1b38e0 ) │ │ │ │ ldr r3, [pc, #224] @ (1b38d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -123391,15 +123390,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (1b38f0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (1b38f4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b37e4 │ │ │ │ ldr r3, [pc, #76] @ (1b38e8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b3840 │ │ │ │ ldr r3, [pc, #72] @ (1b38ec ) │ │ │ │ @@ -123412,15 +123411,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (1b3900 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b3840 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [sp, #152] @ 0x98 │ │ │ │ movs r1, r7 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ movs r1, r7 │ │ │ │ @@ -123428,29 +123427,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #656] @ 0x290 │ │ │ │ movs r1, r7 │ │ │ │ - udf #114 @ 0x72 │ │ │ │ + udf #98 @ 0x62 │ │ │ │ movs r4, r6 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #6] │ │ │ │ + ldrb r6, [r3, #6] │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r3, #2] │ │ │ │ + strb r0, [r1, #2] │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb7ce │ │ │ │ + @ instruction: 0xb7be │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r3, #6] │ │ │ │ + ldrb r4, [r1, #6] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r5, #1] │ │ │ │ + strb r4, [r3, #1] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b3904 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -123480,26 +123479,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2d5db4 │ │ │ │ + bl 2d5da4 │ │ │ │ cbnz r0, 1b39b0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 1b39aa │ │ │ │ ldr r2, [pc, #92] @ (1b39cc ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 2d3c68 │ │ │ │ + bl 2d3c58 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (1b39d0 ) │ │ │ │ ldr r3, [pc, #64] @ (1b39c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -123515,15 +123514,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 160ba8 │ │ │ │ b.n 1b396e │ │ │ │ mov r0, r4 │ │ │ │ bl 1a52e0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ b.n 1b3982 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [sp, #288] @ 0x120 │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @@ -123545,20 +123544,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (1b3a70 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2d5db4 │ │ │ │ + bl 2d5da4 │ │ │ │ cbz r0, 1b3a3a │ │ │ │ mov r0, r4 │ │ │ │ bl 1a52e0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ ldr r2, [pc, #96] @ (1b3a74 ) │ │ │ │ ldr r3, [pc, #88] @ (1b3a70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -123580,15 +123579,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2d3c68 │ │ │ │ + bl 2d3c58 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 1b3a12 │ │ │ │ blx 160ba8 │ │ │ │ b.n 1b3a44 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r5, #60] @ 0x3c │ │ │ │ @@ -123614,49 +123613,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b3b28 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 1b3b0c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2d334c │ │ │ │ + bl 2d333c │ │ │ │ ldr r6, [pc, #176] @ (1b3b5c ) │ │ │ │ ldr r2, [pc, #180] @ (1b3b60 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (1b3b64 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #164] @ (1b3b68 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #140] @ (1b3b6c ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1b3b32 │ │ │ │ ldr r1, [pc, #132] @ (1b3b70 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2d3424 │ │ │ │ + bl 2d3414 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -123687,36 +123686,36 @@ │ │ │ │ bpl.n 1b3ae8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (1b3b7c ) │ │ │ │ ldr r0, [pc, #52] @ (1b3b80 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b3ae8 │ │ │ │ ldrh r2, [r0, #56] @ 0x38 │ │ │ │ movs r1, r7 │ │ │ │ - bgt.n 1b3c08 │ │ │ │ + bgt.n 1b3be8 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r2, #134 @ 0x86 │ │ │ │ + cmp r2, #118 @ 0x76 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r2, #154 @ 0x9a │ │ │ │ + cmp r2, #138 @ 0x8a │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r5, #30] │ │ │ │ + strb r4, [r3, #30] │ │ │ │ movs r0, r5 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ movs r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #7 │ │ │ │ + asrs r6, r5, #7 │ │ │ │ movs r4, r5 │ │ │ │ - strb r4, [r5, #26] │ │ │ │ + strb r4, [r3, #26] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b3b84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -123742,58 +123741,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 2d0fe4 │ │ │ │ + bl 2d0fd4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b3c68 │ │ │ │ ldr r2, [pc, #208] @ (1b3cb4 ) │ │ │ │ ldr r1, [pc, #212] @ (1b3cb8 ) │ │ │ │ ldr r3, [pc, #212] @ (1b3cbc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #196] @ (1b3cc0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #168] @ (1b3cc4 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1b3c7e │ │ │ │ mov r0, r5 │ │ │ │ - bl 2d1344 │ │ │ │ + bl 2d1334 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (1b3cc8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2d121c │ │ │ │ + bl 2d120c │ │ │ │ ldr r2, [pc, #140] @ (1b3ccc ) │ │ │ │ ldr r3, [pc, #104] @ (1b3cac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -123804,15 +123803,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ mov r0, r4 │ │ │ │ bl 1a52e0 │ │ │ │ b.n 1b3c3e │ │ │ │ blx 160ba8 │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 1b3bb8 │ │ │ │ ldr r3, [pc, #80] @ (1b3cd0 ) │ │ │ │ @@ -123827,43 +123826,43 @@ │ │ │ │ bpl.n 1b3c22 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (1b3cd8 ) │ │ │ │ ldr r0, [pc, #68] @ (1b3cdc ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b3c22 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r7, #46] @ 0x2e │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r5, #46] @ 0x2e │ │ │ │ movs r1, r7 │ │ │ │ - cmp r1, #82 @ 0x52 │ │ │ │ + cmp r1, #66 @ 0x42 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r1, #104 @ 0x68 │ │ │ │ + cmp r1, #88 @ 0x58 │ │ │ │ movs r0, r5 │ │ │ │ - blt.n 1b3cf0 │ │ │ │ + blt.n 1b3cd0 │ │ │ │ movs r4, r6 │ │ │ │ - strb r4, [r1, #26] │ │ │ │ + strb r4, [r7, #25] │ │ │ │ movs r0, r5 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ ldrh r6, [r2, #42] @ 0x2a │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r4} │ │ │ │ + ldmia r4!, {r1, r2} │ │ │ │ movs r2, r5 │ │ │ │ - strb r0, [r4, #21] │ │ │ │ + strb r0, [r2, #21] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -123923,15 +123922,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b3d6c │ │ │ │ ldr.w r4, [pc, #1152] @ 1b4214 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1b42e6 │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -123957,15 +123956,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b3e7c │ │ │ │ ldr.w r1, [pc, #1064] @ 1b421c │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r1, [pc, #1044] @ 1b4220 │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -123977,17 +123976,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #1020] @ (1b4224 ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r5 │ │ │ │ - bl 406470 │ │ │ │ + bl 406460 │ │ │ │ mov r0, r7 │ │ │ │ blx 16087c │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #992] @ (1b4228 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #940] @ (1b41fc ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -124004,36 +124003,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 41e97c │ │ │ │ + bl 41e96c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1b4258 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #916] @ (1b422c ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #896] @ (1b4230 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 41e7e8 │ │ │ │ + bl 41e7d8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #812] @ 1b41f0 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -124153,15 +124152,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #528] @ (1b4240 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b3fa8 │ │ │ │ mov r7, r3 │ │ │ │ b.n 1b3d90 │ │ │ │ ldr.w lr, [pc, #512] @ 1b4244 │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -124174,15 +124173,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #476] @ (1b4248 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -124219,21 +124218,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 41e99c │ │ │ │ + bl 41e98c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 1b3e04 │ │ │ │ mov r5, sl │ │ │ │ @@ -124249,15 +124248,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #276] @ 1b4250 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -124276,41 +124275,41 @@ │ │ │ │ cbz r3, 1b41ca │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 41eb60 │ │ │ │ + bl 41eb50 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 41e99c │ │ │ │ + bl 41e98c │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 418250 │ │ │ │ + bl 418240 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (1b4254 ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ b.n 1b3e04 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 41e994 │ │ │ │ + bl 41e984 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 41e99c │ │ │ │ + bl 41e98c │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 1b41b6 │ │ │ │ nop │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 1b426a │ │ │ │ @@ -124319,62 +124318,62 @@ │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r4, #34] @ 0x22 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #21] │ │ │ │ + strb r0, [r6, #20] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r6, #20] │ │ │ │ + strb r4, [r4, #20] │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #20] │ │ │ │ + strb r4, [r6, #19] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r6, r5] │ │ │ │ + ldrb r0, [r4, r5] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r1, r5] │ │ │ │ + ldrb r6, [r7, r4] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r1, #18] │ │ │ │ + strb r4, [r7, #17] │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r6, #17] │ │ │ │ + strb r0, [r4, #17] │ │ │ │ movs r0, r5 │ │ │ │ ldrh r6, [r0, #26] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r6, [r5, r2] │ │ │ │ + ldrb r6, [r3, r2] │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r2, #16] │ │ │ │ + strb r2, [r0, #16] │ │ │ │ movs r0, r5 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #13] │ │ │ │ + strb r4, [r7, #12] │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r1, #27 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #9] │ │ │ │ + strb r6, [r3, #9] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r2, [r5, r1] │ │ │ │ + ldrh r2, [r3, r1] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r4, [r1, r0] │ │ │ │ + ldr r4, [r7, r7] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [r1, r6] │ │ │ │ + ldr r2, [r7, r5] │ │ │ │ movs r0, r5 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 41ea98 │ │ │ │ + bl 41ea88 │ │ │ │ b.n 1b3e90 │ │ │ │ ldr.w ip, [pc, #140] @ 1b4300 │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 1b3f90 │ │ │ │ ldr.w ip, [pc, #124] @ 1b4304 │ │ │ │ @@ -124385,15 +124384,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (1b4308 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 1b3f90 │ │ │ │ ldr r3, [pc, #84] @ (1b430c ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 1b412a │ │ │ │ @@ -124408,15 +124407,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1b4134 │ │ │ │ ldr r0, [pc, #60] @ (1b4314 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b4134 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1b3e46 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (1b4318 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (1b431c ) │ │ │ │ @@ -124424,44 +124423,44 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ asrs r0, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #2] │ │ │ │ + strb r4, [r7, #1] │ │ │ │ movs r0, r5 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #3] │ │ │ │ + strb r6, [r4, #3] │ │ │ │ movs r0, r5 │ │ │ │ - bmi.n 1b434c │ │ │ │ + bmi.n 1b432c │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r6, #120] @ 0x78 │ │ │ │ + ldr r2, [r4, #120] @ 0x78 │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 406c84 │ │ │ │ + bl 406c74 │ │ │ │ mov r0, r4 │ │ │ │ bl 1b3ce0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b4336 │ │ │ │ ldr r5, [pc, #36] @ (1b4368 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 4063e8 │ │ │ │ + bl 4063d8 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 405eb8 │ │ │ │ + bl 405ea8 │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -124504,15 +124503,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -124527,21 +124526,21 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ strh r2, [r0, #48] @ 0x30 │ │ │ │ movs r1, r7 │ │ │ │ str r0, [r1, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #108] @ 0x6c │ │ │ │ + ldr r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, r5 │ │ │ │ - bcc.n 1b4458 │ │ │ │ + bcc.n 1b4438 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r6, #104] @ 0x68 │ │ │ │ + ldr r2, [r4, #104] @ 0x68 │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r5, r2] │ │ │ │ + strb r2, [r3, r2] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b4410 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -124584,15 +124583,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (1b44e4 ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -124611,36 +124610,36 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (1b44f0 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b443e │ │ │ │ nop │ │ │ │ strh r4, [r4, #42] @ 0x2a │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r5, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #100] @ 0x64 │ │ │ │ + ldr r0, [r6, #96] @ 0x60 │ │ │ │ movs r0, r5 │ │ │ │ str r4, [r7, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r4, #96] @ 0x60 │ │ │ │ + ldr r2, [r2, #96] @ 0x60 │ │ │ │ movs r0, r5 │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #116] @ 0x74 │ │ │ │ + ldr r6, [r6, #112] @ 0x70 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b44f4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -124665,39 +124664,39 @@ │ │ │ │ cbz r2, 1b453e │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 406470 │ │ │ │ + bl 406460 │ │ │ │ b.n 1b4544 │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ ldr r3, [pc, #36] @ (1b456c ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (1b4570 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ nop │ │ │ │ strh r6, [r1, #36] @ 0x24 │ │ │ │ movs r1, r7 │ │ │ │ str r4, [r4, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #88] @ 0x58 │ │ │ │ + ldr r2, [r6, #84] @ 0x54 │ │ │ │ movs r0, r5 │ │ │ │ ldrsh r6, [r4, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r2, #84] @ 0x54 │ │ │ │ + ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b4574 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -124718,19 +124717,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 1b45e0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 1b45c0 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 41e97c │ │ │ │ + bl 41e96c │ │ │ │ cbnz r0, 1b4614 │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 41eb60 │ │ │ │ + bl 41eb50 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -124738,53 +124737,53 @@ │ │ │ │ cbz r3, 1b4602 │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 1b4602 │ │ │ │ ldr r1, [pc, #92] @ (1b4648 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 1a5cc4 │ │ │ │ ldr r1, [pc, #72] @ (1b464c ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 1b4634 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b45c0 │ │ │ │ ldr r2, [pc, #48] @ (1b4650 ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2d3c68 │ │ │ │ + bl 2d3c58 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 1b45c0 │ │ │ │ blx 160ba8 │ │ │ │ b.n 1b4618 │ │ │ │ nop │ │ │ │ strh r4, [r1, #32] │ │ │ │ movs r1, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, r6] │ │ │ │ + strb r4, [r3, r6] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r3, r5] │ │ │ │ + strb r4, [r1, r5] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r0, r5] │ │ │ │ + strb r4, [r6, r4] │ │ │ │ movs r0, r5 │ │ │ │ movs r0, #200 @ 0xc8 │ │ │ │ ... │ │ │ │ │ │ │ │ 001b4654 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -124835,34 +124834,34 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b469e │ │ │ │ ldr r1, [pc, #48] @ (1b4700 ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 1b4574 │ │ │ │ nop │ │ │ │ strh r4, [r5, #24] │ │ │ │ movs r1, r7 │ │ │ │ ldrsh r2, [r0, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #64] @ 0x40 │ │ │ │ + ldr r4, [r1, #64] @ 0x40 │ │ │ │ movs r0, r5 │ │ │ │ ldrsh r2, [r4, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r1, #64] @ 0x40 │ │ │ │ + ldr r4, [r7, #60] @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #56] @ 0x38 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b4704 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -124878,45 +124877,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 16056c │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 406338 │ │ │ │ + bl 406328 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 405e7c │ │ │ │ + bl 405e6c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (1b4780 ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (1b4784 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 4069b0 │ │ │ │ + bl 4069a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrsh r2, [r3, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - ldr r2, [r6, #76] @ 0x4c │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #380] @ (1b4918 ) │ │ │ │ mov r8, r1 │ │ │ │ @@ -125011,15 +125010,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1a53fc │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r5 │ │ │ │ bl 1a5cc4 │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ ldr r2, [pc, #128] @ (1b4930 ) │ │ │ │ ldr r3, [pc, #108] @ (1b491c ) │ │ │ │ add r2, pc │ │ │ │ @@ -125064,19 +125063,19 @@ │ │ │ │ b.n 1b4818 │ │ │ │ strh r0, [r7, #14] │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, #14] │ │ │ │ movs r1, r7 │ │ │ │ - str r0, [r5, #124] @ 0x7c │ │ │ │ + str r0, [r3, #124] @ 0x7c │ │ │ │ movs r0, r5 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, r4] │ │ │ │ + strh r2, [r6, r3] │ │ │ │ movs r0, r5 │ │ │ │ strh r0, [r5, #6] │ │ │ │ movs r1, r7 │ │ │ │ strh r6, [r6, #4] │ │ │ │ movs r1, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -125118,25 +125117,25 @@ │ │ │ │ bl 1a5bb8 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 1b4990 │ │ │ │ ldr r1, [pc, #32] @ (1b49c0 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 1a5cc4 │ │ │ │ strh r2, [r1, #2] │ │ │ │ movs r1, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, r7] │ │ │ │ + str r2, [r3, r7] │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [r5, r6] │ │ │ │ + str r0, [r3, r6] │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (1b4a28 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -125483,15 +125482,15 @@ │ │ │ │ nop │ │ │ │ ldrb r6, [r6, #25] │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r2, #24] │ │ │ │ movs r1, r7 │ │ │ │ - str r2, [r2, #64] @ 0x40 │ │ │ │ + str r2, [r0, #64] @ 0x40 │ │ │ │ movs r0, r5 │ │ │ │ ldrb r6, [r1, #21] │ │ │ │ movs r1, r7 │ │ │ │ ldrb r0, [r6, #19] │ │ │ │ movs r1, r7 │ │ │ │ ldrb r4, [r6, #18] │ │ │ │ movs r1, r7 │ │ │ │ @@ -125597,15 +125596,15 @@ │ │ │ │ ldrb r4, [r7, #15] │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, #15] │ │ │ │ movs r1, r7 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - strb r6, [r5, r2] │ │ │ │ + strb r6, [r3, r2] │ │ │ │ movs r6, r5 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ ldrb r6, [r0, #14] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -125674,15 +125673,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1b4ed4 │ │ │ │ ldr r0, [pc, #48] @ (1b4f2c ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 1b4ed4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r4, #12] │ │ │ │ movs r1, r7 │ │ │ │ ldrb r2, [r3, #12] │ │ │ │ movs r1, r7 │ │ │ │ @@ -125692,15 +125691,15 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #84] @ 0x54 │ │ │ │ + str r6, [r1, #84] @ 0x54 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (1b502c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -125775,15 +125774,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1b4f60 │ │ │ │ ldr r0, [pc, #76] @ (1b5040 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b4f60 │ │ │ │ ldr r3, [pc, #64] @ (1b5044 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b4fcc │ │ │ │ ldr r3, [pc, #48] @ (1b503c ) │ │ │ │ @@ -125794,34 +125793,34 @@ │ │ │ │ ldr r3, [pc, #48] @ (1b5048 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (1b504c ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b4fcc │ │ │ │ nop │ │ │ │ ldrb r6, [r0, #9] │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #72] @ 0x48 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ movs r0, r5 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #76] @ 0x4c │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [r1, r4] │ │ │ │ + ldr r0, [r7, r3] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (1b5118 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -125876,15 +125875,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (1b5134 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b509e │ │ │ │ ldr r3, [pc, #60] @ (1b5124 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b509e │ │ │ │ ldr r3, [pc, #52] @ (1b5128 ) │ │ │ │ @@ -125898,36 +125897,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (1b5140 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b509e │ │ │ │ ldrb r2, [r6, #4] │ │ │ │ movs r1, r7 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r7, [sp, #632] @ 0x278 │ │ │ │ movs r3, r5 │ │ │ │ - str r0, [r4, #64] @ 0x40 │ │ │ │ + str r0, [r2, #64] @ 0x40 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [r1, r1] │ │ │ │ + ldr r2, [r7, r0] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r7, [sp, #432] @ 0x1b0 │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r0, #64] @ 0x40 │ │ │ │ + str r6, [r6, #60] @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [r3, r0] │ │ │ │ + ldr r0, [r1, r0] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -125961,15 +125960,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1b51f4 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 1b51c8 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 2e21f0 │ │ │ │ + bl 2e21e0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b527c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b525a │ │ │ │ @@ -126000,15 +125999,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1b5228 │ │ │ │ ldr r0, [pc, #344] @ (1b5360 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b52d8 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 1b51b2 │ │ │ │ @@ -126027,15 +126026,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1b51c8 │ │ │ │ ldr r0, [pc, #280] @ (1b5368 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b51c8 │ │ │ │ ldr r3, [pc, #264] @ (1b5364 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b51c6 │ │ │ │ ldr r3, [pc, #244] @ (1b535c ) │ │ │ │ @@ -126043,24 +126042,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b51c6 │ │ │ │ ldr r0, [pc, #252] @ (1b536c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b51c6 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b5318 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 1b51c8 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 1615cc │ │ │ │ ldr r3, [pc, #168] @ (1b5350 ) │ │ │ │ @@ -126082,15 +126081,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (1b5374 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (1b5378 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b5292 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b5238 │ │ │ │ b.n 1b51c8 │ │ │ │ ldr r3, [pc, #108] @ (1b5350 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -126112,15 +126111,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (1b5380 ) │ │ │ │ ldr r0, [pc, #124] @ (1b5384 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b5292 │ │ │ │ ldr r3, [pc, #84] @ (1b5370 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b528c │ │ │ │ ldr r3, [pc, #56] @ (1b535c ) │ │ │ │ @@ -126131,15 +126130,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (1b5388 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (1b538c ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b528c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r6, #0] │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ @@ -126148,37 +126147,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, #31] │ │ │ │ movs r1, r7 │ │ │ │ cmp r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #52] @ 0x34 │ │ │ │ + str r0, [r0, #52] @ 0x34 │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #52] @ 0x34 │ │ │ │ + str r6, [r7, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ - str r4, [r5, #48] @ 0x30 │ │ │ │ + str r4, [r3, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #36] @ 0x24 │ │ │ │ + str r4, [r1, #36] @ 0x24 │ │ │ │ movs r0, r5 │ │ │ │ - ldrsb r0, [r3, r1] │ │ │ │ + ldrsb r0, [r1, r1] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ movs r3, r5 │ │ │ │ - str r0, [r7, #32] │ │ │ │ + str r0, [r5, #32] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsb r2, [r3, r0] │ │ │ │ + ldrsb r2, [r1, r0] │ │ │ │ movs r0, r5 │ │ │ │ - str r4, [r5, #40] @ 0x28 │ │ │ │ + str r4, [r3, #40] @ 0x28 │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r6, r7] │ │ │ │ + strb r0, [r4, r7] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -126301,15 +126300,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #380] @ (1b5644 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b53f8 │ │ │ │ ldr r3, [pc, #364] @ (1b5648 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b5454 │ │ │ │ ldr r3, [pc, #348] @ (1b5640 ) │ │ │ │ @@ -126317,15 +126316,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b5454 │ │ │ │ ldr r0, [pc, #348] @ (1b564c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b5454 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 1b552c │ │ │ │ ldr r3, [pc, #332] @ (1b5650 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 1b552c │ │ │ │ @@ -126339,15 +126338,15 @@ │ │ │ │ ldr r3, [pc, #316] @ (1b5658 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #308] @ (1b565c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1a5bb8 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 1a5bb8 │ │ │ │ ldr r1, [pc, #288] @ (1b5660 ) │ │ │ │ @@ -126391,15 +126390,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (1b566c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b556c │ │ │ │ ldr r3, [pc, #116] @ (1b5630 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1b55f2 │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 1b556c │ │ │ │ @@ -126416,15 +126415,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (1b5670 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (1b5674 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b556c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (1b5650 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b55c0 │ │ │ │ @@ -126439,15 +126438,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (1b567c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (1b5680 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b556c │ │ │ │ strb r0, [r5, #23] │ │ │ │ movs r1, r7 │ │ │ │ strb r4, [r4, #23] │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @@ -126457,45 +126456,45 @@ │ │ │ │ movs r1, r7 │ │ │ │ lsls r5, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #20] │ │ │ │ + str r4, [r2, #20] │ │ │ │ movs r0, r5 │ │ │ │ movs r3, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, r3] │ │ │ │ + strb r4, [r4, r3] │ │ │ │ movs r0, r5 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #408] @ 0x198 │ │ │ │ + ldr r3, [sp, #344] @ 0x158 │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r6, #24] │ │ │ │ + str r2, [r4, #24] │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r0, r0] │ │ │ │ + strh r2, [r6, r7] │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r4, #24] │ │ │ │ + str r6, [r2, #24] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [sp, #880] @ 0x370 │ │ │ │ + ldr r2, [sp, #816] @ 0x330 │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r2, #16] │ │ │ │ + str r6, [r0, #16] │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r7, r5] │ │ │ │ + strh r2, [r5, r5] │ │ │ │ movs r0, r5 │ │ │ │ - str r4, [r0, #12] │ │ │ │ + str r4, [r6, #8] │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r0, r5] │ │ │ │ + strh r2, [r6, r4] │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [r0, #0] │ │ │ │ + ldrsh r0, [r6, r7] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsh r6, [r3, r7] │ │ │ │ + ldrsh r6, [r1, r7] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r2, r4] │ │ │ │ + strh r0, [r0, r4] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (1b5720 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -126551,30 +126550,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (1b573c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b56e2 │ │ │ │ strb r6, [r7, #11] │ │ │ │ movs r1, r7 │ │ │ │ ldc2l 15, cr15, [fp], {255} @ 0xff │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r1, [sp, #400] @ 0x190 │ │ │ │ movs r3, r5 │ │ │ │ - ldrsh r6, [r5, r7] │ │ │ │ + ldrsh r6, [r3, r7] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r2, r0] │ │ │ │ + strh r0, [r0, r0] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -126699,15 +126698,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (1b5a1c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b57a4 │ │ │ │ ldr r3, [pc, #388] @ (1b5a20 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b5800 │ │ │ │ ldr r3, [pc, #368] @ (1b5a18 ) │ │ │ │ @@ -126715,15 +126714,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b5800 │ │ │ │ ldr r0, [pc, #368] @ (1b5a24 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b5800 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 1b58f4 │ │ │ │ ldr r3, [pc, #352] @ (1b5a28 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 1b58f4 │ │ │ │ @@ -126737,15 +126736,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (1b5a30 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (1b5a34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1a5bb8 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 1a5bb8 │ │ │ │ ldr r1, [pc, #304] @ (1b5a38 ) │ │ │ │ @@ -126789,15 +126788,15 @@ │ │ │ │ ldr r0, [pc, #212] @ (1b5a44 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b5934 │ │ │ │ ldr r3, [pc, #128] @ (1b5a08 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1b59c4 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 1b5934 │ │ │ │ @@ -126814,15 +126813,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (1b5a48 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (1b5a4c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b5934 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (1b5a28 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b598e │ │ │ │ @@ -126837,15 +126836,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (1b5a54 ) │ │ │ │ ldr r0, [pc, #112] @ (1b5a58 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b5934 │ │ │ │ nop │ │ │ │ strb r6, [r6, #8] │ │ │ │ movs r1, r7 │ │ │ │ strb r2, [r6, #8] │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ @@ -126856,45 +126855,45 @@ │ │ │ │ movs r1, r7 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r2, r2] │ │ │ │ + ldrsh r0, [r0, r2] │ │ │ │ movs r0, r5 │ │ │ │ movs r3, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, r4] │ │ │ │ + str r0, [r4, r4] │ │ │ │ movs r0, r5 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #632] @ 0x278 │ │ │ │ + str r7, [sp, #568] @ 0x238 │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r2, [r5, r7] │ │ │ │ + ldrb r2, [r3, r7] │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r7, r0] │ │ │ │ + str r2, [r5, r0] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r3, r7] │ │ │ │ + ldrb r6, [r1, r7] │ │ │ │ movs r0, r5 │ │ │ │ - str r7, [sp, #64] @ 0x40 │ │ │ │ + str r7, [sp, #0] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r2, [r1, r5] │ │ │ │ + ldrb r2, [r7, r4] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [pc, #696] @ (1b5d00 ) │ │ │ │ + ldr r7, [pc, #632] @ (1b5cc0 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r3, r7] │ │ │ │ + ldrb r6, [r1, r7] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [pc, #448] @ (1b5c10 ) │ │ │ │ + ldr r7, [pc, #384] @ (1b5bd0 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r5, r0] │ │ │ │ + ldrb r0, [r3, r0] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r1, r0] │ │ │ │ + ldrh r0, [r7, r7] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [pc, #216] @ (1b5b34 ) │ │ │ │ + ldr r7, [pc, #152] @ (1b5af4 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (1b5af8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -126950,30 +126949,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (1b5b14 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b5aba │ │ │ │ ldr r6, [r4, #112] @ 0x70 │ │ │ │ movs r1, r7 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #624] @ 0x270 │ │ │ │ + str r5, [sp, #560] @ 0x230 │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r2, [r0, r3] │ │ │ │ + ldrb r2, [r6, r2] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [pc, #224] @ (1b5bf8 ) │ │ │ │ + ldr r6, [pc, #160] @ (1b5bb8 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b5b18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -127001,31 +127000,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (1b5b8c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, r2] │ │ │ │ + ldrb r6, [r0, r2] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r1, r2] │ │ │ │ + ldrb r0, [r7, r1] │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r6, 1b5c00 │ │ │ │ + cbnz r6, 1b5bfc │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r5, r1] │ │ │ │ + ldrb r0, [r3, r1] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b5b90 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -127088,15 +127087,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 2d3c68 │ │ │ │ + bl 2d3c58 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -127113,15 +127112,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b5d30 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 41ea68 │ │ │ │ + bl 41ea58 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 1b5cac │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 1b5cfa │ │ │ │ movs r2, #0 │ │ │ │ @@ -127163,15 +127162,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1b5cac │ │ │ │ ldr r0, [pc, #92] @ (1b5d7c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 1b5cac │ │ │ │ ldr r3, [pc, #60] @ (1b5d70 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b5c8c │ │ │ │ @@ -127185,33 +127184,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1b5c8c │ │ │ │ ldr r0, [pc, #44] @ (1b5d84 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 1b5c8c │ │ │ │ nop │ │ │ │ ldr r2, [r3, #88] @ 0x58 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #168 @ 0xa8 │ │ │ │ + subs r4, #152 @ 0x98 │ │ │ │ movs r0, r5 │ │ │ │ subs r0, r6, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #30 │ │ │ │ + subs r4, #14 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b5d88 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -127266,19 +127265,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 161cb4 │ │ │ │ cbnz r0, 1b5e3e │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 41e960 │ │ │ │ + bl 41e950 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 41ea2c │ │ │ │ + bl 41ea1c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 1b5dd8 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 1a52c8 │ │ │ │ b.n 1b5dd8 │ │ │ │ @@ -127312,43 +127311,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 1b633c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2cf8c4 │ │ │ │ + bl 2cf8b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1b602e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 1b5ec4 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 1b6340 │ │ │ │ add r0, pc │ │ │ │ blx 1605ec │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 2cf8d4 │ │ │ │ + bl 2cf8c4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1b60c2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1b6024 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 1b6344 │ │ │ │ add r0, pc │ │ │ │ blx 1605ec │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 1b6348 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -127373,30 +127372,30 @@ │ │ │ │ bne.n 1b5f4a │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 1b6140 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 2cf8c4 │ │ │ │ + bl 2cf8b4 │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 1b5f5e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 2cf8c4 │ │ │ │ + bl 2cf8b4 │ │ │ │ cbz r0, 1b5f82 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 1b60f6 │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 1b60e6 │ │ │ │ @@ -127453,29 +127452,29 @@ │ │ │ │ bl 1a5cc4 │ │ │ │ ldr r1, [pc, #832] @ (1b6358 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 1a5370 │ │ │ │ b.n 1b6056 │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 1b5ef6 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ ldr r3, [pc, #788] @ (1b6354 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1b61ae │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ mov r0, r6 │ │ │ │ bl 1a52e0 │ │ │ │ ldr r2, [pc, #772] @ (1b635c ) │ │ │ │ ldr r3, [pc, #732] @ (1b6338 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -127513,15 +127512,15 @@ │ │ │ │ bne.w 1b6234 │ │ │ │ mov r0, fp │ │ │ │ blx 1628bc │ │ │ │ b.n 1b6098 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ ldr r3, [pc, #640] @ (1b6354 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1b62ac │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ @@ -127555,20 +127554,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (1b6368 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (1b636c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b60ba │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 2e11f4 │ │ │ │ + bl 2e11e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1b6264 │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -127597,15 +127596,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (1b6370 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (1b6374 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b60ba │ │ │ │ ldr r3, [pc, #432] @ (1b6360 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1b604a │ │ │ │ ldr r3, [pc, #420] @ (1b6364 ) │ │ │ │ @@ -127616,15 +127615,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (1b6378 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (1b637c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b604a │ │ │ │ ldr r3, [pc, #416] @ (1b6380 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 1b61f6 │ │ │ │ ldr r3, [pc, #376] @ (1b6364 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -127649,15 +127648,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (1b6388 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (1b638c ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b60ba │ │ │ │ ldr r3, [pc, #296] @ (1b6360 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1b60ba │ │ │ │ ldr r3, [pc, #288] @ (1b6364 ) │ │ │ │ @@ -127668,19 +127667,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (1b6390 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (1b6394 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b60ba │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ ldr r3, [pc, #228] @ (1b6354 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1b60ba │ │ │ │ ldr r3, [pc, #224] @ (1b6360 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -127695,15 +127694,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (1b6398 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (1b639c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b60ba │ │ │ │ ldr r3, [pc, #176] @ (1b6360 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1b60de │ │ │ │ ldr r3, [pc, #168] @ (1b6364 ) │ │ │ │ @@ -127714,15 +127713,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (1b63a0 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (1b63a4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b60de │ │ │ │ ldr r3, [pc, #128] @ (1b6360 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1b6098 │ │ │ │ ldr r3, [pc, #120] @ (1b6364 ) │ │ │ │ @@ -127733,21 +127732,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (1b63a8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (1b63ac ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b6098 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (1b63b0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1b5fec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -127756,70 +127755,70 @@ │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [r1, r5] │ │ │ │ + ldr r2, [r7, r4] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [r3, r4] │ │ │ │ + ldr r4, [r1, r4] │ │ │ │ movs r0, r5 │ │ │ │ - bics r6, r3 │ │ │ │ + bics r6, r1 │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [sp, #768] @ 0x300 │ │ │ │ + str r0, [sp, #704] @ 0x2c0 │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r0, #12] │ │ │ │ + str r6, [r6, #8] │ │ │ │ movs r0, r5 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ bl 1e835a │ │ │ │ ldr r6, [r7, #16] │ │ │ │ movs r1, r7 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r7, r5] │ │ │ │ + ldrsb r6, [r5, r5] │ │ │ │ movs r0, r5 │ │ │ │ - blx lr │ │ │ │ + blx ip │ │ │ │ movs r0, r5 │ │ │ │ - ldrsb r0, [r2, r3] │ │ │ │ + ldrsb r0, [r0, r3] │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0x4782 │ │ │ │ + bx lr │ │ │ │ movs r0, r5 │ │ │ │ - ldrsb r0, [r7, r0] │ │ │ │ + ldrsb r0, [r5, r0] │ │ │ │ movs r0, r5 │ │ │ │ - bx sl │ │ │ │ + bx r8 │ │ │ │ movs r0, r5 │ │ │ │ cmp r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #50] @ 0x32 │ │ │ │ + ldrh r4, [r1, #50] @ 0x32 │ │ │ │ movs r3, r5 │ │ │ │ - mov lr, pc │ │ │ │ + mov lr, sp │ │ │ │ movs r0, r5 │ │ │ │ - ldrsb r0, [r5, r3] │ │ │ │ + ldrsb r0, [r3, r3] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsb r2, [r7, r0] │ │ │ │ + ldrsb r2, [r5, r0] │ │ │ │ movs r0, r5 │ │ │ │ - mov ip, r9 │ │ │ │ + mov ip, r7 │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r6, r6] │ │ │ │ + strb r6, [r4, r6] │ │ │ │ movs r0, r5 │ │ │ │ - mov ip, r0 │ │ │ │ + mov r4, lr │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r2, r5] │ │ │ │ + strb r2, [r0, r5] │ │ │ │ movs r0, r5 │ │ │ │ - mov r4, sl │ │ │ │ + mov r4, r8 │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r7, r4] │ │ │ │ + strb r2, [r5, r4] │ │ │ │ movs r0, r5 │ │ │ │ - mov r4, r4 │ │ │ │ + mov r4, r2 │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r7, r6] │ │ │ │ + strb r6, [r5, r6] │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -127878,15 +127877,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 1b649e │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 401988 │ │ │ │ + bl 401978 │ │ │ │ cbnz r0, 1b64b2 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 1b64c2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -127913,15 +127912,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 401988 │ │ │ │ + bl 401978 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 1b64b6 │ │ │ │ movs r0, #3 │ │ │ │ b.n 1b6478 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -128003,15 +128002,15 @@ │ │ │ │ nop │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #68] @ 0x44 │ │ │ │ movs r1, r7 │ │ │ │ - cbz r4, 1b65be │ │ │ │ + cbz r4, 1b65ba │ │ │ │ movs r4, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1b6596 │ │ │ │ @@ -128038,15 +128037,15 @@ │ │ │ │ sub sp, #12 │ │ │ │ cbnz r3, 1b65e6 │ │ │ │ ldr r3, [pc, #52] @ (1b6604 ) │ │ │ │ add r3, pc │ │ │ │ add.w r2, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ ldr r1, [r2, #60] @ 0x3c │ │ │ │ - bl 2b5200 │ │ │ │ + bl 2b51ec │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1ba8ec │ │ │ │ ldr r3, [pc, #32] @ (1b6608 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r2, #0] │ │ │ │ @@ -128393,15 +128392,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 1b698c │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 1b6946 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 401b3c │ │ │ │ + bl 401b2c │ │ │ │ cbz r0, 1b6986 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 1624bc │ │ │ │ b.n 1b6908 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -128419,15 +128418,15 @@ │ │ │ │ b.n 1b68ce │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 1b68ce │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 401988 │ │ │ │ + bl 401978 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b6946 │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 1b68ce │ │ │ │ bl 1b64d8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -128461,25 +128460,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #84 @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #74 @ 0x4a │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r4, [r1, #8] │ │ │ │ movs r1, r7 │ │ │ │ - add r5, sp, #688 @ 0x2b0 │ │ │ │ + add r5, sp, #624 @ 0x270 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r7, [pc, #664] @ (1b6c80 ) │ │ │ │ + ldr r7, [pc, #600] @ (1b6c40 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [pc, #568] @ (1b6c24 ) │ │ │ │ + ldr r7, [pc, #504] @ (1b6be4 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r5, sp, #568 @ 0x238 │ │ │ │ + add r5, sp, #504 @ 0x1f8 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r7, [pc, #656] @ (1b6c84 ) │ │ │ │ + ldr r7, [pc, #592] @ (1b6c44 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [pc, #448] @ (1b6bb8 ) │ │ │ │ + ldr r7, [pc, #384] @ (1b6b78 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b69f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -128524,19 +128523,19 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ subs r3, #54 @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, sp, #904 @ 0x388 │ │ │ │ + add r4, sp, #840 @ 0x348 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r7, [pc, #48] @ (1b6ab4 ) │ │ │ │ + ldr r6, [pc, #1008] @ (1b6e74 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [pc, #784] @ (1b6d98 ) │ │ │ │ + ldr r6, [pc, #720] @ (1b6d58 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b6a88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -128887,15 +128886,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b6de8 │ │ │ │ ldr r0, [pc, #100] @ (1b6e70 ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b6de8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -128917,23 +128916,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, r4] │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #144 @ 0x90 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [pc, #8] @ (1b6e6c ) │ │ │ │ + ldr r4, [pc, #968] @ (1b722c ) │ │ │ │ movs r0, r5 │ │ │ │ ldrb r4, [r4, r1] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #504] @ (1b706c ) │ │ │ │ + ldr r3, [pc, #440] @ (1b702c ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b6e74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -128960,50 +128959,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b6e90 │ │ │ │ ldr r0, [pc, #24] @ (1b6ed4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b6e90 │ │ │ │ ldrh r0, [r2, r4] │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #1008] @ (1b72c8 ) │ │ │ │ + ldr r2, [pc, #944] @ (1b7288 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (1b6f08 ) │ │ │ │ add r0, pc │ │ │ │ bl 1b6e74 │ │ │ │ ldr r0, [pc, #28] @ (1b6f0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #0 │ │ │ │ bl 1ba544 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 1ba638 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #944] @ (1b72bc ) │ │ │ │ + ldr r2, [pc, #880] @ (1b727c ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [pc, #928] @ (1b72b0 ) │ │ │ │ + ldr r2, [pc, #864] @ (1b7270 ) │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #4] @ (1b6f18 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1b6e74 │ │ │ │ - ldr r2, [pc, #920] @ (1b72b4 ) │ │ │ │ + ldr r2, [pc, #856] @ (1b7274 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 1ba73c │ │ │ │ @@ -129032,19 +129031,19 @@ │ │ │ │ bl 261cf8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b6f4a │ │ │ │ ldr r0, [pc, #16] @ (1b6f84 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1b6e74 │ │ │ │ - strh r0, [r5, #8] │ │ │ │ + strh r0, [r3, #8] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [pc, #672] @ (1b7224 ) │ │ │ │ + ldr r2, [pc, #608] @ (1b71e4 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [pc, #600] @ (1b71e0 ) │ │ │ │ + ldr r2, [pc, #536] @ (1b71a0 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -129098,19 +129097,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1b7024 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1b6e74 │ │ │ │ adds r5, #126 @ 0x7e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [pc, #912] @ (1b73b0 ) │ │ │ │ + ldr r1, [pc, #848] @ (1b7370 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [pc, #40] @ (1b704c ) │ │ │ │ + ldr r1, [pc, #1000] @ (1b740c ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [pc, #0] @ (1b7028 ) │ │ │ │ + ldr r1, [pc, #960] @ (1b73e8 ) │ │ │ │ movs r0, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 1b70a0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movw r2, #2049 @ 0x801 │ │ │ │ ldrd r1, r3, [r3, #16] │ │ │ │ @@ -129158,17 +129157,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1b6e74 │ │ │ │ nop │ │ │ │ adds r4, #238 @ 0xee │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [pc, #408] @ (1b7258 ) │ │ │ │ + ldr r1, [pc, #344] @ (1b7218 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r1, [pc, #392] @ (1b724c ) │ │ │ │ + ldr r1, [pc, #328] @ (1b720c ) │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (1b7158 ) │ │ │ │ ldr r1, [pc, #132] @ (1b715c ) │ │ │ │ @@ -129219,23 +129218,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 161d44 │ │ │ │ b.n 1b7122 │ │ │ │ nop │ │ │ │ adds r4, #106 @ 0x6a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [pc, #208] @ (1b7230 ) │ │ │ │ + ldr r1, [pc, #144] @ (1b71f0 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r1, [pc, #152] @ (1b71fc ) │ │ │ │ + ldr r1, [pc, #88] @ (1b71bc ) │ │ │ │ movs r0, r5 │ │ │ │ adds r4, #28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [pc, #896] @ (1b74ec ) │ │ │ │ + ldr r0, [pc, #832] @ (1b74ac ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [pc, #840] @ (1b74b8 ) │ │ │ │ + ldr r0, [pc, #776] @ (1b7478 ) │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #600] @ (1b73dc ) │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ @@ -129467,53 +129466,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 161d44 │ │ │ │ b.n 1b7256 │ │ │ │ nop │ │ │ │ adds r3, #182 @ 0xb6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [pc, #624] @ (1b7654 ) │ │ │ │ + ldr r0, [pc, #560] @ (1b7614 ) │ │ │ │ movs r0, r5 │ │ │ │ ldr r6, [r0, r0] │ │ │ │ movs r1, r7 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #142 @ 0x8e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [pc, #400] @ (1b7584 ) │ │ │ │ + ldr r0, [pc, #336] @ (1b7544 ) │ │ │ │ movs r0, r5 │ │ │ │ adds r3, #58 @ 0x3a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [pc, #160] @ (1b749c ) │ │ │ │ + ldr r0, [pc, #96] @ (1b745c ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [pc, #80] @ (1b7450 ) │ │ │ │ + ldr r0, [pc, #16] @ (1b7410 ) │ │ │ │ movs r0, r5 │ │ │ │ adds r2, #212 @ 0xd4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r2, #200 @ 0xc8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0x47ea │ │ │ │ + @ instruction: 0x47da │ │ │ │ movs r0, r5 │ │ │ │ adds r2, #108 @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r2, #96 @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r1, #242 @ 0xf2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - mov lr, sl │ │ │ │ + mov lr, r8 │ │ │ │ movs r0, r5 │ │ │ │ - mov lr, sp │ │ │ │ + mov lr, fp │ │ │ │ movs r0, r5 │ │ │ │ - mov ip, r5 │ │ │ │ + mov ip, r3 │ │ │ │ movs r0, r5 │ │ │ │ - mov lr, r9 │ │ │ │ + mov lr, r7 │ │ │ │ movs r0, r5 │ │ │ │ - mov r0, pc │ │ │ │ + mov r0, sp │ │ │ │ movs r0, r5 │ │ │ │ - mov sl, r0 │ │ │ │ + mov r2, lr │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (1b7468 ) │ │ │ │ add r4, pc │ │ │ │ @@ -129529,17 +129528,17 @@ │ │ │ │ blx 1613a0 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 1b6e74 │ │ │ │ adds r1, #0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - mov r0, sl │ │ │ │ + mov r0, r8 │ │ │ │ movs r0, r5 │ │ │ │ - mov r6, sl │ │ │ │ + mov r6, r8 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (1b74a4 ) │ │ │ │ ldr r1, [pc, #32] @ (1b74a8 ) │ │ │ │ @@ -129552,15 +129551,15 @@ │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 1b6e74 │ │ │ │ nop │ │ │ │ adds r0, #186 @ 0xba │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r2, r3, r6} │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (1b7514 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -129597,23 +129596,23 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ blx 160f98 │ │ │ │ b.n 1b74d8 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - mov r6, r0 │ │ │ │ + cmp lr, lr │ │ │ │ movs r0, r5 │ │ │ │ adds r0, #98 @ 0x62 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp lr, ip │ │ │ │ + cmp lr, sl │ │ │ │ movs r0, r5 │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp sl, fp │ │ │ │ + cmp sl, r9 │ │ │ │ movs r0, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 1b753e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -129671,15 +129670,15 @@ │ │ │ │ b.w 1b6e74 │ │ │ │ adds r4, r3, #0 │ │ │ │ movs r0, r7 │ │ │ │ svc 184 @ 0xb8 │ │ │ │ movs r0, r7 │ │ │ │ cmp r7, #194 @ 0xc2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r1, #11] │ │ │ │ + ldrb r6, [r7, #10] │ │ │ │ movs r3, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 1b75da │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -129739,15 +129738,15 @@ │ │ │ │ nop │ │ │ │ subs r0, r0, r6 │ │ │ │ movs r0, r7 │ │ │ │ svc 28 │ │ │ │ movs r0, r7 │ │ │ │ cmp r7, #36 @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r6, #8] │ │ │ │ + ldrb r0, [r4, #8] │ │ │ │ movs r3, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -129775,19 +129774,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1b76c8 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1b6e74 │ │ │ │ nop │ │ │ │ cmp r6, #192 @ 0xc0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - muls r4, r5 │ │ │ │ + muls r4, r3 │ │ │ │ movs r0, r5 │ │ │ │ - orrs r4, r5 │ │ │ │ + orrs r4, r3 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r1, #7] │ │ │ │ + ldrb r4, [r7, #6] │ │ │ │ movs r3, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -129815,19 +129814,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1b772c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1b6e74 │ │ │ │ nop │ │ │ │ cmp r6, #92 @ 0x5c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - orrs r0, r1 │ │ │ │ + cmn r0, r7 │ │ │ │ movs r0, r5 │ │ │ │ - cmn r0, r1 │ │ │ │ + cmp r0, r7 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r5, #5] │ │ │ │ + ldrb r0, [r3, #5] │ │ │ │ movs r3, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1b775a │ │ │ │ ldr r3, [pc, #48] @ (1b7768 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ @@ -129846,17 +129845,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ cmp r6, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ + negs r0, r7 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r4, r6 │ │ │ │ + cmp r4, r4 │ │ │ │ movs r0, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 1b7794 │ │ │ │ @@ -129877,15 +129876,15 @@ │ │ │ │ bne.n 1b7786 │ │ │ │ ldr r0, [pc, #12] @ (1b77b8 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1b6e74 │ │ │ │ adds r6, r2, r7 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r2, [r2, #3] │ │ │ │ + ldrb r2, [r0, #3] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b77bc : │ │ │ │ ldr r3, [pc, #12] @ (1b77cc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -130220,23 +130219,23 @@ │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #218 @ 0xda │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r7, #98 @ 0x62 │ │ │ │ + subs r7, #82 @ 0x52 │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #168 @ 0xa8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #142 @ 0x8e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r7, #64 @ 0x40 │ │ │ │ + subs r7, #48 @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #492] @ (1b7d10 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -130433,40 +130432,40 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 1b6e74 │ │ │ │ nop │ │ │ │ ldr r6, [pc, #456] @ (1b7edc ) │ │ │ │ movs r1, r7 │ │ │ │ cmp r2, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r7, #130 @ 0x82 │ │ │ │ + subs r7, #114 @ 0x72 │ │ │ │ movs r0, r5 │ │ │ │ cmp r1, #110 @ 0x6e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r3, r5, r6, r7, lr} │ │ │ │ + push {r3, r4, r6, r7, lr} │ │ │ │ movs r0, r5 │ │ │ │ cmp r1, #72 @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r5, #17] │ │ │ │ + strb r0, [r3, #17] │ │ │ │ movs r3, r5 │ │ │ │ - subs r5, #226 @ 0xe2 │ │ │ │ + subs r5, #210 @ 0xd2 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r0, #1 │ │ │ │ + adds r4, r6, #0 │ │ │ │ movs r6, r5 │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #152 @ 0x98 │ │ │ │ - movs r0, r5 │ │ │ │ - subs r6, #192 @ 0xc0 │ │ │ │ + subs r6, #136 @ 0x88 │ │ │ │ movs r0, r5 │ │ │ │ - subs r6, #210 @ 0xd2 │ │ │ │ + subs r6, #176 @ 0xb0 │ │ │ │ movs r0, r5 │ │ │ │ - subs r6, #150 @ 0x96 │ │ │ │ + subs r6, #194 @ 0xc2 │ │ │ │ movs r0, r5 │ │ │ │ subs r6, #134 @ 0x86 │ │ │ │ movs r0, r5 │ │ │ │ + subs r6, #118 @ 0x76 │ │ │ │ + movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (1b7e20 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ add r3, pc │ │ │ │ @@ -130600,27 +130599,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (1b7ec0 ) │ │ │ │ ldr r0, [pc, #36] @ (1b7ec4 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1b6e74 │ │ │ │ - subs r3, #158 @ 0x9e │ │ │ │ + subs r3, #142 @ 0x8e │ │ │ │ movs r0, r5 │ │ │ │ - subs r3, #94 @ 0x5e │ │ │ │ + subs r3, #78 @ 0x4e │ │ │ │ movs r0, r5 │ │ │ │ - subs r3, #134 @ 0x86 │ │ │ │ + subs r3, #118 @ 0x76 │ │ │ │ movs r0, r5 │ │ │ │ movs r6, #180 @ 0xb4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r3, #70 @ 0x46 │ │ │ │ + subs r3, #54 @ 0x36 │ │ │ │ movs r0, r5 │ │ │ │ movs r6, #162 @ 0xa2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r3, #52 @ 0x34 │ │ │ │ + subs r3, #36 @ 0x24 │ │ │ │ movs r0, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1b7ef8 │ │ │ │ @@ -130635,17 +130634,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1b6e74 │ │ │ │ ldr r0, [pc, #12] @ (1b7f08 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1b6e74 │ │ │ │ - subs r2, #226 @ 0xe2 │ │ │ │ + subs r2, #210 @ 0xd2 │ │ │ │ movs r0, r5 │ │ │ │ - subs r3, #10 │ │ │ │ + subs r2, #250 @ 0xfa │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (1b8020 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -130671,19 +130670,19 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r3, #40] @ 0x28 │ │ │ │ cbz r2, 1b7fb8 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 1b7fb8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3e0c │ │ │ │ - bl 2c3e1c │ │ │ │ + bl 2c3dfc │ │ │ │ + bl 2c3e0c │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c6410 │ │ │ │ + bl 2c6400 │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1b7ffa │ │ │ │ ldr r1, [pc, #172] @ (1b8028 ) │ │ │ │ add r1, pc │ │ │ │ @@ -130748,44 +130747,44 @@ │ │ │ │ ldr r3, [pc, #68] @ (1b8050 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b7fda │ │ │ │ ldr r0, [pc, #60] @ (1b8054 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 1b7fda │ │ │ │ ldr r2, [pc, #472] @ (1b81fc ) │ │ │ │ movs r1, r7 │ │ │ │ movs r5, #246 @ 0xf6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, #112 @ 0x70 │ │ │ │ + subs r4, #96 @ 0x60 │ │ │ │ movs r7, r5 │ │ │ │ - subs r4, #16 │ │ │ │ + subs r4, #0 │ │ │ │ movs r0, r5 │ │ │ │ - subs r2, #122 @ 0x7a │ │ │ │ + subs r2, #106 @ 0x6a │ │ │ │ movs r0, r5 │ │ │ │ - subs r4, #40 @ 0x28 │ │ │ │ + subs r4, #24 │ │ │ │ movs r7, r5 │ │ │ │ - subs r3, #214 @ 0xd6 │ │ │ │ + subs r3, #198 @ 0xc6 │ │ │ │ movs r0, r5 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #98 @ 0x62 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r3, #150 @ 0x96 │ │ │ │ + subs r3, #134 @ 0x86 │ │ │ │ movs r0, r5 │ │ │ │ - subs r3, #144 @ 0x90 │ │ │ │ + subs r3, #128 @ 0x80 │ │ │ │ movs r0, r5 │ │ │ │ movs r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #150 @ 0x96 │ │ │ │ + subs r3, #134 @ 0x86 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (1b82d8 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -130932,15 +130931,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 401988 │ │ │ │ + bl 401978 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b82ae │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 1baa98 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -131050,21 +131049,21 @@ │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bxns r7 │ │ │ │ movs r1, r7 │ │ │ │ - adds r7, #154 @ 0x9a │ │ │ │ + adds r7, #138 @ 0x8a │ │ │ │ movs r0, r5 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bx r1 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r6, [r3, #92] @ 0x5c │ │ │ │ + ldr r6, [r1, #92] @ 0x5c │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b830c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -131121,15 +131120,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r0, #116 @ 0x74 │ │ │ │ + subs r0, #100 @ 0x64 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b83ac : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -131228,17 +131227,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1b83ac │ │ │ │ nop │ │ │ │ - adds r7, #214 @ 0xd6 │ │ │ │ + adds r7, #198 @ 0xc6 │ │ │ │ movs r0, r5 │ │ │ │ - adds r7, #220 @ 0xdc │ │ │ │ + adds r7, #204 @ 0xcc │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b84b0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -131284,15 +131283,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - adds r7, #224 @ 0xe0 │ │ │ │ + adds r7, #208 @ 0xd0 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b8530 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -131327,17 +131326,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 160584 │ │ │ │ add r2, sl │ │ │ │ movs r1, r7 │ │ │ │ adds r4, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #832] @ 0x340 │ │ │ │ + str r1, [sp, #768] @ 0x300 │ │ │ │ movs r4, r6 │ │ │ │ - adds r3, #180 @ 0xb4 │ │ │ │ + adds r3, #164 @ 0xa4 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b8598 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -131510,19 +131509,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 160584 │ │ │ │ subs r6, r6, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, r6, #0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ + str r0, [sp, #24] │ │ │ │ movs r4, r6 │ │ │ │ - adds r5, #120 @ 0x78 │ │ │ │ + adds r5, #104 @ 0x68 │ │ │ │ movs r0, r5 │ │ │ │ - adds r1, #246 @ 0xf6 │ │ │ │ + adds r1, #230 @ 0xe6 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -131554,15 +131553,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1b6e74 │ │ │ │ nop │ │ │ │ adds r4, r1, #7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r2, #94 @ 0x5e │ │ │ │ + adds r2, #78 @ 0x4e │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b87c4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -131658,15 +131657,15 @@ │ │ │ │ bne.n 1b8882 │ │ │ │ ldr r0, [pc, #12] @ (1b88bc ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1b6e74 │ │ │ │ adds r4, r6, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r1, #34 @ 0x22 │ │ │ │ + adds r1, #18 │ │ │ │ movs r0, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1b88ce │ │ │ │ ldr r0, [pc, #84] @ (1b891c ) │ │ │ │ add r0, pc │ │ │ │ b.w 1b6e74 │ │ │ │ @@ -131696,19 +131695,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 1b87c4 │ │ │ │ ldr r0, [pc, #20] @ (1b8924 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1b6e74 │ │ │ │ - adds r1, #64 @ 0x40 │ │ │ │ + adds r1, #48 @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ adds r6, r3, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, #196 @ 0xc4 │ │ │ │ + adds r0, #180 @ 0xb4 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b8928 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -131796,17 +131795,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r2 │ │ │ │ movs r1, r7 │ │ │ │ adds r4, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #224 @ 0xe0 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r0, [r4, #42] @ 0x2a │ │ │ │ + ldrh r0, [r2, #42] @ 0x2a │ │ │ │ movs r4, r6 │ │ │ │ - cmp r7, #68 @ 0x44 │ │ │ │ + cmp r7, #52 @ 0x34 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b8a18 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -131883,25 +131882,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (1b8af8 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 40c194 │ │ │ │ + b.w 40c184 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ subs r7, #106 @ 0x6a │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #48 @ 0x30 │ │ │ │ movs r1, r7 │ │ │ │ subs r6, #216 @ 0xd8 │ │ │ │ movs r1, r7 │ │ │ │ - adds r1, #252 @ 0xfc │ │ │ │ + adds r1, #236 @ 0xec │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b8afc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -131958,17 +131957,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 160f94 │ │ │ │ nop │ │ │ │ adds r4, r7, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r1, #156 @ 0x9c │ │ │ │ + adds r1, #140 @ 0x8c │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r2, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r5} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (1b8c34 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -132020,15 +132019,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 1b8c08 │ │ │ │ nop │ │ │ │ adds r6, r0, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, r7, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r1, #68 @ 0x44 │ │ │ │ + adds r1, #52 @ 0x34 │ │ │ │ movs r0, r5 │ │ │ │ adds r6, r6, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -132122,19 +132121,19 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 1622ec │ │ │ │ b.n 1b8d00 │ │ │ │ nop │ │ │ │ adds r0, r5, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r5, #170 @ 0xaa │ │ │ │ + cmp r5, #154 @ 0x9a │ │ │ │ movs r0, r5 │ │ │ │ adds r4, r2, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, #76 @ 0x4c │ │ │ │ + adds r0, #60 @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ adds r4, r7, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, r6, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -132166,17 +132165,17 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (1b8dac ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1b6e74 │ │ │ │ asrs r4, r4, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, pc, #400 @ (adr r4, 1b8f3c ) │ │ │ │ + add r4, pc, #336 @ (adr r4, 1b8efc ) │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r3, #11 │ │ │ │ + lsrs r2, r1, #11 │ │ │ │ movs r6, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (1b8df4 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -132228,15 +132227,15 @@ │ │ │ │ bl 1b8b30 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 1b6e74 │ │ │ │ asrs r0, r6, #28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r7, #6 │ │ │ │ + cmp r6, #246 @ 0xf6 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b8e4c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -132483,15 +132482,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1b902a │ │ │ │ ldr.w r0, [pc, #1460] @ 1b9680 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b902a │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 1607dc <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -132610,15 +132609,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 1b8fe6 │ │ │ │ ldr.w r0, [pc, #1148] @ 1b96a0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b8fe6 │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 1b930a │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 1b9580 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 1b9164 │ │ │ │ @@ -132673,15 +132672,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 1b8fe2 │ │ │ │ ldr r0, [pc, #1012] @ (1b96b4 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 1b8fe2 │ │ │ │ ldr r3, [pc, #1000] @ (1b96b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1b903a │ │ │ │ @@ -132689,15 +132688,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 1b903a │ │ │ │ ldr r0, [pc, #980] @ (1b96bc ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ b.n 1b903a │ │ │ │ ldr r3, [pc, #884] @ (1b966c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -132769,15 +132768,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 1b9154 │ │ │ │ ldr r0, [pc, #812] @ (1b96d0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b9154 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1b9154 │ │ │ │ b.n 1b938a │ │ │ │ ldr r3, [pc, #792] @ (1b96d4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -132788,15 +132787,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 1b909e │ │ │ │ ldr r0, [pc, #772] @ (1b96d8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 1b909e │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -132903,15 +132902,15 @@ │ │ │ │ b.n 1b9474 │ │ │ │ ldr r4, [pc, #556] @ (1b9700 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 1b9474 │ │ │ │ ldr r0, [pc, #548] @ (1b9704 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #0 │ │ │ │ bl 1ba544 │ │ │ │ movs r0, #0 │ │ │ │ bl 1ba638 │ │ │ │ b.n 1b9300 │ │ │ │ ldr r4, [pc, #532] @ (1b9708 ) │ │ │ │ add r4, pc │ │ │ │ @@ -132995,74 +132994,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (1b967c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1b9154 │ │ │ │ ldr r0, [pc, #400] @ (1b974c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b9154 │ │ │ │ ldr r2, [pc, #396] @ (1b9750 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1b9154 │ │ │ │ ldr r2, [pc, #172] @ (1b967c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 1b9154 │ │ │ │ ldr r0, [pc, #376] @ (1b9754 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b9154 │ │ │ │ ldr r3, [pc, #368] @ (1b9758 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1b91d0 │ │ │ │ ldr r3, [pc, #136] @ (1b967c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1b91d0 │ │ │ │ ldr r0, [pc, #348] @ (1b975c ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b91d0 │ │ │ │ ldr r3, [pc, #340] @ (1b9760 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1b9300 │ │ │ │ ldr r3, [pc, #100] @ (1b967c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 1b9300 │ │ │ │ ldr r0, [pc, #320] @ (1b9764 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b9300 │ │ │ │ ldr r3, [pc, #312] @ (1b9768 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1b93fa │ │ │ │ ldr r3, [pc, #64] @ (1b967c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1b93fa │ │ │ │ ldr r0, [pc, #292] @ (1b976c ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b93fa │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ blx 162688 │ │ │ │ nop │ │ │ │ subs r1, #250 @ 0xfa │ │ │ │ movs r1, r7 │ │ │ │ asrs r6, r3, #22 │ │ │ │ @@ -133077,15 +133076,15 @@ │ │ │ │ movs r1, r7 │ │ │ │ asrs r6, r3, #19 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #240 @ 0xf0 │ │ │ │ + cmp r4, #224 @ 0xe0 │ │ │ │ movs r0, r5 │ │ │ │ asrs r6, r0, #17 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r2, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r6, r4, #15 │ │ │ │ lsls r4, r0, #1 │ │ │ │ @@ -133093,98 +133092,98 @@ │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r6, r1, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r2, r3, #13 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #234 @ 0xea │ │ │ │ + cmp r3, #218 @ 0xda │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r7, #11 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r3, #11 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r5, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #190 @ 0xbe │ │ │ │ + cmp r2, #174 @ 0xae │ │ │ │ movs r0, r5 │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #124 @ 0x7c │ │ │ │ + cmp r2, #108 @ 0x6c │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r7, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r2, r6, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r6, r0, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + cmp r3, #74 @ 0x4a │ │ │ │ movs r0, r5 │ │ │ │ movs r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #96 @ 0x60 │ │ │ │ + cmp r1, #80 @ 0x50 │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r0, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r3, r0] │ │ │ │ + ldrb r2, [r1, r0] │ │ │ │ movs r3, r5 │ │ │ │ stc2 0, cr0, [r0, #-220] @ 0xffffff24 │ │ │ │ asrs r0, r1, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r3, r7] │ │ │ │ + ldrh r4, [r1, r7] │ │ │ │ movs r3, r5 │ │ │ │ stc2l 0, cr0, [r2], {55} @ 0x37 │ │ │ │ ldc2 0, cr0, [r8], #220 @ 0xdc │ │ │ │ stc2 0, cr0, [lr], #220 @ 0xdc │ │ │ │ stc2 0, cr0, [r6], #220 @ 0xdc │ │ │ │ ldc2 0, cr0, [ip], {55} @ 0x37 │ │ │ │ - movs r4, #250 @ 0xfa │ │ │ │ + movs r4, #234 @ 0xea │ │ │ │ movs r0, r5 │ │ │ │ ldc2l 0, cr0, [ip], #-220 @ 0xffffff24 │ │ │ │ ldc2l 0, cr0, [r2], #-220 @ 0xffffff24 │ │ │ │ stc2l 0, cr0, [r8], #-220 @ 0xffffff24 │ │ │ │ mrrc2 0, 3, r0, lr, cr7 │ │ │ │ mrrc2 0, 3, r0, r4, cr7 │ │ │ │ mcrr2 0, 3, r0, ip, cr7 │ │ │ │ mcrr2 0, 3, r0, r2, cr7 │ │ │ │ ldc2 0, cr0, [r8], #-220 @ 0xffffff24 │ │ │ │ ldc2 0, cr0, [r0], #-220 @ 0xffffff24 │ │ │ │ itet le │ │ │ │ movle r0, r7 │ │ │ │ ldc2gt 0, cr0, [ip], {55} @ 0x37 │ │ │ │ ldc2le 0, cr0, [r2], {55} @ 0x37 │ │ │ │ - movs r4, #108 @ 0x6c │ │ │ │ + movs r4, #92 @ 0x5c │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xfbfe0037 │ │ │ │ @ instruction: 0xfbf60037 │ │ │ │ lsrs r4, r7, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #18 │ │ │ │ + cmp r1, #2 │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #178 @ 0xb2 │ │ │ │ + cmp r0, #162 @ 0xa2 │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #74 @ 0x4a │ │ │ │ + cmp r1, #58 @ 0x3a │ │ │ │ movs r0, r5 │ │ │ │ cmp r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #44 @ 0x2c │ │ │ │ + cmp r0, #28 │ │ │ │ movs r0, r5 │ │ │ │ lsrs r4, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #114 @ 0x72 │ │ │ │ + cmp r1, #98 @ 0x62 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b9770 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -133233,19 +133232,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r7, #22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r5, #29] │ │ │ │ + ldrb r2, [r3, #29] │ │ │ │ movs r4, r6 │ │ │ │ - movs r1, #80 @ 0x50 │ │ │ │ + movs r1, #64 @ 0x40 │ │ │ │ movs r0, r5 │ │ │ │ - movs r7, #248 @ 0xf8 │ │ │ │ + movs r7, #232 @ 0xe8 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b9800 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -133399,15 +133398,15 @@ │ │ │ │ beq.n 1b99a4 │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (1b9a70 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b9942 │ │ │ │ ldr r0, [pc, #260] @ (1b9a74 ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -133508,31 +133507,31 @@ │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r4, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r7, #232 @ 0xe8 │ │ │ │ + movs r7, #216 @ 0xd8 │ │ │ │ movs r0, r5 │ │ │ │ adds r6, r2, #0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, #26 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r1, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r1, r4, r5, r7, lr} │ │ │ │ + push {r1, r5, r7, lr} │ │ │ │ movs r1, r5 │ │ │ │ subs r4, r2, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, sp, #72 @ 0x48 │ │ │ │ + add r4, sp, #8 │ │ │ │ movs r7, r4 │ │ │ │ subs r2, r4, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r7, #12 │ │ │ │ + movs r6, #252 @ 0xfc │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001b9a94 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -133637,15 +133636,15 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r2, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r0, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r6, #8 │ │ │ │ + movs r5, #248 @ 0xf8 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -133693,30 +133692,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1b9c14 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ @ instruction: 0xf76a0037 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 1b9c68 │ │ │ │ ldr r2, [pc, #60] @ (1b9c6c ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (1b9c70 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #48] @ (1b9c74 ) │ │ │ │ ldr r3, [pc, #52] @ (1b9c78 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -133726,18 +133725,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, #14] │ │ │ │ + ldrb r2, [r4, #14] │ │ │ │ movs r4, r6 │ │ │ │ - rsb r0, r8, #39 @ 0x27 │ │ │ │ - str r2, [r1, #12] │ │ │ │ + subs.w r0, r8, #39 @ 0x27 │ │ │ │ + str r2, [r7, #8] │ │ │ │ movs r3, r5 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 1b9c8e │ │ │ │ movs r0, #0 │ │ │ │ @@ -133798,28 +133797,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (1b9dc0 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 1b9d98 │ │ │ │ ldr r3, [pc, #136] @ (1b9dc4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (1b9dc8 ) │ │ │ │ add.w r4, r6, #4096 @ 0x1000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ str r1, [r4, #48] @ 0x30 │ │ │ │ blx 1605dc │ │ │ │ @@ -133847,33 +133846,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (1b9dcc ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2c40f0 │ │ │ │ + b.w 2c40e0 │ │ │ │ ldr r1, [pc, #36] @ (1b9dd0 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (1b9dd4 ) │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r4, #70 @ 0x46 │ │ │ │ + movs r4, #54 @ 0x36 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r4, #10] │ │ │ │ + ldrb r2, [r2, #10] │ │ │ │ movs r4, r6 │ │ │ │ - movs r4, #58 @ 0x3a │ │ │ │ + movs r4, #42 @ 0x2a │ │ │ │ movs r0, r5 │ │ │ │ vminnm.f16 , , │ │ │ │ - movs r3, #230 @ 0xe6 │ │ │ │ + movs r3, #214 @ 0xd6 │ │ │ │ movs r0, r5 │ │ │ │ - movs r3, #248 @ 0xf8 │ │ │ │ + movs r3, #232 @ 0xe8 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (1b9e20 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -133894,15 +133893,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #768] @ (1ba138 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -134006,15 +134005,15 @@ │ │ │ │ blx 1613a0 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ bl 1b6e74 │ │ │ │ add.w r3, r9, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strb.w r1, [r3, #68] @ 0x44 │ │ │ │ - bl 2b5200 │ │ │ │ + bl 2b51ec │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 160444 │ │ │ │ b.n 1b9e6a │ │ │ │ ldr r3, [pc, #504] @ (1ba140 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -134079,15 +134078,15 @@ │ │ │ │ str.w r4, [r7, #652] @ 0x28c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ bl 1b6e74 │ │ │ │ add.w r3, r9, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ strb.w r4, [r3, #68] @ 0x44 │ │ │ │ - bl 2b5200 │ │ │ │ + bl 2b51ec │ │ │ │ b.n 1b9f3a │ │ │ │ movs r4, #24 │ │ │ │ b.n 1b9f0e │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1ba116 │ │ │ │ ldr r3, [pc, #348] @ (1ba150 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -134113,85 +134112,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1b9f0c │ │ │ │ ldr r0, [pc, #312] @ (1ba164 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b9f0c │ │ │ │ ldr r3, [pc, #304] @ (1ba168 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b9f4e │ │ │ │ ldr r3, [pc, #284] @ (1ba160 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1b9f4e │ │ │ │ ldr r0, [pc, #288] @ (1ba16c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b9f4e │ │ │ │ ldr r3, [pc, #280] @ (1ba170 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1b9f5c │ │ │ │ ldr r3, [pc, #252] @ (1ba160 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 1b9f5c │ │ │ │ ldr r0, [pc, #260] @ (1ba174 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b9f5c │ │ │ │ ldr r3, [pc, #256] @ (1ba178 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1b9f7a │ │ │ │ ldr r3, [pc, #220] @ (1ba160 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1b9f7a │ │ │ │ ldr r0, [pc, #236] @ (1ba17c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b9f7a │ │ │ │ ldr r3, [pc, #228] @ (1ba180 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1b9f6c │ │ │ │ ldr r3, [pc, #184] @ (1ba160 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 1b9f6c │ │ │ │ ldr r0, [pc, #208] @ (1ba184 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b9f6c │ │ │ │ ldr r3, [pc, #204] @ (1ba188 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1b9f8a │ │ │ │ ldr r3, [pc, #152] @ (1ba160 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1b9f8a │ │ │ │ ldr r0, [pc, #184] @ (1ba18c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b9f8a │ │ │ │ ldr r3, [pc, #176] @ (1ba190 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1b9fb6 │ │ │ │ ldr r3, [pc, #116] @ (1ba160 ) │ │ │ │ @@ -134204,15 +134203,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 1b9fb6 │ │ │ │ ldr r3, [pc, #128] @ (1ba198 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -134221,67 +134220,67 @@ │ │ │ │ ldr r3, [pc, #60] @ (1ba160 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1b9ff2 │ │ │ │ ldr r0, [pc, #108] @ (1ba19c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1b9ff2 │ │ │ │ cmp r3, #92 @ 0x5c │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #80 @ 0x50 │ │ │ │ + movs r4, #64 @ 0x40 │ │ │ │ movs r0, r5 │ │ │ │ - str r4, [r2, r3] │ │ │ │ + str r4, [r0, r3] │ │ │ │ movs r3, r5 │ │ │ │ - movs r2, #88 @ 0x58 │ │ │ │ + movs r2, #72 @ 0x48 │ │ │ │ movs r0, r5 │ │ │ │ adds r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ - svc 4 │ │ │ │ + udf #244 @ 0xf4 │ │ │ │ movs r5, r5 │ │ │ │ - eors r6, r6 │ │ │ │ + eors r6, r4 │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r5, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #18 │ │ │ │ + movs r3, #2 │ │ │ │ movs r0, r5 │ │ │ │ subs r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #144 @ 0x90 │ │ │ │ + movs r2, #128 @ 0x80 │ │ │ │ movs r0, r5 │ │ │ │ lsrs r4, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #22 │ │ │ │ + movs r2, #6 │ │ │ │ movs r0, r5 │ │ │ │ movs r7, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #120 @ 0x78 │ │ │ │ + movs r2, #104 @ 0x68 │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #170 @ 0xaa │ │ │ │ + movs r1, #154 @ 0x9a │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #220 @ 0xdc │ │ │ │ + movs r1, #204 @ 0xcc │ │ │ │ movs r0, r5 │ │ │ │ adds r0, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #214 @ 0xd6 │ │ │ │ + movs r0, #198 @ 0xc6 │ │ │ │ movs r0, r5 │ │ │ │ adds r4, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #8 │ │ │ │ + movs r0, #248 @ 0xf8 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ba1a0 : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -134290,15 +134289,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001ba1ac : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (1ba1b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 37a33c │ │ │ │ + b.w 37a32c │ │ │ │ asrs r6, r3, #19 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 001ba1bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -134382,24 +134381,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (1ba4cc ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 3826cc │ │ │ │ + bl 3826bc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 247c74 │ │ │ │ - bl 2c5e68 │ │ │ │ + bl 2c5e58 │ │ │ │ ldr r1, [pc, #556] @ (1ba4d0 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 2c40f0 │ │ │ │ + bl 2c40e0 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ cbz r0, 1ba2c0 │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (1ba4d4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -134412,29 +134411,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (1ba4d8 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 37a86c │ │ │ │ + bl 37a85c │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (1ba4dc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (1ba4e0 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (1ba4e4 ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 37abc4 │ │ │ │ + bl 37abb4 │ │ │ │ ldr r3, [pc, #484] @ (1ba4e8 ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 1b9894 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -134446,15 +134445,15 @@ │ │ │ │ ldr r1, [pc, #464] @ (1ba4f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1ba3e2 │ │ │ │ ldr r2, [pc, #444] @ (1ba4f8 ) │ │ │ │ ldr r3, [pc, #364] @ (1ba4ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -134477,15 +134476,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (1ba504 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #345 @ 0x159 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1ba334 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ba494 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 161b14 │ │ │ │ @@ -134504,49 +134503,49 @@ │ │ │ │ beq.n 1ba452 │ │ │ │ ldr r0, [pc, #348] @ (1ba50c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 382ad4 │ │ │ │ + bl 382ac4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1ba262 │ │ │ │ ldr r3, [pc, #324] @ (1ba510 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #324] @ (1ba514 ) │ │ │ │ ldr r1, [pc, #328] @ (1ba518 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r6, #0 │ │ │ │ b.n 1ba310 │ │ │ │ ldr r3, [pc, #308] @ (1ba51c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #308] @ (1ba520 ) │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #308] @ (1ba524 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #357 @ 0x165 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1ba310 │ │ │ │ ldr r0, [pc, #288] @ (1ba528 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 37ac08 │ │ │ │ + bl 37abf8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ blx 16087c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -134590,15 +134589,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1ba250 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (1ba53c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 1ba250 │ │ │ │ ldr r1, [pc, #168] @ (1ba540 ) │ │ │ │ add r1, pc │ │ │ │ blx 161d50 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1ba39e │ │ │ │ @@ -134610,74 +134609,74 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #142 @ 0x8e │ │ │ │ movs r1, r7 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47b2 │ │ │ │ + @ instruction: 0x47a2 │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfba7ffff │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #26 │ │ │ │ + movs r2, #10 │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xfa6fffff │ │ │ │ str??.w pc, [r7, #4095] @ 0xfff │ │ │ │ asrs r0, r7, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr.w pc, [fp, #4095] @ 0xfff │ │ │ │ strh.w pc, [r7, #4095] @ 0xfff │ │ │ │ ldr??.w pc, [pc, #-4095] @ 1b94e9 │ │ │ │ asrs r2, r1, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r0, #19] │ │ │ │ + strb r2, [r6, #18] │ │ │ │ movs r4, r6 │ │ │ │ - movs r0, #156 @ 0x9c │ │ │ │ + movs r0, #140 @ 0x8c │ │ │ │ movs r0, r5 │ │ │ │ - subs r2, r6, #1 │ │ │ │ + subs r2, r4, #1 │ │ │ │ movs r0, r5 │ │ │ │ movs r6, #90 @ 0x5a │ │ │ │ movs r1, r7 │ │ │ │ - strb r6, [r6, #17] │ │ │ │ + strb r6, [r4, #17] │ │ │ │ movs r4, r6 │ │ │ │ - movs r0, #12 │ │ │ │ + subs r4, r7, #7 │ │ │ │ movs r0, r5 │ │ │ │ - subs r6, r4, #0 │ │ │ │ + subs r6, r2, #0 │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - movs r0, #246 @ 0xf6 │ │ │ │ + movs r0, #230 @ 0xe6 │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r2, #16] │ │ │ │ + strb r4, [r0, #16] │ │ │ │ movs r4, r6 │ │ │ │ - movs r0, #174 @ 0xae │ │ │ │ + movs r0, #158 @ 0x9e │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r0, #7 │ │ │ │ + adds r4, r6, #6 │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r6, #15] │ │ │ │ + strb r4, [r4, #15] │ │ │ │ movs r4, r6 │ │ │ │ - movs r0, #14 │ │ │ │ + subs r6, r7, #7 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r4, #6 │ │ │ │ + adds r4, r2, #6 │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r1, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r0, #22 │ │ │ │ + movs r0, #6 │ │ │ │ movs r0, r5 │ │ │ │ strb.w pc, [r5, #4095] @ 0xfff │ │ │ │ asrs r4, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r3, #6 │ │ │ │ + subs r2, r1, #6 │ │ │ │ movs r0, r5 │ │ │ │ - subs r2, r0, #7 │ │ │ │ + subs r2, r6, #6 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ba544 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -134721,15 +134720,15 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #68] @ 0x44 │ │ │ │ cbnz r3, 1ba5be │ │ │ │ ldr r0, [pc, #112] @ (1ba624 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 37ac08 │ │ │ │ + bl 37abf8 │ │ │ │ b.n 1ba578 │ │ │ │ ldr r1, [pc, #104] @ (1ba628 ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -134752,15 +134751,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1ba5a6 │ │ │ │ ldr r0, [pc, #56] @ (1ba634 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1ba5a6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ movs r4, #60 @ 0x3c │ │ │ │ movs r1, r7 │ │ │ │ movs r4, #54 @ 0x36 │ │ │ │ movs r1, r7 │ │ │ │ @@ -134770,21 +134769,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #28 │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r3, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, r3, #4 │ │ │ │ + subs r6, r1, #4 │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r2, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, #2 │ │ │ │ + subs r2, r4, #2 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ba638 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 216534 │ │ │ │ │ │ │ │ @@ -134855,39 +134854,39 @@ │ │ │ │ │ │ │ │ 001ba6e8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr.w ip, [pc, #48] @ 1ba730 │ │ │ │ ldr r2, [pc, #48] @ (1ba734 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1ba738 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r6, [r3, #3] │ │ │ │ + strb r6, [r1, #3] │ │ │ │ movs r4, r6 │ │ │ │ - str r7, [sp, #448] @ 0x1c0 │ │ │ │ + str r7, [sp, #384] @ 0x180 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ + ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001ba73c : │ │ │ │ ldr r3, [pc, #24] @ (1ba758 ) │ │ │ │ ldr r2, [pc, #28] @ (1ba75c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -134926,15 +134925,15 @@ │ │ │ │ nop │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r0, [r3, #58] @ 0x3a │ │ │ │ + ldrh r0, [r1, #58] @ 0x3a │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba7a4 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1ba7c0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (1ba7c8 ) │ │ │ │ @@ -134948,17 +134947,17 @@ │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 1b6e74 │ │ │ │ ldr r0, [pc, #12] @ (1ba7d0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1b6e74 │ │ │ │ lsrs r0, r4, #27 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r4, #8 │ │ │ │ + asrs r2, r2, #8 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r0, #9 │ │ │ │ + asrs r6, r6, #8 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ba7d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -135000,15 +134999,15 @@ │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ blx 161504 │ │ │ │ ldr r3, [pc, #128] @ (1ba8c0 ) │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 381abc │ │ │ │ + bl 381aac │ │ │ │ ldr r0, [pc, #116] @ (1ba8c4 ) │ │ │ │ add r0, pc │ │ │ │ bl 1b6e74 │ │ │ │ ldr r2, [pc, #112] @ (1ba8c8 ) │ │ │ │ ldr r3, [pc, #96] @ (1ba8b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -135052,34 +135051,34 @@ │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r2, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r6, r0, #6 │ │ │ │ + asrs r6, r6, #5 │ │ │ │ movs r0, r5 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ movs r1, r7 │ │ │ │ - asrs r2, r1, #6 │ │ │ │ + asrs r2, r7, #5 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r4, #1 │ │ │ │ + adds r4, r2, #1 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [r1, #116] @ 0x74 │ │ │ │ + ldr r0, [r7, #112] @ 0x70 │ │ │ │ movs r4, r6 │ │ │ │ - adds r2, r2, #1 │ │ │ │ + adds r2, r0, #1 │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, r7, r3 │ │ │ │ + adds r0, r5, r3 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ba8e0 : │ │ │ │ ldr r0, [pc, #4] @ (1ba8e8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1b6e74 │ │ │ │ - cbnz r2, 1ba93e │ │ │ │ + cbnz r2, 1ba93a │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001ba8ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -135108,25 +135107,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (1ba950 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1ba91e │ │ │ │ ldr r0, [pc, #24] @ (1ba954 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1ba91e │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, r7 │ │ │ │ + subs r0, r1, r7 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ba958 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -135184,28 +135183,28 @@ │ │ │ │ cbnz r2, 1baa2e │ │ │ │ ldr r2, [pc, #156] @ (1baa80 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add.w r2, r2, #4096 @ 0x1000 │ │ │ │ ldr r1, [r2, #60] @ 0x3c │ │ │ │ - bl 2b5200 │ │ │ │ + bl 2b51ec │ │ │ │ mov r0, r4 │ │ │ │ bl 1f77f8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1ba9c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ba976 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 41b3b4 │ │ │ │ + bl 41b3a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1ba976 │ │ │ │ ldr r2, [pc, #96] @ (1baa7c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 1baa50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -135223,15 +135222,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 1ba9e2 │ │ │ │ ldr r0, [pc, #72] @ (1baa8c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1ba9e2 │ │ │ │ ldr r2, [pc, #60] @ (1baa90 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1baa20 │ │ │ │ @@ -135239,15 +135238,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1baa20 │ │ │ │ ldr r0, [pc, #44] @ (1baa94 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1baa20 │ │ │ │ nop │ │ │ │ movs r0, #44 @ 0x2c │ │ │ │ movs r1, r7 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -135255,19 +135254,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r7, r3 │ │ │ │ + subs r2, r5, r3 │ │ │ │ movs r0, r5 │ │ │ │ cmp r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, r4 │ │ │ │ + subs r0, r6, r3 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001baa98 : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 1baaa4 │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -135378,17 +135377,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #29 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #72] @ 0x48 │ │ │ │ + ldr r6, [r0, #72] @ 0x48 │ │ │ │ movs r4, r6 │ │ │ │ - adds r2, r4, r7 │ │ │ │ + adds r2, r2, r7 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001babc4 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001babc8 : │ │ │ │ @@ -135468,72 +135467,72 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (1bac40 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3768 │ │ │ │ + bl 2c3758 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ b.n 1bab44 │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 001bac44 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (1bacac ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #80] @ (1bacb0 ) │ │ │ │ ldr r2, [pc, #80] @ (1bacb4 ) │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 1bac96 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (1bacb8 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r5, #60] @ 0x3c │ │ │ │ + ldr r6, [r3, #60] @ 0x3c │ │ │ │ movs r4, r6 │ │ │ │ - adds r4, r5, r5 │ │ │ │ + adds r4, r3, r5 │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, r0, r5 │ │ │ │ + adds r0, r6, r4 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r4, r5 │ │ │ │ + adds r6, r2, r5 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001bacbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -135551,60 +135550,60 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (1bad64 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 1bad40 │ │ │ │ ldr r6, [pc, #92] @ (1bad68 ) │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 1bad40 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1bace6 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r6, [r6, #52] @ 0x34 │ │ │ │ + ldr r6, [r4, #52] @ 0x34 │ │ │ │ movs r4, r6 │ │ │ │ - str r1, [sp, #816] @ 0x330 │ │ │ │ + str r1, [sp, #752] @ 0x2f0 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb67c │ │ │ │ + @ instruction: 0xb66c │ │ │ │ movs r1, r5 │ │ │ │ - adds r2, r2, r4 │ │ │ │ + adds r2, r0, r4 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r0, r4 │ │ │ │ + adds r6, r6, r3 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001bad6c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 001bad70 : │ │ │ │ @@ -135628,35 +135627,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2c6a70 │ │ │ │ + bl 2c6a60 │ │ │ │ cbz r0, 1bae10 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (1bae40 ) │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #132] @ (1bae44 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #116] @ (1bae48 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (1bae4c ) │ │ │ │ ldr r3, [pc, #72] @ (1bae34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -135679,39 +135678,39 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (1bae58 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1bade8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r2, #0 │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r7, r0 │ │ │ │ + adds r6, r5, r0 │ │ │ │ movs r0, r5 │ │ │ │ - cmn r6, r4 │ │ │ │ + cmn r6, r2 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [r7, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #44] @ 0x2c │ │ │ │ movs r4, r6 │ │ │ │ - asrs r4, r4, #31 │ │ │ │ + asrs r4, r2, #31 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r5, r1 │ │ │ │ + adds r4, r3, r1 │ │ │ │ movs r0, r5 │ │ │ │ subs r4, r5, r6 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r6, [r3, #40] @ 0x28 │ │ │ │ + ldr r6, [r1, #40] @ 0x28 │ │ │ │ movs r4, r6 │ │ │ │ - adds r0, r0, r1 │ │ │ │ + adds r0, r6, r0 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r4, r0 │ │ │ │ + adds r4, r2, r0 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001bae5c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -135741,19 +135740,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r2, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r1, #36] @ 0x24 │ │ │ │ + ldr r0, [r7, #32] │ │ │ │ movs r4, r6 │ │ │ │ - asrs r2, r4, #31 │ │ │ │ + asrs r2, r2, #31 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r6, #31 │ │ │ │ + asrs r4, r4, #31 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001baec4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -135781,19 +135780,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ lsls r4, r5, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r4, #28] │ │ │ │ + ldr r4, [r2, #28] │ │ │ │ movs r4, r6 │ │ │ │ - asrs r6, r7, #29 │ │ │ │ + asrs r6, r5, #29 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r1, #30 │ │ │ │ + asrs r6, r7, #29 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001baf28 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -135825,19 +135824,19 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (1baf8c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 160d5c │ │ │ │ lsls r0, r1, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r1, #30 │ │ │ │ + asrs r0, r7, #29 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r4, #30 │ │ │ │ + asrs r6, r2, #30 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r0, #30 │ │ │ │ + asrs r6, r6, #29 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001baf90 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -135866,30 +135865,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (1bb008 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ bl 1baf28 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #24] @ (1bb00c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ lsls r0, r4, #28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r2, r7, #27 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r5, #30 │ │ │ │ + asrs r2, r3, #30 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r6, #29 │ │ │ │ + asrs r4, r4, #29 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001bb010 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -135902,21 +135901,21 @@ │ │ │ │ ldr r1, [pc, #264] @ (1bb134 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r7, r5 │ │ │ │ ldr.w r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 2c6a70 │ │ │ │ + bl 2c6a60 │ │ │ │ ldr r1, [pc, #248] @ (1bb138 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2c6a70 │ │ │ │ + bl 2c6a60 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 1bb0e0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 1bb0a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1bb104 │ │ │ │ @@ -135925,47 +135924,47 @@ │ │ │ │ ldr r1, [pc, #228] @ (1bb144 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cbz r0, 1bb0c8 │ │ │ │ - bl 2bf9ac │ │ │ │ + bl 2bf99c │ │ │ │ ldr r3, [pc, #200] @ (1bb148 ) │ │ │ │ ldr r1, [pc, #204] @ (1bb14c ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r3, #188] @ 0xbc │ │ │ │ - bl 2be92c │ │ │ │ + bl 2be91c │ │ │ │ ldr r3, [pc, #192] @ (1bb150 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2bfcbc │ │ │ │ + b.w 2bfcac │ │ │ │ cbz r6, 1bb0f4 │ │ │ │ ldr r3, [pc, #172] @ (1bb154 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #172] @ (1bb158 ) │ │ │ │ ldr r1, [pc, #172] @ (1bb15c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1bb078 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbnz r3, 1bb114 │ │ │ │ ldr r3, [pc, #144] @ (1bb160 ) │ │ │ │ @@ -135983,68 +135982,68 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #108] @ (1bb164 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #96] @ (1bb168 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r3, [pc, #84] @ (1bb16c ) │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ ldr r1, [pc, #84] @ (1bb170 ) │ │ │ │ ldr r0, [pc, #88] @ (1bb174 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ lsls r2, r3, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - eors r4, r2 │ │ │ │ + eors r4, r0 │ │ │ │ movs r3, r5 │ │ │ │ adds r2, r5, r5 │ │ │ │ movs r1, r7 │ │ │ │ - asrs r2, r7, #29 │ │ │ │ + asrs r2, r5, #29 │ │ │ │ movs r0, r5 │ │ │ │ - bgt.n 1bb0f0 │ │ │ │ + bgt.n 1bb0d0 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r1, #50] @ 0x32 │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xebe0002d │ │ │ │ + rsbs r0, r0, sp, asr #32 │ │ │ │ lsls r6, r7, #24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cdp2 0, 11, cr0, cr8, cr7, {1} │ │ │ │ + cdp2 0, 10, cr0, cr8, cr7, {1} │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #4] │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r2, [r7, #46] @ 0x2e │ │ │ │ + ldrh r2, [r5, #46] @ 0x2e │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xeb92002d │ │ │ │ + @ instruction: 0xeb82002d │ │ │ │ lsls r6, r5, #23 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r7, #26 │ │ │ │ + asrs r0, r5, #26 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r1, #27 │ │ │ │ + asrs r0, r7, #26 │ │ │ │ movs r0, r5 │ │ │ │ - str r4, [r2, #124] @ 0x7c │ │ │ │ + str r4, [r0, #124] @ 0x7c │ │ │ │ movs r4, r6 │ │ │ │ - asrs r6, r5, #21 │ │ │ │ + asrs r6, r3, #21 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r1, #27 │ │ │ │ + asrs r6, r7, #26 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001bb178 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -136084,15 +136083,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 378644 │ │ │ │ + bl 378634 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 1bb33a │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 1bb2f4 │ │ │ │ @@ -136102,15 +136101,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 1bb36a │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 313224 │ │ │ │ + bl 313214 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 1bb1b0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -136140,69 +136139,69 @@ │ │ │ │ beq.n 1bb1b0 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 375c18 │ │ │ │ + bl 375c08 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bb2b2 │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 1bb248 │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3787b8 │ │ │ │ + bl 3787a8 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 1bb248 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 2c0674 │ │ │ │ + bl 2c0664 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 313000 │ │ │ │ + bl 312ff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r3, [pc, #184] @ (1bb38c ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (1bb390 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (1bb394 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 1bb1b6 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 2c0674 │ │ │ │ + bl 2c0664 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 313000 │ │ │ │ + bl 312ff0 │ │ │ │ ldr r3, [pc, #132] @ (1bb398 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (1bb39c ) │ │ │ │ ldr r3, [pc, #128] @ (1bb3a0 ) │ │ │ │ @@ -136212,34 +136211,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1bb1b6 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 313000 │ │ │ │ + bl 312ff0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (1bb3a4 ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (1bb3a8 ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (1bb3ac ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 1bb1b6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (1bb3b0 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (1bb3b4 ) │ │ │ │ ldr r0, [pc, #68] @ (1bb3b8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -136250,37 +136249,37 @@ │ │ │ │ nop │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, r0 │ │ │ │ movs r1, r7 │ │ │ │ asrs r0, r3, #31 │ │ │ │ movs r1, r7 │ │ │ │ - asrs r0, r1, #23 │ │ │ │ + asrs r0, r7, #22 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r3, #20 │ │ │ │ + asrs r2, r1, #20 │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r2, #100] @ 0x64 │ │ │ │ + str r2, [r0, #100] @ 0x64 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r4, r3, #20 │ │ │ │ + asrs r4, r1, #20 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r3, #19 │ │ │ │ + asrs r0, r1, #19 │ │ │ │ movs r0, r5 │ │ │ │ - str r4, [r2, #96] @ 0x60 │ │ │ │ + str r4, [r0, #96] @ 0x60 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r0, r0, #19 │ │ │ │ + asrs r0, r6, #18 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r4, #18 │ │ │ │ + asrs r0, r2, #18 │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r3, #92] @ 0x5c │ │ │ │ + str r2, [r1, #92] @ 0x5c │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [r0, #92] @ 0x5c │ │ │ │ + str r6, [r6, #88] @ 0x58 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r4, r0, #18 │ │ │ │ + asrs r4, r6, #17 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r0, #20 │ │ │ │ + asrs r4, r6, #19 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001bb3bc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -136310,29 +136309,29 @@ │ │ │ │ cbnz r5, 1bb404 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 1bb48c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1bb4c4 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 1bb548 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1bb568 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 1bb43c │ │ │ │ mov r1, r5 │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1bb582 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (1bb5c0 ) │ │ │ │ ldr r3, [pc, #376] @ (1bb5bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -136348,15 +136347,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1bb5b2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 315fa8 │ │ │ │ + bl 315f98 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1bb538 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1bb404 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1bb3fe │ │ │ │ @@ -136370,46 +136369,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (1bb5cc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ b.n 1bb43e │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1bb404 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1bb414 │ │ │ │ ldr r3, [pc, #264] @ (1bb5d0 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (1bb5d4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (1bb5d8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1bb4a4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 315fa8 │ │ │ │ + bl 315f98 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 313224 │ │ │ │ + bl 313214 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 1bb52a │ │ │ │ cbnz r5, 1bb4fe │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 1bb5a6 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -136452,39 +136451,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (1bb5e4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1bb4a4 │ │ │ │ ldr r3, [pc, #124] @ (1bb5e8 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (1bb5ec ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (1bb5f0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1bb4a4 │ │ │ │ ldr r3, [pc, #112] @ (1bb5f4 ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (1bb5f8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (1bb5fc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1bb4a4 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1bb4fe │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -136494,43 +136493,43 @@ │ │ │ │ nop │ │ │ │ asrs r6, r0, #23 │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r2, #21 │ │ │ │ movs r1, r7 │ │ │ │ - str r2, [r4, #72] @ 0x48 │ │ │ │ + str r2, [r2, #72] @ 0x48 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r4, r6, #16 │ │ │ │ + asrs r4, r4, #16 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r3, #13 │ │ │ │ + asrs r4, r1, #13 │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r5, #68] @ 0x44 │ │ │ │ + str r2, [r3, #68] @ 0x44 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r4, r6, #16 │ │ │ │ + asrs r4, r4, #16 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r4, #12 │ │ │ │ + asrs r4, r2, #12 │ │ │ │ movs r0, r5 │ │ │ │ - str r4, [r4, #60] @ 0x3c │ │ │ │ + str r4, [r2, #60] @ 0x3c │ │ │ │ movs r4, r6 │ │ │ │ - asrs r6, r4, #15 │ │ │ │ + asrs r6, r2, #15 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r3, #10 │ │ │ │ + asrs r6, r1, #10 │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r0, #60] @ 0x3c │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r0, r7, #15 │ │ │ │ + asrs r0, r5, #15 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r0, #10 │ │ │ │ + asrs r0, r6, #9 │ │ │ │ movs r0, r5 │ │ │ │ - str r4, [r5, #56] @ 0x38 │ │ │ │ + str r4, [r3, #56] @ 0x38 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r6, r2, #16 │ │ │ │ + asrs r6, r0, #16 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r4, #9 │ │ │ │ + asrs r6, r2, #9 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001bb600 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -136553,47 +136552,47 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 3135e4 │ │ │ │ + bl 3135d4 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 1bb6a6 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 1bb664 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 1bb664 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1bb6da │ │ │ │ mov r0, r6 │ │ │ │ - bl 314b2c │ │ │ │ + bl 314b1c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 1bb6ca │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 1bb6ba │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 314b34 │ │ │ │ + bl 314b24 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3148ec │ │ │ │ + bl 3148dc │ │ │ │ mov r0, r6 │ │ │ │ - bl 315c9c │ │ │ │ + bl 315c8c │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 30dd10 │ │ │ │ + bl 30dd00 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -136605,22 +136604,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 314948 │ │ │ │ + bl 314938 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 1bb670 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 314948 │ │ │ │ + bl 314938 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 1bb66a │ │ │ │ blx 162688 │ │ │ │ nop │ │ │ │ │ │ │ │ 001bb6e0 : │ │ │ │ @@ -136673,28 +136672,28 @@ │ │ │ │ ldr r1, [pc, #168] @ (1bb7f0 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r5, r0, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1bb77a │ │ │ │ ldr r3, [pc, #148] @ (1bb7f4 ) │ │ │ │ mov.w r2, #270 @ 0x10e │ │ │ │ ldr r4, [pc, #144] @ (1bb7f8 ) │ │ │ │ ldr r1, [pc, #148] @ (1bb7fc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -136730,34 +136729,34 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1bb77a │ │ │ │ nop │ │ │ │ - str r0, [r6, #28] │ │ │ │ + str r0, [r4, #28] │ │ │ │ movs r4, r6 │ │ │ │ - asrs r6, r2, #11 │ │ │ │ + asrs r6, r0, #11 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r5, #2 │ │ │ │ + asrs r0, r3, #2 │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [r2, #28] │ │ │ │ + str r0, [r0, #28] │ │ │ │ movs r4, r6 │ │ │ │ - asrs r2, r7, #9 │ │ │ │ + asrs r2, r5, #9 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r1, #2 │ │ │ │ + asrs r2, r7, #1 │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r4, #20] │ │ │ │ + str r6, [r2, #20] │ │ │ │ movs r4, r6 │ │ │ │ - asrs r0, r6, #8 │ │ │ │ + asrs r0, r4, #8 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r4, #32 │ │ │ │ + asrs r0, r2, #32 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001bb80c : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 1bb8ee │ │ │ │ @@ -136934,25 +136933,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 162294 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 314028 │ │ │ │ + bl 314018 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 3787b8 │ │ │ │ + bl 3787a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bba9c │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 1bba9c │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -136967,15 +136966,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 1bba96 │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 1bbaca │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 1bba6c │ │ │ │ @@ -137018,15 +137017,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1bbae6 │ │ │ │ ldr r0, [pc, #44] @ (1bbb30 ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bbae6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r3, #30 │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #30 │ │ │ │ @@ -137035,15 +137034,15 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #28 │ │ │ │ + lsrs r4, r5, #28 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001bbb34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -137064,15 +137063,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 31601c │ │ │ │ + bl 31600c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1bbbfc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -137122,15 +137121,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (1bbd90 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bbb9a │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 1bb9e4 │ │ │ │ adds r0, #1 │ │ │ │ @@ -137145,15 +137144,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 1bbb8a │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 314028 │ │ │ │ + bl 314018 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -137201,15 +137200,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 1bbb8c │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 314028 │ │ │ │ + bl 314018 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -137269,15 +137268,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r7, #23 │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r0, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #26 │ │ │ │ + lsrs r0, r6, #25 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001bbd94 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -137296,15 +137295,15 @@ │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (1bbdd0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3784 │ │ │ │ + b.w 2c3774 │ │ │ │ nop │ │ │ │ bvs.n 1bbe6c │ │ │ │ movs r7, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -137324,15 +137323,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 378cac │ │ │ │ + bl 378c9c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bbe38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -137341,17 +137340,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 160be8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (1bbe50 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 40c194 │ │ │ │ + b.w 40c184 │ │ │ │ nop │ │ │ │ - lsrs r2, r4, #17 │ │ │ │ + lsrs r2, r2, #17 │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (1bbeb4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -137379,53 +137378,53 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1bbe7e │ │ │ │ ldr r0, [pc, #28] @ (1bbec4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bbe7e │ │ │ │ nop │ │ │ │ lsrs r0, r5, #12 │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #16 │ │ │ │ + lsrs r6, r0, #16 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (1bbf2c ) │ │ │ │ ldr r2, [pc, #84] @ (1bbf30 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (1bbf34 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r1, [pc, #72] @ (1bbf38 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2c0078 │ │ │ │ + bl 2c0068 │ │ │ │ ldr r3, [pc, #68] @ (1bbf3c ) │ │ │ │ ldr r1, [pc, #68] @ (1bbf40 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 2bed44 │ │ │ │ + bl 2bed34 │ │ │ │ ldr r3, [pc, #56] @ (1bbf44 ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -137433,19 +137432,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r0, [r7, r2] │ │ │ │ + ldrh r0, [r5, r2] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r2, [r1, #31] │ │ │ │ + ldrb r2, [r7, #30] │ │ │ │ movs r7, r4 │ │ │ │ - add r4, pc, #536 @ (adr r4, 1bc150 ) │ │ │ │ + add r4, pc, #472 @ (adr r4, 1bc110 ) │ │ │ │ movs r1, r5 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #392] @ 0x188 │ │ │ │ movs r0, r7 │ │ │ │ @@ -137615,15 +137614,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (1bc148 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bc046 │ │ │ │ ldr r0, [pc, #92] @ (1bc14c ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1bc004 │ │ │ │ ldr r0, [pc, #72] @ (1bc144 ) │ │ │ │ @@ -137636,38 +137635,38 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (1bc150 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 1bc004 │ │ │ │ lsrs r2, r5, #7 │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, r3] │ │ │ │ + ldr r4, [r5, r3] │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r4, r6, #12 │ │ │ │ + lsrs r4, r4, #12 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [r4, r3] │ │ │ │ + ldr r6, [r2, r3] │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r6, r3, #12 │ │ │ │ + lsrs r6, r1, #12 │ │ │ │ movs r0, r5 │ │ │ │ adds r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #10 │ │ │ │ + lsrs r4, r3, #10 │ │ │ │ movs r0, r5 │ │ │ │ cmp r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #8 │ │ │ │ + lsrs r4, r1, #8 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ @@ -137696,15 +137695,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 1bc22e │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1bc40e │ │ │ │ @@ -137724,15 +137723,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (1bc4b4 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ bl 2058d4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 1bc248 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #692] @ (1bc4b8 ) │ │ │ │ ldr r3, [pc, #668] @ (1bc4a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -137750,46 +137749,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (1bc4c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1bc1fa │ │ │ │ mov r0, r9 │ │ │ │ bl 20404c │ │ │ │ ldr r2, [pc, #628] @ (1bc4c4 ) │ │ │ │ ldr r1, [pc, #628] @ (1bc4c8 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r9 │ │ │ │ bl 1d1a34 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1bc442 │ │ │ │ - bl 314a2c │ │ │ │ + bl 314a1c │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1bc462 │ │ │ │ vldr d7, [pc, #508] @ 1bc490 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3135e4 │ │ │ │ + bl 3135d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bc1fa │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 1bc2c2 │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -137805,29 +137804,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1bc45c │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 1bc448 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -137887,43 +137886,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 162c0c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 1bc202 │ │ │ │ ldr r2, [pc, #188] @ (1bc4cc ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (1bc4d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1bc1fa │ │ │ │ ldr r2, [pc, #168] @ (1bc4d4 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (1bc4d8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1bc1fa │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 1bc2c2 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 1bc31c │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 1bc2fc │ │ │ │ @@ -137936,15 +137935,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (1bc4e4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 23b588 │ │ │ │ b.n 1bc1fa │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -137955,45 +137954,45 @@ │ │ │ │ movs r1, r7 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #32 │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, r0] │ │ │ │ + ldr r0, [r1, r0] │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r6, r6, #9 │ │ │ │ + lsrs r6, r4, #9 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r0, r1, #9 │ │ │ │ + lsrs r0, r7, #8 │ │ │ │ movs r0, r5 │ │ │ │ bcs.n 1bc504 │ │ │ │ movs r7, r6 │ │ │ │ lsls r2, r2, #30 │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r0, r7, #7 │ │ │ │ + lsrs r0, r5, #7 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r3, #7 │ │ │ │ + lsrs r4, r1, #7 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r3, #9 │ │ │ │ + lsrs r2, r1, #9 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r0, r6, #9 │ │ │ │ + lsrs r0, r4, #9 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r1, #1 │ │ │ │ + lsrs r4, r7, #32 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r4, r7, #31 │ │ │ │ + lsls r4, r5, #31 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r4, #1 │ │ │ │ + lsrs r2, r2, #1 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r4, #31 │ │ │ │ + lsls r2, r2, #31 │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r4, r4] │ │ │ │ + strb r6, [r2, r4] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r7, #8] │ │ │ │ + ldrb r0, [r5, #8] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r6, [sp, #912] @ 0x390 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 1bc5d8 │ │ │ │ @@ -138051,15 +138050,15 @@ │ │ │ │ bpl.n 1bc544 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (1bc5e8 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bc544 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 1bc538 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -138093,23 +138092,23 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #29 │ │ │ │ + lsls r4, r0, #29 │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r4, r7] │ │ │ │ + strh r4, [r2, r7] │ │ │ │ movs r4, r6 │ │ │ │ - lsls r4, r3, #24 │ │ │ │ + lsls r4, r1, #24 │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r1, r7] │ │ │ │ + strh r6, [r7, r6] │ │ │ │ movs r4, r6 │ │ │ │ - lsls r6, r0, #24 │ │ │ │ + lsls r6, r6, #23 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (1bc688 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -138119,15 +138118,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (1bc694 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #112] @ (1bc698 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1bc666 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -138156,31 +138155,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1bc630 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (1bc6a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bc630 │ │ │ │ - strh r4, [r0, r6] │ │ │ │ + strh r4, [r6, r5] │ │ │ │ movs r4, r6 │ │ │ │ - lsls r0, r2, #23 │ │ │ │ + lsls r0, r0, #23 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r5, #23 │ │ │ │ + lsls r2, r3, #23 │ │ │ │ movs r0, r5 │ │ │ │ lsls r0, r7, #13 │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #26 │ │ │ │ + lsls r4, r1, #26 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -138239,15 +138238,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 1bc8c0 │ │ │ │ ldr.w r0, [pc, #1652] @ 1bcde0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 1bc8b4 │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 1bc872 │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1bcbaa │ │ │ │ @@ -138363,15 +138362,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1280] @ 1bcde8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bc85c │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 1bcc46 │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -138536,15 +138535,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1bca92 │ │ │ │ ldr r0, [pc, #760] @ (1bcdf0 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 1bca92 │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 1bc902 │ │ │ │ mov ip, r2 │ │ │ │ ble.w 1bc902 │ │ │ │ @@ -138681,15 +138680,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 1bc8c0 │ │ │ │ ldr r0, [pc, #372] @ (1bcdf8 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 1bc8b4 │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #316] @ (1bcdd4 ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -138704,15 +138703,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1bc98c │ │ │ │ ldr r0, [pc, #320] @ (1bce00 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bc98c │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 1bc844 │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 1bc902 │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -138731,15 +138730,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 1bc8c0 │ │ │ │ ldr r0, [pc, #252] @ (1bce08 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 1bc8b4 │ │ │ │ ldr r3, [pc, #232] @ (1bce04 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -138748,15 +138747,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1bca92 │ │ │ │ ldr r0, [pc, #212] @ (1bce0c ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 1bca92 │ │ │ │ ldr r0, [pc, #168] @ (1bcdf4 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -138766,15 +138765,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 1bc9da │ │ │ │ ldr r0, [pc, #172] @ (1bce10 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bc9da │ │ │ │ ldr r2, [pc, #100] @ (1bcdd4 ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 1bc8b4 │ │ │ │ @@ -138788,69 +138787,69 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 1bc88e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ (1bce18 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 1bc88e │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 1bc8fc │ │ │ │ ldr r0, [pc, #96] @ (1bce1c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 1bc8b4 │ │ │ │ nop │ │ │ │ lsls r0, r2, #11 │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #24 │ │ │ │ + lsls r0, r6, #23 │ │ │ │ movs r0, r5 │ │ │ │ cmp r2, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #23 │ │ │ │ + lsls r0, r7, #22 │ │ │ │ movs r0, r5 │ │ │ │ movs r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #11 │ │ │ │ + lsls r6, r0, #11 │ │ │ │ movs r0, r5 │ │ │ │ cmp r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #5 │ │ │ │ + lsls r2, r7, #4 │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #5 │ │ │ │ + lsls r6, r5, #5 │ │ │ │ movs r0, r5 │ │ │ │ movs r4, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #2 │ │ │ │ + lsls r6, r6, #1 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ + lsls r4, r1, #1 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r3, #2 │ │ │ │ + lsls r2, r1, #2 │ │ │ │ movs r0, r5 │ │ │ │ adds r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.u16 q0, d4, d23 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ + vaddl.u8 q0, d4, d23 │ │ │ │ + movs r2, r6 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ @@ -138991,15 +138990,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 1bd714 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1bce7e │ │ │ │ b.n 1bce8c │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 1bd16c │ │ │ │ @@ -139076,15 +139075,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1bd01e │ │ │ │ ldr.w r2, [pc, #1592] @ 1bd71c │ │ │ │ ldr.w r0, [pc, #1592] @ 1bd720 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 1bd01e │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 1bd2d8 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -139112,15 +139111,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1bcefc │ │ │ │ ldr.w r2, [pc, #1480] @ 1bd724 │ │ │ │ ldr.w r0, [pc, #1480] @ 1bd728 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bcefc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1bd54a │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -139145,15 +139144,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 1bd70c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1bcee8 │ │ │ │ ldr.w r0, [pc, #1388] @ 1bd734 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bcee8 │ │ │ │ ldr.w r2, [pc, #1336] @ 1bd70c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -139179,15 +139178,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1bd1a8 │ │ │ │ ldr.w r2, [pc, #1296] @ 1bd738 │ │ │ │ ldr.w r0, [pc, #1296] @ 1bd73c │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 1bcee2 │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 1bd2c4 │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 1bd2c4 │ │ │ │ @@ -139207,15 +139206,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 1bd1a8 │ │ │ │ ldr.w r2, [pc, #1220] @ 1bd740 │ │ │ │ ldr.w r0, [pc, #1220] @ 1bd744 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 1bcee2 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 1bcecc │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -139272,15 +139271,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 1bd74c │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bceda │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1bd01e │ │ │ │ ldr r3, [pc, #948] @ (1bd718 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -139292,15 +139291,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 1bd01e │ │ │ │ ldr r2, [pc, #980] @ (1bd750 ) │ │ │ │ ldr r0, [pc, #984] @ (1bd754 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 1bd01e │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1bd578 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -139343,15 +139342,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 1bd1a8 │ │ │ │ ldr r2, [pc, #832] @ (1bd758 ) │ │ │ │ ldr r0, [pc, #836] @ (1bd75c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 1bcee2 │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -139391,15 +139390,15 @@ │ │ │ │ beq.w 1bd1e4 │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 1bd1e4 │ │ │ │ ldr r0, [pc, #712] @ (1bd760 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 1bd1e4 │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 162294 │ │ │ │ @@ -139418,15 +139417,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 1bd076 │ │ │ │ ldr r0, [pc, #644] @ (1bd768 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 1bd076 │ │ │ │ ldr r2, [pc, #548] @ (1bd718 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1bd2a2 │ │ │ │ @@ -139437,15 +139436,15 @@ │ │ │ │ bpl.w 1bd2a2 │ │ │ │ ldr r2, [pc, #608] @ (1bd76c ) │ │ │ │ ldr r0, [pc, #608] @ (1bd770 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 1bd2a2 │ │ │ │ ldr r3, [pc, #500] @ (1bd718 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1bd11c │ │ │ │ @@ -139455,15 +139454,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 1bd11c │ │ │ │ ldr r2, [pc, #568] @ (1bd774 ) │ │ │ │ ldr r0, [pc, #572] @ (1bd778 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bd11c │ │ │ │ ldr r3, [pc, #460] @ (1bd718 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1bd176 │ │ │ │ ldr r3, [pc, #436] @ (1bd70c ) │ │ │ │ @@ -139472,15 +139471,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 1bd176 │ │ │ │ ldr r2, [pc, #536] @ (1bd77c ) │ │ │ │ ldr r0, [pc, #536] @ (1bd780 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 1bd176 │ │ │ │ ldr r3, [pc, #412] @ (1bd718 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1bd398 │ │ │ │ @@ -139490,15 +139489,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1bd398 │ │ │ │ ldr r2, [pc, #496] @ (1bd784 ) │ │ │ │ ldr r0, [pc, #500] @ (1bd788 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bd398 │ │ │ │ ldr r3, [pc, #372] @ (1bd718 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 1bd5ba │ │ │ │ ldr r3, [pc, #348] @ (1bd70c ) │ │ │ │ @@ -139519,15 +139518,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1bd45a │ │ │ │ ldr r2, [pc, #432] @ (1bd78c ) │ │ │ │ ldr r0, [pc, #436] @ (1bd790 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bd45a │ │ │ │ ldr r2, [pc, #424] @ (1bd794 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1bd3c0 │ │ │ │ ldr r2, [pc, #276] @ (1bd70c ) │ │ │ │ @@ -139536,15 +139535,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 1bd3c0 │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (1bd798 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bd3c0 │ │ │ │ ldr r3, [pc, #256] @ (1bd718 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1bd01e │ │ │ │ ldr r3, [pc, #232] @ (1bd70c ) │ │ │ │ @@ -139553,20 +139552,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1bd01e │ │ │ │ ldr r2, [pc, #364] @ (1bd79c ) │ │ │ │ ldr r0, [pc, #364] @ (1bd7a0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 1bd01e │ │ │ │ ldr r0, [pc, #348] @ (1bd7a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 1bcee2 │ │ │ │ ldr r1, [pc, #328] @ (1bd7a8 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -139579,23 +139578,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1bd2e8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (1bd7ac ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 1bd2e8 │ │ │ │ ldr r2, [pc, #288] @ (1bd7b0 ) │ │ │ │ ldr r0, [pc, #288] @ (1bd7b4 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 1bcee2 │ │ │ │ ldr r3, [pc, #268] @ (1bd7b8 ) │ │ │ │ ldr r2, [pc, #268] @ (1bd7bc ) │ │ │ │ @@ -139622,80 +139621,79 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1bd1a8 │ │ │ │ ldr r2, [pc, #212] @ (1bd7c4 ) │ │ │ │ ldr r0, [pc, #216] @ (1bd7c8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 1bcee2 │ │ │ │ @ instruction: 0xfb5c0038 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u32 d0, d0, d23 │ │ │ │ + vhadd.u16 d0, d0, d23 │ │ │ │ asrs r0, r1, #21 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 14, cr0, cr6, cr7, {1} │ │ │ │ - cdp2 0, 7, cr0, cr0, cr7, {1} │ │ │ │ - vhadd.u32 d0, d6, d23 │ │ │ │ - ldc2l 0, cr0, [ip, #156]! @ 0x9c │ │ │ │ + cdp2 0, 13, cr0, cr6, cr7, {1} │ │ │ │ + cdp2 0, 6, cr0, cr0, cr7, {1} │ │ │ │ + vhadd.u16 d0, d6, d23 │ │ │ │ + stc2l 0, cr0, [ip, #156]! @ 0x9c │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, r1 │ │ │ │ - movs r0, r5 │ │ │ │ - cdp2 0, 1, cr0, cr8, cr7, {1} │ │ │ │ - ldc2 0, cr0, [r2, #-156]! @ 0xffffff64 │ │ │ │ - stc2l 0, cr0, [ip, #156]! @ 0x9c │ │ │ │ - ldc2l 0, cr0, [lr], {39} @ 0x27 │ │ │ │ - mov r0, fp │ │ │ │ + vrev64. d16, d23 │ │ │ │ + cdp2 0, 0, cr0, cr8, cr7, {1} │ │ │ │ + stc2 0, cr0, [r2, #-156]! @ 0xffffff64 │ │ │ │ + ldc2l 0, cr0, [ip, #156] @ 0x9c │ │ │ │ + stc2l 0, cr0, [lr], {39} @ 0x27 │ │ │ │ + mov r0, r9 │ │ │ │ movs r4, r6 │ │ │ │ - cdp2 0, 2, cr0, cr14, cr7, {1} │ │ │ │ - @ instruction: 0xfbc80027 │ │ │ │ - @ instruction: 0xfbde0027 │ │ │ │ - ldc2 0, cr0, [r8], {39} @ 0x27 │ │ │ │ - @ instruction: 0xfb460027 │ │ │ │ - ldc2 0, cr0, [ip], {39} @ 0x27 │ │ │ │ + cdp2 0, 1, cr0, cr14, cr7, {1} │ │ │ │ + @ instruction: 0xfbb80027 │ │ │ │ + @ instruction: 0xfbce0027 │ │ │ │ + stc2 0, cr0, [r8], {39} @ 0x27 │ │ │ │ + @ instruction: 0xfb360027 │ │ │ │ + stc2 0, cr0, [ip], {39} @ 0x27 │ │ │ │ adds r2, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r2], #-156 @ 0xffffff64 │ │ │ │ - @ instruction: 0xfb420027 │ │ │ │ - @ instruction: 0xfa4c0027 │ │ │ │ - @ instruction: 0xfb980027 │ │ │ │ - @ instruction: 0xfa1e0027 │ │ │ │ - @ instruction: 0xfab60027 │ │ │ │ + ldc2 0, cr0, [r2], {39} @ 0x27 │ │ │ │ + @ instruction: 0xfb320027 │ │ │ │ + @ instruction: 0xfa3c0027 │ │ │ │ + @ instruction: 0xfb880027 │ │ │ │ + @ instruction: 0xfa0e0027 │ │ │ │ + @ instruction: 0xfaa60027 │ │ │ │ + vld1.8 {d16[1]}, [r4], r7 │ │ │ │ + @ instruction: 0xfa540027 │ │ │ │ + ldrsh.w r0, [r6, #39] @ 0x27 │ │ │ │ ldr??.w r0, [r4, #39] @ 0x27 │ │ │ │ - @ instruction: 0xfa640027 │ │ │ │ - vst1.8 {d16[1]}, [r6], r7 │ │ │ │ - @ instruction: 0xfa040027 │ │ │ │ - ldr??.w r0, [lr, r7, lsl #2] │ │ │ │ + vld4.8 {d16-d19}, [lr :128], r7 │ │ │ │ adds r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - vld4.8 {d16-d19}, [sl :128], r7 │ │ │ │ - ldr??.w r0, [lr, #39] @ 0x27 │ │ │ │ - vld4.8 {d0-d3}, [r8 :128], r7 │ │ │ │ - @ instruction: 0xfaf20027 │ │ │ │ + ldr??.w r0, [sl, r7, lsl #2] │ │ │ │ + vst1.8 {d16[1]}, [lr], r7 │ │ │ │ + ldrsb.w r0, [r8, r7, lsl #2] │ │ │ │ + @ instruction: 0xfae20027 │ │ │ │ asrs r4, r2, #23 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa1e0027 │ │ │ │ - vld4.8 {d0-d3}, [lr :128], r7 │ │ │ │ - str.w r0, [ip, #39] @ 0x27 │ │ │ │ - cmn r0, r5 │ │ │ │ + @ instruction: 0xfa0e0027 │ │ │ │ + ldrsb.w r0, [lr, r7, lsl #2] │ │ │ │ + ldrh.w r0, [ip, #39] @ 0x27 │ │ │ │ + cmn r0, r3 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xfa3e0027 │ │ │ │ - sbc.w r0, r0, #10944512 @ 0xa70000 │ │ │ │ - @ instruction: 0xfa780027 │ │ │ │ - str??.w r0, [lr, r7, lsl #2] │ │ │ │ + @ instruction: 0xfa2e0027 │ │ │ │ + adcs.w r0, r0, #10944512 @ 0xa70000 │ │ │ │ + @ instruction: 0xfa680027 │ │ │ │ + ldr.w r0, [lr, r7, lsl #2] │ │ │ │ │ │ │ │ 001bd7cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -139715,152 +139713,152 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 2bf9ac │ │ │ │ + bl 2bf99c │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1bd82a │ │ │ │ ldr r1, [pc, #264] @ (1bd92c ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 1d0b24 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 1bd90e │ │ │ │ ldr r1, [pc, #244] @ (1bd930 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2be870 │ │ │ │ + bl 2be860 │ │ │ │ ldr r1, [pc, #236] @ (1bd934 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2be8f0 │ │ │ │ + bl 2be8e0 │ │ │ │ ldr r1, [pc, #224] @ (1bd938 ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (1bd93c ) │ │ │ │ - bl 2be7f0 │ │ │ │ + bl 2be7e0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (1bd940 ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (1bd944 ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 2be7d0 │ │ │ │ + bl 2be7c0 │ │ │ │ ldr r1, [pc, #208] @ (1bd948 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 2be830 │ │ │ │ + bl 2be820 │ │ │ │ ldr r1, [pc, #196] @ (1bd94c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 2be830 │ │ │ │ + bl 2be820 │ │ │ │ ldr r1, [pc, #188] @ (1bd950 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 2be830 │ │ │ │ + bl 2be820 │ │ │ │ ldr r1, [pc, #176] @ (1bd954 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 2be830 │ │ │ │ + bl 2be820 │ │ │ │ ldr r1, [pc, #164] @ (1bd958 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2be92c │ │ │ │ + bl 2be91c │ │ │ │ ldr r2, [pc, #156] @ (1bd95c ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #140] @ (1bd960 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 1d1d80 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 1d1780 │ │ │ │ ldr r2, [pc, #108] @ (1bd964 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (1bd968 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 2c3ba8 │ │ │ │ + b.w 2c3b98 │ │ │ │ ldr r3, [pc, #92] @ (1bd96c ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (1bd970 ) │ │ │ │ ldr r0, [pc, #92] @ (1bd974 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ subs.w r0, r8, #56 @ 0x38 │ │ │ │ - and.w r0, r8, #10944512 @ 0xa70000 │ │ │ │ - bhi.n 1bd990 │ │ │ │ + @ instruction: 0xf3f80027 │ │ │ │ + bhi.n 1bd970 │ │ │ │ movs r3, r5 │ │ │ │ - vld1.8 {d16[1]}, [r4], r7 │ │ │ │ - vld1.8 {d16[1]}, [r2], r7 │ │ │ │ - mvns r6, r0 │ │ │ │ + ldr??.w r0, [r4, #39] @ 0x27 │ │ │ │ + ldr??.w r0, [r2, #39] @ 0x27 │ │ │ │ + bics r6, r6 │ │ │ │ movs r0, r5 │ │ │ │ - orr.w r0, lr, #10944512 @ 0xa70000 │ │ │ │ - ldr??.w r0, [r0, #39] @ 0x27 │ │ │ │ - asrs r4, r1 │ │ │ │ + bics.w r0, lr, #10944512 @ 0xa70000 │ │ │ │ + vst1.8 {d16[1]}, [r0], r7 │ │ │ │ + lsrs r4, r7 │ │ │ │ movs r4, r6 │ │ │ │ - ldr??.w r0, [r0, #39] @ 0x27 │ │ │ │ - vst1.8 {d16[1]}, [r6], r7 │ │ │ │ - ldrsh.w r0, [ip, #39] @ 0x27 │ │ │ │ - ldrsh.w r0, [r0, #39] @ 0x27 │ │ │ │ - cmp r7, #254 @ 0xfe │ │ │ │ + vst1.8 {d16[1]}, [r0], r7 │ │ │ │ + ldrsh.w r0, [r6, #39] @ 0x27 │ │ │ │ + vld1.8 {d0[1]}, [ip], r7 │ │ │ │ + vld1.8 {d0[1]}, [r0], r7 │ │ │ │ + cmp r7, #238 @ 0xee │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xf3f20027 │ │ │ │ + @ instruction: 0xf3e20027 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2ee0027 │ │ │ │ - @ instruction: 0xf3060027 │ │ │ │ - lsls r0, r0 │ │ │ │ + @ instruction: 0xf2de0027 │ │ │ │ + @ instruction: 0xf2f60027 │ │ │ │ + eors r0, r6 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf2fe0027 │ │ │ │ - str??.w r0, [r2, #39] @ 0x27 │ │ │ │ + @ instruction: 0xf2ee0027 │ │ │ │ + ldr.w r0, [r2, #39] @ 0x27 │ │ │ │ │ │ │ │ 001bd978 : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 001bd980 : │ │ │ │ @@ -139886,44 +139884,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 1bda08 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 40bff0 │ │ │ │ + bl 40bfe0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 40ea00 │ │ │ │ + bl 40e9f0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 1bda30 │ │ │ │ ldr r3, [pc, #120] @ (1bda4c ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (1bda50 ) │ │ │ │ ldr r2, [pc, #124] @ (1bda54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3133cc │ │ │ │ + bl 3133bc │ │ │ │ ldr r3, [pc, #100] @ (1bda58 ) │ │ │ │ ldr r1, [pc, #104] @ (1bda5c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1d0abc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 40c008 │ │ │ │ + bl 40bff8 │ │ │ │ ldr r2, [pc, #84] @ (1bda60 ) │ │ │ │ ldr r3, [pc, #60] @ (1bda48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -139935,34 +139933,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (1bda64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ nop │ │ │ │ vshr.s32 d16, d24, #12 │ │ │ │ vshr.s32 d16, d24, #18 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #192 @ 0xc0 │ │ │ │ + subs r7, #176 @ 0xb0 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r2, [r2, #12] │ │ │ │ + ldrh r2, [r0, #12] │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r1, #76] @ 0x4c │ │ │ │ + str r6, [r7, #72] @ 0x48 │ │ │ │ movs r7, r4 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 1bdb18 │ │ │ │ + bvs.n 1bdaf8 │ │ │ │ movs r3, r5 │ │ │ │ vshr.s8 d0, d24, #4 │ │ │ │ - strh.w r0, [sl, r7, lsl #2] │ │ │ │ + ldrb.w r0, [sl, r7, lsl #2] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #148] @ 0x94 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #148] @ 0x94 │ │ │ │ bx lr │ │ │ │ @@ -140010,26 +140008,26 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r7, r4, #4352 @ 0x1100 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2c3768 │ │ │ │ + bl 2c3758 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 162294 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #32 │ │ │ │ strd r3, r9, [sp] │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ - bl 2c3768 │ │ │ │ + bl 2c3758 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 1bdafe │ │ │ │ ldr r2, [pc, #68] @ (1bdb68 ) │ │ │ │ ldr r3, [pc, #48] @ (1bdb54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -140048,15 +140046,15 @@ │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mcr 0, 6, r0, cr0, cr8, {1} │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r5, #2] │ │ │ │ movs r0, r7 │ │ │ │ - strb.w r0, [r6, r7, lsl #2] │ │ │ │ + @ instruction: 0xf7f60027 │ │ │ │ lsls r1, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 1bdba6 │ │ │ │ movs r7, r6 │ │ │ │ mrc 0, 3, r0, cr4, cr8, {1} │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -140065,47 +140063,47 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r5, r1 │ │ │ │ - bl 314ab4 │ │ │ │ + bl 314aa4 │ │ │ │ cbnz r0, 1bdba2 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #20 │ │ │ │ blx 162c0c │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 421754 │ │ │ │ + bl 421744 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mla r1, r5, r2, r1 │ │ │ │ - bl 4217bc │ │ │ │ + bl 4217ac │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #60] @ (1bdc04 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ mul.w r2, r5, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 3140c4 │ │ │ │ + bl 3140b4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -140121,15 +140119,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 421c14 │ │ │ │ + bl 421c04 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 160878 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -140186,15 +140184,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 1bdd48 │ │ │ │ ldr r0, [pc, #364] @ (1bde18 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq.n 1bdcc8 │ │ │ │ itt ls │ │ │ │ movls.w r8, #1 │ │ │ │ movls.w r7, #4096 @ 0x1000 │ │ │ │ bls.n 1bdcd0 │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -140218,41 +140216,41 @@ │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add r0, r5 │ │ │ │ blx 162294 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cbz r0, 1bdd48 │ │ │ │ - bl 314ab4 │ │ │ │ + bl 314aa4 │ │ │ │ cbz r0, 1bdd48 │ │ │ │ ubfx r3, r7, #0, #9 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1bddf8 │ │ │ │ movs r0, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 162c0c │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 421754 │ │ │ │ + bl 421744 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r5 │ │ │ │ - bl 4217bc │ │ │ │ + bl 4217ac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [pc, #228] @ (1bde1c ) │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 3140c4 │ │ │ │ + bl 3140b4 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -140276,21 +140274,21 @@ │ │ │ │ movmi.w r8, #0 │ │ │ │ bpl.n 1bdc9a │ │ │ │ ldr r0, [pc, #160] @ (1bde24 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bdcda │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cbz r1, 1bddbc │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ negs r3, r0 │ │ │ │ ands r5, r3 │ │ │ │ ldr r3, [pc, #104] @ (1bde10 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -140306,15 +140304,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bmi.w 1bdcae │ │ │ │ b.n 1bdd48 │ │ │ │ ldr r0, [pc, #92] @ (1bde2c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bdc9a │ │ │ │ ldr r3, [pc, #68] @ (1bde20 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1bdcda │ │ │ │ ldr r3, [pc, #44] @ (1bde14 ) │ │ │ │ @@ -140333,25 +140331,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldcl 0, cr0, [r4, #-224] @ 0xffffff20 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6e40027 │ │ │ │ + @ instruction: 0xf6d40027 │ │ │ │ mcr2 15, 6, pc, cr9, cr15, {7} @ │ │ │ │ cmp r1, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r2, #10944512 @ 0xa70000 │ │ │ │ - @ instruction: 0xf53c0027 │ │ │ │ - @ instruction: 0xf58e0027 │ │ │ │ - subs r4, #110 @ 0x6e │ │ │ │ + @ instruction: 0xf5920027 │ │ │ │ + @ instruction: 0xf52c0027 │ │ │ │ + sbcs.w r0, lr, #10944512 @ 0xa70000 │ │ │ │ + subs r4, #94 @ 0x5e │ │ │ │ movs r4, r6 │ │ │ │ - subs.w r0, r0, #10944512 @ 0xa70000 │ │ │ │ - rsb r0, r2, #10944512 @ 0xa70000 │ │ │ │ + sub.w r0, r0, #10944512 @ 0xa70000 │ │ │ │ + subs.w r0, r2, #10944512 @ 0xa70000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ (1bdef8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ @@ -140360,35 +140358,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #152] @ (1bdf04 ) │ │ │ │ ldr r1, [pc, #152] @ (1bdf08 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #136] @ (1bdf0c ) │ │ │ │ ldr r1, [pc, #136] @ (1bdf10 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #120] @ (1bdf14 ) │ │ │ │ ldr r1, [pc, #120] @ (1bdf18 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #116] @ (1bdf1c ) │ │ │ │ movs r2, #7 │ │ │ │ @@ -140401,19 +140399,19 @@ │ │ │ │ str r3, [r6, #100] @ 0x64 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #104] @ (1bdf24 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 2bed44 │ │ │ │ + bl 2bed34 │ │ │ │ ldr r1, [pc, #96] @ (1bdf28 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2c0078 │ │ │ │ + bl 2c0068 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #88] @ (1bdf2c ) │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [r4, #112] @ 0x70 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -140421,37 +140419,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - subs r4, #26 │ │ │ │ + subs r4, #10 │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r2, #4] │ │ │ │ + str r0, [r0, #4] │ │ │ │ movs r7, r4 │ │ │ │ - strh r4, [r1, #40] @ 0x28 │ │ │ │ + strh r4, [r7, #38] @ 0x26 │ │ │ │ movs r1, r5 │ │ │ │ - sbcs.w r0, r0, #10944512 @ 0xa70000 │ │ │ │ - @ instruction: 0xf5840027 │ │ │ │ - @ instruction: 0xf5260027 │ │ │ │ - orrs.w r0, ip, #10944512 @ 0xa70000 │ │ │ │ + sbc.w r0, r0, #10944512 @ 0xa70000 │ │ │ │ + sbcs.w r0, r4, #10944512 @ 0xa70000 │ │ │ │ + adds.w r0, r6, #10944512 @ 0xa70000 │ │ │ │ + orr.w r0, ip, #10944512 @ 0xa70000 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r3, #16] │ │ │ │ movs r0, r7 │ │ │ │ lsrs r5, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb62c │ │ │ │ movs r7, r6 │ │ │ │ lsls r3, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5320027 │ │ │ │ + @ instruction: 0xf5220027 │ │ │ │ ldrd r1, r2, [r0, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 1bdf70 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -140490,15 +140488,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cbnz r6, 1bdfd0 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r0, #176] @ 0xb0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -140511,19 +140509,19 @@ │ │ │ │ ldr r0, [pc, #28] @ (1bdff0 ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #1661 @ 0x67d │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ands.w r0, ip, #10944512 @ 0xa70000 │ │ │ │ - subs r2, #214 @ 0xd6 │ │ │ │ + and.w r0, ip, #10944512 @ 0xa70000 │ │ │ │ + subs r2, #198 @ 0xc6 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf34a0027 │ │ │ │ - orr.w r0, r0, #10944512 @ 0xa70000 │ │ │ │ + @ instruction: 0xf33a0027 │ │ │ │ + bics.w r0, r0, #10944512 @ 0xa70000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #356] @ (1be168 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #356] @ (1be16c ) │ │ │ │ @@ -140534,68 +140532,68 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (1be170 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [r3, #12] │ │ │ │ ldr r6, [pc, #296] @ (1be174 ) │ │ │ │ mul.w r1, r3, r1 │ │ │ │ add r6, pc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, r3, [r4, #192] @ 0xc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1be104 │ │ │ │ - bl 314a2c │ │ │ │ + bl 314a1c │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ cbnz r0, 1be06e │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #240] @ 1be160 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ str r7, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3135e4 │ │ │ │ + bl 3135d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1be0f0 │ │ │ │ ldr r3, [pc, #244] @ (1be178 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1be11e │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 315a54 │ │ │ │ + bl 315a44 │ │ │ │ ldr r1, [pc, #228] @ (1be17c ) │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ ldr r2, [pc, #220] @ (1be180 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #220] @ (1be184 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -140608,15 +140606,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (1be190 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #180] @ (1be194 ) │ │ │ │ ldr r1, [pc, #180] @ (1be198 ) │ │ │ │ movs r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -140630,15 +140628,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #112] @ (1be178 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1be13e │ │ │ │ movs r0, #0 │ │ │ │ - bl 315a54 │ │ │ │ + bl 315a44 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ blx 162294 │ │ │ │ b.n 1be0c6 │ │ │ │ ldr r3, [pc, #124] @ (1be19c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -140649,65 +140647,65 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1be08c │ │ │ │ ldr r0, [pc, #112] @ (1be1a4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1be08c │ │ │ │ ldr r3, [pc, #104] @ (1be1a8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1be10c │ │ │ │ ldr r3, [pc, #84] @ (1be1a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1be10c │ │ │ │ ldr r0, [pc, #88] @ (1be1ac ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b.n 1be10c │ │ │ │ movs r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #102 @ 0x66 │ │ │ │ + subs r2, #86 @ 0x56 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf39c0027 │ │ │ │ - movt r0, #57383 @ 0xe027 │ │ │ │ + @ instruction: 0xf38c0027 │ │ │ │ + @ instruction: 0xf2be0027 │ │ │ │ strd r0, r0, [r8, #-224] @ 0xe0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #214 @ 0xd6 │ │ │ │ + subs r1, #198 @ 0xc6 │ │ │ │ movs r4, r6 │ │ │ │ - ldrsh r4, [r0, r0] │ │ │ │ + ldrb r4, [r6, r7] │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r0, #22] │ │ │ │ + strh r2, [r6, #20] │ │ │ │ movs r1, r5 │ │ │ │ - subs r1, #160 @ 0xa0 │ │ │ │ + subs r1, #144 @ 0x90 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r2, [r3, r7] │ │ │ │ + ldrb r2, [r1, r7] │ │ │ │ movs r7, r4 │ │ │ │ - strh r6, [r2, #20] │ │ │ │ + strh r6, [r0, #20] │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf3a60027 │ │ │ │ + @ instruction: 0xf3960027 │ │ │ │ mrc2 15, 4, pc, cr5, cr15, {7} │ │ │ │ movs r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2ee0027 │ │ │ │ + @ instruction: 0xf2de0027 │ │ │ │ adds r4, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2fe0027 │ │ │ │ + @ instruction: 0xf2ee0027 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ @@ -140747,18 +140745,18 @@ │ │ │ │ bmi.n 1be20a │ │ │ │ uxtb r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - subs r0, #158 @ 0x9e │ │ │ │ + subs r0, #142 @ 0x8e │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf1e00027 │ │ │ │ - @ instruction: 0xf2b80027 │ │ │ │ + rsbs r0, r0, #39 @ 0x27 │ │ │ │ + subw r0, r8, #39 @ 0x27 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #240] @ (1be334 ) │ │ │ │ str.w r3, [r1, #152] @ 0x98 │ │ │ │ add r2, pc │ │ │ │ strb.w r3, [r1, #188] @ 0xbc │ │ │ │ @@ -140826,15 +140824,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (1be340 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1be27c │ │ │ │ ldr r0, [pc, #60] @ (1be344 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ ldr.w r3, [r1, #168] @ 0xa8 │ │ │ │ str.w r3, [r1, #172] @ 0xac │ │ │ │ and.w r0, r3, #1 │ │ │ │ strb.w r0, [r1, #180] @ 0xb4 │ │ │ │ ubfx r3, r3, #15, #1 │ │ │ │ strb.w r3, [r1, #178] @ 0xb2 │ │ │ │ b.n 1be272 │ │ │ │ @@ -140847,43 +140845,43 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r6, #39 @ 0x27 │ │ │ │ + @ instruction: 0xf1960027 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1be390 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (1be394 ) │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #52] @ (1be398 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r0, #182] @ 0xb6 │ │ │ │ strb.w r2, [r0, #176] @ 0xb0 │ │ │ │ strh.w r3, [r0, #186] @ 0xba │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 1be238 │ │ │ │ nop │ │ │ │ - adds r7, #12 │ │ │ │ + adds r6, #252 @ 0xfc │ │ │ │ movs r4, r6 │ │ │ │ - orr.w r0, sl, #39 @ 0x27 │ │ │ │ - vaddl.s8 q0, d0, d23 │ │ │ │ + bics.w r0, sl, #39 @ 0x27 │ │ │ │ + vhadd.s d16, d0, d23 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -141327,15 +141325,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 1be72e │ │ │ │ ldr r0, [pc, #396] @ (1be92c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ ldrh.w r3, [r4, #121] @ 0x79 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ b.n 1be72e │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #120] @ 0x78 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ @@ -141406,15 +141404,15 @@ │ │ │ │ bpl.w 1be544 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #172] @ (1be934 ) │ │ │ │ ldrb.w r1, [r4, #188] @ 0xbc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrb.w r2, [r4, #150] @ 0x96 │ │ │ │ b.n 1be544 │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne.n 1be824 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 1be824 │ │ │ │ @@ -141462,19 +141460,19 @@ │ │ │ │ b.n 1be8fa │ │ │ │ b.n 1be2d4 │ │ │ │ movs r0, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r0, #156]! @ 0x9c │ │ │ │ + ldc 0, cr0, [r0, #156] @ 0x9c │ │ │ │ asrs r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - mcrr 0, 2, r0, r4, cr7 │ │ │ │ - mrrc 0, 2, r0, ip, cr7 │ │ │ │ + ldc 0, cr0, [r4], #-156 @ 0xffffff64 │ │ │ │ + mcrr 0, 2, r0, ip, cr7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 1bea04 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #180] @ (1bea08 ) │ │ │ │ @@ -141484,15 +141482,15 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #176] @ (1bea10 ) │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ cbz r5, 1be9cc │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 1be9fa │ │ │ │ ldr.w r0, [r3, #196] @ 0xc4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -141540,37 +141538,37 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1be9b8 │ │ │ │ ldr r0, [pc, #56] @ (1bea28 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1be9b8 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 1be4a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1be97a │ │ │ │ - adds r1, #28 │ │ │ │ + adds r1, #12 │ │ │ │ movs r4, r6 │ │ │ │ - orrs.w r0, r0, r7, asr #32 │ │ │ │ - @ instruction: 0xe9860027 │ │ │ │ + orr.w r0, r0, r7, asr #32 │ │ │ │ + ldrd r0, r0, [r6, #-156]! @ 0x9c │ │ │ │ b.n 1bea74 │ │ │ │ movs r0, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #236 @ 0xec │ │ │ │ + movs r2, #220 @ 0xdc │ │ │ │ movs r2, r5 │ │ │ │ - lsls r0, r6, #26 │ │ │ │ + lsls r0, r4, #26 │ │ │ │ movs r3, r5 │ │ │ │ cmp r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb8e0027 │ │ │ │ + sbcs.w r0, lr, r7, asr #32 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r4, [pc, #3328] @ 1bf740 │ │ │ │ sub sp, #28 │ │ │ │ uxtb r5, r1 │ │ │ │ @@ -141580,15 +141578,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r5 │ │ │ │ ldr.w r6, [pc, #3308] @ 1bf74c │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r2, [pc, #3304] @ 1bf750 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldrb.w r0, [r0, #120] @ 0x78 │ │ │ │ ldr.w r1, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -141632,15 +141630,15 @@ │ │ │ │ ldr.w r3, [pc, #3180] @ 1bf754 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 1beab6 │ │ │ │ ldr.w r0, [pc, #3172] @ 1bf758 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1beab6 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1beee6 │ │ │ │ ldr.w r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -141674,15 +141672,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1beb74 │ │ │ │ ldr.w r0, [pc, #3068] @ 1bf760 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ str r1, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1bed1c │ │ │ │ ldrb.w r3, [r4, #184] @ 0xb8 │ │ │ │ @@ -141697,15 +141695,15 @@ │ │ │ │ subs r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ lsl.w r7, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ ldrb.w r3, [r4, #186] @ 0xba │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1bed76 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r7, r0 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ @@ -141714,15 +141712,15 @@ │ │ │ │ ldr.w r3, [pc, #2948] @ 1bf754 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 1becc8 │ │ │ │ ldr.w r0, [pc, #2952] @ 1bf764 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 1becc8 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, r1] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ @@ -141763,15 +141761,15 @@ │ │ │ │ mrc2 15, 2, pc, cr3, cr15, {7} │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ mcr2 15, 5, pc, cr13, cr15, {7} @ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r3, r2 │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ bics.w r0, r5, r3 │ │ │ │ bne.w 1bee5e │ │ │ │ @@ -141833,15 +141831,15 @@ │ │ │ │ ldr.w r3, [pc, #2612] @ 1bf754 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.n 1becc8 │ │ │ │ ldr.w r0, [pc, #2624] @ 1bf76c │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 1becc8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ add.w r2, r4, ip │ │ │ │ ldrb.w r5, [r2, #121] @ 0x79 │ │ │ │ @@ -141864,28 +141862,28 @@ │ │ │ │ ldr.w r3, [pc, #2516] @ 1bf754 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 1becc8 │ │ │ │ ldr.w r0, [pc, #2532] @ 1bf770 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 1becc8 │ │ │ │ strd ip, r1, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2508] @ 1bf774 │ │ │ │ ldrb.w r1, [r4, #149] @ 0x95 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrb.w r3, [r4, #120] @ 0x78 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.w 1bf320 │ │ │ │ add r2, pc, #8 @ (adr r2, 1bedd0 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r2, r3 │ │ │ │ @@ -141910,15 +141908,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #16 │ │ │ │ bpl.w 1bebf2 │ │ │ │ ldr.w r0, [pc, #2416] @ 1bf77c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 1bebf2 │ │ │ │ ldr.w r3, [pc, #2400] @ 1bf780 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1bed4e │ │ │ │ @@ -141928,15 +141926,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1bed4e │ │ │ │ ldr.w r0, [pc, #2380] @ 1bf784 │ │ │ │ mov r2, ip │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w ip, [r4, #144] @ 0x90 │ │ │ │ b.n 1bed4e │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ mov r5, r3 │ │ │ │ @@ -141956,15 +141954,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 1bec86 │ │ │ │ ldr.w r0, [pc, #2308] @ 1bf78c │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r1, r3 │ │ │ │ b.n 1bec86 │ │ │ │ mov r0, r4 │ │ │ │ @@ -141980,20 +141978,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1beb1e │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [pc, #2248] @ 1bf794 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 1beb1e │ │ │ │ ldr.w r0, [pc, #2236] @ 1bf798 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1beab6 │ │ │ │ ldr.w r3, [pc, #2228] @ 1bf79c │ │ │ │ movw r2, #1642 @ 0x66a │ │ │ │ ldr.w r1, [pc, #2224] @ 1bf7a0 │ │ │ │ ldr.w r0, [pc, #2224] @ 1bf7a4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -142532,15 +142530,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1be238 │ │ │ │ b.w 1beac0 │ │ │ │ ldr.w r0, [pc, #1112] @ 1bf7ac │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bef1e │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1bef36 │ │ │ │ cmp r5, #4 │ │ │ │ it ne │ │ │ │ cmpne r5, #173 @ 0xad │ │ │ │ @@ -142550,15 +142548,15 @@ │ │ │ │ ldr r3, [pc, #984] @ (1bf754 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 1bef36 │ │ │ │ ldr.w r0, [pc, #1064] @ 1bf7b0 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bef36 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #178] @ 0xb2 │ │ │ │ b.w 1beac0 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ cmp r3, #32 │ │ │ │ @@ -142604,15 +142602,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 1beac0 │ │ │ │ ldr r0, [pc, #920] @ (1bf7b4 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1beac0 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb.w r0, [r4, #187] @ 0xbb │ │ │ │ ldrb.w r1, [r4, #182] @ 0xb6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ orr.w r3, r3, r0, lsl #7 │ │ │ │ @@ -142780,15 +142778,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 1beac0 │ │ │ │ ldr r0, [pc, #404] @ (1bf7b8 ) │ │ │ │ movs r1, #173 @ 0xad │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1beac0 │ │ │ │ ldrb.w r2, [r4, #177] @ 0xb1 │ │ │ │ cbz r2, 1bf644 │ │ │ │ ldrb.w r2, [r4, #181] @ 0xb5 │ │ │ │ cbz r2, 1bf65c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #120] @ 0x78 │ │ │ │ @@ -142796,15 +142794,15 @@ │ │ │ │ ldr r3, [pc, #268] @ (1bf754 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 1beac0 │ │ │ │ ldr r0, [pc, #360] @ (1bf7bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1beac0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #181] @ 0xb5 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 1bf69a │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ @@ -142884,79 +142882,80 @@ │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #5 │ │ │ │ strb.w r0, [r4, #121] @ 0x79 │ │ │ │ strd r2, r1, [r4, #140] @ 0x8c │ │ │ │ strb.w r3, [r4, #120] @ 0x78 │ │ │ │ b.w 1beac0 │ │ │ │ nop │ │ │ │ - adds r0, #36 @ 0x24 │ │ │ │ + adds r0, #20 │ │ │ │ movs r4, r6 │ │ │ │ - strd r0, r0, [r6, #-156]! @ 0x9c │ │ │ │ - ldmia.w sl, {r0, r1, r2, r5} │ │ │ │ + ldrd r0, r0, [r6, #-156] @ 0x9c │ │ │ │ + stmia.w sl, {r0, r1, r2, r5} │ │ │ │ svc 46 @ 0x2e │ │ │ │ movs r0, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - mrrc 0, 2, r0, ip, cr7 │ │ │ │ + mcrr 0, 2, r0, ip, cr7 │ │ │ │ adds r4, r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r2, r7, asr #32 │ │ │ │ - orn r0, r0, r7, asr #32 │ │ │ │ + eor.w r0, r2, r7, asr #32 │ │ │ │ + orrs.w r0, r0, r7, asr #32 │ │ │ │ movs r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldmdb r0, {r0, r1, r2, r5} │ │ │ │ - ldmia.w r0!, {r0, r1, r2, r5} │ │ │ │ - b.n 1bf758 │ │ │ │ + stmdb r0, {r0, r1, r2, r5} │ │ │ │ + stmia.w r0!, {r0, r1, r2, r5} │ │ │ │ + b.n 1bf738 │ │ │ │ movs r7, r4 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - stmia.w r8!, {r0, r1, r2, r5} │ │ │ │ + ldmia.w r8, {r0, r1, r2, r5} │ │ │ │ lsrs r0, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [lr, #-156]! @ 0x9c │ │ │ │ + strd r0, r0, [lr, #-156]! @ 0x9c │ │ │ │ adds r0, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1bf738 │ │ │ │ + b.n 1bf718 │ │ │ │ movs r7, r4 │ │ │ │ cmp r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - stmdb lr!, {r0, r1, r2, r5} │ │ │ │ - @ instruction: 0xe8060027 │ │ │ │ - cmp r3, #122 @ 0x7a │ │ │ │ + ldmdb lr, {r0, r1, r2, r5} │ │ │ │ + b.n 1bf788 │ │ │ │ + movs r7, r4 │ │ │ │ + cmp r3, #106 @ 0x6a │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1bf11c │ │ │ │ + b.n 1bf0fc │ │ │ │ movs r7, r4 │ │ │ │ - strd r0, r0, [ip], #156 @ 0x9c │ │ │ │ + @ instruction: 0xe8dc0027 │ │ │ │ asrs r4, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1bf14c │ │ │ │ + b.n 1bf12c │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1bf150 │ │ │ │ + b.n 1bf130 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1bf0f8 │ │ │ │ + b.n 1bf0d8 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1bf014 │ │ │ │ + b.n 1beff4 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1bff74 │ │ │ │ + b.n 1bff54 │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ and.w r3, r3, #192 @ 0xc0 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ bne.w 1bf50e │ │ │ │ ldr.w r3, [pc, #1328] @ 1bfd00 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 1beac0 │ │ │ │ ldr.w r0, [pc, #1316] @ 1bfd04 │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1beac0 │ │ │ │ movs r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b.n 1bf524 │ │ │ │ bhi.n 1bf81e │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 1bf82e │ │ │ │ @@ -143021,15 +143020,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 1beac0 │ │ │ │ ldr.w r0, [pc, #1124] @ 1bfd08 │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1beac0 │ │ │ │ ldrb.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #5 │ │ │ │ strd r1, r0, [r4, #140] @ 0x8c │ │ │ │ lsls r3, r1 │ │ │ │ @@ -143095,15 +143094,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 1beac0 │ │ │ │ ldr r0, [pc, #912] @ (1bfd0c ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1beac0 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 1bf6e2 │ │ │ │ b.n 1bf878 │ │ │ │ ldrb.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -143115,27 +143114,27 @@ │ │ │ │ ldr r3, [pc, #852] @ (1bfd00 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 1beac0 │ │ │ │ ldr r0, [pc, #856] @ (1bfd10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1beac0 │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1bf33e │ │ │ │ ldr r3, [pc, #820] @ (1bfd00 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 1bf33e │ │ │ │ ldr r0, [pc, #828] @ (1bfd14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bf33e │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #140] @ 0x8c │ │ │ │ ldr r3, [pc, #788] @ (1bfd00 ) │ │ │ │ strb.w r2, [r4, #148] @ 0x94 │ │ │ │ movs r2, #5 │ │ │ │ @@ -143143,15 +143142,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 1beac0 │ │ │ │ ldr r0, [pc, #792] @ (1bfd18 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1beac0 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1bf9a8 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -143189,15 +143188,15 @@ │ │ │ │ ldr r3, [pc, #648] @ (1bfd00 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 1beac0 │ │ │ │ ldr r0, [pc, #664] @ (1bfd1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1beac0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #180] @ 0xb4 │ │ │ │ b.w 1beac0 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1bfa76 │ │ │ │ @@ -143269,15 +143268,15 @@ │ │ │ │ ldr r3, [pc, #420] @ (1bfd00 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 1beac0 │ │ │ │ ldr r0, [pc, #440] @ (1bfd20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1beac0 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1beac0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ b.n 1bf5f8 │ │ │ │ @@ -143286,15 +143285,15 @@ │ │ │ │ ldr r3, [pc, #372] @ (1bfd00 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 1beac0 │ │ │ │ ldr r0, [pc, #396] @ (1bfd24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1beac0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 1bfbb4 │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1bdc2c │ │ │ │ @@ -143308,15 +143307,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 1bfba6 │ │ │ │ ldr r0, [pc, #352] @ (1bfd2c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1bfba6 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #179] @ 0xb3 │ │ │ │ b.w 1beac0 │ │ │ │ ldr.w r0, [r4, #164] @ 0xa4 │ │ │ │ b.n 1bf728 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -143327,15 +143326,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 1beac0 │ │ │ │ ldr r0, [pc, #304] @ (1bfd30 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1beac0 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne.w 1bfade │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ lsls r7, r3, #24 │ │ │ │ @@ -143344,15 +143343,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 1beac0 │ │ │ │ ldr r0, [pc, #256] @ (1bfd34 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1beac0 │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ cmp r3, #90 @ 0x5a │ │ │ │ beq.w 1bf70e │ │ │ │ bhi.n 1bfcb6 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 1bfcc4 │ │ │ │ @@ -143374,30 +143373,30 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 1beac0 │ │ │ │ ldr r0, [pc, #184] @ (1bfd38 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 1beac0 │ │ │ │ ldr r2, [pc, #172] @ (1bfd3c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1bfb0c │ │ │ │ ldr r2, [pc, #100] @ (1bfd00 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 1bfb0c │ │ │ │ ldr r0, [pc, #152] @ (1bfd40 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 1bfb0c │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq.n 1bfc64 │ │ │ │ bhi.n 1bfccc │ │ │ │ subs r3, #92 @ 0x5c │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ @@ -143423,45 +143422,45 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ bne.w 1bf82e │ │ │ │ b.n 1bf810 │ │ │ │ nop │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1bff18 │ │ │ │ + b.n 1bfef8 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1bfd94 │ │ │ │ + b.n 1bfd74 │ │ │ │ movs r7, r4 │ │ │ │ - svc 12 │ │ │ │ + udf #252 @ 0xfc │ │ │ │ movs r7, r4 │ │ │ │ - svc 98 @ 0x62 │ │ │ │ + svc 82 @ 0x52 │ │ │ │ movs r7, r4 │ │ │ │ - udf #128 @ 0x80 │ │ │ │ + udf #112 @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1bfdb8 │ │ │ │ + b.n 1bfd98 │ │ │ │ movs r7, r4 │ │ │ │ - udf #192 @ 0xc0 │ │ │ │ + udf #176 @ 0xb0 │ │ │ │ movs r7, r4 │ │ │ │ - udf #64 @ 0x40 │ │ │ │ + udf #48 @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ - udf #110 @ 0x6e │ │ │ │ + udf #94 @ 0x5e │ │ │ │ movs r7, r4 │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - udf #20 │ │ │ │ + udf #4 │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 1bfd04 │ │ │ │ + bgt.n 1bfce4 │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 1bfc4c │ │ │ │ + bgt.n 1bfe2c │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 1bfdb4 │ │ │ │ + bgt.n 1bfd94 │ │ │ │ movs r7, r4 │ │ │ │ cmp r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 1bfcd8 │ │ │ │ + bgt.n 1bfcb8 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001bfd44 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -143471,145 +143470,145 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #48] @ (1bfd90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r0, r2, #4 │ │ │ │ + adds r0, r0, #4 │ │ │ │ movs r4, r6 │ │ │ │ - bvs.n 1bfe2c │ │ │ │ + bvs.n 1bfe0c │ │ │ │ movs r7, r4 │ │ │ │ - bpl.n 1bfc9c │ │ │ │ + bpl.n 1bfe7c │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001bfd94 : │ │ │ │ ldr r3, [pc, #8] @ (1bfda0 ) │ │ │ │ uxtb r0, r0 │ │ │ │ add r3, pc │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - adds r0, r4, #6 │ │ │ │ + adds r0, r2, #6 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001bfda4 : │ │ │ │ ldr r3, [pc, #12] @ (1bfdb4 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #256] @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - adds r2, r2, #6 │ │ │ │ + adds r2, r0, #6 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001bfdb8 : │ │ │ │ ldr r3, [pc, #12] @ (1bfdc8 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #512] @ 0x200 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - adds r6, r7, #5 │ │ │ │ + adds r6, r5, #5 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001bfdcc : │ │ │ │ ldr r3, [pc, #16] @ (1bfde0 ) │ │ │ │ and.w r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #768] @ 0x300 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - adds r6, r4, #5 │ │ │ │ + adds r6, r2, #5 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001bfde4 : │ │ │ │ ldr r3, [pc, #16] @ (1bfdf8 ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #896] @ 0x380 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - adds r6, r1, #5 │ │ │ │ + adds r6, r7, #4 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001bfdfc : │ │ │ │ ldr r3, [pc, #16] @ (1bfe10 ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - adds r6, r6, #4 │ │ │ │ + adds r6, r4, #4 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001bfe14 : │ │ │ │ ldr r3, [pc, #12] @ (1bfe24 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #1920] @ 0x780 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - adds r2, r4, #4 │ │ │ │ + adds r2, r2, #4 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001bfe28 : │ │ │ │ ldr r3, [pc, #12] @ (1bfe38 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2176] @ 0x880 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - adds r6, r1, #4 │ │ │ │ + adds r6, r7, #3 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001bfe3c : │ │ │ │ ldr r3, [pc, #12] @ (1bfe4c ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2432] @ 0x980 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - adds r2, r7, #3 │ │ │ │ + adds r2, r5, #3 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001bfe50 : │ │ │ │ ldr r3, [pc, #12] @ (1bfe60 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2688] @ 0xa80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - adds r6, r4, #3 │ │ │ │ + adds r6, r2, #3 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001bfe64 : │ │ │ │ ldr r3, [pc, #12] @ (1bfe74 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2944] @ 0xb80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - adds r2, r2, #3 │ │ │ │ + adds r2, r0, #3 │ │ │ │ movs r4, r6 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 1bfe9e │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 1bfe98 │ │ │ │ @@ -143656,34 +143655,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 41b954 │ │ │ │ + b.w 41b944 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 40b3e0 │ │ │ │ + bl 40b3d0 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 40b3e0 │ │ │ │ + bl 40b3d0 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -143696,15 +143695,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 1bff7c │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 1bff90 │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 1bffca │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 1bffca │ │ │ │ @@ -143713,15 +143712,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 1bffa8 │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 1bff82 │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 1bffc4 │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -143736,15 +143735,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 1bff9a │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (1c007c ) │ │ │ │ @@ -143756,15 +143755,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (1c0080 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 37a4b8 │ │ │ │ + bl 37a4a8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -143773,15 +143772,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 37a4b8 │ │ │ │ + bl 37a4a8 │ │ │ │ ldr r2, [pc, #52] @ (1c0084 ) │ │ │ │ ldr r3, [pc, #44] @ (1c0080 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -143847,31 +143846,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 433bd0 │ │ │ │ + bl 433bc0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 433bd0 │ │ │ │ + bl 433bc0 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 37a4b8 │ │ │ │ + bl 37a4a8 │ │ │ │ ldr r3, [pc, #128] @ (1c01d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1c0196 │ │ │ │ ldr r2, [pc, #124] @ (1c01dc ) │ │ │ │ ldr r3, [pc, #108] @ (1c01d0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -143906,15 +143905,15 @@ │ │ │ │ bpl.n 1c015e │ │ │ │ ldr r0, [pc, #60] @ (1c01e8 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1c015e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (1c0380 ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (1c03f8 ) │ │ │ │ ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ @@ -143927,15 +143926,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r1, r2, r4, r5} │ │ │ │ movs r0, r7 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1c0334 │ │ │ │ + b.n 1c0314 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (1c02e8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -143945,19 +143944,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 37a4b8 │ │ │ │ + bl 37a4a8 │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 1c028c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -144012,30 +144011,30 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 1c027c │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 41b924 │ │ │ │ + bl 41b914 │ │ │ │ b.n 1c028c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ stmia r7!, {r1, r2, r4, r7} │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r3} │ │ │ │ movs r0, r7 │ │ │ │ ldr r0, [pc, #4] @ (1c02fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ str r3, [sp, #248] @ 0xf8 │ │ │ │ movs r7, r6 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -144056,31 +144055,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 40b048 │ │ │ │ + bl 40b038 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 40b048 │ │ │ │ + bl 40b038 │ │ │ │ movs r0, #1 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ mov r0, r4 │ │ │ │ bl 1c01ec │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -144109,21 +144108,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (1c0480 ) │ │ │ │ ldr r2, [pc, #152] @ (1c0484 ) │ │ │ │ ldr r1, [pc, #152] @ (1c0488 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 37abc4 │ │ │ │ + bl 37abb4 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c0088 │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 37a4b8 │ │ │ │ + bl 37a4a8 │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 1c01ec │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -144143,15 +144142,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 160ba8 │ │ │ │ ldr r2, [pc, #60] @ (1c048c ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 37acc4 │ │ │ │ + bl 37acb4 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -144177,34 +144176,34 @@ │ │ │ │ ldr r2, [pc, #56] @ (1c04e0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (1c04e4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #44] @ (1c04e8 ) │ │ │ │ ldr r3, [pc, #48] @ (1c04ec ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (1c04f0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2bed44 │ │ │ │ - movs r3, #14 │ │ │ │ + b.w 2bed34 │ │ │ │ + movs r2, #254 @ 0xfe │ │ │ │ movs r4, r6 │ │ │ │ - subs r2, #0 │ │ │ │ + subs r1, #240 @ 0xf0 │ │ │ │ movs r7, r4 │ │ │ │ - ldrsh r2, [r7, r2] │ │ │ │ + ldrsh r2, [r5, r2] │ │ │ │ movs r1, r5 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #120] @ 0x78 │ │ │ │ movs r0, r7 │ │ │ │ @@ -144252,29 +144251,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 40b3ec │ │ │ │ + bl 40b3dc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 1c0596 │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 1bff50 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 40b094 │ │ │ │ + bl 40b084 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 1c0584 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -144284,40 +144283,40 @@ │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #164] @ (1c0664 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 16056c │ │ │ │ ldr r3, [pc, #140] @ (1c0668 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 41b5a8 │ │ │ │ + bl 41b598 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 16056c │ │ │ │ ldr r3, [pc, #112] @ (1c066c ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 41b5a8 │ │ │ │ + bl 41b598 │ │ │ │ ldr r0, [pc, #96] @ (1c0670 ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 1d0e80 │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (1c0674 ) │ │ │ │ @@ -144327,30 +144326,30 @@ │ │ │ │ ldr r2, [pc, #80] @ (1c067c ) │ │ │ │ ldr r1, [pc, #84] @ (1c0680 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 37abc4 │ │ │ │ + bl 37abb4 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 40b054 │ │ │ │ + bl 40b044 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 40b054 │ │ │ │ + bl 40b044 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 1c0300 │ │ │ │ - movs r1, #248 @ 0xf8 │ │ │ │ + movs r1, #232 @ 0xe8 │ │ │ │ movs r4, r6 │ │ │ │ - ble.n 1c0680 │ │ │ │ + bgt.n 1c0660 │ │ │ │ movs r7, r4 │ │ │ │ - adds r2, #214 @ 0xd6 │ │ │ │ + adds r2, #198 @ 0xc6 │ │ │ │ movs r1, r5 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ @@ -144366,46 +144365,46 @@ │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #100] @ (1c0700 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 37ac08 │ │ │ │ + bl 37abf8 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 1c06c6 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 16087c │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 1c06d8 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 16087c │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 40b08c │ │ │ │ + bl 40b07c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 40b08c │ │ │ │ + bl 40b07c │ │ │ │ ldr r0, [pc, #24] @ (1c0704 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1d0fac │ │ │ │ - movs r1, #28 │ │ │ │ + movs r1, #12 │ │ │ │ movs r4, r6 │ │ │ │ - bgt.n 1c0764 │ │ │ │ + bgt.n 1c0744 │ │ │ │ movs r7, r4 │ │ │ │ - adds r1, #250 @ 0xfa │ │ │ │ + adds r1, #234 @ 0xea │ │ │ │ movs r1, r5 │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ @@ -144425,42 +144424,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 1c0790 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 41b924 │ │ │ │ + bl 41b914 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1bff50 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 1c0742 │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 40b3ec │ │ │ │ + bl 40b3dc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c0780 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 40b094 │ │ │ │ + bl 40b084 │ │ │ │ b.n 1c078c │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -144509,15 +144508,15 @@ │ │ │ │ beq.n 1c08d4 │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 1c0802 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 37a324 │ │ │ │ + bl 37a314 │ │ │ │ cbz r0, 1c0860 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 1c0808 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 1c0808 │ │ │ │ @@ -144528,33 +144527,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c091c │ │ │ │ ldr r2, [pc, #232] @ (1c095c ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 37acc4 │ │ │ │ + bl 37acb4 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1c0808 │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 40b3e0 │ │ │ │ + bl 40b3d0 │ │ │ │ cbnz r0, 1c0908 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 40b1a0 │ │ │ │ + bl 40b190 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 1c08ca │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 1c0830 │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -144564,15 +144563,15 @@ │ │ │ │ bne.n 1c083a │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 1bff50 │ │ │ │ b.n 1c083a │ │ │ │ movs r0, #1 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -144615,37 +144614,37 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, #2 │ │ │ │ + subs r0, r3, #2 │ │ │ │ movs r4, r6 │ │ │ │ - bls.n 1c091c │ │ │ │ + bls.n 1c08fc │ │ │ │ movs r7, r4 │ │ │ │ - bge.n 1c09b0 │ │ │ │ + bge.n 1c0990 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, r2, #2 │ │ │ │ + subs r2, r0, #2 │ │ │ │ movs r4, r6 │ │ │ │ - bls.n 1c08fc │ │ │ │ + bls.n 1c08dc │ │ │ │ movs r7, r4 │ │ │ │ - bge.n 1c09d0 │ │ │ │ + bge.n 1c09b0 │ │ │ │ movs r7, r4 │ │ │ │ - subs r6, r7, #1 │ │ │ │ + subs r6, r5, #1 │ │ │ │ movs r4, r6 │ │ │ │ - bls.n 1c08e0 │ │ │ │ + bls.n 1c08c0 │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 1c093c │ │ │ │ + bls.n 1c091c │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, r5, #1 │ │ │ │ + subs r2, r3, #1 │ │ │ │ movs r4, r6 │ │ │ │ - bls.n 1c08c4 │ │ │ │ + bls.n 1c08a4 │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 1c08e8 │ │ │ │ + bls.n 1c08c8 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -144690,15 +144689,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1c0abc │ │ │ │ ldr r2, [pc, #188] @ (1c0ad4 ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 37acc4 │ │ │ │ + bl 37acb4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -144727,52 +144726,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1c0a2a │ │ │ │ ldr r0, [pc, #76] @ (1c0ad8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1c0ab6 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 1c0a6a │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 1c0a6a │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 1c0a6a │ │ │ │ ldr r0, [pc, #44] @ (1c0adc ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1c0a72 │ │ │ │ ldr r3, [pc, #32] @ (1c0ae0 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (1c0ae4 ) │ │ │ │ ldr r0, [pc, #32] @ (1c0ae8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - bls.n 1c0b20 │ │ │ │ + bls.n 1c0b00 │ │ │ │ movs r7, r4 │ │ │ │ - bhi.n 1c0a58 │ │ │ │ + bhi.n 1c0a38 │ │ │ │ movs r7, r4 │ │ │ │ - adds r2, r6, #3 │ │ │ │ + adds r2, r4, #3 │ │ │ │ movs r4, r6 │ │ │ │ - bhi.n 1c0b30 │ │ │ │ + bhi.n 1c0b10 │ │ │ │ movs r7, r4 │ │ │ │ - bhi.n 1c0a04 │ │ │ │ + bhi.n 1c0be4 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -144922,15 +144921,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 1c0b6c │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 37a4b8 │ │ │ │ + bl 37a4a8 │ │ │ │ b.n 1c0b6c │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 1c0b6c │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -144941,15 +144940,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c0b6c │ │ │ │ mov r0, r4 │ │ │ │ bl 1bffe8 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldr r2, [pc, #520] @ (1c0eec ) │ │ │ │ ldr r3, [pc, #492] @ (1c0ed4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -144958,25 +144957,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 41b924 │ │ │ │ + b.w 41b914 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 40b048 │ │ │ │ + bl 40b038 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 1c0c16 │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 1c0e14 │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -145015,15 +145014,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 1c0b46 │ │ │ │ ldr r0, [pc, #332] @ (1c0efc ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 1c0b46 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 1c0bd6 │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 1c0b6c │ │ │ │ @@ -145046,15 +145045,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 40b048 │ │ │ │ + bl 40b038 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 1c0c1c │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (1c0f00 ) │ │ │ │ @@ -145083,36 +145082,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 1c0e3a │ │ │ │ b.n 1c0bf4 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 40b3ec │ │ │ │ + bl 40b3dc │ │ │ │ cbnz r0, 1c0eae │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 40b094 │ │ │ │ + bl 40b084 │ │ │ │ b.n 1c0d50 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 1c0be0 │ │ │ │ b.n 1c0bd2 │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 1c0c58 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 1c0c58 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 40b1a0 │ │ │ │ + bl 40b190 │ │ │ │ b.n 1c0e78 │ │ │ │ ldr r3, [pc, #76] @ (1c0f08 ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (1c0f0c ) │ │ │ │ ldr r0, [pc, #76] @ (1c0f10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -145138,25 +145137,25 @@ │ │ │ │ movs r0, r7 │ │ │ │ pop {r2, r5} │ │ │ │ movs r0, r7 │ │ │ │ adds r0, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 1c0fa4 │ │ │ │ + bvs.n 1c0f84 │ │ │ │ movs r7, r4 │ │ │ │ cbnz r0, 1c0f60 │ │ │ │ movs r0, r7 │ │ │ │ cbnz r4, 1c0f56 │ │ │ │ movs r0, r7 │ │ │ │ - adds r6, r6, r3 │ │ │ │ + adds r6, r4, r3 │ │ │ │ movs r4, r6 │ │ │ │ - bmi.n 1c0f60 │ │ │ │ + bmi.n 1c0f40 │ │ │ │ movs r7, r4 │ │ │ │ - bpl.n 1c0f5c │ │ │ │ + bpl.n 1c0f3c │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -145202,15 +145201,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1c0fb6 │ │ │ │ ldr r0, [pc, #416] @ (1c112c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1c0fb6 │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -145279,15 +145278,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 1bff50 │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 1c0fac │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 37a6dc │ │ │ │ + bl 37a6cc │ │ │ │ b.n 1c0fac │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 1c1094 │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 1c0f6e │ │ │ │ @@ -145297,46 +145296,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 1bff50 │ │ │ │ b.n 1c0fac │ │ │ │ bl 1c01ec │ │ │ │ b.n 1c1078 │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 40b3e0 │ │ │ │ + bl 40b3d0 │ │ │ │ cbz r0, 1c10c6 │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 1c10d2 │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 1c1058 │ │ │ │ mov r0, r7 │ │ │ │ - bl 40b1a0 │ │ │ │ + bl 40b190 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 1c10ac │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 41b924 │ │ │ │ + bl 41b914 │ │ │ │ b.n 1c10be │ │ │ │ ldr r3, [pc, #40] @ (1c1130 ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (1c1134 ) │ │ │ │ ldr r0, [pc, #40] @ (1c1138 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -145348,26 +145347,26 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 1c1070 │ │ │ │ + bmi.n 1c1050 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r2, r5, #26 │ │ │ │ + asrs r2, r3, #26 │ │ │ │ movs r4, r6 │ │ │ │ - bne.n 1c10f0 │ │ │ │ + bne.n 1c10d0 │ │ │ │ movs r7, r4 │ │ │ │ - bcs.n 1c10ec │ │ │ │ + bcs.n 1c10cc │ │ │ │ movs r7, r4 │ │ │ │ ldr r0, [pc, #8] @ (1c1148 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3784 │ │ │ │ + b.w 2c3774 │ │ │ │ nop │ │ │ │ strh r0, [r3, #56] @ 0x38 │ │ │ │ movs r7, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -145376,20 +145375,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (1c11a8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (1c11ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r1, [pc, #56] @ (1c11b0 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2bed44 │ │ │ │ + bl 2bed34 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (1c11b4 ) │ │ │ │ ldr r2, [pc, #48] @ (1c11b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -145398,19 +145397,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r2, r1, #27 │ │ │ │ + asrs r2, r7, #26 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r5, #68 @ 0x44 │ │ │ │ + cmp r5, #52 @ 0x34 │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r7, r7] │ │ │ │ + str r6, [r5, r7] │ │ │ │ movs r1, r5 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ movs r0, r7 │ │ │ │ strh r2, [r2, #54] @ 0x36 │ │ │ │ movs r7, r6 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -145427,15 +145426,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (1c122c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (1c1230 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #72] @ (1c1234 ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -145449,19 +145448,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - asrs r6, r3, #25 │ │ │ │ + asrs r6, r1, #25 │ │ │ │ movs r4, r6 │ │ │ │ - bcc.n 1c11b4 │ │ │ │ + bcc.n 1c1194 │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 1c11ec │ │ │ │ + bcc.n 1c11cc │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xb7ae │ │ │ │ movs r0, r7 │ │ │ │ asrs r0, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -145477,15 +145476,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (1c12b8 ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #84] @ (1c12bc ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -145502,19 +145501,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - asrs r6, r3, #23 │ │ │ │ + asrs r6, r1, #23 │ │ │ │ movs r4, r6 │ │ │ │ - bcc.n 1c1388 │ │ │ │ + bcc.n 1c1368 │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 1c1344 │ │ │ │ + bcc.n 1c1324 │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xb730 │ │ │ │ movs r0, r7 │ │ │ │ asrs r0, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -145527,47 +145526,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (1c1328 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #64] @ (1c132c ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 2c6158 │ │ │ │ + bl 2c6148 │ │ │ │ ldr r2, [pc, #44] @ (1c1330 ) │ │ │ │ ldr r1, [pc, #44] @ (1c1334 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2beeb8 │ │ │ │ - asrs r0, r3, #21 │ │ │ │ + b.w 2beea8 │ │ │ │ + asrs r0, r1, #21 │ │ │ │ movs r4, r6 │ │ │ │ - bcs.n 1c12ac │ │ │ │ + bcs.n 1c128c │ │ │ │ movs r7, r4 │ │ │ │ - bcs.n 1c12e8 │ │ │ │ + bcs.n 1c12c8 │ │ │ │ movs r7, r4 │ │ │ │ - movs r5, #168 @ 0xa8 │ │ │ │ + movs r5, #152 @ 0x98 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r3, #164 @ 0xa4 │ │ │ │ + cmp r3, #148 @ 0x94 │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r4, r1] │ │ │ │ + str r0, [r2, r1] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (1c140c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -145577,28 +145576,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #176] @ (1c1418 ) │ │ │ │ ldr r1, [pc, #180] @ (1c141c ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2bfbfc │ │ │ │ + bl 2bfbec │ │ │ │ cbnz r0, 1c139c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -145630,45 +145629,45 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r7 │ │ │ │ bl 1d1a34 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1d1984 │ │ │ │ nop │ │ │ │ - asrs r0, r4, #19 │ │ │ │ + asrs r0, r2, #19 │ │ │ │ movs r4, r6 │ │ │ │ - bcs.n 1c14b0 │ │ │ │ + bcs.n 1c1490 │ │ │ │ movs r7, r4 │ │ │ │ - bcs.n 1c14e8 │ │ │ │ + bcs.n 1c14c8 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r3, #64 @ 0x40 │ │ │ │ + cmp r3, #48 @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r7, [pc, #1008] @ (1c1810 ) │ │ │ │ + ldr r7, [pc, #944] @ (1c17d0 ) │ │ │ │ movs r1, r5 │ │ │ │ strh r6, [r4, #36] @ 0x24 │ │ │ │ movs r7, r6 │ │ │ │ - movs r4, #212 @ 0xd4 │ │ │ │ + movs r4, #196 @ 0xc4 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb8dc │ │ │ │ + @ instruction: 0xb8cc │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb8f0 │ │ │ │ + @ instruction: 0xb8e0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c1430 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -145676,110 +145675,110 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (1c1578 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2bf9ac │ │ │ │ + bl 2bf99c │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (1c157c ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (1c1580 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (1c1584 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #256] @ (1c1588 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 1c158c │ │ │ │ - bl 2be7f0 │ │ │ │ + bl 2be7e0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #232] @ (1c1590 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2be870 │ │ │ │ + bl 2be860 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #208] @ (1c1594 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 1d0b90 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 2bfbac │ │ │ │ + bl 2bfb9c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r7, [pc, #160] @ (1c1598 ) │ │ │ │ ldr r1, [pc, #164] @ (1c159c ) │ │ │ │ ldr r6, [pc, #164] @ (1c15a0 ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 2be7f0 │ │ │ │ + bl 2be7e0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #140] @ (1c15a4 ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 1d1d80 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 1d16d8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r1, #0 │ │ │ │ bl 1d1a94 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -145789,51 +145788,51 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - bne.n 1c1668 │ │ │ │ + bne.n 1c1648 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r2, #84 @ 0x54 │ │ │ │ + cmp r2, #68 @ 0x44 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r2, #15 │ │ │ │ + asrs r0, r0, #15 │ │ │ │ movs r4, r6 │ │ │ │ - bne.n 1c15f8 │ │ │ │ + bne.n 1c15d8 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r7, [pc, #16] @ (1c1598 ) │ │ │ │ + ldr r6, [pc, #976] @ (1c1958 ) │ │ │ │ movs r1, r5 │ │ │ │ - bne.n 1c160c │ │ │ │ + bne.n 1c15ec │ │ │ │ movs r7, r4 │ │ │ │ push {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r7, {r4, r5, r7} │ │ │ │ + ldmia r7, {r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xe83e002a │ │ │ │ - @ instruction: 0xb7ba │ │ │ │ + @ instruction: 0xe82e002a │ │ │ │ + @ instruction: 0xb7aa │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 1c15a8 │ │ │ │ + blt.n 1c1588 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb7ca │ │ │ │ + @ instruction: 0xb7ba │ │ │ │ movs r7, r4 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1c15c4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ strh r2, [r2, #28] │ │ │ │ movs r7, r6 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ bne.n 1c163a │ │ │ │ @@ -145854,18 +145853,18 @@ │ │ │ │ str.w r1, [r0, #988] @ 0x3dc │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 1c1672 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #928 @ 0x3a0 │ │ │ │ - bl 37a6dc │ │ │ │ + bl 37a6cc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -145912,15 +145911,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ cbz r2, 1c1724 │ │ │ │ ldr r3, [pc, #156] @ (1c1764 ) │ │ │ │ cmp r2, #2 │ │ │ │ vldr d7, [pc, #132] @ 1c1750 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -145943,15 +145942,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (1c1768 ) │ │ │ │ ldr r2, [pc, #108] @ (1c176c ) │ │ │ │ ldr r1, [pc, #108] @ (1c1770 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 37abc4 │ │ │ │ + bl 37abb4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -145960,42 +145959,42 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #76] @ (1c1778 ) │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r3, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ movs r7, r4 │ │ │ │ - asrs r4, r6, #6 │ │ │ │ + asrs r4, r4, #6 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r7!, {r2, r5} │ │ │ │ + ldmia r7!, {r2, r4} │ │ │ │ movs r7, r4 │ │ │ │ strh r0, [r0, #20] │ │ │ │ movs r7, r6 │ │ │ │ mrc2 15, 5, pc, cr3, cr15, {7} │ │ │ │ lsls r5, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr13, cr15, {7} │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1c17cc │ │ │ │ sub sp, #20 │ │ │ │ @@ -146003,35 +146002,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1c17d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r1, [pc, #44] @ (1c17d8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2c0078 │ │ │ │ + bl 2c0068 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (1c17dc ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #36] @ (1c17e0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2bed44 │ │ │ │ + b.w 2bed34 │ │ │ │ nop │ │ │ │ - asrs r6, r1, #3 │ │ │ │ + asrs r6, r7, #2 │ │ │ │ movs r4, r6 │ │ │ │ - movs r7, #16 │ │ │ │ + movs r7, #0 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r3, [pc, #808] @ (1c1b00 ) │ │ │ │ + ldr r3, [pc, #744] @ (1c1ac0 ) │ │ │ │ movs r1, r5 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr7, cr15, {7} │ │ │ │ str r6, [r1, #64] @ 0x40 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -146045,62 +146044,62 @@ │ │ │ │ ldr r1, [pc, #84] @ (1c1850 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (1c1854 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #72] @ (1c1858 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r1, r6, #960 @ 0x3c0 │ │ │ │ bl 1d1984 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1d1a34 │ │ │ │ - asrs r0, r5, #1 │ │ │ │ + asrs r0, r3, #1 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r5!, {r1, r3, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - push {r1, r2, r3, r4, r5, r7} │ │ │ │ + push {r1, r2, r3, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - push {r5, r7} │ │ │ │ + push {r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #84] @ 1c18c4 │ │ │ │ ldr r2, [pc, #84] @ (1c18c8 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #84] @ (1c18cc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ sub.w r1, r2, #8 │ │ │ │ clz r1, r1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ orr.w r3, r3, r1, lsl #1 │ │ │ │ @@ -146114,19 +146113,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r6, r5, #31 │ │ │ │ + lsrs r6, r3, #31 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r5, {r5, r6} │ │ │ │ + ldmia r5!, {r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #316] @ (1c1a20 ) │ │ │ │ @@ -146169,15 +146168,15 @@ │ │ │ │ orrne.w r1, r1, #1 │ │ │ │ orr.w r1, r1, #4 │ │ │ │ str.w r1, [r3, #988] @ 0x3dc │ │ │ │ bne.n 1c19ae │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 1c19b6 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ ldr r2, [pc, #200] @ (1c1a2c ) │ │ │ │ ldr r3, [pc, #188] @ (1c1a24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -146215,15 +146214,15 @@ │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ b.n 1c1934 │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 37a33c │ │ │ │ + bl 37a32c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ str.w r4, [r3, #984] @ 0x3d8 │ │ │ │ b.n 1c1934 │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ @@ -146232,31 +146231,31 @@ │ │ │ │ b.n 1c1934 │ │ │ │ ldr r1, [pc, #40] @ (1c1a34 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (1c1a38 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1c19cc │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ sub sp, #168 @ 0xa8 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ movs r0, r7 │ │ │ │ add sp, #200 @ 0xc8 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #25 │ │ │ │ + lsrs r6, r0, #25 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r4!, {r1, r2, r5, r6} │ │ │ │ + ldmia r4, {r1, r2, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 1c1a90 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ adds r2, #1 │ │ │ │ @@ -146273,25 +146272,25 @@ │ │ │ │ mov.w ip, ip, lsr #5 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ orr.w r2, r2, ip, lsl #1 │ │ │ │ orr.w r2, r2, #21 │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ ldr r0, [pc, #4] @ (1c1a98 ) │ │ │ │ add r0, pc │ │ │ │ b.w 160d5c │ │ │ │ - ldmia r4!, {r1} │ │ │ │ + ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (1c1aa8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ ldrb r2, [r0, #29] │ │ │ │ movs r7, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (1c1ab8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1d0fac │ │ │ │ nop │ │ │ │ @@ -146318,15 +146317,15 @@ │ │ │ │ ldr r1, [pc, #672] @ (1c1d8c ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #620] @ 1c1d70 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -146414,15 +146413,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #436] @ (1c1da4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1c1b9e │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 1c1b9e │ │ │ │ ldr r3, [pc, #408] @ (1c1da8 ) │ │ │ │ @@ -146431,15 +146430,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #408] @ (1c1db0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1c1b9e │ │ │ │ ldr r3, [pc, #396] @ (1c1db4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -146455,15 +146454,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #372] @ (1c1dc0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1c1b9e │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -146489,28 +146488,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #296] @ (1c1dcc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1c1b9e │ │ │ │ ldr r3, [pc, #280] @ (1c1dd0 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr.w r5, [r4, #128] @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #276] @ (1c1dd4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #276] @ (1c1dd8 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1c1b9e │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c1bd6 │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 1c1d52 │ │ │ │ @@ -146521,28 +146520,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #232] @ (1c1de0 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1c1b9e │ │ │ │ ldr r3, [pc, #220] @ (1c1de4 ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #216] @ (1c1de8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #216] @ (1c1dec ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1c1b9e │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -146561,82 +146560,82 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #152] @ (1c1df4 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1c1b9e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ add r6, sp, #776 @ 0x308 │ │ │ │ movs r0, r7 │ │ │ │ add r6, sp, #744 @ 0x2e8 │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r0, r3, #23 │ │ │ │ + lsrs r0, r1, #23 │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r6, r7} │ │ │ │ + ldmia r3!, {r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r3!, {r1, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ lsls r1, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #984 @ 0x3d8 │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r2, r1, #19 │ │ │ │ + lsrs r2, r7, #18 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r3, {r3} │ │ │ │ + ldmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r2!, {r3, r5, r6, r7} │ │ │ │ + ldmia r2!, {r3, r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r2, r4, #18 │ │ │ │ + lsrs r2, r2, #18 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r3!, {r5} │ │ │ │ + ldmia r3!, {r4} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r2!, {r6, r7} │ │ │ │ + ldmia r2!, {r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #17 │ │ │ │ + lsrs r4, r3, #17 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r3, {r1, r2, r3, r5} │ │ │ │ + ldmia r3, {r1, r2, r3, r4} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r2!, {r1, r3, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r4, r2, #16 │ │ │ │ + lsrs r4, r0, #16 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r3!, {r1} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r2!, {r1, r4, r5} │ │ │ │ + ldmia r2!, {r1, r5} │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r0, r7, #15 │ │ │ │ + lsrs r0, r5, #15 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r3, {r1, r2, r3, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r2!, {r4} │ │ │ │ + ldmia r2!, {} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r2!, {r3, r4, r6, r7} │ │ │ │ + ldmia r2!, {r3, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r1!, {r5, r6, r7} │ │ │ │ + ldmia r1!, {r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r0, r5, #14 │ │ │ │ + lsrs r0, r3, #14 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r3!, {r1, r2, r4} │ │ │ │ + ldmia r3!, {r1, r2} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r1!, {r6, r7} │ │ │ │ + ldmia r1!, {r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r2!, {r4, r5, r7} │ │ │ │ + ldmia r2!, {r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 1c1e64 │ │ │ │ sub sp, #20 │ │ │ │ @@ -146644,25 +146643,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (1c1e6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w ip, [pc, #72] @ 1c1e70 │ │ │ │ ldr r3, [pc, #72] @ (1c1e74 ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (1c1e78 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2bed44 │ │ │ │ + bl 2bed34 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (1c1e7c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -146671,40 +146670,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r6, r4, #10 │ │ │ │ + lsrs r6, r2, #10 │ │ │ │ movs r4, r6 │ │ │ │ - movs r0, #148 @ 0x94 │ │ │ │ + movs r0, #132 @ 0x84 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r6, r9 │ │ │ │ + cmp r6, r7 │ │ │ │ movs r1, r5 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ ldrb r6, [r6, r7] │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r2!, {r4, r5} │ │ │ │ + ldmia r2!, {r5} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 1c1f44 │ │ │ │ ldr r2, [pc, #176] @ (1c1f48 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (1c1f4c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 1c1f16 │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 1c1f06 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 1c1f2e │ │ │ │ @@ -146755,29 +146754,29 @@ │ │ │ │ ldr r0, [pc, #32] @ (1c1f58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r3, #8 │ │ │ │ + lsrs r6, r1, #8 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r0!, {r2, r4} │ │ │ │ + ldmia r0!, {r2} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r0!, {r1, r4, r5} │ │ │ │ + ldmia r0!, {r1, r5} │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r2, r0, #6 │ │ │ │ + lsrs r2, r6, #5 │ │ │ │ movs r4, r6 │ │ │ │ - stmia r7!, {r2, r5, r7} │ │ │ │ + stmia r7!, {r2, r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r1!, {r3, r6} │ │ │ │ + ldmia r1!, {r3, r4, r5} │ │ │ │ movs r7, r4 │ │ │ │ ldr r0, [pc, #4] @ (1c1f64 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ ldrb r2, [r7, #10] │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #608] @ (1c21dc ) │ │ │ │ @@ -146794,15 +146793,15 @@ │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #600] @ (1c21f0 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 1c20c6 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -146817,26 +146816,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r1, [r1, #76] @ 0x4c │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ bl 1c5288 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 1c213e │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r3, [pc, #532] @ (1c21f8 ) │ │ │ │ ldr r2, [pc, #536] @ (1c21fc ) │ │ │ │ ldr r1, [pc, #536] @ (1c2200 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ ldr r0, [pc, #520] @ (1c2204 ) │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 1605ec │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ @@ -146896,15 +146895,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #400] @ (1c221c ) │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #388] @ (1c2220 ) │ │ │ │ ldr r3, [pc, #324] @ (1c21e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -146932,15 +146931,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #320] @ (1c2228 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b.n 1c1fc0 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c207c │ │ │ │ ldr r1, [pc, #296] @ (1c222c ) │ │ │ │ @@ -146961,156 +146960,156 @@ │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #268] @ (1c2238 ) │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1c207c │ │ │ │ ldr r3, [pc, #252] @ (1c223c ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #252] @ (1c2240 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #252] @ (1c2244 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1c209a │ │ │ │ ldr r3, [pc, #236] @ (1c2248 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #236] @ (1c224c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #236] @ (1c2250 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1c209a │ │ │ │ ldr r4, [pc, #220] @ (1c2254 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #220] @ (1c2258 ) │ │ │ │ movs r2, #51 @ 0x33 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1c207c │ │ │ │ ldr r4, [pc, #204] @ (1c225c ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #204] @ (1c2260 ) │ │ │ │ movs r2, #63 @ 0x3f │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1c207c │ │ │ │ ldr r4, [pc, #188] @ (1c2264 ) │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #184] @ (1c2268 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1c209a │ │ │ │ ldr r4, [pc, #172] @ (1c226c ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (1c2270 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1c207c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r4, r0, #6 │ │ │ │ + lsrs r4, r6, #5 │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5} │ │ │ │ + ldmia r1!, {r2, r3, r5} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r1, {r1, r4, r6} │ │ │ │ + ldmia r1, {r1, r6} │ │ │ │ movs r7, r4 │ │ │ │ add r1, sp, #976 @ 0x3d0 │ │ │ │ movs r0, r7 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #4 │ │ │ │ + lsrs r2, r2, #4 │ │ │ │ movs r4, r6 │ │ │ │ - subs r4, r2, #2 │ │ │ │ + subs r4, r0, #2 │ │ │ │ movs r7, r4 │ │ │ │ - movs r4, #40 @ 0x28 │ │ │ │ + movs r4, #24 │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r1!, {r6, r7} │ │ │ │ + ldmia r1!, {r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1c2414 │ │ │ │ + b.n 1c23f4 │ │ │ │ movs r6, r5 │ │ │ │ b.n 1c2960 │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r1!, {r2, r3, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r1!, {r3, r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r0!, {r1, r5, r6} │ │ │ │ + ldmia r0!, {r1, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ add r0, sp, #1000 @ 0x3e8 │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r0!, {r1, r2} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ b.n 1c2804 │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r1, {r1, r2, r3} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r7!, {r1, r6, r7} │ │ │ │ + stmia r7!, {r1, r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - lsls r0, r0, #31 │ │ │ │ + lsls r0, r6, #30 │ │ │ │ movs r4, r6 │ │ │ │ - stmia r7!, {r1, r3} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r7!, {r1, r2, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ - lsls r4, r4, #30 │ │ │ │ + lsls r4, r2, #30 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r0!, {r1, r2} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r7!, {r1, r3, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r0!, {r1, r3, r4, r6} │ │ │ │ + ldmia r0!, {r1, r3, r6} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r7!, {r1, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r7!, {r1, r3, r4, r6} │ │ │ │ + stmia r7!, {r1, r3, r6} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r7!, {r4, r7} │ │ │ │ + stmia r7!, {r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r7!, {r6} │ │ │ │ + stmia r7!, {r4, r5} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r0!, {r5, r6} │ │ │ │ + ldmia r0!, {r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r7!, {r3, r5} │ │ │ │ + stmia r7!, {r3, r4} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 1c22d8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -147118,23 +147117,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (1c22e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #64] @ (1c22e4 ) │ │ │ │ ldr r1, [pc, #68] @ (1c22e8 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2bed44 │ │ │ │ + bl 2bed34 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #52] @ (1c22ec ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -147143,24 +147142,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r2, r7, #25 │ │ │ │ + lsls r2, r5, #25 │ │ │ │ movs r4, r6 │ │ │ │ - adds r0, r3, #0 │ │ │ │ + adds r0, r1, #0 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r2, r2 │ │ │ │ + lsrs r2, r0 │ │ │ │ movs r1, r5 │ │ │ │ ldc2 15, cr15, [pc], #1020 @ 1c26e4 │ │ │ │ ldrh r2, [r2, r3] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r7!, {r2, r3, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #660] @ (1c2598 ) │ │ │ │ @@ -147274,15 +147273,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r5, r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 41b924 │ │ │ │ + b.w 41b914 │ │ │ │ umull r2, ip, r7, r2 │ │ │ │ mla r3, r7, r3, ip │ │ │ │ adds r2, r3, r1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 1c2430 │ │ │ │ @@ -147339,15 +147338,15 @@ │ │ │ │ b.n 1c2406 │ │ │ │ ldr r3, [pc, #184] @ (1c259c ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c2564 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -147372,15 +147371,15 @@ │ │ │ │ ldr r1, [r1, r5] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1c241a │ │ │ │ ldrd r5, r6, [r4, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ subs.w r2, r9, r2 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ adds r2, r2, r5 │ │ │ │ adc.w r3, r6, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 1c2430 │ │ │ │ @@ -147407,19 +147406,19 @@ │ │ │ │ b.n 1c247e │ │ │ │ add r6, pc, #576 @ (adr r6, 1c27dc ) │ │ │ │ movs r0, r7 │ │ │ │ cmp r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r5} │ │ │ │ + stmia r6!, {r2, r3, r4} │ │ │ │ movs r7, r4 │ │ │ │ adds r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r5} │ │ │ │ + stmia r5!, {r1, r2, r3, r4} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c25b0 : │ │ │ │ ldr r3, [pc, #580] @ (1c27f8 ) │ │ │ │ ldrb.w ip, [r0] │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r1, [r0, #16] │ │ │ │ @@ -147440,15 +147439,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ subs r2, r0, r2 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ @@ -147506,15 +147505,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldrb r5, [r3, #0] │ │ │ │ cbnz r5, 1c269c │ │ │ │ mov r2, ip │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs.w r0, r6, r8 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ orrs.w ip, r0, r3 │ │ │ │ beq.n 1c2786 │ │ │ │ @@ -147555,15 +147554,15 @@ │ │ │ │ cmp.w lr, #0 │ │ │ │ it eq │ │ │ │ moveq r1, r5 │ │ │ │ lsls.w r2, r4, lr │ │ │ │ bne.n 1c27e2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, ip │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #2 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -147615,21 +147614,21 @@ │ │ │ │ rsb lr, r4, #32 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w lr, r6, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ orrs r2, r5 │ │ │ │ orr.w r3, ip, r3 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r2, r0 │ │ │ │ b.n 1c273c │ │ │ │ adds r2, r1, #1 │ │ │ │ mov r1, ip │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r2, r0 │ │ │ │ b.n 1c273c │ │ │ │ mov.w lr, #64 @ 0x40 │ │ │ │ b.n 1c26d0 │ │ │ │ add r3, pc, #904 @ (adr r3, 1c2b84 ) │ │ │ │ movs r0, r7 │ │ │ │ adds r4, #148 @ 0x94 │ │ │ │ @@ -147663,19 +147662,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1c2858 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r2, r4, #4 │ │ │ │ + lsls r2, r2, #4 │ │ │ │ movs r4, r6 │ │ │ │ - stmia r2!, {r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r2!, {r6, r7} │ │ │ │ + stmia r2!, {r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c285c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -147746,21 +147745,21 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ add r1, pc, #160 @ (adr r1, 1c29ac ) │ │ │ │ movs r0, r7 │ │ │ │ cmp r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - lsls r0, r5, #1 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ movs r4, r6 │ │ │ │ - stmia r1!, {r1, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r2!, {r1, r2} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c2924 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -147776,15 +147775,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1c25b0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -147797,18 +147796,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1c2998 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - vshr.u32 d16, d19, #30 │ │ │ │ - stmia r1!, {r2, r3, r4, r6} │ │ │ │ + vshr.u16 d16, d19, #14 │ │ │ │ + stmia r1!, {r2, r3, r6} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r1!, {r7} │ │ │ │ + stmia r1!, {r4, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c299c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -147840,18 +147839,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1c2a04 ) │ │ │ │ ldr r0, [pc, #20] @ (1c2a08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - vqadd.u64 d16, d0, d19 │ │ │ │ - stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + vqadd.u32 d16, d0, d19 │ │ │ │ + stmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r1!, {r1, r2, r3} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c2a0c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -147888,18 +147887,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1c2a80 ) │ │ │ │ ldr r0, [pc, #20] @ (1c2a84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - mrc2 0, 7, r0, cr4, cr3, {1} │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ + mcr2 0, 7, r0, cr4, cr3, {1} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r0!, {r1, r4, r7} │ │ │ │ + stmia r0!, {r1, r7} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c2a88 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -147909,21 +147908,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 1c25b0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ add r1, pc, #80 @ (adr r1, 1c2b00 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, #72 @ (adr r1, 1c2b08 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 1c2ad4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -147943,19 +147942,19 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ... │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - mrc2 0, 3, r0, cr4, cr3, {1} │ │ │ │ - itee al │ │ │ │ - moval r7, r4 │ │ │ │ - stmia r0!, {r1, r4} │ │ │ │ - mov r7, r4 │ │ │ │ + mcr2 0, 3, r0, cr4, cr3, {1} │ │ │ │ + ittt le │ │ │ │ + movle r7, r4 │ │ │ │ + stmiale r0!, {r1} │ │ │ │ + movle r7, r4 │ │ │ │ │ │ │ │ 001c2b1c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r1, [r0, #72] @ 0x48 │ │ │ │ @@ -147980,22 +147979,22 @@ │ │ │ │ ldr r0, [pc, #20] @ (1c2b74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mcr2 0, 0, r0, cr6, cr3, {1} │ │ │ │ - nop {8} │ │ │ │ + ldc2l 0, cr0, [r6, #204]! @ 0xcc │ │ │ │ + nop {7} │ │ │ │ movs r7, r4 │ │ │ │ - itt ge │ │ │ │ - movge r7, r4 │ │ │ │ + ite ls │ │ │ │ + movls r7, r4 │ │ │ │ │ │ │ │ 001c2b78 : │ │ │ │ - ldrdge r0, r1, [r0, #8] │ │ │ │ + ldrdhi r0, r1, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 001c2b80 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -148020,15 +148019,15 @@ │ │ │ │ ldrb.w r3, [r0, #73] @ 0x49 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 1c2bee │ │ │ │ movs r5, #0 │ │ │ │ b.n 1c2be8 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r5, [r4, #73] @ 0x49 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c22f0 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ @@ -148049,18 +148048,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1c2c1c ) │ │ │ │ ldr r0, [pc, #20] @ (1c2c20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldc2l 0, cr0, [r8, #-204] @ 0xffffff34 │ │ │ │ - bkpt 0x00d2 │ │ │ │ + stc2l 0, cr0, [r8, #-204] @ 0xffffff34 │ │ │ │ + bkpt 0x00c2 │ │ │ │ movs r7, r4 │ │ │ │ - bkpt 0x00f6 │ │ │ │ + bkpt 0x00e6 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 1c2ca2 │ │ │ │ @@ -148123,15 +148122,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 41b5a8 │ │ │ │ + bl 41b598 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ and.w r3, r6, #36 @ 0x24 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ strb.w r6, [r4, #56] @ 0x38 │ │ │ │ strd r5, r7, [r4, #64] @ 0x40 │ │ │ │ beq.n 1c2d22 │ │ │ │ @@ -148158,36 +148157,36 @@ │ │ │ │ ldr r0, [pc, #36] @ (1c2d50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ vmaxnm.f32 , , │ │ │ │ - mcrr2 0, 3, r0, lr, cr3 │ │ │ │ - pop {r3, r6, r7, pc} │ │ │ │ + ldc2 0, cr0, [lr], #-204 @ 0xffffff34 │ │ │ │ + pop {r3, r4, r5, r7, pc} │ │ │ │ movs r7, r4 │ │ │ │ - bkpt 0x0000 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, r4 │ │ │ │ - ldc2 0, cr0, [r8], #-204 @ 0xffffff34 │ │ │ │ - pop {r1, r4, r5, r7, pc} │ │ │ │ + stc2 0, cr0, [r8], #-204 @ 0xffffff34 │ │ │ │ + pop {r1, r5, r7, pc} │ │ │ │ movs r7, r4 │ │ │ │ - pop {r1, r2, r4, r5, r6, r7, pc} │ │ │ │ + pop {r1, r2, r5, r6, r7, pc} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c2d54 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ cbz r0, 1c2d86 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 16087c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 160878 │ │ │ │ @@ -148199,15 +148198,15 @@ │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrb.w r5, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #184 @ 0xb8 │ │ │ │ blx 16056c │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r8 │ │ │ │ @@ -148223,22 +148222,22 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ lsrs r6, r3, #3 │ │ │ │ ldrd r0, r1, [r4, #72] @ 0x48 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov fp, r0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ movs r1, #112 @ 0x70 │ │ │ │ mla r9, sl, fp, r3 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2c4854 │ │ │ │ + bl 2c4844 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r6, r4, [r9, #100] @ 0x64 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ mla r3, r6, fp, r3 │ │ │ │ str.w r3, [r9, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w r3, [r9, #108] @ 0x6c │ │ │ │ @@ -148260,19 +148259,19 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - pop {r2, r4, r5, r6, r7, pc} │ │ │ │ + pop {r2, r5, r6, r7, pc} │ │ │ │ movs r7, r4 │ │ │ │ ldr r0, [pc, #4] @ (1c2e60 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ ldr r6, [r4, #64] @ 0x40 │ │ │ │ movs r7, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -148280,30 +148279,30 @@ │ │ │ │ ldr r2, [pc, #48] @ (1c2eac ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1c2eb0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfbae0033 │ │ │ │ - asrs r4, r5, #32 │ │ │ │ + @ instruction: 0xfb9e0033 │ │ │ │ + asrs r4, r3, #32 │ │ │ │ movs r7, r4 │ │ │ │ - adds r4, #230 @ 0xe6 │ │ │ │ + adds r4, #214 @ 0xd6 │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #20] @ (1c2ed8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -148311,16 +148310,16 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - @ instruction: 0xfb620033 │ │ │ │ - pop {r1, r4, pc} │ │ │ │ + @ instruction: 0xfb520033 │ │ │ │ + pop {r1, pc} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (1c2f0c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -148330,18 +148329,18 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 160584 │ │ │ │ - @ instruction: 0xfb320033 │ │ │ │ - pop {r3, r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xfb220033 │ │ │ │ + pop {r3, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - pop {r5, r6, r7} │ │ │ │ + pop {r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c2f18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -148457,15 +148456,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #188] @ (1c3100 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ strd r7, r6, [sp] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1c300a │ │ │ │ strd r7, r6, [r2] │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1c3030 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -148499,62 +148498,62 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ blx 160584 │ │ │ │ bl 1c2eb4 │ │ │ │ ldr r0, [pc, #96] @ (1c310c ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1c2f9e │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ ldr r0, [pc, #80] @ (1c3110 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ strd r7, r6, [sp] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1c2fba │ │ │ │ ldr r0, [pc, #68] @ (1c3114 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ bl 1c2ee0 │ │ │ │ ldr r3, [pc, #48] @ (1c3118 ) │ │ │ │ movs r2, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1c311c ) │ │ │ │ ldr r0, [pc, #52] @ (1c3120 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldr r2, [sp, #408] @ 0x198 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r5, r6} │ │ │ │ + pop {r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ - ldrsb.w r0, [r4, #51] @ 0x33 │ │ │ │ - cbnz r4, 1c315c │ │ │ │ + vst1.8 @ instruction: 0xf9840033 │ │ │ │ + cbnz r4, 1c3158 │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r4, 1c3174 │ │ │ │ + cbnz r4, 1c3170 │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r4, 1c3180 │ │ │ │ + cbnz r4, 1c317c │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r4, 1c3162 │ │ │ │ + cbnz r4, 1c315e │ │ │ │ movs r7, r4 │ │ │ │ - vst4.8 {d16-d19}, [r0 :256], r3 │ │ │ │ - revsh r2, r6 │ │ │ │ + ldrsh.w r0, [r0, r3, lsl #3] │ │ │ │ + revsh r2, r4 │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 1c31b0 │ │ │ │ + beq.n 1c3190 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 001c3124 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -148616,15 +148615,15 @@ │ │ │ │ beq.n 1c3172 │ │ │ │ ldr r0, [pc, #148] @ (1c3250 ) │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -148651,37 +148650,37 @@ │ │ │ │ strb.w ip, [r1] │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 1c31a4 │ │ │ │ bl 1c2eb4 │ │ │ │ ldr r0, [pc, #40] @ (1c3254 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1c316e │ │ │ │ ldr r3, [pc, #32] @ (1c3258 ) │ │ │ │ movs r2, #132 @ 0x84 │ │ │ │ ldr r1, [pc, #32] @ (1c325c ) │ │ │ │ ldr r0, [pc, #36] @ (1c3260 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldr r0, [sp, #392] @ 0x188 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 1c32a0 │ │ │ │ + cbnz r0, 1c329c │ │ │ │ movs r7, r4 │ │ │ │ - hlt 0x001c │ │ │ │ + hlt 0x000c │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf7f00033 │ │ │ │ - cbnz r2, 1c3288 │ │ │ │ + @ instruction: 0xf7e00033 │ │ │ │ + cbnz r2, 1c3284 │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r5, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 001c3264 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -148741,21 +148740,21 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7500033 │ │ │ │ - cbnz r0, 1c330c │ │ │ │ + @ instruction: 0xf7400033 │ │ │ │ + @ instruction: 0xb8f0 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf73a0033 │ │ │ │ - ldmia r6, {r2, r6} │ │ │ │ + @ instruction: 0xf72a0033 │ │ │ │ + ldmia r6!, {r2, r4, r5} │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xb8e8 │ │ │ │ + @ instruction: 0xb8d8 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c3318 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -148824,21 +148823,21 @@ │ │ │ │ bpl.n 1c33b4 │ │ │ │ ldr r0, [pc, #28] @ (1c33f0 ) │ │ │ │ mov r3, lr │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ nop │ │ │ │ str r6, [sp, #400] @ 0x190 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 1c3400 │ │ │ │ + cbnz r6, 1c33fc │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c33f4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -148920,35 +148919,35 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #44] @ (1c3504 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r1, [r5, #180] @ 0xb4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1c34c6 │ │ │ │ ldr r3, [pc, #32] @ (1c3508 ) │ │ │ │ movw r2, #574 @ 0x23e │ │ │ │ ldr r1, [pc, #28] @ (1c350c ) │ │ │ │ ldr r0, [pc, #32] @ (1c3510 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ str r5, [sp, #560] @ 0x230 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb86a │ │ │ │ + @ instruction: 0xb85a │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf53c0033 │ │ │ │ - str r5, [sp, #984] @ 0x3d8 │ │ │ │ + @ instruction: 0xf52c0033 │ │ │ │ + str r5, [sp, #920] @ 0x398 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb88a │ │ │ │ + @ instruction: 0xb87a │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c3514 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -149027,82 +149026,82 @@ │ │ │ │ │ │ │ │ 001c35ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c38c0 │ │ │ │ + bl 2c38b0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ blx 16087c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 160878 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1c361c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ str r6, [r3, #72] @ 0x48 │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 001c3620 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #40] @ (1c3668 ) │ │ │ │ ldr r2, [pc, #44] @ (1c366c ) │ │ │ │ ldr r1, [pc, #44] @ (1c3670 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w lr, [ip, #56] @ 0x38 │ │ │ │ mov ip, lr │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - orrs.w r0, lr, #11730944 @ 0xb30000 │ │ │ │ - @ instruction: 0xb770 │ │ │ │ + orr.w r0, lr, #11730944 @ 0xb30000 │ │ │ │ + @ instruction: 0xb760 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb784 │ │ │ │ + @ instruction: 0xb774 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c3674 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #56] @ (1c36c8 ) │ │ │ │ ldr r2, [pc, #56] @ (1c36cc ) │ │ │ │ ldr r1, [pc, #60] @ (1c36d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 1c36b4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -149111,18 +149110,18 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - and.w r0, ip, #11730944 @ 0xb30000 │ │ │ │ - @ instruction: 0xb71e │ │ │ │ + @ instruction: 0xf3fc0033 │ │ │ │ + @ instruction: 0xb70e │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb732 │ │ │ │ + @ instruction: 0xb722 │ │ │ │ movs r7, r4 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -149234,28 +149233,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (1c3804 ) │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (1c3808 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb614 │ │ │ │ + @ instruction: 0xb604 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf2d60033 │ │ │ │ - push {r2, r4, r5, r6, r7, lr} │ │ │ │ + movt r0, #24627 @ 0x6033 │ │ │ │ + push {r2, r5, r6, r7, lr} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c380c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -149378,18 +149377,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1c3958 ) │ │ │ │ ldr r0, [pc, #20] @ (1c395c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - sbcs.w r0, r0, #51 @ 0x33 │ │ │ │ - push {r1, r2, r3, r7} │ │ │ │ + sbc.w r0, r0, #51 @ 0x33 │ │ │ │ + push {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - push {r1, r3, r4, r6, r7} │ │ │ │ + push {r1, r3, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c3960 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 1c396c │ │ │ │ @@ -149478,24 +149477,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (1c3a48 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (1c3a4c ) │ │ │ │ ldr r1, [pc, #32] @ (1c3a50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r1, [pc, #24] @ (1c3a54 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 2bed44 │ │ │ │ + b.w 2bed34 │ │ │ │ stc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - push {r1, r2, r4} │ │ │ │ + push {r1, r2} │ │ │ │ movs r7, r4 │ │ │ │ cmp sl, lr │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 001c3a58 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -149517,30 +149516,30 @@ │ │ │ │ ldr r1, [pc, #24] @ (1c3aa0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 160584 │ │ │ │ - bics.w r0, r0, #51 @ 0x33 │ │ │ │ - cbz r2, 1c3b14 │ │ │ │ + bic.w r0, r0, #51 @ 0x33 │ │ │ │ + cbz r2, 1c3b10 │ │ │ │ movs r7, r4 │ │ │ │ - cbz r2, 1c3af6 │ │ │ │ + cbz r2, 1c3af2 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c3aa4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 20be7c │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c424c │ │ │ │ + b.w 2c423c │ │ │ │ │ │ │ │ 001c3ac4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 1c3b48 │ │ │ │ @@ -149550,16 +149549,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (1c3b50 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ - bl 2bf74c │ │ │ │ + bl 2c3b98 │ │ │ │ + bl 2bf73c │ │ │ │ cbz r0, 1c3b2c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 1c3b18 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -149581,18 +149580,18 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (1c3b54 ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 237680 │ │ │ │ b.n 1c3af6 │ │ │ │ - vshr.s16 d16, d19, #6 │ │ │ │ - lsls r0, r1, #15 │ │ │ │ + vshr.s8 d16, d19, #6 │ │ │ │ + lsls r0, r7, #14 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r0, #134 @ 0x86 │ │ │ │ + cmp r0, #118 @ 0x76 │ │ │ │ movs r1, r5 │ │ │ │ ldrsh r0, [r5, r6] │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 001c3b58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -149613,16 +149612,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (1c3bc8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3ba8 │ │ │ │ - bl 2bf74c │ │ │ │ + bl 2c3b98 │ │ │ │ + bl 2bf73c │ │ │ │ cbz r0, 1c3bae │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -149631,83 +149630,83 @@ │ │ │ │ ldr r1, [pc, #28] @ (1c3bcc ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 237894 │ │ │ │ nop │ │ │ │ - vqadd.s64 d0, d4, d19 │ │ │ │ - lsls r4, r4, #12 │ │ │ │ + vqadd.s32 d0, d4, d19 │ │ │ │ + lsls r4, r2, #12 │ │ │ │ movs r7, r4 │ │ │ │ - movs r7, #226 @ 0xe2 │ │ │ │ + movs r7, #210 @ 0xd2 │ │ │ │ movs r1, r5 │ │ │ │ ldrsh r6, [r6, r4] │ │ │ │ movs r7, r6 │ │ │ │ ldr r0, [pc, #4] @ (1c3bd8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ ldrsh r6, [r7, r6] │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 001c3bdc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #36] @ (1c3c1c ) │ │ │ │ ldr r2, [pc, #36] @ (1c3c20 ) │ │ │ │ ldr r1, [pc, #40] @ (1c3c24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - vqadd.s16 d0, d0, d19 │ │ │ │ - cbz r2, 1c3c66 │ │ │ │ + vqadd.s8 d0, d0, d19 │ │ │ │ + uxtb r2, r7 │ │ │ │ movs r7, r4 │ │ │ │ - cbz r6, 1c3c70 │ │ │ │ + cbz r6, 1c3c6c │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c3c28 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (1c3c84 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 1c3c72 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #56] @ (1c3c88 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (1c3c8c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -149715,18 +149714,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - uxtb r2, r5 │ │ │ │ + uxtb r2, r3 │ │ │ │ movs r7, r4 │ │ │ │ - mrc 0, 5, r0, cr8, cr3, {1} │ │ │ │ - uxth r0, r6 │ │ │ │ + mcr 0, 5, r0, cr8, cr3, {1} │ │ │ │ + uxth r0, r4 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -149788,15 +149787,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 1c3d96 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2c13a0 │ │ │ │ + bl 2c1390 │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 1c3d90 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 1c3d78 │ │ │ │ ldr.w r9, [pc, #96] @ 1c3dac │ │ │ │ @@ -149807,15 +149806,15 @@ │ │ │ │ blx 1605ec │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 2c6320 │ │ │ │ + bl 2c6310 │ │ │ │ mov r0, sl │ │ │ │ blx 16087c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 1c3d4e │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -149836,22 +149835,22 @@ │ │ │ │ ldr r0, [pc, #28] @ (1c3dbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - sxtb r4, r2 │ │ │ │ + sxtb r4, r0 │ │ │ │ movs r7, r4 │ │ │ │ - cbz r2, 1c3dea │ │ │ │ + cbz r2, 1c3de6 │ │ │ │ movs r7, r4 │ │ │ │ - stc 0, cr0, [sl, #204] @ 0xcc │ │ │ │ - cbz r4, 1c3de2 │ │ │ │ + ldcl 0, cr0, [sl, #-204]! @ 0xffffff34 │ │ │ │ + cbz r4, 1c3dde │ │ │ │ movs r7, r4 │ │ │ │ - cbz r0, 1c3df6 │ │ │ │ + cbz r0, 1c3df2 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c3dc0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -149920,15 +149919,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 2c6344 │ │ │ │ + bl 2c6334 │ │ │ │ mov r0, r7 │ │ │ │ blx 16087c │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 1c3e50 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -149954,28 +149953,28 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r0, #28] │ │ │ │ movs r0, r7 │ │ │ │ - cbz r6, 1c3ee8 │ │ │ │ + cbz r6, 1c3ee4 │ │ │ │ movs r7, r4 │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 1c3ee6 │ │ │ │ + cbz r6, 1c3ee2 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r0, [r1, #12] │ │ │ │ + ldrh r0, [r7, #10] │ │ │ │ movs r5, r5 │ │ │ │ - cbz r2, 1c3ed8 │ │ │ │ + sub sp, #456 @ 0x1c8 │ │ │ │ movs r7, r4 │ │ │ │ - ldcl 0, cr0, [r6], #-204 @ 0xffffff34 │ │ │ │ - sub sp, #32 │ │ │ │ + stcl 0, cr0, [r6], #-204 @ 0xffffff34 │ │ │ │ + add sp, #480 @ 0x1e0 │ │ │ │ movs r7, r4 │ │ │ │ - cbz r4, 1c3ee4 │ │ │ │ + sub sp, #464 @ 0x1d0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c3ee4 : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 1c3df0 │ │ │ │ │ │ │ │ @@ -150047,41 +150046,41 @@ │ │ │ │ cbz r3, 1c3fb0 │ │ │ │ ldr r1, [pc, #60] @ (1c3fcc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2c659c │ │ │ │ + bl 2c658c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 160878 │ │ │ │ ldr r1, [pc, #36] @ (1c3fd0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1c3f7e │ │ │ │ ldr r0, [pc, #32] @ (1c3fd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2c0150 │ │ │ │ + bl 2c0140 │ │ │ │ ldr r1, [pc, #28] @ (1c3fd8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2c6320 │ │ │ │ + bl 2c6310 │ │ │ │ b.n 1c3f8e │ │ │ │ ldrh r6, [r3, #16] │ │ │ │ movs r0, r7 │ │ │ │ - add sp, #368 @ 0x170 │ │ │ │ + add sp, #304 @ 0x130 │ │ │ │ movs r7, r4 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #1008 @ 0x3f0 │ │ │ │ + add r7, sp, #944 @ 0x3b0 │ │ │ │ movs r7, r4 │ │ │ │ - add sp, #200 @ 0xc8 │ │ │ │ + add sp, #136 @ 0x88 │ │ │ │ movs r7, r4 │ │ │ │ - add sp, #208 @ 0xd0 │ │ │ │ + add sp, #144 @ 0x90 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c3fdc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -150091,31 +150090,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (1c4024 ) │ │ │ │ add r0, pc │ │ │ │ blx 1605ec │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c6bd4 │ │ │ │ + bl 2c6bc4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 16087c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (1c4028 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1c3ff0 │ │ │ │ - add r7, sp, #936 @ 0x3a8 │ │ │ │ + add r7, sp, #872 @ 0x368 │ │ │ │ movs r7, r4 │ │ │ │ - add r7, sp, #544 @ 0x220 │ │ │ │ + add r7, sp, #480 @ 0x1e0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c402c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -150129,22 +150128,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 1605ec │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c6bd4 │ │ │ │ + bl 2c6bc4 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 1c406e │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c659c │ │ │ │ + bl 2c658c │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 1c3f64 │ │ │ │ @@ -150155,17 +150154,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (1c40a0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1c4048 │ │ │ │ nop │ │ │ │ - add r7, sp, #576 @ 0x240 │ │ │ │ + add r7, sp, #512 @ 0x200 │ │ │ │ movs r7, r4 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ + add r7, sp, #8 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c40a4 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 1c3f64 │ │ │ │ @@ -150198,15 +150197,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 1605ec │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c76f4 │ │ │ │ + bl 2c76e4 │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 1c40e0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -150225,15 +150224,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 1605ec │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c76f4 │ │ │ │ + bl 2c76e4 │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 1c4120 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 1c4156 │ │ │ │ @@ -150255,47 +150254,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - add r6, sp, #576 @ 0x240 │ │ │ │ + add r6, sp, #512 @ 0x200 │ │ │ │ movs r7, r4 │ │ │ │ - add r6, sp, #1016 @ 0x3f8 │ │ │ │ + add r6, sp, #952 @ 0x3b8 │ │ │ │ movs r7, r4 │ │ │ │ - add r6, sp, #560 @ 0x230 │ │ │ │ + add r6, sp, #496 @ 0x1f0 │ │ │ │ movs r7, r4 │ │ │ │ - add r6, sp, #760 @ 0x2f8 │ │ │ │ + add r6, sp, #696 @ 0x2b8 │ │ │ │ movs r7, r4 │ │ │ │ ldr r0, [pc, #4] @ (1c41a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ ldrh r2, [r5, r0] │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 001c41a4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #56] @ (1c41f8 ) │ │ │ │ ldr r2, [pc, #56] @ (1c41fc ) │ │ │ │ ldr r1, [pc, #60] @ (1c4200 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 1c41e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -150304,39 +150303,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xe9bc0033 │ │ │ │ - add r6, sp, #248 @ 0xf8 │ │ │ │ + @ instruction: 0xe9ac0033 │ │ │ │ + add r6, sp, #184 @ 0xb8 │ │ │ │ movs r7, r4 │ │ │ │ - add r6, sp, #328 @ 0x148 │ │ │ │ + add r6, sp, #264 @ 0x108 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c4204 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #56] @ (1c4258 ) │ │ │ │ ldr r2, [pc, #56] @ (1c425c ) │ │ │ │ ldr r1, [pc, #60] @ (1c4260 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 1c4244 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -150345,39 +150344,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrd r0, r0, [ip, #-204] @ 0xcc │ │ │ │ - add r5, sp, #888 @ 0x378 │ │ │ │ + strd r0, r0, [ip, #-204] @ 0xcc │ │ │ │ + add r5, sp, #824 @ 0x338 │ │ │ │ movs r7, r4 │ │ │ │ - add r5, sp, #968 @ 0x3c8 │ │ │ │ + add r5, sp, #904 @ 0x388 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c4264 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #56] @ (1c42b8 ) │ │ │ │ ldr r2, [pc, #56] @ (1c42bc ) │ │ │ │ ldr r1, [pc, #60] @ (1c42c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 1c42a4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -150386,39 +150385,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrd r0, r0, [ip], #204 @ 0xcc │ │ │ │ - add r5, sp, #504 @ 0x1f8 │ │ │ │ + strd r0, r0, [ip], #204 @ 0xcc │ │ │ │ + add r5, sp, #440 @ 0x1b8 │ │ │ │ movs r7, r4 │ │ │ │ - add r5, sp, #584 @ 0x248 │ │ │ │ + add r5, sp, #520 @ 0x208 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c42c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #56] @ (1c4318 ) │ │ │ │ ldr r2, [pc, #56] @ (1c431c ) │ │ │ │ ldr r1, [pc, #60] @ (1c4320 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 1c4304 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -150427,18 +150426,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia.w ip, {r0, r1, r4, r5} │ │ │ │ - add r5, sp, #120 @ 0x78 │ │ │ │ + stmia.w ip, {r0, r1, r4, r5} │ │ │ │ + add r5, sp, #56 @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ - add r5, sp, #200 @ 0xc8 │ │ │ │ + add r5, sp, #136 @ 0x88 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 1c438a │ │ │ │ @@ -150480,18 +150479,18 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r5, sp, #16 │ │ │ │ - movs r2, r5 │ │ │ │ add r4, sp, #976 @ 0x3d0 │ │ │ │ movs r2, r5 │ │ │ │ + add r4, sp, #912 @ 0x390 │ │ │ │ + movs r2, r5 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 1c43ba │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ @@ -150546,17 +150545,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (1c4448 ) │ │ │ │ add r0, pc │ │ │ │ b.n 1c4418 │ │ │ │ - add r4, sp, #328 @ 0x148 │ │ │ │ + add r4, sp, #264 @ 0x108 │ │ │ │ movs r2, r5 │ │ │ │ - add r4, sp, #256 @ 0x100 │ │ │ │ + add r4, sp, #192 @ 0xc0 │ │ │ │ movs r2, r5 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -150804,15 +150803,15 @@ │ │ │ │ movs r0, r7 │ │ │ │ pop {r1, r2, r4, r6, r7, pc} │ │ │ │ movs r0, r7 │ │ │ │ pop {r3, r7, pc} │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #568 @ 0x238 │ │ │ │ + add r1, sp, #504 @ 0x1f8 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -150990,15 +150989,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (1c495c ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1c47fc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -151071,15 +151070,15 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #832 @ (adr r7, 1c4ca0 ) │ │ │ │ + add r7, pc, #768 @ (adr r7, 1c4c60 ) │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c4960 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -151177,27 +151176,27 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (1c4a68 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - add r6, pc, #440 @ (adr r6, 1c4c0c ) │ │ │ │ + add r6, pc, #376 @ (adr r6, 1c4bcc ) │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #456 @ (adr r6, 1c4c20 ) │ │ │ │ + add r6, pc, #392 @ (adr r6, 1c4be0 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #504 @ (adr r6, 1c4c54 ) │ │ │ │ + add r6, pc, #440 @ (adr r6, 1c4c14 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #888 @ (adr r6, 1c4dd8 ) │ │ │ │ + add r6, pc, #824 @ (adr r6, 1c4d98 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #712 @ (adr r6, 1c4d2c ) │ │ │ │ + add r6, pc, #648 @ (adr r6, 1c4cec ) │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #504 @ (adr r6, 1c4c60 ) │ │ │ │ + add r6, pc, #440 @ (adr r6, 1c4c20 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #952 @ (adr r6, 1c4e24 ) │ │ │ │ + add r6, pc, #888 @ (adr r6, 1c4de4 ) │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c4a6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -151241,15 +151240,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (1c4bfc ) │ │ │ │ ldr r1, [pc, #300] @ (1c4c00 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r7 │ │ │ │ blx 16123c │ │ │ │ ldr r2, [pc, #280] @ (1c4c04 ) │ │ │ │ ldr r3, [pc, #264] @ (1c4bf4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -151274,15 +151273,15 @@ │ │ │ │ ldr r3, [pc, #228] @ (1c4c0c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #224] @ (1c4c10 ) │ │ │ │ add r1, pc │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 1c4ae2 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 1c4aca │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 1c4aca │ │ │ │ @@ -151321,79 +151320,79 @@ │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (1c4c1c ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 1c4ae8 │ │ │ │ ldr r2, [pc, #116] @ (1c4c20 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #116] @ (1c4c24 ) │ │ │ │ ldr r1, [pc, #120] @ (1c4c28 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1c4ae2 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r3, [pc, #96] @ (1c4c2c ) │ │ │ │ mov r1, r0 │ │ │ │ movw r2, #397 @ 0x18d │ │ │ │ add r3, pc │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ ldr r3, [pc, #88] @ (1c4c30 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #80] @ (1c4c34 ) │ │ │ │ add r1, pc │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 1c4ae2 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r2, #28] │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #744 @ (adr r6, 1c4ee4 ) │ │ │ │ + add r6, pc, #680 @ (adr r6, 1c4ea4 ) │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1c4d90 │ │ │ │ + b.n 1c4d70 │ │ │ │ movs r3, r6 │ │ │ │ - add r6, pc, #448 @ (adr r6, 1c4dc4 ) │ │ │ │ + add r6, pc, #384 @ (adr r6, 1c4d84 ) │ │ │ │ movs r7, r4 │ │ │ │ ldrb r4, [r5, #26] │ │ │ │ movs r0, r7 │ │ │ │ - add r6, pc, #344 @ (adr r6, 1c4d64 ) │ │ │ │ + add r6, pc, #280 @ (adr r6, 1c4d24 ) │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1c4cf0 │ │ │ │ + b.n 1c4cd0 │ │ │ │ movs r3, r6 │ │ │ │ - add r6, pc, #96 @ (adr r6, 1c4c74 ) │ │ │ │ + add r6, pc, #32 @ (adr r6, 1c4c34 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r5, pc, #816 @ (adr r5, 1c4f48 ) │ │ │ │ + add r5, pc, #752 @ (adr r5, 1c4f08 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r5, pc, #704 @ (adr r5, 1c4edc ) │ │ │ │ + add r5, pc, #640 @ (adr r5, 1c4e9c ) │ │ │ │ movs r7, r4 │ │ │ │ - svc 254 @ 0xfe │ │ │ │ + svc 238 @ 0xee │ │ │ │ movs r3, r6 │ │ │ │ - add r5, pc, #944 @ (adr r5, 1c4fd4 ) │ │ │ │ + add r5, pc, #880 @ (adr r5, 1c4f94 ) │ │ │ │ movs r7, r4 │ │ │ │ - svc 234 @ 0xea │ │ │ │ + svc 218 @ 0xda │ │ │ │ movs r3, r6 │ │ │ │ - add r5, pc, #576 @ (adr r5, 1c4e6c ) │ │ │ │ + add r5, pc, #512 @ (adr r5, 1c4e2c ) │ │ │ │ movs r7, r4 │ │ │ │ - add r5, pc, #656 @ (adr r5, 1c4ec0 ) │ │ │ │ + add r5, pc, #592 @ (adr r5, 1c4e80 ) │ │ │ │ movs r7, r4 │ │ │ │ - svc 190 @ 0xbe │ │ │ │ + svc 174 @ 0xae │ │ │ │ movs r3, r6 │ │ │ │ - add r5, pc, #408 @ (adr r5, 1c4dd0 ) │ │ │ │ + add r5, pc, #344 @ (adr r5, 1c4d90 ) │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c4c38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -151533,26 +151532,26 @@ │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r1, #21] │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bl 1b8d8e │ │ │ │ - str r4, [r1, #48] @ 0x30 │ │ │ │ + str r4, [r7, #44] @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ str??.w pc, [r7, #255]! │ │ │ │ ldrb r0, [r2, #18] │ │ │ │ movs r0, r7 │ │ │ │ - add r4, pc, #808 @ (adr r4, 1c50c8 ) │ │ │ │ + add r4, pc, #744 @ (adr r4, 1c5088 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r4, pc, #368 @ (adr r4, 1c4f14 ) │ │ │ │ + add r4, pc, #304 @ (adr r4, 1c4ed4 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r4, pc, #568 @ (adr r4, 1c4fe0 ) │ │ │ │ + add r4, pc, #504 @ (adr r4, 1c4fa0 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r4, pc, #344 @ (adr r4, 1c4f04 ) │ │ │ │ + add r4, pc, #280 @ (adr r4, 1c4ec4 ) │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c4dac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -151655,15 +151654,15 @@ │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, #13] │ │ │ │ movs r0, r7 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #696 @ (adr r3, 1c5170 ) │ │ │ │ + add r3, pc, #632 @ (adr r3, 1c5130 ) │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c4eb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -151791,23 +151790,23 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 1625e0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 1c4fce │ │ │ │ nop │ │ │ │ ldrb r2, [r1, #11] │ │ │ │ movs r0, r7 │ │ │ │ - add r3, pc, #192 @ (adr r3, 1c50d0 ) │ │ │ │ + add r3, pc, #128 @ (adr r3, 1c5090 ) │ │ │ │ movs r7, r4 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #1008 @ (adr r2, 1c5408 ) │ │ │ │ + add r2, pc, #944 @ (adr r2, 1c53c8 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r3, pc, #64 @ (adr r3, 1c505c ) │ │ │ │ + add r3, pc, #0 @ (adr r3, 1c501c ) │ │ │ │ movs r7, r4 │ │ │ │ - add r2, pc, #576 @ (adr r2, 1c5260 ) │ │ │ │ + add r2, pc, #512 @ (adr r2, 1c5220 ) │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c5020 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ @@ -151825,26 +151824,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (1c524c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 2c00fc │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c00ec │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #492] @ (1c5250 ) │ │ │ │ ldr r2, [pc, #492] @ (1c5254 ) │ │ │ │ ldr r1, [pc, #496] @ (1c5258 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 162294 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -152032,39 +152031,39 @@ │ │ │ │ nop │ │ │ │ ldrb r4, [r3, #5] │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r0, #5] │ │ │ │ movs r0, r7 │ │ │ │ - blt.n 1c52bc │ │ │ │ + blt.n 1c529c │ │ │ │ movs r3, r6 │ │ │ │ - cdp 0, 1, cr0, cr0, cr6, {1} │ │ │ │ - @ instruction: 0xf3a60026 │ │ │ │ + cdp 0, 0, cr0, cr0, cr6, {1} │ │ │ │ + @ instruction: 0xf3960026 │ │ │ │ str r4, [r0, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 1c5248 │ │ │ │ + b.n 1c5228 │ │ │ │ movs r2, r5 │ │ │ │ - add r2, pc, #280 @ (adr r2, 1c5380 ) │ │ │ │ + add r2, pc, #216 @ (adr r2, 1c5340 ) │ │ │ │ movs r7, r4 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, pc, #40 @ (adr r2, 1c5298 ) │ │ │ │ + add r1, pc, #1000 @ (adr r1, 1c5658 ) │ │ │ │ movs r7, r4 │ │ │ │ strb r4, [r7, #31] │ │ │ │ movs r0, r7 │ │ │ │ str r6, [r5, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, pc, #600 @ (adr r1, 1c54d4 ) │ │ │ │ + add r1, pc, #536 @ (adr r1, 1c5494 ) │ │ │ │ movs r7, r4 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #24 @ (adr r1, 1c529c ) │ │ │ │ + add r0, pc, #984 @ (adr r0, 1c565c ) │ │ │ │ movs r7, r4 │ │ │ │ - add r1, pc, #240 @ (adr r1, 1c5378 ) │ │ │ │ + add r1, pc, #176 @ (adr r1, 1c5338 ) │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c5288 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -152267,24 +152266,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2c00fc │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c00ec │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #288] @ (1c55c0 ) │ │ │ │ ldr r1, [pc, #288] @ (1c55c4 ) │ │ │ │ add.w r3, r9, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 16056c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 162a18 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -152385,31 +152384,31 @@ │ │ │ │ b.n 1c552c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r5, #20] │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 1c55fc │ │ │ │ + bvc.n 1c55dc │ │ │ │ movs r3, r6 │ │ │ │ - ldrd r0, r0, [r6, #152] @ 0x98 │ │ │ │ - vhadd.s32 d16, d10, d22 │ │ │ │ + strd r0, r0, [r6, #152] @ 0x98 │ │ │ │ + vhadd.s16 d16, d10, d22 │ │ │ │ str r4, [r1, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r6, [sp, #608] @ 0x260 │ │ │ │ movs r7, r4 │ │ │ │ str r6, [r7, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r2, [r1, #17] │ │ │ │ movs r0, r7 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r3, [sp, #696] @ 0x2b8 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r5, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r5, [sp, #872] @ 0x368 │ │ │ │ movs r7, r4 │ │ │ │ str r0, [r4, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 001c55e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -152447,15 +152446,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r5, #11 │ │ │ │ + lsls r4, r3, #11 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001c5654 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -152936,23 +152935,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, #4] │ │ │ │ movs r0, r7 │ │ │ │ strb r2, [r0, #3] │ │ │ │ movs r0, r7 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #400] @ 0x190 │ │ │ │ + ldr r2, [sp, #336] @ 0x150 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [sp, #288] @ 0x120 │ │ │ │ + ldr r2, [sp, #224] @ 0xe0 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r1, [sp, #640] @ 0x280 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c5b24 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -153906,20 +153905,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 1c638c │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 1c64e6 │ │ │ │ b.n 1c6396 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -154059,23 +154058,23 @@ │ │ │ │ movs r0, r7 │ │ │ │ b.n 1c5e8e │ │ │ │ @ instruction: 0xffffe349 │ │ │ │ @ instruction: 0xffff2b78 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #976] @ 0x3d0 │ │ │ │ + str r3, [sp, #912] @ 0x390 │ │ │ │ movs r7, r4 │ │ │ │ - str r3, [sp, #680] @ 0x2a8 │ │ │ │ + str r3, [sp, #616] @ 0x268 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r7!, {r1, r2, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [sp, #944] @ 0x3b0 │ │ │ │ + str r0, [sp, #880] @ 0x370 │ │ │ │ movs r7, r4 │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ movs r7, r4 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 1c6ff0 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ @@ -154846,23 +154845,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 1c6c40 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -155171,33 +155170,33 @@ │ │ │ │ b.w 1c5d6a │ │ │ │ bgt.n 1c7382 │ │ │ │ vtbl.8 d29, {d31- instruction: 0xffff2b78 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00ea │ │ │ │ + bkpt 0x00da │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r2, #0] │ │ │ │ + ldrh r0, [r0, #0] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r1, #2] │ │ │ │ + ldrh r4, [r7, #0] │ │ │ │ movs r7, r4 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #52] @ 0x34 │ │ │ │ + strh r4, [r5, #52] @ 0x34 │ │ │ │ movs r7, r4 │ │ │ │ - strh r6, [r4, #50] @ 0x32 │ │ │ │ + strh r6, [r2, #50] @ 0x32 │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r0, 1c72d6 │ │ │ │ + cbnz r0, 1c72d2 │ │ │ │ movs r3, r6 │ │ │ │ - strh r4, [r1, #20] │ │ │ │ + strh r4, [r7, #18] │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r6, 1c72cc │ │ │ │ + cbnz r6, 1c72c8 │ │ │ │ movs r3, r6 │ │ │ │ - strh r2, [r1, #18] │ │ │ │ + strh r2, [r7, #16] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c72c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -155289,15 +155288,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r6, [r1, #12] │ │ │ │ + strh r6, [r7, #10] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c73bc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -155317,15 +155316,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r0, [r2, #10] │ │ │ │ + strh r0, [r0, #10] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c7400 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -155425,49 +155424,49 @@ │ │ │ │ beq.n 1c7552 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1c7558 │ │ │ │ ldr r0, [pc, #140] @ (1c7580 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 40bdac │ │ │ │ + bl 40bd9c │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (1c7584 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 40bdac │ │ │ │ + bl 40bd9c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 40bdac │ │ │ │ + bl 40bd9c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1c7448 │ │ │ │ movs r7, #1 │ │ │ │ b.n 1c74c4 │ │ │ │ ldr r0, [pc, #72] @ (1c7588 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [pc, #68] @ (1c758c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40bdac │ │ │ │ + bl 40bd9c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c74ec │ │ │ │ ldr r1, [pc, #60] @ (1c7590 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1c74f2 │ │ │ │ ldr r1, [pc, #56] @ (1c7594 ) │ │ │ │ @@ -155483,25 +155482,25 @@ │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 1c761e │ │ │ │ vmlal.u q10, d31, d30[0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r6, [r7, r3] │ │ │ │ movs r0, r7 │ │ │ │ - strh r2, [r3, #12] │ │ │ │ + strh r2, [r1, #12] │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r0, #14] │ │ │ │ + strh r2, [r6, #12] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r6, [r7, #31] │ │ │ │ + ldrb r6, [r5, #31] │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r3, #0] │ │ │ │ + strh r2, [r1, #0] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r4, [r3, #31] │ │ │ │ + ldrb r4, [r1, #31] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r6, [r2, #31] │ │ │ │ + ldrb r6, [r0, #31] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c7598 : │ │ │ │ ldr r3, [pc, #8] @ (1c75a4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -156351,19 +156350,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1c7e00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, sp, #712 @ 0x2c8 │ │ │ │ + add r5, sp, #648 @ 0x288 │ │ │ │ movs r3, r6 │ │ │ │ - ldrb r4, [r1, #4] │ │ │ │ + ldrb r4, [r7, #3] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r0, [r4, #4] │ │ │ │ + ldrb r0, [r2, #4] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c7e04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -156408,15 +156407,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c7f14 │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -156442,15 +156441,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 1ff398 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 1c7f28 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1c7e5a │ │ │ │ @@ -156463,15 +156462,15 @@ │ │ │ │ beq.n 1c7e5a │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (1c7f5c ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 1c7e5a │ │ │ │ ldr r3, [pc, #72] @ (1c7f60 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -156497,19 +156496,19 @@ │ │ │ │ ldr r3, [pc, #232] @ (1c8040 ) │ │ │ │ movs r0, r7 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #432 @ 0x1b0 │ │ │ │ + add r4, sp, #368 @ 0x170 │ │ │ │ movs r3, r6 │ │ │ │ - strb r6, [r4, #31] │ │ │ │ + strb r6, [r2, #31] │ │ │ │ movs r7, r4 │ │ │ │ - strb r2, [r7, #31] │ │ │ │ + strb r2, [r5, #31] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c7f70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -156549,15 +156548,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 160f98 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c7fb8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fb1f4 │ │ │ │ + bl 3fb1e4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 1c7ff0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 160444 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -156578,27 +156577,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (1c8044 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 160f98 │ │ │ │ b.n 1c7fb4 │ │ │ │ nop │ │ │ │ - strb r4, [r7, #3] │ │ │ │ + strb r4, [r5, #3] │ │ │ │ movs r2, r5 │ │ │ │ strh r6, [r6, #34] @ 0x22 │ │ │ │ movs r0, r7 │ │ │ │ - strb r2, [r7, #31] │ │ │ │ + strb r2, [r5, #31] │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r6, #30] │ │ │ │ + strb r0, [r4, #30] │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, r6, #3 │ │ │ │ + subs r2, r4, #3 │ │ │ │ movs r5, r5 │ │ │ │ - adds r5, #40 @ 0x28 │ │ │ │ + adds r5, #24 │ │ │ │ movs r2, r5 │ │ │ │ - strb r6, [r0, #29] │ │ │ │ + strb r6, [r6, #28] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c8048 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -156674,46 +156673,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 166b88 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 2bc2f0 │ │ │ │ + bl 2bc2e0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c80fe │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3b8928 │ │ │ │ - strb r6, [r7, #26] │ │ │ │ + b.w 3b8918 │ │ │ │ + strb r6, [r5, #26] │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r1, #27] │ │ │ │ + strb r4, [r7, #26] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c8164 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -156751,15 +156750,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (1c834c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 1c8332 │ │ │ │ ldr.w r8, [pc, #368] @ 1c8350 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (1c8354 ) │ │ │ │ ldr.w r9, [pc, #368] @ 1c8358 │ │ │ │ add r8, pc │ │ │ │ @@ -156793,145 +156792,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 1c8332 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 1c825e │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (1c835c ) │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c81f0 │ │ │ │ ldr r1, [pc, #236] @ (1c8360 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c81f6 │ │ │ │ ldr r1, [pc, #220] @ (1c8364 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c81fe │ │ │ │ ldr r1, [pc, #204] @ (1c8368 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c8206 │ │ │ │ ldr r1, [pc, #184] @ (1c836c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c820e │ │ │ │ ldr r1, [pc, #168] @ (1c8370 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c8216 │ │ │ │ ldr r1, [pc, #148] @ (1c8374 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c821e │ │ │ │ ldr r1, [pc, #132] @ (1c8378 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c8226 │ │ │ │ ldr r1, [pc, #112] @ (1c837c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c822e │ │ │ │ ldr r1, [pc, #96] @ (1c8380 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 1c8234 │ │ │ │ mov r0, sl │ │ │ │ - bl 3b8f04 │ │ │ │ + bl 3b8ef4 │ │ │ │ b.n 1c819e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [pc, #112] @ (1c83b4 ) │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0x47f6 │ │ │ │ movs r0, r7 │ │ │ │ - strb r6, [r2, #24] │ │ │ │ + strb r6, [r0, #24] │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r2, #24] │ │ │ │ + strb r0, [r0, #24] │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r3, #24] │ │ │ │ + strb r6, [r1, #24] │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r6, #24] │ │ │ │ + strb r4, [r4, #24] │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r2, #23] │ │ │ │ + strb r0, [r0, #23] │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r3, #23] │ │ │ │ + strb r0, [r1, #23] │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r3, #23] │ │ │ │ + strb r4, [r1, #23] │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r3, #23] │ │ │ │ + strb r6, [r1, #23] │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r4, #23] │ │ │ │ + strb r0, [r2, #23] │ │ │ │ movs r7, r4 │ │ │ │ - strb r2, [r4, #23] │ │ │ │ + strb r2, [r2, #23] │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r4, #23] │ │ │ │ + strb r0, [r2, #23] │ │ │ │ movs r7, r4 │ │ │ │ - strb r2, [r4, #23] │ │ │ │ + strb r2, [r2, #23] │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r4, #23] │ │ │ │ + strb r4, [r2, #23] │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r4, #23] │ │ │ │ + strb r6, [r2, #23] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c8384 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -156967,99 +156966,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 1c8486 │ │ │ │ ldr r2, [pc, #348] @ (1c8540 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (1c8544 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c84c4 │ │ │ │ ldr r2, [pc, #332] @ (1c8548 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (1c854c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c84d0 │ │ │ │ ldr r2, [pc, #320] @ (1c8550 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (1c8554 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c84ca │ │ │ │ ldr r2, [pc, #304] @ (1c8558 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (1c855c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 1c844e │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c84d6 │ │ │ │ ldr r2, [pc, #288] @ (1c8560 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (1c8564 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #272] @ (1c8568 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f662c │ │ │ │ + bl 3f661c │ │ │ │ ldr r1, [pc, #256] @ (1c856c ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 16087c │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1c84dc │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3fb11c │ │ │ │ + bl 3fb10c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 389f1c │ │ │ │ + bl 389f0c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c83e2 │ │ │ │ ldr r2, [pc, #176] @ (1c8570 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1c83e6 │ │ │ │ @@ -157075,17 +157074,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (1c8580 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1c8442 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (1c8584 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b8e50 │ │ │ │ + bl 3b8e40 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #144] @ (1c8588 ) │ │ │ │ ldr r3, [pc, #44] @ (1c8528 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -157107,55 +157106,55 @@ │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, lr │ │ │ │ movs r0, r7 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #21] │ │ │ │ + strb r0, [r1, #21] │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #21] │ │ │ │ - movs r7, r4 │ │ │ │ - pop {r2, r5, r7} │ │ │ │ - movs r3, r5 │ │ │ │ - strb r6, [r3, #21] │ │ │ │ - movs r7, r4 │ │ │ │ - pop {r1, r2, r3, r7} │ │ │ │ - movs r3, r5 │ │ │ │ - strb r0, [r3, #21] │ │ │ │ + strb r2, [r1, #21] │ │ │ │ movs r7, r4 │ │ │ │ - pop {r3, r4, r5, r6} │ │ │ │ + pop {r2, r4, r7} │ │ │ │ movs r3, r5 │ │ │ │ strb r6, [r1, #21] │ │ │ │ movs r7, r4 │ │ │ │ - pop {r1, r5, r6} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r3, r5 │ │ │ │ strb r0, [r1, #21] │ │ │ │ movs r7, r4 │ │ │ │ - pop {r3, r6} │ │ │ │ + pop {r3, r5, r6} │ │ │ │ movs r3, r5 │ │ │ │ strb r6, [r7, #20] │ │ │ │ movs r7, r4 │ │ │ │ + pop {r1, r4, r6} │ │ │ │ + movs r3, r5 │ │ │ │ strb r0, [r7, #20] │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r6, #20] │ │ │ │ + pop {r3, r4, r5} │ │ │ │ + movs r3, r5 │ │ │ │ + strb r6, [r5, #20] │ │ │ │ movs r7, r4 │ │ │ │ - lsls r0, r5, #10 │ │ │ │ + strb r0, [r5, #20] │ │ │ │ movs r7, r4 │ │ │ │ - lsls r2, r4, #10 │ │ │ │ + strb r4, [r4, #20] │ │ │ │ movs r7, r4 │ │ │ │ - lsls r4, r3, #10 │ │ │ │ + lsls r0, r3, #10 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r6, r2, #10 │ │ │ │ + lsls r2, r2, #10 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r0, r2, #10 │ │ │ │ + lsls r4, r1, #10 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r2, r4, #21 │ │ │ │ + lsls r6, r0, #10 │ │ │ │ + movs r7, r4 │ │ │ │ + lsls r0, r0, #10 │ │ │ │ + movs r7, r4 │ │ │ │ + asrs r2, r2, #21 │ │ │ │ movs r7, r5 │ │ │ │ add lr, r3 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 001c858c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -157164,47 +157163,47 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 1c9858 │ │ │ │ ldr r1, [pc, #68] @ (1c85e8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 1c85d4 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 1c85ce │ │ │ │ ldr r2, [pc, #52] @ (1c85ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (1c85f0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 3e3404 │ │ │ │ + b.w 3e33f4 │ │ │ │ ldr r2, [pc, #36] @ (1c85f4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1c85ba │ │ │ │ ldr r1, [pc, #32] @ (1c85f8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 3e3404 │ │ │ │ - strb r0, [r2, #16] │ │ │ │ + b.w 3e33f4 │ │ │ │ + strb r0, [r0, #16] │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #32 │ │ │ │ + movs r1, #16 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1c8888 │ │ │ │ + b.n 1c8868 │ │ │ │ movs r7, r4 │ │ │ │ - ble.n 1c86e8 │ │ │ │ + ble.n 1c86c8 │ │ │ │ movs r4, r5 │ │ │ │ - strb r0, [r6, #15] │ │ │ │ + strb r0, [r4, #15] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c85fc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -157212,20 +157211,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 1c98a4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (1c862c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 3b8acc │ │ │ │ + b.w 3b8abc │ │ │ │ nop │ │ │ │ - b.n 1c880c │ │ │ │ + b.n 1c87ec │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c8630 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -157250,17 +157249,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (1c86b8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b8f40 │ │ │ │ + bl 3b8f30 │ │ │ │ ldr r2, [pc, #52] @ (1c86bc ) │ │ │ │ ldr r3, [pc, #44] @ (1c86b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -157275,15 +157274,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ muls r2, r2 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #13] │ │ │ │ + strb r0, [r2, #13] │ │ │ │ movs r7, r4 │ │ │ │ orrs r0, r2 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 001c86c0 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 1c98e8 │ │ │ │ @@ -157308,31 +157307,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ ldr r1, [pc, #152] @ (1c879c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #144] @ (1c87a0 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 2bc2f0 │ │ │ │ + bl 2bc2e0 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 1c877e │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -157363,31 +157362,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (1c87a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1c8754 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, r6 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 1c885c │ │ │ │ + bcs.n 1c883c │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r0, #2 │ │ │ │ + lsls r6, r6, #1 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r2, #162 @ 0xa2 │ │ │ │ + cmp r2, #146 @ 0x92 │ │ │ │ movs r2, r5 │ │ │ │ negs r0, r0 │ │ │ │ movs r0, r7 │ │ │ │ - strb r6, [r5, #9] │ │ │ │ + strb r6, [r3, #9] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c87ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -157400,26 +157399,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ ldr r1, [pc, #104] @ (1c8844 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #96] @ (1c8848 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 1f8100 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -157444,18 +157443,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ rors r6, r2 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 1c8750 │ │ │ │ + bne.n 1c8930 │ │ │ │ movs r0, r5 │ │ │ │ - vaddl.u32 q0, d12, d24 │ │ │ │ - cmp r1, #200 @ 0xc8 │ │ │ │ + vaddl.u16 q0, d12, d24 │ │ │ │ + cmp r1, #184 @ 0xb8 │ │ │ │ movs r2, r5 │ │ │ │ sbcs r2, r1 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 001c8850 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -157561,15 +157560,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (1c899c ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 1f60cc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 244d58 │ │ │ │ @@ -157592,15 +157591,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ eors r2, r3 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #144 @ 0x90 │ │ │ │ + cmp r6, #128 @ 0x80 │ │ │ │ movs r5, r5 │ │ │ │ ands r6, r5 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 001c89a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -157643,71 +157642,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (1c8cd8 ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c8c9a │ │ │ │ ldr r1, [pc, #692] @ (1c8cdc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #688] @ (1c8ce0 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #676] @ (1c8ce4 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #668] @ (1c8ce8 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #656] @ (1c8cec ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #648] @ (1c8cf0 ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c8c78 │ │ │ │ ldr r2, [pc, #628] @ (1c8cf4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (1c8cf8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c8c72 │ │ │ │ ldr r2, [pc, #612] @ (1c8cfc ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (1c8d00 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c89ea │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b933c │ │ │ │ + bl 3b932c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #584] @ (1c8d04 ) │ │ │ │ ldr r3, [pc, #528] @ (1c8ccc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -157726,166 +157725,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (1c8cd8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c8c8e │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c8c7e │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1c8aa4 │ │ │ │ ldr r1, [pc, #476] @ (1c8d08 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1c8aa4 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (1c8cd8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c8c94 │ │ │ │ ldr r1, [pc, #440] @ (1c8d0c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #432] @ (1c8d10 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #424] @ (1c8d14 ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #412] @ (1c8d18 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #404] @ (1c8d1c ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #392] @ (1c8d20 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #384] @ (1c8d24 ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #372] @ (1c8d28 ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1c8aa4 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (1c8cd8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c8ca0 │ │ │ │ ldr r1, [pc, #332] @ (1c8d2c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #328] @ (1c8d30 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #316] @ (1c8d34 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #308] @ (1c8d38 ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1c8aa4 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (1c8cd8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c8ca6 │ │ │ │ ldr r1, [pc, #268] @ (1c8d3c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #260] @ (1c8d40 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #252] @ (1c8d44 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #240] @ (1c8d48 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #232] @ (1c8d4c ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1c8aa4 │ │ │ │ ldr r2, [pc, #220] @ (1c8d50 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1c8a9a │ │ │ │ ldr r2, [pc, #216] @ (1c8d54 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1c8a82 │ │ │ │ ldr r1, [pc, #216] @ (1c8d58 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1c8b14 │ │ │ │ ldr r3, [pc, #204] @ (1c8d5c ) │ │ │ │ add r3, pc │ │ │ │ b.n 1c8b02 │ │ │ │ ldr r3, [pc, #200] @ (1c8d60 ) │ │ │ │ add r3, pc │ │ │ │ b.n 1c8b52 │ │ │ │ @@ -157909,95 +157908,95 @@ │ │ │ │ blx 160584 │ │ │ │ subs r7, #220 @ 0xdc │ │ │ │ movs r0, r7 │ │ │ │ subs r7, #210 @ 0xd2 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #0] │ │ │ │ + strb r6, [r1, #0] │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r3, #3] │ │ │ │ + strb r4, [r1, #3] │ │ │ │ movs r7, r4 │ │ │ │ movs r7, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #124] @ 0x7c │ │ │ │ + ldr r4, [r1, #124] @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r5, #124] @ 0x7c │ │ │ │ + ldr r4, [r3, #124] @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r5, #124] @ 0x7c │ │ │ │ + ldr r6, [r3, #124] @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r6, #124] @ 0x7c │ │ │ │ + ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r6, #124] @ 0x7c │ │ │ │ + ldr r2, [r4, #124] @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r6, #124] @ 0x7c │ │ │ │ + ldr r2, [r4, #124] @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb608 │ │ │ │ + push {r3, r4, r5, r6, r7, lr} │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [r5, #124] @ 0x7c │ │ │ │ + ldr r2, [r3, #124] @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + push {r5, r6, r7, lr} │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [r4, #124] @ 0x7c │ │ │ │ + ldr r6, [r2, #124] @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ subs r6, #220 @ 0xdc │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [r6, #112] @ 0x70 │ │ │ │ + ldr r4, [r4, #112] @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r5, #104] @ 0x68 │ │ │ │ + ldr r6, [r3, #104] @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r6, #112] @ 0x70 │ │ │ │ + ldr r6, [r4, #112] @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r2, #108] @ 0x6c │ │ │ │ + ldr r0, [r0, #108] @ 0x6c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r5, #112] @ 0x70 │ │ │ │ + ldr r6, [r3, #112] @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r0, #108] @ 0x6c │ │ │ │ + ldr r4, [r6, #104] @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r5, #112] @ 0x70 │ │ │ │ + ldr r2, [r3, #112] @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r6, #112] @ 0x70 │ │ │ │ + ldr r0, [r4, #112] @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ + ldr r0, [r3, #104] @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r4, #96] @ 0x60 │ │ │ │ + ldr r4, [r2, #96] @ 0x60 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r5, #104] @ 0x68 │ │ │ │ + ldr r4, [r3, #104] @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r2, #100] @ 0x64 │ │ │ │ + ldr r6, [r0, #100] @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r2, #100] @ 0x64 │ │ │ │ + ldr r6, [r0, #100] @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r2, #92] @ 0x5c │ │ │ │ + ldr r2, [r0, #92] @ 0x5c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r3, #100] @ 0x64 │ │ │ │ + ldr r2, [r1, #100] @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r0, #96] @ 0x60 │ │ │ │ + ldr r4, [r6, #92] @ 0x5c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r4, #92] @ 0x5c │ │ │ │ + ldr r6, [r2, #92] @ 0x5c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r6, #92] @ 0x5c │ │ │ │ + ldr r6, [r4, #92] @ 0x5c │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xfaf40026 │ │ │ │ - @ instruction: 0xfaee0026 │ │ │ │ - ldr r2, [r2, #96] @ 0x60 │ │ │ │ + @ instruction: 0xfae40026 │ │ │ │ + @ instruction: 0xfade0026 │ │ │ │ + ldr r2, [r0, #96] @ 0x60 │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ + str r0, [r4, #60] @ 0x3c │ │ │ │ movs r2, r5 │ │ │ │ - str r2, [r5, #60] @ 0x3c │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ movs r2, r5 │ │ │ │ - str r4, [r4, #60] @ 0x3c │ │ │ │ + str r4, [r2, #60] @ 0x3c │ │ │ │ movs r2, r5 │ │ │ │ - str r6, [r3, #60] @ 0x3c │ │ │ │ + str r6, [r1, #60] @ 0x3c │ │ │ │ movs r2, r5 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r1, #60] @ 0x3c │ │ │ │ movs r2, r5 │ │ │ │ - ldr r7, [sp, #408] @ 0x198 │ │ │ │ + ldr r7, [sp, #344] @ 0x158 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r5, #96] @ 0x60 │ │ │ │ + ldr r6, [r3, #96] @ 0x60 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c8d78 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -158016,20 +158015,20 @@ │ │ │ │ bl 1c9acc │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1c8db4 │ │ │ │ ldr r1, [pc, #76] @ (1c8df8 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 244d58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b8b08 │ │ │ │ + bl 3b8af8 │ │ │ │ ldr r2, [pc, #56] @ (1c8dfc ) │ │ │ │ ldr r3, [pc, #44] @ (1c8df4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -158045,15 +158044,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #10 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 1c8eb0 │ │ │ │ + bls.n 1c8e90 │ │ │ │ movs r7, r4 │ │ │ │ subs r3, #210 @ 0xd2 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 001c8e00 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -158074,19 +158073,19 @@ │ │ │ │ bl 1c995c │ │ │ │ cbz r0, 1c8e48 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (1c8e94 ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 1c8e78 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b8fb8 │ │ │ │ + bl 3b8fa8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #68] @ (1c8e98 ) │ │ │ │ ldr r3, [pc, #60] @ (1c8e90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158103,26 +158102,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (1c8e9c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1c8e42 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ subs r3, #130 @ 0x82 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #76] @ 0x4c │ │ │ │ + ldr r2, [r0, #76] @ 0x4c │ │ │ │ movs r7, r4 │ │ │ │ subs r3, #68 @ 0x44 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [r3, #72] @ 0x48 │ │ │ │ + ldr r4, [r1, #72] @ 0x48 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #324] @ (1c8ff8 ) │ │ │ │ @@ -158136,91 +158135,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #316] @ (1c9004 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1c8faa │ │ │ │ movs r0, #32 │ │ │ │ blx 16056c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c6410 │ │ │ │ + bl 2c6400 │ │ │ │ blx 162a18 │ │ │ │ ldr r3, [pc, #280] @ (1c9008 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #280] @ (1c900c ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 2c5b74 │ │ │ │ + bl 2c5b64 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #268] @ (1c9010 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2c55f8 │ │ │ │ + bl 2c55e8 │ │ │ │ ldr r1, [pc, #260] @ (1c9014 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c55f8 │ │ │ │ + bl 2c55e8 │ │ │ │ ldr r1, [pc, #248] @ (1c9018 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c55f8 │ │ │ │ + bl 2c55e8 │ │ │ │ ldr r1, [pc, #240] @ (1c901c ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c55f8 │ │ │ │ + bl 2c55e8 │ │ │ │ ldr r1, [pc, #228] @ (1c9020 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2c55f8 │ │ │ │ + bl 2c55e8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c8fd4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 40bcac │ │ │ │ + bl 40bc9c │ │ │ │ ldr r2, [pc, #204] @ (1c9024 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #204] @ (1c9028 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c5c64 │ │ │ │ + bl 2c5c54 │ │ │ │ ldr r1, [pc, #196] @ (1c902c ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c842c │ │ │ │ + bl 2c841c │ │ │ │ mov r5, r0 │ │ │ │ - bl 3f9204 │ │ │ │ + bl 3f91f4 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 389f1c │ │ │ │ + bl 389f0c │ │ │ │ mov r0, r8 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ cbz r5, 1c8f9c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 1c8fe6 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ cbz r3, 1c8fda │ │ │ │ movs r0, #8 │ │ │ │ @@ -158245,60 +158244,60 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 1c8f56 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ b.n 1c8f9c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (1c9034 ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ ldr r1, [pc, #76] @ (1c9038 ) │ │ │ │ ldr r0, [pc, #76] @ (1c903c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ subs r2, #224 @ 0xe0 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r2, [r6, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, #68] @ 0x44 │ │ │ │ movs r7, r4 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #210 @ 0xd2 │ │ │ │ movs r0, r7 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r4, r6} │ │ │ │ + ldmia r2!, {r1, r3, r6} │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r7, #3] │ │ │ │ + strb r4, [r5, #3] │ │ │ │ movs r7, r4 │ │ │ │ - add r5, sp, #240 @ 0xf0 │ │ │ │ + add r5, sp, #176 @ 0xb0 │ │ │ │ movs r1, r5 │ │ │ │ - add r4, pc, #40 @ (adr r4, 1c9044 ) │ │ │ │ + add r3, pc, #1000 @ (adr r3, 1c9404 ) │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r1, #4] │ │ │ │ + strb r0, [r7, #3] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r0, #64] @ 0x40 │ │ │ │ + ldr r6, [r6, #60] @ 0x3c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r5, #60] @ 0x3c │ │ │ │ + ldr r6, [r3, #60] @ 0x3c │ │ │ │ movs r7, r4 │ │ │ │ - movs r0, #200 @ 0xc8 │ │ │ │ + movs r0, #184 @ 0xb8 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [r6, #60] @ 0x3c │ │ │ │ + ldr r0, [r4, #60] @ 0x3c │ │ │ │ movs r7, r4 │ │ │ │ subs r1, #234 @ 0xea │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [sp, #296] @ 0x128 │ │ │ │ + ldr r4, [sp, #232] @ 0xe8 │ │ │ │ movs r3, r6 │ │ │ │ - stmia r6!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r7!, {r1, r2} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (1c914c ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -158309,36 +158308,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 1c90be │ │ │ │ ldr r6, [pc, #228] @ (1c9158 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (1c915c ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #331 @ 0x14b │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #200] @ (1c9160 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 1c90e8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -158360,23 +158359,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r1, [pc, #120] @ (1c9168 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 160f98 │ │ │ │ b.n 1c90be │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r1, [pc, #104] @ (1c916c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 160f98 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -158404,93 +158403,93 @@ │ │ │ │ b.n 1c911c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #64 @ 0x40 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #44] @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r3, [sp, #696] @ 0x2b8 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [r6, #44] @ 0x2c │ │ │ │ + ldr r4, [r4, #44] @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r5, #44] @ 0x2c │ │ │ │ + ldr r6, [r3, #44] @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ subs r0, #214 @ 0xd6 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r1, #44] @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r4, #40] @ 0x28 │ │ │ │ + ldr r0, [r2, #40] @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ + ldr r0, [r3, #40] @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (1c9200 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 1c91d4 │ │ │ │ ldr r5, [pc, #108] @ (1c9204 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (1c9208 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #374 @ 0x176 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #80] @ (1c920c ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 1c91ea │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r1, [pc, #28] @ (1c9210 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 160f98 │ │ │ │ b.n 1c91d4 │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #28] │ │ │ │ + ldr r4, [r1, #28] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [sp, #616] @ 0x268 │ │ │ │ + ldr r2, [sp, #552] @ 0x228 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ + ldr r0, [r0, #28] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r1, #28] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r7, #28] │ │ │ │ + ldr r6, [r5, #28] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c9214 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -158505,30 +158504,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (1c9354 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov sl, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 168570 │ │ │ │ ldr r3, [pc, #220] @ (1c9358 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -158540,22 +158539,22 @@ │ │ │ │ blx 16056c │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ blx 162a18 │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #200] @ 0xc8 │ │ │ │ cbz r3, 1c92ea │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 16056c │ │ │ │ ldr.w r3, [r6, #200] @ 0xc8 │ │ │ │ @@ -158603,19 +158602,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #110 @ 0x6e │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #296 @ 0x128 │ │ │ │ + add r4, sp, #232 @ 0xe8 │ │ │ │ movs r6, r4 │ │ │ │ - cbz r6, 1c9386 │ │ │ │ + cbz r6, 1c9382 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [sp, #0] │ │ │ │ + ldr r1, [sp, #960] @ 0x3c0 │ │ │ │ movs r3, r6 │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ movs r0, r7 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #132 @ 0x84 │ │ │ │ movs r0, r7 │ │ │ │ @@ -158626,15 +158625,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #328] @ (1c94bc ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ - bl 2c4100 │ │ │ │ + bl 2c40f0 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c949c │ │ │ │ ldr r3, [pc, #312] @ (1c94c0 ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -158680,15 +158679,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 2c4a9c │ │ │ │ + bl 2c4a8c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 1c9424 │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ @@ -158746,17 +158745,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - sub sp, #128 @ 0x80 │ │ │ │ + sub sp, #64 @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r3, #8] │ │ │ │ + ldr r6, [r1, #8] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c94c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -158793,88 +158792,88 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (1c95a0 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r2, [pc, #108] @ (1c95a4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (1c95a8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 1c9576 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1cbee4 │ │ │ │ add.w r3, r4, #136 @ 0x88 │ │ │ │ ldr r1, [pc, #48] @ (1c95ac ) │ │ │ │ ldr r4, [pc, #48] @ (1c95b0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r7, [sp, #8] │ │ │ │ + str r6, [sp, #968] @ 0x3c8 │ │ │ │ movs r3, r6 │ │ │ │ - add r1, sp, #256 @ 0x100 │ │ │ │ + add r1, sp, #192 @ 0xc0 │ │ │ │ movs r6, r4 │ │ │ │ - add r6, sp, #840 @ 0x348 │ │ │ │ + add r6, sp, #776 @ 0x308 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r6, #92] @ 0x5c │ │ │ │ + str r0, [r4, #92] @ 0x5c │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r6, #104] @ 0x68 │ │ │ │ + str r0, [r4, #104] @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c95b4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 2c06bc │ │ │ │ + bl 2c06ac │ │ │ │ cbnz r0, 1c95f8 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r1, [pc, #80] @ (1c9628 ) │ │ │ │ ldr r2, [pc, #84] @ (1c962c ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (1c9630 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1cdeac │ │ │ │ ldr r3, [pc, #56] @ (1c9634 ) │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ @@ -158882,34 +158881,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (1c963c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add r3, r2 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r6, [sp, #376] @ 0x178 │ │ │ │ + str r6, [sp, #312] @ 0x138 │ │ │ │ movs r3, r6 │ │ │ │ - add r0, sp, #616 @ 0x268 │ │ │ │ + add r0, sp, #552 @ 0x228 │ │ │ │ movs r6, r4 │ │ │ │ - add r6, sp, #192 @ 0xc0 │ │ │ │ + add r6, sp, #128 @ 0x80 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [sp, #208] @ 0xd0 │ │ │ │ + str r6, [sp, #144] @ 0x90 │ │ │ │ movs r3, r6 │ │ │ │ - str r2, [r3, #100] @ 0x64 │ │ │ │ + str r2, [r1, #100] @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r4, #84] @ 0x54 │ │ │ │ + str r6, [r2, #84] @ 0x54 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c9640 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -158917,21 +158916,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (1c96a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2c69d8 │ │ │ │ + bl 2c69c8 │ │ │ │ ldr r1, [pc, #64] @ (1c96a8 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c40f0 │ │ │ │ + bl 2c40e0 │ │ │ │ ldr r2, [pc, #56] @ (1c96ac ) │ │ │ │ ldr r3, [pc, #44] @ (1c96a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -158962,26 +158961,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (1c9824 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (1c9828 ) │ │ │ │ add r0, pc │ │ │ │ blx 160cec │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r1, [pc, #344] @ (1c982c ) │ │ │ │ ldr r2, [pc, #344] @ (1c9830 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (1c9834 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1c9818 │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (1c9838 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -159070,19 +159069,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 1c9750 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b8928 │ │ │ │ + bl 3b8918 │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fb1f4 │ │ │ │ + bl 3fb1e4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 1c97f4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 160444 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -159098,39 +159097,39 @@ │ │ │ │ blx 160f98 │ │ │ │ b.n 1c9778 │ │ │ │ ldr r1, [pc, #56] @ (1c9854 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 160f98 │ │ │ │ b.n 1c97e2 │ │ │ │ - ldr r2, [r7, r6] │ │ │ │ + ldr r2, [r5, r6] │ │ │ │ movs r2, r5 │ │ │ │ adds r2, #190 @ 0xbe │ │ │ │ movs r0, r7 │ │ │ │ - str r5, [sp, #384] @ 0x180 │ │ │ │ + str r5, [sp, #320] @ 0x140 │ │ │ │ movs r3, r6 │ │ │ │ - add r7, pc, #616 @ (adr r7, 1c9a9c ) │ │ │ │ + add r7, pc, #552 @ (adr r7, 1c9a5c ) │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #192 @ 0xc0 │ │ │ │ + add r5, sp, #128 @ 0x80 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r4, #88] @ 0x58 │ │ │ │ + str r4, [r2, #88] @ 0x58 │ │ │ │ movs r7, r4 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #84] @ 0x54 │ │ │ │ + str r4, [r4, #84] @ 0x54 │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r7, #84] @ 0x54 │ │ │ │ + str r2, [r5, #84] @ 0x54 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r0, r7, #11 │ │ │ │ + lsls r0, r5, #11 │ │ │ │ movs r7, r5 │ │ │ │ - str r2, [r6, #80] @ 0x50 │ │ │ │ + str r2, [r4, #80] @ 0x50 │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r5, #80] @ 0x50 │ │ │ │ + str r2, [r3, #80] @ 0x50 │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r1, #72] @ 0x48 │ │ │ │ + str r0, [r7, #68] @ 0x44 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c9858 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -159155,15 +159154,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ movs r0, r7 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #58] @ 0x3a │ │ │ │ + ldrh r4, [r0, #58] @ 0x3a │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001c98a4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -159173,15 +159172,15 @@ │ │ │ │ blx 16056c │ │ │ │ ldr r3, [pc, #36] @ (1c98e4 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 40ff88 │ │ │ │ + bl 40ff78 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -159219,53 +159218,53 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (1c9954 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #0] │ │ │ │ movs r3, r6 │ │ │ │ - str r2, [r2, #60] @ 0x3c │ │ │ │ + str r2, [r0, #60] @ 0x3c │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r0, #36] @ 0x24 │ │ │ │ + str r2, [r6, #32] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c9958 : │ │ │ │ b.w 1d4b50 │ │ │ │ │ │ │ │ 001c995c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 16056c │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr.w ip, [pc, #80] @ 1c99cc │ │ │ │ ldr r2, [pc, #80] @ (1c99d0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (1c99d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 1d4b54 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -159281,30 +159280,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #728] @ 0x2d8 │ │ │ │ + str r2, [sp, #664] @ 0x298 │ │ │ │ movs r3, r6 │ │ │ │ - add r4, pc, #976 @ (adr r4, 1c9da4 ) │ │ │ │ + add r4, pc, #912 @ (adr r4, 1c9d64 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r2, sp, #536 @ 0x218 │ │ │ │ + add r2, sp, #472 @ 0x1d8 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001c99d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 20a6b8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 3fb1f4 │ │ │ │ + bl 3fb1e4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 1c9a02 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 160444 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -159322,21 +159321,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (1c9a68 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 160cec │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c5e68 │ │ │ │ + bl 2c5e58 │ │ │ │ ldr r1, [pc, #56] @ (1c9a6c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2c40f8 │ │ │ │ + bl 2c40e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fb1f4 │ │ │ │ + bl 3fb1e4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 1c9a52 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 160444 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -159345,35 +159344,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrsb r2, [r3, r1] │ │ │ │ + ldrsb r2, [r1, r1] │ │ │ │ movs r2, r5 │ │ │ │ bl fffd1a6e <__bss_end__@@Base+0xff9b28fe> │ │ │ │ │ │ │ │ 001c9a70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (1c9ac4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 160cec │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c5e68 │ │ │ │ + bl 2c5e58 │ │ │ │ ldr r1, [pc, #56] @ (1c9ac8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2c40f8 │ │ │ │ + bl 2c40e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fb1f4 │ │ │ │ + bl 3fb1e4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 1c9aae │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 160444 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -159382,15 +159381,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r7, r7] │ │ │ │ + strb r6, [r5, r7] │ │ │ │ movs r2, r5 │ │ │ │ bl a9aca │ │ │ │ │ │ │ │ 001c9acc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -159399,31 +159398,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (1c9b50 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2c6a70 │ │ │ │ + bl 2c6a60 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 1c9b2c │ │ │ │ ldr r4, [pc, #96] @ (1c9b54 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (1c9b58 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 16056c │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 40ff88 │ │ │ │ + bl 40ff78 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -159436,56 +159435,56 @@ │ │ │ │ ldr r1, [pc, #44] @ (1c9b64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1c9b18 │ │ │ │ nop │ │ │ │ - str r6, [r1, #36] @ 0x24 │ │ │ │ + str r6, [r7, #32] │ │ │ │ movs r7, r4 │ │ │ │ - strb r2, [r3, r6] │ │ │ │ + strb r2, [r1, r6] │ │ │ │ movs r2, r5 │ │ │ │ - str r1, [sp, #256] @ 0x100 │ │ │ │ + str r1, [sp, #192] @ 0xc0 │ │ │ │ movs r3, r6 │ │ │ │ - str r2, [r4, #36] @ 0x24 │ │ │ │ + str r2, [r2, #36] @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ - str r1, [sp, #8] │ │ │ │ + str r0, [sp, #968] @ 0x3c8 │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [r0, #32] │ │ │ │ + str r0, [r6, #28] │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r6, #0] │ │ │ │ + str r2, [r4, #0] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001c9b68 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c00fc │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c00ec │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #92] @ (1c9be4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2c39bc │ │ │ │ + bl 2c39ac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 1c9bb6 │ │ │ │ ldr r3, [pc, #84] @ (1c9be8 ) │ │ │ │ ldr r2, [pc, #84] @ (1c9bec ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -159495,42 +159494,42 @@ │ │ │ │ ldr r1, [pc, #56] @ (1c9bf8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #419 @ 0x1a3 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r2, [r6, #28] │ │ │ │ + str r2, [r4, #28] │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [sp, #648] @ 0x288 │ │ │ │ + str r0, [sp, #584] @ 0x248 │ │ │ │ movs r3, r6 │ │ │ │ - str r4, [r6, #32] │ │ │ │ + str r4, [r4, #32] │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [sp, #488] @ 0x1e8 │ │ │ │ + str r0, [sp, #424] @ 0x1a8 │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [r2, #28] │ │ │ │ + str r0, [r0, #28] │ │ │ │ movs r7, r4 │ │ │ │ - ldrsh r2, [r5, r6] │ │ │ │ + ldrsh r2, [r3, r6] │ │ │ │ movs r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1c9c0c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ vshr.u32 d16, d22, #14 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #796] @ (1c9f40 ) │ │ │ │ @@ -159538,15 +159537,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (1c9f48 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (1c9f4c ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 1c9f38 │ │ │ │ add r3, pc │ │ │ │ @@ -159559,578 +159558,578 @@ │ │ │ │ ldr r3, [pc, #764] @ (1c9f58 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #216] @ 0xd8 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r2, [pc, #744] @ (1c9f5c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (1c9f60 ) │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #740] @ (1c9f64 ) │ │ │ │ ldr r2, [pc, #740] @ (1c9f68 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r2, [pc, #728] @ (1c9f6c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (1c9f70 ) │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #724] @ (1c9f74 ) │ │ │ │ ldr r2, [pc, #724] @ (1c9f78 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r2, [pc, #712] @ (1c9f7c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (1c9f80 ) │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #708] @ (1c9f84 ) │ │ │ │ ldr r2, [pc, #708] @ (1c9f88 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r2, [pc, #696] @ (1c9f8c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (1c9f90 ) │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #692] @ (1c9f94 ) │ │ │ │ ldr r2, [pc, #692] @ (1c9f98 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r2, [pc, #680] @ (1c9f9c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (1c9fa0 ) │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #676] @ (1c9fa4 ) │ │ │ │ ldr r2, [pc, #676] @ (1c9fa8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r2, [pc, #664] @ (1c9fac ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #656] @ (1c9fb0 ) │ │ │ │ ldr r1, [pc, #656] @ (1c9fb4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (1c9fb8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (1c9fbc ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ ldr r2, [pc, #640] @ (1c9fc0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (1c9fc4 ) │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #636] @ (1c9fc8 ) │ │ │ │ ldr r1, [pc, #636] @ (1c9fcc ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (1c9fd0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (1c9fd4 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ ldr r2, [pc, #620] @ (1c9fd8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #612] @ (1c9fdc ) │ │ │ │ ldr r1, [pc, #612] @ (1c9fe0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (1c9fe4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (1c9fe8 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ ldr r2, [pc, #596] @ (1c9fec ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #588] @ (1c9ff0 ) │ │ │ │ ldr r1, [pc, #592] @ (1c9ff4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (1c9ff8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (1c9ffc ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ ldr r2, [pc, #576] @ (1ca000 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r1, [pc, #568] @ (1ca004 ) │ │ │ │ ldr r3, [pc, #568] @ (1ca008 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (1ca00c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r2, [pc, #560] @ (1ca010 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r1, [pc, #552] @ (1ca014 ) │ │ │ │ ldr r3, [pc, #552] @ (1ca018 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (1ca01c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r2, [pc, #544] @ (1ca020 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r1, [pc, #536] @ (1ca024 ) │ │ │ │ ldr r3, [pc, #536] @ (1ca028 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (1ca02c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r2, [pc, #528] @ (1ca030 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #520] @ (1ca034 ) │ │ │ │ ldr r2, [pc, #520] @ (1ca038 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #520] @ (1ca03c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r1, [pc, #512] @ (1ca040 ) │ │ │ │ ldr r3, [pc, #516] @ (1ca044 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #516] @ (1ca048 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r2, [pc, #504] @ (1ca04c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r1, [pc, #496] @ (1ca050 ) │ │ │ │ ldr r3, [pc, #500] @ (1ca054 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #500] @ (1ca058 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r2, [pc, #488] @ (1ca05c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r1, [pc, #480] @ (1ca060 ) │ │ │ │ ldr r3, [pc, #484] @ (1ca064 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #484] @ (1ca068 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r2, [pc, #472] @ (1ca06c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r1, [pc, #464] @ (1ca070 ) │ │ │ │ ldr r3, [pc, #468] @ (1ca074 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #468] @ (1ca078 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r2, [pc, #456] @ (1ca07c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r1, [pc, #448] @ (1ca080 ) │ │ │ │ ldr r3, [pc, #452] @ (1ca084 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2c6348 │ │ │ │ + bl 2c6338 │ │ │ │ ldr r2, [pc, #432] @ (1ca088 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r1, [pc, #424] @ (1ca08c ) │ │ │ │ ldr r3, [pc, #428] @ (1ca090 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #428] @ (1ca094 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r2, [pc, #416] @ (1ca098 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r2, [pc, #408] @ (1ca09c ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #408] @ (1ca0a0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 2c6348 │ │ │ │ + bl 2c6338 │ │ │ │ ldr r2, [pc, #392] @ (1ca0a4 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r2, [pc, #384] @ (1ca0a8 ) │ │ │ │ ldr r1, [pc, #388] @ (1ca0ac ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #384] @ (1ca0b0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #384] @ (1ca0b4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 1ca0b8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vhadd.u8 d0, d0, d7 │ │ │ │ - str r1, [sp, #176] @ 0xb0 │ │ │ │ + str r1, [sp, #112] @ 0x70 │ │ │ │ movs r3, r6 │ │ │ │ - add r2, pc, #328 @ (adr r2, 1ca090 ) │ │ │ │ + add r2, pc, #264 @ (adr r2, 1ca050 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r7, pc, #920 @ (adr r7, 1ca2e4 ) │ │ │ │ + add r7, pc, #856 @ (adr r7, 1ca2a4 ) │ │ │ │ movs r6, r4 │ │ │ │ lsls r1, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #32] │ │ │ │ + ldr r4, [r2, #32] │ │ │ │ movs r1, r5 │ │ │ │ asrs r5, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #20] │ │ │ │ + str r6, [r5, #20] │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r1, #24] │ │ │ │ + str r2, [r7, #20] │ │ │ │ movs r7, r4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #20] │ │ │ │ + str r6, [r5, #20] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r5, [pc, #952] @ (1ca32c ) │ │ │ │ + ldr r5, [pc, #888] @ (1ca2ec ) │ │ │ │ movs r7, r4 │ │ │ │ asrs r1, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #20] │ │ │ │ + str r6, [r3, #20] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [sp, #792] @ 0x318 │ │ │ │ + ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ movs r3, r5 │ │ │ │ asrs r1, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #20] │ │ │ │ + str r2, [r3, #20] │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r7, #30 │ │ │ │ + asrs r6, r5, #30 │ │ │ │ movs r2, r5 │ │ │ │ asrs r5, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #20] │ │ │ │ + str r6, [r2, #20] │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r7, #20] │ │ │ │ + str r2, [r5, #20] │ │ │ │ movs r7, r4 │ │ │ │ asrs r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #20] │ │ │ │ + str r6, [r3, #20] │ │ │ │ movs r7, r4 │ │ │ │ adds r5, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #24] │ │ │ │ + str r2, [r0, #24] │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r7, #20] │ │ │ │ + str r2, [r5, #20] │ │ │ │ movs r7, r4 │ │ │ │ lsrs r5, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #24] │ │ │ │ + str r2, [r6, #20] │ │ │ │ movs r7, r4 │ │ │ │ cmp r4, #56 @ 0x38 │ │ │ │ movs r0, r7 │ │ │ │ asrs r5, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #24] │ │ │ │ + str r6, [r0, #24] │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r7, #20] │ │ │ │ + str r6, [r5, #20] │ │ │ │ movs r7, r4 │ │ │ │ subs r7, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #480 @ (adr r3, 1ca1bc ) │ │ │ │ + add r3, pc, #416 @ (adr r3, 1ca17c ) │ │ │ │ movs r6, r4 │ │ │ │ lsrs r1, r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #24] │ │ │ │ + str r2, [r7, #20] │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r5, #20] │ │ │ │ + str r2, [r3, #20] │ │ │ │ movs r7, r4 │ │ │ │ asrs r5, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #20] │ │ │ │ + str r6, [r5, #20] │ │ │ │ movs r7, r4 │ │ │ │ lsrs r7, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #24] │ │ │ │ + str r4, [r0, #24] │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 1c9f4c │ │ │ │ + bcc.n 1c9f2c │ │ │ │ movs r2, r5 │ │ │ │ lsrs r3, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #24] │ │ │ │ + str r4, [r7, #20] │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r6, #24] │ │ │ │ + str r2, [r4, #24] │ │ │ │ movs r7, r4 │ │ │ │ asrs r5, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #24] │ │ │ │ + str r0, [r4, #24] │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r3, #28] │ │ │ │ + str r2, [r1, #28] │ │ │ │ movs r7, r4 │ │ │ │ lsrs r1, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #28] │ │ │ │ + str r0, [r1, #28] │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r5, #28] │ │ │ │ + str r6, [r3, #28] │ │ │ │ movs r7, r4 │ │ │ │ lsls r1, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #28] │ │ │ │ + str r0, [r3, #28] │ │ │ │ movs r7, r4 │ │ │ │ lsls r7, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #28] │ │ │ │ + str r2, [r5, #28] │ │ │ │ movs r7, r4 │ │ │ │ - cmp r1, #68 @ 0x44 │ │ │ │ + cmp r1, #52 @ 0x34 │ │ │ │ movs r5, r5 │ │ │ │ lsrs r7, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #28] │ │ │ │ + str r2, [r3, #28] │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r0, #32] │ │ │ │ + str r0, [r6, #28] │ │ │ │ movs r7, r4 │ │ │ │ lsls r7, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #28] │ │ │ │ + str r2, [r5, #28] │ │ │ │ movs r7, r4 │ │ │ │ - str r4, [r3, #32] │ │ │ │ + str r4, [r1, #32] │ │ │ │ movs r7, r4 │ │ │ │ asrs r7, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #32] │ │ │ │ + str r6, [r0, #32] │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r3, #32] │ │ │ │ + str r0, [r1, #32] │ │ │ │ movs r7, r4 │ │ │ │ lsls r3, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #32] │ │ │ │ + str r6, [r0, #32] │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r6, #32] │ │ │ │ + str r6, [r4, #32] │ │ │ │ movs r7, r4 │ │ │ │ ldc2 15, cr15, [r5, #-1020]! @ 0xfffffc04 │ │ │ │ - str r2, [r7, #32] │ │ │ │ + str r2, [r5, #32] │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ lsls r7, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r3, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r1, #36] @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, r0] │ │ │ │ + ldrb r0, [r3, r0] │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r1, #36] @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ adds r3, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1ca5c8 │ │ │ │ + b.n 1ca5a8 │ │ │ │ movs r0, r5 │ │ │ │ asrs r5, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #12] │ │ │ │ + str r6, [r4, #12] │ │ │ │ movs r7, r4 │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ ldr r2, [pc, #16] @ (1ca0d8 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2c77dc │ │ │ │ + b.w 2c77cc │ │ │ │ nop │ │ │ │ - str r2, [r0, #16] │ │ │ │ + str r2, [r6, #12] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 2c69d8 │ │ │ │ + bl 2c69c8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2c67ac │ │ │ │ + bl 2c679c │ │ │ │ cbz r0, 1ca112 │ │ │ │ ldr r1, [pc, #68] @ (1ca144 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2c659c │ │ │ │ + b.w 2c658c │ │ │ │ ldr r3, [pc, #52] @ (1ca148 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #52] @ (1ca14c ) │ │ │ │ ldr r1, [pc, #52] @ (1ca150 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r6, r7] │ │ │ │ + ldrsh r2, [r4, r7] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r7, #32] │ │ │ │ + ldrh r2, [r5, #32] │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [r4, #12] │ │ │ │ + str r0, [r2, #12] │ │ │ │ movs r7, r4 │ │ │ │ - str r4, [r0, #12] │ │ │ │ + str r4, [r6, #8] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (1ca230 ) │ │ │ │ @@ -160138,15 +160137,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (1ca238 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -160155,26 +160154,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 2c3e10 │ │ │ │ + bl 2c3e00 │ │ │ │ cbz r0, 1ca1b6 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3e1c │ │ │ │ + bl 2c3e0c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1ca204 │ │ │ │ blx 161b14 │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 1ca21a │ │ │ │ ldr r1, [pc, #112] @ (1ca23c ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -160212,48 +160211,48 @@ │ │ │ │ ldr r1, [pc, #36] @ (1ca248 ) │ │ │ │ ldr r0, [pc, #40] @ (1ca24c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldrh r0, [r5, #30] │ │ │ │ + ldrh r0, [r3, #30] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ movs r6, r4 │ │ │ │ - add r2, pc, #648 @ (adr r2, 1ca4c4 ) │ │ │ │ + add r2, pc, #584 @ (adr r2, 1ca484 ) │ │ │ │ movs r6, r4 │ │ │ │ - asrs r6, r5, #4 │ │ │ │ + asrs r6, r3, #4 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r2, r7, #3 │ │ │ │ + asrs r2, r5, #3 │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r0, [r6, #24] │ │ │ │ + ldrh r0, [r4, #24] │ │ │ │ movs r3, r6 │ │ │ │ - ldrsh r2, [r0, r7] │ │ │ │ + ldrsh r2, [r6, r6] │ │ │ │ movs r7, r4 │ │ │ │ - ldrsh r2, [r7, r7] │ │ │ │ + ldrsh r2, [r5, r7] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #124] @ (1ca2e8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (1ca2ec ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (1ca2f0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 16087c │ │ │ │ @@ -160283,135 +160282,135 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r6, [r4, #22] │ │ │ │ + ldrh r6, [r2, #22] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #624 @ (adr r1, 1ca564 ) │ │ │ │ + add r1, pc, #560 @ (adr r1, 1ca524 ) │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #196] @ (1ca3d8 ) │ │ │ │ ldr r2, [pc, #200] @ (1ca3dc ) │ │ │ │ ldr r1, [pc, #200] @ (1ca3e0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 1ca3cc │ │ │ │ ldr r0, [pc, #180] @ (1ca3e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ ldr r1, [pc, #176] @ (1ca3e8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c544c │ │ │ │ + bl 2c543c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1ca35a │ │ │ │ ldr r1, [pc, #164] @ (1ca3ec ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2c56d0 │ │ │ │ + bl 2c56c0 │ │ │ │ cbnz r0, 1ca376 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 2c69d8 │ │ │ │ + bl 2c69c8 │ │ │ │ ldr.w r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r4 │ │ │ │ - bl 2c6320 │ │ │ │ + bl 2c6310 │ │ │ │ ldr r1, [pc, #104] @ (1ca3f0 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c557c │ │ │ │ + bl 2c556c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ca358 │ │ │ │ ldr r1, [pc, #92] @ (1ca3f4 ) │ │ │ │ movw r3, #1094 @ 0x446 │ │ │ │ ldr r2, [pc, #88] @ (1ca3f8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (1ca3fc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2c78dc │ │ │ │ + bl 2c78cc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ca35a │ │ │ │ ldr r1, [pc, #64] @ (1ca400 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 2c659c │ │ │ │ + bl 2c658c │ │ │ │ b.n 1ca358 │ │ │ │ ldr r0, [pc, #52] @ (1ca404 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ mov r4, r0 │ │ │ │ b.n 1ca346 │ │ │ │ - ldrh r6, [r7, #16] │ │ │ │ + ldrh r6, [r5, #16] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r3, [sp, #392] @ 0x188 │ │ │ │ + ldr r3, [sp, #328] @ 0x148 │ │ │ │ movs r6, r4 │ │ │ │ - add r0, pc, #984 @ (adr r0, 1ca7bc ) │ │ │ │ + add r0, pc, #920 @ (adr r0, 1ca77c ) │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r6, [r4, r4] │ │ │ │ + ldrsh r6, [r2, r4] │ │ │ │ movs r7, r4 │ │ │ │ - ldrsh r6, [r5, r4] │ │ │ │ + ldrsh r6, [r3, r4] │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb602 │ │ │ │ + push {r1, r4, r5, r6, r7, lr} │ │ │ │ movs r0, r5 │ │ │ │ - ldrsh r6, [r7, r3] │ │ │ │ + ldrsh r6, [r5, r3] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r6, #12] │ │ │ │ + ldrh r4, [r4, #12] │ │ │ │ movs r3, r6 │ │ │ │ - ldrsh r0, [r0, r1] │ │ │ │ + ldrsh r0, [r6, r0] │ │ │ │ movs r7, r4 │ │ │ │ - cbz r2, 1ca46c │ │ │ │ + cbz r2, 1ca468 │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r0, [r6, r5] │ │ │ │ + ldrsb r0, [r4, r5] │ │ │ │ movs r7, r4 │ │ │ │ - ldrsh r6, [r4, r2] │ │ │ │ + ldrsh r6, [r2, r2] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1ca450 │ │ │ │ sub sp, #8 │ │ │ │ @@ -160420,30 +160419,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1ca458 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r6, #8] │ │ │ │ + ldrh r2, [r4, #8] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [sp, #336] @ 0x150 │ │ │ │ + ldr r2, [sp, #272] @ 0x110 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r7, [sp, #872] @ 0x368 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1ca4a4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -160452,30 +160451,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1ca4ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r3, #6] │ │ │ │ + ldrh r6, [r1, #6] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [sp, #0] │ │ │ │ + ldr r1, [sp, #960] @ 0x3c0 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [sp, #600] @ 0x258 │ │ │ │ + ldr r7, [sp, #536] @ 0x218 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1ca4f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -160483,29 +160482,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1ca4fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r1, #4] │ │ │ │ + ldrh r2, [r7, #2] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r1, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r1, [sp, #624] @ 0x270 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [sp, #264] @ 0x108 │ │ │ │ + ldr r7, [sp, #200] @ 0xc8 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1ca548 │ │ │ │ sub sp, #8 │ │ │ │ @@ -160514,30 +160513,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1ca550 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r7, #0] │ │ │ │ + ldrh r2, [r5, #0] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r1, [sp, #368] @ 0x170 │ │ │ │ + ldr r1, [sp, #304] @ 0x130 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r6, [sp, #904] @ 0x388 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1ca598 │ │ │ │ sub sp, #12 │ │ │ │ @@ -160545,29 +160544,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1ca5a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r6, [r4, #62] @ 0x3e │ │ │ │ + strh r6, [r2, #62] @ 0x3e │ │ │ │ movs r3, r6 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ + ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [sp, #632] @ 0x278 │ │ │ │ + ldr r6, [sp, #568] @ 0x238 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1ca5e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -160575,29 +160574,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1ca5f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r6, [r2, #60] @ 0x3c │ │ │ │ + strh r6, [r0, #60] @ 0x3c │ │ │ │ movs r3, r6 │ │ │ │ - ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [sp, #312] @ 0x138 │ │ │ │ + ldr r6, [sp, #248] @ 0xf8 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1ca63c │ │ │ │ sub sp, #8 │ │ │ │ @@ -160606,30 +160605,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1ca644 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r0, #58] @ 0x3a │ │ │ │ + strh r6, [r6, #56] @ 0x38 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r0, [sp, #352] @ 0x160 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1ca68c │ │ │ │ sub sp, #12 │ │ │ │ @@ -160637,29 +160636,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1ca694 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r6, #54] @ 0x36 │ │ │ │ + strh r2, [r4, #54] @ 0x36 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r0, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r5, [sp, #616] @ 0x268 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1ca6dc │ │ │ │ sub sp, #12 │ │ │ │ @@ -160667,29 +160666,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1ca6e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r4, #52] @ 0x34 │ │ │ │ + strh r2, [r2, #52] @ 0x34 │ │ │ │ movs r3, r6 │ │ │ │ - str r7, [sp, #784] @ 0x310 │ │ │ │ + str r7, [sp, #720] @ 0x2d0 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [sp, #360] @ 0x168 │ │ │ │ + ldr r5, [sp, #296] @ 0x128 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1ca730 │ │ │ │ sub sp, #8 │ │ │ │ @@ -160698,30 +160697,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1ca738 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r2, #50] @ 0x32 │ │ │ │ + strh r2, [r0, #50] @ 0x32 │ │ │ │ movs r3, r6 │ │ │ │ - str r7, [sp, #464] @ 0x1d0 │ │ │ │ + str r7, [sp, #400] @ 0x190 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1ca780 │ │ │ │ sub sp, #12 │ │ │ │ @@ -160729,29 +160728,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1ca788 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r6, [r7, #46] @ 0x2e │ │ │ │ + strh r6, [r5, #46] @ 0x2e │ │ │ │ movs r3, r6 │ │ │ │ - str r7, [sp, #128] @ 0x80 │ │ │ │ + str r7, [sp, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r4, [sp, #664] @ 0x298 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1ca7d4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -160760,30 +160759,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1ca7dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r5, #44] @ 0x2c │ │ │ │ + strh r6, [r3, #44] @ 0x2c │ │ │ │ movs r3, r6 │ │ │ │ - str r6, [sp, #832] @ 0x340 │ │ │ │ + str r6, [sp, #768] @ 0x300 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [sp, #408] @ 0x198 │ │ │ │ + ldr r4, [sp, #344] @ 0x158 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1ca824 │ │ │ │ sub sp, #12 │ │ │ │ @@ -160791,29 +160790,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1ca82c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r3, #42] @ 0x2a │ │ │ │ + strh r2, [r1, #42] @ 0x2a │ │ │ │ movs r3, r6 │ │ │ │ - str r6, [sp, #496] @ 0x1f0 │ │ │ │ + str r6, [sp, #432] @ 0x1b0 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [sp, #72] @ 0x48 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1ca878 │ │ │ │ sub sp, #8 │ │ │ │ @@ -160822,30 +160821,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1ca880 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r2, [r1, #40] @ 0x28 │ │ │ │ + strh r2, [r7, #38] @ 0x26 │ │ │ │ movs r3, r6 │ │ │ │ - str r6, [sp, #176] @ 0xb0 │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [sp, #776] @ 0x308 │ │ │ │ + ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1ca8c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -160853,29 +160852,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1ca8d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r6, [r6, #36] @ 0x24 │ │ │ │ + strh r6, [r4, #36] @ 0x24 │ │ │ │ movs r3, r6 │ │ │ │ - str r5, [sp, #864] @ 0x360 │ │ │ │ + str r5, [sp, #800] @ 0x320 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r3, [sp, #376] @ 0x178 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1ca91c │ │ │ │ sub sp, #8 │ │ │ │ @@ -160884,30 +160883,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1ca924 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r6, [r4, #34] @ 0x22 │ │ │ │ + strh r6, [r2, #34] @ 0x22 │ │ │ │ movs r3, r6 │ │ │ │ - str r5, [sp, #544] @ 0x220 │ │ │ │ + str r5, [sp, #480] @ 0x1e0 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1ca96c │ │ │ │ sub sp, #12 │ │ │ │ @@ -160915,29 +160914,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1ca974 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r2, #32] │ │ │ │ + strh r2, [r0, #32] │ │ │ │ movs r3, r6 │ │ │ │ - str r5, [sp, #208] @ 0xd0 │ │ │ │ + str r5, [sp, #144] @ 0x90 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [sp, #808] @ 0x328 │ │ │ │ + ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 1ca9c8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -160946,32 +160945,32 @@ │ │ │ │ ldr r1, [pc, #60] @ (1ca9d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r0, #30] │ │ │ │ + strh r2, [r6, #28] │ │ │ │ movs r3, r6 │ │ │ │ - str r4, [sp, #912] @ 0x390 │ │ │ │ + str r4, [sp, #848] @ 0x350 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 1caa5c │ │ │ │ sub sp, #24 │ │ │ │ @@ -160989,25 +160988,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (1caa70 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #84] @ (1caa74 ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3bdaac │ │ │ │ + bl 3bda9c │ │ │ │ ldr r2, [pc, #64] @ (1caa78 ) │ │ │ │ ldr r3, [pc, #44] @ (1caa64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -161017,23 +161016,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - strh r6, [r4, #26] │ │ │ │ + strh r6, [r2, #26] │ │ │ │ movs r3, r6 │ │ │ │ subs r6, r3, #6 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r1, [sp, #1008] @ 0x3f0 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [sp, #456] @ 0x1c8 │ │ │ │ + str r4, [sp, #392] @ 0x188 │ │ │ │ movs r6, r4 │ │ │ │ subs r0, r7, #5 │ │ │ │ movs r0, r7 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #5 │ │ │ │ movs r0, r7 │ │ │ │ @@ -161057,25 +161056,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3f6f7c │ │ │ │ + bl 3f6f6c │ │ │ │ ldr r2, [pc, #60] @ (1cab1c ) │ │ │ │ ldr r3, [pc, #44] @ (1cab10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -161086,23 +161085,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r7, #20] │ │ │ │ + strh r6, [r5, #20] │ │ │ │ movs r3, r6 │ │ │ │ subs r2, r6, #3 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #408] @ 0x198 │ │ │ │ + ldr r1, [sp, #344] @ 0x158 │ │ │ │ movs r6, r4 │ │ │ │ - str r3, [sp, #792] @ 0x318 │ │ │ │ + str r3, [sp, #728] @ 0x2d8 │ │ │ │ movs r6, r4 │ │ │ │ subs r6, r6, #2 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -161122,23 +161121,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ vldr d7, [pc, #64] @ 1cabb0 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 3f6f7c │ │ │ │ + bl 3f6f6c │ │ │ │ cbz r0, 1cab88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #64] @ (1cabcc ) │ │ │ │ ldr r3, [pc, #52] @ (1cabc0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -161152,23 +161151,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ - strh r2, [r3, #16] │ │ │ │ + strh r2, [r1, #16] │ │ │ │ movs r3, r6 │ │ │ │ subs r6, r1, #1 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #776] @ 0x308 │ │ │ │ + ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ movs r6, r4 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ subs r4, r1, #0 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -161188,30 +161187,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3b8748 │ │ │ │ + bl 3b8738 │ │ │ │ cbz r0, 1cac3e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 1675f4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3b83dc │ │ │ │ + bl 3b83cc │ │ │ │ ldr r2, [pc, #60] @ (1cac7c ) │ │ │ │ ldr r3, [pc, #44] @ (1cac70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -161222,23 +161221,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r5, #10] │ │ │ │ + strh r2, [r3, #10] │ │ │ │ movs r3, r6 │ │ │ │ adds r2, r4, #6 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #464] @ 0x1d0 │ │ │ │ + str r2, [sp, #400] @ 0x190 │ │ │ │ movs r6, r4 │ │ │ │ adds r6, r2, #5 │ │ │ │ movs r0, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -161248,24 +161247,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1cacc0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - strh r2, [r7, #4] │ │ │ │ + strh r2, [r5, #4] │ │ │ │ movs r3, r6 │ │ │ │ - str r1, [sp, #880] @ 0x370 │ │ │ │ + str r1, [sp, #816] @ 0x330 │ │ │ │ movs r6, r4 │ │ │ │ - str r7, [sp, #456] @ 0x1c8 │ │ │ │ + str r7, [sp, #392] @ 0x188 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1cacfc │ │ │ │ sub sp, #12 │ │ │ │ @@ -161273,24 +161272,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1cad04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - strh r6, [r6, #2] │ │ │ │ + strh r6, [r4, #2] │ │ │ │ movs r3, r6 │ │ │ │ - str r1, [sp, #608] @ 0x260 │ │ │ │ + str r1, [sp, #544] @ 0x220 │ │ │ │ movs r6, r4 │ │ │ │ - str r7, [sp, #184] @ 0xb8 │ │ │ │ + str r7, [sp, #120] @ 0x78 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1cad40 │ │ │ │ sub sp, #12 │ │ │ │ @@ -161298,24 +161297,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1cad48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - strh r2, [r6, #0] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ movs r3, r6 │ │ │ │ - str r1, [sp, #336] @ 0x150 │ │ │ │ + str r1, [sp, #272] @ 0x110 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [sp, #936] @ 0x3a8 │ │ │ │ + str r6, [sp, #872] @ 0x368 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1cad84 │ │ │ │ sub sp, #12 │ │ │ │ @@ -161323,24 +161322,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1cad8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - ldrb r6, [r5, #31] │ │ │ │ + ldrb r6, [r3, #31] │ │ │ │ movs r3, r6 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ + str r1, [sp, #0] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [sp, #664] @ 0x298 │ │ │ │ + str r6, [sp, #600] @ 0x258 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1cadc8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -161348,24 +161347,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1cadd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - ldrb r2, [r5, #30] │ │ │ │ + ldrb r2, [r3, #30] │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [sp, #816] @ 0x330 │ │ │ │ + str r0, [sp, #752] @ 0x2f0 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [sp, #392] @ 0x188 │ │ │ │ + str r6, [sp, #328] @ 0x148 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1cae10 │ │ │ │ sub sp, #12 │ │ │ │ @@ -161373,25 +161372,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (1cae18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ nop │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r2, #29] │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [sp, #544] @ 0x220 │ │ │ │ + str r0, [sp, #480] @ 0x1e0 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [sp, #120] @ 0x78 │ │ │ │ + str r6, [sp, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1cae58 │ │ │ │ sub sp, #12 │ │ │ │ @@ -161399,25 +161398,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (1cae60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, #28] │ │ │ │ + ldrb r6, [r1, #28] │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [sp, #256] @ 0x100 │ │ │ │ + str r0, [sp, #192] @ 0xc0 │ │ │ │ movs r6, r4 │ │ │ │ - str r5, [sp, #856] @ 0x358 │ │ │ │ + str r5, [sp, #792] @ 0x318 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1caea0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -161425,25 +161424,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (1caea8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, #27] │ │ │ │ + ldrb r6, [r0, #27] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r7, #62] @ 0x3e │ │ │ │ + ldrh r0, [r5, #62] @ 0x3e │ │ │ │ movs r6, r4 │ │ │ │ - str r5, [sp, #568] @ 0x238 │ │ │ │ + str r5, [sp, #504] @ 0x1f8 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1caee8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -161451,25 +161450,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (1caef0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ nop │ │ │ │ - ldrb r6, [r1, #26] │ │ │ │ + ldrb r6, [r7, #25] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r6, #60] @ 0x3c │ │ │ │ + ldrh r0, [r4, #60] @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ - str r5, [sp, #280] @ 0x118 │ │ │ │ + str r5, [sp, #216] @ 0xd8 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1caf34 │ │ │ │ sub sp, #12 │ │ │ │ @@ -161477,26 +161476,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (1caf3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ nop │ │ │ │ - ldrb r6, [r0, #25] │ │ │ │ + ldrb r6, [r6, #24] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r5, #58] @ 0x3a │ │ │ │ + ldrh r0, [r3, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [sp, #1016] @ 0x3f8 │ │ │ │ + str r4, [sp, #952] @ 0x3b8 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 1cafe4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -161514,28 +161513,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3bdd40 │ │ │ │ + bl 3bdd30 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 1cafcc │ │ │ │ cbz r1, 1cafa8 │ │ │ │ mov r0, r1 │ │ │ │ - bl 3b93b4 │ │ │ │ + bl 3b93a4 │ │ │ │ ldr r2, [pc, #76] @ (1caff8 ) │ │ │ │ ldr r3, [pc, #64] @ (1cafec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -161550,26 +161549,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 166f4c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cafa8 │ │ │ │ - bl 3b93b4 │ │ │ │ + bl 3b93a4 │ │ │ │ b.n 1cafa8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - ldrb r2, [r7, #23] │ │ │ │ + ldrb r2, [r5, #23] │ │ │ │ movs r3, r6 │ │ │ │ subs r2, r6, r0 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #640] @ 0x280 │ │ │ │ + str r4, [sp, #576] @ 0x240 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r0, #56] @ 0x38 │ │ │ │ + ldrh r4, [r6, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ adds r4, r5, r7 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -161589,15 +161588,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (1cb0e0 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -161624,15 +161623,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (1cb0e4 ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3bdf38 │ │ │ │ + bl 3bdf28 │ │ │ │ ldr r2, [pc, #68] @ (1cb0e8 ) │ │ │ │ ldr r3, [pc, #44] @ (1cb0d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -161643,23 +161642,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, #20] │ │ │ │ + ldrb r6, [r5, #20] │ │ │ │ movs r3, r6 │ │ │ │ adds r6, r6, r5 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #912] @ 0x390 │ │ │ │ + str r3, [sp, #848] @ 0x350 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r1, #50] @ 0x32 │ │ │ │ + ldrh r2, [r7, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ adds r2, r1, r5 │ │ │ │ movs r0, r7 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r6, r3 │ │ │ │ movs r0, r7 │ │ │ │ @@ -161685,15 +161684,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 162c0c │ │ │ │ @@ -161709,17 +161708,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 1cb13a │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 3b8748 │ │ │ │ + bl 3b8738 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3b83dc │ │ │ │ + bl 3b83cc │ │ │ │ ldr r2, [pc, #64] @ (1cb1b8 ) │ │ │ │ ldr r3, [pc, #52] @ (1cb1b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -161730,23 +161729,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - ldrb r0, [r2, #17] │ │ │ │ + ldrb r0, [r0, #17] │ │ │ │ movs r3, r6 │ │ │ │ adds r2, r1, r2 │ │ │ │ movs r0, r7 │ │ │ │ - str r2, [sp, #1016] @ 0x3f8 │ │ │ │ + str r2, [sp, #952] @ 0x3b8 │ │ │ │ movs r6, r4 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #42] @ 0x2a │ │ │ │ + ldrh r4, [r2, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ adds r6, r3, r0 │ │ │ │ movs r0, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -161756,33 +161755,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (1cb214 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 1cb1fa │ │ │ │ - bl 2c6410 │ │ │ │ + bl 2c6400 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r7, #13] │ │ │ │ + ldrb r6, [r5, #13] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r4, #36] @ 0x24 │ │ │ │ + ldrh r0, [r2, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #216] @ 0xd8 │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1cb268 │ │ │ │ sub sp, #12 │ │ │ │ @@ -161791,34 +161790,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (1cb270 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r2, [r4, #12] │ │ │ │ + ldrb r2, [r2, #12] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r4, [r0, #34] @ 0x22 │ │ │ │ + ldrh r4, [r6, #32] │ │ │ │ movs r6, r4 │ │ │ │ - str r1, [sp, #872] @ 0x368 │ │ │ │ + str r1, [sp, #808] @ 0x328 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1cb2c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -161827,34 +161826,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (1cb2cc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r6, [r0, #11] │ │ │ │ + ldrb r6, [r6, #10] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r5, #30] │ │ │ │ + ldrh r0, [r3, #30] │ │ │ │ movs r6, r4 │ │ │ │ - str r1, [sp, #504] @ 0x1f8 │ │ │ │ + str r1, [sp, #440] @ 0x1b8 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1cb320 │ │ │ │ sub sp, #12 │ │ │ │ @@ -161863,34 +161862,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (1cb328 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r2, [r5, #9] │ │ │ │ + ldrb r2, [r3, #9] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r4, [r1, #28] │ │ │ │ + ldrh r4, [r7, #26] │ │ │ │ movs r6, r4 │ │ │ │ - str r1, [sp, #136] @ 0x88 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1cb37c │ │ │ │ sub sp, #12 │ │ │ │ @@ -161899,34 +161898,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (1cb384 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r6, [r1, #8] │ │ │ │ + ldrb r6, [r7, #7] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r6, #24] │ │ │ │ + ldrh r0, [r4, #24] │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [sp, #792] @ 0x318 │ │ │ │ + str r0, [sp, #728] @ 0x2d8 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 1cb3dc │ │ │ │ sub sp, #12 │ │ │ │ @@ -161935,34 +161934,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (1cb3e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r2, [r6, #6] │ │ │ │ + ldrb r2, [r4, #6] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r4, [r2, #22] │ │ │ │ + ldrh r4, [r0, #22] │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [sp, #424] @ 0x1a8 │ │ │ │ + str r0, [sp, #360] @ 0x168 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 1cb43c │ │ │ │ sub sp, #12 │ │ │ │ @@ -161971,34 +161970,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (1cb444 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r2, [r2, #5] │ │ │ │ + ldrb r2, [r0, #5] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r4, [r6, #18] │ │ │ │ + ldrh r4, [r4, #18] │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ + ldrh r2, [r7, #62] @ 0x3e │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 1cb49c │ │ │ │ sub sp, #12 │ │ │ │ @@ -162007,34 +162006,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (1cb4a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r2, [r6, #3] │ │ │ │ + ldrb r2, [r4, #3] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r4, [r2, #16] │ │ │ │ + ldrh r4, [r0, #16] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r5, #60] @ 0x3c │ │ │ │ + ldrh r2, [r3, #60] @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 1cb4fc │ │ │ │ sub sp, #12 │ │ │ │ @@ -162043,34 +162042,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (1cb504 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r2, [r2, #2] │ │ │ │ + ldrb r2, [r0, #2] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r4, [r6, #12] │ │ │ │ + ldrh r4, [r4, #12] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r1, #58] @ 0x3a │ │ │ │ + ldrh r2, [r7, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 1cb564 │ │ │ │ sub sp, #8 │ │ │ │ @@ -162080,15 +162079,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (1cb568 ) │ │ │ │ add.w r2, ip, #116 @ 0x74 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (1cb56c ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e4d10 │ │ │ │ cbz r0, 1cb550 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 16087c │ │ │ │ @@ -162099,19 +162098,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r4, [r6, #0] │ │ │ │ + ldrb r4, [r4, #0] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r5, #54] @ 0x36 │ │ │ │ + ldrh r0, [r3, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r1, #10] │ │ │ │ + ldrh r4, [r7, #8] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (1cb5fc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -162119,15 +162118,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (1cb604 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 16087c │ │ │ │ @@ -162151,19 +162150,19 @@ │ │ │ │ blx 16087c │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 160878 │ │ │ │ - strb r4, [r1, #31] │ │ │ │ + strb r4, [r7, #30] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r2, [r6, #6] │ │ │ │ + ldrh r2, [r4, #6] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r0, #52] @ 0x34 │ │ │ │ + ldrh r6, [r6, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (1cb6b0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -162173,15 +162172,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (1cb6b8 ) │ │ │ │ add.w r3, r5, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #132] @ (1cb6bc ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cbz r0, 1cb67e │ │ │ │ ldr r1, [pc, #124] @ (1cb6c0 ) │ │ │ │ @@ -162212,36 +162211,36 @@ │ │ │ │ ldr r1, [pc, #56] @ (1cb6c4 ) │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r4, [pc, #56] @ (1cb6c8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r4, [r6, #28] │ │ │ │ + strb r4, [r4, #28] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r4, [r5, #46] @ 0x2e │ │ │ │ + ldrh r4, [r3, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r2, #2] │ │ │ │ + ldrh r0, [r0, #2] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r2, [r5, r2] │ │ │ │ + ldrsh r2, [r3, r2] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r5, [pc, #104] @ (1cb72c ) │ │ │ │ + ldr r5, [pc, #40] @ (1cb6ec ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr r3, [pc, #344] @ (1cb820 ) │ │ │ │ + ldr r3, [pc, #280] @ (1cb7e0 ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [pc, #112] @ (1cb73c ) │ │ │ │ + ldr r4, [pc, #48] @ (1cb6fc ) │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 1cb7b4 │ │ │ │ @@ -162271,35 +162270,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3bdaac │ │ │ │ + bl 3bda9c │ │ │ │ cbz r0, 1cb77e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 1cb760 │ │ │ │ mov r1, r4 │ │ │ │ bl 1f62c8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 1cb75e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3b9378 │ │ │ │ + bl 3b9368 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 1cb786 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 1cb772 │ │ │ │ mov r1, r4 │ │ │ │ bl 1f62c8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -162307,15 +162306,15 @@ │ │ │ │ bne.n 1cb74e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 1ca250 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 1611f0 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #72] @ (1cb7d0 ) │ │ │ │ ldr r3, [pc, #44] @ (1cb7b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -162335,19 +162334,19 @@ │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #10 │ │ │ │ movs r0, r7 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #58] @ 0x3a │ │ │ │ + strh r0, [r2, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r7, #24] │ │ │ │ + strb r2, [r5, #24] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r4, [r6, #38] @ 0x26 │ │ │ │ + ldrh r4, [r4, #38] @ 0x26 │ │ │ │ movs r6, r4 │ │ │ │ asrs r6, r1, #8 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -162367,15 +162366,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (1cb92c ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -162440,15 +162439,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (1cb930 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3bdd40 │ │ │ │ + bl 3bdd30 │ │ │ │ ldr r2, [pc, #64] @ (1cb934 ) │ │ │ │ ldr r3, [pc, #44] @ (1cb920 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -162458,23 +162457,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - strb r6, [r4, #21] │ │ │ │ + strb r6, [r2, #21] │ │ │ │ movs r3, r6 │ │ │ │ asrs r6, r3, #6 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #32] │ │ │ │ + ldrh r4, [r7, #30] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r6, #50] @ 0x32 │ │ │ │ + strh r2, [r4, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r6, #5 │ │ │ │ movs r0, r7 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #2 │ │ │ │ movs r0, r7 │ │ │ │ @@ -162498,24 +162497,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 162c0c │ │ │ │ movs r3, #0 │ │ │ │ @@ -162537,36 +162536,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (1cbaf4 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c70e8 │ │ │ │ + bl 2c70d8 │ │ │ │ ldr r2, [pc, #276] @ (1cbaf8 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 2c76a0 │ │ │ │ + bl 2c7690 │ │ │ │ ldr r1, [pc, #268] @ (1cbafc ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (1cbb00 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (1cbb04 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2c70e8 │ │ │ │ + bl 2c70d8 │ │ │ │ ldr r2, [pc, #252] @ (1cbb08 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 2c76a0 │ │ │ │ + bl 2c7690 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -162611,71 +162610,71 @@ │ │ │ │ ldr r2, [pc, #132] @ (1cbb18 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c70e8 │ │ │ │ + bl 2c70d8 │ │ │ │ ldr r2, [pc, #116] @ (1cbb1c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (1cbb20 ) │ │ │ │ - bl 2c76a0 │ │ │ │ + bl 2c7690 │ │ │ │ ldr r3, [pc, #108] @ (1cbb24 ) │ │ │ │ ldr r2, [pc, #112] @ (1cbb28 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c7000 │ │ │ │ + bl 2c6ff0 │ │ │ │ ldr r2, [pc, #100] @ (1cbb2c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 2c76a0 │ │ │ │ + bl 2c7690 │ │ │ │ b.n 1cb9b6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r1, #1 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #20] │ │ │ │ + ldrh r6, [r5, #20] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r7, #15] │ │ │ │ + strb r2, [r5, #15] │ │ │ │ movs r3, r6 │ │ │ │ - strh r0, [r4, #40] @ 0x28 │ │ │ │ + strh r0, [r2, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [pc, #624] @ (1cbd60 ) │ │ │ │ + ldr r1, [pc, #560] @ (1cbd20 ) │ │ │ │ movs r7, r4 │ │ │ │ mrc 15, 2, APSR_nzcv, cr3, cr15, {7} │ │ │ │ mcr 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ - ldr r1, [pc, #560] @ (1cbd2c ) │ │ │ │ + ldr r1, [pc, #496] @ (1cbcec ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [pc, #816] @ (1cbe30 ) │ │ │ │ + ldr r1, [pc, #752] @ (1cbdf0 ) │ │ │ │ movs r7, r4 │ │ │ │ stc 15, cr15, [pc, #1020] @ 1cbf00 │ │ │ │ ldcl 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - ldr r1, [pc, #760] @ (1cbe04 ) │ │ │ │ + ldr r1, [pc, #696] @ (1cbdc4 ) │ │ │ │ movs r7, r4 │ │ │ │ lsrs r4, r6, #28 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [pc, #320] @ (1cbc54 ) │ │ │ │ + ldr r0, [pc, #256] @ (1cbc14 ) │ │ │ │ movs r7, r4 │ │ │ │ mrc 15, 1, APSR_nzcv, cr11, cr15, {7} │ │ │ │ mcr 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ - ldr r0, [pc, #256] @ (1cbc20 ) │ │ │ │ + ldr r0, [pc, #192] @ (1cbbe0 ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [pc, #416] @ (1cbcc4 ) │ │ │ │ + ldr r0, [pc, #352] @ (1cbc84 ) │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl ffdffb2a <__bss_end__@@Base+0xff7e09ba> │ │ │ │ - ldr r0, [pc, #416] @ (1cbcd0 ) │ │ │ │ + ldr r0, [pc, #352] @ (1cbc90 ) │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r5, [pc, #560] @ (1cbd74 ) │ │ │ │ @@ -162708,31 +162707,31 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 3bdf38 │ │ │ │ + bl 3bdf28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cbc56 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1cbc88 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -162784,17 +162783,17 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r5, #76] @ 0x4c │ │ │ │ ldrb.w r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1cbcce │ │ │ │ ldrd r2, r3, [r0, #40] @ 0x28 │ │ │ │ strd r2, r3, [r5, #88] @ 0x58 │ │ │ │ - bl 3b93f0 │ │ │ │ + bl 3b93e0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #304] @ (1cbd90 ) │ │ │ │ ldr r3, [pc, #276] @ (1cbd78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -162829,15 +162828,15 @@ │ │ │ │ ldr r4, [pc, #228] @ (1cbd9c ) │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ movw r2, #649 @ 0x289 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 1cbc52 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ b.n 1cbc4e │ │ │ │ ldr r3, [pc, #200] @ (1cbda0 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -162845,15 +162844,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (1cbda8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 1cbc52 │ │ │ │ ldr r3, [pc, #184] @ (1cbdac ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #180] @ (1cbdb0 ) │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ @@ -162863,15 +162862,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ movw r2, #657 @ 0x291 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 1cbc52 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #144] @ (1cbdb8 ) │ │ │ │ ldr r1, [pc, #148] @ (1cbdbc ) │ │ │ │ add r3, pc │ │ │ │ @@ -162880,15 +162879,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #663 @ 0x297 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 1cbc52 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #116] @ (1cbdc4 ) │ │ │ │ ldr r1, [pc, #120] @ (1cbdc8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -162897,63 +162896,63 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 1cbc52 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r2, #25 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #25 │ │ │ │ movs r0, r7 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #7] │ │ │ │ + strb r2, [r3, #7] │ │ │ │ movs r3, r6 │ │ │ │ - strh r2, [r0, #24] │ │ │ │ + strh r2, [r6, #22] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r2, #4] │ │ │ │ + ldrh r4, [r0, #4] │ │ │ │ movs r6, r4 │ │ │ │ lsrs r6, r6, #20 │ │ │ │ movs r0, r7 │ │ │ │ - strb r0, [r4, #2] │ │ │ │ + strb r0, [r2, #2] │ │ │ │ movs r3, r6 │ │ │ │ - cmp r4, r5 │ │ │ │ + cmp r4, r3 │ │ │ │ movs r7, r4 │ │ │ │ - bx fp │ │ │ │ + bx r9 │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r7, #1] │ │ │ │ + strb r0, [r5, #1] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r0, [pc, #360] @ (1cbf10 ) │ │ │ │ + ldr r0, [pc, #296] @ (1cbed0 ) │ │ │ │ movs r7, r4 │ │ │ │ - cmp r4, r0 │ │ │ │ + add ip, lr │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r2, #1] │ │ │ │ + strb r4, [r0, #1] │ │ │ │ movs r3, r6 │ │ │ │ - add ip, fp │ │ │ │ + add ip, r9 │ │ │ │ movs r7, r4 │ │ │ │ - bx r2 │ │ │ │ + bx r0 │ │ │ │ movs r7, r4 │ │ │ │ - bxns r4 │ │ │ │ + bxns r2 │ │ │ │ movs r7, r4 │ │ │ │ - add sl, r7 │ │ │ │ + add sl, r5 │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r3, #0] │ │ │ │ + strb r6, [r1, #0] │ │ │ │ movs r3, r6 │ │ │ │ - bxns ip │ │ │ │ + bxns sl │ │ │ │ movs r7, r4 │ │ │ │ - add sl, r2 │ │ │ │ + add sl, r0 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r6, #124] @ 0x7c │ │ │ │ + ldr r6, [r4, #124] @ 0x7c │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 001cbdd0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -162982,25 +162981,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (1cbe80 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 1cbe70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e00 │ │ │ │ - bl 2c3e24 │ │ │ │ + bl 2c3df0 │ │ │ │ + bl 2c3e14 │ │ │ │ ldr.w r4, [r6, #164] @ 0xa4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 1cbe70 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c39bc │ │ │ │ + bl 2c39ac │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -163015,31 +163014,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r6, r4, #26 │ │ │ │ + lsrs r6, r2, #26 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001cbe84 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 2c3e24 │ │ │ │ + bl 2c3e14 │ │ │ │ ldr.w r4, [r4, #164] @ 0xa4 │ │ │ │ cbz r4, 1cbed2 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c39bc │ │ │ │ + bl 2c39ac │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -163064,24 +163063,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (1cbfcc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #208] @ (1cbfd0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (1cbfd4 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -163107,15 +163106,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 162a4c │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 1cbf7c │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 162c0c │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -163139,41 +163138,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r2, #100] @ 0x64 │ │ │ │ + ldr r4, [r0, #100] @ 0x64 │ │ │ │ movs r3, r6 │ │ │ │ - ldrb r6, [r6, #29] │ │ │ │ + ldrb r6, [r4, #29] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r1, #40] @ 0x28 │ │ │ │ + strh r2, [r7, #38] @ 0x26 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001cbfd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (1cc3b8 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #964] @ (1cc3bc ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (1cc3c0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1cc342 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -163350,15 +163349,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #869 @ 0x365 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -163369,27 +163368,27 @@ │ │ │ │ ldr r1, [pc, #408] @ (1cc3d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #929 @ 0x3a1 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cc1f4 │ │ │ │ ldr r3, [pc, #392] @ (1cc3dc ) │ │ │ │ mov.w r2, #844 @ 0x34c │ │ │ │ ldr r4, [pc, #388] @ (1cc3e0 ) │ │ │ │ ldr r1, [pc, #392] @ (1cc3e4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -163400,15 +163399,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #849 @ 0x351 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -163419,15 +163418,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -163438,15 +163437,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #859 @ 0x35b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -163457,15 +163456,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (1cc414 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -163474,120 +163473,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (1cc41c ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #829 @ 0x33d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cc1f4 │ │ │ │ ldr r3, [pc, #192] @ (1cc420 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #192] @ (1cc424 ) │ │ │ │ ldr r1, [pc, #196] @ (1cc428 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ movw r2, #905 @ 0x389 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cc1f4 │ │ │ │ ldr r3, [pc, #172] @ (1cc42c ) │ │ │ │ ldr r2, [pc, #172] @ (1cc430 ) │ │ │ │ ldr r1, [pc, #176] @ (1cc434 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #918 @ 0x396 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cc1f4 │ │ │ │ ldr r1, [pc, #148] @ (1cc438 ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (1cc43c ) │ │ │ │ movw r2, #834 @ 0x342 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #84] @ 0x54 │ │ │ │ + ldr r4, [r1, #84] @ 0x54 │ │ │ │ movs r3, r6 │ │ │ │ - ldrb r6, [r7, #25] │ │ │ │ + ldrb r6, [r5, #25] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r2, #32] │ │ │ │ + strh r0, [r0, #32] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r1, #52] @ 0x34 │ │ │ │ + ldr r0, [r7, #48] @ 0x30 │ │ │ │ movs r3, r6 │ │ │ │ - add r0, r5 │ │ │ │ + add r0, r3 │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #214 @ 0xd6 │ │ │ │ + subs r7, #198 @ 0xc6 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r2, #48] @ 0x30 │ │ │ │ + ldr r6, [r0, #48] @ 0x30 │ │ │ │ movs r3, r6 │ │ │ │ - muls r4, r3 │ │ │ │ + muls r4, r1 │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #162 @ 0xa2 │ │ │ │ + subs r7, #146 @ 0x92 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r7, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #44] @ 0x2c │ │ │ │ movs r3, r6 │ │ │ │ - muls r4, r1 │ │ │ │ + orrs r4, r7 │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #134 @ 0x86 │ │ │ │ + subs r7, #118 @ 0x76 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r1, #44] @ 0x2c │ │ │ │ + ldr r4, [r7, #40] @ 0x28 │ │ │ │ movs r3, r6 │ │ │ │ - orrs r4, r7 │ │ │ │ + orrs r4, r5 │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #90 @ 0x5a │ │ │ │ + subs r7, #74 @ 0x4a │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r3, #40] @ 0x28 │ │ │ │ + ldr r4, [r1, #40] @ 0x28 │ │ │ │ movs r3, r6 │ │ │ │ - orrs r0, r5 │ │ │ │ + orrs r0, r3 │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #42 @ 0x2a │ │ │ │ + subs r7, #26 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r5, #36] @ 0x24 │ │ │ │ + ldr r4, [r3, #36] @ 0x24 │ │ │ │ movs r3, r6 │ │ │ │ - orrs r4, r2 │ │ │ │ + orrs r4, r0 │ │ │ │ movs r7, r4 │ │ │ │ - subs r6, #250 @ 0xfa │ │ │ │ + subs r6, #234 @ 0xea │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r7, #32] │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ movs r3, r6 │ │ │ │ - cmn r4, r7 │ │ │ │ + cmn r4, r5 │ │ │ │ movs r7, r4 │ │ │ │ - subs r6, #198 @ 0xc6 │ │ │ │ + subs r6, #182 @ 0xb6 │ │ │ │ movs r7, r4 │ │ │ │ - tst r4, r1 │ │ │ │ + rors r4, r7 │ │ │ │ movs r7, r4 │ │ │ │ - subs r6, #152 @ 0x98 │ │ │ │ + subs r6, #136 @ 0x88 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r6, #28] │ │ │ │ + ldr r0, [r4, #28] │ │ │ │ movs r3, r6 │ │ │ │ - cmn r2, r5 │ │ │ │ + cmn r2, r3 │ │ │ │ movs r7, r4 │ │ │ │ - subs r6, #122 @ 0x7a │ │ │ │ + subs r6, #106 @ 0x6a │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ + ldr r0, [r0, #28] │ │ │ │ movs r3, r6 │ │ │ │ - cmn r6, r6 │ │ │ │ + cmn r6, r4 │ │ │ │ movs r7, r4 │ │ │ │ - subs r6, #90 @ 0x5a │ │ │ │ + subs r6, #74 @ 0x4a │ │ │ │ movs r7, r4 │ │ │ │ - subs r6, #58 @ 0x3a │ │ │ │ + subs r6, #42 @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ - rors r0, r3 │ │ │ │ + rors r0, r1 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001cc440 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -163596,27 +163595,27 @@ │ │ │ │ ldr r3, [pc, #40] @ (1cc47c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (1cc480 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r2, [pc, #28] @ (1cc484 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c77dc │ │ │ │ + b.w 2c77cc │ │ │ │ nop │ │ │ │ - @ instruction: 0xeae40026 │ │ │ │ + @ instruction: 0xead40026 │ │ │ │ bl 27847e │ │ │ │ @ instruction: 0xe81fffff │ │ │ │ - negs r2, r2 │ │ │ │ + negs r2, r0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001cc488 : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -163660,22 +163659,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c6410 │ │ │ │ + bl 2c6400 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (1cc500 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ - rors r4, r6 │ │ │ │ + rors r4, r4 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001cc504 : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 1cc50e │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 1cc518 │ │ │ │ @@ -163714,23 +163713,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w r2, [pc, #1876] @ 1ccccc │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #1872] @ 1cccd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 25e4e4 │ │ │ │ ldr.w r3, [pc, #1852] @ 1cccd4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 1cc5ae │ │ │ │ @@ -163743,15 +163742,15 @@ │ │ │ │ beq.w 1cc75c │ │ │ │ ldr.w r3, [pc, #1824] @ 1cccd8 │ │ │ │ ldr.w r1, [pc, #1824] @ 1cccdc │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 2c5b74 │ │ │ │ + bl 2c5b64 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 1cc7dc │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 1cc5ec │ │ │ │ mov r0, r4 │ │ │ │ bl 1ce26c │ │ │ │ @@ -163763,41 +163762,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1cc7a4 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1cc698 │ │ │ │ ldr.w r6, [pc, #1760] @ 1ccce0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w r2, [pc, #1756] @ 1ccce4 │ │ │ │ ldr.w r1, [pc, #1756] @ 1ccce8 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 2c3e24 │ │ │ │ + bl 2c3e14 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cbz r3, 1cc65e │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1ccc90 │ │ │ │ movs r6, #0 │ │ │ │ b.n 1cc648 │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1ccb34 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2c39bc │ │ │ │ + bl 2c39ac │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cc63e │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ccb34 │ │ │ │ ldr.w r5, [pc, #1676] @ 1cccec │ │ │ │ @@ -163806,74 +163805,74 @@ │ │ │ │ ldr.w r1, [pc, #1672] @ 1cccf4 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1ccca4 │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 1cc698 │ │ │ │ ldr.w r0, [pc, #1644] @ 1cccf8 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 1cc6ee │ │ │ │ ldr.w r0, [pc, #1628] @ 1cccfc │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1628] @ 1ccd00 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1624] @ 1ccd04 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1616] @ 1ccd08 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r1, [pc, #1608] @ 1ccd0c │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1604] @ 1ccd10 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 2c37bc │ │ │ │ + bl 2c37ac │ │ │ │ ldr.w r1, [pc, #1592] @ 1ccd14 │ │ │ │ ldr.w r0, [pc, #1592] @ 1ccd18 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 2c37bc │ │ │ │ + bl 2c37ac │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w r1, [pc, #1572] @ 1ccd1c │ │ │ │ ldr.w r2, [pc, #1572] @ 1ccd20 │ │ │ │ movw r3, #1693 @ 0x69d │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1560] @ 1ccd24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ bl 193b68 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 2c06d4 │ │ │ │ + bl 2c06c4 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr.w r2, [pc, #1528] @ 1ccd28 │ │ │ │ ldr.w r3, [pc, #1420] @ 1cccc0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -163892,17 +163891,17 @@ │ │ │ │ beq.w 1cc5d4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1cc5d4 │ │ │ │ bl 1cd538 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cc5d4 │ │ │ │ - bl 2c69d8 │ │ │ │ + bl 2c69c8 │ │ │ │ ldr.w r1, [r7, #188] @ 0xbc │ │ │ │ - bl 2c4be0 │ │ │ │ + bl 2c4bd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1ccbcc │ │ │ │ ldr.w r3, [pc, #1440] @ 1ccd2c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -163922,45 +163921,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1396] @ 1ccd34 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1621 @ 0x655 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 1cc72c │ │ │ │ ldr.w r3, [pc, #1368] @ 1ccd38 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r2, [pc, #1368] @ 1ccd3c │ │ │ │ ldr.w r1, [pc, #1368] @ 1ccd40 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1630 @ 0x65e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cc7d2 │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1344] @ 1ccd44 │ │ │ │ blx 160cec │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w r2, [pc, #1332] @ 1ccd48 │ │ │ │ ldr.w r1, [pc, #1332] @ 1ccd4c │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -164116,25 +164115,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 160444 │ │ │ │ ldrb.w r3, [r7, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1cc5ec │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #908] @ (1ccd74 ) │ │ │ │ ldr r2, [pc, #912] @ (1ccd78 ) │ │ │ │ ldr r1, [pc, #912] @ (1ccd7c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #872] @ (1ccd70 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -164192,18 +164191,18 @@ │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 160f98 │ │ │ │ b.n 1cc8fe │ │ │ │ ldr r0, [pc, #744] @ (1ccd84 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ ldr r0, [pc, #736] @ (1ccd88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ b.n 1cc9cc │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 1cc9ba │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -164220,15 +164219,15 @@ │ │ │ │ beq.n 1ccad0 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 1ccac8 │ │ │ │ ldr r0, [pc, #672] @ (1ccd8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r1, [pc, #660] @ (1ccd90 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 160f98 │ │ │ │ b.n 1cc982 │ │ │ │ @@ -164261,23 +164260,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1576 @ 0x628 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1ccbfc │ │ │ │ ldr r1, [pc, #584] @ (1ccdb0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 1ccbba │ │ │ │ ldr.w r9, [pc, #568] @ 1ccdb4 │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #568] @ (1ccdb8 ) │ │ │ │ ldr.w sl, [pc, #568] @ 1ccdbc │ │ │ │ @@ -164291,26 +164290,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ccb8a │ │ │ │ ldr r1, [pc, #516] @ (1ccdc0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ mov r0, fp │ │ │ │ blx 16087c │ │ │ │ b.n 1cc7d2 │ │ │ │ ldr.w r1, [r7, #188] @ 0xbc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #496] @ (1ccdc4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -164318,29 +164317,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #496] @ (1ccdcc ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1637 @ 0x665 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r1, [pc, #480] @ (1ccdd0 ) │ │ │ │ ldr.w r2, [r7, #188] @ 0xbc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ b.n 1cc7d2 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 166b88 │ │ │ │ ldr r1, [pc, #464] @ (1ccdd4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ b.n 1ccbc4 │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r3 │ │ │ │ ldrd r2, r3, [r5, #280] @ 0x118 │ │ │ │ @@ -164361,23 +164360,23 @@ │ │ │ │ add r0, pc │ │ │ │ strd r2, r7, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 1cca76 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #364] @ (1ccddc ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r1, [pc, #352] @ (1ccde0 ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #352] @ (1ccde4 ) │ │ │ │ movw r2, #1443 @ 0x5a3 │ │ │ │ add r1, pc │ │ │ │ @@ -164401,178 +164400,178 @@ │ │ │ │ movs r0, r7 │ │ │ │ lsls r6, r1, #17 │ │ │ │ movs r0, r7 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #124] @ 0x7c │ │ │ │ + str r4, [r5, #124] @ 0x7c │ │ │ │ movs r3, r6 │ │ │ │ - ldrb r2, [r7, #3] │ │ │ │ + ldrb r2, [r5, #3] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r1, #26] │ │ │ │ + ldrb r6, [r7, #25] │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #584] @ 0x248 │ │ │ │ + str r3, [sp, #520] @ 0x208 │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r0, #116] @ 0x74 │ │ │ │ + str r6, [r6, #112] @ 0x70 │ │ │ │ movs r3, r6 │ │ │ │ - ldrb r4, [r5, #1] │ │ │ │ + ldrb r4, [r3, #1] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r7, #23] │ │ │ │ + ldrb r6, [r5, #23] │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r5, #108] @ 0x6c │ │ │ │ + str r0, [r3, #108] @ 0x6c │ │ │ │ movs r3, r6 │ │ │ │ - ldrb r2, [r4, #0] │ │ │ │ + ldrb r2, [r2, #0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [pc, #440] @ (1cceb0 ) │ │ │ │ + ldr r6, [pc, #376] @ (1cce70 ) │ │ │ │ movs r7, r4 │ │ │ │ - add lr, r9 │ │ │ │ + add lr, r7 │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r5, #104] @ 0x68 │ │ │ │ + str r0, [r3, #104] @ 0x68 │ │ │ │ movs r3, r6 │ │ │ │ - strb r6, [r1, #31] │ │ │ │ + strb r6, [r7, #30] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r4, #21] │ │ │ │ + ldrb r2, [r2, #21] │ │ │ │ movs r6, r4 │ │ │ │ - ldc2 0, cr0, [r4, #152]! @ 0x98 │ │ │ │ - add ip, r6 │ │ │ │ + stc2 0, cr0, [r4, #152]! @ 0x98 │ │ │ │ + add ip, r4 │ │ │ │ movs r7, r4 │ │ │ │ - add r8, r8 │ │ │ │ + add r8, r6 │ │ │ │ movs r7, r4 │ │ │ │ - add sl, r7 │ │ │ │ + add sl, r5 │ │ │ │ movs r7, r4 │ │ │ │ - add r8, r9 │ │ │ │ + add r8, r7 │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r2, #100] @ 0x64 │ │ │ │ + str r2, [r0, #100] @ 0x64 │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, #220 @ 0xdc │ │ │ │ + subs r2, #204 @ 0xcc │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 1cccd4 │ │ │ │ + bvc.n 1cccb4 │ │ │ │ movs r1, r5 │ │ │ │ lsls r4, r4, #9 │ │ │ │ movs r0, r7 │ │ │ │ vext.8 q8, q3, q1, #0 │ │ │ │ - subs r7, #88 @ 0x58 │ │ │ │ + subs r7, #72 @ 0x48 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, #32 │ │ │ │ + subs r2, #16 │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r5, #84] @ 0x54 │ │ │ │ + str r2, [r3, #84] @ 0x54 │ │ │ │ movs r3, r6 │ │ │ │ - subs r7, #88 @ 0x58 │ │ │ │ + subs r7, #72 @ 0x48 │ │ │ │ movs r7, r4 │ │ │ │ - subs r1, #246 @ 0xf6 │ │ │ │ + subs r1, #230 @ 0xe6 │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r1, #84] @ 0x54 │ │ │ │ + str r0, [r7, #80] @ 0x50 │ │ │ │ movs r3, r6 │ │ │ │ - strb r6, [r3, #25] │ │ │ │ + strb r6, [r1, #25] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r6, #15] │ │ │ │ + ldrb r2, [r4, #15] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r2 │ │ │ │ + lsls r2, r0 │ │ │ │ movs r7, r4 │ │ │ │ - subs r6, #144 @ 0x90 │ │ │ │ + subs r6, #128 @ 0x80 │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #158 @ 0x9e │ │ │ │ + subs r7, #142 @ 0x8e │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #144 @ 0x90 │ │ │ │ + subs r7, #128 @ 0x80 │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #134 @ 0x86 │ │ │ │ + subs r7, #118 @ 0x76 │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #122 @ 0x7a │ │ │ │ + subs r7, #106 @ 0x6a │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #110 @ 0x6e │ │ │ │ + subs r7, #94 @ 0x5e │ │ │ │ movs r7, r4 │ │ │ │ - movs r6, #218 @ 0xda │ │ │ │ + movs r6, #202 @ 0xca │ │ │ │ movs r2, r5 │ │ │ │ cmp r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ movs r3, r6 │ │ │ │ - strb r6, [r1, #18] │ │ │ │ + strb r6, [r7, #17] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r4, #8] │ │ │ │ + ldrb r4, [r2, #8] │ │ │ │ movs r6, r4 │ │ │ │ - subs r6, #18 │ │ │ │ + subs r6, #2 │ │ │ │ movs r7, r4 │ │ │ │ - subs r6, #236 @ 0xec │ │ │ │ + subs r6, #220 @ 0xdc │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #16 │ │ │ │ + subs r7, #0 │ │ │ │ movs r7, r4 │ │ │ │ - subs r6, #44 @ 0x2c │ │ │ │ + subs r6, #28 │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, #28 │ │ │ │ + subs r4, #12 │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, #16 │ │ │ │ + subs r4, #0 │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, #4 │ │ │ │ + subs r3, #244 @ 0xf4 │ │ │ │ movs r7, r4 │ │ │ │ - subs r3, #248 @ 0xf8 │ │ │ │ + subs r3, #232 @ 0xe8 │ │ │ │ movs r7, r4 │ │ │ │ - subs r3, #236 @ 0xec │ │ │ │ + subs r3, #220 @ 0xdc │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r2, #32] │ │ │ │ + str r0, [r0, #32] │ │ │ │ movs r3, r6 │ │ │ │ - subs r7, #194 @ 0xc2 │ │ │ │ + subs r7, #178 @ 0xb2 │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, #152 @ 0x98 │ │ │ │ + adds r6, #136 @ 0x88 │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #210 @ 0xd2 │ │ │ │ + subs r7, #194 @ 0xc2 │ │ │ │ movs r7, r4 │ │ │ │ - movs r4, #252 @ 0xfc │ │ │ │ + movs r4, #236 @ 0xec │ │ │ │ movs r2, r5 │ │ │ │ - subs r3, #146 @ 0x92 │ │ │ │ + subs r3, #130 @ 0x82 │ │ │ │ movs r7, r4 │ │ │ │ - add r6, sp, #208 @ 0xd0 │ │ │ │ + add r6, sp, #144 @ 0x90 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r6!, {r1, r2, r7} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ movs r6, r5 │ │ │ │ - str r4, [r7, #20] │ │ │ │ + str r4, [r5, #20] │ │ │ │ movs r3, r6 │ │ │ │ - subs r3, #170 @ 0xaa │ │ │ │ + subs r3, #154 @ 0x9a │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, #6 │ │ │ │ + adds r5, #246 @ 0xf6 │ │ │ │ movs r7, r4 │ │ │ │ - subs r3, #248 @ 0xf8 │ │ │ │ + subs r3, #232 @ 0xe8 │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #24 │ │ │ │ + subs r7, #8 │ │ │ │ movs r7, r4 │ │ │ │ - subs r6, #6 │ │ │ │ + subs r5, #246 @ 0xf6 │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, #240 @ 0xf0 │ │ │ │ + subs r4, #224 @ 0xe0 │ │ │ │ movs r7, r4 │ │ │ │ - adds r5, #96 @ 0x60 │ │ │ │ + adds r5, #80 @ 0x50 │ │ │ │ movs r7, r4 │ │ │ │ - subs r3, #250 @ 0xfa │ │ │ │ + subs r3, #234 @ 0xea │ │ │ │ movs r7, r4 │ │ │ │ - adds r5, #76 @ 0x4c │ │ │ │ + adds r5, #60 @ 0x3c │ │ │ │ movs r7, r4 │ │ │ │ - subs r6, #74 @ 0x4a │ │ │ │ + subs r6, #58 @ 0x3a │ │ │ │ movs r7, r4 │ │ │ │ - adds r5, #56 @ 0x38 │ │ │ │ + adds r5, #40 @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ - subs r6, #162 @ 0xa2 │ │ │ │ + subs r6, #146 @ 0x92 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001ccdf8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (1cce38 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 40d218 │ │ │ │ + bl 40d208 │ │ │ │ movs r0, #5 │ │ │ │ - bl 2c06bc │ │ │ │ + bl 2c06ac │ │ │ │ cbz r0, 1cce28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -164580,15 +164579,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd r0, r0, [ip, #-264]! @ 0x108 │ │ │ │ │ │ │ │ 001cce3c : │ │ │ │ - b.w 40d230 │ │ │ │ + b.w 40d220 │ │ │ │ │ │ │ │ 001cce40 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (1ccee4 ) │ │ │ │ @@ -164612,22 +164611,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 1d0e80 │ │ │ │ ldr r4, [pc, #108] @ (1ccef4 ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 2c06d4 │ │ │ │ + bl 2c06c4 │ │ │ │ add r4, pc │ │ │ │ - bl 2bfd14 │ │ │ │ + bl 2bfd04 │ │ │ │ bl 1d1e1c │ │ │ │ bl 1d10f0 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 40d250 │ │ │ │ + bl 40d240 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 1cceba │ │ │ │ ldr r3, [pc, #64] @ (1cceec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -164661,61 +164660,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (1ccf6c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 1ccf46 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #80] @ (1ccf70 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (1ccf74 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 1ccf66 │ │ │ │ ldr r1, [pc, #48] @ (1ccf78 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 2c40f0 │ │ │ │ + bl 2c40e0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1ccf54 │ │ │ │ - ldrb r6, [r6, #14] │ │ │ │ + ldrb r6, [r4, #14] │ │ │ │ movs r6, r5 │ │ │ │ - ldrsh r0, [r7, r7] │ │ │ │ + ldrsh r0, [r5, r7] │ │ │ │ movs r3, r6 │ │ │ │ - bxns lr │ │ │ │ + bxns ip │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (1ccf84 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ ldmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 001ccf88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -164728,24 +164727,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (1cd01c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2c5e68 │ │ │ │ + bl 2c5e58 │ │ │ │ ldr r1, [pc, #104] @ (1cd020 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 2c40f0 │ │ │ │ + bl 2c40e0 │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 1ccff6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #84] @ (1cd024 ) │ │ │ │ ldr r3, [pc, #72] @ (1cd01c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -164765,31 +164764,31 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (1cd030 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1ccfce │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr??.w r0, [sl, #55] @ 0x37 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ vst1.8 @ instruction: 0xf9c60037 │ │ │ │ - ldrsh r2, [r3, r4] │ │ │ │ + ldrsh r2, [r1, r4] │ │ │ │ movs r3, r6 │ │ │ │ - mov ip, r7 │ │ │ │ + mov ip, r5 │ │ │ │ movs r7, r4 │ │ │ │ - mov r8, r5 │ │ │ │ + mov r8, r3 │ │ │ │ movs r7, r4 │ │ │ │ ldr r0, [pc, #4] @ (1cd03c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ ldmia r4!, {r1, r3, r5} │ │ │ │ movs r6, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -164797,15 +164796,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (1cd0ac ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (1cd0b0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #72] @ (1cd0b4 ) │ │ │ │ ldr r2, [pc, #76] @ (1cd0b8 ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (1cd0bc ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -164821,25 +164820,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrsh r6, [r4, r3] │ │ │ │ + ldrsh r6, [r2, r3] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r0, [r4, #96] @ 0x60 │ │ │ │ + ldr r0, [r2, #96] @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r6, #14] │ │ │ │ + strb r2, [r4, #14] │ │ │ │ movs r6, r4 │ │ │ │ - mov r0, lr │ │ │ │ + mov r0, ip │ │ │ │ movs r7, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r7} │ │ │ │ + ldmia r6, {r2, r4, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -164862,25 +164861,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (1cd124 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #16] @ (1cd128 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ - mov r2, r0 │ │ │ │ + cmp sl, lr │ │ │ │ movs r7, r4 │ │ │ │ - cmp r8, fp │ │ │ │ + cmp r8, r9 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ @@ -164896,24 +164895,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (1cd414 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #688] @ (1cd418 ) │ │ │ │ ldr r2, [pc, #688] @ (1cd41c ) │ │ │ │ ldr r1, [pc, #692] @ (1cd420 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1cd252 │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -164975,45 +164974,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cd272 │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1cd3a8 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 1cd1b6 │ │ │ │ ldr r0, [pc, #488] @ (1cd430 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1cd272 │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 1cd190 │ │ │ │ ldr r3, [pc, #472] @ (1cd434 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (1cd438 ) │ │ │ │ ldr r1, [pc, #476] @ (1cd43c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #460] @ (1cd440 ) │ │ │ │ ldr r3, [pc, #412] @ (1cd414 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -165047,36 +165046,36 @@ │ │ │ │ bne.n 1cd372 │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 1cd30e │ │ │ │ ldr r6, [pc, #380] @ (1cd44c ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2c6a70 │ │ │ │ + bl 2c6a60 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cd3c2 │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ ldr r1, [pc, #364] @ (1cd450 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2c5b74 │ │ │ │ + bl 2c5b64 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (1cd454 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (1cd458 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (1cd45c ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -165089,15 +165088,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 1cd272 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 1cd272 │ │ │ │ ldr r3, [pc, #292] @ (1cd460 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (1cd464 ) │ │ │ │ ldr r1, [pc, #292] @ (1cd468 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -165115,15 +165114,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (1cd474 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cd272 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1cd358 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -165137,133 +165136,133 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1cd2c6 │ │ │ │ ldr r0, [pc, #220] @ (1cd47c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ b.n 1cd2c6 │ │ │ │ ldr r3, [pc, #212] @ (1cd480 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (1cd484 ) │ │ │ │ ldr r1, [pc, #216] @ (1cd488 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cd272 │ │ │ │ ldr r3, [pc, #200] @ (1cd48c ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (1cd490 ) │ │ │ │ ldr r1, [pc, #200] @ (1cd494 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cd272 │ │ │ │ ldr r3, [pc, #180] @ (1cd498 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (1cd49c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (1cd4a0 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r1, [pc, #164] @ (1cd4a4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ b.n 1cd272 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ str.w r0, [ip, r7, lsl #3] │ │ │ │ str.w r0, [r4, r7, lsl #3] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, r7] │ │ │ │ + ldrb r4, [r2, r7] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r1, #80] @ 0x50 │ │ │ │ + ldr r6, [r7, #76] @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r4, #10] │ │ │ │ + strb r2, [r2, #10] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r7, r4] │ │ │ │ + ldrb r6, [r5, r4] │ │ │ │ movs r3, r6 │ │ │ │ - mov r0, lr │ │ │ │ + mov r0, ip │ │ │ │ movs r7, r4 │ │ │ │ - cmp r4, sl │ │ │ │ + cmp r4, r8 │ │ │ │ movs r7, r4 │ │ │ │ - mov r2, r0 │ │ │ │ + cmp sl, lr │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r0, [r6, r3] │ │ │ │ + ldrb r0, [r4, r3] │ │ │ │ movs r3, r6 │ │ │ │ - cmp r6, r3 │ │ │ │ + cmp r6, r1 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r4, r1 │ │ │ │ + add ip, pc │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xf7220037 │ │ │ │ b.n 1cce24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 1ccdfc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #100 @ 0x64 │ │ │ │ + cmp r0, #84 @ 0x54 │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r5, #50] @ 0x32 │ │ │ │ + strh r0, [r3, #50] @ 0x32 │ │ │ │ movs r0, r5 │ │ │ │ - mov sl, sl │ │ │ │ + mov sl, r8 │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r2, [r2, r1] │ │ │ │ + ldrb r2, [r0, r1] │ │ │ │ movs r3, r6 │ │ │ │ b.n 1ccd50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r1, r0] │ │ │ │ + ldrh r6, [r7, r7] │ │ │ │ movs r3, r6 │ │ │ │ - add r4, ip │ │ │ │ + add r4, sl │ │ │ │ movs r7, r4 │ │ │ │ - add r2, r5 │ │ │ │ + add r2, r3 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r0, [r6, r7] │ │ │ │ + ldrh r0, [r4, r7] │ │ │ │ movs r3, r6 │ │ │ │ - cmp r6, sl │ │ │ │ + cmp r6, r8 │ │ │ │ movs r7, r4 │ │ │ │ - add r2, r1 │ │ │ │ + mvns r2, r7 │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r9 │ │ │ │ + cmp r8, r7 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r0, [r4, r6] │ │ │ │ + ldrh r0, [r2, r6] │ │ │ │ movs r3, r6 │ │ │ │ - add r2, r2 │ │ │ │ + add r2, r0 │ │ │ │ movs r7, r4 │ │ │ │ - bics r2, r7 │ │ │ │ + bics r2, r5 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r0, r6] │ │ │ │ + ldrh r6, [r6, r5] │ │ │ │ movs r3, r6 │ │ │ │ - cmp r8, ip │ │ │ │ + cmp r8, sl │ │ │ │ movs r7, r4 │ │ │ │ - bics r4, r3 │ │ │ │ + bics r4, r1 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r4, r5] │ │ │ │ + ldrh r6, [r2, r5] │ │ │ │ movs r3, r6 │ │ │ │ - cmp r0, r3 │ │ │ │ + cmp r0, r1 │ │ │ │ movs r7, r4 │ │ │ │ - muls r4, r7 │ │ │ │ + muls r4, r5 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r0, r9 │ │ │ │ + cmp r0, r7 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -165418,15 +165417,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 1cdaf8 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cd6f2 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1cd9f8 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1cda3a │ │ │ │ @@ -165458,29 +165457,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 1cdb04 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cd6f2 │ │ │ │ ldr.w r3, [pc, #1080] @ 1cdb08 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 1cdb0c │ │ │ │ ldr.w r1, [pc, #1076] @ 1cdb10 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr.w r2, [pc, #1056] @ 1cdb14 │ │ │ │ ldr r3, [pc, #1012] @ (1cdaec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -165500,41 +165499,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (1cdb20 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cd6f2 │ │ │ │ ldr r3, [pc, #996] @ (1cdb24 ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (1cdb28 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (1cdb2c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cd6f2 │ │ │ │ ldr r3, [pc, #980] @ (1cdb30 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (1cdb34 ) │ │ │ │ ldr r1, [pc, #984] @ (1cdb38 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cd6f2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -165612,15 +165611,15 @@ │ │ │ │ bcs.n 1cd7f4 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -165751,27 +165750,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (1cdb44 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cd6f2 │ │ │ │ ldr r3, [pc, #332] @ (1cdb48 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (1cdb4c ) │ │ │ │ ldr r1, [pc, #336] @ (1cdb50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cd6f2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 1cd86a │ │ │ │ ldr r3, [pc, #308] @ (1cdb54 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -165779,27 +165778,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (1cdb5c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cd6f2 │ │ │ │ ldr r3, [pc, #292] @ (1cdb60 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (1cdb64 ) │ │ │ │ ldr r1, [pc, #292] @ (1cdb68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cd6f2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (1cdb6c ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (1cdb70 ) │ │ │ │ @@ -165807,15 +165806,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (1cdb74 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cd6f2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (1cdb78 ) │ │ │ │ @@ -165829,15 +165828,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (1cdb7c ) │ │ │ │ ldr r1, [pc, #224] @ (1cdb80 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cd6f2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (1cdb84 ) │ │ │ │ @@ -165851,99 +165850,99 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (1cdb88 ) │ │ │ │ ldr r1, [pc, #184] @ (1cdb8c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cd6f2 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bics.w r0, r0, #11993088 @ 0xb70000 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, r4] │ │ │ │ + ldr r0, [r0, r4] │ │ │ │ movs r3, r6 │ │ │ │ - add ip, r8 │ │ │ │ + add ip, r6 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r4 │ │ │ │ + asrs r0, r2 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ movs r3, r6 │ │ │ │ - cmp sl, r6 │ │ │ │ + cmp sl, r4 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r4, r5 │ │ │ │ + lsls r4, r3 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r6, r1] │ │ │ │ + ldr r4, [r4, r1] │ │ │ │ movs r3, r6 │ │ │ │ - orrs r6, r0 │ │ │ │ + cmn r6, r6 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r4, r1 │ │ │ │ + eors r4, r7 │ │ │ │ movs r7, r4 │ │ │ │ subw r0, r0, #55 @ 0x37 │ │ │ │ - ldr r6, [r4, r0] │ │ │ │ + ldr r6, [r2, r0] │ │ │ │ movs r3, r6 │ │ │ │ - muls r0, r3 │ │ │ │ + muls r0, r1 │ │ │ │ movs r7, r4 │ │ │ │ - eors r0, r0 │ │ │ │ + ands r0, r6 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r1, r0] │ │ │ │ + ldrsb r2, [r7, r7] │ │ │ │ movs r3, r6 │ │ │ │ - cmn r4, r7 │ │ │ │ + cmn r4, r5 │ │ │ │ movs r7, r4 │ │ │ │ - ands r4, r4 │ │ │ │ + ands r4, r2 │ │ │ │ movs r7, r4 │ │ │ │ - ldrsb r0, [r6, r7] │ │ │ │ + ldrsb r0, [r4, r7] │ │ │ │ movs r3, r6 │ │ │ │ - cmp r2, r6 │ │ │ │ + cmp r2, r4 │ │ │ │ movs r7, r4 │ │ │ │ - ands r0, r1 │ │ │ │ + subs r7, #248 @ 0xf8 │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r5, r5] │ │ │ │ + strb r0, [r3, r5] │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r2, r1 │ │ │ │ + lsls r2, r7 │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #130 @ 0x82 │ │ │ │ + subs r5, #114 @ 0x72 │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r0, r5] │ │ │ │ movs r3, r6 │ │ │ │ - rors r6, r1 │ │ │ │ + sbcs r6, r7 │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #104 @ 0x68 │ │ │ │ + subs r5, #88 @ 0x58 │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r4, r4] │ │ │ │ + strb r6, [r2, r4] │ │ │ │ movs r3, r6 │ │ │ │ - lsls r4, r4 │ │ │ │ + lsls r4, r2 │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #64 @ 0x40 │ │ │ │ + subs r5, #48 @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r1, r4] │ │ │ │ + strb r6, [r7, r3] │ │ │ │ movs r3, r6 │ │ │ │ - sbcs r0, r5 │ │ │ │ + sbcs r0, r3 │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #38 @ 0x26 │ │ │ │ + subs r5, #22 │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r5, r3] │ │ │ │ + strb r4, [r3, r3] │ │ │ │ movs r3, r6 │ │ │ │ - sbcs r6, r7 │ │ │ │ + sbcs r6, r5 │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #0 │ │ │ │ + subs r4, #240 @ 0xf0 │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r0, r3] │ │ │ │ + strb r0, [r6, r2] │ │ │ │ movs r3, r6 │ │ │ │ - tst r0, r3 │ │ │ │ + tst r0, r1 │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, #204 @ 0xcc │ │ │ │ + subs r4, #188 @ 0xbc │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r1, r2] │ │ │ │ + strb r6, [r7, r1] │ │ │ │ movs r3, r6 │ │ │ │ - lsls r2, r0 │ │ │ │ + eors r2, r6 │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, #154 @ 0x9a │ │ │ │ + subs r4, #138 @ 0x8a │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001cdb90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -166052,15 +166051,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (1cde48 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166073,15 +166072,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166094,15 +166093,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166115,15 +166114,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166140,15 +166139,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cdcde │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (1cde7c ) │ │ │ │ ldr r4, [pc, #176] @ (1cde80 ) │ │ │ │ ldr r1, [pc, #176] @ (1cde84 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -166158,27 +166157,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cdcde │ │ │ │ ldr r3, [pc, #144] @ (1cde88 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (1cde8c ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (1cde90 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cdcde │ │ │ │ ldr r3, [pc, #124] @ (1cde94 ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (1cde98 ) │ │ │ │ ldr r0, [pc, #124] @ (1cde9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -166190,67 +166189,67 @@ │ │ │ │ ldr r1, [pc, #112] @ (1cdea4 ) │ │ │ │ ldr r0, [pc, #116] @ (1cdea8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - strh r2, [r0, r2] │ │ │ │ + strh r2, [r6, r1] │ │ │ │ movs r3, r6 │ │ │ │ - lsls r4, r1 │ │ │ │ + eors r4, r7 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, #156 @ 0x9c │ │ │ │ + subs r2, #140 @ 0x8c │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r2, r1] │ │ │ │ + strh r0, [r0, r1] │ │ │ │ movs r3, r6 │ │ │ │ - ands r2, r5 │ │ │ │ + ands r2, r3 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, #106 @ 0x6a │ │ │ │ + subs r2, #90 @ 0x5a │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r3, r0] │ │ │ │ + strh r0, [r1, r0] │ │ │ │ movs r3, r6 │ │ │ │ - lsls r6, r1 │ │ │ │ + eors r6, r7 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, #50 @ 0x32 │ │ │ │ + subs r2, #34 @ 0x22 │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r4, r7] │ │ │ │ + str r2, [r2, r7] │ │ │ │ movs r3, r6 │ │ │ │ - asrs r4, r0 │ │ │ │ + lsrs r4, r6 │ │ │ │ movs r7, r4 │ │ │ │ - subs r1, #252 @ 0xfc │ │ │ │ + subs r1, #236 @ 0xec │ │ │ │ movs r7, r4 │ │ │ │ - adcs r0, r0 │ │ │ │ + asrs r0, r6 │ │ │ │ movs r7, r4 │ │ │ │ - subs r1, #198 @ 0xc6 │ │ │ │ + subs r1, #182 @ 0xb6 │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r4, r6] │ │ │ │ + str r0, [r2, r6] │ │ │ │ movs r3, r6 │ │ │ │ - str r6, [r7, r5] │ │ │ │ + str r6, [r5, r5] │ │ │ │ movs r3, r6 │ │ │ │ - adcs r4, r5 │ │ │ │ + adcs r4, r3 │ │ │ │ movs r7, r4 │ │ │ │ - subs r1, #152 @ 0x98 │ │ │ │ + subs r1, #136 @ 0x88 │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r1, r5] │ │ │ │ + str r6, [r7, r4] │ │ │ │ movs r3, r6 │ │ │ │ - lsls r0, r7 │ │ │ │ + lsls r0, r5 │ │ │ │ movs r7, r4 │ │ │ │ - subs r1, #104 @ 0x68 │ │ │ │ + subs r1, #88 @ 0x58 │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r6, r4] │ │ │ │ + str r2, [r4, r4] │ │ │ │ movs r3, r6 │ │ │ │ - subs r1, #80 @ 0x50 │ │ │ │ + subs r1, #64 @ 0x40 │ │ │ │ movs r7, r4 │ │ │ │ - ands r4, r4 │ │ │ │ + ands r4, r2 │ │ │ │ movs r7, r4 │ │ │ │ - str r4, [r3, r4] │ │ │ │ + str r4, [r1, r4] │ │ │ │ movs r3, r6 │ │ │ │ - subs r1, #58 @ 0x3a │ │ │ │ + subs r1, #42 @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #218 @ 0xda │ │ │ │ + subs r7, #202 @ 0xca │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001cdeac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166345,15 +166344,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (1ce0d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -166362,26 +166361,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (1ce0dc ) │ │ │ │ ldr r1, [pc, #260] @ (1ce0e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cdfc2 │ │ │ │ ldr r3, [pc, #244] @ (1ce0e4 ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (1ce0e8 ) │ │ │ │ ldr r1, [pc, #244] @ (1ce0ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cdfc2 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 1ce048 │ │ │ │ ldr.w ip, [pc, #224] @ 1ce0f0 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (1ce0f4 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -166390,26 +166389,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cdfc2 │ │ │ │ ldr r3, [pc, #204] @ (1ce100 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (1ce104 ) │ │ │ │ ldr r1, [pc, #208] @ (1ce108 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cdfc2 │ │ │ │ ldr.w ip, [pc, #192] @ 1ce10c │ │ │ │ add ip, pc │ │ │ │ b.n 1ce012 │ │ │ │ ldr r3, [pc, #188] @ (1ce110 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (1ce114 ) │ │ │ │ @@ -166417,112 +166416,112 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cdfc2 │ │ │ │ ldr r3, [pc, #172] @ (1ce11c ) │ │ │ │ ldr r4, [pc, #172] @ (1ce120 ) │ │ │ │ ldr r1, [pc, #176] @ (1ce124 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cdfc2 │ │ │ │ ldr r3, [pc, #152] @ (1ce128 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (1ce12c ) │ │ │ │ ldr r1, [pc, #152] @ (1ce130 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cdfc2 │ │ │ │ ldr r3, [pc, #136] @ (1ce134 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (1ce138 ) │ │ │ │ ldr r1, [pc, #140] @ (1ce13c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cdfc2 │ │ │ │ blx 162688 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #640] @ (1ce350 ) │ │ │ │ + ldr r7, [pc, #576] @ (1ce310 ) │ │ │ │ movs r3, r6 │ │ │ │ - subs r7, #230 @ 0xe6 │ │ │ │ + subs r7, #214 @ 0xd6 │ │ │ │ movs r7, r4 │ │ │ │ - adds r7, #184 @ 0xb8 │ │ │ │ + adds r7, #168 @ 0xa8 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r7, [pc, #464] @ (1ce2ac ) │ │ │ │ + ldr r7, [pc, #400] @ (1ce26c ) │ │ │ │ movs r3, r6 │ │ │ │ - adds r7, #230 @ 0xe6 │ │ │ │ + adds r7, #214 @ 0xd6 │ │ │ │ movs r7, r4 │ │ │ │ - adds r7, #142 @ 0x8e │ │ │ │ + adds r7, #126 @ 0x7e │ │ │ │ movs r7, r4 │ │ │ │ - ldr r7, [pc, #360] @ (1ce250 ) │ │ │ │ + ldr r7, [pc, #296] @ (1ce210 ) │ │ │ │ movs r3, r6 │ │ │ │ - adds r7, #204 @ 0xcc │ │ │ │ + adds r7, #188 @ 0xbc │ │ │ │ movs r7, r4 │ │ │ │ - adds r7, #116 @ 0x74 │ │ │ │ + adds r7, #100 @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 1ce19c │ │ │ │ + bgt.n 1ce17c │ │ │ │ movs r4, r5 │ │ │ │ - ldr r7, [pc, #216] @ (1ce1d0 ) │ │ │ │ + ldr r7, [pc, #152] @ (1ce190 ) │ │ │ │ movs r3, r6 │ │ │ │ - subs r7, #168 @ 0xa8 │ │ │ │ + subs r7, #152 @ 0x98 │ │ │ │ movs r7, r4 │ │ │ │ - adds r7, #78 @ 0x4e │ │ │ │ + adds r7, #62 @ 0x3e │ │ │ │ movs r7, r4 │ │ │ │ - ldr r7, [pc, #96] @ (1ce164 ) │ │ │ │ + ldr r7, [pc, #32] @ (1ce124 ) │ │ │ │ movs r3, r6 │ │ │ │ - subs r7, #190 @ 0xbe │ │ │ │ + subs r7, #174 @ 0xae │ │ │ │ movs r7, r4 │ │ │ │ - adds r7, #50 @ 0x32 │ │ │ │ + adds r7, #34 @ 0x22 │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 1ce158 │ │ │ │ + bgt.n 1ce138 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r6, [pc, #992] @ (1ce4f4 ) │ │ │ │ + ldr r6, [pc, #928] @ (1ce4b4 ) │ │ │ │ movs r3, r6 │ │ │ │ - subs r7, #254 @ 0xfe │ │ │ │ + subs r7, #238 @ 0xee │ │ │ │ movs r7, r4 │ │ │ │ - adds r7, #16 │ │ │ │ + adds r7, #0 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [pc, #880] @ (1ce490 ) │ │ │ │ + ldr r6, [pc, #816] @ (1ce450 ) │ │ │ │ movs r3, r6 │ │ │ │ - eors r6, r5 │ │ │ │ + eors r6, r3 │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, #244 @ 0xf4 │ │ │ │ + adds r6, #228 @ 0xe4 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [pc, #736] @ (1ce40c ) │ │ │ │ + ldr r6, [pc, #672] @ (1ce3cc ) │ │ │ │ movs r3, r6 │ │ │ │ - ands r6, r4 │ │ │ │ + ands r6, r2 │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, #210 @ 0xd2 │ │ │ │ + adds r6, #194 @ 0xc2 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [pc, #640] @ (1ce3b8 ) │ │ │ │ + ldr r6, [pc, #576] @ (1ce378 ) │ │ │ │ movs r3, r6 │ │ │ │ - subs r7, #230 @ 0xe6 │ │ │ │ + subs r7, #214 @ 0xd6 │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, #184 @ 0xb8 │ │ │ │ + adds r6, #168 @ 0xa8 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #244] @ (1ce248 ) │ │ │ │ @@ -166542,34 +166541,34 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 3f5024 │ │ │ │ + bl 3f5014 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 3bb9e4 │ │ │ │ + bl 3bb9d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ce23e │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 1ce1e0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r3, 1ce208 │ │ │ │ - bl 3b8b44 │ │ │ │ + bl 3b8b34 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ce236 │ │ │ │ ldr r2, [pc, #160] @ (1ce25c ) │ │ │ │ ldr r3, [pc, #144] @ (1ce24c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -166587,20 +166586,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ce1aa │ │ │ │ ldr r1, [pc, #120] @ (1ce260 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 402330 │ │ │ │ + bl 402320 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1ce216 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1ce1ae │ │ │ │ mov r1, r0 │ │ │ │ @@ -166616,38 +166615,38 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 1ce200 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1ce1b8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ strex r0, r0, [r0, #220] @ 0xdc │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #952] @ (1ce60c ) │ │ │ │ + ldr r5, [pc, #888] @ (1ce5cc ) │ │ │ │ movs r3, r6 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r0, r4] │ │ │ │ + ldrb r4, [r6, r3] │ │ │ │ movs r6, r4 │ │ │ │ b.n 1ce218 │ │ │ │ movs r7, r6 │ │ │ │ - pop {r1, r4, r5, r7} │ │ │ │ + pop {r1, r5, r7} │ │ │ │ movs r6, r5 │ │ │ │ - subs r7, #60 @ 0x3c │ │ │ │ + subs r7, #44 @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ - adds r5, #74 @ 0x4a │ │ │ │ + adds r5, #58 @ 0x3a │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001ce26c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -166658,24 +166657,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (1ce5ac ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #788] @ (1ce5b0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (1ce5b4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (1ce5b8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 1ce2ec │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 1ce4f0 │ │ │ │ @@ -166915,38 +166914,38 @@ │ │ │ │ ble.n 1ce4ca │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 1ce518 │ │ │ │ b.n 1ce4ca │ │ │ │ ldr r0, [pc, #160] @ (1ce5cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #148] @ (1ce5d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #140] @ (1ce5d4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #128] @ (1ce5d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (1ce5dc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r3, [pc, #100] @ (1ce5e0 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (1ce5e4 ) │ │ │ │ ldr r0, [pc, #100] @ (1ce5e8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -166965,75 +166964,75 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ b.n 1ce3d0 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1ce3d0 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r4, [pc, #712] @ (1ce87c ) │ │ │ │ + ldr r4, [pc, #648] @ (1ce83c ) │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r3, r7] │ │ │ │ + ldrh r0, [r1, r7] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r5, #20] │ │ │ │ + str r6, [r3, #20] │ │ │ │ movs r6, r4 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 1ce508 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bmi.n 1ce638 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 1cdf60 │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, #116 @ 0x74 │ │ │ │ + subs r4, #100 @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #186 @ 0xba │ │ │ │ + subs r5, #170 @ 0xaa │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #54 @ 0x36 │ │ │ │ + subs r5, #38 @ 0x26 │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, #216 @ 0xd8 │ │ │ │ + subs r4, #200 @ 0xc8 │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, #128 @ 0x80 │ │ │ │ + subs r4, #112 @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [pc, #824] @ (1ce91c ) │ │ │ │ + ldr r1, [pc, #760] @ (1ce8dc ) │ │ │ │ movs r3, r6 │ │ │ │ - adds r1, #236 @ 0xec │ │ │ │ + adds r1, #220 @ 0xdc │ │ │ │ movs r7, r4 │ │ │ │ - subs r3, #248 @ 0xf8 │ │ │ │ + subs r3, #232 @ 0xe8 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [pc, #736] @ (1ce8d0 ) │ │ │ │ + ldr r1, [pc, #672] @ (1ce890 ) │ │ │ │ movs r3, r6 │ │ │ │ - adds r1, #214 @ 0xd6 │ │ │ │ + adds r1, #198 @ 0xc6 │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, #30 │ │ │ │ + subs r4, #14 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001ce5f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (1ce62c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (1ce630 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r3, [pc, #28] @ (1ce634 ) │ │ │ │ ldr r1, [pc, #28] @ (1ce638 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 40f05c │ │ │ │ + b.w 40f04c │ │ │ │ b.n 1ced4c │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1ce984 │ │ │ │ + b.n 1ce964 │ │ │ │ movs r4, r5 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb21ffff │ │ │ │ │ │ │ │ 001ce63c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -167051,15 +167050,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (1ce6f8 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 2c5754 │ │ │ │ + bl 2c5744 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 1ce6c8 │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -167080,15 +167079,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (1ce704 ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167096,34 +167095,34 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ce682 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c56d0 │ │ │ │ + bl 2c56c0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ b.n 1ced7c │ │ │ │ movs r7, r6 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #6 │ │ │ │ + subs r4, #246 @ 0xf6 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [pc, #712] @ (1ce9c8 ) │ │ │ │ + ldr r0, [pc, #648] @ (1ce988 ) │ │ │ │ movs r3, r6 │ │ │ │ - subs r4, #206 @ 0xce │ │ │ │ + subs r4, #190 @ 0xbe │ │ │ │ movs r7, r4 │ │ │ │ - adds r0, #200 @ 0xc8 │ │ │ │ + adds r0, #184 @ 0xb8 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001ce708 : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1ce888 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -167173,15 +167172,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1ce740 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3b933c │ │ │ │ + bl 3b932c │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -167270,17 +167269,17 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 160584 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - mov r8, r6 │ │ │ │ + mov r8, r4 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r6, #204 @ 0xcc │ │ │ │ + cmp r6, #188 @ 0xbc │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001ce8c0 : │ │ │ │ ldr r3, [pc, #48] @ (1ce8f4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (1ce8f8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -167490,81 +167489,81 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 1cea84 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #48] @ (1ceae4 ) │ │ │ │ ldr r2, [pc, #48] @ (1ceae8 ) │ │ │ │ ldr r1, [pc, #52] @ (1ceaec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1cea90 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1cea62 │ │ │ │ b.n 1cea90 │ │ │ │ nop │ │ │ │ - bpl.n 1cea78 │ │ │ │ + bpl.n 1cea58 │ │ │ │ movs r2, r5 │ │ │ │ - str r0, [sp, #400] @ 0x190 │ │ │ │ + str r0, [sp, #336] @ 0x150 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r8, r3 │ │ │ │ + cmp r8, r1 │ │ │ │ movs r3, r6 │ │ │ │ - strh r2, [r6, r7] │ │ │ │ + strh r2, [r4, r7] │ │ │ │ movs r6, r4 │ │ │ │ - cbz r2, 1ceb12 │ │ │ │ + cbz r2, 1ceb0e │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001ceaf0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w ip, [pc, #60] @ 1ceb44 │ │ │ │ ldr r2, [pc, #60] @ (1ceb48 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1ceb4c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 1ceb38 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c3e00 │ │ │ │ - cmp r0, r8 │ │ │ │ + b.w 2c3df0 │ │ │ │ + cmp r0, r6 │ │ │ │ movs r3, r6 │ │ │ │ - strh r6, [r2, r6] │ │ │ │ + strh r6, [r0, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r2, #1] │ │ │ │ + ldrb r4, [r0, #1] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ceb50 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 1c3c28 │ │ │ │ @@ -167624,38 +167623,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (1cec4c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 1cec38 │ │ │ │ ldr r2, [pc, #80] @ (1cec50 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (1cec54 ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w r3, [r0, #192] @ 0xc0 │ │ │ │ cbz r3, 1cec38 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -167663,56 +167662,56 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r4, [r4, r0] │ │ │ │ + ldr r4, [r2, r0] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r7, r1] │ │ │ │ + strh r0, [r5, r1] │ │ │ │ movs r6, r4 │ │ │ │ - add r4, sp │ │ │ │ + add r4, fp │ │ │ │ movs r3, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (1ced40 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #204] @ (1ced44 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (1ced48 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1ced1e │ │ │ │ cbz r6, 1cecf4 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 1cecc0 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #168] @ (1ced4c ) │ │ │ │ ldr r1, [pc, #168] @ (1ced50 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 1cecde │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 1cecde │ │ │ │ ldr r3, [pc, #144] @ (1ced54 ) │ │ │ │ @@ -167722,15 +167721,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (1ced5c ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -167738,74 +167737,74 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 1cebd8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1cecde │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (1ced60 ) │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r1, [pc, #92] @ (1ced64 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cecdc │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (1ced68 ) │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r1, [pc, #68] @ (1ced6c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cecdc │ │ │ │ nop │ │ │ │ - mvns r4, r7 │ │ │ │ + mvns r4, r5 │ │ │ │ movs r3, r6 │ │ │ │ - strh r4, [r5, r0] │ │ │ │ + strh r4, [r3, r0] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r5, #27] │ │ │ │ + strb r0, [r3, #27] │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r3, #13 │ │ │ │ + lsls r2, r1, #13 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r0, r6, #13 │ │ │ │ + lsls r0, r4, #13 │ │ │ │ movs r7, r4 │ │ │ │ - bics r2, r5 │ │ │ │ + bics r2, r3 │ │ │ │ movs r3, r6 │ │ │ │ - adds r7, #10 │ │ │ │ + adds r6, #250 @ 0xfa │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, #196 @ 0xc4 │ │ │ │ + adds r6, #180 @ 0xb4 │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, #248 @ 0xf8 │ │ │ │ + adds r6, #232 @ 0xe8 │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, #136 @ 0x88 │ │ │ │ + adds r6, #120 @ 0x78 │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, #132 @ 0x84 │ │ │ │ + adds r6, #116 @ 0x74 │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, #104 @ 0x68 │ │ │ │ + adds r6, #88 @ 0x58 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001ced70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 1cec58 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 1cedb2 │ │ │ │ @@ -167817,58 +167816,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (1cee04 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ced9c │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (1cee08 ) │ │ │ │ ldr r5, [pc, #68] @ (1cee0c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r8, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ced9c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - ldrsb r6, [r3, r1] │ │ │ │ + ldrsb r6, [r1, r1] │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r6, r2] │ │ │ │ + str r2, [r4, r2] │ │ │ │ movs r6, r4 │ │ │ │ - cmp r6, r4 │ │ │ │ + cmp r6, r2 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 001cee10 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 2c0040 │ │ │ │ + bl 2c0030 │ │ │ │ cbz r0, 1cee3a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167906,26 +167905,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 001cee88 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 2bfcec │ │ │ │ + b.w 2bfcdc │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 2beadc │ │ │ │ + bl 2beacc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1cef26 │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -167941,15 +167940,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (1cef44 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167960,15 +167959,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (1cef50 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167978,25 +167977,25 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - tst r0, r3 │ │ │ │ + tst r0, r1 │ │ │ │ movs r3, r6 │ │ │ │ - adds r5, #94 @ 0x5e │ │ │ │ + adds r5, #78 @ 0x4e │ │ │ │ movs r7, r4 │ │ │ │ - adds r5, #126 @ 0x7e │ │ │ │ + adds r5, #110 @ 0x6e │ │ │ │ movs r7, r4 │ │ │ │ - adds r5, #128 @ 0x80 │ │ │ │ + adds r5, #112 @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ - rors r2, r4 │ │ │ │ + rors r2, r2 │ │ │ │ movs r3, r6 │ │ │ │ - adds r5, #46 @ 0x2e │ │ │ │ + adds r5, #30 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (1cf160 ) │ │ │ │ @@ -168017,28 +168016,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ cbnz r0, 1cefe8 │ │ │ │ ldr r2, [pc, #436] @ (1cf174 ) │ │ │ │ ldr r3, [pc, #420] @ (1cf164 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -168065,117 +168064,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cefbc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 1cf044 │ │ │ │ - bl 315a60 │ │ │ │ + bl 315a50 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f77d4 │ │ │ │ + bl 2f77c4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cefbc │ │ │ │ - bl 2f8a44 │ │ │ │ + bl 2f8a34 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 1cf072 │ │ │ │ ldr r5, [pc, #328] @ (1cf178 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (1cf17c ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cefbc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 1cf068 │ │ │ │ - bl 313010 │ │ │ │ + bl 313000 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 1cf07e │ │ │ │ mov r1, sl │ │ │ │ - bl 3136a4 │ │ │ │ + bl 313694 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1cf102 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 16087c │ │ │ │ b.n 1cefbc │ │ │ │ blx 16087c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 1cefbc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 313594 │ │ │ │ + bl 313584 │ │ │ │ b.n 1cefbc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 2f77d4 │ │ │ │ + bl 2f77c4 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 1cf0ce │ │ │ │ - bl 2f8a44 │ │ │ │ + bl 2f8a34 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 1cf134 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 312d78 │ │ │ │ + bl 312d68 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 313494 │ │ │ │ + bl 313484 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1cf0c6 │ │ │ │ cbz r6, 1cf0d0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 3136a4 │ │ │ │ + bl 313694 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 1cf104 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3164d4 │ │ │ │ + bl 3164c4 │ │ │ │ b.n 1cf060 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (1cf180 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (1cf184 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (1cf188 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 1cf0c6 │ │ │ │ b.n 1cf060 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 313300 │ │ │ │ + bl 3132f0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 1cf112 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 1cf13a │ │ │ │ ldr r3, [pc, #120] @ (1cf18c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (1cf190 ) │ │ │ │ @@ -168183,69 +168182,69 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (1cf194 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 1cf0c6 │ │ │ │ b.n 1cf060 │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ b.n 1cf094 │ │ │ │ ldr r3, [pc, #92] @ (1cf198 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (1cf19c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (1cf1a0 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 1cf0c6 │ │ │ │ b.n 1cf060 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bge.n 1cf1bc │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r2, r5 │ │ │ │ + adcs r2, r3 │ │ │ │ movs r3, r6 │ │ │ │ - strb r6, [r5, #15] │ │ │ │ + strb r6, [r3, #15] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [pc, #136] @ (1cf1fc ) │ │ │ │ + ldr r7, [pc, #72] @ (1cf1bc ) │ │ │ │ movs r6, r4 │ │ │ │ bls.n 1cf128 │ │ │ │ movs r7, r6 │ │ │ │ - adds r4, #126 @ 0x7e │ │ │ │ + adds r4, #110 @ 0x6e │ │ │ │ movs r7, r4 │ │ │ │ - adds r3, #250 @ 0xfa │ │ │ │ + adds r3, #234 @ 0xea │ │ │ │ movs r7, r4 │ │ │ │ - adds r4, #4 │ │ │ │ + adds r3, #244 @ 0xf4 │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #248 @ 0xf8 │ │ │ │ + subs r7, #232 @ 0xe8 │ │ │ │ movs r3, r6 │ │ │ │ - adds r3, #66 @ 0x42 │ │ │ │ + adds r3, #50 @ 0x32 │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #202 @ 0xca │ │ │ │ + subs r7, #186 @ 0xba │ │ │ │ movs r3, r6 │ │ │ │ - adds r3, #20 │ │ │ │ + adds r3, #4 │ │ │ │ movs r7, r4 │ │ │ │ - adds r4, #122 @ 0x7a │ │ │ │ + adds r4, #106 @ 0x6a │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #162 @ 0xa2 │ │ │ │ + subs r7, #146 @ 0x92 │ │ │ │ movs r3, r6 │ │ │ │ - adds r2, #236 @ 0xec │ │ │ │ + adds r2, #220 @ 0xdc │ │ │ │ movs r7, r4 │ │ │ │ - adds r3, #198 @ 0xc6 │ │ │ │ + adds r3, #182 @ 0xb6 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -168291,34 +168290,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 1cf292 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 313000 │ │ │ │ + bl 312ff0 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 1cf298 │ │ │ │ mov r0, r3 │ │ │ │ blx 162a18 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 16087c │ │ │ │ ldr r2, [pc, #80] @ (1cf2bc ) │ │ │ │ ldr r3, [pc, #72] @ (1cf2b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -168335,30 +168334,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (1cf2c0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 1cf250 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 313224 │ │ │ │ + bl 313214 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cf250 │ │ │ │ - bl 2f79cc │ │ │ │ + bl 2f79bc │ │ │ │ mov r3, r0 │ │ │ │ b.n 1cf250 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvc.n 1cf3a0 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 1cf314 │ │ │ │ movs r7, r6 │ │ │ │ - stc2l 0, cr0, [ip, #164]! @ 0xa4 │ │ │ │ + ldc2l 0, cr0, [ip, #164] @ 0xa4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (1cf34c ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -168367,28 +168366,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 1cf342 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 1cf33c │ │ │ │ blx 162a18 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 16087c │ │ │ │ ldr r2, [pc, #60] @ (1cf354 ) │ │ │ │ ldr r3, [pc, #56] @ (1cf350 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -168413,16 +168412,16 @@ │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bvs.n 1cf2c8 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 1cf258 │ │ │ │ movs r7, r6 │ │ │ │ - stc2l 0, cr0, [r2, #-164] @ 0xffffff5c │ │ │ │ - ldc2 0, cr0, [ip, #-164]! @ 0xffffff5c │ │ │ │ + ldc2 0, cr0, [r2, #-164]! @ 0xffffff5c │ │ │ │ + stc2 0, cr0, [ip, #-164]! @ 0xffffff5c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (1cf3dc ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -168431,25 +168430,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 1cf3d2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 162a18 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 16087c │ │ │ │ ldr r2, [pc, #56] @ (1cf3e4 ) │ │ │ │ ldr r3, [pc, #48] @ (1cf3e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -168471,24 +168470,24 @@ │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bvs.n 1cf420 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 1cf3bc │ │ │ │ movs r7, r6 │ │ │ │ - stc2 0, cr0, [ip], #164 @ 0xa4 │ │ │ │ + ldc2 0, cr0, [ip], {41} @ 0x29 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 37ac08 │ │ │ │ + b.w 37abf8 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (1cf530 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -168512,26 +168511,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ cbnz r0, 1cf49c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #204] @ (1cf540 ) │ │ │ │ ldr r3, [pc, #188] @ (1cf534 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -168552,77 +168551,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 1cee90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cf46a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 1cf506 │ │ │ │ - bl 38262c │ │ │ │ + bl 38261c │ │ │ │ cbz r0, 1cf4da │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 37a86c │ │ │ │ + bl 37a85c │ │ │ │ cbz r0, 1cf510 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 16087c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 1cf472 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (1cf544 ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (1cf548 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (1cf54c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cf4ca │ │ │ │ blx 16087c │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 1cf46a │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r1, [pc, #56] @ (1cf550 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 40b51c │ │ │ │ + bl 40b50c │ │ │ │ b.n 1cf4ca │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 1cf61c │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 1cf5f4 │ │ │ │ movs r7, r6 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 1cf588 │ │ │ │ movs r7, r6 │ │ │ │ - subs r3, #248 @ 0xf8 │ │ │ │ + subs r3, #232 @ 0xe8 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r7, #62 @ 0x3e │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ movs r7, r4 │ │ │ │ - cmp r7, #240 @ 0xf0 │ │ │ │ + cmp r7, #224 @ 0xe0 │ │ │ │ movs r7, r4 │ │ │ │ - adds r0, #176 @ 0xb0 │ │ │ │ + adds r0, #160 @ 0xa0 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -168634,23 +168633,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ cbz r0, 1cf5fe │ │ │ │ mov fp, r5 │ │ │ │ blx 1607dc <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -168673,15 +168672,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 1cf62c │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 4018c0 │ │ │ │ + bl 4018b0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1cf646 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 1cf646 │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -168709,15 +168708,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1cf5da │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2be6d8 │ │ │ │ + bl 2be6c8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 16087c │ │ │ │ b.n 1cf5fe │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 1cf62e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ @@ -168738,15 +168737,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -168769,15 +168768,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 1621fc <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ ldr r2, [pc, #48] @ (1cf710 ) │ │ │ │ ldr r3, [pc, #40] @ (1cf708 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -168791,15 +168790,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bcc.n 1cf750 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #80 @ 0x50 │ │ │ │ + cmp r7, #64 @ 0x40 │ │ │ │ movs r7, r4 │ │ │ │ bcs.n 1cf684 │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -168821,27 +168820,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 162294 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ cbnz r0, 1cf7b6 │ │ │ │ ldr r2, [pc, #284] @ (1cf8a0 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (1cf89c ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -168909,15 +168908,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2be6d8 │ │ │ │ + bl 2be6c8 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 16087c │ │ │ │ b.n 1cf782 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -168940,28 +168939,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (1cf8ac ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cf854 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bcs.n 1cf960 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 1cf8bc │ │ │ │ movs r7, r6 │ │ │ │ - cmp r5, #156 @ 0x9c │ │ │ │ + cmp r5, #140 @ 0x8c │ │ │ │ movs r7, r4 │ │ │ │ - cmp r3, #178 @ 0xb2 │ │ │ │ + cmp r3, #162 @ 0xa2 │ │ │ │ movs r7, r4 │ │ │ │ - subs r0, #90 @ 0x5a │ │ │ │ + subs r0, #74 @ 0x4a │ │ │ │ movs r3, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 1cf934 │ │ │ │ sub sp, #16 │ │ │ │ @@ -168971,23 +168970,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ cbz r0, 1cf900 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 1e4d10 │ │ │ │ cbz r0, 1cf900 │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -169030,23 +169029,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ bl 1e4dbc │ │ │ │ blx 162a18 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 16087c │ │ │ │ ldr r2, [pc, #52] @ (1cf9c4 ) │ │ │ │ ldr r3, [pc, #44] @ (1cf9c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -169082,15 +169081,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ ldr r3, [pc, #160] @ (1cfa98 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -169116,15 +169115,15 @@ │ │ │ │ blx 1621fc <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 1cfa78 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ ldr r2, [pc, #80] @ (1cfaa0 ) │ │ │ │ ldr r3, [pc, #68] @ (1cfa94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -169149,25 +169148,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r7, {r3, r4, r5, r7} │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #128 @ 0x80 │ │ │ │ + cmp r4, #112 @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r4, #38 @ 0x26 │ │ │ │ + cmp r4, #22 │ │ │ │ movs r7, r4 │ │ │ │ ldmia r7!, {r3, r6} │ │ │ │ movs r7, r6 │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + adds r6, #82 @ 0x52 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r1, #176 @ 0xb0 │ │ │ │ + cmp r1, #160 @ 0xa0 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r3, #220 @ 0xdc │ │ │ │ + cmp r3, #204 @ 0xcc │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 1cfb78 │ │ │ │ sub sp, #24 │ │ │ │ @@ -169178,26 +169177,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 3f7ae4 │ │ │ │ + bl 3f7ad4 │ │ │ │ cbz r0, 1cfb08 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1cfb30 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (1cfb80 ) │ │ │ │ ldr r3, [pc, #112] @ (1cfb7c ) │ │ │ │ @@ -169212,60 +169211,60 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r3, [pc, #76] @ (1cfb84 ) │ │ │ │ ldr r2, [pc, #80] @ (1cfb88 ) │ │ │ │ ldr r1, [pc, #80] @ (1cfb8c ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #64] @ (1cfb90 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 1cfb5a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 1cfb06 │ │ │ │ ldr r2, [pc, #56] @ (1cfb94 ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (1cfb98 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cfb08 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldmia r6, {r4, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6!, {r2, r3, r7} │ │ │ │ movs r7, r6 │ │ │ │ - adds r5, #170 @ 0xaa │ │ │ │ + adds r5, #154 @ 0x9a │ │ │ │ movs r3, r6 │ │ │ │ - orrs r6, r7 │ │ │ │ + orrs r6, r5 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [pc, #840] @ (1cfed8 ) │ │ │ │ + ldr r0, [pc, #776] @ (1cfe98 ) │ │ │ │ movs r6, r4 │ │ │ │ - cmp r3, #66 @ 0x42 │ │ │ │ + cmp r3, #50 @ 0x32 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r3, #56 @ 0x38 │ │ │ │ + cmp r3, #40 @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r0, #204 @ 0xcc │ │ │ │ + cmp r0, #188 @ 0xbc │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (1cfc30 ) │ │ │ │ @@ -169275,23 +169274,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ vldr d7, [pc, #92] @ 1cfc28 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 3f76b8 │ │ │ │ + bl 3f76a8 │ │ │ │ cbnz r0, 1cfc08 │ │ │ │ ldr r2, [pc, #84] @ (1cfc38 ) │ │ │ │ ldr r3, [pc, #80] @ (1cfc34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -169305,15 +169304,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 422150 │ │ │ │ + bl 422140 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cfbe0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 1cfbe0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -169337,26 +169336,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ vldr d7, [pc, #356] @ 1cfdd0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ cbnz r0, 1cfcb8 │ │ │ │ ldr r2, [pc, #336] @ (1cfde0 ) │ │ │ │ ldr r3, [pc, #332] @ (1cfddc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -169372,15 +169371,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 401b3c │ │ │ │ + bl 401b2c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1cfd4a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 1cfcf4 │ │ │ │ ldr r3, [pc, #272] @ (1cfde4 ) │ │ │ │ @@ -169389,23 +169388,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (1cfdec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #794 @ 0x31a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 16087c │ │ │ │ b.n 1cfc8c │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 401b3c │ │ │ │ + bl 401b2c │ │ │ │ cbnz r0, 1cfd68 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 1cfcd2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -169438,48 +169437,48 @@ │ │ │ │ ldr r1, [pc, #176] @ (1cfe04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #766 @ 0x2fe │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cfcec │ │ │ │ ldr r3, [pc, #156] @ (1cfe08 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #156] @ (1cfe0c ) │ │ │ │ mov.w r2, #776 @ 0x308 │ │ │ │ ldr r4, [pc, #156] @ (1cfe10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cfcec │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 401790 │ │ │ │ + bl 401780 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cfcec │ │ │ │ ldr r3, [pc, #120] @ (1cfe14 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (1cfe18 ) │ │ │ │ mov.w r2, #788 @ 0x314 │ │ │ │ ldr r4, [pc, #120] @ (1cfe1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cfcec │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (1cfe20 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (1cfe24 ) │ │ │ │ ldr r0, [pc, #100] @ (1cfe28 ) │ │ │ │ add r3, pc │ │ │ │ @@ -169491,49 +169490,49 @@ │ │ │ │ ... │ │ │ │ ldmia r5!, {r1, r6} │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r3} │ │ │ │ movs r7, r6 │ │ │ │ - adds r4, #10 │ │ │ │ + adds r3, #250 @ 0xfa │ │ │ │ movs r3, r6 │ │ │ │ - cmp r3, #0 │ │ │ │ + cmp r2, #240 @ 0xf0 │ │ │ │ movs r7, r4 │ │ │ │ - movs r7, #82 @ 0x52 │ │ │ │ + movs r7, #66 @ 0x42 │ │ │ │ movs r7, r4 │ │ │ │ - adds r3, #166 @ 0xa6 │ │ │ │ + adds r3, #150 @ 0x96 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r1, #252 @ 0xfc │ │ │ │ + cmp r1, #236 @ 0xec │ │ │ │ movs r7, r4 │ │ │ │ - cmp r2, #76 @ 0x4c │ │ │ │ + cmp r2, #60 @ 0x3c │ │ │ │ movs r7, r4 │ │ │ │ - adds r3, #146 @ 0x92 │ │ │ │ + adds r3, #130 @ 0x82 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r1, #128 @ 0x80 │ │ │ │ + cmp r1, #112 @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ - movs r6, #216 @ 0xd8 │ │ │ │ + movs r6, #200 @ 0xc8 │ │ │ │ movs r7, r4 │ │ │ │ - adds r3, #112 @ 0x70 │ │ │ │ + adds r3, #96 @ 0x60 │ │ │ │ movs r3, r6 │ │ │ │ - movs r6, #190 @ 0xbe │ │ │ │ + movs r6, #174 @ 0xae │ │ │ │ movs r7, r4 │ │ │ │ - cmp r1, #142 @ 0x8e │ │ │ │ + cmp r1, #126 @ 0x7e │ │ │ │ movs r7, r4 │ │ │ │ - adds r3, #64 @ 0x40 │ │ │ │ + adds r3, #48 @ 0x30 │ │ │ │ movs r3, r6 │ │ │ │ - movs r6, #142 @ 0x8e │ │ │ │ + movs r6, #126 @ 0x7e │ │ │ │ movs r7, r4 │ │ │ │ - cmp r1, #254 @ 0xfe │ │ │ │ + cmp r1, #238 @ 0xee │ │ │ │ movs r7, r4 │ │ │ │ - adds r3, #34 @ 0x22 │ │ │ │ + adds r3, #18 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r1, #120 @ 0x78 │ │ │ │ + cmp r1, #104 @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r1, #140 @ 0x8c │ │ │ │ + cmp r1, #124 @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #364] @ (1cffac ) │ │ │ │ @@ -169546,24 +169545,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 3f6bd8 │ │ │ │ + bl 3f6bc8 │ │ │ │ cbz r0, 1cfeb0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1cff46 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 1cfee6 │ │ │ │ @@ -169576,18 +169575,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #855 @ 0x357 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f6d18 │ │ │ │ + bl 3f6d08 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 16087c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 16087c │ │ │ │ ldr r2, [pc, #256] @ (1cffc0 ) │ │ │ │ ldr r3, [pc, #240] @ (1cffb0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -169605,15 +169604,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cfea8 │ │ │ │ ldr r1, [pc, #204] @ (1cffc4 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -169647,15 +169646,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 1cfea8 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f7534 │ │ │ │ + bl 3f7524 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cfea8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -169671,57 +169670,57 @@ │ │ │ │ ldr r2, [pc, #96] @ (1cffd8 ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #847 @ 0x34f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1cfea8 │ │ │ │ ldr r5, [pc, #76] @ (1cffdc ) │ │ │ │ add r5, pc │ │ │ │ b.n 1cfe8c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 2be6d8 │ │ │ │ + bl 2be6c8 │ │ │ │ b.n 1cfea8 │ │ │ │ ldr r5, [pc, #60] @ (1cffe0 ) │ │ │ │ add r5, pc │ │ │ │ b.n 1cff68 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldmia r3!, {r1, r4, r6} │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #80 @ 0x50 │ │ │ │ + adds r2, #64 @ 0x40 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r1, #166 @ 0xa6 │ │ │ │ + cmp r1, #150 @ 0x96 │ │ │ │ movs r7, r4 │ │ │ │ - movs r5, #152 @ 0x98 │ │ │ │ + movs r5, #136 @ 0x88 │ │ │ │ movs r7, r4 │ │ │ │ ldmia r2!, {r3, r4, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - cmp r1, #14 │ │ │ │ + cmp r0, #254 @ 0xfe │ │ │ │ movs r7, r4 │ │ │ │ - cmp r1, #0 │ │ │ │ + cmp r0, #240 @ 0xf0 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r0, #178 @ 0xb2 │ │ │ │ + cmp r0, #162 @ 0xa2 │ │ │ │ movs r7, r4 │ │ │ │ - adds r1, #112 @ 0x70 │ │ │ │ + adds r1, #96 @ 0x60 │ │ │ │ movs r3, r6 │ │ │ │ - movs r4, #186 @ 0xba │ │ │ │ + movs r4, #170 @ 0xaa │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r7, #30] │ │ │ │ + ldrh r2, [r5, #30] │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #154 @ 0x9a │ │ │ │ + subs r7, #138 @ 0x8a │ │ │ │ movs r2, r5 │ │ │ │ - subs r7, #132 @ 0x84 │ │ │ │ + subs r7, #116 @ 0x74 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (1d010c ) │ │ │ │ @@ -169732,23 +169731,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ cbnz r0, 1d0054 │ │ │ │ ldr r2, [pc, #232] @ (1d0114 ) │ │ │ │ ldr r3, [pc, #224] @ (1d0110 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -169777,15 +169776,15 @@ │ │ │ │ beq.n 1d0086 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2be6d8 │ │ │ │ + bl 2be6c8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 16087c │ │ │ │ b.n 1d002a │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -169862,26 +169861,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 3f7ae4 │ │ │ │ + bl 3f7ad4 │ │ │ │ cbz r0, 1d0178 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 1d01c2 │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -169942,15 +169941,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 1d0272 │ │ │ │ @@ -169962,15 +169961,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 3f7ae4 │ │ │ │ + bl 3f7ad4 │ │ │ │ ldr r2, [pc, #76] @ (1d0280 ) │ │ │ │ ldr r3, [pc, #68] @ (1d027c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -170016,26 +170015,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 3f7ae4 │ │ │ │ + bl 3f7ad4 │ │ │ │ cbz r0, 1d02e6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 1d0336 │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -170100,15 +170099,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 1d0404 │ │ │ │ @@ -170133,15 +170132,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 3f7ae4 │ │ │ │ + bl 3f7ad4 │ │ │ │ ldr r2, [pc, #76] @ (1d0410 ) │ │ │ │ ldr r3, [pc, #72] @ (1d040c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -170188,34 +170187,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ cbz r0, 1d047e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (1d04d0 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cbz r0, 1d04a8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 410000 │ │ │ │ + bl 40fff0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1d04b0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 16087c │ │ │ │ ldr r2, [pc, #84] @ (1d04d4 ) │ │ │ │ ldr r3, [pc, #72] @ (1d04cc ) │ │ │ │ add r2, pc │ │ │ │ @@ -170230,31 +170229,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 40fdf0 │ │ │ │ + bl 40fde0 │ │ │ │ b.n 1d0478 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2be6d8 │ │ │ │ + bl 2be6c8 │ │ │ │ b.n 1d0478 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r5!, {r3, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #16 │ │ │ │ + movs r4, #0 │ │ │ │ movs r7, r4 │ │ │ │ stmia r5!, {r1, r2, r4} │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -170266,29 +170265,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 162294 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 40fee8 │ │ │ │ + bl 40fed8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ ldr r2, [pc, #52] @ (1d055c ) │ │ │ │ ldr r3, [pc, #44] @ (1d0558 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -170308,26 +170307,26 @@ │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ ldr r1, [pc, #4] @ (1d0568 ) │ │ │ │ add r1, pc │ │ │ │ - b.w 2c58d8 │ │ │ │ - movs r3, #18 │ │ │ │ + b.w 2c58c8 │ │ │ │ + movs r3, #2 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 3e091c │ │ │ │ + bl 3e090c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -170346,25 +170345,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3e21bc │ │ │ │ + bl 3e21ac │ │ │ │ cbz r0, 1d05f6 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 3e091c │ │ │ │ + bl 3e090c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (1d0628 ) │ │ │ │ ldr r3, [pc, #40] @ (1d0624 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -170393,31 +170392,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 3e21bc │ │ │ │ + b.w 3e21ac │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 3e0958 │ │ │ │ + bl 3e0948 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -170436,25 +170435,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3e224c │ │ │ │ + bl 3e223c │ │ │ │ cbz r0, 1d06e6 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 3e0958 │ │ │ │ + bl 3e0948 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (1d0718 ) │ │ │ │ ldr r3, [pc, #40] @ (1d0714 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -170483,30 +170482,30 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 3e224c │ │ │ │ + b.w 3e223c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ ldr r2, [r0, #0] │ │ │ │ adds r3, r2, #1 │ │ │ │ beq.n 1d079a │ │ │ │ and.w r3, r2, #7 │ │ │ │ asrs r2, r2, #3 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ @@ -170528,17 +170527,17 @@ │ │ │ │ ldr r2, [pc, #20] @ (1d07b0 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 161f9c │ │ │ │ - movs r1, #6 │ │ │ │ + movs r0, #246 @ 0xf6 │ │ │ │ movs r7, r4 │ │ │ │ - movs r0, #220 @ 0xdc │ │ │ │ + movs r0, #204 @ 0xcc │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 1d0820 │ │ │ │ sub sp, #16 │ │ │ │ @@ -170548,44 +170547,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 1d080a │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2ed2b8 │ │ │ │ + bl 2ed2a8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 316ab4 │ │ │ │ + b.w 316aa4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r1, #22 │ │ │ │ + cmp r1, #6 │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r6, [r2, r6] │ │ │ │ + ldrh r6, [r0, r6] │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, #212 @ 0xd4 │ │ │ │ + adds r6, #196 @ 0xc4 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (1d090c ) │ │ │ │ @@ -170596,15 +170595,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 162294 │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -170641,15 +170640,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 1621fc <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ ldr r2, [pc, #88] @ (1d0924 ) │ │ │ │ ldr r3, [pc, #64] @ (1d0910 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -170673,29 +170672,29 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ stmia r1!, {r1, r4, r6} │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #82 @ 0x52 │ │ │ │ + cmp r0, #66 @ 0x42 │ │ │ │ movs r3, r6 │ │ │ │ - subs r0, r5, #2 │ │ │ │ + subs r0, r3, #2 │ │ │ │ movs r7, r4 │ │ │ │ - subs r0, r7, #3 │ │ │ │ + subs r0, r5, #3 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, r7, #7 │ │ │ │ + subs r2, r5, #7 │ │ │ │ movs r7, r4 │ │ │ │ stmia r0!, {r1, r3, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - movs r7, #228 @ 0xe4 │ │ │ │ + movs r7, #212 @ 0xd4 │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, r7, #0 │ │ │ │ + subs r2, r5, #0 │ │ │ │ movs r7, r4 │ │ │ │ - subs r6, r1, #1 │ │ │ │ + subs r6, r7, #0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d0934 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -170744,15 +170743,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (1d09f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -170763,28 +170762,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (1d0a04 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1d09c0 │ │ │ │ nop │ │ │ │ - movs r7, #54 @ 0x36 │ │ │ │ + movs r7, #38 @ 0x26 │ │ │ │ movs r3, r6 │ │ │ │ - subs r0, r7, #4 │ │ │ │ + subs r0, r5, #4 │ │ │ │ movs r7, r4 │ │ │ │ - subs r0, r0, r2 │ │ │ │ + subs r0, r6, r1 │ │ │ │ movs r7, r4 │ │ │ │ - movs r7, #6 │ │ │ │ + movs r6, #246 @ 0xf6 │ │ │ │ movs r3, r6 │ │ │ │ - subs r0, r3, #3 │ │ │ │ + subs r0, r1, #3 │ │ │ │ movs r7, r4 │ │ │ │ - subs r0, r2, r1 │ │ │ │ + subs r0, r0, r1 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d0a08 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -170826,15 +170825,15 @@ │ │ │ │ blx 1621fc <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (1d0ab4 ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 2c544c │ │ │ │ + bl 2c543c │ │ │ │ ldr r2, [pc, #60] @ (1d0ab8 ) │ │ │ │ ldr r3, [pc, #48] @ (1d0aac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -170851,15 +170850,15 @@ │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ itee vc │ │ │ │ movvc r7, r6 │ │ │ │ itte vs @ unpredictable │ │ │ │ movvs r7, r6 │ │ │ │ cmpvs r3, #100 @ 0x64 │ │ │ │ movvc r0, r0 │ │ │ │ - subs r4, r3, r6 │ │ │ │ + subs r4, r1, r6 │ │ │ │ movs r7, r4 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ itt ne │ │ │ │ movne r7, r6 │ │ │ │ │ │ │ │ 001d0abc : │ │ │ │ @@ -170870,43 +170869,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 1d0af2 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 313000 │ │ │ │ + bl 312ff0 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 1d0b04 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2c544c │ │ │ │ + b.w 2c543c │ │ │ │ ldr r2, [pc, #44] @ (1d0b20 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2c544c │ │ │ │ + b.w 2c543c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 313224 │ │ │ │ + bl 313214 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d0ae4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2f79cc │ │ │ │ + bl 2f79bc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 1d0ae4 │ │ │ │ - b.n 1d0634 │ │ │ │ + b.n 1d0614 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d0b24 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -170914,46 +170913,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 1d0b60 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 313000 │ │ │ │ + bl 312ff0 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 1d0b66 │ │ │ │ ldr r3, [pc, #56] @ (1d0b88 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2c544c │ │ │ │ + b.w 2c543c │ │ │ │ ldr r2, [pc, #40] @ (1d0b8c ) │ │ │ │ add r2, pc │ │ │ │ b.n 1d0b4e │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 313224 │ │ │ │ + bl 313214 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d0b4e │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 2f79cc │ │ │ │ + bl 2f79bc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 1d0b4e │ │ │ │ nop │ │ │ │ bkpt 0x0060 │ │ │ │ movs r7, r6 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d05cc │ │ │ │ + b.n 1d05ac │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d0b90 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170964,15 +170963,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 1d0bc4 │ │ │ │ ldr r3, [pc, #48] @ (1d0be0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2c544c │ │ │ │ + b.w 2c543c │ │ │ │ ldr r2, [pc, #36] @ (1d0be4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1d0bac │ │ │ │ ldr r3, [pc, #32] @ (1d0be8 ) │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ ldr r1, [pc, #32] @ (1d0bec ) │ │ │ │ ldr r0, [pc, #32] @ (1d0bf0 ) │ │ │ │ @@ -170981,21 +170980,21 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ pop {r2, r4, r5, r6, r7, pc} │ │ │ │ movs r7, r6 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d0568 │ │ │ │ + b.n 1d0548 │ │ │ │ movs r1, r5 │ │ │ │ - movs r5, #22 │ │ │ │ + movs r5, #6 │ │ │ │ movs r3, r6 │ │ │ │ - adds r4, r4, r1 │ │ │ │ + adds r4, r2, r1 │ │ │ │ movs r7, r4 │ │ │ │ - adds r2, r1, #5 │ │ │ │ + adds r2, r7, #4 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d0bf4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -171006,24 +171005,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 1d0c28 │ │ │ │ ldr r3, [pc, #28] @ (1d0c30 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2c544c │ │ │ │ + b.w 2c543c │ │ │ │ ldr r2, [pc, #16] @ (1d0c34 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1d0c10 │ │ │ │ bl 1630e8 │ │ │ │ pop {r4, r7, pc} │ │ │ │ movs r7, r6 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d04f0 │ │ │ │ + b.n 1d04d0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d0c38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -171042,15 +171041,15 @@ │ │ │ │ cbz r2, 1d0cc2 │ │ │ │ ldr r3, [pc, #108] @ (1d0cd0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (1d0cd4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2c544c │ │ │ │ + bl 2c543c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 1d0c90 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -171060,48 +171059,48 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (1d0cd8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 2c4be0 │ │ │ │ + bl 2c4bd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d0c78 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2be870 │ │ │ │ + bl 2be860 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1630e8 │ │ │ │ nop │ │ │ │ - adds r2, r5, #3 │ │ │ │ + adds r2, r3, #3 │ │ │ │ movs r7, r4 │ │ │ │ pop {r1, r2, r3, r4, r5, pc} │ │ │ │ movs r7, r6 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, #3 │ │ │ │ + adds r4, r0, #3 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r0, r7, #4 │ │ │ │ + lsls r0, r5, #4 │ │ │ │ movs r7, r4 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1d0ce8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ str r1, [sp, #424] @ 0x1a8 │ │ │ │ movs r6, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -171109,58 +171108,58 @@ │ │ │ │ ldr r2, [pc, #52] @ (1d0d38 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (1d0d3c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #40] @ (1d0d40 ) │ │ │ │ ldr r3, [pc, #44] @ (1d0d44 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r5, #14 │ │ │ │ + movs r4, #254 @ 0xfe │ │ │ │ movs r3, r6 │ │ │ │ - adds r1, #192 @ 0xc0 │ │ │ │ + adds r1, #176 @ 0xb0 │ │ │ │ movs r6, r4 │ │ │ │ - adds r1, #214 @ 0xd6 │ │ │ │ + adds r1, #198 @ 0xc6 │ │ │ │ movs r6, r4 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (1d0dbc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ ldr.w ip, [pc, #88] @ 1d0dc0 │ │ │ │ ldr r2, [pc, #88] @ (1d0dc4 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cbz r0, 1d0d88 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 1d0d9c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -171180,19 +171179,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r1, #180 @ 0xb4 │ │ │ │ + movs r1, #164 @ 0xa4 │ │ │ │ movs r7, r4 │ │ │ │ - movs r4, #168 @ 0xa8 │ │ │ │ + movs r4, #152 @ 0x98 │ │ │ │ movs r3, r6 │ │ │ │ - movs r1, #172 @ 0xac │ │ │ │ + movs r1, #156 @ 0x9c │ │ │ │ movs r7, r4 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -171202,28 +171201,28 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (1d0e14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r4, #46 @ 0x2e │ │ │ │ + movs r4, #30 │ │ │ │ movs r3, r6 │ │ │ │ - movs r1, #52 @ 0x34 │ │ │ │ + movs r1, #36 @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #34 @ 0x22 │ │ │ │ + movs r1, #18 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 1d0e74 │ │ │ │ sub sp, #8 │ │ │ │ @@ -171232,15 +171231,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (1d0e7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 1d0e56 │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -171251,146 +171250,146 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r3, #226 @ 0xe2 │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ movs r3, r6 │ │ │ │ - movs r0, #232 @ 0xe8 │ │ │ │ + movs r0, #216 @ 0xd8 │ │ │ │ movs r7, r4 │ │ │ │ - movs r0, #214 @ 0xd6 │ │ │ │ + movs r0, #198 @ 0xc6 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d0e80 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (1d0efc ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (1d0f00 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (1d0f04 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (1d0f08 ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 1d0ed0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2c08c4 │ │ │ │ + b.w 2c08b4 │ │ │ │ ldr r1, [pc, #56] @ (1d0f0c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ ldr r2, [pc, #48] @ (1d0f10 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2c08c4 │ │ │ │ + b.w 2c08b4 │ │ │ │ nop │ │ │ │ - movs r0, #122 @ 0x7a │ │ │ │ + movs r0, #106 @ 0x6a │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #108 @ 0x6c │ │ │ │ + movs r3, #92 @ 0x5c │ │ │ │ movs r3, r6 │ │ │ │ - movs r0, #114 @ 0x72 │ │ │ │ + movs r0, #98 @ 0x62 │ │ │ │ movs r7, r4 │ │ │ │ add r0, sp, #888 @ 0x378 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r0, #92 @ 0x5c │ │ │ │ + movs r0, #76 @ 0x4c │ │ │ │ movs r7, r4 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ + movs r0, #84 @ 0x54 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d0f14 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (1d0f94 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (1d0f98 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (1d0f9c ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (1d0fa0 ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 1d0f6a │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2c08c4 │ │ │ │ + b.w 2c08b4 │ │ │ │ ldr r1, [pc, #56] @ (1d0fa4 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ ldr r2, [pc, #44] @ (1d0fa8 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2c08c4 │ │ │ │ - subs r6, r4, #7 │ │ │ │ + b.w 2c08b4 │ │ │ │ + subs r6, r2, #7 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #216 @ 0xd8 │ │ │ │ + movs r2, #200 @ 0xc8 │ │ │ │ movs r3, r6 │ │ │ │ - subs r6, r3, #7 │ │ │ │ + subs r6, r1, #7 │ │ │ │ movs r7, r4 │ │ │ │ add r0, sp, #288 @ 0x120 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r0, #7 │ │ │ │ + subs r2, r6, #6 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, r1, #7 │ │ │ │ + subs r2, r7, #6 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d0fac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -171407,24 +171406,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1d108a │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (1d10c0 ) │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #224] @ (1d10c4 ) │ │ │ │ ldr r1, [pc, #224] @ (1d10c8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (1d10cc ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -171436,28 +171435,28 @@ │ │ │ │ cbz r4, 1d1042 │ │ │ │ ldr r3, [pc, #188] @ (1d10d0 ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 1d106a │ │ │ │ mov r1, r4 │ │ │ │ - bl 2c090c │ │ │ │ + bl 2c08fc │ │ │ │ ldr r2, [pc, #176] @ (1d10d4 ) │ │ │ │ ldr r3, [pc, #148] @ (1d10bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 1d10ae │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2c436c │ │ │ │ + b.w 2c435c │ │ │ │ ldr r2, [pc, #148] @ (1d10d8 ) │ │ │ │ ldr r3, [pc, #116] @ (1d10bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -171472,69 +171471,69 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (1d10dc ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ ldr r2, [pc, #100] @ (1d10e0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 1d101c │ │ │ │ ldr r4, [pc, #88] @ (1d10e4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ ldr r3, [pc, #80] @ (1d10e8 ) │ │ │ │ ldr r2, [pc, #84] @ (1d10ec ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 1d0fda │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #872 @ (adr r7, 1d1420 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbnz r2, 1d10f0 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #46 @ 0x2e │ │ │ │ + movs r2, #30 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r6, #224 @ 0xe0 │ │ │ │ + cmp r6, #208 @ 0xd0 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r6, #246 @ 0xf6 │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ movs r6, r4 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ add r7, pc, #544 @ (adr r7, 1d12f4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbnz r2, 1d10f4 │ │ │ │ movs r7, r6 │ │ │ │ cbnz r2, 1d10f0 │ │ │ │ movs r7, r6 │ │ │ │ - subs r2, r0, #3 │ │ │ │ + subs r2, r6, #2 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, r1, #3 │ │ │ │ + subs r2, r7, #2 │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, r4, #2 │ │ │ │ + subs r4, r2, #2 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #122 @ 0x7a │ │ │ │ + movs r1, #106 @ 0x6a │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, r5, #2 │ │ │ │ + subs r2, r3, #2 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d10f0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171543,41 +171542,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 1d1116 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2c08c4 │ │ │ │ + b.w 2c08b4 │ │ │ │ ldr r1, [pc, #48] @ (1d1148 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ ldr r3, [pc, #40] @ (1d114c ) │ │ │ │ ldr r2, [pc, #40] @ (1d1150 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2c08c4 │ │ │ │ + b.w 2c08b4 │ │ │ │ add r6, pc, #608 @ (adr r6, 1d13a8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r3, #0 │ │ │ │ + subs r0, r1, #0 │ │ │ │ movs r7, r4 │ │ │ │ - movs r0, #238 @ 0xee │ │ │ │ + movs r0, #222 @ 0xde │ │ │ │ movs r3, r6 │ │ │ │ - subs r4, r3, #0 │ │ │ │ + subs r4, r1, #0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d1154 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171586,41 +171585,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 1d117a │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2c090c │ │ │ │ + b.w 2c08fc │ │ │ │ ldr r1, [pc, #48] @ (1d11ac ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ ldr r3, [pc, #40] @ (1d11b0 ) │ │ │ │ ldr r2, [pc, #40] @ (1d11b4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2c090c │ │ │ │ + b.w 2c08fc │ │ │ │ add r6, pc, #208 @ (adr r6, 1d127c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, r6, #6 │ │ │ │ + adds r4, r4, #6 │ │ │ │ movs r7, r4 │ │ │ │ - movs r0, #138 @ 0x8a │ │ │ │ + movs r0, #122 @ 0x7a │ │ │ │ movs r3, r6 │ │ │ │ - adds r0, r7, #6 │ │ │ │ + adds r0, r5, #6 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d11b8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171629,41 +171628,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 1d11de │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2c0fc8 │ │ │ │ + b.w 2c0fb8 │ │ │ │ ldr r1, [pc, #48] @ (1d1210 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ ldr r3, [pc, #40] @ (1d1214 ) │ │ │ │ ldr r2, [pc, #40] @ (1d1218 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2c0fc8 │ │ │ │ + b.w 2c0fb8 │ │ │ │ add r5, pc, #832 @ (adr r5, 1d1550 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, r2, #5 │ │ │ │ + adds r0, r0, #5 │ │ │ │ movs r7, r4 │ │ │ │ - movs r0, #38 @ 0x26 │ │ │ │ + movs r0, #22 │ │ │ │ movs r3, r6 │ │ │ │ - adds r4, r2, #5 │ │ │ │ + adds r4, r0, #5 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -171674,15 +171673,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (1d1278 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1d127c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #48] @ (1d1280 ) │ │ │ │ ldr r3, [pc, #52] @ (1d1284 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -171692,22 +171691,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r0, #42 @ 0x2a │ │ │ │ + movs r0, #26 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r4, #108 @ 0x6c │ │ │ │ + cmp r4, #92 @ 0x5c │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r4, r4] │ │ │ │ + str r6, [r2, r4] │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - adds r4, r2, #4 │ │ │ │ + adds r4, r0, #4 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 1d12d8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -171715,15 +171714,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (1d12e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #44] @ (1d12e4 ) │ │ │ │ ldr r3, [pc, #44] @ (1d12e8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -171731,28 +171730,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r4, r0, #7 │ │ │ │ + subs r4, r6, #6 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r4, #2 │ │ │ │ + cmp r3, #242 @ 0xf2 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r3, #12] │ │ │ │ + ldrh r4, [r1, #12] │ │ │ │ movs r4, r5 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (1d12f8 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3784 │ │ │ │ + b.w 2c3774 │ │ │ │ nop │ │ │ │ ldrh r0, [r3, #28] │ │ │ │ movs r6, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171765,22 +171764,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 1d134a │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 1d1364 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -171823,35 +171822,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (1d13d8 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1605e8 │ │ │ │ - subs r4, r2, #5 │ │ │ │ + subs r4, r0, #5 │ │ │ │ movs r3, r6 │ │ │ │ - cbnz r6, 1d13f2 │ │ │ │ + cbnz r6, 1d13ee │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r0, 1d13fc │ │ │ │ + cbnz r0, 1d13f8 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, r0, #0 │ │ │ │ + subs r4, r6, r7 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, r5, r7 │ │ │ │ + subs r2, r3, r7 │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, r0, r7 │ │ │ │ + subs r4, r6, r6 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (1d1420 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 1d1410 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -171859,16 +171858,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (1d1424 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 2c40f0 │ │ │ │ - @ instruction: 0xb8dc │ │ │ │ + b.w 2c40e0 │ │ │ │ + @ instruction: 0xb8cc │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -171876,31 +171875,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (1d1470 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1d1474 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r6, r4, #0 │ │ │ │ + subs r6, r2, #0 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r2, #104 @ 0x68 │ │ │ │ + cmp r2, #88 @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #136] @ (1d1500 ) │ │ │ │ + ldr r7, [pc, #72] @ (1d14c0 ) │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (1d14fc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -171911,15 +171910,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (1d1504 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 1d14e6 │ │ │ │ ldr.w sl, [pc, #88] @ 1d1508 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 1d150c │ │ │ │ mov r4, r0 │ │ │ │ @@ -171933,35 +171932,35 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 1d14be │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - adds r2, r2, #7 │ │ │ │ + adds r2, r0, #7 │ │ │ │ movs r3, r6 │ │ │ │ - @ instruction: 0xb818 │ │ │ │ + @ instruction: 0xb808 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb82e │ │ │ │ + @ instruction: 0xb81e │ │ │ │ movs r6, r4 │ │ │ │ - blt.n 1d1498 │ │ │ │ + blt.n 1d1478 │ │ │ │ movs r1, r5 │ │ │ │ - subs r0, r3, r3 │ │ │ │ + subs r0, r1, r3 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d1510 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -171973,29 +171972,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (1d15b8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2c0150 │ │ │ │ + bl 2c0140 │ │ │ │ ldr r1, [pc, #124] @ (1d15bc ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 1d1590 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (1d15c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2c0150 │ │ │ │ + bl 2c0140 │ │ │ │ ldr r1, [pc, #108] @ (1d15c4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 1d159e │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (1d15c8 ) │ │ │ │ ldr r3, [pc, #72] @ (1d15b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -172012,34 +172011,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (1d15cc ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2c40f0 │ │ │ │ + bl 2c40e0 │ │ │ │ b.n 1d154e │ │ │ │ ldr r1, [pc, #48] @ (1d15d0 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2c40f0 │ │ │ │ + bl 2c40e0 │ │ │ │ b.n 1d1568 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ push {r2, r4, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00d2 │ │ │ │ + bkpt 0x00c2 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb78c │ │ │ │ + @ instruction: 0xb77c │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, r4, r1 │ │ │ │ + subs r0, r2, r1 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb772 │ │ │ │ + @ instruction: 0xb762 │ │ │ │ movs r6, r4 │ │ │ │ push {r2, r3, r5} │ │ │ │ movs r7, r6 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 001d15d4 : │ │ │ │ @@ -172054,32 +172053,32 @@ │ │ │ │ ldr r0, [pc, #56] @ (1d1624 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 1605ec │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c4be0 │ │ │ │ + bl 2c4bd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 16087c │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r4, r2, r7 │ │ │ │ + adds r4, r0, r7 │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 1d1604 │ │ │ │ + bls.n 1d15e4 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001d1628 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -172090,36 +172089,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (1d1680 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #44] @ (1d1684 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 1c3fdc │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r6, r4, #0 │ │ │ │ + adds r6, r2, #0 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r0, #94 @ 0x5e │ │ │ │ + cmp r0, #78 @ 0x4e │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [pc, #112] @ (1d16f4 ) │ │ │ │ + ldr r5, [pc, #48] @ (1d16b4 ) │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r4, r5 │ │ │ │ + adds r6, r2, r5 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d1688 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -172130,61 +172129,61 @@ │ │ │ │ ldr r1, [pc, #44] @ (1d16d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #28] @ (1d16d4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1c3fdc │ │ │ │ nop │ │ │ │ - subs r6, r0, r7 │ │ │ │ + subs r6, r6, r6 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r0, #4 │ │ │ │ + movs r7, #244 @ 0xf4 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [pc, #776] @ (1d19dc ) │ │ │ │ + ldr r4, [pc, #712] @ (1d199c ) │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r0, r4 │ │ │ │ + adds r6, r6, r3 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d16d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (1d1758 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #100] @ (1d175c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (1d1760 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #84] @ (1d1764 ) │ │ │ │ ldr r1, [pc, #84] @ (1d1768 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #68] @ (1d176c ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 1c3f64 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 1d1740 │ │ │ │ @@ -172198,25 +172197,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - subs r0, r6, r5 │ │ │ │ + subs r0, r4, r5 │ │ │ │ movs r3, r6 │ │ │ │ - push {r2, r4, r5, r7, lr} │ │ │ │ + push {r2, r5, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ - push {r1, r2, r6, r7, lr} │ │ │ │ + push {r1, r2, r4, r5, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ - movs r7, #150 @ 0x96 │ │ │ │ + movs r7, #134 @ 0x86 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [pc, #336] @ (1d18bc ) │ │ │ │ + ldr r4, [pc, #272] @ (1d187c ) │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r2, r2 │ │ │ │ + adds r6, r0, r2 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d1770 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ @@ -172284,19 +172283,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1d181c ) │ │ │ │ ldr r0, [pc, #20] @ (1d1820 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - subs r4, r3, r1 │ │ │ │ + subs r4, r1, r1 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r6, r7, #30 │ │ │ │ + asrs r6, r5, #30 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r1, #31 │ │ │ │ + asrs r6, r7, #30 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d1824 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -172427,19 +172426,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1d197c ) │ │ │ │ ldr r0, [pc, #20] @ (1d1980 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - adds r4, r7, r3 │ │ │ │ + adds r4, r5, r3 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r6, r3, #25 │ │ │ │ + asrs r6, r1, #25 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r5, #25 │ │ │ │ + asrs r6, r3, #25 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d1984 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -172450,29 +172449,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (1d19cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #28] @ (1d19d0 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1c3df0 │ │ │ │ - adds r2, r1, r3 │ │ │ │ + adds r2, r7, r2 │ │ │ │ movs r3, r6 │ │ │ │ - movs r5, #8 │ │ │ │ + movs r4, #248 @ 0xf8 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [pc, #792] @ (1d1ce8 ) │ │ │ │ + ldr r1, [pc, #728] @ (1d1ca8 ) │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r1, #24 │ │ │ │ + asrs r0, r7, #23 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d19d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172486,35 +172485,35 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #28] @ (1d1a30 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1c40b0 │ │ │ │ - adds r2, r7, r1 │ │ │ │ + adds r2, r5, r1 │ │ │ │ movs r3, r6 │ │ │ │ - movs r4, #188 @ 0xbc │ │ │ │ + movs r4, #172 @ 0xac │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [pc, #480] @ (1d1c10 ) │ │ │ │ + ldr r1, [pc, #416] @ (1d1bd0 ) │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r5, #22 │ │ │ │ + asrs r0, r3, #22 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d1a34 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -172540,19 +172539,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - asrs r4, r6, #31 │ │ │ │ + asrs r4, r4, #31 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r6, r2, #21 │ │ │ │ + asrs r6, r0, #21 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r2, r0, #22 │ │ │ │ + asrs r2, r6, #21 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d1a94 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 1d1aaa │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ @@ -172570,19 +172569,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1d1ad0 ) │ │ │ │ ldr r0, [pc, #20] @ (1d1ad4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - asrs r0, r5, #30 │ │ │ │ + asrs r0, r3, #30 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r2, r1, #20 │ │ │ │ + asrs r2, r7, #19 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r2, #21 │ │ │ │ + asrs r6, r0, #21 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d1ad8 : │ │ │ │ cbz r2, 1d1b1c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -172618,19 +172617,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1d1b48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r6, #28 │ │ │ │ + asrs r6, r4, #28 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r0, r3, #18 │ │ │ │ + asrs r0, r1, #18 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r0, #20 │ │ │ │ + asrs r0, r6, #19 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d1b4c : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -172648,43 +172647,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2bf9ac │ │ │ │ + bl 2bf99c │ │ │ │ ldr r2, [pc, #288] @ (1d1cb0 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (1d1cb4 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (1d1cb8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (1d1cbc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (1d1cc0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1d1c60 │ │ │ │ ldr r3, [pc, #260] @ (1d1cc4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2bfcbc │ │ │ │ + bl 2bfcac │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 1d1c20 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -172747,15 +172746,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (1d1cd0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2bd460 │ │ │ │ + bl 2bd450 │ │ │ │ ldr r3, [pc, #84] @ (1d1cd4 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 1d1bbc │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (1d1cd8 ) │ │ │ │ @@ -172765,45 +172764,45 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ add r6, sp, #200 @ 0xc8 │ │ │ │ movs r7, r6 │ │ │ │ - asrs r2, r7, #27 │ │ │ │ + asrs r2, r5, #27 │ │ │ │ movs r3, r6 │ │ │ │ add r6, sp, #112 @ 0x70 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 1d1cbc │ │ │ │ + cbz r0, 1d1cb8 │ │ │ │ movs r6, r4 │ │ │ │ - cbz r4, 1d1cc4 │ │ │ │ + cbz r4, 1d1cc0 │ │ │ │ movs r6, r4 │ │ │ │ ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #0 │ │ │ │ + movs r2, #240 @ 0xf0 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0x47be │ │ │ │ + @ instruction: 0x47ae │ │ │ │ movs r0, r5 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #632 @ 0x278 │ │ │ │ movs r7, r6 │ │ │ │ - asrs r6, r4, #15 │ │ │ │ + asrs r6, r2, #15 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r6, #11 │ │ │ │ + asrs r6, r4, #11 │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #23 │ │ │ │ + asrs r4, r0, #23 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r6, r6, #12 │ │ │ │ + asrs r6, r4, #12 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r0, #13 │ │ │ │ + asrs r6, r6, #12 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d1ce4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -172816,60 +172815,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (1d1d6c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (1d1d70 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 1d1d2e │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2bfbfc │ │ │ │ + b.w 2bfbec │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 16056c │ │ │ │ ldr r2, [pc, #60] @ (1d1d74 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (1d1d78 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2bd460 │ │ │ │ + bl 2bd450 │ │ │ │ ldr r3, [pc, #48] @ (1d1d7c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2bfbfc │ │ │ │ - asrs r4, r5, #21 │ │ │ │ + b.w 2bfbec │ │ │ │ + asrs r4, r3, #21 │ │ │ │ movs r3, r6 │ │ │ │ - movs r1, #162 @ 0xa2 │ │ │ │ + movs r1, #146 @ 0x92 │ │ │ │ movs r6, r4 │ │ │ │ - mov r4, ip │ │ │ │ + mov r4, sl │ │ │ │ movs r0, r5 │ │ │ │ add r4, sp, #552 @ 0x228 │ │ │ │ movs r7, r6 │ │ │ │ ldr r2, [sp, #536] @ 0x218 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r3, #12 │ │ │ │ + asrs r0, r1, #12 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r5, #8 │ │ │ │ + asrs r0, r3, #8 │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r1, #18 │ │ │ │ ... │ │ │ │ │ │ │ │ 001d1d80 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -172884,60 +172883,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (1d1e08 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (1d1e0c ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 1d1dca │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2bfcbc │ │ │ │ + b.w 2bfcac │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 16056c │ │ │ │ ldr r2, [pc, #60] @ (1d1e10 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (1d1e14 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2bd460 │ │ │ │ + bl 2bd450 │ │ │ │ ldr r3, [pc, #48] @ (1d1e18 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2bfcbc │ │ │ │ - asrs r0, r2, #19 │ │ │ │ + b.w 2bfcac │ │ │ │ + asrs r0, r0, #19 │ │ │ │ movs r3, r6 │ │ │ │ - movs r1, #6 │ │ │ │ + movs r0, #246 @ 0xf6 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r8, r9 │ │ │ │ + cmp r8, r7 │ │ │ │ movs r0, r5 │ │ │ │ add r3, sp, #952 @ 0x3b8 │ │ │ │ movs r7, r6 │ │ │ │ ldr r1, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r7, #9 │ │ │ │ + asrs r4, r5, #9 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r4, r1, #6 │ │ │ │ + asrs r4, r7, #5 │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r1, #18 │ │ │ │ ... │ │ │ │ │ │ │ │ 001d1e1c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -172965,15 +172964,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (1d1e90 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2bd460 │ │ │ │ + bl 2bd450 │ │ │ │ ldr r2, [pc, #44] @ (1d1e94 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -172983,17 +172982,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r3, sp, #408 @ 0x198 │ │ │ │ movs r7, r6 │ │ │ │ - asrs r4, r7, #7 │ │ │ │ + asrs r4, r5, #7 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r4, r1, #4 │ │ │ │ + asrs r4, r7, #3 │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r1, #18 │ │ │ │ ... │ │ │ │ │ │ │ │ 001d1e98 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -173031,19 +173030,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1d1f00 ) │ │ │ │ ldr r0, [pc, #20] @ (1d1f04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - asrs r0, r4, #16 │ │ │ │ + asrs r0, r2, #16 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r2, r1, #6 │ │ │ │ + asrs r2, r7, #5 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r2, r5, #6 │ │ │ │ + asrs r2, r3, #6 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d1f08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -173093,15 +173092,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (1d1f90 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ strh r2, [r1, #0] │ │ │ │ movs r6, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -173119,23 +173118,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (1d2054 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (1d2058 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ vldr d7, [pc, #108] @ 1d2040 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 3f6f7c │ │ │ │ + bl 3f6f6c │ │ │ │ cbz r0, 1d1ff6 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 1d2020 │ │ │ │ ldr r2, [pc, #100] @ (1d205c ) │ │ │ │ @@ -173160,33 +173159,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (1d2060 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (1d2064 ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1d1ff6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ add r1, sp, #920 @ 0x398 │ │ │ │ movs r7, r6 │ │ │ │ - asrs r0, r5, #14 │ │ │ │ + asrs r0, r3, #14 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #4 │ │ │ │ + asrs r4, r2, #4 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r2, r1, #4 │ │ │ │ + asrs r2, r7, #3 │ │ │ │ movs r7, r4 │ │ │ │ add r1, sp, #632 @ 0x278 │ │ │ │ movs r7, r6 │ │ │ │ - asrs r0, r1, #3 │ │ │ │ + asrs r0, r7, #2 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r2, #3 │ │ │ │ + asrs r6, r0, #3 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 1d20ec │ │ │ │ sub sp, #28 │ │ │ │ @@ -173195,15 +173194,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (1d20f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r1, [pc, #96] @ (1d20f8 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (1d20fc ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -173212,53 +173211,53 @@ │ │ │ │ ldr r3, [pc, #84] @ (1d2100 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (1d2104 ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ ldr r1, [pc, #72] @ (1d2108 ) │ │ │ │ ldr r3, [pc, #76] @ (1d210c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (1d2110 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - asrs r2, r3, #11 │ │ │ │ + asrs r2, r1, #11 │ │ │ │ movs r3, r6 │ │ │ │ - subs r4, r4, #0 │ │ │ │ + subs r4, r2, #0 │ │ │ │ movs r6, r4 │ │ │ │ - cmn r0, r4 │ │ │ │ + cmn r0, r2 │ │ │ │ movs r0, r5 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - str r2, [r6, r2] │ │ │ │ + str r2, [r4, r2] │ │ │ │ movs r2, r5 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #1 │ │ │ │ + asrs r4, r3, #1 │ │ │ │ movs r7, r4 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #1 │ │ │ │ + asrs r4, r1, #1 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 1d2164 │ │ │ │ @@ -173266,15 +173265,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (1d216c ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (1d2170 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #52] @ (1d2174 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 1d214e │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -173283,19 +173282,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r5, #8 │ │ │ │ + asrs r6, r3, #8 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r2, r4, #30 │ │ │ │ + lsrs r2, r2, #30 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r0, r7, #30 │ │ │ │ + lsrs r0, r5, #30 │ │ │ │ movs r7, r4 │ │ │ │ add r0, sp, #352 @ 0x160 │ │ │ │ movs r7, r6 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -173316,25 +173315,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3f6f7c │ │ │ │ + bl 3f6f6c │ │ │ │ ldr r2, [pc, #60] @ (1d2214 ) │ │ │ │ ldr r3, [pc, #44] @ (1d2208 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -173345,23 +173344,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r1, #7 │ │ │ │ + asrs r2, r7, #6 │ │ │ │ movs r3, r6 │ │ │ │ add r7, pc, #1016 @ (adr r7, 1d2600 ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #29 │ │ │ │ + lsrs r6, r6, #28 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r6, r4, #28 │ │ │ │ + lsrs r6, r2, #28 │ │ │ │ movs r7, r4 │ │ │ │ add r7, pc, #760 @ (adr r7, 1d2510 ) │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173380,25 +173379,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3f6f7c │ │ │ │ + bl 3f6f6c │ │ │ │ ldr r2, [pc, #60] @ (1d22b4 ) │ │ │ │ ldr r3, [pc, #44] @ (1d22a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -173409,23 +173408,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r5, #4 │ │ │ │ + asrs r2, r3, #4 │ │ │ │ movs r3, r6 │ │ │ │ add r7, pc, #376 @ (adr r7, 1d2420 ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #26 │ │ │ │ + lsrs r6, r2, #26 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r6, r0, #26 │ │ │ │ + lsrs r6, r6, #25 │ │ │ │ movs r7, r4 │ │ │ │ add r7, pc, #120 @ (adr r7, 1d2330 ) │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -173444,23 +173443,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ vldr d7, [pc, #68] @ 1d2348 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 3f6f7c │ │ │ │ + bl 3f6f6c │ │ │ │ cbz r0, 1d231c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (1d2364 ) │ │ │ │ ldr r3, [pc, #56] @ (1d2358 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -173475,23 +173474,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - asrs r2, r1, #2 │ │ │ │ + asrs r2, r7, #1 │ │ │ │ movs r3, r6 │ │ │ │ add r6, pc, #760 @ (adr r6, 1d2650 ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #24 │ │ │ │ + lsrs r6, r6, #23 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r6, r4, #23 │ │ │ │ + lsrs r6, r2, #23 │ │ │ │ movs r7, r4 │ │ │ │ add r6, pc, #480 @ (adr r6, 1d2548 ) │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 001d2368 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -173527,47 +173526,47 @@ │ │ │ │ movs r2, #13 │ │ │ │ ldr r3, [pc, #40] @ (1d23c4 ) │ │ │ │ ldr r1, [pc, #44] @ (1d23c8 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r6, #22 │ │ │ │ + lsrs r4, r4, #22 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r2, r4, #32 │ │ │ │ + asrs r2, r2, #32 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r0, r2, #22 │ │ │ │ + lsrs r0, r0, #22 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001d23cc : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (1d23fc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3768 │ │ │ │ + bl 2c3758 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2c3768 │ │ │ │ + bl 2c3758 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ ldrb r0, [r5, #15] │ │ │ │ movs r6, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -173576,33 +173575,33 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r2, [pc, #48] @ (1d244c ) │ │ │ │ ldr r1, [pc, #52] @ (1d2450 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r4, #31 │ │ │ │ + lsrs r4, r2, #31 │ │ │ │ movs r3, r6 │ │ │ │ - ldmia r1, {r1, r2, r4, r7} │ │ │ │ + ldmia r1, {r1, r2, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1!, {r3, r5, r7} │ │ │ │ + ldmia r1!, {r3, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -173644,35 +173643,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1d2508 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #44] @ (1d250c ) │ │ │ │ ldr r1, [pc, #48] @ (1d2510 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2c0078 │ │ │ │ + bl 2c0068 │ │ │ │ ldr r1, [pc, #36] @ (1d2514 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2bed44 │ │ │ │ + b.w 2bed34 │ │ │ │ nop │ │ │ │ - lsrs r6, r6, #28 │ │ │ │ + lsrs r6, r4, #28 │ │ │ │ movs r3, r6 │ │ │ │ - adds r4, r3, r7 │ │ │ │ + adds r4, r1, r7 │ │ │ │ movs r6, r4 │ │ │ │ - subs r6, #150 @ 0x96 │ │ │ │ + subs r6, #134 @ 0x86 │ │ │ │ movs r0, r5 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r2, #8] │ │ │ │ movs r7, r6 │ │ │ │ @@ -173690,72 +173689,72 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ ldr.w r8, [pc, #260] @ 1d2640 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ add r8, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #244] @ (1d2644 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #224] @ (1d2648 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #208] @ (1d264c ) │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [pc, #204] @ (1d2650 ) │ │ │ │ str.w sl, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r9, #20 │ │ │ │ - bl 2c6344 │ │ │ │ + bl 2c6334 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w r3, r6, #20 │ │ │ │ - bl 2c6344 │ │ │ │ + bl 2c6334 │ │ │ │ ldr r3, [pc, #156] @ (1d2654 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr.w r8, [pc, #148] @ 1d2658 │ │ │ │ mov r3, r7 │ │ │ │ - bl 2c659c │ │ │ │ + bl 2c658c │ │ │ │ add r8, pc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add.w r4, r5, #1072 @ 0x430 │ │ │ │ movs r6, #0 │ │ │ │ mov r3, r7 │ │ │ │ movw r7, #16536 @ 0x4098 │ │ │ │ mov r2, r5 │ │ │ │ - bl 2c659c │ │ │ │ + bl 2c658c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [r4, #12] │ │ │ │ mov r0, r8 │ │ │ │ str r5, [r4, #0] │ │ │ │ bl 1c2ca8 │ │ │ │ str r0, [r4, #4] │ │ │ │ @@ -173778,35 +173777,35 @@ │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2053d0 │ │ │ │ bl 20be7c │ │ │ │ mov r1, r0 │ │ │ │ b.n 1d261c │ │ │ │ - lsrs r2, r7, #16 │ │ │ │ + lsrs r2, r5, #16 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r0, r2, #17 │ │ │ │ + lsrs r0, r0, #17 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r0, r1, #27 │ │ │ │ + lsrs r0, r7, #26 │ │ │ │ movs r3, r6 │ │ │ │ add r4, pc, #328 @ (adr r4, 1d278c ) │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r6, r7, #16 │ │ │ │ + lsrs r6, r5, #16 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r4, r0, #17 │ │ │ │ + lsrs r4, r6, #16 │ │ │ │ movs r7, r4 │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #148 @ 0x94 │ │ │ │ + movs r1, #132 @ 0x84 │ │ │ │ movs r5, r5 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #252 @ 0xfc │ │ │ │ + movs r0, #236 @ 0xec │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r1, r2, r3 │ │ │ │ movw r3, #43691 @ 0xaaab │ │ │ │ @@ -173882,15 +173881,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (1d27b8 ) │ │ │ │ add.w r2, ip, #80 @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (1d27bc ) │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 1d27a8 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r3, r3, #17536 @ 0x4480 │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ @@ -173910,21 +173909,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (1d27c0 ) │ │ │ │ movs r1, #20 │ │ │ │ add r0, pc │ │ │ │ bl 1f6e10 │ │ │ │ nop │ │ │ │ - lsrs r4, r5, #18 │ │ │ │ + lsrs r4, r3, #18 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r6, r1, #9 │ │ │ │ + lsrs r6, r7, #8 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r0, r1, #8 │ │ │ │ + lsrs r0, r7, #7 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r4, r4, #8 │ │ │ │ + lsrs r4, r2, #8 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 1d2828 │ │ │ │ sub sp, #12 │ │ │ │ @@ -173932,15 +173931,15 @@ │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #80] @ (1d2830 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movw r2, #17696 @ 0x4520 │ │ │ │ add.w ip, r0, #16384 @ 0x4000 │ │ │ │ add.w lr, r0, r2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r1, #65536 @ 0x10000 │ │ │ │ str.w r3, [r0, #1160] @ 0x488 │ │ │ │ str.w r1, [r0, #1156] @ 0x484 │ │ │ │ @@ -173951,19 +173950,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r2, r4, #16 │ │ │ │ + lsrs r2, r2, #16 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r0, r1, #6 │ │ │ │ + lsrs r0, r7, #5 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r2, r3, #6 │ │ │ │ + lsrs r2, r1, #6 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 1d28a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -173973,15 +173972,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (1d28a8 ) │ │ │ │ add.w r2, ip, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #84] @ (1d28ac ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r1, r3, #16384 @ 0x4000 │ │ │ │ ldr.w r0, [r1, #1308] @ 0x51c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 1d287e │ │ │ │ ldr.w r1, [r1, #1312] @ 0x520 │ │ │ │ @@ -173998,19 +173997,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsrs r4, r6, #14 │ │ │ │ + lsrs r4, r4, #14 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r2, r7, #4 │ │ │ │ + lsrs r2, r5, #4 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r0, r2, #4 │ │ │ │ + lsrs r0, r0, #4 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #176] @ (1d2970 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -174020,44 +174019,44 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #156] @ (1d297c ) │ │ │ │ ldr r1, [pc, #160] @ (1d2980 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #144] @ (1d2984 ) │ │ │ │ ldr r1, [pc, #144] @ (1d2988 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r2, r4, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c6158 │ │ │ │ + bl 2c6148 │ │ │ │ ldr r3, [pc, #128] @ (1d298c ) │ │ │ │ ldr r1, [pc, #128] @ (1d2990 ) │ │ │ │ add.w r2, r4, #1048 @ 0x418 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c6158 │ │ │ │ + bl 2c6148 │ │ │ │ add.w r1, r4, #1080 @ 0x438 │ │ │ │ mov r0, r5 │ │ │ │ bl 1d1984 │ │ │ │ add.w r1, r4, #17536 @ 0x4480 │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ bl 1d1984 │ │ │ │ @@ -174078,31 +174077,31 @@ │ │ │ │ b.w 1d1a34 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #2 │ │ │ │ + lsrs r4, r5, #2 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r6, r6, #12 │ │ │ │ + lsrs r6, r4, #12 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r2, r3, #2 │ │ │ │ + lsrs r2, r1, #2 │ │ │ │ movs r7, r4 │ │ │ │ - add r3, pc, #832 @ (adr r3, 1d2cc0 ) │ │ │ │ + add r3, pc, #768 @ (adr r3, 1d2c80 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r3, pc, #904 @ (adr r3, 1d2d0c ) │ │ │ │ + add r3, pc, #840 @ (adr r3, 1d2ccc ) │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r2, #2 │ │ │ │ + lsrs r6, r0, #2 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r4, r0, #4 │ │ │ │ + lsrs r4, r6, #3 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r4, r3, #2 │ │ │ │ + lsrs r4, r1, #2 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r2, r1, #4 │ │ │ │ + lsrs r2, r7, #3 │ │ │ │ movs r7, r4 │ │ │ │ strb r4, [r0, #26] │ │ │ │ movs r6, r6 │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldrd ip, r2, [r0, #84] @ 0x54 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ @@ -174114,15 +174113,15 @@ │ │ │ │ str.w lr, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ it eq │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #576] @ (1d2c20 ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -174145,15 +174144,15 @@ │ │ │ │ strb.w r2, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 1d2a3c │ │ │ │ ldr r3, [pc, #508] @ (1d2c2c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -174190,15 +174189,15 @@ │ │ │ │ strd r4, r5, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ bl 20bfac │ │ │ │ mov r4, r0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d2bfe │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 1d2ae2 │ │ │ │ cbnz r4, 1d2b08 │ │ │ │ @@ -174228,15 +174227,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1d2ab2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #316] @ (1d2c34 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1d2ab4 │ │ │ │ ldr r3, [pc, #300] @ (1d2c38 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d2bd6 │ │ │ │ @@ -174274,15 +174273,15 @@ │ │ │ │ str.w r1, [r5, #-12] │ │ │ │ str.w r2, [r5, #-8] │ │ │ │ bne.n 1d2b56 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d2bfe │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d2ab4 │ │ │ │ @@ -174294,15 +174293,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1d2ab4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #136] @ (1d2c34 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 1d2ab4 │ │ │ │ ldrb r3, [r2, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d2a74 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bl 201ab0 │ │ │ │ @@ -174320,15 +174319,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d2b14 │ │ │ │ ldr r0, [pc, #84] @ (1d2c44 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d2b14 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (1d2c48 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (1d2c4c ) │ │ │ │ ldr r0, [pc, #72] @ (1d2c50 ) │ │ │ │ add r3, pc │ │ │ │ @@ -174356,21 +174355,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #25 │ │ │ │ + lsls r2, r0, #25 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r2, r7, #31 │ │ │ │ + lsls r2, r5, #31 │ │ │ │ movs r3, r6 │ │ │ │ - ldmia r3!, {r4} │ │ │ │ + ldmia r3!, {} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r3!, {r2, r5} │ │ │ │ + ldmia r3!, {r2, r4} │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -174382,15 +174381,15 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #412] @ (1d2e18 ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ add.w r4, r1, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r4, #1308] @ 0x51c │ │ │ │ ldr.w r3, [r4, #1312] @ 0x520 │ │ │ │ ands.w sl, r2, #1 │ │ │ │ beq.n 1d2ca6 │ │ │ │ ands.w sl, r3, #3 │ │ │ │ @@ -174399,15 +174398,15 @@ │ │ │ │ beq.n 1d2cd4 │ │ │ │ ands r3, r2 │ │ │ │ ldr.w r0, [r4, #1232] @ 0x4d0 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ mov r0, sl │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -174509,19 +174508,19 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r4, #1312] @ 0x520 │ │ │ │ b.n 1d2de6 │ │ │ │ movs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #30 │ │ │ │ + lsls r0, r0, #30 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r0, r6, #19 │ │ │ │ + lsls r0, r4, #19 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r4, r2, #20 │ │ │ │ + lsls r4, r0, #20 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ adds r3, r2, r3 │ │ │ │ movw r6, #43691 @ 0xaaab │ │ │ │ @@ -174604,15 +174603,15 @@ │ │ │ │ ands r3, r2 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ bic.w r4, r4, #28672 @ 0x7000 │ │ │ │ mla r3, r3, sl, fp │ │ │ │ str.w r4, [r3, #1160] @ 0x488 │ │ │ │ b.n 1d2ed2 │ │ │ │ movw r2, #4134 @ 0x1026 │ │ │ │ mla r3, r2, sl, r3 │ │ │ │ @@ -174759,28 +174758,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (1d3134 ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (1d3138 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r6, r6, #6 │ │ │ │ + lsls r6, r4, #6 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r0, r0, #14 │ │ │ │ + lsls r0, r6, #13 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r2, r2, #6 │ │ │ │ + lsls r2, r0, #6 │ │ │ │ movs r7, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #284] @ 0x11c │ │ │ │ strb.w r2, [r0, #277] @ 0x115 │ │ │ │ bx r3 │ │ │ │ ldr.w r1, [r0, #264] @ 0x108 │ │ │ │ cmp r1, #15 │ │ │ │ @@ -174990,22 +174989,22 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (1d336c ) │ │ │ │ ldr r0, [pc, #24] @ (1d3370 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - lsls r2, r0, #9 │ │ │ │ + lsls r2, r6, #8 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r2, r5, #6 │ │ │ │ + lsls r2, r3, #6 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r6, r3, #5 │ │ │ │ + lsls r6, r1, #5 │ │ │ │ movs r3, r6 │ │ │ │ - vaddl.u16 q0, d8, d22 │ │ │ │ - vaddl.u32 q0, d6, d22 │ │ │ │ + vaddl.u8 q0, d8, d22 │ │ │ │ + vaddl.u16 q0, d6, d22 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ add r2, sp, #8 │ │ │ │ @@ -175076,15 +175075,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (1d3454 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d33ec │ │ │ │ ldr r0, [pc, #40] @ (1d3458 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d33ec │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ str r6, [sp, #24] │ │ │ │ movs r7, r6 │ │ │ │ str r5, [sp, #1016] @ 0x3f8 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ @@ -175093,15 +175092,15 @@ │ │ │ │ movs r7, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 14, cr0, cr8, cr6, {1} │ │ │ │ + cdp2 0, 13, cr0, cr8, cr6, {1} │ │ │ │ │ │ │ │ 001d345c : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 1d346a │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -175117,55 +175116,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 1d34b2 │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 1d34a2 │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 16087c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 1d34e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 41b6c4 │ │ │ │ + b.w 41b6b4 │ │ │ │ movs r0, #32 │ │ │ │ blx 16056c │ │ │ │ ldr r3, [pc, #28] @ (1d3508 ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 41b5a8 │ │ │ │ + bl 41b598 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 1d34d4 │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -175549,15 +175548,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1d3824 │ │ │ │ ldr r0, [pc, #200] @ (1d39d0 ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 1d3824 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 1d3956 │ │ │ │ @@ -175616,25 +175615,25 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 1d3876 │ │ │ │ nop │ │ │ │ str r1, [sp, #688] @ 0x2b0 │ │ │ │ movs r7, r6 │ │ │ │ - ldc2l 0, cr0, [r8], #-200 @ 0xffffff38 │ │ │ │ + stc2l 0, cr0, [r8], #-200 @ 0xffffff38 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa2c0026 │ │ │ │ - smlatt r0, r2, r2, r0 │ │ │ │ - vst4.8 {d16-d19}, [ip :128], r6 │ │ │ │ - ldrsh.w r0, [r2, #38] @ 0x26 │ │ │ │ + @ instruction: 0xfa1c0026 │ │ │ │ + @ instruction: 0xfb020032 │ │ │ │ + ldrsh.w r0, [ip, r6, lsl #2] │ │ │ │ + vld1.8 {d0[1]}, [r2], r6 │ │ │ │ │ │ │ │ 001d39e0 : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 1d39f2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -175688,15 +175687,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 1d3a96 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 16087c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -175720,15 +175719,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 19aab8 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 1d3aea │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 16087c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -175802,15 +175801,15 @@ │ │ │ │ movs r6, r6 │ │ │ │ str r6, [r2, #84] @ 0x54 │ │ │ │ movs r6, r6 │ │ │ │ str r0, [r6, #80] @ 0x50 │ │ │ │ movs r6, r6 │ │ │ │ ldr r0, [pc, #4] @ (1d3bac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ str r2, [r1, #92] @ 0x5c │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 001d3bb0 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ lsrs r2, r2, #2 │ │ │ │ @@ -175825,15 +175824,15 @@ │ │ │ │ ldrcc.w r0, [r0, r2, lsl #2] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1d3be0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ str r2, [r1, #92] @ 0x5c │ │ │ │ movs r6, r6 │ │ │ │ push {lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr.w lr, [r0, #964] @ 0x3c4 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ tst.w lr, #2 │ │ │ │ @@ -175858,15 +175857,15 @@ │ │ │ │ str.w r3, [ip, #960] @ 0x3c0 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r1, #0 │ │ │ │ andne.w r1, lr, #1 │ │ │ │ ldr.w r0, [ip, #928] @ 0x3a0 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 1d3c28 │ │ │ │ movs r3, #0 │ │ │ │ b.n 1d3c28 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ @@ -175940,29 +175939,29 @@ │ │ │ │ ldr r2, [pc, #44] @ (1d3d54 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (1d3d58 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #32] @ (1d3d5c ) │ │ │ │ ldr r1, [pc, #36] @ (1d3d60 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2bed44 │ │ │ │ + b.w 2bed34 │ │ │ │ nop │ │ │ │ - str??.w r0, [r6, #50] @ 0x32 │ │ │ │ - lsls r0, r0, #6 │ │ │ │ + ldr.w r0, [r6, #50] @ 0x32 │ │ │ │ + lsls r0, r6, #5 │ │ │ │ movs r6, r4 │ │ │ │ - movs r6, #58 @ 0x3a │ │ │ │ + movs r6, #42 @ 0x2a │ │ │ │ movs r0, r5 │ │ │ │ movs r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #616] @ (1d3fcc ) │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -175978,15 +175977,15 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add r6, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r2, r6, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r1, [r0, #752] @ 0x2f0 │ │ │ │ cbz r1, 1d3dda │ │ │ │ ldr r2, [pc, #112] @ (1d3e10 ) │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #48 @ 0x30 │ │ │ │ @@ -176013,29 +176012,29 @@ │ │ │ │ ldr r4, [pc, #56] @ (1d3e14 ) │ │ │ │ add.w r3, r6, #28 │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - movt r0, #59430 @ 0xe826 │ │ │ │ - @ instruction: 0xf6e40026 │ │ │ │ - strb.w r0, [ip, #50] @ 0x32 │ │ │ │ + @ instruction: 0xf6be0026 │ │ │ │ + @ instruction: 0xf6d40026 │ │ │ │ + ldr??.w r0, [ip, r2, lsl #3] │ │ │ │ str r6, [r7, #60] @ 0x3c │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xf6900026 │ │ │ │ + @ instruction: 0xf6800026 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #120] @ (1d3ea0 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #120] @ (1d3ea4 ) │ │ │ │ @@ -176043,67 +176042,67 @@ │ │ │ │ ldr r1, [pc, #120] @ (1d3ea8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #100] @ (1d3eac ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #96] @ (1d3eb0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #92] @ (1d3eb4 ) │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #88] @ (1d3eb8 ) │ │ │ │ movs r2, #32 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ bl 1c3dc0 │ │ │ │ ldr r2, [pc, #80] @ (1d3ebc ) │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r1, r7, #928 @ 0x3a0 │ │ │ │ bl 1d1984 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r1, r7, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1d1a34 │ │ │ │ - @ instruction: 0xf7e00032 │ │ │ │ - @ instruction: 0xf6160026 │ │ │ │ - @ instruction: 0xf62a0026 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ + @ instruction: 0xf7d00032 │ │ │ │ + addw r0, r6, #2086 @ 0x826 │ │ │ │ + @ instruction: 0xf61a0026 │ │ │ │ + lsls r4, r1, #1 │ │ │ │ movs r6, r4 │ │ │ │ - movs r5, #24 │ │ │ │ + movs r5, #8 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r4, [r5, #50] @ 0x32 │ │ │ │ + ldrh r4, [r3, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ - ldrh r4, [r0, #50] @ 0x32 │ │ │ │ + ldrh r4, [r6, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ ldr r0, [pc, #4] @ (1d3ec8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ str r2, [r7, #52] @ 0x34 │ │ │ │ movs r6, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -176129,18 +176128,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf5e80026 │ │ │ │ + rsbs r0, r8, #10878976 @ 0xa60000 │ │ │ │ lsls r7, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5e00026 │ │ │ │ + rsbs r0, r0, #10878976 @ 0xa60000 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -176148,19 +176147,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (1d3f84 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (1d3f88 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r1, [pc, #56] @ (1d3f8c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2c0078 │ │ │ │ + bl 2c0068 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (1d3f90 ) │ │ │ │ ldr r2, [pc, #52] @ (1d3f94 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -176170,17 +176169,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7160032 │ │ │ │ - vhadd.u32 d16, d8, d21 │ │ │ │ - movs r4, #34 @ 0x22 │ │ │ │ + @ instruction: 0xf7060032 │ │ │ │ + vhadd.u16 d16, d8, d21 │ │ │ │ + movs r4, #18 │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #44] @ 0x2c │ │ │ │ movs r6, r6 │ │ │ │ vminnm.f32 , , │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -176200,47 +176199,47 @@ │ │ │ │ add.w r1, sl, #16 │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r6, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w fp, sl, #32 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ vldr d8, [pc, #232] @ 1d40d8 │ │ │ │ ldr r2, [pc, #256] @ (1d40f4 ) │ │ │ │ add.w r3, sl, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #252] @ (1d40f8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ vstr d8, [sp] │ │ │ │ bl 1ffcfc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr.w r8, [pc, #212] @ 1d40fc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #204] @ (1d4100 ) │ │ │ │ add r8, pc │ │ │ │ movs r2, #6 │ │ │ │ add.w r1, r8, #104 @ 0x68 │ │ │ │ add r3, pc │ │ │ │ vstr d8, [sp, #16] │ │ │ │ add.w r5, r8, #580 @ 0x244 │ │ │ │ @@ -176296,29 +176295,29 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, lr, #10878976 @ 0xa60000 │ │ │ │ - @ instruction: 0xf6980032 │ │ │ │ - adds.w r0, sl, #10878976 @ 0xa60000 │ │ │ │ - cdp2 0, 14, cr0, cr4, cr5, {1} │ │ │ │ - movs r3, #158 @ 0x9e │ │ │ │ + @ instruction: 0xf53e0026 │ │ │ │ + @ instruction: 0xf6880032 │ │ │ │ + add.w r0, sl, #10878976 @ 0xa60000 │ │ │ │ + cdp2 0, 13, cr0, cr4, cr5, {1} │ │ │ │ + movs r3, #142 @ 0x8e │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r7, #36] @ 0x24 │ │ │ │ + ldrh r0, [r5, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r1, #38] @ 0x26 │ │ │ │ + ldrh r4, [r7, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ str r2, [r1, #32] │ │ │ │ movs r6, r6 │ │ │ │ ldr r3, [pc, #8] @ (1d410c ) │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf4a00026 │ │ │ │ + eors.w r0, r0, #10878976 @ 0xa60000 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 1d4160 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ @@ -176327,15 +176326,15 @@ │ │ │ │ ldr r2, [pc, #64] @ (1d4164 ) │ │ │ │ add.w r1, ip, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (1d4168 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ lsl.w r2, r5, r4 │ │ │ │ lsls r1, r4 │ │ │ │ bic.w r3, r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ @@ -176343,17 +176342,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xf5380032 │ │ │ │ - @ instruction: 0xf3b60026 │ │ │ │ - @ instruction: 0xf3d80026 │ │ │ │ + @ instruction: 0xf5280032 │ │ │ │ + @ instruction: 0xf3a60026 │ │ │ │ + @ instruction: 0xf3c80026 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #96] @ (1d41e0 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ @@ -176366,42 +176365,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldr r1, [pc, #88] @ (1d41ec ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ subs r5, #4 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov.w r8, #1 │ │ │ │ add.w r4, r0, #964 @ 0x3c4 │ │ │ │ add.w r6, r0, #1008 @ 0x3f0 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ lsl.w r3, r8, r3 │ │ │ │ tst r3, r7 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 1d41ac │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4d40032 │ │ │ │ - @ instruction: 0xf3520026 │ │ │ │ + @ instruction: 0xf4c40032 │ │ │ │ + @ instruction: 0xf3420026 │ │ │ │ ldmia r3!, {r1, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf3700026 │ │ │ │ + @ instruction: 0xf3600026 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #96] @ (1d4264 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ @@ -176414,42 +176413,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldr r1, [pc, #88] @ (1d4270 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ subs r5, #4 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov.w r8, #1 │ │ │ │ add.w r4, r0, #920 @ 0x398 │ │ │ │ add.w r6, r0, #964 @ 0x3c4 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ lsl.w r3, r8, r3 │ │ │ │ tst r3, r7 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 1d4230 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - orrs.w r0, r0, #11665408 @ 0xb20000 │ │ │ │ - movt r0, #57382 @ 0xe026 │ │ │ │ + orr.w r0, r0, #11665408 @ 0xb20000 │ │ │ │ + @ instruction: 0xf2be0026 │ │ │ │ ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf2ec0026 │ │ │ │ + @ instruction: 0xf2dc0026 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (1d42cc ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #72] @ (1d42d0 ) │ │ │ │ @@ -176457,35 +176456,35 @@ │ │ │ │ ldr r1, [pc, #72] @ (1d42d4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r4, r0, #920 @ 0x398 │ │ │ │ add.w r5, r0, #964 @ 0x3c4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1012] @ 0x3f4 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ movs r1, #0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ cmp r5, r4 │ │ │ │ bne.n 1d42aa │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xf3cc0032 │ │ │ │ - @ instruction: 0xf2520026 │ │ │ │ - @ instruction: 0xf2720026 │ │ │ │ + @ instruction: 0xf3bc0032 │ │ │ │ + movw r0, #8230 @ 0x2026 │ │ │ │ + @ instruction: 0xf2620026 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #124] @ (1d4368 ) │ │ │ │ sub sp, #12 │ │ │ │ subs r6, r2, #0 │ │ │ │ @@ -176497,15 +176496,15 @@ │ │ │ │ ldr r5, [pc, #120] @ (1d4374 ) │ │ │ │ add.w r4, r4, #16 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add r5, pc │ │ │ │ ldr.w r3, [r0, #1028] @ 0x404 │ │ │ │ lsl.w r6, r6, r8 │ │ │ │ mov r7, r0 │ │ │ │ add.w r4, r0, #964 @ 0x3c4 │ │ │ │ subs r5, #4 │ │ │ │ add.w r9, r0, #1008 @ 0x3f0 │ │ │ │ @@ -176515,30 +176514,30 @@ │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ lsl.w r3, r8, r3 │ │ │ │ tst r3, r6 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ cmp r4, r9 │ │ │ │ bne.n 1d432e │ │ │ │ ldr.w r2, [r7, #1032] @ 0x408 │ │ │ │ ldr.w r3, [r7, #1028] @ 0x404 │ │ │ │ ldr.w r0, [r7, #920] @ 0x398 │ │ │ │ bics r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 2c12dc │ │ │ │ - @ instruction: 0xf3660032 │ │ │ │ - rsbs r0, lr, #38 @ 0x26 │ │ │ │ - addw r0, r0, #38 @ 0x26 │ │ │ │ + b.w 2c12cc │ │ │ │ + @ instruction: 0xf3560032 │ │ │ │ + rsb r0, lr, #38 @ 0x26 │ │ │ │ + @ instruction: 0xf1f00026 │ │ │ │ ldmia r2!, {r1, r3, r6} │ │ │ │ movs r7, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 1d43c4 │ │ │ │ @@ -176548,28 +176547,28 @@ │ │ │ │ ldr r1, [pc, #56] @ (1d43cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r2, [r0, #1032] @ 0x408 │ │ │ │ ldr.w r3, [r0, #1028] @ 0x404 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ bics r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2c12dc │ │ │ │ - movt r0, #24626 @ 0x6032 │ │ │ │ - adc.w r0, r8, #38 @ 0x26 │ │ │ │ - sbc.w r0, lr, #38 @ 0x26 │ │ │ │ + b.w 2c12cc │ │ │ │ + @ instruction: 0xf2b60032 │ │ │ │ + @ instruction: 0xf1380026 │ │ │ │ + adcs.w r0, lr, #38 @ 0x26 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 1d4434 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -176578,37 +176577,37 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r2, [r0, #1032] @ 0x408 │ │ │ │ ldr.w r1, [r0, #1028] @ 0x404 │ │ │ │ mov r3, r0 │ │ │ │ orrs r2, r4 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ bics r1, r2 │ │ │ │ str.w r2, [r3, #1032] @ 0x408 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf26e0032 │ │ │ │ - adds.w r0, r6, #38 @ 0x26 │ │ │ │ - @ instruction: 0xf0ec0026 │ │ │ │ + @ instruction: 0xf25e0032 │ │ │ │ + add.w r0, r6, #38 @ 0x26 │ │ │ │ + @ instruction: 0xf0dc0026 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 1d44a8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -176617,53 +176616,53 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r2, [r0, #1032] @ 0x408 │ │ │ │ ldr.w r1, [r0, #1028] @ 0x404 │ │ │ │ mov r3, r0 │ │ │ │ bic.w r2, r2, r4 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ bics r1, r2 │ │ │ │ str.w r2, [r3, #1032] @ 0x408 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf1fe0032 │ │ │ │ - @ instruction: 0xf0a60026 │ │ │ │ - orns r0, ip, #38 @ 0x26 │ │ │ │ + @ instruction: 0xf1ee0032 │ │ │ │ + eors.w r0, r6, #38 @ 0x26 │ │ │ │ + orn r0, ip, #38 @ 0x26 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (1d4510 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #76] @ (1d4514 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #76] @ (1d4518 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ add.w r4, r0, #1048 @ 0x418 │ │ │ │ add.w r5, r0, #1944 @ 0x798 │ │ │ │ mov r0, r4 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ bl 1c3264 │ │ │ │ cmp r4, r5 │ │ │ │ @@ -176673,22 +176672,22 @@ │ │ │ │ ldr.w r0, [r6, #920] @ 0x398 │ │ │ │ bics r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ nop │ │ │ │ - @ instruction: 0xf18c0032 │ │ │ │ - ands.w r0, r4, #38 @ 0x26 │ │ │ │ - bics.w r0, r4, #38 @ 0x26 │ │ │ │ + sbcs.w r0, ip, #50 @ 0x32 │ │ │ │ + and.w r0, r4, #38 @ 0x26 │ │ │ │ + bic.w r0, r4, #38 @ 0x26 │ │ │ │ ldr r0, [pc, #4] @ (1d4524 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ ldrsh r6, [r2, r6] │ │ │ │ movs r6, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -176696,37 +176695,37 @@ │ │ │ │ ldr r2, [pc, #68] @ (1d4584 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (1d4588 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r1, [pc, #56] @ (1d458c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2c0078 │ │ │ │ + bl 2c0068 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (1d4590 ) │ │ │ │ movs r2, #3 │ │ │ │ ldr.w ip, [pc, #48] @ 1d4594 │ │ │ │ ldr r1, [pc, #48] @ (1d4598 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2bed44 │ │ │ │ + b.w 2bed34 │ │ │ │ nop │ │ │ │ - adc.w r0, lr, #50 @ 0x32 │ │ │ │ - vld4.8 {d16-d19}, [r8 :128], r5 │ │ │ │ - subs r2, r4, #0 │ │ │ │ + @ instruction: 0xf13e0032 │ │ │ │ + ldr??.w r0, [r8, r5, lsl #2] │ │ │ │ + subs r2, r2, #0 │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r1, r5] │ │ │ │ movs r6, r6 │ │ │ │ lsls r1, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -176744,25 +176743,25 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #160] @ (1d466c ) │ │ │ │ ldr r1, [pc, #160] @ (1d4670 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov.w sl, #484 @ 0x1e4 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd sl, fp, [sp] │ │ │ │ @@ -176771,15 +176770,15 @@ │ │ │ │ ldr r1, [pc, #120] @ (1d4678 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #104] @ (1d467c ) │ │ │ │ movs r2, #25 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #100] @ (1d4680 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ @@ -176801,23 +176800,23 @@ │ │ │ │ bl 1d1a34 │ │ │ │ add.w r1, r5, #920 @ 0x398 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ b.w 1d1984 │ │ │ │ nop │ │ │ │ - bic.w r0, r2, #38 @ 0x26 │ │ │ │ - @ instruction: 0xf0d80032 │ │ │ │ - vext.8 d16, d0, d22, #0 │ │ │ │ - strh r0, [r4, #54] @ 0x36 │ │ │ │ + ands.w r0, r2, #38 @ 0x26 │ │ │ │ + @ instruction: 0xf0c80032 │ │ │ │ + vaddl.s32 q8, d0, d22 │ │ │ │ + strh r0, [r2, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r6, #54] @ 0x36 │ │ │ │ + strh r4, [r4, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - strh.w r0, [r8, #37] @ 0x25 │ │ │ │ - adds r6, r4, #5 │ │ │ │ + ldrb.w r0, [r8, #37] @ 0x25 │ │ │ │ + adds r6, r2, #5 │ │ │ │ movs r0, r5 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ movs r6, r6 │ │ │ │ cmp sl, r7 │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -176830,15 +176829,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (1d4704 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ orr.w r2, r3, r2, lsl #16 │ │ │ │ str.w r2, [r0, #928] @ 0x3a0 │ │ │ │ ldr.w r2, [r0, #932] @ 0x3a4 │ │ │ │ orr.w r3, r3, r2, lsl #16 │ │ │ │ ldr.w r2, [r0, #924] @ 0x39c │ │ │ │ @@ -176856,21 +176855,21 @@ │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ ldr r0, [pc, #32] @ (1d4710 ) │ │ │ │ mov.w r2, #496 @ 0x1f0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - vshr.s32 d16, d18, #12 │ │ │ │ - vhadd.s16 d0, d2, d22 │ │ │ │ - vhadd.s d0, d4, d22 │ │ │ │ + vshr.s32 d16, d18, #28 │ │ │ │ + vhadd.s8 d0, d2, d22 │ │ │ │ + vhadd.s32 d0, d4, d22 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 15, cr0, cr10, cr6, {1} │ │ │ │ - vhadd.s16 d0, d8, d22 │ │ │ │ + cdp 0, 14, cr0, cr10, cr6, {1} │ │ │ │ + vhadd.s8 d0, d8, d22 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #124] @ 1d47a0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ @@ -176879,15 +176878,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (1d47a4 ) │ │ │ │ add.w r2, ip, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #112] @ (1d47a8 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ subs r2, r5, #0 │ │ │ │ mov ip, r0 │ │ │ │ mov.w r3, #1 │ │ │ │ ldr.w r0, [r0, #936] @ 0x3a8 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ lsls r3, r4 │ │ │ │ @@ -176911,18 +176910,18 @@ │ │ │ │ ldr.w r0, [ip, #920] @ 0x398 │ │ │ │ subs r1, r3, #0 │ │ │ │ str.w r3, [ip, #992] @ 0x3e0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2c12dc │ │ │ │ - vqadd.s32 d16, d4, d18 │ │ │ │ - cdp 0, 9, cr0, cr14, cr6, {1} │ │ │ │ - cdp 0, 7, cr0, cr4, cr6, {1} │ │ │ │ + b.w 2c12cc │ │ │ │ + vqadd.s16 d16, d4, d18 │ │ │ │ + cdp 0, 8, cr0, cr14, cr6, {1} │ │ │ │ + cdp 0, 6, cr0, cr4, cr6, {1} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 1d4800 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #64] @ (1d4804 ) │ │ │ │ @@ -176930,46 +176929,46 @@ │ │ │ │ ldr r1, [pc, #64] @ (1d4808 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r1, [r0, #988] @ 0x3dc │ │ │ │ ldr.w r2, [r0, #996] @ 0x3e4 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ ands r1, r2 │ │ │ │ str.w r1, [r3, #992] @ 0x3e0 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ nop │ │ │ │ - mcr 0, 6, r0, cr10, cr2, {1} │ │ │ │ - stcl 0, cr0, [r2, #152]! @ 0x98 │ │ │ │ - cdp 0, 0, cr0, cr8, cr6, {1} │ │ │ │ + mrc 0, 5, r0, cr10, cr2, {1} │ │ │ │ + ldcl 0, cr0, [r2, #152] @ 0x98 │ │ │ │ + ldcl 0, cr0, [r8, #152]! @ 0x98 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (1d486c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #80] @ (1d4870 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #80] @ (1d4874 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ add.w r4, r0, #1424 @ 0x590 │ │ │ │ add.w r5, r0, #14976 @ 0x3a80 │ │ │ │ mov r0, r4 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ bl 1c3264 │ │ │ │ cmp r4, r5 │ │ │ │ @@ -176980,19 +176979,19 @@ │ │ │ │ ands r1, r3 │ │ │ │ str.w r1, [r6, #992] @ 0x3e0 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ nop │ │ │ │ - mcr 0, 3, r0, cr12, cr2, {1} │ │ │ │ - stc 0, cr0, [r8, #152] @ 0x98 │ │ │ │ - stc 0, cr0, [ip, #152]! @ 0x98 │ │ │ │ + mrc 0, 2, r0, cr12, cr2, {1} │ │ │ │ + ldcl 0, cr0, [r8, #-152]! @ 0xffffff68 │ │ │ │ + ldc 0, cr0, [ip, #152] @ 0x98 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 1d48e8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -177001,15 +177000,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r0, #988] @ 0x3dc │ │ │ │ ldr.w r2, [r0, #936] @ 0x3a8 │ │ │ │ bic.w r0, r1, r4 │ │ │ │ ldr.w r4, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r1, [r3, #996] @ 0x3e4 │ │ │ │ bic.w r2, r2, r4 │ │ │ │ @@ -177019,19 +177018,19 @@ │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ subs.w r1, ip, #0 │ │ │ │ str.w ip, [r3, #992] @ 0x3e0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ nop │ │ │ │ - ldcl 0, cr0, [lr, #200]! @ 0xc8 │ │ │ │ - ldc 0, cr0, [lr, #-152]! @ 0xffffff68 │ │ │ │ - ldc 0, cr0, [r0, #-152] @ 0xffffff68 │ │ │ │ + stcl 0, cr0, [lr, #200]! @ 0xc8 │ │ │ │ + stc 0, cr0, [lr, #-152]! @ 0xffffff68 │ │ │ │ + stc 0, cr0, [r0, #-152] @ 0xffffff68 │ │ │ │ │ │ │ │ 001d48f4 : │ │ │ │ ldr.w ip, [pc, #68] @ 1d493c │ │ │ │ ldr r2, [pc, #68] @ (1d4940 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #68] @ (1d4944 ) │ │ │ │ add r2, pc │ │ │ │ @@ -177055,27 +177054,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (1d494c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d4910 │ │ │ │ ldr r0, [pc, #28] @ (1d4950 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ nop │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r7, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 5, cr0, cr8, cr6, {1} │ │ │ │ + cdp 0, 4, cr0, cr8, cr6, {1} │ │ │ │ │ │ │ │ 001d4954 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #76] @ (1d49b0 ) │ │ │ │ @@ -177109,29 +177108,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (1d49c4 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d497a │ │ │ │ ldr r0, [pc, #32] @ (1d49c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d497a │ │ │ │ ldr r4, [r7, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r4, [r5, #0] │ │ │ │ movs r7, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r4, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 0, cr0, cr12, cr6, {1} │ │ │ │ + ldcl 0, cr0, [ip, #152]! @ 0x98 │ │ │ │ │ │ │ │ 001d49cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #64] @ (1d4a1c ) │ │ │ │ @@ -177157,29 +177156,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (1d4a2c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d49ec │ │ │ │ ldr r0, [pc, #32] @ (1d4a30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 1d49ec │ │ │ │ nop │ │ │ │ ldrb r2, [r7, #30] │ │ │ │ movs r7, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r7, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r0, #152] @ 0x98 │ │ │ │ + stcl 0, cr0, [r0, #152] @ 0x98 │ │ │ │ │ │ │ │ 001d4a34 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 001d4a38 : │ │ │ │ bx lr │ │ │ │ @@ -177195,19 +177194,19 @@ │ │ │ │ ldr r3, [pc, #24] @ (1d4a60 ) │ │ │ │ ldr r1, [pc, #24] @ (1d4a64 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 40b96c │ │ │ │ + b.w 40b95c │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [r2, #152]! @ 0x98 │ │ │ │ - ldc 0, cr0, [sl], {50} @ 0x32 │ │ │ │ - stcl 0, cr0, [r0, #152] @ 0x98 │ │ │ │ + ldcl 0, cr0, [r2, #152] @ 0x98 │ │ │ │ + stc 0, cr0, [sl], {50} @ 0x32 │ │ │ │ + ldc 0, cr0, [r0, #152]! @ 0x98 │ │ │ │ │ │ │ │ 001d4a68 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #48] @ (1d4aa8 ) │ │ │ │ @@ -177217,26 +177216,26 @@ │ │ │ │ ldr r1, [pc, #44] @ (1d4ab0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stcl 0, cr0, [r6], #-200 @ 0xffffff38 │ │ │ │ - stc 0, cr0, [r8, #152]! @ 0x98 │ │ │ │ - stc 0, cr0, [r8, #152] @ 0x98 │ │ │ │ + mrrc 0, 3, r0, r6, cr2 │ │ │ │ + ldc 0, cr0, [r8, #152] @ 0x98 │ │ │ │ + ldcl 0, cr0, [r8, #-152]! @ 0xffffff68 │ │ │ │ │ │ │ │ 001d4ab4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #48] @ (1d4af4 ) │ │ │ │ @@ -177246,58 +177245,58 @@ │ │ │ │ ldr r1, [pc, #44] @ (1d4afc ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldc 0, cr0, [sl], {50} @ 0x32 │ │ │ │ - ldcl 0, cr0, [ip, #-152] @ 0xffffff68 │ │ │ │ - ldc 0, cr0, [ip, #-152]! @ 0xffffff68 │ │ │ │ + stc 0, cr0, [sl], {50} @ 0x32 │ │ │ │ + stcl 0, cr0, [ip, #-152] @ 0xffffff68 │ │ │ │ + stc 0, cr0, [ip, #-152]! @ 0xffffff68 │ │ │ │ │ │ │ │ 001d4b00 : │ │ │ │ ldr r3, [pc, #24] @ (1d4b1c ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr.w ip, [pc, #24] @ 1d4b20 │ │ │ │ ldr r1, [pc, #24] @ (1d4b24 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 40b96c │ │ │ │ - rsbs r0, lr, r2, rrx │ │ │ │ - stc 0, cr0, [r0, #-152]! @ 0xffffff68 │ │ │ │ - stc 0, cr0, [r0, #-152] @ 0xffffff68 │ │ │ │ + b.w 40b95c │ │ │ │ + rsb r0, lr, r2, rrx │ │ │ │ + ldc 0, cr0, [r0, #-152] @ 0xffffff68 │ │ │ │ + ldcl 0, cr0, [r0], #152 @ 0x98 │ │ │ │ │ │ │ │ 001d4b28 : │ │ │ │ ldr r3, [pc, #24] @ (1d4b44 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ ldr.w ip, [pc, #24] @ 1d4b48 │ │ │ │ ldr r1, [pc, #24] @ (1d4b4c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 40b96c │ │ │ │ - subs.w r0, r6, r2, rrx │ │ │ │ - ldcl 0, cr0, [r8], #152 @ 0x98 │ │ │ │ - ldcl 0, cr0, [r8], {38} @ 0x26 │ │ │ │ + b.w 40b95c │ │ │ │ + sub.w r0, r6, r2, rrx │ │ │ │ + stcl 0, cr0, [r8], #152 @ 0x98 │ │ │ │ + stcl 0, cr0, [r8], {38} @ 0x26 │ │ │ │ │ │ │ │ 001d4b50 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001d4b54 : │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -177310,15 +177309,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001d4b64 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (1d4b70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ str r2, [r0, #24] │ │ │ │ movs r6, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -177327,15 +177326,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #216] @ (1d4c64 ) │ │ │ │ movs r3, #18 │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrd r2, r1, [r0, #928] @ 0x3a0 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ beq.n 1d4c18 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d4c42 │ │ │ │ @@ -177368,28 +177367,28 @@ │ │ │ │ ldr r1, [pc, #124] @ (1d4c74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1d1a34 │ │ │ │ ldr r4, [pc, #92] @ (1d4c78 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #92] @ (1d4c7c ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -177398,59 +177397,59 @@ │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #56] @ (1d4c84 ) │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1d4c2e │ │ │ │ nop │ │ │ │ - @ instruction: 0xebfc0032 │ │ │ │ - stcl 0, cr0, [r6], {38} @ 0x26 │ │ │ │ - ldcl 0, cr0, [lr], {38} @ 0x26 │ │ │ │ + @ instruction: 0xebec0032 │ │ │ │ + ldc 0, cr0, [r6], #152 @ 0x98 │ │ │ │ + stcl 0, cr0, [lr], {38} @ 0x26 │ │ │ │ str r6, [r1, #16] │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xeb960032 │ │ │ │ - strh r0, [r7, #4] │ │ │ │ + @ instruction: 0xeb860032 │ │ │ │ + strh r0, [r5, #4] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r1, #6] │ │ │ │ + strh r6, [r7, #4] │ │ │ │ movs r6, r4 │ │ │ │ - ldcl 0, cr0, [r6], #-152 @ 0xffffff68 │ │ │ │ - stcl 0, cr0, [r2], #-152 @ 0xffffff68 │ │ │ │ - ldcl 0, cr0, [r4], #-152 @ 0xffffff68 │ │ │ │ - ldc 0, cr0, [r8], #-152 @ 0xffffff68 │ │ │ │ + stcl 0, cr0, [r6], #-152 @ 0xffffff68 │ │ │ │ + mrrc 0, 2, r0, r2, cr6 │ │ │ │ + stcl 0, cr0, [r4], #-152 @ 0xffffff68 │ │ │ │ + stc 0, cr0, [r8], #-152 @ 0xffffff68 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1d4ccc │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #48] @ (1d4cd0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1d4cd4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #32] @ (1d4cd8 ) │ │ │ │ ldr r1, [pc, #36] @ (1d4cdc ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2bed44 │ │ │ │ + b.w 2bed34 │ │ │ │ nop │ │ │ │ - @ instruction: 0xeaea0032 │ │ │ │ - addw r0, r4, #37 @ 0x25 │ │ │ │ - asrs r2, r0, #27 │ │ │ │ + @ instruction: 0xeada0032 │ │ │ │ + @ instruction: 0xf1f40025 │ │ │ │ + asrs r2, r6, #26 │ │ │ │ movs r0, r5 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ eors r6, r1 │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -177463,15 +177462,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #92] @ (1d4d60 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #88] @ (1d4d64 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 1d4d2a │ │ │ │ movs r0, #0 │ │ │ │ @@ -177485,31 +177484,31 @@ │ │ │ │ ldrd r3, r1, [r0, #920] @ 0x398 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [pc, #52] @ (1d4d68 ) │ │ │ │ mov r5, r6 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eors.w r0, r4, r2, rrx │ │ │ │ - sbc.w r0, lr, r6, asr #32 │ │ │ │ - adcs.w r0, r0, r6, asr #32 │ │ │ │ + eor.w r0, r4, r2, rrx │ │ │ │ + adcs.w r0, lr, r6, asr #32 │ │ │ │ + adc.w r0, r0, r6, asr #32 │ │ │ │ ldrb r4, [r1, #18] │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, sl, r6, asr #32 │ │ │ │ + @ instruction: 0xeb9a0026 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #108] @ (1d4dec ) │ │ │ │ ldr r1, [pc, #112] @ (1d4df0 ) │ │ │ │ @@ -177518,15 +177517,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #104] @ (1d4df8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #100] @ (1d4dfc ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 1d4db6 │ │ │ │ add sp, #24 │ │ │ │ @@ -177544,37 +177543,37 @@ │ │ │ │ ldr r0, [pc, #60] @ (1d4e00 ) │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - and.w r0, r8, r2, rrx │ │ │ │ - @ instruction: 0xeae20026 │ │ │ │ - pkhtb r0, r4, r6, asr #32 │ │ │ │ + ldrd r0, r0, [r8, #200]! @ 0xc8 │ │ │ │ + @ instruction: 0xead20026 │ │ │ │ + @ instruction: 0xeab40026 │ │ │ │ ldrb r0, [r0, #16] │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, lr, r6, asr #32 │ │ │ │ + @ instruction: 0xeb3e0026 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (1d4e14 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3784 │ │ │ │ + b.w 2c3774 │ │ │ │ nop │ │ │ │ ldrsh r4, [r0, r5] │ │ │ │ movs r6, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177605,15 +177604,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r4, [r6, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ addw r0, r6, #1812 @ 0x714 │ │ │ │ str.w r3, [r6, #760] @ 0x2f8 │ │ │ │ - bl 37a5c4 │ │ │ │ + bl 37a5b4 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ uxth r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 1d4f66 │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ cmp r5, #0 │ │ │ │ @@ -177643,15 +177642,15 @@ │ │ │ │ strh r2, [r3, #20] │ │ │ │ movs r2, #0 │ │ │ │ blx 160960 │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, r4, r0, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ - bl 404154 │ │ │ │ + bl 404144 │ │ │ │ add.w r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 1d4fea │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #8 │ │ │ │ @@ -177678,15 +177677,15 @@ │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ addgt.w r6, r5, #8 │ │ │ │ ble.n 1d4f54 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ - bl 4041bc │ │ │ │ + bl 4041ac │ │ │ │ adds r6, #16 │ │ │ │ blx 16123c │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 1d4f3e │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -177746,15 +177745,15 @@ │ │ │ │ add.w r5, r6, #772 @ 0x304 │ │ │ │ b.n 1d4f1c │ │ │ │ ldr r1, [pc, #164] @ (1d5090 ) │ │ │ │ add.w r3, r6, #780 @ 0x30c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ b.n 1d4eee │ │ │ │ ldr r1, [pc, #148] @ (1d5094 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1d4ec6 │ │ │ │ ldr r1, [pc, #140] @ (1d5098 ) │ │ │ │ @@ -177762,15 +177761,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1d4ec6 │ │ │ │ ldr r0, [pc, #132] @ (1d509c ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ b.n 1d4ec6 │ │ │ │ ldr r1, [pc, #120] @ (1d50a0 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1d4f78 │ │ │ │ @@ -177779,29 +177778,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 1d4f78 │ │ │ │ ldr r0, [pc, #104] @ (1d50a4 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d4f78 │ │ │ │ ldr r3, [pc, #92] @ (1d50a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d4fb4 │ │ │ │ ldr r3, [pc, #68] @ (1d5098 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d4fb4 │ │ │ │ ldr r0, [pc, #76] @ (1d50ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1d4fb4 │ │ │ │ ldr r3, [pc, #68] @ (1d50b0 ) │ │ │ │ movs r2, #206 @ 0xce │ │ │ │ ldr r1, [pc, #68] @ (1d50b4 ) │ │ │ │ ldr r0, [pc, #72] @ (1d50b8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -177809,35 +177808,35 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r5, #13] │ │ │ │ movs r7, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d5080 │ │ │ │ + b.n 1d5060 │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xe98e0026 │ │ │ │ - stc2 0, cr0, [r2, #-164]! @ 0xffffff5c │ │ │ │ + ldrd r0, r0, [lr, #-152]! @ 0x98 │ │ │ │ + ldc2 0, cr0, [r2, #-164] @ 0xffffff5c │ │ │ │ lsls r5, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, r2, r6, asr #32 │ │ │ │ + bics.w r0, r2, r6, asr #32 │ │ │ │ adds r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9a80026 │ │ │ │ + @ instruction: 0xe9980026 │ │ │ │ movs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r2, #-152]! @ 0x98 │ │ │ │ - b.n 1d4f7c │ │ │ │ + ldrd r0, r0, [r2, #-152] @ 0x98 │ │ │ │ + b.n 1d4f5c │ │ │ │ movs r2, r6 │ │ │ │ - ldrd r0, r0, [r6], #152 @ 0x98 │ │ │ │ - stmdb ip, {r1, r2, r5} │ │ │ │ + strd r0, r0, [r6], #152 @ 0x98 │ │ │ │ + ldrd r0, r0, [ip], #152 @ 0x98 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -177853,35 +177852,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 37a354 │ │ │ │ + bl 37a344 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1d5118 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 1d5122 │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 37a354 │ │ │ │ + bl 37a344 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 1d5100 │ │ │ │ adds r0, #4 │ │ │ │ beq.n 1d50f2 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1d5132 │ │ │ │ mov r0, r6 │ │ │ │ - bl 37a5c4 │ │ │ │ + bl 37a5b4 │ │ │ │ str.w r0, [r8] │ │ │ │ ldr r2, [pc, #52] @ (1d5168 ) │ │ │ │ ldr r3, [pc, #44] @ (1d5164 ) │ │ │ │ add r2, pc │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -177912,43 +177911,43 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (1d51e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w ip, [pc, #72] @ 1d51e4 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov.w lr, #1 │ │ │ │ ldr r1, [pc, #68] @ (1d51e8 ) │ │ │ │ add ip, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strb.w lr, [r0, #67] @ 0x43 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2bed44 │ │ │ │ + bl 2bed34 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 1d4e78 │ │ │ │ + b.n 1d4e58 │ │ │ │ movs r2, r6 │ │ │ │ - stc 0, cr0, [r0, #-148]! @ 0xffffff6c │ │ │ │ - asrs r2, r3, #7 │ │ │ │ + ldc 0, cr0, [r0, #-148] @ 0xffffff6c │ │ │ │ + asrs r2, r1, #7 │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #186 @ 0xba │ │ │ │ movs r7, r6 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -177969,30 +177968,30 @@ │ │ │ │ ldr r0, [pc, #20] @ (1d5230 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 1d4da0 │ │ │ │ + b.n 1d4d80 │ │ │ │ movs r2, r6 │ │ │ │ - b.n 1d50c8 │ │ │ │ + b.n 1d50a8 │ │ │ │ movs r6, r4 │ │ │ │ - ldmia.w r8, {r1, r2, r5} │ │ │ │ + stmia.w r8, {r1, r2, r5} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r5, [pc, #120] @ (1d52c0 ) │ │ │ │ add r5, pc │ │ │ │ cbz r3, 1d52aa │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 404314 │ │ │ │ + bl 404304 │ │ │ │ cbnz r0, 1d5266 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -178001,33 +178000,33 @@ │ │ │ │ sub.w r4, r4, r6, lsl #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1d528a │ │ │ │ ldr.w r4, [r4, #1064] @ 0x428 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ ldr r3, [pc, #60] @ (1d52c8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d5272 │ │ │ │ ldr r3, [pc, #52] @ (1d52cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d5272 │ │ │ │ ldr r0, [pc, #48] @ (1d52d0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d5272 │ │ │ │ ldr r3, [pc, #40] @ (1d52d4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (1d52d8 ) │ │ │ │ ldr r0, [pc, #40] @ (1d52dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -178039,20 +178038,20 @@ │ │ │ │ movs r7, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8520026 │ │ │ │ - b.n 1d4d1c │ │ │ │ + strex r0, r0, [r2, #152] @ 0x98 │ │ │ │ + b.n 1d4cfc │ │ │ │ movs r2, r6 │ │ │ │ - b.n 1d5044 │ │ │ │ + b.n 1d5024 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xe82c0026 │ │ │ │ + @ instruction: 0xe81c0026 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr.w r8, [pc, #524] @ 1d5500 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ ldr r4, [pc, #524] @ (1d5504 ) │ │ │ │ @@ -178071,34 +178070,34 @@ │ │ │ │ ldr r6, [pc, #512] @ (1d5514 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #496] @ (1d5518 ) │ │ │ │ ldr r1, [pc, #496] @ (1d551c ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ blx 162294 │ │ │ │ addw r0, r4, #1812 @ 0x714 │ │ │ │ - bl 37a850 │ │ │ │ + bl 37a840 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d542c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 1d50bc │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -178144,27 +178143,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #340] @ (1d552c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1d5402 │ │ │ │ ldr r3, [pc, #324] @ (1d5530 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #324] @ (1d5534 ) │ │ │ │ ldr r1, [pc, #328] @ (1d5538 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #312] @ (1d553c ) │ │ │ │ ldr r3, [pc, #260] @ (1d550c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -178182,39 +178181,39 @@ │ │ │ │ add.w r3, r8, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #272] @ (1d5544 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1d5402 │ │ │ │ ldr r3, [pc, #256] @ (1d5548 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #256] @ (1d554c ) │ │ │ │ ldr r1, [pc, #256] @ (1d5550 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1d5402 │ │ │ │ ldr r2, [pc, #240] @ (1d5554 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #240] @ (1d5558 ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 37abc4 │ │ │ │ + bl 37abb4 │ │ │ │ strd r5, r5, [sp, #16] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ (1d555c ) │ │ │ │ add.w r0, r4, #2032 @ 0x7f0 │ │ │ │ @@ -178236,84 +178235,85 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1d5388 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #160] @ (1d5568 ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d5388 │ │ │ │ ldr r1, [pc, #152] @ (1d556c ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1d53be │ │ │ │ ldr r1, [pc, #132] @ (1d5564 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1d53be │ │ │ │ ldr r0, [pc, #132] @ (1d5570 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ b.n 1d53be │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 1d4eb8 │ │ │ │ + b.n 1d4e98 │ │ │ │ movs r2, r6 │ │ │ │ strb r2, [r2, #26] │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xe82a0026 │ │ │ │ + @ instruction: 0xe81a0026 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strex r0, r0, [r8, #152] @ 0x98 │ │ │ │ + @ instruction: 0xe8380026 │ │ │ │ strb r2, [r0, #26] │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r2, [r0, #6] │ │ │ │ + ldrb r2, [r6, #5] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r3, #6] │ │ │ │ + ldrb r0, [r1, #6] │ │ │ │ movs r6, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d5d20 │ │ │ │ + b.n 1d5d00 │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xe8d60026 │ │ │ │ - b.n 1d5044 │ │ │ │ + @ instruction: 0xe8c60026 │ │ │ │ + b.n 1d5024 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1d5cfc │ │ │ │ + b.n 1d5cdc │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xe80a0026 │ │ │ │ - b.n 1d501c │ │ │ │ + b.n 1d552c │ │ │ │ + movs r6, r4 │ │ │ │ + b.n 1d4ffc │ │ │ │ movs r6, r4 │ │ │ │ strb r2, [r2, #22] │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1d53a8 │ │ │ │ + b.n 1d5388 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1d4fa4 │ │ │ │ + b.n 1d4f84 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1d5c58 │ │ │ │ + b.n 1d5c38 │ │ │ │ movs r2, r6 │ │ │ │ - b.n 1d5518 │ │ │ │ + b.n 1d54f8 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1d4f78 │ │ │ │ + b.n 1d4f58 │ │ │ │ movs r6, r4 │ │ │ │ vld4.32 {d15[],d17[],d19[],d21[]}, [fp :128] │ │ │ │ ldc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ - @ instruction: 0xe8580026 │ │ │ │ + strex r0, r0, [r8, #152] @ 0x98 │ │ │ │ movs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d5338 │ │ │ │ + b.n 1d5318 │ │ │ │ movs r6, r4 │ │ │ │ subs r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d5470 │ │ │ │ + b.n 1d5450 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #488] @ (1d5770 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -178371,15 +178371,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1d5626 │ │ │ │ ldr r0, [pc, #356] @ (1d5780 ) │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrh.w r3, [r8, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ addeq.w r0, r8, #772 @ 0x304 │ │ │ │ beq.n 1d564a │ │ │ │ ldr.w r0, [r8, #764] @ 0x2fc │ │ │ │ @@ -178391,15 +178391,15 @@ │ │ │ │ ldrh.w r3, [r0, #1036] @ 0x40c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 1d563c │ │ │ │ add.w r0, r0, r9, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 4041c4 │ │ │ │ + b.w 4041b4 │ │ │ │ ldr r0, [pc, #296] @ (1d5784 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 1d566c │ │ │ │ ldr r0, [pc, #280] @ (1d577c ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -178420,19 +178420,19 @@ │ │ │ │ bpl.n 1d55ac │ │ │ │ ldr r0, [pc, #256] @ (1d578c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ ldr r0, [pc, #244] @ (1d5790 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ cmp r5, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 1d572c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d55ac │ │ │ │ @@ -178450,15 +178450,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1d55ac │ │ │ │ ldr r0, [pc, #184] @ (1d5798 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ cmp r5, #12 │ │ │ │ bhi.n 1d5674 │ │ │ │ add r3, pc, #8 @ (adr r3, 1d56f8 ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ @@ -178498,27 +178498,27 @@ │ │ │ │ movs r7, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d55a8 │ │ │ │ + b.n 1d5588 │ │ │ │ movs r6, r4 │ │ │ │ cmp r5, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d55f4 │ │ │ │ + b.n 1d55d4 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1d5450 │ │ │ │ + b.n 1d5430 │ │ │ │ movs r6, r4 │ │ │ │ lsrs r4, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d54c8 │ │ │ │ + b.n 1d54a8 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ (1d5838 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -178527,25 +178527,25 @@ │ │ │ │ ldr r1, [pc, #140] @ (1d5840 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #124] @ (1d5844 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #124] @ (1d5848 ) │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ vldr d7, [pc, #80] @ 1d5830 │ │ │ │ ldr r2, [pc, #104] @ (1d584c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #104] @ (1d5850 ) │ │ │ │ add.w r0, r0, #1848 @ 0x738 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -178573,27 +178573,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d587c │ │ │ │ + b.n 1d585c │ │ │ │ movs r2, r6 │ │ │ │ - strb r2, [r7, #19] │ │ │ │ + strb r2, [r5, #19] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r1, #20] │ │ │ │ + strb r6, [r7, #19] │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1d5f14 │ │ │ │ + b.n 1d5ef4 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1d5f58 │ │ │ │ + b.n 1d5f38 │ │ │ │ movs r6, r4 │ │ │ │ strb r6, [r4, r5] │ │ │ │ movs r6, r6 │ │ │ │ - b.n 1d548c │ │ │ │ + b.n 1d546c │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #392] @ (1d59ec ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -178666,20 +178666,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d5880 │ │ │ │ ldr r0, [pc, #232] @ (1d5a00 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d5880 │ │ │ │ ldr r0, [pc, #224] @ (1d5a04 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ cmp r4, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcc.n 1d59aa │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d5880 │ │ │ │ @@ -178715,15 +178715,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (1d59f8 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1d5880 │ │ │ │ ldr r0, [pc, #104] @ (1d5a0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d5880 │ │ │ │ cmp r4, #12 │ │ │ │ bhi.n 1d5936 │ │ │ │ add r3, pc, #8 @ (adr r3, 1d59b8 ) │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -178746,21 +178746,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d5350 │ │ │ │ + b.n 1d5330 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1d53fc │ │ │ │ + b.n 1d53dc │ │ │ │ movs r6, r4 │ │ │ │ lsrs r4, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d5374 │ │ │ │ + b.n 1d5354 │ │ │ │ movs r6, r4 │ │ │ │ and.w r1, r1, #31 │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #17 │ │ │ │ bhi.n 1d5a30 │ │ │ │ tbb [pc, r3] │ │ │ │ lsrs r2, r4, #4 │ │ │ │ @@ -179133,20 +179133,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (1d5ed0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3768 │ │ │ │ + bl 2c3758 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2c3768 │ │ │ │ + bl 2c3758 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ ldr r7, [pc, #0] @ (1d5ed4 ) │ │ │ │ movs r6, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -179154,32 +179154,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (1d5f1c ) │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #48] @ (1d5f20 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #36] @ (1d5f24 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bls.n 1d5e60 │ │ │ │ + bls.n 1d5e40 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r4, [r0, #54] @ 0x36 │ │ │ │ + ldrh r4, [r6, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r2, #54] @ 0x36 │ │ │ │ + ldrh r6, [r0, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ lsrs r7, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -179189,35 +179189,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1d5f80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #44] @ (1d5f84 ) │ │ │ │ ldr r1, [pc, #48] @ (1d5f88 ) │ │ │ │ movs r2, #7 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2bed44 │ │ │ │ + bl 2bed34 │ │ │ │ ldr r1, [pc, #36] @ (1d5f8c ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2c0078 │ │ │ │ + b.w 2c0068 │ │ │ │ nop │ │ │ │ - bls.n 1d6018 │ │ │ │ + bls.n 1d5ff8 │ │ │ │ movs r2, r6 │ │ │ │ - svc 100 @ 0x64 │ │ │ │ + svc 84 @ 0x54 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r6, r3, #16 │ │ │ │ + lsls r6, r1, #16 │ │ │ │ movs r0, r5 │ │ │ │ lsls r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #110 @ 0x6e │ │ │ │ movs r7, r6 │ │ │ │ lsls r7, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -179230,32 +179230,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (1d5fd8 ) │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #48] @ (1d5fdc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #36] @ (1d5fe0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bhi.n 1d5fa4 │ │ │ │ + bhi.n 1d5f84 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r1, #48] @ 0x30 │ │ │ │ + ldrh r0, [r7, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r3, #48] @ 0x30 │ │ │ │ + ldrh r2, [r1, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -179269,15 +179269,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r2 │ │ │ │ add.w ip, r6, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1d6064 │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 1d605a │ │ │ │ ldr.w ip, [r0, #20] │ │ │ │ movw r1, #9660 @ 0x25bc │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -179305,23 +179305,23 @@ │ │ │ │ ldr r0, [pc, #32] @ (1d6088 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - udf #166 @ 0xa6 │ │ │ │ + udf #150 @ 0x96 │ │ │ │ movs r6, r4 │ │ │ │ - bhi.n 1d5fa0 │ │ │ │ + bhi.n 1d5f80 │ │ │ │ movs r2, r6 │ │ │ │ - udf #178 @ 0xb2 │ │ │ │ + udf #162 @ 0xa2 │ │ │ │ movs r6, r4 │ │ │ │ - udf #130 @ 0x82 │ │ │ │ + udf #114 @ 0x72 │ │ │ │ movs r6, r4 │ │ │ │ - udf #108 @ 0x6c │ │ │ │ + udf #92 @ 0x5c │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r8, [pc, #356] @ 1d6204 │ │ │ │ sub sp, #20 │ │ │ │ @@ -179333,73 +179333,73 @@ │ │ │ │ mov r9, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w r2, r5, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ ldr r6, [pc, #340] @ (1d6210 ) │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #336] @ (1d6214 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #120 @ 0x78 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ add.w r0, r0, #932 @ 0x3a4 │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #316] @ (1d6218 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add.w r0, r4, #956 @ 0x3bc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #300] @ (1d621c ) │ │ │ │ add r6, pc │ │ │ │ mov.w r8, #1 │ │ │ │ ldr r5, [pc, #296] @ (1d6220 ) │ │ │ │ mov sl, r0 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ add r5, pc │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, fp, #20 │ │ │ │ - bl 2c6344 │ │ │ │ + bl 2c6334 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ add.w r3, sl, #20 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 2c6344 │ │ │ │ + bl 2c6334 │ │ │ │ ldr r3, [pc, #248] @ (1d6224 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r3, r6 │ │ │ │ - bl 2c659c │ │ │ │ + bl 2c658c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ add.w r5, r4, #4096 @ 0x1000 │ │ │ │ - bl 2c659c │ │ │ │ + bl 2c658c │ │ │ │ add.w r0, r4, #984 @ 0x3d8 │ │ │ │ bl 24e9f4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r9, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #196] @ (1d6228 ) │ │ │ │ add.w r1, r4, #984 @ 0x3d8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -179443,29 +179443,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ble.n 1d6200 │ │ │ │ + ble.n 1d61e0 │ │ │ │ movs r6, r4 │ │ │ │ - udf #106 @ 0x6a │ │ │ │ + udf #90 @ 0x5a │ │ │ │ movs r6, r4 │ │ │ │ - bvc.n 1d61d4 │ │ │ │ + bvc.n 1d61b4 │ │ │ │ movs r2, r6 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r7, r6 │ │ │ │ - udf #92 @ 0x5c │ │ │ │ + udf #76 @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ - ble.n 1d61d0 │ │ │ │ + ble.n 1d61b0 │ │ │ │ movs r6, r4 │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - udf #68 @ 0x44 │ │ │ │ + udf #52 @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #112 @ 0x70 │ │ │ │ movs r7, r6 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ ldr.w pc, [r1, #255]! │ │ │ │ @@ -179479,15 +179479,15 @@ │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #100] @ (1d62b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ add.w r2, r0, #5440 @ 0x1540 │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ mov.w ip, #2013265920 @ 0x78000000 │ │ │ │ mov.w r1, #1476395008 @ 0x58000000 │ │ │ │ strd ip, r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ @@ -179503,19 +179503,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bvs.n 1d6334 │ │ │ │ + bvs.n 1d6314 │ │ │ │ movs r2, r6 │ │ │ │ - bgt.n 1d6354 │ │ │ │ + bgt.n 1d6334 │ │ │ │ movs r6, r4 │ │ │ │ - bgt.n 1d622c │ │ │ │ + bgt.n 1d620c │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #160] @ (1d6368 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -179524,44 +179524,44 @@ │ │ │ │ ldr r1, [pc, #160] @ (1d6370 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #144] @ (1d6374 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #144] @ (1d6378 ) │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #128] @ (1d637c ) │ │ │ │ ldr r1, [pc, #132] @ (1d6380 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r4, #932 @ 0x3a4 │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c6158 │ │ │ │ + bl 2c6148 │ │ │ │ ldr r2, [pc, #112] @ (1d6384 ) │ │ │ │ ldr r1, [pc, #116] @ (1d6388 ) │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r2, r4, #956 @ 0x3bc │ │ │ │ - bl 2c6158 │ │ │ │ + bl 2c6148 │ │ │ │ add.w r1, r4, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ bl 1d1984 │ │ │ │ vldr d7, [pc, #44] @ 1d6360 │ │ │ │ ldr r2, [pc, #84] @ (1d638c ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ ldr r3, [pc, #84] @ (1d6390 ) │ │ │ │ @@ -179579,35 +179579,35 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1d1a34 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 1d62ec │ │ │ │ + bpl.n 1d62cc │ │ │ │ movs r2, r6 │ │ │ │ - blt.n 1d630c │ │ │ │ + blt.n 1d62ec │ │ │ │ movs r6, r4 │ │ │ │ - bgt.n 1d63e8 │ │ │ │ + bgt.n 1d63c8 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r1, #28] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r3, #28] │ │ │ │ + ldr r6, [r1, #28] │ │ │ │ movs r6, r4 │ │ │ │ - bgt.n 1d63d4 │ │ │ │ + bgt.n 1d63b4 │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r7!, {} │ │ │ │ + ldmia r6, {r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - blt.n 1d62d0 │ │ │ │ + blt.n 1d62b0 │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r7!, {r1, r2} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ ldr r2, [pc, #472] @ (1d6568 ) │ │ │ │ movs r6, r6 │ │ │ │ - blt.n 1d6390 │ │ │ │ + blt.n 1d6370 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #244] @ (1d649c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -179615,15 +179615,15 @@ │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #244] @ (1d64a4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r3, [r4, #1528] @ 0x5f8 │ │ │ │ cbz r3, 1d6404 │ │ │ │ ldr r7, [pc, #220] @ (1d64a8 ) │ │ │ │ add.w r6, r0, #9664 @ 0x25c0 │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ @@ -179677,32 +179677,32 @@ │ │ │ │ str.w r1, [r8, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ ldr.w r2, [r8, #1396] @ 0x574 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str.w r2, [r8, #1396] @ 0x574 │ │ │ │ ldrb.w r2, [r4, #1532] @ 0x5fc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1d6452 │ │ │ │ strb.w r3, [r4, #1532] @ 0x5fc │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ bl 24ef24 │ │ │ │ bl 24f3f0 │ │ │ │ b.n 1d6408 │ │ │ │ nop │ │ │ │ - bmi.n 1d6464 │ │ │ │ + bmi.n 1d6444 │ │ │ │ movs r2, r6 │ │ │ │ - bge.n 1d6488 │ │ │ │ + bge.n 1d6468 │ │ │ │ movs r6, r4 │ │ │ │ - blt.n 1d6564 │ │ │ │ + blt.n 1d6544 │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xffc1ffff │ │ │ │ @ instruction: 0xff81ffff │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -179769,15 +179769,15 @@ │ │ │ │ str.w r1, [r6, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ and.w r3, r2, #1 │ │ │ │ ldr.w r2, [r6, #1380] @ 0x564 │ │ │ │ and.w r2, r2, #3 │ │ │ │ add.w r3, r3, r2, lsl #1 │ │ │ │ addw r3, r3, #1382 @ 0x566 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ @@ -179935,28 +179935,28 @@ │ │ │ │ ubfx r2, r5, #16, #5 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 1d6850 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 1d6830 │ │ │ │ ldr r0, [pc, #176] @ (1d6878 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r6, #1396] @ 0x574 │ │ │ │ str.w r5, [r6, #1288] @ 0x508 │ │ │ │ b.n 1d657a │ │ │ │ and.w r3, r5, #127 @ 0x7f │ │ │ │ lsls r1, r5, #25 │ │ │ │ bpl.n 1d67f4 │ │ │ │ lsls r2, r5, #26 │ │ │ │ bne.n 1d67f4 │ │ │ │ ldr r0, [pc, #144] @ (1d687c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r6, #1396] @ 0x574 │ │ │ │ str.w r3, [r6, #1284] @ 0x504 │ │ │ │ b.n 1d657a │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r6, #1396] @ 0x574 │ │ │ │ @@ -179992,17 +179992,17 @@ │ │ │ │ beq.n 1d67d2 │ │ │ │ mov r1, r2 │ │ │ │ ldrh.w r2, [r6, #1292] @ 0x50c │ │ │ │ blx r3 │ │ │ │ b.n 1d67d2 │ │ │ │ movw r0, #65535 @ 0xffff │ │ │ │ b.n 1d684a │ │ │ │ - bvc.n 1d67dc │ │ │ │ + bvc.n 1d67bc │ │ │ │ movs r6, r4 │ │ │ │ - bvc.n 1d6940 │ │ │ │ + bvc.n 1d6920 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #376] @ (1d6a0c ) │ │ │ │ @@ -180016,15 +180016,15 @@ │ │ │ │ ldr r1, [pc, #372] @ (1d6a18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r2, [r3, #1352] @ 0x548 │ │ │ │ lsls r4, r2, #3 │ │ │ │ bpl.n 1d6988 │ │ │ │ add.w r4, r7, #8192 @ 0x2000 │ │ │ │ ldr.w r1, [r3, #1004] @ 0x3ec │ │ │ │ @@ -180087,15 +180087,15 @@ │ │ │ │ str.w r1, [r3, #1396] @ 0x574 │ │ │ │ ands r1, r2 │ │ │ │ str.w r1, [r3, #1400] @ 0x578 │ │ │ │ subs r1, r1, r5 │ │ │ │ ldr.w r0, [r7, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ str.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -180138,29 +180138,29 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb r0, [r2, #1] │ │ │ │ b.n 1d6932 │ │ │ │ ldr r1, [pc, #32] @ (1d6a20 ) │ │ │ │ ldr r0, [pc, #32] @ (1d6a24 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d69aa │ │ │ │ str r0, [r0, #16] │ │ │ │ movs r7, r6 │ │ │ │ - bpl.n 1d6a10 │ │ │ │ + bpl.n 1d69f0 │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r7, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - bvs.n 1d6b18 │ │ │ │ + bvs.n 1d6af8 │ │ │ │ movs r6, r4 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 1d6a48 │ │ │ │ + bpl.n 1d6a28 │ │ │ │ movs r6, r4 │ │ │ │ - bpl.n 1d6950 │ │ │ │ + bpl.n 1d6930 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [pc, #1252] @ 1d6f20 │ │ │ │ @@ -180330,15 +180330,15 @@ │ │ │ │ ldr.w r3, [r6, #1404] @ 0x57c │ │ │ │ ands r1, r3 │ │ │ │ str.w r1, [r6, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ ldr.w r0, [r4, #1504] @ 0x5e0 │ │ │ │ b.n 1d6a88 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1d6db4 │ │ │ │ movs r3, #0 │ │ │ │ cmp.w fp, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -180574,31 +180574,31 @@ │ │ │ │ str.w r1, [r6, #1396] @ 0x574 │ │ │ │ ands r1, r3 │ │ │ │ str.w r1, [r6, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1d6a88 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r4, [r2, r5] │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r1, r4] │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r2, r6 │ │ │ │ ldr r0, [pc, #8] @ (1d6f3c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3784 │ │ │ │ + b.w 2c3774 │ │ │ │ nop │ │ │ │ subs r7, #92 @ 0x5c │ │ │ │ movs r6, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -180627,35 +180627,35 @@ │ │ │ │ ldr r2, [pc, #56] @ (1d6fd0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (1d6fd4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #44] @ (1d6fd8 ) │ │ │ │ ldr r1, [pc, #48] @ (1d6fdc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2c0078 │ │ │ │ + bl 2c0068 │ │ │ │ ldr r1, [pc, #36] @ (1d6fe0 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2bed44 │ │ │ │ + b.w 2bed34 │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r7} │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r7!, {r4} │ │ │ │ + ldmia r7!, {} │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xf3ca0027 │ │ │ │ + @ instruction: 0xf3ba0027 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r3, #5 │ │ │ │ movs r7, r6 │ │ │ │ push {lr} │ │ │ │ @@ -180702,17 +180702,17 @@ │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r7!, {r1, r2, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ orrs.w r2, r2, r3, ror #2 │ │ │ │ bne.n 1d7088 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #3524] @ 0xdc4 │ │ │ │ @@ -180730,17 +180730,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - ldmia r0!, {r1, r5, r7} │ │ │ │ + ldmia r0!, {r1, r4, r7} │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4} │ │ │ │ movs r6, r4 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ subs r3, r2, #1 │ │ │ │ orrs r3, r1 │ │ │ │ beq.n 1d70f4 │ │ │ │ @@ -180780,17 +180780,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - ldmia r0!, {r1, r5} │ │ │ │ + ldmia r0!, {r1, r4} │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 1d7180 │ │ │ │ sub sp, #12 │ │ │ │ @@ -180798,32 +180798,32 @@ │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ ldr r1, [pc, #56] @ (1d7188 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #960] @ 0x3c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r6, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r6, {r2, r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r6!, {r1, r4, r7} │ │ │ │ + ldmia r6!, {r1, r7} │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #296] @ (1d72c8 ) │ │ │ │ mov r7, r1 │ │ │ │ @@ -180878,18 +180878,18 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w r3, [r5, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 1d7214 │ │ │ │ ldr.w r6, [r6, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ b.n 1d7214 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -180913,15 +180913,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (1d72d4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1d726e │ │ │ │ ldr r0, [pc, #60] @ (1d72d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d726e │ │ │ │ ldr r3, [pc, #56] @ (1d72dc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d726e │ │ │ │ ldr r3, [pc, #36] @ (1d72d4 ) │ │ │ │ @@ -180929,29 +180929,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1d726e │ │ │ │ ldr r0, [pc, #36] @ (1d72e0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d726e │ │ │ │ ldrsb r6, [r6, r7] │ │ │ │ movs r7, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r5, r6} │ │ │ │ + ldmia r5!, {r1, r2, r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r5, r6} │ │ │ │ + ldmia r5!, {r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ @@ -181022,18 +181022,18 @@ │ │ │ │ ldr.w r2, [r5, #3516] @ 0xdbc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 1d733c │ │ │ │ ldr.w r0, [r3, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ b.n 1d733c │ │ │ │ add.w r0, r3, #7264 @ 0x1c60 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ adds r0, #8 │ │ │ │ bl 20404c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ @@ -181047,31 +181047,31 @@ │ │ │ │ bpl.n 1d733c │ │ │ │ ldr.w r1, [r2, #3516] @ 0xdbc │ │ │ │ cmp r1, #0 │ │ │ │ bge.n 1d733c │ │ │ │ ldr.w r0, [r3, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ b.n 1d733c │ │ │ │ ldr r3, [pc, #20] @ (1d741c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #20] @ (1d7420 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r4, r5} │ │ │ │ + stmia r5!, {r1, r5} │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #88] @ (1d748c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -181081,47 +181081,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (1d7498 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #72] @ (1d749c ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r1, r6, #928 @ 0x3a0 │ │ │ │ bl 1d1984 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1d1a34 │ │ │ │ - stmia r5!, {r2} │ │ │ │ + stmia r4!, {r2, r4, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r3, {r1, r2, r3, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r3!, {r1, r5, r7} │ │ │ │ + ldmia r3!, {r1, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r7, r1] │ │ │ │ + ldr r2, [r5, r1] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r3, r1] │ │ │ │ + ldr r6, [r1, r1] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r8, [pc, #968] @ 1d7880 │ │ │ │ @@ -181134,15 +181134,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r7, pc │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r7, #64 @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w fp, [pc, #940] @ 1d788c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add fp, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d7838 │ │ │ │ mov r4, r0 │ │ │ │ @@ -181161,73 +181161,73 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ - bl 2c6158 │ │ │ │ + bl 2c6148 │ │ │ │ ldr r2, [pc, #876] @ (1d7898 ) │ │ │ │ ldr r1, [pc, #880] @ (1d789c ) │ │ │ │ add.w r3, r7, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov sl, r1 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #856] @ (1d78a0 ) │ │ │ │ mov r2, r9 │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 2be92c │ │ │ │ + bl 2be91c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp, #24] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r9, r0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ ldr.w sl, [pc, #820] @ 1d78a4 │ │ │ │ bl 2004f8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #812] @ (1d78a8 ) │ │ │ │ add sl, pc │ │ │ │ ldr.w r9, [pc, #812] @ 1d78ac │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r9, pc │ │ │ │ - bl 2be8f0 │ │ │ │ + bl 2be8e0 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ vldr d8, [pc, #720] @ 1d7868 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #784] @ (1d78b0 ) │ │ │ │ ldr.w r2, [fp, r3] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r2 │ │ │ │ bl 1d1ce4 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r1, #0 │ │ │ │ bl 1d1a94 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -181239,49 +181239,49 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 2c6158 │ │ │ │ + bl 2c6148 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrd r2, r1, [sp, #28] │ │ │ │ - bl 2be92c │ │ │ │ + bl 2be91c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ - bl 2be8f0 │ │ │ │ + bl 2be8e0 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ bl 1d1ce4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r1, #0 │ │ │ │ bl 1d1a94 │ │ │ │ movw r2, #2020 @ 0x7e4 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ ldr r7, [pc, #604] @ (1d78b8 ) │ │ │ │ @@ -181423,15 +181423,15 @@ │ │ │ │ movw r2, #8188 @ 0x1ffc │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 204624 │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ bl 24e9f4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #212] @ (1d78e0 ) │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ add.w r1, r4, #936 @ 0x3a8 │ │ │ │ @@ -181446,15 +181446,15 @@ │ │ │ │ ldr r4, [pc, #168] @ (1d78e4 ) │ │ │ │ add.w r3, r7, #112 @ 0x70 │ │ │ │ mov.w r2, #314 @ 0x13a │ │ │ │ mov r1, r8 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -181468,64 +181468,64 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r4} │ │ │ │ + ldmia r3!, {} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r3!, {r1, r2, r5} │ │ │ │ + ldmia r3!, {r1, r2, r4} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r5, r6} │ │ │ │ movs r2, r6 │ │ │ │ strb r6, [r6, r2] │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r3!, {r1, r2, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r1, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r3, r6} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - cdp 0, 3, cr0, cr8, cr7, {1} │ │ │ │ - str r3, [sp, #424] @ 0x1a8 │ │ │ │ + cdp 0, 2, cr0, cr8, cr7, {1} │ │ │ │ + str r3, [sp, #360] @ 0x168 │ │ │ │ movs r1, r5 │ │ │ │ - ldrsb r0, [r7, r4] │ │ │ │ + ldrsb r0, [r5, r4] │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1d8048 │ │ │ │ + b.n 1d8028 │ │ │ │ movs r7, r4 │ │ │ │ - ldrsb r6, [r0, r5] │ │ │ │ + ldrsb r6, [r6, r4] │ │ │ │ movs r6, r4 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ subs r0, #48 @ 0x30 │ │ │ │ movs r6, r6 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4, r5} │ │ │ │ + ldmia r2!, {r1, r5} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r2!, {r1, r4} │ │ │ │ + ldmia r2!, {r1} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1!, {r2, r4, r6, r7} │ │ │ │ + ldmia r1!, {r2, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1, {r1, r4, r7} │ │ │ │ + ldmia r1, {r1, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1!, {r5, r6} │ │ │ │ + ldmia r1!, {r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ str r5, [sp, #864] @ 0x360 │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r0!, {r2} │ │ │ │ + stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001d78e8 : │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -181533,21 +181533,21 @@ │ │ │ │ 001d78f0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #20] @ (1d7914 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldmia r0!, {r2, r3, r5, r6} │ │ │ │ + ldmia r0!, {r2, r3, r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001d7918 : │ │ │ │ mvn.w r0, #37 @ 0x25 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -181642,28 +181642,28 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #36] @ (1d79b8 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (1d79bc ) │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r0!, {r2, r6} │ │ │ │ + stmia r0!, {r2, r4, r5} │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r0!, {r5} │ │ │ │ + ldmia r0!, {r4} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001d79c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181675,29 +181675,29 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #44] @ (1d7a0c ) │ │ │ │ add ip, pc │ │ │ │ adds r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - it │ │ │ │ - mov r2, r6 │ │ │ │ - stmia r7!, {r2, r4, r6, r7} │ │ │ │ + it al │ │ │ │ + moval r2, r6 │ │ │ │ + stmia r7!, {r2, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r7!, {r2, r3, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001d7a10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181709,28 +181709,28 @@ │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r3, r2, #44 @ 0x2c │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - it ge │ │ │ │ - movge r2, r6 │ │ │ │ - stmia r7!, {r1, r3, r7} │ │ │ │ + it ls │ │ │ │ + movls r2, r6 │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r7!, {r1, r2, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001d7a60 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181742,28 +181742,28 @@ │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r3, r2, #76 @ 0x4c │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - it pl │ │ │ │ - movpl r2, r6 │ │ │ │ - stmia r7!, {r1, r3, r4, r5} │ │ │ │ + it mi │ │ │ │ + movmi r2, r6 │ │ │ │ + stmia r7!, {r1, r3, r5} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r7!, {r1, r2, r4} │ │ │ │ + stmia r7!, {r1, r2} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001d7ab0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -181775,41 +181775,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (1d7b54 ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 1d7978 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 244d58 │ │ │ │ cbnz r0, 1d7b1e │ │ │ │ ldr r1, [pc, #100] @ (1d7b58 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #92] @ (1d7b5c ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #80] @ (1d7b60 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3e7c24 │ │ │ │ + bl 3e7c14 │ │ │ │ ldr r2, [pc, #68] @ (1d7b64 ) │ │ │ │ ldr r3, [pc, #44] @ (1d7b50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -181825,21 +181825,21 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #840] @ (1d7e98 ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #46] @ 0x2e │ │ │ │ + ldrh r0, [r3, #46] @ 0x2e │ │ │ │ movs r1, r5 │ │ │ │ - stmia r6!, {r4, r6, r7} │ │ │ │ + stmia r6!, {r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r6!, {r4, r6, r7} │ │ │ │ + stmia r6!, {r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ ldr r6, [pc, #472] @ (1d7d40 ) │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 001d7b68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -181853,15 +181853,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (1d7c84 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 1d79c0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -181883,19 +181883,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #180] @ (1d7c8c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #172] @ (1d7c90 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 1d7c6e │ │ │ │ ldr.w r9, [pc, #164] @ 1d7c94 │ │ │ │ mov r4, r6 │ │ │ │ ldr.w r8, [pc, #160] @ 1d7c98 │ │ │ │ ldr r7, [pc, #160] @ (1d7c9c ) │ │ │ │ add r9, pc │ │ │ │ @@ -181909,15 +181909,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (1d7ca4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (1d7ca8 ) │ │ │ │ strd ip, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1d7c6e │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cbz r3, 1d7c5a │ │ │ │ ldrb r3, [r1, #5] │ │ │ │ @@ -181947,49 +181947,49 @@ │ │ │ │ mov r3, r9 │ │ │ │ cmp r0, ip │ │ │ │ bne.n 1d7c3e │ │ │ │ ldr.w ip, [pc, #80] @ 1d7cb8 │ │ │ │ add ip, pc │ │ │ │ b.n 1d7c44 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3e7c9c │ │ │ │ + bl 3e7c8c │ │ │ │ b.n 1d7bac │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #96] @ (1d7ce0 ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #40] @ 0x28 │ │ │ │ + ldrh r6, [r3, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ ldr r5, [pc, #928] @ (1d802c ) │ │ │ │ movs r7, r6 │ │ │ │ - stmia r6!, {r1, r2, r3, r5} │ │ │ │ + stmia r6!, {r1, r2, r3, r4} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r6!, {r3, r6} │ │ │ │ + stmia r6!, {r3, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r2, #10] │ │ │ │ + strb r0, [r0, #10] │ │ │ │ movs r5, r5 │ │ │ │ - add r2, sp, #8 │ │ │ │ + add r1, sp, #968 @ 0x3c8 │ │ │ │ movs r2, r5 │ │ │ │ - strb r6, [r5, #0] │ │ │ │ + strb r6, [r3, #0] │ │ │ │ movs r6, r5 │ │ │ │ - stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r6!, {r3, r4, r5} │ │ │ │ + stmia r6!, {r3, r5} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r1, r3, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001d7cbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -182002,22 +182002,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #956] @ (1d80ac ) │ │ │ │ mov r6, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca54 │ │ │ │ + bl 3fca44 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -182044,15 +182044,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #868] @ (1d80b4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 1d804c │ │ │ │ ldr r3, [pc, #856] @ (1d80b8 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w fp, [pc, #856] @ 1d80bc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -182061,15 +182061,15 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 1d7eda │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d7f02 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d7f28 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -182086,15 +182086,15 @@ │ │ │ │ beq.w 1d806c │ │ │ │ movw r3, #2054 @ 0x806 │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 1d8060 │ │ │ │ ldr r1, [pc, #772] @ (1d80c4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w sl, [r4, #32] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 1d7e10 │ │ │ │ ldr.w r9, [pc, #756] @ 1d80c8 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -182107,21 +182107,21 @@ │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1d8090 │ │ │ │ ldr r1, [pc, #724] @ (1d80cc ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 1d7e10 │ │ │ │ ldr r1, [pc, #712] @ (1d80d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w sl, [r4, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 1d7e58 │ │ │ │ ldr.w r9, [pc, #696] @ 1d80d4 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -182134,131 +182134,131 @@ │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1d8084 │ │ │ │ ldr r1, [pc, #664] @ (1d80d8 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ cbz r2, 1d7e58 │ │ │ │ ldr r1, [pc, #652] @ (1d80dc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d7fae │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d7fda │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cbz r2, 1d7e7a │ │ │ │ ldr r1, [pc, #620] @ (1d80e0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbnz r3, 1d7e86 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbnz r3, 1d7e86 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 1d7ec4 │ │ │ │ ldr r1, [pc, #604] @ (1d80e4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 1d7ea4 │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #588] @ (1d80e8 ) │ │ │ │ rev16 r2, r2 │ │ │ │ add r1, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbz r3, 1d7eb4 │ │ │ │ ldr r1, [pc, #576] @ (1d80ec ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbz r3, 1d7ec4 │ │ │ │ ldr r1, [pc, #564] @ (1d80f0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #556] @ (1d80f4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r8, [r8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 1d804a │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ ldmia r0, {r0, r1, r4, r6} │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ orrs.w ip, r0, r1 │ │ │ │ bne.w 1d7d74 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d7d88 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d7d88 │ │ │ │ ldr r1, [pc, #480] @ (1d80f8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d7d90 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (1d80fc ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d7d90 │ │ │ │ ldr r1, [pc, #444] @ (1d8100 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d7d98 │ │ │ │ ldr r1, [pc, #428] @ (1d8104 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d7d98 │ │ │ │ ldr r1, [pc, #412] @ (1d8108 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1d7d98 │ │ │ │ ldr r1, [pc, #404] @ (1d810c ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1d7e3e │ │ │ │ @@ -182268,47 +182268,47 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1d7e3e │ │ │ │ ldr r1, [pc, #372] @ (1d8110 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d7e62 │ │ │ │ ldr r1, [pc, #356] @ (1d8114 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d7e62 │ │ │ │ ldr r1, [pc, #336] @ (1d8118 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d7e6c │ │ │ │ ldr r1, [pc, #320] @ (1d811c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r6, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d7e6c │ │ │ │ ldr r1, [pc, #300] @ (1d8120 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1d7e6c │ │ │ │ ldr r1, [pc, #292] @ (1d8124 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1d7df6 │ │ │ │ @@ -182318,145 +182318,145 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1d7df6 │ │ │ │ ldr r1, [pc, #260] @ (1d8128 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1d7e10 │ │ │ │ movw r3, #34825 @ 0x8809 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 1d8078 │ │ │ │ movw r3, #35020 @ 0x88cc │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 1d8060 │ │ │ │ ldr r1, [pc, #236] @ (1d812c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1d7dc8 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 3e7dc8 │ │ │ │ + bl 3e7db8 │ │ │ │ b.n 1d7d20 │ │ │ │ ldr r1, [pc, #216] @ (1d8130 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1d7dc8 │ │ │ │ ldr r1, [pc, #208] @ (1d8134 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1d7dc8 │ │ │ │ ldr r1, [pc, #200] @ (1d8138 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1d7dc8 │ │ │ │ ldr r1, [pc, #192] @ (1d813c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1d7dc8 │ │ │ │ ldr r1, [pc, #184] @ (1d8140 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1d7e58 │ │ │ │ ldr r1, [pc, #176] @ (1d8144 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1d7e10 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [pc, #784] @ (1d83b4 ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #30] │ │ │ │ + ldrh r0, [r1, #30] │ │ │ │ movs r1, r5 │ │ │ │ - stmia r5!, {r1, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ ldr r4, [pc, #464] @ (1d8284 ) │ │ │ │ movs r7, r6 │ │ │ │ - stmia r5!, {r2, r5} │ │ │ │ + stmia r5!, {r2, r4} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r2, r3, r6} │ │ │ │ + stmia r5!, {r2, r3, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r1, r4, r5} │ │ │ │ + stmia r5!, {r1, r5} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r7!, {r1, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r1, r4} │ │ │ │ + stmia r5!, {r1} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r4, r5} │ │ │ │ + stmia r5!, {r5} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r5, r6} │ │ │ │ + stmia r5!, {r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ - str r7, [sp, #56] @ 0x38 │ │ │ │ + str r6, [sp, #1016] @ 0x3f8 │ │ │ │ movs r2, r5 │ │ │ │ - stmia r4!, {r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r3, r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r2, r3, r6} │ │ │ │ + stmia r5!, {r2, r3, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [sp, #792] @ 0x318 │ │ │ │ + str r6, [sp, #728] @ 0x2d8 │ │ │ │ movs r2, r5 │ │ │ │ - stmia r5!, {r2, r3, r4} │ │ │ │ + stmia r5!, {r2, r3} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r1, r5} │ │ │ │ + stmia r5!, {r1, r4} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + stmia r5!, {r3} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r1, r3, r4} │ │ │ │ + stmia r5!, {r1, r3} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r1, r2, r3, r4} │ │ │ │ + stmia r5!, {r1, r2, r3} │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, r7, r5 │ │ │ │ + subs r4, r5, r5 │ │ │ │ movs r6, r5 │ │ │ │ - stmia r3!, {r1, r2, r5, r7} │ │ │ │ - movs r6, r4 │ │ │ │ - stmia r5!, {r1, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r3!, {r1, r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r1, r4, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r1, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r1, r3, r6, r7} │ │ │ │ + stmia r3!, {r1, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r1, r4, r5} │ │ │ │ + stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ stmia r3!, {r1, r5} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r1, r3, r5, r7} │ │ │ │ + stmia r3!, {r1, r4} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r2, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r4, r7} │ │ │ │ + stmia r2!, {r2, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - adds r7, #200 @ 0xc8 │ │ │ │ + stmia r2!, {r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r3, r5, r6} │ │ │ │ + adds r7, #184 @ 0xb8 │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r3, r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r3, r7} │ │ │ │ + stmia r2!, {r2, r3, r6, r7} │ │ │ │ + movs r6, r4 │ │ │ │ + stmia r2!, {r3, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001d8148 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -182469,22 +182469,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #628] @ (1d83f0 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca54 │ │ │ │ + bl 3fca44 │ │ │ │ uxtb r2, r0 │ │ │ │ subs.w r1, r2, #9 │ │ │ │ mov.w r3, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ @@ -182511,27 +182511,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #540] @ (1d83f8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 1d82ca │ │ │ │ ldr.w r8, [pc, #528] @ 1d83fc │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, #528] @ (1d8400 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d82fc │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 1d83dc │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -182540,51 +182540,51 @@ │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r2, [pc, #488] @ (1d8404 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #488] @ (1d8408 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d8302 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d8314 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d8326 │ │ │ │ ldr r1, [pc, #464] @ (1d840c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cbz r3, 1d8252 │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1d83a8 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d8386 │ │ │ │ ldr r1, [pc, #436] @ (1d8410 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #428] @ (1d8414 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 1d827e │ │ │ │ ldr r1, [pc, #416] @ (1d8418 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r4, #60] @ 0x3c │ │ │ │ cbz r3, 1d828e │ │ │ │ ldrb.w r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d839c │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cbz r3, 1d829c │ │ │ │ @@ -182601,20 +182601,20 @@ │ │ │ │ bne.n 1d8334 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d8348 │ │ │ │ ldr r1, [pc, #352] @ (1d841c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 1d81f4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3e7e40 │ │ │ │ + bl 3e7e30 │ │ │ │ b.n 1d81ac │ │ │ │ ldr r2, [pc, #332] @ (1d8420 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1d821e │ │ │ │ ldr r2, [pc, #328] @ (1d8424 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1d821e │ │ │ │ @@ -182636,183 +182636,183 @@ │ │ │ │ ldr r2, [pc, #316] @ (1d843c ) │ │ │ │ add r2, pc │ │ │ │ b.n 1d821e │ │ │ │ ldr r1, [pc, #316] @ (1d8440 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d8234 │ │ │ │ ldr r1, [pc, #300] @ (1d8444 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d823a │ │ │ │ ldr r1, [pc, #288] @ (1d8448 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1d823a │ │ │ │ ldr r1, [pc, #276] @ (1d844c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d82ba │ │ │ │ ldr r1, [pc, #260] @ (1d8450 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cbz r4, 1d837a │ │ │ │ ldr.w sl, [pc, #252] @ 1d8454 │ │ │ │ add sl, pc │ │ │ │ b.n 1d836a │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1d837a │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d835e │ │ │ │ ldr r1, [pc, #220] @ (1d8458 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1d82ba │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d827e │ │ │ │ ldr r1, [pc, #204] @ (1d845c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b.n 1d8274 │ │ │ │ ldr r1, [pc, #192] @ (1d8460 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1d828e │ │ │ │ ldr r1, [pc, #184] @ (1d8464 ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1d8266 │ │ │ │ b.n 1d8270 │ │ │ │ ldr r1, [pc, #164] @ (1d8468 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1d829c │ │ │ │ ldr r1, [pc, #156] @ (1d846c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1d82ac │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ (1d8470 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1d821e │ │ │ │ nop │ │ │ │ ldr r0, [pc, #224] @ (1d84c8 ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #58] @ 0x3a │ │ │ │ + strh r4, [r7, #56] @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ - push {r1, r2, r4, r5, r6, lr} │ │ │ │ + push {r1, r2, r5, r6, lr} │ │ │ │ movs r0, r5 │ │ │ │ blx sp │ │ │ │ movs r7, r6 │ │ │ │ - stmia r2!, {r3, r7} │ │ │ │ + stmia r2!, {r3, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #16 │ │ │ │ + subs r4, #0 │ │ │ │ movs r1, r5 │ │ │ │ - subs r6, #158 @ 0x9e │ │ │ │ + subs r6, #142 @ 0x8e │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r4, r6, r7} │ │ │ │ + stmia r1!, {r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r1, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r3, r6} │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r5, r5] │ │ │ │ + strh r2, [r3, r5] │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r3, r4} │ │ │ │ + stmia r1!, {r3} │ │ │ │ movs r6, r4 │ │ │ │ - asrs r6, r0, #30 │ │ │ │ + asrs r6, r6, #29 │ │ │ │ movs r6, r5 │ │ │ │ - stmia r1!, {r2, r3, r4, r6} │ │ │ │ + stmia r1!, {r2, r3, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r1, r5, r6} │ │ │ │ + stmia r1!, {r1, r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r6} │ │ │ │ + stmia r1!, {r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r3, r5} │ │ │ │ + stmia r1!, {r3, r4} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r1, r5, r6} │ │ │ │ + stmia r1!, {r1, r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r4} │ │ │ │ + stmia r1!, {} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r2, r3, r4, r7} │ │ │ │ + stmia r1!, {r2, r3, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r1, r2, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r5, r6} │ │ │ │ + stmia r1!, {r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r1, r5, r7} │ │ │ │ + stmia r1!, {r1, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r5, r7} │ │ │ │ + stmia r1!, {r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, #166 @ 0xa6 │ │ │ │ + subs r2, #150 @ 0x96 │ │ │ │ movs r1, r5 │ │ │ │ - itet ls │ │ │ │ - movls r7, r4 │ │ │ │ - strhhi r6, [r6, r0] │ │ │ │ + itte hi │ │ │ │ + movhi r7, r4 │ │ │ │ + strhhi r6, [r4, r0] │ │ │ │ movls r0, r5 │ │ │ │ - stmia r1!, {r4} │ │ │ │ + stmia r1!, {} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r0!, {r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r3, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {} │ │ │ │ + stmia r0!, {r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - adds r5, #234 @ 0xea │ │ │ │ + adds r5, #218 @ 0xda │ │ │ │ movs r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1d8484 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ cmp r3, #6 │ │ │ │ movs r6, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182821,15 +182821,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #76] @ (1d84ec ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #801 @ 0x321 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ ldr.w r2, [r0, #600] @ 0x258 │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ ite eq │ │ │ │ orreq.w r2, r2, #2048 @ 0x800 │ │ │ │ @@ -182839,19 +182839,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - push {r5, r7, lr} │ │ │ │ + push {r4, r7, lr} │ │ │ │ movs r2, r6 │ │ │ │ - stmia r0!, {r1, r2, r4, r6} │ │ │ │ + stmia r0!, {r1, r2, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r0!, {r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r2, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #72] @ (1d8548 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -182862,15 +182862,15 @@ │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (1d8550 ) │ │ │ │ mov r4, r3 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #644 @ 0x284 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r0, #576] @ 0x240 │ │ │ │ lsls r3, r3, #30 │ │ │ │ it mi │ │ │ │ movmi r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ it mi │ │ │ │ @@ -182879,20 +182879,20 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - push {r1, r2, r4, r5, lr} │ │ │ │ + push {r1, r2, r5, lr} │ │ │ │ movs r2, r6 │ │ │ │ - itte al │ │ │ │ - moval r6, r4 │ │ │ │ - stmiaal r0!, {} │ │ │ │ - mov r6, r4 │ │ │ │ + itet le │ │ │ │ + movle r6, r4 │ │ │ │ + nopgt {15} │ │ │ │ + movle r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #72] @ (1d85ac ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ @@ -182902,15 +182902,15 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (1d85b4 ) │ │ │ │ mov r4, r3 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #632 @ 0x278 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r0, #576] @ 0x240 │ │ │ │ lsls r3, r3, #30 │ │ │ │ it mi │ │ │ │ movmi r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ it mi │ │ │ │ @@ -182919,114 +182919,114 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - push {r1, r4, r6, r7} │ │ │ │ + push {r1, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - ittt hi │ │ │ │ + itee vc │ │ │ │ + movvc r6, r4 │ │ │ │ + ite hi @ unpredictable │ │ │ │ movhi r6, r4 │ │ │ │ - itt ls @ unpredictable │ │ │ │ - movls r6, r4 │ │ │ │ stmdbls sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ add.w r6, r0, #4800 @ 0x12c0 │ │ │ │ add.w r4, r5, #4096 @ 0x1000 │ │ │ │ adds r6, #20 │ │ │ │ mov r0, r6 │ │ │ │ add.w r7, r5, #4800 @ 0x12c0 │ │ │ │ - bl 40b3fc │ │ │ │ + bl 40b3ec │ │ │ │ adds r0, #3 │ │ │ │ ldrb.w r3, [r4, #621] @ 0x26d │ │ │ │ adds r7, #4 │ │ │ │ ldr.w r8, [pc, #216] @ 1d86c0 │ │ │ │ cmp.w r3, r0, lsr #4 │ │ │ │ mov r0, r7 │ │ │ │ add r8, pc │ │ │ │ ittt cc │ │ │ │ ldrcc.w r3, [r4, #604] @ 0x25c │ │ │ │ orrcc.w r3, r3, #8192 @ 0x2000 │ │ │ │ strcc.w r3, [r4, #604] @ 0x25c │ │ │ │ - bl 40b408 │ │ │ │ + bl 40b3f8 │ │ │ │ ldrb.w r3, [r4, #620] @ 0x26c │ │ │ │ adds r0, #3 │ │ │ │ cmp.w r3, r0, lsr #4 │ │ │ │ mov r0, r7 │ │ │ │ ittt cc │ │ │ │ ldrcc.w r3, [r4, #604] @ 0x25c │ │ │ │ orrcc.w r3, r3, #4096 @ 0x1000 │ │ │ │ strcc.w r3, [r4, #604] @ 0x25c │ │ │ │ - bl 40b408 │ │ │ │ + bl 40b3f8 │ │ │ │ adds r0, #3 │ │ │ │ cmp r0, #15 │ │ │ │ mov r0, r6 │ │ │ │ ittt hi │ │ │ │ ldrhi.w r3, [r4, #604] @ 0x25c │ │ │ │ orrhi.w r3, r3, #128 @ 0x80 │ │ │ │ strhi.w r3, [r4, #604] @ 0x25c │ │ │ │ - bl 40b3e0 │ │ │ │ + bl 40b3d0 │ │ │ │ cbz r0, 1d8648 │ │ │ │ ldr.w r3, [r4, #604] @ 0x25c │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ str.w r3, [r4, #604] @ 0x25c │ │ │ │ mov r0, r6 │ │ │ │ - bl 40b3fc │ │ │ │ + bl 40b3ec │ │ │ │ cmp r0, #3 │ │ │ │ add.w r0, r5, #4832 @ 0x12e0 │ │ │ │ add.w r0, r0, #4 │ │ │ │ ittt ls │ │ │ │ ldrls.w r3, [r4, #604] @ 0x25c │ │ │ │ orrls.w r3, r3, #4 │ │ │ │ strls.w r3, [r4, #604] @ 0x25c │ │ │ │ - bl 40b3fc │ │ │ │ + bl 40b3ec │ │ │ │ ldr.w r1, [r4, #604] @ 0x25c │ │ │ │ ldr r3, [pc, #84] @ (1d86c4 ) │ │ │ │ cmp r0, #3 │ │ │ │ itt ls │ │ │ │ orrls.w r1, r1, #8 │ │ │ │ strls.w r1, [r4, #604] @ 0x25c │ │ │ │ ldr.w r2, [r4, #608] @ 0x260 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ and.w r4, r2, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1d869a │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ mov r1, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ ldr r3, [pc, #44] @ (1d86c8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d868c │ │ │ │ ldr r3, [pc, #36] @ (1d86cc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d868c │ │ │ │ ldr r0, [pc, #28] @ (1d86d0 ) │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d868c │ │ │ │ nop │ │ │ │ bics r0, r5 │ │ │ │ movs r7, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0072 │ │ │ │ + bkpt 0x0062 │ │ │ │ movs r6, r4 │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r1, #600] @ 0x258 │ │ │ │ ldr.w ip, [r1, #580] @ 0x244 │ │ │ │ bic.w r2, r3, #4096 @ 0x1000 │ │ │ │ bic.w r2, r2, #14 │ │ │ │ tst.w ip, #2 │ │ │ │ @@ -183071,33 +183071,33 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #303 @ 0x12f │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r3, #604] @ 0x25c │ │ │ │ bic.w r1, r1, r4 │ │ │ │ str.w r1, [r3, #604] @ 0x25c │ │ │ │ bl 1d85b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - uxtb r4, r2 │ │ │ │ + uxtb r4, r0 │ │ │ │ movs r2, r6 │ │ │ │ - pop {r2, r3, r5, r7, pc} │ │ │ │ + pop {r2, r3, r4, r7, pc} │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r3, r7, pc} │ │ │ │ + pop {r1, r3, r4, r5, r6, pc} │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1d87e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -183106,23 +183106,23 @@ │ │ │ │ ldr r1, [pc, #36] @ (1d87f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 1d85b8 │ │ │ │ - sxtb r0, r6 │ │ │ │ + sxtb r0, r4 │ │ │ │ movs r2, r6 │ │ │ │ - pop {r2, r5, pc} │ │ │ │ + pop {r2, r4, pc} │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r6, pc} │ │ │ │ + pop {r1, r4, r5, pc} │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #3748] @ 0xea4 │ │ │ │ sub.w r1, r0, #924 @ 0x39c │ │ │ │ @@ -183139,15 +183139,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ mov r0, r1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r3, [pc, #92] @ (1d8890 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.n 1d887e │ │ │ │ @@ -183159,41 +183159,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ mov r0, r1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r3, [pc, #44] @ (1d8890 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 1d8840 │ │ │ │ ldr r0, [pc, #32] @ (1d8894 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1d8840 │ │ │ │ ldr r0, [pc, #24] @ (1d8898 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1d8840 │ │ │ │ sbcs r2, r1 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, pc} │ │ │ │ + pop {r2, pc} │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r5, r6, r7} │ │ │ │ + pop {r1, r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #224] @ (1d898c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -183204,15 +183204,15 @@ │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ ldr r2, [pc, #216] @ (1d8994 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movw r3, #837 @ 0x345 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ ldr r5, [pc, #196] @ (1d8998 ) │ │ │ │ mov r6, r0 │ │ │ │ ldrd r4, r3, [r3, #72] @ 0x48 │ │ │ │ add r5, pc │ │ │ │ ldr.w r2, [r2, #672] @ 0x2a0 │ │ │ │ @@ -183237,15 +183237,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r2, [pc, #124] @ (1d89a0 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ tst.w r2, #2048 @ 0x800 │ │ │ │ bne.n 1d8954 │ │ │ │ @@ -183262,15 +183262,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ adds r2, r1, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (1d89a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1d8932 │ │ │ │ ldr r3, [pc, #64] @ (1d89a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d8908 │ │ │ │ @@ -183278,35 +183278,35 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d8908 │ │ │ │ ldr r0, [pc, #48] @ (1d89ac ) │ │ │ │ uxtb r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r2, [r4, #576] @ 0x240 │ │ │ │ b.n 1d8908 │ │ │ │ nop │ │ │ │ - cbz r2, 1d89b2 │ │ │ │ + cbz r2, 1d89ae │ │ │ │ movs r2, r6 │ │ │ │ - pop {r2, r3, r4, r6} │ │ │ │ + pop {r2, r3, r6} │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r3, r4, r5} │ │ │ │ + pop {r1, r3, r5} │ │ │ │ movs r6, r4 │ │ │ │ lsrs r0, r0 │ │ │ │ movs r7, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r5, r7} │ │ │ │ + pop {r2, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ subs r0, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r6} │ │ │ │ + pop {r1, r2, r3, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #224] @ (1d8aa0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -183317,15 +183317,15 @@ │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ ldr r2, [pc, #216] @ (1d8aa8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movw r3, #815 @ 0x32f │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ ldr r5, [pc, #196] @ (1d8aac ) │ │ │ │ mov r6, r0 │ │ │ │ ldrd r4, r3, [r3, #72] @ 0x48 │ │ │ │ add r5, pc │ │ │ │ ldr.w r2, [r2, #672] @ 0x2a0 │ │ │ │ @@ -183350,15 +183350,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r2, [pc, #124] @ (1d8ab4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ tst.w r2, #2048 @ 0x800 │ │ │ │ bne.n 1d8a68 │ │ │ │ @@ -183375,15 +183375,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ adds r2, r1, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (1d8ab8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1d8a46 │ │ │ │ ldr r3, [pc, #64] @ (1d8abc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d8a1c │ │ │ │ @@ -183391,35 +183391,35 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d8a1c │ │ │ │ ldr r0, [pc, #48] @ (1d8ac0 ) │ │ │ │ uxtb r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r2, [r4, #576] @ 0x240 │ │ │ │ b.n 1d8a1c │ │ │ │ nop │ │ │ │ - add sp, #472 @ 0x1d8 │ │ │ │ + add sp, #408 @ 0x198 │ │ │ │ movs r2, r6 │ │ │ │ - cbnz r0, 1d8afa │ │ │ │ + cbnz r0, 1d8af6 │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r6, 1d8af4 │ │ │ │ + cbnz r6, 1d8af0 │ │ │ │ movs r6, r4 │ │ │ │ subs r7, #172 @ 0xac │ │ │ │ movs r7, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4} │ │ │ │ + pop {r2} │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 1d8b32 │ │ │ │ + cbnz r2, 1d8b2e │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #248] @ (1d8bd0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -183431,15 +183431,15 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #582 @ 0x246 │ │ │ │ and.w r9, r4, #1 │ │ │ │ ubfx r8, r4, #2, #1 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r7, [pc, #224] @ (1d8bdc ) │ │ │ │ ubfx r2, r4, #1, #1 │ │ │ │ add.w r3, r8, r9 │ │ │ │ add r3, r2 │ │ │ │ add r7, pc │ │ │ │ mov r6, r0 │ │ │ │ mov sl, r4 │ │ │ │ @@ -183466,78 +183466,78 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r3, [pc, #124] @ (1d8be0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ tst.w r3, #2048 @ 0x800 │ │ │ │ bne.n 1d8bb4 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 16087c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1d8b10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r3, [pc, #92] @ (1d8be0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.n 1d8bc2 │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ b.n 1d8b3a │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r3, [pc, #64] @ (1d8be0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 1d8b8e │ │ │ │ ldr r0, [pc, #56] @ (1d8be4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d8b8e │ │ │ │ ldr r0, [pc, #48] @ (1d8be8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1d8b70 │ │ │ │ ldr r0, [pc, #40] @ (1d8bec ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d8b8e │ │ │ │ nop │ │ │ │ - add r7, sp, #376 @ 0x178 │ │ │ │ + add r7, sp, #312 @ 0x138 │ │ │ │ movs r2, r6 │ │ │ │ - rev r0, r6 │ │ │ │ + rev r0, r4 │ │ │ │ movs r6, r4 │ │ │ │ - rev r4, r2 │ │ │ │ + rev r4, r0 │ │ │ │ movs r6, r4 │ │ │ │ subs r6, #146 @ 0x92 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 1d8c64 │ │ │ │ + cbnz r0, 1d8c60 │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r4, 1d8c32 │ │ │ │ + cbnz r4, 1d8c2e │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r6, 1d8c54 │ │ │ │ + cbnz r6, 1d8c50 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #216] @ (1d8cd8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -183547,38 +183547,38 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #1108 @ 0x454 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r2 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #964] @ 0x3c4 │ │ │ │ cbz r0, 1d8c38 │ │ │ │ ldr r3, [pc, #188] @ (1d8ce4 ) │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #924] @ 0x39c │ │ │ │ bl 25d5b0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1d8cae │ │ │ │ add.w r0, r4, #4800 @ 0x12c0 │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ adds r0, #4 │ │ │ │ add.w r5, r4, #4096 @ 0x1000 │ │ │ │ - bl 40b054 │ │ │ │ + bl 40b044 │ │ │ │ add.w r0, r4, #4800 @ 0x12c0 │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ adds r0, #20 │ │ │ │ - bl 40b054 │ │ │ │ + bl 40b044 │ │ │ │ add.w r0, r4, #4832 @ 0x12e0 │ │ │ │ movs r1, #16 │ │ │ │ adds r0, #4 │ │ │ │ - bl 40b054 │ │ │ │ + bl 40b044 │ │ │ │ ldr r0, [pc, #128] @ (1d8ce8 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ bl 1c2ca8 │ │ │ │ str.w r0, [r5, #756] @ 0x2f4 │ │ │ │ bl 1c2b80 │ │ │ │ @@ -183595,38 +183595,38 @@ │ │ │ │ movs r1, #0 │ │ │ │ bl 1c285c │ │ │ │ ldr.w r0, [r5, #756] @ 0x2f4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1c2ba8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r2, [pc, #52] @ (1d8cec ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #1114 @ 0x45a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 160878 │ │ │ │ - add r6, sp, #208 @ 0xd0 │ │ │ │ + add r6, sp, #144 @ 0x90 │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xb8ee │ │ │ │ + @ instruction: 0xb8de │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r2, 1d8ce6 │ │ │ │ + @ instruction: 0xb8fa │ │ │ │ movs r6, r4 │ │ │ │ strh r2, [r4, #16] │ │ │ │ movs r7, r6 │ │ │ │ strb.w pc, [fp, #255]! │ │ │ │ - cbnz r0, 1d8d38 │ │ │ │ + cbnz r0, 1d8d34 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (1d8d54 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -183634,40 +183634,40 @@ │ │ │ │ movw r3, #1011 @ 0x3f3 │ │ │ │ ldr r1, [pc, #80] @ (1d8d5c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ add.w r4, r0, #976 @ 0x3d0 │ │ │ │ add.w r5, r0, #3216 @ 0xc90 │ │ │ │ mov r0, r4 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ bl 1c3264 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 1d8d22 │ │ │ │ add.w r0, r6, #4800 @ 0x12c0 │ │ │ │ adds r0, #4 │ │ │ │ - bl 40b048 │ │ │ │ + bl 40b038 │ │ │ │ add.w r0, r6, #4800 @ 0x12c0 │ │ │ │ adds r0, #20 │ │ │ │ - bl 40b048 │ │ │ │ + bl 40b038 │ │ │ │ add.w r0, r6, #4832 @ 0x12e0 │ │ │ │ adds r0, #4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 40b048 │ │ │ │ + b.w 40b038 │ │ │ │ nop │ │ │ │ - add r5, sp, #200 @ 0xc8 │ │ │ │ + add r5, sp, #136 @ 0x88 │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xb7ea │ │ │ │ + @ instruction: 0xb7da │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb806 │ │ │ │ + @ instruction: 0xb7f6 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (1d8dc4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -183675,15 +183675,15 @@ │ │ │ │ movw r3, #997 @ 0x3e5 │ │ │ │ ldr r1, [pc, #80] @ (1d8dcc ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ add.w r4, r0, #3216 @ 0xc90 │ │ │ │ add.w r5, r0, #4672 @ 0x1240 │ │ │ │ mov r0, r4 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ bl 1c3264 │ │ │ │ cmp r4, r5 │ │ │ │ @@ -183695,19 +183695,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bl 1c2804 │ │ │ │ ldr.w r0, [r6, #756] @ 0x2f4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1c2ba8 │ │ │ │ - add r4, sp, #776 @ 0x308 │ │ │ │ + add r4, sp, #712 @ 0x2c8 │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xb77a │ │ │ │ + @ instruction: 0xb76a │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb796 │ │ │ │ + @ instruction: 0xb786 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 1d8e54 │ │ │ │ sub sp, #16 │ │ │ │ @@ -183717,15 +183717,15 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add.w ip, ip, #264 @ 0x108 │ │ │ │ mov.w r3, #656 @ 0x290 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ lsls r3, r4, #31 │ │ │ │ bmi.n 1d8e1a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -183748,19 +183748,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r4, sp, #328 @ 0x148 │ │ │ │ + add r4, sp, #264 @ 0x108 │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xb722 │ │ │ │ + @ instruction: 0xb712 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb700 │ │ │ │ + @ instruction: 0xb6f0 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (1d8edc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -183769,59 +183769,59 @@ │ │ │ │ ldr r1, [pc, #108] @ (1d8ee4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #284 @ 0x11c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #92] @ (1d8ee8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (1d8eec ) │ │ │ │ add.w r4, r4, #300 @ 0x12c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r1, [pc, #76] @ (1d8ef0 ) │ │ │ │ ldr r2, [pc, #76] @ (1d8ef4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #76] @ (1d8ef8 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #72] @ (1d8efc ) │ │ │ │ add r3, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2bed44 │ │ │ │ + bl 2bed34 │ │ │ │ ldr r3, [pc, #60] @ (1d8f00 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r3, sp, #784 @ 0x310 │ │ │ │ + add r3, sp, #720 @ 0x2d0 │ │ │ │ movs r2, r6 │ │ │ │ - add sp, #184 @ 0xb8 │ │ │ │ + add sp, #120 @ 0x78 │ │ │ │ movs r5, r4 │ │ │ │ - bmi.n 1d8ebc │ │ │ │ + bmi.n 1d8e9c │ │ │ │ movs r7, r4 │ │ │ │ - add sp, #208 @ 0xd0 │ │ │ │ + add sp, #144 @ 0x90 │ │ │ │ movs r5, r4 │ │ │ │ - add sp, #304 @ 0x130 │ │ │ │ + add sp, #240 @ 0xf0 │ │ │ │ movs r5, r4 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ ldc2 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r4, r2, #5 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, #194 @ 0xc2 │ │ │ │ @@ -183845,37 +183845,37 @@ │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r1, r9 │ │ │ │ movw r3, #1139 @ 0x473 │ │ │ │ add.w sl, r4, #344 @ 0x158 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ add.w r4, r4, #360 @ 0x168 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r9 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ vstr d8, [sp] │ │ │ │ bl 1ffcfc │ │ │ │ ldr r2, [pc, #140] @ (1d9004 ) │ │ │ │ ldr r1, [pc, #144] @ (1d9008 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #132] @ (1d900c ) │ │ │ │ ldr r3, [pc, #132] @ (1d9010 ) │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ add r1, pc │ │ │ │ vstr d8, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ @@ -183896,38 +183896,38 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 1d1a34 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r1, r5, #920 @ 0x398 │ │ │ │ add sp, #28 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 1d1984 │ │ │ │ nop │ │ │ │ lsls r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r5, r6, r7, lr} │ │ │ │ + push {r2, r5, r6, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ - add r3, sp, #72 @ 0x48 │ │ │ │ + add r3, sp, #8 │ │ │ │ movs r2, r6 │ │ │ │ - push {r2, r3, r4, r5, r7, lr} │ │ │ │ + push {r2, r3, r5, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ - subs r5, #126 @ 0x7e │ │ │ │ + subs r5, #110 @ 0x6e │ │ │ │ movs r6, r4 │ │ │ │ - subs r5, #148 @ 0x94 │ │ │ │ + subs r5, #132 @ 0x84 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #200 @ 0xc8 │ │ │ │ + add r7, sp, #136 @ 0x88 │ │ │ │ movs r5, r4 │ │ │ │ - bcc.n 1d8fe8 │ │ │ │ + bcc.n 1d8fc8 │ │ │ │ movs r7, r4 │ │ │ │ subs r0, r7, #7 │ │ │ │ movs r6, r6 │ │ │ │ lsls r2, r7, #1 │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -183973,19 +183973,19 @@ │ │ │ │ ite eq │ │ │ │ moveq r3, #18 │ │ │ │ movne r3, #14 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ add.w r3, r3, #1168 @ 0x490 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40b3e0 │ │ │ │ + bl 40b3d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d913e │ │ │ │ mov r0, r5 │ │ │ │ - bl 40b408 │ │ │ │ + bl 40b3f8 │ │ │ │ add.w r9, r0, #3 │ │ │ │ movs.w r9, r9, lsr #2 │ │ │ │ beq.w 1d9350 │ │ │ │ ands.w r9, r9, #3 │ │ │ │ beq.n 1d9186 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, r3 │ │ │ │ @@ -184001,15 +184001,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr.w r6, [r3, r2, lsl #2] │ │ │ │ mov.w r8, #0 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ mov r4, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40b1a0 │ │ │ │ + bl 40b190 │ │ │ │ lsl.w r0, r0, r8 │ │ │ │ add.w r8, r8, #8 │ │ │ │ orrs r4, r0 │ │ │ │ cmp.w r8, #32 │ │ │ │ bne.n 1d90ea │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -184019,22 +184019,22 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 1d9252 │ │ │ │ ldr.w r3, [r7, #600] @ 0x258 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 1d91c8 │ │ │ │ mov r0, fp │ │ │ │ - bl 40b3fc │ │ │ │ + bl 40b3ec │ │ │ │ cmp r0, #3 │ │ │ │ bhi.n 1d9224 │ │ │ │ ldr.w r3, [r7, #604] @ 0x25c │ │ │ │ mov r0, r5 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str.w r3, [r7, #604] @ 0x25c │ │ │ │ - bl 40b3e0 │ │ │ │ + bl 40b3d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d90a2 │ │ │ │ ldrd r2, r3, [r7, #600] @ 0x258 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ bic.w r1, r2, #512 @ 0x200 │ │ │ │ strd r1, r3, [r7, #600] @ 0x258 │ │ │ │ lsls r3, r2, #29 │ │ │ │ @@ -184057,35 +184057,35 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40b1a0 │ │ │ │ + bl 40b190 │ │ │ │ lsls r0, r4 │ │ │ │ adds r4, #8 │ │ │ │ orrs r6, r0 │ │ │ │ cmp r4, #32 │ │ │ │ bne.n 1d918a │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ movs r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40b1a0 │ │ │ │ + bl 40b190 │ │ │ │ lsls r0, r4 │ │ │ │ adds r4, #8 │ │ │ │ orrs r6, r0 │ │ │ │ cmp r4, #32 │ │ │ │ bne.n 1d91a0 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ movs r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40b1a0 │ │ │ │ + bl 40b190 │ │ │ │ lsls r0, r4 │ │ │ │ adds r4, #8 │ │ │ │ orrs r6, r0 │ │ │ │ cmp r4, #32 │ │ │ │ bne.n 1d91b6 │ │ │ │ b.n 1d90e2 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -184122,15 +184122,15 @@ │ │ │ │ b.n 1d91b2 │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ add.w r8, sp, #56 @ 0x38 │ │ │ │ ldr.w r6, [r8], #4 │ │ │ │ movs r4, #4 │ │ │ │ uxtb r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 40b094 │ │ │ │ + bl 40b084 │ │ │ │ lsrs r6, r6, #8 │ │ │ │ subs r4, #1 │ │ │ │ bne.n 1d9232 │ │ │ │ cmp r8, r9 │ │ │ │ bne.n 1d922c │ │ │ │ ldr.w r3, [r7, #604] @ 0x25c │ │ │ │ orr.w r3, r3, #16 │ │ │ │ @@ -184138,15 +184138,15 @@ │ │ │ │ b.n 1d9098 │ │ │ │ ldr r1, [pc, #300] @ (1d9380 ) │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #300] @ (1d9384 ) │ │ │ │ movs r3, #4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d9116 │ │ │ │ ldr r0, [pc, #288] @ (1d9388 ) │ │ │ │ ldr.w r0, [sl, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d91f8 │ │ │ │ ldr r0, [pc, #256] @ (1d9374 ) │ │ │ │ @@ -184166,78 +184166,78 @@ │ │ │ │ uxtb.w r3, r9 │ │ │ │ str.w r8, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ uxtb.w r3, lr │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #0] │ │ │ │ uxtb r3, r6 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d91f8 │ │ │ │ ldr.w r3, [r7, #580] @ 0x244 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r7, #580] @ 0x244 │ │ │ │ bl 1d86d4 │ │ │ │ b.n 1d9154 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r3, [pc, #172] @ (1d9374 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r4, [sl, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.n 1d9334 │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ lsls r1, r3, #20 │ │ │ │ bmi.n 1d9340 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 1d85b8 │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ b.n 1d915a │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r3, [pc, #120] @ (1d9374 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r4, [sl, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 1d92d2 │ │ │ │ ldr r0, [pc, #132] @ (1d9390 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d92d2 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r3, [pc, #88] @ (1d9374 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r4, [sl, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 1d92d2 │ │ │ │ ldr r0, [pc, #104] @ (1d9394 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d92d2 │ │ │ │ ldr r0, [pc, #96] @ (1d9398 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d92d2 │ │ │ │ ldr r0, [pc, #88] @ (1d939c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d92e6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (1d93a0 ) │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ ldr r1, [pc, #76] @ (1d93a4 ) │ │ │ │ ldr r0, [pc, #76] @ (1d93a8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -184253,35 +184253,35 @@ │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #58 @ 0x3a │ │ │ │ movs r7, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r6, r7 │ │ │ │ + uxth r6, r5 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb6fc │ │ │ │ + @ instruction: 0xb6ec │ │ │ │ movs r6, r4 │ │ │ │ subs r0, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6fe │ │ │ │ + @ instruction: 0xb6ee │ │ │ │ movs r6, r4 │ │ │ │ - push {r2, r3, r6, lr} │ │ │ │ + push {r2, r3, r4, r5, lr} │ │ │ │ movs r6, r4 │ │ │ │ - push {r3, r5, r7, lr} │ │ │ │ + push {r3, r4, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ - push {r4, r6, r7} │ │ │ │ + push {r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - push {r2, r4, r6, r7, lr} │ │ │ │ + push {r2, r6, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ - add r6, pc, #904 @ (adr r6, 1d972c ) │ │ │ │ + add r6, pc, #840 @ (adr r6, 1d96ec ) │ │ │ │ movs r2, r6 │ │ │ │ - cbz r4, 1d93ce │ │ │ │ + cbz r4, 1d93ca │ │ │ │ movs r6, r4 │ │ │ │ - push {r1, r3, r5, r6, r7, lr} │ │ │ │ + push {r1, r3, r4, r6, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #188] @ (1d947c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -184292,15 +184292,15 @@ │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ ldr r2, [pc, #180] @ (1d9484 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movw r3, #858 @ 0x35a │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ ldr r5, [pc, #164] @ (1d9488 ) │ │ │ │ mov r7, r0 │ │ │ │ ldrd r3, r2, [r2, #72] @ 0x48 │ │ │ │ add r5, pc │ │ │ │ subs.w r8, r3, #60 @ 0x3c │ │ │ │ adc.w r9, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -184309,36 +184309,36 @@ │ │ │ │ bic.w r8, r8, #16 │ │ │ │ itete cs │ │ │ │ addcs.w r6, r0, #4832 @ 0x12e0 │ │ │ │ addcc.w r6, r0, #4800 @ 0x12c0 │ │ │ │ addcs r6, #4 │ │ │ │ addcc r6, #20 │ │ │ │ mov r0, r6 │ │ │ │ - bl 40b3fc │ │ │ │ + bl 40b3ec │ │ │ │ cmp r0, #3 │ │ │ │ bls.n 1d9442 │ │ │ │ movs r5, #4 │ │ │ │ uxtb r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 40b094 │ │ │ │ + bl 40b084 │ │ │ │ lsrs r4, r4, #8 │ │ │ │ subs r5, #1 │ │ │ │ bne.n 1d9416 │ │ │ │ orrs.w r9, r8, r9 │ │ │ │ bne.n 1d9436 │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r3, #576] @ 0x240 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 1d945c │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 1d85b8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r3, [pc, #64] @ (1d948c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.n 1d9470 │ │ │ │ mov r0, r4 │ │ │ │ @@ -184350,27 +184350,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 1d85b8 │ │ │ │ ldr r0, [pc, #28] @ (1d9490 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d9454 │ │ │ │ - add r6, pc, #480 @ (adr r6, 1d9660 ) │ │ │ │ + add r6, pc, #416 @ (adr r6, 1d9620 ) │ │ │ │ movs r2, r6 │ │ │ │ - cbz r0, 1d9496 │ │ │ │ + cbz r0, 1d9492 │ │ │ │ movs r6, r4 │ │ │ │ - cbz r6, 1d9490 │ │ │ │ + cbz r6, 1d948c │ │ │ │ movs r6, r4 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r7, lr} │ │ │ │ + push {r3, r4, r5, r6, lr} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #324] @ (1d95e8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -184380,15 +184380,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #404 @ 0x194 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #544 @ 0x220 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [pc, #300] @ (1d95f4 ) │ │ │ │ lsls r1, r6, #31 │ │ │ │ ldr.w r2, [r5, #576] @ 0x240 │ │ │ │ add r4, pc │ │ │ │ mov r7, r4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -184473,31 +184473,31 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1d957a │ │ │ │ ldr r0, [pc, #36] @ (1d9604 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d957a │ │ │ │ - add r5, pc, #576 @ (adr r5, 1d982c ) │ │ │ │ + add r5, pc, #512 @ (adr r5, 1d97ec ) │ │ │ │ movs r2, r6 │ │ │ │ - add sp, #416 @ 0x1a0 │ │ │ │ + add sp, #352 @ 0x160 │ │ │ │ movs r6, r4 │ │ │ │ - add sp, #264 @ 0x108 │ │ │ │ + add sp, #200 @ 0xc8 │ │ │ │ movs r6, r4 │ │ │ │ adds r4, #202 @ 0xca │ │ │ │ movs r7, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r5} │ │ │ │ + push {r2, r5} │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (1d96f0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -184508,20 +184508,20 @@ │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add.w r4, r4, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movw r3, #783 @ 0x30f │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r4, r0, #4800 @ 0x12c0 │ │ │ │ adds r4, #4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40b408 │ │ │ │ + bl 40b3f8 │ │ │ │ adds r0, #3 │ │ │ │ cmp r0, #15 │ │ │ │ bhi.n 1d967c │ │ │ │ add.w r2, r7, #4096 @ 0x1000 │ │ │ │ mov r9, r5 │ │ │ │ ldr.w r3, [r2, #604] @ 0x25c │ │ │ │ orr.w r3, r3, #32 │ │ │ │ @@ -184535,62 +184535,62 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40b1a0 │ │ │ │ + bl 40b190 │ │ │ │ lsls r0, r5 │ │ │ │ adds r5, #8 │ │ │ │ orrs r6, r0 │ │ │ │ cmp r5, #32 │ │ │ │ bne.n 1d9680 │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r9, r6 │ │ │ │ mov sl, r3 │ │ │ │ str.w r6, [r3, #656] @ 0x290 │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r6 │ │ │ │ mov r8, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40b1a0 │ │ │ │ + bl 40b190 │ │ │ │ lsls r0, r5 │ │ │ │ adds r5, #8 │ │ │ │ orr.w r8, r8, r0 │ │ │ │ cmp r5, #32 │ │ │ │ bne.n 1d96a2 │ │ │ │ movs r5, #0 │ │ │ │ str.w r8, [sl, #660] @ 0x294 │ │ │ │ mov r8, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40b1a0 │ │ │ │ + bl 40b190 │ │ │ │ lsls r0, r5 │ │ │ │ adds r5, #8 │ │ │ │ orr.w r8, r8, r0 │ │ │ │ cmp r5, #32 │ │ │ │ bne.n 1d96bc │ │ │ │ movs r5, #0 │ │ │ │ str.w r8, [sl, #664] @ 0x298 │ │ │ │ mov r8, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40b1a0 │ │ │ │ + bl 40b190 │ │ │ │ lsls r0, r5 │ │ │ │ adds r5, #8 │ │ │ │ orr.w r8, r8, r0 │ │ │ │ cmp r5, #32 │ │ │ │ bne.n 1d96d6 │ │ │ │ str.w r8, [sl, #668] @ 0x29c │ │ │ │ b.n 1d9660 │ │ │ │ nop │ │ │ │ - add r4, pc, #104 @ (adr r4, 1d975c ) │ │ │ │ + add r4, pc, #40 @ (adr r4, 1d971c ) │ │ │ │ movs r2, r6 │ │ │ │ - add r6, sp, #944 @ 0x3b0 │ │ │ │ + add r6, sp, #880 @ 0x370 │ │ │ │ movs r6, r4 │ │ │ │ - add r6, sp, #824 @ 0x338 │ │ │ │ + add r6, sp, #760 @ 0x2f8 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #472] @ (1d98ec ) │ │ │ │ @@ -184671,21 +184671,21 @@ │ │ │ │ bpl.n 1d9792 │ │ │ │ ldr r0, [pc, #284] @ (1d98fc ) │ │ │ │ ldrb r2, [r1, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ add.w r5, r0, #4800 @ 0x12c0 │ │ │ │ mov r8, r0 │ │ │ │ adds r5, #4 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40b3fc │ │ │ │ + bl 40b3ec │ │ │ │ cmp r0, #3 │ │ │ │ bhi.n 1d981a │ │ │ │ ldr.w r3, [r4, #604] @ 0x25c │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str.w r3, [r4, #604] @ 0x25c │ │ │ │ mov r0, r8 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -184697,52 +184697,52 @@ │ │ │ │ ldr r2, [r6, #0] │ │ │ │ uxth.w r9, r3 │ │ │ │ movs r3, #4 │ │ │ │ uxtb r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 40b094 │ │ │ │ + bl 40b084 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsrs r2, r2, #8 │ │ │ │ subs r3, #1 │ │ │ │ bne.n 1d982c │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ movs r2, #4 │ │ │ │ orr.w r3, r9, r3, lsl #28 │ │ │ │ uxtb r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 40b094 │ │ │ │ + bl 40b084 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ subs r2, #1 │ │ │ │ bne.n 1d984a │ │ │ │ ldr r2, [r6, #8] │ │ │ │ movs r3, #4 │ │ │ │ uxtb r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 40b094 │ │ │ │ + bl 40b084 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsrs r2, r2, #8 │ │ │ │ subs r3, #1 │ │ │ │ bne.n 1d9864 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ movs r3, #4 │ │ │ │ uxtb r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 40b094 │ │ │ │ + bl 40b084 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsrs r2, r2, #8 │ │ │ │ subs r3, #1 │ │ │ │ bne.n 1d987e │ │ │ │ ldr.w r3, [r4, #604] @ 0x25c │ │ │ │ orr.w r3, r3, #16 │ │ │ │ @@ -184774,30 +184774,30 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ ldrb r2, [r6, #4] │ │ │ │ ldr r1, [r6, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #32] @ (1d9904 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1d980e │ │ │ │ nop │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ movs r7, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r0, r6 │ │ │ │ + sxtb r0, r4 │ │ │ │ movs r6, r4 │ │ │ │ cmp r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 1d9932 │ │ │ │ + cbz r6, 1d992e │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #132] @ (1d99a0 ) │ │ │ │ @@ -184826,15 +184826,15 @@ │ │ │ │ bic.w r2, r2, #1 │ │ │ │ str.w r2, [r3, #3752] @ 0xea8 │ │ │ │ bl 1d86d4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ bl 1d96fc │ │ │ │ b.n 1d9936 │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r3, [pc, #52] @ (1d99a4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bmi.n 1d9992 │ │ │ │ mov r0, r1 │ │ │ │ @@ -184846,26 +184846,26 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (1d99a8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1d9978 │ │ │ │ adds r0, #124 @ 0x7c │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 1d99c6 │ │ │ │ + cbz r2, 1d99c2 │ │ │ │ movs r6, r4 │ │ │ │ ldr r0, [pc, #4] @ (1d99b4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ movs r0, #142 @ 0x8e │ │ │ │ movs r6, r6 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb.w r1, [sp, #4] │ │ │ │ cbz r1, 1d99e0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ @@ -185001,39 +185001,39 @@ │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r1, [pc, #28] @ (1d9b28 ) │ │ │ │ ldr r0, [pc, #28] @ (1d9b2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - add r1, pc, #8 @ (adr r1, 1d9b24 ) │ │ │ │ + add r0, pc, #968 @ (adr r0, 1d9ee4 ) │ │ │ │ movs r2, r6 │ │ │ │ - uxth r4, r3 │ │ │ │ + uxth r4, r1 │ │ │ │ movs r6, r4 │ │ │ │ - uxth r6, r5 │ │ │ │ + uxth r6, r3 │ │ │ │ movs r6, r4 │ │ │ │ - add r0, pc, #952 @ (adr r0, 1d9ee0 ) │ │ │ │ + add r0, pc, #888 @ (adr r0, 1d9ea0 ) │ │ │ │ movs r2, r6 │ │ │ │ - uxth r0, r1 │ │ │ │ + sxtb r0, r7 │ │ │ │ movs r6, r4 │ │ │ │ - uxtb r2, r1 │ │ │ │ + uxth r2, r7 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (1d9b5c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3768 │ │ │ │ + bl 2c3758 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2c3768 │ │ │ │ + bl 2c3758 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ subs r0, r6, #4 │ │ │ │ movs r6, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -185073,15 +185073,15 @@ │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #92] @ (1d9c34 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -185091,35 +185091,35 @@ │ │ │ │ ldr r1, [pc, #60] @ (1d9c40 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #144 @ (adr r0, 1d9cc0 ) │ │ │ │ + add r0, pc, #80 @ (adr r0, 1d9c80 ) │ │ │ │ movs r2, r6 │ │ │ │ - sxth r6, r4 │ │ │ │ + sxth r6, r2 │ │ │ │ movs r6, r4 │ │ │ │ - cbz r2, 1d9c66 │ │ │ │ + cbz r2, 1d9c62 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ movs r2, r6 │ │ │ │ - sxth r0, r4 │ │ │ │ + sxth r0, r2 │ │ │ │ movs r6, r4 │ │ │ │ - cbz r4, 1d9c66 │ │ │ │ + cbz r4, 1d9c62 │ │ │ │ movs r6, r4 │ │ │ │ sub.w r1, r0, #780 @ 0x30c │ │ │ │ ldr r0, [pc, #4] @ (1d9c50 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1d0e80 │ │ │ │ adds r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -185133,35 +185133,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1d9cac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r1, [pc, #44] @ (1d9cb0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2c0078 │ │ │ │ + bl 2c0068 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (1d9cb4 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #36] @ (1d9cb8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2bed44 │ │ │ │ - ldr r7, [sp, #568] @ 0x238 │ │ │ │ + b.w 2bed34 │ │ │ │ + ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ movs r2, r6 │ │ │ │ - add r2, pc, #224 @ (adr r2, 1d9d8c ) │ │ │ │ + add r2, pc, #160 @ (adr r2, 1d9d4c ) │ │ │ │ movs r5, r4 │ │ │ │ - stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ lsls r5, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r3, #7 │ │ │ │ movs r6, r6 │ │ │ │ adcs.w r0, r6, #11927552 @ 0xb60000 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ @@ -185174,27 +185174,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ blx 160fd8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 1d9d1e │ │ │ │ ldrd r0, r1, [r4, #1000] @ 0x3e8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 1d9d1e │ │ │ │ ldrd r0, r1, [r4, #1008] @ 0x3f0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ orrs r2, r3 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 1d9d1e │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -185238,25 +185238,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ movs r7, r6 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #480 @ 0x1e0 │ │ │ │ + sub sp, #416 @ 0x1a0 │ │ │ │ movs r6, r4 │ │ │ │ - cbz r6, 1d9d96 │ │ │ │ + cbz r6, 1d9d92 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 2cccf4 │ │ │ │ + bl 2ccce4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -185300,19 +185300,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1d9e38 ) │ │ │ │ ldr r0, [pc, #20] @ (1d9e3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldr r5, [sp, #848] @ 0x350 │ │ │ │ + ldr r5, [sp, #784] @ 0x310 │ │ │ │ movs r2, r6 │ │ │ │ - add r7, sp, #440 @ 0x1b8 │ │ │ │ + add r7, sp, #376 @ 0x178 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #504 @ 0x1f8 │ │ │ │ + add r7, sp, #440 @ 0x1b8 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #104] @ (1d9ebc ) │ │ │ │ @@ -185353,19 +185353,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add sp, #344 @ 0x158 │ │ │ │ + add sp, #280 @ 0x118 │ │ │ │ movs r6, r4 │ │ │ │ - add sp, #264 @ 0x108 │ │ │ │ + add sp, #200 @ 0xc8 │ │ │ │ movs r6, r4 │ │ │ │ - add sp, #208 @ 0xd0 │ │ │ │ + add sp, #144 @ 0x90 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #160] @ 1d9f78 │ │ │ │ sub sp, #16 │ │ │ │ @@ -185433,19 +185433,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #178 @ 0xb2 │ │ │ │ movs r7, r6 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #96 @ 0x60 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r4, [sp, #584] @ 0x248 │ │ │ │ + ldr r4, [sp, #520] @ 0x208 │ │ │ │ movs r2, r6 │ │ │ │ - add r6, sp, #176 @ 0xb0 │ │ │ │ + add r6, sp, #112 @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #448 @ 0x1c0 │ │ │ │ + add r7, sp, #384 @ 0x180 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r4, [r0, #768] @ 0x300 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -185513,25 +185513,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (1da078 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, sp, #888 @ 0x378 │ │ │ │ + add r6, sp, #824 @ 0x338 │ │ │ │ movs r6, r4 │ │ │ │ - add r6, sp, #944 @ 0x3b0 │ │ │ │ + add r6, sp, #880 @ 0x370 │ │ │ │ movs r6, r4 │ │ │ │ - add r6, sp, #1016 @ 0x3f8 │ │ │ │ + add r6, sp, #952 @ 0x3b8 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [sp, #664] @ 0x298 │ │ │ │ + ldr r3, [sp, #600] @ 0x258 │ │ │ │ movs r2, r6 │ │ │ │ - add r5, sp, #256 @ 0x100 │ │ │ │ + add r5, sp, #192 @ 0xc0 │ │ │ │ movs r6, r4 │ │ │ │ - add r6, sp, #640 @ 0x280 │ │ │ │ + add r6, sp, #576 @ 0x240 │ │ │ │ movs r6, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -185578,19 +185578,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1da120 ) │ │ │ │ ldr r0, [pc, #20] @ (1da124 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r2, [sp, #880] @ 0x370 │ │ │ │ movs r2, r6 │ │ │ │ - cmp r1, #214 @ 0xd6 │ │ │ │ + cmp r1, #198 @ 0xc6 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [pc, #424] @ (1da2d0 ) │ │ │ │ + ldr r4, [pc, #360] @ (1da290 ) │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #204] @ (1da208 ) │ │ │ │ @@ -185627,15 +185627,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1da1e0 │ │ │ │ ldr r0, [pc, #148] @ (1da21c ) │ │ │ │ mov r2, r1 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1da1e0 │ │ │ │ lsrs r3, r2, #31 │ │ │ │ strh.w r1, [r4, #772] @ 0x304 │ │ │ │ mov.w ip, #24 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #756] @ 0x2f4 │ │ │ │ mla r3, ip, r0, r3 │ │ │ │ @@ -185667,37 +185667,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r6, #1 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 427ec8 │ │ │ │ + bl 427eb8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ b.n 1da1d2 │ │ │ │ ldr r3, [pc, #32] @ (1da224 ) │ │ │ │ movs r6, #1 │ │ │ │ add r3, pc │ │ │ │ b.n 1da1d6 │ │ │ │ cmp r0, #88 @ 0x58 │ │ │ │ movs r7, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, r1 │ │ │ │ + adds r0, r2, r1 │ │ │ │ movs r5, r5 │ │ │ │ cmp r6, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #488 @ 0x1e8 │ │ │ │ + add r5, sp, #424 @ 0x1a8 │ │ │ │ movs r6, r4 │ │ │ │ adds r0, r5, r2 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r4, r0, #31 │ │ │ │ + asrs r4, r6, #30 │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1da23a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -185718,30 +185718,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1da294 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r1, [pc, #32] @ (1da298 ) │ │ │ │ ldr r3, [pc, #36] @ (1da29c ) │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2bed44 │ │ │ │ - ldr r1, [sp, #616] @ 0x268 │ │ │ │ + b.w 2bed34 │ │ │ │ + ldr r1, [sp, #552] @ 0x228 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [sp, #272] @ 0x110 │ │ │ │ + ldr r4, [sp, #208] @ 0xd0 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r1!, {r1} │ │ │ │ + stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ vqadd.s64 d16, d2, d22 │ │ │ │ asrs r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -185752,30 +185752,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1da2ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r1, [pc, #32] @ (1da2f0 ) │ │ │ │ ldr r3, [pc, #36] @ (1da2f4 ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2bed44 │ │ │ │ - ldr r1, [sp, #264] @ 0x108 │ │ │ │ + b.w 2bed34 │ │ │ │ + ldr r1, [sp, #200] @ 0xc8 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r3, [sp, #880] @ 0x370 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r0!, {r1, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r3, r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ vqadd.s16 d0, d10, d22 │ │ │ │ asrs r5, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -185845,15 +185845,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1da3de │ │ │ │ ldr r0, [pc, #88] @ (1da414 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1da3de │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 1da3ee │ │ │ │ movs r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #48] @ (1da408 ) │ │ │ │ @@ -185881,21 +185881,21 @@ │ │ │ │ movs r7, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #600 @ 0x258 │ │ │ │ + add r3, sp, #536 @ 0x218 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ + str r7, [sp, #976] @ 0x3d0 │ │ │ │ movs r2, r6 │ │ │ │ - add r1, sp, #632 @ 0x278 │ │ │ │ + add r1, sp, #568 @ 0x238 │ │ │ │ movs r6, r4 │ │ │ │ - add r3, sp, #216 @ 0xd8 │ │ │ │ + add r3, sp, #152 @ 0x98 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1da45c │ │ │ │ sub sp, #12 │ │ │ │ @@ -185903,25 +185903,25 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (1da464 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 1da128 │ │ │ │ nop │ │ │ │ - str r7, [sp, #760] @ 0x2f8 │ │ │ │ + str r7, [sp, #696] @ 0x2b8 │ │ │ │ movs r2, r6 │ │ │ │ - cbz r0, 1da4bc │ │ │ │ + cbz r0, 1da4b8 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [r2, #64] @ 0x40 │ │ │ │ + ldr r2, [r0, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ ldr.w r1, [pc, #1040] @ 1da88c │ │ │ │ @@ -186272,15 +186272,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1da748 │ │ │ │ ldr r0, [pc, #48] @ (1da8a8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1da748 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ b.n 1da5c0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ movs r5, #20 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ @@ -186291,15 +186291,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #880 @ (adr r6, 1dac1c ) │ │ │ │ + add r6, pc, #816 @ (adr r6, 1dabdc ) │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrd lr, r4, [sp, #8] │ │ │ │ cmp r1, #4 │ │ │ │ beq.n 1da8da │ │ │ │ orrs r2, r3 │ │ │ │ @@ -186397,39 +186397,39 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1da956 │ │ │ │ ldr r0, [pc, #64] @ (1da9f0 ) │ │ │ │ mov r2, lr │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrd r1, r3, [sp, #20] │ │ │ │ b.n 1da956 │ │ │ │ mov r0, r1 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 427ec8 │ │ │ │ + bl 427eb8 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 1da944 │ │ │ │ nop │ │ │ │ movs r0, #106 @ 0x6a │ │ │ │ movs r7, r6 │ │ │ │ asrs r6, r6, #4 │ │ │ │ movs r6, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #32 │ │ │ │ + asrs r4, r5, #32 │ │ │ │ movs r5, r5 │ │ │ │ adds r4, r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #768 @ (adr r5, 1dacf4 ) │ │ │ │ + add r5, pc, #704 @ (adr r5, 1dacb4 ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001da9f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -186481,33 +186481,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1daa34 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (1daaa0 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1daa34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 427ec8 │ │ │ │ + bl 427eb8 │ │ │ │ b.n 1daa2a │ │ │ │ nop │ │ │ │ subs r2, r1, #6 │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r2, #1 │ │ │ │ movs r6, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #29 │ │ │ │ + lsrs r0, r5, #29 │ │ │ │ movs r5, r5 │ │ │ │ cmp r5, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #184 @ (adr r5, 1dab5c ) │ │ │ │ + add r5, pc, #120 @ (adr r5, 1dab1c ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001daaa4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -186585,35 +186585,35 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1dab28 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (1dab90 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1dab28 │ │ │ │ mov r0, r1 │ │ │ │ - bl 427ec8 │ │ │ │ + bl 427eb8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1dab1e │ │ │ │ nop │ │ │ │ subs r4, r2, #2 │ │ │ │ movs r7, r6 │ │ │ │ lsrs r4, r3, #29 │ │ │ │ movs r6, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #26 │ │ │ │ + lsrs r4, r7, #25 │ │ │ │ movs r5, r5 │ │ │ │ cmp r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #456 @ (adr r4, 1dad5c ) │ │ │ │ + add r4, pc, #392 @ (adr r4, 1dad1c ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001dab94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -186654,19 +186654,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1dac18 ) │ │ │ │ ldr r0, [pc, #20] @ (1dac1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldrh r4, [r6, #62] @ 0x3e │ │ │ │ + ldrh r4, [r4, #62] @ 0x3e │ │ │ │ movs r2, r6 │ │ │ │ - add r1, pc, #568 @ (adr r1, 1dae54 ) │ │ │ │ + add r1, pc, #504 @ (adr r1, 1dae14 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #632 @ (adr r1, 1dae98 ) │ │ │ │ + add r1, pc, #568 @ (adr r1, 1dae58 ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001dac20 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -186718,35 +186718,35 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1dac64 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (1daccc ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1dac64 │ │ │ │ mov r0, r1 │ │ │ │ - bl 427ec8 │ │ │ │ + bl 427eb8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1dac5a │ │ │ │ nop │ │ │ │ adds r0, r3, #5 │ │ │ │ movs r7, r6 │ │ │ │ lsrs r0, r4, #24 │ │ │ │ movs r6, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #21 │ │ │ │ + lsrs r0, r0, #21 │ │ │ │ movs r5, r5 │ │ │ │ asrs r0, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #392 @ (adr r3, 1dae58 ) │ │ │ │ + add r3, pc, #328 @ (adr r3, 1dae18 ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001dacd0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -186787,19 +186787,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1dad54 ) │ │ │ │ ldr r0, [pc, #20] @ (1dad58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldrh r0, [r7, #52] @ 0x34 │ │ │ │ + ldrh r0, [r5, #52] @ 0x34 │ │ │ │ movs r2, r6 │ │ │ │ - add r0, pc, #328 @ (adr r0, 1daea0 ) │ │ │ │ + add r0, pc, #264 @ (adr r0, 1dae60 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r0, pc, #392 @ (adr r0, 1daee4 ) │ │ │ │ + add r0, pc, #328 @ (adr r0, 1daea4 ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001dad5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -186856,35 +186856,35 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #56] @ (1dae18 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r7 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1dadaa │ │ │ │ mov r0, r1 │ │ │ │ - bl 427ec8 │ │ │ │ + bl 427eb8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1dada0 │ │ │ │ nop │ │ │ │ adds r6, r2, #0 │ │ │ │ movs r7, r6 │ │ │ │ lsrs r2, r3, #19 │ │ │ │ movs r6, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #16 │ │ │ │ + lsrs r2, r7, #15 │ │ │ │ movs r5, r5 │ │ │ │ asrs r4, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #288 @ (adr r2, 1daf3c ) │ │ │ │ + add r2, pc, #224 @ (adr r2, 1daefc ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001dae1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -186927,19 +186927,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1daeac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r4, #42] @ 0x2a │ │ │ │ + ldrh r6, [r2, #42] @ 0x2a │ │ │ │ movs r2, r6 │ │ │ │ - ldr r7, [sp, #0] │ │ │ │ + ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #0] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001daeb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -187047,15 +187047,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r0, [r4, #768] @ 0x300 │ │ │ │ add r0, r6 │ │ │ │ - bl 401448 │ │ │ │ + bl 401438 │ │ │ │ cmp fp, r7 │ │ │ │ add.w fp, fp, #1 │ │ │ │ blt.n 1db026 │ │ │ │ cmp r5, r7 │ │ │ │ beq.n 1db020 │ │ │ │ ldr.w r1, [r4, #768] @ 0x300 │ │ │ │ add.w sl, r1, r6 │ │ │ │ @@ -187132,21 +187132,21 @@ │ │ │ │ ldr r0, [pc, #76] @ (1db114 ) │ │ │ │ add r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 1db078 │ │ │ │ ldr r0, [pc, #56] @ (1db118 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r3, [pc, #44] @ (1db11c ) │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ ldr r1, [pc, #40] @ (1db120 ) │ │ │ │ ldr r0, [pc, #44] @ (1db124 ) │ │ │ │ add r3, pc │ │ │ │ @@ -187158,23 +187158,23 @@ │ │ │ │ movs r7, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #816] @ 0x330 │ │ │ │ + ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [sp, #616] @ 0x268 │ │ │ │ + ldr r7, [sp, #552] @ 0x228 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r0, #24] │ │ │ │ + ldrh r4, [r6, #22] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [sp, #632] @ 0x278 │ │ │ │ + ldr r4, [sp, #568] @ 0x238 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [sp, #376] @ 0x178 │ │ │ │ + ldr r7, [sp, #312] @ 0x138 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #736] @ (1db41c ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -187192,38 +187192,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ add.w sl, r8, #188 @ 0xbc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r2, [pc, #700] @ (1db430 ) │ │ │ │ ldr r1, [pc, #700] @ (1db434 ) │ │ │ │ add.w r3, r8, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #684] @ (1db438 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #684] @ (1db43c ) │ │ │ │ add r0, pc │ │ │ │ - bl 2c6a70 │ │ │ │ + bl 2c6a60 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #15 │ │ │ │ mov r1, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ add r7, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1db37a │ │ │ │ ldr r2, [pc, #656] @ (1db440 ) │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ @@ -187398,15 +187398,15 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #232] @ (1db46c ) │ │ │ │ mov r0, fp │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1001 @ 0x3e9 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #216] @ (1db470 ) │ │ │ │ ldr r3, [pc, #136] @ (1db420 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -187419,99 +187419,99 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #180] @ (1db474 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 16087c │ │ │ │ mov r0, r8 │ │ │ │ blx 16087c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ b.n 1db2c2 │ │ │ │ ldr r0, [pc, #156] @ (1db478 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1db3d4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #144] @ (1db47c ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 160e64 │ │ │ │ b.n 1db3ce │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ (1db480 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #116] @ (1db484 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ nop │ │ │ │ adds r0, r3, r1 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #360 @ (adr r6, 1db590 ) │ │ │ │ + add r6, pc, #296 @ (adr r6, 1db550 ) │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r2, [r1, r4] │ │ │ │ + ldrsh r2, [r7, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r5, #20] │ │ │ │ + ldrh r4, [r3, #20] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r2, [r0, #40] @ 0x28 │ │ │ │ + ldrh r2, [r6, #38] @ 0x26 │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [sp, #600] @ 0x258 │ │ │ │ + str r2, [sp, #536] @ 0x218 │ │ │ │ movs r5, r4 │ │ │ │ - subs r6, #240 @ 0xf0 │ │ │ │ + subs r6, #224 @ 0xe0 │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r7, #31 │ │ │ │ movs r7, r6 │ │ │ │ - str r0, [r3, r4] │ │ │ │ + str r0, [r1, r4] │ │ │ │ movs r1, r5 │ │ │ │ cmp r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r6, [sp, #936] @ 0x3a8 │ │ │ │ movs r6, r4 │ │ │ │ movs r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #120] @ 0x78 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [sp, #160] @ 0xa0 │ │ │ │ + ldr r7, [sp, #96] @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ ldmdb pc, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ asrs r6, r5, #25 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r6, [sp, #320] @ 0x140 │ │ │ │ + ldr r6, [sp, #256] @ 0x100 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [sp, #256] @ 0x100 │ │ │ │ + ldr r5, [sp, #192] @ 0xc0 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r0, #24 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [sp, #384] @ 0x180 │ │ │ │ + ldr r5, [sp, #320] @ 0x140 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r5, [sp, #368] @ 0x170 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [sp, #896] @ 0x380 │ │ │ │ + ldr r5, [sp, #832] @ 0x340 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [sp, #872] @ 0x368 │ │ │ │ + ldr r4, [sp, #808] @ 0x328 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -187542,39 +187542,39 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r7, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #17 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #460] @ (1db6b8 ) │ │ │ │ add.w r3, r7, #268 @ 0x10c │ │ │ │ ldr r1, [pc, #456] @ (1db6bc ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r4 │ │ │ │ bl 1d9b60 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 1db552 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #408] @ (1db6c0 ) │ │ │ │ ldr r3, [pc, #376] @ (1db6a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -187590,15 +187590,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #356] @ (1db6c4 ) │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ vldr d7, [pc, #292] @ 1db688 │ │ │ │ ldr r2, [pc, #352] @ (1db6c8 ) │ │ │ │ add r7, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ @@ -187633,15 +187633,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ add.w r7, r3, #188 @ 0xbc │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #244] @ (1db6d8 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ add.w r0, r5, #1184 @ 0x4a0 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -187654,34 +187654,34 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 1d1a34 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 1db628 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 1db128 │ │ │ │ b.n 1db51e │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ vldr d7, [pc, #72] @ 1db690 │ │ │ │ ldr r2, [pc, #144] @ (1db6dc ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #144] @ (1db6e0 ) │ │ │ │ add.w r0, r8, #816 @ 0x330 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -187691,15 +187691,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 1ffd38 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r1, r0, #816 @ 0x330 │ │ │ │ mov r0, fp │ │ │ │ bl 1d1a34 │ │ │ │ b.n 1db61e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ @@ -187714,43 +187714,43 @@ │ │ │ │ movs r7, r6 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r5, #19 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #952 @ (adr r2, 1dba64 ) │ │ │ │ + add r2, pc, #888 @ (adr r2, 1dba24 ) │ │ │ │ movs r5, r4 │ │ │ │ - strh r6, [r7, #56] @ 0x38 │ │ │ │ + strh r6, [r5, #56] @ 0x38 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r3, r6] │ │ │ │ + ldrh r0, [r1, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r4, [r4, r6] │ │ │ │ + ldrsb r4, [r2, r6] │ │ │ │ movs r6, r4 │ │ │ │ - asrs r0, r0, #31 │ │ │ │ + asrs r0, r6, #30 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r2, #31 │ │ │ │ + asrs r4, r0, #31 │ │ │ │ movs r6, r4 │ │ │ │ asrs r6, r5, #17 │ │ │ │ movs r7, r6 │ │ │ │ lsls r0, r1, #20 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r4, [sp, #808] @ 0x328 │ │ │ │ + ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #864 @ (adr r1, 1dba30 ) │ │ │ │ + add r1, pc, #800 @ (adr r1, 1db9f0 ) │ │ │ │ movs r5, r4 │ │ │ │ - strh r6, [r5, #48] @ 0x30 │ │ │ │ + strh r6, [r3, #48] @ 0x30 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r0, r2] │ │ │ │ + ldrh r6, [r6, r1] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [sp, #344] @ 0x158 │ │ │ │ + ldr r4, [sp, #280] @ 0x118 │ │ │ │ movs r6, r4 │ │ │ │ lsls r4, r3, #16 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r3, [sp, #904] @ 0x388 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -187782,27 +187782,27 @@ │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r5, #284 @ 0x11c │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r4 │ │ │ │ bl 1d9b60 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 1db78e │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #232] @ (1db850 ) │ │ │ │ ldr r3, [pc, #212] @ (1db83c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -187817,15 +187817,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ vldr d7, [pc, #136] @ 1db828 │ │ │ │ ldr r1, [pc, #176] @ (1db854 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #176] @ (1db858 ) │ │ │ │ add.w r0, r9, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -187836,35 +187836,35 @@ │ │ │ │ mov r1, r9 │ │ │ │ bl 1ffd38 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 1db7de │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 1db128 │ │ │ │ b.n 1db75c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #108] @ (1db85c ) │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov.w r8, #8 │ │ │ │ mov.w r9, #0 │ │ │ │ add.w r2, fp, #432 @ 0x1b0 │ │ │ │ add.w r0, sl, #816 @ 0x330 │ │ │ │ @@ -187882,29 +187882,29 @@ │ │ │ │ movs r7, r6 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r1, #10 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #584 @ (adr r0, 1dba8c ) │ │ │ │ + add r0, pc, #520 @ (adr r0, 1dba4c ) │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [r0, r5] │ │ │ │ + ldr r2, [r6, r4] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r3, #38] @ 0x26 │ │ │ │ + strh r0, [r1, #38] @ 0x26 │ │ │ │ movs r2, r6 │ │ │ │ - strb r6, [r5, r5] │ │ │ │ + strb r6, [r3, r5] │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r6, #8 │ │ │ │ movs r7, r6 │ │ │ │ lsls r6, r0, #11 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r2, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r2, [sp, #624] @ 0x270 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [sp, #328] @ 0x148 │ │ │ │ + ldr r2, [sp, #264] @ 0x108 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001db860 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -188015,25 +188015,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (1db99c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r3, #20] │ │ │ │ + strh r4, [r1, #20] │ │ │ │ movs r2, r6 │ │ │ │ - str r4, [sp, #216] @ 0xd8 │ │ │ │ + str r4, [sp, #152] @ 0x98 │ │ │ │ movs r6, r4 │ │ │ │ - str r5, [sp, #592] @ 0x250 │ │ │ │ + str r5, [sp, #528] @ 0x210 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r0, #20] │ │ │ │ + strh r4, [r6, #18] │ │ │ │ movs r2, r6 │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ + str r4, [sp, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [sp, #912] @ 0x390 │ │ │ │ + ldr r0, [sp, #848] @ 0x350 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #116] @ (1dba24 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -188083,17 +188083,17 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r4, #31 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r0, [sp, #648] @ 0x288 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [sp, #664] @ 0x298 │ │ │ │ + ldr r0, [sp, #600] @ 0x258 │ │ │ │ movs r6, r4 │ │ │ │ lsrs r6, r3, #30 │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 001dba38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -188121,35 +188121,35 @@ │ │ │ │ cmp r4, r0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 2c67ac │ │ │ │ + bl 2c679c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1dbb26 │ │ │ │ ldr r7, [pc, #240] @ (1dbb7c ) │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1dbb46 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #224] @ (1dbb80 ) │ │ │ │ ldr r2, [pc, #228] @ (1dbb84 ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ clz r3, r0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -188157,15 +188157,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r4, r3 │ │ │ │ orrne.w r4, r3, #1 │ │ │ │ cbz r4, 1dbb04 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #172] @ (1dbb88 ) │ │ │ │ ldr r3, [pc, #144] @ (1dbb70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -188199,58 +188199,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (1dbb94 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #949 @ 0x3b5 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1dbad0 │ │ │ │ ldr r3, [pc, #80] @ (1dbb98 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #80] @ (1dbb9c ) │ │ │ │ ldr r1, [pc, #80] @ (1dbba0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #953 @ 0x3b9 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1dbad0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r1, #29 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r5, #28 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r3, #10] │ │ │ │ + strh r2, [r1, #10] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r4, [sp, #944] @ 0x3b0 │ │ │ │ movs r5, r4 │ │ │ │ lsrs r2, r7, #26 │ │ │ │ movs r7, r6 │ │ │ │ - strh r6, [r1, #6] │ │ │ │ + strh r6, [r7, #4] │ │ │ │ movs r2, r6 │ │ │ │ - str r7, [sp, #448] @ 0x1c0 │ │ │ │ + str r7, [sp, #384] @ 0x180 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #376] @ 0x178 │ │ │ │ + str r2, [sp, #312] @ 0x138 │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r5, #4] │ │ │ │ + strh r6, [r3, #4] │ │ │ │ movs r2, r6 │ │ │ │ - str r7, [sp, #432] @ 0x1b0 │ │ │ │ + str r7, [sp, #368] @ 0x170 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #256] @ 0x100 │ │ │ │ + str r2, [sp, #192] @ 0xc0 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001dbba4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -188267,35 +188267,35 @@ │ │ │ │ ldr r7, [pc, #228] @ (1dbcb4 ) │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ add r0, pc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ add r7, pc │ │ │ │ - bl 2bf9ac │ │ │ │ + bl 2bf99c │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1dbc72 │ │ │ │ ldr r6, [pc, #208] @ (1dbcb8 ) │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r4, [pc, #204] @ (1dbcbc ) │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ - bl 2c6320 │ │ │ │ + bl 2c6310 │ │ │ │ ldr r2, [pc, #196] @ (1dbcc0 ) │ │ │ │ ldr r1, [pc, #196] @ (1dbcc4 ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #180] @ (1dbcc8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r7, [pc, #180] @ (1dbccc ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1d1d80 │ │ │ │ ldr r1, [pc, #176] @ (1dbcd0 ) │ │ │ │ @@ -188303,42 +188303,42 @@ │ │ │ │ add.w r3, r4, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #16 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, fp │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ bl 204624 │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 1dbc7e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #96] @ (1dbcd4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2be7d0 │ │ │ │ + bl 2be7c0 │ │ │ │ b.n 1dbbe6 │ │ │ │ str.w r9, [r0, #808] @ 0x328 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ mov r2, r8 │ │ │ │ strd r0, r1, [r4, #800] @ 0x320 │ │ │ │ movs r3, #0 │ │ │ │ @@ -188350,33 +188350,33 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - str r0, [r0, r3] │ │ │ │ + str r0, [r6, r2] │ │ │ │ movs r6, r4 │ │ │ │ lsrs r6, r7, #22 │ │ │ │ movs r7, r6 │ │ │ │ - strb r0, [r5, r1] │ │ │ │ + strb r0, [r3, r1] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r1, #0] │ │ │ │ + ldrb r0, [r7, #31] │ │ │ │ movs r2, r6 │ │ │ │ - asrs r2, r6, #2 │ │ │ │ + asrs r2, r4, #2 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r6, r0, #3 │ │ │ │ + asrs r6, r6, #2 │ │ │ │ movs r6, r4 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #528] @ 0x210 │ │ │ │ + ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [r5, r1] │ │ │ │ + str r6, [r3, r1] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [sp, #440] @ 0x1b8 │ │ │ │ + str r6, [sp, #376] @ 0x178 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001dbcd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -188393,40 +188393,40 @@ │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add r0, pc │ │ │ │ ite ne │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ - bl 2bf9ac │ │ │ │ + bl 2bf99c │ │ │ │ ldr r1, [pc, #216] @ (1dbdf4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 2be870 │ │ │ │ + bl 2be860 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1dbdac │ │ │ │ ldr r5, [pc, #204] @ (1dbdf8 ) │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r4, [pc, #200] @ (1dbdfc ) │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ - bl 2c6320 │ │ │ │ + bl 2c6310 │ │ │ │ ldr r2, [pc, #192] @ (1dbe00 ) │ │ │ │ ldr r1, [pc, #192] @ (1dbe04 ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #176] @ (1dbe08 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 1d1d80 │ │ │ │ movs r1, #0 │ │ │ │ @@ -188439,15 +188439,15 @@ │ │ │ │ bl 1d1780 │ │ │ │ ldr r2, [pc, #140] @ (1dbe0c ) │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 1dbdba │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -188455,15 +188455,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #96] @ (1dbe10 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 2be7d0 │ │ │ │ + bl 2be7c0 │ │ │ │ b.n 1dbd2a │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ str.w r1, [r4, #808] @ 0x328 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r6, #0 │ │ │ │ @@ -188478,31 +188478,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ lsrs r2, r5, #18 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r7, [pc, #392] @ (1dbf7c ) │ │ │ │ + ldr r7, [pc, #328] @ (1dbf3c ) │ │ │ │ movs r6, r4 │ │ │ │ - str r5, [sp, #832] @ 0x340 │ │ │ │ + str r5, [sp, #768] @ 0x300 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r4, r4] │ │ │ │ + strh r4, [r2, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r0, #27] │ │ │ │ + ldrb r4, [r6, #26] │ │ │ │ movs r2, r6 │ │ │ │ - lsrs r6, r5, #29 │ │ │ │ + lsrs r6, r3, #29 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r0, #30 │ │ │ │ + lsrs r2, r6, #29 │ │ │ │ movs r6, r4 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ - str r5, [sp, #200] @ 0xc8 │ │ │ │ + str r5, [sp, #136] @ 0x88 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001dbe14 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -188533,38 +188533,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (1dbeac ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #60] @ (1dbeb0 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2c6a70 │ │ │ │ + bl 2c6a60 │ │ │ │ ldr.w ip, [pc, #48] @ 1dbeb4 │ │ │ │ ldr r2, [pc, #48] @ (1dbeb8 ) │ │ │ │ movs r3, #15 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r4, r7] │ │ │ │ + str r2, [r2, r7] │ │ │ │ movs r6, r4 │ │ │ │ - adds r2, #8 │ │ │ │ + adds r1, #248 @ 0xf8 │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r4, [r6, #21] │ │ │ │ + ldrb r4, [r4, #21] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001dbebc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -188630,24 +188630,24 @@ │ │ │ │ adds r2, r0, #1 │ │ │ │ bne.n 1dbf0c │ │ │ │ b.n 1dbef4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #24] @ (1dbf80 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ lsrs r6, r0, #11 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #9 │ │ │ │ movs r7, r6 │ │ │ │ - str r3, [sp, #592] @ 0x250 │ │ │ │ + str r3, [sp, #528] @ 0x210 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001dbf84 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov r5, r1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1dc030 │ │ │ │ @@ -188703,17 +188703,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r2 │ │ │ │ b.n 1dbfd6 │ │ │ │ - ldrb r6, [r4, #23] │ │ │ │ + ldrb r6, [r2, #23] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r3, #22] │ │ │ │ + ldrb r2, [r1, #22] │ │ │ │ movs r2, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r2, r3 │ │ │ │ ite hi │ │ │ │ @@ -188798,24 +188798,24 @@ │ │ │ │ vldr d7, [pc, #68] @ 1dc150 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 378cac │ │ │ │ + bl 378c9c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 1dc0c4 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 313000 │ │ │ │ + bl 312ff0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #52] @ (1dc164 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1dc0c4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ (1dc168 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #40] @ (1dc16c ) │ │ │ │ ldr r0, [pc, #40] @ (1dc170 ) │ │ │ │ add r3, pc │ │ │ │ @@ -188828,25 +188828,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r5, #3 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r2, #3 │ │ │ │ movs r7, r6 │ │ │ │ - str r3, [sp, #840] @ 0x348 │ │ │ │ + str r3, [sp, #776] @ 0x308 │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r6, #24] │ │ │ │ + ldrb r2, [r4, #24] │ │ │ │ movs r2, r6 │ │ │ │ - str r3, [sp, #432] @ 0x1b0 │ │ │ │ + str r3, [sp, #368] @ 0x170 │ │ │ │ movs r6, r4 │ │ │ │ - str r3, [sp, #552] @ 0x228 │ │ │ │ + str r3, [sp, #488] @ 0x1e8 │ │ │ │ movs r6, r4 │ │ │ │ ldr r0, [pc, #4] @ (1dc17c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ @ instruction: 0xfb8a0035 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1dc228 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -188859,32 +188859,32 @@ │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mov r6, r2 │ │ │ │ lsrs r3, r3, #3 │ │ │ │ adds r3, #3 │ │ │ │ bic.w r5, r3, #3 │ │ │ │ - bl 314a2c │ │ │ │ + bl 314a1c │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbz r0, 1dc200 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 313000 │ │ │ │ + bl 312ff0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ (1dc260 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ movs r3, #0 │ │ │ │ strd r6, r3, [sp, #8] │ │ │ │ strd r5, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 3787b8 │ │ │ │ + bl 3787a8 │ │ │ │ cmp r0, #0 │ │ │ │ it ge │ │ │ │ movge r0, #0 │ │ │ │ blt.n 1dc236 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -188895,15 +188895,15 @@ │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 3135e4 │ │ │ │ + bl 3135d4 │ │ │ │ cbz r0, 1dc21e │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ b.n 1dc1c2 │ │ │ │ ldrb.w r3, [r4, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1dc1d2 │ │ │ │ @@ -188911,38 +188911,38 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 313000 │ │ │ │ + bl 312ff0 │ │ │ │ ldr r3, [pc, #36] @ (1dc264 ) │ │ │ │ ldr r4, [pc, #40] @ (1dc268 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #40] @ (1dc26c ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #81 @ 0x51 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1dc1ee │ │ │ │ - str r3, [sp, #736] @ 0x2e0 │ │ │ │ + str r3, [sp, #672] @ 0x2a0 │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r6, #20] │ │ │ │ + ldrb r4, [r4, #20] │ │ │ │ movs r2, r6 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r2, [sp, #984] @ 0x3d8 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #936] @ 0x3a8 │ │ │ │ + str r2, [sp, #872] @ 0x368 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 1dc2cc │ │ │ │ sub sp, #20 │ │ │ │ @@ -188950,40 +188950,40 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (1dc2d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #56] @ (1dc2d8 ) │ │ │ │ ldr r1, [pc, #60] @ (1dc2dc ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2bed44 │ │ │ │ + bl 2bed34 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r5, #19] │ │ │ │ + ldrb r6, [r3, #19] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r3, #16] │ │ │ │ + ldrb r4, [r1, #16] │ │ │ │ movs r5, r4 │ │ │ │ - add r0, pc, #856 @ (adr r0, 1dc630 ) │ │ │ │ + add r0, pc, #792 @ (adr r0, 1dc5f0 ) │ │ │ │ movs r7, r4 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 1dc20c │ │ │ │ movs r6, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -188996,15 +188996,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (1dc3a4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ cmpne r1, #1 │ │ │ │ bhi.n 1dc390 │ │ │ │ @@ -189032,49 +189032,49 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 160878 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ ldr r3, [pc, #64] @ (1dc3a8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #64] @ (1dc3ac ) │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (1dc3b0 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 160878 │ │ │ │ ldr r3, [pc, #32] @ (1dc3b4 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ blx 1607b8 │ │ │ │ b.n 1dc316 │ │ │ │ - ldrb r0, [r0, #18] │ │ │ │ + ldrb r0, [r6, #17] │ │ │ │ movs r2, r6 │ │ │ │ - str r1, [sp, #736] @ 0x2e0 │ │ │ │ + str r1, [sp, #672] @ 0x2a0 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #760] @ 0x2f8 │ │ │ │ + str r2, [sp, #696] @ 0x2b8 │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r0, #16] │ │ │ │ + ldrb r6, [r6, #15] │ │ │ │ movs r2, r6 │ │ │ │ - str r2, [sp, #328] @ 0x148 │ │ │ │ + str r2, [sp, #264] @ 0x108 │ │ │ │ movs r6, r4 │ │ │ │ - str r1, [sp, #752] @ 0x2f0 │ │ │ │ + str r1, [sp, #688] @ 0x2b0 │ │ │ │ movs r6, r4 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1dc3f0 │ │ │ │ @@ -189083,24 +189083,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (1dc3f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 160878 │ │ │ │ - ldrb r6, [r4, #14] │ │ │ │ + ldrb r6, [r2, #14] │ │ │ │ movs r2, r6 │ │ │ │ - str r0, [sp, #880] @ 0x370 │ │ │ │ + str r0, [sp, #816] @ 0x330 │ │ │ │ movs r6, r4 │ │ │ │ - str r1, [sp, #904] @ 0x388 │ │ │ │ + str r1, [sp, #840] @ 0x348 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #116] @ (1dc484 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -189114,15 +189114,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #80 @ 0x50 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #100] @ (1dc490 ) │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #92] @ (1dc494 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [r4, r0] │ │ │ │ @@ -189144,33 +189144,33 @@ │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #48] @ (1dc49c ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.n 1dc180 │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #13] │ │ │ │ + ldrb r2, [r2, #13] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r7, [sp, #320] @ 0x140 │ │ │ │ + ldr r7, [sp, #256] @ 0x100 │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r4, [r1, #10] │ │ │ │ + ldrb r4, [r7, #9] │ │ │ │ movs r5, r4 │ │ │ │ lsls r2, r4, #21 │ │ │ │ movs r7, r6 │ │ │ │ asrs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #288] @ 0x120 │ │ │ │ + str r0, [sp, #224] @ 0xe0 │ │ │ │ movs r6, r4 │ │ │ │ - str r1, [sp, #304] @ 0x130 │ │ │ │ + str r1, [sp, #240] @ 0xf0 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001dc4a0 : │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ and.w ip, r1, #31 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ movs r3, #1 │ │ │ │ @@ -189241,15 +189241,15 @@ │ │ │ │ orrs r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ str.w r2, [r4, ip, lsl #2] │ │ │ │ bl 1dc094 │ │ │ │ b.n 1dc536 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r3, [pc, #64] @ (1dc5a0 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ tst.w r3, #2048 @ 0x800 │ │ │ │ bne.n 1dc588 │ │ │ │ @@ -189264,22 +189264,22 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #24] @ (1dc5a4 ) │ │ │ │ and.w r3, r1, #31 │ │ │ │ lsrs r2, r1, #5 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1dc56e │ │ │ │ nop │ │ │ │ lsls r4, r7, #18 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #440] @ 0x1b8 │ │ │ │ + str r0, [sp, #376] @ 0x178 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001dc5a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -189307,19 +189307,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1dc604 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #6] │ │ │ │ + ldrb r2, [r7, #5] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r1, #58] @ 0x3a │ │ │ │ + ldrh r0, [r7, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [sp, #288] @ 0x120 │ │ │ │ + str r0, [sp, #224] @ 0xe0 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001dc608 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -189370,15 +189370,15 @@ │ │ │ │ moveq r0, r1 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1dc69c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ movt r0, #26677 @ 0x6835 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (1dc704 ) │ │ │ │ @@ -189386,25 +189386,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (1dc70c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #72] @ (1dc710 ) │ │ │ │ ldr r1, [pc, #72] @ (1dc714 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #56] @ (1dc718 ) │ │ │ │ ldr r2, [pc, #60] @ (1dc71c ) │ │ │ │ ldr r4, [pc, #60] @ (1dc720 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #60] @ (1dc724 ) │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ @@ -189413,25 +189413,25 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2bed44 │ │ │ │ + b.w 2bed34 │ │ │ │ nop │ │ │ │ - ldrb r0, [r6, #4] │ │ │ │ + ldrb r0, [r4, #4] │ │ │ │ movs r2, r6 │ │ │ │ - strb r2, [r6, #31] │ │ │ │ + strb r2, [r4, #31] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r4, [sp, #632] @ 0x278 │ │ │ │ movs r7, r4 │ │ │ │ - strb r2, [r7, #31] │ │ │ │ + strb r2, [r5, #31] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r2, [r2, #0] │ │ │ │ + ldrb r2, [r0, #0] │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0xf67a0035 │ │ │ │ lsrs r7, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ @@ -189446,25 +189446,25 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #40] @ (1dc76c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1c35ec │ │ │ │ nop │ │ │ │ - ldrb r6, [r4, #2] │ │ │ │ + ldrb r6, [r2, #2] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r4, [r7, #58] @ 0x3a │ │ │ │ + ldrh r4, [r5, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r4, #60] @ 0x3c │ │ │ │ + ldrh r2, [r2, #60] @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 1dc7d8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -189474,15 +189474,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #768 @ 0x300 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [r0, #756] @ 0x2f4 │ │ │ │ bl 1dc5a8 │ │ │ │ ldr.w r3, [r4, #772] @ 0x304 │ │ │ │ movs r2, #0 │ │ │ │ @@ -189494,19 +189494,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r6, [r3, #1] │ │ │ │ + ldrb r6, [r1, #1] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r3, #58] @ 0x3a │ │ │ │ + ldrh r0, [r1, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r5, #56] @ 0x38 │ │ │ │ + ldrh r4, [r3, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (1dc858 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -189516,50 +189516,50 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cbz r3, 1dc82c │ │ │ │ str r5, [r3, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r2, [pc, #48] @ (1dc864 ) │ │ │ │ ldr r1, [pc, #52] @ (1dc868 ) │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #794 @ 0x31a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 160878 │ │ │ │ - strb r4, [r5, #31] │ │ │ │ + strb r4, [r3, #31] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r2, [r0, #54] @ 0x36 │ │ │ │ + ldrh r2, [r6, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r4, #54] @ 0x36 │ │ │ │ + ldrh r6, [r2, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r5, #54] @ 0x36 │ │ │ │ + ldrh r0, [r3, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r0, #54] @ 0x36 │ │ │ │ + ldrh r4, [r6, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #144] @ (1dc90c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -189568,35 +189568,35 @@ │ │ │ │ ldr r1, [pc, #144] @ (1dc914 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #124] @ (1dc918 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (1dc91c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #108] @ (1dc920 ) │ │ │ │ ldr r1, [pc, #112] @ (1dc924 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov.w r2, #4352 @ 0x1100 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ ldr r3, [pc, #88] @ (1dc928 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #88] @ (1dc92c ) │ │ │ │ add r3, pc │ │ │ │ @@ -189614,27 +189614,27 @@ │ │ │ │ bl 1d1a34 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1d1984 │ │ │ │ nop │ │ │ │ - strb r4, [r4, #29] │ │ │ │ + strb r4, [r2, #29] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r2, [r7, #48] @ 0x30 │ │ │ │ + ldrh r2, [r5, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r3, #50] @ 0x32 │ │ │ │ + ldrh r6, [r1, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r2, #16 │ │ │ │ + lsls r2, r0, #16 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r4, #16 │ │ │ │ + lsls r4, r2, #16 │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r6, #23] │ │ │ │ + strb r6, [r4, #23] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r2, [sp, #640] @ 0x280 │ │ │ │ movs r7, r4 │ │ │ │ ldmia r5!, {r3, r4, r6} │ │ │ │ movs r6, r6 │ │ │ │ cmp r6, lr │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -189661,45 +189661,45 @@ │ │ │ │ ldr r2, [pc, #156] @ (1dca08 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ orrs.w r2, r5, r6 │ │ │ │ beq.n 1dc986 │ │ │ │ ldr.w r3, [r0, #764] @ 0x2fc │ │ │ │ cbnz r3, 1dc9a2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r8 │ │ │ │ mov r4, r7 │ │ │ │ mov r3, r6 │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ strd r4, r5, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 1c3318 │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r3, [pc, #100] @ (1dca0c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.n 1dc9c0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 160878 │ │ │ │ ldr r0, [pc, #76] @ (1dca10 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1dc9b4 │ │ │ │ ldr r3, [pc, #68] @ (1dca14 ) │ │ │ │ mov.w r2, #732 @ 0x2dc │ │ │ │ ldr r1, [pc, #64] @ (1dca18 ) │ │ │ │ ldr r0, [pc, #68] @ (1dca1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -189714,35 +189714,35 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r7, r6 │ │ │ │ - strb r6, [r7, #25] │ │ │ │ + strb r6, [r5, #25] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r7, #42] @ 0x2a │ │ │ │ + ldrh r6, [r5, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r2, #42] @ 0x2a │ │ │ │ + ldrh r4, [r0, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #44] @ 0x2c │ │ │ │ + ldrh r2, [r2, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r2, #24] │ │ │ │ + strb r0, [r0, #24] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r4, #40] @ 0x28 │ │ │ │ + ldrh r6, [r2, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r1, #3] │ │ │ │ + ldrb r2, [r7, #2] │ │ │ │ movs r2, r5 │ │ │ │ - strb r2, [r7, #23] │ │ │ │ + strb r2, [r5, #23] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r2, #40] @ 0x28 │ │ │ │ + ldrh r0, [r0, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r4, #42] @ 0x2a │ │ │ │ + ldrh r0, [r2, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1dca74 │ │ │ │ sub sp, #12 │ │ │ │ @@ -189751,29 +189751,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (1dca7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrd r2, r3, [r0, #812] @ 0x32c │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2c12dc │ │ │ │ - strb r2, [r4, #22] │ │ │ │ + b.w 2c12cc │ │ │ │ + strb r2, [r2, #22] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r4, [r6, #34] @ 0x22 │ │ │ │ + ldrh r4, [r4, #34] @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r3, #36] @ 0x24 │ │ │ │ + ldrh r6, [r1, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 1dcae0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -189783,38 +189783,38 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r1, r2, [r0, #812] @ 0x32c │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ orrs r2, r4 │ │ │ │ str.w r2, [r3, #816] @ 0x330 │ │ │ │ tst r2, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r6, [r1, #21] │ │ │ │ + strb r6, [r7, #20] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r2, [r1, #34] @ 0x22 │ │ │ │ + ldrh r2, [r7, #32] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r3, #32] │ │ │ │ + ldrh r4, [r1, #32] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 1dcb50 │ │ │ │ sub sp, #8 │ │ │ │ @@ -189824,39 +189824,39 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r1, r2, [r0, #812] @ 0x32c │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bic.w r2, r2, r4 │ │ │ │ str.w r2, [r3, #816] @ 0x330 │ │ │ │ tst r2, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r4, #19] │ │ │ │ + strb r2, [r2, #19] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r3, #30] │ │ │ │ + ldrh r6, [r1, #30] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r6, #28] │ │ │ │ + ldrh r0, [r4, #28] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #268] @ (1dcc78 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -189868,15 +189868,15 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ add r6, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ubfx r0, r5, #11, #2 │ │ │ │ cbz r0, 1dcbee │ │ │ │ subs r3, r0, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 1dcc46 │ │ │ │ subs r0, #1 │ │ │ │ @@ -189912,15 +189912,15 @@ │ │ │ │ ldrh.w r3, [r4, #764] @ 0x2fc │ │ │ │ mov r2, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1dcbb6 │ │ │ │ ldr r7, [pc, #140] @ (1dcc88 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr.w r3, [r4, #812] @ 0x32c │ │ │ │ mov r1, r0 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r4, #812] @ 0x32c │ │ │ │ ldr r3, [pc, #120] @ (1dcc8c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -189935,61 +189935,61 @@ │ │ │ │ tst r3, r2 │ │ │ │ str.w r3, [r4, #812] @ 0x32c │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ ldr r7, [pc, #72] @ (1dcc90 ) │ │ │ │ add r7, pc │ │ │ │ b.n 1dcbfc │ │ │ │ ldr r7, [pc, #68] @ (1dcc94 ) │ │ │ │ add r7, pc │ │ │ │ b.n 1dcbfc │ │ │ │ ldr r7, [pc, #68] @ (1dcc98 ) │ │ │ │ add r7, pc │ │ │ │ b.n 1dcbfc │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #60] @ (1dcc9c ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1dcc1a │ │ │ │ ldr r7, [pc, #52] @ (1dcca0 ) │ │ │ │ add r7, pc │ │ │ │ b.n 1dcbfc │ │ │ │ ldr r7, [pc, #48] @ (1dcca4 ) │ │ │ │ add r7, pc │ │ │ │ b.n 1dcbfc │ │ │ │ nop │ │ │ │ - strb r4, [r6, #17] │ │ │ │ + strb r4, [r4, #17] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r6, #26] │ │ │ │ + ldrh r0, [r4, #26] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r0, #26] │ │ │ │ + ldrh r4, [r6, #24] │ │ │ │ movs r6, r4 │ │ │ │ mrc2 0, 0, r0, cr4, cr6, {1} │ │ │ │ - ldrh r2, [r4, #28] │ │ │ │ + ldrh r2, [r2, #28] │ │ │ │ movs r6, r4 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #26] │ │ │ │ + ldrh r0, [r3, #26] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r3, #28] │ │ │ │ + ldrh r6, [r1, #28] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r6, #28] │ │ │ │ + ldrh r4, [r4, #28] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r7, #28] │ │ │ │ + ldrh r4, [r5, #28] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r2, #26] │ │ │ │ + ldrh r4, [r0, #26] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r3, #26] │ │ │ │ + ldrh r6, [r1, #26] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #260] @ (1dcdbc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -190002,15 +190002,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [pc, #248] @ (1dcdc8 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r1, [r0, #780] @ 0x30c │ │ │ │ mov r4, r0 │ │ │ │ ubfx r2, r1, #11, #2 │ │ │ │ ubfx r3, r1, #5, #6 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1dcd9c │ │ │ │ subs r0, r2, #2 │ │ │ │ @@ -190038,22 +190038,22 @@ │ │ │ │ bic.w r3, r2, #8 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #812] @ 0x32c │ │ │ │ tst r3, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 160878 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ ldr r1, [pc, #112] @ (1dcdcc ) │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ tst.w r1, #2048 @ 0x800 │ │ │ │ bne.n 1dcdac │ │ │ │ @@ -190063,41 +190063,41 @@ │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r1, [r4, #784] @ 0x310 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str.w r3, [r4, #812] @ 0x32c │ │ │ │ tst r3, r2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 160878 │ │ │ │ add.w r5, r5, r3, lsl #2 │ │ │ │ ldr.w r5, [r5, #148] @ 0x94 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 1dcd50 │ │ │ │ mov r2, r7 │ │ │ │ b.n 1dccfe │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (1dcdd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1dcd6c │ │ │ │ bl 163144 │ │ │ │ - strb r2, [r5, #12] │ │ │ │ + strb r2, [r3, #12] │ │ │ │ movs r2, r6 │ │ │ │ ldc2l 0, cr0, [r6], {54} @ 0x36 │ │ │ │ - ldrh r6, [r3, #16] │ │ │ │ + ldrh r6, [r1, #16] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r6, #14] │ │ │ │ + ldrh r0, [r4, #14] │ │ │ │ movs r6, r4 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #20] │ │ │ │ + ldrh r4, [r0, #20] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #704 @ 0x2c0 │ │ │ │ @@ -190452,15 +190452,15 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ lsls r3, r4, #31 │ │ │ │ bmi.n 1dd26c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -190476,28 +190476,28 @@ │ │ │ │ tst r4, r1 │ │ │ │ ldr.w r0, [r3, #752] @ 0x2f0 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str.w r2, [r3, #772] @ 0x304 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r2, [r5, #88] @ 0x58 │ │ │ │ + ldr r2, [r3, #88] @ 0x58 │ │ │ │ movs r2, r6 │ │ │ │ - strh r4, [r4, #36] @ 0x24 │ │ │ │ + strh r4, [r2, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r7, #34] @ 0x22 │ │ │ │ + strh r2, [r5, #34] @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (1dd344 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -190505,15 +190505,15 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #124] @ (1dd34c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r0, #5120 @ 0x1400 │ │ │ │ add.w r6, r0, #126976 @ 0x1f000 │ │ │ │ b.n 1dd2f4 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ @@ -190544,21 +190544,21 @@ │ │ │ │ tst r1, r2 │ │ │ │ str.w r3, [r5, #772] @ 0x304 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #80] @ 0x50 │ │ │ │ + ldr r0, [r1, #80] @ 0x50 │ │ │ │ movs r2, r6 │ │ │ │ - strh r0, [r6, #30] │ │ │ │ + strh r0, [r4, #30] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r2, #32] │ │ │ │ + strh r4, [r0, #32] │ │ │ │ movs r6, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w ip, [pc, #24] @ 1dd374 │ │ │ │ push {r4, lr} │ │ │ │ @@ -190579,48 +190579,48 @@ │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0xf6160036 │ │ │ │ asrs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (1dd39c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ bic.w r0, lr, r5, rrx │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1dd440 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #16 │ │ │ │ mov r0, r3 │ │ │ │ mov r6, r1 │ │ │ │ - bl 314a2c │ │ │ │ + bl 314a1c │ │ │ │ eor.w r3, r0, #1 │ │ │ │ add.w r5, r4, #788 @ 0x314 │ │ │ │ uxtb r3, r3 │ │ │ │ strb.w r3, [r4, #765] @ 0x2fd │ │ │ │ cbz r3, 1dd416 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ - bl 313000 │ │ │ │ + bl 312ff0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ (1dd488 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 3787b8 │ │ │ │ + bl 3787a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1dd44e │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -190630,15 +190630,15 @@ │ │ │ │ movs r2, #15 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ - bl 3135e4 │ │ │ │ + bl 3135d4 │ │ │ │ cbz r0, 1dd436 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #765] @ 0x2fd │ │ │ │ b.n 1dd3d2 │ │ │ │ ldrb.w r3, [r4, #765] @ 0x2fd │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1dd3e4 │ │ │ │ @@ -190646,43 +190646,43 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ - bl 313000 │ │ │ │ + bl 312ff0 │ │ │ │ ldr r4, [pc, #52] @ (1dd48c ) │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #48] @ (1dd490 ) │ │ │ │ add r4, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #44] @ (1dd494 ) │ │ │ │ add r3, pc │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r2, [r0, #58] @ 0x3a │ │ │ │ + strh r2, [r6, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r1, #52] @ 0x34 │ │ │ │ + strh r6, [r7, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r2, #80] @ 0x50 │ │ │ │ + ldr r4, [r0, #80] @ 0x50 │ │ │ │ movs r2, r6 │ │ │ │ - strh r6, [r4, #50] @ 0x32 │ │ │ │ + strh r6, [r2, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (1dd500 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -190691,26 +190691,26 @@ │ │ │ │ ldr r1, [pc, #88] @ (1dd508 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #72] @ (1dd50c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (1dd510 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (1dd514 ) │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #60] @ (1dd518 ) │ │ │ │ ldr r2, [pc, #60] @ (1dd51c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #60] @ (1dd520 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ @@ -190718,25 +190718,25 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2bed44 │ │ │ │ + b.w 2bed34 │ │ │ │ nop │ │ │ │ - ldr r4, [r1, #76] @ 0x4c │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r6, [r6, #28] │ │ │ │ + ldr r6, [r4, #28] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r2, [r6, #52] @ 0x34 │ │ │ │ + ldrh r2, [r4, #52] @ 0x34 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r7, #28] │ │ │ │ + ldr r6, [r5, #28] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r2, #32] │ │ │ │ + ldr r6, [r0, #32] │ │ │ │ movs r5, r4 │ │ │ │ lsls r3, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [r2], #212 @ 0xd4 │ │ │ │ lsrs r5, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r4} │ │ │ │ @@ -190753,38 +190753,38 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #132] @ (1dd5c4 ) │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 313000 │ │ │ │ + bl 312ff0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #116] @ (1dd5c8 ) │ │ │ │ rsb ip, r1, #0 │ │ │ │ ldr r2, [pc, #112] @ (1dd5cc ) │ │ │ │ ldr r1, [pc, #116] @ (1dd5d0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp, #8] │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ (1dd5d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ ldr r2, [pc, #68] @ (1dd5d8 ) │ │ │ │ ldr r3, [pc, #44] @ (1dd5c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -190801,21 +190801,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ orrs.w r0, ip, #11927552 @ 0xb60000 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #64] @ 0x40 │ │ │ │ + ldr r0, [r2, #64] @ 0x40 │ │ │ │ movs r2, r6 │ │ │ │ - strh r2, [r6, #46] @ 0x2e │ │ │ │ + strh r2, [r4, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r6, #42] @ 0x2a │ │ │ │ + strh r0, [r4, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xeab80029 │ │ │ │ + @ instruction: 0xeaa80029 │ │ │ │ and.w r0, r2, #11927552 @ 0xb60000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #228] @ 1dd6d0 │ │ │ │ sub sp, #32 │ │ │ │ @@ -190867,15 +190867,15 @@ │ │ │ │ vldr d7, [pc, #84] @ 1dd6c8 │ │ │ │ add r2, sp, #24 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r1 │ │ │ │ vstr d7, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 378cac │ │ │ │ + bl 378c9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 1dd64c │ │ │ │ ldr r0, [pc, #76] @ (1dd6dc ) │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ blx 1605ec │ │ │ │ @@ -190903,21 +190903,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3a00036 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3480036 │ │ │ │ - strh r4, [r2, #40] @ 0x28 │ │ │ │ + strh r4, [r0, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r0, #44] @ 0x2c │ │ │ │ + ldr r2, [r6, #40] @ 0x28 │ │ │ │ movs r2, r6 │ │ │ │ - strh r0, [r3, #32] │ │ │ │ + strh r0, [r1, #32] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r7, #36] @ 0x24 │ │ │ │ + strh r0, [r5, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -190940,15 +190940,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 313e00 │ │ │ │ + bl 313df0 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 1dd75e │ │ │ │ ldr.w r3, [r4, #820] @ 0x334 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1dd72c │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ @@ -190967,15 +190967,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ ldrh.w r3, [ip] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strh r3, [r2, #8] │ │ │ │ bl 1dd524 │ │ │ │ b.n 1dd748 │ │ │ │ - strh r4, [r1, #34] @ 0x22 │ │ │ │ + strh r4, [r7, #32] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #116] @ (1dd814 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -190989,15 +190989,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #88 @ 0x58 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #100] @ (1dd820 ) │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #92] @ (1dd824 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [r4, r0] │ │ │ │ @@ -191019,32 +191019,32 @@ │ │ │ │ adds r5, #96 @ 0x60 │ │ │ │ ldr r1, [pc, #48] @ (1dd82c ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.n 1dd3a0 │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #28] │ │ │ │ + ldr r6, [r0, #28] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r0, #30] │ │ │ │ + ldrh r0, [r6, #28] │ │ │ │ movs r7, r4 │ │ │ │ - str r4, [r7, #108] @ 0x6c │ │ │ │ + str r4, [r5, #108] @ 0x6c │ │ │ │ movs r5, r4 │ │ │ │ rsbs r0, r2, #54 @ 0x36 │ │ │ │ asrs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #30] │ │ │ │ + strh r0, [r7, #28] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r4, #30] │ │ │ │ + strh r4, [r2, #30] │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1dd86c │ │ │ │ sub sp, #12 │ │ │ │ @@ -191052,25 +191052,25 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #40] @ (1dd874 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r0, [r0, #768] @ 0x300 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1c35ec │ │ │ │ nop │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ + ldr r2, [r4, #16] │ │ │ │ movs r2, r6 │ │ │ │ - strh r4, [r6, #26] │ │ │ │ + strh r4, [r4, #26] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r2, #28] │ │ │ │ + strh r2, [r0, #28] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #60] @ (1dd8c4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -191081,33 +191081,33 @@ │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (1dd8cc ) │ │ │ │ mov r4, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r3, [r0, #764] @ 0x2fc │ │ │ │ cbz r3, 1dd8ae │ │ │ │ movs r5, #0 │ │ │ │ mov r4, r5 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ + ldr r6, [r3, #12] │ │ │ │ movs r2, r6 │ │ │ │ - strh r2, [r5, #24] │ │ │ │ + strh r2, [r3, #24] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r0, #26] │ │ │ │ + strh r6, [r6, #24] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #80] @ (1dd930 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -191118,15 +191118,15 @@ │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (1dd938 ) │ │ │ │ mov r4, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r3, [r0, #764] @ 0x2fc │ │ │ │ cbnz r3, 1dd91a │ │ │ │ ldr.w r0, [r0, #848] @ 0x350 │ │ │ │ mov r1, r4 │ │ │ │ orrs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ @@ -191139,19 +191139,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #8] │ │ │ │ + ldr r6, [r0, #8] │ │ │ │ movs r2, r6 │ │ │ │ - strh r2, [r2, #22] │ │ │ │ + strh r2, [r0, #22] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r5, #22] │ │ │ │ + strh r6, [r3, #22] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1dd980 │ │ │ │ sub sp, #8 │ │ │ │ @@ -191160,28 +191160,28 @@ │ │ │ │ ldr r1, [pc, #48] @ (1dd988 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r0, #760] @ 0x2f8 │ │ │ │ cbz r3, 1dd976 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #764] @ 0x2fc │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 1dd3a0 │ │ │ │ - ldr r6, [r4, #0] │ │ │ │ + ldr r6, [r2, #0] │ │ │ │ movs r2, r6 │ │ │ │ - strh r6, [r4, #18] │ │ │ │ + strh r6, [r2, #18] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r0, #20] │ │ │ │ + strh r4, [r6, #18] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -191191,25 +191191,25 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #36] @ (1dd9cc ) │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r2, r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 1dd5dc │ │ │ │ - str r0, [r3, #124] @ 0x7c │ │ │ │ + str r0, [r1, #124] @ 0x7c │ │ │ │ movs r2, r6 │ │ │ │ - strh r0, [r3, #16] │ │ │ │ + strh r0, [r1, #16] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r6, #16] │ │ │ │ + strh r6, [r4, #16] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #104] @ 1dda48 │ │ │ │ sub sp, #16 │ │ │ │ @@ -191219,15 +191219,15 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movw r3, #57101 @ 0xdf0d │ │ │ │ movt r3, #30075 @ 0x757b │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 1dda20 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -191246,19 +191246,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r2, [r2, #120] @ 0x78 │ │ │ │ + str r2, [r0, #120] @ 0x78 │ │ │ │ movs r2, r6 │ │ │ │ - strh r0, [r6, #14] │ │ │ │ + strh r0, [r4, #14] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r1, #14] │ │ │ │ + strh r6, [r7, #12] │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1dda9c │ │ │ │ sub sp, #12 │ │ │ │ @@ -191267,29 +191267,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (1ddaa4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bics r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2c12dc │ │ │ │ - str r6, [r1, #112] @ 0x70 │ │ │ │ + b.w 2c12cc │ │ │ │ + str r6, [r7, #108] @ 0x6c │ │ │ │ movs r2, r6 │ │ │ │ - strh r4, [r1, #10] │ │ │ │ + strh r4, [r7, #8] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r5, #10] │ │ │ │ + strh r6, [r3, #10] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (1ddb04 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -191301,15 +191301,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (1ddb0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r0, #772] @ 0x304 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 1ddaec │ │ │ │ ldr.w r3, [r0, #848] @ 0x350 │ │ │ │ lsls r3, r3, #31 │ │ │ │ itt pl │ │ │ │ movpl r0, r5 │ │ │ │ @@ -191321,19 +191321,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r6, [r7, #104] @ 0x68 │ │ │ │ + str r6, [r5, #104] @ 0x68 │ │ │ │ movs r2, r6 │ │ │ │ - strh r4, [r7, #6] │ │ │ │ + strh r4, [r5, #6] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r2, #8] │ │ │ │ + strh r6, [r0, #8] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 1ddb80 │ │ │ │ sub sp, #16 │ │ │ │ @@ -191343,15 +191343,15 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ lsls r3, r4, #31 │ │ │ │ bmi.n 1ddb58 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -191368,19 +191368,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r2, [r2, #100] @ 0x64 │ │ │ │ + str r2, [r0, #100] @ 0x64 │ │ │ │ movs r2, r6 │ │ │ │ - strh r0, [r6, #4] │ │ │ │ + strh r0, [r4, #4] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r1, #4] │ │ │ │ + strh r6, [r7, #2] │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 1ddbec │ │ │ │ sub sp, #12 │ │ │ │ @@ -191389,15 +191389,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (1ddbf4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r2, [r0, #772] @ 0x304 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.n 1ddbca │ │ │ │ ldr.w r3, [r0, #848] @ 0x350 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 1ddbde │ │ │ │ add sp, #12 │ │ │ │ @@ -191410,19 +191410,19 @@ │ │ │ │ pop {pc} │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 1dd5dc │ │ │ │ nop │ │ │ │ - str r6, [r2, #92] @ 0x5c │ │ │ │ + str r6, [r0, #92] @ 0x5c │ │ │ │ movs r2, r6 │ │ │ │ - strh r2, [r3, #0] │ │ │ │ + strh r2, [r1, #0] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r6, #0] │ │ │ │ + strh r4, [r4, #0] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 1ddc58 │ │ │ │ sub sp, #8 │ │ │ │ @@ -191432,38 +191432,38 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r1, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ orrs r2, r4 │ │ │ │ str.w r2, [r3, #832] @ 0x340 │ │ │ │ bics r1, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r2, [r5, #84] @ 0x54 │ │ │ │ + str r2, [r3, #84] @ 0x54 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r1, #31] │ │ │ │ + ldrb r2, [r7, #30] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r4, #30] │ │ │ │ + ldrb r4, [r2, #30] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #88] @ (1ddccc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -191475,15 +191475,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (1ddcd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r0, #772] @ 0x304 │ │ │ │ ldr r7, [pc, #64] @ (1ddcd8 ) │ │ │ │ lsls r2, r3, #31 │ │ │ │ add r7, pc │ │ │ │ bmi.n 1ddcae │ │ │ │ ldr r3, [pc, #60] @ (1ddcdc ) │ │ │ │ ldr r2, [r6, #96] @ 0x60 │ │ │ │ @@ -191499,26 +191499,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #28] @ (1ddce0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1ddcac │ │ │ │ - str r2, [r0, #80] @ 0x50 │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r0, [r0, #29] │ │ │ │ + ldrb r0, [r6, #28] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r3, #29] │ │ │ │ + ldrb r2, [r1, #29] │ │ │ │ movs r6, r4 │ │ │ │ ldcl 0, cr0, [lr], #216 @ 0xd8 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #28] │ │ │ │ + ldrb r0, [r4, #28] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 1ddd48 │ │ │ │ sub sp, #8 │ │ │ │ @@ -191528,39 +191528,39 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r1, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bic.w r2, r2, r4 │ │ │ │ str.w r2, [r3, #832] @ 0x340 │ │ │ │ bics r1, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r6, [r7, #68] @ 0x44 │ │ │ │ + str r6, [r5, #68] @ 0x44 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r3, #27] │ │ │ │ + ldrb r6, [r1, #27] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r7, #26] │ │ │ │ + ldrb r0, [r5, #26] │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 1dddc8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -191568,15 +191568,15 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #96] @ (1dddd0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mvn.w r3, #3 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r0, #856 @ 0x358 │ │ │ │ b.n 1ddd90 │ │ │ │ adds r3, #1 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ cmp r3, #8 │ │ │ │ @@ -191596,20 +191596,20 @@ │ │ │ │ ldr.w r0, [r2, #752] @ 0x2f0 │ │ │ │ bics r3, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2c12dc │ │ │ │ - str r6, [r1, #64] @ 0x40 │ │ │ │ + b.w 2c12cc │ │ │ │ + str r6, [r7, #60] @ 0x3c │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r2, #25] │ │ │ │ + ldrb r4, [r0, #25] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r5, #25] │ │ │ │ + ldrb r6, [r3, #25] │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 1dde58 │ │ │ │ sub sp, #20 │ │ │ │ @@ -191618,15 +191618,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (1dde60 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r2, [r0, #772] @ 0x304 │ │ │ │ lsls r3, r2, #31 │ │ │ │ bpl.n 1dde44 │ │ │ │ mov r3, r0 │ │ │ │ orr.w ip, r2, #256 @ 0x100 │ │ │ │ movs r1, #8 │ │ │ │ ldr.w r2, [r0, #760] @ 0x2f8 │ │ │ │ @@ -191648,19 +191648,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r1, #56] @ 0x38 │ │ │ │ + str r6, [r7, #52] @ 0x34 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r2, #23] │ │ │ │ + ldrb r2, [r0, #23] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r5, #23] │ │ │ │ + ldrb r4, [r3, #23] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #140] @ (1ddf00 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -191669,35 +191669,35 @@ │ │ │ │ ldr r1, [pc, #140] @ (1ddf08 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #120] @ (1ddf0c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (1ddf10 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #104] @ (1ddf14 ) │ │ │ │ ldr r1, [pc, #108] @ (1ddf18 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ ldr r3, [pc, #84] @ (1ddf1c ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #84] @ (1ddf20 ) │ │ │ │ add r3, pc │ │ │ │ @@ -191714,25 +191714,25 @@ │ │ │ │ str.w r1, [r5, #768] @ 0x300 │ │ │ │ bl 1d1a34 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1d1984 │ │ │ │ - str r0, [r0, #48] @ 0x30 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r0, #21] │ │ │ │ + ldrb r2, [r6, #20] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r3, #21] │ │ │ │ + ldrb r6, [r1, #21] │ │ │ │ movs r6, r4 │ │ │ │ - cdp 0, 1, cr0, cr10, cr5, {1} │ │ │ │ - cdp 0, 2, cr0, cr12, cr5, {1} │ │ │ │ - ldrsh r6, [r7, r7] │ │ │ │ + cdp 0, 0, cr0, cr10, cr5, {1} │ │ │ │ + cdp 0, 1, cr0, cr12, cr5, {1} │ │ │ │ + ldrsh r6, [r5, r7] │ │ │ │ movs r5, r4 │ │ │ │ - strh r0, [r7, #36] @ 0x24 │ │ │ │ + strh r0, [r5, #36] @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xb832 │ │ │ │ movs r6, r6 │ │ │ │ cmn r0, r4 │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 001ddf24 : │ │ │ │ @@ -191742,16 +191742,16 @@ │ │ │ │ 001ddf28 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 001ddf2c : │ │ │ │ ldr r1, [pc, #4] @ (1ddf34 ) │ │ │ │ add r1, pc │ │ │ │ - b.w 385778 │ │ │ │ - ldrb r6, [r1, #24] │ │ │ │ + b.w 385768 │ │ │ │ + ldrb r6, [r7, #23] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001ddf38 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -191761,17 +191761,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #49 @ 0x31 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r0, #24] │ │ │ │ + ldrb r6, [r6, #23] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001ddf64 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -191781,17 +191781,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - str r6, [r7, #36] @ 0x24 │ │ │ │ + str r6, [r5, #36] @ 0x24 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r3, #23] │ │ │ │ + ldrb r2, [r1, #23] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001ddf90 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001ddf94 : │ │ │ │ @@ -191805,17 +191805,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - str r6, [r1, #36] @ 0x24 │ │ │ │ + str r6, [r7, #32] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r5, #22] │ │ │ │ + ldrb r2, [r3, #22] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001ddfc0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -191825,17 +191825,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #71 @ 0x47 │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - str r2, [r4, #32] │ │ │ │ + str r2, [r2, #32] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r7, #21] │ │ │ │ + ldrb r6, [r5, #21] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001ddfec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -191845,17 +191845,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - str r6, [r6, #28] │ │ │ │ + str r6, [r4, #28] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r2, #21] │ │ │ │ + ldrb r2, [r0, #21] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001de018 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001de01c : │ │ │ │ @@ -191869,17 +191869,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #86 @ 0x56 │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - str r6, [r0, #28] │ │ │ │ + str r6, [r6, #24] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r4, #20] │ │ │ │ + ldrb r2, [r2, #20] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001de048 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -191889,39 +191889,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #91 @ 0x5b │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - str r2, [r3, #24] │ │ │ │ + str r2, [r1, #24] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r6, #19] │ │ │ │ + ldrb r6, [r4, #19] │ │ │ │ movs r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (1de080 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ ble.n 1de038 │ │ │ │ movs r5, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #60] @ (1de0d0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (1de0d4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ add r3, pc, #36 @ (adr r3, 1de0c8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr.w r3, [r4, #928] @ 0x3a0 │ │ │ │ add r3, r0 │ │ │ │ str.w r3, [r4, #928] @ 0x3a0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -191941,18 +191941,18 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #64] @ (1de128 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #64] @ (1de12c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ add r3, pc, #40 @ (adr r3, 1de120 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr.w r3, [r4, #928] @ 0x3a0 │ │ │ │ subs r3, r3, r0 │ │ │ │ str.w r3, [r4, #928] @ 0x3a0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -191976,37 +191976,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (1de184 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1de188 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r1, [pc, #48] @ (1de18c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2c0078 │ │ │ │ + bl 2c0068 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (1de190 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r4, #16] │ │ │ │ + str r6, [r2, #16] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r0, [r4, r5] │ │ │ │ + ldrb r0, [r2, r5] │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r3, #16] │ │ │ │ + strh r2, [r1, #16] │ │ │ │ movs r7, r4 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 1de170 │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -192031,25 +192031,25 @@ │ │ │ │ ldr.w r8, [pc, #368] @ 1de33c │ │ │ │ ldr r1, [r5, r1] │ │ │ │ add r8, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #348] @ (1de340 ) │ │ │ │ ldr r1, [pc, #352] @ (1de344 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #19 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ blx 162294 │ │ │ │ mov r2, r7 │ │ │ │ @@ -192061,15 +192061,15 @@ │ │ │ │ ldr r2, [pc, #300] @ (1de348 ) │ │ │ │ ldr r1, [pc, #304] @ (1de34c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #292] @ (1de350 ) │ │ │ │ ldr r3, [pc, #292] @ (1de354 ) │ │ │ │ movs r2, #17 │ │ │ │ add r1, pc │ │ │ │ vstr d8, [sp, #16] │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -192095,23 +192095,23 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 1d1984 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 215170 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 4015f0 │ │ │ │ + bl 4015e0 │ │ │ │ ldr r3, [pc, #208] @ (1de358 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ add r3, pc, #136 @ (adr r3, 1de320 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr r3, [pc, #188] @ (1de35c ) │ │ │ │ add r0, r4 │ │ │ │ str.w r0, [r6, #928] @ 0x3a0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1de2dc │ │ │ │ ldr r2, [pc, #176] @ (1de360 ) │ │ │ │ @@ -192146,42 +192146,42 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #108] @ (1de36c ) │ │ │ │ ldrd r4, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1de2ae │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #0 │ │ │ │ stmia r4!, {r0, r2, r5, r6} │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - str r0, [r0, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ movs r2, r6 │ │ │ │ b.n 1de2e8 │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r0, [r2, #15] │ │ │ │ + ldrb r0, [r0, #15] │ │ │ │ movs r6, r4 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #14] │ │ │ │ + ldrb r4, [r2, #14] │ │ │ │ movs r6, r4 │ │ │ │ b.n 1de2d0 │ │ │ │ movs r6, r6 │ │ │ │ - pkhtb r0, sl, r5, asr #32 │ │ │ │ - @ instruction: 0xeae00025 │ │ │ │ - ldrb r6, [r1, r2] │ │ │ │ + @ instruction: 0xeaba0025 │ │ │ │ + @ instruction: 0xead00025 │ │ │ │ + ldrb r6, [r7, r1] │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r1, #10] │ │ │ │ + strh r2, [r7, #8] │ │ │ │ movs r7, r4 │ │ │ │ bgt.n 1de39c │ │ │ │ movs r5, r6 │ │ │ │ push {r2, r6, r7, lr} │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ @@ -192189,15 +192189,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 1de130 │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #10] │ │ │ │ + ldrb r6, [r1, #10] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 1de3d8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -192207,43 +192207,43 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #72] @ (1de3e4 ) │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #72] @ (1de3e8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ add r3, pc, #32 @ (adr r3, 1de3d0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr.w r3, [r5, #928] @ 0x3a0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r4, r3] │ │ │ │ + ldrsh r6, [r2, r3] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r3, #7] │ │ │ │ + ldrb r4, [r1, #7] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r7, #7] │ │ │ │ + ldrb r4, [r5, #7] │ │ │ │ movs r6, r4 │ │ │ │ b.n 1ddfd4 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -192255,45 +192255,45 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #92] @ (1de460 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ add.w r4, r0, #1016 @ 0x3f8 │ │ │ │ addw r5, r0, #3368 @ 0xd28 │ │ │ │ mov r0, r4 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ bl 1c3264 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 1de41c │ │ │ │ ldrd r3, r2, [r6, #964] @ 0x3c4 │ │ │ │ ldr.w r0, [r6, #920] @ 0x398 │ │ │ │ bics r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ ldr.w r0, [r6, #924] @ 0x39c │ │ │ │ ldrd r3, r2, [r6, #980] @ 0x3d4 │ │ │ │ bics r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ nop │ │ │ │ - ldrsh r4, [r5, r1] │ │ │ │ + ldrsh r4, [r3, r1] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r4, #5] │ │ │ │ + ldrb r4, [r2, #5] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r0, #6] │ │ │ │ + ldrb r4, [r6, #5] │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1de4ac │ │ │ │ sub sp, #12 │ │ │ │ @@ -192302,29 +192302,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (1de4b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrd r3, r2, [r0, #964] @ 0x3c4 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ bics r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2c12dc │ │ │ │ - ldrb r2, [r6, r7] │ │ │ │ + b.w 2c12cc │ │ │ │ + ldrb r2, [r4, r7] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r4, #3] │ │ │ │ + ldrb r4, [r2, #3] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r1, #4] │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1de500 │ │ │ │ sub sp, #12 │ │ │ │ @@ -192333,29 +192333,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (1de508 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrd r3, r2, [r0, #980] @ 0x3d4 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ bics r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2c12dc │ │ │ │ - ldrb r6, [r3, r6] │ │ │ │ + b.w 2c12cc │ │ │ │ + ldrb r6, [r1, r6] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r0, [r2, #2] │ │ │ │ + ldrb r0, [r0, #2] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r6, #2] │ │ │ │ + ldrb r6, [r4, #2] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 1de56c │ │ │ │ sub sp, #8 │ │ │ │ @@ -192365,38 +192365,38 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r1, r2, [r0, #964] @ 0x3c4 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ orrs r2, r4 │ │ │ │ str.w r2, [r3, #968] @ 0x3c8 │ │ │ │ bics r1, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r2, [r1, r5] │ │ │ │ + ldrb r2, [r7, r4] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r4, #1] │ │ │ │ + ldrb r2, [r2, #1] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r7, #0] │ │ │ │ + ldrb r0, [r5, #0] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 1de5d8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -192406,38 +192406,38 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r1, r2, [r0, #980] @ 0x3d4 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ orrs r2, r4 │ │ │ │ str.w r2, [r3, #984] @ 0x3d8 │ │ │ │ bics r1, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r6, [r3, r3] │ │ │ │ + ldrb r6, [r1, r3] │ │ │ │ movs r2, r6 │ │ │ │ - strb r6, [r6, #31] │ │ │ │ + strb r6, [r4, #31] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r1, #31] │ │ │ │ + strb r4, [r7, #30] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 1de648 │ │ │ │ sub sp, #8 │ │ │ │ @@ -192447,39 +192447,39 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r1, r2, [r0, #964] @ 0x3c4 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ bic.w r2, r2, r4 │ │ │ │ str.w r2, [r3, #968] @ 0x3c8 │ │ │ │ bics r1, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, r1] │ │ │ │ + ldrb r2, [r4, r1] │ │ │ │ movs r2, r6 │ │ │ │ - strb r2, [r1, #30] │ │ │ │ + strb r2, [r7, #29] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r4, #29] │ │ │ │ + strb r0, [r2, #29] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 1de6b8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -192489,39 +192489,39 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r1, r2, [r0, #980] @ 0x3d4 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ bic.w r2, r2, r4 │ │ │ │ str.w r2, [r3, #984] @ 0x3d8 │ │ │ │ bics r1, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, r0] │ │ │ │ + ldrh r2, [r6, r7] │ │ │ │ movs r2, r6 │ │ │ │ - strb r2, [r3, #28] │ │ │ │ + strb r2, [r1, #28] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r6, #27] │ │ │ │ + strb r0, [r4, #27] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001de6c4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -192531,17 +192531,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #28 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - ldrh r6, [r1, r7] │ │ │ │ + ldrh r6, [r7, r6] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r0, #0] │ │ │ │ + strb r6, [r6, #31] │ │ │ │ movs r6, r4 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ ldrb.w ip, [r0, #100] @ 0x64 │ │ │ │ ldr r3, [r2, #104] @ 0x68 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 1de712 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -192561,18 +192561,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (1de740 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3768 │ │ │ │ + bl 2c3758 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ bgt.n 1de704 │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -192581,54 +192581,54 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #84] @ (1de7b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #72] @ (1de7b4 ) │ │ │ │ ldr r1, [pc, #72] @ (1de7b8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #56] @ (1de7bc ) │ │ │ │ ldr r3, [pc, #60] @ (1de7c0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ cbz r3, 1de7a0 │ │ │ │ ldr r1, [pc, #48] @ (1de7c4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2bed44 │ │ │ │ + b.w 2bed34 │ │ │ │ ldr r3, [pc, #36] @ (1de7c8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ b.n 1de790 │ │ │ │ - ldrh r0, [r4, r5] │ │ │ │ + ldrh r0, [r2, r5] │ │ │ │ movs r2, r6 │ │ │ │ - stc 0, cr0, [r6], {37} @ 0x25 │ │ │ │ - ldc 0, cr0, [sl], {37} @ 0x25 │ │ │ │ - ldrsb r4, [r7, r4] │ │ │ │ + ldcl 0, cr0, [r6], #-148 @ 0xffffff6c │ │ │ │ + stc 0, cr0, [sl], {37} @ 0x25 │ │ │ │ + ldrsb r4, [r5, r4] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r6, [r6, #15] │ │ │ │ + ldrb r6, [r4, #15] │ │ │ │ movs r7, r4 │ │ │ │ lsls r5, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #29] │ │ │ │ + strb r4, [r4, #29] │ │ │ │ movs r6, r4 │ │ │ │ cbz r0, 1de7d8 │ │ │ │ movs r6, r6 │ │ │ │ vmaxnm.f32 , , │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -192639,31 +192639,31 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #52] @ (1de81c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #36] @ (1de820 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r4, [r2, r3] │ │ │ │ + ldrh r4, [r0, r3] │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r6, [r7, r2] │ │ │ │ + ldrsb r6, [r5, r2] │ │ │ │ movs r5, r4 │ │ │ │ - push {r3, r4, r6} │ │ │ │ + push {r3, r6} │ │ │ │ movs r3, r5 │ │ │ │ lsls r1, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -192677,22 +192677,22 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (1de8a8 ) │ │ │ │ add r2, pc │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #64] @ (1de8ac ) │ │ │ │ ldr r2, [r0, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 1de884 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ @@ -192711,22 +192711,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #32] @ (1de8b4 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ bl 1c3d00 │ │ │ │ b.n 1de874 │ │ │ │ - ldrh r2, [r0, r2] │ │ │ │ + ldrh r2, [r6, r1] │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xeb9e0025 │ │ │ │ - subs.w r0, r0, r5, asr #32 │ │ │ │ + @ instruction: 0xeb8e0025 │ │ │ │ + sub.w r0, r0, r5, asr #32 │ │ │ │ mrc2 15, 3, pc, cr15, cr15, {7} │ │ │ │ movs r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #25] │ │ │ │ + strb r0, [r3, #25] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (1de930 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -192736,15 +192736,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (1de938 ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ subs r1, r5, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ cbnz r6, 1de91e │ │ │ │ ldrb.w r2, [r0, #100] @ 0x64 │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, r1 │ │ │ │ @@ -192767,21 +192767,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (1de93c ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ ldr r0, [pc, #24] @ (1de940 ) │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldr r4, [r5, r7] │ │ │ │ + ldr r4, [r3, r7] │ │ │ │ movs r2, r6 │ │ │ │ - add.w r0, ip, r5, asr #32 │ │ │ │ - @ instruction: 0xeb200025 │ │ │ │ - strb r4, [r4, #23] │ │ │ │ + @ instruction: 0xeafc0025 │ │ │ │ + adds.w r0, r0, r5, asr #32 │ │ │ │ + strb r4, [r2, #23] │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xeaf20025 │ │ │ │ + @ instruction: 0xeae20025 │ │ │ │ │ │ │ │ 001de944 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #116] @ (1de9cc ) │ │ │ │ @@ -192791,15 +192791,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (1de9d4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cbz r4, 1de9b4 │ │ │ │ ldr.w r8, [pc, #96] @ 1de9d8 │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ ldr r7, [pc, #92] @ (1de9dc ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ @@ -192807,15 +192807,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 1de9b4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #22 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 1de984 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -192828,22 +192828,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r3, r5] │ │ │ │ + ldr r6, [r1, r5] │ │ │ │ movs r2, r6 │ │ │ │ - strb r0, [r1, r5] │ │ │ │ + strb r0, [r7, r4] │ │ │ │ movs r5, r4 │ │ │ │ - uxtb r0, r4 │ │ │ │ + uxtb r0, r2 │ │ │ │ movs r3, r5 │ │ │ │ - orn r0, r6, r5, asr #32 │ │ │ │ - orns r0, ip, r5, asr #32 │ │ │ │ + orrs.w r0, r6, r5, asr #32 │ │ │ │ + orn r0, ip, r5, asr #32 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #144] @ (1dea84 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ @@ -192854,89 +192854,89 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r2, [pc, #136] @ (1dea8c ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #120] @ (1dea90 ) │ │ │ │ ldr r1, [pc, #120] @ (1dea94 ) │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ mov r2, r5 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r1, [r6, #101] @ 0x65 │ │ │ │ bl 1de944 │ │ │ │ cbnz r0, 1dea4c │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r6, [r6, #101] @ 0x65 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r2, [pc, #64] @ (1dea98 ) │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r3, r4, #124 @ 0x7c │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ movs r2, #50 @ 0x32 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r6, [r7, r2] │ │ │ │ + ldr r6, [r5, r2] │ │ │ │ movs r2, r6 │ │ │ │ - ldrd r0, r0, [r6, #148]! @ 0x94 │ │ │ │ - ldrd r0, r0, [sl, #148] @ 0x94 │ │ │ │ - strb r6, [r5, #19] │ │ │ │ + strd r0, r0, [r6, #148]! @ 0x94 │ │ │ │ + strd r0, r0, [sl, #148] @ 0x94 │ │ │ │ + strb r6, [r3, #19] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r3, #19] │ │ │ │ + strb r2, [r1, #19] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r7, #18] │ │ │ │ + strb r2, [r5, #18] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001dea9c : │ │ │ │ - b.w 2bfcbc │ │ │ │ + b.w 2bfcac │ │ │ │ │ │ │ │ 001deaa0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #48] @ (1deae0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 2bf9ac │ │ │ │ + bl 2bf99c │ │ │ │ ldr r3, [pc, #40] @ (1deae4 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2bfcbc │ │ │ │ + bl 2bfcac │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -192953,37 +192953,37 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (1deb34 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2bd488 │ │ │ │ + bl 2bd478 │ │ │ │ ldr.w ip, [pc, #48] @ 1deb38 │ │ │ │ ldr r2, [pc, #48] @ (1deb3c ) │ │ │ │ movs r3, #28 │ │ │ │ add ip, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r7, #15] │ │ │ │ + strb r6, [r5, #15] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r6, [r5, r6] │ │ │ │ + ldrsb r6, [r3, r6] │ │ │ │ movs r2, r6 │ │ │ │ - strb r6, [r6, #15] │ │ │ │ + strb r6, [r4, #15] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001deb40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -192994,29 +192994,29 @@ │ │ │ │ ldr r1, [pc, #124] @ (1debd8 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cbz r4, 1debb6 │ │ │ │ ldr.w r9, [pc, #104] @ 1debdc │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r8, [pc, #100] @ 1debe0 │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #22 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ orrs r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -193035,39 +193035,39 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldrsb r2, [r4, r5] │ │ │ │ + ldrsb r2, [r2, r5] │ │ │ │ movs r2, r6 │ │ │ │ - strh r4, [r1, r5] │ │ │ │ + strh r4, [r7, r4] │ │ │ │ movs r5, r4 │ │ │ │ - sub sp, #400 @ 0x190 │ │ │ │ + sub sp, #336 @ 0x150 │ │ │ │ movs r3, r5 │ │ │ │ - strd r0, r0, [r6], #-148 @ 0x94 │ │ │ │ - ldrd r0, r0, [ip], #-148 @ 0x94 │ │ │ │ + @ instruction: 0xe8560025 │ │ │ │ + strd r0, r0, [ip], #-148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (1debf0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ bhi.n 1deb70 │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #948 @ 0x3b4 │ │ │ │ - bl 40b3e0 │ │ │ │ + bl 40b3d0 │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r4, #948 @ 0x3b4 │ │ │ │ - bl 40b3ec │ │ │ │ + bl 40b3dc │ │ │ │ eor.w r3, r6, #1 │ │ │ │ ldr.w r5, [r4, #1012] @ 0x3f4 │ │ │ │ lsls r1, r0, #4 │ │ │ │ uxtb r3, r3 │ │ │ │ ldr.w r2, [r4, #1020] @ 0x3fc │ │ │ │ orr.w r1, r1, r3, lsl #8 │ │ │ │ ldr.w r3, [r4, #932] @ 0x3a4 │ │ │ │ @@ -193085,15 +193085,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ str.w r1, [r4, #932] @ 0x3a4 │ │ │ │ ldr.w r0, [r4, #928] @ 0x3a0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #280] @ (1ded90 ) │ │ │ │ ldr r2, [pc, #280] @ (1ded94 ) │ │ │ │ @@ -193101,26 +193101,26 @@ │ │ │ │ ldr r1, [pc, #280] @ (1ded98 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #268] @ (1ded9c ) │ │ │ │ add.w r3, r4, #16 │ │ │ │ ldr r1, [pc, #264] @ (1deda0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ded5c │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #240] @ (1deda4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ @@ -193168,57 +193168,57 @@ │ │ │ │ add.w r1, r5, #760 @ 0x2f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 1d1a34 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add.w r0, r5, #964 @ 0x3c4 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ str.w r3, [r5, #932] @ 0x3a4 │ │ │ │ - bl 40b054 │ │ │ │ + bl 40b044 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add.w r0, r5, #948 @ 0x3b4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 40b054 │ │ │ │ + b.w 40b044 │ │ │ │ ldr r5, [pc, #80] @ (1dedb0 ) │ │ │ │ add.w r3, r4, #28 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ add r5, pc │ │ │ │ movw r2, #339 @ 0x153 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsls r4, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r2, r3] │ │ │ │ + ldrsb r2, [r0, r3] │ │ │ │ movs r2, r6 │ │ │ │ - b.n 1dee00 │ │ │ │ + b.n 1dede0 │ │ │ │ movs r5, r4 │ │ │ │ - b.n 1dee2c │ │ │ │ + b.n 1dee0c │ │ │ │ movs r5, r4 │ │ │ │ - strb r0, [r7, #10] │ │ │ │ + strb r0, [r5, #10] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r1, #11] │ │ │ │ + strb r0, [r7, #10] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r0, #12] │ │ │ │ + strb r2, [r6, #11] │ │ │ │ movs r6, r4 │ │ │ │ bvc.n 1decdc │ │ │ │ movs r5, r6 │ │ │ │ - strb r2, [r3, #10] │ │ │ │ + strb r2, [r1, #10] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r1, #8] │ │ │ │ + strb r6, [r7, #7] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ @@ -193248,25 +193248,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r4, r1, #948 @ 0x3b4 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 40b3e0 │ │ │ │ + bl 40b3d0 │ │ │ │ cbnz r0, 1dee54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r1, #1080] @ 0x438 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ str.w r3, [r1, #1080] @ 0x438 │ │ │ │ - bl 40b1a0 │ │ │ │ + bl 40b190 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40b3e0 │ │ │ │ + bl 40b3d0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1dedf0 │ │ │ │ ldr.w r2, [r1, #1080] @ 0x438 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str.w r2, [r1, #1080] @ 0x438 │ │ │ │ @@ -193294,32 +193294,32 @@ │ │ │ │ orr.w r2, r2, #32 │ │ │ │ bic.w r3, r3, #9 │ │ │ │ orr.w r2, r2, #260 @ 0x104 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r2, [r4, #1012] @ 0x3f4 │ │ │ │ str.w r3, [r4, #1080] @ 0x438 │ │ │ │ add.w r0, r4, #964 @ 0x3c4 │ │ │ │ - bl 40b3e0 │ │ │ │ + bl 40b3d0 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r4, #964 @ 0x3c4 │ │ │ │ cbnz r3, 1deefa │ │ │ │ - bl 40b1a0 │ │ │ │ + bl 40b190 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r4, #944] @ 0x3b0 │ │ │ │ bl 1deb40 │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r4, #948 @ 0x3b4 │ │ │ │ - bl 40b3ec │ │ │ │ + bl 40b3dc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1dee82 │ │ │ │ uxtb r1, r7 │ │ │ │ add.w r0, r4, #948 @ 0x3b4 │ │ │ │ - bl 40b094 │ │ │ │ + bl 40b084 │ │ │ │ add.w r0, r4, #948 @ 0x3b4 │ │ │ │ - bl 40b3ec │ │ │ │ + bl 40b3dc │ │ │ │ ldr.w r3, [r4, #1080] @ 0x438 │ │ │ │ ldr.w r2, [r4, #1012] @ 0x3f4 │ │ │ │ cmp r0, #0 │ │ │ │ orr.w r0, r3, #2 │ │ │ │ orr.w r1, r2, #16 │ │ │ │ itt ne │ │ │ │ movne r3, r0 │ │ │ │ @@ -193342,45 +193342,45 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (1def78 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #68] @ (1def7c ) │ │ │ │ ldr r1, [pc, #68] @ (1def80 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 2c0078 │ │ │ │ + bl 2c0068 │ │ │ │ ldr r1, [pc, #60] @ (1def84 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2bed44 │ │ │ │ + bl 2bed34 │ │ │ │ ldr r3, [pc, #52] @ (1def88 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r5, r0] │ │ │ │ + strb r2, [r3, r0] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r7, [pc, #512] @ (1df178 ) │ │ │ │ + ldr r7, [pc, #448] @ (1df138 ) │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r7, #16] │ │ │ │ + strb r4, [r5, #16] │ │ │ │ movs r7, r4 │ │ │ │ stc2 15, cr15, [r5, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r5, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #160 @ 0xa0 │ │ │ │ movs r6, r6 │ │ │ │ bpl.n 1df034 │ │ │ │ @@ -193391,21 +193391,21 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #980 @ 0x3d4 │ │ │ │ blx 162294 │ │ │ │ add.w r0, r5, #948 @ 0x3b4 │ │ │ │ - bl 40b048 │ │ │ │ + bl 40b038 │ │ │ │ ldr.w r3, [r5, #1080] @ 0x438 │ │ │ │ add.w r0, r5, #964 @ 0x3c4 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r5, #1080] @ 0x438 │ │ │ │ - bl 40b048 │ │ │ │ + bl 40b038 │ │ │ │ ldr.w r3, [r5, #1080] @ 0x438 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ bic.w r3, r3, #8 │ │ │ │ mov r0, r5 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r1, [r5, #1092] @ 0x444 │ │ │ │ @@ -193421,15 +193421,15 @@ │ │ │ │ ldr.w r2, [r5, #940] @ 0x3ac │ │ │ │ bics r3, r1 │ │ │ │ ldr.w r0, [r2, r4, lsl #2] │ │ │ │ ite eq │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ adds r4, #1 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ ldrb.w r3, [r5, #936] @ 0x3a8 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 1deff8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -193446,23 +193446,23 @@ │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ ldr r1, [pc, #32] @ (1df06c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 1def8c │ │ │ │ - strh r6, [r0, r4] │ │ │ │ + strh r6, [r6, r3] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r0, [r0, #112] @ 0x70 │ │ │ │ + ldr r0, [r6, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r2, #112] @ 0x70 │ │ │ │ + ldr r2, [r0, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -193527,30 +193527,30 @@ │ │ │ │ lsls r3, r5 │ │ │ │ ldr.w r0, [r2, r5, lsl #2] │ │ │ │ adds r5, #1 │ │ │ │ bics r3, r1 │ │ │ │ ite eq │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ ldrb.w r3, [r4, #936] @ 0x3a8 │ │ │ │ cmp r5, r3 │ │ │ │ blt.n 1df12a │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 1debf4 │ │ │ │ ldr.w r3, [r4, #1080] @ 0x438 │ │ │ │ add.w r0, r4, #964 @ 0x3c4 │ │ │ │ uxtb r1, r5 │ │ │ │ mov r5, r0 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #1080] @ 0x438 │ │ │ │ - bl 40b094 │ │ │ │ + bl 40b084 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40b3ec │ │ │ │ + bl 40b3dc │ │ │ │ cbz r0, 1df184 │ │ │ │ ldr.w r3, [r4, #1080] @ 0x438 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str.w r3, [r4, #1080] @ 0x438 │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ lsls r0, r3, #23 │ │ │ │ bmi.n 1df0ac │ │ │ │ @@ -193576,31 +193576,31 @@ │ │ │ │ ldr.w r3, [r4, #1012] @ 0x3f4 │ │ │ │ mov r0, r4 │ │ │ │ eors r3, r5 │ │ │ │ str.w r3, [r4, #1012] @ 0x3f4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 1debf4 │ │ │ │ add.w r0, r4, #964 @ 0x3c4 │ │ │ │ - bl 40b048 │ │ │ │ + bl 40b038 │ │ │ │ ldr.w r3, [r4, #1080] @ 0x438 │ │ │ │ bic.w r3, r3, #8 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #1080] @ 0x438 │ │ │ │ b.n 1df1a2 │ │ │ │ add.w r0, r4, #948 @ 0x3b4 │ │ │ │ - bl 40b048 │ │ │ │ + bl 40b038 │ │ │ │ ldr.w r3, [r4, #1080] @ 0x438 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #1080] @ 0x438 │ │ │ │ b.n 1df19e │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1df210 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ bcc.n 1df2e0 │ │ │ │ movs r5, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -193639,19 +193639,19 @@ │ │ │ │ it eq │ │ │ │ orreq.w ip, ip, #1 │ │ │ │ cmp r2, lr │ │ │ │ bcc.n 1df26e │ │ │ │ ldr.w r0, [r0, #928] @ 0x3a0 │ │ │ │ mov r1, ip │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ ldr.w r0, [r0, #928] @ 0x3a0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2c12dc │ │ │ │ + b.w 2c12cc │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsrs r3, r2, #4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -193752,15 +193752,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #71 @ 0x47 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ mov r2, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1df484 │ │ │ │ mov r6, r0 │ │ │ │ ldrb.w r0, [r0, #932] @ 0x3a4 │ │ │ │ rsb r0, r0, #2 │ │ │ │ lsls r0, r0, #5 │ │ │ │ @@ -193819,56 +193819,56 @@ │ │ │ │ ldr r1, [pc, #108] @ (1df4d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 1d1a34 │ │ │ │ ldr r6, [pc, #80] @ (1df4d8 ) │ │ │ │ add.w r3, r5, #16 │ │ │ │ movs r2, #233 @ 0xe9 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ b.n 1df434 │ │ │ │ - ldr r2, [r7, #64] @ 0x40 │ │ │ │ + ldr r2, [r5, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #856] @ (1df814 ) │ │ │ │ + ldr r7, [pc, #792] @ (1df7d4 ) │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [r1, #68] @ 0x44 │ │ │ │ + ldr r4, [r7, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - ldr r0, [r7, #56] @ 0x38 │ │ │ │ + ldr r0, [r5, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ bne.n 1df524 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r7, [pc, #168] @ (1df578 ) │ │ │ │ + ldr r7, [pc, #104] @ (1df538 ) │ │ │ │ movs r2, r6 │ │ │ │ - bhi.n 1df56c │ │ │ │ + bhi.n 1df54c │ │ │ │ movs r5, r4 │ │ │ │ - bhi.n 1df598 │ │ │ │ + bhi.n 1df578 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [r1, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1df520 │ │ │ │ sub sp, #12 │ │ │ │ @@ -193876,30 +193876,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1df528 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #32] @ (1df52c ) │ │ │ │ ldr r1, [pc, #36] @ (1df530 ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2bed44 │ │ │ │ + b.w 2bed34 │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #616] @ (1df78c ) │ │ │ │ + ldr r6, [pc, #552] @ (1df74c ) │ │ │ │ movs r2, r6 │ │ │ │ - ldr r1, [pc, #704] @ (1df7e8 ) │ │ │ │ + ldr r1, [pc, #640] @ (1df7a8 ) │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r5, #100] @ 0x64 │ │ │ │ + ldr r6, [r3, #100] @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ mcr2 15, 4, pc, cr11, cr15, {7} @ │ │ │ │ add r5, pc, #648 @ (adr r5, 1df7bc ) │ │ │ │ movs r6, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -193910,39 +193910,39 @@ │ │ │ │ movs r3, #71 @ 0x47 │ │ │ │ ldr r1, [pc, #60] @ (1df588 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #48] @ (1df58c ) │ │ │ │ ldr r1, [pc, #48] @ (1df590 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r1, r5, #928 @ 0x3a0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1d1984 │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #272] @ (1df694 ) │ │ │ │ + ldr r6, [pc, #208] @ (1df654 ) │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [r4, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r6, #40] @ 0x28 │ │ │ │ + ldr r6, [r4, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - bvc.n 1df634 │ │ │ │ + bvc.n 1df614 │ │ │ │ movs r5, r4 │ │ │ │ - bvc.n 1df664 │ │ │ │ + bvc.n 1df644 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001df594 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -194009,31 +194009,31 @@ │ │ │ │ lsls r1, r0, #1 │ │ │ │ bcc.n 1df60c │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 1df74c │ │ │ │ movs r6, r6 │ │ │ │ - ldr r6, [r1, #36] @ 0x24 │ │ │ │ + ldr r6, [r7, #32] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001df658 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #20] @ (1df67c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r4, [r5, #32] │ │ │ │ + ldr r4, [r3, #32] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001df680 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194042,28 +194042,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (1df6c0 ) │ │ │ │ movs r2, #26 │ │ │ │ ldr r1, [pc, #40] @ (1df6c4 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [pc, #240] @ (1df7b4 ) │ │ │ │ + ldr r5, [pc, #176] @ (1df774 ) │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [r3, #32] │ │ │ │ + ldr r2, [r1, #32] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001df6c8 : │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -194094,28 +194094,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (1df724 ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #40] @ (1df728 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r0, #32] │ │ │ │ + ldr r2, [r6, #28] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [pc, #128] @ (1df7a8 ) │ │ │ │ + ldr r5, [pc, #64] @ (1df768 ) │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [r4, #28] │ │ │ │ + ldr r2, [r2, #28] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001df72c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194125,29 +194125,29 @@ │ │ │ │ movs r2, #7 │ │ │ │ ldr r3, [pc, #40] @ (1df770 ) │ │ │ │ ldr r1, [pc, #44] @ (1df774 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [pc, #856] @ (1dfacc ) │ │ │ │ + ldr r4, [pc, #792] @ (1dfa8c ) │ │ │ │ movs r2, r6 │ │ │ │ - ldr r0, [r3, #24] │ │ │ │ + ldr r0, [r1, #24] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001df778 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194157,29 +194157,29 @@ │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #44] @ (1df7c0 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #7 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r5, #20] │ │ │ │ + ldr r6, [r3, #20] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [pc, #560] @ (1df9f0 ) │ │ │ │ + ldr r4, [pc, #496] @ (1df9b0 ) │ │ │ │ movs r2, r6 │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ + ldr r0, [r0, #20] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001df7c4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194189,29 +194189,29 @@ │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #44] @ (1df80c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #7 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ + ldr r2, [r2, #16] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [pc, #256] @ (1df90c ) │ │ │ │ + ldr r4, [pc, #192] @ (1df8cc ) │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [r0, #16] │ │ │ │ + ldr r4, [r6, #12] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001df810 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194221,29 +194221,29 @@ │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #44] @ (1df858 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #12] │ │ │ │ + ldr r6, [r0, #12] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [pc, #968] @ (1dfc20 ) │ │ │ │ + ldr r3, [pc, #904] @ (1dfbe0 ) │ │ │ │ movs r2, r6 │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001df85c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194253,29 +194253,29 @@ │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #44] @ (1df8a4 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #7 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [pc, #768] @ (1dfba4 ) │ │ │ │ + ldr r3, [pc, #704] @ (1dfb64 ) │ │ │ │ movs r2, r6 │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ + ldr r0, [r1, #8] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001df8a8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194286,28 +194286,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (1df8f0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #12 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r3, [pc, #472] @ (1dfac4 ) │ │ │ │ + ldr r3, [pc, #408] @ (1dfa84 ) │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ + ldr r4, [r3, #4] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r1, #4] │ │ │ │ + ldr r4, [r7, #0] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001df8f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194318,28 +194318,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (1df93c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movs r2, #18 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r3, [pc, #168] @ (1df9e0 ) │ │ │ │ + ldr r3, [pc, #104] @ (1df9a0 ) │ │ │ │ movs r2, r6 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ + str r0, [r6, #124] @ 0x7c │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001df940 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194350,104 +194350,104 @@ │ │ │ │ ldr r1, [pc, #44] @ (1df988 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ movs r2, #23 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [pc, #888] @ (1dfcfc ) │ │ │ │ + ldr r2, [pc, #824] @ (1dfcbc ) │ │ │ │ movs r2, r6 │ │ │ │ - str r4, [r2, #124] @ 0x7c │ │ │ │ + str r4, [r0, #124] @ 0x7c │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r6, #120] @ 0x78 │ │ │ │ + str r4, [r4, #120] @ 0x78 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r1, #0] │ │ │ │ mov r8, r1 │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 1df9c6 │ │ │ │ ldr r7, [pc, #136] @ (1dfa30 ) │ │ │ │ ldr r6, [pc, #140] @ (1dfa34 ) │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ b.n 1df9b2 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1df9ae │ │ │ │ ldr r1, [pc, #112] @ (1dfa38 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r4, [r8, #8] │ │ │ │ cbz r4, 1dfa02 │ │ │ │ ldr r7, [pc, #100] @ (1dfa3c ) │ │ │ │ ldr r6, [pc, #100] @ (1dfa40 ) │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ b.n 1df9e4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1df9e0 │ │ │ │ ldr r1, [pc, #72] @ (1dfa44 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r8, #12] │ │ │ │ cbnz r3, 1dfa1c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #40] @ (1dfa48 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 385778 │ │ │ │ + b.w 385768 │ │ │ │ nop │ │ │ │ - str r4, [r6, #120] @ 0x78 │ │ │ │ + str r4, [r4, #120] @ 0x78 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf2120027 │ │ │ │ - add r0, pc, #488 @ (adr r0, 1dfc24 ) │ │ │ │ + addw r0, r2, #39 @ 0x27 │ │ │ │ + add r0, pc, #424 @ (adr r0, 1dfbe4 ) │ │ │ │ movs r5, r5 │ │ │ │ - str r2, [r0, #120] @ 0x78 │ │ │ │ + str r2, [r6, #116] @ 0x74 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf1e00027 │ │ │ │ - add r0, pc, #288 @ (adr r0, 1dfb68 ) │ │ │ │ + rsbs r0, r0, #39 @ 0x27 │ │ │ │ + add r0, pc, #224 @ (adr r0, 1dfb28 ) │ │ │ │ movs r5, r5 │ │ │ │ - str r4, [r7, #112] @ 0x70 │ │ │ │ + str r4, [r5, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001dfa4c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -194471,20 +194471,20 @@ │ │ │ │ ldr r6, [pc, #100] @ (1dfae8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1dfa86 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3e0598 │ │ │ │ + bl 3e0588 │ │ │ │ ldr r2, [pc, #72] @ (1dfaec ) │ │ │ │ ldr r3, [pc, #64] @ (1dfae4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -194500,26 +194500,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 244d58 │ │ │ │ b.n 1dfaa0 │ │ │ │ ldr r1, [pc, #28] @ (1dfaf0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1dfaa0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldmia r7!, {r1, r2, r4, r5} │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #112] @ 0x70 │ │ │ │ + str r0, [r0, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ ldmia r6, {r2, r4, r5, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ - str r4, [r5, #104] @ 0x68 │ │ │ │ + str r4, [r3, #104] @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001dfaf4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -194533,15 +194533,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ bl 1df72c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 1dfb64 │ │ │ │ mov r0, r4 │ │ │ │ bl 244d58 │ │ │ │ @@ -194563,307 +194563,307 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #860] @ (1dfec4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1dfeaa │ │ │ │ ldr r3, [pc, #840] @ (1dfec8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #840] @ (1dfecc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #836] @ (1dfed0 ) │ │ │ │ ldrh r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1dfe8e │ │ │ │ ldr r2, [pc, #820] @ (1dfed4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #820] @ (1dfed8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #812] @ (1dfedc ) │ │ │ │ ldr r2, [r6, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #41] @ 0x29 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1dfe88 │ │ │ │ ldr r2, [pc, #796] @ (1dfee0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #796] @ (1dfee4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1dfe82 │ │ │ │ ldr r2, [pc, #780] @ (1dfee8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #780] @ (1dfeec ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1dfe7c │ │ │ │ ldr r2, [pc, #764] @ (1dfef0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #764] @ (1dfef4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1dfe76 │ │ │ │ ldr r2, [pc, #748] @ (1dfef8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #748] @ (1dfefc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #43] @ 0x2b │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1dfe70 │ │ │ │ ldr r2, [pc, #732] @ (1dff00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #732] @ (1dff04 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1dfe6a │ │ │ │ ldr r2, [pc, #716] @ (1dff08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #716] @ (1dff0c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1dfe64 │ │ │ │ ldr r2, [pc, #700] @ (1dff10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #700] @ (1dff14 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1dfe5e │ │ │ │ ldr r2, [pc, #684] @ (1dff18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #684] @ (1dff1c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #676] @ (1dff20 ) │ │ │ │ ldrd r2, r3, [r6, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #668] @ (1dff24 ) │ │ │ │ ldrh r2, [r6, #38] @ 0x26 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #660] @ (1dff28 ) │ │ │ │ ldrb.w r2, [r6, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #648] @ (1dff2c ) │ │ │ │ ldr r2, [r6, #8] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #640] @ (1dff30 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #32] │ │ │ │ mov r9, r3 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cbz r5, 1dfce2 │ │ │ │ ldr r7, [pc, #628] @ (1dff34 ) │ │ │ │ ldr.w r8, [pc, #628] @ 1dff38 │ │ │ │ add r7, pc │ │ │ │ add r8, pc │ │ │ │ b.n 1dfcd2 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1dfcca │ │ │ │ ldr r1, [pc, #600] @ (1dff3c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r9, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1dfe9a │ │ │ │ ldr r1, [pc, #584] @ (1dff40 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [r6, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 1df98c │ │ │ │ ldr r1, [pc, #568] @ (1dff44 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 1df98c │ │ │ │ ldr r1, [pc, #556] @ (1dff48 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 1df98c │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1dfe56 │ │ │ │ ldr r1, [pc, #532] @ (1dff4c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #524] @ (1dff50 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #516] @ (1dff54 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #504] @ (1dff58 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #492] @ (1dff5c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #480] @ (1dff60 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #468] @ (1dff64 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldrb.w r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1dfe94 │ │ │ │ ldr r2, [pc, #448] @ (1dff68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #448] @ (1dff6c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #440] @ (1dff70 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #428] @ (1dff74 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #32] │ │ │ │ bl 1df98c │ │ │ │ ldr r1, [pc, #412] @ (1dff78 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #36] @ 0x24 │ │ │ │ bl 1df98c │ │ │ │ ldr r1, [pc, #396] @ (1dff7c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #40] @ 0x28 │ │ │ │ bl 1df98c │ │ │ │ ldr r1, [pc, #380] @ (1dff80 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ mov r9, r3 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cbz r5, 1dfe38 │ │ │ │ ldr r7, [pc, #364] @ (1dff84 ) │ │ │ │ ldr.w r8, [pc, #368] @ 1dff88 │ │ │ │ add r7, pc │ │ │ │ add r8, pc │ │ │ │ b.n 1dfe28 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1dfe20 │ │ │ │ ldr r1, [pc, #336] @ (1dff8c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r9, #4] │ │ │ │ cbz r3, 1dfe56 │ │ │ │ ldr r1, [pc, #324] @ (1dff90 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r9, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3e0610 │ │ │ │ + bl 3e0600 │ │ │ │ b.n 1dfb38 │ │ │ │ ldr r2, [pc, #308] @ (1dff94 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1dfc6e │ │ │ │ ldr r2, [pc, #304] @ (1dff98 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1dfc56 │ │ │ │ @@ -194891,152 +194891,152 @@ │ │ │ │ ldr r2, [pc, #288] @ (1dffb8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1dfdaa │ │ │ │ ldr r1, [pc, #288] @ (1dffbc ) │ │ │ │ mov r0, r4 │ │ │ │ ldrb.w r2, [r9, #5] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1dfcf6 │ │ │ │ ldr r3, [pc, #276] @ (1dffc0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 1dfb80 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldmia r6!, {r2, r3, r7} │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 3, cr0, cr2, cr7, {1} │ │ │ │ + cdp2 0, 2, cr0, cr2, cr7, {1} │ │ │ │ ldmia r6, {r2, r3, r4, r6} │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r4, [r7, #26] │ │ │ │ + ldrh r4, [r5, #26] │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [r4, #96] @ 0x60 │ │ │ │ + str r2, [r2, #96] @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r4, #96] @ 0x60 │ │ │ │ + str r4, [r2, #96] @ 0x60 │ │ │ │ + movs r6, r4 │ │ │ │ + str r4, [r5, #96] @ 0x60 │ │ │ │ + movs r6, r4 │ │ │ │ + add r8, fp │ │ │ │ + movs r2, r5 │ │ │ │ + str r6, [r6, #96] @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r7, #96] @ 0x60 │ │ │ │ + str r2, [r1, #100] @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ - add r8, sp │ │ │ │ + add ip, r6 │ │ │ │ movs r2, r5 │ │ │ │ - str r6, [r0, #100] @ 0x64 │ │ │ │ + str r2, [r2, #100] @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ + add ip, r3 │ │ │ │ + movs r2, r5 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ - add ip, r8 │ │ │ │ + add ip, r0 │ │ │ │ movs r2, r5 │ │ │ │ str r2, [r4, #100] @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ - add ip, r5 │ │ │ │ + add r4, sp │ │ │ │ movs r2, r5 │ │ │ │ str r2, [r5, #100] @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ - add ip, r2 │ │ │ │ + add r4, sl │ │ │ │ movs r2, r5 │ │ │ │ str r2, [r6, #100] @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, pc │ │ │ │ + add r4, r7 │ │ │ │ movs r2, r5 │ │ │ │ str r2, [r7, #100] @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, ip │ │ │ │ + add r4, r4 │ │ │ │ movs r2, r5 │ │ │ │ str r2, [r0, #104] @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, r9 │ │ │ │ + add r4, r1 │ │ │ │ movs r2, r5 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, r6 │ │ │ │ - movs r2, r5 │ │ │ │ - str r2, [r2, #104] @ 0x68 │ │ │ │ - movs r6, r4 │ │ │ │ - add r4, r3 │ │ │ │ - movs r2, r5 │ │ │ │ - str r2, [r3, #104] @ 0x68 │ │ │ │ - movs r6, r4 │ │ │ │ - str r6, [r5, #104] @ 0x68 │ │ │ │ + str r6, [r3, #104] @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r0, #108] @ 0x6c │ │ │ │ + str r4, [r6, #104] @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r2, #108] @ 0x6c │ │ │ │ + str r6, [r0, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r5, #108] @ 0x6c │ │ │ │ + str r2, [r3, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r0, #112] @ 0x70 │ │ │ │ + str r0, [r6, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r3, #72] @ 0x48 │ │ │ │ + str r0, [r1, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - cdp 0, 15, cr0, cr6, cr7, {1} │ │ │ │ - ldr r5, [sp, #376] @ 0x178 │ │ │ │ + cdp 0, 14, cr0, cr6, cr7, {1} │ │ │ │ + ldr r5, [sp, #312] @ 0x138 │ │ │ │ movs r5, r5 │ │ │ │ - str r2, [r4, #108] @ 0x6c │ │ │ │ + str r2, [r2, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r4, #108] @ 0x6c │ │ │ │ + str r4, [r2, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r4, #108] @ 0x6c │ │ │ │ + str r6, [r2, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r4, #108] @ 0x6c │ │ │ │ + str r4, [r2, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r4, #108] @ 0x6c │ │ │ │ + str r2, [r2, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r5, #108] @ 0x6c │ │ │ │ + str r2, [r3, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r6, #108] @ 0x6c │ │ │ │ + str r6, [r4, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r0, #112] @ 0x70 │ │ │ │ + str r2, [r6, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r1, #112] @ 0x70 │ │ │ │ + str r6, [r7, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r3, #112] @ 0x70 │ │ │ │ + str r2, [r1, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r0, #14] │ │ │ │ + ldrh r0, [r6, #12] │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ + str r6, [r1, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r4, #112] @ 0x70 │ │ │ │ + str r6, [r2, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r7, #112] @ 0x70 │ │ │ │ + str r0, [r5, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r6, #112] @ 0x70 │ │ │ │ + str r4, [r4, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r7, #112] @ 0x70 │ │ │ │ + str r0, [r5, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r7, #112] @ 0x70 │ │ │ │ + str r4, [r5, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r0, #52] @ 0x34 │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - stc 0, cr0, [r0, #156]! @ 0x9c │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ + ldc 0, cr0, [r0, #156] @ 0x9c │ │ │ │ + ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ movs r5, r5 │ │ │ │ - str r0, [r1, #112] @ 0x70 │ │ │ │ + str r0, [r7, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r1, #8] │ │ │ │ + ldrh r0, [r7, #6] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r2, [r0, #8] │ │ │ │ + ldrh r2, [r6, #6] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r7, #6] │ │ │ │ + ldrh r4, [r5, #6] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r6, #6] │ │ │ │ + ldrh r6, [r4, #6] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r6, #6] │ │ │ │ + ldrh r0, [r4, #6] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r2, [r5, #6] │ │ │ │ + ldrh r2, [r3, #6] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r4, #6] │ │ │ │ + ldrh r4, [r2, #6] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r3, #6] │ │ │ │ + ldrh r6, [r1, #6] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r3, #6] │ │ │ │ + ldrh r0, [r1, #6] │ │ │ │ movs r5, r4 │ │ │ │ - rors r2, r6 │ │ │ │ + rors r2, r4 │ │ │ │ movs r2, r5 │ │ │ │ - str r2, [r3, #80] @ 0x50 │ │ │ │ + str r2, [r1, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ - rsbs r0, r4, #40 @ 0x28 │ │ │ │ + rsb r0, r4, #40 @ 0x28 │ │ │ │ │ │ │ │ 001dffc4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #316] @ (1e0110 ) │ │ │ │ @@ -195050,20 +195050,20 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr r1, [pc, #292] @ (1e011c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ mov r2, sp │ │ │ │ uxth r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1df778 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 1e003e │ │ │ │ mov r0, r4 │ │ │ │ @@ -195086,126 +195086,126 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #228] @ (1e0124 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #216] @ (1e0128 ) │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #208] @ (1e012c ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #200] @ (1e0130 ) │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #188] @ (1e0134 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #184] @ (1e0138 ) │ │ │ │ ldrd r2, r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #172] @ (1e013c ) │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #164] @ (1e0140 ) │ │ │ │ ldrd r2, r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #152] @ (1e0144 ) │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #144] @ (1e0148 ) │ │ │ │ ldrd r2, r3, [r5, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #136] @ (1e014c ) │ │ │ │ ldrd r2, r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #124] @ (1e0150 ) │ │ │ │ ldr r2, [r5, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #116] @ (1e0154 ) │ │ │ │ ldrd r2, r3, [r5, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #108] @ (1e0158 ) │ │ │ │ ldrd r2, r3, [r5, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #96] @ (1e015c ) │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3e073c │ │ │ │ + bl 3e072c │ │ │ │ b.n 1e0016 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - vld4.8 {d16-d19}, [r6 :128], r7 │ │ │ │ - ldr r4, [pc, #0] @ (1e0120 ) │ │ │ │ + ldr??.w r0, [r6, r7, lsl #2] │ │ │ │ + ldr r3, [pc, #960] @ (1e04e0 ) │ │ │ │ movs r3, r5 │ │ │ │ ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r6, r6 │ │ │ │ - strh r2, [r4, #52] @ 0x34 │ │ │ │ + strh r2, [r2, #52] @ 0x34 │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [r4, #80] @ 0x50 │ │ │ │ + str r6, [r2, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r7, #80] @ 0x50 │ │ │ │ + str r6, [r5, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r2, #84] @ 0x54 │ │ │ │ + str r0, [r0, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r4, #84] @ 0x54 │ │ │ │ + str r4, [r2, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r4, #84] @ 0x54 │ │ │ │ + str r4, [r2, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r5, #84] @ 0x54 │ │ │ │ + str r6, [r3, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r7, #84] @ 0x54 │ │ │ │ + str r4, [r5, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r1, #88] @ 0x58 │ │ │ │ + str r2, [r7, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r2, #88] @ 0x58 │ │ │ │ + str r6, [r0, #88] @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r4, #88] @ 0x58 │ │ │ │ + str r4, [r2, #88] @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ + str r2, [r4, #88] @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r7, #88] @ 0x58 │ │ │ │ + str r6, [r5, #88] @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r1, #92] @ 0x5c │ │ │ │ + str r4, [r7, #88] @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r3, #92] @ 0x5c │ │ │ │ + str r2, [r1, #92] @ 0x5c │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e0160 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -195220,20 +195220,20 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr r1, [pc, #336] @ (1e02e4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ mov r2, sp │ │ │ │ uxth r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1df7c4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 1e01dc │ │ │ │ mov r0, r4 │ │ │ │ @@ -195256,154 +195256,154 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #268] @ (1e02ec ) │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #260] @ (1e02f0 ) │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #252] @ (1e02f4 ) │ │ │ │ ldrh r2, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #244] @ (1e02f8 ) │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #236] @ (1e02fc ) │ │ │ │ ldrh r2, [r5, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #228] @ (1e0300 ) │ │ │ │ ldrh r2, [r5, #58] @ 0x3a │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r5, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e02ac │ │ │ │ ldr r2, [pc, #212] @ (1e0304 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #212] @ (1e0308 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r5, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1e02b2 │ │ │ │ ldrb.w r3, [r5, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1e02c6 │ │ │ │ ldr r1, [pc, #188] @ (1e030c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #184] @ (1e0310 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #176] @ (1e0314 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #168] @ (1e0318 ) │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #160] @ (1e031c ) │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #148] @ (1e0320 ) │ │ │ │ ldrd r2, r3, [r5, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #140] @ (1e0324 ) │ │ │ │ ldrd r2, r3, [r5, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3e0700 │ │ │ │ + bl 3e06f0 │ │ │ │ b.n 1e01b2 │ │ │ │ ldr r2, [pc, #120] @ (1e0328 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1e0232 │ │ │ │ ldr r1, [pc, #120] @ (1e032c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r5, #50] @ 0x32 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r5, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e024c │ │ │ │ ldr r1, [pc, #104] @ (1e0330 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r5, #54] @ 0x36 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1e024c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldmia r0!, {r1, r5} │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7ca0027 │ │ │ │ - ldr r2, [pc, #400] @ (1e0478 ) │ │ │ │ + @ instruction: 0xf7ba0027 │ │ │ │ + ldr r2, [pc, #336] @ (1e0438 ) │ │ │ │ movs r3, r5 │ │ │ │ stmia r7!, {r1, r5, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r0, #40] @ 0x28 │ │ │ │ + strh r4, [r6, #38] @ 0x26 │ │ │ │ movs r5, r4 │ │ │ │ + str r0, [r6, #76] @ 0x4c │ │ │ │ + movs r6, r4 │ │ │ │ str r0, [r0, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ str r0, [r2, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ str r0, [r4, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ str r0, [r6, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r0, #84] @ 0x54 │ │ │ │ - movs r6, r4 │ │ │ │ - subs r6, #88 @ 0x58 │ │ │ │ + subs r6, #72 @ 0x48 │ │ │ │ movs r2, r5 │ │ │ │ - str r6, [r0, #84] @ 0x54 │ │ │ │ + str r6, [r6, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r1, #56] @ 0x38 │ │ │ │ + str r4, [r7, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r6, #84] @ 0x54 │ │ │ │ + str r4, [r4, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r0, #88] @ 0x58 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r1, #88] @ 0x58 │ │ │ │ + str r4, [r7, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r3, #88] @ 0x58 │ │ │ │ + str r0, [r1, #88] @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r5, #88] @ 0x58 │ │ │ │ + str r2, [r3, #88] @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r7, #88] @ 0x58 │ │ │ │ + str r4, [r5, #88] @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r7, #36] @ 0x24 │ │ │ │ + strh r2, [r5, #36] @ 0x24 │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [r4, #76] @ 0x4c │ │ │ │ + str r0, [r2, #76] @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r5, #76] @ 0x4c │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e0334 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -195418,27 +195418,27 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr r1, [pc, #432] @ (1e051c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ ldr r1, [pc, #424] @ (1e0520 ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca54 │ │ │ │ + bl 3fca44 │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ uxth r3, r2 │ │ │ │ adds r2, #1 │ │ │ │ uxth r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ @@ -195467,172 +195467,172 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #336] @ (1e0528 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #328] @ (1e052c ) │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #316] @ (1e0530 ) │ │ │ │ ldr.w r2, [fp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #308] @ (1e0534 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #300] @ (1e0538 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r5, [fp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 1e0496 │ │ │ │ ldr.w r8, [pc, #288] @ 1e053c │ │ │ │ ldr r6, [pc, #288] @ (1e0540 ) │ │ │ │ add r8, pc │ │ │ │ add r6, pc │ │ │ │ b.n 1e0434 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cbz r5, 1e0496 │ │ │ │ ldr r1, [pc, #280] @ (1e0544 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w ip, [r5, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r7, [ip, #8] │ │ │ │ ldrd r2, r3, [ip] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr.w r9, [r3, #12] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 1e0426 │ │ │ │ ldr r1, [pc, #240] @ (1e0548 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w sl, [pc, #240] @ 1e054c │ │ │ │ add r1, pc │ │ │ │ add sl, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1e0470 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r9, [r9] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 1e0468 │ │ │ │ ldr r1, [pc, #200] @ (1e0550 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1e042a │ │ │ │ ldr r1, [pc, #188] @ (1e0554 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #188] @ (1e0558 ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #188] @ (1e055c ) │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #184] @ (1e0560 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r3, [fp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r3, [fp, #12] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #2] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r3, [fp, #12] │ │ │ │ ldr r1, [pc, #144] @ (1e0564 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #136] @ (1e0568 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r3, [fp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r3, [fp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #2] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, fp │ │ │ │ - bl 3e0868 │ │ │ │ + bl 3e0858 │ │ │ │ b.n 1e03a8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ stmia r6!, {r2, r3, r6} │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5f40027 │ │ │ │ - ldr r0, [pc, #568] @ (1e0758 ) │ │ │ │ + @ instruction: 0xf5e40027 │ │ │ │ + ldr r0, [pc, #504] @ (1e0718 ) │ │ │ │ movs r3, r5 │ │ │ │ - ble.n 1e0430 │ │ │ │ + ble.n 1e0610 │ │ │ │ movs r0, r5 │ │ │ │ stmia r5!, {r2, r3, r5, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r1, #24] │ │ │ │ + strh r4, [r7, #22] │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [r1, #72] @ 0x48 │ │ │ │ + str r6, [r7, #68] @ 0x44 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ + str r4, [r0, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ + str r2, [r1, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r3, #72] @ 0x48 │ │ │ │ + str r4, [r1, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ + str r4, [r0, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r6, #11 │ │ │ │ + lsls r6, r4, #11 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1e0464 │ │ │ │ + b.n 1e0444 │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ + str r2, [r4, #68] @ 0x44 │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r0, 1e05c6 │ │ │ │ + cbnz r0, 1e05c2 │ │ │ │ movs r1, r5 │ │ │ │ - strh r6, [r1, #36] @ 0x24 │ │ │ │ + strh r6, [r7, #34] @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ - str r5, [sp, #672] @ 0x2a0 │ │ │ │ + str r5, [sp, #608] @ 0x260 │ │ │ │ movs r5, r5 │ │ │ │ - str r0, [r7, #64] @ 0x40 │ │ │ │ + str r0, [r5, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r0, #68] @ 0x44 │ │ │ │ + str r4, [r6, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r5, #64] @ 0x40 │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r5, #64] @ 0x40 │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r5, #64] @ 0x40 │ │ │ │ + str r6, [r3, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e056c : │ │ │ │ ldr r3, [pc, #8] @ (1e0578 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -195661,72 +195661,72 @@ │ │ │ │ bhi.n 1e0656 │ │ │ │ tbb [pc, r1] │ │ │ │ asrs r6, r1, #28 │ │ │ │ movs r5, #31 │ │ │ │ subs r7, #48 @ 0x30 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, #6 │ │ │ │ - bl 3daf48 │ │ │ │ + bl 3daf38 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1ccf88 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3daf48 │ │ │ │ + bl 3daf38 │ │ │ │ movs r0, #7 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 216018 │ │ │ │ movs r0, #1 │ │ │ │ - bl 3daf48 │ │ │ │ + bl 3daf38 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 216544 │ │ │ │ movs r0, #2 │ │ │ │ - bl 3daf48 │ │ │ │ + bl 3daf38 │ │ │ │ movs r0, #0 │ │ │ │ blx 162844 │ │ │ │ bl 215bcc │ │ │ │ movs r0, #3 │ │ │ │ - bl 3daf48 │ │ │ │ + bl 3daf38 │ │ │ │ movs r0, #13 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 215bf8 │ │ │ │ movs r0, #4 │ │ │ │ - bl 3daf48 │ │ │ │ + bl 3daf38 │ │ │ │ ldr r3, [pc, #100] @ (1e0674 ) │ │ │ │ ldr r0, [pc, #100] @ (1e0678 ) │ │ │ │ movs r2, #22 │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1602e0 │ │ │ │ movs r0, #5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 3daf48 │ │ │ │ + b.w 3daf38 │ │ │ │ ldr r3, [pc, #72] @ (1e067c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e05a0 │ │ │ │ ldr r3, [pc, #64] @ (1e0680 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1e05a0 │ │ │ │ ldr r0, [pc, #60] @ (1e0684 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 1e05a0 │ │ │ │ ldr r3, [pc, #48] @ (1e0688 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #48] @ (1e068c ) │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ @@ -195738,25 +195738,25 @@ │ │ │ │ movs r6, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ sxth r4, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #48] @ 0x30 │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ movs r3, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #44] @ 0x2c │ │ │ │ + str r2, [r0, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - subs r6, #62 @ 0x3e │ │ │ │ + subs r6, #46 @ 0x2e │ │ │ │ movs r2, r6 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r4, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e0690 : │ │ │ │ ldr r2, [pc, #68] @ (1e06d8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr.w ip, [pc, #68] @ 1e06dc │ │ │ │ add r2, pc │ │ │ │ @@ -195780,27 +195780,27 @@ │ │ │ │ ldr r3, [pc, #36] @ (1e06e8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1e06a8 │ │ │ │ ldr r0, [pc, #28] @ (1e06ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ nop │ │ │ │ cbz r0, 1e06e4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmia r2!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #40] @ 0x28 │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e06f0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -195810,17 +195810,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #18 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - subs r5, #174 @ 0xae │ │ │ │ + subs r5, #158 @ 0x9e │ │ │ │ movs r2, r6 │ │ │ │ - str r6, [r0, #40] @ 0x28 │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e071c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -195830,17 +195830,17 @@ │ │ │ │ movs r2, #24 │ │ │ │ add r3, pc │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ add r3, r2 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - subs r5, #130 @ 0x82 │ │ │ │ + subs r5, #114 @ 0x72 │ │ │ │ movs r2, r6 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r1, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e0748 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -195850,17 +195850,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #29 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - subs r5, #86 @ 0x56 │ │ │ │ + subs r5, #70 @ 0x46 │ │ │ │ movs r2, r6 │ │ │ │ - str r6, [r5, #32] │ │ │ │ + str r6, [r3, #32] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e0774 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -195870,17 +195870,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - subs r5, #42 @ 0x2a │ │ │ │ + subs r5, #26 │ │ │ │ movs r2, r6 │ │ │ │ - str r2, [r0, #32] │ │ │ │ + str r2, [r6, #28] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e07a0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -195890,17 +195890,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #39 @ 0x27 │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - subs r4, #254 @ 0xfe │ │ │ │ + subs r4, #238 @ 0xee │ │ │ │ movs r2, r6 │ │ │ │ - str r6, [r2, #28] │ │ │ │ + str r6, [r0, #28] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e07cc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -195910,17 +195910,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #50 @ 0x32 │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - subs r4, #210 @ 0xd2 │ │ │ │ + subs r4, #194 @ 0xc2 │ │ │ │ movs r2, r6 │ │ │ │ - str r2, [r5, #24] │ │ │ │ + str r2, [r3, #24] │ │ │ │ movs r6, r4 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -195967,15 +195967,15 @@ │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 162688 │ │ │ │ - subs r5, #8 │ │ │ │ + subs r4, #248 @ 0xf8 │ │ │ │ movs r2, r6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r3, #88] @ 0x58 │ │ │ │ cbz r2, 1e0894 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -196091,15 +196091,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ ldrd r0, r4, [r7, #56] @ 0x38 │ │ │ │ add r0, r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ ldr r2, [r7, #64] @ 0x40 │ │ │ │ subs r4, r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ cmp r4, r9 │ │ │ │ add r3, sp, #20 │ │ │ │ it cs │ │ │ │ movcs r4, r9 │ │ │ │ @@ -196243,21 +196243,21 @@ │ │ │ │ cbz r3, 1e0b28 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr r0, [r7, #8] │ │ │ │ blx r3 │ │ │ │ str r5, [r7, #0] │ │ │ │ ldr r0, [r7, #4] │ │ │ │ cbz r0, 1e0b34 │ │ │ │ - bl 3e4048 │ │ │ │ + bl 3e4038 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldr r4, [r7, #12] │ │ │ │ cbz r4, 1e0b48 │ │ │ │ mov r0, r4 │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #12] │ │ │ │ mov r0, r7 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 160878 │ │ │ │ @@ -196349,15 +196349,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #76] @ (1e0c6c ) │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 407cb0 │ │ │ │ + bl 407ca0 │ │ │ │ cmp r0, r4 │ │ │ │ ble.n 1e0c48 │ │ │ │ ldr r3, [pc, #64] @ (1e0c70 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #4] │ │ │ │ cbnz r4, 1e0c3a │ │ │ │ b.n 1e0c4a │ │ │ │ @@ -196369,27 +196369,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1e0c36 │ │ │ │ b.n 1e0bf4 │ │ │ │ bne.n 1e0c4e │ │ │ │ movs r4, #0 │ │ │ │ b.n 1e0bf4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 1e0c4a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #968 @ 0x3c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ pop {r3, r6, r7, pc} │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ pop {r5, r7, pc} │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r2, [r0, r6] │ │ │ │ + ldrb r2, [r6, r5] │ │ │ │ movs r6, r4 │ │ │ │ add r3, sp, #568 @ 0x238 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -196468,15 +196468,15 @@ │ │ │ │ ldr r2, [pc, #168] @ (1e0dcc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2072 @ 0x818 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -196498,15 +196498,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (1e0dd8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2077 @ 0x81d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1e0cde │ │ │ │ movs r1, #1 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ strb r1, [r0, #4] │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbz r3, 1e0dac │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ @@ -196529,25 +196529,25 @@ │ │ │ │ str.w ip, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1e0cda │ │ │ │ strb r1, [r0, #20] │ │ │ │ b.n 1e0d18 │ │ │ │ mov r2, r3 │ │ │ │ b.n 1e0d18 │ │ │ │ - subs r0, #24 │ │ │ │ + subs r0, #8 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r0, r2] │ │ │ │ + ldrb r6, [r6, r1] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r2, r2] │ │ │ │ + ldrb r2, [r0, r2] │ │ │ │ movs r6, r4 │ │ │ │ - adds r7, #210 @ 0xd2 │ │ │ │ + adds r7, #194 @ 0xc2 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r0, [r0, r1] │ │ │ │ + ldrb r0, [r6, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r2, r2] │ │ │ │ + ldrb r0, [r0, r2] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ sub sp, #8 │ │ │ │ @@ -196566,15 +196566,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1e0eae │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1e0e04 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ ldrb.w r2, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1e0eb6 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -196585,28 +196585,28 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1e0dfa │ │ │ │ ldr r3, [r4, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 41b7e4 │ │ │ │ + bl 41b7d4 │ │ │ │ ldrb.w r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1e0e22 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #56] @ 0x38 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldr r3, [pc, #128] @ (1e0eec ) │ │ │ │ strd r0, r1, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e0e22 │ │ │ │ ldr r3, [pc, #116] @ (1e0ef0 ) │ │ │ │ @@ -196619,21 +196619,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1e0e22 │ │ │ │ ldrd r0, r1, [r4, #48] @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ (1e0ef8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1e0e0a │ │ │ │ b.n 1e0e3c │ │ │ │ strb.w r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #48] @ (1e0eec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -196650,29 +196650,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1e0e22 │ │ │ │ ldr r0, [pc, #36] @ (1e0f00 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ nop │ │ │ │ cbnz r6, 1e0f54 │ │ │ │ movs r6, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, r6] │ │ │ │ + ldrh r2, [r7, r5] │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, r5] │ │ │ │ + ldrh r6, [r4, r5] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov r5, r0 │ │ │ │ @@ -196747,19 +196747,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1e0fc0 ) │ │ │ │ ldr r0, [pc, #20] @ (1e0fc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - adds r5, #140 @ 0x8c │ │ │ │ + adds r5, #124 @ 0x7c │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [r7, r7] │ │ │ │ + ldr r2, [r5, r7] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r5, r2] │ │ │ │ + ldrh r6, [r3, r2] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e0fc8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -196779,19 +196779,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1e1008 ) │ │ │ │ ldr r0, [pc, #20] @ (1e100c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - adds r5, #68 @ 0x44 │ │ │ │ + adds r5, #52 @ 0x34 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [r6, r6] │ │ │ │ + ldr r2, [r4, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r7, r1] │ │ │ │ + ldrh r6, [r5, r1] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e1010 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -196805,15 +196805,15 @@ │ │ │ │ ldrd r3, r1, [r4, #76] @ 0x4c │ │ │ │ add r3, r2 │ │ │ │ cmp r3, r1 │ │ │ │ bhi.n 1e1056 │ │ │ │ add r0, r2 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r1, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -196824,19 +196824,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1e1070 ) │ │ │ │ ldr r0, [pc, #20] @ (1e1074 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - adds r4, #220 @ 0xdc │ │ │ │ + adds r4, #204 @ 0xcc │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [r1, r5] │ │ │ │ + ldr r2, [r7, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r6, r0] │ │ │ │ + ldrh r2, [r4, r0] │ │ │ │ movs r6, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #88] @ 0x58 │ │ │ │ cbnz r3, 1e1090 │ │ │ │ @@ -197007,15 +197007,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adds r3, #162 @ 0xa2 │ │ │ │ + adds r3, #146 @ 0x92 │ │ │ │ movs r2, r6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r3, #88] @ 0x58 │ │ │ │ cbz r2, 1e1260 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -197123,15 +197123,15 @@ │ │ │ │ ldr r3, [pc, #8] @ (1e134c ) │ │ │ │ ldr r4, [r2, r3] │ │ │ │ b.n 1e1332 │ │ │ │ @ instruction: 0xb67c │ │ │ │ movs r6, r6 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r7, r6] │ │ │ │ + ldrsb r4, [r5, r6] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e1354 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -197190,15 +197190,15 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb628 │ │ │ │ movs r6, r6 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r2, r5] │ │ │ │ + ldrsb r6, [r0, r5] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ movs r6, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -197226,23 +197226,23 @@ │ │ │ │ bl 1e1354 │ │ │ │ ldr r1, [pc, #28] @ (1e1450 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 1e1354 │ │ │ │ b.n 1e1414 │ │ │ │ nop │ │ │ │ - ldrsb r2, [r5, r3] │ │ │ │ + ldrsb r2, [r3, r3] │ │ │ │ movs r6, r4 │ │ │ │ add r3, pc, #696 @ (adr r3, 1e1700 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r4, [r6, r4] │ │ │ │ + ldrsb r4, [r4, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r6, [r4, r3] │ │ │ │ + ldrsb r6, [r2, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r2, [r1, r4] │ │ │ │ + ldrsb r2, [r7, r3] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e1454 : │ │ │ │ cbnz r1, 1e1460 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -197343,41 +197343,41 @@ │ │ │ │ b.n 1e14e2 │ │ │ │ ldr r1, [pc, #68] @ (1e1594 ) │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ bl 1e1354 │ │ │ │ b.n 1e14c4 │ │ │ │ nop │ │ │ │ - ldrsb r4, [r7, r2] │ │ │ │ + ldrsb r4, [r5, r2] │ │ │ │ movs r6, r4 │ │ │ │ - vld4.8 {d16-d19}, [r6 :128], r5 │ │ │ │ - str r2, [r2, #68] @ 0x44 │ │ │ │ + ldr??.w r0, [r6, r5, lsl #2] │ │ │ │ + str r2, [r0, #68] @ 0x44 │ │ │ │ movs r5, r4 │ │ │ │ - ldrsb r4, [r2, r3] │ │ │ │ + ldrsb r4, [r0, r3] │ │ │ │ movs r6, r4 │ │ │ │ - cmp r6, #116 @ 0x74 │ │ │ │ + cmp r6, #100 @ 0x64 │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r3, #42] @ 0x2a │ │ │ │ + strh r2, [r1, #42] @ 0x2a │ │ │ │ movs r5, r5 │ │ │ │ - ldrsb r0, [r1, r2] │ │ │ │ - movs r6, r4 │ │ │ │ - ldrsb r0, [r7, r1] │ │ │ │ - movs r6, r4 │ │ │ │ ldrsb r0, [r7, r1] │ │ │ │ movs r6, r4 │ │ │ │ ldrsb r0, [r5, r1] │ │ │ │ movs r6, r4 │ │ │ │ ldrsb r0, [r5, r1] │ │ │ │ movs r6, r4 │ │ │ │ ldrsb r0, [r3, r1] │ │ │ │ movs r6, r4 │ │ │ │ - ldcl 0, cr0, [ip, #168] @ 0xa8 │ │ │ │ - ldrsb r6, [r4, r1] │ │ │ │ + ldrsb r0, [r3, r1] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r6, [r7, r0] │ │ │ │ + ldrsb r0, [r1, r1] │ │ │ │ + movs r6, r4 │ │ │ │ + stcl 0, cr0, [ip, #168] @ 0xa8 │ │ │ │ + ldrsb r6, [r2, r1] │ │ │ │ + movs r6, r4 │ │ │ │ + ldrsb r6, [r5, r0] │ │ │ │ movs r6, r4 │ │ │ │ ldr r3, [r0, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e1624 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -197437,19 +197437,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - cmp r7, #68 @ 0x44 │ │ │ │ + cmp r7, #52 @ 0x34 │ │ │ │ movs r2, r6 │ │ │ │ - strb r4, [r5, r6] │ │ │ │ + strb r4, [r3, r6] │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf7fc0025 │ │ │ │ + @ instruction: 0xf7ec0025 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r0 │ │ │ │ @@ -197503,19 +197503,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1e16e4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 1e1354 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 1e1678 │ │ │ │ blx 162688 │ │ │ │ - cmp r6, #126 @ 0x7e │ │ │ │ + cmp r6, #110 @ 0x6e │ │ │ │ movs r2, r6 │ │ │ │ - strb r2, [r1, r4] │ │ │ │ + strb r2, [r7, r3] │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf73c0025 │ │ │ │ + @ instruction: 0xf72c0025 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e17dc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #236] @ (1e17ec ) │ │ │ │ @@ -197561,15 +197561,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 1e1752 │ │ │ │ ldr r7, [r4, #60] @ 0x3c │ │ │ │ add.w r0, r5, sl │ │ │ │ mov r1, r7 │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ subs r6, r6, r5 │ │ │ │ mov sl, r1 │ │ │ │ bne.n 1e172a │ │ │ │ ldr r5, [r4, #88] @ 0x58 │ │ │ │ mov r6, fp │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str.w sl, [r4, #56] @ 0x38 │ │ │ │ @@ -197616,19 +197616,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - cmp r6, #50 @ 0x32 │ │ │ │ + cmp r6, #34 @ 0x22 │ │ │ │ movs r2, r6 │ │ │ │ - strb r4, [r5, r3] │ │ │ │ + strb r4, [r3, r3] │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf6f60025 │ │ │ │ + @ instruction: 0xf6e60025 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #372] @ (1e1980 ) │ │ │ │ sub sp, #12 │ │ │ │ add r3, pc │ │ │ │ @@ -197781,35 +197781,35 @@ │ │ │ │ b.n 1e18ce │ │ │ │ nop │ │ │ │ ... │ │ │ │ cbz r4, 1e19a6 │ │ │ │ movs r6, r6 │ │ │ │ adds r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #132 @ 0x84 │ │ │ │ + cmp r4, #116 @ 0x74 │ │ │ │ movs r2, r6 │ │ │ │ - strh r2, [r4, r5] │ │ │ │ + strh r2, [r2, r5] │ │ │ │ movs r6, r4 │ │ │ │ - adc.w r0, r0, #10813440 @ 0xa50000 │ │ │ │ - cmp r4, #88 @ 0x58 │ │ │ │ + @ instruction: 0xf5300025 │ │ │ │ + cmp r4, #72 @ 0x48 │ │ │ │ movs r2, r6 │ │ │ │ - strh r6, [r1, r5] │ │ │ │ + strh r6, [r7, r4] │ │ │ │ movs r6, r4 │ │ │ │ - adds.w r0, r4, #10813440 @ 0xa50000 │ │ │ │ - strh r6, [r3, r5] │ │ │ │ + add.w r0, r4, #10813440 @ 0xa50000 │ │ │ │ + strh r6, [r1, r5] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r4, r5] │ │ │ │ + strh r0, [r2, r5] │ │ │ │ movs r6, r4 │ │ │ │ movs r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #238 @ 0xee │ │ │ │ + cmp r3, #222 @ 0xde │ │ │ │ movs r2, r6 │ │ │ │ - strh r6, [r0, r4] │ │ │ │ + strh r6, [r6, r3] │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf4a80025 │ │ │ │ + eors.w r0, r8, #10813440 @ 0xa50000 │ │ │ │ │ │ │ │ 001e19b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ @@ -197847,21 +197847,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 162688 │ │ │ │ - cmp r3, #106 @ 0x6a │ │ │ │ + cmp r3, #90 @ 0x5a │ │ │ │ movs r2, r6 │ │ │ │ - cmp r3, #116 @ 0x74 │ │ │ │ + cmp r3, #100 @ 0x64 │ │ │ │ movs r2, r6 │ │ │ │ - cmp r3, #88 @ 0x58 │ │ │ │ + cmp r3, #72 @ 0x48 │ │ │ │ movs r2, r6 │ │ │ │ - cmp r3, #88 @ 0x58 │ │ │ │ + cmp r3, #72 @ 0x48 │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 001e1a38 : │ │ │ │ cbz r2, 1e1a7c │ │ │ │ ldrb r3, [r0, #4] │ │ │ │ mov ip, r1 │ │ │ │ cbnz r3, 1e1a6e │ │ │ │ @@ -197941,15 +197941,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r1, r7] │ │ │ │ + str r2, [r7, r6] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e1b1c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -198018,21 +198018,21 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr.w r3, [r9, #24] │ │ │ │ umull r6, r0, r0, r7 │ │ │ │ mov r2, r3 │ │ │ │ mov fp, r3 │ │ │ │ mov r3, r5 │ │ │ │ umlal r0, ip, r7, r5 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ mov r2, fp │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ orrs.w r3, r0, sl │ │ │ │ beq.n 1e1c88 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r1, #16 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs.w r5, r5, sl │ │ │ │ it cc │ │ │ │ @@ -198103,38 +198103,38 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #12] │ │ │ │ subs r3, r2, #1 │ │ │ │ adc.w r1, r5, #4294967295 @ 0xffffffff │ │ │ │ adds.w r0, r3, fp │ │ │ │ adc.w r1, r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r0, [pc, #40] @ (1e1cfc ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ b.n 1e1c94 │ │ │ │ nop │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ movs r6, r6 │ │ │ │ movs r6, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, r0] │ │ │ │ + str r2, [r2, r0] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r4, r0] │ │ │ │ + str r6, [r2, r0] │ │ │ │ movs r6, r4 │ │ │ │ adds r0, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #968] @ (1e20c8 ) │ │ │ │ + ldr r7, [pc, #904] @ (1e2088 ) │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r3, [pc, #1048] @ 1e212c │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -198183,15 +198183,15 @@ │ │ │ │ mvn.w r0, #2147483648 @ 0x80000000 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cbz r3, 1e1d8e │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #32] │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 1e1b1c │ │ │ │ ldrb r1, [r0, #1] │ │ │ │ ldr r5, [r4, #88] @ 0x58 │ │ │ │ @@ -198318,15 +198318,15 @@ │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e1f66 │ │ │ │ ldr r1, [r4, #32] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ cmp r0, r9 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ it cs │ │ │ │ movcs r0, r9 │ │ │ │ mov fp, r0 │ │ │ │ cbz r5, 1e1f22 │ │ │ │ cbz r0, 1e1f22 │ │ │ │ @@ -198347,15 +198347,15 @@ │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ mov r2, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r9, [r4, #60] @ 0x3c │ │ │ │ adds r0, r6, r7 │ │ │ │ add sl, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r6, r1 │ │ │ │ subs.w r8, r8, r7 │ │ │ │ bne.n 1e1ee8 │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ @@ -198363,23 +198363,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ ldr r6, [r4, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ add r3, r0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, r7 │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ cmp fp, r7 │ │ │ │ ite ls │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ cmp r5, r6 │ │ │ │ it cc │ │ │ │ orrcc.w r3, r3, #1 │ │ │ │ @@ -198512,15 +198512,15 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ bne.n 1e2116 │ │ │ │ adds r0, r7, r6 │ │ │ │ subs r4, r4, r6 │ │ │ │ ldr.w r6, [fp, #60] @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ mov r7, r1 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1e204a │ │ │ │ mov r4, fp │ │ │ │ mov sl, r6 │ │ │ │ ldr r5, [r5, #124] @ 0x7c │ │ │ │ cmp r5, #0 │ │ │ │ @@ -198566,42 +198566,42 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r4, fp │ │ │ │ bl 1e1354 │ │ │ │ ldr.w sl, [fp, #60] @ 0x3c │ │ │ │ b.n 1e20ae │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - cmp r0, #32 │ │ │ │ + cmp r0, #16 │ │ │ │ movs r2, r6 │ │ │ │ add r4, sp, #432 @ 0x1b0 │ │ │ │ movs r6, r6 │ │ │ │ - str r6, [r0, r0] │ │ │ │ + ldr r7, [pc, #984] @ (1e2510 ) │ │ │ │ movs r6, r4 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0d00025 │ │ │ │ + @ instruction: 0xf0c00025 │ │ │ │ add r4, sp, #256 @ 0x100 │ │ │ │ movs r6, r6 │ │ │ │ - movs r5, #160 @ 0xa0 │ │ │ │ + movs r5, #144 @ 0x90 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r6, [pc, #184] @ (1e2204 ) │ │ │ │ + ldr r6, [pc, #120] @ (1e21c4 ) │ │ │ │ movs r6, r4 │ │ │ │ - cdp 0, 3, cr0, cr4, cr5, {1} │ │ │ │ - movs r5, #82 @ 0x52 │ │ │ │ + cdp 0, 2, cr0, cr4, cr5, {1} │ │ │ │ + movs r5, #66 @ 0x42 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r3, [pc, #736] @ (1e2438 ) │ │ │ │ + ldr r3, [pc, #672] @ (1e23f8 ) │ │ │ │ movs r6, r4 │ │ │ │ - cdp 0, 0, cr0, cr10, cr5, {1} │ │ │ │ - ldr r5, [pc, #424] @ (1e2308 ) │ │ │ │ + ldcl 0, cr0, [sl, #148]! @ 0x94 │ │ │ │ + ldr r5, [pc, #360] @ (1e22c8 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldcl 0, cr0, [r6, #148] @ 0x94 │ │ │ │ - movs r4, #126 @ 0x7e │ │ │ │ + stcl 0, cr0, [r6, #148] @ 0x94 │ │ │ │ + movs r4, #110 @ 0x6e │ │ │ │ movs r2, r6 │ │ │ │ - ldc 0, cr0, [r4, #-148]! @ 0xffffff6c │ │ │ │ - ldr r4, [pc, #536] @ (1e2388 ) │ │ │ │ + stc 0, cr0, [r4, #-148]! @ 0xffffff6c │ │ │ │ + ldr r4, [pc, #472] @ (1e2348 ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e2170 : │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1e21f6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -198654,19 +198654,19 @@ │ │ │ │ b.w 1e1354 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - movs r3, #100 @ 0x64 │ │ │ │ + movs r3, #84 @ 0x54 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [pc, #80] @ (1e225c ) │ │ │ │ + ldr r4, [pc, #16] @ (1e221c ) │ │ │ │ movs r6, r4 │ │ │ │ - ldc 0, cr0, [lr], {37} @ 0x25 │ │ │ │ + stc 0, cr0, [lr], {37} @ 0x25 │ │ │ │ │ │ │ │ 001e2210 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -198959,39 +198959,39 @@ │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ blx 162688 │ │ │ │ nop │ │ │ │ add r7, pc, #448 @ (adr r7, 1e26cc ) │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #210 @ 0xd2 │ │ │ │ + movs r2, #194 @ 0xc2 │ │ │ │ movs r2, r6 │ │ │ │ add r7, pc, #64 @ (adr r7, 1e2558 ) │ │ │ │ movs r6, r6 │ │ │ │ - ldr r3, [pc, #32] @ (1e253c ) │ │ │ │ + ldr r2, [pc, #992] @ (1e28fc ) │ │ │ │ movs r6, r4 │ │ │ │ - orns r0, lr, r5, asr #32 │ │ │ │ - movs r1, #162 @ 0xa2 │ │ │ │ + orn r0, lr, r5, asr #32 │ │ │ │ + movs r1, #146 @ 0x92 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [pc, #376] @ (1e26a0 ) │ │ │ │ + ldr r2, [pc, #312] @ (1e2660 ) │ │ │ │ movs r6, r4 │ │ │ │ - orrs.w r0, sl, r5, asr #32 │ │ │ │ - movs r1, #114 @ 0x72 │ │ │ │ + orr.w r0, sl, r5, asr #32 │ │ │ │ + movs r1, #98 @ 0x62 │ │ │ │ movs r2, r6 │ │ │ │ - movs r1, #10 │ │ │ │ + movs r0, #250 @ 0xfa │ │ │ │ movs r2, r6 │ │ │ │ - movs r0, #242 @ 0xf2 │ │ │ │ + movs r0, #226 @ 0xe2 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r1, [pc, #856] @ (1e2894 ) │ │ │ │ + ldr r1, [pc, #792] @ (1e2854 ) │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xe9ac0025 │ │ │ │ - ldr r1, [pc, #440] @ (1e26fc ) │ │ │ │ + @ instruction: 0xe99c0025 │ │ │ │ + ldr r1, [pc, #376] @ (1e26bc ) │ │ │ │ movs r6, r4 │ │ │ │ - ldmdb r8, {r0, r2, r5} │ │ │ │ - str r4, [sp, #824] @ 0x338 │ │ │ │ + stmdb r8, {r0, r2, r5} │ │ │ │ + str r4, [sp, #760] @ 0x2f8 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001e254c : │ │ │ │ cbz r0, 1e2550 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -199027,23 +199027,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ umull r4, r0, r3, r0 │ │ │ │ umlal r0, r2, r3, r1 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r3, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r1, r1, #0 │ │ │ │ @@ -199123,21 +199123,21 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ umull r6, r0, r0, r7 │ │ │ │ mov r2, r3 │ │ │ │ mov fp, r3 │ │ │ │ mov r3, r5 │ │ │ │ umlal r0, ip, r7, r5 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ mov r2, fp │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ orrs.w r3, r0, sl │ │ │ │ beq.n 1e2758 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r1, #16 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs.w r5, r5, sl │ │ │ │ it cc │ │ │ │ @@ -199213,38 +199213,38 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #12] │ │ │ │ subs r3, r2, #1 │ │ │ │ adc.w r1, r5, #4294967295 @ 0xffffffff │ │ │ │ adds.w r0, r3, fp │ │ │ │ adc.w r1, r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r0, [pc, #40] @ (1e27cc ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ b.n 1e2764 │ │ │ │ nop │ │ │ │ add r3, pc, #272 @ (adr r3, 1e28c8 ) │ │ │ │ movs r6, r6 │ │ │ │ adds r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, sl │ │ │ │ + cmp r6, r8 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r0, fp │ │ │ │ + cmp r0, r9 │ │ │ │ movs r6, r4 │ │ │ │ movs r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - bx r2 │ │ │ │ + bx r0 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #448] @ (1e29a4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -199432,43 +199432,43 @@ │ │ │ │ blx 16087c │ │ │ │ b.n 1e28c2 │ │ │ │ nop │ │ │ │ add r1, pc, #720 @ (adr r1, 1e2c78 ) │ │ │ │ movs r6, r6 │ │ │ │ movs r6, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #2 │ │ │ │ + adds r0, r0, #2 │ │ │ │ movs r2, r6 │ │ │ │ - muls r6, r5 │ │ │ │ + muls r6, r3 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1e2450 │ │ │ │ + b.n 1e2430 │ │ │ │ movs r5, r4 │ │ │ │ - adds r4, r4, #1 │ │ │ │ + adds r4, r2, #1 │ │ │ │ movs r2, r6 │ │ │ │ - muls r2, r3 │ │ │ │ + muls r2, r1 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1e2404 │ │ │ │ + b.n 1e23e4 │ │ │ │ movs r5, r4 │ │ │ │ - muls r2, r5 │ │ │ │ + muls r2, r3 │ │ │ │ movs r6, r4 │ │ │ │ - muls r4, r5 │ │ │ │ + muls r4, r3 │ │ │ │ movs r6, r4 │ │ │ │ adds r0, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r4, r7 │ │ │ │ + subs r6, r2, r7 │ │ │ │ movs r2, r6 │ │ │ │ - negs r0, r6 │ │ │ │ + negs r0, r4 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1e2320 │ │ │ │ + b.n 1e2300 │ │ │ │ movs r5, r4 │ │ │ │ - subs r2, r0, r7 │ │ │ │ + subs r2, r6, r6 │ │ │ │ movs r2, r6 │ │ │ │ - cmn r2, r3 │ │ │ │ + cmn r2, r1 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1e22e0 │ │ │ │ + b.n 1e22c0 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #632] @ (1e2c74 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -199563,15 +199563,15 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ blx r2 │ │ │ │ ldr.w r9, [sp, #16] │ │ │ │ ldr r7, [r4, #28] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ mov r8, r1 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1e2c5a │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 1e2b46 │ │ │ │ cmp r9, r7 │ │ │ │ bcc.w 1e2c14 │ │ │ │ @@ -199590,15 +199590,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r7 │ │ │ │ blx r3 │ │ │ │ add r8, sl │ │ │ │ ldrd r0, r7, [r4, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sl │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ ldr r2, [r4, #28] │ │ │ │ subs.w r9, r9, sl │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ bne.n 1e2af8 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [sp, #0] │ │ │ │ @@ -199743,42 +199743,42 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #568] @ 0x238 │ │ │ │ movs r6, r6 │ │ │ │ ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ movs r6, r6 │ │ │ │ subs r0, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r7, r6 │ │ │ │ + adds r0, r5, r6 │ │ │ │ movs r2, r6 │ │ │ │ - b.n 1e3104 │ │ │ │ + b.n 1e30e4 │ │ │ │ movs r5, r4 │ │ │ │ - bics r4, r4 │ │ │ │ + bics r4, r2 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, r3, r4 │ │ │ │ + adds r0, r1, r4 │ │ │ │ movs r2, r6 │ │ │ │ - cmn r6, r6 │ │ │ │ + cmn r6, r4 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1e3040 │ │ │ │ + b.n 1e3020 │ │ │ │ movs r5, r4 │ │ │ │ - adds r0, r3, r3 │ │ │ │ + adds r0, r1, r3 │ │ │ │ movs r2, r6 │ │ │ │ - subs r5, #70 @ 0x46 │ │ │ │ + subs r5, #54 @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - cmn r0, r4 │ │ │ │ + cmn r0, r2 │ │ │ │ movs r6, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #160] @ (1e2d5c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ add r3, pc │ │ │ │ mov r7, r3 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ @@ -199820,30 +199820,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1e2d02 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (1e2d6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1e2d02 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #864] @ 0x360 │ │ │ │ movs r6, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - negs r6, r0 │ │ │ │ + tst r6, r6 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ @@ -200053,90 +200053,90 @@ │ │ │ │ ldr r1, [r4, #20] │ │ │ │ str r2, [r1, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ b.n 1e2db4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbz r1, 1e2f6e │ │ │ │ mov r0, r6 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1e2e40 │ │ │ │ ldr r3, [pc, #152] @ (1e3008 ) │ │ │ │ mov.w r2, #1592 @ 0x638 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #144] @ (1e300c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #144] @ (1e3010 ) │ │ │ │ add.w r3, r3, #568 @ 0x238 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1e2f68 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r6, r6 │ │ │ │ - rors r4, r4 │ │ │ │ + rors r4, r2 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1e3000 │ │ │ │ + b.n 1e2fe0 │ │ │ │ movs r5, r4 │ │ │ │ - tst r4, r6 │ │ │ │ + tst r4, r4 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1e2fe0 │ │ │ │ + b.n 1e2fc0 │ │ │ │ movs r5, r4 │ │ │ │ ldr r3, [sp, #336] @ 0x150 │ │ │ │ movs r6, r6 │ │ │ │ - adcs r0, r7 │ │ │ │ + adcs r0, r5 │ │ │ │ movs r6, r4 │ │ │ │ - svc 152 @ 0x98 │ │ │ │ + svc 136 @ 0x88 │ │ │ │ movs r5, r4 │ │ │ │ - tst r2, r3 │ │ │ │ + tst r2, r1 │ │ │ │ movs r6, r4 │ │ │ │ - svc 124 @ 0x7c │ │ │ │ + svc 108 @ 0x6c │ │ │ │ movs r5, r4 │ │ │ │ - asrs r6, r1, #26 │ │ │ │ + asrs r6, r7, #25 │ │ │ │ movs r2, r6 │ │ │ │ - sbcs r4, r2 │ │ │ │ + sbcs r4, r0 │ │ │ │ movs r6, r4 │ │ │ │ - svc 70 @ 0x46 │ │ │ │ + svc 54 @ 0x36 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r4, r5, #25 │ │ │ │ + asrs r4, r3, #25 │ │ │ │ movs r2, r6 │ │ │ │ - adcs r2, r6 │ │ │ │ + adcs r2, r4 │ │ │ │ movs r6, r4 │ │ │ │ - svc 36 @ 0x24 │ │ │ │ + svc 20 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r2, r1, #25 │ │ │ │ + asrs r2, r7, #24 │ │ │ │ movs r2, r6 │ │ │ │ - adcs r0, r7 │ │ │ │ + adcs r0, r5 │ │ │ │ movs r6, r4 │ │ │ │ - svc 2 │ │ │ │ + udf #242 @ 0xf2 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r4, r5, #24 │ │ │ │ + asrs r4, r3, #24 │ │ │ │ movs r2, r6 │ │ │ │ - adcs r2, r3 │ │ │ │ + adcs r2, r1 │ │ │ │ movs r6, r4 │ │ │ │ - udf #228 @ 0xe4 │ │ │ │ + udf #212 @ 0xd4 │ │ │ │ movs r5, r4 │ │ │ │ - sbcs r2, r5 │ │ │ │ + sbcs r2, r3 │ │ │ │ movs r6, r4 │ │ │ │ - udf #212 @ 0xd4 │ │ │ │ + udf #196 @ 0xc4 │ │ │ │ movs r5, r4 │ │ │ │ bls.n 1e2f86 │ │ │ │ vmla.i q15, , d9[0] │ │ │ │ vaddl.u q15, d15, d9 │ │ │ │ vshr.u32 q15, , #1 │ │ │ │ - @ instruction: 0xffff15c2 │ │ │ │ + vsli.64 d17, d18, #63 @ 0x3f │ │ │ │ movs r2, r6 │ │ │ │ - sbcs r6, r1 │ │ │ │ + adcs r6, r7 │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, #36 @ 0x24 │ │ │ │ + subs r2, #20 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r7, [pc, #500] @ (1e321c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -200161,25 +200161,25 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 41b5a8 │ │ │ │ + bl 41b598 │ │ │ │ str r7, [r4, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 1e30fa │ │ │ │ ldr r3, [pc, #440] @ (1e3228 ) │ │ │ │ str r5, [r4, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r6, r0 │ │ │ │ bl 1e0bb4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1e31aa │ │ │ │ mov r1, r0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ @@ -200240,25 +200240,25 @@ │ │ │ │ ldr.w r8, [r6, r3] │ │ │ │ b.n 1e3150 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [r0, #4] │ │ │ │ blx 16087c │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ bl 1e0bb4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e2d70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e3098 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3e4048 │ │ │ │ + bl 3e4038 │ │ │ │ ldr.w r0, [r9, #8] │ │ │ │ str r6, [r4, #4] │ │ │ │ cbz r0, 1e3162 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r5, [r4, #4] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ str r3, [r7, #8] │ │ │ │ @@ -200272,29 +200272,29 @@ │ │ │ │ ldr r1, [pc, #224] @ (1e324c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #588 @ 0x24c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1769 @ 0x6e9 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #0 │ │ │ │ bl 1e0a6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #176] @ (1e3250 ) │ │ │ │ add r0, pc │ │ │ │ - bl 433d68 │ │ │ │ + bl 433d58 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r7, #12] │ │ │ │ b.n 1e304a │ │ │ │ ldr r1, [pc, #168] @ (1e3254 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ @@ -200322,15 +200322,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #140] @ (1e3274 ) │ │ │ │ add.w r3, r3, #588 @ 0x24c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ movw r2, #1755 @ 0x6db │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1e317e │ │ │ │ ldr r2, [pc, #120] @ (1e3278 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1e31da │ │ │ │ ldr r3, [pc, #120] @ (1e327c ) │ │ │ │ movw r2, #1765 @ 0x6e5 │ │ │ │ ldr r1, [pc, #116] @ (1e3280 ) │ │ │ │ @@ -200353,46 +200353,46 @@ │ │ │ │ movs r6, r6 │ │ │ │ str r5, [sp, #360] @ 0x168 │ │ │ │ movs r5, r6 │ │ │ │ strh r0, [r0, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xf69e0036 │ │ │ │ @ instruction: 0xf68e0036 │ │ │ │ - asrs r2, r2, #15 │ │ │ │ + asrs r2, r0, #15 │ │ │ │ movs r2, r6 │ │ │ │ - eors r0, r0 │ │ │ │ + ands r0, r6 │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, #56 @ 0x38 │ │ │ │ + subs r0, #40 @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ bls.n 1e31ba │ │ │ │ - @ instruction: 0xffff3f9a │ │ │ │ + @ instruction: 0xffff3f8a │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [pc, #568] @ (1e3494 ) │ │ │ │ + ldr r2, [pc, #504] @ (1e3454 ) │ │ │ │ movs r3, r5 │ │ │ │ - cmp r4, #248 @ 0xf8 │ │ │ │ + cmp r4, #232 @ 0xe8 │ │ │ │ movs r5, r4 │ │ │ │ - ands r4, r0 │ │ │ │ + subs r7, #244 @ 0xf4 │ │ │ │ movs r6, r4 │ │ │ │ - bgt.n 1e32dc │ │ │ │ + bgt.n 1e32bc │ │ │ │ movs r5, r4 │ │ │ │ - subs r7, #92 @ 0x5c │ │ │ │ + subs r7, #76 @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ - asrs r2, r3, #13 │ │ │ │ + asrs r2, r1, #13 │ │ │ │ movs r2, r6 │ │ │ │ - adds r7, #194 @ 0xc2 │ │ │ │ + adds r7, #178 @ 0xb2 │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #100 @ 0x64 │ │ │ │ + subs r7, #84 @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r4, #202 @ 0xca │ │ │ │ movs r5, r4 │ │ │ │ - asrs r0, r6, #12 │ │ │ │ + asrs r0, r4, #12 │ │ │ │ movs r2, r6 │ │ │ │ - adds r7, #158 @ 0x9e │ │ │ │ + adds r7, #142 @ 0x8e │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #128 @ 0x80 │ │ │ │ + subs r7, #112 @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e3288 : │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1e330e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -200445,19 +200445,19 @@ │ │ │ │ b.w 1e1354 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - asrs r4, r1, #9 │ │ │ │ + asrs r4, r7, #8 │ │ │ │ movs r2, r6 │ │ │ │ - subs r2, #252 @ 0xfc │ │ │ │ + subs r2, #236 @ 0xec │ │ │ │ movs r6, r4 │ │ │ │ - blt.n 1e3334 │ │ │ │ + bge.n 1e3314 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001e3328 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -200751,43 +200751,43 @@ │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ blx 162688 │ │ │ │ nop │ │ │ │ str r6, [sp, #352] @ 0x160 │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #6 │ │ │ │ + asrs r2, r5, #6 │ │ │ │ movs r2, r6 │ │ │ │ str r5, [sp, #992] @ 0x3e0 │ │ │ │ movs r6, r6 │ │ │ │ - subs r1, #240 @ 0xf0 │ │ │ │ + subs r1, #224 @ 0xe0 │ │ │ │ movs r6, r4 │ │ │ │ - bls.n 1e3704 │ │ │ │ + bls.n 1e36e4 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r2, r1, #2 │ │ │ │ + asrs r2, r7, #1 │ │ │ │ movs r2, r6 │ │ │ │ - subs r1, #70 @ 0x46 │ │ │ │ + subs r1, #54 @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - bls.n 1e36c8 │ │ │ │ + bls.n 1e36a8 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r2, r3, #1 │ │ │ │ + asrs r2, r1, #1 │ │ │ │ movs r2, r6 │ │ │ │ - lsrs r2, r6, #31 │ │ │ │ + lsrs r2, r4, #31 │ │ │ │ movs r2, r6 │ │ │ │ - lsrs r2, r3, #31 │ │ │ │ + lsrs r2, r1, #31 │ │ │ │ movs r2, r6 │ │ │ │ - subs r0, #190 @ 0xbe │ │ │ │ + subs r0, #174 @ 0xae │ │ │ │ movs r6, r4 │ │ │ │ - bhi.n 1e3580 │ │ │ │ + bhi.n 1e3560 │ │ │ │ movs r5, r4 │ │ │ │ - subs r0, #86 @ 0x56 │ │ │ │ + subs r0, #70 @ 0x46 │ │ │ │ movs r6, r4 │ │ │ │ - bhi.n 1e3660 │ │ │ │ + bvc.n 1e3640 │ │ │ │ movs r5, r4 │ │ │ │ - strh r6, [r6, #28] │ │ │ │ + strh r6, [r4, #28] │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001e3664 : │ │ │ │ cbz r0, 1e3668 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -200823,23 +200823,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ umull r4, r0, r3, r0 │ │ │ │ umlal r0, r2, r3, r1 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r3, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r1, r1, #0 │ │ │ │ @@ -200937,15 +200937,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ blx r1 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [r3, #32] │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ cmp r5, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ it cs │ │ │ │ movcs r7, #0 │ │ │ │ bcs.n 1e37f2 │ │ │ │ subs r3, r7, r5 │ │ │ │ subs r0, r0, r5 │ │ │ │ @@ -200958,15 +200958,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 1e6b88 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ add r0, r2 │ │ │ │ cmp r0, r3 │ │ │ │ it cs │ │ │ │ movcs r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ @@ -201052,29 +201052,29 @@ │ │ │ │ b.n 1e3840 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [sp, #504] @ 0x1f8 │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #254 @ 0xfe │ │ │ │ + subs r2, #238 @ 0xee │ │ │ │ movs r6, r4 │ │ │ │ - bvs.n 1e3884 │ │ │ │ + bvs.n 1e3864 │ │ │ │ movs r5, r4 │ │ │ │ str r2, [sp, #304] @ 0x130 │ │ │ │ movs r6, r6 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r0, #10] │ │ │ │ + strh r4, [r6, #8] │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r0, r6, #18 │ │ │ │ + lsrs r0, r4, #18 │ │ │ │ movs r2, r6 │ │ │ │ - adds r3, #20 │ │ │ │ + adds r3, #4 │ │ │ │ movs r6, r4 │ │ │ │ - bpl.n 1e39d8 │ │ │ │ + bpl.n 1e39b8 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001e390c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -201151,15 +201151,15 @@ │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ mov sl, r1 │ │ │ │ cmp r6, r1 │ │ │ │ bhi.n 1e3a86 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [r4, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, r2 │ │ │ │ it cs │ │ │ │ movcs r0, r2 │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ mov fp, r0 │ │ │ │ @@ -201247,29 +201247,29 @@ │ │ │ │ bl 1e1354 │ │ │ │ b.n 1e3950 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp, #464] @ 0x1d0 │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #20 │ │ │ │ + subs r1, #4 │ │ │ │ movs r6, r4 │ │ │ │ - bmi.n 1e3a34 │ │ │ │ + bmi.n 1e3a14 │ │ │ │ movs r5, r4 │ │ │ │ str r0, [sp, #264] @ 0x108 │ │ │ │ movs r6, r6 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r0, [r3, #29] │ │ │ │ + ldrb r0, [r1, #29] │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r4, r6, #10 │ │ │ │ + lsrs r4, r4, #10 │ │ │ │ movs r2, r6 │ │ │ │ - adds r7, #226 @ 0xe2 │ │ │ │ + adds r7, #210 @ 0xd2 │ │ │ │ movs r6, r4 │ │ │ │ - bcc.n 1e3ba8 │ │ │ │ + bcc.n 1e3b88 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001e3ad0 : │ │ │ │ cbz r0, 1e3b28 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -201514,15 +201514,15 @@ │ │ │ │ mov r7, r0 │ │ │ │ ldrd r6, r5, [r4, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add r6, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r7 │ │ │ │ str r6, [r4, #76] @ 0x4c │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ cmp r8, r7 │ │ │ │ str r1, [r4, #72] @ 0x48 │ │ │ │ bhi.n 1e3d16 │ │ │ │ subs r3, r5, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ bcc.n 1e3cdc │ │ │ │ @@ -201600,19 +201600,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1e3dcc ) │ │ │ │ ldr r0, [pc, #20] @ (1e3dd0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #680 @ 0x2a8 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - lsls r2, r0, #30 │ │ │ │ + lsls r2, r6, #29 │ │ │ │ movs r2, r6 │ │ │ │ - cmp r3, #240 @ 0xf0 │ │ │ │ + cmp r3, #224 @ 0xe0 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r4, #162 @ 0xa2 │ │ │ │ + cmp r4, #146 @ 0x92 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e3dd4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -201809,22 +201809,22 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e3f7c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #20] @ (1e3fb4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 1e3f7c │ │ │ │ ldrb r0, [r6, #1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xe8140036 │ │ │ │ - adds r3, #0 │ │ │ │ + adds r2, #240 @ 0xf0 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e3fb8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -202102,40 +202102,40 @@ │ │ │ │ ldr r2, [pc, #68] @ (1e429c ) │ │ │ │ add r3, r1 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr.w r2, [r2, r3, lsl #2] │ │ │ │ b.n 1e41b2 │ │ │ │ ldr r0, [pc, #56] @ (1e42a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ blx 162688 │ │ │ │ blx 162688 │ │ │ │ ldrh r2, [r0, #10] │ │ │ │ movs r6, r6 │ │ │ │ - lsls r0, r5, #17 │ │ │ │ + lsls r0, r3, #17 │ │ │ │ movs r2, r6 │ │ │ │ - adds r2, #2 │ │ │ │ + adds r1, #242 @ 0xf2 │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r4, {r2, r4, r6, r7} │ │ │ │ + ldmia r4!, {r2, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ strb r0, [r3, #25] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #8 │ │ │ │ + adds r0, #248 @ 0xf8 │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - cmp r2, #70 @ 0x46 │ │ │ │ + cmp r2, #54 @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r2, #74 @ 0x4a │ │ │ │ + cmp r2, #58 @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ movs r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #114 @ 0x72 │ │ │ │ + adds r0, #98 @ 0x62 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e42a4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -202645,15 +202645,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1e25ec │ │ │ │ mov r1, sp │ │ │ │ bl 1e0c74 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 1e47ee │ │ │ │ mov r0, r6 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #88] @ (1e4820 ) │ │ │ │ ldr r3, [pc, #80] @ (1e481c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -202715,32 +202715,32 @@ │ │ │ │ adds r5, #24 │ │ │ │ ldr.w r8, [pc, #244] @ 1e4950 │ │ │ │ ldr r7, [pc, #244] @ (1e4954 ) │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 1e48c0 │ │ │ │ - bl 3f926c │ │ │ │ + bl 3f925c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e4924 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e4918 │ │ │ │ ldr r3, [pc, #216] @ (1e4958 ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3e64f8 │ │ │ │ + bl 3e64e8 │ │ │ │ mov r0, sl │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r3, [pc, #200] @ (1e495c ) │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ bl 1e4784 │ │ │ │ @@ -202755,29 +202755,29 @@ │ │ │ │ str r0, [r1, #0] │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ cbz r0, 1e48f2 │ │ │ │ bl 1e0bb4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e48ba │ │ │ │ - bl 3fc57c │ │ │ │ + bl 3fc56c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ mov r0, r4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1e4868 │ │ │ │ - bl 3f926c │ │ │ │ + bl 3f925c │ │ │ │ mov sl, r0 │ │ │ │ b.n 1e487c │ │ │ │ ldr r2, [pc, #112] @ (1e4964 ) │ │ │ │ ldr r3, [pc, #76] @ (1e4944 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -202789,15 +202789,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ b.n 1e487c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (1e4968 ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ ldr r1, [pc, #64] @ (1e496c ) │ │ │ │ ldr r0, [pc, #68] @ (1e4970 ) │ │ │ │ add r3, pc │ │ │ │ @@ -202810,31 +202810,31 @@ │ │ │ │ movs r6, r6 │ │ │ │ strh r2, [r3, #10] │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, #10] │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xe9bc0029 │ │ │ │ - cmp r3, #14 │ │ │ │ + @ instruction: 0xe9ac0029 │ │ │ │ + cmp r2, #254 @ 0xfe │ │ │ │ movs r6, r4 │ │ │ │ - bcc.n 1e4a20 │ │ │ │ + bcc.n 1e4a00 │ │ │ │ movs r1, r5 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ udf #244 @ 0xf4 │ │ │ │ movs r6, r6 │ │ │ │ strh r2, [r4, #4] │ │ │ │ movs r6, r6 │ │ │ │ - ldc2 0, cr0, [r0], {49} @ 0x31 │ │ │ │ - lsrs r6, r5, #22 │ │ │ │ + stc2 0, cr0, [r0], {49} @ 0x31 │ │ │ │ + lsrs r6, r3, #22 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r4, r0, #23 │ │ │ │ + lsrs r4, r6, #22 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001e4974 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -202844,30 +202844,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160d60 │ │ │ │ ldr r3, [pc, #56] @ (1e49c8 ) │ │ │ │ add r5, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ bl 1e0bb4 │ │ │ │ cbz r0, 1e49a8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160d60 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #10 │ │ │ │ bne.n 1e4994 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - cmp r1, #244 @ 0xf4 │ │ │ │ + cmp r1, #228 @ 0xe4 │ │ │ │ movs r6, r4 │ │ │ │ strh r0, [r1, #0] │ │ │ │ movs r6, r6 │ │ │ │ movs r6, #60 @ 0x3c │ │ │ │ ... │ │ │ │ │ │ │ │ 001e49cc : │ │ │ │ @@ -202908,22 +202908,22 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r1, [pc, #136] @ (1e4ab0 ) │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ mov r4, r3 │ │ │ │ mov r2, r3 │ │ │ │ - bl 3f92e4 │ │ │ │ + bl 3f92d4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 3e64f8 │ │ │ │ + bl 3e64e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ bl 1e4784 │ │ │ │ movs r0, #8 │ │ │ │ blx 16056c │ │ │ │ @@ -202957,19 +202957,19 @@ │ │ │ │ nop │ │ │ │ ldrb r4, [r6, #30] │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r5, #30] │ │ │ │ movs r6, r6 │ │ │ │ - lsrs r0, r5, #4 │ │ │ │ + lsrs r0, r3, #4 │ │ │ │ movs r5, r4 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e4a98 │ │ │ │ + b.n 1e4a78 │ │ │ │ movs r1, r5 │ │ │ │ ble.n 1e4b40 │ │ │ │ movs r6, r6 │ │ │ │ ldrb r6, [r4, #28] │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 001e4abc : │ │ │ │ @@ -203126,15 +203126,15 @@ │ │ │ │ umull r0, r1, r0, r2 │ │ │ │ adds r0, r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ mla r1, r2, ip, r1 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -203155,15 +203155,15 @@ │ │ │ │ movw r3, #41248 @ 0xa120 │ │ │ │ movt r3, #7 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ adds r0, r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mul.w r0, r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -203185,15 +203185,15 @@ │ │ │ │ umull r0, r1, r0, r2 │ │ │ │ adds r0, r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ mla r1, r2, ip, r1 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mul.w r0, r4, r0 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 1e4d02 │ │ │ │ cmp r3, #1 │ │ │ │ it hi │ │ │ │ lslhi r0, r0, #1 │ │ │ │ @@ -203246,15 +203246,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (1e4dac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #752 @ 0x2f0 │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2251 @ 0x8cb │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -203266,23 +203266,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #732 @ 0x2dc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ bge.n 1e4ea0 │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xf7de0031 │ │ │ │ - movs r6, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf7ce0031 │ │ │ │ + movs r6, #48 @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - adds r2, r0, #1 │ │ │ │ + adds r2, r6, #0 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf7aa0031 │ │ │ │ - adds r0, r3, #0 │ │ │ │ + @ instruction: 0xf79a0031 │ │ │ │ + adds r0, r1, #0 │ │ │ │ movs r6, r4 │ │ │ │ - movs r5, #254 @ 0xfe │ │ │ │ + movs r5, #238 @ 0xee │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e4dbc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -203308,20 +203308,20 @@ │ │ │ │ ldr r1, [pc, #24] @ (1e4e10 ) │ │ │ │ ldr r0, [pc, #24] @ (1e4e14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #772 @ 0x304 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - add r2, pc, #632 @ (adr r2, 1e5084 ) │ │ │ │ + add r2, pc, #568 @ (adr r2, 1e5044 ) │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xf7420031 │ │ │ │ - subs r0, r6, r6 │ │ │ │ + @ instruction: 0xf7320031 │ │ │ │ + subs r0, r4, r6 │ │ │ │ movs r6, r4 │ │ │ │ - movs r5, #182 @ 0xb6 │ │ │ │ + movs r5, #166 @ 0xa6 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e4e18 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -203333,15 +203333,15 @@ │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #12] @ (1e4e48 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r2, [r1, #24] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001e4e4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -203350,15 +203350,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r4, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ strd r0, r1, [r4] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -203368,39 +203368,39 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ movs r0, #1 │ │ │ │ movs r4, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r6, #20] │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ sbc.w r3, r1, r3 │ │ │ │ mov r1, r4 │ │ │ │ umull r7, r0, r0, r2 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #80 @ (adr r3, 1e4f08 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #64 @ (adr r3, 1e4f08 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r6, #16] │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ sbc.w r1, r8, r3 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ cmp r1, r4 │ │ │ │ strd r0, r1, [r5, #16] │ │ │ │ itee lt │ │ │ │ movlt r0, r4 │ │ │ │ ldrge r4, [r6, #16] │ │ │ │ mulge r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ @@ -203446,18 +203446,18 @@ │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r4, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ strd r0, r1, [r4] │ │ │ │ b.n 1e4f30 │ │ │ │ - movs r4, #124 @ 0x7c │ │ │ │ + movs r4, #108 @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e4f74 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -203492,18 +203492,18 @@ │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r4, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ strd r0, r1, [r4] │ │ │ │ b.n 1e4f9e │ │ │ │ - movs r4, #8 │ │ │ │ + movs r3, #248 @ 0xf8 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e4fe8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -203525,24 +203525,24 @@ │ │ │ │ movs r0, #8 │ │ │ │ mov r6, r4 │ │ │ │ blx 162c0c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ cbz r3, 1e5044 │ │ │ │ - bl 3f5424 │ │ │ │ + bl 3f5414 │ │ │ │ ldr r3, [pc, #92] @ (1e508c ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3e64f8 │ │ │ │ + bl 3e64e8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r5, [r5, #4] │ │ │ │ strd r6, r3, [r4] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1e5018 │ │ │ │ ldr r2, [pc, #64] @ (1e5090 ) │ │ │ │ ldr r3, [pc, #48] @ (1e5084 ) │ │ │ │ @@ -203589,41 +203589,41 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r5, #0 │ │ │ │ add r7, pc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #1 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrd r0, r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r4, [r4, #12] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1e50b2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ str r4, [r5, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #104 @ 0x68 │ │ │ │ + movs r3, #88 @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e50e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #92] @ (1e5150 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ ldr r3, [pc, #88] @ (1e5154 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 1e513a │ │ │ │ movs r2, #0 │ │ │ │ b.n 1e510c │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -203654,15 +203654,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r0, [r7, #28] │ │ │ │ + str r0, [r5, #28] │ │ │ │ movs r5, r5 │ │ │ │ str r4, [r2, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 001e5158 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -203677,41 +203677,41 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #208] @ (1e525c ) │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #44100 @ 0xac44 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fca54 │ │ │ │ + bl 3fca44 │ │ │ │ ldr r1, [pc, #196] @ (1e5260 ) │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fca54 │ │ │ │ + bl 3fca44 │ │ │ │ ldr r1, [pc, #184] @ (1e5264 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #2 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fca54 │ │ │ │ + bl 3fca44 │ │ │ │ ldr r1, [pc, #172] @ (1e5268 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 1e4d10 │ │ │ │ cbz r0, 1e5230 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r0, #20 │ │ │ │ @@ -203749,45 +203749,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 1e5206 │ │ │ │ ldr r1, [pc, #60] @ (1e5278 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ b.n 1e5206 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r5, #0] │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #832 @ (adr r7, 1e559c ) │ │ │ │ + add r7, pc, #768 @ (adr r7, 1e555c ) │ │ │ │ movs r7, r4 │ │ │ │ - ldrsb.w r0, [sl, #37] @ 0x25 │ │ │ │ - lsls r2, r3 │ │ │ │ + vst1.8 {d0[1]}, [sl], r5 │ │ │ │ + lsls r2, r1 │ │ │ │ movs r2, r5 │ │ │ │ - movs r2, #110 @ 0x6e │ │ │ │ + movs r2, #94 @ 0x5e │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r7, r5] │ │ │ │ + ldrb r4, [r5, r5] │ │ │ │ movs r5, r4 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r0, [r2, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ strb r6, [r1, #30] │ │ │ │ movs r6, r6 │ │ │ │ - movs r1, #240 @ 0xf0 │ │ │ │ + movs r1, #224 @ 0xe0 │ │ │ │ movs r6, r4 │ │ │ │ cbz r2, 1e52d2 │ │ │ │ subs r2, #1 │ │ │ │ adds r1, #2 │ │ │ │ adds r0, #16 │ │ │ │ push {lr} │ │ │ │ ldrsb.w ip, [r1, #-2] │ │ │ │ @@ -204704,15 +204704,15 @@ │ │ │ │ subs r5, r2, #1 │ │ │ │ add.w r4, r0, #16 │ │ │ │ vldmia r6!, {s15} │ │ │ │ subs r5, #1 │ │ │ │ adds r4, #16 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 433b84 │ │ │ │ + bl 433b74 │ │ │ │ adds r3, r5, #1 │ │ │ │ strd r0, r1, [r4, #-32] │ │ │ │ strd r0, r1, [r4, #-24] │ │ │ │ bne.n 1e5c74 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -204741,20 +204741,20 @@ │ │ │ │ add.w r4, r0, #16 │ │ │ │ vldr s15, [r5, #-8] │ │ │ │ subs r6, #1 │ │ │ │ adds r5, #8 │ │ │ │ adds r4, #16 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 433b84 │ │ │ │ + bl 433b74 │ │ │ │ strd r0, r1, [r4, #-32] │ │ │ │ vldr s15, [r5, #-12] │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 433b84 │ │ │ │ + bl 433b74 │ │ │ │ adds r3, r6, #1 │ │ │ │ strd r0, r1, [r4, #-24] │ │ │ │ bne.n 1e5cde │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -204783,15 +204783,15 @@ │ │ │ │ ldrd r1, r0, [r4, #-12] │ │ │ │ subs r5, #1 │ │ │ │ ldr.w r3, [r4, #-16] │ │ │ │ adds r4, #16 │ │ │ │ ldr.w r2, [r4, #-20] │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ - bl 43397c │ │ │ │ + bl 43396c │ │ │ │ vmov s15, r0 │ │ │ │ adds r3, r5, #1 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vstmia r6!, {s15} │ │ │ │ bne.n 1e5d58 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ @@ -204817,23 +204817,23 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr s16, [pc, #96] @ 1e5e24 │ │ │ │ subs r6, r2, #1 │ │ │ │ add.w r5, r0, #8 │ │ │ │ add.w r4, r1, #16 │ │ │ │ ldrd r0, r1, [r4, #-16] │ │ │ │ - bl 43397c │ │ │ │ + bl 43396c │ │ │ │ vmov s15, r0 │ │ │ │ adds r5, #8 │ │ │ │ subs r6, #1 │ │ │ │ adds r4, #16 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vstr s15, [r5, #-16] │ │ │ │ ldrd r0, r1, [r4, #-24] │ │ │ │ - bl 43397c │ │ │ │ + bl 43396c │ │ │ │ vmov s15, r0 │ │ │ │ adds r3, r6, #1 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vstr s15, [r5, #-12] │ │ │ │ bne.n 1e5dce │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ @@ -205157,22 +205157,22 @@ │ │ │ │ subs r6, #1 │ │ │ │ adds r5, #8 │ │ │ │ adds r4, #16 │ │ │ │ rev r0, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s16, s15 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 433b84 │ │ │ │ + bl 433b74 │ │ │ │ strd r0, r1, [r4, #-32] │ │ │ │ ldr.w r0, [r5, #-12] │ │ │ │ rev r0, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s16, s15 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 433b84 │ │ │ │ + bl 433b74 │ │ │ │ adds r3, r6, #1 │ │ │ │ strd r0, r1, [r4, #-24] │ │ │ │ bne.n 1e6162 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -205201,15 +205201,15 @@ │ │ │ │ ldr.w r0, [r6], #4 │ │ │ │ subs r5, #1 │ │ │ │ adds r4, #16 │ │ │ │ rev r0, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s16, s15 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 433b84 │ │ │ │ + bl 433b74 │ │ │ │ adds r3, r5, #1 │ │ │ │ strd r0, r1, [r4, #-32] │ │ │ │ strd r0, r1, [r4, #-24] │ │ │ │ bne.n 1e61e8 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -205234,25 +205234,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr s16, [pc, #108] @ 1e62bc │ │ │ │ subs r6, r2, #1 │ │ │ │ add.w r5, r0, #8 │ │ │ │ add.w r4, r1, #16 │ │ │ │ ldrd r0, r1, [r4, #-16] │ │ │ │ - bl 43397c │ │ │ │ + bl 43396c │ │ │ │ vmov s15, r0 │ │ │ │ adds r5, #8 │ │ │ │ subs r6, #1 │ │ │ │ adds r4, #16 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r3, s15 │ │ │ │ rev r3, r3 │ │ │ │ str.w r3, [r5, #-16] │ │ │ │ ldrd r0, r1, [r4, #-24] │ │ │ │ - bl 43397c │ │ │ │ + bl 43396c │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r3, s15 │ │ │ │ rev r3, r3 │ │ │ │ str.w r3, [r5, #-12] │ │ │ │ adds r3, r6, #1 │ │ │ │ bne.n 1e625a │ │ │ │ @@ -205285,15 +205285,15 @@ │ │ │ │ ldrd r1, r0, [r4, #-12] │ │ │ │ subs r5, #1 │ │ │ │ ldr.w r3, [r4, #-16] │ │ │ │ adds r4, #16 │ │ │ │ ldr.w r2, [r4, #-20] │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ - bl 43397c │ │ │ │ + bl 43396c │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r3, s15 │ │ │ │ rev r3, r3 │ │ │ │ str.w r3, [r6], #4 │ │ │ │ adds r3, r5, #1 │ │ │ │ bne.n 1e62e0 │ │ │ │ @@ -205695,15 +205695,15 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ movs r5, #0 │ │ │ │ strd r6, r7, [r0] │ │ │ │ mov r0, r5 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ str r5, [r4, #16] │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ strd r6, r7, [r4, #24] │ │ │ │ strd r6, r7, [r4, #32] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -206061,15 +206061,15 @@ │ │ │ │ it cs │ │ │ │ movcs r0, ip │ │ │ │ bcs.n 1e6b6e │ │ │ │ subs.w lr, r2, lr │ │ │ │ sbc.w r4, r3, r0 │ │ │ │ adds.w r0, lr, ip │ │ │ │ add r1, r4 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ orrs r2, r3 │ │ │ │ it eq │ │ │ │ addeq.w r0, r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -206216,15 +206216,15 @@ │ │ │ │ add.w r1, r0, #12 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ bl 1e4f74 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ mov r6, r0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r4, #12 │ │ │ │ bl 1e1a38 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -206298,23 +206298,23 @@ │ │ │ │ bl 1e4f74 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov r4, r3 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 1e6e4a │ │ │ │ cbnz r6, 1e6e12 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ add r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r5, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -206350,23 +206350,23 @@ │ │ │ │ movs r2, #46 @ 0x2e │ │ │ │ ldr r1, [pc, #24] @ (1e6e68 ) │ │ │ │ ldr r0, [pc, #24] @ (1e6e6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - lsls r6, r4, #25 │ │ │ │ + lsls r6, r2, #25 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r3, #26 │ │ │ │ + lsls r2, r1, #26 │ │ │ │ movs r6, r4 │ │ │ │ - bge.n 1e6ed4 │ │ │ │ + bge.n 1e6eb4 │ │ │ │ movs r1, r6 │ │ │ │ - lsls r0, r2, #24 │ │ │ │ + lsls r0, r0, #24 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r4, #24 │ │ │ │ + lsls r2, r2, #24 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #324] @ (1e6fc8 ) │ │ │ │ @@ -206502,35 +206502,35 @@ │ │ │ │ b.n 1e6efe │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r2, r4] │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #24 │ │ │ │ + lsls r6, r0, #24 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r0, r4, #23 │ │ │ │ + lsls r0, r2, #23 │ │ │ │ movs r6, r4 │ │ │ │ ldrh r0, [r1, r2] │ │ │ │ movs r6, r6 │ │ │ │ - lsls r6, r1, #24 │ │ │ │ + lsls r6, r7, #23 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r0, r7, #21 │ │ │ │ + lsls r0, r5, #21 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r4, #21 │ │ │ │ + lsls r4, r2, #21 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r3, #21 │ │ │ │ + lsls r6, r1, #21 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r7, #23 │ │ │ │ + lsls r6, r5, #23 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r0, r7, #20 │ │ │ │ + lsls r0, r5, #20 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r0, #22 │ │ │ │ + lsls r4, r6, #21 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r3, #20 │ │ │ │ + lsls r6, r1, #20 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #376] @ (1e7188 ) │ │ │ │ @@ -206676,39 +206676,39 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 1e1354 │ │ │ │ b.n 1e712a │ │ │ │ blx 162688 │ │ │ │ ldr r2, [r0, r6] │ │ │ │ movs r6, r6 │ │ │ │ - bhi.n 1e7270 │ │ │ │ + bhi.n 1e7250 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, r5 │ │ │ │ + subs r0, r1, r5 │ │ │ │ movs r5, r4 │ │ │ │ ldr r4, [r3, r2] │ │ │ │ movs r6, r6 │ │ │ │ - lsls r2, r6, #18 │ │ │ │ + lsls r2, r4, #18 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r6, #14 │ │ │ │ + lsls r4, r4, #14 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r0, #19 │ │ │ │ + lsls r6, r6, #18 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r3, #14 │ │ │ │ + lsls r4, r1, #14 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r0, #18 │ │ │ │ + lsls r2, r6, #17 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r7, #19 │ │ │ │ + lsls r6, r5, #19 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r7, #13 │ │ │ │ + lsls r4, r5, #13 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r6, #18 │ │ │ │ + lsls r2, r4, #18 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r3, #13 │ │ │ │ + lsls r4, r1, #13 │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #9 │ │ │ │ @@ -206723,19 +206723,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1e71f8 ) │ │ │ │ ldr r0, [pc, #20] @ (1e71fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - bvs.n 1e7138 │ │ │ │ + bvs.n 1e7118 │ │ │ │ movs r1, r6 │ │ │ │ - lsls r2, r7, #9 │ │ │ │ + lsls r2, r5, #9 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r3, #18 │ │ │ │ + lsls r6, r1, #18 │ │ │ │ movs r6, r4 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -206750,27 +206750,27 @@ │ │ │ │ beq.n 1e723a │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (1e7254 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r3, r5 │ │ │ │ str r3, [r4, #4] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r5, #18 │ │ │ │ + lsls r0, r3, #18 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ @@ -206792,30 +206792,30 @@ │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 1e72c2 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (1e72cc ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w ip, [pc, #12] @ 1e72d0 │ │ │ │ add ip, pc │ │ │ │ b.n 1e729e │ │ │ │ nop │ │ │ │ - lsls r4, r4, #17 │ │ │ │ + lsls r4, r2, #17 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r6, #16 │ │ │ │ + lsls r6, r4, #16 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #284] @ (1e7404 ) │ │ │ │ @@ -206860,25 +206860,25 @@ │ │ │ │ beq.n 1e73b6 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ (1e740c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 160790 │ │ │ │ cbz r0, 1e7372 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (1e7410 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ blx 16087c │ │ │ │ ldr r2, [pc, #152] @ (1e7414 ) │ │ │ │ ldr r3, [pc, #140] @ (1e7408 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -206896,15 +206896,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ (1e7418 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1e7356 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #32 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 160b90 │ │ │ │ cbnz r0, 1e73e8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ @@ -206916,41 +206916,41 @@ │ │ │ │ beq.n 1e7356 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (1e741c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1e7356 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (1e7420 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1e7356 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r6, [r5, r2] │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #16 │ │ │ │ + lsls r4, r7, #15 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r3, #17 │ │ │ │ + lsls r4, r1, #17 │ │ │ │ movs r6, r4 │ │ │ │ ldrsb r4, [r3, r0] │ │ │ │ movs r6, r6 │ │ │ │ - lsls r2, r1, #14 │ │ │ │ + lsls r2, r7, #13 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r0, #15 │ │ │ │ + lsls r4, r6, #14 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r1, #14 │ │ │ │ + lsls r2, r7, #13 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e7424 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -207109,115 +207109,115 @@ │ │ │ │ b.n 1e74d8 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ (1e7678 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 160790 │ │ │ │ cbnz r0, 1e75fa │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ b.n 1e7572 │ │ │ │ ldr r0, [pc, #140] @ (1e767c ) │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1e75e8 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ (1e7680 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1e75e2 │ │ │ │ ldr r0, [pc, #112] @ (1e7684 ) │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1e75e8 │ │ │ │ ldr r0, [pc, #104] @ (1e7688 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1e75d4 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #88] @ (1e768c ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ b.n 1e75e8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r3, r5] │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 1e7560 │ │ │ │ + bmi.n 1e7740 │ │ │ │ movs r1, r6 │ │ │ │ ldc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc2 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ mcr2 15, 0, pc, cr5, cr15, {7} @ │ │ │ │ - asrs r6, r1, #28 │ │ │ │ + asrs r6, r7, #27 │ │ │ │ movs r5, r4 │ │ │ │ str r2, [r1, r4] │ │ │ │ movs r5, r6 │ │ │ │ strb r2, [r4, r0] │ │ │ │ movs r6, r6 │ │ │ │ mrrc2 15, 15, pc, fp, cr15 @ │ │ │ │ mrrc2 15, 15, pc, r9, cr15 @ │ │ │ │ stc2 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ - lsls r2, r2, #10 │ │ │ │ + lsls r2, r0, #10 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r3, #8 │ │ │ │ + lsls r6, r1, #8 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r6, #9 │ │ │ │ + lsls r4, r4, #9 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r2, #7 │ │ │ │ + lsls r4, r0, #7 │ │ │ │ movs r6, r4 │ │ │ │ - adds r1, #42 @ 0x2a │ │ │ │ + adds r1, #26 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r6, r0, #8 │ │ │ │ + lsls r6, r6, #7 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e7690 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 38252c │ │ │ │ + bl 38251c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 1e76c4 │ │ │ │ ldr r6, [pc, #36] @ (1e76d0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1e76b0 │ │ │ │ mov r0, r7 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 3aa368 │ │ │ │ + b.w 3aa358 │ │ │ │ nop │ │ │ │ - lsls r6, r5, #7 │ │ │ │ + lsls r6, r3, #7 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e76d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -207230,28 +207230,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #92] @ (1e7760 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ add r3, sp, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 37ca7c │ │ │ │ + bl 37ca6c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #56] @ (1e7764 ) │ │ │ │ ldr r3, [pc, #44] @ (1e7758 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -207269,16 +207269,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r5, r2] │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [sl], #-152 @ 0xffffff68 │ │ │ │ - ldr r4, [pc, #528] @ (1e7974 ) │ │ │ │ + stcl 0, cr0, [sl], #-152 @ 0xffffff68 │ │ │ │ + ldr r4, [pc, #464] @ (1e7934 ) │ │ │ │ movs r7, r4 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 001e7768 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -207293,27 +207293,27 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ ldr r1, [pc, #204] @ (1e7868 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r6 │ │ │ │ strd r3, r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 37cbb4 │ │ │ │ + bl 37cba4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 244d58 │ │ │ │ cbnz r0, 1e7820 │ │ │ │ ldrb r2, [r6, #0] │ │ │ │ cbz r2, 1e7810 │ │ │ │ @@ -207323,15 +207323,15 @@ │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 1e77e6 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 1e7800 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r2, [r4, #1]! │ │ │ │ cbz r2, 1e7810 │ │ │ │ cmp r2, #92 @ 0x5c │ │ │ │ beq.n 1e784a │ │ │ │ cmp r2, #31 │ │ │ │ ite hi │ │ │ │ movhi r3, #0 │ │ │ │ @@ -207341,22 +207341,22 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1e77d4 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ beq.n 1e77d8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r2, [r4, #1]! │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1e77e6 │ │ │ │ ldr r1, [pc, #96] @ (1e7874 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ ldr r2, [pc, #84] @ (1e7878 ) │ │ │ │ ldr r3, [pc, #60] @ (1e7860 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -207371,34 +207371,34 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #48] @ (1e787c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1e77e0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r3, r0] │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e7bf8 │ │ │ │ + b.n 1e7bd8 │ │ │ │ movs r6, r4 │ │ │ │ - rsb r0, lr, r6, asr #32 │ │ │ │ - lsls r2, r0, #29 │ │ │ │ + subs.w r0, lr, r6, asr #32 │ │ │ │ + lsls r2, r6, #28 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r4, r4, #3 │ │ │ │ + lsls r4, r2, #3 │ │ │ │ movs r6, r4 │ │ │ │ - movs r2, #48 @ 0x30 │ │ │ │ + movs r2, #32 │ │ │ │ movs r5, r5 │ │ │ │ str r4, [r6, r5] │ │ │ │ movs r6, r6 │ │ │ │ - lsls r2, r4, #1 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001e7880 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -207411,30 +207411,30 @@ │ │ │ │ ldr r1, [pc, #140] @ (1e7928 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #120] @ (1e792c ) │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cbz r0, 1e7904 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 382974 │ │ │ │ + bl 382964 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 40ea14 │ │ │ │ + bl 40ea04 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #80] @ (1e7930 ) │ │ │ │ ldr r3, [pc, #68] @ (1e7924 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -207456,31 +207456,31 @@ │ │ │ │ ldr r3, [pc, #44] @ (1e7938 ) │ │ │ │ ldr r1, [pc, #48] @ (1e793c ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1e78d4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ str r2, [r0, r4] │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #6] │ │ │ │ + strb r4, [r1, #6] │ │ │ │ movs r5, r4 │ │ │ │ - strh r0, [r2, #34] @ 0x22 │ │ │ │ + strh r0, [r0, #34] @ 0x22 │ │ │ │ movs r0, r5 │ │ │ │ str r0, [r7, r2] │ │ │ │ movs r6, r6 │ │ │ │ - vaddl.u8 q8, d8, d21 │ │ │ │ - ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ + vrev64.32 d0, d21 │ │ │ │ + ldmia r7, {r1, r5, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ - vaddl.u32 q0, d10, d21 │ │ │ │ + vaddl.u16 q0, d10, d21 │ │ │ │ │ │ │ │ 001e7940 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #228] @ (1e7a34 ) │ │ │ │ @@ -207492,65 +207492,65 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #204] @ (1e7a40 ) │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ mov r1, r4 │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e7a16 │ │ │ │ ldr r1, [pc, #184] @ (1e7a44 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40ea08 │ │ │ │ + bl 40e9f8 │ │ │ │ cbz r0, 1e79bc │ │ │ │ ldr r3, [pc, #168] @ (1e7a48 ) │ │ │ │ movs r2, #111 @ 0x6f │ │ │ │ ldr r0, [pc, #168] @ (1e7a4c ) │ │ │ │ ldr r1, [pc, #168] @ (1e7a50 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ mov r5, r0 │ │ │ │ b.n 1e79d6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 38243c │ │ │ │ + bl 38242c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1e79d6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 382d04 │ │ │ │ - bl 3aab60 │ │ │ │ + bl 382cf4 │ │ │ │ + bl 3aab50 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3aab24 │ │ │ │ + bl 3aab14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40ea14 │ │ │ │ + bl 40ea04 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #100] @ (1e7a54 ) │ │ │ │ ldr r3, [pc, #68] @ (1e7a38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -207573,37 +207573,37 @@ │ │ │ │ ldr r1, [pc, #64] @ (1e7a60 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1e79b6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ str r2, [r0, r1] │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #3] │ │ │ │ + strb r6, [r1, #3] │ │ │ │ movs r5, r4 │ │ │ │ - strh r6, [r1, #28] │ │ │ │ + strh r6, [r7, #26] │ │ │ │ movs r0, r5 │ │ │ │ - add r2, pc, #232 @ (adr r2, 1e7b30 ) │ │ │ │ + add r2, pc, #168 @ (adr r2, 1e7af0 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r7!, {r1, r3, r4, r6} │ │ │ │ + ldmia r7!, {r1, r3, r6} │ │ │ │ movs r1, r6 │ │ │ │ - vhadd.u8 d16, d8, d21 │ │ │ │ - vhadd.u8 d0, d14, d21 │ │ │ │ + vhadd.u d0, d8, d21 │ │ │ │ + cdp2 0, 15, cr0, cr14, cr5, {1} │ │ │ │ ldr r7, [pc, #664] @ (1e7cf0 ) │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r6, {r1, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r4, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ - cdp2 0, 11, cr0, cr4, cr5, {1} │ │ │ │ - cdp2 0, 9, cr0, cr6, cr5, {1} │ │ │ │ + cdp2 0, 10, cr0, cr4, cr5, {1} │ │ │ │ + cdp2 0, 8, cr0, cr6, cr5, {1} │ │ │ │ │ │ │ │ 001e7a64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 1e7ad4 │ │ │ │ @@ -207616,17 +207616,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, sp │ │ │ │ - bl 383058 │ │ │ │ + bl 383048 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #56] @ (1e7ae0 ) │ │ │ │ ldr r3, [pc, #44] @ (1e7ad8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -207645,15 +207645,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [pc, #112] @ (1e7b48 ) │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #256 @ (adr r1, 1e7be0 ) │ │ │ │ + add r1, pc, #192 @ (adr r1, 1e7ba0 ) │ │ │ │ movs r1, r5 │ │ │ │ ldr r6, [pc, #952] @ (1e7e9c ) │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 001e7ae4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -207669,17 +207669,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, sp │ │ │ │ - bl 38318c │ │ │ │ + bl 38317c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #56] @ (1e7b60 ) │ │ │ │ ldr r3, [pc, #44] @ (1e7b58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -207698,15 +207698,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #624] @ (1e7dc8 ) │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #768 @ (adr r0, 1e7e60 ) │ │ │ │ + add r0, pc, #704 @ (adr r0, 1e7e20 ) │ │ │ │ movs r1, r5 │ │ │ │ ldr r6, [pc, #440] @ (1e7d1c ) │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 001e7b64 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 1e7b76 │ │ │ │ @@ -207724,17 +207724,17 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r6, r2 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3825a4 │ │ │ │ + bl 382594 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 1e7bce │ │ │ │ mov r4, r0 │ │ │ │ b.n 1e7bae │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1e7bce │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -207743,21 +207743,21 @@ │ │ │ │ ldr r5, [r3, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 16090c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1e7baa │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 422910 │ │ │ │ + bl 422900 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1e7bae │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3aa3e0 │ │ │ │ + b.w 3aa3d0 │ │ │ │ │ │ │ │ 001e7bd8 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 1e7bea │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -207772,17 +207772,17 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r6, r2 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 38252c │ │ │ │ + bl 38251c │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 1e7c42 │ │ │ │ mov r4, r0 │ │ │ │ b.n 1e7c22 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1e7c42 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -207791,21 +207791,21 @@ │ │ │ │ ldr r5, [r3, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 16090c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1e7c1e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 422910 │ │ │ │ + bl 422900 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1e7c22 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3aa368 │ │ │ │ + b.w 3aa358 │ │ │ │ │ │ │ │ 001e7c4c : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 1e7c5e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -207820,17 +207820,17 @@ │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 38252c │ │ │ │ + bl 38251c │ │ │ │ mov sl, r0 │ │ │ │ cbz r0, 1e7ccc │ │ │ │ mov r4, r0 │ │ │ │ b.n 1e7c96 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1e7ccc │ │ │ │ ldr r6, [r4, #4] │ │ │ │ @@ -207838,40 +207838,40 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 16090c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1e7c92 │ │ │ │ mov r0, r5 │ │ │ │ - bl 38262c │ │ │ │ + bl 38261c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e7c92 │ │ │ │ ldr r1, [pc, #36] @ (1e7cd8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e7c92 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r0, fp │ │ │ │ - bl 422910 │ │ │ │ + bl 422900 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1e7c96 │ │ │ │ mov r0, sl │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3aa368 │ │ │ │ + b.w 3aa358 │ │ │ │ nop │ │ │ │ - mrrc2 0, 2, r0, r8, cr5 │ │ │ │ + mcrr2 0, 2, r0, r8, cr5 │ │ │ │ mov r0, r2 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1e7cec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ ldr r1, [pc, #568] @ (1e7f28 ) │ │ │ │ movs r5, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -207879,15 +207879,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (1e7d4c ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #68] @ (1e7d50 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w ip, [pc, #56] @ 1e7d54 │ │ │ │ ldr r1, [pc, #56] @ (1e7d58 ) │ │ │ │ ldr r2, [pc, #60] @ (1e7d5c ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #60] @ (1e7d60 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -207900,19 +207900,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r3, r4} │ │ │ │ + ldmia r4!, {r1, r3} │ │ │ │ movs r1, r6 │ │ │ │ - asrs r0, r6, #3 │ │ │ │ + asrs r0, r4, #3 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r2, [r6, #31] │ │ │ │ + ldrb r2, [r4, #31] │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ lsls r3, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #9 │ │ │ │ @@ -207927,29 +207927,29 @@ │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ ldr r1, [pc, #52] @ (1e7db4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ cbz r0, 1e7d9e │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 19aab8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 40b08c │ │ │ │ - ldmia r3!, {r1, r2, r5, r7} │ │ │ │ + b.w 40b07c │ │ │ │ + ldmia r3!, {r1, r2, r4, r7} │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xfb980025 │ │ │ │ - @ instruction: 0xfbaa0025 │ │ │ │ + @ instruction: 0xfb880025 │ │ │ │ + @ instruction: 0xfb9a0025 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 1e7e0c │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -207958,33 +207958,33 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #48] @ (1e7e18 ) │ │ │ │ mov r4, r0 │ │ │ │ strb r5, [r6, #0] │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ bl 19a9b8 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ strd r3, r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 40b054 │ │ │ │ + b.w 40b044 │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r4, r6} │ │ │ │ + ldmia r3!, {r1, r6} │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xfb520025 │ │ │ │ @ instruction: 0xfb420025 │ │ │ │ + @ instruction: 0xfb320025 │ │ │ │ ldr r0, [pc, #544] @ (1e803c ) │ │ │ │ movs r5, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #124] @ 1e7ea8 │ │ │ │ @@ -207994,15 +207994,15 @@ │ │ │ │ ldr r2, [pc, #120] @ (1e7eb0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #88] @ 0x58 │ │ │ │ tst.w r3, #6 │ │ │ │ beq.n 1e7e6c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 1e7e80 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -208034,18 +208034,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xfaf20025 │ │ │ │ - @ instruction: 0xfadc0025 │ │ │ │ + @ instruction: 0xfae20025 │ │ │ │ + @ instruction: 0xfacc0025 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #180] @ (1e7f7c ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r6, [pc, #180] @ (1e7f80 ) │ │ │ │ @@ -208060,42 +208060,42 @@ │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r6, r0, #120 @ 0x78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 381a6c │ │ │ │ + bl 381a5c │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ - bl 40b408 │ │ │ │ + bl 40b3f8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 1e7f4e │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #16 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 40b2ac │ │ │ │ + bl 40b29c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 381abc │ │ │ │ + bl 381aac │ │ │ │ mov r0, r5 │ │ │ │ - bl 381a6c │ │ │ │ + bl 381a5c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -208118,22 +208118,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - ldmia r2!, {r3, r4, r6} │ │ │ │ + ldmia r2!, {r3, r6} │ │ │ │ movs r1, r6 │ │ │ │ ldr r2, [pc, #776] @ (1e828c ) │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xfa420025 │ │ │ │ + @ instruction: 0xfa320025 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa520025 │ │ │ │ + @ instruction: 0xfa420025 │ │ │ │ ldr r2, [pc, #280] @ (1e80ac ) │ │ │ │ movs r6, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -208152,15 +208152,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r6, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #28 │ │ │ │ blx 162294 │ │ │ │ ldr r3, [pc, #276] @ (1e80f8 ) │ │ │ │ add.w ip, sp, #12 │ │ │ │ @@ -208199,19 +208199,19 @@ │ │ │ │ beq.n 1e80bc │ │ │ │ tst.w r2, #6 │ │ │ │ bne.n 1e8000 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r6, #32 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40b0f4 │ │ │ │ + bl 40b0e4 │ │ │ │ movs r2, #19 │ │ │ │ add.w r1, r6, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40b0f4 │ │ │ │ + bl 40b0e4 │ │ │ │ ldr r0, [pc, #168] @ (1e8100 ) │ │ │ │ add.w r1, sp, #27 │ │ │ │ add.w r5, sp, #47 @ 0x2f │ │ │ │ add r0, pc │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ subs r3, #32 │ │ │ │ @@ -208237,20 +208237,20 @@ │ │ │ │ ldrb r4, [r3, #12] │ │ │ │ ldrb r3, [r2, #12] │ │ │ │ movs r2, #23 │ │ │ │ strb.w r3, [sp, #49] @ 0x31 │ │ │ │ movs r3, #9 │ │ │ │ strb.w r4, [sp, #48] @ 0x30 │ │ │ │ strb.w r3, [sp, #50] @ 0x32 │ │ │ │ - bl 40b0f4 │ │ │ │ + bl 40b0e4 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e7eb4 │ │ │ │ b.n 1e8000 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 40b048 │ │ │ │ + bl 40b038 │ │ │ │ str r5, [r4, #92] @ 0x5c │ │ │ │ str r5, [r4, #96] @ 0x60 │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ strh.w r5, [r4, #108] @ 0x6c │ │ │ │ str.w r5, [r4, #110] @ 0x6e │ │ │ │ str.w r5, [r4, #114] @ 0x72 │ │ │ │ @@ -208258,23 +208258,23 @@ │ │ │ │ b.n 1e8000 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [pc, #944] @ (1e8498 ) │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r4, r5, r6} │ │ │ │ + ldmia r1!, {r5, r6} │ │ │ │ movs r1, r6 │ │ │ │ - ldr??.w r0, [r6, r5, lsl #2] │ │ │ │ - ldr??.w r0, [r2, r5, lsl #2] │ │ │ │ - ldr??.w r0, [r0, r5, lsl #2] │ │ │ │ + vld4.8 {d16-d19}, [r6 :128], r5 │ │ │ │ + vst4.8 {d16-d19}, [r2 :128], r5 │ │ │ │ + vld4.8 {d16-d19}, [r0 :128], r5 │ │ │ │ ldr r1, [pc, #584] @ (1e8348 ) │ │ │ │ movs r6, r6 │ │ │ │ - str??.w r0, [r0, #37] @ 0x25 │ │ │ │ - ldmia r0!, {r1, r3, r5, r7} │ │ │ │ + ldr.w r0, [r0, #37] @ 0x25 │ │ │ │ + ldmia r0!, {r1, r3, r4, r7} │ │ │ │ movs r1, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #280] @ (1e8230 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -208291,24 +208291,24 @@ │ │ │ │ mov r6, r0 │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #248] @ (1e8244 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #248] @ (1e8248 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ tst.w r3, #6 │ │ │ │ bne.n 1e818c │ │ │ │ ldr r2, [pc, #228] @ (1e824c ) │ │ │ │ ldr r3, [pc, #212] @ (1e823c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -208355,15 +208355,15 @@ │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [sp, #19] │ │ │ │ strb.w r1, [r4, #111] @ 0x6f │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 40b3fc │ │ │ │ + bl 40b3ec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r2, r0 │ │ │ │ bls.n 1e8220 │ │ │ │ ldr r2, [pc, #80] @ (1e8250 ) │ │ │ │ ldr r3, [pc, #56] @ (1e823c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -208376,38 +208376,38 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 1e7eb4 │ │ │ │ movs r2, #3 │ │ │ │ b.n 1e81ee │ │ │ │ add r1, sp, #16 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 40b0f4 │ │ │ │ + bl 40b0e4 │ │ │ │ b.n 1e81fe │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - ldmia r0!, {r2} │ │ │ │ + stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ ldr r0, [pc, #432] @ (1e83e8 ) │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xf7ec0025 │ │ │ │ + @ instruction: 0xf7dc0025 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7fa0025 │ │ │ │ - lsrs r4, r5, #18 │ │ │ │ + @ instruction: 0xf7ea0025 │ │ │ │ + lsrs r4, r3, #18 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r6, #14] │ │ │ │ + ldrb r0, [r4, #14] │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #192] @ (1e8310 ) │ │ │ │ movs r6, r6 │ │ │ │ @ instruction: 0x4796 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (1e8260 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ add r6, fp │ │ │ │ movs r5, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -208415,15 +208415,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (1e82c0 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #68] @ (1e82c4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w ip, [pc, #56] @ 1e82c8 │ │ │ │ ldr r1, [pc, #56] @ (1e82cc ) │ │ │ │ ldr r2, [pc, #60] @ (1e82d0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #60] @ (1e82d4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -208436,19 +208436,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r4, r7, #13 │ │ │ │ + lsrs r4, r5, #13 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r6, [r7, #9] │ │ │ │ + ldrb r6, [r5, #9] │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -208491,33 +208491,33 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #60] @ (1e836c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ cbz r0, 1e834e │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 19aab8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r3, r4, r5} │ │ │ │ + stmia r6!, {r1, r3, r5} │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xf6380025 │ │ │ │ - movw r0, #43045 @ 0xa825 │ │ │ │ + @ instruction: 0xf6280025 │ │ │ │ + @ instruction: 0xf63a0025 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ (1e840c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -208527,15 +208527,15 @@ │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #136] @ (1e8418 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ strb r3, [r6, #0] │ │ │ │ add.w ip, r0, #192 @ 0xc0 │ │ │ │ add.w r6, r4, #48 @ 0x30 │ │ │ │ mov lr, r4 │ │ │ │ add.w ip, ip, #16 │ │ │ │ @@ -208566,18 +208566,18 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r5!, {r1, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r4, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xf5ee0025 │ │ │ │ - rsbs r0, r8, #10813440 @ 0xa50000 │ │ │ │ + rsbs r0, lr, #10813440 @ 0xa50000 │ │ │ │ + rsb r0, r8, #10813440 @ 0xa50000 │ │ │ │ add r6, pc, #72 @ (adr r6, 1e8464 ) │ │ │ │ movs r6, r6 │ │ │ │ cmn r0, r3 │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -208589,18 +208589,18 @@ │ │ │ │ ldr r1, [pc, #112] @ (1e84ac ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 381a6c │ │ │ │ + bl 381a5c │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ cbnz r3, 1e8474 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -208611,31 +208611,31 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r4, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r6, r1 │ │ │ │ - bl 381abc │ │ │ │ + bl 381aac │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #704] @ 0x2c0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1e8460 │ │ │ │ mov r0, r6 │ │ │ │ adds r1, r6, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1612f4 │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r2, r3, r5} │ │ │ │ + stmia r5!, {r1, r2, r3, r4} │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xf52c0025 │ │ │ │ - @ instruction: 0xf53e0025 │ │ │ │ + adds.w r0, ip, #10813440 @ 0xa50000 │ │ │ │ + @ instruction: 0xf52e0025 │ │ │ │ ldr.w r3, [r0, #704] @ 0x2c0 │ │ │ │ add.w ip, r3, r2 │ │ │ │ cmp.w ip, #512 @ 0x200 │ │ │ │ bls.n 1e84cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -208661,24 +208661,24 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (1e851c ) │ │ │ │ add r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #704] @ 0x2c0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 1e8420 │ │ │ │ nop │ │ │ │ - stmia r4!, {r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r3, r5, r6} │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r0, r0, #4 │ │ │ │ + lsrs r0, r6, #3 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r2, [r0, #0] │ │ │ │ + strb r2, [r6, #31] │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #212] @ (1e8608 ) │ │ │ │ @@ -208782,15 +208782,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #128] @ (1e86d0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r4, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cmp r6, #1 │ │ │ │ bne.n 1e86be │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r0, #708] @ 0x2c4 │ │ │ │ cmp r2, r1 │ │ │ │ bne.n 1e867e │ │ │ │ @@ -208822,32 +208822,32 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1e8686 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #44] @ (1e86e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1e8686 │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 1e866c │ │ │ │ - stmia r3!, {r3, r5} │ │ │ │ + stmia r3!, {r3, r4} │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xf3340025 │ │ │ │ - @ instruction: 0xf31c0025 │ │ │ │ + @ instruction: 0xf3240025 │ │ │ │ + @ instruction: 0xf30c0025 │ │ │ │ muls r4, r0 │ │ │ │ movs r6, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2e00025 │ │ │ │ + @ instruction: 0xf2d00025 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #992] @ (1e8ad8 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r6, [pc, #992] @ (1e8adc ) │ │ │ │ @@ -208865,15 +208865,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #984] @ (1e8aec ) │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r0, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #9600 @ 0x2580 │ │ │ │ bne.n 1e87b2 │ │ │ │ ldr.w r2, [r0, #188] @ 0xbc │ │ │ │ mov r9, r7 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -209138,129 +209138,129 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1e887e │ │ │ │ ldr r0, [pc, #244] @ (1e8b08 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1e887e │ │ │ │ ldr r3, [pc, #236] @ (1e8b0c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e87fe │ │ │ │ ldr r3, [pc, #216] @ (1e8b04 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 1e87fe │ │ │ │ ldr r0, [pc, #212] @ (1e8b10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1e87fe │ │ │ │ ldr r3, [pc, #208] @ (1e8b14 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e8994 │ │ │ │ ldr r3, [pc, #180] @ (1e8b04 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1e8994 │ │ │ │ ldr r0, [pc, #188] @ (1e8b18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1e8994 │ │ │ │ ldr r3, [pc, #180] @ (1e8b1c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e89c4 │ │ │ │ ldr r3, [pc, #144] @ (1e8b04 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 1e89c4 │ │ │ │ ldr r0, [pc, #160] @ (1e8b20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1e89c4 │ │ │ │ ldr r3, [pc, #156] @ (1e8b24 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e8912 │ │ │ │ ldr r3, [pc, #108] @ (1e8b04 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1e8912 │ │ │ │ ldr r0, [pc, #132] @ (1e8b28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1e8912 │ │ │ │ ldr r3, [pc, #124] @ (1e8b2c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e88be │ │ │ │ ldr r3, [pc, #72] @ (1e8b04 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1e88be │ │ │ │ ldr r0, [pc, #100] @ (1e8b30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1e88be │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r2!, {r2, r3, r5, r6} │ │ │ │ + stmia r2!, {r2, r3, r4, r6} │ │ │ │ movs r1, r6 │ │ │ │ cmp r2, r2 │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xf2720025 │ │ │ │ + @ instruction: 0xf2620025 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf25c0025 │ │ │ │ + movw r0, #49189 @ 0xc025 │ │ │ │ cmp r2, r0 │ │ │ │ movs r6, r6 │ │ │ │ rors r2, r4 │ │ │ │ movs r6, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #552 @ (adr r1, 1e8d24 ) │ │ │ │ movs r6, r6 │ │ │ │ ldr r7, [sp, #784] @ 0x310 │ │ │ │ movs r6, r6 │ │ │ │ movs r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.s32 q8, d0, d21 │ │ │ │ + vaddl.s16 q8, d0, d21 │ │ │ │ lsrs r4, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 d16, d10, d21 │ │ │ │ + vhadd.s16 d16, d10, d21 │ │ │ │ movs r5, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.s8 q0, d4, d21 │ │ │ │ + vhadd.s d16, d4, d21 │ │ │ │ adds r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s d0, d2, d21 │ │ │ │ + vhadd.s32 d0, d2, d21 │ │ │ │ movs r1, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 d0, d12, d21 │ │ │ │ + vhadd.s16 d0, d12, d21 │ │ │ │ movs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 15, cr0, cr6, cr5, {1} │ │ │ │ + cdp 0, 14, cr0, cr6, cr5, {1} │ │ │ │ ldr r0, [pc, #4] @ (1e8b3c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ subs r3, #198 @ 0xc6 │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -209270,15 +209270,15 @@ │ │ │ │ ldr r2, [pc, #264] @ (1e8c64 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #264] @ (1e8c68 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1e8c16 │ │ │ │ ldr r4, [r0, #116] @ 0x74 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r8 │ │ │ │ add.w r7, r0, #84 @ 0x54 │ │ │ │ movs r6, #10 │ │ │ │ @@ -209359,294 +209359,294 @@ │ │ │ │ mov r4, r2 │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 1e8bac │ │ │ │ b.n 1e8c06 │ │ │ │ mov.w r0, ip, lsl #1 │ │ │ │ orr.w r0, r0, #1 │ │ │ │ blx 162844 │ │ │ │ - bkpt 0x0036 │ │ │ │ + bkpt 0x0026 │ │ │ │ movs r1, r6 │ │ │ │ + cdp 0, 11, cr0, cr0, cr5, {1} │ │ │ │ cdp 0, 12, cr0, cr0, cr5, {1} │ │ │ │ - cdp 0, 13, cr0, cr0, cr5, {1} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e8cb4 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (1e8cb8 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #52] @ (1e8cbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #36] @ (1e8cc0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ - lsls r0, r6, #5 │ │ │ │ + lsls r0, r4, #5 │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r6, #1] │ │ │ │ + strb r6, [r4, #1] │ │ │ │ movs r0, r5 │ │ │ │ mcr2 15, 5, pc, cr3, cr15, {7} @ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #28] @ (1e8cf0 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 40ce18 │ │ │ │ + b.w 40ce08 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #200] @ 0xc8 │ │ │ │ movs r6, r6 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #536 @ 0x218 │ │ │ │ - b.w 419908 │ │ │ │ + b.w 4198f8 │ │ │ │ nop │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #528 @ 0x210 │ │ │ │ - b.w 419908 │ │ │ │ + b.w 4198f8 │ │ │ │ nop │ │ │ │ │ │ │ │ 001e8d0c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r1, #280 @ 0x118 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 42356c │ │ │ │ + bl 42355c │ │ │ │ ldr r1, [pc, #372] @ (1e8ea0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ strd r0, r1, [r4, #280] @ 0x118 │ │ │ │ ldr r1, [pc, #360] @ (1e8ea4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ strd r0, r1, [r4, #320] @ 0x140 │ │ │ │ ldr r1, [pc, #344] @ (1e8ea8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ ldr r1, [pc, #332] @ (1e8eac ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ strd r0, r1, [r4, #400] @ 0x190 │ │ │ │ ldr r1, [pc, #316] @ (1e8eb0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ strd r0, r1, [r4, #440] @ 0x1b8 │ │ │ │ ldr r1, [pc, #304] @ (1e8eb4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ strd r0, r1, [r4, #480] @ 0x1e0 │ │ │ │ ldr r1, [pc, #288] @ (1e8eb8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ strd r0, r1, [r4, #288] @ 0x120 │ │ │ │ ldr r1, [pc, #276] @ (1e8ebc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ strd r0, r1, [r4, #328] @ 0x148 │ │ │ │ ldr r1, [pc, #260] @ (1e8ec0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ strd r0, r1, [r4, #368] @ 0x170 │ │ │ │ ldr r1, [pc, #248] @ (1e8ec4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ strd r0, r1, [r4, #408] @ 0x198 │ │ │ │ ldr r1, [pc, #232] @ (1e8ec8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ strd r0, r1, [r4, #448] @ 0x1c0 │ │ │ │ ldr r1, [pc, #220] @ (1e8ecc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ strd r0, r1, [r4, #488] @ 0x1e8 │ │ │ │ ldr r1, [pc, #204] @ (1e8ed0 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ strd r0, r1, [r4, #312] @ 0x138 │ │ │ │ ldr r1, [pc, #192] @ (1e8ed4 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ ldr r1, [pc, #176] @ (1e8ed8 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ strd r0, r1, [r4, #392] @ 0x188 │ │ │ │ ldr r1, [pc, #164] @ (1e8edc ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ strd r0, r1, [r4, #432] @ 0x1b0 │ │ │ │ ldr r1, [pc, #148] @ (1e8ee0 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ strd r0, r1, [r4, #472] @ 0x1d8 │ │ │ │ ldr r1, [pc, #136] @ (1e8ee4 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ strd r0, r1, [r4, #512] @ 0x200 │ │ │ │ ldr r1, [pc, #120] @ (1e8ee8 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [r4, #520] @ 0x208 │ │ │ │ - bl 4236f8 │ │ │ │ + bl 4236e8 │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - cdp 0, 4, cr0, cr0, cr5, {1} │ │ │ │ - cdp 0, 6, cr0, cr6, cr5, {1} │ │ │ │ - cdp 0, 8, cr0, cr4, cr5, {1} │ │ │ │ - ldcl 0, cr0, [r2, #-148] @ 0xffffff6c │ │ │ │ - stc 0, cr0, [r0, #148] @ 0x94 │ │ │ │ - stc 0, cr0, [sl, #148]! @ 0x94 │ │ │ │ - vhadd.s16 d0, d8, d21 │ │ │ │ - vhadd.s d0, d6, d21 │ │ │ │ - vhadd.s16 d16, d4, d21 │ │ │ │ - cdp 0, 3, cr0, cr14, cr5, {1} │ │ │ │ - cdp 0, 6, cr0, cr0, cr5, {1} │ │ │ │ - cdp 0, 8, cr0, cr6, cr5, {1} │ │ │ │ - orrs.w r0, r0, #37 @ 0x25 │ │ │ │ - eors.w r0, r6, #37 @ 0x25 │ │ │ │ + cdp 0, 3, cr0, cr0, cr5, {1} │ │ │ │ + cdp 0, 5, cr0, cr6, cr5, {1} │ │ │ │ + cdp 0, 7, cr0, cr4, cr5, {1} │ │ │ │ + stcl 0, cr0, [r2, #-148] @ 0xffffff6c │ │ │ │ + ldcl 0, cr0, [r0, #-148]! @ 0xffffff6c │ │ │ │ + ldc 0, cr0, [sl, #148] @ 0x94 │ │ │ │ + vhadd.s8 d0, d8, d21 │ │ │ │ + vhadd.s32 d0, d6, d21 │ │ │ │ + vhadd.s8 d16, d4, d21 │ │ │ │ + cdp 0, 2, cr0, cr14, cr5, {1} │ │ │ │ + cdp 0, 5, cr0, cr0, cr5, {1} │ │ │ │ + cdp 0, 7, cr0, cr6, cr5, {1} │ │ │ │ + orr.w r0, r0, #37 @ 0x25 │ │ │ │ + eor.w r0, r6, #37 @ 0x25 │ │ │ │ + @ instruction: 0xf0c80025 │ │ │ │ + cdp 0, 15, cr0, cr10, cr5, {1} │ │ │ │ + vhadd.s8 d16, d4, d21 │ │ │ │ + vaddl.s8 q0, d10, d21 │ │ │ │ @ instruction: 0xf0d80025 │ │ │ │ - vhadd.s8 d0, d10, d21 │ │ │ │ - vhadd.s16 d16, d4, d21 │ │ │ │ - vaddl.s16 q0, d10, d21 │ │ │ │ - @ instruction: 0xf0e80025 │ │ │ │ │ │ │ │ 001e8eec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ - bl 4236d0 │ │ │ │ + bl 4236c0 │ │ │ │ cbnz r0, 1e8f1c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 4235b0 │ │ │ │ - bl 418c28 │ │ │ │ + bl 4235a0 │ │ │ │ + bl 418c18 │ │ │ │ ldr r2, [pc, #56] @ (1e8f60 ) │ │ │ │ ldr r3, [pc, #56] @ (1e8f64 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #256 @ 0x100 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movs r2, #0 │ │ │ │ - bl 4235f8 │ │ │ │ + bl 4235e8 │ │ │ │ add.w r2, r4, #280 @ 0x118 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4239c8 │ │ │ │ + bl 4239b8 │ │ │ │ add.w r0, r4, #528 @ 0x210 │ │ │ │ - bl 41985c │ │ │ │ + bl 41984c │ │ │ │ add.w r0, r4, #536 @ 0x218 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 41985c │ │ │ │ + b.w 41984c │ │ │ │ stc2l 15, cr15, [r5, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ │ │ │ │ 001e8f68 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -209654,89 +209654,89 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bhi.n 1e9006 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl 4236d0 │ │ │ │ + bl 4236c0 │ │ │ │ cbnz r0, 1e8fa2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #256 @ 0x100 │ │ │ │ mov r0, r4 │ │ │ │ - bl 423a44 │ │ │ │ + bl 423a34 │ │ │ │ add.w r3, r5, #66 @ 0x42 │ │ │ │ add.w r8, r4, r3, lsl #3 │ │ │ │ cbz r0, 1e8ffa │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 419868 │ │ │ │ + bl 419858 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42140c │ │ │ │ + bl 4213fc │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 423b74 │ │ │ │ + bl 423b64 │ │ │ │ mov r0, r8 │ │ │ │ - bl 419a70 │ │ │ │ + bl 419a60 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1e8f8e │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #256 @ 0x100 │ │ │ │ mov r0, r4 │ │ │ │ - bl 423a44 │ │ │ │ + bl 423a34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1e8f8e │ │ │ │ mov r0, r8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 419988 │ │ │ │ + b.w 419978 │ │ │ │ mov r0, r8 │ │ │ │ - bl 419a70 │ │ │ │ + bl 419a60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e8fb8 │ │ │ │ b.n 1e8fc2 │ │ │ │ ldr r3, [pc, #16] @ (1e9018 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #16] @ (1e901c ) │ │ │ │ ldr r0, [pc, #16] @ (1e9020 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - cbnz r6, 1e9044 │ │ │ │ + cbnz r6, 1e9040 │ │ │ │ movs r1, r6 │ │ │ │ - vaddl.s16 q0, d8, d21 │ │ │ │ - vext.8 d0, d2, d21, #0 │ │ │ │ + vaddl.s8 q0, d8, d21 │ │ │ │ + vaddl.s32 q0, d2, d21 │ │ │ │ │ │ │ │ 001e9024 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ - bl 4236d0 │ │ │ │ + bl 4236c0 │ │ │ │ cbnz r0, 1e904a │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r0, r4, #256 @ 0x100 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 423680 │ │ │ │ + b.w 423670 │ │ │ │ nop │ │ │ │ │ │ │ │ 001e9058 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -209764,15 +209764,15 @@ │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.n 1e9100 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - bl 401084 │ │ │ │ + bl 401074 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ subs r0, r0, r3 │ │ │ │ it ne │ │ │ │ movne.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #84] @ (1e9114 ) │ │ │ │ ldr r3, [pc, #80] @ (1e9110 ) │ │ │ │ add r2, pc │ │ │ │ @@ -209795,15 +209795,15 @@ │ │ │ │ rev r2, r2 │ │ │ │ add r1, sp, #12 │ │ │ │ str r2, [sp, #16] │ │ │ │ movs r2, #16 │ │ │ │ rev r3, r3 │ │ │ │ str.w lr, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 401084 │ │ │ │ + bl 401074 │ │ │ │ cmp r0, #16 │ │ │ │ beq.n 1e90a8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1e90bc │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #38 @ 0x26 │ │ │ │ @@ -209919,18 +209919,18 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ ldr r1, [pc, #16] @ (1e9230 ) │ │ │ │ ldr r0, [pc, #16] @ (1e9234 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb7ae │ │ │ │ + @ instruction: 0xb79e │ │ │ │ movs r1, r6 │ │ │ │ - ldc 0, cr0, [ip, #148]! @ 0x94 │ │ │ │ - stcl 0, cr0, [r6, #148] @ 0x94 │ │ │ │ + stc 0, cr0, [ip, #148]! @ 0x94 │ │ │ │ + ldc 0, cr0, [r6, #148]! @ 0x94 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r0, #0] │ │ │ │ sub sp, #28 │ │ │ │ mov fp, r3 │ │ │ │ @@ -209968,15 +209968,15 @@ │ │ │ │ cmp r4, r5 │ │ │ │ sbcs.w r3, r7, sl │ │ │ │ bcs.n 1e932e │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ subs r5, r5, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ sbc.w sl, sl, r7 │ │ │ │ subs r1, r1, r2 │ │ │ │ sbc.w r2, r3, r3, lsl #1 │ │ │ │ cmp r1, r5 │ │ │ │ @@ -209998,15 +209998,15 @@ │ │ │ │ adds r5, r5, r4 │ │ │ │ adc.w r7, r7, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r5 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 1e9314 │ │ │ │ ldrd r2, r3, [r6, #8] │ │ │ │ cmp r5, r2 │ │ │ │ sbcs.w r3, r7, r3 │ │ │ │ bcc.n 1e9296 │ │ │ │ movs r0, #1 │ │ │ │ @@ -210110,22 +210110,22 @@ │ │ │ │ ldr r0, [pc, #32] @ (1e9440 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - push {r3, r6, r7, lr} │ │ │ │ + push {r3, r4, r5, r7, lr} │ │ │ │ movs r1, r6 │ │ │ │ - rsbs r0, r6, r5, asr #32 │ │ │ │ - @ instruction: 0xebf60025 │ │ │ │ - push {r1, r4, r5, r7, lr} │ │ │ │ + rsb r0, r6, r5, asr #32 │ │ │ │ + @ instruction: 0xebe60025 │ │ │ │ + push {r1, r5, r7, lr} │ │ │ │ movs r1, r6 │ │ │ │ - rsb r0, r0, r5, asr #32 │ │ │ │ - @ instruction: 0xebf80025 │ │ │ │ + subs.w r0, r0, r5, asr #32 │ │ │ │ + @ instruction: 0xebe80025 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r3 │ │ │ │ cmp r2, r0 │ │ │ │ @@ -210134,24 +210134,24 @@ │ │ │ │ ldrb.w fp, [sp, #56] @ 0x38 │ │ │ │ ldr.w r8, [sp, #60] @ 0x3c │ │ │ │ ldr r6, [r5, #28] │ │ │ │ bcc.n 1e9558 │ │ │ │ mov r9, r2 │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ lsls r2, r6, #3 │ │ │ │ umull r4, r7, r7, r6 │ │ │ │ mla r7, r6, r3, r7 │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ umull sl, r9, r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r4, sl │ │ │ │ mla r9, r6, r1, r9 │ │ │ │ sbcs.w r3, r7, r9 │ │ │ │ it lt │ │ │ │ strlt r2, [sp, #12] │ │ │ │ @@ -210225,18 +210225,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1e9578 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - push {r1, r2, r3, r5, r6} │ │ │ │ + push {r1, r2, r3, r4, r6} │ │ │ │ movs r1, r6 │ │ │ │ - orns r0, ip, r5, asr #32 │ │ │ │ - @ instruction: 0xeabc0025 │ │ │ │ + orn r0, ip, r5, asr #32 │ │ │ │ + @ instruction: 0xeaac0025 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #216] @ (1e9668 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #216] @ (1e966c ) │ │ │ │ @@ -210265,15 +210265,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #172] @ (1e9678 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -210293,15 +210293,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #116] @ (1e9684 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1e95d8 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1e95f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -210314,51 +210314,51 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #76] @ (1e9690 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ adds r4, #4 │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2} │ │ │ │ + cbz r6, 1e96f0 │ │ │ │ movs r1, r6 │ │ │ │ - orn r0, r8, r5, asr #32 │ │ │ │ - ands.w r0, r0, r5, asr #32 │ │ │ │ - cbz r0, 1e96f0 │ │ │ │ + orrs.w r0, r8, r5, asr #32 │ │ │ │ + and.w r0, r0, r5, asr #32 │ │ │ │ + cbz r0, 1e96ec │ │ │ │ movs r1, r6 │ │ │ │ - orn r0, r6, r5, asr #32 │ │ │ │ - strd r0, r0, [sl, #148] @ 0x94 │ │ │ │ - cbz r6, 1e96ee │ │ │ │ + orrs.w r0, r6, r5, asr #32 │ │ │ │ + @ instruction: 0xe9ba0025 │ │ │ │ + cbz r6, 1e96ea │ │ │ │ movs r1, r6 │ │ │ │ - ands.w r0, r0, r5, asr #32 │ │ │ │ - @ instruction: 0xe9980025 │ │ │ │ + and.w r0, r0, r5, asr #32 │ │ │ │ + @ instruction: 0xe9880025 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r2 │ │ │ │ sub sp, #12 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 401084 │ │ │ │ + bl 401074 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ beq.n 1e96c4 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -210414,15 +210414,15 @@ │ │ │ │ bl 1f7e18 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e9736 │ │ │ │ b.n 1e9742 │ │ │ │ movs r0, #216 @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia.w r4, {r0, r2, r5} │ │ │ │ + stmia.w r4, {r0, r2, r5} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #216] @ (1e9854 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #216] @ (1e9858 ) │ │ │ │ @@ -210451,15 +210451,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #172] @ (1e9864 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -210479,15 +210479,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #116] @ (1e9870 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1e97c4 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1e97dc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -210500,41 +210500,41 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #76] @ (1e987c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ adds r2, #24 │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r2, r3 │ │ │ │ + sxth r2, r1 │ │ │ │ movs r1, r6 │ │ │ │ - ldrd r0, r0, [ip], #-148 @ 0x94 │ │ │ │ - @ instruction: 0xe8240025 │ │ │ │ - cbz r4, 1e98a0 │ │ │ │ + strd r0, r0, [ip], #-148 @ 0x94 │ │ │ │ + @ instruction: 0xe8140025 │ │ │ │ + cbz r4, 1e989c │ │ │ │ movs r1, r6 │ │ │ │ - ldrd r0, r0, [sl], #-148 @ 0x94 │ │ │ │ - b.n 1e9830 │ │ │ │ + strd r0, r0, [sl], #-148 @ 0x94 │ │ │ │ + b.n 1e9810 │ │ │ │ movs r5, r4 │ │ │ │ - cbz r2, 1e98a0 │ │ │ │ + cbz r2, 1e989c │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xe8240025 │ │ │ │ - b.n 1e97d8 │ │ │ │ + @ instruction: 0xe8140025 │ │ │ │ + b.n 1e97b8 │ │ │ │ movs r5, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrd r2, ip, [r0, #20] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -210565,15 +210565,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 1e98a0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 1e98a6 │ │ │ │ nop │ │ │ │ - b.n 1e98a8 │ │ │ │ + b.n 1e9888 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001e98e4 : │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #1 │ │ │ │ itte ne │ │ │ │ rev16ne r1, r1 │ │ │ │ @@ -210842,15 +210842,15 @@ │ │ │ │ strh.w lr, [sp, #330] @ 0x14a │ │ │ │ strh.w r7, [sp, #362] @ 0x16a │ │ │ │ strh.w r0, [sp, #328] @ 0x148 │ │ │ │ str r3, [sp, #352] @ 0x160 │ │ │ │ str r2, [sp, #356] @ 0x164 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ - bl 401084 │ │ │ │ + bl 401074 │ │ │ │ cmp r5, r0 │ │ │ │ beq.n 1e9be2 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 1e9be2 │ │ │ │ @@ -210861,54 +210861,54 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e9f2c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e9d2a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [r3] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ dmb ish │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ str.w r3, [r9, #232] @ 0xe8 │ │ │ │ movs r0, #0 │ │ │ │ bl 1e9a18 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r4, r0 │ │ │ │ cbz r1, 1e9c30 │ │ │ │ mov r0, r1 │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b4bcc │ │ │ │ + bl 3b4bbc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b44c0 │ │ │ │ + bl 3b44b0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e96d8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r1, r0, [r3] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr.w r2, [pc, #2736] @ 1ea700 │ │ │ │ ldr.w r3, [pc, #2708] @ 1ea6e8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #444] @ 0x1bc │ │ │ │ eors r2, r3 │ │ │ │ @@ -211061,15 +211061,15 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #252] @ 0xfc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #248] @ 0xf8 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ cmp r0, #1 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ blt.w 1ea306 │ │ │ │ mov r3, r8 │ │ │ │ mov r6, r5 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r4 │ │ │ │ @@ -211083,69 +211083,69 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r2, #524 @ 0x20c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cbnz r3, 1e9ea4 │ │ │ │ ldr.w r7, [r9, #28] │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ cmp r5, r0 │ │ │ │ sbcs.w r1, r6, r1 │ │ │ │ bge.w 1ea2fe │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mla r1, r5, r7, r3 │ │ │ │ ldr.w r3, [sl, #16] │ │ │ │ add r1, r3 │ │ │ │ - bl 401084 │ │ │ │ + bl 401074 │ │ │ │ cmp r0, r7 │ │ │ │ bne.n 1e9e28 │ │ │ │ ldr.w r3, [r9, #256] @ 0x100 │ │ │ │ adds r3, r3, r7 │ │ │ │ str.w r3, [r9, #256] @ 0x100 │ │ │ │ ldr.w r3, [r9, #260] @ 0x104 │ │ │ │ adc.w r3, r3, r7, asr #31 │ │ │ │ str.w r3, [r9, #260] @ 0x104 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e9e4e │ │ │ │ ldrd r1, r0, [sp, #248] @ 0xf8 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1ea2e6 │ │ │ │ ldr.w sl, [sl, #24] │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.w 1e9d72 │ │ │ │ ldrd sl, r0, [sp, #208] @ 0xd0 │ │ │ │ mov r1, sl │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1e9bfe │ │ │ │ ldrd r0, r3, [r9, #168] @ 0xa8 │ │ │ │ orrs r3, r0 │ │ │ │ bne.w 1ea9da │ │ │ │ ldr.w r3, [r9, #176] @ 0xb0 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ ldrd r1, r4, [r3] │ │ │ │ mov r2, r4 │ │ │ │ - bl 401084 │ │ │ │ + bl 401074 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 1e9bfe │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.w 1e9bfe │ │ │ │ @@ -211156,15 +211156,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #514 @ 0x202 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 1e9bfe │ │ │ │ ldr.w r3, [r9, #24] │ │ │ │ ldr.w r0, [r9, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ ite ne │ │ │ │ movne r4, #40 @ 0x28 │ │ │ │ moveq r4, #64 @ 0x40 │ │ │ │ @@ -211227,15 +211227,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 1612d0 │ │ │ │ ldr.w r3, [r9, #116] @ 0x74 │ │ │ │ ldr.w r1, [r9, #160] @ 0xa0 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mul.w r4, r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ - bl 401084 │ │ │ │ + bl 401074 │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 1ea02c │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 1ea02c │ │ │ │ @@ -211246,15 +211246,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ movw r2, #489 @ 0x1e9 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ ldr.w r0, [r9, #160] @ 0xa0 │ │ │ │ blx 16087c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 1e9bec │ │ │ │ add r3, sp, #208 @ 0xd0 │ │ │ │ @@ -211286,15 +211286,15 @@ │ │ │ │ revne r3, r3 │ │ │ │ strd r4, r4, [sp, #216] @ 0xd8 │ │ │ │ strd r4, r4, [sp, #232] @ 0xe8 │ │ │ │ movs r4, #32 │ │ │ │ strd r3, r3, [sp, #224] @ 0xe0 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ - bl 401084 │ │ │ │ + bl 401074 │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 1ea0d2 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 1ea0d2 │ │ │ │ @@ -211305,15 +211305,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1e9bec │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ @@ -211470,77 +211470,77 @@ │ │ │ │ str r1, [r4, #4] │ │ │ │ mov r1, r4 │ │ │ │ str r2, [r4, #8] │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ strb r3, [r4, #12] │ │ │ │ - bl 401084 │ │ │ │ + bl 401074 │ │ │ │ cmp.w r0, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ beq.w 1ea3aa │ │ │ │ blx 16087c │ │ │ │ ldr.w r3, [pc, #1200] @ 1ea744 │ │ │ │ ldr.w r2, [pc, #1200] @ 1ea748 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [pc, #1196] @ 1ea74c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1673 @ 0x689 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r1, r0, [r3] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 1e9c08 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ - bl 2b51b8 │ │ │ │ + bl 2b51a4 │ │ │ │ b.n 1e9c08 │ │ │ │ movs r6, #4 │ │ │ │ mov.w r8, #56 @ 0x38 │ │ │ │ mov.w sl, #64 @ 0x40 │ │ │ │ b.n 1e9cf2 │ │ │ │ ldrd r2, r1, [r9, #20] │ │ │ │ cmp r1, #2 │ │ │ │ beq.w 1ea946 │ │ │ │ cmp r2, #1 │ │ │ │ it ne │ │ │ │ revne r3, r3 │ │ │ │ str r3, [r0, #28] │ │ │ │ b.n 1e9f56 │ │ │ │ ldrd r1, r0, [sp, #208] @ 0xd0 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 1e9ecc │ │ │ │ subs r7, r0, r4 │ │ │ │ mov.w r3, #0 │ │ │ │ sbc.w r8, r6, r5 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 1e9dfa │ │ │ │ mov r3, r4 │ │ │ │ mov r4, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r2 │ │ │ │ orrs r3, r7 │ │ │ │ beq.w 1e9ea4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [sl, #16] │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mla r3, r5, r4, r3 │ │ │ │ add r1, r3 │ │ │ │ - bl 401084 │ │ │ │ + bl 401074 │ │ │ │ cmp r0, r7 │ │ │ │ beq.n 1ea368 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 1ea368 │ │ │ │ @@ -211551,15 +211551,15 @@ │ │ │ │ ldr.w r1, [pc, #1032] @ 1ea758 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #524 @ 0x20c │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 1e9ea4 │ │ │ │ ldr.w r3, [r9, #256] @ 0x100 │ │ │ │ adds r3, r3, r6 │ │ │ │ str.w r3, [r9, #256] @ 0x100 │ │ │ │ ldr.w r3, [r9, #260] @ 0x104 │ │ │ │ adc.w r3, r3, r7, asr #31 │ │ │ │ str.w r3, [r9, #260] @ 0x104 │ │ │ │ @@ -211599,28 +211599,28 @@ │ │ │ │ ldr.w r2, [r9, #200] @ 0xc8 │ │ │ │ add r2, r6 │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r4, #0] │ │ │ │ str r1, [r4, #4] │ │ │ │ subs r0, r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ add.w r0, r6, #79 @ 0x4f │ │ │ │ ldr.w r3, [r9, #196] @ 0xc4 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r5, [r9, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ it ne │ │ │ │ movne.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r7, [r9, #188] @ 0xbc │ │ │ │ add r0, r3 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 1eac48 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #820] @ (1ea760 ) │ │ │ │ strb r3, [r4, #8] │ │ │ │ @@ -211750,15 +211750,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ ldr.w r0, [r9, #180] @ 0xb4 │ │ │ │ blx 16087c │ │ │ │ ldrd r1, r0, [sp, #248] @ 0xf8 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 1ea2b2 │ │ │ │ ldr.w r8, [r9, #28] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -211884,75 +211884,75 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #22 │ │ │ │ movs r6, r6 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #0 │ │ │ │ + add r5, sp, #960 @ 0x3c0 │ │ │ │ movs r1, r6 │ │ │ │ - b.n 1ea4b8 │ │ │ │ + b.n 1ea498 │ │ │ │ movs r5, r4 │ │ │ │ - b.n 1e9f0c │ │ │ │ + b.n 1eaeec │ │ │ │ movs r5, r4 │ │ │ │ cmp r5, #68 @ 0x44 │ │ │ │ movs r6, r6 │ │ │ │ - add r4, sp, #520 @ 0x208 │ │ │ │ + add r4, sp, #456 @ 0x1c8 │ │ │ │ movs r1, r6 │ │ │ │ - b.n 1eac00 │ │ │ │ + b.n 1eabe0 │ │ │ │ movs r5, r4 │ │ │ │ - b.n 1ea32c │ │ │ │ + b.n 1ea30c │ │ │ │ movs r5, r4 │ │ │ │ - add r2, sp, #752 @ 0x2f0 │ │ │ │ + add r2, sp, #688 @ 0x2b0 │ │ │ │ movs r1, r6 │ │ │ │ - b.n 1ea0cc │ │ │ │ + b.n 1ea0ac │ │ │ │ movs r5, r4 │ │ │ │ - b.n 1ea89c │ │ │ │ + b.n 1ea87c │ │ │ │ movs r5, r4 │ │ │ │ - b.n 1ea040 │ │ │ │ + b.n 1ea020 │ │ │ │ movs r5, r4 │ │ │ │ - add r1, sp, #744 @ 0x2e8 │ │ │ │ + add r1, sp, #680 @ 0x2a8 │ │ │ │ movs r1, r6 │ │ │ │ - b.n 1ead00 │ │ │ │ + b.n 1eace0 │ │ │ │ movs r5, r4 │ │ │ │ - svc 190 @ 0xbe │ │ │ │ + svc 174 @ 0xae │ │ │ │ movs r5, r4 │ │ │ │ - add r1, sp, #80 @ 0x50 │ │ │ │ + add r1, sp, #16 │ │ │ │ movs r1, r6 │ │ │ │ - b.n 1eac10 │ │ │ │ + b.n 1eabf0 │ │ │ │ movs r5, r4 │ │ │ │ - svc 24 │ │ │ │ + svc 8 │ │ │ │ movs r5, r4 │ │ │ │ - add r0, sp, #816 @ 0x330 │ │ │ │ + add r0, sp, #752 @ 0x2f0 │ │ │ │ movs r1, r6 │ │ │ │ - udf #214 @ 0xd6 │ │ │ │ + udf #198 @ 0xc6 │ │ │ │ movs r5, r4 │ │ │ │ - udf #96 @ 0x60 │ │ │ │ + udf #80 @ 0x50 │ │ │ │ movs r5, r4 │ │ │ │ - add r7, pc, #192 @ (adr r7, 1ea808 ) │ │ │ │ + add r7, pc, #128 @ (adr r7, 1ea7c8 ) │ │ │ │ movs r1, r6 │ │ │ │ - udf #22 │ │ │ │ + udf #6 │ │ │ │ movs r5, r4 │ │ │ │ - ble.n 1ea7c0 │ │ │ │ + ble.n 1ea7a0 │ │ │ │ movs r5, r4 │ │ │ │ - add r6, pc, #504 @ (adr r6, 1ea94c ) │ │ │ │ + add r6, pc, #440 @ (adr r6, 1ea90c ) │ │ │ │ movs r1, r6 │ │ │ │ - b.n 1ea7a8 │ │ │ │ + b.n 1ea788 │ │ │ │ movs r5, r4 │ │ │ │ - bgt.n 1ea664 │ │ │ │ + bgt.n 1ea844 │ │ │ │ movs r5, r4 │ │ │ │ - ble.n 1ea764 │ │ │ │ + bgt.n 1ea744 │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xf4b60024 │ │ │ │ + @ instruction: 0xf4a60024 │ │ │ │ @ instruction: 0xeba3ffff │ │ │ │ - add r3, pc, #144 @ (adr r3, 1ea7fc ) │ │ │ │ + add r3, pc, #80 @ (adr r3, 1ea7bc ) │ │ │ │ movs r1, r6 │ │ │ │ - bls.n 1ea7d4 │ │ │ │ + bls.n 1ea7b4 │ │ │ │ movs r5, r4 │ │ │ │ - bge.n 1ea748 │ │ │ │ + bge.n 1ea728 │ │ │ │ movs r5, r4 │ │ │ │ cmp r3, r2 │ │ │ │ mov.w r0, #464 @ 0x1d0 │ │ │ │ ite ne │ │ │ │ movne sl, r3 │ │ │ │ addeq.w sl, sp, #248 @ 0xf8 │ │ │ │ blx 16056c │ │ │ │ @@ -211963,28 +211963,28 @@ │ │ │ │ ldr.w r2, [r9, #200] @ 0xc8 │ │ │ │ add r2, r7 │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r4, #0] │ │ │ │ str r1, [r4, #4] │ │ │ │ subs r0, r2, #1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r0, r7, #103 @ 0x67 │ │ │ │ ldr.w r3, [r9, #196] @ 0xc4 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r5, [r9, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ it ne │ │ │ │ movne.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r6, [r9, #188] @ 0xbc │ │ │ │ add r0, r3 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ mov fp, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 1eaa52 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [pc, #3124] @ 1eb414 │ │ │ │ strb r3, [r4, #8] │ │ │ │ @@ -212186,15 +212186,15 @@ │ │ │ │ bne.w 1eb248 │ │ │ │ ldrd r4, r3, [r9, #168] @ 0xa8 │ │ │ │ orrs r3, r4 │ │ │ │ beq.w 1e9ee0 │ │ │ │ ldr.w r1, [r9, #164] @ 0xa4 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ - bl 401084 │ │ │ │ + bl 401074 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 1e9ee0 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.w 1e9ee0 │ │ │ │ @@ -212205,15 +212205,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.w 1e9bfe │ │ │ │ ldr.w r1, [pc, #2516] @ 1eb428 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r0, [r4, #432] @ 0x1b0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #436] @ 0x1b4 │ │ │ │ @@ -212276,15 +212276,15 @@ │ │ │ │ str r3, [sp, #256] @ 0x100 │ │ │ │ mov.w r3, #0 │ │ │ │ sbcs.w r3, r3, r8 │ │ │ │ bcc.w 1eb542 │ │ │ │ ldr.w r0, [fp, #88] @ 0x58 │ │ │ │ movs r2, #32 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ - bl 401084 │ │ │ │ + bl 401074 │ │ │ │ cmp r0, #32 │ │ │ │ beq.n 1eab3e │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 1eab3e │ │ │ │ @@ -212292,30 +212292,30 @@ │ │ │ │ movw r2, #261 @ 0x105 │ │ │ │ ldr.w r3, [pc, #2300] @ 1eb42c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1eab5a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ str r2, [sp, #32] │ │ │ │ cmp r3, r2 │ │ │ │ bls.n 1eab5a │ │ │ │ ldr r6, [r6, #16] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 1ea11a │ │ │ │ mov r9, fp │ │ │ │ ldrd r1, r0, [sp, #208] @ 0xd0 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1e9bec │ │ │ │ ldr.w r3, [r9, #24] │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 1eb3c6 │ │ │ │ @@ -212362,15 +212362,15 @@ │ │ │ │ cmp r5, r4 │ │ │ │ strd r0, r2, [sp, #264] @ 0x108 │ │ │ │ sbcs.w r3, r3, r8 │ │ │ │ bcc.w 1eb52c │ │ │ │ ldr.w r0, [fp, #88] @ 0x58 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ - bl 401084 │ │ │ │ + bl 401074 │ │ │ │ cmp r0, #56 @ 0x38 │ │ │ │ beq.n 1eab3e │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 1eab3e │ │ │ │ @@ -212381,15 +212381,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r1, pc │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 1eab3e │ │ │ │ movs r4, #0 │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r4 │ │ │ │ mov r5, r7 │ │ │ │ b.n 1eaabe │ │ │ │ strd r2, r7, [sp, #248] @ 0xf8 │ │ │ │ @@ -212465,28 +212465,28 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1375 @ 0x55f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1ea61a │ │ │ │ ldr.w r3, [pc, #1852] @ 1eb450 │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r2, [pc, #1852] @ 1eb454 │ │ │ │ ldr.w r1, [pc, #1852] @ 1eb458 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1010 @ 0x3f2 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1ea580 │ │ │ │ str r3, [sp, #248] @ 0xf8 │ │ │ │ movs r3, #0 │ │ │ │ strd r7, r5, [sp, #256] @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ ldrd r0, r2, [r6] │ │ │ │ strd r0, r2, [sp, #272] @ 0x110 │ │ │ │ @@ -212503,27 +212503,27 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ movs r2, #22 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #464 @ 0x1d0 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.w 1ea034 │ │ │ │ ldr.w r3, [pc, #1768] @ 1eb468 │ │ │ │ ldr.w r2, [pc, #1768] @ 1eb46c │ │ │ │ ldr.w r1, [pc, #1768] @ 1eb470 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1041 @ 0x411 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.w 1ea580 │ │ │ │ str r0, [r5, #96] @ 0x60 │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r2, [r5, #0] │ │ │ │ str.w lr, [r5, #4] │ │ │ │ strb.w ip, [r5, #8] │ │ │ │ strb r6, [r5, #9] │ │ │ │ @@ -212566,27 +212566,27 @@ │ │ │ │ ldr.w r1, [pc, #1632] @ 1eb47c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1121 @ 0x461 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.w 1ea580 │ │ │ │ ldr.w r3, [pc, #1608] @ 1eb480 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r2, [pc, #1608] @ 1eb484 │ │ │ │ ldr.w r1, [pc, #1608] @ 1eb488 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1152 @ 0x480 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.w 1ea580 │ │ │ │ mov.w r3, r8, lsl #3 │ │ │ │ str r0, [sp, #0] │ │ │ │ adds r2, r3, r7 │ │ │ │ mov r0, r7 │ │ │ │ adc.w r3, sl, #0 │ │ │ │ mov r1, sl │ │ │ │ @@ -212600,15 +212600,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1392 @ 0x570 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.w 1ea61a │ │ │ │ ldr.w r2, [r9, #268] @ 0x10c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs.w r2, sl, r2 │ │ │ │ sbc.w r1, r1, r1 │ │ │ │ adds r7, r2, r3 │ │ │ │ adc.w r0, r1, r3, asr #31 │ │ │ │ @@ -212835,15 +212835,15 @@ │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ bl 1e9238 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1eb29c │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ ldr.w r1, [r9, #28] │ │ │ │ mov r0, r7 │ │ │ │ - bl 41ed40 │ │ │ │ + bl 41ed30 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1eb000 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ movs r2, #24 │ │ │ │ str r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -212918,15 +212918,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 16087c │ │ │ │ mov r0, fp │ │ │ │ blx 16087c │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ blx 16087c │ │ │ │ mov r0, r7 │ │ │ │ @@ -212941,41 +212941,41 @@ │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #16 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ strd r4, r5, [sp, #248] @ 0xf8 │ │ │ │ strd r4, r5, [sp, #256] @ 0x100 │ │ │ │ - bl 401084 │ │ │ │ + bl 401074 │ │ │ │ cmp r0, #16 │ │ │ │ beq.w 1ea2b2 │ │ │ │ ldr r3, [pc, #632] @ (1eb4a4 ) │ │ │ │ ldr r2, [pc, #632] @ (1eb4a8 ) │ │ │ │ ldr r1, [pc, #636] @ (1eb4ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1694 @ 0x69e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.w 1ea2b2 │ │ │ │ ldr r3, [pc, #612] @ (1eb4b0 ) │ │ │ │ ldr r2, [pc, #616] @ (1eb4b4 ) │ │ │ │ ldr r1, [pc, #616] @ (1eb4b8 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #790 @ 0x316 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ ldr.w r0, [r9, #164] @ 0xa4 │ │ │ │ blx 16087c │ │ │ │ b.w 1e9bfe │ │ │ │ rev r3, r3 │ │ │ │ mov r2, r7 │ │ │ │ lsls r0, r3, #30 │ │ │ │ lsrs r3, r3, #2 │ │ │ │ @@ -213019,106 +213019,106 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1629 @ 0x65d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eb1dc │ │ │ │ ldr r3, [pc, #472] @ (1eb4c8 ) │ │ │ │ ldr r2, [pc, #472] @ (1eb4cc ) │ │ │ │ ldr r1, [pc, #476] @ (1eb4d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1518 @ 0x5ee │ │ │ │ ldr.w fp, [sp, #84] @ 0x54 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eb1dc │ │ │ │ ldr r3, [pc, #452] @ (1eb4d4 ) │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [pc, #452] @ (1eb4d8 ) │ │ │ │ ldr r1, [pc, #452] @ (1eb4dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1615 @ 0x64f │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eb1dc │ │ │ │ ldr r3, [pc, #432] @ (1eb4e0 ) │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [pc, #432] @ (1eb4e4 ) │ │ │ │ ldr r1, [pc, #432] @ (1eb4e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1603 @ 0x643 │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eb1dc │ │ │ │ ldr r3, [pc, #412] @ (1eb4ec ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #412] @ (1eb4f0 ) │ │ │ │ ldr r1, [pc, #412] @ (1eb4f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.w 1ea580 │ │ │ │ ldr r3, [pc, #392] @ (1eb4f8 ) │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [pc, #392] @ (1eb4fc ) │ │ │ │ ldr r1, [pc, #396] @ (1eb500 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1535 @ 0x5ff │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eb1dc │ │ │ │ ldr r3, [pc, #372] @ (1eb504 ) │ │ │ │ ldr r2, [pc, #376] @ (1eb508 ) │ │ │ │ ldr r1, [pc, #376] @ (1eb50c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1056 @ 0x420 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.w 1ea580 │ │ │ │ ldr r3, [pc, #356] @ (1eb510 ) │ │ │ │ ldr r2, [pc, #356] @ (1eb514 ) │ │ │ │ ldr r1, [pc, #360] @ (1eb518 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1624 @ 0x658 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eb1dc │ │ │ │ ldr r0, [pc, #340] @ (1eb51c ) │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ bl 1e9768 │ │ │ │ b.w 1e9bec │ │ │ │ @@ -213143,149 +213143,149 @@ │ │ │ │ ldr r0, [pc, #292] @ (1eb528 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bls.n 1eb4b4 │ │ │ │ + bls.n 1eb494 │ │ │ │ movs r5, r4 │ │ │ │ - add.w r0, r2, #36 @ 0x24 │ │ │ │ + @ instruction: 0xf0f20024 │ │ │ │ @ instruction: 0xe817ffff │ │ │ │ - ldr r7, [sp, #608] @ 0x260 │ │ │ │ + ldr r7, [sp, #544] @ 0x220 │ │ │ │ movs r1, r6 │ │ │ │ - bls.n 1eb330 │ │ │ │ + bls.n 1eb510 │ │ │ │ movs r5, r4 │ │ │ │ - bpl.n 1eb360 │ │ │ │ + bpl.n 1eb340 │ │ │ │ movs r5, r4 │ │ │ │ - cdp 0, 9, cr0, cr14, cr4, {1} │ │ │ │ - bvc.n 1eb424 │ │ │ │ + cdp 0, 8, cr0, cr14, cr4, {1} │ │ │ │ + bvc.n 1eb404 │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0xeb11ffff │ │ │ │ - ldr r5, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ movs r1, r6 │ │ │ │ - bvc.n 1eb468 │ │ │ │ + bvc.n 1eb448 │ │ │ │ movs r5, r4 │ │ │ │ - bcc.n 1eb3c0 │ │ │ │ + bcc.n 1eb3a0 │ │ │ │ movs r5, r4 │ │ │ │ - stc 0, cr0, [r2], #144 @ 0x90 │ │ │ │ - ldr r4, [sp, #856] @ 0x358 │ │ │ │ + ldc 0, cr0, [r2], {36} @ 0x24 │ │ │ │ + ldr r4, [sp, #792] @ 0x318 │ │ │ │ movs r1, r6 │ │ │ │ - bmi.n 1eb504 │ │ │ │ + bmi.n 1eb4e4 │ │ │ │ movs r5, r4 │ │ │ │ - bcs.n 1eb408 │ │ │ │ + bcs.n 1eb3e8 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r4, [sp, #648] @ 0x288 │ │ │ │ movs r1, r6 │ │ │ │ - bcc.n 1eb3f0 │ │ │ │ + bcc.n 1eb3d0 │ │ │ │ movs r5, r4 │ │ │ │ - bcs.n 1eb3cc │ │ │ │ + bcs.n 1eb3ac │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r4, [sp, #384] @ 0x180 │ │ │ │ movs r1, r6 │ │ │ │ - bpl.n 1eb548 │ │ │ │ + bpl.n 1eb528 │ │ │ │ movs r5, r4 │ │ │ │ - bcs.n 1eb54c │ │ │ │ + bcs.n 1eb52c │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [sp, #280] @ 0x118 │ │ │ │ + ldr r4, [sp, #216] @ 0xd8 │ │ │ │ movs r1, r6 │ │ │ │ - bcc.n 1eb380 │ │ │ │ + bcc.n 1eb560 │ │ │ │ movs r5, r4 │ │ │ │ - bcs.n 1eb50c │ │ │ │ + bcs.n 1eb4ec │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r3, [sp, #648] @ 0x288 │ │ │ │ movs r1, r6 │ │ │ │ - bcs.n 1eb414 │ │ │ │ + bcs.n 1eb3f4 │ │ │ │ movs r5, r4 │ │ │ │ - bne.n 1eb3f4 │ │ │ │ + bne.n 1eb3d4 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [sp, #568] @ 0x238 │ │ │ │ + ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ movs r1, r6 │ │ │ │ - bcs.n 1eb428 │ │ │ │ + bcs.n 1eb408 │ │ │ │ movs r5, r4 │ │ │ │ - bne.n 1eb3b8 │ │ │ │ + bne.n 1eb398 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [sp, #312] @ 0x138 │ │ │ │ + ldr r3, [sp, #248] @ 0xf8 │ │ │ │ movs r1, r6 │ │ │ │ - bcs.n 1eb47c │ │ │ │ + bcs.n 1eb45c │ │ │ │ movs r5, r4 │ │ │ │ - bne.n 1eb540 │ │ │ │ + bne.n 1eb520 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ + str r7, [sp, #1000] @ 0x3e8 │ │ │ │ movs r1, r6 │ │ │ │ - beq.n 1eb508 │ │ │ │ + beq.n 1eb4e8 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6!, {r4} │ │ │ │ + ldmia r6!, {} │ │ │ │ movs r5, r4 │ │ │ │ - str r7, [sp, #640] @ 0x280 │ │ │ │ + str r7, [sp, #576] @ 0x240 │ │ │ │ movs r1, r6 │ │ │ │ - beq.n 1eb530 │ │ │ │ + beq.n 1eb510 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r5, {r1, r2, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ - str r7, [sp, #520] @ 0x208 │ │ │ │ + str r7, [sp, #456] @ 0x1c8 │ │ │ │ movs r1, r6 │ │ │ │ - bne.n 1eb538 │ │ │ │ + bne.n 1eb518 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r5!, {r1, r2, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [sp, #992] @ 0x3e0 │ │ │ │ + str r6, [sp, #928] @ 0x3a0 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [sp, #880] @ 0x370 │ │ │ │ + str r6, [sp, #816] @ 0x330 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r6!, {r1, r3, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4!, {r1, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [sp, #744] @ 0x2e8 │ │ │ │ + str r6, [sp, #680] @ 0x2a8 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r6, {r2, r6, r7} │ │ │ │ + ldmia r6!, {r2, r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4!, {r6, r7} │ │ │ │ + ldmia r4, {r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [sp, #616] @ 0x268 │ │ │ │ + str r6, [sp, #552] @ 0x228 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r6, {r2, r6, r7} │ │ │ │ + ldmia r6!, {r2, r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4!, {r5, r7} │ │ │ │ + ldmia r4, {r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [sp, #488] @ 0x1e8 │ │ │ │ + str r6, [sp, #424] @ 0x1a8 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r5, {r2, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4!, {r1, r7} │ │ │ │ + ldmia r4, {r1, r4, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [sp, #368] @ 0x170 │ │ │ │ + str r6, [sp, #304] @ 0x130 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r6, {r1, r2, r5, r6} │ │ │ │ + ldmia r6, {r1, r2, r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4!, {r1, r5, r6} │ │ │ │ + ldmia r4, {r1, r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [sp, #248] @ 0xf8 │ │ │ │ + str r6, [sp, #184] @ 0xb8 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r5, {r3, r5, r7} │ │ │ │ + ldmia r5!, {r3, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4!, {r2, r6} │ │ │ │ + ldmia r4, {r2, r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [sp, #128] @ 0x80 │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r6, {r1, r3, r5, r6} │ │ │ │ + ldmia r6, {r1, r3, r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4!, {r1, r2, r5} │ │ │ │ + ldmia r4, {r1, r2, r4} │ │ │ │ movs r5, r4 │ │ │ │ b.n 1ebaaa │ │ │ │ - @ instruction: 0xffff95ce │ │ │ │ + vsli.64 d25, d30, #63 @ 0x3f │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6!, {r2, r4, r7} │ │ │ │ + ldmia r6!, {r2, r7} │ │ │ │ movs r5, r4 │ │ │ │ ldr r3, [pc, #44] @ (1eb55c ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #44] @ (1eb560 ) │ │ │ │ ldr r0, [pc, #48] @ (1eb564 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -213298,25 +213298,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (1eb570 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [sp, #624] @ 0x270 │ │ │ │ + str r4, [sp, #560] @ 0x230 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r2!, {r1, r3, r5, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6!, {r2, r3, r4} │ │ │ │ + ldmia r6!, {r2, r3} │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [sp, #528] @ 0x210 │ │ │ │ + str r4, [sp, #464] @ 0x1d0 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r2!, {r1, r4, r7} │ │ │ │ + ldmia r2!, {r1, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6!, {r2} │ │ │ │ + ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ bl 1e9a5c │ │ │ │ @@ -213409,18 +213409,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1eb90e │ │ │ │ ldr.w r1, [pc, #2316] @ 1ebf84 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ - bl 4014d0 │ │ │ │ + bl 4014c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1eb974 │ │ │ │ - bl 3854b0 │ │ │ │ + bl 3854a0 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ bl 244394 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 1eb8ce │ │ │ │ cmp r6, #0 │ │ │ │ @@ -213457,26 +213457,26 @@ │ │ │ │ strd r9, r4, [sp, #92] @ 0x5c │ │ │ │ cmp r4, r3 │ │ │ │ str r1, [sp, #28] │ │ │ │ itet eq │ │ │ │ addeq r3, sp, #92 @ 0x5c │ │ │ │ strne r4, [sp, #52] @ 0x34 │ │ │ │ streq r3, [sp, #52] @ 0x34 │ │ │ │ - bl 2c6a70 │ │ │ │ + bl 2c6a60 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ cbz r0, 1eb72c │ │ │ │ ldr.w r3, [pc, #2180] @ 1ebf98 │ │ │ │ ldr.w r2, [pc, #2180] @ 1ebf9c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [pc, #2160] @ 1ebfa0 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r7, [r3, #244] @ 0xf4 │ │ │ │ @@ -213604,29 +213604,29 @@ │ │ │ │ ldr.w r1, [pc, #1828] @ 1ebfb8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2119 @ 0x847 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eb8ce │ │ │ │ ldr.w r3, [pc, #1804] @ 1ebfbc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [pc, #1804] @ 1ebfc0 │ │ │ │ ldr.w r1, [pc, #1804] @ 1ebfc4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2079 @ 0x81f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldrd r1, r0, [sp, #84] @ 0x54 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr.w r2, [pc, #1776] @ 1ebfc8 │ │ │ │ ldr.w r3, [pc, #1688] @ 1ebf74 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -213641,15 +213641,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ subs r3, #3 │ │ │ │ mov r6, r7 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ b.n 1eb878 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2b5170 │ │ │ │ + bl 2b515c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1eb676 │ │ │ │ b.n 1eb8ce │ │ │ │ ldr.w r3, [pc, #1708] @ 1ebfcc │ │ │ │ mov.w r2, #2128 @ 0x850 │ │ │ │ ldr.w r6, [pc, #1704] @ 1ebfd0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -213657,99 +213657,99 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1700] @ 1ebfd8 │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eb8ce │ │ │ │ ldr.w r3, [pc, #1680] @ 1ebfdc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r5, [pc, #1680] @ 1ebfe0 │ │ │ │ ldr.w r2, [pc, #1680] @ 1ebfe4 │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1676] @ 1ebfe8 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2124 @ 0x84c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eb8ce │ │ │ │ ldr.w r1, [pc, #1652] @ 1ebfec │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ - bl 4014d0 │ │ │ │ + bl 4014c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1ebc8c │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movw r1, #513 @ 0x201 │ │ │ │ - bl 400f20 │ │ │ │ + bl 400f10 │ │ │ │ subs r3, r0, #0 │ │ │ │ mov fp, r3 │ │ │ │ bge.w 1eb6a0 │ │ │ │ b.n 1eb8ce │ │ │ │ ldr.w r3, [pc, #1612] @ 1ebff0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [pc, #1608] @ 1ebff4 │ │ │ │ ldr.w r1, [pc, #1608] @ 1ebff8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2086 @ 0x826 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eb8ce │ │ │ │ ldr.w r3, [pc, #1588] @ 1ebffc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [pc, #1584] @ 1ec000 │ │ │ │ ldr.w r1, [pc, #1584] @ 1ec004 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2138 @ 0x85a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eb8ce │ │ │ │ ldr.w r3, [pc, #1564] @ 1ec008 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [pc, #1560] @ 1ec00c │ │ │ │ ldr.w r1, [pc, #1560] @ 1ec010 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2145 @ 0x861 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eb8ce │ │ │ │ ldr.w r3, [pc, #1540] @ 1ec014 │ │ │ │ ldr.w r2, [pc, #1540] @ 1ec018 │ │ │ │ ldr.w r1, [pc, #1540] @ 1ec01c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #504 @ 0x1f8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1819 @ 0x71b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr.w r0, [pc, #1516] @ 1ec020 │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ bl 1e96d8 │ │ │ │ ldrd r1, r0, [sp, #92] @ 0x5c │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1ebcaa │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ tst r3, r2 │ │ │ │ beq.w 1ebcb6 │ │ │ │ ldr.w r0, [pc, #1484] @ 1ec024 │ │ │ │ @@ -213759,43 +213759,43 @@ │ │ │ │ ldr.w r1, [pc, #1480] @ 1ec02c │ │ │ │ add.w r3, r0, #8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strb.w r4, [r0, #81] @ 0x51 │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ - bl 4069b0 │ │ │ │ + bl 4069a0 │ │ │ │ b.n 1eb8ce │ │ │ │ movs r0, #10 │ │ │ │ bl 1f7cb8 │ │ │ │ b.n 1eb760 │ │ │ │ ldr.w r6, [pc, #1448] @ 1ec030 │ │ │ │ orrs.w lr, r3, fp │ │ │ │ ldrd r4, r5, [sp, #56] @ 0x38 │ │ │ │ add r6, pc │ │ │ │ strd r3, fp, [r6, #256] @ 0x100 │ │ │ │ beq.w 1ebce8 │ │ │ │ add.w r1, r6, #8 │ │ │ │ add.w r0, r6, #24 │ │ │ │ - bl 427eb8 │ │ │ │ + bl 427ea8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1ebd36 │ │ │ │ ldr r3, [r6, #36] @ 0x24 │ │ │ │ cbnz r3, 1ebabc │ │ │ │ ldr.w r3, [pc, #1408] @ 1ec034 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ negs r3, r3 │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ ldr.w r5, [pc, #1400] @ 1ec038 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r5, pc │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 427ec0 │ │ │ │ + bl 427eb0 │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r5, #128] @ 0x80 │ │ │ │ blt.w 1ebf3e │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cbz r3, 1ebb06 │ │ │ │ ldrb.w r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -213806,15 +213806,15 @@ │ │ │ │ movt r3, #15 │ │ │ │ sub.w r2, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bls.w 1ebd72 │ │ │ │ ldr.w r0, [pc, #1344] @ 1ec03c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 1ebd06 │ │ │ │ ldr.w r0, [pc, #1328] @ 1ec040 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r0, #8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -213850,15 +213850,15 @@ │ │ │ │ subs r0, r6, #1 │ │ │ │ orr.w r3, r3, r2, lsl #29 │ │ │ │ sbc.w r1, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ mov.w r3, #0 │ │ │ │ adc.w r1, r1, r2, lsr #3 │ │ │ │ mov r2, r6 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r6, r0, r6 │ │ │ │ str.w r6, [r5, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1ebd16 │ │ │ │ ldrd r2, r3, [r5, #112] @ 0x70 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -213911,15 +213911,15 @@ │ │ │ │ strd r3, r1, [r2, #88] @ 0x58 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr.w r3, [r2, #260] @ 0x104 │ │ │ │ str.w r0, [r2, #152] @ 0x98 │ │ │ │ adc.w r1, r1, r3 │ │ │ │ str.w r1, [r2, #156] @ 0x9c │ │ │ │ ldrd r1, r0, [sp, #92] @ 0x5c │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 1eba44 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ blx 1629d4 │ │ │ │ @@ -213935,30 +213935,30 @@ │ │ │ │ ldr r1, [pc, #1008] @ (1ec060 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2172 @ 0x87c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eb8ce │ │ │ │ mov r0, fp │ │ │ │ blx 16123c │ │ │ │ b.n 1eb8ce │ │ │ │ ldr r3, [pc, #980] @ (1ec064 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #980] @ (1ec068 ) │ │ │ │ ldr r1, [pc, #984] @ (1ec06c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2166 @ 0x876 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eb8ce │ │ │ │ ldr r3, [pc, #964] @ (1ec070 ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r3, #240] @ 0xf0 │ │ │ │ b.n 1eb8ce │ │ │ │ ldr r0, [pc, #956] @ (1ec074 ) │ │ │ │ @@ -213972,30 +213972,30 @@ │ │ │ │ ldr r1, [pc, #948] @ (1ec080 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2177 @ 0x881 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eb6b4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r6, #256] @ 0x100 │ │ │ │ ldr r3, [pc, #920] @ (1ec084 ) │ │ │ │ ldr r2, [pc, #924] @ (1ec088 ) │ │ │ │ ldr r1, [pc, #924] @ (1ec08c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #504 @ 0x1f8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1844 @ 0x734 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eba30 │ │ │ │ ldr r0, [pc, #904] @ (1ec090 ) │ │ │ │ add r0, pc │ │ │ │ add.w r1, r0, #8 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ bl 1fd098 │ │ │ │ b.n 1ebb28 │ │ │ │ @@ -214007,27 +214007,27 @@ │ │ │ │ cmp r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #0 │ │ │ │ str.w r3, [r5, #236] @ 0xec │ │ │ │ b.n 1ebc3a │ │ │ │ ldr r0, [pc, #868] @ (1ec094 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ b.n 1ebb06 │ │ │ │ ldr r3, [pc, #864] @ (1ec098 ) │ │ │ │ ldr r2, [pc, #864] @ (1ec09c ) │ │ │ │ ldr r1, [pc, #868] @ (1ec0a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #504 @ 0x1f8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1854 @ 0x73e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eba30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ lsls r1, r1, #6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ mov.w r5, #0 │ │ │ │ adc.w r5, r5, #0 │ │ │ │ movs r6, #64 @ 0x40 │ │ │ │ @@ -214038,15 +214038,15 @@ │ │ │ │ b.n 1ebc04 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrh.w r1, [r3, #106] @ 0x6a │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 1ebd96 │ │ │ │ ldr r0, [pc, #804] @ (1ec0a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ b.n 1ebb06 │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r5, #236] @ 0xec │ │ │ │ b.n 1ebc3a │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ str.w r3, [r5, #236] @ 0xec │ │ │ │ b.n 1ebc3a │ │ │ │ @@ -214107,15 +214107,15 @@ │ │ │ │ ite cs │ │ │ │ movcs r5, r3 │ │ │ │ orrcc.w r5, r3, #1 │ │ │ │ str.w ip, [r7, #276] @ 0x114 │ │ │ │ cbz r5, 1ebe70 │ │ │ │ ldr r0, [pc, #620] @ (1ec0ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ ldr.w r0, [r7, #272] @ 0x110 │ │ │ │ blx 16087c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r7, #272] @ 0x110 │ │ │ │ b.n 1ebb06 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r7 │ │ │ │ @@ -214175,15 +214175,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 161b14 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ - bl 401b3c │ │ │ │ + bl 401b2c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1ebf32 │ │ │ │ ldr r3, [pc, #448] @ (1ec0bc ) │ │ │ │ ldrd r0, r1, [sp, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ strd r0, r1, [r3, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ @@ -214202,15 +214202,15 @@ │ │ │ │ itt ne │ │ │ │ movne r3, r5 │ │ │ │ movne r2, r3 │ │ │ │ b.n 1ebe9a │ │ │ │ ldr r0, [pc, #404] @ (1ec0c8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ b.n 1ebf06 │ │ │ │ ldr r3, [pc, #396] @ (1ec0cc ) │ │ │ │ movw r2, #1865 @ 0x749 │ │ │ │ ldr r1, [pc, #392] @ (1ec0d0 ) │ │ │ │ ldr r0, [pc, #396] @ (1ec0d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -214233,171 +214233,171 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #15 │ │ │ │ movs r6, r6 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r0, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6!, {r3, r5, r7} │ │ │ │ + ldmia r6!, {r3, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ lsls r2, r5, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r2, r3, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6, {r5, r6, r7} │ │ │ │ + ldmia r6, {r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - subs r1, #140 @ 0x8c │ │ │ │ + subs r1, #124 @ 0x7c │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [sp, #736] @ 0x2e0 │ │ │ │ + str r2, [sp, #672] @ 0x2a0 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6!, {r2, r3, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ lsls r6, r3, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r0, r6, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #232] @ 0xe8 │ │ │ │ + str r1, [sp, #168] @ 0xa8 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r4, {r4} │ │ │ │ + ldmia r4!, {} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r7!, {r6} │ │ │ │ + stmia r7!, {r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ + str r1, [sp, #24] │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r3!, {r2, r4, r7} │ │ │ │ + ldmia r3!, {r2, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r7!, {r2, r3, r4} │ │ │ │ + stmia r7!, {r2, r3} │ │ │ │ movs r5, r4 │ │ │ │ asrs r2, r7, #2 │ │ │ │ movs r6, r6 │ │ │ │ - str r0, [sp, #648] @ 0x288 │ │ │ │ + str r0, [sp, #584] @ 0x248 │ │ │ │ movs r1, r6 │ │ │ │ - ldrsb r0, [r3, r5] │ │ │ │ + ldrsb r0, [r1, r5] │ │ │ │ movs r4, r5 │ │ │ │ - add r3, sp, #920 @ 0x398 │ │ │ │ + add r3, sp, #856 @ 0x358 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r6!, {r2, r5, r7} │ │ │ │ + stmia r6!, {r2, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [sp, #488] @ 0x1e8 │ │ │ │ + str r0, [sp, #424] @ 0x1a8 │ │ │ │ movs r1, r6 │ │ │ │ - str r0, [r0, #48] @ 0x30 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ movs r1, r5 │ │ │ │ - add r3, sp, #760 @ 0x2f8 │ │ │ │ + add r3, sp, #696 @ 0x2b8 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r6!, {r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r3, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3!, {r4, r5, r7} │ │ │ │ + ldmia r3!, {r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #64] @ 0x40 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r2!, {r1, r3, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r6!, {r1, r2, r5} │ │ │ │ + stmia r6!, {r1, r2, r4} │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r7, #62] @ 0x3e │ │ │ │ + ldrh r4, [r5, #62] @ 0x3e │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r3, {r1, r2, r3} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r6!, {r1} │ │ │ │ + stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r3, #62] @ 0x3e │ │ │ │ + ldrh r0, [r1, #62] @ 0x3e │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r3, {r1, r3} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r6, #60] @ 0x3c │ │ │ │ + ldrh r6, [r4, #60] @ 0x3c │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r3, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ stc2l 0, cr0, [r0, #256]! @ 0x100 │ │ │ │ ldc2 0, cr0, [r4, #256]! @ 0x100 │ │ │ │ @ instruction: 0xfb05ffff │ │ │ │ - ldmia r4, {r1, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ stc2 0, cr0, [r4, #256] @ 0x100 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [r2, #-256] @ 0xffffff00 │ │ │ │ - ldmia r3, {r3, r6, r7} │ │ │ │ + ldmia r3, {r3, r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ stc2 0, cr0, [r0, #-256] @ 0xffffff00 │ │ │ │ stc2l 0, cr0, [r6], #256 @ 0x100 │ │ │ │ mrrc2 0, 4, r0, r8, cr0 │ │ │ │ mcrr2 0, 4, r0, r4, cr0 │ │ │ │ ldc2 0, cr0, [r6], #-256 @ 0xffffff00 │ │ │ │ stc2 0, cr0, [ip], {64} @ 0x40 │ │ │ │ - ldrh r2, [r4, #42] @ 0x2a │ │ │ │ + ldrh r2, [r2, #42] @ 0x2a │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r3!, {r3, r5, r6} │ │ │ │ + stmia r3!, {r3, r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r7, #40] @ 0x28 │ │ │ │ + ldrh r4, [r5, #40] @ 0x28 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r3!, {r1, r6} │ │ │ │ + stmia r3!, {r1, r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0xfb660040 │ │ │ │ @ instruction: 0xfb5a0040 │ │ │ │ - ldrh r6, [r0, #40] @ 0x28 │ │ │ │ + ldrh r6, [r6, #38] @ 0x26 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r0!, {r2, r3, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r3!, {r2, r3} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r2, [r4, #38] @ 0x26 │ │ │ │ + ldrh r2, [r2, #38] @ 0x26 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r1!, {r4, r6} │ │ │ │ + ldmia r1!, {r6} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r2!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0xfb0c0040 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r2, #36] @ 0x24 │ │ │ │ + ldrh r4, [r0, #36] @ 0x24 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r1, {r1, r5} │ │ │ │ + ldmia r1, {r1, r4} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r2!, {r3, r4, r7} │ │ │ │ + stmia r2!, {r3, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r1, {r1, r3, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ ldr??.w r0, [r6, #64] @ 0x40 │ │ │ │ - ldmia r0!, {r1, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - blt.n 1ebfec │ │ │ │ + blt.n 1ebfcc │ │ │ │ movs r4, r5 │ │ │ │ vld4.16 {d16-d19}, [r4], r0 │ │ │ │ - stmia r5!, {r1, r5, r6} │ │ │ │ + stmia r5!, {r1, r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ ldrsb.w r0, [r4, r0] │ │ │ │ vst4.16 {d0-d3}, [r6], r0 │ │ │ │ - stmia r5!, {r1} │ │ │ │ + stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r1, #20] │ │ │ │ + ldrh r0, [r7, #18] │ │ │ │ movs r1, r6 │ │ │ │ - stmia r0!, {r1, r2, r4, r7} │ │ │ │ + stmia r0!, {r1, r2, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r7!, {r3, r6} │ │ │ │ + stmia r7!, {r3, r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r6, #18] │ │ │ │ + ldrh r0, [r4, #18] │ │ │ │ movs r1, r6 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r6!, {r2, r4, r7} │ │ │ │ + stmia r6!, {r2, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001ec0e4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -214419,15 +214419,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 16056c │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #4 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r4, #0] │ │ │ │ str r3, [r5, #4] │ │ │ │ - bl 2b5170 │ │ │ │ + bl 2b515c │ │ │ │ cbnz r0, 1ec13a │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ movs r0, #8 │ │ │ │ @@ -214460,65 +214460,65 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #488] @ (1ec37c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #476] @ (1ec380 ) │ │ │ │ mov r2, r8 │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #468] @ (1ec384 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #456] @ (1ec388 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #448] @ (1ec38c ) │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #436] @ (1ec390 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #428] @ (1ec394 ) │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc7d8 │ │ │ │ + bl 3fc7c8 │ │ │ │ ldr r1, [pc, #420] @ (1ec398 ) │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc7d8 │ │ │ │ + bl 3fc7c8 │ │ │ │ ldr r1, [pc, #412] @ (1ec39c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc7d8 │ │ │ │ + bl 3fc7c8 │ │ │ │ adds r1, r6, r5 │ │ │ │ add r1, r8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r7 │ │ │ │ cmp r1, #1 │ │ │ │ bgt.n 1ec2fc │ │ │ │ subs r1, r2, #0 │ │ │ │ @@ -214595,47 +214595,47 @@ │ │ │ │ beq.n 1ec24e │ │ │ │ ldr r1, [pc, #232] @ (1ec3a4 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r5, r9 │ │ │ │ add r1, pc │ │ │ │ mov r6, r9 │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r8, r0 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 1ec25c │ │ │ │ ldr r1, [pc, #208] @ (1ec3a8 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ec262 │ │ │ │ ldr r1, [pc, #188] @ (1ec3ac ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc914 │ │ │ │ + bl 3fc904 │ │ │ │ mov r9, r0 │ │ │ │ b.n 1ec262 │ │ │ │ ldr r0, [pc, #176] @ (1ec3b0 ) │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ ldr r3, [pc, #176] @ (1ec3b4 ) │ │ │ │ ldr r1, [pc, #180] @ (1ec3b8 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #160] @ (1ec3bc ) │ │ │ │ ldr r3, [pc, #84] @ (1ec374 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -214670,47 +214670,47 @@ │ │ │ │ add.w r7, r8, #5 │ │ │ │ b.n 1ec24a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r4, #32 │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r6, r7} │ │ │ │ - movs r5, r4 │ │ │ │ stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r5!, {r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [r4, #8] │ │ │ │ + stmia r5!, {r5, r7} │ │ │ │ + movs r5, r4 │ │ │ │ + ldr r2, [r2, #8] │ │ │ │ movs r3, r5 │ │ │ │ - stmia r5!, {r3, r4, r7} │ │ │ │ + stmia r5!, {r3, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [pc, #648] @ (1ec620 ) │ │ │ │ + ldr r6, [pc, #584] @ (1ec5e0 ) │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r6, [r4, r1] │ │ │ │ + ldrh r6, [r2, r1] │ │ │ │ movs r1, r5 │ │ │ │ - subs r6, r0, r1 │ │ │ │ + subs r6, r6, r0 │ │ │ │ movs r4, r5 │ │ │ │ - stmia r2!, {r2, r6, r7} │ │ │ │ + stmia r2!, {r2, r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldr r5, [pc, #808] @ (1ec6d0 ) │ │ │ │ + ldr r5, [pc, #744] @ (1ec690 ) │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [r0, r6] │ │ │ │ + ldr r0, [r6, r5] │ │ │ │ movs r1, r5 │ │ │ │ - adds r6, r2, r5 │ │ │ │ + adds r6, r0, r5 │ │ │ │ movs r4, r5 │ │ │ │ - stmia r4!, {r2, r7} │ │ │ │ + stmia r4!, {r2, r4, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r1, #6] │ │ │ │ + ldrh r6, [r7, #4] │ │ │ │ movs r1, r6 │ │ │ │ - stmia r4!, {r1, r2, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ lsls r2, r7, #25 │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 001ec3c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -214728,50 +214728,50 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 1ec460 │ │ │ │ ldr r3, [pc, #168] @ (1ec494 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #160] @ (1ec498 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 1ec454 │ │ │ │ ldrd r3, r5, [r4, #16] │ │ │ │ orrs.w r2, r3, r5 │ │ │ │ beq.n 1ec474 │ │ │ │ ldrd r0, r1, [r4, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 433780 │ │ │ │ + bl 433770 │ │ │ │ vldr d7, [pc, #108] @ 1ec488 │ │ │ │ vmov d6, r0, r1 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ vmul.f64 d6, d6, d7 │ │ │ │ vstr d6, [sp] │ │ │ │ - bl 433780 │ │ │ │ + bl 433770 │ │ │ │ vldr d6, [sp] │ │ │ │ vmov d5, r0, r1 │ │ │ │ ldr r1, [pc, #96] @ (1ec49c ) │ │ │ │ mov r0, r6 │ │ │ │ vdiv.f64 d7, d6, d5 │ │ │ │ add r1, pc │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ vmov r2, r3, d7 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 3b44c0 │ │ │ │ + b.w 3b44b0 │ │ │ │ ldr r3, [pc, #60] @ (1ec4a0 ) │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #60] @ (1ec4a4 ) │ │ │ │ ldr r0, [pc, #64] @ (1ec4a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ @@ -214790,49 +214790,49 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r1, r3 │ │ │ │ lsls r2, r0, #23 │ │ │ │ movs r6, r6 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r3, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - strh r4, [r5, #58] @ 0x3a │ │ │ │ + strh r4, [r3, #58] @ 0x3a │ │ │ │ movs r1, r6 │ │ │ │ - stmia r3!, {r1, r2} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r3!, {r1, r6} │ │ │ │ + stmia r3!, {r1, r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ - strh r0, [r3, #58] @ 0x3a │ │ │ │ + strh r0, [r1, #58] @ 0x3a │ │ │ │ movs r1, r6 │ │ │ │ - stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r3!, {r1, r2, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ ldr r0, [pc, #4] @ (1ec4c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f4f2c │ │ │ │ + b.w 2f4f1c │ │ │ │ ldr r6, [r2, #0] │ │ │ │ movs r6, r6 │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r0, #308] @ 0x134 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.w 2f7244 │ │ │ │ + b.w 2f7234 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 41874c │ │ │ │ + bl 41873c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 418254 │ │ │ │ + bl 418244 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 160878 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -214847,139 +214847,139 @@ │ │ │ │ ldrd r1, r2, [sp, #56] @ 0x38 │ │ │ │ strd r1, r2, [sp] │ │ │ │ add.w r1, r5, #16384 @ 0x4000 │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ ldr.w r0, [r1, #308] @ 0x134 │ │ │ │ - bl 3236e8 │ │ │ │ + bl 3236d8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 41a6b0 │ │ │ │ + bl 41a6a0 │ │ │ │ mov r8, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 162c0c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f8a44 │ │ │ │ + bl 2f8a34 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (1ec58c ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #52] @ (1ec590 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 417cf0 │ │ │ │ + bl 417ce0 │ │ │ │ mov r2, r6 │ │ │ │ strd r8, r0, [r4] │ │ │ │ mov r3, r7 │ │ │ │ bl 25fec8 │ │ │ │ - bl 419710 │ │ │ │ + bl 419700 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ vminnm.f16 , , │ │ │ │ - stmia r2!, {r1, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r1, [sp] │ │ │ │ - bl 31dd80 │ │ │ │ + bl 31dd70 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r0, #308] @ 0x134 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 31ddf0 │ │ │ │ + bl 31dde0 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ movs r2, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 34babc │ │ │ │ + b.w 34baac │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #48] @ (1ec614 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 2fda74 │ │ │ │ + bl 2fda64 │ │ │ │ cmp r0, #0 │ │ │ │ itttt ge │ │ │ │ addge.w r3, r4, #16512 @ 0x4080 │ │ │ │ movge r0, #0 │ │ │ │ movge r2, #64 @ 0x40 │ │ │ │ strdge r2, r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #144] @ (1ec6a8 ) │ │ │ │ + ldr r5, [pc, #80] @ (1ec668 ) │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ bl 26021c │ │ │ │ add.w r3, r5, #16384 @ 0x4000 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr.w r3, [r3, #308] @ 0x134 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 321308 │ │ │ │ + bl 3212f8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 41a6b0 │ │ │ │ + bl 41a6a0 │ │ │ │ mov r8, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 162c0c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f8a44 │ │ │ │ + bl 2f8a34 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (1ec690 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #48] @ (1ec694 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 417cf0 │ │ │ │ + bl 417ce0 │ │ │ │ mov r2, r6 │ │ │ │ strd r8, r0, [r4] │ │ │ │ mov r3, r7 │ │ │ │ bl 25fec8 │ │ │ │ - bl 419710 │ │ │ │ + bl 419700 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mcr2 15, 3, pc, cr15, cr15, {7} @ │ │ │ │ - stmia r1!, {r2, r3, r5, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ @@ -214988,47 +214988,47 @@ │ │ │ │ ldrd r3, r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ add.w r1, r5, #16384 @ 0x4000 │ │ │ │ strd r3, r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ ldr.w r0, [r1, #308] @ 0x134 │ │ │ │ - bl 321808 │ │ │ │ + bl 3217f8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 41a6b0 │ │ │ │ + bl 41a6a0 │ │ │ │ mov r8, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 162c0c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f8a44 │ │ │ │ + bl 2f8a34 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (1ec720 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #52] @ (1ec724 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 417cf0 │ │ │ │ + bl 417ce0 │ │ │ │ mov r2, r6 │ │ │ │ strd r8, r0, [r4] │ │ │ │ mov r3, r7 │ │ │ │ bl 25fec8 │ │ │ │ - bl 419710 │ │ │ │ + bl 419700 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ stc2l 15, cr15, [r1, #1020]! @ 0x3fc │ │ │ │ - stmia r1!, {r1, r2, r3, r4} │ │ │ │ + stmia r1!, {r1, r2, r3} │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ @@ -215039,47 +215039,47 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ ldrd r1, r2, [sp, #56] @ 0x38 │ │ │ │ strd r1, r2, [sp] │ │ │ │ add.w r1, r5, #16384 @ 0x4000 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ ldr.w r0, [r1, #308] @ 0x134 │ │ │ │ - bl 3240a0 │ │ │ │ + bl 324090 │ │ │ │ mov r9, r0 │ │ │ │ - bl 41a6b0 │ │ │ │ + bl 41a6a0 │ │ │ │ mov r8, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 162c0c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f8a44 │ │ │ │ + bl 2f8a34 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (1ec7b4 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #52] @ (1ec7b8 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 417cf0 │ │ │ │ + bl 417ce0 │ │ │ │ mov r2, r6 │ │ │ │ strd r8, r0, [r4] │ │ │ │ mov r3, r7 │ │ │ │ bl 25fec8 │ │ │ │ - bl 419710 │ │ │ │ + bl 419700 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ stc2l 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ - stmia r0!, {r1, r3, r7} │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ @@ -215091,51 +215091,51 @@ │ │ │ │ ldrd r1, r2, [sp, #56] @ 0x38 │ │ │ │ strd r1, r2, [sp] │ │ │ │ add.w r1, r5, #16384 @ 0x4000 │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ ldr.w r0, [r1, #308] @ 0x134 │ │ │ │ - bl 323fbc │ │ │ │ + bl 323fac │ │ │ │ mov r9, r0 │ │ │ │ - bl 41a6b0 │ │ │ │ + bl 41a6a0 │ │ │ │ mov r8, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 162c0c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f8a44 │ │ │ │ + bl 2f8a34 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (1ec84c ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #52] @ (1ec850 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 417cf0 │ │ │ │ + bl 417ce0 │ │ │ │ mov r2, r6 │ │ │ │ strd r8, r0, [r4] │ │ │ │ mov r3, r7 │ │ │ │ bl 25fec8 │ │ │ │ - bl 419710 │ │ │ │ + bl 419700 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ ldc2 15, cr15, [r5], #1020 @ 0x3fc │ │ │ │ - itee │ │ │ │ - mov r5, r4 │ │ │ │ + ittt al │ │ │ │ + moval r5, r4 │ │ │ │ ldral.w r0, [r0, #-4] │ │ │ │ moval r2, r3 │ │ │ │ - b.w 316ccc │ │ │ │ + b.w 316cbc │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ @@ -215165,20 +215165,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 316c58 │ │ │ │ + bl 316c48 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ec88c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1ce900 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 1ec88c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -215236,15 +215236,15 @@ │ │ │ │ cbz r1, 1ec968 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, ip │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2127c0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 313010 │ │ │ │ + bl 313000 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1ec9b8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -215258,15 +215258,15 @@ │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #80] @ (1ec9e4 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -215278,28 +215278,28 @@ │ │ │ │ add r3, pc │ │ │ │ strd r3, r1, [sp, #4] │ │ │ │ ldr r3, [pc, #32] @ (1ec9ec ) │ │ │ │ ldr r1, [pc, #36] @ (1ec9f0 ) │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 40b8ec │ │ │ │ + bl 40b8dc │ │ │ │ b.n 1ec974 │ │ │ │ nop │ │ │ │ - bkpt 0x00ac │ │ │ │ + bkpt 0x009c │ │ │ │ movs r5, r4 │ │ │ │ - strh r6, [r4, #18] │ │ │ │ + strh r6, [r2, #18] │ │ │ │ movs r1, r6 │ │ │ │ - bkpt 0x0092 │ │ │ │ + bkpt 0x0082 │ │ │ │ movs r5, r4 │ │ │ │ - strb r2, [r6, #18] │ │ │ │ + strb r2, [r4, #18] │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r6, #16] │ │ │ │ + strh r0, [r4, #16] │ │ │ │ movs r1, r6 │ │ │ │ - bkpt 0x005a │ │ │ │ + bkpt 0x004a │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r2 │ │ │ │ @@ -215312,118 +215312,118 @@ │ │ │ │ moveq r7, r0 │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ bl 1ec930 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ecaec │ │ │ │ mov r4, r0 │ │ │ │ - bl 3139f8 │ │ │ │ + bl 3139e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ecaac │ │ │ │ mov r0, r4 │ │ │ │ - bl 313a58 │ │ │ │ + bl 313a48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ecacc │ │ │ │ mov r0, r4 │ │ │ │ - bl 313acc │ │ │ │ + bl 313abc │ │ │ │ cbz r0, 1eca54 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 313ae8 │ │ │ │ + bl 313ad8 │ │ │ │ cbnz r0, 1eca70 │ │ │ │ ldr r3, [pc, #152] @ (1ecaf8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 3138c4 │ │ │ │ + bl 3138b4 │ │ │ │ b.n 1eca3e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 313a68 │ │ │ │ + bl 313a58 │ │ │ │ cbnz r5, 1eca9a │ │ │ │ ldr r3, [pc, #128] @ (1ecafc ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r4, [pc, #128] @ (1ecb00 ) │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #128] @ (1ecb04 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mvn.w r0, #114 @ 0x72 │ │ │ │ b.n 1eca40 │ │ │ │ ldr r3, [pc, #92] @ (1ecaf8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 3138c4 │ │ │ │ + bl 3138b4 │ │ │ │ b.n 1eca3e │ │ │ │ ldr r3, [pc, #88] @ (1ecb08 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r4, [pc, #88] @ (1ecb0c ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #88] @ (1ecb10 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 1eca40 │ │ │ │ ldr r3, [pc, #68] @ (1ecb14 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r4, [pc, #68] @ (1ecb18 ) │ │ │ │ movs r2, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #68] @ (1ecb1c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mvn.w r0, #37 @ 0x25 │ │ │ │ b.n 1eca40 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 1eca40 │ │ │ │ nop │ │ │ │ vmvn.i32 d0, #165 @ 0x000000a5 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + strh r0, [r5, #10] │ │ │ │ movs r1, r6 │ │ │ │ - bkpt 0x0026 │ │ │ │ + bkpt 0x0016 │ │ │ │ movs r5, r4 │ │ │ │ - pop {r1, r5, r7, pc} │ │ │ │ + pop {r1, r4, r7, pc} │ │ │ │ movs r5, r4 │ │ │ │ - strh r6, [r0, #10] │ │ │ │ + strh r6, [r6, #8] │ │ │ │ movs r1, r6 │ │ │ │ - pop {r4, r5, r7, pc} │ │ │ │ + pop {r5, r7, pc} │ │ │ │ movs r5, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + pop {r5, r6, pc} │ │ │ │ movs r5, r4 │ │ │ │ - strh r6, [r4, #8] │ │ │ │ + strh r6, [r2, #8] │ │ │ │ movs r1, r6 │ │ │ │ - pop {r4, r5, r7, pc} │ │ │ │ + pop {r5, r7, pc} │ │ │ │ movs r5, r4 │ │ │ │ - pop {r4, r6, pc} │ │ │ │ + pop {r6, pc} │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #260] @ (1ecc38 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -215437,18 +215437,18 @@ │ │ │ │ beq.n 1ecc22 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 1ec930 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1ecb84 │ │ │ │ - bl 313754 │ │ │ │ + bl 313744 │ │ │ │ cbz r0, 1ecba2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3139f8 │ │ │ │ + bl 3139e8 │ │ │ │ cbnz r0, 1ecb9a │ │ │ │ ldr r3, [pc, #216] @ (1ecc3c ) │ │ │ │ cmp r6, r0 │ │ │ │ ite ne │ │ │ │ movne r2, r6 │ │ │ │ moveq r2, r7 │ │ │ │ ldr r4, [pc, #208] @ (1ecc40 ) │ │ │ │ @@ -215457,58 +215457,58 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 313a58 │ │ │ │ + bl 313a48 │ │ │ │ cbnz r0, 1ecbf4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 313224 │ │ │ │ + bl 313214 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ecb84 │ │ │ │ - bl 31dd80 │ │ │ │ + bl 31dd70 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f85b8 │ │ │ │ + bl 2f85a8 │ │ │ │ cbnz r0, 1ecbea │ │ │ │ - bl 31ddf0 │ │ │ │ + bl 31dde0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 316110 │ │ │ │ + bl 316100 │ │ │ │ mov r0, r4 │ │ │ │ - bl 313a58 │ │ │ │ + bl 313a48 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ecb84 │ │ │ │ ldr r3, [pc, #116] @ (1ecc48 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 3138c4 │ │ │ │ + b.w 3138b4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 31ddf0 │ │ │ │ + b.w 31dde0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 313acc │ │ │ │ + bl 313abc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ecba2 │ │ │ │ ldr r3, [pc, #76] @ (1ecc4c ) │ │ │ │ cmp r6, r0 │ │ │ │ ite ne │ │ │ │ movne r2, r6 │ │ │ │ moveq r2, r7 │ │ │ │ @@ -215518,46 +215518,46 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1ecb84 │ │ │ │ ldr r3, [pc, #52] @ (1ecc58 ) │ │ │ │ movs r2, #179 @ 0xb3 │ │ │ │ ldr r1, [pc, #52] @ (1ecc5c ) │ │ │ │ ldr r0, [pc, #52] @ (1ecc60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ mcr2 0, 3, r0, cr0, cr5, {1} │ │ │ │ - strh r2, [r1, #4] │ │ │ │ + strh r2, [r7, #2] │ │ │ │ movs r1, r6 │ │ │ │ - pop {r2, r4, r5, r6, r7} │ │ │ │ + pop {r2, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - pop {r1, r4, r5, r7} │ │ │ │ + pop {r1, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #31] │ │ │ │ + ldrb r6, [r3, #31] │ │ │ │ movs r1, r6 │ │ │ │ - pop {r2, r3, pc} │ │ │ │ + pop {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - pop {r1, r2, r4} │ │ │ │ + pop {r1, r2} │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r2, [r2, #31] │ │ │ │ + ldrb r2, [r0, #31] │ │ │ │ movs r1, r6 │ │ │ │ - pop {} │ │ │ │ + cbnz r0, 1eccdc │ │ │ │ movs r5, r4 │ │ │ │ - pop {r2, r4, r6, r7} │ │ │ │ + pop {r2, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r2 │ │ │ │ @@ -215568,38 +215568,38 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #232] @ (1ecd6c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 313754 │ │ │ │ + bl 313744 │ │ │ │ cbz r0, 1ecca8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3139f8 │ │ │ │ + bl 3139e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ecd26 │ │ │ │ mov r0, r4 │ │ │ │ - bl 313a58 │ │ │ │ + bl 313a48 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ecd40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 313224 │ │ │ │ + bl 313214 │ │ │ │ cbz r0, 1eccf0 │ │ │ │ ldr r3, [pc, #188] @ (1ecd70 ) │ │ │ │ movs r2, #250 @ 0xfa │ │ │ │ ldr r4, [pc, #188] @ (1ecd74 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #188] @ (1ecd78 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #176] @ (1ecd7c ) │ │ │ │ ldr r3, [pc, #160] @ (1ecd6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -215612,83 +215612,83 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 313494 │ │ │ │ + bl 313484 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1eccc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 313a58 │ │ │ │ + bl 313a48 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1eccc8 │ │ │ │ movs r1, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3138c4 │ │ │ │ + bl 3138b4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1eccc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ mov r0, r4 │ │ │ │ - bl 316110 │ │ │ │ + bl 316100 │ │ │ │ b.n 1eccc8 │ │ │ │ ldr r3, [pc, #88] @ (1ecd80 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #88] @ (1ecd84 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #88] @ (1ecd88 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eccc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 313acc │ │ │ │ + bl 313abc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ecca8 │ │ │ │ ldr r3, [pc, #64] @ (1ecd8c ) │ │ │ │ movs r2, #245 @ 0xf5 │ │ │ │ ldr r4, [pc, #64] @ (1ecd90 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #64] @ (1ecd94 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1eccc8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldc2 0, cr0, [r8, #-212] @ 0xffffff2c │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #29] │ │ │ │ + ldrb r2, [r6, #28] │ │ │ │ movs r1, r6 │ │ │ │ - pop {r3, r4, r5, r7} │ │ │ │ + pop {r3, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - cbnz r4, 1ecdd6 │ │ │ │ + cbnz r4, 1ecdd2 │ │ │ │ movs r5, r4 │ │ │ │ stc2l 0, cr0, [ip], {53} @ 0x35 │ │ │ │ - ldrb r4, [r1, #27] │ │ │ │ + ldrb r4, [r7, #26] │ │ │ │ movs r1, r6 │ │ │ │ - pop {r1, r3} │ │ │ │ + cbnz r2, 1ece06 │ │ │ │ movs r5, r4 │ │ │ │ - revsh r6, r6 │ │ │ │ + revsh r6, r4 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r5, #26] │ │ │ │ + ldrb r0, [r3, #26] │ │ │ │ movs r1, r6 │ │ │ │ - cbnz r6, 1ece12 │ │ │ │ + cbnz r6, 1ece0e │ │ │ │ movs r5, r4 │ │ │ │ - revsh r2, r2 │ │ │ │ + revsh r2, r0 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001ecd98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -215714,15 +215714,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ adds.w r3, r0, #115 @ 0x73 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ tst r3, r2 │ │ │ │ bne.n 1ece18 │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ ldr r2, [pc, #60] @ (1ece30 ) │ │ │ │ ldr r3, [pc, #56] @ (1ece2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -215734,15 +215734,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 1ecdf0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfbe60035 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfba40035 │ │ │ │ @@ -215764,15 +215764,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 1ec930 │ │ │ │ cbz r0, 1ece8e │ │ │ │ mov r4, r0 │ │ │ │ - bl 3139f8 │ │ │ │ + bl 3139e8 │ │ │ │ cbnz r0, 1eceb6 │ │ │ │ ldr r3, [pc, #128] @ (1ecef0 ) │ │ │ │ cmp r7, #0 │ │ │ │ ite ne │ │ │ │ movne r2, r7 │ │ │ │ moveq r2, r6 │ │ │ │ ldr r4, [pc, #124] @ (1ecef4 ) │ │ │ │ @@ -215781,15 +215781,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ movs r2, #152 @ 0x98 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #108] @ (1ecefc ) │ │ │ │ ldr r3, [pc, #88] @ (1eceec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -215800,41 +215800,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 313a58 │ │ │ │ + bl 313a48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ece8e │ │ │ │ mov r0, r4 │ │ │ │ - bl 313acc │ │ │ │ + bl 313abc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ece8e │ │ │ │ movs r1, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3138c4 │ │ │ │ + bl 3138b4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1ece8e │ │ │ │ mov r0, r5 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 1ece8e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfb4e0035 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #22] │ │ │ │ + ldrb r0, [r6, #21] │ │ │ │ movs r1, r6 │ │ │ │ - cbnz r2, 1ecf32 │ │ │ │ + cbnz r2, 1ecf2e │ │ │ │ movs r5, r4 │ │ │ │ - cbnz r0, 1ecf26 │ │ │ │ + cbnz r0, 1ecf22 │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0xfb060035 │ │ │ │ │ │ │ │ 001ecf00 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -215845,73 +215845,73 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r1 │ │ │ │ - bl 31dd80 │ │ │ │ + bl 31dd70 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ movs r0, #0 │ │ │ │ bl 1ec930 │ │ │ │ cbz r0, 1ecf4a │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f751c │ │ │ │ + bl 2f750c │ │ │ │ cbz r0, 1ecf7a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 31322c │ │ │ │ + bl 31321c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 1ecf54 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1ecc64 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 31ddf0 │ │ │ │ + b.w 31dde0 │ │ │ │ ldr r3, [pc, #72] @ (1ecfa0 ) │ │ │ │ mov.w r2, #294 @ 0x126 │ │ │ │ ldr r5, [pc, #72] @ (1ecfa4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #72] @ (1ecfa8 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 31ddf0 │ │ │ │ + b.w 31dde0 │ │ │ │ ldr r3, [pc, #48] @ (1ecfac ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #48] @ (1ecfb0 ) │ │ │ │ ldr r1, [pc, #48] @ (1ecfb4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #289 @ 0x121 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 31ddf0 │ │ │ │ - ldrb r4, [r3, #18] │ │ │ │ + b.w 31dde0 │ │ │ │ + ldrb r4, [r1, #18] │ │ │ │ movs r1, r6 │ │ │ │ - rev16 r6, r1 │ │ │ │ + rev r6, r7 │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xb8c6 │ │ │ │ + @ instruction: 0xb8b6 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r2, [r7, #17] │ │ │ │ + ldrb r2, [r5, #17] │ │ │ │ movs r1, r6 │ │ │ │ - rev r0, r3 │ │ │ │ + rev r0, r1 │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xb8a0 │ │ │ │ + @ instruction: 0xb890 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001ecfb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -215934,55 +215934,55 @@ │ │ │ │ ldrb.w r3, [sp, #68] @ 0x44 │ │ │ │ ldrb.w r4, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1ec930 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ed0ae │ │ │ │ mov r5, r0 │ │ │ │ - bl 313224 │ │ │ │ + bl 313214 │ │ │ │ cbz r0, 1ed00a │ │ │ │ mov r0, r5 │ │ │ │ - bl 316084 │ │ │ │ + bl 316074 │ │ │ │ mov r0, r5 │ │ │ │ - bl 31627c │ │ │ │ + bl 31626c │ │ │ │ bic.w r7, r0, #163840 @ 0x28000 │ │ │ │ bic.w r7, r7, #280 @ 0x118 │ │ │ │ cbz r4, 1ed02a │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 1ed10a │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ orreq.w r7, r7, #2 │ │ │ │ bne.n 1ed0e6 │ │ │ │ - bl 3fc57c │ │ │ │ + bl 3fc56c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 316228 │ │ │ │ + bl 316218 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ed0e0 │ │ │ │ ldr r2, [pc, #244] @ (1ed130 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #244] @ (1ed134 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 1ed05a │ │ │ │ ldr r1, [pc, #232] @ (1ed138 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2fdc7c │ │ │ │ + bl 2fdc6c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1ed0ae │ │ │ │ add r7, sp, #16 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ @@ -215993,29 +215993,29 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne.n 1ed0a6 │ │ │ │ mov r0, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 1ecb20 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 1ed0ee │ │ │ │ mov r0, r6 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 1ed0b0 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9a50 │ │ │ │ + bl 2f9a40 │ │ │ │ ldr r2, [pc, #132] @ (1ed13c ) │ │ │ │ ldr r3, [pc, #112] @ (1ed12c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -216044,34 +216044,34 @@ │ │ │ │ bne.n 1ed0a6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl 1ece34 │ │ │ │ b.n 1ed0b0 │ │ │ │ bic.w r7, r0, #163840 @ 0x28000 │ │ │ │ - bl 3fc57c │ │ │ │ + bl 3fc56c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bic.w r7, r7, #282 @ 0x11a │ │ │ │ - bl 316228 │ │ │ │ + bl 316218 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ed03a │ │ │ │ b.n 1ed0e0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ vst1.8 @ instruction: 0xf9c60035 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #768] @ 0x300 │ │ │ │ + ldr r1, [sp, #704] @ 0x2c0 │ │ │ │ movs r5, r4 │ │ │ │ - cbnz r2, 1ed15a │ │ │ │ + cbnz r2, 1ed156 │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [r1, #28] │ │ │ │ + str r0, [r7, #24] │ │ │ │ movs r1, r5 │ │ │ │ ldr.w r0, [lr, #53] @ 0x35 │ │ │ │ - @ instruction: 0xf39a0024 │ │ │ │ + @ instruction: 0xf38a0024 │ │ │ │ │ │ │ │ 001ed144 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #124] @ 1ed1d0 │ │ │ │ @@ -216092,15 +216092,15 @@ │ │ │ │ bl 1ec9f4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ cmnne.w r0, #38 @ 0x26 │ │ │ │ bne.n 1ed1c2 │ │ │ │ mov r0, r1 │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 1ecb20 │ │ │ │ ldr r2, [pc, #60] @ (1ed1d8 ) │ │ │ │ ldr r3, [pc, #52] @ (1ed1d4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -216115,15 +216115,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 1ed19a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh.w r0, [ip, r5, lsl #3] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7fa0035 │ │ │ │ @@ -216149,19 +216149,19 @@ │ │ │ │ blx 162294 │ │ │ │ ldrd r0, r1, [r4] │ │ │ │ mov r2, r6 │ │ │ │ bl 1ec930 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1ed31c │ │ │ │ mov r7, r0 │ │ │ │ - bl 313224 │ │ │ │ + bl 313214 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1ed380 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 42356c │ │ │ │ + bl 42355c │ │ │ │ ldrb.w r3, [r4, #56] @ 0x38 │ │ │ │ ldrd r0, r1, [r4, #8] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ ldrd r0, r1, [r4, #16] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ ldrd r0, r1, [r4, #24] │ │ │ │ strd r0, r1, [sp, #88] @ 0x58 │ │ │ │ @@ -216220,15 +216220,15 @@ │ │ │ │ strd r2, r3, [sp, #240] @ 0xf0 │ │ │ │ ldrb.w r3, [r4, #248] @ 0xf8 │ │ │ │ cbz r3, 1ed312 │ │ │ │ ldrd r2, r3, [r4, #256] @ 0x100 │ │ │ │ strd r2, r3, [sp, #248] @ 0xf8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 4236f8 │ │ │ │ + bl 4236e8 │ │ │ │ cbnz r0, 1ed344 │ │ │ │ ldr r2, [pc, #156] @ (1ed3bc ) │ │ │ │ ldr r3, [pc, #152] @ (1ed3b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ @@ -216240,67 +216240,67 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 4236d0 │ │ │ │ + bl 4236c0 │ │ │ │ cbz r0, 1ed36c │ │ │ │ mov r0, r7 │ │ │ │ - bl 313444 │ │ │ │ + bl 313434 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ ldr.w r1, [r4, #264] @ 0x108 │ │ │ │ cbz r3, 1ed39c │ │ │ │ cbz r1, 1ed362 │ │ │ │ mov r0, r7 │ │ │ │ - bl 316be4 │ │ │ │ + bl 316bd4 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3163d4 │ │ │ │ + bl 3163c4 │ │ │ │ b.n 1ed31c │ │ │ │ mov r0, r7 │ │ │ │ - bl 313444 │ │ │ │ + bl 313434 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ed31c │ │ │ │ mov r0, r7 │ │ │ │ - bl 316424 │ │ │ │ + bl 316414 │ │ │ │ b.n 1ed31c │ │ │ │ ldr r3, [pc, #60] @ (1ed3c0 ) │ │ │ │ mov.w r2, #434 @ 0x1b2 │ │ │ │ ldr r4, [pc, #60] @ (1ed3c4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #60] @ (1ed3c8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1ed31c │ │ │ │ cbz r1, 1ed3a6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 316b6c │ │ │ │ + bl 316b5c │ │ │ │ b.n 1ed362 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1ed39e │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b.n 1ed39e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf7a60035 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6780035 │ │ │ │ - ldrb r0, [r6, #1] │ │ │ │ + ldrb r0, [r4, #1] │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xb64e │ │ │ │ + @ instruction: 0xb63e │ │ │ │ movs r5, r4 │ │ │ │ - push {r1, r3, r4, r7} │ │ │ │ + push {r1, r3, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001ed3cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -216323,15 +216323,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #20] │ │ │ │ ldrb.w r6, [sp, #68] @ 0x44 │ │ │ │ ldrb.w r7, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 1ec930 │ │ │ │ cbz r0, 1ed436 │ │ │ │ - bl 315c9c │ │ │ │ + bl 315c8c │ │ │ │ orrs.w r3, r4, r8 │ │ │ │ mov fp, r0 │ │ │ │ bne.n 1ed44c │ │ │ │ orrs.w r3, r6, r7 │ │ │ │ beq.w 1ed52c │ │ │ │ orrs.w r3, r4, r6 │ │ │ │ bne.n 1ed48e │ │ │ │ @@ -216347,15 +216347,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1ed482 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ - bl 30deb4 │ │ │ │ + bl 30dea4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ed426 │ │ │ │ ldr r3, [pc, #216] @ (1ed538 ) │ │ │ │ mov.w r2, #540 @ 0x21c │ │ │ │ ldr r4, [pc, #212] @ (1ed53c ) │ │ │ │ ldr r1, [pc, #216] @ (1ed540 ) │ │ │ │ add r3, pc │ │ │ │ @@ -216363,42 +216363,42 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 40b96c │ │ │ │ + b.w 40b95c │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #1 │ │ │ │ - bl 30deb4 │ │ │ │ + bl 30dea4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ed45e │ │ │ │ cbnz r6, 1ed4e2 │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #2 │ │ │ │ mov r0, fp │ │ │ │ - bl 30deb4 │ │ │ │ + bl 30dea4 │ │ │ │ cbnz r0, 1ed4f0 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.n 1ed50c │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, fp │ │ │ │ - bl 30deb4 │ │ │ │ + bl 30dea4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ed51a │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #3 │ │ │ │ mov r0, fp │ │ │ │ cmp r7, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, r3 │ │ │ │ - bl 30deb4 │ │ │ │ + bl 30dea4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ed436 │ │ │ │ ldr r3, [pc, #124] @ (1ed544 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #124] @ (1ed548 ) │ │ │ │ ldr r1, [pc, #124] @ (1ed54c ) │ │ │ │ add r3, pc │ │ │ │ @@ -216408,15 +216408,15 @@ │ │ │ │ strd r2, r4, [sp, #64] @ 0x40 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ movw r2, #570 @ 0x23a │ │ │ │ b.n 1ed478 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r1, #2 │ │ │ │ mov r0, fp │ │ │ │ - bl 30deb4 │ │ │ │ + bl 30dea4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ed42c │ │ │ │ ldr r3, [pc, #92] @ (1ed550 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (1ed554 ) │ │ │ │ ldr r1, [pc, #96] @ (1ed558 ) │ │ │ │ add r3, pc │ │ │ │ @@ -216426,52 +216426,52 @@ │ │ │ │ strd r2, r4, [sp, #64] @ 0x40 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ b.n 1ed478 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r1, #4 │ │ │ │ mov r0, fp │ │ │ │ - bl 30deb4 │ │ │ │ + bl 30dea4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ed432 │ │ │ │ ldr r3, [pc, #64] @ (1ed55c ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr r4, [pc, #60] @ (1ed560 ) │ │ │ │ ldr r1, [pc, #64] @ (1ed564 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ b.n 1ed46e │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 30df90 │ │ │ │ + b.w 30df80 │ │ │ │ nop │ │ │ │ - strb r4, [r2, #30] │ │ │ │ + strb r4, [r0, #30] │ │ │ │ movs r1, r6 │ │ │ │ - push {r1, r3, r7, lr} │ │ │ │ + push {r1, r3, r4, r5, r6, lr} │ │ │ │ movs r5, r4 │ │ │ │ - cbz r0, 1ed5b4 │ │ │ │ + cbz r0, 1ed5b0 │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r5, #28] │ │ │ │ + strb r6, [r3, #28] │ │ │ │ movs r1, r6 │ │ │ │ - push {r1, r5, r7, lr} │ │ │ │ + push {r1, r4, r7, lr} │ │ │ │ movs r5, r4 │ │ │ │ - cbz r0, 1ed5a6 │ │ │ │ + cbz r0, 1ed5a2 │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r0, #28] │ │ │ │ + strb r4, [r6, #27] │ │ │ │ movs r1, r6 │ │ │ │ - push {r5, lr} │ │ │ │ + push {r4, lr} │ │ │ │ movs r5, r4 │ │ │ │ - cbz r6, 1ed5a6 │ │ │ │ + cbz r6, 1ed5a2 │ │ │ │ movs r5, r4 │ │ │ │ - strb r0, [r3, #27] │ │ │ │ + strb r0, [r1, #27] │ │ │ │ movs r1, r6 │ │ │ │ - push {r1, r2, r3, r4, lr} │ │ │ │ + push {r1, r2, r3, lr} │ │ │ │ movs r5, r4 │ │ │ │ - cbz r4, 1ed5a8 │ │ │ │ + uxtb r4, r6 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ ldr r7, [pc, #792] @ (1ed894 ) │ │ │ │ @@ -216491,15 +216491,15 @@ │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1ed826 │ │ │ │ ldr r1, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1ed81a │ │ │ │ mov r0, r5 │ │ │ │ - bl 3856ec │ │ │ │ + bl 3856dc │ │ │ │ ldrb r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1ed792 │ │ │ │ ldr r1, [pc, #728] @ (1ed898 ) │ │ │ │ add r1, pc │ │ │ │ @@ -216514,22 +216514,22 @@ │ │ │ │ ldr.w ip, [pc, #704] @ 1ed8a0 │ │ │ │ add ip, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #700] @ (1ed8a4 ) │ │ │ │ strd r0, ip, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ cbz r6, 1ed63a │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cbz r2, 1ed602 │ │ │ │ ldr r1, [pc, #684] @ (1ed8a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r6, #22] │ │ │ │ cbz r3, 1ed60e │ │ │ │ ldr r1, [r6, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1ed83e │ │ │ │ ldrb r3, [r6, #12] │ │ │ │ cbz r3, 1ed634 │ │ │ │ @@ -216542,15 +216542,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ed802 │ │ │ │ ldr r3, [pc, #648] @ (1ed8b0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #648] @ (1ed8b4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 1ed73c │ │ │ │ ldr.w r1, [r4, #308] @ 0x134 │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ed77e │ │ │ │ ldr r2, [pc, #624] @ (1ed8b8 ) │ │ │ │ @@ -216565,23 +216565,23 @@ │ │ │ │ beq.w 1ed772 │ │ │ │ ldr r1, [pc, #608] @ (1ed8c0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #604] @ (1ed8c4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ cbz r2, 1ed684 │ │ │ │ ldr r1, [pc, #596] @ (1ed8c8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r8, r9, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1ed7aa │ │ │ │ ldrd r2, r3, [r4, #48] @ 0x30 │ │ │ │ ldrd r7, r6, [r4, #56] @ 0x38 │ │ │ │ ldrd r9, r8, [r4, #64] @ 0x40 │ │ │ │ orr.w r1, r3, r6 │ │ │ │ @@ -216626,15 +216626,15 @@ │ │ │ │ strd r6, r7, [sp, #88] @ 0x58 │ │ │ │ ldrd r6, r7, [r4, #184] @ 0xb8 │ │ │ │ strd r6, r7, [sp, #80] @ 0x50 │ │ │ │ ldrd r6, r7, [r4, #168] @ 0xa8 │ │ │ │ strd r6, r7, [sp, #72] @ 0x48 │ │ │ │ ldrd r6, r7, [r4, #152] @ 0x98 │ │ │ │ strd r6, r7, [sp, #64] @ 0x40 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1ed7c4 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -216651,15 +216651,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1ed5ac │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1ed820 │ │ │ │ ldr r1, [pc, #356] @ (1ed8d0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3856ec │ │ │ │ + bl 3856dc │ │ │ │ b.n 1ed5b2 │ │ │ │ ldr r1, [pc, #352] @ (1ed8d4 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1ed662 │ │ │ │ ldr r3, [pc, #348] @ (1ed8d8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 1ed656 │ │ │ │ @@ -216683,30 +216683,30 @@ │ │ │ │ ldr r1, [pc, #324] @ (1ed8ec ) │ │ │ │ add r1, pc │ │ │ │ b.n 1ed5ac │ │ │ │ ldr r3, [pc, #324] @ (1ed8f0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #316] @ (1ed8f4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1ed68c │ │ │ │ ldr r1, [pc, #304] @ (1ed8f8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #96] @ 0x60 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ - bl 32ec5c │ │ │ │ + bl 32ec4c │ │ │ │ ldr r4, [r4, #76] @ 0x4c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1ed7d0 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -216718,53 +216718,53 @@ │ │ │ │ ldr r2, [pc, #256] @ (1ed8fc ) │ │ │ │ add r2, pc │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1ed626 │ │ │ │ ldr r3, [pc, #252] @ (1ed900 ) │ │ │ │ add r3, pc │ │ │ │ b.n 1ed62a │ │ │ │ - bl 3856ec │ │ │ │ + bl 3856dc │ │ │ │ cbnz r4, 1ed82a │ │ │ │ ldr r1, [pc, #244] @ (1ed904 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1ed5f4 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1ed7a4 │ │ │ │ - bl 3856ec │ │ │ │ + bl 3856dc │ │ │ │ b.n 1ed5b2 │ │ │ │ - bl 3856ec │ │ │ │ + bl 3856dc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1ed5b2 │ │ │ │ ldr r1, [pc, #212] @ (1ed908 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1ed5b2 │ │ │ │ ldr r3, [pc, #204] @ (1ed90c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #196] @ (1ed910 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1ed60e │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cbz r1, 1ed862 │ │ │ │ - bl 3856ec │ │ │ │ + bl 3856dc │ │ │ │ b.n 1ed80e │ │ │ │ ldr r1, [pc, #176] @ (1ed914 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3856ec │ │ │ │ + bl 3856dc │ │ │ │ b.n 1ed80e │ │ │ │ ldr r3, [pc, #168] @ (1ed918 ) │ │ │ │ movw r2, #622 @ 0x26e │ │ │ │ ldr r1, [pc, #168] @ (1ed91c ) │ │ │ │ ldr r0, [pc, #168] @ (1ed920 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -216775,89 +216775,89 @@ │ │ │ │ ldr r1, [pc, #160] @ (1ed928 ) │ │ │ │ ldr r0, [pc, #160] @ (1ed92c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ands.w r0, r6, #11862016 @ 0xb50000 │ │ │ │ - push {r2, r3, r4, r6, r7} │ │ │ │ + push {r2, r3, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - push {r1, r3, r4, r6, r7} │ │ │ │ + push {r1, r3, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - subs r0, r4, r2 │ │ │ │ + subs r0, r2, r2 │ │ │ │ movs r0, r5 │ │ │ │ - push {r4, r7, lr} │ │ │ │ + push {r7, lr} │ │ │ │ movs r5, r4 │ │ │ │ - push {r3, r5, r7, lr} │ │ │ │ + push {r3, r4, r7, lr} │ │ │ │ movs r5, r4 │ │ │ │ - push {r1, r5, r7} │ │ │ │ + push {r1, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bhi.n 1ed83c │ │ │ │ + bhi.n 1ed81c │ │ │ │ movs r7, r4 │ │ │ │ - push {r1, r2, r3, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r7, lr} │ │ │ │ movs r5, r4 │ │ │ │ - push {r7} │ │ │ │ + push {r4, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - push {r4, r7} │ │ │ │ + push {r7} │ │ │ │ movs r5, r4 │ │ │ │ - push {r4, r7} │ │ │ │ + push {r7} │ │ │ │ movs r5, r4 │ │ │ │ - push {r5, r7, lr} │ │ │ │ + push {r4, r7, lr} │ │ │ │ movs r5, r4 │ │ │ │ - push {r1, r2, r3, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r7, lr} │ │ │ │ movs r5, r4 │ │ │ │ - push {r2, r4, r5, r6, lr} │ │ │ │ + push {r2, r5, r6, lr} │ │ │ │ movs r5, r4 │ │ │ │ - push {r1, r2} │ │ │ │ + cbz r6, 1ed950 │ │ │ │ movs r5, r4 │ │ │ │ - adds r4, r1, r4 │ │ │ │ + adds r4, r7, r3 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r0, r4 │ │ │ │ + adds r6, r6, r3 │ │ │ │ movs r0, r5 │ │ │ │ - cbz r4, 1ed934 │ │ │ │ + cbz r4, 1ed930 │ │ │ │ movs r5, r4 │ │ │ │ - cbz r4, 1ed92e │ │ │ │ + cbz r4, 1ed92a │ │ │ │ movs r5, r4 │ │ │ │ - adds r2, r6, r3 │ │ │ │ + adds r2, r4, r3 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r5, r3 │ │ │ │ + adds r4, r3, r3 │ │ │ │ movs r0, r5 │ │ │ │ - cbz r2, 1ed962 │ │ │ │ + cbz r2, 1ed95e │ │ │ │ movs r5, r4 │ │ │ │ subs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r7} │ │ │ │ + push {r2, r3, r7} │ │ │ │ movs r5, r4 │ │ │ │ - push {r7, lr} │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ movs r5, r4 │ │ │ │ - adds r6, r0, r2 │ │ │ │ + adds r6, r6, r1 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r0, #10 │ │ │ │ + asrs r0, r6, #9 │ │ │ │ movs r2, r5 │ │ │ │ - cbz r6, 1ed966 │ │ │ │ + cbz r6, 1ed962 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r5!, {r1, r5} │ │ │ │ + stmia r5!, {r1, r4} │ │ │ │ movs r4, r4 │ │ │ │ adds r4, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 1ed970 │ │ │ │ + cbz r0, 1ed96c │ │ │ │ movs r5, r4 │ │ │ │ - cbz r4, 1ed95a │ │ │ │ + uxtb r4, r7 │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r3, #17] │ │ │ │ + strb r6, [r1, #17] │ │ │ │ movs r1, r6 │ │ │ │ - uxth r4, r1 │ │ │ │ + sxtb r4, r7 │ │ │ │ movs r5, r4 │ │ │ │ - uxth r2, r5 │ │ │ │ + uxth r2, r3 │ │ │ │ movs r5, r4 │ │ │ │ - strb r2, [r1, #17] │ │ │ │ + strb r2, [r7, #16] │ │ │ │ movs r1, r6 │ │ │ │ - sxtb r0, r7 │ │ │ │ + sxtb r0, r5 │ │ │ │ movs r5, r4 │ │ │ │ - uxtb r6, r1 │ │ │ │ + uxth r6, r7 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001ed930 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -216873,64 +216873,64 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #352] @ (1edab8 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #340] @ (1edabc ) │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1eda00 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #320] @ (1edac0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1ed9d6 │ │ │ │ ldr r3, [pc, #304] @ (1edac4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #300] @ (1edac8 ) │ │ │ │ ldr r2, [pc, #300] @ (1edacc ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #296] @ (1edad0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r3, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #88] @ 0x58 │ │ │ │ - bl 2ed7fc │ │ │ │ + bl 2ed7ec │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1eda74 │ │ │ │ cbz r5, 1ed9d6 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1eda40 │ │ │ │ ldr r1, [pc, #260] @ (1edad4 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [pc, #256] @ (1edad8 ) │ │ │ │ ldr r3, [pc, #212] @ (1edab0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -216947,110 +216947,110 @@ │ │ │ │ ldr r3, [pc, #216] @ (1edadc ) │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ed9d6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 40ef3c │ │ │ │ + bl 40ef2c │ │ │ │ ldr r1, [pc, #192] @ (1edae0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ cbz r0, 1eda5e │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ed684 │ │ │ │ + bl 2ed674 │ │ │ │ cbz r0, 1eda8c │ │ │ │ - bl 2ed0b4 │ │ │ │ + bl 2ed0a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40ea14 │ │ │ │ + bl 40ea04 │ │ │ │ b.n 1ed9d6 │ │ │ │ ldr r1, [pc, #160] @ (1edae4 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3133cc │ │ │ │ + bl 3133bc │ │ │ │ mov r4, r0 │ │ │ │ - bl 312f88 │ │ │ │ + bl 312f78 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3164d4 │ │ │ │ + bl 3164c4 │ │ │ │ b.n 1ed9d6 │ │ │ │ cbz r4, 1eda6a │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 1eda98 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ cbz r3, 1eda84 │ │ │ │ ldr r0, [pc, #124] @ (1edae8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1eda38 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40ea14 │ │ │ │ + bl 40ea04 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1eda4a │ │ │ │ b.n 1ed9d6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ b.n 1eda6a │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 1eda38 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (1edaec ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ ldr r1, [pc, #80] @ (1edaf0 ) │ │ │ │ ldr r0, [pc, #84] @ (1edaf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ orrs.w r0, r0, #53 @ 0x35 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 1edb68 │ │ │ │ + beq.n 1edb48 │ │ │ │ movs r1, r5 │ │ │ │ bic.w r0, r8, #53 @ 0x35 │ │ │ │ - lsrs r2, r6, #32 │ │ │ │ + lsrs r2, r4, #32 │ │ │ │ movs r1, r5 │ │ │ │ - bvs.n 1eda70 │ │ │ │ + bvs.n 1eda50 │ │ │ │ movs r0, r5 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #12] │ │ │ │ + strb r4, [r4, #12] │ │ │ │ movs r1, r6 │ │ │ │ - str r4, [r2, #76] @ 0x4c │ │ │ │ + str r4, [r0, #76] @ 0x4c │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ + ldr r2, [r3, #36] @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ - cbz r4, 1edb44 │ │ │ │ + cbz r4, 1edb40 │ │ │ │ movs r5, r4 │ │ │ │ vshr.s32 d0, d21, #2 │ │ │ │ asrs r4, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 1edb30 │ │ │ │ + cbz r2, 1edb2c │ │ │ │ movs r5, r4 │ │ │ │ - cbz r4, 1edb38 │ │ │ │ + cbz r4, 1edb34 │ │ │ │ movs r5, r4 │ │ │ │ - uxtb r4, r6 │ │ │ │ + uxtb r4, r4 │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r6, #8] │ │ │ │ + strb r4, [r4, #8] │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r2, [r7, #16] │ │ │ │ + ldrb r2, [r5, #16] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r2, [r2, #17] │ │ │ │ + ldrb r2, [r0, #17] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 001edaf8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -217061,32 +217061,32 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #240] @ (1edc04 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 1f7598 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1edbe8 │ │ │ │ - bl 31dd80 │ │ │ │ + bl 31dd70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f751c │ │ │ │ + bl 2f750c │ │ │ │ cbz r0, 1edb78 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, sp │ │ │ │ - bl 2f0a34 │ │ │ │ + bl 2f0a24 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 1edb4c │ │ │ │ - bl 40b6b0 │ │ │ │ - bl 31ddf0 │ │ │ │ + bl 40b6a0 │ │ │ │ + bl 31dde0 │ │ │ │ ldr r2, [pc, #180] @ (1edc08 ) │ │ │ │ ldr r3, [pc, #172] @ (1edc00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -217097,167 +217097,167 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 313010 │ │ │ │ + bl 313000 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1edbce │ │ │ │ - bl 313300 │ │ │ │ + bl 3132f0 │ │ │ │ cbz r0, 1edbda │ │ │ │ mov r0, r5 │ │ │ │ - bl 313224 │ │ │ │ + bl 313214 │ │ │ │ cbz r0, 1edba8 │ │ │ │ mov r2, sp │ │ │ │ movs r1, #5 │ │ │ │ - bl 2f85b8 │ │ │ │ + bl 2f85a8 │ │ │ │ cbnz r0, 1edbc2 │ │ │ │ - bl 31ddf0 │ │ │ │ + bl 31dde0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 316110 │ │ │ │ - bl 31dd80 │ │ │ │ + bl 316100 │ │ │ │ + bl 31dd70 │ │ │ │ mov r0, r5 │ │ │ │ - bl 312f88 │ │ │ │ + bl 312f78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 313754 │ │ │ │ + bl 313744 │ │ │ │ cbz r0, 1edbc6 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ - bl 3148ec │ │ │ │ + bl 3148dc │ │ │ │ b.n 1edb4c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ b.n 1edb48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3164d4 │ │ │ │ + bl 3164c4 │ │ │ │ b.n 1edb4c │ │ │ │ ldr r0, [pc, #60] @ (1edc0c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1edb4c │ │ │ │ ldr r0, [pc, #52] @ (1edc10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1edb4c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ (1edc14 ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ ldr r1, [pc, #40] @ (1edc18 ) │ │ │ │ ldr r0, [pc, #44] @ (1edc1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ mcr 0, 4, r0, cr10, cr5, {1} │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6 │ │ │ │ + lsls r6, r4 │ │ │ │ movs r1, r5 │ │ │ │ mcr 0, 2, r0, cr4, cr5, {1} │ │ │ │ - str r2, [r4, #40] @ 0x28 │ │ │ │ + str r2, [r2, #40] @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ - cbz r4, 1edc46 │ │ │ │ + cbz r4, 1edc42 │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r4, #3] │ │ │ │ + strb r4, [r2, #3] │ │ │ │ movs r1, r6 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ + add r7, sp, #8 │ │ │ │ movs r5, r4 │ │ │ │ - add r5, sp, #56 @ 0x38 │ │ │ │ + add r4, sp, #1016 @ 0x3f8 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001edc20 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #168] @ (1edcdc ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r4, r0 │ │ │ │ bl 1f7598 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1edcc8 │ │ │ │ - bl 31dd80 │ │ │ │ + bl 31dd70 │ │ │ │ ldr r1, [pc, #148] @ (1edce0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cbnz r0, 1edc66 │ │ │ │ - bl 31631c │ │ │ │ + bl 31630c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1edc8c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 31ddf0 │ │ │ │ + b.w 31dde0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 313010 │ │ │ │ + bl 313000 │ │ │ │ cbz r0, 1edca8 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 313224 │ │ │ │ - bl 2ff6e8 │ │ │ │ + bl 313214 │ │ │ │ + bl 2ff6d8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 3781d4 │ │ │ │ + bl 3781c4 │ │ │ │ cbz r0, 1edcb4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3190ec │ │ │ │ + bl 3190dc │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 1edc5c │ │ │ │ negs r0, r0 │ │ │ │ blx 160be8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (1edce4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 31ddf0 │ │ │ │ + b.w 31dde0 │ │ │ │ ldr r0, [pc, #60] @ (1edce8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1edc5c │ │ │ │ ldr r0, [pc, #52] @ (1edcec ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 31ddf0 │ │ │ │ + b.w 31dde0 │ │ │ │ ldr r3, [pc, #36] @ (1edcf0 ) │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ ldr r1, [pc, #36] @ (1edcf4 ) │ │ │ │ ldr r0, [pc, #40] @ (1edcf8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - strh r0, [r7, #56] @ 0x38 │ │ │ │ + strh r0, [r5, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r6, r2] │ │ │ │ + str r4, [r4, r2] │ │ │ │ movs r7, r4 │ │ │ │ - cbz r0, 1edd02 │ │ │ │ + cbz r0, 1edcfe │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [r1, #28] │ │ │ │ + str r0, [r7, #24] │ │ │ │ movs r7, r4 │ │ │ │ - cbz r4, 1edcfa │ │ │ │ + cbz r4, 1edcf6 │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r0, #0] │ │ │ │ + ldr r4, [r6, #124] @ 0x7c │ │ │ │ movs r1, r6 │ │ │ │ - add r6, sp, #200 @ 0xc8 │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ movs r5, r4 │ │ │ │ - add r4, sp, #184 @ 0xb8 │ │ │ │ + add r4, sp, #120 @ 0x78 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001edcfc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -217272,56 +217272,56 @@ │ │ │ │ add r6, pc │ │ │ │ add r7, sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #196] @ (1eddf8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr r1, [pc, #188] @ (1eddfc ) │ │ │ │ mov sl, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #180] @ (1ede00 ) │ │ │ │ mov r9, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ movs r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 162294 │ │ │ │ ldr r1, [pc, #156] @ (1ede04 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ uxtb r3, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ movs r3, #1 │ │ │ │ str.w r8, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb.w r3, [sp, #44] @ 0x2c │ │ │ │ strb.w r3, [sp, #105] @ 0x69 │ │ │ │ cbz r5, 1eddca │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2efca4 │ │ │ │ + bl 2efc94 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, fp │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #100] @ (1ede08 ) │ │ │ │ ldr r3, [pc, #76] @ (1eddf0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -217344,37 +217344,37 @@ │ │ │ │ ldr r1, [pc, #64] @ (1ede14 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1edd98 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [r4], {53} @ 0x35 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #48] @ 0x30 │ │ │ │ + ldr r0, [r1, #48] @ 0x30 │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r6, [r0, #44] @ 0x2c │ │ │ │ + ldrh r6, [r6, #42] @ 0x2a │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [pc, #680] @ (1ee0a8 ) │ │ │ │ + ldr r7, [pc, #616] @ (1ee068 ) │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r4, [r5, #0] │ │ │ │ + ldrh r4, [r3, #0] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r0, #48] @ 0x30 │ │ │ │ + strh r2, [r6, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xebf40035 │ │ │ │ - ldr r2, [r0, #112] @ 0x70 │ │ │ │ + ldr r2, [r6, #108] @ 0x6c │ │ │ │ movs r1, r6 │ │ │ │ - strh r0, [r1, #58] @ 0x3a │ │ │ │ + strh r0, [r7, #56] @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #160 @ 0xa0 │ │ │ │ + add r5, sp, #96 @ 0x60 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001ede18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -217389,42 +217389,42 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #212] @ (1edf2c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr r1, [pc, #204] @ (1edf30 ) │ │ │ │ mov r9, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #192] @ (1edf34 ) │ │ │ │ mov r8, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #184] @ (1edf38 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 162294 │ │ │ │ movs r1, #0 │ │ │ │ @@ -217437,15 +217437,15 @@ │ │ │ │ bfi r1, r5, #8, #8 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ strh.w r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #100] @ 0x64 │ │ │ │ cbz r4, 1edefa │ │ │ │ add r1, sp, #12 │ │ │ │ - bl 2efb84 │ │ │ │ + bl 2efb74 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, fp │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #104] @ (1edf3c ) │ │ │ │ ldr r3, [pc, #76] @ (1edf20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -217468,38 +217468,38 @@ │ │ │ │ ldr r1, [pc, #68] @ (1edf48 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1edec8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ sbc.w r0, r8, r5, rrx │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #40] @ 0x28 │ │ │ │ + strh r4, [r4, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r6, #28] │ │ │ │ + ldr r6, [r4, #28] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r0, [r4, #34] @ 0x22 │ │ │ │ + ldrh r0, [r2, #34] @ 0x22 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [pc, #528] @ (1ee144 ) │ │ │ │ + ldr r6, [pc, #464] @ (1ee104 ) │ │ │ │ movs r4, r5 │ │ │ │ - strh r6, [r0, #56] @ 0x38 │ │ │ │ + strh r6, [r6, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #600 @ 0x258 │ │ │ │ + add r7, sp, #536 @ 0x218 │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0xeac40035 │ │ │ │ - ldr r0, [r2, #92] @ 0x5c │ │ │ │ + ldr r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, r6 │ │ │ │ - strh r6, [r2, #48] @ 0x30 │ │ │ │ + strh r6, [r0, #48] @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ - add r3, sp, #984 @ 0x3d8 │ │ │ │ + add r3, sp, #920 @ 0x398 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001edf4c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -217514,26 +217514,26 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #88] @ (1edfdc ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, sp, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 2f00f0 │ │ │ │ + bl 2f00e0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #56] @ (1edfe0 ) │ │ │ │ ldr r3, [pc, #44] @ (1edfd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -217550,17 +217550,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bics.w r0, r4, r5, rrx │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #32] │ │ │ │ + strh r0, [r6, #30] │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r0, #7 │ │ │ │ + asrs r4, r6, #6 │ │ │ │ movs r3, r5 │ │ │ │ ldrd r0, r0, [r0, #212]! @ 0xd4 │ │ │ │ │ │ │ │ 001edfe4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -217576,26 +217576,26 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #88] @ (1ee074 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ mov r3, sp │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f0158 │ │ │ │ + bl 2f0148 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #56] @ (1ee078 ) │ │ │ │ ldr r3, [pc, #44] @ (1ee06c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -217612,17 +217612,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xe99c0035 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #26] │ │ │ │ + strh r0, [r3, #26] │ │ │ │ movs r6, r4 │ │ │ │ - add r6, sp, #32 │ │ │ │ + add r5, sp, #992 @ 0x3e0 │ │ │ │ movs r5, r4 │ │ │ │ ldrd r0, r0, [r8, #-212] @ 0xd4 │ │ │ │ │ │ │ │ 001ee07c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -217637,17 +217637,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, sp │ │ │ │ - bl 2f024c │ │ │ │ + bl 2f023c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #56] @ (1ee0f8 ) │ │ │ │ ldr r3, [pc, #44] @ (1ee0f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -217665,15 +217665,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmdb r4, {r0, r2, r4, r5} │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #22] │ │ │ │ + strh r4, [r7, #20] │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xe8d60035 │ │ │ │ │ │ │ │ 001ee0fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -217688,17 +217688,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, sp │ │ │ │ - bl 2f02e8 │ │ │ │ + bl 2f02d8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #56] @ (1ee178 ) │ │ │ │ ldr r3, [pc, #44] @ (1ee170 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -217716,15 +217716,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia.w r4, {r0, r2, r4, r5} │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #18] │ │ │ │ + strh r4, [r7, #16] │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xe8560035 │ │ │ │ │ │ │ │ 001ee17c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -217739,17 +217739,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, sp │ │ │ │ - bl 2f0384 │ │ │ │ + bl 2f0374 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #56] @ (1ee1f8 ) │ │ │ │ ldr r3, [pc, #44] @ (1ee1f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -217767,15 +217767,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xe8040035 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #14] │ │ │ │ + strh r4, [r7, #12] │ │ │ │ movs r6, r4 │ │ │ │ b.n 1ee1a8 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001ee1fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -217792,45 +217792,45 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr r1, [pc, #160] @ (1ee2dc ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr r1, [pc, #152] @ (1ee2e0 ) │ │ │ │ mov r9, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbz r5, 1ee2aa │ │ │ │ eor.w r1, r0, #1 │ │ │ │ add r4, sp, #16 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ uxtb r1, r1 │ │ │ │ str.w r9, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ movs r1, #1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 2eee54 │ │ │ │ + bl 2eee44 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #96] @ (1ee2e4 ) │ │ │ │ ldr r3, [pc, #76] @ (1ee2d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -217854,36 +217854,36 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #357 @ 0x165 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1ee278 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ b.n 1ee1d8 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #10] │ │ │ │ + strh r0, [r0, #10] │ │ │ │ movs r6, r4 │ │ │ │ - add r4, sp, #56 @ 0x38 │ │ │ │ + add r3, sp, #1016 @ 0x3f8 │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r7, #2] │ │ │ │ + ldrh r4, [r5, #2] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [pc, #632] @ (1ee55c ) │ │ │ │ + ldr r2, [pc, #568] @ (1ee51c ) │ │ │ │ movs r4, r5 │ │ │ │ b.n 1ee110 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [r4, #32] │ │ │ │ + ldr r2, [r2, #32] │ │ │ │ movs r1, r6 │ │ │ │ - strh r0, [r5, #18] │ │ │ │ + strh r0, [r3, #18] │ │ │ │ movs r4, r4 │ │ │ │ - add r0, sp, #296 @ 0x128 │ │ │ │ + add r0, sp, #232 @ 0xe8 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001ee2f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -217896,26 +217896,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #88] @ (1ee37c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2eef64 │ │ │ │ + bl 2eef54 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #56] @ (1ee380 ) │ │ │ │ ldr r3, [pc, #44] @ (1ee374 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -217933,17 +217933,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ b.n 1ee090 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #2] │ │ │ │ + strh r2, [r1, #2] │ │ │ │ movs r6, r4 │ │ │ │ - movs r5, #140 @ 0x8c │ │ │ │ + movs r5, #124 @ 0x7c │ │ │ │ movs r0, r5 │ │ │ │ b.n 1ee024 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001ee384 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -217958,32 +217958,32 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #104] @ (1ee41c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #96] @ (1ee420 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 2ee0bc │ │ │ │ + bl 2ee0ac │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #64] @ (1ee424 ) │ │ │ │ ldr r3, [pc, #44] @ (1ee414 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -218002,19 +218002,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 1ee010 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #31] │ │ │ │ + ldrb r2, [r7, #30] │ │ │ │ movs r6, r4 │ │ │ │ - movs r4, #252 @ 0xfc │ │ │ │ + movs r4, #236 @ 0xec │ │ │ │ movs r0, r5 │ │ │ │ - subs r0, #4 │ │ │ │ + adds r7, #244 @ 0xf4 │ │ │ │ movs r1, r5 │ │ │ │ b.n 1edf8c │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001ee428 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -218029,40 +218029,40 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #284] @ (1ee578 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #276] @ (1ee57c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ands r3, r4 │ │ │ │ uxtb r3, r3 │ │ │ │ cbnz r3, 1ee4ce │ │ │ │ add r1, sp, #20 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r7, sp, #20 │ │ │ │ - bl 41d404 │ │ │ │ + bl 41d3f4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r9, r0 │ │ │ │ cbz r1, 1ee4ec │ │ │ │ mov r0, r6 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #216] @ (1ee580 ) │ │ │ │ ldr r3, [pc, #200] @ (1ee570 ) │ │ │ │ @@ -218087,34 +218087,34 @@ │ │ │ │ ldr r1, [pc, #180] @ (1ee58c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 1ee49e │ │ │ │ mov r2, r1 │ │ │ │ movs r3, #100 @ 0x64 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r1 │ │ │ │ movs r1, #10 │ │ │ │ - bl 2f1468 │ │ │ │ + bl 2f1458 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1ee49e │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1ee4a4 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 32e368 │ │ │ │ + bl 32e358 │ │ │ │ mov r2, r0 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 1ee554 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r0, [r1, #16] │ │ │ │ cbz r0, 1ee54e │ │ │ │ @@ -218124,48 +218124,48 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r4, [sp, #37] @ 0x25 │ │ │ │ strb.w r3, [sp, #36] @ 0x24 │ │ │ │ - bl 2f15d0 │ │ │ │ + bl 2f15c0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbnz r1, 1ee55e │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1ee51e │ │ │ │ mov r0, r8 │ │ │ │ - bl 38d330 │ │ │ │ + bl 38d320 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 1ee49e │ │ │ │ mov r0, r3 │ │ │ │ - bl 2f1768 │ │ │ │ + bl 2f1758 │ │ │ │ b.n 1ee554 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 1ee020 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #992 @ 0x3e0 │ │ │ │ + add r1, sp, #928 @ 0x3a0 │ │ │ │ movs r5, r4 │ │ │ │ - itt lt │ │ │ │ - movlt r0, r5 │ │ │ │ - ldrlt r0, [pc, #584] @ (1ee7c8 ) │ │ │ │ + ite ge │ │ │ │ + movge r0, r5 │ │ │ │ + ldrlt r0, [pc, #520] @ (1ee788 ) │ │ │ │ movs r7, r4 │ │ │ │ b.n 1edf64 │ │ │ │ movs r5, r6 │ │ │ │ - str r4, [r7, #124] @ 0x7c │ │ │ │ + str r4, [r5, #124] @ 0x7c │ │ │ │ movs r1, r6 │ │ │ │ - add r1, sp, #424 @ 0x1a8 │ │ │ │ + add r1, sp, #360 @ 0x168 │ │ │ │ movs r5, r4 │ │ │ │ - add r6, pc, #152 @ (adr r6, 1ee628 ) │ │ │ │ + add r6, pc, #88 @ (adr r6, 1ee5e8 ) │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001ee590 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -218178,39 +218178,39 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #120] @ (1ee638 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr r1, [pc, #112] @ (1ee63c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #4 │ │ │ │ str r3, [sp, #20] │ │ │ │ strb.w r0, [sp, #21] │ │ │ │ add r0, sp, #8 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ strb.w r2, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 2f15d0 │ │ │ │ + bl 2f15c0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #60] @ (1ee640 ) │ │ │ │ ldr r3, [pc, #44] @ (1ee630 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -218228,19 +218228,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ b.n 1eee14 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #22] │ │ │ │ + ldrb r6, [r5, #22] │ │ │ │ movs r6, r4 │ │ │ │ - movs r2, #240 @ 0xf0 │ │ │ │ + movs r2, #224 @ 0xe0 │ │ │ │ movs r0, r5 │ │ │ │ - bkpt 0x004c │ │ │ │ + bkpt 0x003c │ │ │ │ movs r0, r5 │ │ │ │ b.n 1eed6c │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001ee644 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -218255,28 +218255,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #92] @ (1ee6d0 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ mov r3, sp │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f16f0 │ │ │ │ + bl 2f16e0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #56] @ (1ee6d4 ) │ │ │ │ ldr r3, [pc, #44] @ (1ee6c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -218294,17 +218294,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ b.n 1eed44 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #82 @ 0x52 │ │ │ │ + movs r2, #66 @ 0x42 │ │ │ │ movs r0, r5 │ │ │ │ - add r7, pc, #696 @ (adr r7, 1ee98c ) │ │ │ │ + add r7, pc, #632 @ (adr r7, 1ee94c ) │ │ │ │ movs r5, r4 │ │ │ │ b.n 1eecd0 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001ee6d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -218318,15 +218318,15 @@ │ │ │ │ mov r0, sp │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2f1768 │ │ │ │ + bl 2f1758 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #48] @ (1ee740 ) │ │ │ │ ldr r3, [pc, #44] @ (1ee73c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -218365,28 +218365,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #92] @ (1ee7d0 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2ef064 │ │ │ │ + bl 2ef054 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #56] @ (1ee7d4 ) │ │ │ │ ldr r3, [pc, #44] @ (1ee7c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -218404,17 +218404,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ b.n 1eec44 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #16] │ │ │ │ + ldrb r2, [r7, #15] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r2, #7] │ │ │ │ + strb r6, [r0, #7] │ │ │ │ movs r6, r4 │ │ │ │ b.n 1eebd0 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001ee7d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -218432,32 +218432,32 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #172] @ (1ee8ac ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #160] @ (1ee8b0 ) │ │ │ │ mov sl, r0 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fca54 │ │ │ │ + bl 3fca44 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 3fc7d8 │ │ │ │ + bl 3fc7c8 │ │ │ │ subs r0, r0, r4 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ str r0, [sp, #16] │ │ │ │ @@ -218468,15 +218468,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ mov r1, sl │ │ │ │ strd r4, r4, [sp, #52] @ 0x34 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 2ef190 │ │ │ │ + bl 2ef180 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, fp │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #64] @ (1ee8b4 ) │ │ │ │ ldr r3, [pc, #44] @ (1ee8a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -218494,19 +218494,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ b.n 1eebf4 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #13] │ │ │ │ + ldrb r4, [r4, #13] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r7, #4 │ │ │ │ + lsrs r2, r5, #4 │ │ │ │ movs r3, r5 │ │ │ │ - strb r0, [r5, #14] │ │ │ │ + strb r0, [r3, #14] │ │ │ │ movs r1, r5 │ │ │ │ b.n 1eeafc │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001ee8b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -218523,53 +218523,53 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #284] @ 0x11c │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ mov.w r2, #272 @ 0x110 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 162294 │ │ │ │ ldr r1, [pc, #168] @ (1ee9a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #160] @ (1ee9ac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ ldr r1, [pc, #148] @ (1ee9b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ ldr r1, [pc, #140] @ (1ee9b4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ ldr r1, [pc, #128] @ (1ee9b8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #120] @ (1ee9bc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ strd r0, r1, [r4, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 313010 │ │ │ │ + bl 313000 │ │ │ │ cbz r0, 1ee994 │ │ │ │ str r7, [r4, #0] │ │ │ │ add r1, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ bl 1ed1dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ @@ -218594,27 +218594,27 @@ │ │ │ │ str r7, [r4, #4] │ │ │ │ b.n 1ee95a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ b.n 1eeb30 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #10] │ │ │ │ + ldrb r4, [r0, #10] │ │ │ │ movs r6, r4 │ │ │ │ - add r5, pc, #400 @ (adr r5, 1eeb3c ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 1eeafc ) │ │ │ │ movs r5, r4 │ │ │ │ - add r5, pc, #360 @ (adr r5, 1eeb18 ) │ │ │ │ + add r5, pc, #296 @ (adr r5, 1eead8 ) │ │ │ │ movs r5, r4 │ │ │ │ - add r5, pc, #336 @ (adr r5, 1eeb04 ) │ │ │ │ + add r5, pc, #272 @ (adr r5, 1eeac4 ) │ │ │ │ movs r5, r4 │ │ │ │ - add r5, pc, #312 @ (adr r5, 1eeaf0 ) │ │ │ │ + add r5, pc, #248 @ (adr r5, 1eeab0 ) │ │ │ │ movs r5, r4 │ │ │ │ - add r5, pc, #288 @ (adr r5, 1eeadc ) │ │ │ │ + add r5, pc, #224 @ (adr r5, 1eea9c ) │ │ │ │ movs r5, r4 │ │ │ │ - add r5, pc, #264 @ (adr r5, 1eeac8 ) │ │ │ │ + add r5, pc, #200 @ (adr r5, 1eea88 ) │ │ │ │ movs r5, r4 │ │ │ │ b.n 1eea18 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001ee9c4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -218630,20 +218630,20 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #88] @ (1eea54 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 1ed144 │ │ │ │ @@ -218668,17 +218668,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ svc 188 @ 0xbc │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #272 @ (adr r4, 1eeb64 ) │ │ │ │ + add r4, pc, #208 @ (adr r4, 1eeb24 ) │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r6, [r5, #5] │ │ │ │ + ldrb r6, [r3, #5] │ │ │ │ movs r6, r4 │ │ │ │ svc 120 @ 0x78 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001eea5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -218694,41 +218694,41 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #196] @ (1eeb54 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #188] @ (1eeb58 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ cbz r4, 1eeafe │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 2127c0 │ │ │ │ movs r4, #0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eeb3e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ - bl 307e00 │ │ │ │ + bl 307df0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3164d4 │ │ │ │ + bl 3164c4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #132] @ (1eeb5c ) │ │ │ │ ldr r3, [pc, #116] @ (1eeb4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -218742,98 +218742,98 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 313010 │ │ │ │ + bl 313000 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1eeabe │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 2f77d4 │ │ │ │ + bl 2f77c4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1eeb3e │ │ │ │ - bl 2f8a44 │ │ │ │ + bl 2f8a34 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ - bl 312d78 │ │ │ │ + bl 312d68 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 313494 │ │ │ │ + bl 313484 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r3 │ │ │ │ bge.n 1eeabe │ │ │ │ b.n 1eeac6 │ │ │ │ movs r4, #0 │ │ │ │ b.n 1eeac6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ svc 36 @ 0x24 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #80 @ (adr r4, 1eeba4 ) │ │ │ │ + add r4, pc, #16 @ (adr r4, 1eeb64 ) │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r3, #3] │ │ │ │ + ldrb r0, [r1, #3] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r6, r2] │ │ │ │ + strh r0, [r4, r2] │ │ │ │ movs r0, r5 │ │ │ │ udf #192 @ 0xc0 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001eeb60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #292] @ (1eec98 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr r1, [pc, #284] @ (1eec9c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #272] @ (1eeca0 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eec24 │ │ │ │ movs r0, #0 │ │ │ │ - bl 38d330 │ │ │ │ + bl 38d320 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r2 │ │ │ │ - bl 2efbf8 │ │ │ │ + bl 2efbe8 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 1eec1a │ │ │ │ ldr.w sl, [pc, #240] @ 1eeca4 │ │ │ │ mov r4, r0 │ │ │ │ add sl, pc │ │ │ │ b.n 1eebdc │ │ │ │ cmp r9, r4 │ │ │ │ beq.n 1eebcc │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r8, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1ed568 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -218860,17 +218860,17 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 38d768 │ │ │ │ + b.w 38d758 │ │ │ │ mov sl, r0 │ │ │ │ - bl 32e368 │ │ │ │ + bl 32e358 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 1eec76 │ │ │ │ ldr.w r9, [pc, #132] @ 1eecb4 │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc │ │ │ │ cbz r5, 1eec44 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -218878,84 +218878,84 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ blx 162108 │ │ │ │ cbnz r0, 1eec70 │ │ │ │ cmp r8, r4 │ │ │ │ beq.n 1eec50 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r2, [r1, #16] │ │ │ │ bl 1ed568 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1eec36 │ │ │ │ mov r0, r8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 38d330 │ │ │ │ + b.w 38d320 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1eec38 │ │ │ │ mov r0, r8 │ │ │ │ - bl 38d330 │ │ │ │ + bl 38d320 │ │ │ │ cbz r5, 1eec84 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 1eeba4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - strb r4, [r6, #31] │ │ │ │ + strb r4, [r4, #31] │ │ │ │ movs r6, r4 │ │ │ │ - add r3, pc, #80 @ (adr r3, 1eecf0 ) │ │ │ │ + add r3, pc, #16 @ (adr r3, 1eecb0 ) │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r0, [sp, #384] @ 0x180 │ │ │ │ movs r6, r4 │ │ │ │ - add r6, sp, #560 @ 0x230 │ │ │ │ + add r6, sp, #496 @ 0x1f0 │ │ │ │ movs r4, r5 │ │ │ │ - str r6, [r0, #12] │ │ │ │ + str r6, [r6, #8] │ │ │ │ movs r1, r6 │ │ │ │ - ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r6, [sp, #912] @ 0x390 │ │ │ │ movs r5, r4 │ │ │ │ - add r2, pc, #560 @ (adr r2, 1eeee4 ) │ │ │ │ + add r2, pc, #496 @ (adr r2, 1eeea4 ) │ │ │ │ movs r5, r4 │ │ │ │ - add r6, sp, #64 @ 0x40 │ │ │ │ + add r6, sp, #0 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001eecb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ movs r2, #0 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r2 │ │ │ │ - bl 32e4f4 │ │ │ │ + bl 32e4e4 │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eed5c │ │ │ │ ldr r6, [pc, #136] @ (1eed68 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #136] @ (1eed6c ) │ │ │ │ add r6, pc │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 1eed56 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w ip, [r3, #12] │ │ │ │ ldrd r2, r3, [ip] │ │ │ │ vldr d7, [ip, #160] @ 0xa0 │ │ │ │ vstr d7, [sp, #72] @ 0x48 │ │ │ │ @@ -218973,25 +218973,25 @@ │ │ │ │ vstr d7, [sp, #24] │ │ │ │ vldr d7, [ip, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [ip, #32] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [ip, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1eece6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 38d510 │ │ │ │ - add r1, pc, #872 @ (adr r1, 1ef0d4 ) │ │ │ │ + b.w 38d500 │ │ │ │ + add r1, pc, #808 @ (adr r1, 1ef094 ) │ │ │ │ movs r5, r4 │ │ │ │ - add r1, pc, #880 @ (adr r1, 1ef0e0 ) │ │ │ │ + add r1, pc, #816 @ (adr r1, 1ef0a0 ) │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001eed70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -218999,39 +218999,39 @@ │ │ │ │ sub sp, #32 │ │ │ │ ldr r3, [pc, #168] @ (1eee30 ) │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 2f0e48 │ │ │ │ + bl 2f0e38 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eee1c │ │ │ │ ldr r7, [pc, #152] @ (1eee34 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r8, [pc, #152] @ 1eee38 │ │ │ │ add r7, pc │ │ │ │ add r8, pc │ │ │ │ b.n 1eedde │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ vldr d7, [ip, #32] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [ip, #8] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [ip, #16] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1eee10 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [pc, #88] @ (1eee3c ) │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 1eeda6 │ │ │ │ @@ -219040,39 +219040,39 @@ │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [r3, #8] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3, #16] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1eedde │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 38d5c4 │ │ │ │ + b.w 38d5b4 │ │ │ │ ldr r1, [pc, #32] @ (1eee40 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 385778 │ │ │ │ + b.w 385768 │ │ │ │ bgt.n 1eee50 │ │ │ │ movs r5, r6 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #320 @ (adr r2, 1eef78 ) │ │ │ │ + add r2, pc, #256 @ (adr r2, 1eef38 ) │ │ │ │ movs r5, r4 │ │ │ │ - add r1, pc, #1016 @ (adr r1, 1ef234 ) │ │ │ │ + add r1, pc, #952 @ (adr r1, 1ef1f4 ) │ │ │ │ movs r5, r4 │ │ │ │ adds r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #448 @ (adr r1, 1ef004 ) │ │ │ │ + add r1, pc, #384 @ (adr r1, 1eefc4 ) │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001eee44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -219090,52 +219090,52 @@ │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 31dd80 │ │ │ │ + bl 31dd70 │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 34cb1c │ │ │ │ + bl 34cb0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1ef172 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 34bee4 │ │ │ │ + bl 34bed4 │ │ │ │ subs r7, r0, #0 │ │ │ │ blt.w 1ef13e │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 3169f8 │ │ │ │ + bl 3169e8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1ef150 │ │ │ │ mov.w r8, #1 │ │ │ │ strd r7, r4, [sp] │ │ │ │ b.n 1eeec0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 316880 │ │ │ │ + bl 316870 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1eeeec │ │ │ │ mov r0, r5 │ │ │ │ - bl 34b998 │ │ │ │ + bl 34b988 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eeeb6 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 34bee4 │ │ │ │ + bl 34bed4 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.w 1ef0cc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 16087c │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 316880 │ │ │ │ + bl 316870 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1eeec0 │ │ │ │ ldrd r7, r4, [sp] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 1ef150 │ │ │ │ movs r1, #4 │ │ │ │ @@ -219157,15 +219157,15 @@ │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul.w r9, r9, r6 │ │ │ │ add r0, r9 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 34c878 │ │ │ │ + bl 34c868 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 1eef18 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str.w r6, [r3, r8, lsl #2] │ │ │ │ add.w r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -219208,43 +219208,43 @@ │ │ │ │ adds r6, #1 │ │ │ │ cmp r5, r6 │ │ │ │ bne.n 1eef1e │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r1, [pc, #464] @ (1ef188 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ cmp.w r8, #0 │ │ │ │ ble.w 1ef166 │ │ │ │ ldr r6, [pc, #452] @ (1ef18c ) │ │ │ │ movs r0, #0 │ │ │ │ - bl 32e890 │ │ │ │ + bl 32e880 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ ldr.w r9, [pc, #444] @ 1ef190 │ │ │ │ mov r1, r6 │ │ │ │ movs r5, #0 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ mov.w r7, #416 @ 0x1a0 │ │ │ │ sub.w sl, r3, #4 │ │ │ │ ldr.w r3, [sl, #4]! │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ adds r5, #1 │ │ │ │ mla r0, r7, r3, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 401448 │ │ │ │ + bl 401438 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 32e890 │ │ │ │ + bl 32e880 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 1eefea │ │ │ │ ldr r6, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 1ef092 │ │ │ │ ldr.w r9, [pc, #376] @ 1ef194 │ │ │ │ ldr.w r8, [pc, #376] @ 1ef198 │ │ │ │ @@ -219257,28 +219257,28 @@ │ │ │ │ cbz r6, 1ef06e │ │ │ │ ldr r3, [r6, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ef02a │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ movs r0, #0 │ │ │ │ - bl 32e890 │ │ │ │ + bl 32e880 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r5, [r6, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 1ef02a │ │ │ │ mov r0, r5 │ │ │ │ - bl 32e890 │ │ │ │ + bl 32e880 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r5, [r5, #416] @ 0x1a0 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1ef052 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 1ef02e │ │ │ │ ldr r5, [sp, #32] │ │ │ │ @@ -219296,15 +219296,15 @@ │ │ │ │ blx 16087c │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1ef072 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 16087c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 16087c │ │ │ │ - bl 31ddf0 │ │ │ │ + bl 31dde0 │ │ │ │ ldr r2, [pc, #252] @ (1ef1a0 ) │ │ │ │ ldr r3, [pc, #220] @ (1ef184 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -219320,15 +219320,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #20 │ │ │ │ movs r4, #0 │ │ │ │ blx 16056c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r4 │ │ │ │ - bl 2f7ac8 │ │ │ │ + bl 2f7ab8 │ │ │ │ mov r3, r8 │ │ │ │ str.w r0, [r8] │ │ │ │ mov r5, r4 │ │ │ │ str.w r6, [r3, #12]! │ │ │ │ str.w r6, [r8, #4] │ │ │ │ str.w r3, [r8, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -219354,61 +219354,61 @@ │ │ │ │ bne.n 1ef102 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 1eeeda │ │ │ │ ldr r1, [pc, #100] @ (1ef1a4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ - bl 31ddf0 │ │ │ │ + bl 385768 │ │ │ │ + bl 31dde0 │ │ │ │ b.n 1ef0a2 │ │ │ │ ldr r1, [pc, #84] @ (1ef1a8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1ef14a │ │ │ │ ldr r1, [pc, #76] @ (1ef1ac ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #72] @ (1ef1b0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1ef012 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 1ef14a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 1ef1fc │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #800 @ (adr r0, 1ef4ac ) │ │ │ │ + add r0, pc, #736 @ (adr r0, 1ef46c ) │ │ │ │ movs r5, r4 │ │ │ │ - add r2, sp, #464 @ 0x1d0 │ │ │ │ + add r2, sp, #400 @ 0x190 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r0, [r0, #38] @ 0x26 │ │ │ │ + ldrh r0, [r6, #36] @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ - add r0, pc, #552 @ (adr r0, 1ef3c0 ) │ │ │ │ + add r0, pc, #488 @ (adr r0, 1ef380 ) │ │ │ │ movs r5, r4 │ │ │ │ - add r2, sp, #128 @ 0x80 │ │ │ │ + add r2, sp, #64 @ 0x40 │ │ │ │ movs r4, r5 │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ + add r2, sp, #56 @ 0x38 │ │ │ │ movs r4, r5 │ │ │ │ bhi.n 1ef188 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ + ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r7, [sp, #128] @ 0x80 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ movs r5, r4 │ │ │ │ - str r5, [sp, #472] @ 0x1d8 │ │ │ │ + str r5, [sp, #408] @ 0x198 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 001ef1b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -219442,15 +219442,15 @@ │ │ │ │ beq.n 1ef268 │ │ │ │ ldr r2, [pc, #124] @ (1ef280 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r2 │ │ │ │ movs r2, #0 │ │ │ │ - bl 3f6168 │ │ │ │ + bl 3f6158 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbnz r2, 1ef236 │ │ │ │ subs r4, #0 │ │ │ │ mov.w r1, #1 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ it ne │ │ │ │ @@ -219459,15 +219459,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ bl 1ecfb8 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #68] @ (1ef284 ) │ │ │ │ ldr r3, [pc, #48] @ (1ef274 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -219528,23 +219528,23 @@ │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r2, r6, #16 │ │ │ │ + lsls r2, r4, #16 │ │ │ │ movs r0, r5 │ │ │ │ - pop {r1, r2, r4, r7} │ │ │ │ + pop {r1, r2, r7} │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r4, r5] │ │ │ │ + str r2, [r2, r5] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [sp, #136] @ 0x88 │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [sp, #136] @ 0x88 │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ movs r5, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ (1ef324 ) │ │ │ │ add r1, pc │ │ │ │ @@ -219553,39 +219553,39 @@ │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r5, [sp, #896] @ 0x380 │ │ │ │ movs r5, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 212158 │ │ │ │ cbz r0, 1ef35a │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ef348 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1ef34a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -219602,30 +219602,30 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1ef598 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #544] @ (1ef5c0 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ ldr r1, [pc, #536] @ (1ef5c4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ ldr r1, [pc, #528] @ (1ef5c8 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ ldr r1, [pc, #520] @ (1ef5cc ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 1ef3f0 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cbz r3, 1ef3f0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1ef436 │ │ │ │ ldrb.w r3, [r8] │ │ │ │ @@ -219640,15 +219640,15 @@ │ │ │ │ ldr r3, [pc, #476] @ (1ef5d4 ) │ │ │ │ ldr r1, [pc, #480] @ (1ef5d8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1161 @ 0x489 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #460] @ (1ef5dc ) │ │ │ │ ldr r3, [pc, #428] @ (1ef5bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -219709,15 +219709,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r8, r1, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #328] @ (1ef5ec ) │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #1192 @ 0x4a8 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 160e64 │ │ │ │ b.n 1ef408 │ │ │ │ mov r3, r6 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1ef3f0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ @@ -219746,15 +219746,15 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ bl 1db860 │ │ │ │ movs r0, #0 │ │ │ │ b.n 1ef40c │ │ │ │ - bl 2c69d8 │ │ │ │ + bl 2c69c8 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ bl 1dba38 │ │ │ │ subs r0, #1 │ │ │ │ @@ -219769,15 +219769,15 @@ │ │ │ │ beq.n 1ef470 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1ef4de │ │ │ │ b.n 1ef470 │ │ │ │ ldr r0, [pc, #192] @ (1ef5f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ b.n 1ef526 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1ef4bc │ │ │ │ b.n 1ef3f0 │ │ │ │ cbz r0, 1ef570 │ │ │ │ movs r3, #1 │ │ │ │ b.n 1ef4bc │ │ │ │ @@ -219792,15 +219792,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 16090c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ef478 │ │ │ │ ldr r0, [pc, #148] @ (1ef5fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ b.n 1ef478 │ │ │ │ mov r0, r5 │ │ │ │ blx 161b14 │ │ │ │ cmp r0, #55 @ 0x37 │ │ │ │ bls.n 1ef518 │ │ │ │ ldr r2, [pc, #132] @ (1ef600 ) │ │ │ │ movs r1, #55 @ 0x37 │ │ │ │ @@ -219808,91 +219808,91 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #124] @ (1ef608 ) │ │ │ │ add r3, pc │ │ │ │ movw r2, #1166 @ 0x48e │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1ef408 │ │ │ │ ldr r2, [pc, #112] @ (1ef60c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #112] @ (1ef610 ) │ │ │ │ ldr r1, [pc, #116] @ (1ef614 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1150 @ 0x47e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1ef408 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 1ef5dc │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #20 │ │ │ │ + asrs r0, r0, #20 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r2, r7 │ │ │ │ + adds r4, r0, r7 │ │ │ │ movs r1, r5 │ │ │ │ - strh r0, [r0, #22] │ │ │ │ + strh r0, [r6, #20] │ │ │ │ movs r4, r5 │ │ │ │ - ldr r5, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r5, [sp, #352] @ 0x160 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r5, [sp, #256] @ 0x100 │ │ │ │ + ldr r5, [sp, #192] @ 0xc0 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r2, r6] │ │ │ │ + ldr r6, [r0, r6] │ │ │ │ movs r1, r6 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ movs r5, r4 │ │ │ │ bpl.n 1ef4f0 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r5, [sp, #224] @ 0xe0 │ │ │ │ + ldr r5, [sp, #160] @ 0xa0 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r5, [sp, #320] @ 0x140 │ │ │ │ + ldr r5, [sp, #256] @ 0x100 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [r6, r3] │ │ │ │ + ldr r2, [r4, r3] │ │ │ │ movs r1, r6 │ │ │ │ - ldr r4, [sp, #384] @ 0x180 │ │ │ │ + ldr r4, [sp, #320] @ 0x140 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r4, [sp, #368] @ 0x170 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [sp, #240] @ 0xf0 │ │ │ │ + ldr r4, [sp, #176] @ 0xb0 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [sp, #224] @ 0xe0 │ │ │ │ + ldr r4, [sp, #160] @ 0xa0 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r3, [sp, #920] @ 0x398 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r0, r0] │ │ │ │ + ldrsb r6, [r6, r7] │ │ │ │ movs r1, r6 │ │ │ │ - ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r3, [sp, #416] @ 0x1a0 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r3, [sp, #400] @ 0x190 │ │ │ │ movs r5, r4 │ │ │ │ - ldrsb r6, [r5, r7] │ │ │ │ + ldrsb r6, [r3, r7] │ │ │ │ movs r1, r6 │ │ │ │ - ldr r3, [sp, #392] @ 0x188 │ │ │ │ + ldr r3, [sp, #328] @ 0x148 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ mov r7, r1 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r5, [r7, r6, lsl #2] │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r3 │ │ │ │ - bl 40c0f8 │ │ │ │ + bl 40c0e8 │ │ │ │ ldr r4, [pc, #124] @ (1ef6c0 ) │ │ │ │ ldrb r3, [r5, #1] │ │ │ │ ldr r0, [pc, #124] @ (1ef6c4 ) │ │ │ │ add r4, pc │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ it eq │ │ │ │ addeq r5, #1 │ │ │ │ @@ -219913,41 +219913,41 @@ │ │ │ │ bge.n 1ef6b2 │ │ │ │ add.w r3, r7, r6, lsl #2 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r9, r6, r2 │ │ │ │ ldr r5, [r3, #4] │ │ │ │ - bl 40c0f8 │ │ │ │ + bl 40c0e8 │ │ │ │ str.w r5, [sl] │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [r8] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ (1ef6c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #24] @ (1ef6cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ beq.n 1ef698 │ │ │ │ movs r4, r6 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - ldr r3, [sp, #344] @ 0x158 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [sp, #352] @ 0x160 │ │ │ │ + ldr r3, [sp, #288] @ 0x120 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov r2, r1 │ │ │ │ @@ -219963,90 +219963,90 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2c3e1c │ │ │ │ + bl 2c3e0c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e1c │ │ │ │ + bl 2c3e0c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 162104 │ │ │ │ cbz r1, 1ef732 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2c3e1c │ │ │ │ + bl 2c3e0c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2c3e1c │ │ │ │ + bl 2c3e0c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ b.n 1ef716 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1ef6f6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #36] @ (1ef784 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ blx 16123c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - add r6, pc, #472 @ (adr r6, 1ef960 ) │ │ │ │ + add r6, pc, #408 @ (adr r6, 1ef920 ) │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #308] @ (1ef8d0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov sl, r2 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ ldr r1, [pc, #288] @ (1ef8d4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #276] @ (1ef8d8 ) │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #272] @ (1ef8dc ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 1ef8b2 │ │ │ │ cmp r5, #2 │ │ │ │ ble.n 1ef852 │ │ │ │ mov r8, r0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -220085,40 +220085,40 @@ │ │ │ │ ldr r1, [pc, #176] @ (1ef8ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 1ef81c │ │ │ │ ldr r3, [pc, #156] @ (1ef8f0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #156] @ (1ef8f4 ) │ │ │ │ ldr r1, [pc, #156] @ (1ef8f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1ef84c │ │ │ │ ldr r3, [pc, #140] @ (1ef8fc ) │ │ │ │ mov.w r2, #608 @ 0x260 │ │ │ │ ldr r4, [pc, #136] @ (1ef900 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #136] @ (1ef904 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1ef84c │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ ldr r3, [pc, #112] @ (1ef908 ) │ │ │ │ ldr r2, [pc, #116] @ (1ef90c ) │ │ │ │ ldr r1, [pc, #116] @ (1ef910 ) │ │ │ │ @@ -220126,117 +220126,117 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ adds r3, #16 │ │ │ │ movw r2, #621 @ 0x26d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1ef84c │ │ │ │ ldr r3, [pc, #96] @ (1ef914 ) │ │ │ │ mov.w r2, #588 @ 0x24c │ │ │ │ ldr r4, [pc, #92] @ (1ef918 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #92] @ (1ef91c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1ef84c │ │ │ │ nop │ │ │ │ - add r6, pc, #224 @ (adr r6, 1ef9b4 ) │ │ │ │ + add r6, pc, #160 @ (adr r6, 1ef974 ) │ │ │ │ movs r6, r4 │ │ │ │ - eors r4, r1 │ │ │ │ + ands r4, r7 │ │ │ │ movs r6, r4 │ │ │ │ bne.n 1ef870 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [sp, #336] @ 0x150 │ │ │ │ + ldr r2, [sp, #272] @ 0x110 │ │ │ │ movs r5, r4 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, r5] │ │ │ │ + strb r6, [r0, r5] │ │ │ │ movs r1, r6 │ │ │ │ - ldr r2, [sp, #272] @ 0x110 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [sp, #792] @ 0x318 │ │ │ │ + ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r6, r4] │ │ │ │ + strb r6, [r4, r4] │ │ │ │ movs r1, r6 │ │ │ │ - ldr r2, [sp, #0] │ │ │ │ + ldr r1, [sp, #960] @ 0x3c0 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [sp, #664] @ 0x298 │ │ │ │ + ldr r0, [sp, #600] @ 0x258 │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r2, r4] │ │ │ │ + strb r6, [r0, r4] │ │ │ │ movs r1, r6 │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [sp, #544] @ 0x220 │ │ │ │ + ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r6, r3] │ │ │ │ + strb r6, [r4, r3] │ │ │ │ movs r1, r6 │ │ │ │ - ldr r2, [sp, #224] @ 0xe0 │ │ │ │ + ldr r2, [sp, #160] @ 0xa0 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [sp, #408] @ 0x198 │ │ │ │ + ldr r0, [sp, #344] @ 0x158 │ │ │ │ movs r5, r4 │ │ │ │ - strb r2, [r2, r3] │ │ │ │ + strb r2, [r0, r3] │ │ │ │ movs r1, r6 │ │ │ │ - ldr r1, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r1, [sp, #368] @ 0x170 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [sp, #272] @ 0x110 │ │ │ │ + ldr r0, [sp, #208] @ 0xd0 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #84] @ (1ef984 ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [pc, #84] @ (1ef988 ) │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 1ef950 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40e1dc │ │ │ │ - bl 405e6c │ │ │ │ + bl 40e1cc │ │ │ │ + bl 405e5c │ │ │ │ ldr r1, [pc, #56] @ (1ef98c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ ldr r3, [pc, #52] @ (1ef990 ) │ │ │ │ ldr r1, [pc, #52] @ (1ef994 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r2, [r3, #0] │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 1ef972 │ │ │ │ - bl 2f284c │ │ │ │ + bl 2f283c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ movs r5, r4 │ │ │ │ beq.n 1efa48 │ │ │ │ movs r5, r6 │ │ │ │ - add r3, pc, #592 @ (adr r3, 1efbe0 ) │ │ │ │ + add r3, pc, #528 @ (adr r3, 1efba0 ) │ │ │ │ movs r2, r5 │ │ │ │ asrs r0, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #632] @ 0x278 │ │ │ │ + ldr r1, [sp, #568] @ 0x238 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (1efa28 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -220250,15 +220250,15 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ ldr.w r7, [r9, r3] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ blx r6 │ │ │ │ cbnz r0, 1ef9ec │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1ef9c4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -220267,17 +220267,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #68] @ (1efa34 ) │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 2c7c88 │ │ │ │ + bl 2c7c78 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 3d308c │ │ │ │ + bl 3d307c │ │ │ │ ldrd r3, r2, [r4, #4] │ │ │ │ cbz r3, 1efa1e │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r8, r8, [r4, #4] │ │ │ │ @@ -220313,42 +220313,42 @@ │ │ │ │ movs r0, #16 │ │ │ │ mov r5, r1 │ │ │ │ blx 16056c │ │ │ │ ldr r1, [pc, #64] @ (1efaa4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ ldr r1, [pc, #56] @ (1efaa8 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ ldr r1, [pc, #44] @ (1efaac ) │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 2beaa0 │ │ │ │ + bl 2bea90 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - adds r7, #180 @ 0xb4 │ │ │ │ + adds r7, #164 @ 0xa4 │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r0, r1] │ │ │ │ + ldrb r6, [r6, r0] │ │ │ │ movs r4, r4 │ │ │ │ - pop {r1, r4, r6, pc} │ │ │ │ + pop {r1, r6, pc} │ │ │ │ movs r2, r5 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ b.w 1e9058 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -220363,15 +220363,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, sp │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 382974 │ │ │ │ + bl 382964 │ │ │ │ cbz r0, 1efb16 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #68] @ (1efb38 ) │ │ │ │ ldr r3, [pc, #64] @ (1efb34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -220386,15 +220386,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbnz r1, 1efb1e │ │ │ │ blx 162844 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1efaf0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r6, {r3, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ @@ -220404,15 +220404,15 @@ │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 2ed7fc │ │ │ │ + bl 2ed7ec │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -220427,15 +220427,15 @@ │ │ │ │ ldr r4, [pc, #316] @ (1efcc0 ) │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r9, r2 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ bl 193aac │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 1efc88 │ │ │ │ ldr r1, [pc, #292] @ (1efcc4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -220447,34 +220447,34 @@ │ │ │ │ bne.n 1efc1e │ │ │ │ ldr r2, [pc, #276] @ (1efcc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbz r2, 1efc1e │ │ │ │ cbz r3, 1efc02 │ │ │ │ mov r0, r3 │ │ │ │ - bl 2c496c │ │ │ │ + bl 2c495c │ │ │ │ ldr r3, [pc, #264] @ (1efccc ) │ │ │ │ ldr r2, [pc, #268] @ (1efcd0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2402 @ 0x962 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c53f4 │ │ │ │ + bl 2c53e4 │ │ │ │ ldr r3, [pc, #244] @ (1efcd4 ) │ │ │ │ ldr r1, [pc, #248] @ (1efcd8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 40e66c │ │ │ │ + bl 40e65c │ │ │ │ ldr r3, [pc, #236] @ (1efcdc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 28ee50 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 1efc66 │ │ │ │ @@ -220488,35 +220488,35 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cbz r3, 1efc7c │ │ │ │ mov r0, r3 │ │ │ │ - bl 2c496c │ │ │ │ + bl 2c495c │ │ │ │ ldr r3, [pc, #184] @ (1efce0 ) │ │ │ │ ldr r2, [pc, #184] @ (1efce4 ) │ │ │ │ ldr r1, [pc, #188] @ (1efce8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2402 @ 0x962 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c53f4 │ │ │ │ + bl 2c53e4 │ │ │ │ ldr r3, [pc, #140] @ (1efcd4 ) │ │ │ │ ldr r1, [pc, #164] @ (1efcec ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 40e66c │ │ │ │ + bl 40e65c │ │ │ │ ldr r3, [pc, #132] @ (1efcdc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 28ee50 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1efca6 │ │ │ │ @@ -220527,73 +220527,73 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #112] @ (1efcf0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1efc02 │ │ │ │ ldr r3, [pc, #104] @ (1efcf4 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #104] @ (1efcf8 ) │ │ │ │ ldr r1, [pc, #108] @ (1efcfc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ movw r2, #2390 @ 0x956 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1efc02 │ │ │ │ negs r0, r0 │ │ │ │ blx 160be8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (1efd00 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1efc02 │ │ │ │ nop │ │ │ │ - add r3, pc, #384 @ (adr r3, 1efe40 ) │ │ │ │ + add r3, pc, #320 @ (adr r3, 1efe00 ) │ │ │ │ movs r7, r4 │ │ │ │ ldmia r6!, {r1, r2} │ │ │ │ movs r5, r6 │ │ │ │ - cmp r4, #40 @ 0x28 │ │ │ │ + cmp r4, #24 │ │ │ │ movs r6, r4 │ │ │ │ pop {r1, r3, r4, r5, r6, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r1, r7] │ │ │ │ + str r2, [r7, r6] │ │ │ │ movs r1, r6 │ │ │ │ - str r5, [sp, #256] @ 0x100 │ │ │ │ + str r5, [sp, #192] @ 0xc0 │ │ │ │ movs r5, r4 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, r5] │ │ │ │ + str r4, [r2, r5] │ │ │ │ movs r1, r6 │ │ │ │ - str r4, [sp, #872] @ 0x368 │ │ │ │ + str r4, [sp, #808] @ 0x328 │ │ │ │ movs r5, r4 │ │ │ │ - add r2, pc, #712 @ (adr r2, 1effb4 ) │ │ │ │ + add r2, pc, #648 @ (adr r2, 1eff74 ) │ │ │ │ movs r7, r4 │ │ │ │ lsls r5, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #544] @ 0x220 │ │ │ │ + str r6, [sp, #480] @ 0x1e0 │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [r0, r4] │ │ │ │ + str r0, [r6, r3] │ │ │ │ movs r1, r6 │ │ │ │ - ldr r2, [r1, #8] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ movs r4, r4 │ │ │ │ - str r4, [sp, #448] @ 0x1c0 │ │ │ │ + str r4, [sp, #384] @ 0x180 │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [sp, #440] @ 0x1b8 │ │ │ │ + str r6, [sp, #376] @ 0x178 │ │ │ │ movs r5, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -220604,23 +220604,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 386464 │ │ │ │ + b.w 386454 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #56] @ (1efd84 ) │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 1efd74 │ │ │ │ ldr r5, [pc, #52] @ (1efd88 ) │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #1888 @ 0x760 │ │ │ │ add.w r5, r5, #2048 @ 0x800 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -220634,15 +220634,15 @@ │ │ │ │ bne.n 1efd60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r4, #210 @ 0xd2 │ │ │ │ + adds r4, #194 @ 0xc2 │ │ │ │ movs r1, r5 │ │ │ │ ldmia r1, {r1, r3, r4, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -220651,15 +220651,15 @@ │ │ │ │ ldr r3, [pc, #80] @ (1efdf0 ) │ │ │ │ mov r0, r1 │ │ │ │ add r4, pc │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r3 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 1efdc6 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -220668,29 +220668,29 @@ │ │ │ │ ldr r3, [pc, #44] @ (1efdf4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #44] @ (1efdf8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stc 0, cr0, [sl], #164 @ 0xa4 │ │ │ │ + ldc 0, cr0, [sl], {41} @ 0x29 │ │ │ │ ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -220711,46 +220711,46 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 162294 │ │ │ │ ldr r1, [pc, #264] @ (1eff40 ) │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 4014d0 │ │ │ │ + bl 4014c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1efed2 │ │ │ │ ldr r2, [pc, #252] @ (1eff44 ) │ │ │ │ movs r1, #32 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, sp, #20 │ │ │ │ add r2, pc │ │ │ │ blx 161fa0 │ │ │ │ ldr r0, [pc, #240] @ (1eff48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r3, [pc, #236] @ (1eff4c ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, sp, #20 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 40e738 │ │ │ │ + bl 40e728 │ │ │ │ ldr r3, [pc, #228] @ (1eff50 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [pc, #228] @ (1eff54 ) │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ ldr r1, [pc, #216] @ (1eff58 ) │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ ldr r1, [pc, #208] @ (1eff5c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eff0a │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -220788,29 +220788,29 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ mov r1, r3 │ │ │ │ blx 1621fc <__snprintf_chk@plt> │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 381c78 │ │ │ │ + bl 381c68 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1efe54 │ │ │ │ ldr r0, [pc, #116] @ (1eff70 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r1, [pc, #104] @ (1eff74 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 40e4c8 │ │ │ │ + bl 40e4b8 │ │ │ │ b.n 1efe9e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ (1eff78 ) │ │ │ │ movw r2, #1271 @ 0x4f7 │ │ │ │ ldr r1, [pc, #84] @ (1eff7c ) │ │ │ │ ldr r0, [pc, #88] @ (1eff80 ) │ │ │ │ add r3, pc │ │ │ │ @@ -220820,71 +220820,71 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r2, r4, r5, r6} │ │ │ │ movs r5, r6 │ │ │ │ - str r5, [sp, #240] @ 0xf0 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1f0558 │ │ │ │ + b.n 1f0538 │ │ │ │ movs r0, r5 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #96] @ 0x60 │ │ │ │ + ldr r2, [r0, #96] @ 0x60 │ │ │ │ movs r2, r5 │ │ │ │ - cdp2 0, 8, cr0, cr2, cr7, {1} │ │ │ │ - udf #42 @ 0x2a │ │ │ │ + cdp2 0, 7, cr0, cr2, cr7, {1} │ │ │ │ + udf #26 │ │ │ │ movs r3, r5 │ │ │ │ hlt 0x000c │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ rev16 r4, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #656] @ 0x290 │ │ │ │ + str r4, [sp, #592] @ 0x250 │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [sp, #616] @ 0x268 │ │ │ │ + str r4, [sp, #552] @ 0x228 │ │ │ │ movs r5, r4 │ │ │ │ - adds r4, #178 @ 0xb2 │ │ │ │ + adds r4, #162 @ 0xa2 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [pc, #416] @ (1f011c ) │ │ │ │ + ldr r6, [pc, #352] @ (1f00dc ) │ │ │ │ movs r1, r6 │ │ │ │ - str r1, [sp, #888] @ 0x378 │ │ │ │ + str r1, [sp, #824] @ 0x338 │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [sp, #488] @ 0x1e8 │ │ │ │ + str r4, [sp, #424] @ 0x1a8 │ │ │ │ movs r5, r4 │ │ │ │ ldr r3, [pc, #96] @ (1effe8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #4 │ │ │ │ ldr.w r0, [r3, #2056] @ 0x808 │ │ │ │ cbz r0, 1effdc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2c3ed8 │ │ │ │ + bl 2c3ec8 │ │ │ │ cbz r0, 1effba │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r0, [r3, #2060] @ 0x80c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1effac │ │ │ │ - bl 2c3ed8 │ │ │ │ + bl 2c3ec8 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -220981,39 +220981,39 @@ │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #1000] @ 0x3e8 │ │ │ │ + str r0, [sp, #936] @ 0x3a8 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #688] @ 0x2b0 │ │ │ │ + str r3, [sp, #624] @ 0x270 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #664] @ 0x298 │ │ │ │ + str r3, [sp, #600] @ 0x258 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #640] @ 0x280 │ │ │ │ + str r3, [sp, #576] @ 0x240 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #680] @ 0x2a8 │ │ │ │ + str r3, [sp, #616] @ 0x268 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #720] @ 0x2d0 │ │ │ │ + str r3, [sp, #656] @ 0x290 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #736] @ 0x2e0 │ │ │ │ + str r3, [sp, #672] @ 0x2a0 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #736] @ 0x2e0 │ │ │ │ + str r3, [sp, #672] @ 0x2a0 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #752] @ 0x2f0 │ │ │ │ + str r3, [sp, #688] @ 0x2b0 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #784] @ 0x310 │ │ │ │ + str r3, [sp, #720] @ 0x2d0 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #800] @ 0x320 │ │ │ │ + str r3, [sp, #736] @ 0x2e0 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #816] @ 0x330 │ │ │ │ + str r3, [sp, #752] @ 0x2f0 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #768] @ 0x300 │ │ │ │ + str r3, [sp, #704] @ 0x2c0 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 1effec │ │ │ │ @@ -221030,15 +221030,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r6, [r4, #62] @ 0x3e │ │ │ │ + ldrh r6, [r2, #62] @ 0x3e │ │ │ │ movs r5, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #60] @ (1f018c ) │ │ │ │ @@ -221055,23 +221055,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c5d0c │ │ │ │ + bl 2c5cfc │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - ldr r5, [sp, #584] @ 0x248 │ │ │ │ + ldr r5, [sp, #520] @ 0x208 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r0, [pc, #3256] @ 1f0e58 │ │ │ │ ldr.w r4, [pc, #3256] @ 1f0e5c │ │ │ │ @@ -221081,550 +221081,550 @@ │ │ │ │ blx 162748 │ │ │ │ ldr.w r1, [pc, #3244] @ 1f0e60 │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ add r1, pc │ │ │ │ blx 162508 <__printf_chk@plt+0x4> │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0914 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f14ea │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f14d4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f14bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f14a6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1490 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1478 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1460 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1448 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1432 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f141c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1406 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f13ee │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f13d6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f13c0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f13aa │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1394 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f137c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1364 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f134c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1334 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f131e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1312 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1306 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f12f0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f12da │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f12c4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f12ae │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1296 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f127e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1268 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1252 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f123c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1224 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f120e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f11f8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f11ec │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f11e0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f11ca │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f11b4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f11a8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f119c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1184 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f116e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1154 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f113c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1124 │ │ │ │ mov.w r0, #2320 @ 0x910 │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f110c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f10f2 │ │ │ │ movs r0, #8 │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f10e4 │ │ │ │ movs r0, #8 │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f10d6 │ │ │ │ movs r0, #8 │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f10bc │ │ │ │ movs r0, #8 │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f10a2 │ │ │ │ movs r0, #8 │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1088 │ │ │ │ movs r0, #10 │ │ │ │ movt r0, #136 @ 0x88 │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f106c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f105e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1050 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1034 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1018 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0ffc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0fee │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0fe0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0fc4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0fb6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0fa8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0f8c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0f7e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0f70 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0e40 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0e2a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0e14 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0dfe │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0de8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0dd2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0dbe │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0db4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0daa │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0d94 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0d80 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0d6c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0d58 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0d44 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0d30 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0d1c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0d08 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0cf4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0ce0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0ccc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0cb8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0ca2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0c8e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0c7a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0c66 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0c52 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0c3e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0c2a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0c16 │ │ │ │ movw r0, #906 @ 0x38a │ │ │ │ movt r0, #8 │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0c02 │ │ │ │ movs r0, #10 │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0bee │ │ │ │ movs r0, #10 │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0bda │ │ │ │ movs r0, #10 │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0bc6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0bb2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0b9e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0b88 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0b74 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0b60 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0b4c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0b38 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0b22 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0b0e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0afa │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0ae4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0ad0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0abc │ │ │ │ mov.w r0, #2304 @ 0x900 │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0aa6 │ │ │ │ movw r0, #4242 @ 0x1092 │ │ │ │ movt r0, #8 │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0a90 │ │ │ │ movw r0, #4242 @ 0x1092 │ │ │ │ movt r0, #8 │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0a7a │ │ │ │ movs r0, #2 │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0a62 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0a48 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0a30 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0a18 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f0a00 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f09e8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f09ce │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f09b4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f099a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f0982 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f096a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cbnz r0, 1f0952 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cbnz r0, 1f0946 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cbnz r0, 1f093a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cbnz r0, 1f0920 │ │ │ │ ldr.w r0, [pc, #1372] @ 1f0e64 │ │ │ │ add r0, pc │ │ │ │ blx 160d60 │ │ │ │ movs r0, #0 │ │ │ │ blx 162844 │ │ │ │ ldr.w r0, [pc, #1360] @ 1f0e68 │ │ │ │ @@ -222184,126 +222184,126 @@ │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ blx 1602e4 │ │ │ │ b.w 1f0596 │ │ │ │ nop │ │ │ │ - str r2, [sp, #840] @ 0x348 │ │ │ │ + str r2, [sp, #776] @ 0x308 │ │ │ │ movs r5, r4 │ │ │ │ stmia r7!, {r2, r3, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - str r3, [sp, #248] @ 0xf8 │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ movs r5, r4 │ │ │ │ - adds r0, r6, r5 │ │ │ │ + adds r0, r4, r5 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r0, #34] @ 0x22 │ │ │ │ + ldrh r0, [r6, #32] │ │ │ │ movs r5, r4 │ │ │ │ movs r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, r0 │ │ │ │ + adds r6, r3, r0 │ │ │ │ movs r6, r4 │ │ │ │ - adds r2, r0, r0 │ │ │ │ + asrs r2, r6, #31 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1f0ce8 │ │ │ │ + b.n 1f0cc8 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r4, #30 │ │ │ │ + asrs r6, r2, #30 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r6, r1, #29 │ │ │ │ + asrs r6, r7, #28 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r6, r5, #27 │ │ │ │ + asrs r6, r3, #27 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r0, r0, #23 │ │ │ │ + asrs r0, r6, #22 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r6, r7, #17 │ │ │ │ + asrs r6, r5, #17 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r4, #10 │ │ │ │ + asrs r4, r2, #10 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r0, r0, #9 │ │ │ │ + asrs r0, r6, #8 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r0, #7 │ │ │ │ + asrs r4, r6, #6 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r0, r2, #5 │ │ │ │ + asrs r0, r0, #5 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r0, r0, #4 │ │ │ │ + asrs r0, r6, #3 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r5, #20 │ │ │ │ + lsrs r6, r3, #20 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r6, #19 │ │ │ │ + lsrs r6, r4, #19 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r0, r1, #17 │ │ │ │ + lsrs r0, r7, #16 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r1, #16 │ │ │ │ + lsrs r6, r7, #15 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r0, r6, #14 │ │ │ │ + lsrs r0, r4, #14 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r5, #13 │ │ │ │ + lsrs r4, r3, #13 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r4, #12 │ │ │ │ + lsrs r4, r2, #12 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r3, #2 │ │ │ │ + lsrs r2, r1, #2 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + lsrs r2, r6, #32 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r5, #30 │ │ │ │ + lsls r2, r3, #30 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r3, #24 │ │ │ │ + lsls r4, r1, #24 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r0, r4, #21 │ │ │ │ + lsls r0, r2, #21 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r1, #20 │ │ │ │ + lsls r4, r7, #19 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r0, #19 │ │ │ │ + lsls r4, r6, #18 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r2, #17 │ │ │ │ + lsls r4, r0, #17 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r1, #10 │ │ │ │ + lsls r6, r7, #9 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r2, #9 │ │ │ │ + lsls r2, r0, #9 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r2, #8 │ │ │ │ + lsls r2, r0, #8 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r1, #5 │ │ │ │ + lsls r6, r7, #4 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r2, #3 │ │ │ │ + lsls r2, r0, #3 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r1, #2 │ │ │ │ + lsls r6, r7, #1 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ + movs r2, r6 │ │ │ │ movs r6, r4 │ │ │ │ - vaddl.u32 q8, d6, d21 │ │ │ │ - vaddl.u16 q0, d6, d21 │ │ │ │ - vhadd.u32 d0, d2, d21 │ │ │ │ - cdp2 0, 13, cr0, cr6, cr5, {1} │ │ │ │ - cdp2 0, 6, cr0, cr6, cr5, {1} │ │ │ │ - cdp2 0, 2, cr0, cr2, cr5, {1} │ │ │ │ - ldc2 0, cr0, [lr, #-148]! @ 0xffffff6c │ │ │ │ - stc2 0, cr0, [r0], #-148 @ 0xffffff6c │ │ │ │ - @ instruction: 0xfbc80025 │ │ │ │ - @ instruction: 0xfb680025 │ │ │ │ - @ instruction: 0xfb2c0025 │ │ │ │ - @ instruction: 0xfad40025 │ │ │ │ - @ instruction: 0xfa800025 │ │ │ │ - @ instruction: 0xfa300025 │ │ │ │ - vld1.8 {d16[1]}, [r0], r5 │ │ │ │ - ldrsb.w r0, [r0, #37] @ 0x25 │ │ │ │ - ldrsh.w r0, [r8, r5, lsl #2] │ │ │ │ - str??.w r0, [r4, #37] @ 0x25 │ │ │ │ - strb.w r0, [r8, r5, lsl #2] │ │ │ │ - movt r0, #59429 @ 0xe825 │ │ │ │ - subw r0, r8, #2085 @ 0x825 │ │ │ │ - b.n 1f14e8 │ │ │ │ + vaddl.u16 q8, d6, d21 │ │ │ │ + vaddl.u8 q0, d6, d21 │ │ │ │ + vhadd.u16 d0, d2, d21 │ │ │ │ + cdp2 0, 12, cr0, cr6, cr5, {1} │ │ │ │ + cdp2 0, 5, cr0, cr6, cr5, {1} │ │ │ │ + cdp2 0, 1, cr0, cr2, cr5, {1} │ │ │ │ + stc2 0, cr0, [lr, #-148]! @ 0xffffff6c │ │ │ │ + ldc2 0, cr0, [r0], {37} @ 0x25 │ │ │ │ + @ instruction: 0xfbb80025 │ │ │ │ + @ instruction: 0xfb580025 │ │ │ │ + smlatb r0, ip, r5, r0 │ │ │ │ + @ instruction: 0xfac40025 │ │ │ │ + @ instruction: 0xfa700025 │ │ │ │ + @ instruction: 0xfa200025 │ │ │ │ + ldr??.w r0, [r0, #37] @ 0x25 │ │ │ │ + vst1.8 {d0[1]}, [r0], r5 │ │ │ │ + vld4.8 {d0-d3}, [r8 :128], r5 │ │ │ │ + ldr.w r0, [r4, #37] @ 0x25 │ │ │ │ + @ instruction: 0xf7f80025 │ │ │ │ + @ instruction: 0xf6be0025 │ │ │ │ + @ instruction: 0xf6980025 │ │ │ │ + b.n 1f14c8 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf65a0025 │ │ │ │ - @ instruction: 0xf6160025 │ │ │ │ - rsb r0, r8, #10813440 @ 0xa50000 │ │ │ │ - sbcs.w r0, lr, #10813440 @ 0xa50000 │ │ │ │ - @ instruction: 0xf5380025 │ │ │ │ - @ instruction: 0xf4ea0025 │ │ │ │ - @ instruction: 0xf4a40025 │ │ │ │ + movw r0, #43045 @ 0xa825 │ │ │ │ + addw r0, r6, #2085 @ 0x825 │ │ │ │ + subs.w r0, r8, #10813440 @ 0xa50000 │ │ │ │ + sbc.w r0, lr, #10813440 @ 0xa50000 │ │ │ │ + @ instruction: 0xf5280025 │ │ │ │ + @ instruction: 0xf4da0025 │ │ │ │ + eors.w r0, r4, #10813440 @ 0xa50000 │ │ │ │ ldr.w r0, [pc, #1420] @ 1f1500 │ │ │ │ add r0, pc │ │ │ │ blx 160d60 │ │ │ │ b.w 1f0588 │ │ │ │ ldr.w r0, [pc, #1412] @ 1f1504 │ │ │ │ add r0, pc │ │ │ │ blx 160d60 │ │ │ │ @@ -222819,143 +222819,143 @@ │ │ │ │ ldr r0, [pc, #284] @ (1f160c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ blx 1602e4 │ │ │ │ b.w 1f01dc │ │ │ │ - @ instruction: 0xf3580025 │ │ │ │ - b.n 1f1704 │ │ │ │ + @ instruction: 0xf3480025 │ │ │ │ + b.n 1f16e4 │ │ │ │ movs r7, r4 │ │ │ │ movs r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf19a0025 │ │ │ │ - sbcs.w r0, r4, #37 @ 0x25 │ │ │ │ - b.n 1f16a4 │ │ │ │ - movs r7, r4 │ │ │ │ - orrs.w r0, r6, r5, asr #32 │ │ │ │ - bic.w r0, r8, r5, asr #32 │ │ │ │ - b.n 1f1640 │ │ │ │ + @ instruction: 0xf18a0025 │ │ │ │ + sbc.w r0, r4, #37 @ 0x25 │ │ │ │ + b.n 1f1684 │ │ │ │ + movs r7, r4 │ │ │ │ + orr.w r0, r6, r5, asr #32 │ │ │ │ + ands.w r0, r8, r5, asr #32 │ │ │ │ + b.n 1f1620 │ │ │ │ movs r7, r4 │ │ │ │ - strd r0, r0, [r6], #-148 @ 0x94 │ │ │ │ - b.n 1f12d8 │ │ │ │ + @ instruction: 0xe8560025 │ │ │ │ + b.n 1f12b8 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r5!, {r2, r6, r7} │ │ │ │ + stmia r5!, {r2, r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - b.n 1f1574 │ │ │ │ + b.n 1f1554 │ │ │ │ movs r7, r4 │ │ │ │ - itet al │ │ │ │ - moval r5, r4 │ │ │ │ - ite ne @ unpredictable > │ │ │ │ - movne r5, r4 │ │ │ │ - bkpt 0x00b6 │ │ │ │ + itte le │ │ │ │ + movle r5, r4 │ │ │ │ + itt eq @ unpredictable │ │ │ │ + moveq r5, r4 │ │ │ │ + bkpt 0x00a6 │ │ │ │ movs r5, r4 │ │ │ │ - bkpt 0x004c │ │ │ │ + bkpt 0x003c │ │ │ │ movs r5, r4 │ │ │ │ - bkpt 0x0026 │ │ │ │ + bkpt 0x0016 │ │ │ │ movs r5, r4 │ │ │ │ - svc 152 @ 0x98 │ │ │ │ + svc 136 @ 0x88 │ │ │ │ movs r7, r4 │ │ │ │ - pop {r1, r3, r6, r7, pc} │ │ │ │ + pop {r1, r3, r4, r5, r7, pc} │ │ │ │ movs r5, r4 │ │ │ │ - pop {r1, r4, r5, r6, pc} │ │ │ │ + pop {r1, r5, r6, pc} │ │ │ │ movs r5, r4 │ │ │ │ - pop {r1, r4, r5, pc} │ │ │ │ + pop {r1, r5, pc} │ │ │ │ movs r5, r4 │ │ │ │ - pop {r1, r3, r4, r5, r7} │ │ │ │ + pop {r1, r3, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xb858 │ │ │ │ + @ instruction: 0xb848 │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xb7f2 │ │ │ │ + @ instruction: 0xb7e2 │ │ │ │ movs r5, r4 │ │ │ │ - push {r1, r4, r5, lr} │ │ │ │ + push {r1, r5, lr} │ │ │ │ movs r5, r4 │ │ │ │ - push {r1, r2, r3, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - udf #214 @ 0xd6 │ │ │ │ + udf #198 @ 0xc6 │ │ │ │ movs r7, r4 │ │ │ │ - push {r2, r4, r5, r7} │ │ │ │ + push {r2, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - push {r1, r3, r6} │ │ │ │ + push {r1, r3, r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ - push {r1, r2, r3, r4} │ │ │ │ + push {r1, r2, r3} │ │ │ │ movs r5, r4 │ │ │ │ - udf #146 @ 0x92 │ │ │ │ + udf #130 @ 0x82 │ │ │ │ movs r7, r4 │ │ │ │ - cbz r4, 1f15c8 │ │ │ │ + uxtb r4, r6 │ │ │ │ movs r5, r4 │ │ │ │ - cbz r6, 1f15c6 │ │ │ │ + cbz r6, 1f15c2 │ │ │ │ movs r5, r4 │ │ │ │ - add r7, sp, #648 @ 0x288 │ │ │ │ + add r7, sp, #584 @ 0x248 │ │ │ │ movs r5, r4 │ │ │ │ - add r7, sp, #272 @ 0x110 │ │ │ │ + add r7, sp, #208 @ 0xd0 │ │ │ │ movs r5, r4 │ │ │ │ - add r6, sp, #984 @ 0x3d8 │ │ │ │ + add r6, sp, #920 @ 0x398 │ │ │ │ movs r5, r4 │ │ │ │ - add r6, sp, #656 @ 0x290 │ │ │ │ + add r6, sp, #592 @ 0x250 │ │ │ │ movs r5, r4 │ │ │ │ - add r3, sp, #864 @ 0x360 │ │ │ │ + add r3, sp, #800 @ 0x320 │ │ │ │ movs r5, r4 │ │ │ │ - add r2, sp, #496 @ 0x1f0 │ │ │ │ + add r2, sp, #432 @ 0x1b0 │ │ │ │ movs r5, r4 │ │ │ │ - add r2, sp, #232 @ 0xe8 │ │ │ │ + add r2, sp, #168 @ 0xa8 │ │ │ │ movs r5, r4 │ │ │ │ - add r1, sp, #960 @ 0x3c0 │ │ │ │ + add r1, sp, #896 @ 0x380 │ │ │ │ movs r5, r4 │ │ │ │ - add r1, sp, #664 @ 0x298 │ │ │ │ + add r1, sp, #600 @ 0x258 │ │ │ │ movs r5, r4 │ │ │ │ - add r1, sp, #352 @ 0x160 │ │ │ │ + add r1, sp, #288 @ 0x120 │ │ │ │ movs r5, r4 │ │ │ │ - add r1, sp, #192 @ 0xc0 │ │ │ │ + add r1, sp, #128 @ 0x80 │ │ │ │ movs r5, r4 │ │ │ │ - ble.n 1f1694 │ │ │ │ + ble.n 1f1674 │ │ │ │ movs r7, r4 │ │ │ │ - add r0, sp, #808 @ 0x328 │ │ │ │ + add r0, sp, #744 @ 0x2e8 │ │ │ │ movs r5, r4 │ │ │ │ - add r7, pc, #360 @ (adr r7, 1f172c ) │ │ │ │ + add r7, pc, #296 @ (adr r7, 1f16ec ) │ │ │ │ movs r5, r4 │ │ │ │ - add r6, pc, #184 @ (adr r6, 1f1680 ) │ │ │ │ + add r6, pc, #120 @ (adr r6, 1f1640 ) │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [sp, #888] @ 0x378 │ │ │ │ + ldr r4, [sp, #824] @ 0x338 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [sp, #888] @ 0x378 │ │ │ │ + ldr r2, [sp, #824] @ 0x338 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [sp, #528] @ 0x210 │ │ │ │ + ldr r2, [sp, #464] @ 0x1d0 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [sp, #184] @ 0xb8 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r1, [sp, #896] @ 0x380 │ │ │ │ + ldr r1, [sp, #832] @ 0x340 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r0, [sp, #400] @ 0x190 │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [sp, #448] @ 0x1c0 │ │ │ │ + str r6, [sp, #384] @ 0x180 │ │ │ │ movs r5, r4 │ │ │ │ - str r5, [sp, #808] @ 0x328 │ │ │ │ + str r5, [sp, #744] @ 0x2e8 │ │ │ │ movs r5, r4 │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [sp, #760] @ 0x2f8 │ │ │ │ + str r4, [sp, #696] @ 0x2b8 │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [sp, #344] @ 0x158 │ │ │ │ + str r2, [sp, #280] @ 0x118 │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r1, #30] │ │ │ │ + ldrh r6, [r7, #28] │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r4, #60] @ 0x3c │ │ │ │ + strh r2, [r2, #60] @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ - strh r0, [r3, #58] @ 0x3a │ │ │ │ + strh r0, [r1, #58] @ 0x3a │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r0, #56] @ 0x38 │ │ │ │ + strh r2, [r6, #54] @ 0x36 │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r1, #8] │ │ │ │ + strh r2, [r7, #6] │ │ │ │ movs r5, r4 │ │ │ │ - strh r4, [r7, #4] │ │ │ │ + strh r4, [r5, #4] │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r7, #2] │ │ │ │ + strh r2, [r5, #2] │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #132] @ (1f16a4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -222969,82 +222969,82 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2ed5a4 │ │ │ │ + bl 2ed594 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f1626 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2ed320 │ │ │ │ + bl 2ed310 │ │ │ │ mov r7, r0 │ │ │ │ cbnz r6, 1f167e │ │ │ │ ldr r3, [pc, #76] @ (1f16a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2ed7fc │ │ │ │ + bl 2ed7ec │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r0, #16] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #44] @ (1f16ac ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ ldr r3, [pc, #28] @ (1f16a8 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f165c │ │ │ │ ldr r2, [pc, #28] @ (1f16b0 ) │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1f165c │ │ │ │ nop │ │ │ │ cbz r6, 1f1704 │ │ │ │ movs r5, r6 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 1f1648 │ │ │ │ + bcc.n 1f1628 │ │ │ │ movs r1, r5 │ │ │ │ - add r5, sp, #912 @ 0x390 │ │ │ │ + add r5, sp, #848 @ 0x350 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #460] @ (1f1894 ) │ │ │ │ sub sp, #28 │ │ │ │ mov r6, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ - bl 3fcbb0 │ │ │ │ + bl 3fcba0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f1746 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #45 @ 0x2d │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3fcbc8 │ │ │ │ + bl 3fcbb8 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r7, r4 │ │ │ │ movs r1, #95 @ 0x5f │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 160e28 │ │ │ │ cbz r0, 1f173e │ │ │ │ @@ -223058,118 +223058,118 @@ │ │ │ │ it eq │ │ │ │ strbeq.w r8, [r2] │ │ │ │ ldrb.w r3, [r2, #1]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f1702 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3fc7d8 │ │ │ │ + bl 3fc7c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f1840 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ cbz r2, 1f172c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3fc5b0 │ │ │ │ + bl 3fc5a0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ - bl 3fccdc │ │ │ │ + bl 3fcccc │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1f16dc │ │ │ │ ldr r4, [pc, #336] @ (1f1898 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ cbz r0, 1f1766 │ │ │ │ blx 162a18 │ │ │ │ ldr r3, [pc, #320] @ (1f189c ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 3fccdc │ │ │ │ + bl 3fcccc │ │ │ │ ldr r4, [pc, #312] @ (1f18a0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ cbz r0, 1f178a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #300] @ (1f18a4 ) │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 2c37bc │ │ │ │ + bl 2c37ac │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3fccdc │ │ │ │ + bl 3fcccc │ │ │ │ ldr r4, [pc, #284] @ (1f18a8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ cbz r0, 1f17ae │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ (1f18ac ) │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 2c37bc │ │ │ │ + bl 2c37ac │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3fccdc │ │ │ │ + bl 3fcccc │ │ │ │ ldr r4, [pc, #256] @ (1f18b0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1f17e2 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #240] @ (1f18b4 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 2c37bc │ │ │ │ + bl 2c37ac │ │ │ │ ldr r0, [pc, #232] @ (1f18b8 ) │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ mov r2, r5 │ │ │ │ - bl 2c37bc │ │ │ │ + bl 2c37ac │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3fccdc │ │ │ │ + bl 3fcccc │ │ │ │ ldr r4, [pc, #216] @ (1f18bc ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ cbz r0, 1f1808 │ │ │ │ ldr r5, [pc, #204] @ (1f18c0 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f1880 │ │ │ │ blx 162a18 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ - bl 3fccdc │ │ │ │ + bl 3fcccc │ │ │ │ ldr r1, [pc, #184] @ (1f18c4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc748 │ │ │ │ + bl 3fc738 │ │ │ │ cbz r0, 1f182a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 1f188e │ │ │ │ cmp r3, #4 │ │ │ │ it ne │ │ │ │ @@ -223198,71 +223198,71 @@ │ │ │ │ ldr r2, [r7, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #124] @ (1f18d8 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1735 @ 0x6c7 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ b.n 1f1746 │ │ │ │ ldr r1, [pc, #104] @ (1f18dc ) │ │ │ │ add r1, pc │ │ │ │ - bl 3fc7d8 │ │ │ │ + bl 3fc7c8 │ │ │ │ subs r3, r0, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ b.n 1f1824 │ │ │ │ ldr r0, [pc, #92] @ (1f18e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ bl 163174 │ │ │ │ nop │ │ │ │ uxtb r6, r1 │ │ │ │ movs r5, r6 │ │ │ │ - strh r2, [r3, #60] @ 0x3c │ │ │ │ + strh r2, [r1, #60] @ 0x3c │ │ │ │ movs r7, r4 │ │ │ │ add r1, pc, #832 @ (adr r1, 1f1be0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r4, #18 │ │ │ │ + lsrs r2, r2, #18 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r0, r4, #18 │ │ │ │ + lsrs r0, r2, #18 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r3, #18 │ │ │ │ + lsrs r2, r1, #18 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r0, r3, #18 │ │ │ │ + lsrs r0, r1, #18 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r2, #18 │ │ │ │ + lsrs r2, r0, #18 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r6, #17 │ │ │ │ + lsrs r2, r4, #17 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r0, #18 │ │ │ │ + lsrs r2, r6, #17 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1f1f5c │ │ │ │ + b.n 1f1f3c │ │ │ │ movs r4, r4 │ │ │ │ add r1, pc, #232 @ (adr r1, 1f19ac ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [r6, #24] │ │ │ │ + ldr r0, [r4, #24] │ │ │ │ movs r6, r4 │ │ │ │ add r1, pc, #24 @ (adr r1, 1f18e4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #74 @ 0x4a │ │ │ │ + adds r5, #58 @ 0x3a │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r0, [r7, #2] │ │ │ │ + ldrb r0, [r5, #2] │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r0, r2, #14 │ │ │ │ + lsrs r0, r0, #14 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r3 │ │ │ │ + lsrs r6, r1 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r3, #15 │ │ │ │ + lsrs r6, r1, #15 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #268] @ (1f1a00 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -223291,15 +223291,15 @@ │ │ │ │ beq.n 1f1914 │ │ │ │ ldr r1, [pc, #224] @ (1f1a10 ) │ │ │ │ add r2, sp, #12 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 4014d0 │ │ │ │ + bl 4014c0 │ │ │ │ cbz r0, 1f197a │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ bne.n 1f19f0 │ │ │ │ adds r0, #1 │ │ │ │ bl 1aa388 │ │ │ │ @@ -223328,21 +223328,21 @@ │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #156] @ (1f1a20 ) │ │ │ │ ldr r4, [r5, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r4 │ │ │ │ - bl 3f92e4 │ │ │ │ + bl 3f92d4 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r7, r0 │ │ │ │ - bl 3f1530 │ │ │ │ - bl 3f54cc │ │ │ │ + bl 3f1520 │ │ │ │ + bl 3f54bc │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ ldr.w lr, [pc, #128] @ 1f1a24 │ │ │ │ mov r6, r0 │ │ │ │ add lr, pc │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ add.w r4, lr, #32 │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ @@ -223352,80 +223352,80 @@ │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ add.w r1, lr, #32 │ │ │ │ ldr.w lr, [pc, #96] @ 1f1a28 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r5, lr] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 3f13c0 │ │ │ │ + bl 3f13b0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 3ecc58 │ │ │ │ + bl 3ecc48 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ b.n 1f1956 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ (1f1a2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ nop │ │ │ │ sub sp, #120 @ 0x78 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ movs r5, r6 │ │ │ │ - subs r2, #26 │ │ │ │ + subs r2, #10 │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r0, [r0, #12] │ │ │ │ + ldrh r0, [r6, #10] │ │ │ │ movs r2, r5 │ │ │ │ ldr r7, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add sp, #248 @ 0xf8 │ │ │ │ movs r5, r6 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r6, #5 │ │ │ │ + adds r2, r4, #5 │ │ │ │ movs r7, r4 │ │ │ │ ldr r7, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #10 │ │ │ │ + lsrs r2, r4, #10 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #96] @ (1f1aa4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 3fc57c │ │ │ │ + bl 3fc56c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ cbz r2, 1f1a58 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fc5b0 │ │ │ │ + bl 3fc5a0 │ │ │ │ ldr r3, [pc, #68] @ (1f1aa8 ) │ │ │ │ ldr r2, [pc, #72] @ (1f1aac ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 40f808 │ │ │ │ + bl 40f7f8 │ │ │ │ cbz r4, 1f1a7e │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 1f1a9e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ cbz r3, 1f1a92 │ │ │ │ add sp, #8 │ │ │ │ @@ -223435,15 +223435,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 3fdcbc │ │ │ │ + b.w 3fdcac │ │ │ │ bl 1631a4 │ │ │ │ nop │ │ │ │ add r7, sp, #304 @ 0x130 │ │ │ │ movs r5, r6 │ │ │ │ ldr r6, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ @@ -223460,21 +223460,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 40ef3c │ │ │ │ + bl 40ef2c │ │ │ │ movs r1, #0 │ │ │ │ add r2, sp, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 3db89c │ │ │ │ + bl 3db88c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 1f1af8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1f1b4a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #4] │ │ │ │ cbz r3, 1f1b40 │ │ │ │ @@ -223484,15 +223484,15 @@ │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ cbz r3, 1f1b38 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ cbz r1, 1f1b12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #68] @ (1f1b58 ) │ │ │ │ ldr r3, [pc, #60] @ (1f1b54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -223503,17 +223503,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ b.n 1f1b04 │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ b.n 1f1af8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1631a4 │ │ │ │ nop │ │ │ │ add r6, sp, #824 @ 0x338 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ @@ -223540,20 +223540,20 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ mov.w r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (1f1c10 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add.w r2, sp, #11 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 40fcf8 │ │ │ │ + bl 40fce8 │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbz r3, 1f1bb4 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #1 │ │ │ │ - bl 40de04 │ │ │ │ + bl 40ddf4 │ │ │ │ mov r0, r4 │ │ │ │ blx 162844 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ bl 1f1a30 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ @@ -223577,15 +223577,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r1 │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ b.n 1f1bcc │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1631a4 │ │ │ │ add r6, sp, #144 @ 0x90 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @@ -223616,15 +223616,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bl 1ef288 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f1cca │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fffc4 │ │ │ │ + bl 3fffb4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1f1c9e │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r1, r2, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.w 1f1e00 │ │ │ │ @@ -223638,15 +223638,15 @@ │ │ │ │ ldr r1, [pc, #412] @ (1f1e18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2311 @ 0x907 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f1dfc │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f1d3c │ │ │ │ @@ -223678,75 +223678,75 @@ │ │ │ │ bne.n 1f1dde │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 40c8f4 │ │ │ │ + b.w 40c8e4 │ │ │ │ ldr r1, [pc, #304] @ (1f1e24 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r0, 1f1d5c │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f926c │ │ │ │ + bl 3f925c │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #12 │ │ │ │ blx 16056c │ │ │ │ ldr r3, [pc, #280] @ (1f1e28 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ - bl 3d7b08 │ │ │ │ + bl 3d7af8 │ │ │ │ ldr r3, [pc, #268] @ (1f1e2c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w ip, r2, #4 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ str r1, [r2, #8] │ │ │ │ str r2, [r1, #0] │ │ │ │ str.w ip, [r3, #4] │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ b.n 1f1c8e │ │ │ │ ldr r2, [pc, #240] @ (1f1e30 ) │ │ │ │ ldr r3, [pc, #200] @ (1f1e08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 1f1dde │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 3fdcbc │ │ │ │ + b.w 3fdcac │ │ │ │ ldr r1, [pc, #212] @ (1f1e34 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ mov r1, r0 │ │ │ │ cbnz r0, 1f1d8a │ │ │ │ mov r0, r4 │ │ │ │ strd r1, r1, [sp, #12] │ │ │ │ - bl 3f926c │ │ │ │ + bl 3f925c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 3e64f8 │ │ │ │ + bl 3e64e8 │ │ │ │ cbnz r0, 1f1dca │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ b.n 1f1c8e │ │ │ │ ldr r1, [pc, #172] @ (1f1e38 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cbz r0, 1f1dba │ │ │ │ ldr r1, [pc, #164] @ (1f1e3c ) │ │ │ │ @@ -223765,15 +223765,15 @@ │ │ │ │ bl 1f1a30 │ │ │ │ b.n 1f1c8e │ │ │ │ ldr r3, [pc, #140] @ (1f1e48 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 40f808 │ │ │ │ + bl 40f7f8 │ │ │ │ b.n 1f1c8e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 1e4abc │ │ │ │ b.n 1f1d82 │ │ │ │ ldr r0, [pc, #120] @ (1f1e4c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ @@ -223794,49 +223794,49 @@ │ │ │ │ bl 163174 │ │ │ │ add r5, sp, #416 @ 0x1a0 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #336 @ 0x150 │ │ │ │ movs r5, r6 │ │ │ │ - adds r1, #20 │ │ │ │ + adds r1, #4 │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r6, r2, #1 │ │ │ │ + lsrs r6, r0, #1 │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r0, #18] │ │ │ │ + strb r4, [r6, #17] │ │ │ │ movs r5, r4 │ │ │ │ add r4, sp, #984 @ 0x3d8 │ │ │ │ movs r5, r6 │ │ │ │ add r4, sp, #808 @ 0x328 │ │ │ │ movs r5, r6 │ │ │ │ - bls.n 1f1dd8 │ │ │ │ + bls.n 1f1db8 │ │ │ │ movs r7, r4 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #5 │ │ │ │ movs r6, r6 │ │ │ │ add r4, sp, #352 @ 0x160 │ │ │ │ movs r5, r6 │ │ │ │ - str r1, [sp, #880] @ 0x370 │ │ │ │ + str r1, [sp, #816] @ 0x330 │ │ │ │ movs r4, r4 │ │ │ │ - movs r6, #134 @ 0x86 │ │ │ │ + movs r6, #118 @ 0x76 │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r0, #13] │ │ │ │ + strb r6, [r6, #12] │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r0, #13] │ │ │ │ + strb r6, [r6, #12] │ │ │ │ movs r5, r4 │ │ │ │ - b.n 1f205c │ │ │ │ + b.n 1f203c │ │ │ │ movs r4, r4 │ │ │ │ ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 1f207c │ │ │ │ + b.n 1f205c │ │ │ │ movs r4, r4 │ │ │ │ - cmp r7, #162 @ 0xa2 │ │ │ │ + cmp r7, #146 @ 0x92 │ │ │ │ movs r1, r6 │ │ │ │ - strb r0, [r3, #12] │ │ │ │ + strb r0, [r1, #12] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #904] @ (1f21f4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -223848,25 +223848,25 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #888] @ (1f2204 ) │ │ │ │ ldr r2, [pc, #888] @ (1f2208 ) │ │ │ │ ldr r1, [pc, #892] @ (1f220c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #876] @ (1f2210 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #876] @ (1f2214 ) │ │ │ │ add r0, pc │ │ │ │ ldr r6, [r7, r3] │ │ │ │ adds r0, #8 │ │ │ │ mov r1, r6 │ │ │ │ @@ -223882,114 +223882,114 @@ │ │ │ │ ldr r1, [pc, #852] @ (1f221c ) │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r0, [pc, #852] @ (1f2220 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 2c6a70 │ │ │ │ + bl 2c6a60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f2142 │ │ │ │ - bl 2ed490 │ │ │ │ + bl 2ed480 │ │ │ │ ldr r3, [pc, #828] @ (1f2224 ) │ │ │ │ ldr r4, [r7, r3] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 1fab58 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f20b4 │ │ │ │ bl 1bb010 │ │ │ │ ldr r0, [pc, #812] @ (1f2228 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ mov r4, r0 │ │ │ │ bl 1dbe60 │ │ │ │ ldr r1, [pc, #804] @ (1f222c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ bl 1cc488 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f20d2 │ │ │ │ ldr r0, [pc, #780] @ (1f2230 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [pc, #776] @ (1f2234 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ ldr r3, [pc, #768] @ (1f2238 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #16] │ │ │ │ cbz r4, 1f1f68 │ │ │ │ mov.w r8, #0 │ │ │ │ adds r0, r4, #4 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 40bfa4 │ │ │ │ + bl 40bf94 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 212228 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1f21de │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 40c008 │ │ │ │ + bl 40bff8 │ │ │ │ ldr r4, [r4, #20] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1f1f40 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r3, [pc, #716] @ (1f223c ) │ │ │ │ ldr r2, [pc, #720] @ (1f2240 ) │ │ │ │ ldr r1, [pc, #720] @ (1f2244 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2ed490 │ │ │ │ + bl 2ed480 │ │ │ │ ldr r3, [pc, #700] @ (1f2248 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbnz r2, 1f1fa4 │ │ │ │ ldr r2, [pc, #696] @ (1f224c ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1f20ae │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1f20ae │ │ │ │ - bl 2beb40 │ │ │ │ + bl 2beb30 │ │ │ │ bl 1cce40 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cbz r0, 1f1fb8 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f21b8 │ │ │ │ ldr r3, [pc, #660] @ (1f2250 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #24] │ │ │ │ cbz r4, 1f1fe4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #4 │ │ │ │ bne.n 1f1fde │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 40bfa4 │ │ │ │ + bl 40bf94 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 1ba1ec │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 40c008 │ │ │ │ + bl 40bff8 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1f1fc0 │ │ │ │ ldr r3, [pc, #620] @ (1f2254 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 1f2000 │ │ │ │ @@ -224077,20 +224077,20 @@ │ │ │ │ mov r0, r7 │ │ │ │ blx 16087c │ │ │ │ b.n 1f2048 │ │ │ │ bl 250738 │ │ │ │ b.n 1f1fa4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 1fab64 │ │ │ │ - bl 2f2e7c │ │ │ │ + bl 2f2e6c │ │ │ │ cmp r0, #0 │ │ │ │ bge.w 1f1ef4 │ │ │ │ ldr r0, [pc, #432] @ (1f2278 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r3, [pc, #424] @ (1f227c ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #24] │ │ │ │ cbnz r4, 1f20e4 │ │ │ │ b.n 1f1f20 │ │ │ │ @@ -224098,26 +224098,26 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 1f1f20 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f20dc │ │ │ │ add.w r8, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40bfa4 │ │ │ │ + bl 40bf94 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldr.w r9, [r4, #4] │ │ │ │ bl 1cc488 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f218c │ │ │ │ mov r0, r9 │ │ │ │ bl 1df658 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f216c │ │ │ │ mov r0, r8 │ │ │ │ - bl 40c008 │ │ │ │ + bl 40bff8 │ │ │ │ b.n 1f20dc │ │ │ │ bl 260c80 │ │ │ │ b.n 1f2030 │ │ │ │ ldr r3, [pc, #328] @ (1f2264 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -224144,59 +224144,59 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 1625e0 <__fprintf_chk@plt+0x4> │ │ │ │ blx 162688 │ │ │ │ ldr r0, [pc, #296] @ (1f228c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ b.n 1f2000 │ │ │ │ ldr r3, [pc, #288] @ (1f2290 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #288] @ (1f2294 ) │ │ │ │ ldr r1, [pc, #292] @ (1f2298 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #828 @ 0x33c │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1f210c │ │ │ │ ldr r3, [pc, #268] @ (1f229c ) │ │ │ │ ldr r2, [pc, #272] @ (1f22a0 ) │ │ │ │ ldr r1, [pc, #272] @ (1f22a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #825 @ 0x339 │ │ │ │ blx 160584 │ │ │ │ ldr r1, [pc, #256] @ (1f22a8 ) │ │ │ │ ldr r2, [r4, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ - bl 40bb28 │ │ │ │ + bl 40bb18 │ │ │ │ mov r0, r6 │ │ │ │ blx 162844 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r3, [pc, #236] @ (1f22ac ) │ │ │ │ ldr r2, [pc, #240] @ (1f22b0 ) │ │ │ │ ldr r1, [pc, #240] @ (1f22b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ movw r2, #2783 @ 0xadf │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r3, [pc, #216] @ (1f22b8 ) │ │ │ │ movw r2, #2754 @ 0xac2 │ │ │ │ ldr r1, [pc, #212] @ (1f22bc ) │ │ │ │ ldr r0, [pc, #216] @ (1f22c0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -224208,44 +224208,44 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ movs r5, r6 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #0 │ │ │ │ + cmp r6, #240 @ 0xf0 │ │ │ │ movs r1, r6 │ │ │ │ - subs r2, r5, #7 │ │ │ │ + subs r2, r3, #7 │ │ │ │ movs r4, r4 │ │ │ │ - movs r5, #126 @ 0x7e │ │ │ │ + movs r5, #110 @ 0x6e │ │ │ │ movs r4, r4 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r7, #31 │ │ │ │ movs r6, r6 │ │ │ │ ldr r2, [sp, #464] @ 0x1d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r7, #24 │ │ │ │ + lsls r6, r5, #24 │ │ │ │ movs r6, r4 │ │ │ │ - bne.n 1f217c │ │ │ │ + bne.n 1f215c │ │ │ │ movs r7, r4 │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, lr, #36 @ 0x24 │ │ │ │ + adc.w r0, lr, #36 @ 0x24 │ │ │ │ bmi.n 1f22e6 │ │ │ │ - vmls.i q10, , d10[0] │ │ │ │ + vsri.32 d20, d26, #1 │ │ │ │ movs r6, r4 │ │ │ │ bcc.n 1f2226 │ │ │ │ vqrdmlsh.s q8, , d26[0] │ │ │ │ movs r6, r6 │ │ │ │ - cmp r6, #30 │ │ │ │ + cmp r6, #14 │ │ │ │ movs r1, r6 │ │ │ │ - subs r0, r1, #4 │ │ │ │ + subs r0, r7, #3 │ │ │ │ movs r4, r4 │ │ │ │ - movs r4, #156 @ 0x9c │ │ │ │ + movs r4, #140 @ 0x8c │ │ │ │ movs r4, r4 │ │ │ │ lsrs r6, r5, #27 │ │ │ │ movs r6, r6 │ │ │ │ cmp r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r4, #27 │ │ │ │ movs r6, r6 │ │ │ │ @@ -224259,55 +224259,55 @@ │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r4, #24 │ │ │ │ + lsls r0, r2, #24 │ │ │ │ movs r6, r4 │ │ │ │ add r1, sp, #304 @ 0x130 │ │ │ │ movs r5, r6 │ │ │ │ - lsls r2, r2, #18 │ │ │ │ + lsls r2, r0, #18 │ │ │ │ movs r6, r4 │ │ │ │ lsrs r4, r1, #23 │ │ │ │ movs r6, r6 │ │ │ │ add r0, sp, #448 @ 0x1c0 │ │ │ │ movs r5, r6 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #15 │ │ │ │ + lsls r0, r6, #14 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r2, #18 │ │ │ │ + lsls r4, r0, #18 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r4, #28 │ │ │ │ + cmp r4, #12 │ │ │ │ movs r1, r6 │ │ │ │ - lsls r2, r3, #16 │ │ │ │ + lsls r2, r1, #16 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r1, #120] @ 0x78 │ │ │ │ + ldr r4, [r7, #116] @ 0x74 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r3, #254 @ 0xfe │ │ │ │ + cmp r3, #238 @ 0xee │ │ │ │ movs r1, r6 │ │ │ │ - lsls r4, r3, #15 │ │ │ │ + lsls r4, r1, #15 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r5, #116] @ 0x74 │ │ │ │ + ldr r6, [r3, #116] @ 0x74 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r0, r0, #19 │ │ │ │ + lsls r0, r6, #18 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r3, #206 @ 0xce │ │ │ │ + cmp r3, #190 @ 0xbe │ │ │ │ movs r1, r6 │ │ │ │ - lsls r0, r0, #16 │ │ │ │ + lsls r0, r6, #15 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r7, #112] @ 0x70 │ │ │ │ + ldr r4, [r5, #112] @ 0x70 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r3, #168 @ 0xa8 │ │ │ │ + cmp r3, #152 @ 0x98 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r6, [r3, #112] @ 0x70 │ │ │ │ + ldr r6, [r1, #112] @ 0x70 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r2, r0, #15 │ │ │ │ + lsls r2, r6, #14 │ │ │ │ movs r6, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 1f2328 │ │ │ │ @@ -224333,70 +224333,70 @@ │ │ │ │ bne.n 1f22e2 │ │ │ │ ldr r0, [pc, #112] @ (1f2378 ) │ │ │ │ ldr r1, [pc, #116] @ (1f237c ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r7, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 40c4b0 │ │ │ │ + bl 40c4a0 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #84] @ (1f2380 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2c3ed8 │ │ │ │ + bl 2c3ec8 │ │ │ │ cbz r0, 1f2348 │ │ │ │ ldr r5, [pc, #80] @ (1f2384 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (1f2388 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2c3ed8 │ │ │ │ + bl 2c3ec8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f2332 │ │ │ │ ldr r0, [pc, #52] @ (1f238c ) │ │ │ │ add r0, pc │ │ │ │ - bl 2c3ed8 │ │ │ │ + bl 2c3ec8 │ │ │ │ cbz r0, 1f2364 │ │ │ │ ldr r5, [pc, #48] @ (1f2390 ) │ │ │ │ add r5, pc │ │ │ │ b.n 1f2316 │ │ │ │ ldr r0, [pc, #44] @ (1f2394 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2c3ed8 │ │ │ │ + bl 2c3ec8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f235e │ │ │ │ b.n 1f2314 │ │ │ │ nop │ │ │ │ add r4, pc, #336 @ (adr r4, 1f24c8 ) │ │ │ │ movs r4, r6 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r7, #13 │ │ │ │ + lsls r0, r5, #13 │ │ │ │ movs r6, r4 │ │ │ │ - strd r0, r0, [r6, #144]! @ 0x90 │ │ │ │ - lsls r4, r0, #13 │ │ │ │ + ldrd r0, r0, [r6, #144] @ 0x90 │ │ │ │ + lsls r4, r6, #12 │ │ │ │ movs r6, r4 │ │ │ │ - strd r0, r0, [r2, #144] @ 0x90 │ │ │ │ - lsrs r6, r1, #30 │ │ │ │ + @ instruction: 0xe9b20024 │ │ │ │ + lsrs r6, r7, #29 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r0, r4, #12 │ │ │ │ + lsls r0, r2, #12 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r2, #13 │ │ │ │ + lsls r6, r0, #13 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #440] @ (1f2564 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -224428,24 +224428,24 @@ │ │ │ │ add.w fp, r9, #2048 @ 0x800 │ │ │ │ lsls r7, r4, #4 │ │ │ │ ldr.w r6, [r7, fp] │ │ │ │ cbz r6, 1f2400 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ - bl 4014d0 │ │ │ │ + bl 4014c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f2484 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #10 │ │ │ │ bne.n 1f23ea │ │ │ │ ldr r0, [pc, #372] @ (1f257c ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r5, [pc, #360] @ (1f2580 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r9, [pc, #360] @ 1f2584 │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ @@ -224514,29 +224514,29 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ str r2, [r3, #0] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbz r3, 1f24f0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str.w r8, [sp, #24] │ │ │ │ - bl 4014d0 │ │ │ │ + bl 4014c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f2406 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 4014d0 │ │ │ │ + bl 4014c0 │ │ │ │ movs r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f24ae │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ - bl 4014d0 │ │ │ │ + bl 4014c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f2406 │ │ │ │ movs r2, #1 │ │ │ │ b.n 1f24ae │ │ │ │ ldr r2, [pc, #180] @ (1f25a8 ) │ │ │ │ ldr r3, [pc, #116] @ (1f2568 ) │ │ │ │ add r2, pc │ │ │ │ @@ -224563,15 +224563,15 @@ │ │ │ │ blx 162108 │ │ │ │ cbnz r0, 1f2546 │ │ │ │ ldr r2, [pc, #124] @ (1f25b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #124] @ (1f25b4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r2, [pc, #112] @ (1f25b8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1f2536 │ │ │ │ ldr r3, [pc, #108] @ (1f25bc ) │ │ │ │ movw r2, #1055 @ 0x41f │ │ │ │ @@ -224583,58 +224583,58 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r5, pc, #928 @ (adr r5, 1f2908 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #132 @ 0x84 │ │ │ │ + cmp r7, #116 @ 0x74 │ │ │ │ movs r4, r4 │ │ │ │ add r5, pc, #872 @ (adr r5, 1f28dc ) │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #304 @ (adr r3, 1f26ac ) │ │ │ │ movs r4, r6 │ │ │ │ - lsls r6, r5, #12 │ │ │ │ + lsls r6, r3, #12 │ │ │ │ movs r6, r4 │ │ │ │ add r3, pc, #64 @ (adr r3, 1f25c4 ) │ │ │ │ movs r4, r6 │ │ │ │ - lsls r2, r5, #10 │ │ │ │ + lsls r2, r3, #10 │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r4, {r4, r5} │ │ │ │ + ldmia r4!, {r5} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r4, {r4} │ │ │ │ + ldmia r4!, {} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r4!, {r1, r2} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - lsls r4, r0, #9 │ │ │ │ + lsls r4, r6, #8 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r5, #10 │ │ │ │ + lsls r2, r3, #10 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r6, #10 │ │ │ │ + lsls r4, r4, #10 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r7, #10 │ │ │ │ + lsls r2, r5, #10 │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #656 @ (adr r4, 1f283c ) │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xeb220024 │ │ │ │ - ldr r4, [pc, #0] @ (1f25b4 ) │ │ │ │ + adds.w r0, r2, r4, asr #32 │ │ │ │ + ldr r3, [pc, #960] @ (1f2974 ) │ │ │ │ movs r5, r4 │ │ │ │ - lsls r2, r0, #7 │ │ │ │ + lsls r2, r6, #6 │ │ │ │ movs r6, r4 │ │ │ │ - subs r1, #116 @ 0x74 │ │ │ │ + subs r1, #100 @ 0x64 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ + cmp r0, #42 @ 0x2a │ │ │ │ movs r1, r6 │ │ │ │ - ldr r0, [r6, #56] @ 0x38 │ │ │ │ + ldr r0, [r4, #56] @ 0x38 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r0, r0, #6 │ │ │ │ + lsls r0, r6, #5 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001f25c8 : │ │ │ │ ldr r3, [pc, #12] @ (1f25d8 ) │ │ │ │ ldr r2, [pc, #16] @ (1f25dc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -224674,24 +224674,24 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ adds r3, #32 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3f5424 │ │ │ │ + bl 3f5414 │ │ │ │ ldr r3, [pc, #80] @ (1f2678 ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3f1530 │ │ │ │ + bl 3f1520 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r2, [pc, #64] @ (1f267c ) │ │ │ │ ldr r3, [pc, #44] @ (1f266c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -224747,30 +224747,30 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ str r2, [sp, #608] @ 0x260 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r6, #214 @ 0xd6 │ │ │ │ + movs r6, #198 @ 0xc6 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r4, [r1, #36] @ 0x24 │ │ │ │ + ldr r4, [r7, #32] │ │ │ │ movs r5, r4 │ │ │ │ - lsls r2, r5, #2 │ │ │ │ + lsls r2, r3, #2 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001f26d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #4 │ │ │ │ - bl 2c06bc │ │ │ │ + bl 2c06ac │ │ │ │ cbnz r0, 1f26fe │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1f1e58 │ │ │ │ ldr r3, [pc, #48] @ (1f2730 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -224778,29 +224778,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (1f2738 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2802 @ 0xaf2 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r6, #138 @ 0x8a │ │ │ │ + movs r6, #122 @ 0x7a │ │ │ │ movs r1, r6 │ │ │ │ - lsls r4, r5, #1 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r7, #28] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f273c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3776] @ 0xec0 │ │ │ │ @@ -224815,136 +224815,136 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #276] @ 0x114 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ ldr.w r3, [pc, #3080] @ 1f3384 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 40cda8 │ │ │ │ + bl 40cd98 │ │ │ │ ldr.w r3, [pc, #3072] @ 1f3388 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 40cda8 │ │ │ │ + bl 40cd98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 40cda8 │ │ │ │ + bl 40cd98 │ │ │ │ ldr.w r3, [pc, #3056] @ 1f338c │ │ │ │ ldr.w r6, [pc, #3056] @ 1f3390 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 40cda8 │ │ │ │ + bl 40cd98 │ │ │ │ ldr.w r3, [pc, #3044] @ 1f3394 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ ldr.w r3, [pc, #3032] @ 1f3398 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ ldr.w r3, [pc, #3024] @ 1f339c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ ldr.w r3, [pc, #3012] @ 1f33a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ ldr.w r3, [pc, #3004] @ 1f33a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ add.w r0, r6, #32 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ ldr.w r3, [pc, #2984] @ 1f33a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ ldr.w r3, [pc, #2976] @ 1f33ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ ldr.w r3, [pc, #2964] @ 1f33b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ ldr.w r3, [pc, #2956] @ 1f33b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ add.w r0, r6, #116 @ 0x74 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ add.w r0, r6, #184 @ 0xb8 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ add.w r0, r6, #220 @ 0xdc │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ add.w r0, r6, #304 @ 0x130 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ add.w r0, r6, #500 @ 0x1f4 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ add.w r0, r6, #648 @ 0x288 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ add.w r0, r6, #732 @ 0x2dc │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ add.w r0, r6, #768 @ 0x300 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ add.w r0, r6, #804 @ 0x324 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ add.w r0, r6, #872 @ 0x368 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ add.w r0, r6, #940 @ 0x3ac │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ ldr.w r3, [pc, #2856] @ 1f33b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ ldr.w r3, [pc, #2840] @ 1f33bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ addw r0, r6, #1156 @ 0x484 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ add.w r0, r6, #1256 @ 0x4e8 │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ addw r0, r6, #1356 @ 0x54c │ │ │ │ - bl 40ce18 │ │ │ │ + bl 40ce08 │ │ │ │ movs r0, #2 │ │ │ │ - bl 407c10 │ │ │ │ + bl 407c00 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 40c550 │ │ │ │ + bl 40c540 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 4027d4 │ │ │ │ + bl 4027c4 │ │ │ │ movs r6, #1 │ │ │ │ - bl 2f2af8 │ │ │ │ + bl 2f2ae8 │ │ │ │ ldr.w r3, [pc, #2780] @ 1f33c0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 407c90 │ │ │ │ + bl 407c80 │ │ │ │ bl 168530 │ │ │ │ - bl 407ca0 │ │ │ │ + bl 407c90 │ │ │ │ bl 2168f4 │ │ │ │ cmp r5, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ble.w 1f2e54 │ │ │ │ mov r3, r6 │ │ │ │ b.n 1f290e │ │ │ │ adds r3, #1 │ │ │ │ @@ -224964,15 +224964,15 @@ │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ ite eq │ │ │ │ moveq r6, #0 │ │ │ │ andne.w r6, r6, #1 │ │ │ │ cmp r3, r5 │ │ │ │ blt.n 1f290e │ │ │ │ - bl 3fc57c │ │ │ │ + bl 3fc56c │ │ │ │ ldr.w r3, [pc, #2696] @ 1f33c4 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #72] @ 0x48 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 1f2e60 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ @@ -224982,36 +224982,36 @@ │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ add r6, pc │ │ │ │ movs r7, #1 │ │ │ │ b.n 1f2982 │ │ │ │ mov r1, r7 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40c0f8 │ │ │ │ + bl 40c0e8 │ │ │ │ ldr.w r2, [r4, r7, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ adds r7, #1 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ - bl 2ed320 │ │ │ │ + bl 2ed310 │ │ │ │ cmp r5, r7 │ │ │ │ ble.w 1f2a9a │ │ │ │ ldr.w r3, [r4, r7, lsl #2] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ bne.n 1f295e │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ add r2, sp, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1ef618 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f57fa │ │ │ │ ldr r1, [r7, #8] │ │ │ │ cmp r1, #115 @ 0x73 │ │ │ │ bhi.w 1f5da0 │ │ │ │ tbh [pc, r1, lsl #1] │ │ │ │ asrs r1, r3, #22 │ │ │ │ @@ -225127,123 +225127,123 @@ │ │ │ │ lsls r0, r2, #30 │ │ │ │ lsls r0, r7, #30 │ │ │ │ lsls r6, r2, #13 │ │ │ │ lsls r2, r3, #13 │ │ │ │ lsls r6, r3, #13 │ │ │ │ lsls r6, r4, #11 │ │ │ │ mov r7, fp │ │ │ │ - bl 40c0e4 │ │ │ │ + bl 40c0d4 │ │ │ │ ldr.w r3, [pc, #2344] @ 1f33cc │ │ │ │ ldr.w r1, [pc, #2344] @ 1f33d0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r3, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr.w r1, [pc, #2332] @ 1f33d4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr.w r1, [pc, #2324] @ 1f33d8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr.w r1, [pc, #2312] @ 1f33dc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 1f2ee6 │ │ │ │ ldr.w r3, [pc, #2296] @ 1f33e0 │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r0, [r3, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1f2bf2 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f5c26 │ │ │ │ ldrb.w r3, [r3, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1f5c18 │ │ │ │ - bl 2f29d8 │ │ │ │ + bl 2f29c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f2e36 │ │ │ │ ldr.w r3, [pc, #2260] @ 1f33e4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #116] @ 0x74 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1f2eae │ │ │ │ ldr.w r0, [pc, #2252] @ 1f33e8 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr.w r3, [pc, #2244] @ 1f33ec │ │ │ │ ldr.w r1, [pc, #2244] @ 1f33f0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r7, r3] │ │ │ │ mov r3, r6 │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ ldr.w r0, [pc, #2232] @ 1f33f4 │ │ │ │ add r0, pc │ │ │ │ bl 1ef998 │ │ │ │ ldr.w r0, [pc, #2228] @ 1f33f8 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 40cd98 │ │ │ │ + bl 40cd88 │ │ │ │ cbz r0, 1f2b62 │ │ │ │ ldr.w r3, [pc, #2216] @ 1f33fc │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r1, r3 │ │ │ │ mov r3, r6 │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ ldr.w r0, [pc, #2204] @ 1f3400 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr.w r1, [pc, #2196] @ 1f3404 │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f5960 │ │ │ │ ldr.w r8, [pc, #2180] @ 1f3408 │ │ │ │ add r8, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr.w r1, [pc, #2172] @ 1f340c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ mov r0, r8 │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr.w r1, [pc, #2156] @ 1f3410 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ ldr.w r3, [pc, #2144] @ 1f3414 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ cbz r0, 1f2bc6 │ │ │ │ - bl 411720 │ │ │ │ + bl 411710 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5c34 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r5, [pc, #2124] @ 1f3418 │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ - bl 411448 │ │ │ │ + bl 411438 │ │ │ │ bl 1f8c94 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ cbz r0, 1f2c2c │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.n 1f2c1e │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -225259,46 +225259,46 @@ │ │ │ │ ldr.w r1, [pc, #2076] @ 1f341c │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f2b02 │ │ │ │ ldr.w r0, [pc, #2064] @ 1f3420 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr.w r1, [pc, #2052] @ 1f3424 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f2be8 │ │ │ │ ldr.w r0, [pc, #2040] @ 1f3428 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr.w r1, [pc, #2036] @ 1f342c │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f2bec │ │ │ │ ldr.w r5, [pc, #2020] @ 1f3430 │ │ │ │ add r5, pc │ │ │ │ ldrb.w r8, [r5, #128] @ 0x80 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 1f4fac │ │ │ │ ldr.w r9, [r5, #136] @ 0x88 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ - bl 2f2a00 │ │ │ │ - bl 410b98 │ │ │ │ + bl 2f29f0 │ │ │ │ + bl 410b88 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 1f2cb4 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r9 │ │ │ │ - bl 404afc │ │ │ │ + bl 404aec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5ca4 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 16056c │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r0 │ │ │ │ @@ -225309,125 +225309,125 @@ │ │ │ │ ldr.w r3, [pc, #1944] @ 1f3434 │ │ │ │ add.w r0, r5, #156 @ 0x9c │ │ │ │ str.w sl, [r5, #168] @ 0xa8 │ │ │ │ add r3, pc │ │ │ │ strd r8, r8, [r5, #160] @ 0xa0 │ │ │ │ str.w r3, [r5, #156] @ 0x9c │ │ │ │ bl 2168e0 │ │ │ │ - bl 427b44 │ │ │ │ + bl 427b34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ - bl 427b0c │ │ │ │ + bl 427afc │ │ │ │ mov r0, r6 │ │ │ │ - bl 418c58 │ │ │ │ + bl 418c48 │ │ │ │ ldr.w sl, [pc, #1900] @ 1f3438 │ │ │ │ bl 1f8a80 │ │ │ │ ldr.w r0, [pc, #1896] @ 1f343c │ │ │ │ add sl, pc │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr.w r1, [pc, #1888] @ 1f3440 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 25e9b4 │ │ │ │ ldr.w r0, [pc, #1872] @ 1f3444 │ │ │ │ add r0, pc │ │ │ │ - bl 40ccbc │ │ │ │ + bl 40ccac │ │ │ │ bl 215368 │ │ │ │ ldr.w r0, [pc, #1864] @ 1f3448 │ │ │ │ add r0, pc │ │ │ │ - bl 40ccbc │ │ │ │ + bl 40ccac │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r0, r2 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ str r3, [r2, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 40bff0 │ │ │ │ + bl 40bfe0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40ea00 │ │ │ │ - bl 3fc57c │ │ │ │ + bl 40e9f0 │ │ │ │ + bl 3fc56c │ │ │ │ mov r1, sl │ │ │ │ mov r9, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 40e244 │ │ │ │ + bl 40e234 │ │ │ │ orrs r0, r1 │ │ │ │ bne.w 1f452a │ │ │ │ ldr.w sl, [pc, #1804] @ 1f344c │ │ │ │ mov r0, r5 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 1f2d62 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ ldr.w r1, [pc, #1784] @ 1f3450 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ ldr.w sl, [pc, #1776] @ 1f3454 │ │ │ │ mov r0, r5 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 1f2d84 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3fc700 │ │ │ │ - bl 3fc57c │ │ │ │ + bl 3fc6f0 │ │ │ │ + bl 3fc56c │ │ │ │ ldr.w r1, [pc, #1740] @ 1f3458 │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc5b0 │ │ │ │ + bl 3fc5a0 │ │ │ │ ldr.w r3, [pc, #1732] @ 1f345c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 40f808 │ │ │ │ + bl 40f7f8 │ │ │ │ cbz r5, 1f2dbc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f5d9c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ cbnz r3, 1f2dbc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r5, #0 │ │ │ │ - bl 40c008 │ │ │ │ + bl 40bff8 │ │ │ │ ldr.w r3, [pc, #1688] @ 1f3460 │ │ │ │ ldr.w r1, [pc, #1688] @ 1f3464 │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ ldr.w r8, [r3, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r0, [pc, #1668] @ 1f3468 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 2c4100 │ │ │ │ + bl 2c40f0 │ │ │ │ mov sl, r0 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 1f4574 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, r4 │ │ │ │ cbnz r0, 1f2e12 │ │ │ │ b.w 1f545e │ │ │ │ @@ -225446,101 +225446,101 @@ │ │ │ │ bne.n 1f2e00 │ │ │ │ ldr.w r1, [pc, #1608] @ 1f346c │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r3 │ │ │ │ - bl 3fccdc │ │ │ │ + bl 3fcccc │ │ │ │ b.w 1f459e │ │ │ │ ldr.w r3, [pc, #1592] @ 1f3470 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 1f2b0c │ │ │ │ ldr.w r0, [pc, #1580] @ 1f3474 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ - bl 3fc57c │ │ │ │ + bl 3fc56c │ │ │ │ ldr.w r3, [pc, #1564] @ 1f3478 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #72] @ 0x48 │ │ │ │ ldr.w r3, [pc, #1416] @ 1f33ec │ │ │ │ mov.w r8, #0 │ │ │ │ ldr.w r0, [pc, #1552] @ 1f347c │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ ldr r6, [r7, r3] │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ - bl 4028bc │ │ │ │ + bl 4028ac │ │ │ │ ldr.w r1, [pc, #1540] @ 1f3480 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 40cebc │ │ │ │ + bl 40ceac │ │ │ │ adds r0, #2 │ │ │ │ beq.w 1f582e │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ ldrd r1, r0, [sp, #68] @ 0x44 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ cmp r5, r3 │ │ │ │ bgt.w 1f294c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ b.n 1f2a9c │ │ │ │ ldr.w r1, [pc, #1492] @ 1f3484 │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc748 │ │ │ │ + bl 3fc738 │ │ │ │ cbz r0, 1f2ecc │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 1f5dae │ │ │ │ cmp r3, #4 │ │ │ │ beq.w 1f54f6 │ │ │ │ ldr.w r2, [pc, #1464] @ 1f3488 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [pc, #1464] @ 1f348c │ │ │ │ ldr.w r0, [pc, #1464] @ 1f3490 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 2c37bc │ │ │ │ + bl 2c37ac │ │ │ │ b.n 1f2b1a │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f5c44 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.w 1f5c52 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 1f2ae4 │ │ │ │ ldr.w r0, [pc, #1428] @ 1f3494 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr.w r3, [pc, #1416] @ 1f3498 │ │ │ │ subs r1, #23 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add r3, pc │ │ │ │ - bl 2ed320 │ │ │ │ + bl 2ed310 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 1f297c │ │ │ │ ldr.w r3, [pc, #1400] @ 1f349c │ │ │ │ subs r1, #21 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r0, #3 │ │ │ │ add r3, pc │ │ │ │ - bl 2ed320 │ │ │ │ + bl 2ed310 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 1f297c │ │ │ │ ldr.w r3, [pc, #1204] @ 1f33ec │ │ │ │ mov.w r9, #0 │ │ │ │ ldr.w r7, [pc, #1376] @ 1f34a0 │ │ │ │ strb.w r9, [sp, #68] @ 0x44 │ │ │ │ add r7, pc │ │ │ │ @@ -225548,15 +225548,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ ldr r0, [r7, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 40f848 │ │ │ │ + bl 40f838 │ │ │ │ ldrb.w r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1f5a28 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 1f297c │ │ │ │ ldr.w r3, [pc, #1336] @ 1f34a8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -225566,73 +225566,73 @@ │ │ │ │ b.n 1f297c │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cmp r3, #123 @ 0x7b │ │ │ │ beq.w 1f5658 │ │ │ │ ldr.w r0, [pc, #1312] @ 1f34ac │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ mov r1, r7 │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr.w r9, [pc, #1292] @ 1f34b0 │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5c6e │ │ │ │ mov r1, r7 │ │ │ │ - bl 2c805c │ │ │ │ + bl 2c804c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f2bec │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f5024 │ │ │ │ + bl 3f5014 │ │ │ │ ldr.w r3, [pc, #1060] @ 1f33ec │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ movs r0, #12 │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 16056c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3d7b08 │ │ │ │ + bl 3d7af8 │ │ │ │ ldr.w r3, [pc, #1228] @ 1f34b4 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add.w r1, r9, #4 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str.w r2, [r9, #8] │ │ │ │ str.w r9, [r2] │ │ │ │ str r1, [r3, #4] │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 1f297c │ │ │ │ ldr.w r0, [pc, #1192] @ 1f34b8 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr.w r1, [pc, #1188] @ 1f34bc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ bl 1f1b5c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 1f297c │ │ │ │ ldr.w r0, [pc, #1176] @ 1f34c0 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 1f297c │ │ │ │ ldr.w r3, [pc, #1152] @ 1f34c4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ @@ -225641,15 +225641,15 @@ │ │ │ │ b.n 1f297c │ │ │ │ ldr.w r3, [pc, #1140] @ 1f34c8 │ │ │ │ movs r2, #1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #116] @ 0x74 │ │ │ │ b.n 1f297c │ │ │ │ - bl 414928 │ │ │ │ + bl 414918 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 1f297c │ │ │ │ bl 28e50c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 1f297c │ │ │ │ bl 28e5bc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ @@ -225659,41 +225659,41 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ b.n 1f297c │ │ │ │ ldr.w r7, [pc, #1096] @ 1f34d0 │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ mov r1, r7 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 1f30b0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.w 1f5430 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1f5430 │ │ │ │ ldr.w r0, [pc, #1056] @ 1f34d4 │ │ │ │ add r0, pc │ │ │ │ blx 160d60 │ │ │ │ ldr.w r0, [pc, #1052] @ 1f34d8 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 2c4100 │ │ │ │ + bl 2c40f0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 1f3116 │ │ │ │ ldr.w r9, [pc, #1040] @ 1f34dc │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 2c3e1c │ │ │ │ + bl 2c3e0c │ │ │ │ blx 162a18 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ blx 161ee0 │ │ │ │ cbz r0, 1f310a │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 1f5aba │ │ │ │ @@ -225715,42 +225715,42 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1f30d2 │ │ │ │ mov r0, r6 │ │ │ │ blx 161818 │ │ │ │ b.n 1f2bec │ │ │ │ ldr r0, [pc, #964] @ (1f34e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [pc, #960] @ (1f34e8 ) │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ bl 1f1b5c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 1f297c │ │ │ │ ldr r0, [pc, #948] @ (1f34ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 1f297c │ │ │ │ ldr r0, [pc, #928] @ (1f34f0 ) │ │ │ │ add r0, pc │ │ │ │ blx 160d60 │ │ │ │ movs r0, #0 │ │ │ │ blx 162844 │ │ │ │ ldr r3, [pc, #916] @ (1f34f4 ) │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r1, r3 │ │ │ │ - bl 410000 │ │ │ │ + bl 40fff0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1f5af8 │ │ │ │ ldr r3, [pc, #900] @ (1f34f8 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ strb r2, [r3, #0] │ │ │ │ @@ -225762,31 +225762,31 @@ │ │ │ │ strb.w r9, [sp, #55] @ 0x37 │ │ │ │ str.w r9, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 40fcf8 │ │ │ │ + bl 40fce8 │ │ │ │ ldr r2, [pc, #856] @ (1f3500 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ str.w r9, [r2, #12] │ │ │ │ ldrb.w r2, [sp, #55] @ 0x37 │ │ │ │ cbnz r2, 1f31e4 │ │ │ │ ldr.w r9, [sp, #28] │ │ │ │ mov r1, r9 │ │ │ │ - bl 3fc7d8 │ │ │ │ + bl 3fc7c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f4fca │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.w 1f4fb8 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1f4fb8 │ │ │ │ @@ -225803,44 +225803,44 @@ │ │ │ │ b.w 1f297c │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cmp r3, #123 @ 0x7b │ │ │ │ beq.w 1f5772 │ │ │ │ ldr r0, [pc, #760] @ (1f3508 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ mov r1, r7 │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr r0, [pc, #736] @ (1f350c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr r1, [pc, #720] @ (1f3510 ) │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ ldr r3, [pc, #716] @ (1f3514 ) │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.w 1f297c │ │ │ │ ldr r0, [pc, #704] @ (1f3518 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ add r7, sp, #84 @ 0x54 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ @@ -225891,15 +225891,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ movw r2, #2348 @ 0x92c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 212864 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f5960 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ @@ -225920,15 +225920,15 @@ │ │ │ │ ldr r3, [pc, #504] @ (1f3530 ) │ │ │ │ ldr r2, [pc, #504] @ (1f3534 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #504] @ (1f3538 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr r0, [pc, #492] @ (1f353c ) │ │ │ │ add r0, pc │ │ │ │ bl 193aac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f57ea │ │ │ │ @@ -225979,175 +225979,174 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r5, #62] @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cdp2 0, 9, cr0, cr0, cr5, {1} │ │ │ │ + cdp2 0, 8, cr0, cr0, cr5, {1} │ │ │ │ ldrh r4, [r0, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - blt.n 1f3370 │ │ │ │ + blt.n 1f3350 │ │ │ │ movs r6, r4 │ │ │ │ - bcc.n 1f3478 │ │ │ │ + bcc.n 1f3458 │ │ │ │ movs r4, r4 │ │ │ │ - itte gt │ │ │ │ - movgt r4, r4 │ │ │ │ - asrgt r0, r6, #2 │ │ │ │ - movle r1, r5 │ │ │ │ + itet lt │ │ │ │ + movlt r4, r4 │ │ │ │ + asrge r0, r4, #2 │ │ │ │ + movlt r1, r5 │ │ │ │ ldrh r4, [r0, #50] @ 0x32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ble.n 1f3318 │ │ │ │ + ble.n 1f32f8 │ │ │ │ movs r7, r4 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r0, r1, r2, r3, r5, r6, r7} │ │ │ │ vqshl.u64 d28, d25, #63 @ 0x3f │ │ │ │ - vshr.u32 d16, d28, #1 │ │ │ │ + vaddl.u q8, d15, d28 │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r3, r5, r6} │ │ │ │ + ldmia r5!, {r1, r3, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ vrsqrts.f16 , , │ │ │ │ - movs r6, r0 │ │ │ │ - movs r6, r4 │ │ │ │ + vaddl.u q8, d6, d21 │ │ │ │ ldmia r3, {r0, r1, r2, r3, r5, r6, r7} │ │ │ │ @ instruction: 0xffffcb9f │ │ │ │ vcvt.u16.f16 q12, q12, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r6, [r3, #42] @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xfa5e0025 │ │ │ │ - lsls r2, r7, #6 │ │ │ │ + @ instruction: 0xfa4e0025 │ │ │ │ + lsls r2, r5, #6 │ │ │ │ movs r6, r4 │ │ │ │ - movs r7, #26 │ │ │ │ + movs r7, #10 │ │ │ │ movs r4, r4 │ │ │ │ - adds r7, #60 @ 0x3c │ │ │ │ + adds r7, #44 @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ ldmia r5, {r0, r2, r3, r4, r5, r6, r7} │ │ │ │ vqdmulh.s q12, , d16[0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldmia r5!, {r0, r1, r3, r4, r7} │ │ │ │ - vcvt.f16.u16 q9, q14, #1 │ │ │ │ + vdup.8 q9, d28[7] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r0, #7 │ │ │ │ + lsls r6, r6, #6 │ │ │ │ movs r6, r4 │ │ │ │ ldmia r5, {r0, r1, r2, r5, r6} │ │ │ │ - vsri.32 d20, d12, #1 │ │ │ │ + vraddhn.i d20, , q6 │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r7, r2] │ │ │ │ + strb r2, [r5, r2] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r4, #5 │ │ │ │ + lsls r6, r2, #5 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r2, #5 │ │ │ │ + lsls r4, r0, #5 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [pc, #224] @ (1f3538 ) │ │ │ │ + ldr r6, [pc, #160] @ (1f34f8 ) │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r5, r0] │ │ │ │ + strb r4, [r3, r0] │ │ │ │ movs r6, r4 │ │ │ │ ldrh r6, [r1, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r0, [r4, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r0, r5, #4 │ │ │ │ + lsrs r0, r3, #4 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r5, #24 │ │ │ │ + asrs r6, r3, #24 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r1, #3 │ │ │ │ + lsrs r6, r7, #2 │ │ │ │ movs r7, r4 │ │ │ │ ldrh r2, [r6, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - vrev64.8 d0, d21 │ │ │ │ + vaddl.u32 q0, d0, d21 │ │ │ │ ldrh r0, [r2, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - vld4.8 {d16-d19}, [r4 :128], r5 │ │ │ │ + ldr??.w r0, [r4, r5, lsl #2] │ │ │ │ ldc 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ - beq.n 1f34f8 │ │ │ │ + beq.n 1f34d8 │ │ │ │ movs r4, r4 │ │ │ │ - str r5, [sp, #648] @ 0x288 │ │ │ │ + str r5, [sp, #584] @ 0x248 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r2, #17 │ │ │ │ + lsls r0, r0, #17 │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r4, {r1, r2, r4, r6} │ │ │ │ + ldmia r4!, {r1, r2, r6} │ │ │ │ movs r4, r4 │ │ │ │ - cdp2 0, 3, cr0, cr0, cr5, {1} │ │ │ │ - ldr.w r0, [r0, #37] @ 0x25 │ │ │ │ - stmia r1!, {r2, r4, r6} │ │ │ │ + cdp2 0, 2, cr0, cr0, cr5, {1} │ │ │ │ + str.w r0, [r0, #37] @ 0x25 │ │ │ │ + stmia r1!, {r2, r6} │ │ │ │ movs r7, r4 │ │ │ │ ldrh r6, [r4, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r4, #30 │ │ │ │ + lsls r6, r2, #30 │ │ │ │ movs r7, r4 │ │ │ │ movs r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r6} │ │ │ │ + stmia r7!, {r4, r5} │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xfbee0025 │ │ │ │ + @ instruction: 0xfbde0025 │ │ │ │ mrc2 0, 5, r0, cr0, cr5, {1} │ │ │ │ - str r4, [r3, #12] │ │ │ │ + str r4, [r1, #12] │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6!, {r5, r7} │ │ │ │ + ldmia r6!, {r4, r7} │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r2, r6] │ │ │ │ + str r2, [r0, r6] │ │ │ │ movs r6, r4 │ │ │ │ ldrh r4, [r4, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r4, [r2, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r0, [r6, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r3, #100] @ 0x64 │ │ │ │ + ldr r4, [r1, #100] @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ - ldr??.w r0, [r8, r5, lsl #2] │ │ │ │ - ldr r4, [r4, #96] @ 0x60 │ │ │ │ + vst4.8 {d16-d19}, [r8 :128], r5 │ │ │ │ + ldr r4, [r2, #96] @ 0x60 │ │ │ │ movs r7, r4 │ │ │ │ - vld4.8 {d16-d19}, [r4 :128], r5 │ │ │ │ - @ instruction: 0xf35a0025 │ │ │ │ - ldrsh r0, [r0, r7] │ │ │ │ + ldr??.w r0, [r4, r5, lsl #2] │ │ │ │ + @ instruction: 0xf34a0025 │ │ │ │ + ldrsh r0, [r6, r6] │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r5!, {r1, r6, r7} │ │ │ │ + ldmia r5, {r1, r4, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [sp, #520] @ 0x208 │ │ │ │ + str r6, [sp, #456] @ 0x1c8 │ │ │ │ movs r2, r5 │ │ │ │ - str r0, [r5, #48] @ 0x30 │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ cmp r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #2 │ │ │ │ + lsls r6, r6, #1 │ │ │ │ movs r1, r5 │ │ │ │ stc2l 0, cr0, [lr], {53} @ 0x35 │ │ │ │ stc2 0, cr0, [r4], {53} @ 0x35 │ │ │ │ - adds r1, #94 @ 0x5e │ │ │ │ + adds r1, #78 @ 0x4e │ │ │ │ movs r6, r4 │ │ │ │ - bvs.n 1f3424 │ │ │ │ + bvs.n 1f3604 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ + ldr r0, [r3, #40] @ 0x28 │ │ │ │ movs r2, r5 │ │ │ │ cmp r6, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [r6, r5, lsl #2] │ │ │ │ - sbcs.w r0, r8, #10813440 @ 0xa50000 │ │ │ │ - subs r2, r5, r2 │ │ │ │ + vld4.8 {d0-d3}, [r6 :128], r5 │ │ │ │ + sbc.w r0, r8, #10813440 @ 0xa50000 │ │ │ │ + subs r2, r3, r2 │ │ │ │ movs r1, r6 │ │ │ │ - sbc.w r0, r4, #10813440 @ 0xa50000 │ │ │ │ - ldrsh r0, [r3, r0] │ │ │ │ + adcs.w r0, r4, #10813440 @ 0xa50000 │ │ │ │ + ldrsh r0, [r1, r0] │ │ │ │ movs r5, r4 │ │ │ │ strh r0, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - eor.w r0, lr, #10813440 @ 0xa50000 │ │ │ │ - ldr r4, [r4, #56] @ 0x38 │ │ │ │ + orns r0, lr, #10813440 @ 0xa50000 │ │ │ │ + ldr r4, [r2, #56] @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf7f00025 │ │ │ │ + @ instruction: 0xf7e00025 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [pc, #3376] @ 1f4278 │ │ │ │ add r0, pc │ │ │ │ bl 193aac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f57fa │ │ │ │ @@ -226166,125 +226165,125 @@ │ │ │ │ movs r2, #1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ strb r2, [r3, #0] │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #3324] @ 1f4288 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr.w r1, [pc, #3320] @ 1f428c │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #3304] @ 1f4290 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr.w r1, [pc, #3300] @ 1f4294 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #3284] @ 1f4298 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r3, [pc, #3260] @ 1f429c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3, #76] @ 0x4c │ │ │ │ b.w 1f297c │ │ │ │ movs r0, #1 │ │ │ │ - bl 2f29ec │ │ │ │ + bl 2f29dc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r3, [pc, #3236] @ 1f42a0 │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #15 │ │ │ │ bgt.w 1f5cc2 │ │ │ │ ldr.w r0, [pc, #3220] @ 1f42a4 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr.w r1, [pc, #3200] @ 1f42a8 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ ldr.w r2, [pc, #3188] @ 1f42ac │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r1, [pc, #3184] @ 1f42b0 │ │ │ │ ldr.w r7, [fp, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str.w r3, [r7, r2, lsl #3] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 40e1ec │ │ │ │ + bl 40e1dc │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r7, r3, lsl #3] │ │ │ │ add.w r7, r7, r3, lsl #3 │ │ │ │ str r0, [r7, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1f5cb4 │ │ │ │ adds r3, #1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r9] │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #3128] @ 1f42b4 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #3100] @ 1f42b8 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #3072] @ 1f42bc │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr.w r3, [pc, #3068] @ 1f42c0 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r7, r3 │ │ │ │ - bl 40e738 │ │ │ │ + bl 40e728 │ │ │ │ ldr.w r1, [pc, #3052] @ 1f42c4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r0, r7 │ │ │ │ @@ -226313,15 +226312,15 @@ │ │ │ │ bne.w 1f574e │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [pc, #2972] @ 1f42d4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #28] │ │ │ │ add.w r9, r2, r3, lsl #2 │ │ │ │ ldr.w r0, [r9, #84] @ 0x54 │ │ │ │ - bl 3c31f8 │ │ │ │ + bl 3c31e8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str.w r7, [r9, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w r3, [r9, #84] @ 0x54 │ │ │ │ ldr.w r3, [r2, #144] @ 0x90 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ str r3, [r2, #80] @ 0x50 │ │ │ │ @@ -226358,46 +226357,46 @@ │ │ │ │ bl 261eb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f5960 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #2844] @ 1f42e8 │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ ldr.w r3, [pc, #2840] @ 1f42ec │ │ │ │ movs r2, #1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #2824] @ 1f42f0 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r3, [pc, #2792] @ 1f42f4 │ │ │ │ ldr.w r1, [pc, #2792] @ 1f42f8 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r2, r3 │ │ │ │ - bl 40cebc │ │ │ │ + bl 40ceac │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 427b48 │ │ │ │ + bl 427b38 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r1, [pc, #2756] @ 1f42fc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ adds r1, #8 │ │ │ │ bl 19425c │ │ │ │ @@ -226413,68 +226412,68 @@ │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ str.w r2, [r3, #152] @ 0x98 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #2712] @ 1f4308 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr.w r9, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr.w r1, [pc, #2688] @ 1f430c │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1dc │ │ │ │ + bl 40e1cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f5746 │ │ │ │ ldr.w r1, [pc, #2672] @ 1f4310 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 1f38ae │ │ │ │ - bl 2f29c8 │ │ │ │ + bl 2f29b8 │ │ │ │ ldr.w r1, [pc, #2660] @ 1f4314 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f297c │ │ │ │ - bl 2f28e8 │ │ │ │ + bl 2f28d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5c7e │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #2628] @ 1f4318 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr.w r1, [pc, #2604] @ 1f431c │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 40e1dc │ │ │ │ + bl 40e1cc │ │ │ │ ldr.w r3, [pc, #2596] @ 1f4320 │ │ │ │ ldr.w r1, [pc, #2596] @ 1f4324 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ strb r2, [r3, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 40e1dc │ │ │ │ + bl 40e1cc │ │ │ │ ldr.w r3, [pc, #2580] @ 1f4328 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ strb r0, [r3, #0] │ │ │ │ b.w 1f297c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -226487,18 +226486,18 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5cec │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #2536] @ 1f4330 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr.w r3, [pc, #2452] @ 1f42f4 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ bl 1de6c4 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ @@ -226518,15 +226517,15 @@ │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r3, [pc, #2464] @ 1f4338 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [pc, #2460] @ 1f433c │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r2, [r3, #0] │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ bl 250a4c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r3, [pc, #2440] @ 1f4340 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r0, [pc, #2436] @ 1f4344 │ │ │ │ @@ -226534,219 +226533,219 @@ │ │ │ │ add r0, pc │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ bl 25ec68 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #2420] @ 1f4348 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5cde │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #2388] @ 1f434c │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5cd0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr.w r1, [pc, #2360] @ 1f4350 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5d3e │ │ │ │ ldr.w r7, [pc, #2348] @ 1f4354 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5d3e │ │ │ │ ldr.w r0, [pc, #2332] @ 1f4358 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r9 │ │ │ │ - bl 40ea08 │ │ │ │ + bl 40e9f8 │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f58a2 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ - bl 40e738 │ │ │ │ + bl 40e728 │ │ │ │ str r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5d24 │ │ │ │ ldr.w r7, [pc, #2292] @ 1f435c │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f54b2 │ │ │ │ ldr.w r3, [pc, #2116] @ 1f42c0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ ldr.w r7, [pc, #2256] @ 1f4360 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r7, [pc, #2244] @ 1f4364 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r7, pc │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 1f3ac2 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #28] │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ ldr.w r7, [pc, #2212] @ 1f4368 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 1f3ade │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #28] │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ ldr.w r7, [pc, #2188] @ 1f436c │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 1f3afa │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #28] │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ ldr.w r7, [pc, #2164] @ 1f4370 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 1f3b16 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #28] │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ ldr.w r7, [pc, #2140] @ 1f4374 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 40e1dc │ │ │ │ + bl 40e1cc │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r7, [pc, #2124] @ 1f4378 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r7, pc │ │ │ │ - bl 40e4c8 │ │ │ │ + bl 40e4b8 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 1f3b4e │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #28] │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ ldr.w r0, [pc, #2092] @ 1f437c │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - bl 40e738 │ │ │ │ + bl 40e728 │ │ │ │ ldr.w r2, [pc, #2076] @ 1f4380 │ │ │ │ ldr.w r1, [pc, #2076] @ 1f4384 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 40ea08 │ │ │ │ + bl 40e9f8 │ │ │ │ ldr.w r1, [pc, #2056] @ 1f4388 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r9, [pc, #2044] @ 1f438c │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #2016] @ 1f4390 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r3, [pc, #1992] @ 1f4394 │ │ │ │ ldr.w r2, [pc, #1992] @ 1f4398 │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1988] @ 1f439c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r3, [pc, #1972] @ 1f43a0 │ │ │ │ ldr.w r2, [pc, #1972] @ 1f43a4 │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1972] @ 1f43a8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ movs r0, #32 │ │ │ │ blx 16056c │ │ │ │ mov r9, r0 │ │ │ │ str r7, [r0, #4] │ │ │ │ movs r7, #0 │ │ │ │ adds r0, #8 │ │ │ │ str.w r7, [r0, #-8] │ │ │ │ - bl 40c060 │ │ │ │ + bl 40c050 │ │ │ │ ldr.w r3, [pc, #1936] @ 1f43ac │ │ │ │ str.w r7, [r9, #24] │ │ │ │ add.w r1, r9, #24 │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str.w r2, [r9, #28] │ │ │ │ @@ -226760,28 +226759,28 @@ │ │ │ │ ldr.w r7, [pc, #1896] @ 1f43b0 │ │ │ │ ldr.w r2, [pc, #1896] @ 1f43b4 │ │ │ │ add r7, pc │ │ │ │ ldr.w r1, [pc, #1896] @ 1f43b8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r7, #72] @ 0x48 │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #112] @ 0x70 │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #1872] @ 1f43bc │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5d16 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr.w r2, [pc, #1844] @ 1f43c0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #24] │ │ │ │ adds r3, #1 │ │ │ │ @@ -226853,33 +226852,33 @@ │ │ │ │ ldr.w r2, [pc, #1684] @ 1f43e0 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r1, [pc, #1684] @ 1f43e4 │ │ │ │ ldr.w r0, [pc, #1684] @ 1f43e8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 2c37bc │ │ │ │ + bl 2c37ac │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r3, [pc, #1668] @ 1f43ec │ │ │ │ ldr.w r2, [pc, #1668] @ 1f43f0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1664] @ 1f43f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #1648] @ 1f43f8 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr.w r3, [pc, #1364] @ 1f42f4 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ bl 1bab98 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ @@ -226887,81 +226886,81 @@ │ │ │ │ ldr.w r3, [pc, #1344] @ 1f42f4 │ │ │ │ ldr.w r1, [pc, #1604] @ 1f43fc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r2, r3 │ │ │ │ - bl 3f92e4 │ │ │ │ + bl 3f92d4 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #24 │ │ │ │ blx 162c0c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 39e778 │ │ │ │ + bl 39e768 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ add.w r0, r9, #4 │ │ │ │ - bl 40c060 │ │ │ │ + bl 40c050 │ │ │ │ ldr.w r3, [pc, #1552] @ 1f4400 │ │ │ │ movs r2, #0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r9, #20] │ │ │ │ add.w r2, r9, #20 │ │ │ │ ldr.w r1, [r3, #1444] @ 0x5a4 │ │ │ │ str.w r9, [r1] │ │ │ │ str.w r2, [r3, #1444] @ 0x5a4 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #1524] @ 1f4404 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r3, [pc, #1496] @ 1f4408 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r0, #5 │ │ │ │ add r3, pc │ │ │ │ - bl 2ed320 │ │ │ │ + bl 2ed310 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r3, [pc, #1476] @ 1f440c │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r0, #6 │ │ │ │ add r3, pc │ │ │ │ - bl 2ed320 │ │ │ │ + bl 2ed310 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r3, [pc, #1456] @ 1f4410 │ │ │ │ movs r1, #2 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add r3, pc │ │ │ │ - bl 2ed320 │ │ │ │ + bl 2ed310 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r9, [sp, #60] @ 0x3c │ │ │ │ movs r0, #32 │ │ │ │ blx 16056c │ │ │ │ movs r3, #2 │ │ │ │ mov r7, r0 │ │ │ │ str.w r9, [r0, #4] │ │ │ │ str r3, [r0, #0] │ │ │ │ adds r0, #8 │ │ │ │ - bl 40c060 │ │ │ │ + bl 40c050 │ │ │ │ ldr.w ip, [pc, #1412] @ 1f4414 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r9, [pc, #1408] @ 1f4418 │ │ │ │ add ip, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #24] │ │ │ │ add r9, pc │ │ │ │ @@ -227020,18 +227019,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #16] │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #1268] @ 1f443c │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr.w r3, [pc, #1248] @ 1f4440 │ │ │ │ movs r2, #0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #16] │ │ │ │ @@ -227040,15 +227039,15 @@ │ │ │ │ movs r0, #32 │ │ │ │ blx 16056c │ │ │ │ movs r3, #3 │ │ │ │ mov r9, r0 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r3, [r0, #0] │ │ │ │ adds r0, #8 │ │ │ │ - bl 40c060 │ │ │ │ + bl 40c050 │ │ │ │ ldr.w r3, [pc, #1212] @ 1f4444 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r9, #24 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -227073,32 +227072,32 @@ │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #1140] @ 1f4454 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ mov r1, r7 │ │ │ │ movs r2, #0 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr.w r3, [pc, #1116] @ 1f4458 │ │ │ │ ldr.w r1, [pc, #1116] @ 1f445c │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldrb.w r2, [r9] │ │ │ │ - bl 40e1dc │ │ │ │ + bl 40e1cc │ │ │ │ ldr.w r1, [pc, #1104] @ 1f4460 │ │ │ │ strb.w r0, [r9] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f584a │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ bne.w 1f49aa │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -227117,15 +227116,15 @@ │ │ │ │ movs r0, #32 │ │ │ │ blx 16056c │ │ │ │ movs r3, #4 │ │ │ │ mov r9, r0 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r3, [r0, #0] │ │ │ │ adds r0, #8 │ │ │ │ - bl 40c060 │ │ │ │ + bl 40c050 │ │ │ │ ldr.w r3, [pc, #1024] @ 1f4468 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r9, #24 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -227138,15 +227137,15 @@ │ │ │ │ ldr r3, [pc, #988] @ (1f446c ) │ │ │ │ mov r9, r0 │ │ │ │ adds r0, #8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #-4] │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r0, #-8] │ │ │ │ - bl 40c060 │ │ │ │ + bl 40c050 │ │ │ │ ldr r3, [pc, #968] @ (1f4470 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r9, #24 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -227166,84 +227165,84 @@ │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3, #124] @ 0x7c │ │ │ │ b.w 1f297c │ │ │ │ ldr r3, [pc, #528] @ (1f42f4 ) │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ - bl 4114b8 │ │ │ │ + bl 4114a8 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr r3, [pc, #508] @ (1f42f4 ) │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ - bl 4156d4 │ │ │ │ + bl 4156c4 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr r3, [pc, #880] @ (1f447c ) │ │ │ │ ldr r1, [pc, #884] @ (1f4480 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr r3, [pc, #868] @ (1f4484 ) │ │ │ │ ldr r1, [pc, #868] @ (1f4488 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr r3, [pc, #852] @ (1f448c ) │ │ │ │ ldr r1, [pc, #856] @ (1f4490 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr r3, [pc, #840] @ (1f4494 ) │ │ │ │ ldr r1, [pc, #840] @ (1f4498 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr r3, [pc, #824] @ (1f449c ) │ │ │ │ ldr r1, [pc, #828] @ (1f44a0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr r3, [pc, #380] @ (1f42f4 ) │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r2, r3 │ │ │ │ - bl 3f92e4 │ │ │ │ + bl 3f92d4 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 3af448 │ │ │ │ - bl 3f54cc │ │ │ │ + bl 3af438 │ │ │ │ + bl 3f54bc │ │ │ │ ldr r3, [pc, #772] @ (1f44a4 ) │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w lr, [pc, #280] @ 1f42c0 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r7, r3 │ │ │ │ @@ -227251,42 +227250,42 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ stmia.w r7, {r0, r1, r2, r3} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr.w r3, [fp, lr] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ - bl 3af30c │ │ │ │ + bl 3af2fc │ │ │ │ mov r0, r9 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 3af1c8 │ │ │ │ + bl 3af1b8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr r0, [pc, #704] @ (1f44a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r9, [sp, #60] @ 0x3c │ │ │ │ movs r0, #32 │ │ │ │ blx 16056c │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ str.w r9, [r0, #4] │ │ │ │ str r3, [r0, #0] │ │ │ │ adds r0, #8 │ │ │ │ - bl 40c060 │ │ │ │ + bl 40c050 │ │ │ │ ldr.w ip, [pc, #656] @ 1f44ac │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r9, [pc, #652] @ 1f44b0 │ │ │ │ add ip, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #24] │ │ │ │ add r9, pc │ │ │ │ @@ -227304,159 +227303,159 @@ │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f297c │ │ │ │ str.w r0, [r9, #16] │ │ │ │ b.w 1f297c │ │ │ │ ldr r0, [pc, #600] @ (1f44b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ - @ instruction: 0xf5f80025 │ │ │ │ + @ instruction: 0xf5e80025 │ │ │ │ subs r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r6, #10813440 @ 0xa50000 │ │ │ │ + rsb r0, r6, #10813440 @ 0xa50000 │ │ │ │ asrs r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r6} │ │ │ │ + stmia r3!, {r2, r4, r5} │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf4bc0025 │ │ │ │ - stmia r3!, {r3, r5} │ │ │ │ + @ instruction: 0xf4ac0025 │ │ │ │ + stmia r3!, {r3, r4} │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf4b00025 │ │ │ │ - stmia r3!, {r2, r3} │ │ │ │ + @ instruction: 0xf4a00025 │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ strh r0, [r1, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4a80025 │ │ │ │ - eors.w r0, r6, #10813440 @ 0xa50000 │ │ │ │ + eors.w r0, r8, #10813440 @ 0xa50000 │ │ │ │ + eor.w r0, r6, #10813440 @ 0xa50000 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, r6, #10813440 @ 0xa50000 │ │ │ │ - subs r2, #146 @ 0x92 │ │ │ │ + orns r0, r6, #10813440 @ 0xa50000 │ │ │ │ + subs r2, #130 @ 0x82 │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #52 @ 0x34 │ │ │ │ + subs r7, #36 @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r2!, {r2, r4} │ │ │ │ + stmia r2!, {r2} │ │ │ │ movs r7, r4 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r8, #-168] @ 0xffffff58 │ │ │ │ + ldcl 0, cr0, [r8], #168 @ 0xa8 │ │ │ │ asrs r0, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r3, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - vhadd.s d0, d8, d21 │ │ │ │ + vhadd.s32 d0, d8, d21 │ │ │ │ strh r2, [r6, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6fc0035 │ │ │ │ cmp r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3480025 │ │ │ │ + @ instruction: 0xf3380025 │ │ │ │ movs r7, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf39c0025 │ │ │ │ + @ instruction: 0xf38c0025 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1f3b02 │ │ │ │ vmlsl.u , d15, d20[0] │ │ │ │ movs r5, r6 │ │ │ │ strh r4, [r3, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r4, [r1, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xf3f00025 │ │ │ │ - @ instruction: 0xf3dc0025 │ │ │ │ - @ instruction: 0xf3da0025 │ │ │ │ - strh r0, [r4, #42] @ 0x2a │ │ │ │ + @ instruction: 0xf3e00025 │ │ │ │ + @ instruction: 0xf3cc0025 │ │ │ │ + @ instruction: 0xf3ca0025 │ │ │ │ + strh r0, [r2, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf3320025 │ │ │ │ - @ instruction: 0xf31a0025 │ │ │ │ + @ instruction: 0xf3220025 │ │ │ │ + @ instruction: 0xf30a0025 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3140025 │ │ │ │ + @ instruction: 0xf3040025 │ │ │ │ cmp r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #11] │ │ │ │ + strb r2, [r2, #11] │ │ │ │ movs r4, r5 │ │ │ │ - orns r0, sl, #37 @ 0x25 │ │ │ │ + orn r0, sl, #37 @ 0x25 │ │ │ │ @ instruction: 0xf4fe0035 │ │ │ │ @ instruction: 0xf4d80035 │ │ │ │ - strb r6, [r6, #22] │ │ │ │ + strb r6, [r4, #22] │ │ │ │ movs r2, r5 │ │ │ │ ldrb r4, [r5, #29] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #744 @ (adr r3, 1f4630 ) │ │ │ │ + add r3, pc, #680 @ (adr r3, 1f45f0 ) │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r3 │ │ │ │ + lsrs r4, r1 │ │ │ │ movs r5, r4 │ │ │ │ - eors r4, r1 │ │ │ │ + ands r4, r7 │ │ │ │ movs r5, r4 │ │ │ │ - ands r4, r6 │ │ │ │ + ands r4, r4 │ │ │ │ movs r5, r4 │ │ │ │ - ands r6, r5 │ │ │ │ + ands r6, r3 │ │ │ │ movs r5, r4 │ │ │ │ - eors r4, r6 │ │ │ │ + eors r4, r4 │ │ │ │ movs r5, r4 │ │ │ │ - ands r2, r1 │ │ │ │ + subs r7, #250 @ 0xfa │ │ │ │ movs r5, r4 │ │ │ │ - subs r7, #186 @ 0xba │ │ │ │ + subs r7, #170 @ 0xaa │ │ │ │ movs r5, r4 │ │ │ │ - bkpt 0x00a2 │ │ │ │ + bkpt 0x0092 │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #156 @ 0x9c │ │ │ │ + subs r7, #140 @ 0x8c │ │ │ │ movs r5, r4 │ │ │ │ - lsls r0, r3, #20 │ │ │ │ + lsls r0, r1, #20 │ │ │ │ movs r0, r5 │ │ │ │ - subs r7, #152 @ 0x98 │ │ │ │ + subs r7, #136 @ 0x88 │ │ │ │ movs r5, r4 │ │ │ │ - subs r7, #98 @ 0x62 │ │ │ │ + subs r7, #82 @ 0x52 │ │ │ │ movs r5, r4 │ │ │ │ - subs r7, #90 @ 0x5a │ │ │ │ + subs r7, #74 @ 0x4a │ │ │ │ movs r5, r4 │ │ │ │ - cmp r0, #26 │ │ │ │ + cmp r0, #10 │ │ │ │ movs r6, r4 │ │ │ │ - cdp 0, 1, cr0, cr14, cr5, {1} │ │ │ │ - subw r0, ip, #2088 @ 0x828 │ │ │ │ - subs r7, #44 @ 0x2c │ │ │ │ + cdp 0, 0, cr0, cr14, cr5, {1} │ │ │ │ + @ instruction: 0xf69c0028 │ │ │ │ + subs r7, #28 │ │ │ │ movs r5, r4 │ │ │ │ - subs r6, #198 @ 0xc6 │ │ │ │ + subs r6, #182 @ 0xb6 │ │ │ │ movs r5, r4 │ │ │ │ - ldcl 0, cr0, [r0], #148 @ 0x94 │ │ │ │ + stcl 0, cr0, [r0], #148 @ 0x94 │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r4, #4] │ │ │ │ + ldrh r4, [r2, #4] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r5, #28] │ │ │ │ + ldrh r6, [r3, #28] │ │ │ │ movs r2, r5 │ │ │ │ ldrb r4, [r7, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r0, #4] │ │ │ │ + ldrh r6, [r6, #2] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r0, [r2, #28] │ │ │ │ + ldrh r0, [r0, #28] │ │ │ │ movs r2, r5 │ │ │ │ @ instruction: 0xf27c0035 │ │ │ │ ldrb r0, [r4, #19] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r5, #170 @ 0xaa │ │ │ │ + cmp r5, #154 @ 0x9a │ │ │ │ movs r5, r4 │ │ │ │ - stmia r4!, {r4} │ │ │ │ + stmia r4!, {} │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, #218 @ 0xda │ │ │ │ + adds r4, #202 @ 0xca │ │ │ │ movs r5, r4 │ │ │ │ ldrb r6, [r3, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r2, [r1, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ rsbs r0, r2, #53 @ 0x35 │ │ │ │ ldrb r4, [r5, #17] │ │ │ │ @@ -227465,140 +227464,140 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r6, #15] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r2, r6, #12 │ │ │ │ + lsls r2, r4, #12 │ │ │ │ movs r1, r5 │ │ │ │ - mcrr 0, 2, r0, ip, cr5 │ │ │ │ - mrrc 0, 2, r0, lr, cr5 │ │ │ │ + ldc 0, cr0, [ip], #-148 @ 0xffffff6c │ │ │ │ + mcrr 0, 2, r0, lr, cr5 │ │ │ │ ldrb r6, [r7, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #136 @ 0x88 │ │ │ │ + cmp r4, #120 @ 0x78 │ │ │ │ movs r5, r4 │ │ │ │ - adds.w r0, lr, r5, asr #32 │ │ │ │ - bkpt 0x00a4 │ │ │ │ + add.w r0, lr, r5, asr #32 │ │ │ │ + bkpt 0x0094 │ │ │ │ movs r4, r4 │ │ │ │ - orn r0, r2, #11010048 @ 0xa80000 │ │ │ │ + orrs.w r0, r2, #11010048 @ 0xa80000 │ │ │ │ @ instruction: 0xf0ac0035 │ │ │ │ - strb r2, [r0, #9] │ │ │ │ + strb r2, [r6, #8] │ │ │ │ movs r0, r5 │ │ │ │ - sxtb r0, r1 │ │ │ │ + sxth r0, r7 │ │ │ │ movs r7, r4 │ │ │ │ - sxth r0, r6 │ │ │ │ + sxth r0, r4 │ │ │ │ movs r7, r4 │ │ │ │ - bic.w r0, r0, r5, asr #32 │ │ │ │ + ands.w r0, r0, r5, asr #32 │ │ │ │ and.w r0, r8, #53 @ 0x35 │ │ │ │ vshr.s16 d16, d21, #6 │ │ │ │ - @ instruction: 0xeaec0025 │ │ │ │ + @ instruction: 0xeadc0025 │ │ │ │ vshr.s16 d0, d21, #8 │ │ │ │ - add r3, sp, #128 @ 0x80 │ │ │ │ + add r3, sp, #64 @ 0x40 │ │ │ │ movs r4, r4 │ │ │ │ - ldrd r0, r0, [ip, #148]! @ 0x94 │ │ │ │ - ldr r5, [sp, #664] @ 0x298 │ │ │ │ + strd r0, r0, [ip, #148]! @ 0x94 │ │ │ │ + ldr r5, [sp, #600] @ 0x258 │ │ │ │ movs r3, r5 │ │ │ │ vqadd.s16 d16, d8, d21 │ │ │ │ - ldr r5, [sp, #544] @ 0x220 │ │ │ │ + ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ movs r3, r5 │ │ │ │ vqadd.s64 d0, d10, d21 │ │ │ │ - add r2, pc, #72 @ (adr r2, 1f4488 ) │ │ │ │ + add r2, pc, #8 @ (adr r2, 1f4448 ) │ │ │ │ movs r0, r5 │ │ │ │ vqadd.s16 d0, d2, d21 │ │ │ │ vqadd.s16 d0, d2, d21 │ │ │ │ ldrb r0, [r0, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r4, [r5, #5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, lr, r5, asr #32 │ │ │ │ + sub.w r0, lr, r5, asr #32 │ │ │ │ lsrs r4, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, ip, r5, asr #32 │ │ │ │ @ instruction: 0xeb9c0025 │ │ │ │ + @ instruction: 0xeb8c0025 │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ mrc 0, 1, r0, cr0, cr5, {1} │ │ │ │ - @ instruction: 0xe8280025 │ │ │ │ + @ instruction: 0xe8180025 │ │ │ │ ldcl 0, cr0, [r4, #212]! @ 0xd4 │ │ │ │ ldrb r4, [r4, #1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r6, [r2, #1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r0, [r4, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r5!, {r3, r5, r6} │ │ │ │ + stmia r5!, {r3, r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ ldrb r2, [r1, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r1, r2, r5, r6, r7} │ │ │ │ + pop {r1, r2, r4, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ strb r4, [r6, #31] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xfa4c0028 │ │ │ │ + @ instruction: 0xfa3c0028 │ │ │ │ strb r6, [r3, #31] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #248 @ 0xf8 │ │ │ │ + add r1, sp, #184 @ 0xb8 │ │ │ │ movs r4, r4 │ │ │ │ strb r0, [r1, #31] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r7, #12] │ │ │ │ + strb r0, [r5, #12] │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r4, r5, r6} │ │ │ │ + ldmia r6, {r1, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ ldcl 0, cr0, [ip], #-212 @ 0xffffff2c │ │ │ │ mcrr 0, 3, r0, lr, cr5 │ │ │ │ - b.n 1f437c │ │ │ │ + b.n 1f435c │ │ │ │ movs r5, r4 │ │ │ │ - hlt 0x0026 │ │ │ │ + hlt 0x0016 │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r0, [pc, #3220] @ 1f5154 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ bl 217118 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1f5960 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r3, [pc, #3196] @ 1f5158 │ │ │ │ ldr.w r1, [pc, #3196] @ 1f515c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r3, [pc, #3180] @ 1f5160 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r0, #4 │ │ │ │ add r3, pc │ │ │ │ - bl 2ed320 │ │ │ │ + bl 2ed310 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r3, [pc, #3160] @ 1f5164 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [pc, #3156] @ 1f5168 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r2, [r3, #0] │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ bl 250a4c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov fp, r0 │ │ │ │ blx 161b14 │ │ │ │ add.w r3, fp, r0 │ │ │ │ ldrb.w r2, [r3, #-1] │ │ │ │ ldr.w r3, [pc, #3112] @ 1f516c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -227609,15 +227608,15 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ blx 1605ec │ │ │ │ mov r1, sl │ │ │ │ mov fp, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ mov r0, fp │ │ │ │ blx 16087c │ │ │ │ b.w 1f2d3c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 1f59e0 │ │ │ │ @@ -227634,112 +227633,112 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f59e0 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r5, [pc, #3024] @ 1f5174 │ │ │ │ blx 161818 │ │ │ │ ldr.w sl, [pc, #3020] @ 1f5178 │ │ │ │ ldrd r1, r0, [sp, #68] @ 0x44 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr.w r0, [r9, #128] @ 0x80 │ │ │ │ add r5, pc │ │ │ │ - bl 2c3824 │ │ │ │ + bl 2c3814 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2c496c │ │ │ │ + bl 2c495c │ │ │ │ ldr.w r2, [pc, #2996] @ 1f517c │ │ │ │ add sl, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, sl, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [pc, #2976] @ 1f5180 │ │ │ │ ldr.w fp, [pc, #2976] @ 1f5184 │ │ │ │ add fp, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r0, [r3, #0] │ │ │ │ - bl 2c5e68 │ │ │ │ + bl 2c5e58 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ - bl 2c6320 │ │ │ │ + bl 2c6310 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c225c │ │ │ │ + bl 2c224c │ │ │ │ ldr.w r1, [pc, #2944] @ 1f5188 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2c225c │ │ │ │ + bl 2c224c │ │ │ │ ldr.w r1, [pc, #2936] @ 1f518c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2c225c │ │ │ │ + bl 2c224c │ │ │ │ mov r0, fp │ │ │ │ - bl 2c0150 │ │ │ │ + bl 2c0140 │ │ │ │ mov r5, r0 │ │ │ │ bl 1d1e1c │ │ │ │ ldr.w r1, [pc, #2916] @ 1f5190 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2c6320 │ │ │ │ + bl 2c6310 │ │ │ │ ldr.w r0, [r9, #148] @ 0x94 │ │ │ │ cbz r0, 1f4646 │ │ │ │ - bl 2b5374 │ │ │ │ + bl 2b5360 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5b90 │ │ │ │ bl 20cca0 │ │ │ │ ldr.w r0, [r9, #132] @ 0x84 │ │ │ │ cbz r0, 1f4654 │ │ │ │ - bl 4011ec │ │ │ │ + bl 4011dc │ │ │ │ ldr.w r0, [r9, #112] @ 0x70 │ │ │ │ cbz r0, 1f4694 │ │ │ │ ldr.w r3, [pc, #2872] @ 1f5194 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ mov r3, r9 │ │ │ │ - bl 40fcf8 │ │ │ │ + bl 40fce8 │ │ │ │ mov r5, r0 │ │ │ │ bl 1f16b4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 2c79dc │ │ │ │ + bl 2c79cc │ │ │ │ cbz r5, 1f4694 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f5d9c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f5824 │ │ │ │ ldr.w r3, [pc, #2816] @ 1f5198 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 222794 │ │ │ │ - bl 37becc │ │ │ │ + bl 37bebc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w r3, [pc, #2796] @ 1f519c │ │ │ │ ldr.w r2, [pc, #2796] @ 1f51a0 │ │ │ │ ldr.w r1, [pc, #2796] @ 1f51a4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w r3, [pc, #2780] @ 1f51a8 │ │ │ │ mov fp, r0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r8, [r3, #16] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1f4720 │ │ │ │ ldr.w sl, [pc, #2764] @ 1f51ac │ │ │ │ @@ -227747,15 +227746,15 @@ │ │ │ │ add sl, pc │ │ │ │ strd r6, r4, [sp, #32] │ │ │ │ add r9, pc │ │ │ │ mov r4, r8 │ │ │ │ add.w r8, sl, #2048 @ 0x800 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 1f4716 │ │ │ │ add.w r5, sl, #1888 @ 0x760 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r1, r6 │ │ │ │ blx 162108 │ │ │ │ cbnz r0, 1f4710 │ │ │ │ @@ -227767,27 +227766,27 @@ │ │ │ │ ldr r4, [r4, #20] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1f46f2 │ │ │ │ ldrd r6, r4, [sp, #32] │ │ │ │ ldr.w r0, [pc, #2704] @ 1f51b4 │ │ │ │ ldr.w r5, [pc, #2704] @ 1f51b8 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ add r5, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r3 │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ ldr.w r0, [pc, #2688] @ 1f51bc │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ ldr.w r3, [pc, #2672] @ 1f51c0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f5114 │ │ │ │ ldr.w r3, [pc, #2660] @ 1f51c4 │ │ │ │ add r3, pc │ │ │ │ @@ -227824,21 +227823,21 @@ │ │ │ │ strb.w r3, [r2, #36] @ 0x24 │ │ │ │ ldr.w r5, [pc, #2596] @ 1f51d8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 1f47dc │ │ │ │ ldr.w r0, [fp, #124] @ 0x7c │ │ │ │ cbz r0, 1f47dc │ │ │ │ - bl 2c3ed8 │ │ │ │ + bl 2c3ec8 │ │ │ │ mov r9, r0 │ │ │ │ cbnz r0, 1f47dc │ │ │ │ ldr.w r0, [pc, #2576] @ 1f51dc │ │ │ │ ldr.w r1, [fp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ str.w r9, [r5] │ │ │ │ ldr.w r5, [pc, #2560] @ 1f51e0 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, #32] │ │ │ │ cbnz r3, 1f47f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -227849,30 +227848,30 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ ldr.w r5, [pc, #2540] @ 1f51e8 │ │ │ │ add r5, pc │ │ │ │ add.w r0, r5, #32 │ │ │ │ bl 198288 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w r3, [pc, #2524] @ 1f51ec │ │ │ │ ldr.w r2, [pc, #2524] @ 1f51f0 │ │ │ │ ldr.w r1, [pc, #2524] @ 1f51f4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov sl, r0 │ │ │ │ add.w r0, r5, #32 │ │ │ │ bl 198470 │ │ │ │ mov r9, r0 │ │ │ │ - bl 2f29d8 │ │ │ │ + bl 2f29c8 │ │ │ │ ldrb.w r3, [r5, #112] @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f4f0c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f4e68 │ │ │ │ ldr.w r2, [pc, #2472] @ 1f51f8 │ │ │ │ @@ -227901,25 +227900,25 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [r3, #132] @ 0x84 │ │ │ │ cbz r1, 1f489c │ │ │ │ mov r0, sl │ │ │ │ bl 1f2398 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w r3, [pc, #2404] @ 1f520c │ │ │ │ ldr.w r2, [pc, #2404] @ 1f5210 │ │ │ │ ldr.w r1, [pc, #2404] @ 1f5214 │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w r3, [pc, #2388] @ 1f5218 │ │ │ │ mov r9, r0 │ │ │ │ add r3, pc │ │ │ │ ldrb.w r2, [r3, #38] @ 0x26 │ │ │ │ cbz r2, 1f48d8 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ subs r3, #2 │ │ │ │ @@ -227943,28 +227942,28 @@ │ │ │ │ ldr.w r3, [pc, #2336] @ 1f5228 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [pc, #2328] @ 1f522c │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr.w r1, [pc, #2324] @ 1f5230 │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ ldr.w r0, [pc, #2312] @ 1f5234 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr.w r1, [pc, #2308] @ 1f5238 │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ ldr.w r3, [pc, #2296] @ 1f523c │ │ │ │ ldr.w r1, [r9, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr.w r8, [r3, #108] @ 0x6c │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1f50b4 │ │ │ │ ldr.w sl, [pc, #2280] @ 1f5240 │ │ │ │ @@ -227976,22 +227975,22 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ add.w r4, sl, #1440 @ 0x5a0 │ │ │ │ mov r7, sl │ │ │ │ b.n 1f499a │ │ │ │ movs r3, #0 │ │ │ │ adds r0, r5, #4 │ │ │ │ str r3, [r5, #20] │ │ │ │ - bl 40bfa4 │ │ │ │ + bl 40bf94 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 2f07c0 │ │ │ │ + bl 2f07b0 │ │ │ │ adds r0, r5, #4 │ │ │ │ - bl 40c008 │ │ │ │ + bl 40bff8 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 38e884 │ │ │ │ + bl 38e874 │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ ldr.w r5, [r7, #1440] @ 0x5a0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 1f4a14 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str.w r3, [r7, #1440] @ 0x5a0 │ │ │ │ @@ -228027,29 +228026,29 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 1f5258 │ │ │ │ ldr.w r2, [pc, #2144] @ 1f525c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2343 @ 0x927 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r4, fp │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 1f50be │ │ │ │ ldr.w r0, [pc, #2108] @ 1f5260 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr.w r1, [pc, #2104] @ 1f5264 │ │ │ │ mov r3, r6 │ │ │ │ add.w r2, r9, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f2bec │ │ │ │ ldr.w r2, [r9, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r9, [pc, #2076] @ 1f5268 │ │ │ │ ldr.w r3, [pc, #2076] @ 1f526c │ │ │ │ @@ -228082,15 +228081,15 @@ │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ bl 1f16b4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 2c79dc │ │ │ │ + bl 2c79cc │ │ │ │ movs r0, #0 │ │ │ │ bl 169ad0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f5636 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r3, [r3, #180] @ 0xb4 │ │ │ │ @@ -228108,43 +228107,43 @@ │ │ │ │ beq.w 1f5d9c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f581c │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [pc, #1932] @ 1f5280 │ │ │ │ - bl 2c06d4 │ │ │ │ + bl 2c06c4 │ │ │ │ ldr.w r0, [pc, #1928] @ 1f5284 │ │ │ │ ldr.w r9, [r4] │ │ │ │ movs r4, #0 │ │ │ │ add r0, pc │ │ │ │ strb.w r4, [sp, #68] @ 0x44 │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr.w r1, [pc, #1912] @ 1f5288 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ ldr.w r3, [pc, #1900] @ 1f528c │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f569e │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f5b72 │ │ │ │ ldr.w r0, [pc, #1880] @ 1f5290 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr.w r1, [pc, #1872] @ 1f5294 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ ldrb.w r3, [sp, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5b62 │ │ │ │ cbz r3, 1f4b68 │ │ │ │ ldr.w r3, [pc, #1852] @ 1f5298 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -228156,65 +228155,65 @@ │ │ │ │ cbz r3, 1f4b80 │ │ │ │ ldr.w r3, [pc, #1836] @ 1f52a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f5b06 │ │ │ │ movs r0, #2 │ │ │ │ - bl 2c06d4 │ │ │ │ + bl 2c06c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w r3, [pc, #1812] @ 1f52a4 │ │ │ │ ldr.w r2, [pc, #1812] @ 1f52a8 │ │ │ │ ldr.w r1, [pc, #1812] @ 1f52ac │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w r3, [pc, #1796] @ 1f52b0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 1f4bc6 │ │ │ │ ldr r2, [r0, #64] @ 0x40 │ │ │ │ cbz r2, 1f4bc6 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1780] @ 1f52b4 │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ ldr.w r3, [pc, #1776] @ 1f52b8 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 1f4bda │ │ │ │ ldr.w r1, [r3, #152] @ 0x98 │ │ │ │ mov r2, r6 │ │ │ │ bl 214ee4 │ │ │ │ bl 250854 │ │ │ │ ldr.w r0, [pc, #1756] @ 1f52bc │ │ │ │ add r0, pc │ │ │ │ bl 1ef998 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4050b8 │ │ │ │ + bl 4050a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5960 │ │ │ │ bl 2170d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1f5960 │ │ │ │ ldr.w r0, [pc, #1728] @ 1f52c0 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr.w r1, [pc, #1720] @ 1f52c4 │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ ldr.w r3, [pc, #1712] @ 1f52c8 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #24] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 1f4ddc │ │ │ │ ldr.w r5, [pc, #1700] @ 1f52cc │ │ │ │ ldr.w r3, [pc, #1700] @ 1f52d0 │ │ │ │ @@ -228230,15 +228229,15 @@ │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cbz r4, 1f4c94 │ │ │ │ ldr.w fp, [r4] │ │ │ │ cmp.w fp, #1 │ │ │ │ bne.n 1f4c42 │ │ │ │ add.w r8, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40bfa4 │ │ │ │ + bl 40bf94 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ ldrd r7, r0, [r5, #96] @ 0x60 │ │ │ │ movs r2, #4 │ │ │ │ adds r1, r7, #1 │ │ │ │ blx 1605dc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r9, r0 │ │ │ │ @@ -228248,15 +228247,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f5058 │ │ │ │ str.w r0, [r9, r7, lsl #2] │ │ │ │ ldr.w r3, [sl, #96] @ 0x60 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [sl, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40c008 │ │ │ │ + bl 40bff8 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1f4c46 │ │ │ │ ldr.w r3, [pc, #1600] @ 1f52d8 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ add r3, pc │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -228277,15 +228276,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1f4d44 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 1f4cc4 │ │ │ │ add.w r5, r4, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40bfa4 │ │ │ │ + bl 40bf94 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #32 │ │ │ │ add r0, sp, #212 @ 0xd4 │ │ │ │ blx 162294 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -228302,26 +228301,26 @@ │ │ │ │ movs r3, #32 │ │ │ │ mov r1, r3 │ │ │ │ blx 1621fc <__snprintf_chk@plt> │ │ │ │ movs r2, #0 │ │ │ │ add r0, sp, #212 @ 0xd4 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r8, [sl, #172] @ 0xac │ │ │ │ - bl 382b38 │ │ │ │ + bl 382b28 │ │ │ │ ldr.w r3, [pc, #1484] @ 1f52e8 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldr.w r3, [sl, #172] @ 0xac │ │ │ │ str.w r0, [r2, r8, lsl #2] │ │ │ │ ldr.w r2, [r2, r3, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1f58b0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [sl, #172] @ 0xac │ │ │ │ mov r0, r5 │ │ │ │ - bl 40c008 │ │ │ │ + bl 40bff8 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1f4cca │ │ │ │ ldr.w r3, [pc, #1444] @ 1f52ec │ │ │ │ mov r6, r9 │ │ │ │ ldr.w r9, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ @@ -228340,53 +228339,53 @@ │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cbz r4, 1f4dda │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 1f4d6e │ │ │ │ add.w r5, r4, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40bfa4 │ │ │ │ + bl 40bf94 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 382b38 │ │ │ │ + bl 382b28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5134 │ │ │ │ mov r0, fp │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ - bl 40e738 │ │ │ │ + bl 40e728 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f54c0 │ │ │ │ ldr r3, [pc, #996] @ (1f5194 ) │ │ │ │ ldr.w r1, [pc, #1356] @ 1f52fc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ ldr.w r1, [pc, #1344] @ 1f5300 │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ mov r0, r5 │ │ │ │ - bl 40c008 │ │ │ │ + bl 40bff8 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1f4d72 │ │ │ │ mov r6, sl │ │ │ │ bl 261ecc │ │ │ │ movs r0, #3 │ │ │ │ - bl 2c06d4 │ │ │ │ + bl 2c06c4 │ │ │ │ bl 2283a8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ bl 1cc504 │ │ │ │ ldr.w r3, [pc, #1292] @ 1f5304 │ │ │ │ add r3, pc │ │ │ │ @@ -228400,36 +228399,36 @@ │ │ │ │ ldr.w r4, [pc, #1272] @ 1f5308 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbz r0, 1f4e48 │ │ │ │ ldr.w r1, [pc, #1264] @ 1f530c │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 2c6a70 │ │ │ │ + bl 2c6a60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5b4e │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f553a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r1, [pc, #1236] @ 1f5310 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 2c659c │ │ │ │ + bl 2c658c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 1ce5f8 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 1f53b2 │ │ │ │ - bl 40837c │ │ │ │ + bl 40836c │ │ │ │ mov r0, r4 │ │ │ │ bl 2372f0 │ │ │ │ movs r0, #0 │ │ │ │ blx 162844 │ │ │ │ ldr.w r3, [pc, #1192] @ 1f5314 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -228440,15 +228439,15 @@ │ │ │ │ movs r0, #32 │ │ │ │ blx 16056c │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #0] │ │ │ │ str.w fp, [r0, #4] │ │ │ │ adds r0, #8 │ │ │ │ - bl 40c060 │ │ │ │ + bl 40c050 │ │ │ │ ldr.w r3, [pc, #1156] @ 1f5318 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r5, #24 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ @@ -228464,15 +228463,15 @@ │ │ │ │ movs r0, #32 │ │ │ │ blx 16056c │ │ │ │ movs r3, #2 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #0] │ │ │ │ str.w fp, [r0, #4] │ │ │ │ adds r0, #8 │ │ │ │ - bl 40c060 │ │ │ │ + bl 40c050 │ │ │ │ ldr.w r3, [pc, #1100] @ 1f5320 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r5, #24 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ @@ -228502,15 +228501,15 @@ │ │ │ │ ldr.w r3, [pc, #1036] @ 1f5330 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #-4] │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r0, #-8] │ │ │ │ - bl 40c060 │ │ │ │ + bl 40c050 │ │ │ │ ldr r3, [pc, #1016] @ (1f5334 ) │ │ │ │ add.w r1, r5, #24 │ │ │ │ str.w fp, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r5, [r2, #0] │ │ │ │ @@ -228528,15 +228527,15 @@ │ │ │ │ ldr r3, [pc, #976] @ (1f533c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #-4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #-8] │ │ │ │ - bl 40c060 │ │ │ │ + bl 40c050 │ │ │ │ ldr r3, [pc, #956] @ (1f5340 ) │ │ │ │ add.w r1, r5, #24 │ │ │ │ str.w r9, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r5, [r2, #0] │ │ │ │ @@ -228561,50 +228560,50 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f31e4 │ │ │ │ ldr.w r9, [pc, #892] @ 1f5348 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 3fc7d8 │ │ │ │ + bl 3fc7c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5734 │ │ │ │ ldr.w r9, [pc, #872] @ 1f534c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 3fc7d8 │ │ │ │ + bl 3fc7c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f56fe │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 1f5812 │ │ │ │ - bl 3f926c │ │ │ │ + bl 3f925c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1f5d9c │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r7, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1f583c │ │ │ │ ldr r7, [sp, #28] │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3e64f8 │ │ │ │ + bl 3e64e8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 1f580a │ │ │ │ bl 1e4abc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ @@ -228626,15 +228625,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ blx 1621fc <__snprintf_chk@plt> │ │ │ │ ldr.w r9, [r5, #100] @ 0x64 │ │ │ │ add r0, sp, #212 @ 0xd4 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 382b38 │ │ │ │ + bl 382b28 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ str.w r0, [r9, r7, lsl #2] │ │ │ │ ldr.w r3, [r3, r7, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1f4c7e │ │ │ │ ldr r3, [pc, #700] @ (1f5354 ) │ │ │ │ ldr r2, [pc, #704] @ (1f5358 ) │ │ │ │ @@ -228643,52 +228642,52 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #1469 @ 0x5bd │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1f4c88 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ - bl 2ed108 │ │ │ │ + bl 2ed0f8 │ │ │ │ b.n 1f4954 │ │ │ │ ldr r0, [pc, #672] @ (1f5360 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [pc, #668] @ (1f5364 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ b.n 1f4a20 │ │ │ │ mov r0, sl │ │ │ │ bl 1f22c4 │ │ │ │ ldr r3, [pc, #652] @ (1f5368 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r0, [r3, #132] @ 0x84 │ │ │ │ b.w 1f4894 │ │ │ │ ldr r0, [pc, #640] @ (1f536c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r3, [pc, #160] @ (1f5194 ) │ │ │ │ ldr r1, [pc, #636] @ (1f5370 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r7, r3] │ │ │ │ mov r3, r5 │ │ │ │ - bl 40ec68 │ │ │ │ + bl 40ec58 │ │ │ │ ldr r1, [pc, #624] @ (1f5374 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec68 │ │ │ │ + bl 40ec58 │ │ │ │ b.w 1f487c │ │ │ │ ldr r3, [pc, #608] @ (1f5378 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1f475e │ │ │ │ ldr r3, [pc, #600] @ (1f537c ) │ │ │ │ @@ -228707,59 +228706,59 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #1514 @ 0x5ea │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1f4dce │ │ │ │ - b.n 1f5940 │ │ │ │ + b.n 1f5920 │ │ │ │ movs r5, r4 │ │ │ │ strb r4, [r1, #17] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r4, 1f51ce │ │ │ │ + cbnz r4, 1f51ca │ │ │ │ movs r4, r4 │ │ │ │ - add r3, sp, #520 @ 0x208 │ │ │ │ + add r3, sp, #456 @ 0x1c8 │ │ │ │ movs r7, r4 │ │ │ │ strd r0, r0, [r4, #-212]! @ 0xd4 │ │ │ │ - stmia r3!, {r1, r2, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [ip, #-148] @ 0x94 │ │ │ │ - cdp2 0, 5, cr0, cr12, cr3, {1} │ │ │ │ - lsls r0, r1, #31 │ │ │ │ + ldmdb ip!, {r0, r2, r5} │ │ │ │ + cdp2 0, 4, cr0, cr12, cr3, {1} │ │ │ │ + lsls r0, r7, #30 │ │ │ │ movs r1, r6 │ │ │ │ - strh.w r0, [ip, #35] @ 0x23 │ │ │ │ + ldrb.w r0, [ip, #35] @ 0x23 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #0 │ │ │ │ + add r1, sp, #960 @ 0x3c0 │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r6, #46] @ 0x2e │ │ │ │ + ldrh r6, [r4, #46] @ 0x2e │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xe99a0024 │ │ │ │ - strd r0, r0, [r8, #-148] @ 0x94 │ │ │ │ + @ instruction: 0xe98a0024 │ │ │ │ + ldmdb r8!, {r0, r2, r5} │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r2, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r2, #27 │ │ │ │ + lsls r6, r0, #27 │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xf7be0023 │ │ │ │ - ldc2l 0, cr0, [r2, #-140] @ 0xffffff74 │ │ │ │ + @ instruction: 0xf7ae0023 │ │ │ │ + stc2l 0, cr0, [r2, #-140] @ 0xffffff74 │ │ │ │ b.n 1f514c │ │ │ │ movs r5, r6 │ │ │ │ strh r4, [r1, #2] │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xeb320028 │ │ │ │ - adds r4, r0, #1 │ │ │ │ + @ instruction: 0xeb220028 │ │ │ │ + adds r4, r6, #0 │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xb607 │ │ │ │ - vqshl.u32 q15, q7, #31 │ │ │ │ + @ instruction: 0xffffe74e │ │ │ │ movs r5, r4 │ │ │ │ strb r2, [r3, #7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 1f4ff4 │ │ │ │ movs r5, r6 │ │ │ │ b.n 1f4fb8 │ │ │ │ movs r5, r6 │ │ │ │ @@ -228767,212 +228766,212 @@ │ │ │ │ movs r5, r6 │ │ │ │ b.n 1f4f88 │ │ │ │ movs r5, r6 │ │ │ │ b.n 1f4f70 │ │ │ │ movs r5, r6 │ │ │ │ b.n 1f4f60 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1f513c │ │ │ │ + b.n 1f511c │ │ │ │ movs r5, r4 │ │ │ │ strb r4, [r1, #5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r7, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r6, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r6, #21 │ │ │ │ + lsls r6, r4, #21 │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xf6600023 │ │ │ │ - @ instruction: 0xfbf40023 │ │ │ │ + @ instruction: 0xf6500023 │ │ │ │ + @ instruction: 0xfbe40023 │ │ │ │ b.n 1f4e4c │ │ │ │ movs r5, r6 │ │ │ │ b.n 1f4e28 │ │ │ │ movs r5, r6 │ │ │ │ b.n 1f4e10 │ │ │ │ movs r5, r6 │ │ │ │ b.n 1f4df8 │ │ │ │ movs r5, r6 │ │ │ │ strb r6, [r3, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r4, #19 │ │ │ │ + lsls r0, r2, #19 │ │ │ │ movs r1, r6 │ │ │ │ - rsb r0, r8, #10682368 @ 0xa30000 │ │ │ │ - @ instruction: 0xfb5c0023 │ │ │ │ + subs.w r0, r8, #10682368 @ 0xa30000 │ │ │ │ + @ instruction: 0xfb4c0023 │ │ │ │ strb r6, [r4, #1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r4, [r1, #1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6eb │ │ │ │ vqshl.u32 d17, d4, #31 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 1f52ac │ │ │ │ + cbz r0, 1f52a8 │ │ │ │ movs r7, r4 │ │ │ │ cbz r3, 1f5258 │ │ │ │ - vaddw.u , , d4 │ │ │ │ + vsra.u32 , q10, #1 │ │ │ │ movs r5, r4 │ │ │ │ cbz r3, 1f5258 │ │ │ │ vqrdmlsh.s q11, , d20[0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 1f4cd4 │ │ │ │ movs r5, r6 │ │ │ │ - movs r0, #76 @ 0x4c │ │ │ │ + movs r0, #60 @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ - b.n 1f5648 │ │ │ │ + b.n 1f5628 │ │ │ │ movs r5, r4 │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - bx r3 │ │ │ │ + bx r1 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r4, r2, #14 │ │ │ │ + lsls r4, r0, #14 │ │ │ │ movs r1, r6 │ │ │ │ - udf #58 @ 0x3a │ │ │ │ + udf #42 @ 0x2a │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [r6, #96] @ 0x60 │ │ │ │ + str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, r5 │ │ │ │ cbz r5, 1f5268 │ │ │ │ vraddhn.i d30, , q12 │ │ │ │ movs r5, r6 │ │ │ │ - udf #50 @ 0x32 │ │ │ │ + udf #34 @ 0x22 │ │ │ │ movs r5, r4 │ │ │ │ - add r6, pc, #144 @ (adr r6, 1f5304 ) │ │ │ │ + add r6, pc, #80 @ (adr r6, 1f52c4 ) │ │ │ │ movs r7, r4 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 1f4dd0 │ │ │ │ + b.n 1f4db0 │ │ │ │ movs r5, r4 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [r2, #96] @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r2, #204 @ 0xcc │ │ │ │ + cmp r2, #188 @ 0xbc │ │ │ │ movs r7, r4 │ │ │ │ cbz r3, 1f52c6 │ │ │ │ vrsra.u32 q15, q15, #1 │ │ │ │ movs r5, r6 │ │ │ │ - strh r2, [r5, r6] │ │ │ │ + strh r2, [r3, r6] │ │ │ │ movs r7, r4 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ vqrdmulh.s q11, , d14[0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #7 │ │ │ │ + lsls r6, r4, #7 │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xf2de0023 │ │ │ │ - ldr??.w r0, [r2, r3, lsl #2] │ │ │ │ + movt r0, #57379 @ 0xe023 │ │ │ │ + str??.w r0, [r2, r3, lsl #2] │ │ │ │ cmp r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1f4e00 │ │ │ │ + b.n 1f4de0 │ │ │ │ movs r5, r4 │ │ │ │ ldr r2, [r4, #84] @ 0x54 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r0, r1, r4, lr} │ │ │ │ - vsli.32 , q5, #31 │ │ │ │ + @ instruction: 0xffff954a │ │ │ │ movs r0, r5 │ │ │ │ cbz r5, 1f52ce │ │ │ │ vsubl.u q15, d31, d6 │ │ │ │ movs r5, r6 │ │ │ │ ldr r4, [r7, #76] @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [sp, #840] @ 0x348 │ │ │ │ + ldr r5, [sp, #776] @ 0x308 │ │ │ │ movs r4, r4 │ │ │ │ ldr r6, [r6, #76] @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 1f56e8 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r5, [sp, #312] @ 0x138 │ │ │ │ + ldr r5, [sp, #248] @ 0xf8 │ │ │ │ movs r4, r4 │ │ │ │ ldr r4, [r6, #68] @ 0x44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 1f4d44 │ │ │ │ + b.n 1f4d24 │ │ │ │ movs r5, r4 │ │ │ │ cmp r1, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1f5594 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1f4d14 │ │ │ │ + b.n 1f4cf4 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r6, r0, #24 │ │ │ │ + asrs r6, r6, #23 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1f4d0c │ │ │ │ + b.n 1f4cec │ │ │ │ movs r5, r4 │ │ │ │ - b.n 1f4bd0 │ │ │ │ + b.n 1f4bb0 │ │ │ │ movs r0, r5 │ │ │ │ - add r7, sp, #240 @ 0xf0 │ │ │ │ + add r7, sp, #176 @ 0xb0 │ │ │ │ movs r7, r4 │ │ │ │ ldr r4, [r6, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, sp, #88 @ 0x58 │ │ │ │ + add r5, sp, #24 │ │ │ │ movs r4, r4 │ │ │ │ - add r4, sp, #968 @ 0x3c8 │ │ │ │ + add r4, sp, #904 @ 0x388 │ │ │ │ movs r4, r4 │ │ │ │ b.n 1f5330 │ │ │ │ movs r5, r6 │ │ │ │ b.n 1f5328 │ │ │ │ movs r5, r6 │ │ │ │ svc 204 @ 0xcc │ │ │ │ movs r5, r6 │ │ │ │ svc 198 @ 0xc6 │ │ │ │ movs r5, r6 │ │ │ │ svc 140 @ 0x8c │ │ │ │ movs r5, r6 │ │ │ │ - bls.n 1f531c │ │ │ │ + bls.n 1f52fc │ │ │ │ movs r5, r4 │ │ │ │ svc 100 @ 0x64 │ │ │ │ movs r5, r6 │ │ │ │ - and.w r0, r0, #39 @ 0x27 │ │ │ │ + vext.8 d16, d0, d23, #0 │ │ │ │ svc 94 @ 0x5e │ │ │ │ movs r5, r6 │ │ │ │ svc 42 @ 0x2a │ │ │ │ movs r5, r6 │ │ │ │ - subs r0, r2, #0 │ │ │ │ + subs r0, r0, #0 │ │ │ │ movs r2, r5 │ │ │ │ svc 22 │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r0, #14 │ │ │ │ + lsls r0, r6, #13 │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - vhadd.s8 d16, d2, d19 │ │ │ │ - b.n 1f5594 │ │ │ │ + vhadd.s d0, d2, d19 │ │ │ │ + b.n 1f5574 │ │ │ │ movs r5, r4 │ │ │ │ - ldc2l 0, cr0, [r6], #192 @ 0xc0 │ │ │ │ - b.n 1f554c │ │ │ │ + stc2l 0, cr0, [r6], #192 @ 0xc0 │ │ │ │ + b.n 1f552c │ │ │ │ movs r5, r4 │ │ │ │ - eors r2, r4 │ │ │ │ + eors r2, r2 │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r4, [r2, r6] │ │ │ │ + ldrsh r4, [r0, r6] │ │ │ │ movs r0, r5 │ │ │ │ add r4, sp, #764 @ 0x2fc │ │ │ │ vtbx.8 d22, {d15}, d14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb7f2 │ │ │ │ + @ instruction: 0xb7e2 │ │ │ │ movs r7, r4 │ │ │ │ - ldrsh r0, [r4, r1] │ │ │ │ + ldrsh r0, [r2, r1] │ │ │ │ movs r2, r5 │ │ │ │ - ldr r4, [r1, #80] @ 0x50 │ │ │ │ + ldr r4, [r7, #76] @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ ble.n 1f5440 │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - mrrc2 0, 3, r0, r4, cr0 │ │ │ │ - b.n 1f5570 │ │ │ │ + mcrr2 0, 3, r0, r4, cr0 │ │ │ │ + b.n 1f5550 │ │ │ │ movs r5, r4 │ │ │ │ - subs r7, #194 @ 0xc2 │ │ │ │ + subs r7, #178 @ 0xb2 │ │ │ │ movs r5, r4 │ │ │ │ ldr.w r1, [pc, #2592] @ 1f5db4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f3326 │ │ │ │ @@ -228987,56 +228986,56 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f55ac │ │ │ │ bl 197644 │ │ │ │ ldr.w r1, [pc, #2548] @ 1f5dbc │ │ │ │ add r1, pc │ │ │ │ adds r1, #32 │ │ │ │ bl 1983e8 │ │ │ │ - bl 2f27b8 │ │ │ │ + bl 2f27a8 │ │ │ │ ldr.w r0, [pc, #2536] @ 1f5dc0 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr.w r2, [pc, #2528] @ 1f5dc4 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r1, r2 │ │ │ │ movs r2, #0 │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ ldr.w r3, [pc, #2516] @ 1f5dc8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1f5532 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 28eefc │ │ │ │ - bl 2f2bc0 │ │ │ │ + bl 2f2bb0 │ │ │ │ ldr.w r2, [pc, #2492] @ 1f5dcc │ │ │ │ ldr.w r3, [pc, #2492] @ 1f5dd0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 1f5b5e │ │ │ │ add sp, #284 @ 0x11c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 37bee0 │ │ │ │ + b.w 37bed0 │ │ │ │ ldr.w r1, [pc, #2464] @ 1f5dd4 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f30b0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ ldr.w r0, [pc, #2448] @ 1f5dd8 │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ mov r1, r7 │ │ │ │ bl 250a4c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ mov r4, r9 │ │ │ │ ldr.w r3, [pc, #2428] @ 1f5ddc │ │ │ │ ldr.w r2, [pc, #2428] @ 1f5de0 │ │ │ │ @@ -229045,27 +229044,27 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ movw r2, #1683 @ 0x693 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr.w r1, [pc, #2400] @ 1f5de8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 3fccdc │ │ │ │ + bl 3fcccc │ │ │ │ ldr.w r1, [pc, #2392] @ 1f5dec │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.w 1f5c9c │ │ │ │ ldrd r1, r0, [sp, #68] @ 0x44 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr.w r3, [sl, #128] @ 0x80 │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr.w r3, [pc, #2364] @ 1f5df0 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ b.w 1f3a8c │ │ │ │ ldr.w r3, [pc, #2352] @ 1f5df4 │ │ │ │ @@ -229074,53 +229073,53 @@ │ │ │ │ ldr.w r1, [pc, #2352] @ 1f5dfc │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1519 @ 0x5ef │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1f4dce │ │ │ │ bl 1f0190 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ b.w 1f2d3c │ │ │ │ ldr.w r1, [pc, #2312] @ 1f5e00 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc748 │ │ │ │ + bl 3fc738 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f2ecc │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 1f5dae │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 1f2ecc │ │ │ │ - bl 3fc3ac │ │ │ │ + bl 3fc39c │ │ │ │ ldr.w r1, [pc, #2280] @ 1f5e04 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #2276] @ 1f5e08 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 2c37bc │ │ │ │ + bl 2c37ac │ │ │ │ b.w 1f2ecc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ b.n 1f5400 │ │ │ │ ldr.w r3, [pc, #2228] @ 1f5df0 │ │ │ │ ldr.w r1, [pc, #2252] @ 1f5e0c │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2c5b74 │ │ │ │ + bl 2c5b64 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r0, [r3, #76] @ 0x4c │ │ │ │ b.n 1f4e38 │ │ │ │ ldr.w r3, [pc, #2232] @ 1f5e10 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -229136,27 +229135,27 @@ │ │ │ │ ldr.w r3, [pc, #2208] @ 1f5e1c │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #-4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #-8] │ │ │ │ - bl 40c060 │ │ │ │ + bl 40c050 │ │ │ │ ldr.w r3, [pc, #2188] @ 1f5e20 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r5, #24 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r5, [r2, #0] │ │ │ │ str r1, [r3, #28] │ │ │ │ b.w 1f486e │ │ │ │ movs r0, #4 │ │ │ │ - bl 2c06bc │ │ │ │ + bl 2c06ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f5a04 │ │ │ │ mov r0, r6 │ │ │ │ bl 1f1e58 │ │ │ │ b.n 1f53c2 │ │ │ │ ldr.w r3, [pc, #2144] @ 1f5e24 │ │ │ │ mov r0, r9 │ │ │ │ @@ -229164,30 +229163,30 @@ │ │ │ │ ldr.w r1, [pc, #2144] @ 1f5e2c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #400 @ 0x190 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1495 @ 0x5d7 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.w 1f4d38 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #2 │ │ │ │ beq.w 1f2cb4 │ │ │ │ blx 160be8 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #2100] @ 1f5e30 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ b.w 1f2cb4 │ │ │ │ ldr.w r0, [pc, #2088] @ 1f5e34 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.w 1f48d8 │ │ │ │ add.w r0, r5, #32 │ │ │ │ bl 1981ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5932 │ │ │ │ ldr.w r3, [pc, #2064] @ 1f5e38 │ │ │ │ add r3, pc │ │ │ │ @@ -229206,30 +229205,30 @@ │ │ │ │ bl 1e4824 │ │ │ │ b.w 1f4a98 │ │ │ │ ldr.w r3, [pc, #2016] @ 1f5e3c │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r1, r3 │ │ │ │ - bl 3fda68 │ │ │ │ + bl 3fda58 │ │ │ │ mov r9, r0 │ │ │ │ - bl 3f9204 │ │ │ │ + bl 3f91f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 1f2fd0 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1f5d9c │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r9, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1f2fd0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.w 1f2fd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f597a │ │ │ │ ldr.w r1, [pc, #1944] @ 1f5e40 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ @@ -229241,54 +229240,54 @@ │ │ │ │ mov r4, fp │ │ │ │ ldr.w r5, [pc, #1928] @ 1f5e48 │ │ │ │ mov.w r9, #1 │ │ │ │ add sl, pc │ │ │ │ add r5, pc │ │ │ │ b.n 1f56de │ │ │ │ mov r0, r5 │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 1f56f4 │ │ │ │ bl 193aac │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f56ca │ │ │ │ strb.w r9, [sp, #68] @ 0x44 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1f56d8 │ │ │ │ mov r0, fp │ │ │ │ blx 162de8 │ │ │ │ b.w 1f4b36 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ blx 162a18 │ │ │ │ mov r1, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fccdc │ │ │ │ + bl 3fcccc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrb.w r2, [r9] │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.w 1f58d8 │ │ │ │ ldrb.w r2, [r9, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1f58d8 │ │ │ │ bl 1baf28 │ │ │ │ movs r0, #0 │ │ │ │ blx 162844 │ │ │ │ ldr.w r2, [pc, #1812] @ 1f5e4c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 1f4fe2 │ │ │ │ bl 218b38 │ │ │ │ b.w 1f389c │ │ │ │ mov r0, r7 │ │ │ │ bl 228ae4 │ │ │ │ ldr.w r3, [pc, #1764] @ 1f5e3c │ │ │ │ @@ -229301,30 +229300,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 228b34 │ │ │ │ b.w 1f3734 │ │ │ │ ldr.w r3, [pc, #1736] @ 1f5e3c │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ - bl 3fda68 │ │ │ │ + bl 3fda58 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 16056c │ │ │ │ mov r9, r0 │ │ │ │ cbz r7, 1f579e │ │ │ │ ldr r3, [r7, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 1f5dae │ │ │ │ cmp r3, #4 │ │ │ │ it ne │ │ │ │ movne r7, #0 │ │ │ │ mov r0, r9 │ │ │ │ str.w r7, [r0], #4 │ │ │ │ - bl 40c060 │ │ │ │ + bl 40c050 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f5d6c │ │ │ │ ldr.w r3, [pc, #1692] @ 1f5e50 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #20] │ │ │ │ add.w r1, r9, #20 │ │ │ │ @@ -229345,36 +229344,36 @@ │ │ │ │ ldr.w r0, [pc, #1648] @ 1f5e5c │ │ │ │ add r0, pc │ │ │ │ bl 193aac │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f335c │ │ │ │ ldr.w r0, [pc, #1636] @ 1f5e60 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 1e4b18 │ │ │ │ b.n 1f5052 │ │ │ │ - bl 3f926c │ │ │ │ + bl 3f925c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 1f5020 │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ b.w 1f4af0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ b.w 1f4694 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ b.w 1f2e8e │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b.w 1f5020 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 1f297c │ │ │ │ adds r0, #1 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ movs r2, #10 │ │ │ │ @@ -229386,47 +229385,47 @@ │ │ │ │ bne.n 1f5956 │ │ │ │ ldr.w r2, [pc, #1532] @ 1f5e64 │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ b.w 1f3d12 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 40cd98 │ │ │ │ + bl 40cd88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f32fc │ │ │ │ mov r1, r9 │ │ │ │ - bl 40e6e0 │ │ │ │ + bl 40e6d0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5a90 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ adds r2, #1 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r7, r2 │ │ │ │ mov r2, r7 │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ b.w 1f32fc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r1, r0 │ │ │ │ b.w 1f3a52 │ │ │ │ ldr.w r3, [pc, #1460] @ 1f5e68 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r2, [pc, #1460] @ 1f5e6c │ │ │ │ ldr.w r1, [pc, #1460] @ 1f5e70 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #400 @ 0x190 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #1501 @ 0x5dd │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.w 1f4d38 │ │ │ │ ldr.w r1, [pc, #1432] @ 1f5e74 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -229434,22 +229433,22 @@ │ │ │ │ bne.w 1f4ffc │ │ │ │ b.n 1f572a │ │ │ │ ldr.w r1, [pc, #1412] @ 1f5e78 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 3f92e4 │ │ │ │ + bl 3f92d4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 3c6220 │ │ │ │ + bl 3c6210 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 1f3736 │ │ │ │ movs r0, #1 │ │ │ │ bl 2159d4 │ │ │ │ b.w 1f371c │ │ │ │ ldr.w r0, [pc, #1364] @ 1f5e7c │ │ │ │ @@ -229468,22 +229467,22 @@ │ │ │ │ movw r2, #32489 @ 0x7ee9 │ │ │ │ movt r2, #65278 @ 0xfefe │ │ │ │ asrs r2, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.n 1f5864 │ │ │ │ ldr.w r0, [pc, #1324] @ 1f5e84 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ bl 193b14 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [pc, #1304] @ 1f5e88 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.w 1f4b68 │ │ │ │ ldr.w fp, [pc, #1296] @ 1f5e8c │ │ │ │ ldr.w sl, [pc, #1296] @ 1f5e90 │ │ │ │ ldr.w r4, [pc, #1296] @ 1f5e94 │ │ │ │ add fp, pc │ │ │ │ mov r0, fp │ │ │ │ add sl, pc │ │ │ │ @@ -229524,35 +229523,35 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1689 @ 0x699 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1f5490 │ │ │ │ ldr.w r3, [pc, #1188] @ 1f5eac │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r2, [pc, #1188] @ 1f5eb0 │ │ │ │ ldr.w r1, [pc, #1188] @ 1f5eb4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2802 @ 0xaf2 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1f53c2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [r7, #72] @ 0x48 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ mov r7, r0 │ │ │ │ bl 1685f8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 2c4100 │ │ │ │ + bl 2c40f0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 1f5ba2 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f5ba2 │ │ │ │ mov r5, r0 │ │ │ │ b.n 1f5a60 │ │ │ │ @@ -229566,16 +229565,16 @@ │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r6, #52] @ 0x34 │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f5a4e │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3e1c │ │ │ │ - bl 2c7f34 │ │ │ │ + bl 2c3e0c │ │ │ │ + bl 2c7f24 │ │ │ │ mov r0, r4 │ │ │ │ blx 161818 │ │ │ │ b.w 1f2bec │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1f5d4c │ │ │ │ mov r0, sl │ │ │ │ str.w sl, [r5, #8] │ │ │ │ @@ -229587,15 +229586,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r7, r9, [sp, #4] │ │ │ │ movw r2, #2354 @ 0x932 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.w 1f4a0e │ │ │ │ ldr.w r1, [pc, #1032] @ 1f5ec4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 160d6c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f310a │ │ │ │ @@ -229608,25 +229607,25 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160d60 │ │ │ │ mov r0, r7 │ │ │ │ blx 162de8 │ │ │ │ b.w 1f310a │ │ │ │ ldr r0, [pc, #992] @ (1f5ecc ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #980] @ (1f5ed0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #972] @ (1f5ed4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ cmp r3, #118 @ 0x76 │ │ │ │ bne.w 1f59d0 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #109 @ 0x6d │ │ │ │ @@ -229638,37 +229637,37 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ b.n 1f56a4 │ │ │ │ ldr r1, [r3, #32] │ │ │ │ ldr r3, [pc, #940] @ (1f5ee0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ (1f5ee4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #920] @ (1f5ee8 ) │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1f5960 │ │ │ │ ldr r0, [pc, #896] @ (1f5eec ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1f5960 │ │ │ │ ldr r0, [pc, #892] @ (1f5ef0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ blx 160d6c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f59d0 │ │ │ │ @@ -229727,134 +229726,134 @@ │ │ │ │ mov r1, r7 │ │ │ │ b.n 1f5bd0 │ │ │ │ ldr r0, [pc, #768] @ (1f5f14 ) │ │ │ │ add r0, pc │ │ │ │ b.n 1f5bd8 │ │ │ │ ldr r0, [pc, #764] @ (1f5f18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #756] @ (1f5f1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r3, [pc, #744] @ (1f5f20 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 4117f0 │ │ │ │ + bl 4117e0 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #732] @ (1f5f24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #724] @ (1f5f28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #712] @ (1f5f2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #704] @ (1f5f30 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #692] @ (1f5f34 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #680] @ (1f5f38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ mov.w r9, #0 │ │ │ │ b.w 1f459e │ │ │ │ ldr r1, [pc, #660] @ (1f5f3c ) │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 40bb28 │ │ │ │ + bl 40bb18 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #648] @ (1f5f40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #640] @ (1f5f44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #628] @ (1f5f48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #620] @ (1f5f4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #596] @ (1f5f50 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #584] @ (1f5f54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #576] @ (1f5f58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r1, [pc, #564] @ (1f5f5c ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #556] @ (1f5f60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #548] @ (1f5f64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ cbz r3, 1f5d56 │ │ │ │ mov r0, fp │ │ │ │ str.w fp, [r5, #8] │ │ │ │ b.n 1f56a4 │ │ │ │ cbz r0, 1f5d5e │ │ │ │ mov r0, r4 │ │ │ │ str r4, [r5, #8] │ │ │ │ b.n 1f56a4 │ │ │ │ ldr r0, [pc, #520] @ (1f5f68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r3, [pc, #508] @ (1f5f6c ) │ │ │ │ movw r2, #3451 @ 0xd7b │ │ │ │ ldr r1, [pc, #508] @ (1f5f70 ) │ │ │ │ ldr r0, [pc, #508] @ (1f5f74 ) │ │ │ │ add r3, pc │ │ │ │ @@ -229870,236 +229869,236 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #340 @ 0x154 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ bl 1631a4 │ │ │ │ ldr r0, [pc, #480] @ (1f5f84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ bl 163174 │ │ │ │ nop │ │ │ │ - vaddl.u32 q0, d6, d19 │ │ │ │ + vaddl.u16 q0, d6, d19 │ │ │ │ str r6, [r6, #84] @ 0x54 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [pc, #872] @ (1f612c ) │ │ │ │ + ldr r6, [pc, #808] @ (1f60ec ) │ │ │ │ movs r2, r5 │ │ │ │ asrs r4, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #22] │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u8 d0, d8, d19 │ │ │ │ - bmi.n 1f5dc0 │ │ │ │ + cdp2 0, 15, cr0, cr8, cr3, {1} │ │ │ │ + bmi.n 1f5da0 │ │ │ │ movs r4, r4 │ │ │ │ - vld4.8 {d0-d3}, [r6 :256], r0 │ │ │ │ - bge.n 1f5e80 │ │ │ │ + ldrsb.w r0, [r6, r0, lsl #3] │ │ │ │ + bge.n 1f5e60 │ │ │ │ movs r5, r4 │ │ │ │ - subs r4, #152 @ 0x98 │ │ │ │ + subs r4, #136 @ 0x88 │ │ │ │ movs r5, r4 │ │ │ │ - b.n 1f62c8 │ │ │ │ + b.n 1f62a8 │ │ │ │ movs r6, r4 │ │ │ │ - bge.n 1f5d54 │ │ │ │ + bge.n 1f5d34 │ │ │ │ movs r5, r4 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [r2, #48] @ 0x30 │ │ │ │ - ble.n 1f5cfc │ │ │ │ + ldrh.w r0, [r2, #48] @ 0x30 │ │ │ │ + ble.n 1f5edc │ │ │ │ movs r5, r4 │ │ │ │ - subs r4, #48 @ 0x30 │ │ │ │ + subs r4, #32 │ │ │ │ movs r5, r4 │ │ │ │ - add.w r0, lr, #11206656 @ 0xab0000 │ │ │ │ - bls.n 1f5e10 │ │ │ │ + @ instruction: 0xf4fe002b │ │ │ │ + bhi.n 1f5df0 │ │ │ │ movs r5, r4 │ │ │ │ - add r6, pc, #48 @ (adr r6, 1f5e3c ) │ │ │ │ + add r5, pc, #1008 @ (adr r5, 1f61fc ) │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r1, #16 │ │ │ │ + lsls r6, r7, #15 │ │ │ │ movs r6, r4 │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9be0027 │ │ │ │ - @ instruction: 0xe9b60027 │ │ │ │ - bge.n 1f5f1c │ │ │ │ + @ instruction: 0xe9ae0027 │ │ │ │ + @ instruction: 0xe9a60027 │ │ │ │ + bge.n 1f5efc │ │ │ │ movs r5, r4 │ │ │ │ bls.n 1f5e30 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf7c20030 │ │ │ │ - bgt.n 1f5e2c │ │ │ │ + @ instruction: 0xf7b20030 │ │ │ │ + blt.n 1f5e0c │ │ │ │ movs r5, r4 │ │ │ │ - subs r3, #48 @ 0x30 │ │ │ │ + subs r3, #32 │ │ │ │ movs r5, r4 │ │ │ │ - bhi.n 1f5ee8 │ │ │ │ + bhi.n 1f5ec8 │ │ │ │ movs r5, r4 │ │ │ │ - bge.n 1f5e38 │ │ │ │ + bls.n 1f5e18 │ │ │ │ movs r5, r4 │ │ │ │ str r4, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #1] │ │ │ │ + strb r6, [r6, #0] │ │ │ │ movs r4, r4 │ │ │ │ - subs r4, #68 @ 0x44 │ │ │ │ + subs r4, #52 @ 0x34 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [pc, #120] @ (1f5ec4 ) │ │ │ │ + ldr r0, [pc, #56] @ (1f5e84 ) │ │ │ │ movs r7, r4 │ │ │ │ - bne.n 1f5f28 │ │ │ │ + bne.n 1f5f08 │ │ │ │ movs r5, r4 │ │ │ │ bvs.n 1f5e14 │ │ │ │ movs r5, r6 │ │ │ │ - bne.n 1f5e94 │ │ │ │ + bne.n 1f5e74 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r0, r4, #22 │ │ │ │ + asrs r0, r2, #22 │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4d20030 │ │ │ │ - bls.n 1f5ed8 │ │ │ │ + @ instruction: 0xf4c20030 │ │ │ │ + bls.n 1f5eb8 │ │ │ │ movs r5, r4 │ │ │ │ - subs r0, #64 @ 0x40 │ │ │ │ + subs r0, #48 @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xfa5c0023 │ │ │ │ - bcs.n 1f5ee8 │ │ │ │ + @ instruction: 0xfa4c0023 │ │ │ │ + bcs.n 1f5ec8 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r7, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r2, r3, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bvs.n 1f5f78 │ │ │ │ + bvs.n 1f5f58 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ - bvc.n 1f5de4 │ │ │ │ + bvc.n 1f5dc4 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r6!, {r1, r2, r3, r5} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6, {r1, r6} │ │ │ │ + ldmia r6!, {r1, r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6, {r6} │ │ │ │ + ldmia r6!, {r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ ldrsh r4, [r2, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xf3a40030 │ │ │ │ - bpl.n 1f5efc │ │ │ │ + @ instruction: 0xf3940030 │ │ │ │ + bpl.n 1f5edc │ │ │ │ movs r5, r4 │ │ │ │ - adds r7, #16 │ │ │ │ + adds r7, #0 │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xf37e0030 │ │ │ │ - ldmia r5, {r5, r6} │ │ │ │ + @ instruction: 0xf36e0030 │ │ │ │ + ldmia r5!, {r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ - adds r6, #236 @ 0xec │ │ │ │ + adds r6, #220 @ 0xdc │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xf2f20030 │ │ │ │ - ldmia r5!, {r2, r3, r6, r7} │ │ │ │ + @ instruction: 0xf2e20030 │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - adds r6, #96 @ 0x60 │ │ │ │ + adds r6, #80 @ 0x50 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r1!, {r3, r4, r7} │ │ │ │ + ldmia r1!, {r3, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r1, {r1, r2, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - beq.n 1f5e90 │ │ │ │ + beq.n 1f5e70 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r7!, {r1, r3, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - bvs.n 1f5f28 │ │ │ │ + bvs.n 1f5f08 │ │ │ │ movs r5, r4 │ │ │ │ ldrsh r4, [r0, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r7} │ │ │ │ + ldmia r4!, {r1, r2, r7} │ │ │ │ movs r5, r4 │ │ │ │ cmp r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 1f5ef4 │ │ │ │ + bmi.n 1f5ed4 │ │ │ │ movs r5, r4 │ │ │ │ - bvc.n 1f5f48 │ │ │ │ + bvc.n 1f5f28 │ │ │ │ movs r5, r4 │ │ │ │ - bpl.n 1f5e24 │ │ │ │ + bpl.n 1f5e04 │ │ │ │ movs r5, r4 │ │ │ │ - bpl.n 1f5f9c │ │ │ │ + bpl.n 1f5f7c │ │ │ │ movs r5, r4 │ │ │ │ - adds r5, #108 @ 0x6c │ │ │ │ + adds r5, #92 @ 0x5c │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6!, {r3, r5} │ │ │ │ + ldmia r6!, {r3, r4} │ │ │ │ movs r5, r4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - vcvt.f32.u32 d28, d14, #1 │ │ │ │ + @ instruction: 0xffffce0e │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [sp, #736] @ 0x2e0 │ │ │ │ + str r4, [sp, #672] @ 0x2a0 │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6!, {r2, r3, r4} │ │ │ │ + ldmia r6!, {r2, r3} │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [sp, #432] @ 0x1b0 │ │ │ │ + str r4, [sp, #368] @ 0x170 │ │ │ │ movs r7, r4 │ │ │ │ - bne.n 1f6010 │ │ │ │ + bne.n 1f5ff0 │ │ │ │ movs r5, r4 │ │ │ │ - bne.n 1f5f88 │ │ │ │ + bne.n 1f5f68 │ │ │ │ movs r5, r4 │ │ │ │ movs r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 1f5e54 │ │ │ │ + beq.n 1f5e34 │ │ │ │ movs r5, r4 │ │ │ │ - beq.n 1f5e94 │ │ │ │ + beq.n 1f5e74 │ │ │ │ movs r5, r4 │ │ │ │ - bcc.n 1f6014 │ │ │ │ + bcc.n 1f5ff4 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r2, r5, #2 │ │ │ │ + lsrs r2, r3, #2 │ │ │ │ movs r4, r4 │ │ │ │ - beq.n 1f5f3c │ │ │ │ + ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6, {r2, r3, r5, r6} │ │ │ │ + ldmia r6, {r2, r3, r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ - bne.n 1f5e68 │ │ │ │ + bne.n 1f5e48 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6!, {r1, r5} │ │ │ │ + ldmia r6!, {r1, r4} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4, {r1, r4, r6} │ │ │ │ + ldmia r4!, {r1, r6} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4!, {r3, r5} │ │ │ │ + ldmia r4, {r3, r4} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r7!, {r3, r4, r6} │ │ │ │ + ldmia r7!, {r3, r6} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r7!, {r1, r3, r4} │ │ │ │ + ldmia r7!, {r1, r3} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6!, {r2, r3, r5} │ │ │ │ + ldmia r6!, {r2, r3, r4} │ │ │ │ movs r5, r4 │ │ │ │ - adds r0, r6, #4 │ │ │ │ + adds r0, r4, #4 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4, {r1, r2, r4, r5} │ │ │ │ + ldmia r4!, {r1, r2, r5} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4!, {} │ │ │ │ + ldmia r3!, {r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bcc.n 1f5fbc │ │ │ │ + bcc.n 1f5f9c │ │ │ │ movs r5, r4 │ │ │ │ - ands.w r0, sl, #48 @ 0x30 │ │ │ │ - adds r3, #144 @ 0x90 │ │ │ │ + and.w r0, sl, #48 @ 0x30 │ │ │ │ + adds r3, #128 @ 0x80 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4!, {r1, r6, r7} │ │ │ │ + ldmia r4, {r1, r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - and.w r0, r2, #48 @ 0x30 │ │ │ │ - adds r3, #120 @ 0x78 │ │ │ │ + vshr.s32 d16, d16, #14 │ │ │ │ + adds r3, #104 @ 0x68 │ │ │ │ movs r5, r4 │ │ │ │ - bne.n 1f6010 │ │ │ │ + bne.n 1f5ff0 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r7!, {r1, r2, r4} │ │ │ │ + ldmia r7!, {r1, r2} │ │ │ │ movs r5, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #112] @ (1f6008 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -230117,58 +230116,58 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2bcc34 │ │ │ │ + bl 2bcc24 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f5fa6 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #68] @ (1f6014 ) │ │ │ │ ldr r3, [pc, #72] @ (1f6018 ) │ │ │ │ mov.w lr, #4 │ │ │ │ add r1, pc │ │ │ │ strd lr, r1, [sp] │ │ │ │ ldr r1, [pc, #64] @ (1f601c ) │ │ │ │ add r3, pc │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 40b8ec │ │ │ │ + bl 40b8dc │ │ │ │ movs r0, #0 │ │ │ │ b.n 1f5fb0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #48] @ (1f6020 ) │ │ │ │ mov.w lr, #2 │ │ │ │ ldr r3, [pc, #48] @ (1f6024 ) │ │ │ │ add r1, pc │ │ │ │ strd lr, r1, [sp] │ │ │ │ ldr r1, [pc, #44] @ (1f6028 ) │ │ │ │ add r3, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 40b8ec │ │ │ │ + bl 40b8dc │ │ │ │ b.n 1f5fe6 │ │ │ │ ldr r2, [r7, #28] │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r6, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 1f60b8 │ │ │ │ + bls.n 1f6098 │ │ │ │ movs r5, r4 │ │ │ │ - vqadd.s32 d16, d4, d16 │ │ │ │ - bls.n 1f6080 │ │ │ │ + vqadd.s16 d16, d4, d16 │ │ │ │ + bls.n 1f6060 │ │ │ │ movs r5, r4 │ │ │ │ - bls.n 1f60f4 │ │ │ │ + bls.n 1f60d4 │ │ │ │ movs r5, r4 │ │ │ │ - vqadd.s8 d16, d4, d16 │ │ │ │ - bls.n 1f604c │ │ │ │ + vqadd.s64 d0, d4, d16 │ │ │ │ + bls.n 1f602c │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f602c : │ │ │ │ ldr r3, [pc, #48] @ (1f6060 ) │ │ │ │ mov ip, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -230284,15 +230283,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (1f6198 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -230307,39 +230306,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f6108 │ │ │ │ ldr r0, [pc, #60] @ (1f61a4 ) │ │ │ │ mov r1, ip │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w ip, [r6, #8] │ │ │ │ b.n 1f6108 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ movs r5, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r6, [r1, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r4, [r6, r2] │ │ │ │ + ldrsb r4, [r4, r2] │ │ │ │ movs r2, r5 │ │ │ │ - bhi.n 1f6254 │ │ │ │ + bhi.n 1f6234 │ │ │ │ movs r5, r4 │ │ │ │ - mrc 0, 0, r0, cr6, cr0, {1} │ │ │ │ - cmp r2, #74 @ 0x4a │ │ │ │ + mcr 0, 0, r0, cr6, cr0, {1} │ │ │ │ + cmp r2, #58 @ 0x3a │ │ │ │ movs r4, r4 │ │ │ │ - bvc.n 1f6154 │ │ │ │ + bvc.n 1f6134 │ │ │ │ movs r5, r4 │ │ │ │ movs r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 1f61e8 │ │ │ │ + bhi.n 1f61c8 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -230419,40 +230418,40 @@ │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #48] @ (1f629c ) │ │ │ │ ldr r0, [pc, #48] @ (1f62a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r4, #52] @ 0x34 │ │ │ │ + ldrh r6, [r2, #52] @ 0x34 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r4, r3, #31 │ │ │ │ + asrs r4, r1, #31 │ │ │ │ movs r7, r4 │ │ │ │ - ldc 0, cr0, [r8, #-192]! @ 0xffffff40 │ │ │ │ - bvc.n 1f619c │ │ │ │ + stc 0, cr0, [r8, #-192]! @ 0xffffff40 │ │ │ │ + bvc.n 1f637c │ │ │ │ movs r5, r4 │ │ │ │ - bvc.n 1f61d4 │ │ │ │ + bvc.n 1f61b4 │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r0, #50] @ 0x32 │ │ │ │ + ldrh r0, [r6, #48] @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r6, #48] @ 0x30 │ │ │ │ + ldrh r2, [r4, #48] @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r5, #48] @ 0x30 │ │ │ │ + ldrh r2, [r3, #48] @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ - stcl 0, cr0, [lr], #192 @ 0xc0 │ │ │ │ - bvc.n 1f6320 │ │ │ │ + ldcl 0, cr0, [lr], {48} @ 0x30 │ │ │ │ + bvc.n 1f6300 │ │ │ │ movs r5, r4 │ │ │ │ - bvc.n 1f6348 │ │ │ │ + bvc.n 1f6328 │ │ │ │ movs r5, r4 │ │ │ │ mov ip, r3 │ │ │ │ mov r0, r1 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ ldr.w r2, [ip] │ │ │ │ - b.w 3f7534 │ │ │ │ + b.w 3f7524 │ │ │ │ │ │ │ │ 001f62b4 : │ │ │ │ ldr r3, [pc, #12] @ (1f62c4 ) │ │ │ │ add r3, pc │ │ │ │ strd r0, r1, [r3] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -230492,15 +230491,15 @@ │ │ │ │ str r4, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #80] @ (1f6368 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -230511,32 +230510,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (1f6370 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #52] @ (1f6374 ) │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - mcrr 0, 3, r0, sl, cr0 │ │ │ │ - bvs.n 1f629c │ │ │ │ + ldc 0, cr0, [sl], #-192 @ 0xffffff40 │ │ │ │ + bvs.n 1f627c │ │ │ │ movs r5, r4 │ │ │ │ - bvs.n 1f62e0 │ │ │ │ + bvs.n 1f62c0 │ │ │ │ movs r5, r4 │ │ │ │ - stc 0, cr0, [r0], #-192 @ 0xffffff40 │ │ │ │ - bvs.n 1f6450 │ │ │ │ + ldc 0, cr0, [r0], {48} @ 0x30 │ │ │ │ + bvs.n 1f6430 │ │ │ │ movs r5, r4 │ │ │ │ - bvs.n 1f62d0 │ │ │ │ + bvs.n 1f62b0 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f6378 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -230580,42 +230579,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 1f63c0 │ │ │ │ ldr r3, [pc, #48] @ (1f6424 ) │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ ldr.w ip, [pc, #48] @ 1f6428 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #48] @ (1f642c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1f63c0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r0, #96] @ 0x60 │ │ │ │ movs r5, r6 │ │ │ │ ldrsb r2, [r2, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #92] @ 0x5c │ │ │ │ movs r5, r6 │ │ │ │ - sbc.w r0, r0, r0, rrx │ │ │ │ - bvs.n 1f6458 │ │ │ │ + adcs.w r0, r0, r0, rrx │ │ │ │ + bvs.n 1f6438 │ │ │ │ movs r5, r4 │ │ │ │ - bpl.n 1f638c │ │ │ │ + bpl.n 1f636c │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f6430 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -230687,28 +230686,28 @@ │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ ldr r1, [pc, #44] @ (1f6504 ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r7, {r2, r3, r4, r7} │ │ │ │ movs r5, r6 │ │ │ │ - eor.w r0, r4, r0, rrx │ │ │ │ - bpl.n 1f6600 │ │ │ │ + orns r0, r4, r0, rrx │ │ │ │ + bpl.n 1f65e0 │ │ │ │ movs r5, r4 │ │ │ │ - bmi.n 1f64ac │ │ │ │ + bmi.n 1f648c │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f6508 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f6598 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -230857,15 +230856,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1f6508 │ │ │ │ ldr r0, [pc, #44] @ (1f66a0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r3, [pc, #32] @ (1f66a4 ) │ │ │ │ movs r2, #168 @ 0xa8 │ │ │ │ ldr r1, [pc, #32] @ (1f66a8 ) │ │ │ │ ldr r0, [pc, #32] @ (1f66ac ) │ │ │ │ add r3, pc │ │ │ │ @@ -230874,20 +230873,20 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r6!, {r1, r2, r3, r5} │ │ │ │ movs r5, r6 │ │ │ │ ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - bmi.n 1f66f8 │ │ │ │ + bmi.n 1f66d8 │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xe8d20030 │ │ │ │ - bcc.n 1f66f4 │ │ │ │ + @ instruction: 0xe8c20030 │ │ │ │ + bcc.n 1f66d4 │ │ │ │ movs r5, r4 │ │ │ │ - bcc.n 1f6690 │ │ │ │ + bcc.n 1f6670 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #172] @ 1f676c │ │ │ │ mov r0, r1 │ │ │ │ @@ -230901,15 +230900,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r4 │ │ │ │ - bl 3f7534 │ │ │ │ + bl 3f7524 │ │ │ │ cbnz r0, 1f6714 │ │ │ │ ldr r2, [pc, #132] @ (1f6774 ) │ │ │ │ ldr r3, [pc, #128] @ (1f6770 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -230935,15 +230934,15 @@ │ │ │ │ beq.n 1f674c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f6720 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 1f6738 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 1f66ec │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ ldrd r3, r2, [r5] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -230955,29 +230954,30 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #40] @ (1f6784 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1f672c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ str r6, [r1, #44] @ 0x2c │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ movs r5, r6 │ │ │ │ ldmia r5, {r2, r3, r5} │ │ │ │ movs r5, r6 │ │ │ │ - bcc.n 1f678c │ │ │ │ + bcs.n 1f676c │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xe8020030 │ │ │ │ - bcs.n 1f6828 │ │ │ │ + b.n 1f6768 │ │ │ │ + movs r0, r6 │ │ │ │ + bcs.n 1f6808 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f6788 : │ │ │ │ ldr r3, [pc, #36] @ (1f67b0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 1f679e │ │ │ │ @@ -231005,26 +231005,26 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [pc, #260] @ (1f68cc ) │ │ │ │ add r3, pc │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ - bl 2c00fc │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c00ec │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #248] @ (1f68d0 ) │ │ │ │ ldr r2, [pc, #248] @ (1f68d4 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #244] @ (1f68d8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #236] @ (1f68dc ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 1f68ae │ │ │ │ movs r4, #0 │ │ │ │ ldrb.w r8, [r0, #170] @ 0xaa │ │ │ │ @@ -231104,25 +231104,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ str r0, [r2, #28] │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1f67d4 │ │ │ │ + b.n 1f67b4 │ │ │ │ movs r0, r6 │ │ │ │ - bvs.n 1f6808 │ │ │ │ + bvs.n 1f67e8 │ │ │ │ movs r3, r4 │ │ │ │ - bgt.n 1f6938 │ │ │ │ + bgt.n 1f6918 │ │ │ │ movs r3, r4 │ │ │ │ ldmia r4, {r1, r3, r4, r6} │ │ │ │ movs r5, r6 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 1f6938 │ │ │ │ + bcs.n 1f6918 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f68e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -231148,28 +231148,28 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #48] @ (1f6954 ) │ │ │ │ ldr r2, [pc, #48] @ (1f6958 ) │ │ │ │ str r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c4e30 │ │ │ │ + bl 2c4e20 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2c56d0 │ │ │ │ + b.w 2c56c0 │ │ │ │ nop │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - ldr r2, [r2, #56] @ 0x38 │ │ │ │ + ldr r2, [r0, #56] @ 0x38 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001f695c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -231217,19 +231217,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldmia r2!, {r1, r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1f64fc │ │ │ │ + b.n 1f64dc │ │ │ │ movs r0, r6 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - beq.n 1f6940 │ │ │ │ + beq.n 1f6920 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f69ec : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f6a7c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -231364,15 +231364,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ b.n 1f6b22 │ │ │ │ ldmia r1!, {r3, r4, r7} │ │ │ │ movs r5, r6 │ │ │ │ - beq.n 1f6b5c │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ ldr r2, [pc, #12] @ (1f6b58 ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -231429,15 +231429,15 @@ │ │ │ │ add r0, pc │ │ │ │ blx 162010 │ │ │ │ blx 162688 │ │ │ │ ldrsh r2, [r2, r0] │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r1, #8] │ │ │ │ subs r3, r0, #4 │ │ │ │ @@ -231448,25 +231448,25 @@ │ │ │ │ ldr r2, [r1, #12] │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ cbz r3, 1f6c2c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 2bcc38 │ │ │ │ + bl 2bcc28 │ │ │ │ cbnz r0, 1f6c36 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ mov r1, r2 │ │ │ │ - bl 2bcc3c │ │ │ │ + bl 2bcc2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f6c1a │ │ │ │ bl 1f6b70 │ │ │ │ nop │ │ │ │ strh r6, [r3, #10] │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -231509,17 +231509,17 @@ │ │ │ │ blx 1625e0 <__fprintf_chk@plt+0x4> │ │ │ │ mov r0, r4 │ │ │ │ blx 162844 │ │ │ │ ldrb r0, [r0, r5] │ │ │ │ movs r5, r6 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1f7370 │ │ │ │ + b.n 1f7350 │ │ │ │ movs r0, r6 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r6, {r1, r2, r3, r6} │ │ │ │ movs r5, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (1f6ce4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -231530,19 +231530,19 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - b.n 1f7330 │ │ │ │ + b.n 1f7310 │ │ │ │ movs r0, r6 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r6!, {r1, r2, r3, r5} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6!, {r1, r3, r5} │ │ │ │ + ldmia r6!, {r1, r3, r4} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f6cf0 : │ │ │ │ ldrb.w r0, [r0, #123] @ 0x7b │ │ │ │ cbz r0, 1f6cfe │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -231717,19 +231717,19 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r4, r5] │ │ │ │ movs r5, r6 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r5, r6, r7} │ │ │ │ + ldmia r4, {r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f6eb4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -231997,24 +231997,24 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r1 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ - bl 406ca8 │ │ │ │ + bl 406c98 │ │ │ │ cbz r0, 1f70fa │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 406470 │ │ │ │ + bl 406460 │ │ │ │ ldr r3, [pc, #32] @ (1f7124 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cbz r3, 1f7112 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -232055,19 +232055,19 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #704] @ (1f7434 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - udf #150 @ 0x96 │ │ │ │ + udf #134 @ 0x86 │ │ │ │ movs r0, r6 │ │ │ │ - ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r1!, {r2, r3, r4, r7} │ │ │ │ + ldmia r1!, {r2, r3, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f7180 : │ │ │ │ ldr r3, [pc, #8] @ (1f718c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -232110,19 +232110,19 @@ │ │ │ │ cbz r0, 1f71f8 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cbnz r3, 1f71ec │ │ │ │ bl 261de0 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2b5200 │ │ │ │ + b.w 2b51ec │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2b5200 │ │ │ │ + b.w 2b51ec │ │ │ │ mov r0, r4 │ │ │ │ bl 1b8f48 │ │ │ │ bl 2165d0 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #123] @ 0x7b │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -232162,32 +232162,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ movs r0, #33 @ 0x21 │ │ │ │ blx 1619f8 <__prctl_time64@plt> │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 406338 │ │ │ │ + bl 406328 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ - bl 406338 │ │ │ │ + bl 406328 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 405e7c │ │ │ │ + bl 405e6c │ │ │ │ ldr r2, [pc, #52] @ (1f72b8 ) │ │ │ │ ldr r3, [pc, #40] @ (1f72ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 1f72a2 │ │ │ │ add.w r0, r4, #148 @ 0x94 │ │ │ │ add sp, #152 @ 0x98 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 406c84 │ │ │ │ + b.w 406c74 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r2, [r5, r5] │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ pli [r5, #4095] @ 0xfff │ │ │ │ @@ -232217,24 +232217,24 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 406ca8 │ │ │ │ + bl 406c98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 1f7326 │ │ │ │ ldr r0, [pc, #36] @ (1f732c ) │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ strh.w r2, [r3, #122] @ 0x7a │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 406470 │ │ │ │ + bl 406460 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1681ac │ │ │ │ bl 1f6cb4 │ │ │ │ nop │ │ │ │ @@ -232278,15 +232278,15 @@ │ │ │ │ nop │ │ │ │ ldrsb r4, [r2, r1] │ │ │ │ movs r5, r6 │ │ │ │ mov sl, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r5, r7} │ │ │ │ + stmia r7!, {r1, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f739c : │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #116] @ (1f7418 ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 1f73b4 │ │ │ │ @@ -232335,27 +232335,27 @@ │ │ │ │ blx 1625e0 <__fprintf_chk@plt+0x4> │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ strb r6, [r6, r7] │ │ │ │ movs r5, r6 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 1f73fc │ │ │ │ + blt.n 1f73dc │ │ │ │ movs r0, r6 │ │ │ │ - stmia r6!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f7428 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #116] @ 0x74 │ │ │ │ - bl 406470 │ │ │ │ + bl 406460 │ │ │ │ ldr r3, [pc, #48] @ (1f7470 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cbz r3, 1f7450 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -232403,35 +232403,35 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r3, #3] │ │ │ │ movs r5, r6 │ │ │ │ - blt.n 1f7548 │ │ │ │ + blt.n 1f7528 │ │ │ │ movs r0, r6 │ │ │ │ - stmia r6!, {r3, r6} │ │ │ │ + stmia r6!, {r3, r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r6!, {r5, r7} │ │ │ │ + stmia r6!, {r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f74d4 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - b.w 406ca8 │ │ │ │ + b.w 406c98 │ │ │ │ nop │ │ │ │ │ │ │ │ 001f74dc : │ │ │ │ ldr r3, [pc, #28] @ (1f74fc ) │ │ │ │ mrc 15, 0, r2, cr13, cr0, {3} │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [r2, r3] │ │ │ │ cbz r0, 1f74f0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - b.w 406ca8 │ │ │ │ + b.w 406c98 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb r2, [r0, #2] │ │ │ │ movs r5, r6 │ │ │ │ @@ -232481,25 +232481,25 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r8, fp │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bge.n 1f74c0 │ │ │ │ + bge.n 1f74a0 │ │ │ │ movs r0, r6 │ │ │ │ - stmia r5!, {r1, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bge.n 1f74a0 │ │ │ │ + bge.n 1f7680 │ │ │ │ movs r0, r6 │ │ │ │ - stmia r5!, {r2, r4, r7} │ │ │ │ + stmia r5!, {r2, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r3, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f7594 : │ │ │ │ b.w 1f6b48 │ │ │ │ │ │ │ │ 001f7598 : │ │ │ │ b.w 1f6b48 │ │ │ │ @@ -232507,18 +232507,18 @@ │ │ │ │ 001f759c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (1f75b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ blx 162688 │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f75bc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -232554,19 +232554,19 @@ │ │ │ │ blx 160584 │ │ │ │ strh r6, [r0, r7] │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ add r0, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 1f760c │ │ │ │ + bls.n 1f75ec │ │ │ │ movs r0, r6 │ │ │ │ - stmia r5!, {r3, r6, r7} │ │ │ │ + stmia r5!, {r3, r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f7628 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -232580,15 +232580,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (1f7698 ) │ │ │ │ bl 1f6b5c │ │ │ │ mov.w r2, #568 @ 0x238 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ ldr r3, [pc, #56] @ (1f769c ) │ │ │ │ ldr r2, [pc, #56] @ (1f76a0 ) │ │ │ │ ldr r1, [pc, #60] @ (1f76a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -232604,27 +232604,27 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #566 @ 0x236 │ │ │ │ blx 160584 │ │ │ │ bics r4, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r4!, {r1, r3, r5, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bls.n 1f75b8 │ │ │ │ + bls.n 1f7798 │ │ │ │ movs r0, r6 │ │ │ │ - stmia r4!, {r1, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r4!, {r4, r7} │ │ │ │ + stmia r4!, {r7} │ │ │ │ movs r5, r4 │ │ │ │ - bls.n 1f7790 │ │ │ │ + bls.n 1f7770 │ │ │ │ movs r0, r6 │ │ │ │ - stmia r5!, {r2, r4, r6} │ │ │ │ + stmia r5!, {r2, r6} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f76b4 : │ │ │ │ ldr r3, [pc, #32] @ (1f76d8 ) │ │ │ │ ldr r2, [pc, #36] @ (1f76dc ) │ │ │ │ add r3, pc │ │ │ │ push {lr} │ │ │ │ @@ -232641,15 +232641,15 @@ │ │ │ │ bx ip │ │ │ │ strh r0, [r4, r3] │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r5} │ │ │ │ + stmia r4!, {r1, r2, r3, r4} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f76e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -232679,66 +232679,66 @@ │ │ │ │ nop │ │ │ │ strh r0, [r3, r2] │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f7744 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #16] @ (1f7758 ) │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ strb.w r2, [r3, #121] @ 0x79 │ │ │ │ - b.w 406430 │ │ │ │ + b.w 406420 │ │ │ │ nop │ │ │ │ cmp r2, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 001f775c : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #16] @ (1f7770 ) │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ strb.w r2, [r3, #121] @ 0x79 │ │ │ │ - b.w 406430 │ │ │ │ + b.w 406420 │ │ │ │ nop │ │ │ │ cmp r2, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 001f7774 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 406ca8 │ │ │ │ + bl 406c98 │ │ │ │ cbz r0, 1f77b0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 406ca8 │ │ │ │ + bl 406c98 │ │ │ │ cbz r0, 1f77ec │ │ │ │ mov r0, r4 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ strh.w r3, [r4, #122] @ 0x7a │ │ │ │ bl 1669c8 │ │ │ │ ldr r0, [pc, #76] @ (1f77f0 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - b.w 406470 │ │ │ │ + b.w 406460 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ strb.w r3, [r4, #122] @ 0x7a │ │ │ │ - bl 406470 │ │ │ │ + bl 406460 │ │ │ │ ldr r3, [pc, #52] @ (1f77f4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cbz r3, 1f77ce │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -232764,15 +232764,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r0, #116] @ 0x74 │ │ │ │ strh.w r3, [r4, #122] @ 0x7a │ │ │ │ - bl 406470 │ │ │ │ + bl 406460 │ │ │ │ ldr r3, [pc, #44] @ (1f7844 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cbz r3, 1f7826 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -232794,15 +232794,15 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [pc, #152] @ (1f78f8 ) │ │ │ │ - bl 41b3b4 │ │ │ │ + bl 41b3a4 │ │ │ │ ldr r3, [pc, #152] @ (1f78fc ) │ │ │ │ add r6, pc │ │ │ │ ldr r5, [r6, r3] │ │ │ │ ldr r4, [r5, #0] │ │ │ │ cbz r4, 1f787a │ │ │ │ mov r0, r4 │ │ │ │ bl 1f7774 │ │ │ │ @@ -232834,15 +232834,15 @@ │ │ │ │ cbnz r4, 1f78c2 │ │ │ │ b.n 1f7888 │ │ │ │ blx r3 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1f7888 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 406470 │ │ │ │ + bl 406460 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f78b8 │ │ │ │ ldrb.w r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -232858,19 +232858,19 @@ │ │ │ │ b.w 1f75bc │ │ │ │ str r4, [r6, r4] │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r3, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r4} │ │ │ │ + stmia r2!, {r1} │ │ │ │ movs r5, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -232883,16 +232883,16 @@ │ │ │ │ add r5, pc │ │ │ │ cmp r0, #9 │ │ │ │ ite ne │ │ │ │ movne r0, r3 │ │ │ │ orreq.w r0, r3, #1 │ │ │ │ cbnz r0, 1f7968 │ │ │ │ mov r4, r0 │ │ │ │ - bl 31f71c │ │ │ │ - bl 3207d0 │ │ │ │ + bl 31f70c │ │ │ │ + bl 3207c0 │ │ │ │ ldr r3, [pc, #108] @ (1f79bc ) │ │ │ │ orrs r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1f7990 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ @@ -232911,45 +232911,45 @@ │ │ │ │ beq.n 1f79b0 │ │ │ │ mov r1, r6 │ │ │ │ movs r0, #0 │ │ │ │ bl 215d58 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 1f7944 │ │ │ │ - bl 3dad90 │ │ │ │ + bl 3dad80 │ │ │ │ b.n 1f7944 │ │ │ │ ldr r3, [pc, #48] @ (1f79c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f7956 │ │ │ │ ldr r3, [pc, #44] @ (1f79c8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f7956 │ │ │ │ ldr r0, [pc, #36] @ (1f79cc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1f7956 │ │ │ │ bl 1f7848 │ │ │ │ b.n 1f797c │ │ │ │ nop │ │ │ │ str r4, [r4, r1] │ │ │ │ movs r5, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r0, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r6} │ │ │ │ + stmia r2!, {r2, r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f79d0 : │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #11 │ │ │ │ b.n 1f7910 │ │ │ │ nop │ │ │ │ @@ -232967,15 +232967,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r1 │ │ │ │ - bl 41b3b4 │ │ │ │ + bl 41b3a4 │ │ │ │ ldr r3, [pc, #64] @ (1f7a4c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1f79f0 │ │ │ │ ldr r6, [pc, #60] @ (1f7a50 ) │ │ │ │ movs r5, #0 │ │ │ │ @@ -232983,15 +232983,15 @@ │ │ │ │ b.n 1f7a24 │ │ │ │ blx r3 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1f79f0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ strh.w r5, [r4, #122] @ 0x7a │ │ │ │ - bl 406470 │ │ │ │ + bl 406460 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f7a1a │ │ │ │ ldrb.w r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233012,39 +233012,39 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r0, #116] @ 0x74 │ │ │ │ strb.w r3, [r4, #122] @ 0x7a │ │ │ │ strb.w r3, [r4, #125] @ 0x7d │ │ │ │ - bl 406470 │ │ │ │ + bl 406460 │ │ │ │ ldr r3, [pc, #52] @ (1f7aac ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cbz r3, 1f7a9c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ bl 1f7628 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 406ce8 │ │ │ │ + bl 406cd8 │ │ │ │ ldr r0, [pc, #32] @ (1f7ab0 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ mov.w r1, #672 @ 0x2a0 │ │ │ │ b.w 1f75bc │ │ │ │ ldrb.w r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f7a82 │ │ │ │ mov r0, r4 │ │ │ │ bl 1f6c40 │ │ │ │ b.n 1f7a82 │ │ │ │ subs r7, #126 @ 0x7e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f7ab4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -233088,31 +233088,31 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, #38 @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bpl.n 1f7b40 │ │ │ │ + bmi.n 1f7b20 │ │ │ │ movs r0, r6 │ │ │ │ - stmia r0!, {r2, r4} │ │ │ │ + stmia r0!, {r2} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r1!, {r3, r4} │ │ │ │ + stmia r1!, {r3} │ │ │ │ movs r5, r4 │ │ │ │ - bmi.n 1f7b20 │ │ │ │ - movs r0, r6 │ │ │ │ - ittt │ │ │ │ - mov r5, r4 │ │ │ │ - stmia r1!, {r1, r2, r3, r5} │ │ │ │ - mov r5, r4 │ │ │ │ bmi.n 1f7b00 │ │ │ │ movs r0, r6 │ │ │ │ - it al │ │ │ │ + itee al │ │ │ │ moval r5, r4 │ │ │ │ - stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4} │ │ │ │ + mov r5, r4 │ │ │ │ + bmi.n 1f7ae0 │ │ │ │ + movs r0, r6 │ │ │ │ + it le │ │ │ │ + movle r5, r4 │ │ │ │ + stmia r0!, {r3, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f7b4c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -233132,46 +233132,46 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ subs r6, #152 @ 0x98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bmi.n 1f7c84 │ │ │ │ + bmi.n 1f7c64 │ │ │ │ movs r0, r6 │ │ │ │ - itte hi │ │ │ │ - movhi r5, r4 │ │ │ │ - stmiahi r0!, {r1, r2, r3, r6, r7} │ │ │ │ - movls r5, r4 │ │ │ │ + itet vc │ │ │ │ + movvc r5, r4 │ │ │ │ + stmiavs r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + movvc r5, r4 │ │ │ │ │ │ │ │ 001f7b94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r1, [pc, #180] @ (1f7c64 ) │ │ │ │ ldr r2, [pc, #184] @ (1f7c68 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ adds r1, #156 @ 0x9c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #176] @ (1f7c6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #176] @ (1f7c70 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ str r3, [r5, #100] @ 0x64 │ │ │ │ add r4, pc │ │ │ │ strb.w r6, [r5, #123] @ 0x7b │ │ │ │ - bl 4155f4 │ │ │ │ + bl 4155e4 │ │ │ │ strd r0, r1, [r5, #160] @ 0xa0 │ │ │ │ ldr.w r1, [r5, #604] @ 0x25c │ │ │ │ cbz r1, 1f7c36 │ │ │ │ ldr r6, [pc, #144] @ (1f7c74 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbz r3, 1f7c4a │ │ │ │ @@ -233217,35 +233217,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (1f7c8c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - bmi.n 1f7cec │ │ │ │ + bmi.n 1f7ccc │ │ │ │ movs r0, r6 │ │ │ │ - stmia r2!, {r6, r7} │ │ │ │ + stmia r2!, {r4, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r2, r4, r6} │ │ │ │ + ldmia r0!, {r2, r6} │ │ │ │ movs r3, r4 │ │ │ │ ldr r5, [pc, #816] @ (1f7fa4 ) │ │ │ │ movs r5, r6 │ │ │ │ subs r6, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - nop │ │ │ │ + bkpt 0x00f0 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r0!, {r1, r3, r4} │ │ │ │ + stmia r0!, {r1, r3} │ │ │ │ movs r5, r4 │ │ │ │ - bcc.n 1f7bc4 │ │ │ │ + bcc.n 1f7ba4 │ │ │ │ movs r0, r6 │ │ │ │ - stmia r0!, {r2, r3} │ │ │ │ - movs r5, r4 │ │ │ │ - bkpt 0x00a4 │ │ │ │ + itt │ │ │ │ + mov r5, r4 │ │ │ │ + bkpt 0x0094 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f7c90 : │ │ │ │ ldr r3, [pc, #32] @ (1f7cb4 ) │ │ │ │ mrc 15, 0, r2, cr13, cr0, {3} │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -233273,15 +233273,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ cbz r3, 1f7d16 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 406ca8 │ │ │ │ + bl 406c98 │ │ │ │ cbz r0, 1f7d16 │ │ │ │ bl 215bcc │ │ │ │ mov r0, r4 │ │ │ │ bl 215bf8 │ │ │ │ ldr r3, [pc, #56] @ (1f7d28 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ @@ -233343,28 +233343,28 @@ │ │ │ │ bl 215ae4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f7de6 │ │ │ │ subs r4, r4, r0 │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r3, [pc, #124] @ (1f7e04 ) │ │ │ │ ldr r2, [pc, #124] @ (1f7e08 ) │ │ │ │ ldr r1, [pc, #128] @ (1f7e0c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r7 │ │ │ │ bl 28ef60 │ │ │ │ - bl 3dade8 │ │ │ │ + bl 3dadd8 │ │ │ │ bl 1f86d8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2159d4 │ │ │ │ mov r1, r6 │ │ │ │ movs r0, #1 │ │ │ │ bl 215d58 │ │ │ │ ldr r3, [pc, #84] @ (1f7e10 ) │ │ │ │ @@ -233383,30 +233383,30 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 3dad90 │ │ │ │ - bl 3dade8 │ │ │ │ + bl 3dad80 │ │ │ │ + bl 3dadd8 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 1f7dbe │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ subs r4, #176 @ 0xb0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [pc, #328] @ (1f7f48 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 1f7ed8 │ │ │ │ + bcs.n 1f7eb8 │ │ │ │ movs r0, r6 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r6!, {r1, r7} │ │ │ │ + stmia r6!, {r1, r4, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ subs r4, #58 @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #856] @ (1f8170 ) │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001f7e18 : │ │ │ │ @@ -233461,16 +233461,16 @@ │ │ │ │ cmpne r0, #9 │ │ │ │ mov r0, r5 │ │ │ │ bne.n 1f7eaa │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1f7cb8 │ │ │ │ bl 2159d4 │ │ │ │ - bl 31f71c │ │ │ │ - bl 3207d0 │ │ │ │ + bl 31f70c │ │ │ │ + bl 3207c0 │ │ │ │ ldr r3, [pc, #64] @ (1f7ef8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1f7ed2 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ @@ -233488,26 +233488,26 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f7ec0 │ │ │ │ ldr r0, [pc, #28] @ (1f7f04 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f7ec0 │ │ │ │ ldr r3, [pc, #16] @ (1f7f08 ) │ │ │ │ movs r5, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, pc} │ │ │ │ + pop {r1, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f7f08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2968] @ 0xb98 │ │ │ │ @@ -233603,15 +233603,15 @@ │ │ │ │ ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #849 @ 0x351 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str.w r9, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 160790 │ │ │ │ ldr r2, [pc, #180] @ (1f80d4 ) │ │ │ │ ldr r3, [pc, #152] @ (1f80bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -233634,15 +233634,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (1f80e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1f8018 │ │ │ │ ldr r4, [pc, #116] @ (1f80e4 ) │ │ │ │ ldr r1, [pc, #120] @ (1f80e8 ) │ │ │ │ ldr r3, [pc, #120] @ (1f80ec ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #120] @ (1f80f0 ) │ │ │ │ @@ -233651,65 +233651,65 @@ │ │ │ │ ldr r1, [pc, #116] @ (1f80f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #833 @ 0x341 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1f801e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r2, #840 @ 0x348 │ │ │ │ ldr r3, [pc, #80] @ (1f80f8 ) │ │ │ │ ldr r1, [pc, #84] @ (1f80fc ) │ │ │ │ ldr r4, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40ba84 │ │ │ │ + bl 40ba74 │ │ │ │ b.n 1f801e │ │ │ │ nop │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #408] @ (1f825c ) │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r2, r6, #18 │ │ │ │ + lsrs r2, r4, #18 │ │ │ │ movs r4, r4 │ │ │ │ - pop {r2, r4, r6, r7} │ │ │ │ + pop {r2, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - cbnz r6, 1f8112 │ │ │ │ + revsh r6, r7 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r7, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r2, r3, r5, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ ldr r1, [pc, #472] @ (1f82b0 ) │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r7, {r2, r3, r4, r7} │ │ │ │ + ldmia r7, {r2, r3, r7} │ │ │ │ movs r0, r6 │ │ │ │ - pop {r1, r4, r7} │ │ │ │ + pop {r1, r7} │ │ │ │ movs r5, r4 │ │ │ │ - hlt 0x0020 │ │ │ │ + hlt 0x0010 │ │ │ │ movs r5, r4 │ │ │ │ - pop {r1, r4, r5} │ │ │ │ + pop {r1, r5} │ │ │ │ movs r5, r4 │ │ │ │ - pop {r6} │ │ │ │ + pop {r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r7!, {r3, r4, r5, r6} │ │ │ │ + ldmia r7!, {r3, r5, r6} │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r0, r7, #11 │ │ │ │ + lsrs r0, r5, #11 │ │ │ │ movs r4, r4 │ │ │ │ - rev16 r0, r7 │ │ │ │ + rev16 r0, r5 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r7!, {r1, r3, r6} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5} │ │ │ │ movs r0, r6 │ │ │ │ - rev16 r2, r2 │ │ │ │ + rev16 r2, r0 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f8100 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2992] @ 0xbb0 │ │ │ │ @@ -233781,15 +233781,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #885 @ 0x375 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 160790 │ │ │ │ ldr r2, [pc, #108] @ (1f8240 ) │ │ │ │ ldr r3, [pc, #84] @ (1f822c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -233813,46 +233813,46 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ movw r2, #875 @ 0x36b │ │ │ │ - bl 40ba84 │ │ │ │ + bl 40ba74 │ │ │ │ b.n 1f81d2 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [pc, #512] @ (1f842c ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #11 │ │ │ │ + lsrs r0, r1, #11 │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r6, {r6} │ │ │ │ + ldmia r6!, {r4, r5} │ │ │ │ movs r0, r6 │ │ │ │ - cbnz r4, 1f8288 │ │ │ │ + cbnz r4, 1f8284 │ │ │ │ movs r5, r4 │ │ │ │ - cbnz r0, 1f8250 │ │ │ │ + cbnz r0, 1f824c │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0x47c2 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xb8ee │ │ │ │ + @ instruction: 0xb8de │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f824c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 3854b0 │ │ │ │ - bl 2bc2f0 │ │ │ │ + bl 3854a0 │ │ │ │ + bl 2bc2e0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1ccf88 │ │ │ │ nop │ │ │ │ ldr r3, [pc, #20] @ (1f828c ) │ │ │ │ ldr r2, [pc, #24] @ (1f8290 ) │ │ │ │ @@ -234604,15 +234604,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ cbz r1, 1f8a0a │ │ │ │ - b.w 418c38 │ │ │ │ + b.w 418c28 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 1f74dc │ │ │ │ @@ -234780,15 +234780,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1f8b9a │ │ │ │ ldr r0, [pc, #88] @ (1f8c18 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1f8b9a │ │ │ │ ldr r3, [pc, #68] @ (1f8c10 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f8b50 │ │ │ │ ldr r3, [pc, #60] @ (1f8c14 ) │ │ │ │ @@ -234796,39 +234796,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f8b50 │ │ │ │ ldr r0, [pc, #56] @ (1f8c1c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1f8b50 │ │ │ │ subs r6, #176 @ 0xb0 │ │ │ │ movs r5, r6 │ │ │ │ - cbz r6, 1f8c3e │ │ │ │ + cbz r6, 1f8c3a │ │ │ │ movs r5, r4 │ │ │ │ cmp r7, #234 @ 0xea │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r4, 1f8c4c │ │ │ │ + cbz r4, 1f8c48 │ │ │ │ movs r5, r4 │ │ │ │ cmp r7, #214 @ 0xd6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #80] @ 0x50 │ │ │ │ + str r0, [r1, #80] @ 0x50 │ │ │ │ movs r7, r4 │ │ │ │ - uxth r0, r1 │ │ │ │ + sxtb r0, r7 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r6, r4 │ │ │ │ + sxtb r6, r2 │ │ │ │ movs r5, r4 │ │ │ │ - sxtb r0, r0 │ │ │ │ + sxth r0, r6 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f8c20 : │ │ │ │ cbz r0, 1f8c7e │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -234882,30 +234882,30 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #40] @ (1f8ccc ) │ │ │ │ ldr r0, [pc, #40] @ (1f8cd0 ) │ │ │ │ add r4, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4028bc │ │ │ │ + bl 4028ac │ │ │ │ bl 1f8c20 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f8caa │ │ │ │ ldr r0, [pc, #24] @ (1f8cd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4028bc │ │ │ │ + bl 4028ac │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1f8c20 │ │ │ │ nop │ │ │ │ add r6, r8 │ │ │ │ movs r4, r6 │ │ │ │ - cbz r0, 1f8cfe │ │ │ │ + cbz r0, 1f8cfa │ │ │ │ movs r5, r4 │ │ │ │ - cbz r4, 1f8cfc │ │ │ │ + cbz r4, 1f8cf8 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f8cd8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -234998,31 +234998,31 @@ │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r0, [pc, #668] @ (1f9064 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 406074 │ │ │ │ - bl 2bcc94 │ │ │ │ - bl 2b536c │ │ │ │ + b.w 406064 │ │ │ │ + bl 2bcc84 │ │ │ │ + bl 2b5358 │ │ │ │ ldr r1, [pc, #644] @ (1f9068 ) │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r1, #40] @ 0x28 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs.w ip, r3, sl │ │ │ │ it cc │ │ │ │ strdcc r9, sl, [r1, #40] @ 0x28 │ │ │ │ movw r1, #16960 @ 0x4240 │ │ │ │ movt r1, #15 │ │ │ │ itt cc │ │ │ │ movcc r2, r9 │ │ │ │ movcc r3, sl │ │ │ │ umull r0, r1, r0, r1 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ adds.w ip, r5, r5 │ │ │ │ strd r1, r0, [sp, #16] │ │ │ │ adc.w r1, r8, r8 │ │ │ │ adds.w ip, ip, r5 │ │ │ │ ldr.w r0, [r4, #744] @ 0x2e8 │ │ │ │ adc.w r1, r8, r1 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ @@ -235034,15 +235034,15 @@ │ │ │ │ adc.w r1, r1, lr │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr.w r5, [r4, #748] @ 0x2ec │ │ │ │ adc.w r1, r8, r1 │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd r5, r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ cmp r0, #51 @ 0x33 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 1f8f30 │ │ │ │ cmp r6, r9 │ │ │ │ sbcs.w r3, r7, sl │ │ │ │ bcc.w 1f8f86 │ │ │ │ subs.w ip, r6, r9 │ │ │ │ @@ -235056,32 +235056,32 @@ │ │ │ │ lsls r0, r6, #5 │ │ │ │ mov.w r7, lr, lsl #5 │ │ │ │ adds r0, r6, r0 │ │ │ │ orr.w r7, r7, r6, lsr #27 │ │ │ │ adc.w r7, lr, r7 │ │ │ │ adds.w r0, r0, ip │ │ │ │ adc.w r1, r1, r7 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ mul.w r3, r0, r3 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ umull r0, r1, r0, r8 │ │ │ │ add r1, r3 │ │ │ │ - bl 433770 │ │ │ │ + bl 433760 │ │ │ │ vmov d8, r0, r1 │ │ │ │ rsbs r0, r7, #100 @ 0x64 │ │ │ │ sbc.w r1, r6, r6, lsl #1 │ │ │ │ - bl 433770 │ │ │ │ + bl 433760 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vdiv.f64 d7, d8, d7 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 433c10 │ │ │ │ + bl 433c00 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r2, r3, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ sbc.w ip, r3, r1 │ │ │ │ ldr r3, [pc, #392] @ (1f906c ) │ │ │ │ ldr r5, [sp, #24] │ │ │ │ strd r2, ip, [r4, #744] @ 0x2e8 │ │ │ │ @@ -235150,39 +235150,39 @@ │ │ │ │ mov.w r0, ip, lsl #5 │ │ │ │ mov.w r1, lr, lsl #5 │ │ │ │ adds.w r0, ip, r0 │ │ │ │ orr.w r1, r1, ip, lsr #27 │ │ │ │ adc.w r1, lr, r1 │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r7, r1 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mul.w r3, r0, r5 │ │ │ │ mla r3, r1, r8, r3 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ umull r0, r1, r0, r8 │ │ │ │ add r1, r3 │ │ │ │ - bl 433770 │ │ │ │ + bl 433760 │ │ │ │ vmov d8, r0, r1 │ │ │ │ rsbs r0, r7, #100 @ 0x64 │ │ │ │ sbc.w r1, r6, r6, lsl #1 │ │ │ │ - bl 433770 │ │ │ │ + bl 433760 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vdiv.f64 d7, d8, d7 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 433c10 │ │ │ │ + bl 433c00 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adc.w ip, r3, r1 │ │ │ │ b.n 1f8ee0 │ │ │ │ mvn.w r2, #9 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adc.w ip, r3, r1 │ │ │ │ b.n 1f8ef2 │ │ │ │ ldr r3, [pc, #80] @ (1f9070 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -235197,37 +235197,37 @@ │ │ │ │ mov r3, r6 │ │ │ │ ldr.w r6, [r4, #708] @ 0x2c4 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #52] @ (1f9078 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrd r2, ip, [r4, #744] @ 0x2e8 │ │ │ │ b.n 1f8ef2 │ │ │ │ nop │ │ │ │ subs r4, #102 @ 0x66 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #240 @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - sub sp, #264 @ 0x108 │ │ │ │ + sub sp, #200 @ 0xc8 │ │ │ │ movs r5, r4 │ │ │ │ cmp r5, #108 @ 0x6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #82 @ 0x52 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #344 @ 0x158 │ │ │ │ + add r6, sp, #280 @ 0x118 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #244] @ (1f9184 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -235302,15 +235302,15 @@ │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 1f90dc │ │ │ │ ldr r1, [pc, #100] @ (1f91a0 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r0, [pc, #100] @ (1f91a4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r6, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (1f91a8 ) │ │ │ │ ldr r2, [pc, #60] @ (1f9188 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -235324,33 +235324,33 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ b.n 1f9148 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #4 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #252 @ 0xfc │ │ │ │ movs r5, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #130 @ 0x82 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, sp, #848 @ 0x350 │ │ │ │ + add r5, sp, #784 @ 0x310 │ │ │ │ movs r5, r4 │ │ │ │ cmp r2, #102 @ 0x66 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, sp, #296 @ 0x128 │ │ │ │ + add r5, sp, #232 @ 0xe8 │ │ │ │ movs r5, r4 │ │ │ │ cmp r1, #244 @ 0xf4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #76 @ 0x4c │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -235365,15 +235365,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 410768 │ │ │ │ + bl 410758 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #4 │ │ │ │ bl 2239a4 │ │ │ │ ldr r4, [pc, #260] @ (1f92ec ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldrb r6, [r3, #8] │ │ │ │ @@ -235444,15 +235444,15 @@ │ │ │ │ bl 231d90 │ │ │ │ b.n 1f9206 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 1f924c │ │ │ │ mov r1, r6 │ │ │ │ movs r0, #4 │ │ │ │ bl 2239a4 │ │ │ │ - bl 410a3c │ │ │ │ + bl 410a2c │ │ │ │ ldr r2, [pc, #88] @ (1f92fc ) │ │ │ │ ldr r3, [pc, #60] @ (1f92e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -235465,15 +235465,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ b.n 1f91e4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #214 @ 0xd6 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @@ -235483,15 +235483,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r1, #78 @ 0x4e │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r0, #226 @ 0xe2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #88 @ 0x58 │ │ │ │ + add r4, sp, #24 │ │ │ │ movs r5, r4 │ │ │ │ adds r6, #244 @ 0xf4 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001f9300 : │ │ │ │ ldr r3, [pc, #20] @ (1f9318 ) │ │ │ │ add r3, pc │ │ │ │ @@ -235529,27 +235529,27 @@ │ │ │ │ ldr r1, [pc, #40] @ (1f9378 ) │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r2, [pc, #40] @ (1f937c ) │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 4069b0 │ │ │ │ + bl 4069a0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ cmp r0, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, sp, #648 @ 0x288 │ │ │ │ + add r3, sp, #584 @ 0x248 │ │ │ │ movs r5, r4 │ │ │ │ mrc2 15, 2, pc, cr1, cr15, {7} │ │ │ │ │ │ │ │ 001f9380 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -235562,19 +235562,19 @@ │ │ │ │ ldr r3, [r5, #32] │ │ │ │ strb r2, [r3, #8] │ │ │ │ ldr r4, [pc, #60] @ (1f93dc ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ bl 1f7628 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ adds r0, #12 │ │ │ │ - bl 406ce8 │ │ │ │ + bl 406cd8 │ │ │ │ movs r1, #149 @ 0x95 │ │ │ │ mov r0, r4 │ │ │ │ bl 1f75bc │ │ │ │ ldr r3, [pc, #28] @ (1f93e0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #179 @ 0xb3 │ │ │ │ @@ -235583,35 +235583,35 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ movs r7, #158 @ 0x9e │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #0 │ │ │ │ movs r5, r6 │ │ │ │ - add r2, sp, #912 @ 0x390 │ │ │ │ + add r2, sp, #848 @ 0x350 │ │ │ │ movs r5, r4 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ ... │ │ │ │ │ │ │ │ 001f93e4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #80] @ (1f9448 ) │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r2, [pc, #80] @ (1f944c ) │ │ │ │ ldr r1, [pc, #80] @ (1f9450 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #68] @ (1f9454 ) │ │ │ │ movs r0, #16 │ │ │ │ ldr.w r5, [r3, #216] @ 0xd8 │ │ │ │ blx 16056c │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ @@ -235629,19 +235629,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - pop {r1, r2, r6, r7} │ │ │ │ + pop {r1, r2, r4, r5, r7} │ │ │ │ movs r0, r6 │ │ │ │ - add r2, sp, #496 @ 0x1f0 │ │ │ │ + add r2, sp, #432 @ 0x1b0 │ │ │ │ movs r3, r4 │ │ │ │ - add sp, #64 @ 0x40 │ │ │ │ + add sp, #0 │ │ │ │ movs r3, r4 │ │ │ │ movs r7, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 001f9458 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -235678,48 +235678,48 @@ │ │ │ │ add r0, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ adds r5, #4 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #928 @ 0x3a0 │ │ │ │ + add r1, sp, #864 @ 0x360 │ │ │ │ movs r5, r4 │ │ │ │ movs r6, #146 @ 0x92 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 001f94b8 : │ │ │ │ ldr r1, [pc, #12] @ (1f94c8 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r0, [pc, #12] @ (1f94cc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ nop │ │ │ │ - add r1, sp, #808 @ 0x328 │ │ │ │ + add r1, sp, #744 @ 0x2e8 │ │ │ │ movs r5, r4 │ │ │ │ movs r6, #116 @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 001f94d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #148] @ (1f9578 ) │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r2, [pc, #148] @ (1f957c ) │ │ │ │ ldr r1, [pc, #148] @ (1f9580 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r5, [pc, #136] @ (1f9584 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #12 │ │ │ │ add r5, pc │ │ │ │ ldr r6, [pc, #132] @ (1f9588 ) │ │ │ │ ldr.w r4, [r3, #216] @ 0xd8 │ │ │ │ blx 16056c │ │ │ │ @@ -235767,35 +235767,35 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f953e │ │ │ │ ldr r0, [pc, #52] @ (1f959c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ nop │ │ │ │ - cbnz r2, 1f95f2 │ │ │ │ + cbnz r2, 1f95ee │ │ │ │ movs r0, r6 │ │ │ │ - add r1, sp, #576 @ 0x240 │ │ │ │ + add r1, sp, #512 @ 0x200 │ │ │ │ movs r3, r4 │ │ │ │ - add r7, sp, #144 @ 0x90 │ │ │ │ + add r7, sp, #80 @ 0x50 │ │ │ │ movs r3, r4 │ │ │ │ movs r6, #54 @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, #136 @ 0x88 │ │ │ │ movs r5, r6 │ │ │ │ movs r6, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #616 @ 0x268 │ │ │ │ + add r1, sp, #552 @ 0x228 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f95a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -235830,27 +235830,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f95d4 │ │ │ │ ldr r0, [pc, #32] @ (1f9618 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ nop │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r3, #226 @ 0xe2 │ │ │ │ movs r5, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #320 @ 0x140 │ │ │ │ + add r1, sp, #256 @ 0x100 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f961c : │ │ │ │ ldr r3, [pc, #12] @ (1f962c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #28] │ │ │ │ subs r0, #0 │ │ │ │ @@ -235864,24 +235864,24 @@ │ │ │ │ 001f9630 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr.w ip, [pc, #60] @ 1f9684 │ │ │ │ ldr r2, [pc, #60] @ (1f9688 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (1f968c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cmp r4, #0 │ │ │ │ it lt │ │ │ │ movlt r0, #0 │ │ │ │ blt.n 1f9672 │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ cmp r0, r4 │ │ │ │ ite ls │ │ │ │ @@ -235890,19 +235890,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rev16 r4, r6 │ │ │ │ + rev16 r4, r4 │ │ │ │ movs r0, r6 │ │ │ │ - add r0, sp, #168 @ 0xa8 │ │ │ │ + add r0, sp, #104 @ 0x68 │ │ │ │ movs r3, r4 │ │ │ │ - add r5, sp, #752 @ 0x2f0 │ │ │ │ + add r5, sp, #688 @ 0x2b0 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 001f9690 : │ │ │ │ ldr r2, [pc, #92] @ (1f96f0 ) │ │ │ │ ldr r0, [pc, #96] @ (1f96f4 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ @@ -235934,23 +235934,23 @@ │ │ │ │ cbz r3, 1f96e2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1f8d18 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ nop │ │ │ │ adds r3, #4 │ │ │ │ movs r5, r6 │ │ │ │ movs r4, #158 @ 0x9e │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #768 @ (adr r7, 1f9a00 ) │ │ │ │ + add r7, pc, #704 @ (adr r7, 1f99c0 ) │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f9700 : │ │ │ │ cbz r0, 1f9716 │ │ │ │ ldr r3, [pc, #40] @ (1f972c ) │ │ │ │ mov.w r2, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -236042,51 +236042,51 @@ │ │ │ │ ldr.w r0, [r0, ip] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1f9760 │ │ │ │ ldr r0, [pc, #40] @ (1f980c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f9760 │ │ │ │ nop │ │ │ │ ... │ │ │ │ adds r2, #78 @ 0x4e │ │ │ │ movs r5, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r1, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #528 @ (adr r7, 1f9a20 ) │ │ │ │ + add r7, pc, #464 @ (adr r7, 1f99e0 ) │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f9810 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r3, [pc, #68] @ (1f9874 ) │ │ │ │ ldr r2, [pc, #72] @ (1f9878 ) │ │ │ │ ldr r1, [pc, #72] @ (1f987c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r5, [r0, #216] @ 0xd8 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 1f985e │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ @@ -236099,19 +236099,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0xb892 │ │ │ │ + @ instruction: 0xb882 │ │ │ │ movs r0, r6 │ │ │ │ - add r6, pc, #288 @ (adr r6, 1f999c ) │ │ │ │ + add r6, pc, #224 @ (adr r6, 1f995c ) │ │ │ │ movs r3, r4 │ │ │ │ - add r3, sp, #880 @ 0x370 │ │ │ │ + add r3, sp, #816 @ 0x330 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 001f9880 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -236152,17 +236152,17 @@ │ │ │ │ ldr r1, [pc, #100] @ (1f9944 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r0, [pc, #100] @ (1f9948 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r1, [pc, #84] @ (1f994c ) │ │ │ │ ldrd r2, r3, [r4, #744] @ 0x2e8 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 1f990e │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ @@ -236177,36 +236177,36 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1f9902 │ │ │ │ ldr r0, [pc, #52] @ (1f9958 ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r2, [r4, #744] @ 0x2e8 │ │ │ │ b.n 1f9902 │ │ │ │ adds r1, #6 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #816 @ (adr r5, 1f9c70 ) │ │ │ │ + add r5, pc, #752 @ (adr r5, 1f9c30 ) │ │ │ │ movs r5, r4 │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, pc, #664 @ (adr r5, 1f9be0 ) │ │ │ │ + add r5, pc, #600 @ (adr r5, 1f9ba0 ) │ │ │ │ movs r5, r4 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #496 @ (adr r6, 1f9b4c ) │ │ │ │ + add r6, pc, #432 @ (adr r6, 1f9b0c ) │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f995c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -236224,28 +236224,28 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 2bcc90 │ │ │ │ + bl 2bcc80 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f997c │ │ │ │ cbz r5, 1f99e2 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r3, [pc, #304] @ (1f9ad4 ) │ │ │ │ ldr r2, [pc, #304] @ (1f9ad8 ) │ │ │ │ ldr r1, [pc, #308] @ (1f9adc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cmp r6, #0 │ │ │ │ blt.n 1f99c2 │ │ │ │ ldr.w r3, [r0, #216] @ 0xd8 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 1f99e2 │ │ │ │ ldr r3, [pc, #284] @ (1f9ae0 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -236255,15 +236255,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 40b96c │ │ │ │ + b.w 40b95c │ │ │ │ bl 229070 │ │ │ │ cbnz r0, 1f9a34 │ │ │ │ ldr r0, [pc, #256] @ (1f9aec ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f997c │ │ │ │ @@ -236291,15 +236291,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (1f9afc ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r0, [pc, #216] @ (1f9b00 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ bl 22b774 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f99e8 │ │ │ │ bl 231084 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f99e8 │ │ │ │ ldr r3, [pc, #188] @ (1f9b04 ) │ │ │ │ @@ -236314,24 +236314,24 @@ │ │ │ │ ldr r1, [pc, #180] @ (1f9b10 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ b.n 1f99d8 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r4, [pc, #168] @ (1f9b14 ) │ │ │ │ ldr r2, [pc, #168] @ (1f9b18 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #168] @ (1f9b1c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r0, #216] @ 0xd8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 1f9a14 │ │ │ │ mov r4, r8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -236359,51 +236359,51 @@ │ │ │ │ bl 1f95a0 │ │ │ │ b.n 1f9a20 │ │ │ │ nop │ │ │ │ adds r0, #38 @ 0x26 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb71c │ │ │ │ + @ instruction: 0xb70c │ │ │ │ movs r0, r6 │ │ │ │ - add r4, pc, #840 @ (adr r4, 1f9e24 ) │ │ │ │ + add r4, pc, #776 @ (adr r4, 1f9de4 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #408 @ 0x198 │ │ │ │ + add r2, sp, #344 @ 0x158 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xb6fa │ │ │ │ + @ instruction: 0xb6ea │ │ │ │ movs r0, r6 │ │ │ │ - add r4, pc, #752 @ (adr r4, 1f9dd8 ) │ │ │ │ + add r4, pc, #688 @ (adr r4, 1f9d98 ) │ │ │ │ movs r5, r4 │ │ │ │ - add r6, pc, #16 @ (adr r6, 1f9afc ) │ │ │ │ + add r5, pc, #976 @ (adr r5, 1f9ebc ) │ │ │ │ movs r5, r4 │ │ │ │ movs r1, #74 @ 0x4a │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #560 @ (adr r4, 1f9d28 ) │ │ │ │ + add r4, pc, #496 @ (adr r4, 1f9ce8 ) │ │ │ │ movs r5, r4 │ │ │ │ movs r1, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, pc, #392 @ (adr r4, 1f9c88 ) │ │ │ │ + add r4, pc, #328 @ (adr r4, 1f9c48 ) │ │ │ │ movs r5, r4 │ │ │ │ movs r1, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #238 @ 0xee │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb66a │ │ │ │ + @ instruction: 0xb65a │ │ │ │ movs r0, r6 │ │ │ │ - add r5, pc, #608 @ (adr r5, 1f9d70 ) │ │ │ │ + add r5, pc, #544 @ (adr r5, 1f9d30 ) │ │ │ │ movs r5, r4 │ │ │ │ - add r4, pc, #160 @ (adr r4, 1f9bb4 ) │ │ │ │ + add r4, pc, #96 @ (adr r4, 1f9b74 ) │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xb652 │ │ │ │ + @ instruction: 0xb642 │ │ │ │ movs r0, r6 │ │ │ │ - add r4, pc, #32 @ (adr r4, 1f9b3c ) │ │ │ │ + add r3, pc, #992 @ (adr r3, 1f9efc ) │ │ │ │ movs r3, r4 │ │ │ │ - add r1, sp, #624 @ 0x270 │ │ │ │ + add r1, sp, #560 @ 0x230 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 001f9b20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -236417,15 +236417,15 @@ │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 3fca54 │ │ │ │ + bl 3fca44 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -236456,27 +236456,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #32] @ (1f9bd4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 1f9b8a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, #94 @ 0x5e │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #944 @ (adr r4, 1f9f80 ) │ │ │ │ + add r4, pc, #880 @ (adr r4, 1f9f40 ) │ │ │ │ movs r5, r4 │ │ │ │ cmp r6, #10 │ │ │ │ movs r5, r6 │ │ │ │ - add r4, pc, #552 @ (adr r4, 1f9e00 ) │ │ │ │ + add r4, pc, #488 @ (adr r4, 1f9dc0 ) │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f9bd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -236489,28 +236489,28 @@ │ │ │ │ mov r9, r7 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cbz r1, 1f9c54 │ │ │ │ mov sl, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2bcc90 │ │ │ │ + bl 2bcc80 │ │ │ │ cbz r0, 1f9c54 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 1f9c74 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r3, [pc, #336] @ (1f9d64 ) │ │ │ │ ldr r2, [pc, #336] @ (1f9d68 ) │ │ │ │ ldr r1, [pc, #340] @ (1f9d6c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cmp.w r8, #0 │ │ │ │ blt.n 1f9c34 │ │ │ │ ldr.w r3, [r0, #216] @ 0xd8 │ │ │ │ cmp r3, r8 │ │ │ │ bhi.n 1f9c74 │ │ │ │ ldr r3, [pc, #312] @ (1f9d70 ) │ │ │ │ mov r0, r9 │ │ │ │ @@ -236520,28 +236520,28 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movw r2, #521 @ 0x209 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 40b96c │ │ │ │ + b.w 40b95c │ │ │ │ ldr r3, [pc, #292] @ (1f9d7c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #292] @ (1f9d80 ) │ │ │ │ ldr r2, [pc, #296] @ (1f9d84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ movw r2, #515 @ 0x203 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 40b96c │ │ │ │ + b.w 40b95c │ │ │ │ bl 229070 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f9cfa │ │ │ │ orrs.w r3, r5, r6 │ │ │ │ beq.n 1f9d2c │ │ │ │ ldr r3, [pc, #260] @ (1f9d88 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -236553,24 +236553,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f9d40 │ │ │ │ cbnz r7, 1f9cd8 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r3, [pc, #240] @ (1f9d94 ) │ │ │ │ ldr r2, [pc, #240] @ (1f9d98 ) │ │ │ │ ldr r1, [pc, #244] @ (1f9d9c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r0, #216] @ 0xd8 │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 1f9ce6 │ │ │ │ mov r4, r7 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ @@ -236591,15 +236591,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (1f9da0 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r0, [pc, #184] @ (1f9da4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ bl 22b774 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1f9c7c │ │ │ │ bl 231084 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f9c7c │ │ │ │ ldr r3, [pc, #156] @ (1f9da8 ) │ │ │ │ @@ -236635,55 +236635,55 @@ │ │ │ │ beq.n 1f9c9e │ │ │ │ b.n 1f9cd8 │ │ │ │ nop │ │ │ │ cmp r5, #170 @ 0xaa │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r5, r7} │ │ │ │ + push {r2, r3, r4, r7} │ │ │ │ movs r0, r6 │ │ │ │ - add r2, pc, #392 @ (adr r2, 1f9ef4 ) │ │ │ │ + add r2, pc, #328 @ (adr r2, 1f9eb4 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r7, pc, #984 @ (adr r7, 1fa148 ) │ │ │ │ + add r7, pc, #920 @ (adr r7, 1fa108 ) │ │ │ │ movs r3, r4 │ │ │ │ - push {r3, r7} │ │ │ │ + push {r3, r4, r5, r6} │ │ │ │ movs r0, r6 │ │ │ │ - add r3, pc, #600 @ (adr r3, 1f9fd0 ) │ │ │ │ + add r3, pc, #536 @ (adr r3, 1f9f90 ) │ │ │ │ movs r5, r4 │ │ │ │ - add r2, pc, #272 @ (adr r2, 1f9e8c ) │ │ │ │ + add r2, pc, #208 @ (adr r2, 1f9e4c ) │ │ │ │ movs r5, r4 │ │ │ │ - push {r3, r5, r6} │ │ │ │ + push {r3, r4, r6} │ │ │ │ movs r0, r6 │ │ │ │ - add r2, pc, #168 @ (adr r2, 1f9e2c ) │ │ │ │ + add r2, pc, #104 @ (adr r2, 1f9dec ) │ │ │ │ movs r5, r4 │ │ │ │ - add r4, pc, #168 @ (adr r4, 1f9e30 ) │ │ │ │ + add r4, pc, #104 @ (adr r4, 1f9df0 ) │ │ │ │ movs r5, r4 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r4, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, pc, #992 @ (adr r1, 1fa174 ) │ │ │ │ + add r1, pc, #928 @ (adr r1, 1fa134 ) │ │ │ │ movs r5, r4 │ │ │ │ - push {r2, r3, r4} │ │ │ │ + push {r2, r3} │ │ │ │ movs r0, r6 │ │ │ │ - add r1, pc, #840 @ (adr r1, 1fa0e4 ) │ │ │ │ + add r1, pc, #776 @ (adr r1, 1fa0a4 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r7, pc, #408 @ (adr r7, 1f9f38 ) │ │ │ │ + add r7, pc, #344 @ (adr r7, 1f9ef8 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #624 @ (adr r1, 1fa014 ) │ │ │ │ + add r1, pc, #560 @ (adr r1, 1f9fd4 ) │ │ │ │ movs r5, r4 │ │ │ │ subs r6, r0, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r5, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r0, 1f9e1a │ │ │ │ + cbz r0, 1f9e16 │ │ │ │ movs r0, r6 │ │ │ │ - add r3, pc, #792 @ (adr r3, 1fa0cc ) │ │ │ │ + add r3, pc, #728 @ (adr r3, 1fa08c ) │ │ │ │ movs r5, r4 │ │ │ │ - add r1, pc, #400 @ (adr r1, 1f9f48 ) │ │ │ │ + add r1, pc, #336 @ (adr r1, 1f9f08 ) │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f9db8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -236696,23 +236696,23 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #156] @ (1f9e88 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 3fca54 │ │ │ │ + bl 3fca44 │ │ │ │ movs r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ blt.n 1f9e56 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -236754,33 +236754,33 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r7, r5, [sp, #8] │ │ │ │ movw r2, #558 @ 0x22e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 1f9e26 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #202 @ 0xca │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 1f9e9a │ │ │ │ + cbz r2, 1f9e96 │ │ │ │ movs r3, r5 │ │ │ │ - add r2, pc, #272 @ (adr r2, 1f9f9c ) │ │ │ │ + add r2, pc, #208 @ (adr r2, 1f9f5c ) │ │ │ │ movs r5, r4 │ │ │ │ cmp r3, #102 @ 0x66 │ │ │ │ movs r5, r6 │ │ │ │ - sxtb r6, r4 │ │ │ │ + sxtb r6, r2 │ │ │ │ movs r0, r6 │ │ │ │ - add r2, pc, #768 @ (adr r2, 1fa198 ) │ │ │ │ + add r2, pc, #704 @ (adr r2, 1fa158 ) │ │ │ │ movs r5, r4 │ │ │ │ - add r0, pc, #136 @ (adr r0, 1f9f24 ) │ │ │ │ + add r0, pc, #72 @ (adr r0, 1f9ee4 ) │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001f9e9c : │ │ │ │ ldr r3, [pc, #72] @ (1f9ee8 ) │ │ │ │ ldr r2, [pc, #76] @ (1f9eec ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -236860,30 +236860,30 @@ │ │ │ │ moveq r1, r0 │ │ │ │ beq.n 1f9fa0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (1f9fc4 ) │ │ │ │ mov r2, lr │ │ │ │ add r4, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2bcc94 │ │ │ │ - bl 2b536c │ │ │ │ + bl 2bcc84 │ │ │ │ + bl 2b5358 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ movw r1, #16960 @ 0x4240 │ │ │ │ movt r1, #15 │ │ │ │ ittt cc │ │ │ │ movcc r2, r6 │ │ │ │ movcc r3, r5 │ │ │ │ strdcc r6, r5, [r4, #40] @ 0x28 │ │ │ │ umull r0, r1, r0, r1 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -236925,39 +236925,39 @@ │ │ │ │ ldrd r6, r7, [r3] │ │ │ │ vldr d7, [r3, #16] │ │ │ │ mov r2, r6 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [r3, #8] │ │ │ │ mov r3, r7 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1f9ff8 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3c33d8 │ │ │ │ + b.w 3c33c8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #16] @ (1fa054 ) │ │ │ │ add r1, pc │ │ │ │ - b.w 385778 │ │ │ │ + b.w 385768 │ │ │ │ nop │ │ │ │ subs r6, r4, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, pc, #424 @ (adr r1, 1fa1fc ) │ │ │ │ + add r1, pc, #360 @ (adr r1, 1fa1bc ) │ │ │ │ movs r5, r4 │ │ │ │ - add r0, pc, #1008 @ (adr r0, 1fa448 ) │ │ │ │ + add r0, pc, #944 @ (adr r0, 1fa408 ) │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #16 │ │ │ │ @@ -236983,15 +236983,15 @@ │ │ │ │ bl 20d1ac │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 1fa074 │ │ │ │ add.w r0, r5, #64 @ 0x40 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 421c6c │ │ │ │ + b.w 421c5c │ │ │ │ stmdb sp!, {fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov ip, r1 │ │ │ │ mov fp, r0 │ │ │ │ @@ -237001,15 +237001,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, ip │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 314078 │ │ │ │ + bl 314068 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {fp, pc} │ │ │ │ @@ -237027,15 +237027,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, ip │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 3140c4 │ │ │ │ + bl 3140b4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {fp, pc} │ │ │ │ @@ -237144,24 +237144,24 @@ │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ cbz r2, 1fa264 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1fa2c6 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 314154 │ │ │ │ + b.w 314144 │ │ │ │ cbz r1, 1fa280 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 20cd74 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ - bl 418254 │ │ │ │ + bl 418244 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cbz r2, 1fa292 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ add sp, #12 │ │ │ │ @@ -237184,15 +237184,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1fa24e │ │ │ │ ldr r0, [pc, #48] @ (1fa2e8 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 1fa24e │ │ │ │ ldr r3, [pc, #36] @ (1fa2ec ) │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ ldr r1, [pc, #36] @ (1fa2f0 ) │ │ │ │ ldr r0, [pc, #36] @ (1fa2f4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -237203,21 +237203,21 @@ │ │ │ │ movs r5, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #912] @ 0x390 │ │ │ │ + ldr r6, [sp, #848] @ 0x350 │ │ │ │ movs r5, r4 │ │ │ │ - add r6, sp, #328 @ 0x148 │ │ │ │ + add r6, sp, #264 @ 0x108 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r6, [sp, #864] @ 0x360 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #932] @ (1fa6b0 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -237233,15 +237233,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr.w r5, [r9, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1fa5f4 │ │ │ │ - bl 41875c │ │ │ │ + bl 41874c │ │ │ │ cmp r0, r7 │ │ │ │ bne.w 1fa686 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #80] @ 0x50 │ │ │ │ adds r3, r3, r2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ @@ -237277,15 +237277,15 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ b.n 1fa3e2 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ - bl 4217bc │ │ │ │ + bl 4217ac │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #60] @ 0x3c │ │ │ │ adds r2, r6, r2 │ │ │ │ ldr r1, [r4, #28] │ │ │ │ adc.w r5, r5, r3 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r5, [r4, #60] @ 0x3c │ │ │ │ @@ -237404,15 +237404,15 @@ │ │ │ │ bl 20d1ac │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1fa59a │ │ │ │ ldr r6, [r4, #32] │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1fa5e8 │ │ │ │ ldrd r6, r1, [r4, #88] @ 0x58 │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r3, [pc, #440] @ (1fa6c4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldrd r0, r1, [r4, #40] @ 0x28 │ │ │ │ @@ -237448,28 +237448,28 @@ │ │ │ │ bl 1fa058 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r3, 1fa566 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ - bl 421c14 │ │ │ │ + bl 421c04 │ │ │ │ ldr r2, [pc, #348] @ (1fa6cc ) │ │ │ │ ldr r3, [pc, #320] @ (1fa6b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 1fa682 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #92 @ 0x5c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 417a78 │ │ │ │ + b.w 417a68 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ mov r9, fp │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1fa4f2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ @@ -237479,15 +237479,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (1fa6d0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [pc, #296] @ (1fa6d4 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 417cf0 │ │ │ │ + bl 417ce0 │ │ │ │ ldr r2, [pc, #288] @ (1fa6d8 ) │ │ │ │ ldr r3, [pc, #252] @ (1fa6b4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ str r0, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -237502,15 +237502,15 @@ │ │ │ │ b.w 20cc1c │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r8, [sp, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #32] │ │ │ │ b.n 1fa39e │ │ │ │ mul.w r1, r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4220a0 │ │ │ │ + bl 422090 │ │ │ │ b.n 1fa502 │ │ │ │ ldr r3, [pc, #228] @ (1fa6dc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fa334 │ │ │ │ ldr r3, [pc, #220] @ (1fa6e0 ) │ │ │ │ @@ -237518,15 +237518,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1fa334 │ │ │ │ ldr r0, [pc, #208] @ (1fa6e4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1fa334 │ │ │ │ ldr r3, [pc, #200] @ (1fa6e8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fa550 │ │ │ │ ldr r3, [pc, #180] @ (1fa6e0 ) │ │ │ │ @@ -237535,15 +237535,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1fa550 │ │ │ │ ldr r0, [pc, #180] @ (1fa6ec ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fa550 │ │ │ │ ldr r3, [pc, #164] @ (1fa6f0 ) │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #164] @ (1fa6f4 ) │ │ │ │ ldr r0, [pc, #164] @ (1fa6f8 ) │ │ │ │ @@ -237561,15 +237561,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fa5a0 │ │ │ │ ldr r0, [pc, #136] @ (1fa700 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1fa5a0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #124] @ (1fa704 ) │ │ │ │ movs r2, #123 @ 0x7b │ │ │ │ ldr r1, [pc, #124] @ (1fa708 ) │ │ │ │ ldr r0, [pc, #124] @ (1fa70c ) │ │ │ │ add r3, pc │ │ │ │ @@ -237598,64 +237598,64 @@ │ │ │ │ adds r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r3, #1020]! @ 0x3fc │ │ │ │ movs r4, #118 @ 0x76 │ │ │ │ movs r5, r6 │ │ │ │ movs r4, #38 @ 0x26 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [sp, #856] @ 0x358 │ │ │ │ + ldr r4, [sp, #792] @ 0x318 │ │ │ │ movs r5, r4 │ │ │ │ lsls r3, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #222 @ 0xde │ │ │ │ movs r5, r6 │ │ │ │ adds r4, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #840] @ 0x348 │ │ │ │ + ldr r3, [sp, #776] @ 0x308 │ │ │ │ movs r5, r4 │ │ │ │ lsrs r4, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r3, [sp, #888] @ 0x378 │ │ │ │ movs r5, r4 │ │ │ │ - add r2, sp, #824 @ 0x338 │ │ │ │ + add r2, sp, #760 @ 0x2f8 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r3, [sp, #400] @ 0x190 │ │ │ │ + ldr r3, [sp, #336] @ 0x150 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ movs r5, r4 │ │ │ │ subs r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r3, [sp, #888] @ 0x378 │ │ │ │ movs r5, r4 │ │ │ │ - add r2, sp, #584 @ 0x248 │ │ │ │ + add r2, sp, #520 @ 0x208 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r3, [sp, #384] @ 0x180 │ │ │ │ movs r5, r4 │ │ │ │ - add r2, sp, #504 @ 0x1f8 │ │ │ │ + add r2, sp, #440 @ 0x1b8 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r3, [sp, #864] @ 0x360 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ sub sp, #8 │ │ │ │ cbnz r1, 1fa74a │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ cbz r0, 1fa74a │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 418254 │ │ │ │ + bl 418244 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 1fa2f8 │ │ │ │ ldr r3, [pc, #20] @ (1fa760 ) │ │ │ │ @@ -237664,19 +237664,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1fa768 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, sp, #824 @ 0x338 │ │ │ │ + add r1, sp, #760 @ 0x2f8 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r2, [sp, #400] @ 0x190 │ │ │ │ + ldr r2, [sp, #336] @ 0x150 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [sp, #272] @ 0x110 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001fa76c : │ │ │ │ ldrb.w r1, [sp] │ │ │ │ vldr d7, [sp, #8] │ │ │ │ dmb ish │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -237708,15 +237708,15 @@ │ │ │ │ str r1, [r4, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ movs r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2c424c │ │ │ │ + b.w 2c423c │ │ │ │ nop │ │ │ │ │ │ │ │ 001fa7cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -237760,15 +237760,15 @@ │ │ │ │ 001fa83c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 16087c │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 162290 │ │ │ │ @@ -237784,25 +237784,25 @@ │ │ │ │ ldr r0, [pc, #168] @ (1fa928 ) │ │ │ │ mov r7, r2 │ │ │ │ ldr r4, [pc, #168] @ (1fa92c ) │ │ │ │ mov r8, r3 │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #52] @ 0x34 │ │ │ │ - bl 417a28 │ │ │ │ + bl 417a18 │ │ │ │ ldr r3, [pc, #156] @ (1fa930 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1fa8f4 │ │ │ │ movs r4, #0 │ │ │ │ str r5, [r6, #28] │ │ │ │ str r4, [r6, #24] │ │ │ │ - bl 41875c │ │ │ │ + bl 41874c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ strd r2, r3, [r6, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [r6, #32] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -237813,15 +237813,15 @@ │ │ │ │ str r0, [r6, #20] │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ movs r3, #0 │ │ │ │ str r4, [r6, #84] @ 0x54 │ │ │ │ strd r2, r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - bl 421754 │ │ │ │ + bl 421744 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r4 │ │ │ │ bl 1fa2f8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -237846,27 +237846,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #36] @ (1fa93c ) │ │ │ │ clz r3, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ lsrs r3, r3, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1fa89c │ │ │ │ cmp r0, #120 @ 0x78 │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #6 │ │ │ │ movs r5, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #608] @ 0x260 │ │ │ │ + ldr r1, [sp, #544] @ 0x220 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001fa940 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -237975,20 +237975,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r3 │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ - bl 315c9c │ │ │ │ + bl 315c8c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrd r2, r3, [r2, #16] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 30de4c │ │ │ │ + bl 30de3c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -238100,24 +238100,24 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r7 │ │ │ │ mov sl, r3 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ ldr r3, [pc, #256] @ (1faca8 ) │ │ │ │ mov.w r8, #20 │ │ │ │ ldr r2, [pc, #252] @ (1facac ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r0 │ │ │ │ str.w r3, [r0, #192] @ 0xc0 │ │ │ │ mla r0, r4, r8, r8 │ │ │ │ mul.w r8, r8, r4 │ │ │ │ blx 16056c │ │ │ │ mov r1, r9 │ │ │ │ @@ -238154,28 +238154,28 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #140] @ (1facb0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc │ │ │ │ bl 1ffd38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c38c0 │ │ │ │ + bl 2c38b0 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ cbz r7, 1fac98 │ │ │ │ ldr r0, [pc, #116] @ (1facb4 ) │ │ │ │ ldr r1, [r6, #28] │ │ │ │ add r0, pc │ │ │ │ blx 1605ec │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c6320 │ │ │ │ + bl 2c6310 │ │ │ │ mov r0, r8 │ │ │ │ blx 16087c │ │ │ │ ldrb.w r3, [r6, #32] │ │ │ │ cbnz r3, 1fac90 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add.w r2, sl, r5 │ │ │ │ movs r3, #0 │ │ │ │ @@ -238195,33 +238195,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 2042f4 │ │ │ │ b.n 1fac5e │ │ │ │ ldr r0, [pc, #28] @ (1facb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2c0150 │ │ │ │ + bl 2c0140 │ │ │ │ mov r7, r0 │ │ │ │ b.n 1fac3c │ │ │ │ - str r7, [sp, #304] @ 0x130 │ │ │ │ + str r7, [sp, #240] @ 0xf0 │ │ │ │ movs r5, r4 │ │ │ │ - add r5, pc, #688 @ (adr r5, 1faf5c ) │ │ │ │ + add r5, pc, #624 @ (adr r5, 1faf1c ) │ │ │ │ movs r0, r6 │ │ │ │ - str r7, [sp, #304] @ 0x130 │ │ │ │ + str r7, [sp, #240] @ 0xf0 │ │ │ │ movs r5, r4 │ │ │ │ movs r4, #222 @ 0xde │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [sp, #832] @ 0x340 │ │ │ │ + str r6, [sp, #768] @ 0x300 │ │ │ │ movs r5, r4 │ │ │ │ - muls r2, r1 │ │ │ │ + orrs r2, r7 │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #8] @ (1facc8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #48 @ 0x30 │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ nop │ │ │ │ movs r4, #70 @ 0x46 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -238230,28 +238230,28 @@ │ │ │ │ ldr r2, [pc, #44] @ (1fad10 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (1fad14 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #24 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr.w r0, [r4, #196] @ 0xc4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 160878 │ │ │ │ nop │ │ │ │ - add r4, pc, #472 @ (adr r4, 1faee8 ) │ │ │ │ + add r4, pc, #408 @ (adr r4, 1faea8 ) │ │ │ │ movs r0, r6 │ │ │ │ - str r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [sp, #32] │ │ │ │ movs r5, r4 │ │ │ │ - str r5, [sp, #984] @ 0x3d8 │ │ │ │ + str r5, [sp, #920] @ 0x398 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ movs r4, #1 │ │ │ │ @@ -238520,15 +238520,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1faf86 │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r0, [pc, #48] @ (1fb014 ) │ │ │ │ ldrb.w r3, [sp, #31] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 1faf86 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -238539,15 +238539,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001fb018 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -238619,15 +238619,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fb04e │ │ │ │ ldr r0, [pc, #48] @ (1fb0f8 ) │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #119 @ 0x77 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1fb04e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ adds r2, r5, r5 │ │ │ │ movs r5, r6 │ │ │ │ adds r2, r4, r5 │ │ │ │ movs r5, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ @@ -238638,15 +238638,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, r4 │ │ │ │ movs r5, r6 │ │ │ │ adds r4, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #304] @ 0x130 │ │ │ │ + str r2, [sp, #240] @ 0xf0 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001fb0fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -238718,15 +238718,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fb130 │ │ │ │ ldr r0, [pc, #48] @ (1fb1d8 ) │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1fb130 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ adds r6, r0, r2 │ │ │ │ movs r5, r6 │ │ │ │ adds r0, r0, r2 │ │ │ │ movs r5, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ @@ -238737,15 +238737,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r0 │ │ │ │ movs r5, r6 │ │ │ │ adds r4, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #432] @ 0x1b0 │ │ │ │ + str r1, [sp, #368] @ 0x170 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001fb1dc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -238768,15 +238768,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ strd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 1fb23e │ │ │ │ ldr r3, [pc, #352] @ (1fb394 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -238814,15 +238814,15 @@ │ │ │ │ add.w r1, sp, #63 @ 0x3f │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #8] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 20bfac │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fb366 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 1fb2e8 │ │ │ │ ldr r2, [pc, #232] @ (1fb39c ) │ │ │ │ @@ -238856,15 +238856,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1fb2b2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #164] @ (1fb3a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 1fb2b2 │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 1fb322 │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 1fb322 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ @@ -238893,15 +238893,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1fb2c0 │ │ │ │ ldr r0, [pc, #92] @ (1fb3b0 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrb.w r3, [sp, #63] @ 0x3f │ │ │ │ b.n 1fb2c0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (1fb3b4 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #76] @ (1fb3b8 ) │ │ │ │ ldr r0, [pc, #76] @ (1fb3bc ) │ │ │ │ @@ -238932,21 +238932,21 @@ │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #62] @ 0x3e │ │ │ │ + ldrh r2, [r2, #62] @ 0x3e │ │ │ │ movs r5, r4 │ │ │ │ - ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r5, [sp, #888] @ 0x378 │ │ │ │ movs r0, r6 │ │ │ │ - bics r0, r5 │ │ │ │ + bics r0, r3 │ │ │ │ movs r4, r4 │ │ │ │ - bics r4, r7 │ │ │ │ + bics r4, r5 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 001fb3c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -238970,15 +238970,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 1fb426 │ │ │ │ ldr r3, [pc, #360] @ (1fb584 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -239016,15 +239016,15 @@ │ │ │ │ vldr d7, [pc, #248] @ 1fb570 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 20bfac │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fb558 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 1fb4dc │ │ │ │ bl 168638 │ │ │ │ @@ -239062,15 +239062,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1fb49a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #160] @ (1fb594 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 1fb49a │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ cbz r3, 1fb518 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cbz r3, 1fb518 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr.w r0, [r8, #32] │ │ │ │ @@ -239098,15 +239098,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fb4b2 │ │ │ │ ldr r0, [pc, #88] @ (1fb5a0 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #119 @ 0x77 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1fb4b2 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (1fb5a4 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (1fb5a8 ) │ │ │ │ ldr r0, [pc, #76] @ (1fb5ac ) │ │ │ │ add r3, pc │ │ │ │ @@ -239135,21 +239135,21 @@ │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #46] @ 0x2e │ │ │ │ + ldrh r4, [r3, #46] @ 0x2e │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ movs r0, r6 │ │ │ │ - sbcs r6, r6 │ │ │ │ + sbcs r6, r4 │ │ │ │ movs r4, r4 │ │ │ │ - rors r2, r1 │ │ │ │ + sbcs r2, r7 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 001fb5b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -239173,15 +239173,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 1fb612 │ │ │ │ ldr r3, [pc, #348] @ (1fb764 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -239219,15 +239219,15 @@ │ │ │ │ vldr d7, [pc, #240] @ 1fb750 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 20bfac │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fb73a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 1fb6c0 │ │ │ │ bl 168638 │ │ │ │ @@ -239264,15 +239264,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1fb684 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #156] @ (1fb774 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 1fb684 │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 1fb6f8 │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 1fb6f8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ @@ -239302,15 +239302,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fb698 │ │ │ │ ldr r0, [pc, #88] @ (1fb780 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1fb698 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (1fb784 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (1fb788 ) │ │ │ │ ldr r0, [pc, #72] @ (1fb78c ) │ │ │ │ add r3, pc │ │ │ │ @@ -239339,21 +239339,21 @@ │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #32] │ │ │ │ + ldrh r2, [r7, #30] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ movs r0, r6 │ │ │ │ - subs r7, #212 @ 0xd4 │ │ │ │ + subs r7, #196 @ 0xc4 │ │ │ │ movs r4, r4 │ │ │ │ - subs r7, #232 @ 0xe8 │ │ │ │ + subs r7, #216 @ 0xd8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 001fb790 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -239405,17 +239405,17 @@ │ │ │ │ mov r6, r0 │ │ │ │ cbz r3, 1fb826 │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ ldr.w r0, [r3, r5, lsl #2] │ │ │ │ adds r5, #1 │ │ │ │ sub.w r4, r0, #24 │ │ │ │ - bl 2c38c0 │ │ │ │ + bl 2c38b0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 1fb80a │ │ │ │ ldr r0, [r6, #20] │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 160878 │ │ │ │ │ │ │ │ @@ -239497,19 +239497,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1fb904 ) │ │ │ │ ldr r0, [pc, #20] @ (1fb908 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r0, [sp, #352] @ 0x160 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r2, [r1, #16] │ │ │ │ + ldrh r2, [r7, #14] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r3, #18] │ │ │ │ + ldrh r6, [r1, #18] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001fb90c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -239633,15 +239633,15 @@ │ │ │ │ ldrd r3, r1, [r1] │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1fba48 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ asrs r6, r2, #29 │ │ │ │ movs r4, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -239649,15 +239649,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (1fbab4 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #80] @ (1fbab8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #68] @ (1fbabc ) │ │ │ │ ldr r3, [pc, #72] @ (1fbac0 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [pc, #72] @ 1fbac4 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ @@ -239675,19 +239675,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r7, [sp, #200] @ 0xc8 │ │ │ │ + str r7, [sp, #136] @ 0x88 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r0, [r1, #8] │ │ │ │ + ldrh r0, [r7, #6] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r3, #8] │ │ │ │ + ldrh r6, [r1, #8] │ │ │ │ movs r5, r4 │ │ │ │ lsls r1, r1, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -239734,25 +239734,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (1fbb4c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - str r6, [sp, #536] @ 0x218 │ │ │ │ + str r6, [sp, #472] @ 0x1d8 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r4, [r5, #4] │ │ │ │ + ldrh r4, [r3, #4] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r1, #4] │ │ │ │ + ldrh r0, [r7, #2] │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [sp, #440] @ 0x1b8 │ │ │ │ + str r6, [sp, #376] @ 0x178 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r4, [r5, #4] │ │ │ │ + ldrh r4, [r3, #4] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r6, #2] │ │ │ │ + ldrh r0, [r4, #2] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -239770,30 +239770,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr.w r2, [fp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 1fbd06 │ │ │ │ mov r5, r0 │ │ │ │ bl 1fbad4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldrd r0, r1, [fp, #24] │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r1, r0, [r5, #24] │ │ │ │ - bl 40adbc │ │ │ │ + bl 40adac │ │ │ │ ldr.w lr, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, lr │ │ │ │ bcs.n 1fbc72 │ │ │ │ vldr d8, [pc, #340] @ 1fbd20 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ @@ -239803,15 +239803,15 @@ │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ stmia.w r7, {r0, r1, r2, r3} │ │ │ │ mov r1, lr │ │ │ │ adds r2, r4, #1 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 40ad04 │ │ │ │ + bl 40acf4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r3, r9, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #32] │ │ │ │ adds.w fp, r3, r2 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov.w r7, #0 │ │ │ │ @@ -239886,62 +239886,62 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ vstr d8, [sp, #32] │ │ │ │ blx r3 │ │ │ │ cbnz r0, 1fbce8 │ │ │ │ ldrd r1, r0, [r5, #24] │ │ │ │ add.w r2, r8, #1 │ │ │ │ - bl 40adbc │ │ │ │ + bl 40adac │ │ │ │ ldr.w lr, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, r0 │ │ │ │ bhi.w 1fbbd2 │ │ │ │ b.n 1fbc72 │ │ │ │ mov r4, r0 │ │ │ │ negs r0, r0 │ │ │ │ blx 160be8 │ │ │ │ ldr r1, [pc, #76] @ (1fbd40 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (1fbd44 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1fbc74 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r5, [pc, #64] @ (1fbd48 ) │ │ │ │ add.w r3, r4, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #60] @ (1fbd4c ) │ │ │ │ movs r2, #254 @ 0xfe │ │ │ │ add r5, pc │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str r6, [sp, #176] @ 0xb0 │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r6, [r7, #4] │ │ │ │ + ldrh r6, [r5, #4] │ │ │ │ movs r5, r4 │ │ │ │ lsrs r0, r4, #24 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #4] │ │ │ │ + ldrh r2, [r7, #2] │ │ │ │ movs r5, r4 │ │ │ │ lsrs r0, r4, #20 │ │ │ │ movs r5, r6 │ │ │ │ - str r4, [sp, #648] @ 0x288 │ │ │ │ + str r4, [sp, #584] @ 0x248 │ │ │ │ movs r0, r6 │ │ │ │ - strh r4, [r6, #58] @ 0x3a │ │ │ │ + strh r4, [r4, #58] @ 0x3a │ │ │ │ movs r5, r4 │ │ │ │ - strh r0, [r7, #56] @ 0x38 │ │ │ │ + strh r0, [r5, #56] @ 0x38 │ │ │ │ movs r5, r4 │ │ │ │ - strh r4, [r1, #52] @ 0x34 │ │ │ │ + strh r4, [r7, #50] @ 0x32 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #348] @ (1fbec0 ) │ │ │ │ @@ -240250,30 +240250,30 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #48] @ (1fc090 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r0, #32] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r1, [sp, #232] @ 0xe8 │ │ │ │ + str r1, [sp, #168] @ 0xa8 │ │ │ │ movs r0, r6 │ │ │ │ - strh r0, [r6, #28] │ │ │ │ + strh r0, [r4, #28] │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r1, #30] │ │ │ │ + strh r2, [r7, #28] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -240288,18 +240288,18 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ bl 1fbad4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldrd r0, r1, [fp, #24] │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r1, r0, [r5, #24] │ │ │ │ - bl 40ad04 │ │ │ │ + bl 40acf4 │ │ │ │ ldr.w lr, [r5, #24] │ │ │ │ cmp r0, lr │ │ │ │ bcs.n 1fc190 │ │ │ │ mov r4, r0 │ │ │ │ vldr d8, [pc, #316] @ 1fc228 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ @@ -240309,15 +240309,15 @@ │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ stmia.w r7, {r0, r1, r2, r3} │ │ │ │ mov r1, lr │ │ │ │ adds r2, r4, #1 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 40adbc │ │ │ │ + bl 40adac │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r3, r9, [sp, #40] @ 0x28 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ adds.w fp, r3, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov.w r7, #0 │ │ │ │ @@ -240392,43 +240392,43 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ vstr d8, [sp, #24] │ │ │ │ blx r3 │ │ │ │ cbnz r0, 1fc206 │ │ │ │ ldrd r1, r0, [r5, #24] │ │ │ │ add.w r2, r8, #1 │ │ │ │ - bl 40ad04 │ │ │ │ + bl 40acf4 │ │ │ │ ldr.w lr, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, r0 │ │ │ │ bhi.w 1fc0f0 │ │ │ │ b.n 1fc190 │ │ │ │ mov r4, r0 │ │ │ │ negs r0, r0 │ │ │ │ blx 160be8 │ │ │ │ ldr r1, [pc, #44] @ (1fc23c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (1fc240 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #196 @ 0xc4 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 1fc192 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsrs r2, r4, #3 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r0, #32 │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r4, [r0, #60] @ 0x3c │ │ │ │ + ldrh r4, [r6, #58] @ 0x3a │ │ │ │ movs r0, r6 │ │ │ │ - strh r6, [r2, #18] │ │ │ │ + strh r6, [r0, #18] │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (1fc2a4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -240437,15 +240437,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (1fc2ac ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 1fc28c │ │ │ │ bl 1fbad4 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -240460,23 +240460,23 @@ │ │ │ │ movs r2, #165 @ 0xa5 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - ldrh r4, [r7, #56] @ 0x38 │ │ │ │ + ldrh r4, [r5, #56] @ 0x38 │ │ │ │ movs r0, r6 │ │ │ │ - strh r2, [r6, #12] │ │ │ │ + strh r2, [r4, #12] │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r1, #14] │ │ │ │ + strh r2, [r7, #12] │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r1, #8] │ │ │ │ + strh r2, [r7, #6] │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r0, #16] │ │ │ │ + strh r2, [r6, #14] │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #132] @ (1fc350 ) │ │ │ │ @@ -240494,15 +240494,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ strd r7, r6, [sp, #12] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 1fc336 │ │ │ │ ldr r3, [pc, #92] @ (1fc364 ) │ │ │ │ @@ -240536,26 +240536,26 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r1, #27 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #52] @ 0x34 │ │ │ │ + ldrh r6, [r5, #52] @ 0x34 │ │ │ │ movs r0, r6 │ │ │ │ - strh r2, [r2, #10] │ │ │ │ + strh r2, [r0, #10] │ │ │ │ movs r5, r4 │ │ │ │ - strh r0, [r5, #8] │ │ │ │ + strh r0, [r3, #8] │ │ │ │ movs r5, r4 │ │ │ │ bl 124366 │ │ │ │ lsls r4, r0, #26 │ │ │ │ movs r5, r6 │ │ │ │ - strh r0, [r1, #8] │ │ │ │ + strh r0, [r7, #6] │ │ │ │ movs r5, r4 │ │ │ │ - strh r4, [r3, #2] │ │ │ │ + strh r4, [r1, #2] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #128] @ (1fc408 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -240564,58 +240564,58 @@ │ │ │ │ ldr r1, [pc, #128] @ (1fc410 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #28 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r7, r0 │ │ │ │ bl 1fbad4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldrd r0, r1, [r5, #24] │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ ldrd r3, ip, [r5, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrd r0, r1, [r5] │ │ │ │ orrs.w r3, r3, ip │ │ │ │ bne.n 1fc402 │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ adds r3, r0, r6 │ │ │ │ adc.w r4, r1, r8 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ subs r5, r3, #1 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ adc.w r4, r4, #4294967295 @ 0xffffffff │ │ │ │ - bl 40adbc │ │ │ │ + bl 40adac │ │ │ │ cmp r5, r0 │ │ │ │ sbcs.w r4, r4, #0 │ │ │ │ ite cc │ │ │ │ movcc r0, #1 │ │ │ │ movcs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1631d4 │ │ │ │ nop │ │ │ │ - ldrh r2, [r1, #48] @ 0x30 │ │ │ │ + ldrh r2, [r7, #46] @ 0x2e │ │ │ │ movs r0, r6 │ │ │ │ - strh r4, [r0, #4] │ │ │ │ + strh r4, [r6, #2] │ │ │ │ movs r5, r4 │ │ │ │ - strh r4, [r3, #4] │ │ │ │ + strh r4, [r1, #4] │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #156] @ (1fc4c0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -240625,15 +240625,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #152] @ (1fc4c8 ) │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 1fc48c │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ @@ -240675,31 +240675,31 @@ │ │ │ │ blx 160be8 │ │ │ │ ldr r3, [pc, #44] @ (1fc4d8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (1fc4dc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #336 @ 0x150 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ - ldrh r4, [r5, #42] @ 0x2a │ │ │ │ + ldrh r4, [r3, #42] @ 0x2a │ │ │ │ movs r0, r6 │ │ │ │ - ldrb r0, [r4, #31] │ │ │ │ + ldrb r0, [r2, #31] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r7, #31] │ │ │ │ + ldrb r0, [r5, #31] │ │ │ │ movs r5, r4 │ │ │ │ bl fff8e4ce <__bss_end__@@Base+0xff96f35e> │ │ │ │ - ldrb r2, [r6, #30] │ │ │ │ + ldrb r2, [r4, #30] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r6, [r0, #28] │ │ │ │ + ldrb r6, [r6, #27] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r2, [r5, #38] @ 0x26 │ │ │ │ + ldrh r2, [r3, #38] @ 0x26 │ │ │ │ movs r0, r6 │ │ │ │ - strh r0, [r1, #0] │ │ │ │ + ldrb r0, [r7, #31] │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ (1fc5b4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -240708,15 +240708,15 @@ │ │ │ │ ldr r1, [pc, #196] @ (1fc5bc ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w ip, [r4, #12] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 1fc59e │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr.w r2, [ip, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r2, r3 │ │ │ │ @@ -240757,15 +240757,15 @@ │ │ │ │ beq.n 1fc52c │ │ │ │ negs r0, r0 │ │ │ │ blx 160be8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (1fc5c4 ) │ │ │ │ add.w r1, r5, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r4, [pc, #60] @ (1fc5c8 ) │ │ │ │ add.w r3, r5, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #60] @ (1fc5cc ) │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ add r4, pc │ │ │ │ @@ -240778,30 +240778,30 @@ │ │ │ │ ldr r1, [pc, #44] @ (1fc5d4 ) │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ add r4, pc │ │ │ │ mov r0, ip │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - ldrh r0, [r4, #36] @ 0x24 │ │ │ │ + ldrh r0, [r2, #36] @ 0x24 │ │ │ │ movs r0, r6 │ │ │ │ - ldrb r6, [r2, #28] │ │ │ │ + ldrb r6, [r0, #28] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r6, [r5, #28] │ │ │ │ + ldrb r6, [r3, #28] │ │ │ │ movs r5, r4 │ │ │ │ bl ffea25c2 <__bss_end__@@Base+0xff883452> │ │ │ │ - ldrb r4, [r4, #30] │ │ │ │ + ldrb r4, [r2, #30] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r2, #29] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r2, [r1, #24] │ │ │ │ + ldrb r2, [r7, #23] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r0, #29] │ │ │ │ + ldrb r0, [r6, #28] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r4, [r6, #23] │ │ │ │ + ldrb r4, [r4, #23] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001fc5d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -240821,46 +240821,46 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 1fbad4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ ldrd r1, r0, [r6, #24] │ │ │ │ - bl 40ad04 │ │ │ │ + bl 40acf4 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldrd r1, r0, [r6, #24] │ │ │ │ - bl 40adbc │ │ │ │ + bl 40adac │ │ │ │ ldr r3, [r6, #20] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1fc90e │ │ │ │ bl 2004f8 │ │ │ │ strd r0, r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ bl 1fbad4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 1fc698 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ ldrd r9, r0, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 1fc698 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ adds.w r1, sl, r0 │ │ │ │ adc.w r2, r9, fp │ │ │ │ cmp r3, r1 │ │ │ │ @@ -240881,28 +240881,28 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #652] @ (1fc930 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ add.w r1, r1, #464 @ 0x1d0 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mvn.w r0, #21 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r5 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ ldr r3, [pc, #600] @ (1fc934 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add.w r9, r0, r5 │ │ │ │ add.w r1, r9, #4294967295 @ 0xffffffff │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -240928,15 +240928,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1fc80c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1fc8aa │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ - bl 40a67c │ │ │ │ + bl 40a66c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, sl │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -240946,15 +240946,15 @@ │ │ │ │ bne.w 1fc896 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r1 │ │ │ │ bhi.n 1fc6fa │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ - bl 40a4e0 │ │ │ │ + bl 40a4d0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, sl │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ @@ -241062,15 +241062,15 @@ │ │ │ │ ldr r0, [pc, #220] @ (1fc948 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fc830 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, r1 │ │ │ │ bhi.w 1fc6fa │ │ │ │ @@ -241141,82 +241141,82 @@ │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ blx 160584 │ │ │ │ lsls r0, r4, #14 │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r4, [r6, #22] │ │ │ │ + ldrh r4, [r4, #22] │ │ │ │ movs r0, r6 │ │ │ │ - ldrb r0, [r1, #27] │ │ │ │ + ldrb r0, [r7, #26] │ │ │ │ movs r5, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #20] │ │ │ │ + ldrb r2, [r4, #20] │ │ │ │ movs r5, r4 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #20] │ │ │ │ + ldrb r2, [r6, #19] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r4, [r6, #20] │ │ │ │ + ldrb r4, [r4, #20] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r2, [r7, #18] │ │ │ │ + ldrb r2, [r5, #18] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r0, #18] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r1, #18] │ │ │ │ + ldrb r0, [r7, #17] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r2, [r6, #17] │ │ │ │ + ldrb r2, [r4, #17] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r4, [r7, #17] │ │ │ │ + ldrb r4, [r5, #17] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r5, #17] │ │ │ │ + ldrb r0, [r3, #17] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r2, [r1, #17] │ │ │ │ + ldrb r2, [r7, #16] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r0, #4] │ │ │ │ + ldrh r4, [r6, #2] │ │ │ │ movs r0, r6 │ │ │ │ - strh r2, [r1, #56] @ 0x38 │ │ │ │ + strh r2, [r7, #54] @ 0x36 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r2, [r0, #10] │ │ │ │ + ldrb r2, [r6, #9] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001fc974 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ (1fca34 ) │ │ │ │ mov r7, r0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #172] @ (1fca38 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [r7, #8] │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ ldr r2, [pc, #164] @ (1fca3c ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #80 @ 0x50 │ │ │ │ movs r3, #28 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #148] @ (1fca40 ) │ │ │ │ ldr r1, [pc, #152] @ (1fca44 ) │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ str r7, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2033d0 │ │ │ │ cbnz r0, 1fca24 │ │ │ │ blx 160fd8 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r0, r4, [r6, #72] @ 0x48 │ │ │ │ @@ -241228,15 +241228,15 @@ │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ adds.w ip, ip, r2 │ │ │ │ adc.w r1, r3, r1 │ │ │ │ negs r0, r2 │ │ │ │ and.w r0, ip, r0 │ │ │ │ sbc.w r4, r3, r3, lsl #1 │ │ │ │ ands r1, r4 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ add.w r3, r0, #31 │ │ │ │ str r0, [r5, #24] │ │ │ │ movs r1, #4 │ │ │ │ lsrs r0, r3, #5 │ │ │ │ blx 160730 │ │ │ │ str r0, [r5, #28] │ │ │ │ mov r0, r5 │ │ │ │ @@ -241245,27 +241245,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ b.n 1fca10 │ │ │ │ bl 1631d4 │ │ │ │ nop │ │ │ │ - ldrb r6, [r4, #10] │ │ │ │ + ldrb r6, [r2, #10] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r2, [r0, #0] │ │ │ │ + strh r2, [r6, #62] @ 0x3e │ │ │ │ movs r0, r6 │ │ │ │ - ldrb r2, [r7, #9] │ │ │ │ + ldrb r2, [r5, #9] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r6, [r7, #6] │ │ │ │ + ldrb r6, [r5, #6] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r3, #7] │ │ │ │ + ldrb r0, [r1, #7] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 001fca48 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241277,31 +241277,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 2033d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c436c │ │ │ │ + b.w 2c435c │ │ │ │ ldr r3, [pc, #24] @ (1fca94 ) │ │ │ │ ldr r2, [pc, #28] @ (1fca98 ) │ │ │ │ ldr r1, [pc, #28] @ (1fca9c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #415 @ 0x19f │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - strh r2, [r3, #56] @ 0x38 │ │ │ │ + strh r2, [r1, #56] @ 0x38 │ │ │ │ movs r0, r6 │ │ │ │ - ldrb r4, [r6, #13] │ │ │ │ + ldrb r4, [r4, #13] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r3, #4] │ │ │ │ + ldrb r0, [r1, #4] │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -241449,25 +241449,25 @@ │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ ldr r1, [pc, #28] @ (1fcc38 ) │ │ │ │ ldr r0, [pc, #28] @ (1fcc3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - strh r2, [r7, #60] @ 0x3c │ │ │ │ + strh r2, [r5, #60] @ 0x3c │ │ │ │ movs r0, r6 │ │ │ │ - ldrb r4, [r1, #8] │ │ │ │ + ldrb r4, [r7, #7] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r6, #7] │ │ │ │ + ldrb r0, [r4, #7] │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r4, #60] @ 0x3c │ │ │ │ + strh r2, [r2, #60] @ 0x3c │ │ │ │ movs r0, r6 │ │ │ │ - cmp r2, #216 @ 0xd8 │ │ │ │ + cmp r2, #200 @ 0xc8 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r2, #238 @ 0xee │ │ │ │ + cmp r2, #222 @ 0xde │ │ │ │ movs r4, r4 │ │ │ │ ldr r2, [r1, #16] │ │ │ │ ldrb r3, [r2, #21] │ │ │ │ cbnz r3, 1fcc54 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -241870,15 +241870,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1fd028 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1fd010 │ │ │ │ movs r5, #1 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #96] @ (1fd094 ) │ │ │ │ ldr r3, [pc, #80] @ (1fd084 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -242515,23 +242515,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #24] @ (1fd65c ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strb r4, [r6, #0] │ │ │ │ + strb r4, [r4, #0] │ │ │ │ movs r5, r4 │ │ │ │ - svc 22 │ │ │ │ + svc 6 │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r1, #0] │ │ │ │ + ldr r4, [r7, #124] @ 0x7c │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r0, #0] │ │ │ │ + ldr r6, [r6, #124] @ 0x7c │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r3, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ vldr d7, [pc, #300] @ 1fd7a0 │ │ │ │ @@ -242552,15 +242552,15 @@ │ │ │ │ vstreq d7, [r6, #64] @ 0x40 │ │ │ │ blx 162a18 │ │ │ │ ldr r1, [pc, #256] @ (1fd7a8 ) │ │ │ │ str.w r0, [r6, #148] @ 0x94 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r5, [r6, #36] @ 0x24 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #32] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1fd76a │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -242616,17 +242616,17 @@ │ │ │ │ add r0, pc │ │ │ │ blx 1605ec │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 1fd78c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c6320 │ │ │ │ + bl 2c6310 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 160878 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -242639,28 +242639,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 162a4c │ │ │ │ mov r9, r0 │ │ │ │ b.n 1fd73c │ │ │ │ ldr r0, [pc, #36] @ (1fd7b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2c0150 │ │ │ │ + bl 2c0140 │ │ │ │ mov r5, r0 │ │ │ │ b.n 1fd74a │ │ │ │ mov ip, r0 │ │ │ │ b.n 1fd736 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldrh r6, [r7, #36] @ 0x24 │ │ │ │ + ldrh r6, [r5, #36] @ 0x24 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [r2, #116] @ 0x74 │ │ │ │ + ldr r2, [r0, #116] @ 0x74 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ - adds r6, r2, r1 │ │ │ │ + adds r6, r0, r1 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #208] @ (1fd89c ) │ │ │ │ @@ -242740,15 +242740,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1fd7f2 │ │ │ │ ldr r3, [pc, #48] @ (1fd8b4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #48] @ (1fd8b8 ) │ │ │ │ mov.w r2, #426 @ 0x1aa │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -242761,19 +242761,19 @@ │ │ │ │ subs.w r0, sl, #52 @ 0x34 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #92] @ 0x5c │ │ │ │ + ldr r2, [r4, #92] @ 0x5c │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r4, [r4, #13] │ │ │ │ + ldrb r4, [r2, #13] │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xf3440023 │ │ │ │ + @ instruction: 0xf3340023 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r5, r3 │ │ │ │ ldr.w ip, [pc, #212] @ 1fd9a4 │ │ │ │ @@ -242841,15 +242841,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 1fd91e │ │ │ │ ldr r3, [pc, #52] @ (1fd9b8 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #52] @ (1fd9bc ) │ │ │ │ mov.w r2, #426 @ 0x1aa │ │ │ │ add r3, pc │ │ │ │ @@ -242865,100 +242865,100 @@ │ │ │ │ @ instruction: 0xf0c40034 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #84] @ 0x54 │ │ │ │ + ldr r6, [r6, #80] @ 0x50 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r4, [r4, #9] │ │ │ │ + ldrb r4, [r2, #9] │ │ │ │ movs r0, r6 │ │ │ │ - movw r0, #16419 @ 0x4023 │ │ │ │ + @ instruction: 0xf2340023 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ b.w 20b980 │ │ │ │ nop │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #8] @ (1fd9d4 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - b.w 40c624 │ │ │ │ - ldr r0, [r7, #80] @ 0x50 │ │ │ │ + b.w 40c614 │ │ │ │ + ldr r0, [r5, #80] @ 0x50 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #116] @ (1fda60 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 1fda24 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #100] @ (1fda64 ) │ │ │ │ ldr r0, [pc, #104] @ (1fda68 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #20] │ │ │ │ cbz r1, 1fda32 │ │ │ │ ldr r0, [pc, #92] @ (1fda6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r0, [pc, #88] @ (1fda70 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 40c624 │ │ │ │ + b.w 40c614 │ │ │ │ ldr r2, [pc, #76] @ (1fda74 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #76] @ (1fda78 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 1fda4e │ │ │ │ ldr r0, [pc, #60] @ (1fda7c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 16087c │ │ │ │ b.n 1fda16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (1fda80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ b.n 1fda16 │ │ │ │ - ldrh r6, [r7, #10] │ │ │ │ + ldrh r6, [r5, #10] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [r2, #80] @ 0x50 │ │ │ │ + ldr r6, [r0, #80] @ 0x50 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [r2, #80] @ 0x50 │ │ │ │ + ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [sp, #80] @ 0x50 │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [sp, #168] @ 0xa8 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [r5, #76] @ 0x4c │ │ │ │ + ldr r4, [r3, #76] @ 0x4c │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [r5, #76] @ 0x4c │ │ │ │ + ldr r0, [r3, #76] @ 0x4c │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [r3, #76] @ 0x4c │ │ │ │ + ldr r4, [r1, #76] @ 0x4c │ │ │ │ movs r5, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r1 │ │ │ │ blx 161818 │ │ │ │ @@ -242974,20 +242974,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (1fdadc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3768 │ │ │ │ + bl 2c3758 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2c3768 │ │ │ │ + bl 2c3758 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ @ instruction: 0xf7140033 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov r3, r0 │ │ │ │ ldrd ip, r2, [r0, #16] │ │ │ │ ldr r4, [r0, #24] │ │ │ │ orrs.w lr, ip, r2 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ @@ -243099,30 +243099,30 @@ │ │ │ │ cbnz r0, 1fdc06 │ │ │ │ cbz r2, 1fdc2c │ │ │ │ ldr r1, [pc, #84] @ (1fdc4c ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 410564 │ │ │ │ + b.w 410554 │ │ │ │ ldr r0, [pc, #72] @ (1fdc50 ) │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1fdbf4 │ │ │ │ ldr r0, [pc, #64] @ (1fdc54 ) │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1fdbf4 │ │ │ │ ldr r0, [pc, #60] @ (1fdc58 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ b.n 1fdbf4 │ │ │ │ ldr r3, [pc, #44] @ (1fdc5c ) │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ ldr r1, [pc, #44] @ (1fdc60 ) │ │ │ │ ldr r0, [pc, #44] @ (1fdc64 ) │ │ │ │ @@ -243137,21 +243137,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #48] @ 0x30 │ │ │ │ + ldr r0, [r2, #48] @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ - strb r2, [r7, #30] │ │ │ │ + strb r2, [r5, #30] │ │ │ │ movs r0, r6 │ │ │ │ - ldr r4, [r5, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #48] @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [r7, #48] @ 0x30 │ │ │ │ + ldr r0, [r5, #48] @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -243195,21 +243195,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 1fd9d8 │ │ │ │ ldr r0, [pc, #16] @ (1fdcf8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 40c624 │ │ │ │ + b.w 40c614 │ │ │ │ nop │ │ │ │ - ldr r4, [r2, #44] @ 0x2c │ │ │ │ + ldr r4, [r0, #44] @ 0x2c │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [r3, r3] │ │ │ │ + str r0, [r1, r3] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r1, #40] @ 0x28 │ │ │ │ movs r5, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ sub sp, #28 │ │ │ │ @@ -243274,17 +243274,17 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - strb r6, [r1, #25] │ │ │ │ + strb r6, [r7, #24] │ │ │ │ movs r0, r6 │ │ │ │ - ldr r6, [r7, #24] │ │ │ │ + ldr r6, [r5, #24] │ │ │ │ movs r5, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1fddfc │ │ │ │ sub sp, #12 │ │ │ │ @@ -243292,30 +243292,30 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #48] @ (1fde04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r0, #29] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strb r6, [r3, #24] │ │ │ │ + strb r6, [r1, #24] │ │ │ │ movs r0, r6 │ │ │ │ - str r0, [r3, #88] @ 0x58 │ │ │ │ + str r0, [r1, #88] @ 0x58 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r6, r3, #4 │ │ │ │ + asrs r6, r1, #4 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1fde48 │ │ │ │ sub sp, #12 │ │ │ │ @@ -243323,28 +243323,28 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #44] @ (1fde50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strb r6, [r1, #23] │ │ │ │ + strb r6, [r7, #22] │ │ │ │ movs r0, r6 │ │ │ │ - str r0, [r1, #84] @ 0x54 │ │ │ │ + str r0, [r7, #80] @ 0x50 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r6, r1, #3 │ │ │ │ + asrs r6, r7, #2 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #120] @ 1fdedc │ │ │ │ sub sp, #16 │ │ │ │ @@ -243362,23 +243362,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [ip, #120] @ 0x78 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 3f7534 │ │ │ │ + bl 3f7524 │ │ │ │ ldr r2, [pc, #56] @ (1fdef0 ) │ │ │ │ ldr r3, [pc, #44] @ (1fdee4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -243388,22 +243388,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - strb r2, [r0, #22] │ │ │ │ + strb r2, [r6, #21] │ │ │ │ movs r0, r6 │ │ │ │ adds.w r0, sl, r4, rrx │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #1 │ │ │ │ + asrs r2, r4, #1 │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r4, #76] @ 0x4c │ │ │ │ + str r2, [r2, #76] @ 0x4c │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0xeae00034 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #172] @ 1fdfb0 │ │ │ │ @@ -243422,15 +243422,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrd ip, lr, [r0, #64] @ 0x40 │ │ │ │ ldrd r2, r0, [r0, #72] @ 0x48 │ │ │ │ orrs.w r3, ip, lr │ │ │ │ ite eq │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ subs r1, r2, #1 │ │ │ │ @@ -243443,15 +243443,15 @@ │ │ │ │ bne.n 1fdfac │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str.w lr, [sp, #12] │ │ │ │ - bl 3f72b4 │ │ │ │ + bl 3f72a4 │ │ │ │ ldr r2, [pc, #72] @ (1fdfc4 ) │ │ │ │ ldr r3, [pc, #64] @ (1fdfbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -243466,22 +243466,22 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov.w ip, #4294967295 @ 0xffffffff │ │ │ │ mov lr, ip │ │ │ │ b.n 1fdf64 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 163204 │ │ │ │ - strb r2, [r4, #19] │ │ │ │ + strb r2, [r2, #19] │ │ │ │ movs r0, r6 │ │ │ │ orns r0, sl, r4, rrx │ │ │ │ - lsrs r2, r2, #31 │ │ │ │ + lsrs r2, r0, #31 │ │ │ │ movs r4, r4 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #68] @ 0x44 │ │ │ │ + str r0, [r7, #64] @ 0x40 │ │ │ │ movs r5, r4 │ │ │ │ ands.w r0, ip, r4, rrx │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #136] @ 1fe060 │ │ │ │ @@ -243500,28 +243500,28 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #96] @ (1fe074 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ cbz r0, 1fe01e │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 1fe034 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 16087c │ │ │ │ ldr r2, [pc, #64] @ (1fe078 ) │ │ │ │ ldr r3, [pc, #52] @ (1fe06c ) │ │ │ │ add r2, pc │ │ │ │ @@ -243536,24 +243536,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - strb r0, [r2, #16] │ │ │ │ + strb r0, [r0, #16] │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r2, r0, #28 │ │ │ │ + lsrs r2, r6, #27 │ │ │ │ movs r4, r4 │ │ │ │ @ instruction: 0xe9a60034 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r4, #52] @ 0x34 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r6, r5, #1 │ │ │ │ + asrs r6, r3, #1 │ │ │ │ movs r7, r4 │ │ │ │ strd r0, r0, [r0, #-208]! @ 0xd0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ (1fe140 ) │ │ │ │ @@ -243562,15 +243562,15 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #180] @ (1fe148 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #168] @ (1fe14c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #168] @ (1fe150 ) │ │ │ │ add r3, pc │ │ │ │ movs r5, #0 │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ @@ -243589,96 +243589,96 @@ │ │ │ │ ldr r2, [pc, #132] @ (1fe158 ) │ │ │ │ str.w r3, [r0, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #132] @ (1fe15c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c4e30 │ │ │ │ + bl 2c4e20 │ │ │ │ ldr r2, [pc, #120] @ (1fe160 ) │ │ │ │ ldr r1, [pc, #120] @ (1fe164 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r4, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c75d8 │ │ │ │ + bl 2c75c8 │ │ │ │ ldr r3, [pc, #104] @ (1fe168 ) │ │ │ │ ldr r2, [pc, #108] @ (1fe16c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #108] @ (1fe170 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c4e30 │ │ │ │ + bl 2c4e20 │ │ │ │ ldr r3, [pc, #92] @ (1fe174 ) │ │ │ │ ldr r2, [pc, #96] @ (1fe178 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #96] @ (1fe17c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c4e30 │ │ │ │ + bl 2c4e20 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r4, [r3, #13] │ │ │ │ + strb r4, [r1, #13] │ │ │ │ movs r0, r6 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r6, r3, #25 │ │ │ │ + lsrs r6, r1, #25 │ │ │ │ movs r4, r4 │ │ │ │ @ instruction: 0xf12c0033 │ │ │ │ bl fff3c152 <__bss_end__@@Base+0xff91cfe2> │ │ │ │ - b.n 1fe134 │ │ │ │ + b.n 1fe114 │ │ │ │ movs r3, r5 │ │ │ │ - str r0, [r1, #108] @ 0x6c │ │ │ │ + str r0, [r7, #104] @ 0x68 │ │ │ │ movs r5, r4 │ │ │ │ mcr2 15, 7, pc, cr7, cr15, {7} @ │ │ │ │ ldc2 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - strb r0, [r4, #30] │ │ │ │ + strb r0, [r2, #30] │ │ │ │ movs r6, r4 │ │ │ │ stc2l 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ - ldrb r6, [r3, #5] │ │ │ │ + ldrb r6, [r1, #5] │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [r5, #104] @ 0x68 │ │ │ │ + str r0, [r3, #104] @ 0x68 │ │ │ │ movs r5, r4 │ │ │ │ ldc2l 15, cr15, [r5, #1020] @ 0x3fc │ │ │ │ - str r2, [r4, #104] @ 0x68 │ │ │ │ + str r2, [r2, #104] @ 0x68 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r4, [r5, #0] │ │ │ │ + ldrb r4, [r3, #0] │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #88] @ (1fe1f4 ) │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ ldr r2, [pc, #88] @ (1fe1f8 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (1fe1fc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cbz r3, 1fe1f0 │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [r3, #32] │ │ │ │ orrs r2, r1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -243701,46 +243701,46 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r2, r3 │ │ │ │ b.n 1fe1c0 │ │ │ │ - strb r2, [r2, #9] │ │ │ │ + strb r2, [r0, #9] │ │ │ │ movs r0, r6 │ │ │ │ - str r2, [r1, #28] │ │ │ │ + str r2, [r7, #24] │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [r4, #96] @ 0x60 │ │ │ │ + str r0, [r2, #96] @ 0x60 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1fe284 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 1fe26e │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 405eb8 │ │ │ │ + bl 405ea8 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cbnz r3, 1fe258 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 1fdba8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 16087c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 1fe246 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 1fe246 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c436c │ │ │ │ + b.w 2c435c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -243768,31 +243768,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (1fe2bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r1, #6] │ │ │ │ + strb r6, [r7, #5] │ │ │ │ movs r0, r6 │ │ │ │ - str r0, [r0, #80] @ 0x50 │ │ │ │ + str r0, [r6, #76] @ 0x4c │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [r0, #92] @ 0x5c │ │ │ │ + str r4, [r6, #88] @ 0x58 │ │ │ │ movs r5, r4 │ │ │ │ - strb r0, [r7, #5] │ │ │ │ + strb r0, [r5, #5] │ │ │ │ movs r0, r6 │ │ │ │ - str r2, [r5, #76] @ 0x4c │ │ │ │ + str r2, [r3, #76] @ 0x4c │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [r1, #88] @ 0x58 │ │ │ │ + str r2, [r7, #84] @ 0x54 │ │ │ │ movs r5, r4 │ │ │ │ - strb r2, [r4, #5] │ │ │ │ + strb r2, [r2, #5] │ │ │ │ movs r0, r6 │ │ │ │ - str r4, [r2, #76] @ 0x4c │ │ │ │ + str r4, [r0, #76] @ 0x4c │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [r1, #84] @ 0x54 │ │ │ │ + str r0, [r7, #80] @ 0x50 │ │ │ │ movs r5, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -243821,27 +243821,27 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r1, [r6, #12] │ │ │ │ mov r5, r4 │ │ │ │ ldr r3, [r1, r4] │ │ │ │ cbz r3, 1fe322 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 1fe322 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldrd r1, r2, [r6, #12] │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r2, r5 │ │ │ │ bhi.n 1fe312 │ │ │ │ mov r0, r1 │ │ │ │ blx 16087c │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 1fe33c │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 1fe33c │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 160878 │ │ │ │ ldr r1, [r6, #12] │ │ │ │ b.n 1fe32a │ │ │ │ ldr r3, [pc, #40] @ (1fe374 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243853,25 +243853,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fe300 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #24] @ (1fe37c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1fe300 │ │ │ │ b.n 1fe0b0 │ │ │ │ movs r4, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #76] @ 0x4c │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -243900,15 +243900,15 @@ │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1} │ │ │ │ stmia.w ip, {r0, r1} │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 1fe3ec │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 1fe3ec │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ ldr r3, [r4, #16] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #16] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -244739,19 +244739,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 1fec68 │ │ │ │ movs r7, r7 │ │ │ │ ble.n 1febf0 │ │ │ │ movs r4, r6 │ │ │ │ ble.n 1fed3c │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [r0, #120] @ 0x78 │ │ │ │ + str r6, [r6, #116] @ 0x74 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r0, [r7, r3] │ │ │ │ + ldrh r0, [r5, r3] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r7, r7] │ │ │ │ + ldrh r4, [r5, r7] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ @@ -245468,35 +245468,35 @@ │ │ │ │ ldr r1, [pc, #28] @ (1ff448 ) │ │ │ │ ldr r0, [pc, #32] @ (1ff44c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldrsh r2, [r3, r7] │ │ │ │ + ldrsh r2, [r1, r7] │ │ │ │ movs r0, r6 │ │ │ │ - strh r4, [r1, r5] │ │ │ │ + strh r4, [r7, r4] │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r3, r1] │ │ │ │ + strb r4, [r1, r1] │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r4, [r0, r7] │ │ │ │ + ldrsh r4, [r6, r6] │ │ │ │ movs r0, r6 │ │ │ │ - strh r6, [r6, r4] │ │ │ │ + strh r6, [r4, r4] │ │ │ │ movs r5, r4 │ │ │ │ - ldrsb r6, [r0, r5] │ │ │ │ + ldrsb r6, [r6, r4] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001ff450 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r5, [pc, #164] @ (1ff510 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 1ff47e │ │ │ │ ldr r3, [pc, #160] @ (1ff514 ) │ │ │ │ @@ -245520,15 +245520,15 @@ │ │ │ │ bne.n 1ff4ae │ │ │ │ strex lr, r0, [r2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 1ff49c │ │ │ │ cmp r1, r3 │ │ │ │ dmb ish │ │ │ │ bne.n 1ff490 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 1ff4fa │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 1ff4d8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ @@ -245546,15 +245546,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1ff4c4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (1ff518 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 1ff4c4 │ │ │ │ ldr r3, [pc, #32] @ (1ff51c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #32] @ (1ff520 ) │ │ │ │ ldr r0, [pc, #32] @ (1ff524 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -245564,19 +245564,19 @@ │ │ │ │ nop │ │ │ │ bpl.n 1ff568 │ │ │ │ movs r4, r6 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r5, r3] │ │ │ │ + ldrsh r6, [r3, r3] │ │ │ │ movs r0, r6 │ │ │ │ - lsls r4, r2, #8 │ │ │ │ + lsls r4, r0, #8 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r5, #8 │ │ │ │ + lsls r0, r3, #8 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr.w r2, [pc, #1196] @ 1ff9ec │ │ │ │ @@ -246154,15 +246154,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1ffa58 │ │ │ │ ldr r0, [pc, #152] @ (1ffbc4 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1ffa58 │ │ │ │ ldr r3, [pc, #124] @ (1ffbb8 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ffa58 │ │ │ │ @@ -246176,15 +246176,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1ffa58 │ │ │ │ ldr r0, [pc, #100] @ (1ffbc8 ) │ │ │ │ movs r3, #1 │ │ │ │ ldr r2, [r5, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 1ffa58 │ │ │ │ ldr r2, [pc, #92] @ (1ffbcc ) │ │ │ │ ldr r3, [pc, #56] @ (1ffbac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -246208,29 +246208,29 @@ │ │ │ │ movs r5, r6 │ │ │ │ ldmia r7, {r2, r7} │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [pc, #288] @ (1ffcd8 ) │ │ │ │ + ldr r6, [pc, #224] @ (1ffc98 ) │ │ │ │ movs r5, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #336] @ (1ffd18 ) │ │ │ │ + ldr r5, [pc, #272] @ (1ffcd8 ) │ │ │ │ movs r5, r4 │ │ │ │ - ldr r5, [pc, #120] @ (1ffc44 ) │ │ │ │ + ldr r5, [pc, #56] @ (1ffc04 ) │ │ │ │ movs r5, r4 │ │ │ │ ldmia r6!, {r1, r2, r5} │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [pc, #920] @ (1fff6c ) │ │ │ │ + ldr r4, [pc, #856] @ (1fff2c ) │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #116] @ (1ffc5c ) │ │ │ │ add r3, pc │ │ │ │ @@ -246348,38 +246348,38 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #36] @ (1ffd34 ) │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ ldrd r4, r5, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2c4854 │ │ │ │ + bl 2c4844 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ strd r4, r5, [sp, #32] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1fd660 │ │ │ │ - @ instruction: 0xf1e00023 │ │ │ │ + rsbs r0, r0, #35 @ 0x23 │ │ │ │ │ │ │ │ 001ffd38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #76] @ (1ffd98 ) │ │ │ │ mov r6, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2c4854 │ │ │ │ + bl 2c4844 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 1fd660 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -246396,15 +246396,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [pc, #12] @ (1ffd9c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ b.n 1ffd70 │ │ │ │ nop │ │ │ │ - sub.w r0, r6, #35 @ 0x23 │ │ │ │ + @ instruction: 0xf1960023 │ │ │ │ bmi.n 1ffe28 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 001ffda0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -246423,15 +246423,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #140] @ (1ffe60 ) │ │ │ │ ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 2c4854 │ │ │ │ + bl 2c4844 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ movs r5, #1 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 1fd660 │ │ │ │ @@ -246450,18 +246450,18 @@ │ │ │ │ mov r0, r5 │ │ │ │ cbz r3, 1ffe2a │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2c38c0 │ │ │ │ + bl 2c38b0 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #60] @ (1ffe68 ) │ │ │ │ ldr r3, [pc, #44] @ (1ffe5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -246477,15 +246477,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r3!, {r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1220023 │ │ │ │ + adds.w r0, r2, #35 @ 0x23 │ │ │ │ blt.n 1ffdfa │ │ │ │ vtbx.8 d28, {d15-d18}, d26 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001ffe6c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -246530,15 +246530,15 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w sl, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 2c4854 │ │ │ │ + bl 2c4844 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 1fd660 │ │ │ │ ldr r3, [pc, #120] @ (1fff74 ) │ │ │ │ @@ -246558,18 +246558,18 @@ │ │ │ │ mov r0, r5 │ │ │ │ cbz r3, 1fff3a │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2c38c0 │ │ │ │ + bl 2c38b0 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #60] @ (1fff78 ) │ │ │ │ ldr r3, [pc, #44] @ (1fff6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -246585,15 +246585,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2, {r2, r3, r4, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r0, #35 @ 0x23 │ │ │ │ + ands.w r0, r0, #35 @ 0x23 │ │ │ │ bge.n 1ffef6 │ │ │ │ @ instruction: 0xffffca5a │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001fff7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -246615,15 +246615,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [sp, #92] @ 0x5c │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 2c4854 │ │ │ │ + bl 2c4844 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 1fd660 │ │ │ │ mov r0, r6 │ │ │ │ @@ -246652,18 +246652,18 @@ │ │ │ │ mov r0, r6 │ │ │ │ cbz r3, 200024 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2c38c0 │ │ │ │ + bl 2c38b0 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #56] @ (200060 ) │ │ │ │ ldr r3, [pc, #44] @ (200054 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -246678,15 +246678,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldmia r2, {r2} │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s8 d16, d8, d19 │ │ │ │ + vhadd.s d0, d8, d19 │ │ │ │ bls.n 20001a │ │ │ │ vqrshrn.u64 d28, q8, #1 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 00200064 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -246706,15 +246706,15 @@ │ │ │ │ ldr r2, [pc, #172] @ (20013c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr.w sl, [sp, #84] @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 2c4854 │ │ │ │ + bl 2c4844 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 1fd660 │ │ │ │ @@ -246744,18 +246744,18 @@ │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 200108 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2c38c0 │ │ │ │ + bl 2c38b0 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #56] @ (200144 ) │ │ │ │ ldr r3, [pc, #44] @ (200138 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -246770,15 +246770,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldmia r1!, {r2, r3, r4} │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 5, cr0, cr14, cr3, {1} │ │ │ │ + cdp 0, 4, cr0, cr14, cr3, {1} │ │ │ │ bhi.n 20011e │ │ │ │ vtbl.8 d28, {d31}, d12 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 00200148 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -246788,15 +246788,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #116] @ (2001d4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ ldrd r6, r7, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - bl 2c4854 │ │ │ │ + bl 2c4844 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 1fd660 │ │ │ │ movs r3, #1 │ │ │ │ @@ -246831,25 +246831,25 @@ │ │ │ │ ldr r0, [pc, #40] @ (2001ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [r0, #140] @ 0x8c │ │ │ │ + stc 0, cr0, [r0, #140] @ 0x8c │ │ │ │ bhi.n 200246 │ │ │ │ vtbl.8 d28, {d15}, d10 │ │ │ │ movs r4, r6 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, r0] │ │ │ │ + strh r4, [r3, r0] │ │ │ │ movs r0, r6 │ │ │ │ - cmp lr, r3 │ │ │ │ + cmp lr, r1 │ │ │ │ movs r5, r4 │ │ │ │ - mov ip, pc │ │ │ │ + mov ip, sp │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002001f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -246857,15 +246857,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #128] @ (200288 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ ldrd r6, r7, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - bl 2c4854 │ │ │ │ + bl 2c4844 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 1fd660 │ │ │ │ movs r3, #1 │ │ │ │ @@ -246905,27 +246905,27 @@ │ │ │ │ ldr r1, [pc, #40] @ (2002a0 ) │ │ │ │ ldr r0, [pc, #40] @ (2002a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - stcl 0, cr0, [r8], #140 @ 0x8c │ │ │ │ + ldcl 0, cr0, [r8], {35} @ 0x23 │ │ │ │ ldmia r7, {r5, r7} │ │ │ │ movs r3, r6 │ │ │ │ stmia r7!, {r1, r3, r4, r6} │ │ │ │ movs r4, r6 │ │ │ │ bvc.n 200392 │ │ │ │ vqrdmlsh.s q9, , d28[0] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, r5] │ │ │ │ + str r6, [r4, r5] │ │ │ │ movs r0, r6 │ │ │ │ - add r8, sp │ │ │ │ + add r8, fp │ │ │ │ movs r5, r4 │ │ │ │ - mov r6, r8 │ │ │ │ + mov r6, r6 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002002a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -246933,15 +246933,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #64] @ (2002fc ) │ │ │ │ mov r6, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2c4854 │ │ │ │ + bl 2c4844 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 1fd660 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -246952,15 +246952,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldc 0, cr0, [r6], #-140 @ 0xffffff74 │ │ │ │ + stc 0, cr0, [r6], #-140 @ 0xffffff74 │ │ │ │ │ │ │ │ 00200300 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -247007,15 +247007,15 @@ │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 200408 │ │ │ │ ldr r2, [pc, #172] @ (200428 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2c4854 │ │ │ │ + bl 2c4844 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ bl 1fd660 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -247037,18 +247037,18 @@ │ │ │ │ mov r0, r5 │ │ │ │ cbz r3, 2003dc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2c38c0 │ │ │ │ + bl 2c38b0 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #80] @ (200430 ) │ │ │ │ ldr r3, [pc, #68] @ (200424 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -247072,100 +247072,100 @@ │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ stmia r6!, {r6} │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r6, r3, asr #32 │ │ │ │ + sbc.w r0, r6, r3, asr #32 │ │ │ │ bvs.n 20045e │ │ │ │ vsli.64 d28, d24, #63 @ 0x3f │ │ │ │ movs r4, r6 │ │ │ │ - ldr r7, [pc, #888] @ (2007b0 ) │ │ │ │ + ldr r7, [pc, #824] @ (200770 ) │ │ │ │ movs r0, r6 │ │ │ │ - muls r0, r2 │ │ │ │ + muls r0, r0 │ │ │ │ movs r5, r4 │ │ │ │ - strb r2, [r5, #31] │ │ │ │ + strb r2, [r3, #31] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00200440 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r3 │ │ │ │ ldr r5, [pc, #100] @ (2004bc ) │ │ │ │ - bl 2c4854 │ │ │ │ + bl 2c4844 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #96] @ (2004c0 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #96] @ (2004c4 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ bl 1fd660 │ │ │ │ ldr r1, [pc, #64] @ (2004c8 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r4, r4, #368 @ 0x170 │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r6, #104] @ 0x68 │ │ │ │ strd r3, r3, [r0, #168] @ 0xa8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - subs r7, #18 │ │ │ │ + subs r7, #2 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r7, [pc, #560] @ (2006f4 ) │ │ │ │ + ldr r7, [pc, #496] @ (2006b4 ) │ │ │ │ movs r0, r6 │ │ │ │ - eor.w r0, lr, r3, asr #32 │ │ │ │ - orrs r2, r7 │ │ │ │ + orns r0, lr, r3, asr #32 │ │ │ │ + orrs r2, r5 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002004cc : │ │ │ │ ldr r0, [r0, #16] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002004d0 : │ │ │ │ cbz r0, 2004da │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r0, 2004da │ │ │ │ - b.w 2c424c │ │ │ │ + b.w 2c423c │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002004e4 : │ │ │ │ cbz r0, 2004ee │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r0, 2004ee │ │ │ │ - b.w 2c436c │ │ │ │ + b.w 2c435c │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002004f8 : │ │ │ │ push {r3, lr} │ │ │ │ @@ -247213,15 +247213,15 @@ │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2c6410 │ │ │ │ + bl 2c6400 │ │ │ │ blx 162a18 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r0, [r2, #148] @ 0x94 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -247306,15 +247306,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r4, [r4, #20] │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 200612 │ │ │ │ ldr r3, [pc, #100] @ (2006c4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #8 │ │ │ │ bpl.n 200612 │ │ │ │ cbz r7, 2006b8 │ │ │ │ @@ -247326,30 +247326,30 @@ │ │ │ │ ldr r0, [pc, #92] @ (2006d4 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 200612 │ │ │ │ cbz r7, 2006ac │ │ │ │ ldr r5, [pc, #72] @ (2006d8 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ bl 200558 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2006dc ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 200612 │ │ │ │ ldr r5, [pc, #48] @ (2006e0 ) │ │ │ │ add r5, pc │ │ │ │ b.n 200690 │ │ │ │ ldr r6, [pc, #48] @ (2006e4 ) │ │ │ │ add r6, pc │ │ │ │ b.n 200636 │ │ │ │ @@ -247357,31 +247357,31 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 20066e │ │ │ │ nop │ │ │ │ stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r4, r2 │ │ │ │ + mvns r4, r0 │ │ │ │ movs r0, r5 │ │ │ │ - orrs r0, r2 │ │ │ │ + orrs r0, r0 │ │ │ │ movs r5, r4 │ │ │ │ - bics r4, r3 │ │ │ │ + bics r4, r1 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r0, r3 │ │ │ │ + cmp r0, r1 │ │ │ │ movs r5, r4 │ │ │ │ - muls r2, r7 │ │ │ │ + muls r2, r5 │ │ │ │ movs r0, r5 │ │ │ │ - tst r2, r6 │ │ │ │ + tst r2, r4 │ │ │ │ movs r5, r4 │ │ │ │ - strh r6, [r3, r1] │ │ │ │ + strh r6, [r1, r1] │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r3, r1] │ │ │ │ + strh r0, [r1, r1] │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r2, r1] │ │ │ │ + strh r2, [r0, r1] │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r6, r0 │ │ │ │ @@ -247541,15 +247541,15 @@ │ │ │ │ ldr r0, [pc, #156] @ (200938 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ b.n 200774 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 200774 │ │ │ │ b.n 20087c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ @@ -247568,15 +247568,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, fp │ │ │ │ str.w lr, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 200856 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ b.n 200836 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ b.n 200524 │ │ │ │ @@ -247595,17 +247595,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 2003b4 │ │ │ │ movs r4, r6 │ │ │ │ asrs r4, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2 │ │ │ │ + asrs r2, r0 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r4, r3 │ │ │ │ + asrs r4, r1 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -247725,15 +247725,15 @@ │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r2, r6 │ │ │ │ strd r8, r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 20099e │ │ │ │ negs r6, r4 │ │ │ │ adds r4, #32 │ │ │ │ lsrs r2, r6 │ │ │ │ lsl.w r4, r3, r4 │ │ │ │ orrs r2, r4 │ │ │ │ @@ -247768,15 +247768,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ strd r8, r3, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 20099e │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 20099e │ │ │ │ b.n 200ac4 │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ @@ -247790,19 +247790,19 @@ │ │ │ │ movs r4, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #132 @ 0x84 │ │ │ │ + subs r7, #116 @ 0x74 │ │ │ │ movs r5, r4 │ │ │ │ asrs r4, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #208 @ 0xd0 │ │ │ │ + subs r6, #192 @ 0xc0 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov fp, r3 │ │ │ │ @@ -247952,19 +247952,19 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 40c4b0 │ │ │ │ + bl 40c4a0 │ │ │ │ b.n 200c3c │ │ │ │ cbz r4, 200cf4 │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #146 @ 0x92 │ │ │ │ + subs r5, #130 @ 0x82 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00200cd0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -248196,15 +248196,15 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ bl 1fdae0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 200ef8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 4041c4 │ │ │ │ + bl 4041b4 │ │ │ │ movs r0, #0 │ │ │ │ b.n 200e2a │ │ │ │ ldr r4, [pc, #52] @ (200f88 ) │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ @@ -248343,15 +248343,15 @@ │ │ │ │ strd r1, r7, [sp] │ │ │ │ mov r1, sl │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 20100a │ │ │ │ negs r1, r1 │ │ │ │ sub.w lr, r1, #32 │ │ │ │ lsls r0, r1 │ │ │ │ lsl.w lr, ip, lr │ │ │ │ orr.w r0, r0, lr │ │ │ │ @@ -248375,15 +248375,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (201154 ) │ │ │ │ mov r2, r4 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, r9, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 20100a │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 20100a │ │ │ │ b.n 2010f2 │ │ │ │ mov.w sl, #4294967295 @ 0xffffffff │ │ │ │ @@ -248397,19 +248397,19 @@ │ │ │ │ movs r4, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #34 @ 0x22 │ │ │ │ + subs r2, #18 │ │ │ │ movs r5, r4 │ │ │ │ subs r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #126 @ 0x7e │ │ │ │ + subs r1, #110 @ 0x6e │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r8, r2 │ │ │ │ @@ -248523,15 +248523,15 @@ │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ str.w ip, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2011d6 │ │ │ │ negs r1, r1 │ │ │ │ sub.w lr, r1, #32 │ │ │ │ lsls r0, r1 │ │ │ │ lsl.w lr, ip, lr │ │ │ │ orr.w r0, r0, lr │ │ │ │ @@ -248556,15 +248556,15 @@ │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ strd r8, r7, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2011d6 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2011d6 │ │ │ │ b.n 2012c2 │ │ │ │ mov.w r9, #4294967295 @ 0xffffffff │ │ │ │ @@ -248578,19 +248578,19 @@ │ │ │ │ movs r4, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #90 @ 0x5a │ │ │ │ + subs r0, #74 @ 0x4a │ │ │ │ movs r5, r4 │ │ │ │ subs r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #174 @ 0xae │ │ │ │ + adds r7, #158 @ 0x9e │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [pc, #808] @ (201668 ) │ │ │ │ @@ -248601,15 +248601,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #792] @ (20166c ) │ │ │ │ ldr r1, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r4, [r3, #16] │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr.w r3, [fp] │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [fp] │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ cbz r3, 2013c0 │ │ │ │ ldr r7, [pc, #768] @ (201670 ) │ │ │ │ movs r5, #0 │ │ │ │ @@ -248622,38 +248622,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r4, [r3, r5, lsl #2] │ │ │ │ ldrd sl, r0, [r4, #8] │ │ │ │ bl 200558 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r0, [r3, #108] @ 0x6c │ │ │ │ cbz r0, 2013ac │ │ │ │ bl 200558 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #1 │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 201380 │ │ │ │ ldrd sl, r4, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 201650 │ │ │ │ bl 200558 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ (20167c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ cmp r4, #0 │ │ │ │ ble.w 201656 │ │ │ │ ldr r2, [pc, #672] @ (201680 ) │ │ │ │ subs r3, r4, #1 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add.w r4, sl, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ @@ -248721,15 +248721,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r6, [sp] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldrb.w r3, [fp, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20161e │ │ │ │ ldr.w r8, [fp, #8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 20154c │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -248772,37 +248772,37 @@ │ │ │ │ blx r8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2014d2 │ │ │ │ ldr.w r3, [fp, #8] │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 2014dc │ │ │ │ ldr r0, [pc, #324] @ (201694 ) │ │ │ │ add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ bne.w 2013f4 │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cbz r3, 201574 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r3, #28] │ │ │ │ cbz r1, 201574 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ bl 210700 │ │ │ │ ldr r0, [pc, #288] @ (201698 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 40c624 │ │ │ │ + b.w 40c614 │ │ │ │ mov.w lr, #1 │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 201512 │ │ │ │ orrs r6, r7 │ │ │ │ bne.n 201664 │ │ │ │ ldrd r3, r0, [r4, #-24] │ │ │ │ ldrd r1, r7, [r4, #-16] │ │ │ │ @@ -248847,15 +248847,15 @@ │ │ │ │ strd r7, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldrb.w r3, [fp, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2014ba │ │ │ │ mov r0, r8 │ │ │ │ bl 1fdc94 │ │ │ │ b.n 2014ba │ │ │ │ ldr r7, [pc, #120] @ (2016a0 ) │ │ │ │ @@ -248882,55 +248882,55 @@ │ │ │ │ ldr r1, [pc, #92] @ (2016b0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2013d0 │ │ │ │ ldr r0, [pc, #92] @ (2016b4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 40c624 │ │ │ │ + b.w 40c614 │ │ │ │ bl 163204 │ │ │ │ @ instruction: 0xb652 │ │ │ │ movs r4, r6 │ │ │ │ - adds r7, #232 @ 0xe8 │ │ │ │ + adds r7, #216 @ 0xd8 │ │ │ │ movs r5, r4 │ │ │ │ - adds r7, #214 @ 0xd6 │ │ │ │ + adds r7, #198 @ 0xc6 │ │ │ │ movs r5, r4 │ │ │ │ - adds r7, #232 @ 0xe8 │ │ │ │ + adds r7, #216 @ 0xd8 │ │ │ │ movs r5, r4 │ │ │ │ - strh r6, [r0, #54] @ 0x36 │ │ │ │ + strh r6, [r6, #52] @ 0x34 │ │ │ │ movs r3, r5 │ │ │ │ - adds r7, #154 @ 0x9a │ │ │ │ + adds r7, #138 @ 0x8a │ │ │ │ movs r5, r4 │ │ │ │ - adds r7, #236 @ 0xec │ │ │ │ + adds r7, #220 @ 0xdc │ │ │ │ movs r5, r4 │ │ │ │ - adds r2, #124 @ 0x7c │ │ │ │ + adds r2, #108 @ 0x6c │ │ │ │ movs r3, r4 │ │ │ │ - adds r6, #210 @ 0xd2 │ │ │ │ + adds r6, #194 @ 0xc2 │ │ │ │ movs r5, r4 │ │ │ │ - adds r7, #8 │ │ │ │ + adds r6, #248 @ 0xf8 │ │ │ │ movs r5, r4 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #38] @ 0x26 │ │ │ │ + strh r0, [r4, #38] @ 0x26 │ │ │ │ movs r3, r5 │ │ │ │ - strh r6, [r1, #38] @ 0x26 │ │ │ │ + strh r6, [r7, #36] @ 0x24 │ │ │ │ movs r3, r5 │ │ │ │ - adds r5, #96 @ 0x60 │ │ │ │ + adds r5, #80 @ 0x50 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r7, [sp, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ movs r6, r4 │ │ │ │ - bge.n 20174c │ │ │ │ + bge.n 20172c │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ + ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ movs r6, r4 │ │ │ │ - bge.n 201738 │ │ │ │ + bge.n 201718 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, #222 @ 0xde │ │ │ │ + adds r4, #206 @ 0xce │ │ │ │ movs r5, r4 │ │ │ │ - adds r5, #48 @ 0x30 │ │ │ │ + adds r5, #32 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #848] @ (201a1c ) │ │ │ │ @@ -249012,15 +249012,15 @@ │ │ │ │ beq.n 201866 │ │ │ │ cbz r4, 2017b0 │ │ │ │ ldr.w r9, [pc, #648] @ 201a24 │ │ │ │ mov.w sl, #0 │ │ │ │ add r9, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w sl, sl, #1 │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ cmp r4, sl │ │ │ │ bne.n 2017a2 │ │ │ │ ldrb r3, [r7, #24] │ │ │ │ ldr r2, [r7, #120] @ 0x78 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2019ca │ │ │ │ @@ -249077,21 +249077,21 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ strd r9, sl, [sp, #32] │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2019bc │ │ │ │ ldr r0, [pc, #468] @ (201a34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr.w r9, [r7, #124] @ 0x7c │ │ │ │ movs r7, #0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 201904 │ │ │ │ @@ -249175,28 +249175,28 @@ │ │ │ │ adds r2, r0, #4 │ │ │ │ strd r7, r3, [r0, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ b.n 2018c6 │ │ │ │ ldr r0, [pc, #256] @ (201a3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 20176e │ │ │ │ ldrb.w r3, [r7, #106] @ 0x6a │ │ │ │ orrs r3, r6 │ │ │ │ beq.n 201866 │ │ │ │ cbz r4, 201968 │ │ │ │ ldr.w r9, [pc, #236] @ 201a40 │ │ │ │ mov sl, r2 │ │ │ │ add r9, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w sl, sl, #1 │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ cmp r4, sl │ │ │ │ bne.n 20195a │ │ │ │ ldrb r3, [r7, #24] │ │ │ │ ldr.w sl, [r7, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 201a0a │ │ │ │ ldr.w r9, [pc, #208] @ 201a44 │ │ │ │ @@ -249219,15 +249219,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20185e │ │ │ │ mov r0, r7 │ │ │ │ bl 1fdc94 │ │ │ │ b.n 20185e │ │ │ │ ldr r2, [pc, #136] @ (201a50 ) │ │ │ │ @@ -249267,43 +249267,43 @@ │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 163204 │ │ │ │ nop │ │ │ │ uxtb r0, r1 │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #204 @ 0xcc │ │ │ │ + subs r1, #188 @ 0xbc │ │ │ │ movs r5, r4 │ │ │ │ - adds r3, #122 @ 0x7a │ │ │ │ + adds r3, #106 @ 0x6a │ │ │ │ movs r5, r4 │ │ │ │ - bhi.n 201aec │ │ │ │ + bhi.n 201acc │ │ │ │ movs r6, r4 │ │ │ │ - adds r3, #222 @ 0xde │ │ │ │ + adds r3, #206 @ 0xce │ │ │ │ movs r5, r4 │ │ │ │ - strh r4, [r4, #14] │ │ │ │ + strh r4, [r2, #14] │ │ │ │ movs r3, r5 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ movs r4, r6 │ │ │ │ - adds r2, #206 @ 0xce │ │ │ │ + adds r2, #190 @ 0xbe │ │ │ │ movs r5, r4 │ │ │ │ - subs r0, #20 │ │ │ │ + subs r0, #4 │ │ │ │ movs r5, r4 │ │ │ │ - adds r1, #194 @ 0xc2 │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ movs r5, r4 │ │ │ │ - bvs.n 201a2c │ │ │ │ + bvs.n 201a0c │ │ │ │ movs r6, r4 │ │ │ │ - adds r2, #188 @ 0xbc │ │ │ │ + adds r2, #172 @ 0xac │ │ │ │ movs r5, r4 │ │ │ │ - adds r2, #54 @ 0x36 │ │ │ │ + adds r2, #38 @ 0x26 │ │ │ │ movs r5, r4 │ │ │ │ - bvs.n 2019c0 │ │ │ │ + bvs.n 2019a0 │ │ │ │ movs r6, r4 │ │ │ │ - adds r1, #246 @ 0xf6 │ │ │ │ + adds r1, #230 @ 0xe6 │ │ │ │ movs r5, r4 │ │ │ │ - bvs.n 201b44 │ │ │ │ + bvs.n 201b24 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r0 │ │ │ │ @@ -249323,18 +249323,18 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2016b8 │ │ │ │ ldr r0, [pc, #16] @ (201aac ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 40c624 │ │ │ │ + b.w 40c614 │ │ │ │ nop │ │ │ │ itete mi │ │ │ │ - @ instruction: 0xffff7faa │ │ │ │ + @ instruction: 0xffff7f9a │ │ │ │ movpl r3, r5 │ │ │ │ │ │ │ │ 00201ab0 : │ │ │ │ ldrbmi.w r0, [r0, #105] @ 0x69 │ │ │ │ bxpl lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -250227,15 +250227,15 @@ │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ str r4, [r0, #28] │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2026c4 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cbz r0, 2023ac │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ ldr r3, [pc, #896] @ (202730 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2026f6 │ │ │ │ add r6, sp, #112 @ 0x70 │ │ │ │ movs r2, #0 │ │ │ │ @@ -250344,15 +250344,15 @@ │ │ │ │ mov r2, ip │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mul.w r3, r3, r4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ cbz r3, 2024f2 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 2024f2 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr.w r2, [r9, #12] │ │ │ │ adds r4, #1 │ │ │ │ mov r0, r2 │ │ │ │ cmp r4, fp │ │ │ │ bcc.n 2024dc │ │ │ │ ldr.w r2, [r9, #16] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ @@ -250529,15 +250529,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 202404 │ │ │ │ ldr r0, [pc, #88] @ (202744 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 202404 │ │ │ │ ldr r3, [pc, #68] @ (20273c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2023b8 │ │ │ │ ldr r3, [pc, #60] @ (202740 ) │ │ │ │ @@ -250545,15 +250545,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2023b8 │ │ │ │ ldr r0, [pc, #56] @ (202748 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2023b8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 163204 │ │ │ │ add r6, pc, #96 @ (adr r6, 202788 ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @@ -250565,17 +250565,17 @@ │ │ │ │ movs r7, r7 │ │ │ │ add r3, pc, #936 @ (adr r3, 202ae4 ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r4, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #154 @ 0x9a │ │ │ │ + movs r5, #138 @ 0x8a │ │ │ │ movs r5, r4 │ │ │ │ - movs r5, #116 @ 0x74 │ │ │ │ + movs r5, #100 @ 0x64 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (202808 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -250833,25 +250833,25 @@ │ │ │ │ movs r5, r6 │ │ │ │ lsrs r0, r4, #13 │ │ │ │ movs r5, r6 │ │ │ │ str r5, [sp, #336] @ 0x150 │ │ │ │ movs r7, r7 │ │ │ │ str r5, [sp, #136] @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r2, #148 @ 0x94 │ │ │ │ + cmp r2, #132 @ 0x84 │ │ │ │ movs r0, r6 │ │ │ │ - subs r6, r0, #0 │ │ │ │ + adds r6, r6, #7 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r0, r5, #7 │ │ │ │ + asrs r0, r3, #7 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r2, #124 @ 0x7c │ │ │ │ + cmp r2, #108 @ 0x6c │ │ │ │ movs r0, r6 │ │ │ │ - adds r6, r5, #7 │ │ │ │ + adds r6, r3, #7 │ │ │ │ movs r5, r4 │ │ │ │ - movs r3, #40 @ 0x28 │ │ │ │ + movs r3, #24 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov ip, r3 │ │ │ │ @@ -250875,15 +250875,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (202a8c ) │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #4] │ │ │ │ cbz r0, 202a10 │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ ldr r3, [r5, #124] @ 0x7c │ │ │ │ cbz r3, 202a3c │ │ │ │ ldr r1, [r4, #120] @ 0x78 │ │ │ │ b.n 202a1e │ │ │ │ ldr.w r3, [r3, #132] @ 0x84 │ │ │ │ cbz r3, 202a3c │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ @@ -250926,19 +250926,19 @@ │ │ │ │ nop │ │ │ │ str r4, [sp, #344] @ 0x158 │ │ │ │ movs r7, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r7, r7 │ │ │ │ str r3, [sp, #968] @ 0x3c8 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #116 @ 0x74 │ │ │ │ + cmp r1, #100 @ 0x64 │ │ │ │ movs r0, r6 │ │ │ │ - adds r6, r4, #3 │ │ │ │ + adds r6, r2, #3 │ │ │ │ movs r5, r4 │ │ │ │ - movs r2, #64 @ 0x40 │ │ │ │ + movs r2, #48 @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #208] @ (202b84 ) │ │ │ │ subs r3, r0, #1 │ │ │ │ @@ -251004,15 +251004,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (202b9c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 202ad8 │ │ │ │ ldr r0, [pc, #88] @ (202ba0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 202ada │ │ │ │ b.n 202ae8 │ │ │ │ ldr r3, [pc, #76] @ (202ba4 ) │ │ │ │ movw r2, #2970 @ 0xb9a │ │ │ │ ldr r1, [pc, #76] @ (202ba8 ) │ │ │ │ @@ -251041,27 +251041,27 @@ │ │ │ │ movs r7, r7 │ │ │ │ lsrs r4, r3, #5 │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #238 @ 0xee │ │ │ │ + movs r1, #222 @ 0xde │ │ │ │ movs r5, r4 │ │ │ │ - cmp r0, #146 @ 0x92 │ │ │ │ + cmp r0, #130 @ 0x82 │ │ │ │ movs r0, r6 │ │ │ │ - adds r4, r0, #0 │ │ │ │ + subs r4, r6, r7 │ │ │ │ movs r5, r4 │ │ │ │ - movs r1, #162 @ 0xa2 │ │ │ │ + movs r1, #146 @ 0x92 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r0, #122 @ 0x7a │ │ │ │ + cmp r0, #106 @ 0x6a │ │ │ │ movs r0, r6 │ │ │ │ - subs r4, r5, r7 │ │ │ │ + subs r4, r3, r7 │ │ │ │ movs r5, r4 │ │ │ │ - movs r1, #94 @ 0x5e │ │ │ │ + movs r1, #78 @ 0x4e │ │ │ │ movs r5, r4 │ │ │ │ cbnz r1, 202bcc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -251175,27 +251175,27 @@ │ │ │ │ 00202cc0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #64] @ (202d18 ) │ │ │ │ ldr r2, [pc, #64] @ (202d1c ) │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #64] @ (202d20 ) │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (202d24 ) │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 202cfe │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #40] @ (202d28 ) │ │ │ │ @@ -251205,21 +251205,21 @@ │ │ │ │ asrs r1, r0, #31 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r7, #20 │ │ │ │ + movs r7, #4 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r2, r1, #26 │ │ │ │ + asrs r2, r7, #25 │ │ │ │ movs r5, r4 │ │ │ │ ldr r4, [sp, #704] @ 0x2c0 │ │ │ │ movs r4, r6 │ │ │ │ - subs r6, r3, r3 │ │ │ │ + subs r6, r1, r3 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r5, #24 │ │ │ │ ... │ │ │ │ │ │ │ │ 00202d2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -251241,25 +251241,25 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, fp │ │ │ │ adds r4, #136 @ 0x88 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #248] @ (202e70 ) │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov sl, r0 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ blx 162294 │ │ │ │ ldr.w r4, [sl, #60] @ 0x3c │ │ │ │ cbz r4, 202dc2 │ │ │ │ @@ -251341,21 +251341,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ b.n 202dd6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [sp, #336] @ 0x150 │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #24 │ │ │ │ + asrs r2, r2, #24 │ │ │ │ movs r5, r4 │ │ │ │ - movs r6, #158 @ 0x9e │ │ │ │ + movs r6, #142 @ 0x8e │ │ │ │ movs r0, r6 │ │ │ │ - stmia r1!, {r2, r5, r7} │ │ │ │ + stmia r1!, {r2, r4, r7} │ │ │ │ movs r3, r4 │ │ │ │ - subs r4, r1, r1 │ │ │ │ + subs r4, r7, r0 │ │ │ │ movs r5, r4 │ │ │ │ ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 00202e78 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -251381,26 +251381,26 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ str r3, [sp, #0] │ │ │ │ vstr d7, [r1, #32] │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #40] @ (202ee0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1fe180 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - movs r5, #74 @ 0x4a │ │ │ │ + movs r5, #58 @ 0x3a │ │ │ │ movs r0, r6 │ │ │ │ - asrs r0, r7, #18 │ │ │ │ + asrs r0, r5, #18 │ │ │ │ movs r5, r4 │ │ │ │ - adds r6, r1, r4 │ │ │ │ + adds r6, r7, r3 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00202ee4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -251517,25 +251517,25 @@ │ │ │ │ nop │ │ │ │ ldr r2, [sp, #616] @ 0x268 │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ movs r4, r6 │ │ │ │ - movs r4, #30 │ │ │ │ + movs r4, #14 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r0, r2, #30 │ │ │ │ + asrs r0, r0, #30 │ │ │ │ movs r5, r4 │ │ │ │ - adds r6, r7, #5 │ │ │ │ + adds r6, r5, #5 │ │ │ │ movs r5, r4 │ │ │ │ - movs r3, #232 @ 0xe8 │ │ │ │ + movs r3, #216 @ 0xd8 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r2, r3, #29 │ │ │ │ + asrs r2, r1, #29 │ │ │ │ movs r5, r4 │ │ │ │ - adds r4, r4, #5 │ │ │ │ + adds r4, r2, #5 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00203040 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -251614,15 +251614,15 @@ │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #112] @ (203174 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 203110 │ │ │ │ ldrb r3, [r3, #29] │ │ │ │ cbz r3, 203152 │ │ │ │ ldr.w r4, [r4, #168] @ 0xa8 │ │ │ │ @@ -251654,47 +251654,47 @@ │ │ │ │ ldr r0, [pc, #36] @ (203180 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #524 @ 0x20c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r2, #248 @ 0xf8 │ │ │ │ + movs r2, #232 @ 0xe8 │ │ │ │ movs r0, r6 │ │ │ │ - pop {r1, r2, r4, r5, r6, r7, pc} │ │ │ │ + pop {r1, r2, r5, r6, r7, pc} │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r5, #9 │ │ │ │ + asrs r0, r3, #9 │ │ │ │ movs r5, r4 │ │ │ │ - movs r2, #148 @ 0x94 │ │ │ │ + movs r2, #132 @ 0x84 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r6, r0, #24 │ │ │ │ + asrs r6, r6, #23 │ │ │ │ movs r5, r4 │ │ │ │ - adds r0, r2, #1 │ │ │ │ + adds r0, r0, #1 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00203184 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #60] @ (2031dc ) │ │ │ │ ldr r2, [pc, #60] @ (2031e0 ) │ │ │ │ ldr r1, [pc, #64] @ (2031e4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2031c6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -251703,40 +251703,40 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r2, #76 @ 0x4c │ │ │ │ + movs r2, #60 @ 0x3c │ │ │ │ movs r0, r6 │ │ │ │ - asrs r0, r1, #7 │ │ │ │ + asrs r0, r7, #6 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r4, r3, #24 │ │ │ │ + asrs r4, r1, #24 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002031e8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #60] @ (203240 ) │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ ldr r2, [pc, #60] @ (203244 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #56] @ (203248 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 20322a │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -251745,58 +251745,58 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - movs r1, #232 @ 0xe8 │ │ │ │ + movs r1, #216 @ 0xd8 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r0, r4, #5 │ │ │ │ + asrs r0, r2, #5 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r6, r6, #22 │ │ │ │ + asrs r6, r4, #22 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0020324c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w ip, [pc, #60] @ 2032a0 │ │ │ │ ldr r2, [pc, #60] @ (2032a4 ) │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #60] @ (2032a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cbz r3, 20328c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - movs r1, #132 @ 0x84 │ │ │ │ + movs r1, #116 @ 0x74 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r6, r7, #3 │ │ │ │ + asrs r6, r5, #3 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r4, r2, #21 │ │ │ │ + asrs r4, r0, #21 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002032ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -251813,15 +251813,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (20339c ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #368 @ 0x170 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 203380 │ │ │ │ ldrd r6, r1, [r4, #16] │ │ │ │ ldr r7, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r6, r7 │ │ │ │ @@ -251882,33 +251882,33 @@ │ │ │ │ ldr r1, [pc, #48] @ (2033b4 ) │ │ │ │ add.w r3, r5, #552 @ 0x228 │ │ │ │ ldr r0, [pc, #48] @ (2033b8 ) │ │ │ │ movw r2, #1941 @ 0x795 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - movs r1, #30 │ │ │ │ + movs r1, #14 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r0, r3, #2 │ │ │ │ + asrs r0, r1, #2 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r4, r5, #19 │ │ │ │ + asrs r4, r3, #19 │ │ │ │ movs r5, r4 │ │ │ │ - movs r0, #146 @ 0x92 │ │ │ │ + movs r0, #130 @ 0x82 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r4, r0, #16 │ │ │ │ + asrs r4, r6, #15 │ │ │ │ movs r5, r4 │ │ │ │ - subs r6, r7, r2 │ │ │ │ + subs r6, r5, r2 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r4, r5, #15 │ │ │ │ + asrs r4, r3, #15 │ │ │ │ movs r5, r4 │ │ │ │ - subs r6, r2, r2 │ │ │ │ + subs r6, r0, r2 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r0, r3, #15 │ │ │ │ + asrs r0, r1, #15 │ │ │ │ movs r5, r4 │ │ │ │ - subs r6, r2, r1 │ │ │ │ + subs r6, r0, r1 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002033bc : │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cbz r3, 2033c8 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -251949,40 +251949,40 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2114 @ 0x842 │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - subs r6, r3, #7 │ │ │ │ + subs r6, r1, #7 │ │ │ │ movs r0, r6 │ │ │ │ - subs r0, r4, r1 │ │ │ │ + subs r0, r2, r1 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r0, r1, #13 │ │ │ │ + asrs r0, r7, #12 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00203434 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (203494 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #72] @ (203498 ) │ │ │ │ ldr r1, [pc, #72] @ (20349c ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w lr, [r0, #52] @ 0x34 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 20347c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, lr │ │ │ │ add sp, #8 │ │ │ │ @@ -251993,44 +251993,44 @@ │ │ │ │ ldr r4, [pc, #32] @ (2034a4 ) │ │ │ │ mov.w r2, #2128 @ 0x850 │ │ │ │ add r1, pc │ │ │ │ mov r0, lr │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - subs r6, r3, #6 │ │ │ │ + subs r6, r1, #6 │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r0, r3, #28 │ │ │ │ + lsrs r0, r1, #28 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r0, r6, #28 │ │ │ │ + lsrs r0, r4, #28 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r4, r3, #11 │ │ │ │ + asrs r4, r1, #11 │ │ │ │ movs r5, r4 │ │ │ │ - subs r4, r0, r0 │ │ │ │ + adds r4, r6, r7 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002034a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (203500 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #64] @ (203504 ) │ │ │ │ ldr r1, [pc, #64] @ (203508 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [r0, #56] @ 0x38 │ │ │ │ cbz r2, 2034e8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r2 │ │ │ │ @@ -252039,46 +252039,46 @@ │ │ │ │ ldr r2, [pc, #32] @ (203510 ) │ │ │ │ add.w r3, r4, #704 @ 0x2c0 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2137 @ 0x859 │ │ │ │ blx 160584 │ │ │ │ - subs r2, r5, #4 │ │ │ │ + subs r2, r3, #4 │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r4, r4, #26 │ │ │ │ + lsrs r4, r2, #26 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r4, r7, #26 │ │ │ │ + lsrs r4, r5, #26 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r2, r6, #9 │ │ │ │ + asrs r2, r4, #9 │ │ │ │ movs r5, r4 │ │ │ │ - adds r0, r7, r6 │ │ │ │ + adds r0, r5, r6 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00203514 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (203580 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #76] @ (203584 ) │ │ │ │ ldr r1, [pc, #80] @ (203588 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w lr, [r0, #60] @ 0x3c │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 203566 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ @@ -252092,46 +252092,46 @@ │ │ │ │ mov r0, lr │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2148 @ 0x864 │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - subs r0, r7, #2 │ │ │ │ + subs r0, r5, #2 │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r2, r6, #24 │ │ │ │ + lsrs r2, r4, #24 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r2, r1, #25 │ │ │ │ + lsrs r2, r7, #24 │ │ │ │ movs r5, r4 │ │ │ │ - adds r0, r2, r5 │ │ │ │ + adds r0, r0, r5 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r0, r6, #7 │ │ │ │ + asrs r0, r4, #7 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00203594 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (203600 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #76] @ (203604 ) │ │ │ │ ldr r1, [pc, #80] @ (203608 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w lr, [r0, #64] @ 0x40 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2035e6 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ @@ -252145,45 +252145,45 @@ │ │ │ │ mov r0, lr │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2159 @ 0x86f │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - subs r0, r7, #0 │ │ │ │ + subs r0, r5, #0 │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r2, r6, #22 │ │ │ │ + lsrs r2, r4, #22 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r2, r1, #23 │ │ │ │ + lsrs r2, r7, #22 │ │ │ │ movs r5, r4 │ │ │ │ - adds r0, r5, r3 │ │ │ │ + adds r0, r3, r3 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r0, r6, #5 │ │ │ │ + asrs r0, r4, #5 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00203614 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (20367c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #76] @ (203680 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #76] @ (203684 ) │ │ │ │ add.w ip, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w lr, [r0, #68] @ 0x44 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 203662 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, lr │ │ │ │ @@ -252196,44 +252196,44 @@ │ │ │ │ mov r0, lr │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2169 @ 0x879 │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - adds r6, r7, #6 │ │ │ │ + adds r6, r5, #6 │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r6, r6, #20 │ │ │ │ + lsrs r6, r4, #20 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r6, r1, #21 │ │ │ │ + lsrs r6, r7, #20 │ │ │ │ movs r5, r4 │ │ │ │ - adds r4, r0, r2 │ │ │ │ + adds r4, r6, r1 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r4, r6, #3 │ │ │ │ + asrs r4, r4, #3 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00203690 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (2036e8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #64] @ (2036ec ) │ │ │ │ ldr r1, [pc, #64] @ (2036f0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [r0, #72] @ 0x48 │ │ │ │ cbz r2, 2036d0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r2 │ │ │ │ @@ -252242,23 +252242,23 @@ │ │ │ │ ldr r2, [pc, #32] @ (2036f8 ) │ │ │ │ add.w r3, r4, #860 @ 0x35c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2178 @ 0x882 │ │ │ │ blx 160584 │ │ │ │ - adds r2, r0, #5 │ │ │ │ + adds r2, r6, #4 │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r4, r7, #18 │ │ │ │ + lsrs r4, r5, #18 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r4, r2, #19 │ │ │ │ + lsrs r4, r0, #19 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r2, r1, #2 │ │ │ │ + asrs r2, r7, #1 │ │ │ │ movs r5, r4 │ │ │ │ - adds r4, r5, r0 │ │ │ │ + adds r4, r3, r0 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002036fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -252364,72 +252364,72 @@ │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #900 @ 0x384 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ movw r2, #2199 @ 0x897 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r5, #0 │ │ │ │ b.n 2037dc │ │ │ │ ldr r3, [pc, #104] @ (203898 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #104] @ (20389c ) │ │ │ │ ldr r1, [pc, #104] @ (2038a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #900 @ 0x384 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2227 @ 0x8b3 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 20382a │ │ │ │ ldr r3, [pc, #84] @ (2038a4 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #84] @ (2038a8 ) │ │ │ │ ldr r1, [pc, #88] @ (2038ac ) │ │ │ │ add r3, pc │ │ │ │ ldrd r4, r5, [r4, #16] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #900 @ 0x384 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ movw r2, #2215 @ 0x8a7 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 20382a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [sp, #528] @ 0x210 │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #368] @ 0x170 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #736] @ 0x2e0 │ │ │ │ movs r4, r6 │ │ │ │ - subs r2, r4, r7 │ │ │ │ + subs r2, r2, r7 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r0, r2, #28 │ │ │ │ + asrs r0, r0, #28 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r0, r1, #29 │ │ │ │ + lsrs r0, r7, #28 │ │ │ │ movs r5, r4 │ │ │ │ - subs r2, r7, r6 │ │ │ │ + subs r2, r5, r6 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r0, r3, #29 │ │ │ │ + asrs r0, r1, #29 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r4, r4, #28 │ │ │ │ + lsrs r4, r2, #28 │ │ │ │ movs r5, r4 │ │ │ │ - subs r4, r3, r6 │ │ │ │ + subs r4, r1, r6 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r6, r5, #27 │ │ │ │ + asrs r6, r3, #27 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r2, r0, #28 │ │ │ │ + lsrs r2, r6, #27 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002038b0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252485,19 +252485,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #924 @ 0x39c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ strh r6, [r1, #42] @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r6, r2 │ │ │ │ + subs r2, r4, r2 │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r4, r4, #24 │ │ │ │ + lsrs r4, r2, #24 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r6, r7, #25 │ │ │ │ + asrs r6, r5, #25 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0020395c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -252537,15 +252537,15 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ subs r6, r2, r3 │ │ │ │ subs r6, #1 │ │ │ │ add r6, r1 │ │ │ │ ands r6, r3 │ │ │ │ lsrs r6, r5 │ │ │ │ lsr.w r5, r1, r5 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 203aec │ │ │ │ ldr r3, [pc, #388] @ (203b64 ) │ │ │ │ add r4, sp, #28 │ │ │ │ @@ -252576,25 +252576,25 @@ │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 203a3e │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r0, r7, #2 │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r2, r0, lsl #2] │ │ │ │ sub.w r2, r5, r8 │ │ │ │ - bl 40a588 │ │ │ │ + bl 40a578 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cbnz r3, 203a9c │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 203ab4 │ │ │ │ adds r7, #1 │ │ │ │ mov.w sl, #0 │ │ │ │ cmp r6, r4 │ │ │ │ bhi.n 203a18 │ │ │ │ ldr.w sl, [sp, #8] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 203b22 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 203ac8 │ │ │ │ ldr r3, [pc, #244] @ (203b5c ) │ │ │ │ @@ -252620,37 +252620,37 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r0, r7, #2 │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r2, r0, lsl #2] │ │ │ │ sub.w r2, r5, r8 │ │ │ │ - bl 40a588 │ │ │ │ + bl 40a578 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 203a48 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r0, r7, #2 │ │ │ │ sub.w r2, r5, r8 │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, r0, lsl #2] │ │ │ │ - bl 40a588 │ │ │ │ + bl 40a578 │ │ │ │ b.n 203a48 │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 203a66 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #140] @ (203b6c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 203a66 │ │ │ │ ldr r3, [pc, #128] @ (203b70 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 2039de │ │ │ │ @@ -252704,25 +252704,25 @@ │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r3, #52] @ 0x34 │ │ │ │ movs r4, r6 │ │ │ │ - adds r6, r0, r3 │ │ │ │ + adds r6, r6, r2 │ │ │ │ movs r0, r6 │ │ │ │ - cbnz r4, 203bfa │ │ │ │ + cbnz r4, 203bf6 │ │ │ │ movs r3, r4 │ │ │ │ - pop {} │ │ │ │ + cbnz r0, 203c00 │ │ │ │ movs r3, r4 │ │ │ │ - adds r0, r6, r2 │ │ │ │ + adds r0, r4, r2 │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r2, r4, #16 │ │ │ │ + lsrs r2, r2, #16 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r0, r3, #18 │ │ │ │ + asrs r0, r1, #18 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00203b90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -252945,19 +252945,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #972 @ 0x3cc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subw r0, r2, #2100 @ 0x834 │ │ │ │ - asrs r4, r0, #24 │ │ │ │ + asrs r4, r6, #23 │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r6, r6, #5 │ │ │ │ + lsrs r6, r4, #5 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r4, r5, #7 │ │ │ │ + asrs r4, r3, #7 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00203e0c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -252976,19 +252976,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (203e54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1012 @ 0x3f4 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r6, #22 │ │ │ │ + asrs r4, r4, #22 │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r6, r4, #4 │ │ │ │ + lsrs r6, r2, #4 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r4, r3, #6 │ │ │ │ + asrs r4, r1, #6 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00203e58 : │ │ │ │ ldrb r3, [r0, #23] │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 203e6c │ │ │ │ movs r0, #0 │ │ │ │ @@ -253111,29 +253111,29 @@ │ │ │ │ ldr r0, [pc, #24] @ (203f98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1048 @ 0x418 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r0, r6, #17 │ │ │ │ + asrs r0, r4, #17 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r2, r4, #31 │ │ │ │ + lsls r2, r2, #31 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r0, r3, #1 │ │ │ │ + asrs r0, r1, #1 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00203f9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r5, [pc, #124] @ (204034 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 203fca │ │ │ │ ldr r3, [pc, #120] @ (204038 ) │ │ │ │ @@ -253144,15 +253144,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r4, [r4, #108] @ 0x6c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 203fca │ │ │ │ ldr r3, [r3, #32] │ │ │ │ ldr.w r3, [r3, #312] @ 0x138 │ │ │ │ mov r6, r3 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 20401e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 203ffc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ @@ -253170,15 +253170,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 203fe8 │ │ │ │ strb r4, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (20403c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 203fe8 │ │ │ │ ldr r3, [pc, #32] @ (204040 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #32] @ (204044 ) │ │ │ │ ldr r0, [pc, #32] @ (204048 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -253188,29 +253188,29 @@ │ │ │ │ nop │ │ │ │ ldrh r6, [r3, #14] │ │ │ │ movs r4, r6 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #15 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xb6f0 │ │ │ │ + @ instruction: 0xb6e0 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xb704 │ │ │ │ + @ instruction: 0xb6f4 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0020404c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r5, [pc, #172] @ (204114 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 20407a │ │ │ │ ldr r3, [pc, #168] @ (204118 ) │ │ │ │ @@ -253231,15 +253231,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 204084 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2040fc │ │ │ │ bl 20ba38 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 2040e8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2040c0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ @@ -253257,15 +253257,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2040ac │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #68] @ (20411c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 2040ac │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ b.n 204092 │ │ │ │ ldr r3, [pc, #52] @ (204120 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #52] @ (204124 ) │ │ │ │ @@ -253286,25 +253286,25 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldrh r6, [r5, #8] │ │ │ │ movs r4, r6 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #12 │ │ │ │ + asrs r0, r6, #11 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xb626 │ │ │ │ + @ instruction: 0xb616 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xb63a │ │ │ │ + @ instruction: 0xb62a │ │ │ │ movs r3, r4 │ │ │ │ - asrs r2, r5, #11 │ │ │ │ + asrs r2, r3, #11 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r4, r3, #25 │ │ │ │ + lsls r4, r1, #25 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r2, r2, #27 │ │ │ │ + lsrs r2, r0, #27 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00204138 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -253346,19 +253346,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2041b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1104 @ 0x450 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r0, r3, #9 │ │ │ │ + asrs r0, r1, #9 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r2, r1, #23 │ │ │ │ + lsls r2, r7, #22 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r0, r0, #25 │ │ │ │ + lsrs r0, r6, #24 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002041b4 : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, r2 │ │ │ │ cbz r0, 2041c0 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ @@ -253779,19 +253779,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r1, #5] │ │ │ │ movs r7, r7 │ │ │ │ ldrb r6, [r6, #2] │ │ │ │ movs r7, r7 │ │ │ │ strh r6, [r4, #30] │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r2, r7, #23 │ │ │ │ + lsrs r2, r5, #23 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r4, r5, #5 │ │ │ │ + lsls r4, r3, #5 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r2, r6, #7 │ │ │ │ + lsrs r2, r4, #7 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00204624 : │ │ │ │ push {r4} │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r1, [r4, #120] @ 0x78 │ │ │ │ @@ -253840,15 +253840,15 @@ │ │ │ │ str.w r3, [r2, #136] @ 0x88 │ │ │ │ ldr.w r2, [r4, #132] @ 0x84 │ │ │ │ str r2, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [r4, #132] @ 0x84 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cbz r0, 2046a2 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r3, [pc, #92] @ (204700 ) │ │ │ │ ldrb.w r2, [r5, #106] @ 0x6a │ │ │ │ add r3, pc │ │ │ │ ldrb r3, [r3, #20] │ │ │ │ cbz r2, 2046b4 │ │ │ │ ldrb.w r2, [r4, #106] @ 0x6a │ │ │ │ orrs r3, r2 │ │ │ │ @@ -253880,25 +253880,25 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ strb r4, [r7, #31] │ │ │ │ movs r7, r7 │ │ │ │ strb r0, [r6, #30] │ │ │ │ movs r7, r7 │ │ │ │ strb r2, [r4, #30] │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r3, #20 │ │ │ │ + lsrs r2, r1, #20 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r4, r1, #2 │ │ │ │ + lsls r4, r7, #1 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r6, r0, #5 │ │ │ │ + lsrs r6, r6, #4 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r2, r0, #20 │ │ │ │ + lsrs r2, r6, #19 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r4, r6, #1 │ │ │ │ + lsls r4, r4, #1 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r2, r2, #4 │ │ │ │ + lsrs r2, r0, #4 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ (2047b0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -253906,15 +253906,15 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #128] @ (2047b8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbnz r3, 20479c │ │ │ │ strb.w r3, [r0, #106] @ 0x6a │ │ │ │ mov r4, r0 │ │ │ │ bl 20a654 │ │ │ │ ldr r2, [pc, #100] @ (2047bc ) │ │ │ │ add r2, pc │ │ │ │ @@ -253945,23 +253945,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (2047c0 ) │ │ │ │ addw r3, r5, #1188 @ 0x4a4 │ │ │ │ ldr r0, [pc, #32] @ (2047c4 ) │ │ │ │ movw r2, #1799 @ 0x707 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - lsrs r0, r7, #18 │ │ │ │ + lsrs r0, r5, #18 │ │ │ │ movs r0, r6 │ │ │ │ - ldc2 0, cr0, [r6], #-144 @ 0xffffff70 │ │ │ │ - add r7, pc, #736 @ (adr r7, 204a9c ) │ │ │ │ + stc2 0, cr0, [r6], #-144 @ 0xffffff70 │ │ │ │ + add r7, pc, #672 @ (adr r7, 204a5c ) │ │ │ │ movs r3, r4 │ │ │ │ strb r0, [r0, #28] │ │ │ │ movs r7, r7 │ │ │ │ - vrev64. d0, d20 │ │ │ │ - lsrs r2, r3, #2 │ │ │ │ + vaddl.u32 q0, d12, d20 │ │ │ │ + lsrs r2, r1, #2 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002047c8 : │ │ │ │ ldrb.w r3, [r0, #106] @ 0x6a │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 20480c │ │ │ │ push {lr} │ │ │ │ @@ -254082,25 +254082,25 @@ │ │ │ │ ldr r2, [pc, #56] @ (20492c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #4] │ │ │ │ cbz r0, 204904 │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 204644 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #80] @ 0x50 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2029c4 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cbz r0, 204920 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 20281c │ │ │ │ nop │ │ │ │ strb r4, [r4, #21] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ @@ -254152,18 +254152,18 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1212 @ 0x4bc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r7, #19] │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r2, #9 │ │ │ │ + lsrs r4, r0, #9 │ │ │ │ movs r0, r6 │ │ │ │ - stc2l 0, cr0, [r6, #144] @ 0x90 │ │ │ │ - lsls r0, r6, #26 │ │ │ │ + ldc2 0, cr0, [r6, #144]! @ 0x90 │ │ │ │ + lsls r0, r4, #26 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002049bc : │ │ │ │ ldrb r3, [r0, #27] │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 2049fe │ │ │ │ push {lr} │ │ │ │ @@ -254229,15 +254229,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r5, [pc, #204] @ (204b20 ) │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov.w r0, #0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ add.w lr, ip, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cmp.w ip, #0 │ │ │ │ @@ -254251,16 +254251,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strd r6, r7, [sp] │ │ │ │ bl 1fef40 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 204aa6 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 204aa6 │ │ │ │ - bl 2c424c │ │ │ │ - bl 4104c8 │ │ │ │ + bl 2c423c │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 204b02 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 204adc │ │ │ │ ldr r2, [pc, #112] @ (204b28 ) │ │ │ │ ldr r3, [pc, #100] @ (204b1c ) │ │ │ │ @@ -254287,15 +254287,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 204ab4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #56] @ (204b2c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 204ab4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (204b30 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #44] @ (204b34 ) │ │ │ │ ldr r0, [pc, #44] @ (204b38 ) │ │ │ │ add r3, pc │ │ │ │ @@ -254312,19 +254312,19 @@ │ │ │ │ movs r4, r6 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, #27] │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #3 │ │ │ │ + lsrs r6, r2, #3 │ │ │ │ movs r0, r6 │ │ │ │ - add r4, sp, #48 @ 0x30 │ │ │ │ + add r3, sp, #1008 @ 0x3f0 │ │ │ │ movs r3, r4 │ │ │ │ - add r4, sp, #128 @ 0x80 │ │ │ │ + add r4, sp, #64 @ 0x40 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00204b3c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -254341,15 +254341,15 @@ │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ stmia.w lr, {r0, r1, r2, r3} │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 204b7e │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 204b7e │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 204bb0 │ │ │ │ add.w r2, r3, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cbnz r3, 204b90 │ │ │ │ b.n 204bc0 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -254379,18 +254379,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1244 @ 0x4dc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2866 @ 0xb32 │ │ │ │ blx 160584 │ │ │ │ - lsrs r0, r5, #32 │ │ │ │ + lsrs r0, r3, #32 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xf5fa0029 │ │ │ │ - @ instruction: 0xfb920024 │ │ │ │ + @ instruction: 0xf5ea0029 │ │ │ │ + @ instruction: 0xfb820024 │ │ │ │ │ │ │ │ 00204be8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -254401,15 +254401,15 @@ │ │ │ │ bl 1fdba8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #16] │ │ │ │ cbz r2, 204c16 │ │ │ │ ldr r0, [r2, #36] @ 0x24 │ │ │ │ cbz r0, 204c16 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 160878 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -254426,15 +254426,15 @@ │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ ldr r4, [pc, #192] @ (204d04 ) │ │ │ │ ldr r1, [r0, r1] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ mov.w r1, #0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 204c6e │ │ │ │ ldr r1, [pc, #164] @ (204d08 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ @@ -254450,15 +254450,15 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r0 │ │ │ │ ite ne │ │ │ │ movne r5, #1 │ │ │ │ moveq r5, #0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 204ce8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 204cc2 │ │ │ │ ldr r2, [pc, #112] @ (204d0c ) │ │ │ │ ldr r3, [pc, #96] @ (204d00 ) │ │ │ │ @@ -254485,15 +254485,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 204c9a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #56] @ (204d10 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 204c9a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ (204d14 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #40] @ (204d18 ) │ │ │ │ ldr r0, [pc, #44] @ (204d1c ) │ │ │ │ add r3, pc │ │ │ │ @@ -254509,19 +254509,19 @@ │ │ │ │ movs r4, r6 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r7, #19] │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #28 │ │ │ │ + lsls r0, r6, #27 │ │ │ │ movs r0, r6 │ │ │ │ - add r2, sp, #152 @ 0x98 │ │ │ │ + add r2, sp, #88 @ 0x58 │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #232 @ 0xe8 │ │ │ │ + add r2, sp, #168 @ 0xa8 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00204d20 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #0 │ │ │ │ b.w 1ff9f8 │ │ │ │ │ │ │ │ @@ -254667,15 +254667,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 204db2 │ │ │ │ ldr r0, [pc, #112] @ (204ed8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 204db2 │ │ │ │ ldr r3, [pc, #88] @ (204ed0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 204dd4 │ │ │ │ @@ -254683,15 +254683,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 204dd4 │ │ │ │ ldr r0, [pc, #80] @ (204edc ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 204db0 │ │ │ │ b.n 204dd8 │ │ │ │ ldr r3, [pc, #68] @ (204ee0 ) │ │ │ │ movw r2, #2936 @ 0xb78 │ │ │ │ ldr r1, [pc, #68] @ (204ee4 ) │ │ │ │ ldr r0, [pc, #68] @ (204ee8 ) │ │ │ │ @@ -254716,20 +254716,20 @@ │ │ │ │ movs r7, r7 │ │ │ │ strb r4, [r2, #0] │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 12, cr0, cr10, cr4, {1} │ │ │ │ - cdp2 0, 10, cr0, cr8, cr4, {1} │ │ │ │ - lsls r6, r1, #21 │ │ │ │ + cdp2 0, 11, cr0, cr10, cr4, {1} │ │ │ │ + cdp2 0, 9, cr0, cr8, cr4, {1} │ │ │ │ + lsls r6, r7, #20 │ │ │ │ movs r0, r6 │ │ │ │ - str.w r0, [r0, #36] @ 0x24 │ │ │ │ - cdp2 0, 3, cr0, cr2, cr4, {1} │ │ │ │ + ldrh.w r0, [r0, #36] @ 0x24 │ │ │ │ + cdp2 0, 2, cr0, cr2, cr4, {1} │ │ │ │ │ │ │ │ 00204eec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -255012,18 +255012,18 @@ │ │ │ │ movs r4, r6 │ │ │ │ ldr r2, [r6, #100] @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, #1] │ │ │ │ movs r4, r6 │ │ │ │ - lsls r4, r3, #9 │ │ │ │ + lsls r4, r1, #9 │ │ │ │ movs r0, r6 │ │ │ │ - rsb r0, lr, #10747904 @ 0xa40000 │ │ │ │ - cdp2 0, 12, cr0, cr4, cr4, {1} │ │ │ │ + subs.w r0, lr, #10747904 @ 0xa40000 │ │ │ │ + cdp2 0, 11, cr0, cr4, cr4, {1} │ │ │ │ │ │ │ │ 002051d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #428] @ (205398 ) │ │ │ │ @@ -255216,15 +255216,15 @@ │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ cbz r1, 2053f2 │ │ │ │ ldr r0, [r1, #36] @ 0x24 │ │ │ │ cbz r0, 2053f2 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #144] @ (205488 ) │ │ │ │ movs r5, #0 │ │ │ │ strd r1, r5, [r4, #12] │ │ │ │ add r2, pc │ │ │ │ str r5, [r4, #20] │ │ │ │ @@ -255236,15 +255236,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ str r3, [r2, #4] │ │ │ │ mov.w r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 405e7c │ │ │ │ + bl 405e6c │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ cbz r6, 205478 │ │ │ │ mov r0, r6 │ │ │ │ blx 162a18 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -255280,15 +255280,15 @@ │ │ │ │ bl 202368 │ │ │ │ b.n 20544e │ │ │ │ nop │ │ │ │ b.n 20554c │ │ │ │ movs r4, r6 │ │ │ │ ldr r4, [r2, #32] │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #728 @ (adr r0, 20576c ) │ │ │ │ + add r0, pc, #664 @ (adr r0, 20572c ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00205494 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -255311,15 +255311,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #32] @ (2054ec ) │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r3, [r4, #40] @ 0x28 │ │ │ │ str r5, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 410564 │ │ │ │ + b.w 410554 │ │ │ │ ldr r1, [pc, #16] @ (2054f0 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2054c6 │ │ │ │ nop │ │ │ │ ldr r2, [r5, #24] │ │ │ │ movs r7, r7 │ │ │ │ @@ -255351,15 +255351,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #32] @ (20554c ) │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r3, [r4, #40] @ 0x28 │ │ │ │ str r5, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 410564 │ │ │ │ + b.w 410554 │ │ │ │ ldr r1, [pc, #16] @ (205550 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 205526 │ │ │ │ nop │ │ │ │ ldr r2, [r1, #20] │ │ │ │ movs r7, r7 │ │ │ │ @@ -255399,25 +255399,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ blx 161cf0 │ │ │ │ mov r7, r0 │ │ │ │ bl 28eee0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #408] @ (20574c ) │ │ │ │ ldr r2, [pc, #408] @ (205750 ) │ │ │ │ movw r3, #3567 @ 0xdef │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1336 @ 0x538 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #400] @ (205754 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 2055d2 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #388] @ (205758 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -255536,24 +255536,24 @@ │ │ │ │ ldr r6, [pc, #140] @ (20577c ) │ │ │ │ add r9, pc │ │ │ │ add r6, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 200558 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r7, r8, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 2016b8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2056f2 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2055fc │ │ │ │ mov r0, r4 │ │ │ │ @@ -255569,32 +255569,32 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r4, #16] │ │ │ │ movs r4, r6 │ │ │ │ movs r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 3, cr0, cr6, cr15, {1} │ │ │ │ - sub.w r0, r0, #36 @ 0x24 │ │ │ │ - ldr r1, [pc, #120] @ (2057d0 ) │ │ │ │ + cdp2 0, 2, cr0, cr6, cr15, {1} │ │ │ │ + @ instruction: 0xf1900024 │ │ │ │ + ldr r1, [pc, #56] @ (205790 ) │ │ │ │ movs r6, r4 │ │ │ │ udf #136 @ 0x88 │ │ │ │ movs r4, r6 │ │ │ │ pop {r0, r2, r6, pc} │ │ │ │ vqshlu.s32 q12, , #31 │ │ │ │ vrsra.u64 d23, d8, #1 │ │ │ │ movs r4, r6 │ │ │ │ ble.n 205710 │ │ │ │ movs r4, r6 │ │ │ │ strh r3, [r0, #32] │ │ │ │ vrsra.u64 d28, d3, #1 │ │ │ │ vsubw.u q12, , d27 │ │ │ │ - vtbl.8 d31, {d31- instruction: 0xfffff996 │ │ │ │ movs r4, r4 │ │ │ │ - muls r4, r2 │ │ │ │ + muls r4, r0 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 00205780 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -255616,31 +255616,31 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1356 @ 0x54c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (2057ec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 23b53c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [ip], #-188 @ 0xffffff44 │ │ │ │ - b.n 2055c8 │ │ │ │ + stc2 0, cr0, [ip], #-188 @ 0xffffff44 │ │ │ │ + b.n 2055a8 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r4, r5, #14 │ │ │ │ + lsrs r4, r3, #14 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002057f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -255662,30 +255662,30 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1356 @ 0x54c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (20585c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 23b53c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xfbca002f │ │ │ │ - b.n 205554 │ │ │ │ + @ instruction: 0xfbba002f │ │ │ │ + b.n 205534 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r7, #12 │ │ │ │ + lsrs r2, r5, #12 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00205860 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -255709,31 +255709,31 @@ │ │ │ │ strb r3, [r5, #23] │ │ │ │ addw r1, r1, #1356 @ 0x54c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (2058d0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 23b53c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb5c002f │ │ │ │ - b.n 2054e8 │ │ │ │ + @ instruction: 0xfb4c002f │ │ │ │ + b.n 2054c8 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r1, #11 │ │ │ │ + lsrs r0, r7, #10 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002058d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -255755,31 +255755,31 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1356 @ 0x54c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (205940 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 23b53c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfae8002f │ │ │ │ - b.n 205474 │ │ │ │ + @ instruction: 0xfad8002f │ │ │ │ + b.n 205454 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r3, #9 │ │ │ │ + lsrs r0, r1, #9 │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r4, r3 │ │ │ │ ldr r7, [pc, #236] @ (205a3c ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ @@ -255973,32 +255973,32 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r7, #112] @ 0x70 │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r8, #188]! @ 0xbc │ │ │ │ - adc.w r0, sl, #10747904 @ 0xa40000 │ │ │ │ - adcs.w r0, ip, #10747904 @ 0xa40000 │ │ │ │ + ldc2l 0, cr0, [r8, #188] @ 0xbc │ │ │ │ + @ instruction: 0xf53a0024 │ │ │ │ + adc.w r0, ip, #10747904 @ 0xa40000 │ │ │ │ ldr r3, [pc, #16] @ (205b90 ) │ │ │ │ ldr r2, [pc, #20] @ (205b94 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (205b98 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ movs r4, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r2, #-136] @ 0x88 │ │ │ │ + ldmdb r2!, {r1, r5} │ │ │ │ b.w 29cd60 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 205c14 │ │ │ │ sub sp, #12 │ │ │ │ @@ -256051,15 +256051,15 @@ │ │ │ │ movs r7, r7 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ str r6, [r2, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4d80024 │ │ │ │ + @ instruction: 0xf4c80024 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ (205cbc ) │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #128] @ (205cc0 ) │ │ │ │ @@ -256113,17 +256113,17 @@ │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r4], {47} @ 0x2f │ │ │ │ - @ instruction: 0xf3f60024 │ │ │ │ - bics.w r0, r6, #10747904 @ 0xa40000 │ │ │ │ + stc2 0, cr0, [r4], {47} @ 0x2f │ │ │ │ + @ instruction: 0xf3e60024 │ │ │ │ + bic.w r0, r6, #10747904 @ 0xa40000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldrb r4, [r1, #0] │ │ │ │ tst.w r4, #63 @ 0x3f │ │ │ │ @@ -256257,26 +256257,26 @@ │ │ │ │ ldr r0, [pc, #32] @ (205e68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - smlatb r0, r2, pc, r0 │ │ │ │ - @ instruction: 0xf2740024 │ │ │ │ - @ instruction: 0xf2d80024 │ │ │ │ - @ instruction: 0xfafe002f │ │ │ │ - @ instruction: 0xf2600024 │ │ │ │ - @ instruction: 0xf2e00024 │ │ │ │ + @ instruction: 0xfb02002f │ │ │ │ + @ instruction: 0xf2640024 │ │ │ │ + movt r0, #32804 @ 0x8024 │ │ │ │ + @ instruction: 0xfaee002f │ │ │ │ + @ instruction: 0xf2500024 │ │ │ │ + @ instruction: 0xf2d00024 │ │ │ │ ldr r1, [pc, #8] @ (205e78 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ nop │ │ │ │ - b.n 205b34 │ │ │ │ + b.n 205b14 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #336] @ (205fe0 ) │ │ │ │ @@ -256418,27 +256418,27 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ movs r4, r6 │ │ │ │ - rsb r0, r2, #36 @ 0x24 │ │ │ │ + subs.w r0, r2, #36 @ 0x24 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ bl 200558 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cbz r0, 206040 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2bff34 │ │ │ │ + bl 2bff24 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 206040 │ │ │ │ ldr r0, [pc, #72] @ (206064 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ blx 1605ec │ │ │ │ @@ -256464,15 +256464,15 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bhi.n 206060 │ │ │ │ + bhi.n 206040 │ │ │ │ movs r6, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r1, #1 │ │ │ │ mov r4, r2 │ │ │ │ @@ -256480,52 +256480,52 @@ │ │ │ │ cmp r1, r0 │ │ │ │ beq.n 2060c4 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [pc, #84] @ (2060d8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r0, [pc, #76] @ (2060dc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ mvn.w r3, #4227858432 @ 0xfc000000 │ │ │ │ cmp r5, r3 │ │ │ │ beq.n 2060ce │ │ │ │ cbz r4, 2060b8 │ │ │ │ ldr r0, [pc, #60] @ (2060e0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r0, [pc, #52] @ (2060e4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 40c624 │ │ │ │ + b.w 40c614 │ │ │ │ ldr r0, [pc, #44] @ (2060e8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ b.n 2060ac │ │ │ │ ldr r0, [pc, #36] @ (2060ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ b.n 20608e │ │ │ │ ldr r0, [pc, #32] @ (2060f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ b.n 2060ac │ │ │ │ - @ instruction: 0xf0e80024 │ │ │ │ + @ instruction: 0xf0d80024 │ │ │ │ + @ instruction: 0xf0da0024 │ │ │ │ @ instruction: 0xf0ea0024 │ │ │ │ - @ instruction: 0xf0fa0024 │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + subs r1, #130 @ 0x82 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xf0d80024 │ │ │ │ - eors.w r0, lr, #36 @ 0x24 │ │ │ │ - @ instruction: 0xf0b80024 │ │ │ │ + @ instruction: 0xf0c80024 │ │ │ │ + eor.w r0, lr, #36 @ 0x24 │ │ │ │ + @ instruction: 0xf0a80024 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #92] @ (206160 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #92] @ (206164 ) │ │ │ │ @@ -256552,29 +256552,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx 160d9c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 206118 │ │ │ │ add.w r0, r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 405e7c │ │ │ │ + bl 405e6c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 16276c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 206118 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ movs r4, r6 │ │ │ │ ldrb r2, [r6, r5] │ │ │ │ movs r7, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r2, r5] │ │ │ │ movs r7, r7 │ │ │ │ - vaddl.s8 q0, d0, d20 │ │ │ │ + vhadd.s d16, d0, d20 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r6, [pc, #260] @ (20628c ) │ │ │ │ mov r1, r0 │ │ │ │ @@ -256885,17 +256885,17 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ movs r4, r6 │ │ │ │ adds r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ bl 1324a2 │ │ │ │ - @ instruction: 0xf4b8002f │ │ │ │ - ldc 0, cr0, [sl], {36} @ 0x24 │ │ │ │ - stcl 0, cr0, [r6, #-144]! @ 0xffffff70 │ │ │ │ + @ instruction: 0xf4a8002f │ │ │ │ + stc 0, cr0, [sl], {36} @ 0x24 │ │ │ │ + ldcl 0, cr0, [r6, #-144] @ 0xffffff70 │ │ │ │ ldr r3, [pc, #36] @ (2064d8 ) │ │ │ │ ldr r2, [pc, #40] @ (2064dc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 2064ca │ │ │ │ movs r0, #0 │ │ │ │ @@ -256920,26 +256920,26 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (20654c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 206536 │ │ │ │ ldr.w ip, [pc, #72] @ 206550 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #72] @ (206554 ) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r4, ip, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ bl 21ba94 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 21ba8c │ │ │ │ cbz r0, 206536 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -256951,18 +256951,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #232] @ 0xe8 │ │ │ │ + str r6, [sp, #168] @ 0xa8 │ │ │ │ movs r3, r4 │ │ │ │ - bics.w r0, r6, #11468800 @ 0xaf0000 │ │ │ │ - push {r1, r4, r5, r7} │ │ │ │ + bic.w r0, r6, #11468800 @ 0xaf0000 │ │ │ │ + push {r1, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #228] @ (206650 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -257071,26 +257071,26 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (2066cc ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 2066b6 │ │ │ │ ldr.w ip, [pc, #72] @ 2066d0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #72] @ (2066d4 ) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r4, ip, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ bl 21ba94 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 21ba8c │ │ │ │ cbz r0, 2066b6 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -257102,18 +257102,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #744] @ 0x2e8 │ │ │ │ + str r4, [sp, #680] @ 0x2a8 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf2b6002f │ │ │ │ - cbz r2, 206724 │ │ │ │ + subw r0, r6, #47 @ 0x2f │ │ │ │ + cbz r2, 206720 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #492] @ (2068d8 ) │ │ │ │ @@ -257307,18 +257307,18 @@ │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [r4, #52] @ 0x34 │ │ │ │ movs r3, r6 │ │ │ │ ldmia r4!, {r3, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ str r2, [r2, #16] │ │ │ │ movs r4, r6 │ │ │ │ - eor.w r0, sl, #47 @ 0x2f │ │ │ │ - b.n 2068d8 │ │ │ │ + orns r0, sl, #47 @ 0x2f │ │ │ │ + b.n 2068b8 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xe9a40024 │ │ │ │ + @ instruction: 0xe9940024 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #256] @ (206a1c ) │ │ │ │ @@ -257445,15 +257445,15 @@ │ │ │ │ cbnz r3, 206aa8 │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 206aae │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 4047e4 │ │ │ │ + bl 4047d4 │ │ │ │ ldr.w r0, [r4, #312] @ 0x138 │ │ │ │ blx 16123c │ │ │ │ ldr.w r3, [r4, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 206a9e │ │ │ │ ldr.w r0, [r4, #332] @ 0x14c │ │ │ │ bl 1fca48 │ │ │ │ @@ -257465,31 +257465,31 @@ │ │ │ │ movw r2, #4049 @ 0xfd1 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r3, #64 @ 0x40 │ │ │ │ ldr.w r5, [r3, #264] @ 0x108 │ │ │ │ add.w ip, r5, #4294967295 @ 0xffffffff │ │ │ │ str.w ip, [r3, #264] @ 0x108 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 160878 │ │ │ │ bl 1e0774 │ │ │ │ b.n 206a62 │ │ │ │ mov r1, r2 │ │ │ │ - bl 404d8c │ │ │ │ + bl 404d7c │ │ │ │ b.n 206a62 │ │ │ │ nop │ │ │ │ ldrsh r6, [r3, r5] │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, r7] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 206708 │ │ │ │ + b.n 2066e8 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ @@ -257520,15 +257520,15 @@ │ │ │ │ subs r6, r2, r3 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ subs r6, #1 │ │ │ │ add r6, r2 │ │ │ │ ands r6, r3 │ │ │ │ lsrs r6, r5 │ │ │ │ lsr.w r5, r2, r5 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 206c44 │ │ │ │ ldr r2, [pc, #340] @ (206c94 ) │ │ │ │ add r3, sp, #16 │ │ │ │ @@ -257559,25 +257559,25 @@ │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 206b9a │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r0, r7, #2 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r2, r0, lsl #2] │ │ │ │ sub.w r2, r5, r9 │ │ │ │ - bl 40a588 │ │ │ │ + bl 40a578 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cbnz r3, 206bf4 │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 206c0c │ │ │ │ adds r7, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ cmp r6, r4 │ │ │ │ bhi.n 206b74 │ │ │ │ ldr.w r8, [sp, #12] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 206c7a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 206c20 │ │ │ │ ldr r3, [pc, #200] @ (206c8c ) │ │ │ │ @@ -257602,37 +257602,37 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r0, r7, #2 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r2, r0, lsl #2] │ │ │ │ sub.w r2, r5, r9 │ │ │ │ - bl 40a588 │ │ │ │ + bl 40a578 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 206ba4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r0, r7, #2 │ │ │ │ sub.w r2, r5, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r3, r0, lsl #2] │ │ │ │ - bl 40a588 │ │ │ │ + bl 40a578 │ │ │ │ b.n 206ba4 │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 206bc2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #100] @ (206c9c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 206bc2 │ │ │ │ ldr r3, [pc, #88] @ (206ca0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 206b3c │ │ │ │ @@ -257736,22 +257736,22 @@ │ │ │ │ ldr.w r3, [r6, #264] @ 0x108 │ │ │ │ mov r0, sl │ │ │ │ add r8, pc │ │ │ │ movw r2, #4049 @ 0xfd1 │ │ │ │ mov r1, r8 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r6, #264] @ 0x108 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 2bcc9c │ │ │ │ + bl 2bcc8c │ │ │ │ cmp r0, r9 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ blt.w 2071a2 │ │ │ │ mov r0, r4 │ │ │ │ bl 1fc974 │ │ │ │ str.w r0, [r4, #332] @ 0x14c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -257769,15 +257769,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r3, [pc, #1316] @ 2072e4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r4, #308 @ 0x134 │ │ │ │ add r3, pc │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add.w r0, r4, #308 @ 0x134 │ │ │ │ movs r2, #2 │ │ │ │ bl 22b880 │ │ │ │ ldr.w r2, [pc, #1284] @ 2072e8 │ │ │ │ movw r9, #65535 @ 0xffff │ │ │ │ @@ -257866,15 +257866,15 @@ │ │ │ │ ldr.w r1, [pc, #1064] @ 2072fc │ │ │ │ dmb ish │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ movw r2, #1173 @ 0x495 │ │ │ │ add r1, pc │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ movs r2, #7 │ │ │ │ ldrd r0, r1, [r4, #20] │ │ │ │ bl 206ac8 │ │ │ │ ldr r6, [r4, #12] │ │ │ │ cbz r6, 206f2a │ │ │ │ ldr.w r3, [pc, #1032] @ 207300 │ │ │ │ ldr r7, [r4, #28] │ │ │ │ @@ -257882,15 +257882,15 @@ │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 1cc494 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 207144 │ │ │ │ ldr r1, [r4, #28] │ │ │ │ movs r2, #14 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 400c98 │ │ │ │ + bl 400c88 │ │ │ │ ldr r3, [pc, #1004] @ (207304 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20715a │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ @@ -257983,15 +257983,15 @@ │ │ │ │ bpl.w 206d12 │ │ │ │ ldr r0, [pc, #788] @ (20731c ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 206d12 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r1 │ │ │ │ b.n 206fb0 │ │ │ │ ldr r2, [pc, #764] @ (207320 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -258008,53 +258008,53 @@ │ │ │ │ strd r1, r3, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ strd r7, r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 206fd4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add.w r1, r4, #8 │ │ │ │ adds r0, #8 │ │ │ │ blx 1612d0 │ │ │ │ b.n 206e44 │ │ │ │ ldr r2, [pc, #708] @ (207328 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r3 │ │ │ │ - bl 410564 │ │ │ │ + bl 410554 │ │ │ │ b.n 206e6c │ │ │ │ ldr r3, [pc, #692] @ (20732c ) │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 2070dc │ │ │ │ add.w r1, r2, #96 @ 0x60 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ubfx r3, r2, #7, #1 │ │ │ │ ubfx r2, r2, #1, #1 │ │ │ │ - bl 404ce0 │ │ │ │ + bl 404cd0 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 207248 │ │ │ │ ldr r3, [pc, #608] @ (207300 ) │ │ │ │ ldr r7, [r4, #28] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 1cc49c │ │ │ │ cbz r0, 2070b4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #12 │ │ │ │ - bl 400c98 │ │ │ │ + bl 400c88 │ │ │ │ movs r7, #1 │ │ │ │ b.n 206d1e │ │ │ │ ldr.w r2, [r3, #296] @ 0x128 │ │ │ │ strd r2, r1, [r4, #296] @ 0x128 │ │ │ │ dmb ish │ │ │ │ str.w r4, [r3, #296] @ 0x128 │ │ │ │ ldr.w r3, [r4, #296] @ 0x128 │ │ │ │ @@ -258067,89 +258067,89 @@ │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e071c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 206d1c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r1, [pc, #568] @ (207330 ) │ │ │ │ ldr r0, [pc, #572] @ (207334 ) │ │ │ │ movw r2, #1173 @ 0x495 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ b.n 206f2a │ │ │ │ ldr r3, [pc, #504] @ (207300 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r3, [pc, #548] @ (207338 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #548] @ (20733c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #544] @ (207340 ) │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1909 @ 0x775 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 206f2a │ │ │ │ ldr r1, [r4, #28] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 404d8c │ │ │ │ + bl 404d7c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 206f2a │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 400c98 │ │ │ │ + bl 400c88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 206f0a │ │ │ │ bl 163324 │ │ │ │ b.n 206f0a │ │ │ │ ldr r1, [r4, #28] │ │ │ │ movs r2, #10 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 400c98 │ │ │ │ + bl 400c88 │ │ │ │ b.n 206f20 │ │ │ │ ldr r5, [pc, #476] @ (207344 ) │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ movw r2, #4049 @ 0xfd1 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r3, [pc, #460] @ (207348 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #460] @ (20734c ) │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add r3, pc │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1917 @ 0x77d │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ ldr r1, [pc, #440] @ (207350 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ b.n 207130 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #1173 @ 0x495 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ b.n 207130 │ │ │ │ bl 201ab0 │ │ │ │ cbnz r0, 2071c8 │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ cmp r3, r0 │ │ │ │ blt.w 206de0 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ @@ -258181,29 +258181,29 @@ │ │ │ │ ldr r2, [pc, #344] @ (207360 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1941 @ 0x795 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr.w r0, [r4, #328] @ 0x148 │ │ │ │ blx 16123c │ │ │ │ bl 2060f4 │ │ │ │ ldr.w r3, [r6, #264] @ 0x108 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ movw r2, #4049 @ 0xfd1 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r6, #264] @ 0x108 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #1173 @ 0x495 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ b.n 207130 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r4, [pc, #272] @ (207364 ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ bl 200558 │ │ │ │ @@ -258215,20 +258215,20 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r2, pc │ │ │ │ strd r5, r2, [sp] │ │ │ │ movw r2, #1894 @ 0x766 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ ldr r0, [pc, #244] @ (207370 ) │ │ │ │ mov r1, r4 │ │ │ │ movw r2, #1173 @ 0x495 │ │ │ │ add r0, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ b.n 206f2a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #228] @ (207374 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #228] @ (207378 ) │ │ │ │ movw r2, #1510 @ 0x5e6 │ │ │ │ add r3, pc │ │ │ │ @@ -258249,40 +258249,40 @@ │ │ │ │ movs r4, r6 │ │ │ │ ldrb r2, [r1, r3] │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 207a34 │ │ │ │ + b.n 207a14 │ │ │ │ movs r4, r4 │ │ │ │ str r6, [r0, r6] │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r4] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 20796c │ │ │ │ + b.n 20794c │ │ │ │ movs r4, r4 │ │ │ │ - b.n 207018 │ │ │ │ + b.n 206ff8 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 2078b4 │ │ │ │ + b.n 207894 │ │ │ │ movs r4, r4 │ │ │ │ - sbcs.w r0, ip, pc, asr #32 │ │ │ │ + sbc.w r0, ip, pc, asr #32 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, r2] │ │ │ │ movs r7, r7 │ │ │ │ ldr r7, [pc, #1016] @ (2076ec ) │ │ │ │ movs r7, r7 │ │ │ │ ldr r7, [pc, #976] @ (2076c8 ) │ │ │ │ movs r7, r7 │ │ │ │ ldr r7, [pc, #704] @ (2075bc ) │ │ │ │ movs r7, r7 │ │ │ │ - b.n 207694 │ │ │ │ + b.n 207674 │ │ │ │ movs r4, r4 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r5, r1] │ │ │ │ movs r4, r6 │ │ │ │ @@ -258290,66 +258290,66 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #952] @ (2076cc ) │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 20795c │ │ │ │ + b.n 20793c │ │ │ │ movs r4, r4 │ │ │ │ cmp r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 207840 │ │ │ │ + b.n 207820 │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - svc 172 @ 0xac │ │ │ │ + svc 156 @ 0x9c │ │ │ │ movs r4, r4 │ │ │ │ ldr r5, [pc, #504] @ (207530 ) │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xe82a002f │ │ │ │ - svc 134 @ 0x86 │ │ │ │ + @ instruction: 0xe81a002f │ │ │ │ + svc 118 @ 0x76 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 2077e4 │ │ │ │ + b.n 2077c4 │ │ │ │ movs r4, r4 │ │ │ │ - svc 56 @ 0x38 │ │ │ │ + svc 40 @ 0x28 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 2072d4 │ │ │ │ + b.n 2072b4 │ │ │ │ movs r7, r5 │ │ │ │ - b.n 2077d8 │ │ │ │ + b.n 2077b8 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 207830 │ │ │ │ + b.n 207810 │ │ │ │ movs r4, r4 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2074c4 │ │ │ │ + b.n 2074a4 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 2071dc │ │ │ │ + b.n 2071bc │ │ │ │ movs r7, r5 │ │ │ │ - b.n 2077a4 │ │ │ │ + b.n 207784 │ │ │ │ movs r4, r4 │ │ │ │ - udf #74 @ 0x4a │ │ │ │ + udf #58 @ 0x3a │ │ │ │ movs r4, r4 │ │ │ │ - b.n 207130 │ │ │ │ + b.n 207110 │ │ │ │ movs r7, r5 │ │ │ │ - b.n 207544 │ │ │ │ + b.n 207524 │ │ │ │ movs r4, r4 │ │ │ │ ldr r3, [pc, #1008] @ (207764 ) │ │ │ │ movs r7, r7 │ │ │ │ - b.n 2070d4 │ │ │ │ + b.n 2070b4 │ │ │ │ movs r7, r5 │ │ │ │ - adds r0, #24 │ │ │ │ + adds r0, #8 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 2070b4 │ │ │ │ + b.n 207094 │ │ │ │ movs r7, r5 │ │ │ │ - ble.n 20737c │ │ │ │ + ble.n 20735c │ │ │ │ movs r4, r4 │ │ │ │ - b.n 207580 │ │ │ │ + b.n 207560 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #480] @ (20757c ) │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -258523,47 +258523,47 @@ │ │ │ │ ldr r1, [pc, #88] @ (20759c ) │ │ │ │ mov.w r2, #426 @ 0x1aa │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ blx 160584 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ b.n 20743e │ │ │ │ mov r0, r4 │ │ │ │ ldrd r4, r5, [r6] │ │ │ │ bl 200558 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #52] @ (2075a0 ) │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 20753a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r7, r7] │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r3, r7] │ │ │ │ movs r4, r6 │ │ │ │ strb r2, [r5, r6] │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2074fc │ │ │ │ + blt.n 2074dc │ │ │ │ movs r4, r4 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 207d94 │ │ │ │ + b.n 207d74 │ │ │ │ movs r7, r5 │ │ │ │ - ldrsb r0, [r1, r2] │ │ │ │ + ldrsb r0, [r7, r1] │ │ │ │ movs r3, r4 │ │ │ │ - svc 40 @ 0x28 │ │ │ │ + svc 24 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -258596,15 +258596,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r4, r2, [r3, #4] │ │ │ │ sub.w sl, r8, r2 │ │ │ │ add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ add sl, r5 │ │ │ │ and.w sl, sl, r2 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ lsr.w sl, sl, r4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr.w r4, r5, r4 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r2, 207634 │ │ │ │ @@ -258634,22 +258634,22 @@ │ │ │ │ add.w r4, r4, #2097152 @ 0x200000 │ │ │ │ cmp r5, r4 │ │ │ │ ite ls │ │ │ │ rsbls r6, r1, r5 │ │ │ │ rsbhi r6, r1, r4 │ │ │ │ ldr.w r0, [fp, #4]! │ │ │ │ mov r1, r6 │ │ │ │ - bl 40adbc │ │ │ │ + bl 40adac │ │ │ │ cmp r6, r0 │ │ │ │ bls.n 20765a │ │ │ │ ldrd r6, r5, [sp] │ │ │ │ mov r3, sl │ │ │ │ movs r4, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2078b0 │ │ │ │ subs r2, #1 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r2, 2076b4 │ │ │ │ @@ -258670,15 +258670,15 @@ │ │ │ │ ldr r3, [pc, #520] @ (2078d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrd r4, r2, [r3, #4] │ │ │ │ sub.w sl, r8, r2 │ │ │ │ add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ add sl, r5 │ │ │ │ and.w sl, sl, r2 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ lsr.w sl, sl, r4 │ │ │ │ adds r2, r3, #1 │ │ │ │ lsr.w r4, r5, r4 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2076fc │ │ │ │ ldr r3, [pc, #480] @ (2078d4 ) │ │ │ │ @@ -258704,19 +258704,19 @@ │ │ │ │ add.w r4, r4, #2097152 @ 0x200000 │ │ │ │ cmp sl, r4 │ │ │ │ ite ls │ │ │ │ rsbls r9, r9, sl │ │ │ │ rsbhi r9, r9, r4 │ │ │ │ ldr.w r0, [fp, #4]! │ │ │ │ mov r1, r9 │ │ │ │ - bl 40adbc │ │ │ │ + bl 40adac │ │ │ │ cmp r9, r0 │ │ │ │ bls.n 20771a │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2078b0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 20776c │ │ │ │ dmb ish │ │ │ │ @@ -258733,15 +258733,15 @@ │ │ │ │ ldr r3, [pc, #340] @ (2078d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrd r4, r2, [r3, #4] │ │ │ │ sub.w sl, r8, r2 │ │ │ │ add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ add sl, r5 │ │ │ │ and.w sl, sl, r2 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ lsr.w sl, sl, r4 │ │ │ │ adds r2, r3, #1 │ │ │ │ lsr.w r4, r5, r4 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2077ae │ │ │ │ ldr r3, [pc, #304] @ (2078d4 ) │ │ │ │ @@ -258767,19 +258767,19 @@ │ │ │ │ add.w r4, r4, #2097152 @ 0x200000 │ │ │ │ cmp sl, r4 │ │ │ │ ite ls │ │ │ │ rsbls r6, r6, sl │ │ │ │ rsbhi r6, r6, r4 │ │ │ │ ldr.w r0, [fp, #4]! │ │ │ │ mov r1, r6 │ │ │ │ - bl 40adbc │ │ │ │ + bl 40adac │ │ │ │ cmp r6, r0 │ │ │ │ bls.n 2077ca │ │ │ │ movs r4, #0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2078b0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 207812 │ │ │ │ dmb ish │ │ │ │ @@ -258821,31 +258821,31 @@ │ │ │ │ beq.n 207826 │ │ │ │ b.n 20777c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #124] @ (2078e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 207812 │ │ │ │ str r3, [sp, #4] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #108] @ (2078e8 ) │ │ │ │ ldr r3, [r7, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2076b4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #88] @ (2078e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 20776c │ │ │ │ ldr r3, [pc, #80] @ (2078ec ) │ │ │ │ movw r2, #2845 @ 0xb1d │ │ │ │ ldr r1, [pc, #76] @ (2078f0 ) │ │ │ │ ldr r0, [pc, #80] @ (2078f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -258875,25 +258875,25 @@ │ │ │ │ movs r7, r7 │ │ │ │ mov ip, r9 │ │ │ │ movs r7, r7 │ │ │ │ adds r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 207a30 │ │ │ │ + b.n 207a10 │ │ │ │ movs r7, r5 │ │ │ │ - bhi.n 2078f8 │ │ │ │ + bvc.n 2078d8 │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 207994 │ │ │ │ + bls.n 207974 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 207a08 │ │ │ │ + b.n 2079e8 │ │ │ │ movs r7, r5 │ │ │ │ - bvc.n 2078d0 │ │ │ │ + bvc.n 2078b0 │ │ │ │ movs r4, r4 │ │ │ │ - bgt.n 207944 │ │ │ │ + bgt.n 207924 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #480] @ (207af8 ) │ │ │ │ @@ -259035,15 +259035,15 @@ │ │ │ │ b.n 2079f6 │ │ │ │ ldr r3, [pc, #140] @ (207b08 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2079b6 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2079ba │ │ │ │ bl 168638 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2079c4 │ │ │ │ ldrb r3, [r6, #21] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -259091,15 +259091,15 @@ │ │ │ │ movs r4, r6 │ │ │ │ ldr r7, [pc, #632] @ (207d80 ) │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #848] @ (207e60 ) │ │ │ │ movs r4, r6 │ │ │ │ - bpl.n 207a94 │ │ │ │ + bpl.n 207a74 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #484] @ (207d0c ) │ │ │ │ @@ -259249,15 +259249,15 @@ │ │ │ │ b.n 207c06 │ │ │ │ ldr r3, [pc, #124] @ (207d1c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 207bc6 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 207bca │ │ │ │ bl 168638 │ │ │ │ mov r4, r0 │ │ │ │ b.n 207bd4 │ │ │ │ ldr r2, [pc, #100] @ (207d20 ) │ │ │ │ ldr r3, [pc, #80] @ (207d10 ) │ │ │ │ @@ -259299,15 +259299,15 @@ │ │ │ │ movs r4, r6 │ │ │ │ ldr r5, [pc, #568] @ (207f54 ) │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #872] @ (20808c ) │ │ │ │ movs r4, r6 │ │ │ │ - bcc.n 207c80 │ │ │ │ + bcc.n 207c60 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #508] @ (207f38 ) │ │ │ │ @@ -259454,15 +259454,15 @@ │ │ │ │ b.n 207e14 │ │ │ │ ldr r3, [pc, #156] @ (207f48 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 207dd8 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 207ddc │ │ │ │ bl 168638 │ │ │ │ mov r4, r0 │ │ │ │ b.n 207de6 │ │ │ │ ldrb r3, [r6, #21] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -259516,15 +259516,15 @@ │ │ │ │ movs r4, r6 │ │ │ │ ldr r3, [pc, #512] @ (208148 ) │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #648] @ (2081d8 ) │ │ │ │ movs r4, r6 │ │ │ │ - bne.n 207e78 │ │ │ │ + bne.n 207e58 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [pc, #524] @ (208174 ) │ │ │ │ @@ -259578,15 +259578,15 @@ │ │ │ │ beq.w 20812a │ │ │ │ ldrb r3, [r4, #26] │ │ │ │ cbz r3, 207ff4 │ │ │ │ ldr r3, [pc, #400] @ (208178 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbz r3, 207ff4 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ ldr r1, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [r1, #24] │ │ │ │ ldrb.w r1, [r1, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ it eq │ │ │ │ @@ -259725,30 +259725,30 @@ │ │ │ │ bl 200558 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #40] @ (20818c ) │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 20814e │ │ │ │ nop │ │ │ │ ldr r2, [pc, #184] @ (208230 ) │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2080bc │ │ │ │ + bhi.n 20809c │ │ │ │ movs r7, r5 │ │ │ │ - ldr r3, [pc, #168] @ (20822c ) │ │ │ │ + ldr r3, [pc, #104] @ (2081ec ) │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r7!, {r2, r4, r5, r6} │ │ │ │ + ldmia r7!, {r2, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2081ec │ │ │ │ + bcc.n 2081cc │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00208190 : │ │ │ │ ldrb r3, [r0, #4] │ │ │ │ lsls r3, r3, #26 │ │ │ │ bne.n 2081a2 │ │ │ │ movs r0, #0 │ │ │ │ @@ -260016,15 +260016,15 @@ │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldr.w r8, [pc, #528] @ 208648 │ │ │ │ adds r6, r1, #1 │ │ │ │ str r6, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cbnz r1, 208454 │ │ │ │ @@ -260123,15 +260123,15 @@ │ │ │ │ bl 200dd0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 20854a │ │ │ │ str.w r0, [r9] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r3, 208552 │ │ │ │ bl 1f7628 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20863a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2085b4 │ │ │ │ ldr r2, [pc, #236] @ (208650 ) │ │ │ │ @@ -260152,15 +260152,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [pc, #196] @ (208654 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 208514 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 20851c │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ bl 168638 │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ @@ -260184,15 +260184,15 @@ │ │ │ │ bne.n 208636 │ │ │ │ ldr r3, [pc, #124] @ (20865c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 408558 │ │ │ │ + b.w 408548 │ │ │ │ ldr r0, [pc, #108] @ (208660 ) │ │ │ │ movw r1, #2897 @ 0xb51 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 20850e │ │ │ │ @@ -260230,15 +260230,15 @@ │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ mvns r4, r1 │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r4, [pc, #392] @ (208800 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -260536,30 +260536,30 @@ │ │ │ │ bl 200558 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #48] @ (2089c4 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 208984 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2 │ │ │ │ movs r4, r6 │ │ │ │ asrs r6, r0 │ │ │ │ movs r4, r6 │ │ │ │ eors r0, r1 │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -260663,21 +260663,21 @@ │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ subs r7, #184 @ 0xb8 │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #62 @ 0x3e │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r6!, {r1, r2, r4, r7} │ │ │ │ + ldmia r6!, {r1, r2, r7} │ │ │ │ movs r7, r5 │ │ │ │ - asrs r2, r4 │ │ │ │ + asrs r2, r2 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r6, {r1, r2, r3, r5, r6} │ │ │ │ movs r7, r5 │ │ │ │ - asrs r2, r1 │ │ │ │ + lsrs r2, r7 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ mov r7, r0 │ │ │ │ @@ -260695,15 +260695,15 @@ │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #4 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ adds r4, r1, #1 │ │ │ │ str r4, [r0, #8] │ │ │ │ cbnz r1, 208b50 │ │ │ │ ldr r1, [pc, #440] @ (208d00 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -260752,15 +260752,15 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r0, 208bbc │ │ │ │ rev r3, r3 │ │ │ │ asrs r2, r3, #31 │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 208cd6 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 208cf0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 208c98 │ │ │ │ @@ -260813,15 +260813,15 @@ │ │ │ │ bl 1f7628 │ │ │ │ b.n 208bc8 │ │ │ │ ldr r3, [pc, #172] @ (208d08 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 208c18 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 208c20 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 168638 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ @@ -260844,15 +260844,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 208bdc │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #96] @ (208d10 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 208bdc │ │ │ │ mov r0, r4 │ │ │ │ bl 201ab0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 208b92 │ │ │ │ b.n 208c0a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -260882,15 +260882,15 @@ │ │ │ │ movs r4, r6 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #184 @ 0xb8 │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r3, r4} │ │ │ │ + stmia r4!, {r1, r2, r3} │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -260910,15 +260910,15 @@ │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #2 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 208d74 │ │ │ │ ldr r1, [pc, #432] @ (208f1c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -261002,15 +261002,15 @@ │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 200cd0 │ │ │ │ cbz r6, 208e42 │ │ │ │ str r0, [r6, #0] │ │ │ │ cbz r7, 208e48 │ │ │ │ bl 1f7628 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 208f0a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 208e6a │ │ │ │ dmb ish │ │ │ │ @@ -261059,15 +261059,15 @@ │ │ │ │ str r3, [r6, #0] │ │ │ │ b.n 208e48 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 168638 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ b.n 208e20 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 208e12 │ │ │ │ b.n 208ec4 │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ movs r2, #0 │ │ │ │ @@ -261079,15 +261079,15 @@ │ │ │ │ bne.n 208ebe │ │ │ │ b.n 208e48 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (208f2c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 208e6a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632f4 │ │ │ │ nop │ │ │ │ subs r4, #110 @ 0x6e │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ @@ -261096,15 +261096,15 @@ │ │ │ │ movs r4, r6 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #42 @ 0x2a │ │ │ │ movs r4, r6 │ │ │ │ - stmia r2!, {r2} │ │ │ │ + stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -261123,15 +261123,15 @@ │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldr.w r8, [pc, #504] @ 209174 │ │ │ │ adds r6, r1, #1 │ │ │ │ str r6, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cbnz r1, 208f96 │ │ │ │ @@ -261226,15 +261226,15 @@ │ │ │ │ bl 200dd0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 209082 │ │ │ │ str.w r0, [r9] │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 20908c │ │ │ │ bl 1f7628 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209168 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2090ee │ │ │ │ ldr r2, [pc, #220] @ (20917c ) │ │ │ │ @@ -261255,15 +261255,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [pc, #184] @ (209180 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209048 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 209050 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 168638 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ @@ -261287,15 +261287,15 @@ │ │ │ │ bne.n 209164 │ │ │ │ ldr r3, [pc, #112] @ (209188 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 408558 │ │ │ │ + b.w 408548 │ │ │ │ ldr r0, [pc, #96] @ (20918c ) │ │ │ │ movw r1, #2897 @ 0xb51 │ │ │ │ mov.w fp, #1 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ b.n 209042 │ │ │ │ mov r0, r7 │ │ │ │ @@ -261327,16 +261327,16 @@ │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #146 @ 0x92 │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ite vc │ │ │ │ - movvc r4, r4 │ │ │ │ + itt vs │ │ │ │ + movvs r4, r4 │ │ │ │ stmdbvs sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #544] @ (2093c4 ) │ │ │ │ mov r6, r3 │ │ │ │ @@ -261355,15 +261355,15 @@ │ │ │ │ ldr.w r9, [sp, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ strd r2, r3, [sp, #40] @ 0x28 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2091f2 │ │ │ │ ldr r3, [pc, #488] @ (2093d0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -261429,15 +261429,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ bl 2075a4 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 20929c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r9] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2093c0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20936e │ │ │ │ @@ -261493,15 +261493,15 @@ │ │ │ │ bl 1f7628 │ │ │ │ b.n 20929c │ │ │ │ ldr r3, [pc, #156] @ (2093d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2092f4 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ mov.w fp, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2092fe │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ bl 168638 │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ @@ -261530,15 +261530,15 @@ │ │ │ │ bne.n 2093bc │ │ │ │ ldr r3, [pc, #72] @ (2093e0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 408558 │ │ │ │ + b.w 408548 │ │ │ │ ldr r0, [pc, #56] @ (2093e4 ) │ │ │ │ movw r1, #2897 @ 0xb51 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 2092f0 │ │ │ │ @@ -261556,15 +261556,15 @@ │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #18 │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r4, r5, r6, r7} │ │ │ │ + pop {r3, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ mov r7, r0 │ │ │ │ @@ -261582,15 +261582,15 @@ │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ adds r4, r1, #1 │ │ │ │ str r4, [r0, #8] │ │ │ │ cbnz r1, 209444 │ │ │ │ ldr r1, [pc, #452] @ (209600 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -261637,15 +261637,15 @@ │ │ │ │ bne.w 2095b6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ cbz r6, 2094b4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r6, #0] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2095f0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209586 │ │ │ │ @@ -261697,15 +261697,15 @@ │ │ │ │ bl 1f7628 │ │ │ │ b.n 2094b4 │ │ │ │ ldr r3, [pc, #188] @ (209608 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209506 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 20950e │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 168638 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ @@ -261728,15 +261728,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2094c8 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #116] @ (209610 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 2094c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 201ab0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 209486 │ │ │ │ b.n 2094f8 │ │ │ │ bl 168638 │ │ │ │ @@ -261772,15 +261772,15 @@ │ │ │ │ movs r4, r6 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #204 @ 0xcc │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 20965c │ │ │ │ + cbnz r0, 209658 │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r5, #21 │ │ │ │ ... │ │ │ │ │ │ │ │ 00209614 : │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ @@ -261907,15 +261907,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r3, #756] @ 0x2f4 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2098a2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -262084,38 +262084,38 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r2, #236 @ 0xec │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #200 @ 0xc8 │ │ │ │ movs r4, r6 │ │ │ │ - stmia r2!, {r1, r2, r3, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ movs r7, r5 │ │ │ │ - add r4, sp, #424 @ 0x1a8 │ │ │ │ + add r4, sp, #360 @ 0x168 │ │ │ │ movs r4, r4 │ │ │ │ - ldrsb r2, [r5, r6] │ │ │ │ + ldrsb r2, [r3, r6] │ │ │ │ movs r3, r4 │ │ │ │ ldmia r4, {r0, r2, r4, r5} │ │ │ │ vrsubhn.i d18, , q12 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #142 @ 0x8e │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xb7d0 │ │ │ │ + @ instruction: 0xb7c0 │ │ │ │ movs r4, r4 │ │ │ │ - pop {r1, r3, r6} │ │ │ │ + pop {r1, r3, r4, r5} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r0!, {r1, r4, r6} │ │ │ │ + stmia r0!, {r1, r6} │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xb7b4 │ │ │ │ + @ instruction: 0xb7a4 │ │ │ │ movs r4, r4 │ │ │ │ - pop {r1, r2} │ │ │ │ + cbnz r6, 2099cc │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00209950 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -262179,31 +262179,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #38 @ 0x26 │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ite hi │ │ │ │ - movhi r7, r5 │ │ │ │ - @ instruction: 0xb6ee │ │ │ │ + itt vc │ │ │ │ + movvc r7, r5 │ │ │ │ + @ instruction: 0xb6de │ │ │ │ movs r4, r4 │ │ │ │ - cbnz r0, 209a70 │ │ │ │ + cbnz r0, 209a6c │ │ │ │ movs r4, r4 │ │ │ │ - ite vc │ │ │ │ - movvc r7, r5 │ │ │ │ - @ instruction: 0xb6d6 │ │ │ │ + itt vs │ │ │ │ + movvs r7, r5 │ │ │ │ + @ instruction: 0xb6c6 │ │ │ │ movs r4, r4 │ │ │ │ - cbnz r4, 209a80 │ │ │ │ + cbnz r4, 209a7c │ │ │ │ movs r4, r4 │ │ │ │ - itt pl │ │ │ │ - movpl r7, r5 │ │ │ │ - @ instruction: 0xb6be │ │ │ │ + ite mi │ │ │ │ + movmi r7, r5 │ │ │ │ + @ instruction: 0xb6ae │ │ │ │ movs r4, r4 │ │ │ │ - cbnz r4, 209a84 │ │ │ │ + cbnz r4, 209a80 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00209a24 : │ │ │ │ ldr r2, [r1, #20] │ │ │ │ movw r3, #43691 @ 0xaaab │ │ │ │ movt r3, #43690 @ 0xaaaa │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -262306,33 +262306,33 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r7, #58 @ 0x3a │ │ │ │ movs r4, r6 │ │ │ │ - cbnz r4, 209b7c │ │ │ │ + cbnz r4, 209b78 │ │ │ │ movs r4, r4 │ │ │ │ adds r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r0, r1, r2, r4, r6, r7} │ │ │ │ vtbx.8 d28, {d15-d16}, d25 │ │ │ │ - vqdmulh.s q12, , d24[0] │ │ │ │ + @ instruction: 0xffff8cd8 │ │ │ │ movs r4, r4 │ │ │ │ - bkpt 0x003c │ │ │ │ + bkpt 0x002c │ │ │ │ movs r7, r5 │ │ │ │ - push {r1, r2, r3, r4, r7, lr} │ │ │ │ + push {r1, r2, r3, r7, lr} │ │ │ │ movs r4, r4 │ │ │ │ - hlt 0x0004 │ │ │ │ + rev16 r4, r6 │ │ │ │ movs r4, r4 │ │ │ │ - bkpt 0x0024 │ │ │ │ + bkpt 0x0014 │ │ │ │ movs r7, r5 │ │ │ │ - push {r1, r2, r7, lr} │ │ │ │ + push {r1, r2, r4, r5, r6, lr} │ │ │ │ movs r4, r4 │ │ │ │ - push {r3, r4, r5, r6, r7} │ │ │ │ + push {r3, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00209b60 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -262395,19 +262395,19 @@ │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ cmp r6, #30 │ │ │ │ movs r4, r6 │ │ │ │ adds r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r6, pc} │ │ │ │ + pop {r1, r4, r5, pc} │ │ │ │ movs r7, r5 │ │ │ │ - push {r2, r5, r7} │ │ │ │ + push {r2, r4, r7} │ │ │ │ movs r4, r4 │ │ │ │ - cbnz r2, 209c4c │ │ │ │ + cbnz r2, 209c48 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00209c24 : │ │ │ │ ldr.w r3, [r0, #596] @ 0x254 │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -262434,15 +262434,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ subs r5, r1, r3 │ │ │ │ and.w r4, r3, r0 │ │ │ │ subs r5, #1 │ │ │ │ add r5, r0 │ │ │ │ ands r5, r3 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 209c84 │ │ │ │ ldr r3, [pc, #212] @ (209d50 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -262471,15 +262471,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 29d240 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 209cb0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 209d0c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 209ce6 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -262499,15 +262499,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #92] @ (209d58 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 408558 │ │ │ │ + b.w 408548 │ │ │ │ bl 1632f4 │ │ │ │ bl 163294 │ │ │ │ ldr r3, [pc, #68] @ (209d5c ) │ │ │ │ movw r2, #894 @ 0x37e │ │ │ │ ldr r1, [pc, #68] @ (209d60 ) │ │ │ │ ldr r0, [pc, #68] @ (209d64 ) │ │ │ │ add r3, pc │ │ │ │ @@ -262532,25 +262532,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r5} │ │ │ │ + pop {r1, r2, r4} │ │ │ │ movs r7, r5 │ │ │ │ - cbz r0, 209dc6 │ │ │ │ + cbz r0, 209dc2 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb896 │ │ │ │ + @ instruction: 0xb886 │ │ │ │ movs r4, r4 │ │ │ │ - pop {r1, r2, r3} │ │ │ │ + cbnz r6, 209dea │ │ │ │ movs r7, r5 │ │ │ │ - cbz r0, 209dcc │ │ │ │ + cbz r0, 209dc8 │ │ │ │ movs r4, r4 │ │ │ │ - push {r1, r3, r4, r5, r7} │ │ │ │ + push {r1, r3, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #324] @ 209ecc │ │ │ │ sub sp, #28 │ │ │ │ @@ -262563,15 +262563,15 @@ │ │ │ │ ldr.w sl, [r9, r3] │ │ │ │ ldrd r6, r3, [sl, #4] │ │ │ │ subs r5, r4, r3 │ │ │ │ subs r5, #1 │ │ │ │ ands r5, r3 │ │ │ │ lsrs r5, r6 │ │ │ │ lsr.w r6, r0, r6 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 209dc4 │ │ │ │ ldr r3, [pc, #284] @ (209ed4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -262603,15 +262603,15 @@ │ │ │ │ cmp r2, r0 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ mov.w r0, fp, lsr #21 │ │ │ │ adds r0, #2 │ │ │ │ add fp, r2 │ │ │ │ ldr.w r0, [r7, r0, lsl #2] │ │ │ │ - bl 40a820 │ │ │ │ + bl 40a810 │ │ │ │ orrs r0, r4 │ │ │ │ cmp r5, fp │ │ │ │ uxtb r4, r0 │ │ │ │ bhi.n 209df2 │ │ │ │ ldrd r6, r0, [sp, #12] │ │ │ │ ldr r2, [r0, #20] │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ @@ -262620,15 +262620,15 @@ │ │ │ │ lsls r6, r3 │ │ │ │ lsls r5, r3 │ │ │ │ subs r2, r6, r2 │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 203b90 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209eae │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 209e6c │ │ │ │ cbz r4, 209e56 │ │ │ │ @@ -262652,15 +262652,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 209e4a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #92] @ (209ee0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 209e4a │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 209c38 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -262688,19 +262688,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #180 @ 0xb4 │ │ │ │ movs r7, r7 │ │ │ │ adds r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0008 │ │ │ │ + rev16 r0, r7 │ │ │ │ movs r7, r5 │ │ │ │ - cbz r2, 209f26 │ │ │ │ + cbz r2, 209f22 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb720 │ │ │ │ + @ instruction: 0xb710 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00209ef0 : │ │ │ │ cbnz r1, 209efe │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -262756,15 +262756,15 @@ │ │ │ │ lsl.w r5, r5, r8 │ │ │ │ subs r0, r5, r4 │ │ │ │ lsrs r0, r2 │ │ │ │ adds r0, #8 │ │ │ │ blx 16056c │ │ │ │ strd r4, r5, [r0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ lsrs r4, r7 │ │ │ │ lsrs r5, r7 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 209fb4 │ │ │ │ ldr r3, [pc, #312] @ (20a0e0 ) │ │ │ │ @@ -262803,18 +262803,18 @@ │ │ │ │ adds r0, #2 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r2, r7 │ │ │ │ add r4, r7 │ │ │ │ ldr.w r3, [fp, r0, lsl #2] │ │ │ │ add.w r0, r6, sl, lsl #2 │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ - bl 40a960 │ │ │ │ + bl 40a950 │ │ │ │ cmp r5, r4 │ │ │ │ bhi.n 209fe2 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20a08a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 20a05c │ │ │ │ ldr r3, [pc, #188] @ (20a0e8 ) │ │ │ │ @@ -262844,15 +262844,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 20a02a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #120] @ (20a0ec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 20a02a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ bl 209c38 │ │ │ │ b.n 20a034 │ │ │ │ bl 1632f4 │ │ │ │ ldr r3, [pc, #96] @ (20a0f0 ) │ │ │ │ @@ -262891,31 +262891,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #3 │ │ │ │ movs r7, r7 │ │ │ │ adds r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8ac │ │ │ │ + @ instruction: 0xb89c │ │ │ │ movs r7, r5 │ │ │ │ - add sp, #56 @ 0x38 │ │ │ │ + add r7, sp, #1016 @ 0x3f8 │ │ │ │ movs r4, r4 │ │ │ │ - push {r2, r3, r4, r7, lr} │ │ │ │ + push {r2, r3, r7, lr} │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb894 │ │ │ │ + @ instruction: 0xb884 │ │ │ │ movs r7, r5 │ │ │ │ - add r7, sp, #984 @ 0x3d8 │ │ │ │ + add r7, sp, #920 @ 0x398 │ │ │ │ movs r4, r4 │ │ │ │ - push {r2, r3, r6, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r7, lr} │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb87c │ │ │ │ + @ instruction: 0xb86c │ │ │ │ movs r7, r5 │ │ │ │ - add r7, sp, #888 @ 0x378 │ │ │ │ + add r7, sp, #824 @ 0x338 │ │ │ │ movs r4, r4 │ │ │ │ - push {r3, r7, lr} │ │ │ │ + push {r3, r4, r5, r6, lr} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020a114 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -262981,25 +262981,25 @@ │ │ │ │ add.w r3, r3, #556 @ 0x22c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ cmp r0, #110 @ 0x6e │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7a2 │ │ │ │ + @ instruction: 0xb792 │ │ │ │ movs r7, r5 │ │ │ │ - add r7, sp, #16 │ │ │ │ + add r6, sp, #976 @ 0x3d0 │ │ │ │ movs r4, r4 │ │ │ │ - push {r1, r2, r3, r4, lr} │ │ │ │ + push {r1, r2, r3, lr} │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb78a │ │ │ │ + @ instruction: 0xb77a │ │ │ │ movs r7, r5 │ │ │ │ - add r6, sp, #944 @ 0x3b0 │ │ │ │ + add r6, sp, #880 @ 0x370 │ │ │ │ movs r4, r4 │ │ │ │ - push {r1, r2, r3, r5, r6, r7} │ │ │ │ + push {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020a1e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ @@ -263404,33 +263404,33 @@ │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #192] @ 0xc0 │ │ │ │ movs r4, r6 │ │ │ │ movs r4, #52 @ 0x34 │ │ │ │ movs r4, r6 │ │ │ │ - cbz r2, 20a696 │ │ │ │ + cbz r2, 20a692 │ │ │ │ movs r7, r5 │ │ │ │ - add r2, sp, #560 @ 0x230 │ │ │ │ + add r2, sp, #496 @ 0x1f0 │ │ │ │ movs r4, r4 │ │ │ │ - sub sp, #264 @ 0x108 │ │ │ │ + sub sp, #200 @ 0xc8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020a654 : │ │ │ │ ldr r3, [pc, #24] @ (20a670 ) │ │ │ │ ldr r2, [pc, #28] @ (20a674 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 20a66a │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - b.w 2bcc30 │ │ │ │ + b.w 2bcc20 │ │ │ │ nop │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r2, #13 │ │ │ │ ... │ │ │ │ │ │ │ │ 0020a678 : │ │ │ │ @@ -263445,27 +263445,27 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bx r3 │ │ │ │ movs r3, #28 │ │ │ │ movs r4, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ + add r2, sp, #56 @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r6, #31 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0020a6a0 : │ │ │ │ ldr r1, [pc, #12] @ (20a6b0 ) │ │ │ │ movw r2, #1173 @ 0x495 │ │ │ │ ldr r0, [pc, #12] @ (20a6b4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 406074 │ │ │ │ - add r2, sp, #0 │ │ │ │ + b.w 406064 │ │ │ │ + add r1, sp, #960 @ 0x3c0 │ │ │ │ movs r4, r4 │ │ │ │ asrs r2, r2, #31 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0020a6b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -263473,15 +263473,15 @@ │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [pc, #272] @ (20a7dc ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w fp, [pc, #272] @ 20a7e0 │ │ │ │ add r0, pc │ │ │ │ blx 160cec │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add fp, pc │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 20a6f4 │ │ │ │ ldr r3, [pc, #252] @ (20a7e4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -263518,15 +263518,15 @@ │ │ │ │ ldr.w r8, [pc, #220] @ 20a814 │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r0, [r4, #336] @ 0x150 │ │ │ │ mov r1, r5 │ │ │ │ - bl 40261c │ │ │ │ + bl 40260c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr.w ip, [r4, #20] │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [r4, #12] │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldrb r3, [r3, #23] │ │ │ │ ldrd r1, r0, [r4, #24] │ │ │ │ @@ -263545,15 +263545,15 @@ │ │ │ │ str r5, [sp, #12] │ │ │ │ blx 160f98 │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 20a73e │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 20a7d8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 20a7b4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ @@ -263571,46 +263571,46 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 20a79e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (20a818 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 20a79e │ │ │ │ bl 1632f4 │ │ │ │ - ldr r1, [pc, #704] @ (20aaa0 ) │ │ │ │ + ldr r1, [pc, #640] @ (20aa60 ) │ │ │ │ movs r6, r4 │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ movs r4, r6 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #192 @ 0xc0 │ │ │ │ + add sp, #128 @ 0x80 │ │ │ │ movs r4, r4 │ │ │ │ - add sp, #192 @ 0xc0 │ │ │ │ + add sp, #128 @ 0x80 │ │ │ │ movs r4, r4 │ │ │ │ - add sp, #176 @ 0xb0 │ │ │ │ + add sp, #112 @ 0x70 │ │ │ │ movs r4, r4 │ │ │ │ - add sp, #192 @ 0xc0 │ │ │ │ + add sp, #128 @ 0x80 │ │ │ │ movs r4, r4 │ │ │ │ - add sp, #200 @ 0xc8 │ │ │ │ + add sp, #136 @ 0x88 │ │ │ │ movs r4, r4 │ │ │ │ - add r7, sp, #872 @ 0x368 │ │ │ │ + add r7, sp, #808 @ 0x328 │ │ │ │ movs r4, r4 │ │ │ │ - add r7, sp, #880 @ 0x370 │ │ │ │ + add r7, sp, #816 @ 0x330 │ │ │ │ movs r4, r4 │ │ │ │ - add r7, sp, #920 @ 0x398 │ │ │ │ + add r7, sp, #856 @ 0x358 │ │ │ │ movs r4, r4 │ │ │ │ asrs r6, r2, #29 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r0, r3] │ │ │ │ + ldrb r4, [r6, r2] │ │ │ │ movs r7, r4 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, pc} │ │ │ │ + pop {r1, r2, r3, r5, r6, pc} │ │ │ │ movs r0, r5 │ │ │ │ - add sp, #48 @ 0x30 │ │ │ │ + add r7, sp, #1008 @ 0x3f0 │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r5, #21 │ │ │ │ ... │ │ │ │ │ │ │ │ 0020a81c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -263625,19 +263625,19 @@ │ │ │ │ mvn.w r3, #2147483648 @ 0x80000000 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2c6e60 │ │ │ │ + bl 2c6e50 │ │ │ │ ldr r1, [pc, #64] @ (20a894 ) │ │ │ │ mov r2, sp │ │ │ │ add r1, pc │ │ │ │ - bl 2c40f0 │ │ │ │ + bl 2c40e0 │ │ │ │ ldr r2, [pc, #60] @ (20a898 ) │ │ │ │ ldr r3, [pc, #44] @ (20a88c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -263653,15 +263653,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #192 @ 0xc0 │ │ │ │ + add r7, sp, #128 @ 0x80 │ │ │ │ movs r2, r4 │ │ │ │ bkpt 0x000d │ │ │ │ vsra.u32 d18, d26, #1 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 0020a89c : │ │ │ │ push {lr} │ │ │ │ @@ -263676,19 +263676,19 @@ │ │ │ │ ldr r0, [pc, #80] @ (20a908 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2c6e60 │ │ │ │ + bl 2c6e50 │ │ │ │ ldr r1, [pc, #64] @ (20a90c ) │ │ │ │ mov r2, sp │ │ │ │ add r1, pc │ │ │ │ - bl 2c40f0 │ │ │ │ + bl 2c40e0 │ │ │ │ ldr r2, [pc, #60] @ (20a910 ) │ │ │ │ ldr r3, [pc, #44] @ (20a904 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -263704,15 +263704,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #230 @ 0xe6 │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #720 @ 0x2d0 │ │ │ │ + add r6, sp, #656 @ 0x290 │ │ │ │ movs r2, r4 │ │ │ │ pop {r0, r2, r4} │ │ │ │ vmla.i q9, , d2[0] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 0020a914 : │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ @@ -263815,15 +263815,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20aa9c │ │ │ │ mov r4, r1 │ │ │ │ add.w r6, r0, #40 @ 0x28 │ │ │ │ cbz r2, 20a9f6 │ │ │ │ mov r0, r2 │ │ │ │ add.w r6, r5, #40 @ 0x28 │ │ │ │ - bl 2bff34 │ │ │ │ + bl 2bff24 │ │ │ │ str r0, [sp, #12] │ │ │ │ cbz r0, 20a9f6 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #236] @ (20aad0 ) │ │ │ │ @@ -263833,16 +263833,16 @@ │ │ │ │ mov r1, r3 │ │ │ │ blx 1621fc <__snprintf_chk@plt> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 16087c │ │ │ │ mov r2, r4 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 401474 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 401464 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 20aa1a │ │ │ │ ldr r3, [pc, #196] @ (20aad4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -263857,15 +263857,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ blx 162108 │ │ │ │ cbz r0, 20aa82 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 20aa22 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 20aa98 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 20aa5c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ @@ -263885,15 +263885,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (20aadc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 408558 │ │ │ │ + b.w 408548 │ │ │ │ ldr r0, [pc, #92] @ (20aae0 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [pc, #92] @ (20aae4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -263916,37 +263916,37 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ subs r6, r4, #7 │ │ │ │ movs r4, r6 │ │ │ │ - add r5, sp, #776 @ 0x308 │ │ │ │ + add r5, sp, #712 @ 0x2c8 │ │ │ │ movs r4, r4 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #17 │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #120 @ 0x78 │ │ │ │ + add r5, sp, #56 @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ - add r6, sp, #632 @ 0x278 │ │ │ │ + add r6, sp, #568 @ 0x238 │ │ │ │ movs r7, r5 │ │ │ │ - add r6, pc, #0 @ (adr r6, 20aaf0 ) │ │ │ │ + add r5, pc, #960 @ (adr r5, 20aeb0 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r4, sp, #888 @ 0x378 │ │ │ │ + add r4, sp, #824 @ 0x338 │ │ │ │ movs r4, r4 │ │ │ │ - add r6, sp, #536 @ 0x218 │ │ │ │ + add r6, sp, #472 @ 0x1d8 │ │ │ │ movs r7, r5 │ │ │ │ - add r5, pc, #928 @ (adr r5, 20ae9c ) │ │ │ │ + add r5, pc, #864 @ (adr r5, 20ae5c ) │ │ │ │ movs r4, r4 │ │ │ │ - add r4, sp, #744 @ 0x2e8 │ │ │ │ + add r4, sp, #680 @ 0x2a8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020ab00 : │ │ │ │ cbz r0, 20ab0e │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ @@ -264044,15 +264044,15 @@ │ │ │ │ add r6, r3 │ │ │ │ ands r6, r7 │ │ │ │ lsrs r6, r5 │ │ │ │ lsr.w r5, r3, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20ad1e │ │ │ │ ldr r2, [pc, #504] @ (20ae04 ) │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ @@ -264086,28 +264086,28 @@ │ │ │ │ cmp r8, r5 │ │ │ │ mov r6, r8 │ │ │ │ it cs │ │ │ │ movcs r6, r5 │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r9, #4]! │ │ │ │ subs r2, r6, r4 │ │ │ │ - bl 40a588 │ │ │ │ + bl 40a578 │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [fp, #4]! │ │ │ │ subs r2, r6, r4 │ │ │ │ - bl 40a588 │ │ │ │ + bl 40a578 │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ subs r2, r6, r4 │ │ │ │ - bl 40a588 │ │ │ │ + bl 40a578 │ │ │ │ mov.w sl, #0 │ │ │ │ cmp r8, r5 │ │ │ │ bhi.n 20ac4e │ │ │ │ ldr.w r9, [sp, #44] @ 0x2c │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20adee │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 20acfa │ │ │ │ ldr r3, [pc, #360] @ (20ae08 ) │ │ │ │ @@ -264155,15 +264155,15 @@ │ │ │ │ beq.n 20ac9e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #256] @ (20ae10 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 20ac9e │ │ │ │ ldr r3, [pc, #244] @ (20ae14 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -264213,15 +264213,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #128] @ (20ae20 ) │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1769 @ 0x6e9 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 20acd0 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ add.w r1, r9, #40 @ 0x28 │ │ │ │ ldr r3, [pc, #96] @ (20ae24 ) │ │ │ │ mov r0, r6 │ │ │ │ strd r1, r4, [sp, #8] │ │ │ │ @@ -264231,15 +264231,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (20ae2c ) │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1761 @ 0x6e1 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 20adb4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632f4 │ │ │ │ nop │ │ │ │ subs r2, r6, #0 │ │ │ │ movs r4, r6 │ │ │ │ subs r0, r6, #0 │ │ │ │ @@ -264254,25 +264254,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, #3 │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #672 @ 0x2a0 │ │ │ │ + add r3, sp, #608 @ 0x260 │ │ │ │ movs r7, r5 │ │ │ │ - add r2, sp, #320 @ 0x140 │ │ │ │ + add r2, sp, #256 @ 0x100 │ │ │ │ movs r4, r4 │ │ │ │ - add r2, pc, #1016 @ (adr r2, 20b21c ) │ │ │ │ + add r2, pc, #952 @ (adr r2, 20b1dc ) │ │ │ │ movs r4, r4 │ │ │ │ - add r3, sp, #480 @ 0x1e0 │ │ │ │ + add r3, sp, #416 @ 0x1a0 │ │ │ │ movs r7, r5 │ │ │ │ - add r2, sp, #0 │ │ │ │ + add r1, sp, #960 @ 0x3c0 │ │ │ │ movs r4, r4 │ │ │ │ - add r2, pc, #808 @ (adr r2, 20b158 ) │ │ │ │ + add r2, pc, #744 @ (adr r2, 20b118 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020ae30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -264296,49 +264296,49 @@ │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ cmpne r3, r4 │ │ │ │ bls.n 20aeb2 │ │ │ │ add r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4059c4 │ │ │ │ + bl 4059b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20ae54 │ │ │ │ ldr.w ip, [pc, #60] @ 20aeb8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #56] @ (20aebc ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ add.w r1, ip, #652 @ 0x28c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 40c200 │ │ │ │ + b.w 40c1f0 │ │ │ │ ldr r3, [pc, #40] @ (20aec0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #40] @ (20aec4 ) │ │ │ │ ldr r1, [pc, #40] @ (20aec8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #652 @ 0x28c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1801 @ 0x709 │ │ │ │ blx 160584 │ │ │ │ bl 163294 │ │ │ │ nop │ │ │ │ - add r2, sp, #776 @ 0x308 │ │ │ │ + add r2, sp, #712 @ 0x2c8 │ │ │ │ movs r7, r5 │ │ │ │ - add r1, sp, #728 @ 0x2d8 │ │ │ │ + add r1, sp, #664 @ 0x298 │ │ │ │ movs r4, r4 │ │ │ │ - add r2, sp, #664 @ 0x298 │ │ │ │ + add r2, sp, #600 @ 0x258 │ │ │ │ movs r7, r5 │ │ │ │ - add r1, sp, #464 @ 0x1d0 │ │ │ │ + add r1, sp, #400 @ 0x190 │ │ │ │ movs r4, r4 │ │ │ │ - add r2, pc, #0 @ (adr r2, 20aecc ) │ │ │ │ + add r1, pc, #960 @ (adr r1, 20b28c ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020aecc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3848] @ 0xf08 │ │ │ │ @@ -264461,32 +264461,32 @@ │ │ │ │ bic.w r3, sl, #8192 @ 0x2000 │ │ │ │ str r7, [r0, #24] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r8, [r0, #28] │ │ │ │ str.w r3, [r0, #328] @ 0x148 │ │ │ │ ldr r0, [sp, #252] @ 0xfc │ │ │ │ - bl 404458 │ │ │ │ + bl 404448 │ │ │ │ ldr.w sl, [r4, #8] │ │ │ │ str.w r0, [r4, #336] @ 0x150 │ │ │ │ mov r2, r0 │ │ │ │ mov r9, r0 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sl, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 20b24a │ │ │ │ orrs.w r3, r5, r7 │ │ │ │ bne.w 20b164 │ │ │ │ ldrd r0, r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r9 │ │ │ │ movs r3, #0 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 20b27a │ │ │ │ cmp r5, r9 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ itt cc │ │ │ │ movcc r5, r9 │ │ │ │ movcc r7, #0 │ │ │ │ @@ -264518,15 +264518,15 @@ │ │ │ │ orrs r5, r3 │ │ │ │ and.w r3, r0, #2 │ │ │ │ lsrs r0, r0, #4 │ │ │ │ orrs r3, r5 │ │ │ │ and.w r0, r0, #8 │ │ │ │ orrs r3, r0 │ │ │ │ ldr r0, [sp, #252] @ 0xfc │ │ │ │ - bl 40450c │ │ │ │ + bl 4044fc │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.w 20b36a │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ str.w r3, [r4, #312] @ 0x138 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r4, #320] @ 0x140 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -264537,15 +264537,15 @@ │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ bl 206ca8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20b21a │ │ │ │ ldrd r1, r0, [sp, #80] @ 0x50 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #784] @ (20b424 ) │ │ │ │ ldr r3, [pc, #760] @ (20b40c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ eors r2, r3 │ │ │ │ @@ -264555,28 +264555,28 @@ │ │ │ │ add sp, #212 @ 0xd4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 2bcc34 │ │ │ │ + bl 2bcc24 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 20af74 │ │ │ │ ldr r3, [pc, #736] @ (20b428 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #736] @ (20b42c ) │ │ │ │ ldr r1, [pc, #736] @ (20b430 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #692 @ 0x2b4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2045 @ 0x7fd │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 20b228 │ │ │ │ subs r3, r5, #1 │ │ │ │ adc.w r2, r7, #4294967295 @ 0xffffffff │ │ │ │ ands r3, r5 │ │ │ │ ands r2, r7 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 20b060 │ │ │ │ @@ -264588,15 +264588,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #696] @ (20b43c ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #12] │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 20b272 │ │ │ │ ldrd r3, r6, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [pc, #672] @ (20b440 ) │ │ │ │ bic.w r1, r6, #4080 @ 0xff0 │ │ │ │ lsrs r2, r3, #12 │ │ │ │ @@ -264644,43 +264644,43 @@ │ │ │ │ add r0, pc │ │ │ │ blx 162010 │ │ │ │ b.n 20b0a8 │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, fp │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ movs r4, #0 │ │ │ │ b.n 20b108 │ │ │ │ ldr r3, [pc, #536] @ (20b448 ) │ │ │ │ mov.w r2, #2040 @ 0x7f8 │ │ │ │ ldr r4, [pc, #536] @ (20b44c ) │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [pc, #536] @ (20b450 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #692 @ 0x2b4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 20b228 │ │ │ │ ldr r3, [pc, #520] @ (20b454 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [pc, #520] @ (20b458 ) │ │ │ │ movw r2, #1436 @ 0x59c │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #512] @ (20b45c ) │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ b.n 20b228 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ @@ -264693,30 +264693,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ str.w r9, [sp, #16] │ │ │ │ movw r2, #1445 @ 0x5a5 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 20b272 │ │ │ │ ldr r3, [pc, #448] @ (20b46c ) │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [pc, #448] @ (20b470 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #448] @ (20b474 ) │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ movw r2, #1458 @ 0x5b2 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 20b272 │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ adds r3, #1 │ │ │ │ cmp r2, #100 @ 0x64 │ │ │ │ bne.n 20b1de │ │ │ │ @@ -264769,15 +264769,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #300] @ (20b484 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #692 @ 0x2b4 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 20b228 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #280] @ (20b488 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #280] @ (20b48c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -264785,15 +264785,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movw r2, #1490 @ 0x5d2 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 20b272 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ blx 160e58 │ │ │ │ mov r6, r0 │ │ │ │ @@ -264847,85 +264847,85 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, r2 │ │ │ │ movs r4, r6 │ │ │ │ - add r7, pc, #984 @ (adr r7, 20b804 ) │ │ │ │ + add r7, pc, #920 @ (adr r7, 20b7c4 ) │ │ │ │ movs r7, r5 │ │ │ │ - add r0, sp, #176 @ 0xb0 │ │ │ │ + add r0, sp, #112 @ 0x70 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r7, [sp, #320] @ 0x140 │ │ │ │ + ldr r7, [sp, #256] @ 0x100 │ │ │ │ movs r4, r4 │ │ │ │ - add r1, sp, #56 @ 0x38 │ │ │ │ + add r0, sp, #1016 @ 0x3f8 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r7, [sp, #144] @ 0x90 │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ movs r4, r4 │ │ │ │ - add r7, pc, #752 @ (adr r7, 20b730 ) │ │ │ │ + add r7, pc, #688 @ (adr r7, 20b6f0 ) │ │ │ │ movs r7, r5 │ │ │ │ - add r0, sp, #8 │ │ │ │ + add r7, pc, #968 @ (adr r7, 20b80c ) │ │ │ │ movs r4, r4 │ │ │ │ - add r1, sp, #104 @ 0x68 │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ movs r4, r4 │ │ │ │ - add r7, pc, #48 @ (adr r7, 20b47c ) │ │ │ │ + add r6, pc, #1008 @ (adr r6, 20b83c ) │ │ │ │ movs r7, r5 │ │ │ │ - add r7, pc, #120 @ (adr r7, 20b4c8 ) │ │ │ │ + add r7, pc, #56 @ (adr r7, 20b488 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r6, [sp, #352] @ 0x160 │ │ │ │ movs r4, r4 │ │ │ │ - add r0, sp, #0 │ │ │ │ + add r7, pc, #960 @ (adr r7, 20b818 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [sp, #312] @ 0x138 │ │ │ │ + ldr r6, [sp, #248] @ 0xf8 │ │ │ │ movs r4, r4 │ │ │ │ - add r6, pc, #912 @ (adr r6, 20b7f0 ) │ │ │ │ + add r6, pc, #848 @ (adr r6, 20b7b0 ) │ │ │ │ movs r7, r5 │ │ │ │ - add r0, sp, #192 @ 0xc0 │ │ │ │ + add r0, sp, #128 @ 0x80 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [sp, #120] @ 0x78 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ - add r6, pc, #728 @ (adr r6, 20b744 ) │ │ │ │ + add r6, pc, #664 @ (adr r6, 20b704 ) │ │ │ │ movs r7, r5 │ │ │ │ - add r6, pc, #592 @ (adr r6, 20b6c0 ) │ │ │ │ + add r6, pc, #528 @ (adr r6, 20b680 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r5, [sp, #896] @ 0x380 │ │ │ │ movs r4, r4 │ │ │ │ - add r0, sp, #184 @ 0xb8 │ │ │ │ + add r0, sp, #120 @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ - add r6, pc, #864 @ (adr r6, 20b7dc ) │ │ │ │ + add r6, pc, #800 @ (adr r6, 20b79c ) │ │ │ │ movs r4, r4 │ │ │ │ - add r6, pc, #696 @ (adr r6, 20b738 ) │ │ │ │ + add r6, pc, #632 @ (adr r6, 20b6f8 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r5, pc, #952 @ (adr r5, 20b83c ) │ │ │ │ + add r5, pc, #888 @ (adr r5, 20b7fc ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [sp, #288] @ 0x120 │ │ │ │ + ldr r5, [sp, #224] @ 0xe0 │ │ │ │ movs r4, r4 │ │ │ │ - add r7, pc, #784 @ (adr r7, 20b79c ) │ │ │ │ + add r7, pc, #720 @ (adr r7, 20b75c ) │ │ │ │ movs r4, r4 │ │ │ │ - add r5, pc, #808 @ (adr r5, 20b7b8 ) │ │ │ │ + add r5, pc, #744 @ (adr r5, 20b778 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [sp, #152] @ 0x98 │ │ │ │ + ldr r5, [sp, #88] @ 0x58 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, pc, #488 @ (adr r5, 20b680 ) │ │ │ │ + add r5, pc, #424 @ (adr r5, 20b640 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [sp, #880] @ 0x370 │ │ │ │ + ldr r4, [sp, #816] @ 0x330 │ │ │ │ movs r4, r4 │ │ │ │ - add r4, pc, #824 @ (adr r4, 20b7d8 ) │ │ │ │ + add r4, pc, #760 @ (adr r4, 20b798 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r5, pc, #392 @ (adr r5, 20b62c ) │ │ │ │ + add r5, pc, #328 @ (adr r5, 20b5ec ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [sp, #784] @ 0x310 │ │ │ │ + ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ movs r4, r4 │ │ │ │ - add r4, pc, #552 @ (adr r4, 20b6d4 ) │ │ │ │ + add r4, pc, #488 @ (adr r4, 20b694 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r5, pc, #296 @ (adr r5, 20b5d8 ) │ │ │ │ + add r5, pc, #232 @ (adr r5, 20b598 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r4, [sp, #624] @ 0x270 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, pc, #264 @ (adr r5, 20b5c0 ) │ │ │ │ + add r5, pc, #200 @ (adr r5, 20b580 ) │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r6, [pc, #596] @ (20b720 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -265055,25 +265055,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 16087c │ │ │ │ b.n 20b57e │ │ │ │ lsls r2, r4, #30 │ │ │ │ bpl.w 20b520 │ │ │ │ b.n 20b5c2 │ │ │ │ movs r0, #0 │ │ │ │ - bl 407148 │ │ │ │ + bl 407138 │ │ │ │ cbz r0, 20b688 │ │ │ │ vldr d7, [pc, #232] @ 20b718 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 406d64 │ │ │ │ + bl 406d54 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ movlt r4, #0 │ │ │ │ blt.n 20b614 │ │ │ │ mov r2, r3 │ │ │ │ @@ -265083,27 +265083,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ b.n 20b5da │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #0 │ │ │ │ blx 16087c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 20b57e │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2223a0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 16123c │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ b.n 20b520 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ - bl 405b44 │ │ │ │ + bl 405b34 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 20b646 │ │ │ │ ldr r3, [pc, #168] @ (20b73c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20b614 │ │ │ │ @@ -265115,15 +265115,15 @@ │ │ │ │ ldrd r2, r3, [r0, #24] │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r0, [pc, #140] @ (20b744 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 20b614 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ (20b748 ) │ │ │ │ movw r2, #2194 @ 0x892 │ │ │ │ ldr r1, [pc, #124] @ (20b74c ) │ │ │ │ ldr r0, [pc, #128] @ (20b750 ) │ │ │ │ add r3, pc │ │ │ │ @@ -265167,33 +265167,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #824 @ (adr r4, 20ba80 ) │ │ │ │ + add r4, pc, #760 @ (adr r4, 20ba40 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r2, pc, #464 @ (adr r2, 20b91c ) │ │ │ │ + add r2, pc, #400 @ (adr r2, 20b8dc ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r1, [sp, #856] @ 0x358 │ │ │ │ + ldr r1, [sp, #792] @ 0x318 │ │ │ │ movs r4, r4 │ │ │ │ - add r2, pc, #432 @ (adr r2, 20b904 ) │ │ │ │ + add r2, pc, #368 @ (adr r2, 20b8c4 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r2, pc, #368 @ (adr r2, 20b8c8 ) │ │ │ │ + add r2, pc, #304 @ (adr r2, 20b888 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r1, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ movs r4, r4 │ │ │ │ - add r4, pc, #464 @ (adr r4, 20b930 ) │ │ │ │ + add r4, pc, #400 @ (adr r4, 20b8f0 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r2, pc, #272 @ (adr r2, 20b874 ) │ │ │ │ + add r2, pc, #208 @ (adr r2, 20b834 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r1, [sp, #664] @ 0x298 │ │ │ │ + ldr r1, [sp, #600] @ 0x258 │ │ │ │ movs r4, r4 │ │ │ │ - add r1, pc, #432 @ (adr r1, 20b91c ) │ │ │ │ + add r1, pc, #368 @ (adr r1, 20b8dc ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020b76c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -265262,15 +265262,15 @@ │ │ │ │ mov sl, r0 │ │ │ │ negs r3, r5 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r2, #756 @ 0x2f4 │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #2110 @ 0x83e │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ movw r3, #2050 @ 0x802 │ │ │ │ ands r3, r4 │ │ │ │ cmn.w r5, #13 │ │ │ │ it eq │ │ │ │ cmpeq r3, #0 │ │ │ │ beq.n 20b83a │ │ │ │ movs r0, #0 │ │ │ │ @@ -265286,15 +265286,15 @@ │ │ │ │ blt.n 20b836 │ │ │ │ ldrb.w r3, [sp, #35] @ 0x23 │ │ │ │ cbnz r3, 20b882 │ │ │ │ blx 16123c │ │ │ │ ldr r1, [pc, #76] @ (20b8ac ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ b.n 20b836 │ │ │ │ ldrb.w r3, [sp, #35] @ 0x23 │ │ │ │ cbnz r3, 20b876 │ │ │ │ mov r0, r5 │ │ │ │ blx 16123c │ │ │ │ b.n 20b836 │ │ │ │ mov r0, r7 │ │ │ │ @@ -265309,23 +265309,23 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ asrs r0, r2, #8 │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r7, #6 │ │ │ │ movs r4, r6 │ │ │ │ - add r1, pc, #256 @ (adr r1, 20b9a4 ) │ │ │ │ + add r1, pc, #192 @ (adr r1, 20b964 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [sp, #648] @ 0x288 │ │ │ │ + ldr r0, [sp, #584] @ 0x248 │ │ │ │ movs r4, r4 │ │ │ │ - add r3, pc, #760 @ (adr r3, 20bba4 ) │ │ │ │ + add r3, pc, #696 @ (adr r3, 20bb64 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r3, pc, #640 @ (adr r3, 20bb30 ) │ │ │ │ + add r3, pc, #576 @ (adr r3, 20baf0 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r3, pc, #408 @ (adr r3, 20ba4c ) │ │ │ │ + add r3, pc, #344 @ (adr r3, 20ba0c ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020b8b4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -265373,19 +265373,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (20b944 ) │ │ │ │ ldr r0, [pc, #20] @ (20b948 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - add r0, pc, #72 @ (adr r0, 20b98c ) │ │ │ │ + add r0, pc, #8 @ (adr r0, 20b94c ) │ │ │ │ movs r7, r5 │ │ │ │ - str r7, [sp, #464] @ 0x1d0 │ │ │ │ + str r7, [sp, #400] @ 0x190 │ │ │ │ movs r4, r4 │ │ │ │ - add r3, pc, #472 @ (adr r3, 20bb24 ) │ │ │ │ + add r3, pc, #408 @ (adr r3, 20bae4 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020b94c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -265450,36 +265450,36 @@ │ │ │ │ dmb ish │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ - bl 410564 │ │ │ │ + bl 410554 │ │ │ │ ldr r1, [pc, #48] @ (20ba34 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movw r2, #1173 @ 0x495 │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 160878 │ │ │ │ asrs r6, r2, #32 │ │ │ │ movs r4, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #960] @ 0x3c0 │ │ │ │ + str r6, [sp, #896] @ 0x380 │ │ │ │ movs r4, r4 │ │ │ │ lsls r2, r0, #19 │ │ │ │ movs r7, r7 │ │ │ │ lsls r4, r2, #18 │ │ │ │ movs r7, r7 │ │ │ │ add sp, #172 @ 0xac │ │ │ │ - vqshlu.s64 d25, d14, #63 @ 0x3f │ │ │ │ + vrsubhn.i d25, , q7 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020ba38 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265531,25 +265531,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (20badc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #828 @ 0x33c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #656] @ 0x290 │ │ │ │ + ldr r6, [sp, #592] @ 0x250 │ │ │ │ movs r7, r5 │ │ │ │ - str r6, [sp, #24] │ │ │ │ + str r5, [sp, #984] @ 0x3d8 │ │ │ │ movs r4, r4 │ │ │ │ - add r2, pc, #368 @ (adr r2, 20bc44 ) │ │ │ │ + add r2, pc, #304 @ (adr r2, 20bc04 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [sp, #560] @ 0x230 │ │ │ │ + ldr r6, [sp, #496] @ 0x1f0 │ │ │ │ movs r7, r5 │ │ │ │ - str r5, [sp, #952] @ 0x3b8 │ │ │ │ + str r5, [sp, #888] @ 0x378 │ │ │ │ movs r4, r4 │ │ │ │ - add r2, pc, #432 @ (adr r2, 20bc90 ) │ │ │ │ + add r2, pc, #368 @ (adr r2, 20bc50 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020bae0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -265558,27 +265558,27 @@ │ │ │ │ ldr r3, [pc, #256] @ (20bbf4 ) │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc │ │ │ │ mov r7, r2 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbz r3, 20bb52 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20bba4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e07a0 │ │ │ │ mov r5, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ bne.n 20bbbc │ │ │ │ movs r4, #0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20bbec │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 20bb3e │ │ │ │ dmb ish │ │ │ │ @@ -265593,15 +265593,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbz r3, 20bb96 │ │ │ │ ldr r3, [pc, #148] @ (20bbf8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -265660,15 +265660,15 @@ │ │ │ │ str r2, [r7, #0] │ │ │ │ b.n 20bb1c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (20bc08 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 20bb3e │ │ │ │ bl 1632f4 │ │ │ │ lsrs r2, r4, #26 │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r3, #12 │ │ │ │ @@ -265796,24 +265796,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #28] @ (20bd40 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ blx 162688 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r0, #19 │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #18 │ │ │ │ movs r4, r6 │ │ │ │ - add r0, pc, #120 @ (adr r0, 20bdbc ) │ │ │ │ + add r0, pc, #56 @ (adr r0, 20bd7c ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020bd44 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -265889,25 +265889,25 @@ │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7, #3 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r4, r6, #15 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r3, [sp, #376] @ 0x178 │ │ │ │ movs r7, r5 │ │ │ │ - str r2, [sp, #832] @ 0x340 │ │ │ │ + str r2, [sp, #768] @ 0x300 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r7, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r3, [sp, #344] @ 0x158 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ movs r7, r5 │ │ │ │ - str r2, [sp, #736] @ 0x2e0 │ │ │ │ + str r2, [sp, #672] @ 0x2a0 │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r2, [r0, #20] │ │ │ │ + ldrh r2, [r6, #18] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020be24 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -265922,15 +265922,15 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r6, [r4, #22] │ │ │ │ bl 2004e4 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 20be36 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20be3e │ │ │ │ @@ -265973,19 +265973,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (20bed8 ) │ │ │ │ ldr r0, [pc, #20] @ (20bedc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #900 @ 0x384 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ movs r7, r5 │ │ │ │ - str r1, [sp, #896] @ 0x380 │ │ │ │ + str r1, [sp, #832] @ 0x340 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r6, [sp, #616] @ 0x268 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020bee0 : │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldrb.w r0, [r0, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -266052,28 +266052,28 @@ │ │ │ │ ldr r0, [pc, #48] @ (20bfa8 ) │ │ │ │ movw r1, #2897 @ 0xb51 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ movs r0, #1 │ │ │ │ b.n 20bf5a │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsrs r0, r1, #9 │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #176] @ 0xb0 │ │ │ │ + str r1, [sp, #112] @ 0x70 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020bfac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -266205,15 +266205,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #56] @ (20c154 ) │ │ │ │ mov r2, r6 │ │ │ │ ldrd r4, r5, [sp, #120] @ 0x78 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 20c10e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsrs r4, r7, #4 │ │ │ │ movs r4, r6 │ │ │ │ @@ -266221,15 +266221,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #4 │ │ │ │ movs r4, r6 │ │ │ │ lsrs r4, r7, #2 │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #472] @ 0x1d8 │ │ │ │ + str r3, [sp, #408] @ 0x198 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ mov lr, r0 │ │ │ │ @@ -266342,21 +266342,21 @@ │ │ │ │ nop │ │ │ │ lsrs r6, r4, #32 │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r4, #31 │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [sp, #992] @ 0x3e0 │ │ │ │ + str r6, [sp, #928] @ 0x3a0 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r4, r0, #6 │ │ │ │ + lsrs r4, r6, #5 │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [sp, #896] @ 0x380 │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r4, r5, #5 │ │ │ │ + lsrs r4, r3, #5 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0020c294 : │ │ │ │ stmdb sp!, {r4, r5, r6, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -266374,15 +266374,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, fp, pc} │ │ │ │ mov r6, r3 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldrd r3, r1, [sp, #24] │ │ │ │ add.w ip, r2, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbz r2, 20c33c │ │ │ │ ldr.w ip, [r3, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -266392,15 +266392,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrd r0, r1, [sp, #56] @ 0x38 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ bl 20c044 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cbz r2, 20c34c │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 20c2bc │ │ │ │ dmb ish │ │ │ │ @@ -266411,15 +266411,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 20c2bc │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #36] @ (20c354 ) │ │ │ │ ldr.w r3, [fp, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 20c2bc │ │ │ │ ldr r2, [pc, #24] @ (20c358 ) │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 20c2e8 │ │ │ │ @@ -266450,15 +266450,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, fp, pc} │ │ │ │ mov r6, r3 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldrd r3, r1, [sp, #24] │ │ │ │ add.w ip, r2, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbz r2, 20c404 │ │ │ │ ldr.w ip, [r3, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -266468,15 +266468,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrd r0, r1, [sp, #56] @ 0x38 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ bl 20885c │ │ │ │ mov r4, r0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cbz r2, 20c414 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 20c384 │ │ │ │ dmb ish │ │ │ │ @@ -266487,15 +266487,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 20c384 │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #36] @ (20c41c ) │ │ │ │ ldr.w r3, [fp, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 20c384 │ │ │ │ ldr r2, [pc, #24] @ (20c420 ) │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 20c3b0 │ │ │ │ @@ -266537,15 +266537,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ orrs.w r1, r4, r2 │ │ │ │ it eq │ │ │ │ moveq r4, r3 │ │ │ │ beq.n 20c45e │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r3, 20c49c │ │ │ │ ldr r3, [pc, #180] @ (20c544 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -266559,15 +266559,15 @@ │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ strd r4, r2, [sp, #16] │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ mov r0, ip │ │ │ │ bl 20c044 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 20c53a │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 20c45e │ │ │ │ @@ -266579,18 +266579,18 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 20c45e │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #100] @ (20c548 ) │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 20c45e │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r3, 20c510 │ │ │ │ ldr r3, [pc, #64] @ (20c544 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -266604,15 +266604,15 @@ │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ strd r4, r2, [sp, #16] │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ mov r0, ip │ │ │ │ bl 20885c │ │ │ │ mov r4, r0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 20c4c6 │ │ │ │ bl 1632f4 │ │ │ │ nop │ │ │ │ lsls r6, r2, #21 │ │ │ │ movs r4, r6 │ │ │ │ @@ -266661,15 +266661,15 @@ │ │ │ │ mov r4, r6 │ │ │ │ mov r5, r7 │ │ │ │ itt cs │ │ │ │ movcs.w r4, #512 @ 0x200 │ │ │ │ movcs r5, #0 │ │ │ │ ldmia.w r3, {r0, r1} │ │ │ │ strd r0, r1, [sp, #52] @ 0x34 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 20c5e0 │ │ │ │ ldr r3, [pc, #196] @ (20c698 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -266684,15 +266684,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r0, ip │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ mov r3, sl │ │ │ │ bl 20885c │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20c686 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 20c622 │ │ │ │ dmb ish │ │ │ │ @@ -266729,15 +266729,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (20c6a0 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 20c622 │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 20c63e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632f4 │ │ │ │ nop │ │ │ │ lsls r4, r6, #16 │ │ │ │ @@ -266785,15 +266785,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ orrs.w r3, r5, r4 │ │ │ │ strd r0, r1, [sp, #56] @ 0x38 │ │ │ │ beq.n 20c6ec │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r3, 20c72a │ │ │ │ ldr r3, [pc, #180] @ (20c7d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -266807,15 +266807,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ strd r5, r4, [sp, #16] │ │ │ │ bl 20c044 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20c7cc │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20c6ec │ │ │ │ @@ -266829,17 +266829,17 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (20c7dc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 408558 │ │ │ │ + b.w 408548 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r3, 20c7a2 │ │ │ │ ldr r3, [pc, #60] @ (20c7d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -266853,15 +266853,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ strd r5, r4, [sp, #16] │ │ │ │ bl 20885c │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20c754 │ │ │ │ bl 1632f4 │ │ │ │ lsls r4, r1, #11 │ │ │ │ movs r4, r6 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ @@ -266895,15 +266895,15 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ add r8, pc │ │ │ │ ldr r5, [sp, #160] @ 0xa0 │ │ │ │ stmia.w r3, {r0, r1} │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ strd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 20c848 │ │ │ │ ldr r3, [pc, #432] @ (20c9ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -266975,15 +266975,15 @@ │ │ │ │ sbc.w r7, r7, r4 │ │ │ │ adds.w r4, r8, r2 │ │ │ │ adc.w sl, r3, sl │ │ │ │ str r4, [sp, #28] │ │ │ │ orrs.w r3, r5, r7 │ │ │ │ bne.n 20c86a │ │ │ │ ldr.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20c9da │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20c9b2 │ │ │ │ @@ -267061,15 +267061,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 20c910 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (20c9f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 20c910 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632f4 │ │ │ │ nop │ │ │ │ lsls r4, r3, #6 │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ @@ -267127,15 +267127,15 @@ │ │ │ │ mov r8, r1 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ mov r5, r2 │ │ │ │ strd r0, r1, [sp, #84] @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 20ca8a │ │ │ │ ldr r3, [pc, #396] @ (20cc0c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -267184,25 +267184,25 @@ │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r3 │ │ │ │ str.w r9, [sp] │ │ │ │ bl 206904 │ │ │ │ mov r1, r0 │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #44] @ 0x2c │ │ │ │ - bl 40b40c │ │ │ │ + bl 40b3fc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ subs r5, r5, r2 │ │ │ │ sbc.w r6, r6, r3 │ │ │ │ adds r2, r2, r4 │ │ │ │ adc.w r8, r3, r8 │ │ │ │ mov r4, r2 │ │ │ │ orrs.w r3, r5, r6 │ │ │ │ bne.n 20caaa │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20cbf2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20ca2a │ │ │ │ @@ -267226,15 +267226,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (20cc18 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 408558 │ │ │ │ + b.w 408548 │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ cbz r2, 20cb88 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 201ab0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -267327,15 +267327,15 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 205e6c │ │ │ │ ldr r4, [r5, #84] @ 0x54 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 20cc60 │ │ │ │ movs r6, #0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 418250 │ │ │ │ + bl 418240 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 20cc84 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ @@ -267358,17 +267358,17 @@ │ │ │ │ sub sp, #24 │ │ │ │ ldr r6, [pc, #160] @ (20cd58 ) │ │ │ │ movs r5, #0 │ │ │ │ add r4, pc │ │ │ │ mov.w r8, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 405e7c │ │ │ │ + bl 405e6c │ │ │ │ mov.w r9, #4294967295 @ 0xffffffff │ │ │ │ - bl 2b53b4 │ │ │ │ + bl 2b53a0 │ │ │ │ ldr r3, [pc, #140] @ (20cd5c ) │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ @@ -267412,23 +267412,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ b.w 2053d0 │ │ │ │ nop │ │ │ │ rsb r0, r4, #62 @ 0x3e │ │ │ │ ldc2l 0, cr0, [r8], {51} @ 0x33 │ │ │ │ subs r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #616] @ 0x268 │ │ │ │ + str r0, [sp, #552] @ 0x228 │ │ │ │ movs r4, r4 │ │ │ │ - push {r1, r4, r5, r7} │ │ │ │ + push {r1, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ movs r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #808] @ 0x328 │ │ │ │ + str r5, [sp, #744] @ 0x2e8 │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [sp, #344] @ 0x158 │ │ │ │ + str r0, [sp, #280] @ 0x118 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020cd74 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -267467,15 +267467,15 @@ │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #144] @ (20ce68 ) │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ ldrb.w r6, [sp, #56] @ 0x38 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 20ce02 │ │ │ │ ldr r1, [pc, #116] @ (20ce6c ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ @@ -267487,15 +267487,15 @@ │ │ │ │ strd r0, r1, [sp, #12] │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r0, ip │ │ │ │ bl 208664 │ │ │ │ mov r5, r0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 20ce64 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 20ce42 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #32 │ │ │ │ @@ -267513,15 +267513,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 20ce2e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #24] @ (20ce70 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 20ce2e │ │ │ │ bl 1632f4 │ │ │ │ @ instruction: 0xfbbc0033 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ ... │ │ │ │ @@ -267558,15 +267558,15 @@ │ │ │ │ ldrd r4, r7, [r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 20d10a │ │ │ │ orrs.w r3, r4, r7 │ │ │ │ beq.w 20d0bc │ │ │ │ strd r4, r7, [sp, #72] @ 0x48 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20cfd2 │ │ │ │ ldr.w r3, [fp, #16] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -267623,15 +267623,15 @@ │ │ │ │ orrs.w r2, r4, r7 │ │ │ │ bne.w 20d0d2 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r5, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r1] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20d1a2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 20cfa6 │ │ │ │ dmb ish │ │ │ │ @@ -267792,15 +267792,15 @@ │ │ │ │ ldr r0, [pc, #100] @ (20d188 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r1, fp │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 20cecc │ │ │ │ strd r4, r7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ ldmia.w r9, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ @@ -267822,23 +267822,23 @@ │ │ │ │ vld1.8 @ instruction: 0xf9ee0033 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #34] @ 0x22 │ │ │ │ + ldrh r0, [r5, #34] @ 0x22 │ │ │ │ movs r4, r4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #24] @ (20d1a8 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 20cfa6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632f4 │ │ │ │ nop │ │ │ │ asrs r0, r5, #21 │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -267928,15 +267928,15 @@ │ │ │ │ dmb ish │ │ │ │ mov r0, r7 │ │ │ │ bl 205b7c │ │ │ │ ldr r4, [r5, #84] @ 0x54 │ │ │ │ cbz r4, 20d2c6 │ │ │ │ movs r6, #0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 418250 │ │ │ │ + bl 418240 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 20d2b2 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ @@ -267966,15 +267966,15 @@ │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, r3, [r4, #-12] │ │ │ │ ldrd r0, r1, [sp, #36] @ 0x24 │ │ │ │ strd r0, r1, [sp, #44] @ 0x2c │ │ │ │ orrs.w r1, r8, r9 │ │ │ │ beq.n 20d256 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 20d32c │ │ │ │ ldr r1, [pc, #144] @ (20d3b4 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ @@ -267984,15 +267984,15 @@ │ │ │ │ ldr.w ip, [r5, #16] │ │ │ │ ldrd r0, r1, [sp, #44] @ 0x2c │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ strd r8, r9, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ str r4, [sp, #8] │ │ │ │ bl 20885c │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 20d394 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20d256 │ │ │ │ dmb ish │ │ │ │ @@ -268003,15 +268003,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 20d256 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (20d3b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 20d256 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ (20d3bc ) │ │ │ │ movw r2, #3494 @ 0xda6 │ │ │ │ ldr r1, [pc, #60] @ (20d3c0 ) │ │ │ │ ldr r0, [pc, #60] @ (20d3c4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -268030,19 +268030,19 @@ │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf78c0033 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #44] @ 0x2c │ │ │ │ + strh r6, [r5, #44] @ 0x2c │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r0, [r4, #20] │ │ │ │ + ldrb r0, [r2, #20] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r2, [r2, #18] │ │ │ │ + ldrh r2, [r0, #18] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020d3c8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -268130,15 +268130,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #4 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 20d4e6 │ │ │ │ ldr r1, [pc, #332] @ (20d628 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -268178,15 +268178,15 @@ │ │ │ │ ldr r3, [r0, #0] │ │ │ │ str r3, [sp, #32] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cbz r7, 20d542 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20d616 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20d5de │ │ │ │ @@ -268252,36 +268252,36 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 20d554 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #68] @ (20d638 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 20d554 │ │ │ │ mov r0, r6 │ │ │ │ bl 201ab0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20d524 │ │ │ │ b.n 20d584 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ b.n 20d59c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632f4 │ │ │ │ nop │ │ │ │ add.w r0, r4, #11730944 @ 0xb30000 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4f80033 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ orr.w r0, r0, #11730944 @ 0xb30000 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #11] │ │ │ │ + ldrb r0, [r1, #11] │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r5, #21 │ │ │ │ ... │ │ │ │ │ │ │ │ 0020d63c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -268349,15 +268349,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 20d71a │ │ │ │ ldr r1, [pc, #328] @ (20d858 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -268395,15 +268395,15 @@ │ │ │ │ bl 206904 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ cbz r7, 20d774 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20d848 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20d810 │ │ │ │ @@ -268468,35 +268468,35 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 20d786 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #64] @ (20d868 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 20d786 │ │ │ │ mov r0, r6 │ │ │ │ bl 201ab0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20d756 │ │ │ │ b.n 20d7b6 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ b.n 20d7ce │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632f4 │ │ │ │ @ instruction: 0xf2d00033 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ movt r0, #16435 @ 0x4033 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ addw r0, lr, #51 @ 0x33 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #2] │ │ │ │ + ldrb r6, [r2, #2] │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r5, #21 │ │ │ │ ... │ │ │ │ │ │ │ │ 0020d86c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -268539,15 +268539,15 @@ │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #1 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 20d904 │ │ │ │ ldr r1, [pc, #296] @ (20da24 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ @@ -268580,15 +268580,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ bl 206904 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ cbz r6, 20d950 │ │ │ │ str r3, [r6, #0] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20da14 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20d9de │ │ │ │ @@ -268617,15 +268617,15 @@ │ │ │ │ beq.n 20da00 │ │ │ │ ldrb r3, [r5, #26] │ │ │ │ cbz r3, 20d9aa │ │ │ │ ldr r3, [pc, #140] @ (20da2c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbz r3, 20d9aa │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ movs r2, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -268650,15 +268650,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 20d962 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #60] @ (20da30 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 20d962 │ │ │ │ ldr r0, [pc, #48] @ (20da34 ) │ │ │ │ movw r1, #2897 @ 0xb51 │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ b.n 20d99a │ │ │ │ @@ -268671,15 +268671,15 @@ │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ bics.w r0, r2, #51 @ 0x33 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #26] │ │ │ │ + strb r0, [r2, #26] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020da38 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -268724,15 +268724,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #2 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 20dade │ │ │ │ ldr r1, [pc, #328] @ (20dc1c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -268773,15 +268773,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ bl 206904 │ │ │ │ ldrh r2, [r0, #0] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ cbz r7, 20db40 │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20dc0c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20dbe0 │ │ │ │ @@ -268848,30 +268848,30 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 20db52 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #52] @ (20dc2c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 20db52 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ b.n 20db96 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632f4 │ │ │ │ vqadd.s8 d0, d12, d19 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.s8 d0, d0, d19 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ mcr 0, 2, r0, cr2, cr3, {1} │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #19] │ │ │ │ + strb r6, [r0, #19] │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r5, #21 │ │ │ │ ... │ │ │ │ │ │ │ │ 0020dc30 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -268915,15 +268915,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ mov.w r2, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r4, [pc, #428] @ (20de5c ) │ │ │ │ adds r1, r2, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ add r4, pc │ │ │ │ cbnz r2, 20dcc4 │ │ │ │ ldr r2, [pc, #420] @ (20de60 ) │ │ │ │ @@ -269002,15 +269002,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 200dd0 │ │ │ │ cbz r6, 20dd84 │ │ │ │ str r0, [r6, #0] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 20dd8e │ │ │ │ bl 1f7628 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20de50 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 20ddd8 │ │ │ │ ldr r2, [pc, #196] @ (20de64 ) │ │ │ │ @@ -269031,15 +269031,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #156] @ (20de68 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20dd64 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ b.n 20dd64 │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -269056,15 +269056,15 @@ │ │ │ │ bne.n 20de4c │ │ │ │ ldr r3, [pc, #108] @ (20de70 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #64 @ 0x40 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 408558 │ │ │ │ + b.w 408548 │ │ │ │ ldr r0, [pc, #96] @ (20de74 ) │ │ │ │ movw r1, #2897 @ 0xb51 │ │ │ │ mov.w sl, #1 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ b.n 20dd60 │ │ │ │ mov r0, r5 │ │ │ │ @@ -269094,15 +269094,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xebf60033 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r8, r3, rrx │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #10] │ │ │ │ + strb r4, [r7, #9] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020de78 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -269198,15 +269198,15 @@ │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ adds r5, r1, #1 │ │ │ │ str r5, [r0, #8] │ │ │ │ cbnz r1, 20df86 │ │ │ │ ldr r1, [pc, #396] @ (20e108 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -269253,15 +269253,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ movs r4, #1 │ │ │ │ strd r4, r5, [sp] │ │ │ │ bl 2075a4 │ │ │ │ cbz r7, 20dff6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20e0f8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20e09c │ │ │ │ @@ -269343,25 +269343,25 @@ │ │ │ │ bne.n 20e0f4 │ │ │ │ ldr r3, [pc, #80] @ (20e118 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #64 @ 0x40 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 408558 │ │ │ │ + b.w 408548 │ │ │ │ ldr r0, [pc, #68] @ (20e11c ) │ │ │ │ movw r1, #2897 @ 0xb51 │ │ │ │ mov.w sl, #1 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ ldrb r3, [r4, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20e050 │ │ │ │ b.n 20e046 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ b.n 20e050 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632f4 │ │ │ │ orrs.w r0, r4, r3, rrx │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ orr.w r0, r2, r3, rrx │ │ │ │ @@ -269369,15 +269369,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe98c0033 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [r4], #204 @ 0xcc │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #124] @ 0x7c │ │ │ │ + ldr r0, [r7, #120] @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020e120 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -269767,19 +269767,19 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ b.n 20e2d0 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ b.n 20df0c │ │ │ │ movs r3, r6 │ │ │ │ - strb r6, [r0, #17] │ │ │ │ + strb r6, [r6, #16] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ + ldr r0, [r3, #56] @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r2, [r5, #18] │ │ │ │ + ldrb r2, [r3, #18] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020e524 : │ │ │ │ ldrb.w r1, [r0, #80] @ 0x50 │ │ │ │ cbz r1, 20e54c │ │ │ │ ldr r1, [r0, #0] │ │ │ │ cbz r1, 20e53e │ │ │ │ @@ -269804,19 +269804,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (20e57c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r4, #15] │ │ │ │ + strb r0, [r2, #15] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r2, [r0, #52] @ 0x34 │ │ │ │ + ldr r2, [r6, #48] @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r3, #2] │ │ │ │ + ldrb r4, [r1, #2] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020e580 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -270245,29 +270245,29 @@ │ │ │ │ bl 1f75bc │ │ │ │ ldrb r3, [r6, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20e942 │ │ │ │ b.n 20e936 │ │ │ │ rev r0, r0 │ │ │ │ b.n 20e9c4 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ b.n 20e942 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632c4 │ │ │ │ b.n 20ec20 │ │ │ │ movs r3, r6 │ │ │ │ b.n 20ec18 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ b.n 20ea60 │ │ │ │ movs r3, r6 │ │ │ │ - str r4, [r6, #104] @ 0x68 │ │ │ │ + str r4, [r4, #104] @ 0x68 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020ea2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -270405,29 +270405,29 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ ldrb r3, [r6, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20eaf2 │ │ │ │ b.n 20eae6 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ b.n 20eaf2 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632c4 │ │ │ │ svc 84 @ 0x54 │ │ │ │ movs r3, r6 │ │ │ │ svc 78 @ 0x4e │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ udf #118 @ 0x76 │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [r3, #80] @ 0x50 │ │ │ │ + str r0, [r1, #80] @ 0x50 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020ebc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -270566,30 +270566,30 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ ldrb r3, [r6, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20ec8a │ │ │ │ b.n 20ec7e │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ b.n 20ec8a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632c4 │ │ │ │ nop │ │ │ │ ble.n 20ecc4 │ │ │ │ movs r3, r6 │ │ │ │ ble.n 20ecbc │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 20ed18 │ │ │ │ movs r3, r6 │ │ │ │ - str r6, [r7, #52] @ 0x34 │ │ │ │ + str r6, [r5, #52] @ 0x34 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020ed60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -270738,30 +270738,30 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ ldrb r3, [r6, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20ee26 │ │ │ │ b.n 20ee1a │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ b.n 20ee26 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632c4 │ │ │ │ nop │ │ │ │ bgt.n 20ef44 │ │ │ │ movs r3, r6 │ │ │ │ bgt.n 20ef3c │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 20ef80 │ │ │ │ movs r3, r6 │ │ │ │ - str r6, [r0, #28] │ │ │ │ + str r6, [r6, #24] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020ef18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -270900,29 +270900,29 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ ldrb r3, [r6, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20efde │ │ │ │ b.n 20efd2 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ b.n 20efde │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632c4 │ │ │ │ bge.n 20f170 │ │ │ │ movs r3, r6 │ │ │ │ bge.n 20f168 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 20efc0 │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [r5, #0] │ │ │ │ + str r0, [r3, #0] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020f0b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -271062,30 +271062,30 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ ldrb r3, [r6, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20f17a │ │ │ │ b.n 20f16e │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ b.n 20f17a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632c4 │ │ │ │ nop │ │ │ │ bhi.n 20f1d8 │ │ │ │ movs r3, r6 │ │ │ │ bhi.n 20f1d0 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 20f228 │ │ │ │ movs r3, r6 │ │ │ │ - ldrsh r2, [r1, r2] │ │ │ │ + ldrsh r2, [r7, r1] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020f254 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -271182,15 +271182,15 @@ │ │ │ │ ldrb r2, [r5, #26] │ │ │ │ cbz r2, 20f35c │ │ │ │ ldr r2, [pc, #124] @ (20f3cc ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ cbz r2, 20f35c │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrd r0, r1, [sp, #152] @ 0x98 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov.w ip, #0 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ @@ -271228,15 +271228,15 @@ │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 20f2d8 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, r4] │ │ │ │ + ldrb r0, [r6, r3] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020f3d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -271384,29 +271384,29 @@ │ │ │ │ ldrb r3, [r6, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20f49a │ │ │ │ b.n 20f48e │ │ │ │ rev16 r0, r0 │ │ │ │ uxth r0, r0 │ │ │ │ b.n 20f52e │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ b.n 20f49a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632c4 │ │ │ │ bpl.n 20f4cc │ │ │ │ movs r3, r6 │ │ │ │ bpl.n 20f4c4 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 20f500 │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r2, [r3, r5] │ │ │ │ + ldrh r2, [r1, r5] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020f588 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -271544,30 +271544,30 @@ │ │ │ │ mov.w sl, #1 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ ldrb r3, [r6, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20f64e │ │ │ │ b.n 20f642 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ b.n 20f64e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632c4 │ │ │ │ nop │ │ │ │ bcc.n 20f700 │ │ │ │ movs r3, r6 │ │ │ │ bcc.n 20f6f8 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 20f748 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [r7, r6] │ │ │ │ + ldr r2, [r5, r6] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020f724 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -271707,30 +271707,30 @@ │ │ │ │ mov.w sl, #1 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ ldrb r3, [r6, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20f7ea │ │ │ │ b.n 20f7de │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ b.n 20f7ea │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632c4 │ │ │ │ nop │ │ │ │ bcs.n 20f968 │ │ │ │ movs r3, r6 │ │ │ │ bcs.n 20f960 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 20f9b0 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [r3, r0] │ │ │ │ + ldr r2, [r1, r0] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020f8c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -271862,15 +271862,15 @@ │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 20f9a4 │ │ │ │ ldr r3, [pc, #128] @ (20faa4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20f97e │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ b.n 20f97e │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20f96e │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 201ab0 │ │ │ │ @@ -271916,15 +271916,15 @@ │ │ │ │ movs r3, r6 │ │ │ │ ldmia r7, {r4, r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r2, r3, r4, r5} │ │ │ │ movs r3, r6 │ │ │ │ - ldrsb r2, [r5, r0] │ │ │ │ + ldrsb r2, [r3, r0] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020fab0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -272157,15 +272157,15 @@ │ │ │ │ mov.w fp, #1 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ ldrb r3, [r5, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20fc82 │ │ │ │ b.n 20fc76 │ │ │ │ - bl 2bcc30 │ │ │ │ + bl 2bcc20 │ │ │ │ b.n 20fc82 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632c4 │ │ │ │ nop │ │ │ │ ldmia r6!, {r2, r3, r4} │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ @@ -272174,15 +272174,15 @@ │ │ │ │ movs r3, r6 │ │ │ │ ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ - strh r2, [r6, r6] │ │ │ │ + strh r2, [r4, r6] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0020fd30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -272394,15 +272394,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 20ffe0 │ │ │ │ strd r0, r1, [sp, #68] @ 0x44 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 20fefa │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adds r1, r2, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r2, 20ff86 │ │ │ │ ldr r2, [pc, #276] @ (210090 ) │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -272419,15 +272419,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r0, r1, [sp, #68] @ 0x44 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ bl 20885c │ │ │ │ mov r6, r0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 210036 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 20ffca │ │ │ │ dmb ish │ │ │ │ @@ -272449,15 +272449,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b.n 20fefa │ │ │ │ ldrd r0, r1, [sp, #60] @ 0x3c │ │ │ │ strd r0, r1, [sp, #76] @ 0x4c │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 20fefa │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adds r1, r2, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r2, 21000a │ │ │ │ ldr r2, [pc, #144] @ (210090 ) │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -272474,15 +272474,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ bl 20c044 │ │ │ │ mov r6, r0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20ffb2 │ │ │ │ bl 1632f4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #84] @ (210094 ) │ │ │ │ ldr r3, [pc, #68] @ (210088 ) │ │ │ │ @@ -272504,15 +272504,15 @@ │ │ │ │ b.n 21003e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (210098 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 20ffca │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldmia r2, {r2, r3, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ ldmia r2, {r2, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ @@ -272541,15 +272541,15 @@ │ │ │ │ ldr r3, [pc, #224] @ (2101a0 ) │ │ │ │ add r2, pc │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2100e6 │ │ │ │ ldr r3, [pc, #200] @ (2101a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -272578,15 +272578,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 2082d8 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cbnz r3, 21012c │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ mov r6, r5 │ │ │ │ cbnz r3, 210164 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 210192 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 21016c │ │ │ │ ldr r2, [pc, #112] @ (2101ac ) │ │ │ │ ldr r3, [pc, #96] @ (2101a0 ) │ │ │ │ @@ -272616,15 +272616,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 21013a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (2101b0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 21013a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1632f4 │ │ │ │ nop │ │ │ │ ldmia r0!, {r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ ldmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ @@ -272644,15 +272644,15 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w r8, [pc, #132] @ 210258 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ cbnz r3, 2101ea │ │ │ │ ldr r3, [pc, #124] @ (21025c ) │ │ │ │ @@ -272669,15 +272669,15 @@ │ │ │ │ cbz r4, 21022a │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ blx r6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2101f4 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 210252 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 21022e │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -272697,15 +272697,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 210214 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #32] @ (210264 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 210214 │ │ │ │ bl 1632f4 │ │ │ │ nop │ │ │ │ stmia r7!, {r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ @@ -272726,27 +272726,27 @@ │ │ │ │ ldr.w r8, [pc, #520] @ 21048c │ │ │ │ add r7, r2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r8, pc │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 210450 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ adds r0, r2, r6 │ │ │ │ adc.w r2, r9, #0 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs r1, r2 │ │ │ │ bcc.w 21042c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 210464 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ str r3, [r0, #0] │ │ │ │ mov fp, r0 │ │ │ │ ldr.w sl, [r4, #312] @ 0x138 │ │ │ │ @@ -272813,15 +272813,15 @@ │ │ │ │ ldr r0, [pc, #312] @ (210498 ) │ │ │ │ ldr r1, [pc, #312] @ (21049c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ addw r2, r2, #1036 @ 0x40c │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ - bl 40c4b0 │ │ │ │ + bl 40c4a0 │ │ │ │ ldr.w r0, [r4, #312] @ 0x138 │ │ │ │ b.n 2102e6 │ │ │ │ mov r5, sl │ │ │ │ b.n 210308 │ │ │ │ ldr r1, [pc, #288] @ (2104a0 ) │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldr.w r5, [fp] │ │ │ │ @@ -272831,15 +272831,15 @@ │ │ │ │ negs r5, r5 │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1036 @ 0x40c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 210346 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldr.w r5, [fp] │ │ │ │ ldr r1, [pc, #244] @ (2104a8 ) │ │ │ │ str r3, [sp, #16] │ │ │ │ negs r5, r5 │ │ │ │ @@ -272848,15 +272848,15 @@ │ │ │ │ ldr r0, [pc, #240] @ (2104ac ) │ │ │ │ addw r1, r1, #1036 @ 0x40c │ │ │ │ ldrd r6, r7, [r4, #320] @ 0x140 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ str r5, [sp, #20] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -272882,92 +272882,92 @@ │ │ │ │ lsrs r3, r3, #5 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds.w r3, sl, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 210346 │ │ │ │ ldr r1, [pc, #140] @ (2104bc ) │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldr r0, [pc, #140] @ (2104c0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1036 @ 0x40c │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r6, r9, [sp] │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 210346 │ │ │ │ ldr r1, [pc, #112] @ (2104c4 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #112] @ (2104c8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1036 @ 0x40c │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 21044a │ │ │ │ ldr r1, [pc, #100] @ (2104cc ) │ │ │ │ ldr r0, [pc, #104] @ (2104d0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1036 @ 0x40c │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 21044a │ │ │ │ ldr r1, [pc, #88] @ (2104d4 ) │ │ │ │ ldr r0, [pc, #92] @ (2104d8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1036 @ 0x40c │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 21044a │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r3} │ │ │ │ movs r3, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, r7] │ │ │ │ + strb r2, [r2, r7] │ │ │ │ movs r7, r5 │ │ │ │ cbnz r0, 2104e2 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r3, r4] │ │ │ │ + ldrh r6, [r1, r4] │ │ │ │ movs r4, r4 │ │ │ │ - strb r2, [r7, r6] │ │ │ │ + strb r2, [r5, r6] │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r4, [r0, r7] │ │ │ │ + ldrh r4, [r6, r6] │ │ │ │ movs r4, r4 │ │ │ │ - strb r4, [r1, r6] │ │ │ │ + strb r4, [r7, r5] │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r0, [r4, r5] │ │ │ │ + ldrh r0, [r2, r5] │ │ │ │ movs r4, r4 │ │ │ │ movs r6, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, r5] │ │ │ │ + ldrh r0, [r4, r5] │ │ │ │ movs r4, r4 │ │ │ │ - strb r0, [r2, r4] │ │ │ │ + strb r0, [r0, r4] │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r6, [r2, r6] │ │ │ │ + ldrh r6, [r0, r6] │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r5, r3] │ │ │ │ + strb r6, [r3, r3] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r0, r7] │ │ │ │ + ldr r0, [r6, r6] │ │ │ │ movs r4, r4 │ │ │ │ - strb r4, [r3, r3] │ │ │ │ + strb r4, [r1, r3] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r1, r7] │ │ │ │ + ldr r4, [r7, r6] │ │ │ │ movs r4, r4 │ │ │ │ - strb r0, [r1, r3] │ │ │ │ + strb r0, [r7, r2] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [r2, r7] │ │ │ │ + ldr r6, [r0, r7] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002104dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -272989,15 +272989,15 @@ │ │ │ │ bcs.n 2104fc │ │ │ │ ldr.w r2, [r4, #336] @ 0x150 │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r8, r2 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ umull r2, r1, r0, r6 │ │ │ │ mov sl, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov r7, r2 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 210640 │ │ │ │ @@ -273062,62 +273062,62 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, sl, r7 │ │ │ │ - bl 400c98 │ │ │ │ + bl 400c88 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ bl 1cc494 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2105c4 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, sl, r7 │ │ │ │ - bl 400c98 │ │ │ │ + bl 400c88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2105c4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 163324 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #84] @ (210660 ) │ │ │ │ mov r3, r9 │ │ │ │ vldr d7, [r4, #320] @ 0x140 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #60] @ (210664 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ bl 163294 │ │ │ │ blx 162688 │ │ │ │ ... │ │ │ │ stmia r4!, {r1, r2, r5, r7} │ │ │ │ movs r3, r6 │ │ │ │ cbnz r0, 21067a │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, r7] │ │ │ │ + ldr r2, [r2, r7] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r6, r7] │ │ │ │ + ldr r0, [r4, r7] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00210668 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -273154,28 +273154,28 @@ │ │ │ │ mov r5, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1060 @ 0x424 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r0, r2] │ │ │ │ + strh r4, [r6, r1] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r0, r6] │ │ │ │ + ldr r0, [r6, r5] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002106f4 : │ │ │ │ ldrb.w r0, [r0, #36] @ 0x24 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -273195,18 +273195,18 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r6, [pc, #548] @ (210948 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r0, [pc, #536] @ (21094c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 210860 │ │ │ │ ldr r2, [pc, #524] @ (210950 ) │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ mov sl, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -273230,29 +273230,29 @@ │ │ │ │ ldr r0, [pc, #492] @ (210960 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, lr │ │ │ │ strd r3, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ strd r7, ip, [sp, #12] │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cbz r3, 21079e │ │ │ │ ldr.w r1, [r3, #148] @ 0x94 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 21092c │ │ │ │ ldr r0, [pc, #460] @ (210964 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r0, [pc, #456] @ (210968 ) │ │ │ │ add.w fp, fp, #1 │ │ │ │ add.w sl, sl, #4 │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, fp │ │ │ │ bls.n 21085c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -273336,25 +273336,25 @@ │ │ │ │ asrs r1, r2, #31 │ │ │ │ smull r0, r2, r0, r2 │ │ │ │ ldr r0, [pc, #252] @ (210984 ) │ │ │ │ add r0, pc │ │ │ │ rsb r2, r1, r2, asr #1 │ │ │ │ movs r1, #9 │ │ │ │ adds r2, #1 │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cbz r3, 210902 │ │ │ │ ldr.w r8, [pc, #236] @ 210988 │ │ │ │ movs r7, #0 │ │ │ │ add r8, pc │ │ │ │ ldr r6, [r4, #32] │ │ │ │ lsls r5, r7, #11 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [r6, r5] │ │ │ │ add.w r9, r6, r5 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ eors r3, r2 │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ @@ -273406,49 +273406,49 @@ │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 163264 │ │ │ │ nop │ │ │ │ stmia r2!, {r7} │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, r6] │ │ │ │ + ldr r2, [r6, r5] │ │ │ │ movs r4, r4 │ │ │ │ stmia r2!, {r2, r4, r5, r6} │ │ │ │ movs r3, r6 │ │ │ │ - ldr r0, [r7, r5] │ │ │ │ + ldr r0, [r5, r5] │ │ │ │ movs r4, r4 │ │ │ │ cmp r5, #34 @ 0x22 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [r3, r4] │ │ │ │ + ldr r0, [r1, r4] │ │ │ │ movs r4, r4 │ │ │ │ - stmdb r0!, {r0, r2, r5} │ │ │ │ - ldr r4, [r4, r4] │ │ │ │ + ldmdb r0, {r0, r2, r5} │ │ │ │ + ldr r4, [r2, r4] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r0, r6] │ │ │ │ + ldr r6, [r6, r5] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r2, r6] │ │ │ │ + ldr r0, [r0, r6] │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [sp, #624] @ 0x270 │ │ │ │ + str r2, [sp, #560] @ 0x230 │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xe8520025 │ │ │ │ - strex r0, r0, [r6, #148] @ 0x94 │ │ │ │ - @ instruction: 0xe83c0025 │ │ │ │ - ldr r2, [r7, r0] │ │ │ │ - movs r4, r4 │ │ │ │ + strex r0, r0, [r2, #148] @ 0x94 │ │ │ │ + @ instruction: 0xe8360025 │ │ │ │ + @ instruction: 0xe82c0025 │ │ │ │ ldr r2, [r5, r0] │ │ │ │ movs r4, r4 │ │ │ │ + ldr r2, [r3, r0] │ │ │ │ + movs r4, r4 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, r0] │ │ │ │ + ldr r6, [r5, r0] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r2, r2] │ │ │ │ + ldr r6, [r0, r2] │ │ │ │ movs r4, r4 │ │ │ │ stmia r0!, {r1, r4, r7} │ │ │ │ movs r3, r6 │ │ │ │ - ldrsb r2, [r5, r5] │ │ │ │ + ldrsb r2, [r3, r5] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00210994 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -273465,15 +273465,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #76] @ (210a0c ) │ │ │ │ movw r2, #4049 @ 0xfd1 │ │ │ │ ldr r1, [pc, #72] @ (210a10 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -273491,15 +273491,15 @@ │ │ │ │ mvn.w r4, #15 │ │ │ │ b.n 2109be │ │ │ │ nop │ │ │ │ push {r2, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r1, r2, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - mov r8, ip │ │ │ │ + mov r8, sl │ │ │ │ movs r4, r4 │ │ │ │ push {r1, r2, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00210a18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -273518,15 +273518,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #68] @ (210a88 ) │ │ │ │ movw r2, #4049 @ 0xfd1 │ │ │ │ ldr r1, [pc, #64] @ (210a8c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -273541,15 +273541,15 @@ │ │ │ │ b.n 210a40 │ │ │ │ mvn.w r4, #15 │ │ │ │ b.n 210a42 │ │ │ │ push {r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ push {r1, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - mov r4, fp │ │ │ │ + mov r4, r9 │ │ │ │ movs r4, r4 │ │ │ │ push {r1, r4} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00210a94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -273568,15 +273568,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #76] @ (210b0c ) │ │ │ │ movw r2, #4049 @ 0xfd1 │ │ │ │ ldr r1, [pc, #72] @ (210b10 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -273594,15 +273594,15 @@ │ │ │ │ mvn.w r4, #15 │ │ │ │ b.n 210abe │ │ │ │ nop │ │ │ │ cbz r4, 210b7e │ │ │ │ movs r6, r7 │ │ │ │ cbz r6, 210b7c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r8, ip │ │ │ │ + cmp r8, sl │ │ │ │ movs r4, r4 │ │ │ │ cbz r6, 210b7c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00210b18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -273621,15 +273621,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #68] @ (210b88 ) │ │ │ │ movw r2, #4049 @ 0xfd1 │ │ │ │ ldr r1, [pc, #64] @ (210b8c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -273644,15 +273644,15 @@ │ │ │ │ b.n 210b40 │ │ │ │ mvn.w r4, #15 │ │ │ │ b.n 210b42 │ │ │ │ cbz r0, 210bda │ │ │ │ movs r6, r7 │ │ │ │ cbz r2, 210bd8 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, fp │ │ │ │ + cmp r4, r9 │ │ │ │ movs r4, r4 │ │ │ │ cbz r2, 210bd8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00210b94 : │ │ │ │ ldr r3, [pc, #32] @ (210bb8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -273735,15 +273735,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1124 @ 0x464 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #4172 @ 0x104c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 22b880 │ │ │ │ @@ -273752,36 +273752,36 @@ │ │ │ │ ldr r1, [pc, #32] @ (210c94 ) │ │ │ │ ldr r0, [pc, #32] @ (210c98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1096 @ 0x448 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldr r5, [pc, #16] @ (210c98 ) │ │ │ │ + ldr r4, [pc, #976] @ (211058 ) │ │ │ │ movs r7, r5 │ │ │ │ - strb r2, [r3, r4] │ │ │ │ + strb r2, [r1, r4] │ │ │ │ movs r4, r4 │ │ │ │ - add r4, fp │ │ │ │ + add r4, r9 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [pc, #824] @ (210fcc ) │ │ │ │ + ldr r4, [pc, #760] @ (210f8c ) │ │ │ │ movs r7, r5 │ │ │ │ - add r0, r6 │ │ │ │ + add r0, r4 │ │ │ │ movs r4, r4 │ │ │ │ - strb r2, [r0, r3] │ │ │ │ + strb r2, [r6, r2] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00210c9c : │ │ │ │ add.w r0, r0, #308 @ 0x134 │ │ │ │ b.w 22ba50 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #92] @ (210d10 ) │ │ │ │ - bl 2c3e1c │ │ │ │ + bl 2c3e0c │ │ │ │ ldr r4, [pc, #88] @ (210d14 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ movs r6, #0 │ │ │ │ add r4, pc │ │ │ │ b.n 210cd6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -273790,15 +273790,15 @@ │ │ │ │ cbz r0, 210cf0 │ │ │ │ ldr.w r4, [r5, #12]! │ │ │ │ adds r6, #1 │ │ │ │ cbz r4, 210cfc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 210cc4 │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 210cce │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 210cce │ │ │ │ @@ -273813,30 +273813,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r6} │ │ │ │ movs r2, r6 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r0, r5] │ │ │ │ movs r4, r4 │ │ │ │ stmia r6!, {r2, r3} │ │ │ │ movs r2, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r8, [pc, #300] @ 210e5c │ │ │ │ sub sp, #28 │ │ │ │ add r8, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 40837c │ │ │ │ + bl 40836c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2c41d0 │ │ │ │ + bl 2c41c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 210e1a │ │ │ │ ldr.w ip, [pc, #280] @ 210e60 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr.w sl, [pc, #276] @ 210e64 │ │ │ │ ldr r7, [pc, #276] @ (210e68 ) │ │ │ │ add ip, pc │ │ │ │ @@ -273850,15 +273850,15 @@ │ │ │ │ str.w ip, [sp, #16] │ │ │ │ lsl.w r6, r6, r9 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, sl │ │ │ │ movs r3, #195 @ 0xc3 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ cmp.w r9, #10 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ mov fp, r0 │ │ │ │ beq.n 210e24 │ │ │ │ tst r2, r6 │ │ │ │ beq.n 210e00 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -273870,46 +273870,46 @@ │ │ │ │ beq.n 210e4c │ │ │ │ ldr r1, [pc, #204] @ (210e6c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #204] @ (210e70 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ mov r0, fp │ │ │ │ - bl 2c3e1c │ │ │ │ + bl 2c3e0c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ (210e74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr.w r1, [fp, #88] @ 0x58 │ │ │ │ cbz r1, 210dca │ │ │ │ ldr r0, [pc, #180] @ (210e78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ mov r0, fp │ │ │ │ bl 210ca4 │ │ │ │ cbz r0, 210de2 │ │ │ │ mov r0, fp │ │ │ │ bl 210ca4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ (210e7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr.w r1, [fp, #56] @ 0x38 │ │ │ │ cbz r1, 210df0 │ │ │ │ ldr r0, [pc, #148] @ (210e80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldrb.w r3, [fp, #66] @ 0x42 │ │ │ │ cbz r3, 210e42 │ │ │ │ ldr r0, [pc, #140] @ (210e84 ) │ │ │ │ movs r5, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 210d6e │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ add.w r9, r9, #1 │ │ │ │ cmp.w r9, #11 │ │ │ │ add.w ip, ip, #4 │ │ │ │ @@ -273929,53 +273929,53 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 210dac │ │ │ │ ldr r1, [pc, #72] @ (210e88 ) │ │ │ │ add r1, pc │ │ │ │ b.n 210da0 │ │ │ │ ldr r0, [pc, #72] @ (210e8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ b.n 210df6 │ │ │ │ ldr r1, [pc, #64] @ (210e90 ) │ │ │ │ add r1, pc │ │ │ │ b.n 210da0 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 210dac │ │ │ │ ldr r1, [pc, #60] @ (210e94 ) │ │ │ │ add r1, pc │ │ │ │ b.n 210da0 │ │ │ │ - ldrsb r2, [r7, r0] │ │ │ │ + ldrsb r2, [r5, r0] │ │ │ │ movs r4, r4 │ │ │ │ stmia r5!, {r2, r3, r5, r7} │ │ │ │ movs r2, r6 │ │ │ │ - strb r6, [r7, r2] │ │ │ │ + strb r6, [r5, r2] │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [r5, r1] │ │ │ │ + str r0, [r3, r1] │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r6, [r4, #36] @ 0x24 │ │ │ │ + ldrh r6, [r2, #36] @ 0x24 │ │ │ │ movs r2, r5 │ │ │ │ - strb r2, [r1, r2] │ │ │ │ + strb r2, [r7, r1] │ │ │ │ movs r4, r4 │ │ │ │ - strb r2, [r1, r2] │ │ │ │ + strb r2, [r7, r1] │ │ │ │ movs r4, r4 │ │ │ │ - strb r0, [r1, r2] │ │ │ │ + strb r0, [r7, r1] │ │ │ │ movs r4, r4 │ │ │ │ - strb r4, [r7, r1] │ │ │ │ + strb r4, [r5, r1] │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r7, r1] │ │ │ │ + strb r6, [r5, r1] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r2, [r1, #34] @ 0x22 │ │ │ │ + ldrh r2, [r7, #32] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r6, [r0, #32] │ │ │ │ + ldrh r6, [r6, #30] │ │ │ │ movs r2, r5 │ │ │ │ - strb r0, [r6, r0] │ │ │ │ + strb r0, [r4, r0] │ │ │ │ movs r4, r4 │ │ │ │ - b.n 2112f8 │ │ │ │ + b.n 2112d8 │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r5, #30] │ │ │ │ + ldrh r4, [r3, #30] │ │ │ │ movs r2, r5 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (210f00 ) │ │ │ │ mov r7, r0 │ │ │ │ @@ -273991,15 +273991,15 @@ │ │ │ │ ldr r5, [r4, #16] │ │ │ │ adds r6, #1 │ │ │ │ adds r4, #12 │ │ │ │ cbz r5, 210eec │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 210eb4 │ │ │ │ - bl 2b5364 │ │ │ │ + bl 2b5350 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 210ebe │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 210ebe │ │ │ │ @@ -274014,73 +274014,73 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ stmia r4!, {r1, r4, r6} │ │ │ │ movs r2, r6 │ │ │ │ - strh r0, [r2, r7] │ │ │ │ + strh r0, [r0, r7] │ │ │ │ movs r4, r4 │ │ │ │ stmia r4!, {r2, r3, r4} │ │ │ │ movs r2, r6 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 210f5c │ │ │ │ ldr r1, [pc, #64] @ (210f64 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ ldr r4, [r4, #60] @ 0x3c │ │ │ │ cbz r4, 210f4e │ │ │ │ ldr r2, [pc, #52] @ (210f68 ) │ │ │ │ ldr r7, [pc, #56] @ (210f6c ) │ │ │ │ ldr r6, [pc, #56] @ (210f70 ) │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ ldr r4, [r4, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 210f3c │ │ │ │ ldr r1, [pc, #36] @ (210f74 ) │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 40b584 │ │ │ │ - bl 2c3e00 │ │ │ │ + b.w 40b574 │ │ │ │ + bl 2c3df0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 210f22 │ │ │ │ - strh r2, [r4, r5] │ │ │ │ + strh r2, [r2, r5] │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r0 │ │ │ │ + eors r6, r6 │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r5, r5] │ │ │ │ + strh r0, [r3, r5] │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xf7de0022 │ │ │ │ - ldrh r6, [r5, #22] │ │ │ │ + @ instruction: 0xf7ce0022 │ │ │ │ + ldrh r6, [r3, #22] │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #64] @ (210fcc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 210f9a │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ cbnz r2, 210fae │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -274089,25 +274089,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (210fd0 ) │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2c55f8 │ │ │ │ + bl 2c55e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 210f9a │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ blx 16126c │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 210f9a │ │ │ │ - strh r6, [r3, r7] │ │ │ │ + strh r6, [r1, r7] │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r6, r3] │ │ │ │ + strh r2, [r4, r3] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -274118,51 +274118,51 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #2 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r1, [pc, #660] @ (2112a4 ) │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 211086 │ │ │ │ ldr r3, [pc, #644] @ (2112a8 ) │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #640] @ (2112ac ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r9, [r3, #8] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr.w r2, [r9, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 211296 │ │ │ │ ldr r3, [pc, #616] @ (2112b0 ) │ │ │ │ ldr r1, [pc, #616] @ (2112b4 ) │ │ │ │ strd r0, r2, [sp] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 21109c │ │ │ │ ldr.w r5, [r9, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r4, r3, #4 │ │ │ │ cbz r5, 21107c │ │ │ │ mov r1, r5 │ │ │ │ @@ -274197,15 +274197,15 @@ │ │ │ │ ldr r5, [pc, #524] @ (2112bc ) │ │ │ │ ldr r7, [pc, #524] @ (2112c0 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ b.n 2110c6 │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 211118 │ │ │ │ ldr.w lr, [r4, #8] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ @@ -274213,15 +274213,15 @@ │ │ │ │ beq.n 2110f0 │ │ │ │ ldr.w ip, [r4] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ it eq │ │ │ │ moveq ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [pc, #464] @ (2112c4 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #464] @ (2112c8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w ip, [r4, #12] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -274242,15 +274242,15 @@ │ │ │ │ add r7, pc │ │ │ │ str.w r9, [sp, #24] │ │ │ │ add r8, pc │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 2c1d08 │ │ │ │ + bl 2c1cf8 │ │ │ │ ldrb r2, [r4, #8] │ │ │ │ ldrb r3, [r4, #9] │ │ │ │ mov r5, r0 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov ip, r8 │ │ │ │ ite ne │ │ │ │ @@ -274265,24 +274265,24 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #384] @ (2112e4 ) │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd ip, r6, [sp, #4] │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ ldr r4, [r4, #12] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 211138 │ │ │ │ ldr.w r9, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #352] @ (2112e8 ) │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #348] @ (2112ec ) │ │ │ │ mov r8, r0 │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #24] │ │ │ │ add.w r5, r3, #40 @ 0x28 │ │ │ │ str.w fp, [sp, #60] @ 0x3c │ │ │ │ @@ -274290,28 +274290,28 @@ │ │ │ │ ldr r1, [pc, #328] @ (2112f0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldrh.w r7, [r0, #64] @ 0x40 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 211248 │ │ │ │ ldr r3, [pc, #308] @ (2112f4 ) │ │ │ │ movs r6, #0 │ │ │ │ mov fp, r0 │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 21120a │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ - bl 2c54c8 │ │ │ │ + bl 2c54b8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 16087c │ │ │ │ ldr r1, [pc, #280] @ (2112f8 ) │ │ │ │ add r1, pc │ │ │ │ cbz r5, 211204 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ @@ -274319,15 +274319,15 @@ │ │ │ │ cbz r3, 2111ee │ │ │ │ mov r1, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ adds r6, #1 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 211244 │ │ │ │ mov.w r8, #48 @ 0x30 │ │ │ │ ldr.w r4, [fp, #60] @ 0x3c │ │ │ │ @@ -274335,152 +274335,152 @@ │ │ │ │ mul.w r8, r8, r6 │ │ │ │ ldr.w r1, [r4, r8] │ │ │ │ blx 1605ec │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2c5ddc │ │ │ │ + bl 2c5dcc │ │ │ │ movs r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2111ce │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r4, r8] │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2c5d54 │ │ │ │ + bl 2c5d44 │ │ │ │ mov r5, r0 │ │ │ │ b.n 2111d8 │ │ │ │ ldr.w r8, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2c3f78 │ │ │ │ + bl 2c3f68 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #168] @ (2112fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 2c3e24 │ │ │ │ + bl 2c3e14 │ │ │ │ cmp r8, r0 │ │ │ │ bne.n 2111a4 │ │ │ │ ldr.w r0, [r9, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #144] @ (211300 ) │ │ │ │ ldr r2, [pc, #148] @ (211304 ) │ │ │ │ ldr r1, [pc, #148] @ (211308 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 211060 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ b.n 211060 │ │ │ │ ldr r2, [pc, #116] @ (21130c ) │ │ │ │ add r2, pc │ │ │ │ b.n 211046 │ │ │ │ - b.n 2113bc │ │ │ │ + b.n 21139c │ │ │ │ movs r5, r4 │ │ │ │ - strh r0, [r3, r3] │ │ │ │ + strh r0, [r1, r3] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r0, r3] │ │ │ │ + strh r4, [r6, r2] │ │ │ │ movs r4, r4 │ │ │ │ - b.n 211360 │ │ │ │ + b.n 211340 │ │ │ │ movs r5, r4 │ │ │ │ - strh r0, [r5, r4] │ │ │ │ + strh r0, [r3, r4] │ │ │ │ movs r4, r4 │ │ │ │ - b.n 211318 │ │ │ │ + b.n 2112f8 │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r2, r2] │ │ │ │ + strh r2, [r0, r2] │ │ │ │ movs r4, r4 │ │ │ │ - svc 206 @ 0xce │ │ │ │ + svc 190 @ 0xbe │ │ │ │ movs r5, r4 │ │ │ │ - strh r0, [r1, r1] │ │ │ │ + strh r0, [r7, r0] │ │ │ │ movs r4, r4 │ │ │ │ - svc 202 @ 0xca │ │ │ │ + svc 186 @ 0xba │ │ │ │ movs r5, r4 │ │ │ │ - svc 132 @ 0x84 │ │ │ │ + svc 116 @ 0x74 │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r2, r0] │ │ │ │ + strh r2, [r0, r0] │ │ │ │ movs r4, r4 │ │ │ │ - svc 108 @ 0x6c │ │ │ │ + svc 92 @ 0x5c │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r3, #38] @ 0x26 │ │ │ │ + ldrh r4, [r1, #38] @ 0x26 │ │ │ │ movs r4, r4 │ │ │ │ - svc 82 @ 0x52 │ │ │ │ + svc 66 @ 0x42 │ │ │ │ movs r5, r4 │ │ │ │ - ite ge │ │ │ │ - movge r2, r5 │ │ │ │ - strlt r2, [r4, r5] │ │ │ │ + itt ls │ │ │ │ + movls r2, r5 │ │ │ │ + strls r2, [r2, r5] │ │ │ │ movs r4, r4 │ │ │ │ - svc 28 │ │ │ │ + svc 12 │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [r0, r7] │ │ │ │ + str r2, [r6, r6] │ │ │ │ movs r4, r4 │ │ │ │ - cmp r5, #28 │ │ │ │ + cmp r5, #12 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [pc, #200] @ (2113b8 ) │ │ │ │ + ldr r4, [pc, #136] @ (211378 ) │ │ │ │ movs r7, r5 │ │ │ │ - str r6, [r7, r6] │ │ │ │ + str r6, [r5, r6] │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [r0, r6] │ │ │ │ + str r0, [r6, r5] │ │ │ │ movs r4, r4 │ │ │ │ - str r4, [r4, r3] │ │ │ │ + str r4, [r2, r3] │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r3, r4] │ │ │ │ + str r2, [r1, r4] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r3, [pc, #328] @ (21144c ) │ │ │ │ + ldr r3, [pc, #264] @ (21140c ) │ │ │ │ movs r7, r5 │ │ │ │ - cmp r4, #54 @ 0x36 │ │ │ │ + cmp r4, #38 @ 0x26 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r1, #14] │ │ │ │ + ldrh r6, [r7, #12] │ │ │ │ movs r0, r5 │ │ │ │ - ble.n 2112e0 │ │ │ │ + ble.n 2112c0 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (2113c8 ) │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 211358 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2c6e70 │ │ │ │ + bl 2c6e60 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 21136e │ │ │ │ ldr r1, [pc, #144] @ (2113cc ) │ │ │ │ add r1, pc │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2113a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #116] @ (2113d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2c0150 │ │ │ │ + bl 2c0140 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ - bl 2c6e70 │ │ │ │ + bl 2c6e60 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 211338 │ │ │ │ ldr r2, [pc, #100] @ (2113d4 ) │ │ │ │ cmp r7, r0 │ │ │ │ ite eq │ │ │ │ moveq r1, #3 │ │ │ │ @@ -274491,15 +274491,15 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #88] @ (2113dc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movw r2, #874 @ 0x36a │ │ │ │ - bl 40b8ec │ │ │ │ + bl 40b8dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -274511,34 +274511,34 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #883 @ 0x373 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 211344 │ │ │ │ nop │ │ │ │ add r5, sp, #168 @ 0xa8 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r6, r0] │ │ │ │ + str r2, [r4, r0] │ │ │ │ movs r4, r4 │ │ │ │ - stmia r0!, {r1, r2, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r7} │ │ │ │ movs r2, r4 │ │ │ │ - cmp r2, #248 @ 0xf8 │ │ │ │ + cmp r2, #232 @ 0xe8 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [pc, #256] @ (2114dc ) │ │ │ │ + ldr r2, [pc, #192] @ (21149c ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [pc, #568] @ (211618 ) │ │ │ │ + ldr r6, [pc, #504] @ (2115d8 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [pc, #80] @ (211434 ) │ │ │ │ + ldr r2, [pc, #16] @ (2113f4 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r7, [pc, #696] @ (2116a0 ) │ │ │ │ + ldr r7, [pc, #632] @ (211660 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [pc, #384] @ (21156c ) │ │ │ │ + ldr r6, [pc, #320] @ (21152c ) │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ orrs.w r3, r1, r2 │ │ │ │ @@ -274570,20 +274570,20 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ bl 2113ec │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 21148a │ │ │ │ ldrb.w r3, [r0, #37] @ 0x25 │ │ │ │ cbnz r3, 211484 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 21147e │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -274608,33 +274608,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 211418 │ │ │ │ ldrb.w r3, [r6, #37] @ 0x25 │ │ │ │ cbz r3, 2114c6 │ │ │ │ mov r5, r6 │ │ │ │ b.n 21141a │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #72] @ (211518 ) │ │ │ │ ldr r2, [pc, #76] @ (21151c ) │ │ │ │ ldr r1, [pc, #76] @ (211520 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 211468 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ bgt.n 211468 │ │ │ │ mov r5, r6 │ │ │ │ @@ -274645,31 +274645,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (21152c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #600] @ (211768 ) │ │ │ │ + ldr r1, [pc, #536] @ (211728 ) │ │ │ │ movs r7, r5 │ │ │ │ - cmp r2, #124 @ 0x7c │ │ │ │ + cmp r2, #108 @ 0x6c │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r2, #0] │ │ │ │ + ldrh r4, [r0, #0] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [pc, #968] @ (2118e4 ) │ │ │ │ + ldr r0, [pc, #904] @ (2118a4 ) │ │ │ │ movs r7, r5 │ │ │ │ - cmp r1, #214 @ 0xd6 │ │ │ │ + cmp r1, #198 @ 0xc6 │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r5, #58] @ 0x3a │ │ │ │ + strh r6, [r3, #58] @ 0x3a │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [pc, #792] @ (211840 ) │ │ │ │ + ldr r0, [pc, #728] @ (211800 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [pc, #96] @ (21158c ) │ │ │ │ + ldr r5, [pc, #32] @ (21154c ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [pc, #448] @ (2116f0 ) │ │ │ │ + ldr r6, [pc, #384] @ (2116b0 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00211530 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -274685,15 +274685,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #312] @ (211690 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 211656 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.n 2115a6 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -274720,41 +274720,41 @@ │ │ │ │ ldr r1, [pc, #240] @ (211698 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 211576 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40e180 │ │ │ │ + bl 40e170 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 211656 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e24 │ │ │ │ + bl 2c3e14 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 211672 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 384cbc │ │ │ │ + bl 384cac │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21165a │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 211660 │ │ │ │ ldr r0, [pc, #188] @ (21169c ) │ │ │ │ mov r1, r4 │ │ │ │ mov r4, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ blx 16212c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ ldrd r0, r1, [r0] │ │ │ │ - bl 2c7dc0 │ │ │ │ + bl 2c7db0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 1610e0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2115f0 │ │ │ │ ldr r3, [pc, #144] @ (2116a0 ) │ │ │ │ @@ -274768,69 +274768,69 @@ │ │ │ │ ldr r6, [pc, #132] @ (2116a4 ) │ │ │ │ movs r4, #0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 211624 │ │ │ │ ldr r3, [pc, #108] @ (2116a8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ blx 162cc4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 1613fc │ │ │ │ mov r0, r8 │ │ │ │ - bl 3d272c │ │ │ │ + bl 3d271c │ │ │ │ b.n 21157c │ │ │ │ movs r0, #0 │ │ │ │ b.n 21157e │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 21157c │ │ │ │ ldr r0, [pc, #72] @ (2116ac ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ blx 16212c │ │ │ │ mov r5, r0 │ │ │ │ b.n 21160c │ │ │ │ mov r0, r4 │ │ │ │ bl 210e98 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ movne r4, r0 │ │ │ │ b.n 2115c8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ push {r4, r6} │ │ │ │ movs r3, r6 │ │ │ │ - adds r2, r1, #3 │ │ │ │ + adds r2, r7, #2 │ │ │ │ movs r7, r4 │ │ │ │ push {r1, r6} │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r4} │ │ │ │ movs r3, r6 │ │ │ │ - subs r5, #146 @ 0x92 │ │ │ │ + subs r5, #130 @ 0x82 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [pc, #672] @ (211940 ) │ │ │ │ + ldr r5, [pc, #608] @ (211900 ) │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, r3] │ │ │ │ + str r6, [r2, r3] │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #224] @ (211790 ) │ │ │ │ + ldr r5, [pc, #160] @ (211750 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002116b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -274848,15 +274848,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 21172c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2c5f28 │ │ │ │ + bl 2c5f18 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 211744 │ │ │ │ str r6, [r5, #20] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -274874,41 +274874,41 @@ │ │ │ │ str r3, [r4, #4] │ │ │ │ blx 1605ec │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cbz r0, 211738 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2c6320 │ │ │ │ + bl 2c6310 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ b.n 2116ec │ │ │ │ ldr r0, [pc, #92] @ (21178c ) │ │ │ │ add r0, pc │ │ │ │ - bl 2c0150 │ │ │ │ + bl 2c0140 │ │ │ │ str r0, [r4, #0] │ │ │ │ b.n 2116dc │ │ │ │ ldr r0, [pc, #84] @ (211790 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2c0150 │ │ │ │ + bl 2c0140 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 21171a │ │ │ │ ldr r3, [pc, #76] @ (211794 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #76] @ (211798 ) │ │ │ │ ldr r1, [pc, #80] @ (21179c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #609 @ 0x261 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ b.n 2116ee │ │ │ │ ldr r3, [pc, #52] @ (2117a0 ) │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ ldr r1, [pc, #52] @ (2117a4 ) │ │ │ │ ldr r0, [pc, #52] @ (2117a8 ) │ │ │ │ @@ -274918,31 +274918,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #488 @ 0x1e8 │ │ │ │ movs r6, r7 │ │ │ │ add r1, sp, #296 @ 0x128 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #944] @ (211b3c ) │ │ │ │ + ldr r4, [pc, #880] @ (211afc ) │ │ │ │ movs r4, r4 │ │ │ │ - pop {r1, r4, r6, r7} │ │ │ │ + pop {r1, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - adds r6, r6, r1 │ │ │ │ + adds r6, r4, r1 │ │ │ │ movs r3, r4 │ │ │ │ - mov r0, pc │ │ │ │ + mov r0, sp │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [pc, #552] @ (2119c4 ) │ │ │ │ + ldr r4, [pc, #488] @ (211984 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [pc, #784] @ (211ab0 ) │ │ │ │ + ldr r2, [pc, #720] @ (211a70 ) │ │ │ │ movs r4, r4 │ │ │ │ - mov r2, sl │ │ │ │ + mov r2, r8 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r2, [pc, #656] @ (211a38 ) │ │ │ │ + ldr r2, [pc, #592] @ (2119f8 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [pc, #272] @ (2118bc ) │ │ │ │ + ldr r4, [pc, #208] @ (21187c ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002117ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3848] @ 0xf08 │ │ │ │ @@ -274967,70 +274967,70 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ cmp r7, #0 │ │ │ │ it ne │ │ │ │ cmpne r7, r3 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #68 @ 0x44 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 211e24 │ │ │ │ - bl 2c3ed8 │ │ │ │ + bl 2c3ec8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 211d7a │ │ │ │ ldr.w r1, [pc, #1972] @ 211fcc │ │ │ │ add r1, pc │ │ │ │ - bl 2c39bc │ │ │ │ + bl 2c39ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 211e50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e10 │ │ │ │ + bl 2c3e00 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 211da8 │ │ │ │ ldr.w r5, [pc, #1948] @ 211fd0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr.w r2, [pc, #1948] @ 211fd4 │ │ │ │ ldr.w r1, [pc, #1948] @ 211fd8 │ │ │ │ add r5, pc │ │ │ │ add.w r0, r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldrb.w r3, [r0, #66] @ 0x42 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 211dfe │ │ │ │ ldr.w r1, [pc, #1916] @ 211fdc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2c39bc │ │ │ │ + bl 2c39ac │ │ │ │ cbz r0, 211896 │ │ │ │ - bl 2c00fc │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c00ec │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w r2, [pc, #1900] @ 211fe0 │ │ │ │ ldr.w r1, [pc, #1900] @ 211fe4 │ │ │ │ add.w r3, r5, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r1, sl │ │ │ │ bl 1cbe84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 211e6e │ │ │ │ ldr.w r4, [pc, #1872] @ 211fe8 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 211a6e │ │ │ │ add.w fp, sp, #76 @ 0x4c │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, fp │ │ │ │ @@ -275113,15 +275113,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ b.n 21198e │ │ │ │ ldr r6, [r6, #16] │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 211b2a │ │ │ │ ldr r4, [r6, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ mov r1, fp │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 211986 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ add r6, r8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -275169,21 +275169,21 @@ │ │ │ │ ldr.w r1, [pc, #1516] @ 212004 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ strd r2, fp, [sp] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 210f0c │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #68] @ 0x44 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr.w r2, [pc, #1480] @ 212008 │ │ │ │ ldr.w r3, [pc, #1400] @ 211fbc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ eors r2, r3 │ │ │ │ @@ -275208,47 +275208,47 @@ │ │ │ │ bl 2113ec │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 211dd8 │ │ │ │ ldrb.w r3, [r0, #37] @ 0x25 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 211dd8 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w r3, [pc, #1388] @ 21200c │ │ │ │ ldr.w r2, [pc, #1388] @ 212010 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 211dd0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2bfae8 │ │ │ │ + bl 2bfad8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 211c66 │ │ │ │ ldr r4, [r5, #28] │ │ │ │ cbz r4, 211b04 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w r3, [pc, #1336] @ 212014 │ │ │ │ ldr.w r2, [pc, #1336] @ 212018 │ │ │ │ ldr.w r1, [pc, #1336] @ 21201c │ │ │ │ add r3, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 211a34 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -275260,35 +275260,35 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r5, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 211a34 │ │ │ │ ldr r6, [r5, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 211c52 │ │ │ │ ldr.w sl, [pc, #1272] @ 21202c │ │ │ │ ldr.w r9, [pc, #1272] @ 212030 │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ mov r8, r5 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r7, r0 │ │ │ │ bl 210ca4 │ │ │ │ cbz r0, 211b74 │ │ │ │ mov r0, r7 │ │ │ │ bl 210ca4 │ │ │ │ mov r1, fp │ │ │ │ blx 162108 │ │ │ │ @@ -275308,48 +275308,48 @@ │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r2, #544 @ 0x220 │ │ │ │ mov r0, r7 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - bl 40b8ec │ │ │ │ + bl 40b8dc │ │ │ │ ldr.w r1, [pc, #1176] @ 212040 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ ldr r4, [r5, #44] @ 0x2c │ │ │ │ ldr.w r5, [pc, #1164] @ 212044 │ │ │ │ add r5, pc │ │ │ │ cbz r4, 211bf2 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr.w r1, [pc, #1152] @ 212048 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 211be6 │ │ │ │ ldr.w r1, [pc, #1136] @ 21204c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ ldr.w r5, [pc, #1124] @ 212050 │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 211bbe │ │ │ │ ldr.w r1, [pc, #1120] @ 212054 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ b.n 211a34 │ │ │ │ mov r6, r7 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldrd sl, r9, [sp, #56] @ 0x38 │ │ │ │ ldrb.w r3, [r5, #37] @ 0x25 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 211d18 │ │ │ │ @@ -275359,15 +275359,15 @@ │ │ │ │ ldr.w r1, [pc, #1088] @ 212060 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 211a34 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r6, r7 │ │ │ │ ldrd sl, r9, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ bne.w 211eb8 │ │ │ │ @@ -275377,134 +275377,134 @@ │ │ │ │ ldrd r8, r7, [sp, #36] @ 0x24 │ │ │ │ b.n 2119a0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ b.n 211b7e │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2bfae8 │ │ │ │ + bl 2bfad8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 211a34 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 211a34 │ │ │ │ bl 229070 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 211e94 │ │ │ │ mov r0, sl │ │ │ │ - bl 2bf9ac │ │ │ │ + bl 2bf99c │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #5 │ │ │ │ - bl 2c06bc │ │ │ │ + bl 2c06ac │ │ │ │ cbz r0, 211c96 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 1ced70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 211d0a │ │ │ │ ldr.w r8, [pc, #972] @ 212064 │ │ │ │ mov r0, r9 │ │ │ │ add r8, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ blx 162a18 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2116b0 │ │ │ │ cbz r0, 211d0a │ │ │ │ mov r0, r9 │ │ │ │ - bl 3fcc78 │ │ │ │ + bl 3fcc68 │ │ │ │ ldr r1, [pc, #940] @ (212068 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 3fccdc │ │ │ │ + bl 3fcccc │ │ │ │ ldr r1, [pc, #932] @ (21206c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3fccdc │ │ │ │ + bl 3fcccc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3fccdc │ │ │ │ + bl 3fcccc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c79dc │ │ │ │ + bl 2c79cc │ │ │ │ cbz r6, 211cf6 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 211f9c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 211eb0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 211d0a │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2bfbfc │ │ │ │ + bl 2bfbec │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 211a36 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c38c0 │ │ │ │ + bl 2c38b0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ b.n 211a34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #848] @ (212070 ) │ │ │ │ ldr r2, [pc, #848] @ (212074 ) │ │ │ │ ldr r1, [pc, #852] @ (212078 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cbz r3, 211d42 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ ble.w 211c12 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #88] @ 0x58 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 211abe │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r3, [pc, #800] @ (21207c ) │ │ │ │ ldr r2, [pc, #804] @ (212080 ) │ │ │ │ ldr r1, [pc, #804] @ (212084 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movw r2, #655 @ 0x28f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 211a34 │ │ │ │ mov r0, sl │ │ │ │ bl 210e98 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 211e42 │ │ │ │ - bl 2c3ed8 │ │ │ │ + bl 2c3ec8 │ │ │ │ ldr r1, [pc, #764] @ (212088 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2c39bc │ │ │ │ + bl 2c39ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 211f1c │ │ │ │ mov sl, r5 │ │ │ │ b.n 211824 │ │ │ │ bl 1d1e1c │ │ │ │ mov r8, r4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -275520,15 +275520,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #732] @ (21209c ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 211a34 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ bgt.w 211abe │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ ldr r3, [pc, #704] @ (2120a0 ) │ │ │ │ @@ -275538,130 +275538,130 @@ │ │ │ │ ldr r4, [r0, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #662 @ 0x296 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 211a34 │ │ │ │ ldr r4, [pc, #684] @ (2120ac ) │ │ │ │ add.w r3, r5, #164 @ 0xa4 │ │ │ │ ldr r1, [pc, #680] @ (2120b0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [pc, #680] @ (2120b4 ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ ldr r1, [pc, #676] @ (2120b8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #267 @ 0x10b │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 211a34 │ │ │ │ ldr r3, [pc, #660] @ (2120bc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #660] @ (2120c0 ) │ │ │ │ ldr r1, [pc, #664] @ (2120c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #637 @ 0x27d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 211a34 │ │ │ │ ldr r1, [pc, #644] @ (2120c8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2c39bc │ │ │ │ + bl 2c39ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 211824 │ │ │ │ mov r5, sl │ │ │ │ ldr r3, [pc, #632] @ (2120cc ) │ │ │ │ movs r2, #254 @ 0xfe │ │ │ │ ldr r4, [pc, #632] @ (2120d0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #632] @ (2120d4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 211a34 │ │ │ │ ldr r1, [pc, #616] @ (2120d8 ) │ │ │ │ add.w r3, r5, #164 @ 0xa4 │ │ │ │ ldr r2, [pc, #612] @ (2120dc ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #612] @ (2120e0 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldr r1, [pc, #608] @ (2120e4 ) │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #276 @ 0x114 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 211a34 │ │ │ │ ldr r3, [pc, #592] @ (2120e8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #592] @ (2120ec ) │ │ │ │ ldr r1, [pc, #596] @ (2120f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 211a34 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ b.n 211cf6 │ │ │ │ cbz r3, 211ee0 │ │ │ │ ldr r3, [pc, #568] @ (2120f4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #568] @ (2120f8 ) │ │ │ │ ldr r1, [pc, #568] @ (2120fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ strd r2, fp, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #562 @ 0x232 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 210f0c │ │ │ │ b.n 211a34 │ │ │ │ ldr r3, [pc, #540] @ (212100 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #540] @ (212104 ) │ │ │ │ ldr r1, [pc, #544] @ (212108 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ strd r2, fp, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #566 @ 0x236 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 211a34 │ │ │ │ ldr r3, [pc, #524] @ (21210c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #524] @ (212110 ) │ │ │ │ ldr r1, [pc, #524] @ (212114 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ strd r2, fp, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #521 @ 0x209 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 211a34 │ │ │ │ cmp sl, r5 │ │ │ │ beq.n 211e52 │ │ │ │ ldr r3, [pc, #500] @ (212118 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #500] @ (21211c ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ @@ -275669,15 +275669,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 211a34 │ │ │ │ ldr r3, [pc, #480] @ (212124 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #480] @ (212128 ) │ │ │ │ movw r2, #538 @ 0x21a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -275727,232 +275727,232 @@ │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 211ff2 │ │ │ │ movs r3, r6 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r5, r0 │ │ │ │ + subs r6, r3, r0 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r3, [pc, #336] @ (212120 ) │ │ │ │ + ldr r3, [pc, #272] @ (2120e0 ) │ │ │ │ movs r4, r4 │ │ │ │ - cmp lr, r0 │ │ │ │ + cmp r6, lr │ │ │ │ movs r7, r5 │ │ │ │ - movs r6, #104 @ 0x68 │ │ │ │ + movs r6, #88 @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [pc, #144] @ (21206c ) │ │ │ │ + ldr r3, [pc, #80] @ (21202c ) │ │ │ │ movs r4, r4 │ │ │ │ - push {r1, r3, r5, r6} │ │ │ │ + push {r1, r3, r4, r6} │ │ │ │ movs r2, r4 │ │ │ │ - movs r5, #254 @ 0xfe │ │ │ │ + movs r5, #238 @ 0xee │ │ │ │ movs r2, r4 │ │ │ │ - cmp r3, #146 @ 0x92 │ │ │ │ + cmp r3, #130 @ 0x82 │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r5, #28] │ │ │ │ + strh r4, [r3, #28] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r3, [pc, #960] @ (2123b0 ) │ │ │ │ + ldr r3, [pc, #896] @ (212370 ) │ │ │ │ movs r4, r4 │ │ │ │ - add ip, r7 │ │ │ │ + add ip, r5 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r3, [pc, #664] @ (212290 ) │ │ │ │ + ldr r3, [pc, #600] @ (212250 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [pc, #888] @ (212374 ) │ │ │ │ + ldr r2, [pc, #824] @ (212334 ) │ │ │ │ movs r4, r4 │ │ │ │ - bics r2, r6 │ │ │ │ + bics r2, r4 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r2, [pc, #760] @ (2122fc ) │ │ │ │ + ldr r2, [pc, #696] @ (2122bc ) │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0x47fa │ │ │ │ + @ instruction: 0x47ea │ │ │ │ movs r4, r4 │ │ │ │ add r7, sp, #328 @ 0x148 │ │ │ │ movs r3, r6 │ │ │ │ - orrs r6, r3 │ │ │ │ + orrs r6, r1 │ │ │ │ movs r7, r5 │ │ │ │ - movs r4, #2 │ │ │ │ + movs r3, #242 @ 0xf2 │ │ │ │ movs r2, r4 │ │ │ │ - cmn r0, r4 │ │ │ │ + cmn r0, r2 │ │ │ │ movs r7, r5 │ │ │ │ - bpl.n 212054 │ │ │ │ + bpl.n 212034 │ │ │ │ movs r2, r4 │ │ │ │ - bpl.n 212080 │ │ │ │ + bpl.n 212060 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r2, r6 │ │ │ │ + cmp r2, r4 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r2, r0, #3 │ │ │ │ + lsrs r2, r6, #2 │ │ │ │ movs r3, r4 │ │ │ │ - bx r0 │ │ │ │ + mov r8, lr │ │ │ │ movs r4, r4 │ │ │ │ - movs r3, #106 @ 0x6a │ │ │ │ + movs r3, #90 @ 0x5a │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [pc, #160] @ (2120d4 ) │ │ │ │ + ldr r0, [pc, #96] @ (212094 ) │ │ │ │ movs r4, r4 │ │ │ │ - tst r0, r7 │ │ │ │ + tst r0, r5 │ │ │ │ movs r7, r5 │ │ │ │ - movs r2, #230 @ 0xe6 │ │ │ │ + movs r2, #214 @ 0xd6 │ │ │ │ movs r5, r4 │ │ │ │ - mov lr, r0 │ │ │ │ + mov r6, lr │ │ │ │ movs r4, r4 │ │ │ │ - ldr r1, [pc, #376] @ (2121bc ) │ │ │ │ + ldr r1, [pc, #312] @ (21217c ) │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, #2 │ │ │ │ + adds r3, #242 @ 0xf2 │ │ │ │ movs r2, r4 │ │ │ │ - mov sl, sl │ │ │ │ + mov sl, r8 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r1, [pc, #256] @ (212150 ) │ │ │ │ + ldr r1, [pc, #192] @ (212110 ) │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xeb2c0022 │ │ │ │ - ldrb r4, [r1, #25] │ │ │ │ + adds.w r0, ip, r2, asr #32 │ │ │ │ + ldrb r4, [r7, #24] │ │ │ │ movs r2, r5 │ │ │ │ - sbcs r4, r4 │ │ │ │ + sbcs r4, r2 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r1, [pc, #312] @ (212198 ) │ │ │ │ + ldr r1, [pc, #248] @ (212158 ) │ │ │ │ movs r4, r4 │ │ │ │ - cmp lr, sp │ │ │ │ + cmp lr, fp │ │ │ │ movs r4, r4 │ │ │ │ - vhadd.u32 d0, d12, d22 │ │ │ │ - asrs r6, r3, #21 │ │ │ │ + vhadd.u16 d0, d12, d22 │ │ │ │ + asrs r6, r1, #21 │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r0, [r0, #30] │ │ │ │ + ldrb r0, [r6, #29] │ │ │ │ movs r0, r5 │ │ │ │ - lsls r0, r4 │ │ │ │ + lsls r0, r2 │ │ │ │ movs r7, r5 │ │ │ │ - movs r1, #132 @ 0x84 │ │ │ │ + movs r1, #116 @ 0x74 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r3, #28] │ │ │ │ + ldrb r4, [r1, #28] │ │ │ │ movs r0, r5 │ │ │ │ - eors r6, r4 │ │ │ │ + eors r6, r2 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [pc, #144] @ (212114 ) │ │ │ │ + ldr r0, [pc, #80] @ (2120d4 ) │ │ │ │ movs r4, r4 │ │ │ │ - add lr, r5 │ │ │ │ + add lr, r3 │ │ │ │ movs r4, r4 │ │ │ │ - cmp lr, fp │ │ │ │ + cmp lr, r9 │ │ │ │ movs r4, r4 │ │ │ │ - mov ip, r5 │ │ │ │ + mov ip, r3 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r5, #17 │ │ │ │ + asrs r2, r3, #17 │ │ │ │ movs r7, r4 │ │ │ │ - ands r2, r1 │ │ │ │ + subs r7, #250 @ 0xfa │ │ │ │ movs r7, r5 │ │ │ │ - ldr r2, [r7, #88] @ 0x58 │ │ │ │ + ldr r2, [r5, #88] @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ - add r2, sl │ │ │ │ + add r2, r8 │ │ │ │ movs r4, r4 │ │ │ │ - subs r7, #224 @ 0xe0 │ │ │ │ + subs r7, #208 @ 0xd0 │ │ │ │ movs r7, r5 │ │ │ │ - blxns r7 │ │ │ │ + blxns r5 │ │ │ │ movs r4, r4 │ │ │ │ - add r6, r5 │ │ │ │ + add r6, r3 │ │ │ │ movs r4, r4 │ │ │ │ - mov r0, lr │ │ │ │ + mov r0, ip │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r2, #16 │ │ │ │ + asrs r0, r0, #16 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r4, #84] @ 0x54 │ │ │ │ + ldr r4, [r2, #84] @ 0x54 │ │ │ │ movs r2, r4 │ │ │ │ - mvns r4, r7 │ │ │ │ + mvns r4, r5 │ │ │ │ movs r4, r4 │ │ │ │ - subs r7, #152 @ 0x98 │ │ │ │ + subs r7, #136 @ 0x88 │ │ │ │ movs r7, r5 │ │ │ │ - mov lr, sp │ │ │ │ + mov lr, fp │ │ │ │ movs r2, r4 │ │ │ │ - mvns r2, r4 │ │ │ │ + mvns r2, r2 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r0, r5 │ │ │ │ + cmp r0, r3 │ │ │ │ movs r4, r4 │ │ │ │ - subs r7, #104 @ 0x68 │ │ │ │ + subs r7, #88 @ 0x58 │ │ │ │ movs r7, r5 │ │ │ │ - cmp lr, sl │ │ │ │ + cmp lr, r8 │ │ │ │ movs r4, r4 │ │ │ │ - bics r6, r6 │ │ │ │ + bics r6, r4 │ │ │ │ movs r4, r4 │ │ │ │ - mov r0, r3 │ │ │ │ + mov r0, r1 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r4, #14 │ │ │ │ + asrs r0, r2, #14 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r6, #76] @ 0x4c │ │ │ │ + ldr r4, [r4, #76] @ 0x4c │ │ │ │ movs r2, r4 │ │ │ │ - bics r4, r1 │ │ │ │ + muls r4, r7 │ │ │ │ movs r4, r4 │ │ │ │ - subs r7, #40 @ 0x28 │ │ │ │ + subs r7, #24 │ │ │ │ movs r7, r5 │ │ │ │ - bx r5 │ │ │ │ + bx r3 │ │ │ │ movs r4, r4 │ │ │ │ - muls r4, r6 │ │ │ │ + muls r4, r4 │ │ │ │ movs r4, r4 │ │ │ │ - subs r7, #2 │ │ │ │ + subs r6, #242 @ 0xf2 │ │ │ │ movs r7, r5 │ │ │ │ - mov r4, ip │ │ │ │ + mov r4, sl │ │ │ │ movs r4, r4 │ │ │ │ - muls r4, r1 │ │ │ │ + orrs r4, r7 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, #220 @ 0xdc │ │ │ │ + subs r6, #204 @ 0xcc │ │ │ │ movs r7, r5 │ │ │ │ - mov r6, ip │ │ │ │ + mov r6, sl │ │ │ │ movs r4, r4 │ │ │ │ - orrs r6, r4 │ │ │ │ + orrs r6, r2 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, #190 @ 0xbe │ │ │ │ + subs r6, #174 @ 0xae │ │ │ │ movs r7, r5 │ │ │ │ - cmp r8, sl │ │ │ │ + cmp r8, r8 │ │ │ │ movs r4, r4 │ │ │ │ - orrs r0, r1 │ │ │ │ + cmn r0, r7 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, #154 @ 0x9a │ │ │ │ + subs r6, #138 @ 0x8a │ │ │ │ movs r7, r5 │ │ │ │ - add ip, sl │ │ │ │ + add ip, r8 │ │ │ │ movs r4, r4 │ │ │ │ - cmn r0, r5 │ │ │ │ + cmn r0, r3 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, #122 @ 0x7a │ │ │ │ + subs r6, #106 @ 0x6a │ │ │ │ movs r7, r5 │ │ │ │ - cmn r2, r1 │ │ │ │ + cmp r2, r7 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, #96 @ 0x60 │ │ │ │ + subs r6, #80 @ 0x50 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r0, r6 │ │ │ │ + cmp r0, r4 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, #74 @ 0x4a │ │ │ │ + subs r6, #58 @ 0x3a │ │ │ │ movs r7, r5 │ │ │ │ - cmp r4, r3 │ │ │ │ + cmp r4, r1 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r4, r9 │ │ │ │ + cmp r4, r7 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, #52 @ 0x34 │ │ │ │ + subs r6, #36 @ 0x24 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r6, r0 │ │ │ │ + negs r6, r6 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r6, sl │ │ │ │ + cmp r6, r8 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, #26 │ │ │ │ + subs r6, #10 │ │ │ │ movs r7, r5 │ │ │ │ - negs r4, r5 │ │ │ │ + negs r4, r3 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r4, r7 │ │ │ │ + cmp r4, r5 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00212158 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ - bl 40ef3c │ │ │ │ + bl 40ef2c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 2117ac │ │ │ │ mov r2, r0 │ │ │ │ cbz r0, 21218a │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 40ea14 │ │ │ │ + bl 40ea04 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r4, 212196 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2121c8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ cbz r3, 2121aa │ │ │ │ @@ -275962,15 +275962,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -275984,15 +275984,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #60] @ (21221c ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ mov r4, r0 │ │ │ │ bl 1d1e1c │ │ │ │ cbz r0, 212208 │ │ │ │ bl 1d1e1c │ │ │ │ eor.w r3, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -276004,15 +276004,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r6, r1 │ │ │ │ + mvns r6, r7 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00212220 : │ │ │ │ movs r0, #1 │ │ │ │ b.w 210d1c │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -276023,21 +276023,21 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r1, #1 │ │ │ │ sub sp, #12 │ │ │ │ bl 2117ac │ │ │ │ cbz r0, 21224a │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2c436c │ │ │ │ + b.w 2c435c │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 4105b8 │ │ │ │ + bl 4105a8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2c436c │ │ │ │ + b.w 2c435c │ │ │ │ │ │ │ │ 0021225c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #240] @ (21235c ) │ │ │ │ @@ -276083,54 +276083,54 @@ │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ strb r2, [r3, #0] │ │ │ │ bl 1cee50 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 212340 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #144] @ (212370 ) │ │ │ │ ldr r2, [pc, #148] @ (212374 ) │ │ │ │ ldr r1, [pc, #148] @ (212378 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ cbz r3, 21230a │ │ │ │ bl 1c4264 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 212290 │ │ │ │ bl 1c42c4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 212302 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c38c0 │ │ │ │ + bl 2c38b0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 212302 │ │ │ │ ldr r3, [pc, #92] @ (21237c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (212380 ) │ │ │ │ ldr r1, [pc, #92] @ (212384 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #901 @ 0x385 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 212290 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (212388 ) │ │ │ │ ldr r2, [pc, #72] @ (21238c ) │ │ │ │ ldr r1, [pc, #72] @ (212390 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -276146,31 +276146,31 @@ │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #16 @ (adr r7, 21237c ) │ │ │ │ movs r3, r6 │ │ │ │ subs r0, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #226 @ 0xe2 │ │ │ │ + subs r2, #210 @ 0xd2 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4} │ │ │ │ + ldmia r5!, {r1, r2, r3} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r5, {r2, r4, r5} │ │ │ │ + ldmia r5, {r2, r5} │ │ │ │ movs r2, r4 │ │ │ │ - subs r2, #158 @ 0x9e │ │ │ │ + subs r2, #142 @ 0x8e │ │ │ │ movs r7, r5 │ │ │ │ - cmn r0, r2 │ │ │ │ + cmn r0, r0 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, #232 @ 0xe8 │ │ │ │ + subs r6, #216 @ 0xd8 │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, #126 @ 0x7e │ │ │ │ + subs r2, #110 @ 0x6e │ │ │ │ movs r7, r5 │ │ │ │ - cmn r0, r3 │ │ │ │ + cmn r0, r1 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, #200 @ 0xc8 │ │ │ │ + subs r6, #184 @ 0xb8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00212394 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -276187,19 +276187,19 @@ │ │ │ │ ldr r3, [r0, #32] │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 2123f0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ cmp r0, r7 │ │ │ │ sbcs.w r1, r1, r8 │ │ │ │ blt.n 2123f0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -276210,86 +276210,86 @@ │ │ │ │ ldr r1, [pc, #52] @ (21242c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #933 @ 0x3a5 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - subs r1, #204 @ 0xcc │ │ │ │ + subs r1, #188 @ 0xbc │ │ │ │ movs r7, r5 │ │ │ │ - tst r6, r6 │ │ │ │ + tst r6, r4 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, #20 │ │ │ │ + subs r6, #4 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00212430 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (2124a8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #96] @ (2124ac ) │ │ │ │ ldr r1, [pc, #96] @ (2124b0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 212470 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r2, [pc, #60] @ (2124b4 ) │ │ │ │ ldr r1, [pc, #60] @ (2124b8 ) │ │ │ │ add.w r3, r4, #304 @ 0x130 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #947 @ 0x3b3 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r1, #118 @ 0x76 │ │ │ │ + subs r1, #102 @ 0x66 │ │ │ │ movs r7, r5 │ │ │ │ - subs r0, r3, r1 │ │ │ │ + subs r0, r1, r1 │ │ │ │ movs r2, r4 │ │ │ │ - subs r7, #20 │ │ │ │ + subs r7, #4 │ │ │ │ movs r4, r4 │ │ │ │ - rors r0, r4 │ │ │ │ + rors r0, r2 │ │ │ │ movs r4, r4 │ │ │ │ - subs r5, #146 @ 0x92 │ │ │ │ + subs r5, #130 @ 0x82 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002124bc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -276313,29 +276313,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (212528 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #966 @ 0x3c6 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - subs r0, #206 @ 0xce │ │ │ │ + subs r0, #190 @ 0xbe │ │ │ │ movs r7, r5 │ │ │ │ - sbcs r0, r3 │ │ │ │ + sbcs r0, r1 │ │ │ │ movs r4, r4 │ │ │ │ - subs r5, #24 │ │ │ │ + subs r5, #8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0021252c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -276349,29 +276349,29 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [pc, #132] @ (2125d0 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ mov r2, sp │ │ │ │ mov r1, r4 │ │ │ │ - bl 40ed68 │ │ │ │ + bl 40ed58 │ │ │ │ cbz r0, 212580 │ │ │ │ mov r4, r0 │ │ │ │ bl 211530 │ │ │ │ cbnz r0, 2125b0 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 212158 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2125b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #72] @ (2125d4 ) │ │ │ │ ldr r3, [pc, #68] @ (2125d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -276385,24 +276385,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 40ea14 │ │ │ │ + bl 40ea04 │ │ │ │ b.n 212588 │ │ │ │ - bl 4105b8 │ │ │ │ + bl 4105a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40ea14 │ │ │ │ + bl 40ea04 │ │ │ │ b.n 21257a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ add r4, pc, #344 @ (adr r4, 212724 ) │ │ │ │ movs r3, r6 │ │ │ │ - subs r6, #32 │ │ │ │ + subs r6, #16 │ │ │ │ movs r4, r4 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #48 @ (adr r4, 212608 ) │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 002125d8 : │ │ │ │ @@ -276418,15 +276418,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (21264c ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 212394 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 244d58 │ │ │ │ @@ -276449,15 +276449,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, pc, #680 @ (adr r3, 2128f0 ) │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r4, #10878976 @ 0xa60000 │ │ │ │ + rsb r0, r4, #10878976 @ 0xa60000 │ │ │ │ add r3, pc, #504 @ (adr r3, 21284c ) │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 00212654 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 212666 │ │ │ │ movs r0, #0 │ │ │ │ @@ -276476,18 +276476,18 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r9, r2 │ │ │ │ add r6, pc │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c4100 │ │ │ │ + bl 2c40f0 │ │ │ │ mov sl, r0 │ │ │ │ cbz r0, 2126dc │ │ │ │ ldr r5, [pc, #76] @ (2126ec ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #76] @ (2126f0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r5, r5, #348 @ 0x15c │ │ │ │ @@ -276496,35 +276496,35 @@ │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 2126dc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movw r3, #1035 @ 0x40b │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldrb.w r3, [r0, #66] @ 0x42 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2126ac │ │ │ │ - bl 2c3e1c │ │ │ │ + bl 2c3e0c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 42298c │ │ │ │ + bl 42297c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2126b0 │ │ │ │ mov r0, sl │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 161814 │ │ │ │ - subs r4, #234 @ 0xea │ │ │ │ + subs r4, #218 @ 0xda │ │ │ │ movs r4, r4 │ │ │ │ - adds r7, #34 @ 0x22 │ │ │ │ + adds r7, #18 │ │ │ │ movs r7, r5 │ │ │ │ - subs r3, #112 @ 0x70 │ │ │ │ + subs r3, #96 @ 0x60 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002126f4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -276556,35 +276556,35 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r6, r2 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ ldr r0, [pc, #100] @ (2127b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2c0150 │ │ │ │ + bl 2c0140 │ │ │ │ ldr r1, [pc, #96] @ (2127b8 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2c40f0 │ │ │ │ + bl 2c40e0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 212718 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 21277c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42298c │ │ │ │ + bl 42297c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21276e │ │ │ │ ldr r2, [pc, #56] @ (2127bc ) │ │ │ │ ldr r3, [pc, #36] @ (2127ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -276601,15 +276601,15 @@ │ │ │ │ nop │ │ │ │ add r2, pc, #568 @ (adr r2, 2129e4 ) │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #496 @ (adr r2, 2129a4 ) │ │ │ │ movs r3, r6 │ │ │ │ - add r4, sp, #704 @ 0x2c0 │ │ │ │ + add r4, sp, #640 @ 0x280 │ │ │ │ movs r2, r4 │ │ │ │ @ instruction: 0xe819ffff │ │ │ │ add r2, pc, #72 @ (adr r2, 212808 ) │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 002127c0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -276623,15 +276623,15 @@ │ │ │ │ cbz r0, 212834 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ bl 211310 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2127f0 │ │ │ │ - bl 3137b0 │ │ │ │ + bl 3137a0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 212804 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -276644,15 +276644,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (212854 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1118 @ 0x45e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -276662,25 +276662,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (21285c ) │ │ │ │ ldr r0, [pc, #32] @ (212860 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - adds r5, #184 @ 0xb8 │ │ │ │ + adds r5, #168 @ 0xa8 │ │ │ │ movs r7, r5 │ │ │ │ - subs r6, #186 @ 0xba │ │ │ │ + subs r6, #170 @ 0xaa │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, #2 │ │ │ │ + subs r1, #242 @ 0xf2 │ │ │ │ movs r4, r4 │ │ │ │ - adds r5, #134 @ 0x86 │ │ │ │ + adds r5, #118 @ 0x76 │ │ │ │ movs r7, r5 │ │ │ │ - subs r1, #216 @ 0xd8 │ │ │ │ + subs r1, #200 @ 0xc8 │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r7, #8] │ │ │ │ + str r6, [r5, #8] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00212864 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -276720,33 +276720,33 @@ │ │ │ │ ldrb r3, [r4, r3] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ beq.n 212928 │ │ │ │ ldr r0, [pc, #200] @ (212990 ) │ │ │ │ mov r1, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 212974 │ │ │ │ ldr r1, [pc, #188] @ (212994 ) │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21296c │ │ │ │ ldr r1, [pc, #180] @ (212998 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21296c │ │ │ │ ldr r1, [pc, #168] @ (21299c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21296c │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #156] @ (2129a0 ) │ │ │ │ ldr r3, [pc, #128] @ (212984 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -276765,84 +276765,84 @@ │ │ │ │ ldr r3, [pc, #120] @ (2129a4 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #120] @ (2129a8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r8, r3 │ │ │ │ - bl 40e738 │ │ │ │ + bl 40e728 │ │ │ │ ldr r1, [pc, #108] @ (2129ac ) │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ ldr r1, [pc, #100] @ (2129b0 ) │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [pc, #88] @ (2129b4 ) │ │ │ │ mov r3, r8 │ │ │ │ adds r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r2, r4 │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ b.n 2128fe │ │ │ │ ldr r0, [pc, #72] @ (2129b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 212900 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #112 @ (adr r1, 2129f4 ) │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #64 @ (adr r1, 2129cc ) │ │ │ │ movs r3, r6 │ │ │ │ - subs r6, #74 @ 0x4a │ │ │ │ + subs r6, #58 @ 0x3a │ │ │ │ movs r4, r4 │ │ │ │ lsrs r6, r6, #14 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r4, r0, #5 │ │ │ │ + lsrs r4, r6, #4 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r5, #214 @ 0xd6 │ │ │ │ + cmp r5, #198 @ 0xc6 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r4, #54] @ 0x36 │ │ │ │ + ldrh r0, [r2, #54] @ 0x36 │ │ │ │ movs r0, r5 │ │ │ │ add r0, pc, #592 @ (adr r0, 212bf4 ) │ │ │ │ movs r3, r6 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r2, #13 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r0, r3, #3 │ │ │ │ + lsrs r0, r1, #3 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r5, #108 @ 0x6c │ │ │ │ + cmp r5, #92 @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r2, [r6, #50] @ 0x32 │ │ │ │ + ldrh r2, [r4, #50] @ 0x32 │ │ │ │ movs r0, r5 │ │ │ │ - subs r5, #154 @ 0x9a │ │ │ │ + subs r5, #138 @ 0x8a │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002129bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #5 │ │ │ │ mov r6, r1 │ │ │ │ - bl 2c06bc │ │ │ │ + bl 2c06ac │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2129e4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ lsls r3, r3, #29 │ │ │ │ it mi │ │ │ │ movmi r4, #1 │ │ │ │ bpl.n 2129f8 │ │ │ │ @@ -276861,28 +276861,28 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #1189 @ 0x4a5 │ │ │ │ ldr r1, [pc, #40] @ (212a34 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r5, #64 @ 0x40 │ │ │ │ + subs r5, #48 @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ - adds r3, #184 @ 0xb8 │ │ │ │ + adds r3, #168 @ 0xa8 │ │ │ │ movs r7, r5 │ │ │ │ - subs r0, #6 │ │ │ │ + adds r7, #246 @ 0xf6 │ │ │ │ movs r4, r4 │ │ │ │ mov.w r0, #1024 @ 0x400 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -276916,21 +276916,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r1 │ │ │ │ + lsrs r2, r7 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r4, [pc, #52] @ (212aec ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r4, pc │ │ │ │ cbz r3, 212ace │ │ │ │ movs r0, #0 │ │ │ │ @@ -276983,15 +276983,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (212ba4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r3, pc │ │ │ │ mov r4, r3 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 212b92 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 212b6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -277011,50 +277011,50 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #36] @ (212ba8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 408558 │ │ │ │ + b.w 408548 │ │ │ │ ldr r3, [pc, #24] @ (212bac ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #24] @ (212bb0 ) │ │ │ │ ldr r0, [pc, #24] @ (212bb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldr r6, [sp, #328] @ 0x148 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #214 @ 0xd6 │ │ │ │ + adds r3, #198 @ 0xc6 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r3!, {r1, r4, r7} │ │ │ │ + ldmia r3!, {r1, r7} │ │ │ │ movs r2, r4 │ │ │ │ ldr r0, [pc, #4] @ (212bc0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ add r1, sp, #760 @ 0x2f8 │ │ │ │ movs r2, r6 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 37a33c │ │ │ │ + bl 37a32c │ │ │ │ ldr r3, [pc, #40] @ (212c10 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 212bf2 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cbnz r3, 212c04 │ │ │ │ movs r0, #0 │ │ │ │ @@ -277146,23 +277146,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - subs r7, #80 @ 0x50 │ │ │ │ + subs r7, #64 @ 0x40 │ │ │ │ movs r4, r4 │ │ │ │ str r3, [sp, #1000] @ 0x3e8 │ │ │ │ movs r6, r7 │ │ │ │ str r3, [sp, #888] @ 0x378 │ │ │ │ movs r6, r7 │ │ │ │ str r3, [sp, #744] @ 0x2e8 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ + subs r6, #198 @ 0xc6 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 212d54 │ │ │ │ sub sp, #8 │ │ │ │ @@ -277171,61 +277171,61 @@ │ │ │ │ ldr r1, [pc, #80] @ (212d5c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #64] @ (212d60 ) │ │ │ │ ldr r1, [pc, #68] @ (212d64 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #68] @ (212d68 ) │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #64] @ (212d6c ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (212d70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r3, [pc, #56] @ (212d74 ) │ │ │ │ ldr r2, [pc, #56] @ (212d78 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (212d7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c7080 │ │ │ │ + b.w 2c7070 │ │ │ │ nop │ │ │ │ - adds r2, #102 @ 0x66 │ │ │ │ + adds r2, #86 @ 0x56 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r2, #112 @ 0x70 │ │ │ │ + cmp r2, #96 @ 0x60 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r2, #72 @ 0x48 │ │ │ │ + cmp r2, #56 @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ lsls r1, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r4, r6, r7} │ │ │ │ + ldmia r7, {r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ lsls r3, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47ce │ │ │ │ + @ instruction: 0x47be │ │ │ │ movs r5, r4 │ │ │ │ sub.w r3, r0, #48 @ 0x30 │ │ │ │ uxtb r2, r3 │ │ │ │ cmp r2, #9 │ │ │ │ bls.n 212dae │ │ │ │ sub.w r3, r0, #97 @ 0x61 │ │ │ │ cmp r3, #5 │ │ │ │ @@ -277303,15 +277303,15 @@ │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #544] @ 0x220 │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ movs r3, r6 │ │ │ │ - subs r5, #148 @ 0x94 │ │ │ │ + subs r5, #132 @ 0x84 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #348] @ (212fb8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -277326,66 +277326,66 @@ │ │ │ │ add r2, pc │ │ │ │ mov r9, r3 │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #324] @ (212fc8 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #1036] @ 0x40c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 212f30 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 212f8c │ │ │ │ ldr r5, [r7, #16] │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ cmp r5, r0 │ │ │ │ beq.n 212eb0 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2c63d8 │ │ │ │ + bl 2c63c8 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr r6, [r4, #28] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 212f5c │ │ │ │ ldr r1, [pc, #272] @ (212fcc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 212f7a │ │ │ │ add.w r5, r4, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 37a86c │ │ │ │ + bl 37a85c │ │ │ │ cbz r0, 212f1a │ │ │ │ movs r2, #0 │ │ │ │ movs r6, #1 │ │ │ │ strd r2, r5, [sp] │ │ │ │ mov r0, r5 │ │ │ │ strd r2, r6, [sp, #8] │ │ │ │ ldr r3, [pc, #232] @ (212fd0 ) │ │ │ │ ldr r2, [pc, #236] @ (212fd4 ) │ │ │ │ ldr r1, [pc, #236] @ (212fd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 37abc4 │ │ │ │ + bl 37abb4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 37a9fc │ │ │ │ + bl 37a9ec │ │ │ │ ldr r0, [pc, #220] @ (212fdc ) │ │ │ │ add r0, pc │ │ │ │ blx 160cec │ │ │ │ ldr r3, [pc, #216] @ (212fe0 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r3, #1044] @ 0x414 │ │ │ │ str.w r0, [r3, #1040] @ 0x410 │ │ │ │ @@ -277404,15 +277404,15 @@ │ │ │ │ ldr r4, [pc, #180] @ (212fe8 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ movw r2, #907 @ 0x38b │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -277440,57 +277440,57 @@ │ │ │ │ ldr r4, [pc, #112] @ (213000 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ movw r2, #911 @ 0x38f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - str r6, [r3, #84] @ 0x54 │ │ │ │ + str r6, [r1, #84] @ 0x54 │ │ │ │ movs r3, r4 │ │ │ │ - adds r1, #10 │ │ │ │ + adds r0, #250 @ 0xfa │ │ │ │ movs r7, r5 │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ movs r3, r6 │ │ │ │ - subs r5, #132 @ 0x84 │ │ │ │ + subs r5, #116 @ 0x74 │ │ │ │ movs r4, r4 │ │ │ │ str r1, [sp, #864] @ 0x360 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r0, 213022 │ │ │ │ + cbnz r0, 21301e │ │ │ │ movs r2, r4 │ │ │ │ stc2 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ subs r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb47ffff │ │ │ │ - stmia r1!, {r1, r7} │ │ │ │ + stmia r1!, {r1, r4, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ str r1, [sp, #344] @ 0x158 │ │ │ │ movs r6, r7 │ │ │ │ str r1, [sp, #288] @ 0x120 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, #198 @ 0xc6 │ │ │ │ + subs r4, #182 @ 0xb6 │ │ │ │ movs r4, r4 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #1008] @ 0x3f0 │ │ │ │ movs r6, r7 │ │ │ │ mcrr2 15, 15, pc, pc, cr15 @ │ │ │ │ - subs r4, #198 @ 0xc6 │ │ │ │ + subs r4, #182 @ 0xb6 │ │ │ │ movs r4, r4 │ │ │ │ str r0, [sp, #856] @ 0x358 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, #150 @ 0x96 │ │ │ │ + subs r4, #134 @ 0x86 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -277515,24 +277515,24 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #36] @ (213074 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ + cmp r7, #18 │ │ │ │ movs r7, r5 │ │ │ │ - subs r3, #156 @ 0x9c │ │ │ │ + subs r3, #140 @ 0x8c │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2130b0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -277540,24 +277540,24 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #36] @ (2130b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - cmp r6, #222 @ 0xde │ │ │ │ + cmp r6, #206 @ 0xce │ │ │ │ movs r7, r5 │ │ │ │ - subs r3, #88 @ 0x58 │ │ │ │ + subs r3, #72 @ 0x48 │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r4, #48] @ 0x30 │ │ │ │ + str r6, [r2, #48] @ 0x30 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #192] @ (21318c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -277567,15 +277567,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r5, r1 │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #176] @ (213194 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #172] @ (213198 ) │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r2, #1036] @ 0x40c │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 213136 │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ @@ -277585,41 +277585,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r1, [pc, #132] @ (21319c ) │ │ │ │ add r1, pc │ │ │ │ - bl 2c4f8c │ │ │ │ + bl 2c4f7c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ strb r2, [r3, #20] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ adds r0, #32 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 37ad74 │ │ │ │ + bl 37ad64 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r1, [r2, #4] │ │ │ │ cbnz r1, 21317a │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 37ac08 │ │ │ │ + bl 37abf8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r0, 21316e │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ blx 160790 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -277632,27 +277632,27 @@ │ │ │ │ b.n 2130f6 │ │ │ │ ldr r0, [pc, #40] @ (2131a4 ) │ │ │ │ add.w r3, r4, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #931 @ 0x3a3 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - subs r3, #30 │ │ │ │ + subs r3, #14 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r6, #156 @ 0x9c │ │ │ │ + cmp r6, #140 @ 0x8c │ │ │ │ movs r7, r5 │ │ │ │ - str r6, [r3, #44] @ 0x2c │ │ │ │ + str r6, [r1, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ ldrh r0, [r6, #58] @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ ldrh r2, [r5, #54] @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, #194 @ 0xc2 │ │ │ │ + subs r2, #178 @ 0xb2 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #124] @ (213234 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -277663,15 +277663,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #104] @ (213240 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, #1036] @ 0x40c │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 21320a │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ @@ -277692,32 +277692,32 @@ │ │ │ │ ldr r2, [pc, #56] @ (213244 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #951 @ 0x3b7 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r2, #48 @ 0x30 │ │ │ │ + subs r2, #32 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r5, #174 @ 0xae │ │ │ │ + cmp r5, #158 @ 0x9e │ │ │ │ movs r7, r5 │ │ │ │ - str r2, [r6, #28] │ │ │ │ + str r2, [r4, #28] │ │ │ │ movs r3, r4 │ │ │ │ ldrh r4, [r0, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, #68 @ 0x44 │ │ │ │ + subs r2, #52 @ 0x34 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #184] @ (213314 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -277728,47 +277728,47 @@ │ │ │ │ add r8, pc │ │ │ │ mov r9, r2 │ │ │ │ add.w r3, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #164] @ (213320 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #1036] @ 0x40c │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 2132b8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 38262c │ │ │ │ + bl 38261c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2132e4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 16087c │ │ │ │ mov r0, r6 │ │ │ │ blx 162a18 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 2132aa │ │ │ │ mov r0, r3 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r5 │ │ │ │ str r5, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 2c424c │ │ │ │ + b.w 2c423c │ │ │ │ ldr r2, [pc, #104] @ (213324 ) │ │ │ │ add.w r3, r8, #96 @ 0x60 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #971 @ 0x3cb │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -277776,35 +277776,35 @@ │ │ │ │ ldr r2, [pc, #64] @ (213328 ) │ │ │ │ add.w r3, r8, #96 @ 0x60 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - subs r1, #140 @ 0x8c │ │ │ │ + subs r1, #124 @ 0x7c │ │ │ │ movs r4, r4 │ │ │ │ - cmp r5, #10 │ │ │ │ + cmp r4, #250 @ 0xfa │ │ │ │ movs r7, r5 │ │ │ │ - str r2, [r2, #20] │ │ │ │ + str r2, [r0, #20] │ │ │ │ movs r3, r4 │ │ │ │ ldrh r0, [r4, #46] @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - subs r1, #186 @ 0xba │ │ │ │ + subs r1, #170 @ 0xaa │ │ │ │ movs r4, r4 │ │ │ │ - subs r1, #182 @ 0xb6 │ │ │ │ + subs r1, #166 @ 0xa6 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0021332c : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -277918,25 +277918,25 @@ │ │ │ │ bne.n 2134e8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 213bd2 │ │ │ │ movs r1, #0 │ │ │ │ ldr r7, [r4, #8] │ │ │ │ ldrb r6, [r5, #14] │ │ │ │ - bl 2c6e60 │ │ │ │ + bl 2c6e50 │ │ │ │ ldr.w r3, [pc, #3120] @ 21409c │ │ │ │ ldr.w r2, [pc, #3120] @ 2140a0 │ │ │ │ ldr.w r1, [pc, #3120] @ 2140a4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 213966 │ │ │ │ cmp r6, #111 @ 0x6f │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ ite ne │ │ │ │ @@ -277991,25 +277991,25 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 213d6a │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 213d6a │ │ │ │ mov r1, r6 │ │ │ │ - bl 2c6e60 │ │ │ │ + bl 2c6e50 │ │ │ │ ldr.w r1, [pc, #2948] @ 2140bc │ │ │ │ ldr.w r2, [pc, #2948] @ 2140c0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #2940] @ 2140c4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2139fe │ │ │ │ ldr r5, [r4, #8] │ │ │ │ ldr.w r1, [pc, #2920] @ 2140c8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ @@ -278017,30 +278017,30 @@ │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ it eq │ │ │ │ moveq r5, #0 │ │ │ │ - bl 401694 │ │ │ │ + bl 401684 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 213cae │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r2 │ │ │ │ - bl 401694 │ │ │ │ + bl 401684 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 213c8e │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 1c3eec │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ bl 212a40 │ │ │ │ ldr.w r3, [pc, #2852] @ 2140cc │ │ │ │ ldr.w r1, [pc, #2852] @ 2140d0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r3, #1044] @ 0x414 │ │ │ │ ldr.w r0, [r3, #1048] @ 0x418 │ │ │ │ @@ -278066,15 +278066,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2136a0 │ │ │ │ cmp r6, #111 @ 0x6f │ │ │ │ beq.n 213688 │ │ │ │ ldr.w r1, [pc, #2784] @ 2140d8 │ │ │ │ ldrd r0, r2, [r5, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 2c1564 │ │ │ │ + bl 2c1554 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2135f6 │ │ │ │ ldr.w r4, [pc, #2768] @ 2140dc │ │ │ │ add r4, pc │ │ │ │ str.w r8, [r4, #1052] @ 0x41c │ │ │ │ bl 212a40 │ │ │ │ @@ -278102,15 +278102,15 @@ │ │ │ │ movs r0, #4 │ │ │ │ ldr.w r9, [r5] │ │ │ │ blx 16056c │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 2c1468 │ │ │ │ + bl 2c1458 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ adds r6, #1 │ │ │ │ bl 1c402c │ │ │ │ str r0, [r7, #0] │ │ │ │ @@ -278249,23 +278249,23 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 213d2c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 213d2c │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r2 │ │ │ │ - bl 401b3c │ │ │ │ + bl 401b2c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 213d0c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 401b3c │ │ │ │ + bl 401b2c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 213cec │ │ │ │ ldrd r3, r2, [sp, #96] @ 0x60 │ │ │ │ orrs r2, r3 │ │ │ │ beq.w 213cce │ │ │ │ mov r0, r3 │ │ │ │ @@ -278289,15 +278289,15 @@ │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ bl 20c294 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 420dd4 │ │ │ │ + bl 420dc4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [pc, #2228] @ 214138 │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ bl 21332c │ │ │ │ mov r0, r5 │ │ │ │ @@ -278314,23 +278314,23 @@ │ │ │ │ beq.w 213fda │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 213fda │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 401988 │ │ │ │ + bl 401978 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 213fc0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 401988 │ │ │ │ + bl 401978 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 213ff4 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ bcs.w 213fa8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ @@ -278409,15 +278409,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 213c70 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 401988 │ │ │ │ + bl 401978 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 213c50 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp.w r3, #65536 @ 0x10000 │ │ │ │ bcs.w 213d4c │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -278463,23 +278463,23 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 213c30 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 213c30 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r2 │ │ │ │ - bl 401b3c │ │ │ │ + bl 401b2c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 213c10 │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 401b3c │ │ │ │ + bl 401b2c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 213bf0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ subs r3, #98 @ 0x62 │ │ │ │ cmp r3, #21 │ │ │ │ bhi.n 213ae8 │ │ │ │ @@ -278763,23 +278763,23 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 213ec2 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 213ec2 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r2 │ │ │ │ - bl 401b3c │ │ │ │ + bl 401b2c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 214620 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 401b3c │ │ │ │ + bl 401b2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 213ea8 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ blx 162c0c │ │ │ │ ldr r3, [pc, #848] @ (214134 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -278821,15 +278821,15 @@ │ │ │ │ strd r2, r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 214996 │ │ │ │ movs r2, #0 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ mov r1, r2 │ │ │ │ - bl 401b3c │ │ │ │ + bl 401b2c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 214894 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ subs r3, #98 @ 0x62 │ │ │ │ cmp r3, #21 │ │ │ │ bhi.w 2146f8 │ │ │ │ @@ -278897,23 +278897,23 @@ │ │ │ │ beq.w 2142c0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2142c0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 401b3c │ │ │ │ + bl 401b2c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2142a0 │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 401b3c │ │ │ │ + bl 401b2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 214060 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx 161b14 │ │ │ │ cmp r0, #2 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ @@ -279041,279 +279041,279 @@ │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #776] @ 0x308 │ │ │ │ movs r3, r6 │ │ │ │ ldrh r2, [r5, #34] @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, #208 @ 0xd0 │ │ │ │ + subs r0, #192 @ 0xc0 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r2, #9 │ │ │ │ + asrs r0, r0, #9 │ │ │ │ movs r2, r4 │ │ │ │ ldrh r6, [r4, #32] │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, #150 @ 0x96 │ │ │ │ + subs r0, #134 @ 0x86 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r2, #250 @ 0xfa │ │ │ │ + cmp r2, #234 @ 0xea │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r2, r6, #8 │ │ │ │ + lsrs r2, r4, #8 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r6, #238 @ 0xee │ │ │ │ + cmp r6, #222 @ 0xde │ │ │ │ movs r4, r4 │ │ │ │ ldrh r2, [r7, #28] │ │ │ │ movs r6, r7 │ │ │ │ str r4, [sp, #864] @ 0x360 │ │ │ │ movs r3, r6 │ │ │ │ - subs r0, #142 @ 0x8e │ │ │ │ + subs r0, #126 @ 0x7e │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, #10 │ │ │ │ + adds r7, #250 @ 0xfa │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, #174 @ 0xae │ │ │ │ + subs r0, #158 @ 0x9e │ │ │ │ movs r4, r4 │ │ │ │ - cmp r2, #48 @ 0x30 │ │ │ │ + cmp r2, #32 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r2, r4, #5 │ │ │ │ + lsrs r2, r2, #5 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r6, #32 │ │ │ │ + cmp r6, #16 │ │ │ │ movs r4, r4 │ │ │ │ - rev r2, r1 │ │ │ │ + cbnz r2, 21410a │ │ │ │ movs r2, r4 │ │ │ │ ldrh r6, [r5, #20] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r4, [r2, r7] │ │ │ │ + ldrsb r4, [r0, r7] │ │ │ │ movs r3, r4 │ │ │ │ str r3, [sp, #848] @ 0x350 │ │ │ │ movs r3, r6 │ │ │ │ adds r7, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r1, #18] │ │ │ │ movs r6, r7 │ │ │ │ str r3, [sp, #480] @ 0x1e0 │ │ │ │ movs r3, r6 │ │ │ │ - ldrsb r6, [r0, r5] │ │ │ │ + ldrsb r6, [r6, r4] │ │ │ │ movs r3, r4 │ │ │ │ asrs r3, r1, #31 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #944] @ 0x3b0 │ │ │ │ movs r3, r6 │ │ │ │ ldrh r6, [r2, #12] │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, #196 @ 0xc4 │ │ │ │ + adds r6, #180 @ 0xb4 │ │ │ │ movs r4, r4 │ │ │ │ - adds r7, #16 │ │ │ │ + adds r7, #0 │ │ │ │ movs r4, r4 │ │ │ │ - adds r7, #6 │ │ │ │ + adds r6, #246 @ 0xf6 │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, #252 @ 0xfc │ │ │ │ + adds r6, #236 @ 0xec │ │ │ │ movs r4, r4 │ │ │ │ - adds r7, #38 @ 0x26 │ │ │ │ + adds r7, #22 │ │ │ │ movs r4, r4 │ │ │ │ - adds r7, #24 │ │ │ │ + adds r7, #8 │ │ │ │ movs r4, r4 │ │ │ │ - adds r7, #10 │ │ │ │ + adds r6, #250 @ 0xfa │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r1, #8] │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ movs r1, r5 │ │ │ │ - adds r6, #246 @ 0xf6 │ │ │ │ + adds r6, #230 @ 0xe6 │ │ │ │ movs r4, r4 │ │ │ │ - subs r1, #44 @ 0x2c │ │ │ │ + subs r1, #28 │ │ │ │ movs r1, r5 │ │ │ │ - adds r6, #218 @ 0xda │ │ │ │ + adds r6, #202 @ 0xca │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ movs r1, r5 │ │ │ │ - adds r6, #190 @ 0xbe │ │ │ │ + adds r6, #174 @ 0xae │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, #252 @ 0xfc │ │ │ │ + subs r0, #236 @ 0xec │ │ │ │ movs r1, r5 │ │ │ │ - adds r6, #162 @ 0xa2 │ │ │ │ + adds r6, #146 @ 0x92 │ │ │ │ movs r4, r4 │ │ │ │ - movs r1, #48 @ 0x30 │ │ │ │ + movs r1, #32 │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #250 @ 0xfa │ │ │ │ + adds r5, #234 @ 0xea │ │ │ │ movs r4, r4 │ │ │ │ strh r4, [r3, #58] @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r0, r2] │ │ │ │ + strb r2, [r6, r1] │ │ │ │ movs r3, r4 │ │ │ │ str r0, [sp, #496] @ 0x1f0 │ │ │ │ movs r3, r6 │ │ │ │ strh r6, [r4, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #248 @ 0xf8 │ │ │ │ + adds r3, #232 @ 0xe8 │ │ │ │ movs r4, r4 │ │ │ │ str r0, [sp, #320] @ 0x140 │ │ │ │ movs r3, r6 │ │ │ │ - strb r2, [r4, r0] │ │ │ │ + strb r2, [r2, r0] │ │ │ │ movs r3, r4 │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ movs r3, r6 │ │ │ │ strh r0, [r2, #54] @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #138 @ 0x8a │ │ │ │ + adds r3, #122 @ 0x7a │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, #82 @ 0x52 │ │ │ │ + adds r4, #66 @ 0x42 │ │ │ │ movs r4, r4 │ │ │ │ strh r2, [r2, #50] @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #12 │ │ │ │ + adds r2, #252 @ 0xfc │ │ │ │ movs r4, r4 │ │ │ │ strh r0, [r5, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r1, r2] │ │ │ │ + strh r6, [r7, r1] │ │ │ │ movs r3, r4 │ │ │ │ - movs r3, #208 @ 0xd0 │ │ │ │ + movs r3, #192 @ 0xc0 │ │ │ │ movs r7, r5 │ │ │ │ - adds r1, #46 @ 0x2e │ │ │ │ + adds r1, #30 │ │ │ │ movs r4, r4 │ │ │ │ - adds r0, #74 @ 0x4a │ │ │ │ + adds r0, #58 @ 0x3a │ │ │ │ movs r4, r4 │ │ │ │ - movs r3, #172 @ 0xac │ │ │ │ + movs r3, #156 @ 0x9c │ │ │ │ movs r7, r5 │ │ │ │ - lsls r2, r1, #6 │ │ │ │ + lsls r2, r7, #5 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #38 @ 0x26 │ │ │ │ + adds r0, #22 │ │ │ │ movs r4, r4 │ │ │ │ - movs r3, #146 @ 0x92 │ │ │ │ + movs r3, #130 @ 0x82 │ │ │ │ movs r7, r5 │ │ │ │ - adds r1, #44 @ 0x2c │ │ │ │ + adds r1, #28 │ │ │ │ movs r4, r4 │ │ │ │ - adds r0, #10 │ │ │ │ + cmp r7, #250 @ 0xfa │ │ │ │ movs r4, r4 │ │ │ │ - movs r3, #114 @ 0x72 │ │ │ │ + movs r3, #98 @ 0x62 │ │ │ │ movs r7, r5 │ │ │ │ - adds r2, #32 │ │ │ │ + adds r2, #16 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r7, #234 @ 0xea │ │ │ │ + cmp r7, #218 @ 0xda │ │ │ │ movs r4, r4 │ │ │ │ - movs r3, #82 @ 0x52 │ │ │ │ + movs r3, #66 @ 0x42 │ │ │ │ movs r7, r5 │ │ │ │ - adds r2, #0 │ │ │ │ + adds r1, #240 @ 0xf0 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + cmp r7, #186 @ 0xba │ │ │ │ movs r4, r4 │ │ │ │ - movs r3, #50 @ 0x32 │ │ │ │ + movs r3, #34 @ 0x22 │ │ │ │ movs r7, r5 │ │ │ │ - adds r1, #200 @ 0xc8 │ │ │ │ + adds r1, #184 @ 0xb8 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r7, #170 @ 0xaa │ │ │ │ + cmp r7, #154 @ 0x9a │ │ │ │ movs r4, r4 │ │ │ │ - movs r3, #14 │ │ │ │ + movs r2, #254 @ 0xfe │ │ │ │ movs r7, r5 │ │ │ │ - adds r1, #188 @ 0xbc │ │ │ │ + adds r1, #172 @ 0xac │ │ │ │ movs r4, r4 │ │ │ │ - cmp r7, #136 @ 0x88 │ │ │ │ + cmp r7, #120 @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ - movs r2, #240 @ 0xf0 │ │ │ │ + movs r2, #224 @ 0xe0 │ │ │ │ movs r7, r5 │ │ │ │ - adds r0, #138 @ 0x8a │ │ │ │ + adds r0, #122 @ 0x7a │ │ │ │ movs r4, r4 │ │ │ │ - cmp r7, #106 @ 0x6a │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ movs r4, r4 │ │ │ │ - movs r2, #212 @ 0xd4 │ │ │ │ + movs r2, #196 @ 0xc4 │ │ │ │ movs r7, r5 │ │ │ │ - adds r1, #74 @ 0x4a │ │ │ │ + adds r1, #58 @ 0x3a │ │ │ │ movs r4, r4 │ │ │ │ - cmp r7, #76 @ 0x4c │ │ │ │ + cmp r7, #60 @ 0x3c │ │ │ │ movs r4, r4 │ │ │ │ - movs r2, #180 @ 0xb4 │ │ │ │ + movs r2, #164 @ 0xa4 │ │ │ │ movs r7, r5 │ │ │ │ - adds r1, #42 @ 0x2a │ │ │ │ + adds r1, #26 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r7, #44 @ 0x2c │ │ │ │ + cmp r7, #28 │ │ │ │ movs r4, r4 │ │ │ │ - movs r2, #150 @ 0x96 │ │ │ │ + movs r2, #134 @ 0x86 │ │ │ │ movs r7, r5 │ │ │ │ - subs r2, #56 @ 0x38 │ │ │ │ + subs r2, #40 @ 0x28 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r7, #14 │ │ │ │ + cmp r6, #254 @ 0xfe │ │ │ │ movs r4, r4 │ │ │ │ - movs r2, #118 @ 0x76 │ │ │ │ + movs r2, #102 @ 0x66 │ │ │ │ movs r7, r5 │ │ │ │ - adds r1, #36 @ 0x24 │ │ │ │ + adds r1, #20 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r6, #238 @ 0xee │ │ │ │ + cmp r6, #222 @ 0xde │ │ │ │ movs r4, r4 │ │ │ │ - movs r2, #86 @ 0x56 │ │ │ │ + movs r2, #70 @ 0x46 │ │ │ │ movs r7, r5 │ │ │ │ - adds r1, #4 │ │ │ │ + adds r0, #244 @ 0xf4 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r6, #206 @ 0xce │ │ │ │ + cmp r6, #190 @ 0xbe │ │ │ │ movs r4, r4 │ │ │ │ - movs r2, #54 @ 0x36 │ │ │ │ + movs r2, #38 @ 0x26 │ │ │ │ movs r7, r5 │ │ │ │ - adds r0, #204 @ 0xcc │ │ │ │ + adds r0, #188 @ 0xbc │ │ │ │ movs r4, r4 │ │ │ │ - cmp r6, #174 @ 0xae │ │ │ │ + cmp r6, #158 @ 0x9e │ │ │ │ movs r4, r4 │ │ │ │ - movs r2, #24 │ │ │ │ + movs r2, #8 │ │ │ │ movs r7, r5 │ │ │ │ - adds r0, #210 @ 0xd2 │ │ │ │ + adds r0, #194 @ 0xc2 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r6, #144 @ 0x90 │ │ │ │ + cmp r6, #128 @ 0x80 │ │ │ │ movs r4, r4 │ │ │ │ - movs r1, #244 @ 0xf4 │ │ │ │ + movs r1, #228 @ 0xe4 │ │ │ │ movs r7, r5 │ │ │ │ - adds r0, #58 @ 0x3a │ │ │ │ + adds r0, #42 @ 0x2a │ │ │ │ movs r4, r4 │ │ │ │ - cmp r6, #110 @ 0x6e │ │ │ │ + cmp r6, #94 @ 0x5e │ │ │ │ movs r4, r4 │ │ │ │ - adds r1, #0 │ │ │ │ + adds r0, #240 @ 0xf0 │ │ │ │ movs r4, r4 │ │ │ │ - adds r0, #112 @ 0x70 │ │ │ │ + adds r0, #96 @ 0x60 │ │ │ │ movs r4, r4 │ │ │ │ - movs r0, #188 @ 0xbc │ │ │ │ + movs r0, #172 @ 0xac │ │ │ │ movs r7, r5 │ │ │ │ - cmp r7, #106 @ 0x6a │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ movs r4, r4 │ │ │ │ - cmp r5, #54 @ 0x36 │ │ │ │ + cmp r5, #38 @ 0x26 │ │ │ │ movs r4, r4 │ │ │ │ - movs r0, #162 @ 0xa2 │ │ │ │ + movs r0, #146 @ 0x92 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r7, #56 @ 0x38 │ │ │ │ + cmp r7, #40 @ 0x28 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r5, #28 │ │ │ │ + cmp r5, #12 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r5, #12 │ │ │ │ + lsrs r0, r3, #12 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, r0, #7 │ │ │ │ + subs r2, r6, #6 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r6, #124 @ 0x7c │ │ │ │ + cmp r6, #108 @ 0x6c │ │ │ │ movs r4, r4 │ │ │ │ - cmp r4, #58 @ 0x3a │ │ │ │ + cmp r4, #42 @ 0x2a │ │ │ │ movs r4, r4 │ │ │ │ - subs r4, r4, #6 │ │ │ │ + subs r4, r2, #6 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r6, #82 @ 0x52 │ │ │ │ + cmp r6, #66 @ 0x42 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r4, #30 │ │ │ │ + cmp r4, #14 │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, r1, #6 │ │ │ │ + subs r2, r7, #5 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r6, #32 │ │ │ │ + cmp r6, #16 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r4, #4 │ │ │ │ + cmp r3, #244 @ 0xf4 │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, r6, #5 │ │ │ │ + subs r0, r4, #5 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r6, #30 │ │ │ │ + cmp r6, #14 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r3, #234 @ 0xea │ │ │ │ + cmp r3, #218 @ 0xda │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #232] @ (214378 ) │ │ │ │ + ldr r5, [pc, #168] @ (214338 ) │ │ │ │ movs r3, r4 │ │ │ │ - cmp r6, #110 @ 0x6e │ │ │ │ + cmp r6, #94 @ 0x5e │ │ │ │ movs r4, r4 │ │ │ │ - subs r4, r0, #4 │ │ │ │ + subs r4, r6, #3 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r5, #178 @ 0xb2 │ │ │ │ + cmp r5, #162 @ 0xa2 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r3, #126 @ 0x7e │ │ │ │ + cmp r3, #110 @ 0x6e │ │ │ │ movs r4, r4 │ │ │ │ ldr.w r3, [pc, #1868] @ 2149f0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r2, [pc, #1868] @ 2149f4 │ │ │ │ ldr.w r1, [pc, #1868] @ 2149f8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -279353,31 +279353,31 @@ │ │ │ │ beq.n 214404 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 214404 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 401b3c │ │ │ │ + bl 401b2c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2143e4 │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r7 │ │ │ │ - bl 401b3c │ │ │ │ + bl 401b2c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2143c4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 401988 │ │ │ │ + bl 401978 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2143a4 │ │ │ │ ldrd r0, r3, [sp, #104] @ 0x68 │ │ │ │ orrs r3, r0 │ │ │ │ beq.n 214396 │ │ │ │ blx 162c0c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ @@ -279470,23 +279470,23 @@ │ │ │ │ beq.n 214550 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 214550 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 401b3c │ │ │ │ + bl 401b2c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 214530 │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 401b3c │ │ │ │ + bl 401b2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 214510 │ │ │ │ ldr r4, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ blx 161b14 │ │ │ │ cmp r0, #2 │ │ │ │ @@ -279606,19 +279606,19 @@ │ │ │ │ movs r7, #0 │ │ │ │ strd r6, r7, [sp, #112] @ 0x70 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 214adc │ │ │ │ mov r1, r0 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 401a64 │ │ │ │ + bl 401a54 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 214ac2 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ - bl 41c1d0 │ │ │ │ + bl 41c1c0 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r4 │ │ │ │ beq.w 214abc │ │ │ │ @@ -279959,115 +279959,115 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r0, #3 │ │ │ │ + adds r2, r6, #2 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r3, #112 @ 0x70 │ │ │ │ + cmp r3, #96 @ 0x60 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ + cmp r1, #42 @ 0x2a │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, r3, #2 │ │ │ │ + adds r6, r1, #2 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r3, #204 @ 0xcc │ │ │ │ + cmp r3, #188 @ 0xbc │ │ │ │ movs r4, r4 │ │ │ │ - cmp r1, #24 │ │ │ │ + cmp r1, #8 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r3, #250 @ 0xfa │ │ │ │ + cmp r3, #234 @ 0xea │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #936] @ (214dbc ) │ │ │ │ + ldr r1, [pc, #872] @ (214d7c ) │ │ │ │ movs r3, r4 │ │ │ │ - subs r6, r7, r6 │ │ │ │ + subs r6, r5, r6 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r2, #108 @ 0x6c │ │ │ │ + cmp r2, #92 @ 0x5c │ │ │ │ movs r4, r4 │ │ │ │ - cmp r0, #54 @ 0x36 │ │ │ │ + cmp r0, #38 @ 0x26 │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, r3, r6 │ │ │ │ + subs r2, r1, r6 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r2, #72 @ 0x48 │ │ │ │ + cmp r2, #56 @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r0, #20 │ │ │ │ + cmp r0, #4 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, r7, r5 │ │ │ │ + subs r6, r5, r5 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r2, #44 @ 0x2c │ │ │ │ + cmp r2, #28 │ │ │ │ movs r4, r4 │ │ │ │ - movs r7, #246 @ 0xf6 │ │ │ │ + movs r7, #230 @ 0xe6 │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, r3, r5 │ │ │ │ + subs r2, r1, r5 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r2, #136 @ 0x88 │ │ │ │ + cmp r2, #120 @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ - movs r7, #212 @ 0xd4 │ │ │ │ + movs r7, #196 @ 0xc4 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r2, #190 @ 0xbe │ │ │ │ + cmp r2, #174 @ 0xae │ │ │ │ movs r4, r4 │ │ │ │ - movs r7, #18 │ │ │ │ + movs r7, #2 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [pc, #560] @ (214c80 ) │ │ │ │ + ldr r0, [pc, #496] @ (214c40 ) │ │ │ │ movs r3, r4 │ │ │ │ - cmp r1, #190 @ 0xbe │ │ │ │ + cmp r1, #174 @ 0xae │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, r1, r1 │ │ │ │ + subs r6, r7, r0 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r0, #252 @ 0xfc │ │ │ │ + cmp r0, #236 @ 0xec │ │ │ │ movs r4, r4 │ │ │ │ - movs r6, #200 @ 0xc8 │ │ │ │ + movs r6, #184 @ 0xb8 │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, r6, r0 │ │ │ │ + subs r2, r4, r0 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r0, #224 @ 0xe0 │ │ │ │ + cmp r0, #208 @ 0xd0 │ │ │ │ movs r4, r4 │ │ │ │ - movs r6, #170 @ 0xaa │ │ │ │ + movs r6, #154 @ 0x9a │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, r1, r0 │ │ │ │ + adds r6, r7, r7 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r1, #60 @ 0x3c │ │ │ │ + cmp r1, #44 @ 0x2c │ │ │ │ movs r4, r4 │ │ │ │ - movs r6, #136 @ 0x88 │ │ │ │ + movs r6, #120 @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ - add r3, sp, #568 @ 0x238 │ │ │ │ + add r3, sp, #504 @ 0x1f8 │ │ │ │ movs r2, r4 │ │ │ │ ldrb r6, [r2, #11] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #112 @ 0x70 │ │ │ │ + cmp r1, #96 @ 0x60 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r2, #40 @ 0x28 │ │ │ │ + cmp r2, #24 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r1, #226 @ 0xe2 │ │ │ │ + cmp r1, #210 @ 0xd2 │ │ │ │ movs r4, r4 │ │ │ │ - movs r6, #190 @ 0xbe │ │ │ │ + movs r6, #174 @ 0xae │ │ │ │ movs r4, r4 │ │ │ │ - cmp r1, #150 @ 0x96 │ │ │ │ + cmp r1, #134 @ 0x86 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, r0, r5 │ │ │ │ + adds r2, r6, r4 │ │ │ │ movs r7, r5 │ │ │ │ - movs r7, #240 @ 0xf0 │ │ │ │ + movs r7, #224 @ 0xe0 │ │ │ │ movs r4, r4 │ │ │ │ - movs r5, #186 @ 0xba │ │ │ │ + movs r5, #170 @ 0xaa │ │ │ │ movs r4, r4 │ │ │ │ - movs r7, #116 @ 0x74 │ │ │ │ + movs r7, #100 @ 0x64 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r2, #27 │ │ │ │ + asrs r0, r0, #27 │ │ │ │ movs r7, r5 │ │ │ │ - movs r5, #126 @ 0x7e │ │ │ │ + movs r5, #110 @ 0x6e │ │ │ │ movs r4, r4 │ │ │ │ - movs r3, #74 @ 0x4a │ │ │ │ + movs r3, #58 @ 0x3a │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r2, #23 │ │ │ │ + asrs r4, r0, #23 │ │ │ │ movs r7, r5 │ │ │ │ - movs r3, #110 @ 0x6e │ │ │ │ + movs r3, #94 @ 0x5e │ │ │ │ movs r4, r4 │ │ │ │ - movs r2, #76 @ 0x4c │ │ │ │ + movs r2, #60 @ 0x3c │ │ │ │ movs r4, r4 │ │ │ │ ldr r2, [pc, #428] @ (214c6c ) │ │ │ │ add r2, pc │ │ │ │ b.n 21460c │ │ │ │ ldr r3, [pc, #428] @ (214c70 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #428] @ (214c74 ) │ │ │ │ @@ -280122,20 +280122,20 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ cbz r0, 214b78 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ cbz r1, 214b78 │ │ │ │ add r2, sp, #112 @ 0x70 │ │ │ │ - bl 407cb0 │ │ │ │ + bl 407ca0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 214b6a │ │ │ │ beq.n 214b5c │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ ldr r1, [pc, #316] @ (214c9c ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ bl 21332c │ │ │ │ b.w 2135bc │ │ │ │ ldr r1, [pc, #308] @ (214ca0 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -280150,33 +280150,33 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ movs r0, #1 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 214c4e │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 401a64 │ │ │ │ + bl 401a54 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 214c34 │ │ │ │ ldrd r3, r1, [sp, #112] @ 0x70 │ │ │ │ adds r0, r5, r3 │ │ │ │ adc.w r1, r1, r7 │ │ │ │ - bl 41c1d0 │ │ │ │ + bl 41c1c0 │ │ │ │ cmp r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ sbcs r7, r1 │ │ │ │ bge.n 214c0a │ │ │ │ ldr r1, [pc, #220] @ (214cb0 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -280226,75 +280226,75 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #1 │ │ │ │ - bl 41be08 │ │ │ │ + bl 41bdf8 │ │ │ │ cmp r1, #0 │ │ │ │ strd r0, r1, [sp, #112] @ 0x70 │ │ │ │ bge.n 214bb8 │ │ │ │ ldr r0, [pc, #112] @ (214cd4 ) │ │ │ │ add r0, pc │ │ │ │ bl 213004 │ │ │ │ b.w 2135bc │ │ │ │ - ldr r6, [r2, #112] @ 0x70 │ │ │ │ + ldr r6, [r0, #112] @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r6, r4, #18 │ │ │ │ + asrs r6, r2, #18 │ │ │ │ movs r7, r5 │ │ │ │ - movs r3, #84 @ 0x54 │ │ │ │ + movs r3, #68 @ 0x44 │ │ │ │ movs r4, r4 │ │ │ │ - movs r1, #30 │ │ │ │ + movs r1, #14 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r1, #18 │ │ │ │ + asrs r6, r7, #17 │ │ │ │ movs r7, r5 │ │ │ │ - movs r2, #40 @ 0x28 │ │ │ │ + movs r2, #24 │ │ │ │ movs r4, r4 │ │ │ │ - movs r1, #6 │ │ │ │ + movs r0, #246 @ 0xf6 │ │ │ │ movs r4, r4 │ │ │ │ - movs r4, #220 @ 0xdc │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ movs r4, r4 │ │ │ │ strb r2, [r3, #21] │ │ │ │ movs r6, r7 │ │ │ │ ldrb r6, [r7, #25] │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #134 @ 0x86 │ │ │ │ + movs r4, #118 @ 0x76 │ │ │ │ movs r4, r4 │ │ │ │ - movs r4, #56 @ 0x38 │ │ │ │ + movs r4, #40 @ 0x28 │ │ │ │ movs r4, r4 │ │ │ │ - tst r6, r2 │ │ │ │ + tst r6, r0 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r4, r5, #15 │ │ │ │ + asrs r4, r3, #15 │ │ │ │ movs r7, r5 │ │ │ │ - movs r2, #130 @ 0x82 │ │ │ │ + movs r2, #114 @ 0x72 │ │ │ │ movs r4, r4 │ │ │ │ - movs r0, #102 @ 0x66 │ │ │ │ + movs r0, #86 @ 0x56 │ │ │ │ movs r4, r4 │ │ │ │ - movs r3, #152 @ 0x98 │ │ │ │ + movs r3, #136 @ 0x88 │ │ │ │ movs r4, r4 │ │ │ │ ldrb r0, [r6, #22] │ │ │ │ movs r3, r6 │ │ │ │ - movs r2, #248 @ 0xf8 │ │ │ │ + movs r2, #232 @ 0xe8 │ │ │ │ movs r4, r4 │ │ │ │ - movs r3, #106 @ 0x6a │ │ │ │ + movs r3, #90 @ 0x5a │ │ │ │ movs r4, r4 │ │ │ │ ldrb r4, [r7, #21] │ │ │ │ movs r3, r6 │ │ │ │ - movs r2, #204 @ 0xcc │ │ │ │ + movs r2, #188 @ 0xbc │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r6, #12 │ │ │ │ + asrs r0, r4, #12 │ │ │ │ movs r7, r5 │ │ │ │ - movs r1, #222 @ 0xde │ │ │ │ + movs r1, #206 @ 0xce │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, r5, #6 │ │ │ │ + subs r2, r3, #6 │ │ │ │ movs r4, r4 │ │ │ │ - movs r2, #178 @ 0xb2 │ │ │ │ + movs r2, #162 @ 0xa2 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r9, [pc, #100] @ 214d50 │ │ │ │ mov r8, r0 │ │ │ │ @@ -280333,15 +280333,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r1, #11 │ │ │ │ + lsls r4, r7, #10 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #180] @ (214e18 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -280428,15 +280428,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 2c12dc │ │ │ │ + bl 2c12cc │ │ │ │ ldr r0, [pc, #68] @ (214e84 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r1, r0, r3, lsl #2 │ │ │ │ ldr r4, [r1, #12] │ │ │ │ cmp r4, r2 │ │ │ │ @@ -280461,19 +280461,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strb r4, [r3, #8] │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #158 @ 0x9e │ │ │ │ + movs r2, #142 @ 0x8e │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #130 @ 0x82 │ │ │ │ + movs r1, #114 @ 0x72 │ │ │ │ movs r4, r4 │ │ │ │ - movs r2, #168 @ 0xa8 │ │ │ │ + movs r2, #152 @ 0x98 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00214e94 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -280495,19 +280495,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ strb r0, [r7, #6] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r5, #2 │ │ │ │ + asrs r0, r3, #2 │ │ │ │ movs r7, r5 │ │ │ │ - adds r6, r4, #4 │ │ │ │ + adds r6, r2, #4 │ │ │ │ movs r4, r4 │ │ │ │ - movs r1, #30 │ │ │ │ + movs r1, #14 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00214ee4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -280534,63 +280534,63 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 382b04 │ │ │ │ + bl 382af4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 214fd6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ ldr r3, [pc, #212] @ (215014 ) │ │ │ │ ldr r1, [pc, #212] @ (215018 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [r7, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r3, r6 │ │ │ │ - bl 2c544c │ │ │ │ + bl 2c543c │ │ │ │ mov r2, r9 │ │ │ │ cbz r2, 214f60 │ │ │ │ ldr r1, [pc, #196] @ (21501c ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2c544c │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c543c │ │ │ │ + bl 2c00ec │ │ │ │ ldr r1, [pc, #184] @ (215020 ) │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2c6320 │ │ │ │ + bl 2c6310 │ │ │ │ ldr r1, [pc, #180] @ (215024 ) │ │ │ │ ldr r2, [pc, #180] @ (215028 ) │ │ │ │ movw r3, #841 @ 0x349 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #172 @ 0xac │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #172] @ (21502c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2c78dc │ │ │ │ + bl 2c78cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 214f98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c38c0 │ │ │ │ + bl 2c38b0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #128] @ (215030 ) │ │ │ │ ldr r3, [pc, #88] @ (215008 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -280610,50 +280610,50 @@ │ │ │ │ ldr r1, [pc, #92] @ (21503c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #830 @ 0x33e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 214fac │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r3, #10] │ │ │ │ movs r3, r6 │ │ │ │ ldrb r0, [r2, #10] │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add sl, r4 │ │ │ │ + add sl, r2 │ │ │ │ movs r3, r4 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #760 @ 0x2f8 │ │ │ │ + add r5, sp, #696 @ 0x2b8 │ │ │ │ movs r5, r4 │ │ │ │ - movs r5, #186 @ 0xba │ │ │ │ + movs r5, #170 @ 0xaa │ │ │ │ movs r5, r4 │ │ │ │ - add r0, fp │ │ │ │ + add r0, r9 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r2, r7, #31 │ │ │ │ + lsrs r2, r5, #31 │ │ │ │ movs r7, r5 │ │ │ │ - adds r0, r6, #1 │ │ │ │ + adds r0, r4, #1 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r3, #31 │ │ │ │ + lsls r2, r1, #31 │ │ │ │ movs r2, r4 │ │ │ │ ldrb r0, [r5, #7] │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r2, r2, #30 │ │ │ │ + lsrs r2, r0, #30 │ │ │ │ movs r7, r5 │ │ │ │ - movs r0, #32 │ │ │ │ + movs r0, #16 │ │ │ │ movs r4, r4 │ │ │ │ - adds r0, r1, #0 │ │ │ │ + subs r0, r7, r7 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00215040 : │ │ │ │ ldr r3, [pc, #16] @ (215054 ) │ │ │ │ add r3, pc │ │ │ │ str.w r0, [r3, #1044] @ 0x414 │ │ │ │ str.w r1, [r3, #1048] @ 0x418 │ │ │ │ @@ -280796,18 +280796,18 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ add r3, pc, #184 @ (adr r3, 215260 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ cmp r4, #1 │ │ │ │ mov ip, r1 │ │ │ │ beq.n 2151c4 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 215214 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 215244 │ │ │ │ @@ -280889,17 +280889,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, #11] │ │ │ │ movs r6, r7 │ │ │ │ strb r2, [r5, #30] │ │ │ │ movs r3, r6 │ │ │ │ b.n 215838 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r4, r4, #23 │ │ │ │ + lsrs r4, r2, #23 │ │ │ │ movs r7, r5 │ │ │ │ - adds r4, r3, #7 │ │ │ │ + adds r4, r1, #7 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00215288 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -280914,22 +280914,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov.w r2, #0 │ │ │ │ beq.n 215312 │ │ │ │ bics.w r3, r3, #2 │ │ │ │ bne.n 215344 │ │ │ │ - bl 4015f0 │ │ │ │ + bl 4015e0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ movs r0, #2 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ add r3, pc, #128 @ (adr r3, 215348 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr r2, [pc, #136] @ (21535c ) │ │ │ │ mov r3, r1 │ │ │ │ add r2, pc │ │ │ │ ldr r2, [r2, #16] │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 2152e8 │ │ │ │ ldr r3, [pc, #128] @ (215360 ) │ │ │ │ @@ -281003,41 +281003,41 @@ │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ str r6, [r4, #0] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ add r3, pc, #524 @ (adr r3, 2155a8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ add r3, pc, #504 @ (adr r3, 2155a8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr r1, [pc, #512] @ (2155bc ) │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 2153d6 │ │ │ │ ldr r1, [pc, #504] @ (2155c0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 215470 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #492] @ (2155c4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 21540e │ │ │ │ ldr r1, [pc, #480] @ (2155c8 ) │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 215466 │ │ │ │ @@ -281052,15 +281052,15 @@ │ │ │ │ bne.w 215540 │ │ │ │ ldr r3, [pc, #448] @ (2155cc ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #0] │ │ │ │ ldr r1, [pc, #448] @ (2155d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 21543a │ │ │ │ ldr r5, [pc, #436] @ (2155d4 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -281136,15 +281136,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #24 │ │ │ │ subw r2, r2, #1900 @ 0x76c │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 4015f0 │ │ │ │ + bl 4015e0 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.n 21558c │ │ │ │ ldr r3, [pc, #256] @ (2155f0 ) │ │ │ │ ldr r4, [pc, #256] @ (2155f4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -281158,17 +281158,17 @@ │ │ │ │ ldr r4, [pc, #244] @ (2155f8 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #244] @ (2155fc ) │ │ │ │ mov r2, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2c37bc │ │ │ │ + bl 2c37ac │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e24 │ │ │ │ + bl 2c3e14 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21543a │ │ │ │ ldr r2, [pc, #224] @ (215600 ) │ │ │ │ ldr r3, [pc, #144] @ (2155b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -281176,24 +281176,24 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 215588 │ │ │ │ ldr r0, [pc, #208] @ (215604 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #72 @ 0x48 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 40c200 │ │ │ │ + b.w 40c1f0 │ │ │ │ cmp r3, #118 @ 0x76 │ │ │ │ bne.n 21554a │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #109 @ 0x6d │ │ │ │ beq.n 215568 │ │ │ │ ldr r0, [pc, #188] @ (215608 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r0, [pc, #176] @ (21560c ) │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #16] │ │ │ │ add r0, pc │ │ │ │ bl 25ec68 │ │ │ │ @@ -281205,87 +281205,87 @@ │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 21540e │ │ │ │ ldr r0, [pc, #152] @ (215614 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #136] @ (215618 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [pc, #132] @ (21561c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40bdac │ │ │ │ + bl 40bd9c │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #24] │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #4] │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r7, #31 │ │ │ │ + lsls r6, r5, #31 │ │ │ │ movs r7, r4 │ │ │ │ - adds r2, r6, #1 │ │ │ │ + adds r2, r4, #1 │ │ │ │ movs r4, r4 │ │ │ │ - bgt.n 215574 │ │ │ │ + bgt.n 215554 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r7, #3 │ │ │ │ + lsrs r2, r5, #3 │ │ │ │ movs r5, r4 │ │ │ │ strb r2, [r0, #2] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 214eb0 │ │ │ │ + b.n 214e90 │ │ │ │ movs r3, r4 │ │ │ │ - adds r6, r1, #3 │ │ │ │ + adds r6, r7, #2 │ │ │ │ movs r4, r4 │ │ │ │ - str r5, [sp, #856] @ 0x358 │ │ │ │ + str r5, [sp, #792] @ 0x318 │ │ │ │ movs r2, r4 │ │ │ │ strb r2, [r3, #21] │ │ │ │ movs r3, r6 │ │ │ │ strb r2, [r4, #0] │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r1, r7 │ │ │ │ + subs r4, r7, r6 │ │ │ │ movs r4, r4 │ │ │ │ - subs r4, r1, r7 │ │ │ │ + subs r4, r7, r6 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, r7, r6 │ │ │ │ + subs r6, r5, r6 │ │ │ │ movs r4, r4 │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ b.n 215600 │ │ │ │ movs r3, r6 │ │ │ │ - subs r6, r7, r7 │ │ │ │ + subs r6, r5, r7 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, r4, r7 │ │ │ │ + subs r6, r2, r7 │ │ │ │ movs r4, r4 │ │ │ │ strb r6, [r6, #17] │ │ │ │ movs r3, r6 │ │ │ │ - subs r0, r4, r7 │ │ │ │ + subs r0, r2, r7 │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, r0, r6 │ │ │ │ + subs r2, r6, r5 │ │ │ │ movs r4, r4 │ │ │ │ - subs r4, r5, r3 │ │ │ │ + subs r4, r3, r3 │ │ │ │ movs r4, r4 │ │ │ │ ldr r2, [r3, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r2, r5 │ │ │ │ + subs r4, r0, r5 │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, r6, r3 │ │ │ │ + subs r2, r4, r3 │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, r0, r4 │ │ │ │ + subs r2, r6, r3 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00215620 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -281344,77 +281344,77 @@ │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2156de │ │ │ │ ldr r2, [pc, #80] @ (215704 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #80] @ (215708 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 2156c8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ cmp r1, #4 │ │ │ │ bne.n 2156e4 │ │ │ │ ldr r1, [pc, #64] @ (21570c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 3d93c8 │ │ │ │ + b.w 3d93b8 │ │ │ │ ldr r2, [pc, #48] @ (215710 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2156b4 │ │ │ │ ldr r3, [pc, #44] @ (215714 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #36] @ (215718 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 2156c8 │ │ │ │ nop │ │ │ │ strb r6, [r6, #11] │ │ │ │ movs r3, r6 │ │ │ │ - str r2, [r7, #80] @ 0x50 │ │ │ │ + str r2, [r5, #80] @ 0x50 │ │ │ │ movs r1, r5 │ │ │ │ - subs r0, r2, r2 │ │ │ │ + subs r0, r0, r2 │ │ │ │ movs r4, r4 │ │ │ │ - muls r0, r7 │ │ │ │ + muls r0, r5 │ │ │ │ movs r2, r5 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ + str r1, [sp, #0] │ │ │ │ movs r6, r4 │ │ │ │ cmp r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, ip │ │ │ │ + mov r2, sl │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0021571c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #124] @ (2157ac ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #124] @ (2157b0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ mov r4, r0 │ │ │ │ bl 28eee0 │ │ │ │ ldr r1, [pc, #112] @ (2157b4 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2c4be0 │ │ │ │ + bl 2c4bd0 │ │ │ │ cbz r0, 21579a │ │ │ │ cbz r4, 215782 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ beq.n 215776 │ │ │ │ ldr r1, [pc, #96] @ (2157b8 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -281424,15 +281424,15 @@ │ │ │ │ cbz r0, 215784 │ │ │ │ ldr r1, [pc, #84] @ (2157bc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 385778 │ │ │ │ + b.w 385768 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #110 @ 0x6e │ │ │ │ bne.n 215756 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 215756 │ │ │ │ movs r2, #1 │ │ │ │ @@ -281440,36 +281440,36 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #56] @ (2157c4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2c557c │ │ │ │ + b.w 2c556c │ │ │ │ ldr r1, [pc, #44] @ (2157c8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 385778 │ │ │ │ + b.w 385768 │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [r8], {33} @ 0x21 │ │ │ │ + stc2 0, cr0, [r8], {33} @ 0x21 │ │ │ │ strb r6, [r2, #9] │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, r2, r0 │ │ │ │ + subs r2, r0, r0 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r4, #10 │ │ │ │ + asrs r2, r2, #10 │ │ │ │ movs r3, r4 │ │ │ │ - subs r2, r7, r0 │ │ │ │ + subs r2, r5, r0 │ │ │ │ movs r4, r4 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r1, r7 │ │ │ │ + adds r6, r7, r6 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, r1, r7 │ │ │ │ + adds r2, r7, r6 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002157cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -281485,25 +281485,25 @@ │ │ │ │ ldr r4, [pc, #136] @ (215878 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 161ff4 │ │ │ │ ldr r2, [pc, #112] @ (21587c ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 3f6168 │ │ │ │ + bl 3f6158 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 16087c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbz r1, 215856 │ │ │ │ mov r0, r5 │ │ │ │ bl 244d58 │ │ │ │ @@ -281533,15 +281533,15 @@ │ │ │ │ b.n 21582e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r6, #6] │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #904 @ (adr r0, 215c00 ) │ │ │ │ + add r0, pc, #840 @ (adr r0, 215bc0 ) │ │ │ │ movs r5, r4 │ │ │ │ strb r6, [r4, #6] │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r4, #5] │ │ │ │ movs r3, r6 │ │ │ │ @@ -281565,26 +281565,26 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ ldr r3, [pc, #52] @ (2158f4 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42298c │ │ │ │ + bl 42297c │ │ │ │ cmp r4, #7 │ │ │ │ bne.n 2158c4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -281606,25 +281606,25 @@ │ │ │ │ movw r1, #923 @ 0x39b │ │ │ │ ldr r0, [pc, #40] @ (215940 ) │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ ldr r0, [pc, #36] @ (215944 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 40d250 │ │ │ │ + bl 40d240 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1f7628 │ │ │ │ ldr r0, [pc, #20] @ (215948 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 40d250 │ │ │ │ - adds r6, r4, r2 │ │ │ │ + b.w 40d240 │ │ │ │ + adds r6, r2, r2 │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [r1, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [r6, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0021594c : │ │ │ │ @@ -281680,19 +281680,19 @@ │ │ │ │ nop │ │ │ │ strb r2, [r4, #0] │ │ │ │ movs r3, r6 │ │ │ │ subs r0, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r2, #26 │ │ │ │ + lsls r4, r0, #26 │ │ │ │ movs r7, r5 │ │ │ │ - adds r2, r1, r0 │ │ │ │ + asrs r2, r7, #31 │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, r3, r0 │ │ │ │ + adds r4, r1, r0 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002159d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -281706,19 +281706,19 @@ │ │ │ │ ldr r3, [pc, #180] @ (215aa8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ mov r6, r3 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r1 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #156] @ (215aac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 215a46 │ │ │ │ ldr r2, [pc, #152] @ (215ab0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [r2, #0] │ │ │ │ @@ -281751,27 +281751,27 @@ │ │ │ │ bpl.n 215a16 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #96] @ (215ac0 ) │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 215a16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ (215ac4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ blx 162688 │ │ │ │ ldr r3, [pc, #56] @ (215ac8 ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #56] @ (215acc ) │ │ │ │ ldr r0, [pc, #60] @ (215ad0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -281790,23 +281790,23 @@ │ │ │ │ movs r3, r6 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #30 │ │ │ │ + asrs r0, r3, #30 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r0, #31 │ │ │ │ + asrs r6, r6, #30 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r6, #22 │ │ │ │ + lsls r0, r4, #22 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r6, r4, #28 │ │ │ │ + asrs r6, r2, #28 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r2, #29 │ │ │ │ + asrs r6, r0, #29 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00215ad4 : │ │ │ │ ldr r3, [pc, #8] @ (215ae0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -281889,15 +281889,15 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [r4, #0] │ │ │ │ movs r2, #16 │ │ │ │ str r2, [r3, #4] │ │ │ │ mov.w r2, #282 @ 0x11a │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #15 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -281909,15 +281909,15 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r6, #96] @ 0x60 │ │ │ │ movs r3, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #16] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r0, #25 │ │ │ │ + asrs r6, r6, #24 │ │ │ │ movs r4, r4 │ │ │ │ bls.n 215cbc │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 00215bcc : │ │ │ │ ldr r3, [pc, #24] @ (215be8 ) │ │ │ │ ldr r2, [pc, #28] @ (215bec ) │ │ │ │ @@ -281933,15 +281933,15 @@ │ │ │ │ bx r3 │ │ │ │ ldr r0, [r1, #92] @ 0x5c │ │ │ │ movs r3, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r1, #12] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r3, #23 │ │ │ │ + asrs r4, r1, #23 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00215bf8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -281950,22 +281950,22 @@ │ │ │ │ ldr r3, [pc, #32] @ (215c30 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #32] @ (215c34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w r0, [ip, #4] │ │ │ │ add.w r0, r3, #260 @ 0x104 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 418c38 │ │ │ │ + b.w 418c28 │ │ │ │ bhi.n 215c10 │ │ │ │ movs r3, r6 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r4, #22 │ │ │ │ + asrs r6, r2, #22 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00215c38 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -282097,15 +282097,15 @@ │ │ │ │ ldr r3, [pc, #268] @ (215e78 ) │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r2, [pc, #252] @ (215e7c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 215e50 │ │ │ │ cbz r6, 215dd8 │ │ │ │ ldr r3, [pc, #244] @ (215e80 ) │ │ │ │ @@ -282217,15 +282217,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 215d86 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (215e98 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 215d86 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ movs r3, r6 │ │ │ │ cmp r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -282237,15 +282237,15 @@ │ │ │ │ movs r3, r6 │ │ │ │ bvc.n 215ea8 │ │ │ │ movs r3, r6 │ │ │ │ asrs r4, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #16 │ │ │ │ + asrs r0, r7, #15 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00215e9c : │ │ │ │ ldr r3, [pc, #8] @ (215ea8 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r0, [r3, #288] @ 0x120 │ │ │ │ movs r3, #0 │ │ │ │ @@ -282282,25 +282282,25 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 215f56 │ │ │ │ mov r5, r3 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #192] @ (215fb4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #192] @ (215fb8 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #188] @ (215fbc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 1f6eb4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r4, #10 │ │ │ │ beq.n 215f7a │ │ │ │ cbz r0, 215f64 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ @@ -282314,15 +282314,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 215f3a │ │ │ │ cmp r4, #5 │ │ │ │ mov r1, r4 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ - bl 3dac3c │ │ │ │ + bl 3dac2c │ │ │ │ bl 1f7044 │ │ │ │ cbnz r0, 215f6a │ │ │ │ ldr r3, [pc, #124] @ (215fc0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #6 │ │ │ │ bne.n 215f94 │ │ │ │ @@ -282363,27 +282363,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r6, #40] @ 0x28 │ │ │ │ movs r3, r6 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #5 │ │ │ │ + lsls r4, r7, #4 │ │ │ │ movs r7, r5 │ │ │ │ - svc 124 @ 0x7c │ │ │ │ + svc 108 @ 0x6c │ │ │ │ movs r1, r4 │ │ │ │ - b.n 2159e4 │ │ │ │ + b.n 2159c4 │ │ │ │ movs r1, r4 │ │ │ │ bpl.n 215f40 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r6, r4, #2 │ │ │ │ + lsls r6, r2, #2 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r4, r3, #8 │ │ │ │ + asrs r4, r1, #8 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r7, #11 │ │ │ │ + asrs r4, r5, #11 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00215fd0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -282393,28 +282393,28 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.n 216000 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 3db1d8 │ │ │ │ + bl 3db1c8 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 3d9404 │ │ │ │ + b.w 3d93f4 │ │ │ │ ldr r0, [pc, #16] @ (216014 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 215fee │ │ │ │ nop │ │ │ │ ldr r4, [r6, #24] │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #11 │ │ │ │ + asrs r2, r6, #10 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00216018 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -282437,40 +282437,40 @@ │ │ │ │ cbz r0, 216066 │ │ │ │ ldr r3, [pc, #80] @ (2160a4 ) │ │ │ │ add r3, pc │ │ │ │ str.w r1, [r3, #296] @ 0x128 │ │ │ │ bl 1f7c90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 418c38 │ │ │ │ + b.w 418c28 │ │ │ │ ldr r0, [pc, #64] @ (2160a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [pc, #60] @ (2160ac ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r1, [r3, #288] @ 0x120 │ │ │ │ bl 1f7c90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 418c38 │ │ │ │ + b.w 418c28 │ │ │ │ ldr r3, [pc, #40] @ (2160b0 ) │ │ │ │ add r3, pc │ │ │ │ str.w r0, [r3, #288] @ 0x120 │ │ │ │ bl 1f7c90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 418c38 │ │ │ │ + b.w 418c28 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ movs r3, r6 │ │ │ │ movs r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r2, #68] @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r6, #9 │ │ │ │ + asrs r0, r4, #9 │ │ │ │ movs r4, r4 │ │ │ │ str r6, [r6, #64] @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002160b4 : │ │ │ │ @@ -282485,30 +282485,30 @@ │ │ │ │ beq.n 2160e2 │ │ │ │ ldr r3, [pc, #32] @ (2160f0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r3, #300] @ 0x12c │ │ │ │ bl 1f7c90 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 418c38 │ │ │ │ + b.w 418c28 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bmi.n 216168 │ │ │ │ movs r3, r6 │ │ │ │ str r0, [r3, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002160f4 : │ │ │ │ ldr r3, [pc, #12] @ (216104 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #304 @ 0x130 │ │ │ │ - b.w 40d218 │ │ │ │ + b.w 40d208 │ │ │ │ nop │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00216108 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -282544,26 +282544,26 @@ │ │ │ │ movs r0, #9 │ │ │ │ bl 2159d4 │ │ │ │ ldr r3, [pc, #108] @ (2161c4 ) │ │ │ │ add r3, pc │ │ │ │ str.w r4, [r3, #308] @ 0x134 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 418c38 │ │ │ │ + b.w 418c28 │ │ │ │ ldr r3, [pc, #96] @ (2161c8 ) │ │ │ │ mov.w r2, #736 @ 0x2e0 │ │ │ │ ldr.w ip, [pc, #92] @ 2161cc │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #92] @ (2161d0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -282577,34 +282577,34 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 21612a │ │ │ │ ldr r0, [pc, #44] @ (2161dc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 21612a │ │ │ │ ldr r2, [r7, #4] │ │ │ │ movs r3, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 21616c │ │ │ │ movs r3, r6 │ │ │ │ str r2, [r2, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - cdp2 0, 13, cr0, cr0, cr14, {1} │ │ │ │ - asrs r6, r5, #6 │ │ │ │ + cdp2 0, 12, cr0, cr0, cr14, {1} │ │ │ │ + asrs r6, r3, #6 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r0, #1 │ │ │ │ + asrs r2, r6, #32 │ │ │ │ movs r4, r4 │ │ │ │ cmp r5, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #5 │ │ │ │ + asrs r0, r0, #5 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002161e0 : │ │ │ │ ldr r2, [pc, #36] @ (216208 ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ lsl.w r0, r3, r0 │ │ │ │ @@ -282628,15 +282628,15 @@ │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 00216210 : │ │ │ │ ldr r3, [pc, #12] @ (216220 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #312 @ 0x138 │ │ │ │ - b.w 40d218 │ │ │ │ + b.w 40d208 │ │ │ │ nop │ │ │ │ str r4, [r2, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00216224 : │ │ │ │ ldr r3, [pc, #12] @ (216234 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -282667,15 +282667,15 @@ │ │ │ │ movs r0, #4 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r2, ip] │ │ │ │ str.w r0, [r3, #288] @ 0x120 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r3, #292] @ 0x124 │ │ │ │ str r1, [r2, #0] │ │ │ │ - b.w 418c38 │ │ │ │ + b.w 418c28 │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ str r6, [r0, #116] @ 0x74 │ │ │ │ movs r3, r6 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -282698,42 +282698,42 @@ │ │ │ │ add r3, pc │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ str.w r4, [r3, #288] @ 0x120 │ │ │ │ it eq │ │ │ │ strbeq.w r2, [r3, #292] @ 0x124 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 418c38 │ │ │ │ + b.w 418c28 │ │ │ │ ldr r3, [pc, #44] @ (2162e8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 216298 │ │ │ │ ldr r3, [pc, #36] @ (2162ec ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 216298 │ │ │ │ ldr r0, [pc, #32] @ (2162f0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 216298 │ │ │ │ nop │ │ │ │ str r0, [r1, #112] @ 0x70 │ │ │ │ movs r3, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r0, #32] │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #2 │ │ │ │ + asrs r6, r6, #1 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002162f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -282761,33 +282761,33 @@ │ │ │ │ cbz r3, 216398 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 216360 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 21636a │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 3db08c │ │ │ │ + bl 3db07c │ │ │ │ cbz r4, 216382 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbnz r3, 2163a8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bmi.w 216488 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3d9404 │ │ │ │ + b.w 3d93f4 │ │ │ │ ldr r3, [pc, #404] @ (2164f8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 216398 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 3db08c │ │ │ │ + bl 3db07c │ │ │ │ movs r0, #14 │ │ │ │ bl 1f7cb8 │ │ │ │ movs r0, #8 │ │ │ │ bl 21627c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 216348 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -282796,15 +282796,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3db08c │ │ │ │ + bl 3db07c │ │ │ │ movs r0, #14 │ │ │ │ bl 1f7cb8 │ │ │ │ b.n 216346 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 21644a │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 216354 │ │ │ │ @@ -282862,52 +282862,52 @@ │ │ │ │ cmpeq.w r2, #4294967295 @ 0xffffffff │ │ │ │ beq.n 216354 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 216354 │ │ │ │ ldr r0, [pc, #188] @ (216500 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 216354 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 216354 │ │ │ │ ldr r3, [pc, #176] @ (216504 ) │ │ │ │ ldr r1, [r4, #32] │ │ │ │ ldr r6, [r4, #8] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ vldr d7, [r4, #24] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (216508 ) │ │ │ │ mov r1, r6 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ vldr d7, [r4, #16] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 216354 │ │ │ │ ldr r0, [pc, #140] @ (21650c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 21631a │ │ │ │ ldrd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldrd r2, r3, [r4, #32] │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [r4, #24] │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ strd r2, r3, [sp] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ (216510 ) │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 216354 │ │ │ │ movs r0, #1 │ │ │ │ blx 162c0c │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ strb r3, [r0, #0] │ │ │ │ b.n 21641e │ │ │ │ @@ -282915,15 +282915,15 @@ │ │ │ │ blx 162a18 │ │ │ │ mov r9, r0 │ │ │ │ b.n 21641e │ │ │ │ ldr r0, [pc, #68] @ (216514 ) │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 216424 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 216412 │ │ │ │ strb.w r8, [r9] │ │ │ │ b.n 21641e │ │ │ │ ldrh r4, [r0, #18] │ │ │ │ movs r3, r6 │ │ │ │ @@ -282931,35 +282931,35 @@ │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #32 │ │ │ │ + lsrs r0, r7, #31 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r0, #32 │ │ │ │ + lsrs r2, r6, #31 │ │ │ │ movs r4, r4 │ │ │ │ cmp r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #29 │ │ │ │ + lsrs r2, r1, #29 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r0, #28 │ │ │ │ + lsrs r0, r6, #27 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r4, #27 │ │ │ │ + lsrs r2, r2, #27 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r5, #28 │ │ │ │ + lsrs r0, r3, #28 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00216518 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 3db324 │ │ │ │ + bl 3db314 │ │ │ │ movs r0, #6 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 21627c │ │ │ │ │ │ │ │ 00216534 : │ │ │ │ ldr r3, [pc, #8] @ (216540 ) │ │ │ │ add r3, pc │ │ │ │ @@ -282980,69 +282980,69 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 216570 │ │ │ │ ldr r3, [pc, #56] @ (216598 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r3, #332] @ 0x14c │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 418c38 │ │ │ │ + b.w 418c28 │ │ │ │ ldr r3, [pc, #40] @ (21659c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 21655e │ │ │ │ ldr r3, [pc, #36] @ (2165a0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 21655e │ │ │ │ ldr r0, [pc, #28] @ (2165a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 21655e │ │ │ │ nop │ │ │ │ str r2, [r0, #68] @ 0x44 │ │ │ │ movs r3, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r0, r5] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #27 │ │ │ │ + lsrs r6, r5, #27 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002165a8 : │ │ │ │ ldr r3, [pc, #12] @ (2165b8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #336 @ 0x150 │ │ │ │ - b.w 40d218 │ │ │ │ + b.w 40d208 │ │ │ │ nop │ │ │ │ ldrsh r4, [r7, r3] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002165bc : │ │ │ │ ldr r3, [pc, #12] @ (2165cc ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #340 @ 0x154 │ │ │ │ - b.w 40d218 │ │ │ │ + b.w 40d208 │ │ │ │ nop │ │ │ │ ldrsh r0, [r5, r3] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002165d0 : │ │ │ │ ldr r3, [pc, #12] @ (2165e0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r3, #344] @ 0x158 │ │ │ │ - b.w 418c38 │ │ │ │ + b.w 418c28 │ │ │ │ nop │ │ │ │ ldrsh r4, [r2, r3] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002165e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -283088,28 +283088,28 @@ │ │ │ │ ldr.w r1, [r5, #320] @ 0x140 │ │ │ │ cbz r1, 21667c │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 216852 │ │ │ │ ldr r0, [pc, #548] @ (216894 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [pc, #544] @ (216898 ) │ │ │ │ add r3, pc │ │ │ │ str.w r6, [r3, #320] @ 0x140 │ │ │ │ cmp r4, #5 │ │ │ │ mov r1, r4 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 3daa90 │ │ │ │ + bl 3daa80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w r0, sl, #340 @ 0x154 │ │ │ │ - bl 40d250 │ │ │ │ + bl 40d240 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2166d2 │ │ │ │ ldr.w r0, [sl, #328] @ 0x148 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 216838 │ │ │ │ ldr r2, [pc, #496] @ (21689c ) │ │ │ │ @@ -283161,19 +283161,19 @@ │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ mov r1, fp │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #282 @ 0x11a │ │ │ │ mov.w ip, #16 │ │ │ │ ldr r4, [r3, #4] │ │ │ │ str.w ip, [r3, #4] │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ cmp r4, #15 │ │ │ │ bls.n 216790 │ │ │ │ movs r0, #0 │ │ │ │ - bl 418e4c │ │ │ │ + bl 418e3c │ │ │ │ ldr.w r3, [r5, #344] @ 0x158 │ │ │ │ str.w r6, [r5, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 216634 │ │ │ │ movs r0, #0 │ │ │ │ bl 1f7cb8 │ │ │ │ ldr.w r3, [r5, #300] @ 0x12c │ │ │ │ @@ -283183,56 +283183,56 @@ │ │ │ │ bl 25e4e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21663e │ │ │ │ str.w r6, [r5, #300] @ 0x12c │ │ │ │ bl 1f7848 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #304 @ 0x130 │ │ │ │ - bl 40d250 │ │ │ │ + bl 40d240 │ │ │ │ movs r0, #12 │ │ │ │ bl 2159d4 │ │ │ │ - bl 3dae40 │ │ │ │ + bl 3dae30 │ │ │ │ b.n 21663e │ │ │ │ mov r0, r4 │ │ │ │ bl 1f7cb8 │ │ │ │ b.n 216742 │ │ │ │ - bl 3dabe4 │ │ │ │ + bl 3dabd4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #336 @ 0x150 │ │ │ │ - bl 40d250 │ │ │ │ + bl 40d240 │ │ │ │ b.n 216704 │ │ │ │ bl 1f7848 │ │ │ │ ldr r3, [pc, #268] @ (2168bc ) │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2167da │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #260] @ (2168c0 ) │ │ │ │ ldr r2, [pc, #260] @ (2168c4 ) │ │ │ │ ldr r1, [pc, #264] @ (2168c8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ cbz r0, 2167da │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ cbz r3, 2167da │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r4, [pc, #240] @ (2168cc ) │ │ │ │ add r4, pc │ │ │ │ add.w r1, r4, #308 @ 0x134 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ - bl 40d250 │ │ │ │ + bl 40d240 │ │ │ │ str.w r6, [r4, #308] @ 0x134 │ │ │ │ bl 1f79d8 │ │ │ │ - bl 3daef0 │ │ │ │ + bl 3daee0 │ │ │ │ b.n 2166f4 │ │ │ │ movs r0, #2 │ │ │ │ bl 25e4e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2166e8 │ │ │ │ str.w r6, [fp, #296] @ 0x128 │ │ │ │ bl 1f7848 │ │ │ │ @@ -283257,22 +283257,22 @@ │ │ │ │ ldr r3, [pc, #148] @ (2168d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ sub.w r0, r0, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 2166a8 │ │ │ │ - bl 405764 │ │ │ │ + bl 405754 │ │ │ │ mov fp, r0 │ │ │ │ ldrd r1, r2, [r5, #320] @ 0x140 │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 216870 │ │ │ │ ldr r0, [pc, #116] @ (2168d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mov r0, fp │ │ │ │ blx 16087c │ │ │ │ b.n 216674 │ │ │ │ ldr r3, [pc, #104] @ (2168dc ) │ │ │ │ add r3, pc │ │ │ │ b.n 216860 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ @@ -283285,15 +283285,15 @@ │ │ │ │ movs r3, r6 │ │ │ │ ldrsh r6, [r3, r2] │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r1, r2] │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r2, r1, #25 │ │ │ │ + lsrs r2, r7, #24 │ │ │ │ movs r4, r4 │ │ │ │ ldrsh r2, [r6, r0] │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r5, #44] @ 0x2c │ │ │ │ movs r3, r6 │ │ │ │ ldrb r4, [r1, r7] │ │ │ │ movs r6, r7 │ │ │ │ @@ -283301,47 +283301,47 @@ │ │ │ │ movs r6, r7 │ │ │ │ ldrb r2, [r6, r6] │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r2, r6] │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r4, #10 │ │ │ │ + lsrs r4, r2, #10 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strb.w r0, [r4, #46] @ 0x2e │ │ │ │ - bvs.n 216838 │ │ │ │ + ldr??.w r0, [r4, lr, lsl #2] │ │ │ │ + bvs.n 216818 │ │ │ │ movs r1, r4 │ │ │ │ - bgt.n 216964 │ │ │ │ + bgt.n 216944 │ │ │ │ movs r1, r4 │ │ │ │ ldrb r4, [r1, r3] │ │ │ │ movs r6, r7 │ │ │ │ ldmia r4!, {r3, r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ lsrs r0, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #17 │ │ │ │ + lsrs r2, r4, #17 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r6, #16 │ │ │ │ + lsrs r2, r4, #16 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002168e0 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2168ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 40d218 │ │ │ │ + b.w 40d208 │ │ │ │ nop │ │ │ │ ldrh r4, [r0, r7] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002168f0 : │ │ │ │ - b.w 40d230 │ │ │ │ + b.w 40d220 │ │ │ │ │ │ │ │ 002168f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #220] @ (2169e0 ) │ │ │ │ @@ -283352,30 +283352,30 @@ │ │ │ │ ldr r4, [pc, #216] @ (2169e8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f2e5c │ │ │ │ + bl 2f2e4c │ │ │ │ movs r0, #4 │ │ │ │ - bl 407c10 │ │ │ │ + bl 407c00 │ │ │ │ bl 167a40 │ │ │ │ bl 1f7218 │ │ │ │ ldr r0, [pc, #188] @ (2169ec ) │ │ │ │ movw r1, #937 @ 0x3a9 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ ldr r0, [pc, #180] @ (2169f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 433d68 │ │ │ │ + bl 433d58 │ │ │ │ movs r0, #3 │ │ │ │ - bl 407c10 │ │ │ │ + bl 407c00 │ │ │ │ mov r0, r5 │ │ │ │ - bl 407c10 │ │ │ │ + bl 407c00 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, r4, #4 │ │ │ │ blx 162294 │ │ │ │ ldr r2, [pc, #152] @ (2169f4 ) │ │ │ │ movs r1, #6 │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -283385,25 +283385,25 @@ │ │ │ │ add.w r3, r4, r1, lsl #4 │ │ │ │ ldr.w r1, [r2, #8]! │ │ │ │ add r3, r0 │ │ │ │ cmp r1, #16 │ │ │ │ strb.w ip, [r3, #4] │ │ │ │ bne.n 216966 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 405e7c │ │ │ │ - bl 2b6be8 │ │ │ │ + bl 405e6c │ │ │ │ + bl 2b6bd8 │ │ │ │ bl 233d64 │ │ │ │ - bl 386280 │ │ │ │ + bl 386270 │ │ │ │ mov r0, sp │ │ │ │ - bl 427520 │ │ │ │ + bl 427510 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2169cc │ │ │ │ - bl 2f273c │ │ │ │ - bl 2f7f10 │ │ │ │ - bl 40120c │ │ │ │ + bl 2f272c │ │ │ │ + bl 2f7f00 │ │ │ │ + bl 4011fc │ │ │ │ ldr r2, [pc, #80] @ (2169f8 ) │ │ │ │ ldr r3, [pc, #60] @ (2169e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -283416,53 +283416,53 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #44] @ (2169fc ) │ │ │ │ ldr r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 40bb28 │ │ │ │ + bl 40bb18 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ str r6, [r1, #8] │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r3, r6] │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r0, r1, #2 │ │ │ │ + lsrs r0, r7, #1 │ │ │ │ movs r4, r4 │ │ │ │ @ instruction: 0xefb9ffff │ │ │ │ - @ instruction: 0xf6e2002e │ │ │ │ + @ instruction: 0xf6d2002e │ │ │ │ ldrsh r0, [r6, r7] │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r0, r6, #12 │ │ │ │ + lsrs r0, r4, #12 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00216a00 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1ba544 │ │ │ │ bl 22b538 │ │ │ │ - bl 2e96e0 │ │ │ │ + bl 2e96d0 │ │ │ │ bl 1f79d0 │ │ │ │ bl 25dfd0 │ │ │ │ - bl 31f378 │ │ │ │ - bl 303180 │ │ │ │ - bl 2f6e64 │ │ │ │ + bl 31f368 │ │ │ │ + bl 303170 │ │ │ │ + bl 2f6e54 │ │ │ │ bl 217078 │ │ │ │ bl 2506a4 │ │ │ │ bl 1e0b54 │ │ │ │ - bl 3860dc │ │ │ │ - bl 383384 │ │ │ │ + bl 3860cc │ │ │ │ + bl 383374 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 2c83c8 │ │ │ │ + b.w 2c83b8 │ │ │ │ nop │ │ │ │ │ │ │ │ 00216a4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -283488,15 +283488,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 216b40 │ │ │ │ ldr r1, [pc, #272] @ (216ba0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [pc, #272] @ 216ba4 │ │ │ │ mov r5, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [pc, #264] @ (216ba8 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w fp, [r8, r3] │ │ │ │ ldr r3, [pc, #260] @ (216bac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #256] @ (216bb0 ) │ │ │ │ @@ -283512,41 +283512,41 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 216ad4 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #240] @ (216bbc ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #232] @ (216bc0 ) │ │ │ │ mov r0, r6 │ │ │ │ adds r7, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cbz r5, 216b3e │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr.w sl, [r4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r2, sl │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 216ac2 │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cbz r3, 216b76 │ │ │ │ @@ -283556,19 +283556,19 @@ │ │ │ │ cbz r1, 216b70 │ │ │ │ ldr r0, [pc, #156] @ (216bc8 ) │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #148] @ (216bcc ) │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 216ad4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3eb154 │ │ │ │ + bl 3eb144 │ │ │ │ ldr r2, [pc, #136] @ (216bd0 ) │ │ │ │ ldr r3, [pc, #76] @ (216b98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -283587,53 +283587,53 @@ │ │ │ │ b.n 216b2e │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ b.n 216b26 │ │ │ │ ldr r1, [pc, #84] @ (216bd4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ b.n 216b46 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r4, [r6, r4] │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r5, r4] │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r2, r7, #10 │ │ │ │ + lsrs r2, r5, #10 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r6, #10 │ │ │ │ movs r4, r4 │ │ │ │ subs r0, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #46] @ 0x2e │ │ │ │ + strh r6, [r7, #44] @ 0x2c │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r4, r7, #10 │ │ │ │ + lsrs r4, r5, #10 │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r0, #46] @ 0x2e │ │ │ │ + strh r4, [r6, #44] @ 0x2c │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r6, #10 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r7, #106 @ 0x6a │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r0, r7, #7 │ │ │ │ + lsrs r0, r5, #7 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r7, #7 │ │ │ │ + lsrs r0, r5, #7 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r1, #9 │ │ │ │ + lsrs r6, r7, #8 │ │ │ │ movs r4, r4 │ │ │ │ ldrsh r6, [r1, r1] │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r4, r6, #6 │ │ │ │ + lsrs r4, r4, #6 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00216bd8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -283699,23 +283699,23 @@ │ │ │ │ bl 29cd60 │ │ │ │ b.n 216c40 │ │ │ │ add.w r3, r0, #24 │ │ │ │ str.w r3, [r5, #648] @ 0x288 │ │ │ │ b.n 216c68 │ │ │ │ ldr r0, [pc, #20] @ (216c9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 216c4a │ │ │ │ nop │ │ │ │ ldrb r6, [r5, r6] │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #4 │ │ │ │ + lsrs r6, r0, #4 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00216ca0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -283832,57 +283832,57 @@ │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #100] @ (216e30 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ (216e34 ) │ │ │ │ add r0, pc │ │ │ │ blx 1605ec │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3e24 │ │ │ │ + bl 2c3e14 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ ldr r1, [pc, #68] @ (216e38 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2c39bc │ │ │ │ + bl 2c39ac │ │ │ │ cbz r0, 216e18 │ │ │ │ ldr.w ip, [pc, #56] @ 216e3c │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #56] @ (216e40 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ ldrh r2, [r1, r7] │ │ │ │ movs r3, r6 │ │ │ │ adds r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #31 │ │ │ │ - movs r4, r4 │ │ │ │ lsls r6, r3, #31 │ │ │ │ movs r4, r4 │ │ │ │ - adcs.w r0, lr, #11403264 @ 0xae0000 │ │ │ │ - lsls r2, r2, #31 │ │ │ │ + lsls r6, r1, #31 │ │ │ │ + movs r4, r4 │ │ │ │ + adc.w r0, lr, #11403264 @ 0xae0000 │ │ │ │ + lsls r2, r0, #31 │ │ │ │ movs r4, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #112] @ (216ec4 ) │ │ │ │ movs r0, #0 │ │ │ │ @@ -283891,26 +283891,26 @@ │ │ │ │ bl 216db8 │ │ │ │ cbz r0, 216eaa │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ ldr r0, [pc, #96] @ (216ec8 ) │ │ │ │ ldr r6, [pc, #100] @ (216ecc ) │ │ │ │ add r0, pc │ │ │ │ - bl 40bdac │ │ │ │ + bl 40bd9c │ │ │ │ ldr r3, [pc, #96] @ (216ed0 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 40bdac │ │ │ │ + bl 40bd9c │ │ │ │ movs r0, #1 │ │ │ │ cbnz r5, 216e98 │ │ │ │ bl 216db8 │ │ │ │ movs r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 216e76 │ │ │ │ @@ -283926,24 +283926,24 @@ │ │ │ │ bl 216db8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 216e64 │ │ │ │ ldr r0, [pc, #24] @ (216ed4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 40bdac │ │ │ │ + b.w 40bd9c │ │ │ │ ldrh r2, [r0, r5] │ │ │ │ movs r3, r6 │ │ │ │ - lsls r0, r3, #30 │ │ │ │ + lsls r0, r1, #30 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r7, #30 │ │ │ │ + lsls r0, r5, #30 │ │ │ │ movs r4, r4 │ │ │ │ adds r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #29 │ │ │ │ + lsls r6, r4, #29 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #276] @ (216ffc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -283960,15 +283960,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 216f3a │ │ │ │ ldr r0, [pc, #256] @ (21700c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #248] @ (217010 ) │ │ │ │ ldr r3, [pc, #240] @ (217008 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -283981,44 +283981,44 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 40ea08 │ │ │ │ + bl 40e9f8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 216fd4 │ │ │ │ ldr r1, [pc, #196] @ (217014 ) │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 216fe2 │ │ │ │ ldr r2, [pc, #180] @ (217018 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 3f6168 │ │ │ │ + bl 3f6158 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 216fbe │ │ │ │ bl 216db8 │ │ │ │ cbz r0, 216fbe │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ add r2, sp, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 40ef90 │ │ │ │ + bl 40ef80 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 216ff0 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -284040,60 +284040,60 @@ │ │ │ │ b.n 216f14 │ │ │ │ ldr r2, [pc, #96] @ (217020 ) │ │ │ │ ldr r1, [pc, #96] @ (217024 ) │ │ │ │ ldr r0, [pc, #100] @ (217028 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ bl 216e44 │ │ │ │ b.n 216f12 │ │ │ │ ldr r1, [pc, #84] @ (21702c ) │ │ │ │ ldr r0, [pc, #88] @ (217030 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 216f12 │ │ │ │ ldr r0, [pc, #80] @ (217034 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ bl 216e44 │ │ │ │ b.n 216f12 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 216f12 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldrh r2, [r5, r2] │ │ │ │ movs r3, r6 │ │ │ │ ldrsb r6, [r1, r4] │ │ │ │ movs r6, r7 │ │ │ │ ldrh r6, [r3, r2] │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #29 │ │ │ │ + lsls r4, r7, #28 │ │ │ │ movs r4, r4 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ movs r3, r6 │ │ │ │ - stmia r7!, {r1, r2, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r7} │ │ │ │ movs r4, r4 │ │ │ │ adds r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r1, r1] │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r6, #26 │ │ │ │ + lsls r0, r4, #26 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r7!, {r1, r4, r5} │ │ │ │ + stmia r7!, {r1, r5} │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, r6, r6 │ │ │ │ + subs r0, r4, r6 │ │ │ │ movs r2, r4 │ │ │ │ - add r3, sp, #960 @ 0x3c0 │ │ │ │ + add r3, sp, #896 @ 0x380 │ │ │ │ movs r6, r4 │ │ │ │ - adc.w r0, r2, #10551296 @ 0xa10000 │ │ │ │ - @ instruction: 0xf5380021 │ │ │ │ + @ instruction: 0xf5320021 │ │ │ │ + @ instruction: 0xf5280021 │ │ │ │ │ │ │ │ 00217038 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -284132,27 +284132,27 @@ │ │ │ │ ldrd r4, r3, [r0, #36] @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 2170b0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [r3, #0] │ │ │ │ strd r5, r5, [r0, #36] @ 0x24 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r4, #36] @ 0x24 │ │ │ │ cbz r2, 2170b2 │ │ │ │ mov r4, r2 │ │ │ │ b.n 217096 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ strd r2, r2, [r4, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 2c436c │ │ │ │ + b.w 2c435c │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ strb r4, [r7, r5] │ │ │ │ movs r6, r7 │ │ │ │ @@ -284160,32 +284160,32 @@ │ │ │ │ 002170d4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ (217110 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [pc, #40] @ (217114 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ negs r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7d0 │ │ │ │ + @ instruction: 0xb7c0 │ │ │ │ movs r3, r4 │ │ │ │ stc2l 15, cr15, [r7, #1020]! @ 0x3fc │ │ │ │ │ │ │ │ 00217118 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -284207,26 +284207,26 @@ │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 217136 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ negs r0, r0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 217564 │ │ │ │ + b.n 217544 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00217178 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -284356,15 +284356,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2c4100 │ │ │ │ + bl 2c40f0 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 217322 │ │ │ │ ldr r6, [pc, #124] @ (217338 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r8, [pc, #124] @ 21733c │ │ │ │ add r5, sp, #8 │ │ │ │ @@ -284372,15 +284372,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #20 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov sl, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 16056c │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr.w r3, [sl, #52] @ 0x34 │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ @@ -284411,18 +284411,18 @@ │ │ │ │ b.n 2172f2 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r4, [r7, r3] │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #15 │ │ │ │ + lsls r6, r2, #15 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xf0a4002e │ │ │ │ - lsls r2, r1, #15 │ │ │ │ + eors.w r0, r4, #46 @ 0x2e │ │ │ │ + lsls r2, r7, #14 │ │ │ │ movs r4, r4 │ │ │ │ ldrsb r4, [r3, r2] │ │ │ │ movs r3, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -284443,15 +284443,15 @@ │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #14 │ │ │ │ bne.n 217364 │ │ │ │ ldr r0, [pc, #8] @ (21738c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 40ce18 │ │ │ │ + b.w 40ce08 │ │ │ │ stmia r1!, {r1, r4, r7} │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 00217390 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -284466,15 +284466,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 40e1dc │ │ │ │ + bl 40e1cc │ │ │ │ cbnz r0, 2173f0 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #772] @ (2176cc ) │ │ │ │ ldr r3, [pc, #760] @ (2176c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -284488,15 +284488,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #732] @ (2176d0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 21741c │ │ │ │ ldr r1, [pc, #724] @ (2176d4 ) │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 217516 │ │ │ │ @@ -284506,15 +284506,15 @@ │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 217686 │ │ │ │ movs r5, #3 │ │ │ │ ldr r1, [pc, #700] @ (2176dc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 217458 │ │ │ │ ldr r1, [pc, #688] @ (2176e0 ) │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21751a │ │ │ │ @@ -284529,27 +284529,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2176a0 │ │ │ │ ldr r1, [pc, #656] @ (2176ec ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 217476 │ │ │ │ ldr r1, [pc, #648] @ (2176f0 ) │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 217520 │ │ │ │ orr.w r5, r5, #8 │ │ │ │ ldr r1, [pc, #636] @ (2176f4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 217494 │ │ │ │ ldr r1, [pc, #624] @ (2176f8 ) │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 217548 │ │ │ │ @@ -284619,15 +284619,15 @@ │ │ │ │ ldr r3, [pc, #472] @ (21770c ) │ │ │ │ ldr r1, [pc, #472] @ (217710 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2175b6 │ │ │ │ ldr r1, [pc, #456] @ (217714 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 217494 │ │ │ │ @@ -284636,15 +284636,15 @@ │ │ │ │ ldr r3, [pc, #448] @ (21771c ) │ │ │ │ ldr r1, [pc, #448] @ (217720 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #423 @ 0x1a7 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2175b6 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #2 │ │ │ │ movw r0, #383 @ 0x17f │ │ │ │ mov.w ip, #2147483648 @ 0x80000000 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ @@ -284661,15 +284661,15 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #396] @ (21772c ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #345 @ 0x159 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov r0, r7 │ │ │ │ blx 161e08 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2173c6 │ │ │ │ ldr r3, [pc, #368] @ (217730 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #368] @ (217734 ) │ │ │ │ @@ -284678,30 +284678,30 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ negs r2, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #322 @ 0x142 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov r0, r7 │ │ │ │ blx 161e08 │ │ │ │ asrs r0, r4, #31 │ │ │ │ b.n 2173c6 │ │ │ │ ldr r3, [pc, #340] @ (21773c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #340] @ (217740 ) │ │ │ │ ldr r1, [pc, #344] @ (217744 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #311 @ 0x137 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r7 │ │ │ │ blx 161e08 │ │ │ │ b.n 2175b6 │ │ │ │ mov r0, r7 │ │ │ │ blx 160754 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 217660 │ │ │ │ @@ -284718,176 +284718,175 @@ │ │ │ │ ldr r3, [pc, #288] @ (21774c ) │ │ │ │ ldr r1, [pc, #288] @ (217750 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2175b6 │ │ │ │ ldr r3, [pc, #272] @ (217754 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (217758 ) │ │ │ │ ldr r1, [pc, #276] @ (21775c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ negs r2, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #330 @ 0x14a │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 2175da │ │ │ │ ldr r1, [pc, #252] @ (217760 ) │ │ │ │ negs r2, r0 │ │ │ │ ldr r3, [pc, #252] @ (217764 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #248] @ (217768 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov r0, r7 │ │ │ │ blx 161e08 │ │ │ │ b.n 2175b6 │ │ │ │ ldr r4, [pc, #228] @ (21776c ) │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ ldr r3, [pc, #224] @ (217770 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #224] @ (217774 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2175b6 │ │ │ │ ldr r2, [pc, #212] @ (217778 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #212] @ (21777c ) │ │ │ │ ldr r1, [pc, #216] @ (217780 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #399 @ 0x18f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2175b6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r6, r7] │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #10 │ │ │ │ + asrs r0, r5, #10 │ │ │ │ movs r1, r5 │ │ │ │ strb r6, [r1, r7] │ │ │ │ movs r3, r6 │ │ │ │ - lsls r4, r6, #10 │ │ │ │ + lsls r4, r4, #10 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r3, r5, r7} │ │ │ │ + stmia r3!, {r3, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r1, #11 │ │ │ │ + lsls r2, r7, #10 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r3!, {r1, r3, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - lsls r4, r0, #11 │ │ │ │ + lsls r4, r6, #10 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r3!, {r4, r7} │ │ │ │ + stmia r3!, {r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r3, r6} │ │ │ │ + stmia r1!, {r3, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r4, r6} │ │ │ │ + stmia r3!, {r6} │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r7, #11 │ │ │ │ + lsls r2, r5, #11 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r3!, {r1, r4, r5} │ │ │ │ + stmia r3!, {r1, r5} │ │ │ │ movs r0, r5 │ │ │ │ str r6, [r4, #12] │ │ │ │ movs r2, r6 │ │ │ │ stmia r0!, {r6} │ │ │ │ movs r3, r6 │ │ │ │ - stmia r2!, {r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r3, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r4, #8 │ │ │ │ + lsls r2, r2, #8 │ │ │ │ movs r4, r4 │ │ │ │ - cdp 0, 5, cr0, cr4, cr14, {1} │ │ │ │ - lsls r0, r7, #5 │ │ │ │ + cdp 0, 4, cr0, cr4, cr14, {1} │ │ │ │ + lsls r0, r5, #5 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r2!, {r4, r7} │ │ │ │ + stmia r2!, {r7} │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r4, #8 │ │ │ │ - movs r4, r4 │ │ │ │ - cdp 0, 2, cr0, cr12, cr14, {1} │ │ │ │ - lsls r0, r2, #5 │ │ │ │ + lsls r6, r2, #8 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r2, #10 │ │ │ │ + cdp 0, 1, cr0, cr12, cr14, {1} │ │ │ │ + lsls r0, r0, #5 │ │ │ │ movs r4, r4 │ │ │ │ - stcl 0, cr0, [ip, #184]! @ 0xb8 │ │ │ │ - lsls r6, r1, #4 │ │ │ │ + lsls r2, r0, #10 │ │ │ │ movs r4, r4 │ │ │ │ - stcl 0, cr0, [r8, #184] @ 0xb8 │ │ │ │ - lsls r6, r1, #8 │ │ │ │ + ldcl 0, cr0, [ip, #184] @ 0xb8 │ │ │ │ + lsls r6, r7, #3 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r5, #3 │ │ │ │ + ldc 0, cr0, [r8, #184]! @ 0xb8 │ │ │ │ + lsls r6, r7, #7 │ │ │ │ movs r4, r4 │ │ │ │ - stc 0, cr0, [r0, #184]! @ 0xb8 │ │ │ │ - lsls r6, r7, #6 │ │ │ │ + lsls r0, r3, #3 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r0, #3 │ │ │ │ + ldc 0, cr0, [r0, #184] @ 0xb8 │ │ │ │ + lsls r6, r5, #6 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r3, #3 │ │ │ │ + lsls r0, r6, #2 │ │ │ │ movs r4, r4 │ │ │ │ - ldcl 0, cr0, [ip, #-184] @ 0xffffff48 │ │ │ │ - lsls r0, r0, #2 │ │ │ │ + lsls r6, r1, #3 │ │ │ │ movs r4, r4 │ │ │ │ - stcl 0, cr0, [r4, #-184] @ 0xffffff48 │ │ │ │ - lsls r2, r6, #6 │ │ │ │ + stcl 0, cr0, [ip, #-184] @ 0xffffff48 │ │ │ │ + lsls r0, r6, #1 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r4, #1 │ │ │ │ + ldc 0, cr0, [r4, #-184]! @ 0xffffff48 │ │ │ │ + lsls r2, r4, #6 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r5, #7 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ movs r4, r4 │ │ │ │ - ldc 0, cr0, [lr, #-184] @ 0xffffff48 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ + lsls r4, r3, #7 │ │ │ │ movs r4, r4 │ │ │ │ - movs r2, r7 │ │ │ │ + stc 0, cr0, [lr, #-184] @ 0xffffff48 │ │ │ │ + movs r0, r6 │ │ │ │ movs r4, r4 │ │ │ │ - ldcl 0, cr0, [r8], #184 @ 0xb8 │ │ │ │ - movs r4, r3 │ │ │ │ + movs r2, r5 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r1, #2 │ │ │ │ + stcl 0, cr0, [r8], #184 @ 0xb8 │ │ │ │ + movs r4, r1 │ │ │ │ movs r4, r4 │ │ │ │ - stcl 0, cr0, [r2], #184 @ 0xb8 │ │ │ │ - movs r6, r0 │ │ │ │ + lsls r0, r7, #1 │ │ │ │ movs r4, r4 │ │ │ │ + ldcl 0, cr0, [r2], {46} @ 0x2e │ │ │ │ + vaddl.u q8, d6, d19 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 162670 │ │ │ │ ldr r1, [pc, #20] @ (2177b0 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #20] @ (2177b4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ - cdp 0, 4, cr0, cr10, cr14, {1} │ │ │ │ - lsls r0, r4, #3 │ │ │ │ + cdp 0, 3, cr0, cr10, cr14, {1} │ │ │ │ + lsls r0, r2, #3 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002177b8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -284934,35 +284933,35 @@ │ │ │ │ blx 162670 │ │ │ │ ldr r1, [pc, #52] @ (217868 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ (21786c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ blx 162670 │ │ │ │ ldr r3, [pc, #36] @ (217870 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #36] @ (217874 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #24 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ nop │ │ │ │ - ldrb r0, [r2, #2] │ │ │ │ + ldrb r0, [r0, #2] │ │ │ │ movs r5, r4 │ │ │ │ - ldc 0, cr0, [r6, #184]! @ 0xb8 │ │ │ │ - lsls r0, r4, #2 │ │ │ │ + stc 0, cr0, [r6, #184]! @ 0xb8 │ │ │ │ + lsls r0, r2, #2 │ │ │ │ movs r4, r4 │ │ │ │ - ldc 0, cr0, [ip, #184] @ 0xb8 │ │ │ │ - lsls r6, r2, #1 │ │ │ │ + stc 0, cr0, [ip, #184] @ 0xb8 │ │ │ │ + lsls r6, r0, #1 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00217878 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -285004,15 +285003,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (217948 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -285023,39 +285022,39 @@ │ │ │ │ blx 162670 │ │ │ │ ldr r1, [pc, #56] @ (21794c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #56] @ (217950 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2178f4 │ │ │ │ ldr r0, [pc, #44] @ (217954 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2178f4 │ │ │ │ ldr r0, [pc, #36] @ (217958 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2178f2 │ │ │ │ ldr r0, [pc, #28] @ (21795c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2178f4 │ │ │ │ - movs r4, r6 │ │ │ │ movs r4, r4 │ │ │ │ - ldcl 0, cr0, [r4], {46} @ 0x2e │ │ │ │ - vaddl.u8 q0, d14, d19 │ │ │ │ - movs r4, r3 │ │ │ │ movs r4, r4 │ │ │ │ - vaddl.u8 q8, d0, d19 │ │ │ │ - movs r4, r5 │ │ │ │ + stcl 0, cr0, [r4], {46} @ 0x2e │ │ │ │ + vhadd.u d16, d14, d19 │ │ │ │ + movs r4, r1 │ │ │ │ + movs r4, r4 │ │ │ │ + vrev64.8 d0, d19 │ │ │ │ + movs r4, r3 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00217960 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -285184,15 +285183,15 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r3, sl, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #279 @ 0x117 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 217ac4 │ │ │ │ mov r4, r8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 16087c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ @@ -285224,31 +285223,31 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r3, sl, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #279 @ 0x117 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 217ac4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, r4 │ │ │ │ + movs r2, r2 │ │ │ │ movs r4, r4 │ │ │ │ str r6, [r2, r0] │ │ │ │ movs r3, r6 │ │ │ │ ldr r7, [pc, #232] @ (217c10 ) │ │ │ │ movs r3, r6 │ │ │ │ - adcs.w r0, r6, lr, asr #32 │ │ │ │ - vhadd.u8 d0, d6, d19 │ │ │ │ - vhadd.u16 d0, d12, d19 │ │ │ │ - @ instruction: 0xeaf4002e │ │ │ │ - cdp2 0, 10, cr0, cr4, cr3, {1} │ │ │ │ - cdp2 0, 11, cr0, cr10, cr3, {1} │ │ │ │ + adc.w r0, r6, lr, asr #32 │ │ │ │ + cdp2 0, 15, cr0, cr6, cr3, {1} │ │ │ │ + vhadd.u8 d0, d12, d19 │ │ │ │ + @ instruction: 0xeae4002e │ │ │ │ + cdp2 0, 9, cr0, cr4, cr3, {1} │ │ │ │ + cdp2 0, 10, cr0, cr10, cr3, {1} │ │ │ │ │ │ │ │ 00217b40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -285371,15 +285370,15 @@ │ │ │ │ ldr r3, [pc, #136] @ (217cfc ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp, #8] │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 217c98 │ │ │ │ mov r4, r9 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 16087c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ @@ -285409,29 +285408,29 @@ │ │ │ │ ldr r3, [pc, #56] @ (217d08 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp, #8] │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 217c98 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [pc, #240] @ (217ddc ) │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #408] @ (217e8c ) │ │ │ │ movs r3, r6 │ │ │ │ - ldc2l 0, cr0, [ip, #-140]! @ 0xffffff74 │ │ │ │ - ldc2 0, cr0, [r2, #-140]! @ 0xffffff74 │ │ │ │ - ldrd r0, r0, [r6, #-184]! @ 0xb8 │ │ │ │ - ldc2 0, cr0, [lr, #-140] @ 0xffffff74 │ │ │ │ - ldc2l 0, cr0, [r4], {35} @ 0x23 │ │ │ │ - ldmdb r8, {r1, r2, r3, r5} │ │ │ │ + stc2l 0, cr0, [ip, #-140]! @ 0xffffff74 │ │ │ │ + stc2 0, cr0, [r2, #-140]! @ 0xffffff74 │ │ │ │ + strd r0, r0, [r6, #-184]! @ 0xb8 │ │ │ │ + stc2 0, cr0, [lr, #-140] @ 0xffffff74 │ │ │ │ + stc2l 0, cr0, [r4], {35} @ 0x23 │ │ │ │ + stmdb r8, {r1, r2, r3, r5} │ │ │ │ │ │ │ │ 00217d0c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -285461,34 +285460,34 @@ │ │ │ │ ldr r1, [pc, #52] @ (217d8c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (217d90 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ blx 162670 │ │ │ │ ldr r1, [pc, #32] @ (217d94 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (217d98 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ nop │ │ │ │ - ldmia.w r2, {r1, r2, r3, r5} │ │ │ │ - stc2 0, cr0, [lr], #140 @ 0x8c │ │ │ │ - ldrd r0, r0, [r4], #-184 @ 0xb8 │ │ │ │ - stc2 0, cr0, [lr], #140 @ 0x8c │ │ │ │ + stmia.w r2, {r1, r2, r3, r5} │ │ │ │ + ldc2 0, cr0, [lr], {35} @ 0x23 │ │ │ │ + strd r0, r0, [r4], #-184 @ 0xb8 │ │ │ │ + ldc2 0, cr0, [lr], {35} @ 0x23 │ │ │ │ │ │ │ │ 00217d9c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -285536,43 +285535,43 @@ │ │ │ │ ldr r1, [pc, #68] @ (217e58 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #68] @ (217e5c ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ blx 162670 │ │ │ │ ldr r1, [pc, #44] @ (217e60 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #44] @ (217e64 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r3, [pc, #920] @ (2181e8 ) │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #696] @ (218110 ) │ │ │ │ movs r3, r6 │ │ │ │ - b.n 217e08 │ │ │ │ + b.n 217de8 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xfbf20023 │ │ │ │ - b.n 217dcc │ │ │ │ + @ instruction: 0xfbe20023 │ │ │ │ + b.n 217dac │ │ │ │ movs r6, r5 │ │ │ │ - stc2 0, cr0, [sl], {35} @ 0x23 │ │ │ │ + @ instruction: 0xfbfa0023 │ │ │ │ │ │ │ │ 00217e68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -285607,35 +285606,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (217ef0 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (217ef4 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ blx 162670 │ │ │ │ ldr r1, [pc, #32] @ (217ef8 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #28] @ (217efc ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ - b.n 217d4c │ │ │ │ + b.n 217d2c │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xfb480023 │ │ │ │ - b.n 217d18 │ │ │ │ + @ instruction: 0xfb380023 │ │ │ │ + b.n 217cf8 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xfb480023 │ │ │ │ + @ instruction: 0xfb380023 │ │ │ │ │ │ │ │ 00217f00 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -285669,37 +285668,37 @@ │ │ │ │ ldr r1, [pc, #56] @ (217f8c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (217f90 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ blx 162670 │ │ │ │ ldr r1, [pc, #36] @ (217f94 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #32] @ (217f98 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ nop │ │ │ │ - b.n 217cb8 │ │ │ │ + b.n 217c98 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xfab00023 │ │ │ │ - b.n 217c84 │ │ │ │ + @ instruction: 0xfaa00023 │ │ │ │ + b.n 217c64 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xfaf00023 │ │ │ │ + @ instruction: 0xfae00023 │ │ │ │ │ │ │ │ 00217f9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -285731,15 +285730,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 161b14 │ │ │ │ adds r4, r0, #1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r5, r4 │ │ │ │ - bl 401448 │ │ │ │ + bl 401438 │ │ │ │ cmp r9, r7 │ │ │ │ bne.n 217fe8 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ @@ -285822,41 +285821,41 @@ │ │ │ │ add r1, pc │ │ │ │ strd r7, r0, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 218090 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ blx 162670 │ │ │ │ ldr r1, [pc, #44] @ (21811c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #44] @ (218120 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r1, [pc, #256] @ (218208 ) │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #16] @ (218120 ) │ │ │ │ movs r3, r6 │ │ │ │ - vst1.8 {d16[1]}, [r4], r3 │ │ │ │ - ldr.w r0, [r6, #35] @ 0x23 │ │ │ │ - b.n 217b48 │ │ │ │ + ldrsh.w r0, [r4, #35] @ 0x23 │ │ │ │ + str.w r0, [r6, #35] @ 0x23 │ │ │ │ + b.n 217b28 │ │ │ │ movs r6, r5 │ │ │ │ - b.n 217b14 │ │ │ │ + b.n 217af4 │ │ │ │ movs r6, r5 │ │ │ │ - ldrsb.w r0, [r6, r3, lsl #2] │ │ │ │ + vst4.8 {d0-d3}, [r6 :128], r3 │ │ │ │ │ │ │ │ 00218124 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #148] @ 2181c8 │ │ │ │ @@ -285909,31 +285908,31 @@ │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ strd r3, r1, [sp, #4] │ │ │ │ ldr r1, [pc, #48] @ (2181dc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #461 @ 0x1cd │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ b.n 218172 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [pc, #376] @ (218344 ) │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #136] @ (21825c ) │ │ │ │ movs r3, r6 │ │ │ │ - b.n 217a74 │ │ │ │ + b.n 217a54 │ │ │ │ movs r6, r5 │ │ │ │ - ldr??.w r0, [lr, #35] @ 0x23 │ │ │ │ - @ instruction: 0xf7f20023 │ │ │ │ + str??.w r0, [lr, #35] @ 0x23 │ │ │ │ + @ instruction: 0xf7e20023 │ │ │ │ │ │ │ │ 002181e0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -285954,22 +285953,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (218234 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (218238 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ mov r0, r5 │ │ │ │ bl 217784 │ │ │ │ - b.n 2189d8 │ │ │ │ + b.n 2189b8 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf7ec0023 │ │ │ │ + @ instruction: 0xf7dc0023 │ │ │ │ │ │ │ │ 0021823c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -285993,22 +285992,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (218298 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (21829c ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ mov r0, r7 │ │ │ │ bl 217784 │ │ │ │ - b.n 218974 │ │ │ │ + b.n 218954 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf7880023 │ │ │ │ + @ instruction: 0xf7780023 │ │ │ │ │ │ │ │ 002182a0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ (2182e4 ) │ │ │ │ @@ -286067,34 +286066,34 @@ │ │ │ │ ldr r1, [pc, #48] @ (218360 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (218364 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ blx 162670 │ │ │ │ ldr r1, [pc, #28] @ (218368 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (21836c ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ adds r1, #236 @ 0xec │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ - b.n 2188d8 │ │ │ │ + b.n 2188b8 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf6d60023 │ │ │ │ - b.n 2188a8 │ │ │ │ + movt r0, #26659 @ 0x6823 │ │ │ │ + b.n 218888 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf7820023 │ │ │ │ + @ instruction: 0xf7720023 │ │ │ │ │ │ │ │ 00218370 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -286138,38 +286137,38 @@ │ │ │ │ ldr r1, [pc, #64] @ (21841c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #64] @ (218420 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 16087c │ │ │ │ b.n 2183b2 │ │ │ │ blx 162670 │ │ │ │ ldr r1, [pc, #32] @ (218424 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #32] @ (218428 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #256 @ 0x100 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ - b.n 218838 │ │ │ │ + b.n 218818 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf6280023 │ │ │ │ - b.n 2187f0 │ │ │ │ + @ instruction: 0xf6180023 │ │ │ │ + b.n 2187d0 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf6e80023 │ │ │ │ + @ instruction: 0xf6d80023 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, #148 @ 0x94 │ │ │ │ ldr r3, [pc, #412] @ (2185dc ) │ │ │ │ ldr r4, [pc, #412] @ (2185e0 ) │ │ │ │ @@ -286298,68 +286297,68 @@ │ │ │ │ b.n 218548 │ │ │ │ ldr r3, [pc, #120] @ (2185fc ) │ │ │ │ ldr r0, [pc, #120] @ (218600 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ mov r2, fp │ │ │ │ add.w r1, r3, #280 @ 0x118 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r3, [pc, #104] @ (218604 ) │ │ │ │ ldr r0, [pc, #104] @ (218608 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ b.n 21858a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #96] @ (21860c ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #96] @ (218610 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #280 @ 0x118 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r1, [pc, #80] @ (218614 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #80] @ (218618 ) │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #280 @ 0x118 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ nop │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #59427 @ 0xe823 │ │ │ │ + @ instruction: 0xf6be0023 │ │ │ │ cmp r2, r9 │ │ │ │ movs r3, r6 │ │ │ │ - str r2, [sp, #848] @ 0x350 │ │ │ │ + str r2, [sp, #784] @ 0x310 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf6d80023 │ │ │ │ - push {r1, r2, r3, r4, r6} │ │ │ │ + movt r0, #34851 @ 0x8823 │ │ │ │ + push {r1, r2, r3, r6} │ │ │ │ movs r5, r4 │ │ │ │ add lr, r3 │ │ │ │ movs r3, r6 │ │ │ │ - sub.w r0, sl, #10878976 @ 0xa60000 │ │ │ │ - b.n 2186cc │ │ │ │ + @ instruction: 0xf59a0026 │ │ │ │ + b.n 2186ac │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf5e00023 │ │ │ │ - b.n 2186a4 │ │ │ │ + rsbs r0, r0, #10682368 @ 0xa30000 │ │ │ │ + b.n 218684 │ │ │ │ movs r6, r5 │ │ │ │ - rsbs r0, ip, #10682368 @ 0xa30000 │ │ │ │ - b.n 21868c │ │ │ │ + rsb r0, ip, #10682368 @ 0xa30000 │ │ │ │ + b.n 21866c │ │ │ │ movs r6, r5 │ │ │ │ - sub.w r0, r0, #10682368 @ 0xa30000 │ │ │ │ - b.n 218660 │ │ │ │ + @ instruction: 0xf5900023 │ │ │ │ + b.n 218640 │ │ │ │ movs r6, r5 │ │ │ │ - sbc.w r0, r2, #10682368 @ 0xa30000 │ │ │ │ + adcs.w r0, r2, #10682368 @ 0xa30000 │ │ │ │ │ │ │ │ 0021861c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #112] @ (21869c ) │ │ │ │ @@ -286399,29 +286398,29 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #40] @ (2186ac ) │ │ │ │ ldr r0, [pc, #44] @ (2186b0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ muls r6, r4 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4ce0023 │ │ │ │ + @ instruction: 0xf4be0023 │ │ │ │ orrs r4, r7 │ │ │ │ movs r3, r6 │ │ │ │ - svc 104 @ 0x68 │ │ │ │ + svc 88 @ 0x58 │ │ │ │ movs r6, r5 │ │ │ │ - adds.w r0, sl, #10682368 @ 0xa30000 │ │ │ │ + add.w r0, sl, #10682368 @ 0xa30000 │ │ │ │ │ │ │ │ 002186b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ @@ -286469,15 +286468,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #60] @ (218764 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add.w r1, r1, #320 @ 0x140 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ mov r0, r7 │ │ │ │ blx 161b14 │ │ │ │ mov r6, r0 │ │ │ │ b.n 2186e2 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ @@ -286486,20 +286485,20 @@ │ │ │ │ ldr r1, [pc, #20] @ (218768 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #20] @ (21876c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 21872c │ │ │ │ nop │ │ │ │ - udf #196 @ 0xc4 │ │ │ │ + udf #180 @ 0xb4 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf4e20023 │ │ │ │ - udf #148 @ 0x94 │ │ │ │ + @ instruction: 0xf4d20023 │ │ │ │ + udf #132 @ 0x84 │ │ │ │ movs r6, r5 │ │ │ │ - orns r0, lr, #10682368 @ 0xa30000 │ │ │ │ + orn r0, lr, #10682368 @ 0xa30000 │ │ │ │ │ │ │ │ 00218770 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -286612,15 +286611,15 @@ │ │ │ │ rev r2, r2 │ │ │ │ blx 161a90 │ │ │ │ cbz r0, 2188c6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 218896 │ │ │ │ blx 160e64 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #176] @ (218950 ) │ │ │ │ ldr r3, [pc, #164] @ (218948 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -286643,31 +286642,31 @@ │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add.w r3, r3, #340 @ 0x154 │ │ │ │ add r4, pc │ │ │ │ strd r5, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #656 @ 0x290 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21888e │ │ │ │ ldr r3, [pc, #112] @ (218960 ) │ │ │ │ mov.w r2, #644 @ 0x284 │ │ │ │ ldr r0, [pc, #112] @ (218964 ) │ │ │ │ ldr r1, [pc, #112] @ (218968 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r3, r3, #340 @ 0x154 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r1, [pc, #96] @ (21896c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 218892 │ │ │ │ b.n 218896 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (218970 ) │ │ │ │ mov r0, r2 │ │ │ │ @@ -286689,27 +286688,27 @@ │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r6 │ │ │ │ movs r3, r6 │ │ │ │ - ble.n 218990 │ │ │ │ + ble.n 218970 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf0c60023 │ │ │ │ - @ instruction: 0xf3f40023 │ │ │ │ - bgt.n 218950 │ │ │ │ + @ instruction: 0xf0b60023 │ │ │ │ + @ instruction: 0xf3e40023 │ │ │ │ + bgt.n 218930 │ │ │ │ movs r6, r5 │ │ │ │ + @ instruction: 0xf32c0023 │ │ │ │ + eors.w r0, r6, #35 @ 0x23 │ │ │ │ @ instruction: 0xf33c0023 │ │ │ │ - @ instruction: 0xf0a60023 │ │ │ │ - @ instruction: 0xf34c0023 │ │ │ │ - bgt.n 2188f8 │ │ │ │ + bgt.n 2188d8 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf3940023 │ │ │ │ - orns r0, r2, #35 @ 0x23 │ │ │ │ + @ instruction: 0xf3840023 │ │ │ │ + orn r0, r2, #35 @ 0x23 │ │ │ │ │ │ │ │ 0021897c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #164] @ (218a34 ) │ │ │ │ @@ -286744,15 +286743,15 @@ │ │ │ │ cbz r0, 2189e8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ blx 162108 │ │ │ │ cbnz r0, 2189e8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 41556c │ │ │ │ + bl 41555c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ blx 1618c4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2189c6 │ │ │ │ mov r1, r9 │ │ │ │ movs r2, #0 │ │ │ │ @@ -286779,15 +286778,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ands r4, r0 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3340023 │ │ │ │ + @ instruction: 0xf3240023 │ │ │ │ subs r7, #144 @ 0x90 │ │ │ │ movs r3, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (218a70 ) │ │ │ │ @@ -286844,15 +286843,15 @@ │ │ │ │ str r4, [sp, #288] @ 0x120 │ │ │ │ blx 1621fc <__snprintf_chk@plt> │ │ │ │ add r1, sp, #276 @ 0x114 │ │ │ │ movs r0, #15 │ │ │ │ blx 1619f8 <__prctl_time64@plt> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4059fc │ │ │ │ + bl 4059ec │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ movs r0, #1 │ │ │ │ blx 160724 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 160f64 │ │ │ │ movs r1, #1 │ │ │ │ @@ -286877,15 +286876,15 @@ │ │ │ │ subs r7, #14 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #122 @ 0x7a │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xff95ffff │ │ │ │ - @ instruction: 0xf2360023 │ │ │ │ + @ instruction: 0xf2260023 │ │ │ │ │ │ │ │ 00218b38 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr r4, [pc, #148] @ (218bdc ) │ │ │ │ @@ -286914,15 +286913,15 @@ │ │ │ │ add r1, sp, #4 │ │ │ │ movs r0, #0 │ │ │ │ blx 1603b0 │ │ │ │ movs r0, #75 @ 0x4b │ │ │ │ blx 161aa8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sp │ │ │ │ - bl 4057e8 │ │ │ │ + bl 4057d8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ add r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (218be8 ) │ │ │ │ add r0, pc │ │ │ │ blx 161388 │ │ │ │ @@ -286955,15 +286954,15 @@ │ │ │ │ subs r2, #154 @ 0x9a │ │ │ │ movs r6, r7 │ │ │ │ mrc2 15, 6, pc, cr1, cr15, {7} │ │ │ │ subs r5, #228 @ 0xe4 │ │ │ │ movs r3, r6 │ │ │ │ ldr r0, [pc, #4] @ (218bf8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ ldr r6, [pc, #584] @ (218e44 ) │ │ │ │ movs r2, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -286971,15 +286970,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (218c5c ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r1, [pc, #72] @ (218c60 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w ip, [pc, #60] @ 218c64 │ │ │ │ ldr r3, [pc, #60] @ (218c68 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (218c6c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (218c70 ) │ │ │ │ strd ip, r3, [r0, #48] @ 0x30 │ │ │ │ @@ -286993,18 +286992,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - blt.n 218cc8 │ │ │ │ + blt.n 218ca8 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf0ec0023 │ │ │ │ - add.w r0, r6, #35 @ 0x23 │ │ │ │ + @ instruction: 0xf0dc0023 │ │ │ │ + @ instruction: 0xf0f60023 │ │ │ │ lsls r3, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #13 │ │ │ │ @@ -287031,15 +287030,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldrd r2, r6, [r4, #24] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ sbcs.w r5, r6, #0 │ │ │ │ bcs.w 218e28 │ │ │ │ add.w r5, r2, #220 @ 0xdc │ │ │ │ @@ -287082,49 +287081,49 @@ │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldrb r5, [r5, #4] │ │ │ │ ldrd r1, r2, [r6, #44] @ 0x2c │ │ │ │ cmp r5, #1 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ beq.n 218d62 │ │ │ │ - bl 2dc148 │ │ │ │ + bl 2dc138 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 218ce4 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 218ce4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r6, [r4, #32] │ │ │ │ sub.w r3, r3, #1024 @ 0x400 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 218ce0 │ │ │ │ tbb [pc, r3] │ │ │ │ bxns sl │ │ │ │ lsrs r7, r6, #28 │ │ │ │ - bl 2dc134 │ │ │ │ + bl 2dc124 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 218d44 │ │ │ │ ldr r1, [r6, #40] @ 0x28 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 2dc15c │ │ │ │ + bl 2dc14c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 218d2c │ │ │ │ b.n 218de4 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2d6b04 │ │ │ │ + bl 2d6af4 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 218e20 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r2, r3 │ │ │ │ itt cs │ │ │ │ strcs r3, [r6, #4] │ │ │ │ @@ -287139,94 +287138,94 @@ │ │ │ │ mov.w r2, #532 @ 0x214 │ │ │ │ ldr r1, [pc, #196] @ (218e7c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 218d44 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2d6af0 │ │ │ │ + bl 2d6ae0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 218d94 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 218d44 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2d6adc │ │ │ │ + bl 2d6acc │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 218d94 │ │ │ │ b.n 218de4 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2d6ac8 │ │ │ │ + bl 2d6ab8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 218d94 │ │ │ │ b.n 218de4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mvn.w r5, #5 │ │ │ │ b.n 218d44 │ │ │ │ ldr r0, [pc, #84] @ (218e80 ) │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 218cf0 │ │ │ │ ldr r5, [pc, #72] @ (218e84 ) │ │ │ │ add r0, sp, #8 │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ mov r1, r8 │ │ │ │ add r5, pc │ │ │ │ movw r2, #457 @ 0x1c9 │ │ │ │ str r5, [sp, #0] │ │ │ │ mvn.w r5, #2 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 218d44 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #8 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 218dd0 │ │ │ │ + bge.n 218db0 │ │ │ │ movs r6, r5 │ │ │ │ - eors.w r0, ip, #35 @ 0x23 │ │ │ │ - @ instruction: 0xf0aa0023 │ │ │ │ + eor.w r0, ip, #35 @ 0x23 │ │ │ │ + eors.w r0, sl, #35 @ 0x23 │ │ │ │ subs r4, #164 @ 0xa4 │ │ │ │ movs r3, r6 │ │ │ │ - bls.n 218da4 │ │ │ │ + bls.n 218d84 │ │ │ │ movs r6, r5 │ │ │ │ - ands.w r0, ip, #35 @ 0x23 │ │ │ │ - vhadd.s d16, d10, d19 │ │ │ │ - vhadd.s8 d16, d8, d19 │ │ │ │ - vhadd.s16 d16, d10, d19 │ │ │ │ + and.w r0, ip, #35 @ 0x23 │ │ │ │ + vhadd.s32 d16, d10, d19 │ │ │ │ + vhadd.s d0, d8, d19 │ │ │ │ + vhadd.s8 d16, d10, d19 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #228] @ (218f7c ) │ │ │ │ sub sp, #32 │ │ │ │ ldr r3, [pc, #228] @ (218f80 ) │ │ │ │ @@ -287245,15 +287244,15 @@ │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ ldr r1, [pc, #208] @ (218f8c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #196] @ (218f90 ) │ │ │ │ ldr r3, [pc, #176] @ (218f80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -287290,15 +287289,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r4, #296] @ 0x128 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ strd r1, r2, [r4, #316] @ 0x13c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [r0, #4] │ │ │ │ - bl 2d6aa0 │ │ │ │ + bl 2d6a90 │ │ │ │ cbz r0, 218f56 │ │ │ │ ldr.w r3, [r4, #284] @ 0x11c │ │ │ │ movs r2, #2 │ │ │ │ str.w r2, [r4, #312] @ 0x138 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #284] @ 0x11c │ │ │ │ ldr r2, [pc, #64] @ (218f98 ) │ │ │ │ @@ -287316,21 +287315,21 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21a7e0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ subs r2, #250 @ 0xfa │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 218ea8 │ │ │ │ + bhi.n 218e88 │ │ │ │ movs r6, r5 │ │ │ │ - vhadd.s32 d0, d12, d19 │ │ │ │ - cdp 0, 7, cr0, cr6, cr3, {1} │ │ │ │ + vhadd.s16 d0, d12, d19 │ │ │ │ + cdp 0, 6, cr0, cr6, cr3, {1} │ │ │ │ subs r2, #202 @ 0xca │ │ │ │ movs r3, r6 │ │ │ │ - vhadd.s32 d0, d6, d19 │ │ │ │ + vhadd.s16 d0, d6, d19 │ │ │ │ subs r2, #62 @ 0x3e │ │ │ │ movs r3, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #112] @ (21901c ) │ │ │ │ @@ -287341,24 +287340,24 @@ │ │ │ │ mov r4, r3 │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #104] @ (219024 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cmp.w r5, #256 @ 0x100 │ │ │ │ sbcs.w r4, r4, #0 │ │ │ │ bcs.n 219016 │ │ │ │ add.w r5, r0, r5, lsl #2 │ │ │ │ ldr.w r4, [r5, #880] @ 0x370 │ │ │ │ cbz r4, 219016 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 21900a │ │ │ │ - bl 2dc170 │ │ │ │ + bl 2dc160 │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ str.w r1, [r5, #880] @ 0x370 │ │ │ │ cbz r3, 218ff6 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -287370,22 +287369,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 218fe2 │ │ │ │ - bl 2d6b28 │ │ │ │ + bl 2d6b18 │ │ │ │ b.n 218fe2 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 218ff8 │ │ │ │ - bvc.n 218f54 │ │ │ │ + bvc.n 218f34 │ │ │ │ movs r6, r5 │ │ │ │ - ldcl 0, cr0, [ip, #-140]! @ 0xffffff74 │ │ │ │ - ldc 0, cr0, [r8, #140] @ 0x8c │ │ │ │ + stcl 0, cr0, [ip, #-140]! @ 0xffffff74 │ │ │ │ + stc 0, cr0, [r8, #140] @ 0x8c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #120] @ (2190b4 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ @@ -287394,15 +287393,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ movs r4, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r8, [r7, #280] @ 0x118 │ │ │ │ add.w r6, r0, #876 @ 0x36c │ │ │ │ mov r5, r4 │ │ │ │ mov r9, r4 │ │ │ │ ldr.w r1, [r6, #4]! │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ @@ -287429,18 +287428,18 @@ │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 219094 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 21a7e0 │ │ │ │ - bvc.n 2190cc │ │ │ │ + bvs.n 2190ac │ │ │ │ movs r6, r5 │ │ │ │ - ldcl 0, cr0, [r2], #140 @ 0x8c │ │ │ │ - stc 0, cr0, [lr, #-140] @ 0xffffff74 │ │ │ │ + stcl 0, cr0, [r2], #140 @ 0x8c │ │ │ │ + ldcl 0, cr0, [lr], #140 @ 0x8c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #988] @ (2194b0 ) │ │ │ │ mov r6, r3 │ │ │ │ @@ -287459,15 +287458,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr.w r9, [sp, #72] @ 0x48 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r1, #2 │ │ │ │ str r4, [sp, #20] │ │ │ │ beq.n 21920a │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ @@ -287496,27 +287495,27 @@ │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #884] @ (2194cc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ movw r2, #345 @ 0x159 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cbz r0, 21916e │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cbz r6, 219178 │ │ │ │ mov r0, r9 │ │ │ │ blx r6 │ │ │ │ movs r0, #0 │ │ │ │ b.n 219188 │ │ │ │ ldr r0, [pc, #848] @ (2194d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mvn.w r0, #2 │ │ │ │ ldr r2, [pc, #840] @ (2194d4 ) │ │ │ │ ldr r3, [pc, #808] @ (2194b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -287540,27 +287539,27 @@ │ │ │ │ ldr.w r2, [r3, #4]! │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2191be │ │ │ │ add r3, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ ldrd r3, r2, [r5, #12] │ │ │ │ - bl 2d6834 │ │ │ │ + bl 2d6824 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 219480 │ │ │ │ movs r0, #20 │ │ │ │ blx 16056c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r4, #220 @ 0xdc │ │ │ │ str r7, [r0, #8] │ │ │ │ str.w r0, [r8, r2, lsl #2] │ │ │ │ cbz r3, 219200 │ │ │ │ mov r0, r3 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ asrs r3, r4, #31 │ │ │ │ movs r1, #0 │ │ │ │ str r4, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ b.n 219172 │ │ │ │ ldrb r0, [r5, #28] │ │ │ │ cmp r0, #1 │ │ │ │ @@ -287599,30 +287598,30 @@ │ │ │ │ ldr r1, [pc, #644] @ (2194e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #234 @ 0xea │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21916a │ │ │ │ b.n 21916e │ │ │ │ ldr r3, [pc, #616] @ (2194e4 ) │ │ │ │ ldr r2, [pc, #620] @ (2194e8 ) │ │ │ │ ldr r1, [pc, #620] @ (2194ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ movw r2, #285 @ 0x11d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21916a │ │ │ │ b.n 21916e │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #32 │ │ │ │ beq.w 2193e6 │ │ │ │ @@ -287632,15 +287631,15 @@ │ │ │ │ cmp r3, #24 │ │ │ │ it eq │ │ │ │ moveq r0, #1 │ │ │ │ bne.w 219418 │ │ │ │ add r2, sp, #20 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ - bl 2dbb0c │ │ │ │ + bl 2dbafc │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 219480 │ │ │ │ movs r0, #20 │ │ │ │ blx 16056c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add.w r1, r4, #220 @ 0xdc │ │ │ │ @@ -287648,15 +287647,15 @@ │ │ │ │ str r7, [r0, #0] │ │ │ │ rev16 r3, r3 │ │ │ │ strh r3, [r0, #4] │ │ │ │ str.w r0, [r8, r1, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 219200 │ │ │ │ mov r0, r2 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 219200 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #24 │ │ │ │ beq.w 21944e │ │ │ │ cmp r3, #32 │ │ │ │ beq.w 21944a │ │ │ │ cmp r3, #16 │ │ │ │ @@ -287667,15 +287666,15 @@ │ │ │ │ strd r1, r3, [sp] │ │ │ │ ldr r1, [pc, #488] @ (2194f8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r2, #184 @ 0xb8 │ │ │ │ add r0, sp, #20 │ │ │ │ movs r2, #163 @ 0xa3 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21916a │ │ │ │ b.n 21916e │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #24 │ │ │ │ beq.w 219444 │ │ │ │ @@ -287734,45 +287733,45 @@ │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #372] @ (21951c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21916a │ │ │ │ b.n 21916e │ │ │ │ ldr r3, [pc, #352] @ (219520 ) │ │ │ │ add r0, sp, #20 │ │ │ │ ldr r2, [pc, #352] @ (219524 ) │ │ │ │ ldr r1, [pc, #352] @ (219528 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21916a │ │ │ │ b.n 21916e │ │ │ │ movs r0, #0 │ │ │ │ b.n 2192ba │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #316] @ (21952c ) │ │ │ │ add r0, sp, #20 │ │ │ │ add.w r3, r7, #288 @ 0x120 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #331 @ 0x14b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21916a │ │ │ │ b.n 21916e │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ it eq │ │ │ │ moveq r0, #2 │ │ │ │ @@ -287816,15 +287815,15 @@ │ │ │ │ ldr r2, [pc, #216] @ (21953c ) │ │ │ │ add r0, sp, #20 │ │ │ │ add.w r3, r7, #252 @ 0xfc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #212 @ 0xd4 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21916a │ │ │ │ b.n 21916e │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21916a │ │ │ │ @@ -287833,71 +287832,71 @@ │ │ │ │ ldr r2, [pc, #176] @ (219540 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r7, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #20 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #228 @ 0xe4 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21916a │ │ │ │ b.n 21916e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #192 @ 0xc0 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 21958c │ │ │ │ + bvs.n 21956c │ │ │ │ movs r6, r5 │ │ │ │ - mrrc 0, 2, r0, r0, cr3 @ │ │ │ │ - stcl 0, cr0, [r2], #-140 @ 0xffffff74 │ │ │ │ - stcl 0, cr0, [r2, #140] @ 0x8c │ │ │ │ - bpl.n 2194b8 │ │ │ │ - movs r6, r5 │ │ │ │ - rsbs r0, r8, r3, asr #32 │ │ │ │ + mcrr 0, 2, r0, r0, cr3 │ │ │ │ + mrrc 0, 2, r0, r2, cr3 │ │ │ │ ldc 0, cr0, [r2, #140]! @ 0x8c │ │ │ │ + bpl.n 219498 │ │ │ │ + movs r6, r5 │ │ │ │ + rsb r0, r8, r3, asr #32 │ │ │ │ + stc 0, cr0, [r2, #140]! @ 0x8c │ │ │ │ subs r0, #12 │ │ │ │ movs r3, r6 │ │ │ │ - bmi.n 2194bc │ │ │ │ + bmi.n 21949c │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xebee0023 │ │ │ │ - @ instruction: 0xead20023 │ │ │ │ - bmi.n 219484 │ │ │ │ + rsbs r0, lr, r3, asr #32 │ │ │ │ + pkhtb r0, r2, r3, asr #32 │ │ │ │ + bmi.n 219464 │ │ │ │ movs r6, r5 │ │ │ │ - ldc 0, cr0, [r4], {35} @ 0x23 │ │ │ │ - @ instruction: 0xeab00023 │ │ │ │ - sbcs.w r0, r0, r3, asr #32 │ │ │ │ - bmi.n 219570 │ │ │ │ + stc 0, cr0, [r4], {35} @ 0x23 │ │ │ │ + @ instruction: 0xeaa00023 │ │ │ │ + sbc.w r0, r0, r3, asr #32 │ │ │ │ + bmi.n 219550 │ │ │ │ movs r6, r5 │ │ │ │ - bic.w r0, r6, r3, asr #32 │ │ │ │ - @ instruction: 0xeb380023 │ │ │ │ - bmi.n 21950c │ │ │ │ + ands.w r0, r6, r3, asr #32 │ │ │ │ + @ instruction: 0xeb280023 │ │ │ │ + bcc.n 2194ec │ │ │ │ movs r6, r5 │ │ │ │ - strd r0, r0, [lr, #140]! @ 0x8c │ │ │ │ - adds.w r0, r0, r3, asr #32 │ │ │ │ - bcc.n 2194c8 │ │ │ │ + ldrd r0, r0, [lr, #140] @ 0x8c │ │ │ │ + add.w r0, r0, r3, asr #32 │ │ │ │ + bcc.n 2194a8 │ │ │ │ movs r6, r5 │ │ │ │ - strd r0, r0, [r6, #140] @ 0x8c │ │ │ │ - adds.w r0, r0, r3, asr #32 │ │ │ │ - bcc.n 219464 │ │ │ │ + @ instruction: 0xe9b60023 │ │ │ │ + add.w r0, r0, r3, asr #32 │ │ │ │ + bcc.n 219444 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xe98a0023 │ │ │ │ - bcc.n 219430 │ │ │ │ + ldrd r0, r0, [sl, #-140]! @ 0x8c │ │ │ │ + bcc.n 219610 │ │ │ │ movs r6, r5 │ │ │ │ - eor.w r0, r4, r3, asr #32 │ │ │ │ - strd r0, r0, [r6, #-140]! @ 0x8c │ │ │ │ - add.w r0, r0, r3, asr #32 │ │ │ │ - orrs.w r0, lr, r3, asr #32 │ │ │ │ - bcc.n 219588 │ │ │ │ + orns r0, r4, r3, asr #32 │ │ │ │ + ldrd r0, r0, [r6, #-140] @ 0x8c │ │ │ │ + @ instruction: 0xeaf00023 │ │ │ │ + orr.w r0, lr, r3, asr #32 │ │ │ │ + bcc.n 219568 │ │ │ │ movs r6, r5 │ │ │ │ - ldmdb r2, {r0, r1, r5} │ │ │ │ - orn r0, r6, r3, asr #32 │ │ │ │ - @ instruction: 0xe9a00023 │ │ │ │ + stmdb r2, {r0, r1, r5} │ │ │ │ + orrs.w r0, r6, r3, asr #32 │ │ │ │ + @ instruction: 0xe9900023 │ │ │ │ │ │ │ │ 00219544 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r8, [pc, #208] @ 219628 │ │ │ │ @@ -287929,15 +287928,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r4, fp │ │ │ │ blx 16087c │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cbz r5, 2195c2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 219590 │ │ │ │ blx 162a18 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ @@ -287945,55 +287944,55 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2195a4 │ │ │ │ ldr.w fp, [sp] │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r5, [fp, #8] │ │ │ │ cbz r5, 219608 │ │ │ │ ldr r3, [pc, #92] @ (219638 ) │ │ │ │ ldr.w fp, [pc, #92] @ 21963c │ │ │ │ add fp, pc │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldrd r4, r1, [r3] │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r1, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2195e8 │ │ │ │ ldr r4, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ ldr.w r9, [r9] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 219576 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3e6948 │ │ │ │ + b.w 3e6938 │ │ │ │ mov r4, r5 │ │ │ │ b.n 2195c6 │ │ │ │ adds r4, #58 @ 0x3a │ │ │ │ movs r3, r6 │ │ │ │ - ldrd r0, r0, [r8, #140] @ 0x8c │ │ │ │ - ldrd r0, r0, [sl, #140] @ 0x8c │ │ │ │ + strd r0, r0, [r8, #140] @ 0x8c │ │ │ │ + strd r0, r0, [sl, #140] @ 0x8c │ │ │ │ adds r4, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9800023 │ │ │ │ + ldrd r0, r0, [r0, #-140]! @ 0x8c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ @@ -288119,15 +288118,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #172] @ (219848 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mvn.w r3, #2 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -288167,30 +288166,31 @@ │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r1, #16] │ │ │ │ adc.w r0, r0, #0 │ │ │ │ str r0, [r1, #20] │ │ │ │ b.n 21973e │ │ │ │ ldr r0, [pc, #24] @ (21984c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2197a2 │ │ │ │ ldr r0, [pc, #20] @ (219850 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2197a2 │ │ │ │ nop │ │ │ │ - @ instruction: 0xe8040023 │ │ │ │ - b.n 2196dc │ │ │ │ + b.n 219834 │ │ │ │ + movs r3, r4 │ │ │ │ + b.n 2196bc │ │ │ │ movs r3, r4 │ │ │ │ - b.n 219760 │ │ │ │ + b.n 219740 │ │ │ │ movs r3, r4 │ │ │ │ ldr r0, [pc, #4] @ (21985c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ negs r2, r4 │ │ │ │ movs r2, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -288199,15 +288199,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #148] @ (21990c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #136] @ (219910 ) │ │ │ │ ldr r1, [pc, #136] @ (219914 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [pc, #136] @ (219918 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ @@ -288220,80 +288220,80 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r4, r2, [r2] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (219924 ) │ │ │ │ ldr r1, [pc, #120] @ (219928 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ ldr r1, [pc, #112] @ (21992c ) │ │ │ │ ldr r2, [pc, #116] @ (219930 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #112] @ (219934 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #112] @ (219938 ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ ldr r1, [pc, #100] @ (21993c ) │ │ │ │ ldr r3, [pc, #100] @ (219940 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (219944 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ ldr r2, [pc, #84] @ (219948 ) │ │ │ │ ldr r1, [pc, #88] @ (21994c ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 262620 │ │ │ │ - beq.n 219948 │ │ │ │ + beq.n 219928 │ │ │ │ movs r6, r5 │ │ │ │ - itte eq │ │ │ │ - moveq r1, r4 │ │ │ │ - bkpt 0x00de │ │ │ │ - movne r1, r4 │ │ │ │ + bkpt 0x00f6 │ │ │ │ + movs r1, r4 │ │ │ │ + bkpt 0x00ce │ │ │ │ + movs r1, r4 │ │ │ │ cmp r5, #134 @ 0x86 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r5, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r2, r5, r7} │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r6, [r4, #2] │ │ │ │ + ldrb r6, [r2, #2] │ │ │ │ movs r2, r4 │ │ │ │ lsrs r7, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #1008 @ 0x3f0 │ │ │ │ + add r6, sp, #944 @ 0x3b0 │ │ │ │ movs r3, r4 │ │ │ │ lsls r1, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 219770 │ │ │ │ + b.n 219750 │ │ │ │ movs r3, r4 │ │ │ │ lsls r1, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 21976c │ │ │ │ + b.n 21974c │ │ │ │ movs r3, r4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -288368,27 +288368,27 @@ │ │ │ │ ldr r4, [pc, #284] @ (219b28 ) │ │ │ │ mov r3, r1 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 219b12 │ │ │ │ ldr r0, [pc, #264] @ (219b2c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #264] @ (219b30 ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ add r0, pc │ │ │ │ adds r0, #24 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r4, [r0, #336] @ 0x150 │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 219a76 │ │ │ │ ldr r0, [pc, #244] @ (219b34 ) │ │ │ │ mov r1, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ @@ -288454,15 +288454,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #12 │ │ │ │ blx 16056c │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 2c64cc │ │ │ │ + bl 2c64bc │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #8 │ │ │ │ str r3, [r5, #4] │ │ │ │ blx 162c0c │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -288473,43 +288473,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - b.n 21a150 │ │ │ │ + b.n 21a130 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6, {r4, r5, r6} │ │ │ │ + ldmia r6, {r5, r6} │ │ │ │ movs r6, r5 │ │ │ │ - b.n 21a0e4 │ │ │ │ + b.n 21a0c4 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 2196c0 │ │ │ │ + b.n 2196a0 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 2196c8 │ │ │ │ + b.n 2196a8 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 2196d0 │ │ │ │ + b.n 2196b0 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 2196e0 │ │ │ │ + b.n 2196c0 │ │ │ │ + movs r3, r4 │ │ │ │ + b.n 2196c4 │ │ │ │ + movs r3, r4 │ │ │ │ + b.n 2196d4 │ │ │ │ movs r3, r4 │ │ │ │ b.n 2196e4 │ │ │ │ movs r3, r4 │ │ │ │ + b.n 2196ec │ │ │ │ + movs r3, r4 │ │ │ │ b.n 2196f4 │ │ │ │ movs r3, r4 │ │ │ │ b.n 219704 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 21970c │ │ │ │ - movs r3, r4 │ │ │ │ b.n 219714 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 219724 │ │ │ │ - movs r3, r4 │ │ │ │ - b.n 219734 │ │ │ │ - movs r3, r4 │ │ │ │ - b.n 21973c │ │ │ │ + b.n 21971c │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #100] @ 219bd8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -288539,31 +288539,31 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #44] @ (219be4 ) │ │ │ │ mov r5, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 2c67f4 │ │ │ │ + bl 2c67e4 │ │ │ │ ldr r1, [pc, #36] @ (219be8 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2c40f0 │ │ │ │ + bl 2c40e0 │ │ │ │ b.n 219b8e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ cmp r6, #28 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #6 │ │ │ │ movs r3, r6 │ │ │ │ - b.n 21963c │ │ │ │ + b.n 21961c │ │ │ │ movs r3, r4 │ │ │ │ mrc2 15, 1, pc, cr3, cr15, {7} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r5, [r0, #872] @ 0x368 │ │ │ │ @@ -288591,127 +288591,127 @@ │ │ │ │ strd r3, r3, [r4, #36] @ 0x24 │ │ │ │ bl 2196e8 │ │ │ │ subs r2, r0, #0 │ │ │ │ blt.n 219c9e │ │ │ │ asrs r3, r2, #31 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r6, #344 @ 0x158 │ │ │ │ - bl 423b74 │ │ │ │ + bl 423b64 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #108] @ (219cbc ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 219c66 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ add.w r0, r6, #624 @ 0x270 │ │ │ │ - bl 4236d0 │ │ │ │ + bl 4236c0 │ │ │ │ cbnz r0, 219c86 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 219c16 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r6, #600 @ 0x258 │ │ │ │ add.w r0, r6, #344 @ 0x158 │ │ │ │ - bl 423a44 │ │ │ │ + bl 423a34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 219c74 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 219c16 │ │ │ │ b.n 219c74 │ │ │ │ ldrd r3, r0, [r4, #12] │ │ │ │ mov r1, r2 │ │ │ │ blx r3 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 219c16 │ │ │ │ b.n 219c74 │ │ │ │ str.w r3, [r6, #876] @ 0x36c │ │ │ │ b.n 219c22 │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r3, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r6} │ │ │ │ movs r6, r5 │ │ │ │ - b.n 219ea4 │ │ │ │ + b.n 219e84 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 219e64 │ │ │ │ + b.n 219e44 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #40 @ 0x28 │ │ │ │ sub sp, #16 │ │ │ │ mla r4, r0, r1, r5 │ │ │ │ add.w r0, r5, #624 @ 0x270 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ ldr.w r9, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, r7, [r4, #624] @ 0x270 │ │ │ │ - bl 4236d0 │ │ │ │ + bl 4236c0 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ cmp r7, r3 │ │ │ │ it eq │ │ │ │ cmpeq r8, r2 │ │ │ │ beq.n 219d48 │ │ │ │ mov sl, r0 │ │ │ │ strd r2, r3, [r4, #624] @ 0x270 │ │ │ │ add.w r0, r5, #624 @ 0x270 │ │ │ │ - bl 4236d0 │ │ │ │ + bl 4236c0 │ │ │ │ cbz r0, 219d32 │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r5, #624 @ 0x270 │ │ │ │ - bl 4236f8 │ │ │ │ + bl 4236e8 │ │ │ │ cbz r0, 219d44 │ │ │ │ add.w r4, r5, #344 @ 0x158 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 219d5e │ │ │ │ add.w r2, r5, #624 @ 0x270 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 4239c8 │ │ │ │ + b.w 4239b8 │ │ │ │ add.w r0, r5, #600 @ 0x258 │ │ │ │ - bl 423680 │ │ │ │ + bl 423670 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 219bec │ │ │ │ strd r8, r7, [r4, #624] @ 0x270 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 4235b0 │ │ │ │ - bl 418c28 │ │ │ │ + bl 4235a0 │ │ │ │ + bl 418c18 │ │ │ │ ldr r3, [pc, #20] @ (219d80 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r2, sl │ │ │ │ add r3, pc │ │ │ │ add.w r0, r5, #600 @ 0x258 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 4235f8 │ │ │ │ + bl 4235e8 │ │ │ │ b.n 219d20 │ │ │ │ mrc2 15, 3, pc, cr11, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 219dc8 │ │ │ │ @@ -288720,29 +288720,29 @@ │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r1, [pc, #48] @ (219dd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb r0, [r0, #21] │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - svc 96 @ 0x60 │ │ │ │ + svc 80 @ 0x50 │ │ │ │ movs r3, r4 │ │ │ │ - svc 126 @ 0x7e │ │ │ │ + svc 110 @ 0x6e │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #120] @ 219e5c │ │ │ │ sub sp, #16 │ │ │ │ @@ -288760,23 +288760,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [ip, #280] @ 0x118 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 3f71d4 │ │ │ │ + bl 3f71c4 │ │ │ │ ldr r2, [pc, #56] @ (219e70 ) │ │ │ │ ldr r3, [pc, #44] @ (219e64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -288786,23 +288786,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - ldmia r2!, {r1, r3, r5, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r7} │ │ │ │ movs r6, r5 │ │ │ │ cmp r3, #154 @ 0x9a │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - svc 30 │ │ │ │ + svc 14 │ │ │ │ movs r3, r4 │ │ │ │ - udf #246 @ 0xf6 │ │ │ │ + udf #230 @ 0xe6 │ │ │ │ movs r3, r4 │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ movs r3, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -288813,35 +288813,35 @@ │ │ │ │ ldr r1, [pc, #64] @ (219ed0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #48] @ (219ed4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c56d0 │ │ │ │ + bl 2c56c0 │ │ │ │ add.w r0, r4, #624 @ 0x270 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 42356c │ │ │ │ - ldmia r2!, {r1, r3} │ │ │ │ + b.w 42355c │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - udf #112 @ 0x70 │ │ │ │ + udf #96 @ 0x60 │ │ │ │ movs r3, r4 │ │ │ │ - udf #138 @ 0x8a │ │ │ │ + udf #122 @ 0x7a │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r5, #10] │ │ │ │ + strb r4, [r3, #10] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #124] @ 219f64 │ │ │ │ sub sp, #24 │ │ │ │ @@ -288859,23 +288859,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #744] @ 0x2e8 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 3f72b4 │ │ │ │ + bl 3f72a4 │ │ │ │ ldr r2, [pc, #60] @ (219f78 ) │ │ │ │ ldr r3, [pc, #44] @ (219f6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -288886,23 +288886,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r7} │ │ │ │ movs r6, r5 │ │ │ │ cmp r2, #150 @ 0x96 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - udf #26 │ │ │ │ + udf #10 │ │ │ │ movs r3, r4 │ │ │ │ - ble.n 219f5c │ │ │ │ + ble.n 219f3c │ │ │ │ movs r3, r4 │ │ │ │ cmp r2, #90 @ 0x5a │ │ │ │ movs r3, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -288922,23 +288922,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #624] @ 0x270 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 3f72b4 │ │ │ │ + bl 3f72a4 │ │ │ │ ldr r2, [pc, #60] @ (21a01c ) │ │ │ │ ldr r3, [pc, #44] @ (21a010 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -288949,23 +288949,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r1, {r1} │ │ │ │ + ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ cmp r1, #242 @ 0xf2 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 21a104 │ │ │ │ + ble.n 21a0e4 │ │ │ │ movs r3, r4 │ │ │ │ - ble.n 21a0b8 │ │ │ │ + ble.n 21a098 │ │ │ │ movs r3, r4 │ │ │ │ cmp r1, #182 @ 0xb6 │ │ │ │ movs r3, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -288985,23 +288985,23 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ vldr d7, [pc, #76] @ 21a0b8 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 3f72b4 │ │ │ │ + bl 3f72a4 │ │ │ │ cbz r0, 21a090 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 219cc0 │ │ │ │ ldr r2, [pc, #64] @ (21a0d4 ) │ │ │ │ @@ -289018,23 +289018,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r6} │ │ │ │ movs r6, r5 │ │ │ │ cmp r1, #82 @ 0x52 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 21a070 │ │ │ │ + bgt.n 21a050 │ │ │ │ movs r3, r4 │ │ │ │ - bgt.n 21a030 │ │ │ │ + bgt.n 21a010 │ │ │ │ movs r3, r4 │ │ │ │ cmp r1, #4 │ │ │ │ movs r3, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -289054,23 +289054,23 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ vldr d7, [pc, #76] @ 21a170 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 3f72b4 │ │ │ │ + bl 3f72a4 │ │ │ │ cbz r0, 21a148 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 219cc0 │ │ │ │ ldr r2, [pc, #64] @ (21a18c ) │ │ │ │ @@ -289087,23 +289087,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ - stmia r7!, {r1, r2, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r7} │ │ │ │ movs r6, r5 │ │ │ │ cmp r0, #154 @ 0x9a │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 21a1b8 │ │ │ │ + bgt.n 21a198 │ │ │ │ movs r3, r4 │ │ │ │ - blt.n 21a178 │ │ │ │ + blt.n 21a158 │ │ │ │ movs r3, r4 │ │ │ │ cmp r0, #76 @ 0x4c │ │ │ │ movs r3, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -289124,23 +289124,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 3f71d4 │ │ │ │ + bl 3f71c4 │ │ │ │ cbz r0, 21a1f2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 21a21c │ │ │ │ str.w r3, [r8, #280] @ 0x118 │ │ │ │ ldr r2, [pc, #108] @ (21a260 ) │ │ │ │ ldr r3, [pc, #88] @ (21a250 ) │ │ │ │ add r2, pc │ │ │ │ @@ -289155,79 +289155,79 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ strd r1, r6, [sp, #4] │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #48] @ (21a264 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #48] @ (21a268 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #313 @ 0x139 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21a1f2 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #240 @ 0xf0 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - blt.n 21a338 │ │ │ │ + blt.n 21a318 │ │ │ │ movs r3, r4 │ │ │ │ - blt.n 21a2d8 │ │ │ │ + blt.n 21a2b8 │ │ │ │ movs r3, r4 │ │ │ │ movs r7, #162 @ 0xa2 │ │ │ │ movs r3, r6 │ │ │ │ - udf #206 @ 0xce │ │ │ │ + udf #190 @ 0xbe │ │ │ │ movs r3, r4 │ │ │ │ - udf #178 @ 0xb2 │ │ │ │ + udf #162 @ 0xa2 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #196] @ (21a344 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21a31c │ │ │ │ movs r0, #12 │ │ │ │ movs r6, #1 │ │ │ │ blx 16056c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c6410 │ │ │ │ + bl 2c6400 │ │ │ │ blx 162a18 │ │ │ │ ldr r3, [pc, #160] @ (21a348 ) │ │ │ │ ldr r2, [pc, #164] @ (21a34c ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ str r0, [r7, #0] │ │ │ │ adds r3, #24 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ movs r4, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r5, [r0, #284] @ 0x11c │ │ │ │ mov sl, r0 │ │ │ │ lsl.w r3, r6, r4 │ │ │ │ tst r3, r5 │ │ │ │ bne.n 21a332 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #5 │ │ │ │ @@ -289269,19 +289269,19 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 162c0c │ │ │ │ ldr r3, [r7, #4] │ │ │ │ strd r3, r4, [r0] │ │ │ │ str r0, [r7, #4] │ │ │ │ b.n 21a2cc │ │ │ │ nop │ │ │ │ - bge.n 21a288 │ │ │ │ + bge.n 21a268 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - bge.n 21a3f0 │ │ │ │ + bge.n 21a3d0 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -289312,35 +289312,35 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #42 @ 0x2a │ │ │ │ mov r0, r7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r6, #872 @ 0x368 │ │ │ │ movs r1, #3 │ │ │ │ strd r2, r3, [r6, #872] @ 0x368 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r3, [r6, #744] @ 0x2e8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 219cc0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 21a410 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #140] @ (21a478 ) │ │ │ │ ldr r3, [pc, #124] @ (21a468 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -289388,19 +289388,19 @@ │ │ │ │ movs r3, r6 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #36 @ 0x24 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r4} │ │ │ │ + stmia r5!, {r2} │ │ │ │ movs r6, r5 │ │ │ │ - bls.n 21a3b0 │ │ │ │ + bls.n 21a390 │ │ │ │ movs r3, r4 │ │ │ │ - bls.n 21a54c │ │ │ │ + bls.n 21a52c │ │ │ │ movs r3, r4 │ │ │ │ movs r5, #172 @ 0xac │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0021a47c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -289414,19 +289414,19 @@ │ │ │ │ ldr r0, [pc, #80] @ (21a4e8 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2c67f4 │ │ │ │ + bl 2c67e4 │ │ │ │ ldr r1, [pc, #64] @ (21a4ec ) │ │ │ │ mov r2, sp │ │ │ │ add r1, pc │ │ │ │ - bl 2c40f0 │ │ │ │ + bl 2c40e0 │ │ │ │ ldr r2, [pc, #60] @ (21a4f0 ) │ │ │ │ ldr r3, [pc, #44] @ (21a4e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -289442,15 +289442,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r5, #6 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 21a588 │ │ │ │ + bgt.n 21a568 │ │ │ │ movs r3, r4 │ │ │ │ ldc2 15, cr15, [sp, #1020]! @ 0x3fc │ │ │ │ movs r4, #226 @ 0xe2 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0021a4f4 : │ │ │ │ push {r3, lr} │ │ │ │ @@ -289507,42 +289507,42 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #52] @ (21a5c0 ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r2, [pc, #52] @ (21a5c4 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (21a5c8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 21a5a8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #336] @ 0x150 │ │ │ │ blx 16087c │ │ │ │ ldr.w r0, [r4, #340] @ 0x154 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 160878 │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r3} │ │ │ │ + stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - bvc.n 21a6a4 │ │ │ │ + bvc.n 21a684 │ │ │ │ movs r3, r4 │ │ │ │ - bvc.n 21a4e4 │ │ │ │ + bvc.n 21a6c4 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 21a62c │ │ │ │ sub sp, #8 │ │ │ │ @@ -289550,63 +289550,63 @@ │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r1, [pc, #76] @ (21a634 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 21a570 │ │ │ │ add.w r0, r4, #624 @ 0x270 │ │ │ │ - bl 4236d0 │ │ │ │ + bl 4236c0 │ │ │ │ cbnz r0, 21a61c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r0, r4, #600 @ 0x258 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 423680 │ │ │ │ + b.w 423670 │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r5, r7} │ │ │ │ movs r6, r5 │ │ │ │ - bvc.n 21a664 │ │ │ │ + bvc.n 21a644 │ │ │ │ movs r3, r4 │ │ │ │ - bvc.n 21a6a4 │ │ │ │ + bvc.n 21a684 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021a638 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #68] @ (21a6a0 ) │ │ │ │ ldr r2, [pc, #72] @ (21a6a4 ) │ │ │ │ ldr r1, [pc, #72] @ (21a6a8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w lr, [r0, #56] @ 0x38 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 21a68c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ @@ -289618,43 +289618,43 @@ │ │ │ │ mvn.w r0, #2 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - stmia r2!, {r1, r3, r4, r5} │ │ │ │ + stmia r2!, {r1, r3, r5} │ │ │ │ movs r6, r5 │ │ │ │ - bvs.n 21a5ec │ │ │ │ + bvs.n 21a5cc │ │ │ │ movs r3, r4 │ │ │ │ - bvs.n 21a628 │ │ │ │ + bvs.n 21a608 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021a6ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r0 │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #68] @ (21a714 ) │ │ │ │ ldr r2, [pc, #68] @ (21a718 ) │ │ │ │ ldr r1, [pc, #72] @ (21a71c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r1, [r0, #60] @ 0x3c │ │ │ │ cbz r1, 21a6fc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r5, r6, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ @@ -289665,65 +289665,65 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - stmia r1!, {r2, r6, r7} │ │ │ │ + stmia r1!, {r2, r4, r5, r7} │ │ │ │ movs r6, r5 │ │ │ │ - bvs.n 21a774 │ │ │ │ + bvs.n 21a754 │ │ │ │ movs r3, r4 │ │ │ │ - bvs.n 21a7b4 │ │ │ │ + bvs.n 21a794 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021a720 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #624 @ 0x270 │ │ │ │ mov r5, r1 │ │ │ │ - bl 4236d0 │ │ │ │ + bl 4236c0 │ │ │ │ cbnz r0, 21a784 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2196e8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 21a7b0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #344 @ 0x158 │ │ │ │ - bl 423b74 │ │ │ │ + bl 423b64 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #104] @ (21a7c8 ) │ │ │ │ ldr r2, [pc, #104] @ (21a7cc ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ add r1, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #100] @ (21a7d0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 21a7c2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #600 @ 0x258 │ │ │ │ add.w r0, r4, #344 @ 0x158 │ │ │ │ - bl 423a44 │ │ │ │ + bl 423a34 │ │ │ │ cbnz r0, 21a79c │ │ │ │ ldr.w r3, [r4, #872] @ 0x368 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 21a73e │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ add.w r2, r5, #36 @ 0x24 │ │ │ │ @@ -289736,19 +289736,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mvn.w r0, #2 │ │ │ │ b.n 21a7b0 │ │ │ │ - stmia r1!, {r2, r4, r5} │ │ │ │ + stmia r1!, {r2, r5} │ │ │ │ movs r6, r5 │ │ │ │ - bpl.n 21a700 │ │ │ │ + bpl.n 21a6e0 │ │ │ │ movs r3, r4 │ │ │ │ - bpl.n 21a740 │ │ │ │ + bpl.n 21a720 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021a7d4 : │ │ │ │ strb r1, [r0, #21] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -289764,15 +289764,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0021a7e8 : │ │ │ │ ldrb r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (21a7f4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ adds r3, #6 │ │ │ │ movs r2, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -289821,32 +289821,32 @@ │ │ │ │ ldr r3, [pc, #52] @ (21a8b4 ) │ │ │ │ movs r2, #26 │ │ │ │ ldr r1, [pc, #52] @ (21a8b8 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r2 │ │ │ │ mov r0, r2 │ │ │ │ blx 16087c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bhi.n 21a83c │ │ │ │ + bhi.n 21a81c │ │ │ │ movs r3, r4 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r5, r6} │ │ │ │ movs r6, r5 │ │ │ │ - bhi.n 21a804 │ │ │ │ + bhi.n 21a7e4 │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 21a904 │ │ │ │ sub sp, #12 │ │ │ │ @@ -289854,37 +289854,37 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #52] @ (21a90c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #36] @ (21a910 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r3, r5} │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ movs r6, r5 │ │ │ │ - strb r4, [r5, #3] │ │ │ │ + strb r4, [r3, #3] │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r2, r1] │ │ │ │ + strh r6, [r0, r1] │ │ │ │ movs r2, r4 │ │ │ │ vmaxnm.f32 , , │ │ │ │ ldr r0, [pc, #4] @ (21a91c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ adds r2, #18 │ │ │ │ movs r2, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -289893,15 +289893,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #436] @ (21aaec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #424] @ (21aaf0 ) │ │ │ │ ldr r5, [pc, #424] @ (21aaf4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #424] @ (21aaf8 ) │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #424] @ (21aafc ) │ │ │ │ @@ -289910,121 +289910,121 @@ │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #420] @ (21ab00 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [pc, #416] @ (21ab04 ) │ │ │ │ add r3, pc │ │ │ │ ldr r6, [pc, #416] @ (21ab08 ) │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r2, [pc, #416] @ (21ab0c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #412] @ (21ab10 ) │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #408] @ (21ab14 ) │ │ │ │ ldr r2, [pc, #412] @ (21ab18 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r2, [pc, #400] @ (21ab1c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #396] @ (21ab20 ) │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #392] @ (21ab24 ) │ │ │ │ ldr r2, [pc, #396] @ (21ab28 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r2, [pc, #384] @ (21ab2c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #372] @ (21ab30 ) │ │ │ │ ldr r1, [pc, #376] @ (21ab34 ) │ │ │ │ movs r5, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #372] @ (21ab38 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ ldr r2, [pc, #356] @ (21ab3c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #344] @ (21ab40 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #344] @ (21ab44 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #344] @ (21ab48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2c6348 │ │ │ │ + bl 2c6338 │ │ │ │ ldr r2, [pc, #328] @ (21ab4c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #320] @ (21ab50 ) │ │ │ │ ldr r1, [pc, #324] @ (21ab54 ) │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #320] @ (21ab58 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ ldr r2, [pc, #304] @ (21ab5c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #296] @ (21ab60 ) │ │ │ │ ldr r1, [pc, #300] @ (21ab64 ) │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #296] @ (21ab68 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ mov r5, r1 │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ ldr r2, [pc, #280] @ (21ab6c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #276] @ (21ab70 ) │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r2, [pc, #276] @ (21ab74 ) │ │ │ │ ldr r3, [pc, #276] @ (21ab78 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #276] @ (21ab7c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -290032,161 +290032,161 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #268] @ (21ab80 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2c7250 │ │ │ │ + bl 2c7240 │ │ │ │ ldr r2, [pc, #256] @ (21ab84 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #252] @ (21ab88 ) │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #252] @ (21ab8c ) │ │ │ │ ldr r2, [pc, #252] @ (21ab90 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r2, [pc, #240] @ (21ab94 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #236] @ (21ab98 ) │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #236] @ (21ab9c ) │ │ │ │ ldr r2, [pc, #236] @ (21aba0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r2, [pc, #224] @ (21aba4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #216] @ (21aba8 ) │ │ │ │ ldr r2, [pc, #220] @ (21abac ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #220] @ (21abb0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2c7168 │ │ │ │ - itt │ │ │ │ - mov r6, r5 │ │ │ │ - add r6, sp, #280 @ 0x118 │ │ │ │ + b.w 2c7158 │ │ │ │ + ite al │ │ │ │ + moval r6, r5 │ │ │ │ + add r6, sp, #216 @ 0xd8 │ │ │ │ movs r1, r4 │ │ │ │ - add r6, sp, #120 @ 0x78 │ │ │ │ + add r6, sp, #56 @ 0x38 │ │ │ │ movs r1, r4 │ │ │ │ lsls r7, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r6, r2] │ │ │ │ + ldrsb r4, [r4, r2] │ │ │ │ movs r2, r4 │ │ │ │ lsls r7, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ subs r4, r7, #6 │ │ │ │ movs r3, r6 │ │ │ │ - bvc.n 21ab08 │ │ │ │ + bvc.n 21aae8 │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [sp, #848] @ 0x350 │ │ │ │ + str r2, [sp, #784] @ 0x310 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r3, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 21ab10 │ │ │ │ + bvc.n 21aaf0 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r0, [r2, #12] │ │ │ │ + ldrh r0, [r0, #12] │ │ │ │ movs r3, r4 │ │ │ │ lsrs r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 21ab30 │ │ │ │ + bvc.n 21ab10 │ │ │ │ movs r3, r4 │ │ │ │ lsrs r7, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #34] @ 0x22 │ │ │ │ + strh r4, [r2, #34] @ 0x22 │ │ │ │ movs r3, r4 │ │ │ │ lsls r1, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 21ab0c │ │ │ │ + bvc.n 21aaec │ │ │ │ movs r3, r4 │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 21ab44 │ │ │ │ + bvc.n 21ab24 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 21a950 │ │ │ │ + b.n 21a930 │ │ │ │ movs r2, r4 │ │ │ │ - bvc.n 21ab4c │ │ │ │ + bvc.n 21ab2c │ │ │ │ movs r3, r4 │ │ │ │ lsrs r3, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #224 @ 0xe0 │ │ │ │ + add r7, sp, #160 @ 0xa0 │ │ │ │ movs r3, r4 │ │ │ │ lsls r1, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 21ab84 │ │ │ │ + bhi.n 21ab64 │ │ │ │ movs r3, r4 │ │ │ │ lsrs r7, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, r4] │ │ │ │ + str r4, [r1, r4] │ │ │ │ movs r2, r4 │ │ │ │ lsrs r1, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 21ab94 │ │ │ │ + bhi.n 21ab74 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r6, r0, #23 │ │ │ │ + lsls r6, r6, #22 │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, r3] │ │ │ │ + str r6, [r0, r3] │ │ │ │ movs r2, r4 │ │ │ │ - bhi.n 21aba4 │ │ │ │ + bvc.n 21ab84 │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r4, r6] │ │ │ │ + strb r6, [r2, r6] │ │ │ │ movs r2, r4 │ │ │ │ lsls r1, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 21ab9c │ │ │ │ + bvc.n 21ab7c │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [r2, r2] │ │ │ │ + str r2, [r0, r2] │ │ │ │ movs r2, r4 │ │ │ │ lsrs r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 21abcc │ │ │ │ + bhi.n 21abac │ │ │ │ movs r3, r4 │ │ │ │ lsls r1, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r6, r6] │ │ │ │ + ldrsb r0, [r4, r6] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #516] @ (21adcc ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -290203,26 +290203,26 @@ │ │ │ │ mov fp, r3 │ │ │ │ add.w r3, r5, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 2c06bc │ │ │ │ + bl 2c06ac │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cbz r3, 21ac1e │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 21ac34 │ │ │ │ @@ -290248,27 +290248,27 @@ │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ cbz r3, 21ac6a │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 21ad32 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 21ad26 │ │ │ │ ldrb.w r3, [r4, #33] @ 0x21 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 21ad1a │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40ae54 │ │ │ │ + bl 40ae44 │ │ │ │ movw r3, #16257 @ 0x3f81 │ │ │ │ movt r3, #4064 @ 0xfe0 │ │ │ │ adds r0, #1 │ │ │ │ umull r2, r3, r3, r0 │ │ │ │ ldr r2, [r4, #72] @ 0x48 │ │ │ │ lsrs r3, r3, #3 │ │ │ │ add.w r3, r3, r3, lsl #7 │ │ │ │ @@ -290301,15 +290301,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #264] @ (21ade4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 21ac1e │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 21ad6c │ │ │ │ ldrb.w r3, [r4, #35] @ 0x23 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 21ac1e │ │ │ │ eor.w r5, r9, #1 │ │ │ │ @@ -290318,120 +290318,120 @@ │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ uxtb r5, r5 │ │ │ │ strd r5, r8, [sp, #4] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 405240 │ │ │ │ + bl 405230 │ │ │ │ b.n 21ac1e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 400c98 │ │ │ │ + bl 400c88 │ │ │ │ b.n 21ac7a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r6 │ │ │ │ - bl 400c98 │ │ │ │ + bl 400c88 │ │ │ │ b.n 21ac72 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 40261c │ │ │ │ + bl 40260c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r2, [pc, #164] @ (21ade8 ) │ │ │ │ mov r1, r0 │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ ldr r1, [pc, #160] @ (21adec ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 160878 │ │ │ │ ldr r3, [pc, #128] @ (21adf0 ) │ │ │ │ mov r1, r2 │ │ │ │ ldr r4, [pc, #128] @ (21adf4 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #116] @ (21adf8 ) │ │ │ │ ldr r1, [pc, #120] @ (21adfc ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21ac1e │ │ │ │ ldr r3, [pc, #100] @ (21ae00 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #100] @ (21ae04 ) │ │ │ │ ldr r1, [pc, #100] @ (21ae08 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21ac1e │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ blx 160434 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ it gt │ │ │ │ movgt r2, #5 │ │ │ │ b.n 21acaa │ │ │ │ nop │ │ │ │ - pop {r5, r6, pc} │ │ │ │ + pop {r4, r6, pc} │ │ │ │ movs r6, r5 │ │ │ │ adds r6, r0, #7 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [r6, #92] @ 0x5c │ │ │ │ + ldr r2, [r4, #92] @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ - ldr r7, [pc, #368] @ (21af4c ) │ │ │ │ + ldr r7, [pc, #304] @ (21af0c ) │ │ │ │ movs r2, r4 │ │ │ │ - pop {r3, r4, r6} │ │ │ │ + pop {r3, r6} │ │ │ │ movs r6, r5 │ │ │ │ - bvc.n 21adf0 │ │ │ │ + bvs.n 21add0 │ │ │ │ movs r3, r4 │ │ │ │ - bvs.n 21ae3c │ │ │ │ + bvs.n 21ae1c │ │ │ │ movs r3, r4 │ │ │ │ - bpl.n 21ad90 │ │ │ │ + bpl.n 21ad70 │ │ │ │ movs r3, r4 │ │ │ │ - bpl.n 21ad5c │ │ │ │ + bpl.n 21ad3c │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 21ae8c │ │ │ │ + bvs.n 21ae6c │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r4, 21ae66 │ │ │ │ + cbnz r4, 21ae62 │ │ │ │ movs r6, r5 │ │ │ │ - bpl.n 21ad00 │ │ │ │ + bpl.n 21aee0 │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r2, 21ae68 │ │ │ │ + cbnz r2, 21ae64 │ │ │ │ movs r6, r5 │ │ │ │ - bpl.n 21ad60 │ │ │ │ + bpl.n 21ad40 │ │ │ │ movs r3, r4 │ │ │ │ - bpl.n 21aed0 │ │ │ │ + bpl.n 21aeb0 │ │ │ │ movs r3, r4 │ │ │ │ - b.w 2c53f4 │ │ │ │ + b.w 2c53e4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 21ae58 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -290439,30 +290439,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (21ae60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ strb.w r4, [r0, #34] @ 0x22 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cbnz r2, 21ae9e │ │ │ │ + revsh r2, r7 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r0, [r3, #56] @ 0x38 │ │ │ │ + ldr r0, [r1, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [pc, #8] @ (21ae6c ) │ │ │ │ + ldr r4, [pc, #968] @ (21b22c ) │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 21aea4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -290470,28 +290470,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (21aeac ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #34] @ 0x22 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - hlt 0x0036 │ │ │ │ + hlt 0x0026 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [r0, #52] @ 0x34 │ │ │ │ + ldr r6, [r6, #48] @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [pc, #704] @ (21b170 ) │ │ │ │ + ldr r4, [pc, #640] @ (21b130 ) │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 21aef0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -290499,28 +290499,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (21aef8 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #38] @ 0x26 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - rev16 r2, r5 │ │ │ │ + rev16 r2, r3 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r2, [r7, #44] @ 0x2c │ │ │ │ + ldr r2, [r5, #44] @ 0x2c │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [pc, #400] @ (21b08c ) │ │ │ │ + ldr r4, [pc, #336] @ (21b04c ) │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 21af3c │ │ │ │ sub sp, #12 │ │ │ │ @@ -290528,28 +290528,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (21af44 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #37] @ 0x25 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - rev r6, r3 │ │ │ │ + rev r6, r1 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [r3, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [pc, #96] @ (21afa8 ) │ │ │ │ + ldr r4, [pc, #32] @ (21af68 ) │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 21af8c │ │ │ │ sub sp, #8 │ │ │ │ @@ -290558,29 +290558,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (21af94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ str r4, [r0, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cbnz r2, 21afc4 │ │ │ │ + cbnz r2, 21afc0 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r0, [r4, #36] @ 0x24 │ │ │ │ + ldr r0, [r2, #36] @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [pc, #808] @ (21b2c0 ) │ │ │ │ + ldr r3, [pc, #744] @ (21b280 ) │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 21afd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -290588,29 +290588,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (21afe0 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbnz r2, 21affc │ │ │ │ + cbnz r2, 21aff8 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r2, [r2, #32] │ │ │ │ + ldr r2, [r0, #32] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [pc, #496] @ (21b1d4 ) │ │ │ │ + ldr r3, [pc, #432] @ (21b194 ) │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 21b024 │ │ │ │ sub sp, #12 │ │ │ │ @@ -290618,28 +290618,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (21b02c ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #35] @ 0x23 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cbnz r6, 21b034 │ │ │ │ + cbnz r6, 21b030 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [r0, #28] │ │ │ │ + ldr r6, [r6, #24] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [pc, #192] @ (21b0f0 ) │ │ │ │ + ldr r3, [pc, #128] @ (21b0b0 ) │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 21b070 │ │ │ │ sub sp, #12 │ │ │ │ @@ -290647,28 +290647,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (21b078 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #33] @ 0x21 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb8ea │ │ │ │ + @ instruction: 0xb8da │ │ │ │ movs r6, r5 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [pc, #912] @ (21b40c ) │ │ │ │ + ldr r2, [pc, #848] @ (21b3cc ) │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 21b0bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -290676,28 +290676,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (21b0c4 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #32] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb89e │ │ │ │ + @ instruction: 0xb88e │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ + ldr r6, [r3, #16] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [pc, #608] @ (21b328 ) │ │ │ │ + ldr r2, [pc, #544] @ (21b2e8 ) │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 21b10c │ │ │ │ sub sp, #12 │ │ │ │ @@ -290705,29 +290705,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (21b114 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #36] @ 0x24 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb852 │ │ │ │ + @ instruction: 0xb842 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [pc, #304] @ (21b248 ) │ │ │ │ + ldr r2, [pc, #240] @ (21b208 ) │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #52] @ 21b160 │ │ │ │ @@ -290738,28 +290738,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (21b168 ) │ │ │ │ add.w ip, ip, #24 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #44 @ 0x2c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 3f71d4 │ │ │ │ + b.w 3f71c4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb802 │ │ │ │ + @ instruction: 0xb7f2 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r1, [pc, #992] @ (21b548 ) │ │ │ │ + ldr r1, [pc, #928] @ (21b508 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [r1, #8] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #124] @ 21b1f8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -290777,23 +290777,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #24] │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 3f76b8 │ │ │ │ + bl 3f76a8 │ │ │ │ ldr r2, [pc, #60] @ (21b20c ) │ │ │ │ ldr r3, [pc, #44] @ (21b200 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -290804,23 +290804,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7ae │ │ │ │ + @ instruction: 0xb79e │ │ │ │ movs r6, r5 │ │ │ │ adds r2, r0, r0 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #600] @ (21b460 ) │ │ │ │ + ldr r1, [pc, #536] @ (21b420 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ movs r2, r4 │ │ │ │ asrs r6, r0, #31 │ │ │ │ movs r3, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -290832,15 +290832,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #108] @ (21b298 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 2004f8 │ │ │ │ orrs r0, r1 │ │ │ │ it eq │ │ │ │ strbeq.w r6, [r4, #37] @ 0x25 │ │ │ │ bne.n 21b262 │ │ │ │ @@ -290856,33 +290856,33 @@ │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (21b2a0 ) │ │ │ │ mov.w r2, #456 @ 0x1c8 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb70c │ │ │ │ + @ instruction: 0xb6fc │ │ │ │ movs r6, r5 │ │ │ │ - ldr r1, [pc, #16] @ (21b2a8 ) │ │ │ │ + ldr r0, [pc, #976] @ (21b668 ) │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r2, #120] @ 0x78 │ │ │ │ + str r4, [r0, #120] @ 0x78 │ │ │ │ movs r2, r4 │ │ │ │ - bne.n 21b1dc │ │ │ │ + bne.n 21b1bc │ │ │ │ movs r3, r4 │ │ │ │ - beq.n 21b1d8 │ │ │ │ + beq.n 21b1b8 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #128] @ 21b334 │ │ │ │ sub sp, #12 │ │ │ │ @@ -290891,15 +290891,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (21b33c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 2004f8 │ │ │ │ orrs r0, r1 │ │ │ │ beq.n 21b2e4 │ │ │ │ ldrb.w r3, [r4, #33] @ 0x21 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -290917,30 +290917,30 @@ │ │ │ │ bl 20404c │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ bl 2004f8 │ │ │ │ add.w r2, r5, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 400c98 │ │ │ │ + bl 400c88 │ │ │ │ strb.w r5, [r4, #33] @ 0x21 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - cpsid ai │ │ │ │ + cpsie ai │ │ │ │ movs r6, r5 │ │ │ │ - str r4, [r0, #112] @ 0x70 │ │ │ │ + str r4, [r6, #108] @ 0x6c │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [pc, #440] @ (21b4f8 ) │ │ │ │ + ldr r0, [pc, #376] @ (21b4b8 ) │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #128] @ 21b3d0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -290949,15 +290949,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (21b3d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 2004f8 │ │ │ │ orrs r0, r1 │ │ │ │ beq.n 21b380 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -290975,30 +290975,30 @@ │ │ │ │ bl 20404c │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ bl 2004f8 │ │ │ │ rsb r2, r5, #13 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 400c98 │ │ │ │ + bl 400c88 │ │ │ │ strb.w r5, [r4, #32] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - push {r1, r3, r4, r6, r7, lr} │ │ │ │ + push {r1, r3, r6, r7, lr} │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [r5, #100] @ 0x64 │ │ │ │ + str r0, [r3, #100] @ 0x64 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0x47d2 │ │ │ │ + @ instruction: 0x47c2 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (21b45c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -291006,25 +291006,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #112] @ (21b464 ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r2, [pc, #92] @ (21b468 ) │ │ │ │ ldr r1, [pc, #96] @ (21b46c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #136 @ 0x88 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ bl 1cc49c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r3, [r5, #32] │ │ │ │ bl 1cc494 │ │ │ │ mov r3, r0 │ │ │ │ @@ -291040,23 +291040,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - push {r6, lr} │ │ │ │ + push {r4, r5, lr} │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [r2, #92] @ 0x5c │ │ │ │ + str r0, [r0, #92] @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ - bx r7 │ │ │ │ + bx r5 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r5, #18] │ │ │ │ + ldrh r6, [r3, #18] │ │ │ │ movs r1, r4 │ │ │ │ - str r0, [sp, #8] │ │ │ │ + ldrh r2, [r6, #62] @ 0x3e │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ (21b514 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -291066,15 +291066,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r2, [pc, #144] @ (21b51c ) │ │ │ │ add.w r3, r6, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 2004f8 │ │ │ │ orrs r0, r1 │ │ │ │ bne.n 21b4ce │ │ │ │ ldrb.w r3, [r4, #35] @ 0x23 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ @@ -291094,15 +291094,15 @@ │ │ │ │ add.w r3, r6, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #76] @ (21b524 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #475 @ 0x1db │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -291111,29 +291111,29 @@ │ │ │ │ add.w r3, r6, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #40] @ (21b52c ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #479 @ 0x1df │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21b4ba │ │ │ │ - push {r2, r3, r5, r7} │ │ │ │ + push {r2, r3, r4, r7} │ │ │ │ movs r6, r5 │ │ │ │ - mov ip, r4 │ │ │ │ + mov ip, r2 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r6, #80] @ 0x50 │ │ │ │ + str r4, [r4, #80] @ 0x50 │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r7!, {r2, r4, r5} │ │ │ │ + ldmia r7!, {r2, r5} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6!, {r4, r5} │ │ │ │ + ldmia r6!, {r5} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r7!, {r3, r5} │ │ │ │ + ldmia r7!, {r3, r4} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6!, {r2} │ │ │ │ + ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #168] @ (21b5ec ) │ │ │ │ @@ -291152,23 +291152,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 3f71d4 │ │ │ │ + bl 3f71c4 │ │ │ │ cbz r0, 21b592 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 21b5bc │ │ │ │ str.w r3, [r8, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #108] @ (21b600 ) │ │ │ │ ldr r3, [pc, #88] @ (21b5f0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -291183,46 +291183,46 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (21b604 ) │ │ │ │ ldr r4, [pc, #56] @ (21b608 ) │ │ │ │ add.w r3, r5, #176 @ 0xb0 │ │ │ │ strd r6, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #276 @ 0x114 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21b592 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r2, #17 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 21b670 │ │ │ │ + cbz r2, 21b66c │ │ │ │ movs r6, r5 │ │ │ │ - cmp lr, fp │ │ │ │ + cmp lr, r9 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r4, #68] @ 0x44 │ │ │ │ + str r0, [r2, #68] @ 0x44 │ │ │ │ movs r2, r4 │ │ │ │ asrs r2, r0, #16 │ │ │ │ movs r3, r6 │ │ │ │ - ldmia r5, {r1, r2, r4, r5} │ │ │ │ + ldmia r5, {r1, r2, r5} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6!, {r3, r7} │ │ │ │ + ldmia r6, {r3, r4, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #184] @ (21b6d8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -291240,23 +291240,23 @@ │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 389f1c │ │ │ │ + bl 389f0c │ │ │ │ ldr r4, [sp, #8] │ │ │ │ cbz r4, 21b68e │ │ │ │ mov r3, r4 │ │ │ │ b.n 21b668 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 21b6be │ │ │ │ ldrh.w ip, [r3, #4] │ │ │ │ @@ -291268,18 +291268,18 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #120] @ (21b6f4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ strd r4, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3898f8 │ │ │ │ + bl 3898e8 │ │ │ │ ldr r2, [pc, #96] @ (21b6f8 ) │ │ │ │ ldr r3, [pc, #72] @ (21b6e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -291293,36 +291293,36 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40a4e0 │ │ │ │ + bl 40a4d0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21b6c0 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ b.n 21b68e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - cbz r0, 21b720 │ │ │ │ + cbz r0, 21b71c │ │ │ │ movs r6, r5 │ │ │ │ asrs r2, r5, #13 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add ip, pc │ │ │ │ + add ip, sp │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r1, #56] @ 0x38 │ │ │ │ + str r4, [r7, #52] @ 0x34 │ │ │ │ movs r2, r4 │ │ │ │ - uxth r0, r7 │ │ │ │ + uxth r0, r5 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r6!, {r1, r2, r3} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r4!, {r1, r2, r7} │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r0, #12 │ │ │ │ movs r3, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -291342,30 +291342,30 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r2, r0, #48 @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w r4, [r2, #4]! │ │ │ │ cbnz r4, 21b78a │ │ │ │ adds r3, #32 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ bne.n 21b742 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 389f1c │ │ │ │ + bl 389f0c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3898f8 │ │ │ │ + bl 3898e8 │ │ │ │ ldr r2, [pc, #120] @ (21b7dc ) │ │ │ │ ldr r3, [pc, #112] @ (21b7d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -291393,29 +291393,29 @@ │ │ │ │ blx 16056c │ │ │ │ str r0, [r6, #0] │ │ │ │ strh r4, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ adds r2, r4, #1 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ - bl 40ad04 │ │ │ │ + bl 40acf4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #128 @ 0x80 │ │ │ │ bne.n 21b7a6 │ │ │ │ b.n 21b74e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - sxth r0, r4 │ │ │ │ + sxth r0, r2 │ │ │ │ movs r6, r5 │ │ │ │ asrs r2, r7, #9 │ │ │ │ movs r3, r6 │ │ │ │ - add r6, r1 │ │ │ │ + mvns r6, r7 │ │ │ │ movs r2, r4 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #40] @ 0x28 │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r6, #8 │ │ │ │ movs r3, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -291427,15 +291427,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r2, [pc, #220] @ (21b8dc ) │ │ │ │ add.w r3, r6, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r3, [r0, #38] @ 0x26 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 21b854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 21b8a6 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 2004f8 │ │ │ │ @@ -291478,47 +291478,47 @@ │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ strd r5, r9, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [r4, #48] @ 0x30 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 405240 │ │ │ │ + bl 405230 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b824 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #35] @ 0x23 │ │ │ │ b.n 21b824 │ │ │ │ ldr r4, [pc, #56] @ (21b8e0 ) │ │ │ │ add.w r3, r6, #256 @ 0x100 │ │ │ │ ldr r1, [pc, #52] @ (21b8e4 ) │ │ │ │ movs r2, #237 @ 0xed │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - cbz r2, 21b8e6 │ │ │ │ + cbz r2, 21b8e2 │ │ │ │ movs r6, r5 │ │ │ │ - orrs r2, r6 │ │ │ │ + orrs r2, r4 │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r0, #28] │ │ │ │ + str r2, [r6, #24] │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r2!, {r3, r4, r6} │ │ │ │ + ldmia r2!, {r3, r6} │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #220] @ (21b9d8 ) │ │ │ │ @@ -291537,28 +291537,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 2004f8 │ │ │ │ orrs r0, r1 │ │ │ │ bne.n 21b986 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f76b8 │ │ │ │ + bl 3f76a8 │ │ │ │ cbz r0, 21b95c │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ it ne │ │ │ │ strdne r2, r3, [r4, #24] │ │ │ │ beq.n 21b9a8 │ │ │ │ ldr r2, [pc, #140] @ (21b9ec ) │ │ │ │ @@ -291576,74 +291576,74 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #100] @ (21b9f0 ) │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r1, [pc, #100] @ (21b9f4 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r3, r5, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movs r2, #67 @ 0x43 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21b95c │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #76] @ (21b9f8 ) │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r1, [pc, #72] @ (21b9fc ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r5, #292 @ 0x124 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r4, r5, [sp, #24] │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21b95c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r3, #2 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #176 @ 0xb0 │ │ │ │ + add sp, #112 @ 0x70 │ │ │ │ movs r6, r5 │ │ │ │ - tst r6, r4 │ │ │ │ + tst r6, r2 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r5, #8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r7, #32 │ │ │ │ movs r3, r6 │ │ │ │ - ldmia r3, {r2, r3, r4} │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r1, {r1, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r3, {r1, r2, r3, r4} │ │ │ │ + ldmia r3, {r1, r2, r3} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r1, {r1, r4, r6} │ │ │ │ + ldmia r1, {r1, r6} │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021ba00 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #34] @ 0x22 │ │ │ │ cbz r3, 21ba1c │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 2c64cc │ │ │ │ - bl 2c6410 │ │ │ │ + b.w 2c64bc │ │ │ │ + bl 2c6400 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 162a14 │ │ │ │ │ │ │ │ 0021ba28 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -291717,23 +291717,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (21baec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - add r6, sp, #384 @ 0x180 │ │ │ │ + add r6, sp, #320 @ 0x140 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r2!, {r1, r3, r5} │ │ │ │ + ldmia r2!, {r1, r3, r4} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r4, r5} │ │ │ │ + ldmia r0!, {r5} │ │ │ │ movs r3, r4 │ │ │ │ ldr r0, [pc, #4] @ (21baf8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ movs r0, #114 @ 0x72 │ │ │ │ movs r2, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -291741,32 +291741,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (21bb44 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #48] @ (21bb48 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #36] @ (21bb4c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #520 @ 0x208 │ │ │ │ + add r7, sp, #456 @ 0x1c8 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r2!, {r4} │ │ │ │ + ldmia r2!, {} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r2!, {r1, r5} │ │ │ │ + ldmia r2!, {r1, r4} │ │ │ │ movs r3, r4 │ │ │ │ lsls r7, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -291776,54 +291776,54 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #68] @ (21bbb0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #52] @ (21bbb4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #52] @ (21bbb8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 419020 │ │ │ │ + bl 419010 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r1, #32] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #184 @ 0xb8 │ │ │ │ + add r7, sp, #120 @ 0x78 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ movs r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ cbz r4, 21bbf0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 41556c │ │ │ │ + bl 41555c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 21c400 │ │ │ │ @@ -291847,24 +291847,24 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (21bc40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25fdb0 │ │ │ │ - add r6, sp, #504 @ 0x1f8 │ │ │ │ + add r6, sp, #440 @ 0x1b8 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r1!, {r2, r3, r5} │ │ │ │ + ldmia r1!, {r2, r3, r4} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r1, {r1, r6} │ │ │ │ + ldmia r1, {r1, r4, r5} │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 21bc7c │ │ │ │ sub sp, #12 │ │ │ │ @@ -291872,28 +291872,28 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (21bc84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 418254 │ │ │ │ - add r6, sp, #232 @ 0xe8 │ │ │ │ + b.w 418244 │ │ │ │ + add r6, sp, #168 @ 0xa8 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r0!, {r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r3, r4, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ ldr r0, [pc, #4] @ (21bc90 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ subs r6, r1, #4 │ │ │ │ movs r2, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -291904,34 +291904,34 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r2, [pc, #132] @ (21bd38 ) │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #132] @ (21bd3c ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #124] @ (21bd40 ) │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #12 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb r2, [r6, #20] │ │ │ │ cbz r2, 21bd04 │ │ │ │ add.w r3, r4, #20 │ │ │ │ ldr r4, [pc, #100] @ (21bd44 ) │ │ │ │ movs r2, #119 @ 0x77 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -291949,25 +291949,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ + add r5, sp, #1000 @ 0x3e8 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r0!, {r2, r3, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r4, r5, r6} │ │ │ │ + ldmia r0!, {r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r2, r3, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ - bvs.n 21bd18 │ │ │ │ + bvs.n 21bcf8 │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 21bd9c │ │ │ │ sub sp, #8 │ │ │ │ @@ -291976,15 +291976,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (21bda4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (21bda8 ) │ │ │ │ ldr r2, [pc, #48] @ (21bdac ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #44] @ (21bdb0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -291992,29 +291992,29 @@ │ │ │ │ ldr r2, [pc, #40] @ (21bdb4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #40] @ (21bdb8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c7080 │ │ │ │ - add r5, sp, #344 @ 0x158 │ │ │ │ + b.w 2c7070 │ │ │ │ + add r5, sp, #280 @ 0x118 │ │ │ │ movs r6, r5 │ │ │ │ - stmia r7!, {r6, r7} │ │ │ │ + stmia r7!, {r4, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r7!, {r1, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ lsls r3, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r7, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #116 @ 0x74 │ │ │ │ + subs r7, #100 @ 0x64 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 21bdfc │ │ │ │ sub sp, #8 │ │ │ │ @@ -292022,28 +292022,28 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #44] @ (21be04 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #32 │ │ │ │ - bl 37ac08 │ │ │ │ + bl 37abf8 │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 160878 │ │ │ │ - add r4, sp, #904 @ 0x388 │ │ │ │ + add r4, sp, #840 @ 0x348 │ │ │ │ movs r6, r5 │ │ │ │ - stmia r7!, {r2, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ - bpl.n 21bdb8 │ │ │ │ + bpl.n 21bd98 │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 21be70 │ │ │ │ sub sp, #12 │ │ │ │ @@ -292051,15 +292051,15 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #84] @ (21be78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cbz r3, 21be5a │ │ │ │ movs r0, #0 │ │ │ │ ldrd r1, r2, [r3, #12] │ │ │ │ ldr r3, [r3, #20] │ │ │ │ subs r2, r2, r1 │ │ │ │ add r0, r2 │ │ │ │ @@ -292077,19 +292077,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #600 @ 0x258 │ │ │ │ + add r4, sp, #536 @ 0x218 │ │ │ │ movs r6, r5 │ │ │ │ - stmia r7!, {r3, r5, r6} │ │ │ │ + stmia r7!, {r3, r4, r6} │ │ │ │ movs r3, r4 │ │ │ │ - bpl.n 21bd98 │ │ │ │ + bpl.n 21bf78 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #128] @ (21bf10 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -292105,29 +292105,29 @@ │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r4, [r5, #16] │ │ │ │ cbz r4, 21bee0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r7, #2 │ │ │ │ cmp r4, #255 @ 0xff │ │ │ │ mov r5, r4 │ │ │ │ mov.w r2, #2 │ │ │ │ it cs │ │ │ │ movcs r5, #255 @ 0xff │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r7, [sp, #8] │ │ │ │ strb.w r5, [sp, #9] │ │ │ │ - bl 37a33c │ │ │ │ + bl 37a32c │ │ │ │ subs r4, r4, r5 │ │ │ │ bne.n 21bec0 │ │ │ │ ldr r2, [pc, #64] @ (21bf24 ) │ │ │ │ ldr r3, [pc, #56] @ (21bf1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -292141,23 +292141,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, sp, #144 @ 0x90 │ │ │ │ + add r4, sp, #80 @ 0x50 │ │ │ │ movs r6, r5 │ │ │ │ lsrs r2, r7, #11 │ │ │ │ movs r3, r6 │ │ │ │ - stmia r6!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 21bf48 │ │ │ │ + bpl.n 21bf28 │ │ │ │ movs r2, r4 │ │ │ │ lsrs r4, r6, #10 │ │ │ │ movs r3, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -292167,35 +292167,35 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #64] @ (21bf84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ adds r0, #32 │ │ │ │ - bl 37a810 │ │ │ │ + bl 37a800 │ │ │ │ cbz r0, 21bf6a │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 21bf6a │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r3, sp, #472 @ 0x1d8 │ │ │ │ + add r3, sp, #408 @ 0x198 │ │ │ │ movs r6, r5 │ │ │ │ - stmia r6!, {r3, r6} │ │ │ │ + stmia r6!, {r3, r4, r5} │ │ │ │ movs r3, r4 │ │ │ │ - bmi.n 21c064 │ │ │ │ + bmi.n 21c044 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #132] @ (21c020 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -292205,15 +292205,15 @@ │ │ │ │ ldr r2, [pc, #128] @ (21c024 ) │ │ │ │ add.w r1, r3, #12 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (21c028 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cmp r6, #0 │ │ │ │ itt gt │ │ │ │ movgt r7, r0 │ │ │ │ movgt.w r9, #0 │ │ │ │ bgt.n 21bffe │ │ │ │ b.n 21c008 │ │ │ │ ldrd r0, r5, [r4, #12] │ │ │ │ @@ -292249,19 +292249,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #96 @ 0x60 │ │ │ │ + add r3, sp, #32 │ │ │ │ movs r6, r5 │ │ │ │ - stmia r5!, {r2, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r4, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - bmi.n 21c03c │ │ │ │ + bcc.n 21c01c │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (21c11c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -292271,25 +292271,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #12 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ cbz r0, 21c0b8 │ │ │ │ - bl 38262c │ │ │ │ + bl 38261c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21c0ec │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 37a86c │ │ │ │ + bl 37a85c │ │ │ │ cbnz r0, 21c088 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -292301,15 +292301,15 @@ │ │ │ │ add.w r0, r4, #32 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (21c12c ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 37abc4 │ │ │ │ + bl 37abb4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -292322,15 +292322,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp, #4] │ │ │ │ ldr r4, [pc, #104] @ (21c138 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -292341,42 +292341,42 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r2, r4, [sp, #4] │ │ │ │ movs r4, #3 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b8ec │ │ │ │ + bl 40b8dc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r5!, {r2, r3, r6} │ │ │ │ + stmia r5!, {r2, r3, r4, r5} │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #456 @ 0x1c8 │ │ │ │ + add r2, sp, #392 @ 0x188 │ │ │ │ movs r6, r5 │ │ │ │ - bcc.n 21c1fc │ │ │ │ + bcc.n 21c1dc │ │ │ │ movs r2, r4 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ stc2l 15, cr15, [r9, #-1020]! @ 0xfffffc04 │ │ │ │ - stmia r5!, {r1, r3} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - subs r4, #62 @ 0x3e │ │ │ │ + subs r4, #46 @ 0x2e │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r2!, {r3, r5, r7} │ │ │ │ + ldmia r2!, {r3, r4, r7} │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r6, [r7, #21] │ │ │ │ + ldrb r6, [r5, #21] │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (21c148 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ subs r2, r1, r2 │ │ │ │ movs r2, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -292385,39 +292385,39 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #56] @ (21c1a0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov lr, r0 │ │ │ │ ldr.w ip, [pc, #40] @ 21c1a4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #40] @ (21c1a8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #40] @ (21c1ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [lr, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c7168 │ │ │ │ - add r1, sp, #632 @ 0x278 │ │ │ │ + b.w 2c7158 │ │ │ │ + add r1, sp, #568 @ 0x238 │ │ │ │ movs r6, r5 │ │ │ │ - str r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [sp, #32] │ │ │ │ movs r1, r4 │ │ │ │ - str r5, [sp, #952] @ 0x3b8 │ │ │ │ + str r5, [sp, #888] @ 0x378 │ │ │ │ movs r1, r4 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r3, r4, r6} │ │ │ │ + stmia r4!, {r2, r3, r6} │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #136] @ (21c24c ) │ │ │ │ @@ -292436,21 +292436,21 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (21c25c ) │ │ │ │ movs r3, #20 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ movs r3, #20 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 21c214 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -292472,26 +292472,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 21c218 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r2, #31 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #224 @ 0xe0 │ │ │ │ + add r1, sp, #160 @ 0xa0 │ │ │ │ movs r6, r5 │ │ │ │ - stmia r3!, {r2, r4, r6} │ │ │ │ + stmia r3!, {r2, r6} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r3!, {r3, r4, r6} │ │ │ │ + stmia r3!, {r3, r6} │ │ │ │ movs r3, r4 │ │ │ │ lsls r4, r7, #29 │ │ │ │ movs r3, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -292501,28 +292501,28 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #44] @ (21c2ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r0, sp, #536 @ 0x218 │ │ │ │ + add r0, sp, #472 @ 0x1d8 │ │ │ │ movs r6, r5 │ │ │ │ - stmia r2!, {r2, r5, r7} │ │ │ │ + stmia r2!, {r2, r4, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r3, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 21c2fc │ │ │ │ sub sp, #12 │ │ │ │ @@ -292530,33 +292530,33 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #56] @ (21c304 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r3, #24]! │ │ │ │ str r3, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r0, sp, #232 @ 0xe8 │ │ │ │ + add r0, sp, #168 @ 0xa8 │ │ │ │ movs r6, r5 │ │ │ │ - stmia r2!, {r3, r4, r6} │ │ │ │ + stmia r2!, {r3, r6} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (21c364 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -292564,15 +292564,15 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #76] @ (21c36c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov r6, r0 │ │ │ │ cbz r4, 21c348 │ │ │ │ mov r5, r4 │ │ │ │ ldr r4, [r4, #20] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 16087c │ │ │ │ @@ -292587,42 +292587,42 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r7, pc, #912 @ (adr r7, 21c6f8 ) │ │ │ │ + add r7, pc, #848 @ (adr r7, 21c6b8 ) │ │ │ │ movs r6, r5 │ │ │ │ - stmia r2!, {r2} │ │ │ │ + stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r2!, {r3, r4} │ │ │ │ + stmia r2!, {r3} │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021c370 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #100] @ (21c3f4 ) │ │ │ │ ldr r2, [pc, #100] @ (21c3f8 ) │ │ │ │ ldr r1, [pc, #104] @ (21c3fc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ cbz r2, 21c3de │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r0, #24 │ │ │ │ blx 162c0c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -292648,19 +292648,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - add r7, pc, #448 @ (adr r7, 21c5b8 ) │ │ │ │ + add r7, pc, #384 @ (adr r7, 21c578 ) │ │ │ │ movs r6, r5 │ │ │ │ - stmia r1!, {r4, r7} │ │ │ │ + stmia r1!, {r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r1!, {r2, r5, r7} │ │ │ │ + stmia r1!, {r2, r4, r7} │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021c400 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -292697,15 +292697,15 @@ │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (21c464 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ asrs r2, r5, #30 │ │ │ │ movs r2, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -292714,28 +292714,28 @@ │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #44] @ (21c4b0 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r1!, {r1, r2, r4, r7} │ │ │ │ + stmia r1!, {r1, r2, r7} │ │ │ │ movs r3, r4 │ │ │ │ - add r6, pc, #752 @ (adr r6, 21c7a0 ) │ │ │ │ + add r6, pc, #688 @ (adr r6, 21c760 ) │ │ │ │ movs r6, r5 │ │ │ │ - stmia r1!, {r3, r5, r6} │ │ │ │ + stmia r1!, {r3, r4, r6} │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (21c4f8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -292744,29 +292744,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (21c500 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r6, pc, #456 @ (adr r6, 21c6c4 ) │ │ │ │ + add r6, pc, #392 @ (adr r6, 21c684 ) │ │ │ │ movs r6, r5 │ │ │ │ - stmia r1!, {r1, r2, r4, r7} │ │ │ │ + stmia r1!, {r1, r2, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r1!, {r2, r3, r4} │ │ │ │ + stmia r1!, {r2, r3} │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (21c548 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -292775,29 +292775,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (21c550 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r6, pc, #136 @ (adr r6, 21c5d4 ) │ │ │ │ + add r6, pc, #72 @ (adr r6, 21c594 ) │ │ │ │ movs r6, r5 │ │ │ │ - stmia r1!, {r1, r2, r3, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r0!, {r2, r3, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 21c5b0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -292805,15 +292805,15 @@ │ │ │ │ movs r3, #25 │ │ │ │ ldr r1, [pc, #72] @ (21c5b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr.w ip, [pc, #56] @ 21c5bc │ │ │ │ ldr r1, [pc, #56] @ (21c5c0 ) │ │ │ │ ldr r2, [pc, #60] @ (21c5c4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #60] @ (21c5c8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -292825,29 +292825,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r5, pc, #840 @ (adr r5, 21c8fc ) │ │ │ │ + add r5, pc, #776 @ (adr r5, 21c8bc ) │ │ │ │ movs r6, r5 │ │ │ │ - stmia r1!, {r7} │ │ │ │ + stmia r1!, {r4, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - subs r3, #126 @ 0x7e │ │ │ │ + subs r3, #110 @ 0x6e │ │ │ │ movs r2, r4 │ │ │ │ mcr2 15, 6, pc, cr9, cr15, {7} @ │ │ │ │ vminnm.f16 , , │ │ │ │ vminnm.f32 , , │ │ │ │ mrc2 15, 6, pc, cr1, cr15, {7} │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (21c5d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ asrs r2, r5, #25 │ │ │ │ movs r2, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -292855,15 +292855,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (21c67c ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #140] @ (21c680 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov r6, r0 │ │ │ │ cbnz r4, 21c61e │ │ │ │ b.n 21c652 │ │ │ │ ldrd r3, r1, [r4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ @@ -292898,34 +292898,34 @@ │ │ │ │ blx 160584 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4190fc │ │ │ │ + b.w 4190ec │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r5, pc, #688 @ (adr r5, 21c92c ) │ │ │ │ + add r5, pc, #624 @ (adr r5, 21c8ec ) │ │ │ │ movs r6, r5 │ │ │ │ - stmia r1!, {r1, r2, r3, r5} │ │ │ │ + stmia r1!, {r1, r2, r3, r4} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r1!, {r1, r3, r6} │ │ │ │ + stmia r1!, {r1, r3, r4, r5} │ │ │ │ movs r3, r4 │ │ │ │ - add r5, pc, #368 @ (adr r5, 21c7f8 ) │ │ │ │ + add r5, pc, #304 @ (adr r5, 21c7b8 ) │ │ │ │ movs r6, r5 │ │ │ │ - stmia r1!, {r1, r5} │ │ │ │ + stmia r1!, {r1, r4} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r1!, {r1, r2} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 21c6e4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -292934,15 +292934,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (21c6ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (21c6f0 ) │ │ │ │ ldr r2, [pc, #48] @ (21c6f4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #44] @ (21c6f8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -292950,45 +292950,45 @@ │ │ │ │ ldr r2, [pc, #40] @ (21c6fc ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #40] @ (21c700 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c7080 │ │ │ │ - add r4, pc, #984 @ (adr r4, 21cac0 ) │ │ │ │ + b.w 2c7070 │ │ │ │ + add r4, pc, #920 @ (adr r4, 21ca80 ) │ │ │ │ movs r6, r5 │ │ │ │ - bkpt 0x0078 │ │ │ │ + bkpt 0x0068 │ │ │ │ movs r3, r4 │ │ │ │ - bkpt 0x008a │ │ │ │ + bkpt 0x007a │ │ │ │ movs r3, r4 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r4, r5, r7} │ │ │ │ + stmia r0!, {r2, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 21c758 │ │ │ │ ldr r2, [pc, #64] @ (21c75c ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #64] @ (21c760 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cbz r2, 21c744 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -292997,21 +292997,21 @@ │ │ │ │ pop {pc} │ │ │ │ ldr r1, [pc, #28] @ (21c764 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 4190fc │ │ │ │ + b.w 4190ec │ │ │ │ nop │ │ │ │ - add r4, pc, #520 @ (adr r4, 21c964 ) │ │ │ │ + add r4, pc, #456 @ (adr r4, 21c924 ) │ │ │ │ movs r6, r5 │ │ │ │ - stmia r0!, {r2} │ │ │ │ - movs r3, r4 │ │ │ │ - stmia r0!, {r1, r2, r3, r4} │ │ │ │ + ite │ │ │ │ + mov r3, r4 │ │ │ │ + stmiaal r0!, {r1, r2, r3} │ │ │ │ movs r3, r4 │ │ │ │ mcr2 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -293019,15 +293019,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (21c7d0 ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #80] @ (21c7d4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #13 │ │ │ │ blx 162c0c │ │ │ │ ldr r3, [pc, #60] @ (21c7d8 ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w lr, #4294967295 @ 0xffffffff │ │ │ │ add r3, pc │ │ │ │ @@ -293042,78 +293042,78 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #120 @ (adr r4, 21c848 ) │ │ │ │ + add r4, pc, #56 @ (adr r4, 21c808 ) │ │ │ │ movs r6, r5 │ │ │ │ - nop {10} │ │ │ │ + nop {9} │ │ │ │ movs r3, r4 │ │ │ │ - itte lt │ │ │ │ - movlt r3, r4 │ │ │ │ - ite le @ unpredictable │ │ │ │ - movle r3, r4 │ │ │ │ + itet ge │ │ │ │ + movge r3, r4 │ │ │ │ + itt gt @ unpredictable │ │ │ │ + movgt r3, r4 │ │ │ │ pushgt {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #56] @ 21c828 │ │ │ │ ldr r2, [pc, #56] @ (21c82c ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #56] @ (21c830 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 21c81c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 401008 │ │ │ │ + bl 400ff8 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 160878 │ │ │ │ - add r3, pc, #680 @ (adr r3, 21cad4 ) │ │ │ │ + add r3, pc, #616 @ (adr r3, 21ca94 ) │ │ │ │ movs r6, r5 │ │ │ │ - ite cs │ │ │ │ - movcs r3, r4 │ │ │ │ - itte mi @ unpredictable │ │ │ │ - movmi r3, r4 │ │ │ │ - pushmi {r4, r5, lr} │ │ │ │ - movpl.w ip, #4096 @ 0x1000 │ │ │ │ + itt ne │ │ │ │ + movne r3, r4 │ │ │ │ + itet cc @ unpredictable │ │ │ │ + movcc r3, r4 │ │ │ │ + pushcs {r4, r5, lr} │ │ │ │ + movcc.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #116] @ (21c8bc ) │ │ │ │ ldr r2, [pc, #120] @ (21c8c0 ) │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #120] @ (21c8c4 ) │ │ │ │ movs r3, #18 │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r0, 21c884 │ │ │ │ mov r2, r5 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 400ee4 │ │ │ │ + bl 400ed4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #32] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -293129,61 +293129,61 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldr r1, [pc, #56] @ (21c8d4 ) │ │ │ │ movs r2, #75 @ 0x4b │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r3, pc, #328 @ (adr r3, 21ca08 ) │ │ │ │ + add r3, pc, #264 @ (adr r3, 21c9c8 ) │ │ │ │ movs r6, r5 │ │ │ │ - bkpt 0x00d4 │ │ │ │ + bkpt 0x00c4 │ │ │ │ movs r3, r4 │ │ │ │ - bkpt 0x00f2 │ │ │ │ + bkpt 0x00e2 │ │ │ │ movs r3, r4 │ │ │ │ - bkpt 0x00f6 │ │ │ │ + bkpt 0x00e6 │ │ │ │ movs r3, r4 │ │ │ │ - bkpt 0x00fa │ │ │ │ + bkpt 0x00ea │ │ │ │ movs r3, r4 │ │ │ │ - stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r6, r7} │ │ │ │ movs r1, r4 │ │ │ │ - bkpt 0x00b0 │ │ │ │ + bkpt 0x00a0 │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #32] @ 21c90c │ │ │ │ ldr r2, [pc, #32] @ (21c910 ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #32] @ (21c914 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - add r2, pc, #696 @ (adr r2, 21cbc8 ) │ │ │ │ + add r2, pc, #632 @ (adr r2, 21cb88 ) │ │ │ │ movs r6, r5 │ │ │ │ - bkpt 0x0030 │ │ │ │ + bkpt 0x0020 │ │ │ │ movs r3, r4 │ │ │ │ - bkpt 0x004a │ │ │ │ + bkpt 0x003a │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ (21c9b8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -293194,24 +293194,24 @@ │ │ │ │ ldr r2, [pc, #136] @ (21c9c0 ) │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #120] @ (21c9c4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (21c9c8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ movs r3, #18 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb r2, [r5, #20] │ │ │ │ cbnz r2, 21c98a │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 16087c │ │ │ │ mov r0, r7 │ │ │ │ @@ -293230,41 +293230,41 @@ │ │ │ │ ldr r1, [pc, #60] @ (21c9cc ) │ │ │ │ ldr r4, [pc, #60] @ (21c9d0 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #440 @ (adr r2, 21cb74 ) │ │ │ │ + add r2, pc, #376 @ (adr r2, 21cb34 ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r1, r2} │ │ │ │ + cbnz r6, 21ca3c │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r2, 21ca3e │ │ │ │ + cbnz r2, 21ca3a │ │ │ │ movs r3, r4 │ │ │ │ - pop {r2, r4, r6, r7, pc} │ │ │ │ + pop {r2, r6, r7, pc} │ │ │ │ movs r3, r4 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + pop {r5, r6, r7, pc} │ │ │ │ movs r3, r4 │ │ │ │ - pop {r2, r3, r4, r5, r7, pc} │ │ │ │ + pop {r2, r3, r5, r7, pc} │ │ │ │ movs r3, r4 │ │ │ │ - bkpt 0x0000 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ movs r3, r4 │ │ │ │ ldr r0, [pc, #4] @ (21c9dc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ asrs r2, r3, #10 │ │ │ │ movs r2, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #396] @ (21cb7c ) │ │ │ │ @@ -293275,15 +293275,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (21cb84 ) │ │ │ │ add r5, pc │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrd r3, r2, [r4, #24] │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 21cb24 │ │ │ │ ldr.w r3, [r0, #248] @ 0xf8 │ │ │ │ mov r1, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 21cb56 │ │ │ │ @@ -293354,39 +293354,39 @@ │ │ │ │ ldr r4, [pc, #156] @ (21cb88 ) │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #67 @ 0x43 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21cb38 │ │ │ │ ldrb.w r3, [r0, #274] @ 0x112 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 21ca3e │ │ │ │ ldrb.w r3, [r4, #37] @ 0x25 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 21ca3e │ │ │ │ ldr r4, [pc, #124] @ (21cb8c ) │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21cb38 │ │ │ │ ldr r4, [pc, #104] @ (21cb90 ) │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r5 │ │ │ │ blx 16087c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ @@ -293398,35 +293398,35 @@ │ │ │ │ ldr r4, [pc, #60] @ (21cb94 ) │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21cb38 │ │ │ │ movs r0, #0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - pop {r1, r3, r6, r7, pc} │ │ │ │ + pop {r1, r3, r4, r5, r7, pc} │ │ │ │ movs r3, r4 │ │ │ │ - add r2, pc, #48 @ (adr r2, 21cbb4 ) │ │ │ │ + add r1, pc, #1008 @ (adr r1, 21cf74 ) │ │ │ │ movs r6, r5 │ │ │ │ - subs r0, #82 @ 0x52 │ │ │ │ + subs r0, #66 @ 0x42 │ │ │ │ movs r2, r4 │ │ │ │ - pop {r1, r2, pc} │ │ │ │ + pop {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - pop {r5, pc} │ │ │ │ + pop {r4, pc} │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xb61a │ │ │ │ + @ instruction: 0xb60a │ │ │ │ movs r3, r4 │ │ │ │ - pop {r2, r3, r4, r5, r6} │ │ │ │ + pop {r2, r3, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (21cc7c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -293435,177 +293435,177 @@ │ │ │ │ ldr r1, [pc, #212] @ (21cc84 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r1, [pc, #196] @ (21cc88 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r2, [pc, #196] @ (21cc8c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #196] @ (21cc90 ) │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #196] @ (21cc94 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #192] @ (21cc98 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r3, [pc, #184] @ (21cc9c ) │ │ │ │ ldr r2, [pc, #188] @ (21cca0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #188] @ (21cca4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r1, [pc, #180] @ (21cca8 ) │ │ │ │ ldr r2, [pc, #180] @ (21ccac ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #180] @ (21ccb0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #176] @ (21ccb4 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ ldr r3, [pc, #164] @ (21ccb8 ) │ │ │ │ ldr r1, [pc, #168] @ (21ccbc ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #164] @ (21ccc0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ ldr r2, [pc, #148] @ (21ccc4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r3, [pc, #140] @ (21ccc8 ) │ │ │ │ ldr r2, [pc, #144] @ (21cccc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #144] @ (21ccd0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r2, [pc, #136] @ (21ccd4 ) │ │ │ │ ldr r1, [pc, #136] @ (21ccd8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #136] @ (21ccdc ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #132] @ (21cce0 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ ldr r2, [pc, #120] @ (21cce4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2c77dc │ │ │ │ + b.w 2c77cc │ │ │ │ nop │ │ │ │ - add r0, pc, #368 @ (adr r0, 21cdf0 ) │ │ │ │ + add r0, pc, #304 @ (adr r0, 21cdb0 ) │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [pc, #88] @ (21ccdc ) │ │ │ │ + ldr r6, [pc, #24] @ (21cc9c ) │ │ │ │ movs r2, r4 │ │ │ │ - cmp r7, #126 @ 0x7e │ │ │ │ + cmp r7, #110 @ 0x6e │ │ │ │ movs r2, r4 │ │ │ │ mrc2 15, 0, pc, cr7, cr15, {7} │ │ │ │ lsls r5, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r7} │ │ │ │ + pop {r2, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ lsls r7, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #124 @ 0x7c │ │ │ │ + adds r6, #108 @ 0x6c │ │ │ │ movs r2, r4 │ │ │ │ lsls r5, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #360 @ (adr r5, 21ce18 ) │ │ │ │ + add r5, pc, #296 @ (adr r5, 21cdd8 ) │ │ │ │ movs r5, r4 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #24 │ │ │ │ + lsrs r0, r1, #24 │ │ │ │ movs r2, r5 │ │ │ │ lsls r7, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #108] @ 0x6c │ │ │ │ + ldr r0, [r5, #108] @ 0x6c │ │ │ │ movs r7, r4 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r5, r6} │ │ │ │ + pop {r1, r3, r4, r6} │ │ │ │ movs r3, r4 │ │ │ │ lsls r5, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #240 @ 0xf0 │ │ │ │ + add r6, sp, #176 @ 0xb0 │ │ │ │ movs r2, r4 │ │ │ │ lsls r5, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r6], #144 @ 0x90 │ │ │ │ + @ instruction: 0xe8d60024 │ │ │ │ lsls r7, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r5, r6} │ │ │ │ + pop {r1, r4, r6} │ │ │ │ movs r3, r4 │ │ │ │ - pop {r1, r5, r6} │ │ │ │ + pop {r1, r4, r6} │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 21cd28 │ │ │ │ ldr r2, [pc, #44] @ (21cd2c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (21cd30 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #274] @ 0x112 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ movs r6, r5 │ │ │ │ - revsh r0, r0 │ │ │ │ + hlt 0x0030 │ │ │ │ movs r3, r4 │ │ │ │ - adds r5, #74 @ 0x4a │ │ │ │ + adds r5, #58 @ 0x3a │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -293613,84 +293613,84 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #44] @ (21cd7c ) │ │ │ │ ldr r1, [pc, #48] @ (21cd80 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ strb.w r4, [r0, #272] @ 0x110 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r6, [sp, #688] @ 0x2b0 │ │ │ │ movs r6, r5 │ │ │ │ - rev16 r2, r6 │ │ │ │ + rev16 r2, r4 │ │ │ │ movs r3, r4 │ │ │ │ - adds r4, #252 @ 0xfc │ │ │ │ + adds r4, #236 @ 0xec │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 21cdc4 │ │ │ │ ldr r2, [pc, #44] @ (21cdc8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (21cdcc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #272] @ 0x110 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r6, [sp, #376] @ 0x178 │ │ │ │ movs r6, r5 │ │ │ │ - rev r4, r4 │ │ │ │ + rev r4, r2 │ │ │ │ movs r3, r4 │ │ │ │ - adds r4, #174 @ 0xae │ │ │ │ + adds r4, #158 @ 0x9e │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 21ce08 │ │ │ │ ldr r2, [pc, #36] @ (21ce0c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (21ce10 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r0, [r0, #248] @ 0xf8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 160878 │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #136] @ 0x88 │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ movs r6, r5 │ │ │ │ - cbnz r0, 21ce46 │ │ │ │ + cbnz r0, 21ce42 │ │ │ │ movs r3, r4 │ │ │ │ - adds r4, #98 @ 0x62 │ │ │ │ + adds r4, #82 @ 0x52 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #112] @ 21ce98 │ │ │ │ @@ -293707,23 +293707,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [ip, #276] @ 0x114 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 3aeb10 │ │ │ │ + bl 3aeb00 │ │ │ │ ldr r2, [pc, #56] @ (21ceac ) │ │ │ │ ldr r3, [pc, #44] @ (21cea0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -293733,22 +293733,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - ldr r5, [sp, #888] @ 0x378 │ │ │ │ + ldr r5, [sp, #824] @ 0x338 │ │ │ │ movs r6, r5 │ │ │ │ @ instruction: 0xfb620032 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #18 │ │ │ │ + adds r4, #2 │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r2, 21ceca │ │ │ │ + cbnz r2, 21cec6 │ │ │ │ movs r3, r4 │ │ │ │ @ instruction: 0xfb240032 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -293766,23 +293766,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #264] @ 0x108 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 3f76b8 │ │ │ │ + bl 3f76a8 │ │ │ │ ldr r2, [pc, #60] @ (21cf4c ) │ │ │ │ ldr r3, [pc, #44] @ (21cf40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -293793,22 +293793,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #264] @ 0x108 │ │ │ │ + ldr r5, [sp, #200] @ 0xc8 │ │ │ │ movs r6, r5 │ │ │ │ @ instruction: 0xfac60032 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #118 @ 0x76 │ │ │ │ + adds r3, #102 @ 0x66 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb8de │ │ │ │ + @ instruction: 0xb8ce │ │ │ │ movs r3, r4 │ │ │ │ @ instruction: 0xfa860032 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -293826,23 +293826,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #256] @ 0x100 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 3f76b8 │ │ │ │ + bl 3f76a8 │ │ │ │ ldr r2, [pc, #60] @ (21cfec ) │ │ │ │ ldr r3, [pc, #44] @ (21cfe0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -293853,22 +293853,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #648] @ 0x288 │ │ │ │ + ldr r4, [sp, #584] @ 0x248 │ │ │ │ movs r6, r5 │ │ │ │ @ instruction: 0xfa260032 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #214 @ 0xd6 │ │ │ │ + adds r2, #198 @ 0xc6 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb83e │ │ │ │ + @ instruction: 0xb82e │ │ │ │ movs r3, r4 │ │ │ │ vld1.8 @ instruction: 0xf9e60032 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ (21d090 ) │ │ │ │ @@ -293882,93 +293882,93 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ ldr r5, [pc, #128] @ (21d09c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #120] @ (21d0a0 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 21ba28 │ │ │ │ cbnz r0, 21d05c │ │ │ │ strb.w r8, [r6, #274] @ 0x112 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r2, [pc, #64] @ (21d0a4 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ movs r2, #225 @ 0xe1 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ + ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ + cmp r3, #18 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r1, [pc, #712] @ (21d364 ) │ │ │ │ + ldr r1, [pc, #648] @ (21d324 ) │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb79e │ │ │ │ + @ instruction: 0xb78e │ │ │ │ movs r3, r4 │ │ │ │ - adds r2, #38 @ 0x26 │ │ │ │ + adds r2, #22 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb892 │ │ │ │ + @ instruction: 0xb882 │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 21d0e0 │ │ │ │ ldr r2, [pc, #36] @ (21d0e4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (21d0e8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r0, [r0, #248] @ 0xf8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #296] @ 0x128 │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xb700 │ │ │ │ + @ instruction: 0xb6f0 │ │ │ │ movs r3, r4 │ │ │ │ - adds r1, #138 @ 0x8a │ │ │ │ + adds r1, #122 @ 0x7a │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (21d174 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -293977,24 +293977,24 @@ │ │ │ │ ldr r1, [pc, #120] @ (21d17c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #100] @ (21d180 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #100] @ (21d184 ) │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 21ba28 │ │ │ │ cbz r0, 21d13c │ │ │ │ ldrb.w r3, [r4, #272] @ 0x110 │ │ │ │ cbnz r3, 21d150 │ │ │ │ add sp, #8 │ │ │ │ @@ -294012,25 +294012,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2004f8 │ │ │ │ movs r2, #9 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 400c98 │ │ │ │ + b.w 400c88 │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r0, [pc, #760] @ (21d474 ) │ │ │ │ + ldr r0, [pc, #696] @ (21d434 ) │ │ │ │ movs r2, r4 │ │ │ │ - cmp r2, #40 @ 0x28 │ │ │ │ + cmp r2, #24 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb6a2 │ │ │ │ + @ instruction: 0xb692 │ │ │ │ movs r3, r4 │ │ │ │ - adds r1, #48 @ 0x30 │ │ │ │ + adds r1, #32 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #140] @ (21d228 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -294044,66 +294044,66 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ ldr r5, [pc, #128] @ (21d234 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ mov fp, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #116] @ (21d238 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 21ba28 │ │ │ │ cbnz r0, 21d1f2 │ │ │ │ mov r3, r8 │ │ │ │ add.w r2, r6, #276 @ 0x114 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3aeb10 │ │ │ │ + b.w 3aeb00 │ │ │ │ mov r0, fp │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r2, [pc, #64] @ (21d23c ) │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r3, r4, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r2, [sp, #360] @ 0x168 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r1, #138 @ 0x8a │ │ │ │ + cmp r1, #122 @ 0x7a │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [pc, #104] @ (21d29c ) │ │ │ │ + ldr r0, [pc, #40] @ (21d25c ) │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb602 │ │ │ │ + push {r1, r4, r5, r6, r7, lr} │ │ │ │ movs r3, r4 │ │ │ │ - adds r0, #142 @ 0x8e │ │ │ │ + adds r0, #126 @ 0x7e │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb724 │ │ │ │ + @ instruction: 0xb714 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #192] @ (21d314 ) │ │ │ │ @@ -294124,36 +294124,36 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ mov fp, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #160] @ (21d32c ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ bl 21ba28 │ │ │ │ cbnz r0, 21d2ee │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 3f76b8 │ │ │ │ + bl 3f76a8 │ │ │ │ cbz r0, 21d2c4 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ strd r2, r3, [r6, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #104] @ (21d330 ) │ │ │ │ ldr r3, [pc, #80] @ (21d318 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -294167,42 +294167,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, fp │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r2, [pc, #60] @ (21d334 ) │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r9, [sp] │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #149 @ 0x95 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21d2c4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf7400032 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r1, [sp, #624] @ 0x270 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r0, #206 @ 0xce │ │ │ │ + cmp r0, #190 @ 0xbe │ │ │ │ movs r2, r4 │ │ │ │ - push {r1, r3, r4, r5, lr} │ │ │ │ + push {r1, r3, r5, lr} │ │ │ │ movs r3, r4 │ │ │ │ - bx sl │ │ │ │ + bx r8 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r7, #192 @ 0xc0 │ │ │ │ + cmp r7, #176 @ 0xb0 │ │ │ │ movs r2, r4 │ │ │ │ @ instruction: 0xf6d00032 │ │ │ │ - setend le │ │ │ │ + @ instruction: 0xb640 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #192] @ (21d40c ) │ │ │ │ @@ -294223,36 +294223,36 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ mov fp, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #160] @ (21d424 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ bl 21ba28 │ │ │ │ cbnz r0, 21d3e6 │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 3f76b8 │ │ │ │ + bl 3f76a8 │ │ │ │ cbz r0, 21d3bc │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ strd r2, r3, [r6, #264] @ 0x108 │ │ │ │ ldr r2, [pc, #104] @ (21d428 ) │ │ │ │ ldr r3, [pc, #80] @ (21d410 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -294266,42 +294266,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, fp │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r2, [pc, #60] @ (21d42c ) │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r3, r4, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r9, [sp] │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #179 @ 0xb3 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21d3bc │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movw r0, #34866 @ 0x8832 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r0, [sp, #656] @ 0x290 │ │ │ │ movs r6, r5 │ │ │ │ - movs r7, #214 @ 0xd6 │ │ │ │ + movs r7, #198 @ 0xc6 │ │ │ │ movs r2, r4 │ │ │ │ - push {r1, r6} │ │ │ │ + push {r1, r4, r5} │ │ │ │ movs r3, r4 │ │ │ │ - mov r0, fp │ │ │ │ + mov r0, r9 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r6, #200 @ 0xc8 │ │ │ │ + cmp r6, #184 @ 0xb8 │ │ │ │ movs r2, r4 │ │ │ │ rsbs r0, r8, #11665408 @ 0xb20000 │ │ │ │ - push {r3, r4, r6, lr} │ │ │ │ + push {r3, r6, lr} │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #152] @ (21d4dc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -294314,24 +294314,24 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ ldr r5, [pc, #140] @ (21d4e8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #132] @ (21d4ec ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 21ba28 │ │ │ │ cbnz r0, 21d4aa │ │ │ │ ldr.w r0, [r6, #248] @ 0xf8 │ │ │ │ blx 16087c │ │ │ │ mov r0, r8 │ │ │ │ @@ -294342,47 +294342,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r2, [pc, #60] @ (21d4f0 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r4, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ movs r2, #111 @ 0x6f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - str r7, [sp, #776] @ 0x308 │ │ │ │ + str r7, [sp, #712] @ 0x2c8 │ │ │ │ movs r6, r5 │ │ │ │ - movs r6, #226 @ 0xe2 │ │ │ │ + movs r6, #210 @ 0xd2 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r2, lr │ │ │ │ + cmp r2, ip │ │ │ │ movs r2, r4 │ │ │ │ - cbz r6, 21d542 │ │ │ │ + cbz r6, 21d53e │ │ │ │ movs r3, r4 │ │ │ │ - cmp r5, #230 @ 0xe6 │ │ │ │ + cmp r5, #214 @ 0xd6 │ │ │ │ movs r2, r4 │ │ │ │ - push {r3, r4, r5, r7} │ │ │ │ + push {r3, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ ldr r0, [pc, #4] @ (21d4fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ lsls r6, r5, #30 │ │ │ │ movs r2, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -294425,15 +294425,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r0, ip │ │ │ │ - bl 405b44 │ │ │ │ + bl 405b34 │ │ │ │ subs r2, r0, #0 │ │ │ │ blt.n 21d5b2 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 2222f0 │ │ │ │ ldrd ip, r1, [r4, #24] │ │ │ │ @@ -294444,15 +294444,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (21d5ec ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (21d5f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -294466,27 +294466,27 @@ │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (21d5fc ) │ │ │ │ add r3, pc │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21d5b4 │ │ │ │ - push {r2, r3} │ │ │ │ + cbz r4, 21d66a │ │ │ │ movs r3, r4 │ │ │ │ - str r7, [sp, #296] @ 0x128 │ │ │ │ + str r7, [sp, #232] @ 0xe8 │ │ │ │ movs r6, r5 │ │ │ │ - cbz r4, 21d66e │ │ │ │ + cbz r4, 21d66a │ │ │ │ movs r3, r4 │ │ │ │ - push {r1} │ │ │ │ + cbz r2, 21d674 │ │ │ │ movs r3, r4 │ │ │ │ - str r7, [sp, #96] @ 0x60 │ │ │ │ + str r7, [sp, #32] │ │ │ │ movs r6, r5 │ │ │ │ - cbz r0, 21d66e │ │ │ │ + cbz r0, 21d66a │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 21d648 │ │ │ │ sub sp, #12 │ │ │ │ @@ -294494,32 +294494,32 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #52] @ (21d650 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #36] @ (21d654 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #872] @ 0x368 │ │ │ │ + str r6, [sp, #808] @ 0x328 │ │ │ │ movs r6, r5 │ │ │ │ - bics r0, r5 │ │ │ │ + bics r0, r3 │ │ │ │ movs r2, r4 │ │ │ │ - movs r5, #18 │ │ │ │ + movs r5, #2 │ │ │ │ movs r2, r4 │ │ │ │ mcr2 15, 6, pc, cr15, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (21d6b0 ) │ │ │ │ @@ -294528,43 +294528,43 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #72] @ (21d6b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #56] @ (21d6bc ) │ │ │ │ ldr r1, [pc, #56] @ (21d6c0 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #37] @ 0x25 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #528] @ 0x210 │ │ │ │ + str r6, [sp, #464] @ 0x1d0 │ │ │ │ movs r6, r5 │ │ │ │ - cbz r2, 21d700 │ │ │ │ + cbz r2, 21d6fc │ │ │ │ movs r3, r4 │ │ │ │ - cbz r0, 21d71e │ │ │ │ + cbz r0, 21d71a │ │ │ │ movs r3, r4 │ │ │ │ - muls r0, r0 │ │ │ │ + orrs r0, r6 │ │ │ │ movs r2, r4 │ │ │ │ - movs r4, #168 @ 0xa8 │ │ │ │ + movs r4, #152 @ 0x98 │ │ │ │ movs r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -294577,15 +294577,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r8, pc │ │ │ │ mov r9, r1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 21ba00 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 222450 │ │ │ │ mov r3, r0 │ │ │ │ @@ -294601,15 +294601,15 @@ │ │ │ │ ldrd r6, r7, [r7, #256] @ 0x100 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ movne r3, #7 │ │ │ │ strd r6, r7, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ - bl 406d64 │ │ │ │ + bl 406d54 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 21d7ca │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 2222f0 │ │ │ │ @@ -294653,33 +294653,33 @@ │ │ │ │ ldr r4, [pc, #60] @ (21d7f4 ) │ │ │ │ add.w r3, r8, #24 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ blx 16087c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adds r7, #112 @ 0x70 │ │ │ │ + adds r7, #96 @ 0x60 │ │ │ │ movs r2, r4 │ │ │ │ - cbz r2, 21d83c │ │ │ │ + cbz r2, 21d838 │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [sp, #392] @ 0x188 │ │ │ │ + str r6, [sp, #328] @ 0x148 │ │ │ │ movs r6, r5 │ │ │ │ - add r1, sp, #544 @ 0x220 │ │ │ │ + add r1, sp, #480 @ 0x1e0 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 21d8a8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -294688,121 +294688,121 @@ │ │ │ │ ldr r1, [pc, #156] @ (21d8b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #140] @ (21d8b4 ) │ │ │ │ movs r0, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r2, #48] @ 0x30 │ │ │ │ - bl 407148 │ │ │ │ + bl 407138 │ │ │ │ cbnz r0, 21d85a │ │ │ │ ldr r1, [pc, #128] @ (21d8b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (21d8bc ) │ │ │ │ ldr r2, [pc, #132] @ (21d8c0 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r2, [pc, #120] @ (21d8c4 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c77dc │ │ │ │ + b.w 2c77cc │ │ │ │ ldr r1, [pc, #108] @ (21d8c8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #108] @ (21d8cc ) │ │ │ │ ldr r2, [pc, #108] @ (21d8d0 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r2, [pc, #100] @ (21d8d4 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ ldr r2, [pc, #92] @ (21d8d8 ) │ │ │ │ ldr r1, [pc, #92] @ (21d8dc ) │ │ │ │ movs r0, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #92] @ (21d8e0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #88] @ (21d8e4 ) │ │ │ │ add r3, pc │ │ │ │ strd r0, r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ ldr r2, [pc, #76] @ (21d8e8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2c77dc │ │ │ │ + bl 2c77cc │ │ │ │ b.n 21d834 │ │ │ │ - str r5, [sp, #232] @ 0xe8 │ │ │ │ + str r5, [sp, #168] @ 0xa8 │ │ │ │ movs r6, r5 │ │ │ │ - sbcs r0, r6 │ │ │ │ + sbcs r0, r4 │ │ │ │ movs r2, r4 │ │ │ │ - movs r3, #24 │ │ │ │ + movs r3, #8 │ │ │ │ movs r2, r4 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ - sxth r4, r7 │ │ │ │ + sxth r4, r5 │ │ │ │ movs r3, r4 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r2, r6 │ │ │ │ + sxth r2, r4 │ │ │ │ movs r3, r4 │ │ │ │ - cbz r2, 21d900 │ │ │ │ + cbz r2, 21d8fc │ │ │ │ movs r3, r4 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 21d90a │ │ │ │ + cbz r0, 21d906 │ │ │ │ movs r3, r4 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 21d910 │ │ │ │ + cbz r6, 21d90c │ │ │ │ movs r3, r4 │ │ │ │ lsls r3, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #792] @ 0x318 │ │ │ │ + ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ movs r5, r4 │ │ │ │ - cbz r0, 21d91a │ │ │ │ + cbz r0, 21d916 │ │ │ │ movs r3, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #2 │ │ │ │ - bl 407148 │ │ │ │ + bl 407138 │ │ │ │ cbnz r0, 21d910 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #8] @ (21d91c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ lsls r2, r0, #15 │ │ │ │ movs r2, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -294811,59 +294811,59 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r2, [pc, #44] @ (21d968 ) │ │ │ │ ldr r1, [pc, #48] @ (21d96c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ strb.w r4, [r0, #264] @ 0x108 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #64] @ 0x40 │ │ │ │ + str r4, [sp, #0] │ │ │ │ movs r6, r5 │ │ │ │ - sub sp, #360 @ 0x168 │ │ │ │ + sub sp, #296 @ 0x128 │ │ │ │ movs r3, r4 │ │ │ │ - adds r5, #16 │ │ │ │ + adds r5, #0 │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 21d9b0 │ │ │ │ ldr r2, [pc, #44] @ (21d9b4 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #44] @ (21d9b8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #264] @ 0x108 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r3, [sp, #776] @ 0x308 │ │ │ │ + str r3, [sp, #712] @ 0x2c8 │ │ │ │ movs r6, r5 │ │ │ │ - sub sp, #48 @ 0x30 │ │ │ │ + add sp, #496 @ 0x1f0 │ │ │ │ movs r3, r4 │ │ │ │ - adds r4, #194 @ 0xc2 │ │ │ │ + adds r4, #178 @ 0xb2 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -294871,59 +294871,59 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r2, [pc, #44] @ (21da04 ) │ │ │ │ ldr r1, [pc, #48] @ (21da08 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ strb.w r4, [r0, #248] @ 0xf8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r3, [sp, #464] @ 0x1d0 │ │ │ │ + str r3, [sp, #400] @ 0x190 │ │ │ │ movs r6, r5 │ │ │ │ - add sp, #248 @ 0xf8 │ │ │ │ + add sp, #184 @ 0xb8 │ │ │ │ movs r3, r4 │ │ │ │ - adds r4, #116 @ 0x74 │ │ │ │ + adds r4, #100 @ 0x64 │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 21da4c │ │ │ │ ldr r2, [pc, #44] @ (21da50 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #44] @ (21da54 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #248] @ 0xf8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ movs r6, r5 │ │ │ │ - add r7, sp, #960 @ 0x3c0 │ │ │ │ + add r7, sp, #896 @ 0x380 │ │ │ │ movs r3, r4 │ │ │ │ - adds r4, #38 @ 0x26 │ │ │ │ + adds r4, #22 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #64] @ (21daac ) │ │ │ │ @@ -294931,42 +294931,42 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #68] @ (21dab4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r5, #1 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #56] @ (21dab8 ) │ │ │ │ ldr r1, [pc, #56] @ (21dabc ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ strb.w r5, [r0, #264] @ 0x108 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ strb.w r5, [r0, #37] @ 0x25 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r2, [sp, #880] @ 0x370 │ │ │ │ + str r2, [sp, #816] @ 0x330 │ │ │ │ movs r6, r5 │ │ │ │ - add r7, sp, #664 @ 0x298 │ │ │ │ + add r7, sp, #600 @ 0x258 │ │ │ │ movs r3, r4 │ │ │ │ - adds r3, #222 @ 0xde │ │ │ │ + adds r3, #206 @ 0xce │ │ │ │ movs r2, r4 │ │ │ │ - subs r7, #64 @ 0x40 │ │ │ │ + subs r7, #48 @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ - movs r0, #168 @ 0xa8 │ │ │ │ + movs r0, #152 @ 0x98 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr.w ip, [pc, #116] @ 21db48 │ │ │ │ @@ -294983,23 +294983,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #256] @ 0x100 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 3f76b8 │ │ │ │ + bl 3f76a8 │ │ │ │ ldr r2, [pc, #60] @ (21db5c ) │ │ │ │ ldr r3, [pc, #44] @ (21db50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -295010,22 +295010,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [sp, #456] @ 0x1c8 │ │ │ │ + str r2, [sp, #392] @ 0x188 │ │ │ │ movs r6, r5 │ │ │ │ mrc 0, 5, r0, cr6, cr2, {1} │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #102 @ 0x66 │ │ │ │ + adds r3, #86 @ 0x56 │ │ │ │ movs r2, r4 │ │ │ │ - add r7, sp, #136 @ 0x88 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ movs r3, r4 │ │ │ │ mrc 0, 3, r0, cr6, cr2, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -295045,34 +295045,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ vldr d7, [pc, #180] @ 21dc58 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #200] @ (21dc74 ) │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [pc, #200] @ (21dc78 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ bl 21ba28 │ │ │ │ cbnz r0, 21dc0e │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r8 │ │ │ │ - bl 3f76b8 │ │ │ │ + bl 3f76a8 │ │ │ │ cbz r0, 21dbe4 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ it ne │ │ │ │ strdne r2, r3, [sl, #256] @ 0x100 │ │ │ │ beq.n 21dc24 │ │ │ │ ldr r2, [pc, #148] @ (21dc7c ) │ │ │ │ @@ -295095,59 +295095,59 @@ │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ ldr r4, [pc, #108] @ (21dc80 ) │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21dbe4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r2, [pc, #88] @ (21dc84 ) │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ mov r1, r5 │ │ │ │ ldrd r4, r5, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r2, ip, [sp] │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21dbe4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ mcr 0, 1, r0, cr0, cr2, {1} │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #600 @ 0x258 │ │ │ │ + add r6, sp, #536 @ 0x218 │ │ │ │ movs r3, r4 │ │ │ │ - str r1, [sp, #792] @ 0x318 │ │ │ │ + str r1, [sp, #728] @ 0x2d8 │ │ │ │ movs r6, r5 │ │ │ │ - adds r2, #204 @ 0xcc │ │ │ │ + adds r2, #188 @ 0xbc │ │ │ │ movs r2, r4 │ │ │ │ - subs r6, #24 │ │ │ │ + subs r6, #8 │ │ │ │ movs r2, r4 │ │ │ │ - subs r0, r0, #6 │ │ │ │ + subs r0, r6, #5 │ │ │ │ movs r2, r4 │ │ │ │ ldc 0, cr0, [r0, #200]! @ 0xc8 │ │ │ │ - add r7, pc, #976 @ (adr r7, 21e054 ) │ │ │ │ + add r7, pc, #912 @ (adr r7, 21e014 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r6, sp, #400 @ 0x190 │ │ │ │ + add r6, sp, #336 @ 0x150 │ │ │ │ movs r3, r4 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (21dc98 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ lsls r2, r7, #1 │ │ │ │ movs r2, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -295155,28 +295155,28 @@ │ │ │ │ ldr r2, [pc, #32] @ (21dcd4 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #32] @ (21dcd8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 160878 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ + str r1, [sp, #8] │ │ │ │ movs r6, r5 │ │ │ │ - add r6, sp, #64 @ 0x40 │ │ │ │ + add r6, sp, #0 │ │ │ │ movs r3, r4 │ │ │ │ - add r6, sp, #200 @ 0xc8 │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ movs r3, r4 │ │ │ │ ldr r0, [pc, #4] @ (21dce4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r2, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #13 │ │ │ │ @@ -295193,15 +295193,15 @@ │ │ │ │ strb.w r3, [ip, #12] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - add r6, sp, #16 │ │ │ │ + add r5, sp, #976 @ 0x3d0 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #368] @ (21deb0 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -295266,15 +295266,15 @@ │ │ │ │ bne.n 21de32 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #240] @ (21dec4 ) │ │ │ │ ldr r0, [pc, #244] @ (21dec8 ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cbz r0, 21dde6 │ │ │ │ blx 160e64 │ │ │ │ cbz r7, 21ddee │ │ │ │ mov r0, r7 │ │ │ │ blx 161bd4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -295296,15 +295296,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #176] @ (21ded0 ) │ │ │ │ ldr r0, [pc, #176] @ (21ded4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21dde2 │ │ │ │ b.n 21dde6 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ @@ -295324,15 +295324,15 @@ │ │ │ │ b.n 21ddde │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #124] @ (21ded8 ) │ │ │ │ ldr r0, [pc, #124] @ (21dedc ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21ddf4 │ │ │ │ blx 160e64 │ │ │ │ b.n 21ddf4 │ │ │ │ ldr r3, [pc, #104] @ (21dee0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -295343,56 +295343,56 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 21dd6a │ │ │ │ ldr r0, [pc, #88] @ (21dee8 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 21dd6a │ │ │ │ ldr r1, [pc, #80] @ (21deec ) │ │ │ │ ldr r0, [pc, #84] @ (21def0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21dde2 │ │ │ │ b.n 21dde6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ mrrc 0, 3, r0, r4, cr2 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ mcrr 0, 3, r0, r8, cr2 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #736 @ 0x2e0 │ │ │ │ + add r5, sp, #672 @ 0x2a0 │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ + ldrh r2, [r7, #62] @ 0x3e │ │ │ │ movs r6, r5 │ │ │ │ - add r5, sp, #800 @ 0x320 │ │ │ │ + add r5, sp, #736 @ 0x2e0 │ │ │ │ movs r3, r4 │ │ │ │ sub.w r0, r0, r2, rrx │ │ │ │ - ldrh r6, [r7, #60] @ 0x3c │ │ │ │ + ldrh r6, [r5, #60] @ 0x3c │ │ │ │ movs r6, r5 │ │ │ │ - add r5, sp, #336 @ 0x150 │ │ │ │ + add r5, sp, #272 @ 0x110 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r0, [r0, #60] @ 0x3c │ │ │ │ + ldrh r0, [r6, #58] @ 0x3a │ │ │ │ movs r6, r5 │ │ │ │ - add r4, sp, #856 @ 0x358 │ │ │ │ + add r4, sp, #792 @ 0x318 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #528 @ 0x210 │ │ │ │ + add r4, sp, #464 @ 0x1d0 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r0, #58] @ 0x3a │ │ │ │ + ldrh r4, [r6, #56] @ 0x38 │ │ │ │ movs r6, r5 │ │ │ │ - add r4, sp, #712 @ 0x2c8 │ │ │ │ + add r4, sp, #648 @ 0x288 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (21df6c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -295401,74 +295401,74 @@ │ │ │ │ ldr r1, [pc, #104] @ (21df74 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #88] @ (21df78 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (21df7c ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #72] @ (21df80 ) │ │ │ │ ldr r1, [pc, #76] @ (21df84 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #76] @ (21df88 ) │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #72] @ (21df8c ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #68] @ (21df90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r3, [pc, #64] @ (21df94 ) │ │ │ │ ldr r2, [pc, #64] @ (21df98 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #64] @ (21df9c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2c7080 │ │ │ │ + b.w 2c7070 │ │ │ │ nop │ │ │ │ - ldrh r4, [r2, #54] @ 0x36 │ │ │ │ + ldrh r4, [r0, #54] @ 0x36 │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r6, [r5, #1] │ │ │ │ + ldrb r6, [r3, #1] │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r6, [r0, #1] │ │ │ │ + ldrb r6, [r6, #0] │ │ │ │ movs r1, r4 │ │ │ │ - add r4, sp, #632 @ 0x278 │ │ │ │ + add r4, sp, #568 @ 0x238 │ │ │ │ movs r3, r4 │ │ │ │ - add r4, sp, #728 @ 0x2d8 │ │ │ │ + add r4, sp, #664 @ 0x298 │ │ │ │ movs r3, r4 │ │ │ │ lsrs r1, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [r7, #1020]! @ 0x3fc │ │ │ │ lsls r7, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #5] │ │ │ │ + ldrb r4, [r6, #4] │ │ │ │ movs r4, r4 │ │ │ │ lsrs r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #568 @ 0x238 │ │ │ │ + add r4, sp, #504 @ 0x1f8 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #716] @ (21e280 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -295526,15 +295526,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 160ae4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [fp, #20] │ │ │ │ - bl 416fa0 │ │ │ │ + bl 416f90 │ │ │ │ str r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21e258 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 21e112 │ │ │ │ ldr r3, [pc, #588] @ (21e2a4 ) │ │ │ │ @@ -295601,15 +295601,15 @@ │ │ │ │ bne.n 21e074 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 21e136 │ │ │ │ ldr r0, [pc, #452] @ (21e2b8 ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ mov r0, r5 │ │ │ │ blx 162310 │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ ldr.w r3, [r7, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 21e0c6 │ │ │ │ @@ -295629,15 +295629,15 @@ │ │ │ │ blx 162874 │ │ │ │ b.n 21e17a │ │ │ │ blx 16087c │ │ │ │ b.n 21e0c0 │ │ │ │ ldr r0, [pc, #380] @ (21e2bc ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ mov r0, r6 │ │ │ │ blx 162520 │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ b.n 21e0c0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 21e160 │ │ │ │ @@ -295739,65 +295739,65 @@ │ │ │ │ ldr r3, [pc, #68] @ (21e298 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 21e024 │ │ │ │ blx 1616dc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ ldr r3, [pc, #108] @ (21e2d4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ blx 160a74 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ b.n 21e1d8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ strd r0, r0, [r0, #200]! @ 0xc8 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrd r0, r0, [r2, #200] @ 0xc8 │ │ │ │ - b.n 21e3f4 │ │ │ │ + b.n 21e3d4 │ │ │ │ movs r1, r4 │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #784 @ 0x310 │ │ │ │ + add r3, sp, #720 @ 0x2d0 │ │ │ │ movs r3, r4 │ │ │ │ stc2l 0, cr0, [r4], #196 @ 0xc4 │ │ │ │ - ldrh r4, [r7, #42] @ 0x2a │ │ │ │ + ldrh r4, [r5, #42] @ 0x2a │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r4, [r6, #42] @ 0x2a │ │ │ │ + ldrh r4, [r4, #42] @ 0x2a │ │ │ │ movs r6, r5 │ │ │ │ - add r3, sp, #792 @ 0x318 │ │ │ │ + add r3, sp, #728 @ 0x2d8 │ │ │ │ movs r3, r4 │ │ │ │ - add r3, sp, #232 @ 0xe8 │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ movs r3, r4 │ │ │ │ - add r3, sp, #152 @ 0x98 │ │ │ │ + add r3, sp, #88 @ 0x58 │ │ │ │ movs r3, r4 │ │ │ │ - add r3, sp, #0 │ │ │ │ + add r2, sp, #960 @ 0x3c0 │ │ │ │ movs r3, r4 │ │ │ │ @ instruction: 0xe81a0032 │ │ │ │ - add r2, sp, #696 @ 0x2b8 │ │ │ │ + add r2, sp, #632 @ 0x278 │ │ │ │ movs r3, r4 │ │ │ │ - udf #162 @ 0xa2 │ │ │ │ + udf #146 @ 0x92 │ │ │ │ movs r1, r4 │ │ │ │ - add r2, sp, #624 @ 0x270 │ │ │ │ + add r2, sp, #560 @ 0x230 │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #288 @ 0x120 │ │ │ │ + add r2, sp, #224 @ 0xe0 │ │ │ │ movs r3, r4 │ │ │ │ - ble.n 21e26c │ │ │ │ + ble.n 21e24c │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ ldr r4, [pc, #812] @ (21e618 ) │ │ │ │ sub sp, #324 @ 0x144 │ │ │ │ @@ -295817,15 +295817,15 @@ │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #316] @ 0x13c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r3, [pc, #784] @ (21e630 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -295976,24 +295976,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 21e390 │ │ │ │ ldr r0, [pc, #416] @ (21e648 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 21e390 │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #404] @ (21e64c ) │ │ │ │ ldr r0, [pc, #404] @ (21e650 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r4, #8] │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 162874 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 21e4d8 │ │ │ │ blx 160e64 │ │ │ │ cbz r6, 21e4e0 │ │ │ │ @@ -296033,166 +296033,166 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 21e32e │ │ │ │ ldr r0, [pc, #288] @ (21e65c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 21e32e │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ movs r4, #0 │ │ │ │ b.n 21e4ca │ │ │ │ ldr r1, [pc, #272] @ (21e660 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ (21e664 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 21e4c6 │ │ │ │ ldr r1, [pc, #256] @ (21e668 ) │ │ │ │ ldr r0, [pc, #260] @ (21e66c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 21e4c6 │ │ │ │ ldr r1, [pc, #244] @ (21e670 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #244] @ (21e674 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 21e4c6 │ │ │ │ ldr r1, [pc, #232] @ (21e678 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #232] @ (21e67c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 21e4c6 │ │ │ │ ldr r1, [pc, #216] @ (21e680 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #216] @ (21e684 ) │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 21e4c6 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r1, [pc, #192] @ (21e688 ) │ │ │ │ ldr r0, [pc, #196] @ (21e68c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cbz r0, 21e5e2 │ │ │ │ blx 160e64 │ │ │ │ ldr r1, [pc, #172] @ (21e690 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #172] @ (21e694 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 21e4c6 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r1, [pc, #160] @ (21e698 ) │ │ │ │ ldr r0, [pc, #160] @ (21e69c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 21e60e │ │ │ │ blx 160e64 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 21e4ec │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - ldrh r0, [r6, #22] │ │ │ │ + ldrh r0, [r4, #22] │ │ │ │ movs r6, r5 │ │ │ │ b.n 21e35c │ │ │ │ movs r2, r6 │ │ │ │ b.n 21e35c │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #728 @ 0x2d8 │ │ │ │ + add r1, sp, #664 @ 0x298 │ │ │ │ movs r3, r4 │ │ │ │ - add r7, pc, #992 @ (adr r7, 21ea10 ) │ │ │ │ + add r7, pc, #928 @ (adr r7, 21e9d0 ) │ │ │ │ movs r3, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #18] │ │ │ │ + strh r6, [r4, #18] │ │ │ │ movs r7, r4 │ │ │ │ - add r2, sp, #632 @ 0x278 │ │ │ │ + add r2, sp, #568 @ 0x238 │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #168 @ 0xa8 │ │ │ │ + add r2, sp, #104 @ 0x68 │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #696 @ 0x2b8 │ │ │ │ + add r0, sp, #632 @ 0x278 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r4, #8] │ │ │ │ + ldrh r6, [r2, #8] │ │ │ │ movs r6, r5 │ │ │ │ - add r1, sp, #688 @ 0x2b0 │ │ │ │ + add r1, sp, #624 @ 0x270 │ │ │ │ movs r3, r4 │ │ │ │ b.n 21dfa8 │ │ │ │ movs r2, r6 │ │ │ │ movs r0, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #616 @ (adr r7, 21e8c8 ) │ │ │ │ + add r7, pc, #552 @ (adr r7, 21e888 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r1, #4] │ │ │ │ + ldrh r4, [r7, #2] │ │ │ │ movs r6, r5 │ │ │ │ - add r7, pc, #784 @ (adr r7, 21e978 ) │ │ │ │ + add r7, pc, #720 @ (adr r7, 21e938 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r0, [r7, #2] │ │ │ │ + ldrh r0, [r5, #2] │ │ │ │ movs r6, r5 │ │ │ │ - add r7, pc, #864 @ (adr r7, 21e9d0 ) │ │ │ │ + add r7, pc, #800 @ (adr r7, 21e990 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r4, #2] │ │ │ │ + ldrh r2, [r2, #2] │ │ │ │ movs r6, r5 │ │ │ │ - add r7, pc, #968 @ (adr r7, 21ea40 ) │ │ │ │ + add r7, pc, #904 @ (adr r7, 21ea00 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r1, #2] │ │ │ │ + ldrh r4, [r7, #0] │ │ │ │ movs r6, r5 │ │ │ │ - add r0, sp, #0 │ │ │ │ + add r7, pc, #960 @ (adr r7, 21ea40 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r6, #0] │ │ │ │ + ldrh r4, [r4, #0] │ │ │ │ movs r6, r5 │ │ │ │ - add r0, sp, #32 │ │ │ │ + add r7, pc, #992 @ (adr r7, 21ea68 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r0, [r3, #0] │ │ │ │ + ldrh r0, [r1, #0] │ │ │ │ movs r6, r5 │ │ │ │ - add r0, sp, #416 @ 0x1a0 │ │ │ │ + add r0, sp, #352 @ 0x160 │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r7, #62] @ 0x3e │ │ │ │ + strh r0, [r5, #62] @ 0x3e │ │ │ │ movs r6, r5 │ │ │ │ - add r0, sp, #384 @ 0x180 │ │ │ │ + add r0, sp, #320 @ 0x140 │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r4, #62] @ 0x3e │ │ │ │ + strh r6, [r2, #62] @ 0x3e │ │ │ │ movs r6, r5 │ │ │ │ - add r7, pc, #8 @ (adr r7, 21e6a8 ) │ │ │ │ + add r6, pc, #968 @ (adr r6, 21ea68 ) │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 21e6d8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -296200,24 +296200,24 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #36] @ (21e6e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - strh r6, [r4, #56] @ 0x38 │ │ │ │ + strh r6, [r2, #56] @ 0x38 │ │ │ │ movs r6, r5 │ │ │ │ - add r6, pc, #0 @ (adr r6, 21e6e0 ) │ │ │ │ + add r5, pc, #960 @ (adr r5, 21eaa0 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r4, pc, #264 @ (adr r4, 21e7ec ) │ │ │ │ + add r4, pc, #200 @ (adr r4, 21e7ac ) │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 21e71c │ │ │ │ sub sp, #12 │ │ │ │ @@ -296225,24 +296225,24 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #36] @ (21e724 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - strh r2, [r4, #54] @ 0x36 │ │ │ │ + strh r2, [r2, #54] @ 0x36 │ │ │ │ movs r6, r5 │ │ │ │ - add r5, pc, #752 @ (adr r5, 21ea14 ) │ │ │ │ + add r5, pc, #688 @ (adr r5, 21e9d4 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r3, pc, #1016 @ (adr r3, 21eb20 ) │ │ │ │ + add r3, pc, #952 @ (adr r3, 21eae0 ) │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #96] @ (21e798 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -296252,22 +296252,22 @@ │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (21e7a0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #76] @ (21e7a4 ) │ │ │ │ movw r3, #439 @ 0x1b7 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #64] @ (21e7a8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ bl 237894 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ movs r3, #0 │ │ │ │ @@ -296279,21 +296279,21 @@ │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 160878 │ │ │ │ nop │ │ │ │ - strh r2, [r4, #52] @ 0x34 │ │ │ │ + strh r2, [r2, #52] @ 0x34 │ │ │ │ movs r6, r5 │ │ │ │ - add r5, pc, #480 @ (adr r5, 21e980 ) │ │ │ │ + add r5, pc, #416 @ (adr r5, 21e940 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r3, pc, #728 @ (adr r3, 21ea7c ) │ │ │ │ + add r3, pc, #664 @ (adr r3, 21ea3c ) │ │ │ │ movs r3, r4 │ │ │ │ - add r4, pc, #528 @ (adr r4, 21e9b8 ) │ │ │ │ + add r4, pc, #464 @ (adr r4, 21e978 ) │ │ │ │ movs r3, r4 │ │ │ │ rsbs r0, r6, #11599872 @ 0xb10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 21e7fc │ │ │ │ @@ -296303,34 +296303,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (21e804 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r2, [r3, #48] @ 0x30 │ │ │ │ + strh r2, [r1, #48] @ 0x30 │ │ │ │ movs r6, r5 │ │ │ │ - add r4, pc, #976 @ (adr r4, 21ebd4 ) │ │ │ │ + add r4, pc, #912 @ (adr r4, 21eb94 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r3, pc, #216 @ (adr r3, 21e8e0 ) │ │ │ │ + add r3, pc, #152 @ (adr r3, 21e8a0 ) │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 21e858 │ │ │ │ sub sp, #12 │ │ │ │ @@ -296339,34 +296339,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (21e860 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r6, [r7, #44] @ 0x2c │ │ │ │ + strh r6, [r5, #44] @ 0x2c │ │ │ │ movs r6, r5 │ │ │ │ - add r4, pc, #608 @ (adr r4, 21eac0 ) │ │ │ │ + add r4, pc, #544 @ (adr r4, 21ea80 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r2, pc, #872 @ (adr r2, 21ebcc ) │ │ │ │ + add r2, pc, #808 @ (adr r2, 21eb8c ) │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #296] @ (21e9a0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -296384,23 +296384,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r2, r4, #88 @ 0x58 │ │ │ │ movs r3, #26 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #268] @ (21e9b4 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2c6a70 │ │ │ │ + bl 2c6a60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21e982 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21e964 │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ @@ -296415,15 +296415,15 @@ │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r5, [r6, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r5, [sp] │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 21e8f6 │ │ │ │ blx 160e64 │ │ │ │ ldr r2, [pc, #196] @ (21e9bc ) │ │ │ │ ldr r3, [pc, #168] @ (21e9a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -296443,15 +296443,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (21e9c0 ) │ │ │ │ mov r2, r7 │ │ │ │ movw r3, #429 @ 0x1ad │ │ │ │ adds r4, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #140] @ (21e9c4 ) │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ adds r2, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -296461,63 +296461,63 @@ │ │ │ │ ldr r5, [pc, #120] @ (21e9c8 ) │ │ │ │ mov r3, r4 │ │ │ │ mov.w r2, #430 @ 0x1ae │ │ │ │ mov r1, r7 │ │ │ │ add r5, pc │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21e8ee │ │ │ │ ldr r5, [pc, #100] @ (21e9cc ) │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #100] @ (21e9d0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r5, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r5, [sp] │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21e8ee │ │ │ │ ldr r2, [pc, #80] @ (21e9d4 ) │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 21e8ee │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ b.n 21ebdc │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #240 @ (adr r4, 21ea9c ) │ │ │ │ + add r4, pc, #176 @ (adr r4, 21ea5c ) │ │ │ │ movs r3, r4 │ │ │ │ - add r2, pc, #496 @ (adr r2, 21eba0 ) │ │ │ │ + add r2, pc, #432 @ (adr r2, 21eb60 ) │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r2, #42] @ 0x2a │ │ │ │ + strh r6, [r0, #42] @ 0x2a │ │ │ │ movs r6, r5 │ │ │ │ - lsls r2, r2, #31 │ │ │ │ + lsls r2, r0, #31 │ │ │ │ movs r5, r4 │ │ │ │ - add r5, pc, #856 @ (adr r5, 21ed14 ) │ │ │ │ + add r5, pc, #792 @ (adr r5, 21ecd4 ) │ │ │ │ movs r3, r4 │ │ │ │ b.n 21eafc │ │ │ │ movs r2, r6 │ │ │ │ - add r2, pc, #728 @ (adr r2, 21ec9c ) │ │ │ │ + add r2, pc, #664 @ (adr r2, 21ec5c ) │ │ │ │ movs r3, r4 │ │ │ │ and.w r0, r4, #11599872 @ 0xb10000 │ │ │ │ - add r5, pc, #496 @ (adr r5, 21ebbc ) │ │ │ │ + add r5, pc, #432 @ (adr r5, 21eb7c ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r4, #112] @ 0x70 │ │ │ │ + ldr r2, [r2, #112] @ 0x70 │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r2, [r5, #14] │ │ │ │ + ldrb r2, [r3, #14] │ │ │ │ movs r1, r4 │ │ │ │ - add r5, pc, #16 @ (adr r5, 21e9e8 ) │ │ │ │ + add r4, pc, #976 @ (adr r4, 21eda8 ) │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #364] @ (21eb58 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -296533,15 +296533,15 @@ │ │ │ │ ldr r5, [r6, r5] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #360] @ (21eb6c ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #348] @ (21eb70 ) │ │ │ │ add r4, pc │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -296626,90 +296626,90 @@ │ │ │ │ ldr r3, [pc, #152] @ (21eb80 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 21ea24 │ │ │ │ ldr r0, [pc, #148] @ (21eb84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 21ea24 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [pc, #140] @ (21eb88 ) │ │ │ │ ldr r0, [pc, #140] @ (21eb8c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 21eb12 │ │ │ │ blx 160e64 │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 21ea9a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [pc, #116] @ (21eb90 ) │ │ │ │ ldr r0, [pc, #116] @ (21eb94 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21eb0e │ │ │ │ b.n 21eb12 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [pc, #96] @ (21eb98 ) │ │ │ │ ldr r0, [pc, #100] @ (21eb9c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 21eb4c │ │ │ │ blx 160e64 │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 21eab0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r5, #30] │ │ │ │ + strh r6, [r3, #30] │ │ │ │ movs r6, r5 │ │ │ │ svc 164 @ 0xa4 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #768 @ (adr r2, 21ee68 ) │ │ │ │ + add r2, pc, #704 @ (adr r2, 21ee28 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #0 @ (adr r1, 21eb6c ) │ │ │ │ + add r0, pc, #960 @ (adr r0, 21ef2c ) │ │ │ │ movs r3, r4 │ │ │ │ svc 132 @ 0x84 │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bl 4e8b76 │ │ │ │ + bl 4e8b76 │ │ │ │ udf #228 @ 0xe4 │ │ │ │ movs r2, r6 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #0 @ (adr r4, 21eb88 ) │ │ │ │ + add r3, pc, #960 @ (adr r3, 21ef48 ) │ │ │ │ movs r3, r4 │ │ │ │ - strh r2, [r4, #22] │ │ │ │ + strh r2, [r2, #22] │ │ │ │ movs r6, r5 │ │ │ │ - add r0, pc, #632 @ (adr r0, 21ee08 ) │ │ │ │ + add r0, pc, #568 @ (adr r0, 21edc8 ) │ │ │ │ movs r3, r4 │ │ │ │ - strh r2, [r0, #22] │ │ │ │ + strh r2, [r6, #20] │ │ │ │ movs r6, r5 │ │ │ │ - add r3, pc, #920 @ (adr r3, 21ef30 ) │ │ │ │ + add r3, pc, #856 @ (adr r3, 21eef0 ) │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r5, #20] │ │ │ │ + strh r0, [r3, #20] │ │ │ │ movs r6, r5 │ │ │ │ - add r1, pc, #784 @ (adr r1, 21eeb0 ) │ │ │ │ + add r1, pc, #720 @ (adr r1, 21ee70 ) │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r4, #0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -296806,15 +296806,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (21ecec ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 21ec58 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ ldr r2, [pc, #56] @ (21ecf0 ) │ │ │ │ ldr r3, [pc, #60] @ (21ecf4 ) │ │ │ │ @@ -296822,36 +296822,36 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #179 @ 0xb3 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r6 │ │ │ │ blx 16123c │ │ │ │ b.n 21eca4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ble.n 21ebf4 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 21ed5c │ │ │ │ movs r2, r6 │ │ │ │ - add r2, pc, #744 @ (adr r2, 21efd0 ) │ │ │ │ + add r2, pc, #680 @ (adr r2, 21ef90 ) │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r5, #16] │ │ │ │ + strh r0, [r3, #16] │ │ │ │ movs r6, r5 │ │ │ │ - add r2, pc, #600 @ (adr r2, 21ef48 ) │ │ │ │ + add r2, pc, #536 @ (adr r2, 21ef08 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r2, pc, #696 @ (adr r2, 21efac ) │ │ │ │ + add r2, pc, #632 @ (adr r2, 21ef6c ) │ │ │ │ movs r3, r4 │ │ │ │ - strh r2, [r0, #16] │ │ │ │ + strh r2, [r6, #14] │ │ │ │ movs r6, r5 │ │ │ │ - add r2, pc, #448 @ (adr r2, 21eebc ) │ │ │ │ + add r2, pc, #384 @ (adr r2, 21ee7c ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021ecfc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -297006,19 +297006,19 @@ │ │ │ │ nop │ │ │ │ bgt.n 21ed6c │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 21ee28 │ │ │ │ movs r2, r6 │ │ │ │ - strh r2, [r0, #4] │ │ │ │ + strh r2, [r6, #2] │ │ │ │ movs r6, r5 │ │ │ │ - add r0, pc, #976 @ (adr r0, 21f248 ) │ │ │ │ + add r0, pc, #912 @ (adr r0, 21f208 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #224 @ (adr r1, 21ef5c ) │ │ │ │ + add r1, pc, #160 @ (adr r1, 21ef1c ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021ee7c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -297104,18 +297104,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (21ef64 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3768 │ │ │ │ + bl 2c3758 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ mrc 0, 4, r0, cr8, cr1, {1} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -297124,73 +297124,73 @@ │ │ │ │ ldr r2, [pc, #72] @ (21efc8 ) │ │ │ │ ldr r1, [pc, #72] @ (21efcc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #52] @ (21efd0 ) │ │ │ │ ldr r1, [pc, #56] @ (21efd4 ) │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2c436c │ │ │ │ + b.w 2c435c │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #29] │ │ │ │ + ldrb r2, [r2, #29] │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r3, #50] @ 0x32 │ │ │ │ - movs r3, r4 │ │ │ │ strh r4, [r1, #50] @ 0x32 │ │ │ │ movs r3, r4 │ │ │ │ - strh r2, [r6, #54] @ 0x36 │ │ │ │ + strh r4, [r7, #48] @ 0x30 │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r4, #54] @ 0x36 │ │ │ │ + strh r2, [r4, #54] @ 0x36 │ │ │ │ + movs r3, r4 │ │ │ │ + strh r6, [r2, #54] @ 0x36 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #40] @ 21f014 │ │ │ │ ldr r2, [pc, #40] @ (21f018 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (21f01c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 160878 │ │ │ │ - ldrb r2, [r6, #27] │ │ │ │ + ldrb r2, [r4, #27] │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r5, #46] @ 0x2e │ │ │ │ + strh r4, [r3, #46] @ 0x2e │ │ │ │ movs r3, r4 │ │ │ │ - strh r2, [r3, #46] @ 0x2e │ │ │ │ + strh r2, [r1, #46] @ 0x2e │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #136] @ 21f0b8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -297206,21 +297206,21 @@ │ │ │ │ ldr.w r5, [ip, r5] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #20] │ │ │ │ mov.w r5, #0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r5, #28] │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str r4, [sp, #16] │ │ │ │ @@ -297239,42 +297239,42 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 21f084 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bls.n 21f178 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r0, [r5, #26] │ │ │ │ + ldrb r0, [r3, #26] │ │ │ │ movs r6, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #44] @ 0x2c │ │ │ │ + strh r6, [r0, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r1, #44] @ 0x2c │ │ │ │ + strh r0, [r7, #42] @ 0x2a │ │ │ │ movs r3, r4 │ │ │ │ bls.n 21f0f0 │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 0021f0d0 : │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cbz r3, 21f104 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ movs r1, #1 │ │ │ │ - bl 4032d4 │ │ │ │ + bl 4032c4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 21f0e4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -297288,52 +297288,52 @@ │ │ │ │ │ │ │ │ 0021f110 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w ip, [pc, #44] @ 21f154 │ │ │ │ ldr r2, [pc, #44] @ (21f158 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (21f15c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r6, #22] │ │ │ │ + ldrb r6, [r4, #22] │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r5, #36] @ 0x24 │ │ │ │ + strh r4, [r3, #36] @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r3, #36] @ 0x24 │ │ │ │ + strh r6, [r1, #36] @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021f160 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #20] │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r5, 21f194 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [r4, #20] │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ mov r0, r5 │ │ │ │ strb r5, [r4, #25] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -297346,50 +297346,50 @@ │ │ │ │ ldr r4, [pc, #28] @ (21f1bc ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #28] @ (21f1c0 ) │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 21f182 │ │ │ │ nop │ │ │ │ - ldrb r6, [r0, #21] │ │ │ │ + ldrb r6, [r6, #20] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ + ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r5, [sp, #904] @ 0x388 │ │ │ │ + ldr r5, [sp, #840] @ 0x348 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021f1c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #80] @ (21f230 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #80] @ (21f234 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (21f238 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r4, #28] │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 21f208 │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ movs r1, #1 │ │ │ │ - bl 4032d4 │ │ │ │ + bl 4032c4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 21f1f8 │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ mov r0, r3 │ │ │ │ cbz r3, 21f21a │ │ │ │ mov r1, r6 │ │ │ │ @@ -297403,189 +297403,189 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, #20] │ │ │ │ + ldrb r2, [r6, #19] │ │ │ │ movs r6, r5 │ │ │ │ - strh r6, [r6, #30] │ │ │ │ + strh r6, [r4, #30] │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r5, #30] │ │ │ │ + strh r0, [r3, #30] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021f23c : │ │ │ │ ldrb r0, [r0, #25] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0021f240 : │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbz r2, 21f24c │ │ │ │ ldr r0, [pc, #52] @ (21f27c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 40c194 │ │ │ │ + b.w 40c184 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [r0, #28] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [pc, #24] @ (21f280 ) │ │ │ │ ldr r0, [pc, #24] @ (21f284 ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 41ab94 │ │ │ │ + b.w 41ab84 │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #552] @ 0x228 │ │ │ │ + ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ movs r3, r4 │ │ │ │ ldc2l 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [pc, #1020]! @ 21f684 │ │ │ │ │ │ │ │ 0021f288 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w ip, [pc, #76] @ 21f2ec │ │ │ │ ldr r2, [pc, #76] @ (21f2f0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #76] @ (21f2f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 21f2ce │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ b.n 21f2ce │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ movs r1, #1 │ │ │ │ - bl 4032d4 │ │ │ │ + bl 4032c4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 21f2c4 │ │ │ │ strb r3, [r4, #25] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r7, #16] │ │ │ │ + ldrb r4, [r5, #16] │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r6, #24] │ │ │ │ + strh r2, [r4, #24] │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r4, #24] │ │ │ │ + strh r4, [r2, #24] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021f2f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w ip, [pc, #40] @ 21f338 │ │ │ │ ldr r2, [pc, #40] @ (21f33c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (21f340 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ - ldrb r4, [r1, #15] │ │ │ │ + ldrb r4, [r7, #14] │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r0, #22] │ │ │ │ + strh r2, [r6, #20] │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r6, #20] │ │ │ │ + strh r4, [r4, #20] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021f344 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w ip, [pc, #60] @ 21f398 │ │ │ │ ldr r2, [pc, #60] @ (21f39c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (21f3a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ cbz r3, 21f384 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r0, [r0, #14] │ │ │ │ + ldrb r0, [r6, #13] │ │ │ │ movs r6, r5 │ │ │ │ - strh r6, [r6, #18] │ │ │ │ + strh r6, [r4, #18] │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r5, #18] │ │ │ │ + strh r0, [r3, #18] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021f3a4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #56] @ (21f3f8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #56] @ (21f3fc ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (21f400 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 21f3e2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -297594,81 +297594,81 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #12] │ │ │ │ + ldrb r2, [r2, #12] │ │ │ │ movs r6, r5 │ │ │ │ - strh r6, [r2, #16] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r1, #16] │ │ │ │ + strh r0, [r7, #14] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021f404 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w ip, [pc, #40] @ 21f444 │ │ │ │ ldr r2, [pc, #40] @ (21f448 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (21f44c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ - ldrb r0, [r0, #11] │ │ │ │ + ldrb r0, [r6, #10] │ │ │ │ movs r6, r5 │ │ │ │ - strh r6, [r6, #12] │ │ │ │ + strh r6, [r4, #12] │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r5, #12] │ │ │ │ + strh r0, [r3, #12] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021f450 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr.w ip, [pc, #40] @ 21f490 │ │ │ │ ldr r2, [pc, #40] @ (21f494 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (21f498 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #88] @ 0x58 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ - ldrb r4, [r6, #9] │ │ │ │ + ldrb r4, [r4, #9] │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r5, #10] │ │ │ │ + strh r2, [r3, #10] │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r3, #10] │ │ │ │ + strh r4, [r1, #10] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021f49c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -297676,34 +297676,34 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #12 │ │ │ │ ldr r6, [pc, #104] @ (21f51c ) │ │ │ │ blx 16056c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #92] @ (21f520 ) │ │ │ │ ldr r1, [pc, #96] @ (21f524 ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ adds r6, #12 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #72] @ (21f528 ) │ │ │ │ ldr r1, [pc, #72] @ (21f52c ) │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ blx 162a18 │ │ │ │ ldr r3, [r7, #92] @ 0x5c │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ @@ -297715,30 +297715,30 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r2, [r5, #8] │ │ │ │ + ldrb r2, [r3, #8] │ │ │ │ movs r6, r5 │ │ │ │ - strh r0, [r3, #8] │ │ │ │ - movs r3, r4 │ │ │ │ strh r0, [r1, #8] │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r5, #12] │ │ │ │ + strh r0, [r7, #6] │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r4, #12] │ │ │ │ + strh r4, [r3, #12] │ │ │ │ + movs r3, r4 │ │ │ │ + strh r0, [r2, #12] │ │ │ │ movs r3, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 21f550 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 21f288 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -297760,23 +297760,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ cbnz r0, 21f5d6 │ │ │ │ ldr r2, [pc, #152] @ (21f648 ) │ │ │ │ ldr r3, [pc, #148] @ (21f644 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -297800,60 +297800,60 @@ │ │ │ │ ldr r2, [pc, #104] @ (21f650 ) │ │ │ │ ldr r1, [pc, #108] @ (21f654 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 21f160 │ │ │ │ cbnz r0, 21f606 │ │ │ │ str.w r6, [r8] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 16087c │ │ │ │ b.n 21f5ac │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r1, [pc, #64] @ (21f658 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (21f65c ) │ │ │ │ mov r0, r4 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #52] @ (21f660 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 16087c │ │ │ │ b.n 21f5ac │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bmi.n 21f674 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 21f61c │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r0, [r1, #5] │ │ │ │ + ldrb r0, [r7, #4] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ movs r3, r4 │ │ │ │ - strh r2, [r3, #4] │ │ │ │ + strh r2, [r1, #4] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r6, #202 @ 0xca │ │ │ │ + cmp r6, #186 @ 0xba │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r0, #4] │ │ │ │ + ldrb r4, [r6, #3] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r1, [sp, #776] @ 0x308 │ │ │ │ + ldr r1, [sp, #712] @ 0x2c8 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #108] @ (21f6e4 ) │ │ │ │ @@ -297863,27 +297863,27 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2be6cc │ │ │ │ + bl 2be6bc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 21f6da │ │ │ │ ldr r0, [r3, #32] │ │ │ │ blx 162a18 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 16087c │ │ │ │ ldr r2, [pc, #56] @ (21f6ec ) │ │ │ │ ldr r3, [pc, #48] @ (21f6e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -297905,15 +297905,15 @@ │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bcc.n 21f720 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 21f6b4 │ │ │ │ movs r2, r6 │ │ │ │ - vld1.8 {d0[1]}, [r4], r4 │ │ │ │ + ldrsb.w r0, [r4, #36] @ 0x24 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ (21f7a4 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r3 │ │ │ │ @@ -298286,41 +298286,41 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 21fb58 │ │ │ │ ldr.w r1, [sp, #22] │ │ │ │ ldr r0, [pc, #272] @ (21fbe4 ) │ │ │ │ rev r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mvn.w r0, #13 │ │ │ │ b.n 21f9ac │ │ │ │ ldr r3, [pc, #248] @ (21fbdc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbnz r2, 21fb20 │ │ │ │ ldr.w r1, [sp, #46] @ 0x2e │ │ │ │ ldr r0, [pc, #248] @ (21fbe8 ) │ │ │ │ rev r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mvn.w r0, #13 │ │ │ │ b.n 21f9ac │ │ │ │ ldr r3, [pc, #236] @ (21fbec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 21f9aa │ │ │ │ ldr r3, [pc, #228] @ (21fbf0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 21f9aa │ │ │ │ ldr r0, [pc, #220] @ (21fbf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 21f9aa │ │ │ │ ldr r2, [pc, #212] @ (21fbf8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 21fb32 │ │ │ │ ldr r2, [pc, #196] @ (21fbf0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -298338,15 +298338,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 21faea │ │ │ │ ldr r0, [pc, #176] @ (21fc00 ) │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 21faea │ │ │ │ ldr r2, [pc, #168] @ (21fc04 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 21fb6a │ │ │ │ ldr r2, [pc, #140] @ (21fbf0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -298364,35 +298364,35 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 21face │ │ │ │ ldr r0, [pc, #132] @ (21fc0c ) │ │ │ │ movs r2, #4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 21face │ │ │ │ ldr r0, [pc, #124] @ (21fc10 ) │ │ │ │ movs r2, #18 │ │ │ │ rev r1, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr.w r3, [sp, #26] │ │ │ │ rev r1, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 21fb70 │ │ │ │ b.n 21face │ │ │ │ ldr r0, [pc, #100] @ (21fc14 ) │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ rev r1, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr.w r3, [sp, #55] @ 0x37 │ │ │ │ rev r1, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 21fb38 │ │ │ │ b.n 21faea │ │ │ │ @@ -298403,39 +298403,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ beq.n 21fc08 │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r3, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - str r5, [sp, #776] @ 0x308 │ │ │ │ + str r5, [sp, #712] @ 0x2c8 │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [sp, #504] @ 0x1f8 │ │ │ │ + str r6, [sp, #440] @ 0x1b8 │ │ │ │ movs r3, r4 │ │ │ │ cmp r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #640] @ 0x280 │ │ │ │ + str r6, [sp, #576] @ 0x240 │ │ │ │ movs r3, r4 │ │ │ │ subs r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #880] @ 0x370 │ │ │ │ + str r5, [sp, #816] @ 0x330 │ │ │ │ movs r3, r4 │ │ │ │ subs r0, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #816] @ 0x330 │ │ │ │ + str r4, [sp, #752] @ 0x2f0 │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [sp, #448] @ 0x1c0 │ │ │ │ + str r4, [sp, #384] @ 0x180 │ │ │ │ movs r3, r4 │ │ │ │ - str r5, [sp, #168] @ 0xa8 │ │ │ │ + str r5, [sp, #104] @ 0x68 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0021fc18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -298506,15 +298506,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #1 │ │ │ │ - bl 420dd4 │ │ │ │ + bl 420dc4 │ │ │ │ add.w r3, r6, r9 │ │ │ │ mov r6, r3 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, r3 │ │ │ │ bls.n 21fd06 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 21fcba │ │ │ │ @@ -298553,22 +298553,22 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 21fd12 │ │ │ │ ldr r0, [pc, #60] @ (21fd74 ) │ │ │ │ ldr r1, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 21fd12 │ │ │ │ ldr r0, [pc, #48] @ (21fd78 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 21fca6 │ │ │ │ mov r0, r7 │ │ │ │ blx 162838 │ │ │ │ mov r3, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ @@ -298578,17 +298578,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #928] @ 0x3a0 │ │ │ │ + str r4, [sp, #864] @ 0x360 │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [sp, #648] @ 0x288 │ │ │ │ + str r4, [sp, #584] @ 0x248 │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ @@ -298735,15 +298735,15 @@ │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ blx 1622ec │ │ │ │ cmp.w fp, #0 │ │ │ │ bge.n 21febe │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 3856ec │ │ │ │ + bl 3856dc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 160444 │ │ │ │ ldr r2, [pc, #144] @ (21ffa8 ) │ │ │ │ ldr r3, [pc, #120] @ (21ff90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -298772,46 +298772,46 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str.w r9, [sp] │ │ │ │ bl 16917c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21fe8e │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 3856ec │ │ │ │ + bl 3856dc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 160444 │ │ │ │ b.n 21ff14 │ │ │ │ ldr r1, [pc, #60] @ (21ffb0 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 21ff14 │ │ │ │ b.n 21ff68 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r3!, {r2, r5, r6} │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2280024 │ │ │ │ + @ instruction: 0xf2180024 │ │ │ │ ldmia r3, {r1, r2, r3, r5} │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - str r0, [r4, r4] │ │ │ │ + str r0, [r2, r4] │ │ │ │ movs r1, r4 │ │ │ │ ldmia r2!, {r7} │ │ │ │ movs r2, r6 │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ - str r2, [sp, #936] @ 0x3a8 │ │ │ │ + str r2, [sp, #872] @ 0x368 │ │ │ │ movs r3, r4 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -298862,15 +298862,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 40c76c │ │ │ │ + bl 40c75c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22026a │ │ │ │ mov r0, r4 │ │ │ │ blx 161b14 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.w 22024c │ │ │ │ @@ -298924,24 +298924,24 @@ │ │ │ │ blx 162b48 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2201e6 │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 3f5424 │ │ │ │ + bl 3f5414 │ │ │ │ ldr r3, [pc, #496] @ (2202e0 ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3c46a4 │ │ │ │ + bl 3c4694 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ blx 1622f8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2201b4 │ │ │ │ @@ -298972,15 +298972,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #408] @ (2202ec ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r7, [sp] │ │ │ │ movw r2, #289 @ 0x121 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 160358 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [pc, #380] @ (2202f0 ) │ │ │ │ ldr r3, [pc, #336] @ (2202c4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -299022,15 +299022,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #296] @ (2202fc ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 220166 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [pc, #272] @ (220300 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ @@ -299038,15 +299038,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #272] @ (220308 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #305 @ 0x131 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 220166 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [pc, #248] @ (22030c ) │ │ │ │ ldr r2, [r2, #4] │ │ │ │ add r3, pc │ │ │ │ @@ -299054,74 +299054,74 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #248] @ (220314 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #313 @ 0x139 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 220166 │ │ │ │ movs r3, #31 │ │ │ │ ldr r2, [pc, #228] @ (220318 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [pc, #228] @ (22031c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #228] @ (220320 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ movs r2, #247 @ 0xf7 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 220166 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ ldr r2, [pc, #212] @ (220324 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [pc, #212] @ (220328 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #212] @ (22032c ) │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 220166 │ │ │ │ ldr r2, [pc, #196] @ (220330 ) │ │ │ │ ldr r3, [pc, #196] @ (220334 ) │ │ │ │ ldr r1, [pc, #200] @ (220338 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #235 @ 0xeb │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 220166 │ │ │ │ ldr r2, [pc, #180] @ (22033c ) │ │ │ │ ldr r3, [pc, #184] @ (220340 ) │ │ │ │ ldr r1, [pc, #184] @ (220344 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 220166 │ │ │ │ ldr r2, [pc, #164] @ (220348 ) │ │ │ │ ldr r3, [pc, #168] @ (22034c ) │ │ │ │ ldr r1, [pc, #168] @ (220350 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #254 @ 0xfe │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 220166 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1!, {r5, r7} │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @@ -299134,69 +299134,69 @@ │ │ │ │ movs r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff91ffff │ │ │ │ cmp r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #192] @ 0xc0 │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ movs r3, r4 │ │ │ │ - str r1, [sp, #272] @ 0x110 │ │ │ │ + str r1, [sp, #208] @ 0xd0 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r3, #92] @ 0x5c │ │ │ │ + ldr r0, [r1, #92] @ 0x5c │ │ │ │ movs r6, r5 │ │ │ │ ldmia r0!, {r2, r5} │ │ │ │ movs r2, r6 │ │ │ │ - str r1, [sp, #904] @ 0x388 │ │ │ │ + str r1, [sp, #840] @ 0x348 │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [sp, #776] @ 0x308 │ │ │ │ + str r0, [sp, #712] @ 0x2c8 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r3, #84] @ 0x54 │ │ │ │ + ldr r6, [r1, #84] @ 0x54 │ │ │ │ movs r6, r5 │ │ │ │ - str r1, [sp, #960] @ 0x3c0 │ │ │ │ + str r1, [sp, #896] @ 0x380 │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [sp, #640] @ 0x280 │ │ │ │ + str r0, [sp, #576] @ 0x240 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r6, #80] @ 0x50 │ │ │ │ + ldr r6, [r4, #80] @ 0x50 │ │ │ │ movs r6, r5 │ │ │ │ - str r1, [sp, #976] @ 0x3d0 │ │ │ │ + str r1, [sp, #912] @ 0x390 │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [sp, #496] @ 0x1f0 │ │ │ │ + str r0, [sp, #432] @ 0x1b0 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r2, #80] @ 0x50 │ │ │ │ + ldr r2, [r0, #80] @ 0x50 │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [sp, #856] @ 0x358 │ │ │ │ + str r0, [sp, #792] @ 0x318 │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [sp, #360] @ 0x168 │ │ │ │ + str r0, [sp, #296] @ 0x128 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r6, #76] @ 0x4c │ │ │ │ + ldr r6, [r4, #76] @ 0x4c │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [sp, #560] @ 0x230 │ │ │ │ + str r0, [sp, #496] @ 0x1f0 │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [sp, #240] @ 0xf0 │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r3, #76] @ 0x4c │ │ │ │ + ldr r0, [r1, #76] @ 0x4c │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [sp, #288] @ 0x120 │ │ │ │ + str r0, [sp, #224] @ 0xe0 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r0, #76] @ 0x4c │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [sp, #120] @ 0x78 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [sp, #840] @ 0x348 │ │ │ │ + str r0, [sp, #776] @ 0x308 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r2, [r3, #72] @ 0x48 │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [sp, #16] │ │ │ │ + ldrh r4, [r6, #62] @ 0x3e │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [sp, #584] @ 0x248 │ │ │ │ + str r0, [sp, #520] @ 0x208 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r1, #72] @ 0x48 │ │ │ │ + ldr r6, [r7, #68] @ 0x44 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r0, [r5, #62] @ 0x3e │ │ │ │ + ldrh r0, [r3, #62] @ 0x3e │ │ │ │ movs r3, r4 │ │ │ │ ldr r3, [pc, #16] @ (220368 ) │ │ │ │ ldr r2, [pc, #20] @ (22036c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (220370 ) │ │ │ │ @@ -299204,37 +299204,37 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ stmia r6!, {r6} │ │ │ │ movs r2, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - adcs r2, r5 │ │ │ │ + adcs r2, r3 │ │ │ │ movs r1, r4 │ │ │ │ ldr r1, [pc, #8] @ (220380 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ nop │ │ │ │ - adcs r4, r2 │ │ │ │ + adcs r4, r0 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 2203ce │ │ │ │ mov r5, r0 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2203c0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r6, [r4, #32] │ │ │ │ - bl 31c360 │ │ │ │ + bl 31c350 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f9a50 │ │ │ │ + bl 2f9a40 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 16087c │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ ldr r4, [r5, #0] │ │ │ │ @@ -299268,15 +299268,15 @@ │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 22048a │ │ │ │ mov.w r8, #0 │ │ │ │ mov r5, r8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 31ccd4 │ │ │ │ + bl 31ccc4 │ │ │ │ ldrb.w r3, [r4, #37] @ 0x25 │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ cbnz r3, 220438 │ │ │ │ ldrd r3, r1, [r4, #16] │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ @@ -299287,15 +299287,15 @@ │ │ │ │ lsls r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsr #23 │ │ │ │ subs r3, r2, #1 │ │ │ │ sbc.w ip, ip, ip │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, ip │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ ldr r4, [r4, #32] │ │ │ │ adds.w r0, r0, r8 │ │ │ │ mov r8, r0 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 220410 │ │ │ │ bl 1f7628 │ │ │ │ @@ -299328,28 +299328,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 220466 │ │ │ │ ldr r0, [pc, #32] @ (2204c8 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 220466 │ │ │ │ nop │ │ │ │ - ldrh r6, [r3, #52] @ 0x34 │ │ │ │ + ldrh r6, [r1, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ stmia r5!, {r2, r4, r7} │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #60] @ 0x3c │ │ │ │ + ldrh r2, [r7, #58] @ 0x3a │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 231060 │ │ │ │ @@ -299368,36 +299368,36 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ cbz r3, 220526 │ │ │ │ mov r4, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f79cc │ │ │ │ + bl 2f79bc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22073a │ │ │ │ mov r0, r6 │ │ │ │ - bl 31d340 │ │ │ │ + bl 31d330 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 220540 │ │ │ │ b.n 220672 │ │ │ │ mov r0, r4 │ │ │ │ - bl 31d34c │ │ │ │ + bl 31d33c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220672 │ │ │ │ mov r0, r4 │ │ │ │ - bl 31c350 │ │ │ │ + bl 31c340 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220532 │ │ │ │ mov r0, r4 │ │ │ │ - bl 31c350 │ │ │ │ + bl 31c340 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2206e4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -299410,71 +299410,71 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220672 │ │ │ │ ldrd sl, r7, [r0] │ │ │ │ ldrb.w r3, [sl] │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.w 220702 │ │ │ │ mov r0, r6 │ │ │ │ - bl 31d340 │ │ │ │ + bl 31d330 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220672 │ │ │ │ mov r0, r4 │ │ │ │ - bl 31c350 │ │ │ │ + bl 31c340 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220666 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 31c3bc │ │ │ │ + bl 31c3ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2206cc │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 22069a │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx 162548 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220666 │ │ │ │ ldrd r5, r8, [r0, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f853c │ │ │ │ + bl 2f852c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 31c360 │ │ │ │ + bl 31c350 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ blx 16056c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, sl │ │ │ │ str.w r6, [fp] │ │ │ │ blx 162a18 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r2, [fp, #4] │ │ │ │ blx 162a18 │ │ │ │ str.w r4, [fp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r2, [fp, #8] │ │ │ │ - bl 2f71d8 │ │ │ │ + bl 2f71c8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [fp, #16] │ │ │ │ - bl 31ccd4 │ │ │ │ + bl 31ccc4 │ │ │ │ lsrs r2, r0, #9 │ │ │ │ lsrs r0, r0, #28 │ │ │ │ str.w r0, [fp, #28] │ │ │ │ lsls r2, r2, #13 │ │ │ │ str.w r2, [fp, #24] │ │ │ │ orrs r2, r0 │ │ │ │ beq.w 220724 │ │ │ │ mov r0, r4 │ │ │ │ - bl 31c3b0 │ │ │ │ + bl 31c3a0 │ │ │ │ cbz r0, 220632 │ │ │ │ ldrb.w r2, [fp, #36] @ 0x24 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [fp, #36] @ 0x24 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 22068e │ │ │ │ ldrb.w r2, [r8] │ │ │ │ @@ -299487,30 +299487,30 @@ │ │ │ │ ldr.w r1, [r9, #4] │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, fp, #32 │ │ │ │ str.w r0, [fp, #32] │ │ │ │ str.w fp, [r1] │ │ │ │ str.w r2, [r9, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 31d34c │ │ │ │ + bl 31d33c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 220590 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ b.n 22057e │ │ │ │ mov r0, r4 │ │ │ │ - bl 31d324 │ │ │ │ + bl 31d314 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220650 │ │ │ │ b.n 220644 │ │ │ │ mov r0, r5 │ │ │ │ blx 161b14 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.n 2206a8 │ │ │ │ @@ -299526,15 +299526,15 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r5, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -299545,29 +299545,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #507 @ 0x1fb │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2206cc │ │ │ │ ldr r3, [pc, #100] @ (220768 ) │ │ │ │ mov.w r2, #528 @ 0x210 │ │ │ │ ldr r5, [pc, #96] @ (22076c ) │ │ │ │ ldr r1, [pc, #100] @ (220770 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2206cc │ │ │ │ ldr r3, [pc, #76] @ (220774 ) │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ ldr r1, [pc, #76] @ (220778 ) │ │ │ │ ldr r0, [pc, #76] @ (22077c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -299579,69 +299579,69 @@ │ │ │ │ ldr r1, [pc, #64] @ (220784 ) │ │ │ │ ldr r0, [pc, #68] @ (220788 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldr r0, [r1, #8] │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r4, [r3, #50] @ 0x32 │ │ │ │ + ldrh r4, [r1, #50] @ 0x32 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r3, #30] │ │ │ │ + ldrh r2, [r1, #30] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r1, #4] │ │ │ │ + ldr r6, [r7, #0] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r4, [r5, #44] @ 0x2c │ │ │ │ + ldrh r4, [r3, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r4, #28] │ │ │ │ + ldrh r4, [r2, #28] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r5, #0] │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r7, #44] @ 0x2c │ │ │ │ + ldrh r2, [r5, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r0, #28] │ │ │ │ + ldrh r4, [r6, #26] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ + str r2, [r7, #124] @ 0x7c │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r0, [r5, #26] │ │ │ │ + ldrh r0, [r3, #26] │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r4, #48] @ 0x30 │ │ │ │ + ldrh r4, [r2, #48] @ 0x30 │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r6, #124] @ 0x7c │ │ │ │ + str r4, [r4, #124] @ 0x7c │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r2, #26] │ │ │ │ + ldrh r2, [r0, #26] │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r2, #40] @ 0x28 │ │ │ │ + ldrh r6, [r0, #40] @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #9] │ │ │ │ sub sp, #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r1 │ │ │ │ cbz r2, 2207b2 │ │ │ │ ldrb r2, [r0, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cbz r2, 2207c6 │ │ │ │ - bl 31ca6c │ │ │ │ + bl 31ca5c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ cbnz r2, 2207d2 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 31c550 │ │ │ │ + bl 31c540 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2207b6 │ │ │ │ ldr.w r0, [r4, #1560] @ 0x618 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -299668,33 +299668,33 @@ │ │ │ │ str.w r3, [r0, #1544] @ 0x608 │ │ │ │ cbnz r5, 220834 │ │ │ │ b.n 220862 │ │ │ │ ldr r3, [pc, #132] @ (2208a4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 31c704 │ │ │ │ + bl 31c6f4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 31c84c │ │ │ │ + bl 31c83c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cbz r5, 22085e │ │ │ │ ldrb.w r3, [r6, #1548] @ 0x60c │ │ │ │ ldr r4, [r5, #0] │ │ │ │ cbz r3, 220840 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 22088a │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 31c354 │ │ │ │ + bl 31c344 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 22081e │ │ │ │ - bl 31c360 │ │ │ │ + bl 31c350 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 31c84c │ │ │ │ + bl 31c83c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 220834 │ │ │ │ ldr.w r5, [r6, #1560] @ 0x618 │ │ │ │ ldr r3, [pc, #68] @ (2208a8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -299722,19 +299722,19 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ stmia r1!, {r2, r3, r7} │ │ │ │ movs r2, r6 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #104] @ 0x68 │ │ │ │ + str r4, [r2, #104] @ 0x68 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r0, #16] │ │ │ │ + ldrh r2, [r6, #14] │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r3, #38] @ 0x26 │ │ │ │ + ldrh r6, [r1, #38] @ 0x26 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #180] @ 22097c │ │ │ │ mov r7, r3 │ │ │ │ @@ -299754,37 +299754,37 @@ │ │ │ │ beq.n 22092c │ │ │ │ cmp r3, r0 │ │ │ │ str r1, [r2, #12] │ │ │ │ beq.n 220914 │ │ │ │ orr.w r1, r7, #12 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r2, #16] │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cce68 │ │ │ │ + bl 2cce58 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2cce68 │ │ │ │ + b.w 2cce58 │ │ │ │ orr.w r1, r7, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2cce68 │ │ │ │ + b.w 2cce58 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 22096c │ │ │ │ orr.w r1, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r2, #16] │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ b.n 220906 │ │ │ │ ldr r0, [pc, #68] @ (220984 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2208e4 │ │ │ │ ldr r0, [pc, #60] @ (220988 ) │ │ │ │ @@ -299792,33 +299792,33 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2208e4 │ │ │ │ ldr r0, [pc, #52] @ (22098c ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2208e4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2cc618 │ │ │ │ + b.w 2cc608 │ │ │ │ nop │ │ │ │ stmia r0!, {r3, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #34] @ 0x22 │ │ │ │ + ldrh r0, [r7, #32] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [pc, #532] @ (220bb8 ) │ │ │ │ @@ -299844,26 +299844,26 @@ │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ bl 2208b8 │ │ │ │ mov r0, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ - bl 2ccccc │ │ │ │ + bl 2cccbc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ mov r3, r8 │ │ │ │ - bl 2ccccc │ │ │ │ + bl 2cccbc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ - bl 2cc1fc │ │ │ │ + bl 2cc1ec │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ ldr.w r1, [fp, #16] │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ ldr.w r0, [fp, #20] │ │ │ │ adds r2, r5, r2 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -299897,15 +299897,15 @@ │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ mov.w r8, r5, lsr #23 │ │ │ │ lsls r4, r5, #9 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 31cfdc │ │ │ │ + bl 31cfcc │ │ │ │ adds.w r4, r0, #15 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ lsrs r4, r4, #4 │ │ │ │ bic.w r8, r1, #15 │ │ │ │ orr.w r4, r4, r1, lsl #28 │ │ │ │ orr.w r8, r8, r4, lsr #28 │ │ │ │ lsls r4, r4, #4 │ │ │ │ @@ -299915,18 +299915,18 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [fp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ - bl 31d060 │ │ │ │ + bl 31d050 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 41ed40 │ │ │ │ + bl 41ed30 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2209c2 │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ ldr r3, [pc, #236] @ (220bc0 ) │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -299938,20 +299938,20 @@ │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ bl 2208b8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 2ccccc │ │ │ │ + bl 2cccbc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ mov r0, sl │ │ │ │ - bl 2cbfbc │ │ │ │ + bl 2cbfac │ │ │ │ b.n 220a02 │ │ │ │ ldr r3, [pc, #188] @ (220bc4 ) │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2209d0 │ │ │ │ @@ -299967,18 +299967,18 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ bl 2208b8 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 2ccccc │ │ │ │ + bl 2cccbc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne.n 220afe │ │ │ │ b.n 2209ee │ │ │ │ ldr.w fp, [fp, #32] │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.w 220a32 │ │ │ │ @@ -299989,15 +299989,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 2c8958 │ │ │ │ + bl 2c8948 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220a32 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -300006,29 +300006,29 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 220b24 │ │ │ │ ldr r3, [pc, #28] @ (220bc4 ) │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 220ade │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ movs r6, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 220b18 │ │ │ │ nop {15} │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r4, [r0, #32] │ │ │ │ + ldrh r4, [r6, #30] │ │ │ │ movs r3, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ @@ -300047,29 +300047,29 @@ │ │ │ │ cbnz r3, 220c36 │ │ │ │ bl 22b69c │ │ │ │ cbz r0, 220bf8 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ cbz r3, 220c12 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #1 │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ ldrb r0, [r5, #8] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 220990 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #1 │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ ldrb r0, [r5, #8] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -300082,26 +300082,26 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 220bee │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (220c68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 220bee │ │ │ │ nop │ │ │ │ pop {r1, r4, r5, r7, pc} │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #14] │ │ │ │ + ldrh r6, [r6, #12] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #152] @ (220d18 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -300122,15 +300122,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2208b8 │ │ │ │ ldr r4, [r4, #32] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 220c96 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 220cf8 │ │ │ │ mov r0, r5 │ │ │ │ bl 220384 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -300150,44 +300150,44 @@ │ │ │ │ ldr r3, [pc, #60] @ (220d24 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 220c8e │ │ │ │ ldr r0, [pc, #56] @ (220d28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 220c8e │ │ │ │ ldr r3, [pc, #48] @ (220d2c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 220cb6 │ │ │ │ ldr r3, [pc, #32] @ (220d24 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 220cb6 │ │ │ │ ldr r0, [pc, #32] @ (220d30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 220cb6 │ │ │ │ nop │ │ │ │ pop {r2, r4, pc} │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #10] │ │ │ │ + ldrh r0, [r0, #10] │ │ │ │ movs r3, r4 │ │ │ │ movs r5, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #10] │ │ │ │ + ldrh r6, [r0, #10] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #496] @ (220f38 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -300198,132 +300198,132 @@ │ │ │ │ add r4, pc │ │ │ │ mov r8, r2 │ │ │ │ blx 161cf0 │ │ │ │ mov r7, r0 │ │ │ │ bl 1f7598 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220f20 │ │ │ │ - bl 31dd80 │ │ │ │ + bl 31dd70 │ │ │ │ bl 231a54 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 220ea0 │ │ │ │ strd r0, r0, [r6, #12] │ │ │ │ strh r0, [r6, #8] │ │ │ │ movs r0, #0 │ │ │ │ - bl 312f48 │ │ │ │ + bl 312f38 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 220e5a │ │ │ │ mov.w r9, #0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 2f795c │ │ │ │ + bl 2f794c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 220dc4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ blx 162b48 │ │ │ │ cbnz r0, 220db8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f79cc │ │ │ │ + bl 2f79bc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ bl 2204f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 220ec4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f795c │ │ │ │ + bl 2f794c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 220d92 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 220ef8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #1 │ │ │ │ - bl 31d2d0 │ │ │ │ + bl 31d2c0 │ │ │ │ ldr r4, [r4, #32] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 220dcc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 220ef8 │ │ │ │ mov r0, r7 │ │ │ │ blx 160358 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 220df4 │ │ │ │ mov r0, r9 │ │ │ │ blx 160358 │ │ │ │ - bl 31ddf0 │ │ │ │ + bl 31dde0 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ cbz r4, 220e26 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2208b8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 31ccd4 │ │ │ │ + bl 31ccc4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ ldr r4, [r4, #32] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 220dfc │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #1 │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 220e4e │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 220efe │ │ │ │ mov r0, r9 │ │ │ │ - bl 312f48 │ │ │ │ + bl 312f38 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220d84 │ │ │ │ mov r0, r9 │ │ │ │ - bl 313000 │ │ │ │ + bl 312ff0 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220e4e │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 220e4e │ │ │ │ mov r0, r9 │ │ │ │ - bl 313224 │ │ │ │ + bl 313214 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220e4e │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 220e4e │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 220e46 │ │ │ │ mov r0, r4 │ │ │ │ - bl 31d1e4 │ │ │ │ + bl 31d1d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 220e44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2feb4c │ │ │ │ + bl 2feb3c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220e4e │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 220e78 │ │ │ │ b.n 220e4e │ │ │ │ bl 231a30 │ │ │ │ @@ -300344,15 +300344,15 @@ │ │ │ │ blx 160358 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 220ed6 │ │ │ │ mov r0, r9 │ │ │ │ blx 160358 │ │ │ │ mov r0, r6 │ │ │ │ bl 220384 │ │ │ │ - bl 31ddf0 │ │ │ │ + bl 31dde0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -300383,19 +300383,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ pop {r3, r6} │ │ │ │ movs r2, r6 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #0] │ │ │ │ + ldrsh r6, [r7, r7] │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r5, #26] │ │ │ │ + strh r4, [r3, #26] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r2, #7] │ │ │ │ + ldrb r4, [r0, #7] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 231060 │ │ │ │ @@ -300471,41 +300471,41 @@ │ │ │ │ tst.w fp, #16 │ │ │ │ bne.w 221150 │ │ │ │ tst.w fp, #32 │ │ │ │ bne.w 2212fa │ │ │ │ tst.w fp, #64 @ 0x40 │ │ │ │ bne.w 2213a6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 221204 │ │ │ │ mov r0, r9 │ │ │ │ bl 220374 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ lsls r0, r3, #31 │ │ │ │ bmi.w 22153e │ │ │ │ mov r0, r9 │ │ │ │ bl 220354 │ │ │ │ mov r0, r7 │ │ │ │ str.w sl, [sp, #64] @ 0x40 │ │ │ │ - bl 2cc974 │ │ │ │ + bl 2cc964 │ │ │ │ lsls r3, r0, #24 │ │ │ │ bmi.w 221278 │ │ │ │ ldr.w r3, [r8] │ │ │ │ uxtb.w fp, r0 │ │ │ │ str.w fp, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22129c │ │ │ │ tst.w fp, #8 │ │ │ │ beq.n 220ff8 │ │ │ │ add.w fp, r4, #24 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 2ccddc │ │ │ │ + bl 2ccdcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 221722 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22139e │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2214da │ │ │ │ @@ -300515,15 +300515,15 @@ │ │ │ │ blx 162548 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 221506 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ ldrd r1, r5, [r5] │ │ │ │ - bl 2f77d4 │ │ │ │ + bl 2f77c4 │ │ │ │ str.w r0, [r4, #1560] @ 0x618 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 221528 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 221538 │ │ │ │ subs r3, r5, r3 │ │ │ │ @@ -300536,24 +300536,24 @@ │ │ │ │ tst.w fp, #4 │ │ │ │ bne.n 221118 │ │ │ │ ldr.w r3, [r4, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 22102a │ │ │ │ ldr.w r0, [pc, #1676] @ 221790 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cbnz r3, 221144 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 2207f0 │ │ │ │ b.n 221144 │ │ │ │ add.w fp, r4, #280 @ 0x118 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 2ccddc │ │ │ │ + bl 2ccdcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 221706 │ │ │ │ ldrb.w r2, [r4, #1576] @ 0x628 │ │ │ │ eor.w r3, r2, #1 │ │ │ │ cmp r5, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ @@ -300563,49 +300563,49 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 221228 │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ tst.w fp, #16 │ │ │ │ beq.w 221032 │ │ │ │ mov r0, r7 │ │ │ │ str.w sl, [sp, #64] @ 0x40 │ │ │ │ - bl 2ccd70 │ │ │ │ + bl 2ccd60 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2cc974 │ │ │ │ + bl 2cc964 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 221042 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2216ce │ │ │ │ ldr.w r0, [r4, #1560] @ 0x618 │ │ │ │ mov r1, fp │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ - bl 31c198 │ │ │ │ + bl 31c188 │ │ │ │ str.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 221744 │ │ │ │ tst.w r5, #248 @ 0xf8 │ │ │ │ bne.w 221736 │ │ │ │ ldr.w r3, [r4, #1572] @ 0x624 │ │ │ │ cbz r3, 2211aa │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cbz r3, 2211aa │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 221458 │ │ │ │ lsls r2, r5, #30 │ │ │ │ bmi.w 221460 │ │ │ │ - bl 31ca18 │ │ │ │ + bl 31ca08 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ lsls r3, r5, #31 │ │ │ │ bpl.w 2213fe │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 31c498 │ │ │ │ + bl 31c488 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22172e │ │ │ │ movs r0, #12 │ │ │ │ and.w r5, r5, #1 │ │ │ │ blx 162c0c │ │ │ │ ldr.w r3, [r4, #1564] @ 0x61c │ │ │ │ @@ -300615,15 +300615,15 @@ │ │ │ │ strb r5, [r0, #9] │ │ │ │ str r3, [r0, #0] │ │ │ │ strb.w sl, [r0, #8] │ │ │ │ ldr.w r0, [r4, #1580] @ 0x62c │ │ │ │ blx 162974 │ │ │ │ str.w r0, [r4, #1580] @ 0x62c │ │ │ │ mov r0, r7 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 221050 │ │ │ │ mov fp, r6 │ │ │ │ b.n 221490 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ @@ -300639,38 +300639,38 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r1, fp │ │ │ │ mov.w r2, #1024 @ 0x400 │ │ │ │ mov r0, r5 │ │ │ │ blx 162c88 │ │ │ │ ldr.w r0, [r4, #1560] @ 0x618 │ │ │ │ mov r1, r5 │ │ │ │ - bl 31c13c │ │ │ │ + bl 31c12c │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ str.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22102a │ │ │ │ tst.w fp, #16 │ │ │ │ bne.w 221150 │ │ │ │ ldr.w r2, [r4, #1560] @ 0x618 │ │ │ │ ldr.w r0, [pc, #1336] @ 221794 │ │ │ │ add.w r2, r2, #16512 @ 0x4080 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 221110 │ │ │ │ b.n 221144 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2cc974 │ │ │ │ + bl 2cc964 │ │ │ │ lsls r5, r0, #24 │ │ │ │ bpl.w 221074 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2cccf4 │ │ │ │ + bl 2ccce4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ uxtb.w fp, r0 │ │ │ │ str.w fp, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 221086 │ │ │ │ ldr.w r3, [pc, #1272] @ 221798 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -300682,15 +300682,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 221086 │ │ │ │ ldr.w r0, [pc, #1252] @ 2217a0 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ b.n 221086 │ │ │ │ cmp.w fp, #1 │ │ │ │ bls.w 221406 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ mov r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -300706,22 +300706,22 @@ │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2215bc │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 221042 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 31d090 │ │ │ │ + bl 31d080 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 31c354 │ │ │ │ + bl 31c344 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 22146c │ │ │ │ - bl 31c360 │ │ │ │ + bl 31c350 │ │ │ │ ldr.w r3, [r4, #1580] @ 0x62c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 221042 │ │ │ │ ldr.w r1, [r4, #1564] @ 0x61c │ │ │ │ b.n 221346 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -300745,33 +300745,33 @@ │ │ │ │ cmp.w fp, #1 │ │ │ │ bls.w 221042 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2212e0 │ │ │ │ ldr.w r0, [pc, #1056] @ 2217a4 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 221538 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 2207f0 │ │ │ │ b.n 2210d6 │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ movs r5, #0 │ │ │ │ b.n 2212e0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2ccdb0 │ │ │ │ + bl 2ccda0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ mov.w fp, r1, lsl #9 │ │ │ │ lsls r3, r5, #9 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 2ccd70 │ │ │ │ + bl 2ccd60 │ │ │ │ ldr.w r3, [r8] │ │ │ │ lsrs r2, r0, #23 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ orr.w fp, fp, r5, lsr #23 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ lsls r2, r0, #9 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ @@ -300787,37 +300787,37 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 31d078 │ │ │ │ + bl 31d068 │ │ │ │ b.n 221042 │ │ │ │ movs r1, #1 │ │ │ │ - bl 31c360 │ │ │ │ + bl 31c350 │ │ │ │ b.n 2211cc │ │ │ │ ldr.w r3, [r4, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 221032 │ │ │ │ b.n 22103a │ │ │ │ mov r0, r7 │ │ │ │ - bl 2ccdb0 │ │ │ │ + bl 2ccda0 │ │ │ │ movw r3, #10241 @ 0x2801 │ │ │ │ cmp r0, r3 │ │ │ │ mov r5, r0 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bcs.n 22147c │ │ │ │ blx 162c0c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2cc774 │ │ │ │ + bl 2cc764 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ cmpeq r5, r0 │ │ │ │ bne.w 2215e0 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ @@ -300826,28 +300826,28 @@ │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 16087c │ │ │ │ b.n 221042 │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2211b0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 31d204 │ │ │ │ + bl 31d1f4 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ b.n 2211b0 │ │ │ │ ldr r3, [pc, #824] @ (2217a8 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r3 │ │ │ │ - bl 31c704 │ │ │ │ + bl 31c6f4 │ │ │ │ b.n 22132e │ │ │ │ ldr r0, [pc, #812] @ (2217ac ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #0 │ │ │ │ blx 16087c │ │ │ │ mvn.w r5, #4 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cbnz r3, 22149c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 2207f0 │ │ │ │ @@ -300874,15 +300874,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ mov r1, fp │ │ │ │ mov r0, fp │ │ │ │ mov r5, r6 │ │ │ │ - bl 2f77d4 │ │ │ │ + bl 2f77c4 │ │ │ │ b.n 2210cc │ │ │ │ bl 231a30 │ │ │ │ ldr r3, [pc, #696] @ (2217a8 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -300899,18 +300899,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #4] │ │ │ │ movw r2, #1070 @ 0x42e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ str.w r5, [r4, #1560] @ 0x618 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 221396 │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ b.n 2212e0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov fp, r6 │ │ │ │ @@ -300925,24 +300925,24 @@ │ │ │ │ ldr r3, [pc, #580] @ (22179c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2214a2 │ │ │ │ ldr r0, [pc, #612] @ (2217c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2214a2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 31cfdc │ │ │ │ + bl 31cfcc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r5, r3 │ │ │ │ sbcs r2, r1 │ │ │ │ bcc.n 221680 │ │ │ │ adds r3, #15 │ │ │ │ @@ -300958,15 +300958,15 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 31d068 │ │ │ │ + bl 31d058 │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ b.n 221042 │ │ │ │ ldr r3, [pc, #520] @ (2217c8 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -300975,31 +300975,31 @@ │ │ │ │ ldr r3, [pc, #464] @ (22179c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 221304 │ │ │ │ ldr r0, [pc, #500] @ (2217cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 221304 │ │ │ │ ldr r0, [pc, #492] @ (2217d0 ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 16087c │ │ │ │ b.n 22148c │ │ │ │ ldr.w r2, [r4, #1560] @ 0x618 │ │ │ │ add.w r3, r4, #24 │ │ │ │ ldr r0, [pc, #472] @ (2217d4 ) │ │ │ │ mov r1, fp │ │ │ │ add.w r2, r2, #16512 @ 0x4080 │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2216c8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 2207f0 │ │ │ │ ldrb.w r2, [r4, #1576] @ 0x628 │ │ │ │ b.n 221220 │ │ │ │ @@ -301025,64 +301025,64 @@ │ │ │ │ ldr r3, [pc, #336] @ (22179c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2213dc │ │ │ │ ldr r0, [pc, #392] @ (2217e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2213dc │ │ │ │ ldr r3, [pc, #388] @ (2217e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 220fcc │ │ │ │ ldr r3, [pc, #304] @ (22179c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 220fcc │ │ │ │ ldr r0, [pc, #368] @ (2217e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 220fcc │ │ │ │ - bl 31c350 │ │ │ │ + bl 31c340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ (2217ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 221450 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 2207f0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 16087c │ │ │ │ b.n 221042 │ │ │ │ str r0, [sp, #0] │ │ │ │ ubfx r3, r1, #0, #23 │ │ │ │ ldr r0, [pc, #320] @ (2217f0 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 221412 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 22163a │ │ │ │ b.n 2213dc │ │ │ │ str.w r5, [r4, #1572] @ 0x624 │ │ │ │ b.n 221144 │ │ │ │ - bl 31c350 │ │ │ │ + bl 31c340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ (2217f4 ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mvn.w r5, #21 │ │ │ │ b.n 221490 │ │ │ │ add.w r5, r4, #1584 @ 0x630 │ │ │ │ mov r0, r5 │ │ │ │ bl 220354 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cbnz r3, 2216fa │ │ │ │ @@ -301091,38 +301091,38 @@ │ │ │ │ mov r0, r5 │ │ │ │ mvn.w r5, #21 │ │ │ │ bl 220374 │ │ │ │ b.n 2214ae │ │ │ │ ldr r0, [pc, #240] @ (2217f8 ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cbnz r3, 22171c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 2207f0 │ │ │ │ mvn.w r5, #21 │ │ │ │ b.n 22149c │ │ │ │ ldr r0, [pc, #216] @ (2217fc ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 221710 │ │ │ │ mov fp, r6 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 2216de │ │ │ │ ldr r0, [pc, #200] @ (221800 ) │ │ │ │ uxtb r1, r5 │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2216de │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov fp, r6 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 2216de │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #176] @ (221804 ) │ │ │ │ movw r2, #1101 @ 0x44d │ │ │ │ ldr r1, [pc, #172] @ (221808 ) │ │ │ │ ldr r0, [pc, #176] @ (22180c ) │ │ │ │ add r3, pc │ │ │ │ @@ -301144,83 +301144,83 @@ │ │ │ │ movs r2, r6 │ │ │ │ cbnz r6, 2217c4 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #48] @ 0x30 │ │ │ │ + strh r4, [r1, #48] @ 0x30 │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r7, #42] @ 0x2a │ │ │ │ + strh r6, [r5, #42] @ 0x2a │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #30] │ │ │ │ + strh r4, [r2, #30] │ │ │ │ movs r3, r4 │ │ │ │ - strh r2, [r3, #28] │ │ │ │ + strh r2, [r1, #28] │ │ │ │ movs r3, r4 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #36] @ 0x24 │ │ │ │ + strh r0, [r6, #34] @ 0x22 │ │ │ │ movs r3, r4 │ │ │ │ push {r1, r2, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r2, [r5, r0] │ │ │ │ + ldrh r2, [r3, r0] │ │ │ │ movs r6, r5 │ │ │ │ - strh r0, [r4, #14] │ │ │ │ + strh r0, [r2, #14] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r0, #22] │ │ │ │ + ldrb r2, [r6, #21] │ │ │ │ movs r3, r4 │ │ │ │ cmp r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #34] @ 0x22 │ │ │ │ + strh r0, [r0, #34] @ 0x22 │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #20] │ │ │ │ + strh r0, [r5, #20] │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r3, #26] │ │ │ │ + strh r4, [r1, #26] │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r4, #12] │ │ │ │ + strh r4, [r2, #12] │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #20] │ │ │ │ + strh r2, [r7, #18] │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #0] │ │ │ │ + strh r0, [r0, #0] │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r2, #22] │ │ │ │ + strh r4, [r0, #22] │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r0, #16] │ │ │ │ + strh r0, [r6, #14] │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r0, #10] │ │ │ │ + strh r4, [r6, #8] │ │ │ │ movs r3, r4 │ │ │ │ - strh r2, [r7, #2] │ │ │ │ + strh r2, [r5, #2] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r4, #30] │ │ │ │ + ldrb r6, [r2, #30] │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r4, #8] │ │ │ │ + strh r0, [r2, #8] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r4, [r3, r7] │ │ │ │ + ldrsb r4, [r1, r7] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r7, #12] │ │ │ │ + ldrb r2, [r5, #12] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r4, #31] │ │ │ │ + ldrb r2, [r2, #31] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r6, [r0, r7] │ │ │ │ + ldrsb r6, [r6, r6] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r4, #12] │ │ │ │ + ldrb r4, [r2, #12] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r3, #30] │ │ │ │ + ldrb r0, [r1, #30] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0022181c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -301273,15 +301273,15 @@ │ │ │ │ blx 16238c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #1568] @ 0x620 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #1584 @ 0x630 │ │ │ │ mov.w r2, #896 @ 0x380 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ ldr r3, [pc, #40] @ (2218e4 ) │ │ │ │ mov.w r2, #892 @ 0x37c │ │ │ │ ldr r0, [pc, #36] @ (2218e8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ @@ -301289,20 +301289,20 @@ │ │ │ │ nop │ │ │ │ cbz r6, 2218dc │ │ │ │ movs r2, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #624 @ 0x270 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r2, #8] │ │ │ │ + ldrb r6, [r0, #8] │ │ │ │ movs r3, r4 │ │ │ │ mcr 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ - ldrsb r4, [r6, r1] │ │ │ │ + ldrsb r4, [r4, r1] │ │ │ │ movs r6, r5 │ │ │ │ - strh r6, [r0, #8] │ │ │ │ + strh r6, [r6, #6] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002218ec : │ │ │ │ ldr r0, [pc, #4] @ (2218f4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 220384 │ │ │ │ add r5, sp, #184 @ 0xb8 │ │ │ │ @@ -301332,40 +301332,40 @@ │ │ │ │ ldr r0, [pc, #36] @ (221958 ) │ │ │ │ movw r2, #945 @ 0x3b1 │ │ │ │ ldr r1, [pc, #36] @ (22195c ) │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1584 @ 0x630 │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ movs r2, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #16 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r7, #5] │ │ │ │ + ldrb r6, [r5, #5] │ │ │ │ movs r3, r4 │ │ │ │ add r4, sp, #912 @ 0x390 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r3, #5] │ │ │ │ + ldrb r2, [r1, #5] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00221960 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #56] @ (2219a8 ) │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #1584 @ 0x630 │ │ │ │ strd r1, r4, [r4] │ │ │ │ - bl 405e7c │ │ │ │ + bl 405e6c │ │ │ │ ldr r3, [pc, #40] @ (2219ac ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #40] @ (2219b0 ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -301378,15 +301378,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r4, sp, #672 @ 0x2a0 │ │ │ │ movs r5, r7 │ │ │ │ adds r2, r6, #0 │ │ │ │ movs r3, r6 │ │ │ │ - strh r2, [r3, #2] │ │ │ │ + strh r2, [r1, #2] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002219b4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -301415,22 +301415,22 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 221a6a │ │ │ │ ldr r3, [pc, #144] @ (221a8c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 221a44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8178 │ │ │ │ + bl 2f8168 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 221a14 │ │ │ │ movs r5, #0 │ │ │ │ - bl 40b658 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b648 │ │ │ │ + bl 40b6a0 │ │ │ │ ldrd r1, r0, [sp, #4] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #112] @ (221a90 ) │ │ │ │ ldr r3, [pc, #104] @ (221a88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -301454,15 +301454,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 221a00 │ │ │ │ ldr r1, [pc, #64] @ (221a9c ) │ │ │ │ ldr r0, [pc, #68] @ (221aa0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 221a00 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ (221aa4 ) │ │ │ │ movs r2, #19 │ │ │ │ ldr r1, [pc, #56] @ (221aa8 ) │ │ │ │ ldr r0, [pc, #56] @ (221aac ) │ │ │ │ add r3, pc │ │ │ │ @@ -301481,23 +301481,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #480 @ 0x1e0 │ │ │ │ movs r2, r6 │ │ │ │ movs r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #528] @ 0x210 │ │ │ │ + str r2, [sp, #464] @ 0x1d0 │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r6, [r6, #30] │ │ │ │ + ldrb r6, [r4, #30] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r2, r6] │ │ │ │ + strb r2, [r0, r6] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r0, #30] │ │ │ │ + ldrb r4, [r6, #29] │ │ │ │ movs r3, r4 │ │ │ │ - movs r0, #214 @ 0xd6 │ │ │ │ + movs r0, #198 @ 0xc6 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00221ab0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -301507,15 +301507,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 221b32 │ │ │ │ ldr r3, [pc, #128] @ (221b4c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 221b10 │ │ │ │ - bl 2f832c │ │ │ │ + bl 2f831c │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 221aee │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -301523,15 +301523,15 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #96] @ (221b50 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #96] @ (221b54 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -301545,15 +301545,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 221ad4 │ │ │ │ ldr r1, [pc, #56] @ (221b60 ) │ │ │ │ ldr r0, [pc, #60] @ (221b64 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 221ad4 │ │ │ │ ldr r3, [pc, #52] @ (221b68 ) │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #52] @ (221b6c ) │ │ │ │ ldr r0, [pc, #52] @ (221b70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -301561,31 +301561,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r6, sp, #864 @ 0x360 │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, r4] │ │ │ │ + strb r0, [r0, r4] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r1, #29] │ │ │ │ + ldrb r2, [r7, #28] │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #28] │ │ │ │ + ldrb r4, [r7, #27] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r5, #27] │ │ │ │ + ldrb r2, [r3, #27] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r1, r3] │ │ │ │ + strb r2, [r7, r2] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r7, #26] │ │ │ │ + ldrb r4, [r5, #26] │ │ │ │ movs r3, r4 │ │ │ │ - movs r0, #12 │ │ │ │ + subs r4, r7, #7 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00221b74 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -301603,29 +301603,29 @@ │ │ │ │ bl 2285b0 │ │ │ │ mov r6, r0 │ │ │ │ bl 2285d8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r3, [pc, #164] @ (221c58 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 221c1e │ │ │ │ mov r0, r4 │ │ │ │ bl 23c3a0 │ │ │ │ cbz r0, 221c0e │ │ │ │ mov r2, sp │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 23c0d0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 221be6 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ ldr.w r1, [r6, #616] @ 0x268 │ │ │ │ movs r2, #10 │ │ │ │ add.w r0, r6, #616 @ 0x268 │ │ │ │ bl 22934c │ │ │ │ ldrb.w r3, [r7, #740] @ 0x2e4 │ │ │ │ cbnz r3, 221c44 │ │ │ │ ldr r2, [pc, #116] @ (221c5c ) │ │ │ │ @@ -301642,15 +301642,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ccfe0 │ │ │ │ + bl 2ccfd0 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 229678 │ │ │ │ b.n 221bca │ │ │ │ ldr r3, [pc, #64] @ (221c60 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -301661,15 +301661,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 221bb8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (221c68 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 221bb8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ nop │ │ │ │ add r6, sp, #56 @ 0x38 │ │ │ │ movs r2, r6 │ │ │ │ @@ -301681,42 +301681,42 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #696 @ 0x2b8 │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #24] │ │ │ │ + ldrb r0, [r4, #24] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00221c6c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #180] @ (221d34 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r3, [pc, #168] @ (221d38 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 221d0c │ │ │ │ cbz r1, 221cbc │ │ │ │ mov r0, r6 │ │ │ │ bl 22d2d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -301730,32 +301730,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 23c22c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 221c9c │ │ │ │ b.n 221ca8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cbd78 │ │ │ │ + bl 2cbd68 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2ccfe0 │ │ │ │ + bl 2ccfd0 │ │ │ │ ldr r3, [pc, #84] @ (221d3c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r5, [pc, #80] @ (221d40 ) │ │ │ │ movs r2, #92 @ 0x5c │ │ │ │ add.w r0, r6, #212 @ 0xd4 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #94 @ 0x5e │ │ │ │ add.w r0, r6, #212 @ 0xd4 │ │ │ │ str r7, [r6, #100] @ 0x64 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 221c9c │ │ │ │ ldr r3, [pc, #52] @ (221d44 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 221c9a │ │ │ │ @@ -301766,30 +301766,30 @@ │ │ │ │ bpl.n 221c9a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (221d4c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 221c9a │ │ │ │ add r5, sp, #40 @ 0x28 │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #23] │ │ │ │ + ldrb r0, [r4, #23] │ │ │ │ movs r3, r4 │ │ │ │ movs r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #21] │ │ │ │ + ldrb r2, [r4, #21] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00221d50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -301809,46 +301809,46 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add r1, sp, #20 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r9 │ │ │ │ strd r7, r4, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2d36d4 │ │ │ │ + bl 2d36c4 │ │ │ │ adds r1, r0, #2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ands.w sl, r1, r0, lsr #31 │ │ │ │ bne.n 221de2 │ │ │ │ cbz r0, 221dcc │ │ │ │ cmp r5, r0 │ │ │ │ beq.n 221e0e │ │ │ │ - bl 41a6f0 │ │ │ │ + bl 41a6e0 │ │ │ │ cbz r0, 221dc2 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str.w sl, [sp, #16] │ │ │ │ - bl 422374 │ │ │ │ + bl 422364 │ │ │ │ b.n 221d80 │ │ │ │ mov.w r0, #1000 @ 0x3e8 │ │ │ │ blx 16273c │ │ │ │ b.n 221d80 │ │ │ │ ldr r5, [pc, #80] @ (221e20 ) │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ ldr r3, [pc, #80] @ (221e24 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #80] @ (221e28 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #68] @ (221e2c ) │ │ │ │ ldr r3, [pc, #44] @ (221e18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -301866,27 +301866,27 @@ │ │ │ │ b.n 221de6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #144 @ 0x90 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r4, #20] │ │ │ │ + ldrb r2, [r2, #20] │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r0, r2] │ │ │ │ + strh r0, [r6, r1] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r0, [r1, #20] │ │ │ │ + ldrb r0, [r7, #19] │ │ │ │ movs r3, r4 │ │ │ │ add r3, sp, #696 @ 0x2b8 │ │ │ │ movs r2, r6 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (221e3c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ stmia r0!, {r1, r6} │ │ │ │ movs r1, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -301904,29 +301904,29 @@ │ │ │ │ ldr r1, [pc, #164] @ (221f10 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #156] @ (221f14 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ - bl 421788 │ │ │ │ + bl 421778 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ - bl 377378 │ │ │ │ + bl 377368 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 221ee0 │ │ │ │ ldrd r3, r2, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ strd r3, r2, [r4, #56] @ 0x38 │ │ │ │ @@ -301951,33 +301951,33 @@ │ │ │ │ ldr r5, [pc, #56] @ (221f20 ) │ │ │ │ negs r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #91 @ 0x5b │ │ │ │ add r5, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 221eb8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ movs r2, r6 │ │ │ │ - strh r4, [r2, r0] │ │ │ │ + strh r4, [r0, r0] │ │ │ │ movs r6, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #18] │ │ │ │ + ldrb r2, [r5, #18] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r3, #18] │ │ │ │ + ldrb r4, [r1, #18] │ │ │ │ movs r3, r4 │ │ │ │ add r2, sp, #880 @ 0x370 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r3, #17] │ │ │ │ + ldrb r2, [r1, #17] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r6, #17] │ │ │ │ + ldrb r0, [r4, #17] │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 221f8c │ │ │ │ sub sp, #12 │ │ │ │ @@ -301985,15 +301985,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #84] @ (221f94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #68] @ (221f98 ) │ │ │ │ ldr r3, [pc, #72] @ (221f9c ) │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [pc, #72] @ 221fa0 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #68] @ (221fa4 ) │ │ │ │ strd r2, r3, [r0, #48] @ 0x30 │ │ │ │ @@ -302011,19 +302011,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r6, r4] │ │ │ │ + str r6, [r4, r4] │ │ │ │ movs r6, r5 │ │ │ │ - cmp ip, lr │ │ │ │ + cmp ip, ip │ │ │ │ movs r1, r4 │ │ │ │ - mov r6, r0 │ │ │ │ + cmp lr, lr │ │ │ │ movs r1, r4 │ │ │ │ mcr2 15, 7, pc, cr9, cr15, {7} @ │ │ │ │ lsls r3, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #6 │ │ │ │ @@ -302049,65 +302049,65 @@ │ │ │ │ ldr r1, [pc, #48] @ (22200c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r3, r2] │ │ │ │ + str r2, [r1, r2] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r0, [r4, #14] │ │ │ │ + ldrb r0, [r2, #14] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r4, #13] │ │ │ │ + ldrb r4, [r2, #13] │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 222060 │ │ │ │ ldr r2, [pc, #60] @ (222064 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #60] @ (222068 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ cbz r3, 22204c │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f9a50 │ │ │ │ + b.w 2f9a40 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r1, r1] │ │ │ │ + str r2, [r7, r0] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r0, [r5, #11] │ │ │ │ + ldrb r0, [r3, #11] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r7, #11] │ │ │ │ + ldrb r6, [r5, #11] │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #104] @ (2220e8 ) │ │ │ │ @@ -302115,25 +302115,25 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #108] @ (2220f0 ) │ │ │ │ movs r3, #28 │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 376ed8 │ │ │ │ + bl 376ec8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2220c6 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ cbz r0, 2220aa │ │ │ │ - bl 2f9a50 │ │ │ │ + bl 2f9a40 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -302146,27 +302146,27 @@ │ │ │ │ ldr r5, [pc, #40] @ (2220f8 ) │ │ │ │ negs r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ add r5, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2220b4 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #944] @ (22249c ) │ │ │ │ + ldr r7, [pc, #880] @ (22245c ) │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r6, [r1, #10] │ │ │ │ + ldrb r6, [r7, #9] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r4, #10] │ │ │ │ + ldrb r6, [r2, #10] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r6, #9] │ │ │ │ + ldrb r4, [r4, #9] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r3, #11] │ │ │ │ + ldrb r2, [r1, #11] │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r6, [pc, #136] @ (222198 ) │ │ │ │ @@ -302175,15 +302175,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (2221a0 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 222178 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 22214a │ │ │ │ cbnz r3, 222186 │ │ │ │ mov r3, r4 │ │ │ │ @@ -302200,15 +302200,15 @@ │ │ │ │ add.w r3, r6, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #84] @ (2221a8 ) │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -302222,25 +302222,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (2221ac ) │ │ │ │ movs r0, #0 │ │ │ │ add.w r3, r6, #124 @ 0x7c │ │ │ │ movs r2, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - ldr r7, [pc, #384] @ (22231c ) │ │ │ │ + ldr r7, [pc, #320] @ (2222dc ) │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r0, [r3, #8] │ │ │ │ + ldrb r0, [r1, #8] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r7, #7] │ │ │ │ + ldrb r0, [r5, #7] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r6, #9] │ │ │ │ + ldrb r2, [r4, #9] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r5, #7] │ │ │ │ + ldrb r4, [r3, #7] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r6, #6] │ │ │ │ + ldrb r4, [r4, #6] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -302257,29 +302257,29 @@ │ │ │ │ ldr r1, [pc, #164] @ (222280 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #156] @ (222284 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ - bl 421788 │ │ │ │ + bl 421778 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ - bl 3771e8 │ │ │ │ + bl 3771d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 222250 │ │ │ │ ldrd r3, r2, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ strd r3, r2, [r4, #56] @ 0x38 │ │ │ │ @@ -302304,71 +302304,71 @@ │ │ │ │ ldr r5, [pc, #56] @ (222290 ) │ │ │ │ negs r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #66 @ 0x42 │ │ │ │ add r5, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 222228 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ add r7, pc, #808 @ (adr r7, 2225a0 ) │ │ │ │ movs r2, r6 │ │ │ │ - ldr r6, [pc, #656] @ (22250c ) │ │ │ │ + ldr r6, [pc, #592] @ (2224cc ) │ │ │ │ movs r6, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #5] │ │ │ │ + ldrb r2, [r7, #4] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r5, #4] │ │ │ │ + ldrb r4, [r3, #4] │ │ │ │ movs r3, r4 │ │ │ │ add r7, pc, #432 @ (adr r7, 22243c ) │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r5, #3] │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r1, #6] │ │ │ │ + ldrb r4, [r7, #5] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00222294 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (2222e4 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ ldr.w ip, [pc, #52] @ 2222e8 │ │ │ │ ldr r2, [pc, #52] @ (2222ec ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f853c │ │ │ │ + bl 2f852c │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r0, [r1, #2] │ │ │ │ + ldrb r0, [r7, #1] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r5, [pc, #752] @ (2225dc ) │ │ │ │ + ldr r5, [pc, #688] @ (22259c ) │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r0, [r3, #1] │ │ │ │ + ldrb r0, [r1, #1] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002222f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -302422,29 +302422,29 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22231a │ │ │ │ ldr r0, [pc, #36] @ (22239c ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22231a │ │ │ │ add r6, pc, #544 @ (adr r6, 2225a8 ) │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #216 @ 0xd8 │ │ │ │ movs r5, r7 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ movs r5, r7 │ │ │ │ cmp r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #2] │ │ │ │ + ldrb r4, [r7, #1] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002223a0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -302505,26 +302505,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2223dc │ │ │ │ ldr r0, [pc, #32] @ (22244c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ add r0, sp, #712 @ 0x2c8 │ │ │ │ movs r5, r7 │ │ │ │ add r5, pc, #896 @ (adr r5, 2227c0 ) │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #31] │ │ │ │ + strb r2, [r5, #31] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00222450 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -302574,28 +302574,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 222490 │ │ │ │ ldr r0, [pc, #36] @ (2224e4 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 222490 │ │ │ │ nop │ │ │ │ add r0, sp, #8 │ │ │ │ movs r5, r7 │ │ │ │ add r5, pc, #192 @ (adr r5, 222598 ) │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #29] │ │ │ │ + strb r6, [r5, #29] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002224e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -302642,15 +302642,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (222590 ) │ │ │ │ str r2, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ movs r2, #103 @ 0x67 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -302658,19 +302658,19 @@ │ │ │ │ nop │ │ │ │ add r7, pc, #416 @ (adr r7, 222720 ) │ │ │ │ movs r5, r7 │ │ │ │ add r4, pc, #592 @ (adr r4, 2227d4 ) │ │ │ │ movs r2, r6 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #28] │ │ │ │ + strb r6, [r4, #28] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r3, [pc, #808] @ (2228b8 ) │ │ │ │ + ldr r3, [pc, #744] @ (222878 ) │ │ │ │ movs r6, r5 │ │ │ │ - strb r6, [r1, #28] │ │ │ │ + strb r6, [r7, #27] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00222594 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -302691,15 +302691,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 400ee4 │ │ │ │ + bl 400ed4 │ │ │ │ subs r2, r0, #0 │ │ │ │ blt.n 2225b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 2222f0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -302713,15 +302713,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 002225fc : │ │ │ │ ldr r3, [pc, #8] @ (222608 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - b.w 2ccef4 │ │ │ │ + b.w 2ccee4 │ │ │ │ nop │ │ │ │ add r6, pc, #424 @ (adr r6, 2227b4 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0022260c : │ │ │ │ ldr r3, [pc, #8] @ (222618 ) │ │ │ │ add r3, pc │ │ │ │ @@ -302767,15 +302767,15 @@ │ │ │ │ ldr r3, [pc, #256] @ (222760 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #244] @ (222764 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 22271e │ │ │ │ cmp r5, #2 │ │ │ │ bne.n 2226d0 │ │ │ │ @@ -302785,35 +302785,35 @@ │ │ │ │ mov r1, r7 │ │ │ │ bl 222a88 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 222756 │ │ │ │ movw r1, #20562 @ 0x5052 │ │ │ │ movt r1, #20803 @ 0x5143 │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ ldr r2, [pc, #196] @ (222768 ) │ │ │ │ ldr r1, [pc, #196] @ (22276c ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov r8, r2 │ │ │ │ - bl 2cb6a8 │ │ │ │ + bl 2cb698 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2226e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2cbfbc │ │ │ │ + bl 2cbfac │ │ │ │ mov r0, r6 │ │ │ │ - bl 2ccef4 │ │ │ │ + bl 2ccee4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2d3f7c │ │ │ │ + bl 2d3f6c │ │ │ │ str.w r6, [r8, #8] │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -302827,17 +302827,17 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ movs r2, #187 @ 0xbb │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r6 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -302851,15 +302851,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 222678 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (222784 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 222678 │ │ │ │ ldr r3, [pc, #72] @ (222788 ) │ │ │ │ movs r2, #173 @ 0xad │ │ │ │ ldr r4, [pc, #72] @ (22278c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #72] @ (222790 ) │ │ │ │ add r3, pc │ │ │ │ @@ -302876,30 +302876,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #768 @ (adr r5, 222a6c ) │ │ │ │ movs r5, r7 │ │ │ │ @ instruction: 0xb800 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r2, [pc, #192] @ (222834 ) │ │ │ │ + ldr r2, [pc, #128] @ (2227f4 ) │ │ │ │ movs r6, r5 │ │ │ │ - strb r0, [r6, #23] │ │ │ │ + strb r0, [r4, #23] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r6, #21] │ │ │ │ + strb r2, [r4, #21] │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #22] │ │ │ │ + strb r6, [r0, #22] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r1, [pc, #864] @ (222aec ) │ │ │ │ + ldr r1, [pc, #800] @ (222aac ) │ │ │ │ movs r6, r5 │ │ │ │ - ldc 0, cr0, [r2, #140] @ 0x8c │ │ │ │ - strb r2, [r3, #20] │ │ │ │ + stc 0, cr0, [r2, #140] @ 0x8c │ │ │ │ + strb r2, [r1, #20] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00222794 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -302918,39 +302918,39 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2228c4 │ │ │ │ ldr r3, [pc, #272] @ (2228d4 ) │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #260] @ (2228d8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 222858 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2ccd70 │ │ │ │ + bl 2ccd60 │ │ │ │ movw r3, #20562 @ 0x5052 │ │ │ │ movt r3, #20803 @ 0x5143 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 222876 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2ccd70 │ │ │ │ + bl 2ccd60 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 22289c │ │ │ │ ldr r2, [pc, #224] @ (2228dc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #224] @ (2228e0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2ca6b8 │ │ │ │ + bl 2ca6a8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 222824 │ │ │ │ str r5, [r2, #8] │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ @@ -302966,17 +302966,17 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ movs r2, #238 @ 0xee │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -302989,47 +302989,47 @@ │ │ │ │ ldr r3, [pc, #144] @ (2228f4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2227dc │ │ │ │ ldr r0, [pc, #136] @ (2228f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2227dc │ │ │ │ ldr r1, [pc, #132] @ (2228fc ) │ │ │ │ movs r2, #225 @ 0xe1 │ │ │ │ ldr r3, [pc, #132] @ (222900 ) │ │ │ │ mvn.w r4, #21 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (222904 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ b.n 222814 │ │ │ │ ldr r1, [pc, #104] @ (222908 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #96] @ (22290c ) │ │ │ │ add.w r3, r1, #32 │ │ │ │ ldr r1, [pc, #96] @ (222910 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ b.n 222814 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 222814 │ │ │ │ nop │ │ │ │ add r1, pc, #968 @ (adr r1, 222c98 ) │ │ │ │ movs r2, r6 │ │ │ │ lsrs r2, r3, #25 │ │ │ │ @@ -303038,51 +303038,51 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #416 @ (adr r4, 222a80 ) │ │ │ │ movs r5, r7 │ │ │ │ @ instruction: 0xb6a8 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r0, [pc, #976] @ (222cb8 ) │ │ │ │ + ldr r0, [pc, #912] @ (222c78 ) │ │ │ │ movs r6, r5 │ │ │ │ - strb r0, [r7, #20] │ │ │ │ + strb r0, [r5, #20] │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r6, #16] │ │ │ │ + strb r6, [r4, #16] │ │ │ │ movs r3, r4 │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #18] │ │ │ │ + strb r2, [r0, #18] │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r3, #18] │ │ │ │ + strb r0, [r1, #18] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [pc, #616] @ (222b6c ) │ │ │ │ + ldr r0, [pc, #552] @ (222b2c ) │ │ │ │ movs r6, r5 │ │ │ │ - strb r4, [r3, #15] │ │ │ │ + strb r4, [r1, #15] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [pc, #488] @ (222af4 ) │ │ │ │ + ldr r0, [pc, #424] @ (222ab4 ) │ │ │ │ movs r6, r5 │ │ │ │ - strb r0, [r2, #18] │ │ │ │ + strb r0, [r0, #18] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r6, #14] │ │ │ │ + strb r4, [r4, #14] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00222914 : │ │ │ │ ldr r3, [pc, #64] @ (222958 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cbz r0, 22294a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #8] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -303147,15 +303147,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ beq.n 222a10 │ │ │ │ mov r1, r7 │ │ │ │ bl 222450 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 222a2c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #140] @ (222a74 ) │ │ │ │ ldr r3, [pc, #124] @ (222a68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -303165,15 +303165,15 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 3854b0 │ │ │ │ + bl 3854a0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ bl 244cb4 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 222a4c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ @@ -303187,21 +303187,21 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ movw r2, #289 @ 0x121 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2229de │ │ │ │ ldr r1, [pc, #52] @ (222a84 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 40b51c │ │ │ │ + bl 40b50c │ │ │ │ b.n 2229de │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [sp, #1000] @ 0x3e8 │ │ │ │ movs r2, r6 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -303209,21 +303209,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #880] @ 0x370 │ │ │ │ movs r2, r6 │ │ │ │ lsrs r0, r0, #17 │ │ │ │ movs r3, r6 │ │ │ │ ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ movs r2, r6 │ │ │ │ - mov ip, sp │ │ │ │ + mov ip, fp │ │ │ │ movs r6, r5 │ │ │ │ - strb r6, [r1, #13] │ │ │ │ + strb r6, [r7, #12] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r5, #8] │ │ │ │ + strb r4, [r3, #8] │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r2, #13] │ │ │ │ + strb r6, [r0, #13] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00222a88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -303233,36 +303233,36 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ add r7, pc │ │ │ │ cbnz r4, 222afa │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 222afa │ │ │ │ - bl 2cf8e4 │ │ │ │ + bl 2cf8d4 │ │ │ │ ldr r3, [pc, #184] @ (222b6c ) │ │ │ │ ldr r2, [pc, #188] @ (222b70 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #188] @ (222b74 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2cfa9c │ │ │ │ + bl 2cfa8c │ │ │ │ cmp r0, r4 │ │ │ │ bge.n 222b2a │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 222b14 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -303274,15 +303274,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #120] @ (222b80 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -303290,17 +303290,17 @@ │ │ │ │ ldr r3, [pc, #88] @ (222b84 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 222b46 │ │ │ │ ldr r1, [pc, #84] @ (222b88 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2cbd78 │ │ │ │ + bl 2cbd68 │ │ │ │ mov r4, r0 │ │ │ │ b.n 222ad8 │ │ │ │ ldr r3, [pc, #68] @ (222b8c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 222b32 │ │ │ │ @@ -303308,40 +303308,40 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 222b32 │ │ │ │ ldr r0, [pc, #56] @ (222b94 ) │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 222b32 │ │ │ │ nop │ │ │ │ ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ movs r2, r6 │ │ │ │ - mov ip, r5 │ │ │ │ + mov ip, r3 │ │ │ │ movs r6, r5 │ │ │ │ - subs r2, #126 @ 0x7e │ │ │ │ + subs r2, #110 @ 0x6e │ │ │ │ movs r1, r4 │ │ │ │ - subs r2, #146 @ 0x92 │ │ │ │ + subs r2, #130 @ 0x82 │ │ │ │ movs r1, r4 │ │ │ │ - strb r2, [r4, #12] │ │ │ │ + strb r2, [r2, #12] │ │ │ │ movs r3, r4 │ │ │ │ - mov r2, fp │ │ │ │ + mov r2, r9 │ │ │ │ movs r6, r5 │ │ │ │ - strb r4, [r7, #11] │ │ │ │ + strb r4, [r5, #11] │ │ │ │ movs r3, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #11] │ │ │ │ + strb r2, [r7, #10] │ │ │ │ movs r3, r4 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #10] │ │ │ │ + strb r2, [r7, #9] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00222b98 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -303356,70 +303356,70 @@ │ │ │ │ bne.n 222c64 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ bic.w r2, r2, #2 │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 222c64 │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2d532c │ │ │ │ + bl 2d531c │ │ │ │ ldr r1, [pc, #220] @ (222ca8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2d5380 │ │ │ │ + bl 2d5370 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r4, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2d54ac │ │ │ │ + bl 2d549c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 222c04 │ │ │ │ cbz r5, 222bee │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 2d56b8 │ │ │ │ + bl 2d56a8 │ │ │ │ ldr r3, [pc, #160] @ (222cac ) │ │ │ │ ldr r2, [pc, #160] @ (222cb0 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #160] @ (222cb4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #148] @ (222cb8 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 222c7e │ │ │ │ ldr r1, [pc, #144] @ (222cbc ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 2cbdd0 │ │ │ │ + bl 2cbdc0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 222c46 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r6 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 222bf0 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -303430,15 +303430,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #88] @ (222cc8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 222bee │ │ │ │ ldr r2, [pc, #76] @ (222ccc ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 222c2a │ │ │ │ ldr r2, [pc, #68] @ (222cd0 ) │ │ │ │ @@ -303446,43 +303446,43 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 222c2a │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #60] @ (222cd4 ) │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 222c2a │ │ │ │ nop │ │ │ │ ldr r5, [sp, #936] @ 0x3a8 │ │ │ │ movs r2, r6 │ │ │ │ - strb r6, [r7, #9] │ │ │ │ + strb r6, [r5, #9] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r2, sl │ │ │ │ + cmp r2, r8 │ │ │ │ movs r6, r5 │ │ │ │ - subs r1, #36 @ 0x24 │ │ │ │ + subs r1, #20 │ │ │ │ movs r1, r4 │ │ │ │ - subs r1, #56 @ 0x38 │ │ │ │ + subs r1, #40 @ 0x28 │ │ │ │ movs r1, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #9] │ │ │ │ + strb r0, [r7, #8] │ │ │ │ movs r3, r4 │ │ │ │ - add lr, lr │ │ │ │ + add lr, ip │ │ │ │ movs r6, r5 │ │ │ │ - strb r0, [r2, #8] │ │ │ │ + strb r0, [r0, #8] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r2, #6] │ │ │ │ + strb r4, [r0, #6] │ │ │ │ movs r3, r4 │ │ │ │ cmp r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #7] │ │ │ │ + strb r0, [r7, #6] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00222cd8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -303506,47 +303506,47 @@ │ │ │ │ adds r3, #16 │ │ │ │ ldrexd r1, r2, [r3] │ │ │ │ ldr r3, [pc, #240] @ (222e0c ) │ │ │ │ movs r0, #3 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #8] │ │ │ │ strd r1, r2, [r3] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 41b924 │ │ │ │ + b.w 41b914 │ │ │ │ ldr r1, [pc, #192] @ (222e10 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 222dc6 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 222d7a │ │ │ │ ldr r1, [pc, #164] @ (222e14 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [r0, #0] │ │ │ │ dmb ish │ │ │ │ movs r0, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 2b6efc │ │ │ │ - bl 4104c8 │ │ │ │ + bl 2b6eec │ │ │ │ + bl 4104b8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 222dec │ │ │ │ subs r1, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -303560,15 +303560,15 @@ │ │ │ │ beq.n 222d12 │ │ │ │ str r3, [sp, #4] │ │ │ │ strb r1, [r0, #4] │ │ │ │ ldr r1, [pc, #96] @ (222e18 ) │ │ │ │ ldr r3, [r2, r1] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 222d12 │ │ │ │ ldr r1, [pc, #84] @ (222e1c ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 222d56 │ │ │ │ @@ -303576,15 +303576,15 @@ │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 222d56 │ │ │ │ ldr r0, [pc, #72] @ (222e24 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 222d56 │ │ │ │ ldr r3, [pc, #56] @ (222e28 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #56] @ (222e2c ) │ │ │ │ ldr r0, [pc, #60] @ (222e30 ) │ │ │ │ add r3, pc │ │ │ │ @@ -303606,21 +303606,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #3] │ │ │ │ + strb r4, [r7, #2] │ │ │ │ movs r3, r4 │ │ │ │ - bics r4, r4 │ │ │ │ + bics r4, r2 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r1, {r1, r5} │ │ │ │ + ldmia r1, {r1, r4} │ │ │ │ movs r1, r4 │ │ │ │ - ldmia r1!, {r3, r4, r5} │ │ │ │ + ldmia r1!, {r3, r5} │ │ │ │ movs r1, r4 │ │ │ │ ldr r2, [pc, #224] @ (222f18 ) │ │ │ │ ldr r3, [pc, #228] @ (222f1c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cbnz r3, 222e4e │ │ │ │ @@ -303667,33 +303667,33 @@ │ │ │ │ vmov s14, r2 │ │ │ │ vldr d5, [pc, #88] @ 222f08 │ │ │ │ movs r0, #3 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ vcvt.f64.s32 d7, s14 │ │ │ │ vdiv.f64 d6, d7, d5 │ │ │ │ vstr d6, [sp] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ vldr d6, [sp] │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ vldr d5, [pc, #64] @ 222f10 │ │ │ │ vsub.f64 d7, d7, d6 │ │ │ │ vdiv.f64 d6, d5, d7 │ │ │ │ vstr d6, [sp] │ │ │ │ - bl 433780 │ │ │ │ + bl 433770 │ │ │ │ vldr d6, [sp] │ │ │ │ vmov d7, r0, r1 │ │ │ │ vadd.f64 d7, d6, d7 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 433ba8 │ │ │ │ + bl 433b98 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 41b924 │ │ │ │ + b.w 41b914 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -303731,36 +303731,36 @@ │ │ │ │ vldr d4, [pc, #204] @ 223030 │ │ │ │ vcvt.f64.s32 d7, s14 │ │ │ │ vdiv.f64 d5, d7, d3 │ │ │ │ vsub.f64 d3, d6, d5 │ │ │ │ vdiv.f64 d7, d5, d3 │ │ │ │ vmla.f64 d6, d7, d4 │ │ │ │ vmov r0, r1, d6 │ │ │ │ - bl 433ba8 │ │ │ │ + bl 433b98 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r4, r1 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ cmp r5, #1 │ │ │ │ sbcs.w r3, r8, #0 │ │ │ │ blt.n 22300c │ │ │ │ ldr.w sl, [pc, #164] @ 22303c │ │ │ │ adds r6, r5, r0 │ │ │ │ movw r9, #16960 @ 0x4240 │ │ │ │ movt r9, #15 │ │ │ │ adc.w r8, r1, r8 │ │ │ │ add sl, pc │ │ │ │ b.n 222fcc │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r7, #116] @ 0x74 │ │ │ │ bl 1f76e8 │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ subs r5, r6, r0 │ │ │ │ sbc.w r4, r8, r1 │ │ │ │ cmp r5, #1 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ blt.n 22300c │ │ │ │ ldrb.w ip, [r7, #122] @ 0x7a │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ @@ -303774,15 +303774,15 @@ │ │ │ │ sbcs.w ip, ip, r4 │ │ │ │ blt.n 222fac │ │ │ │ bl 1f7628 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ blx 16273c │ │ │ │ movs r1, #70 @ 0x46 │ │ │ │ mov r0, sl │ │ │ │ bl 1f75bc │ │ │ │ b.n 222fb8 │ │ │ │ mov.w r3, #0 │ │ │ │ strb.w r3, [r7, #736] @ 0x2e0 │ │ │ │ @@ -303799,15 +303799,15 @@ │ │ │ │ eors r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #11 │ │ │ │ adcs r3, r4 │ │ │ │ ldr r5, [sp, #280] @ 0x118 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r4, #112] @ 0x70 │ │ │ │ + ldr r0, [r2, #112] @ 0x70 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00223040 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -303853,15 +303853,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 223064 │ │ │ │ ldr r0, [pc, #36] @ (2230d0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 223064 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #264] @ 0x108 │ │ │ │ movs r2, r6 │ │ │ │ ldr r4, [sp, #112] @ 0x70 │ │ │ │ movs r5, r7 │ │ │ │ @@ -303869,15 +303869,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ movs r5, r7 │ │ │ │ lsrs r4, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #96] @ 0x60 │ │ │ │ + ldr r0, [r5, #96] @ 0x60 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002230d4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -303895,15 +303895,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ strb r1, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -303919,19 +303919,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [sp, #560] @ 0x230 │ │ │ │ movs r5, r7 │ │ │ │ - eors r2, r5 │ │ │ │ + eors r2, r3 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r0, [r3, #88] @ 0x58 │ │ │ │ + ldr r0, [r1, #88] @ 0x58 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r4, #92] @ 0x5c │ │ │ │ + ldr r4, [r2, #92] @ 0x5c │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0022314c : │ │ │ │ ldr r3, [pc, #12] @ (22315c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #12] │ │ │ │ subs r0, #0 │ │ │ │ @@ -303976,39 +303976,39 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrb r2, [r4, #20] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 223192 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r3, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 41b924 │ │ │ │ + bl 41b914 │ │ │ │ mov.w r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -304022,19 +304022,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ movs r5, r7 │ │ │ │ - subs r7, #128 @ 0x80 │ │ │ │ + subs r7, #112 @ 0x70 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [r5, #72] @ 0x48 │ │ │ │ + ldr r6, [r3, #72] @ 0x48 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r7, #76] @ 0x4c │ │ │ │ + ldr r2, [r5, #76] @ 0x4c │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00223234 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -304047,28 +304047,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 41b5a8 │ │ │ │ + bl 41b598 │ │ │ │ movs r0, #32 │ │ │ │ str r5, [r4, #16] │ │ │ │ blx 16056c │ │ │ │ ldr r3, [pc, #56] @ (2232a8 ) │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #3 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r1, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 41b5a8 │ │ │ │ + bl 41b598 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -304080,17 +304080,17 @@ │ │ │ │ @ instruction: 0xfbdbffff │ │ │ │ @ instruction: 0xfa61ffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #8] @ (2232bc ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ nop │ │ │ │ - asrs r0, r3, #8 │ │ │ │ + asrs r0, r1, #8 │ │ │ │ movs r1, r4 │ │ │ │ ldr r3, [pc, #16] @ (2232d4 ) │ │ │ │ ldr r2, [pc, #20] @ (2232d8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2232dc ) │ │ │ │ @@ -304098,15 +304098,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ str r6, [sp, #848] @ 0x350 │ │ │ │ movs r2, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #7 │ │ │ │ + asrs r6, r5, #7 │ │ │ │ movs r1, r4 │ │ │ │ ldr r3, [pc, #60] @ (223320 ) │ │ │ │ ldr r2, [pc, #64] @ (223324 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2232f8 │ │ │ │ @@ -304473,27 +304473,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 223708 │ │ │ │ ldr r0, [pc, #36] @ (223768 ) │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 223708 │ │ │ │ str r6, [sp, #344] @ 0x158 │ │ │ │ movs r2, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #124] @ 0x7c │ │ │ │ + str r4, [r3, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (2237c4 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -304521,25 +304521,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22378c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (2237d4 ) │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r5, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22378c │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #120] @ 0x78 │ │ │ │ + str r0, [r5, #120] @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #20] @ (2237fc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -304547,17 +304547,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160584 │ │ │ │ - subs r1, #218 @ 0xda │ │ │ │ + subs r1, #202 @ 0xca │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r0, #124] @ 0x7c │ │ │ │ + str r2, [r6, #120] @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #348] @ (223974 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -304603,15 +304603,15 @@ │ │ │ │ ldr r2, [pc, #268] @ (223988 ) │ │ │ │ ldr r3, [pc, #268] @ (22398c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [r3, #56] @ 0x38 │ │ │ │ mov r0, r2 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #256] @ (223990 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 22394c │ │ │ │ ldr r2, [pc, #248] @ (223994 ) │ │ │ │ @@ -304629,15 +304629,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ b.n 22385e │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ strd r1, r2, [r4, #8] │ │ │ │ movs r1, #1 │ │ │ │ mov r2, r3 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -304695,15 +304695,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (22399c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 223898 │ │ │ │ ldr r0, [pc, #60] @ (2239a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 223898 │ │ │ │ bl 2237d8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r1, [sp, #496] @ 0x1f0 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ @@ -304722,15 +304722,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #1008] @ 0x3f0 │ │ │ │ movs r2, r6 │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #100] @ 0x64 │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002239a4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -304773,23 +304773,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 204eec │ │ │ │ b.n 2239e6 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 2239e6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r3, #62] @ 0x3e │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #92] @ 0x5c │ │ │ │ + str r0, [r4, #92] @ 0x5c │ │ │ │ movs r3, r4 │ │ │ │ ldrh r2, [r5, #60] @ 0x3c │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 00223a38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -304812,19 +304812,19 @@ │ │ │ │ ldr r3, [pc, #472] @ (223c44 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #472] @ (223c48 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr.w r3, [fp] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ @@ -304850,19 +304850,19 @@ │ │ │ │ blx 160730 │ │ │ │ movs r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ bl 2232e0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2232b0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ subs r3, r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ sbc.w r9, r1, r8 │ │ │ │ cmp r3, r2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ sbcs.w r3, r9, r3 │ │ │ │ @@ -304904,19 +304904,19 @@ │ │ │ │ ldr.w fp, [r2, r3] │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ lsls r5, r4, #4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ subs r0, r0, r3 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ - bl 2b536c │ │ │ │ + bl 2b5358 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ movs r1, #0 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ adds r2, r3, r5 │ │ │ │ str r4, [r3, r5] │ │ │ │ str r7, [r2, #4] │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add r3, r5 │ │ │ │ @@ -304959,30 +304959,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 223b90 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #112] @ (223c60 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 223b90 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 204eec │ │ │ │ b.n 223b18 │ │ │ │ adds r3, r2, r4 │ │ │ │ subs r3, r3, r0 │ │ │ │ mov.w r0, #1000 @ 0x3e8 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ blx 16273c │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ subs r3, r0, r4 │ │ │ │ sbc.w r9, r1, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ b.n 223b02 │ │ │ │ mov r3, r5 │ │ │ │ b.n 223ab6 │ │ │ │ nop │ │ │ │ @@ -304990,27 +304990,27 @@ │ │ │ │ movs r2, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #9 │ │ │ │ + lsrs r4, r1, #9 │ │ │ │ movs r1, r4 │ │ │ │ - str r6, [r5, #72] @ 0x48 │ │ │ │ + str r6, [r3, #72] @ 0x48 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r4, #6 │ │ │ │ + lsrs r6, r2, #6 │ │ │ │ movs r1, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #64] @ 0x40 │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00223c64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -305026,21 +305026,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov.w r3, #0 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1} │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ - bl 410768 │ │ │ │ + bl 410758 │ │ │ │ ldr.w r3, [pc, #2372] @ 2245ec │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr.w r3, [pc, #2360] @ 2245f0 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2244a0 │ │ │ │ ldr.w r3, [pc, #2348] @ 2245f4 │ │ │ │ movs r2, #1 │ │ │ │ @@ -305070,34 +305070,34 @@ │ │ │ │ beq.w 224226 │ │ │ │ add r7, sp, #88 @ 0x58 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ ldmia r7!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 223d44 │ │ │ │ ldr.w r3, [pc, #2240] @ 2245f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldr.w r5, [pc, #2228] @ 2245fc │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r0, #2 │ │ │ │ add r5, pc │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ addw r3, pc, #2172 @ 0x87c │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr.w r3, [pc, #2200] @ 224600 │ │ │ │ strd r0, r1, [r5, #8] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -305246,40 +305246,40 @@ │ │ │ │ ldr.w sl, [sp, #36] @ 0x24 │ │ │ │ ldrd r9, r4, [sp, #40] @ 0x28 │ │ │ │ mov r5, r8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2245d0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2242be │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ subs r2, r0, r7 │ │ │ │ sbc.w r1, r1, r8 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs.w r3, r1, r4 │ │ │ │ blt.w 2242ea │ │ │ │ ldr.w r3, [pc, #1688] @ 224608 │ │ │ │ add r3, pc │ │ │ │ strd r2, r1, [r3, #16] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2242b0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #32] │ │ │ │ @@ -305385,15 +305385,15 @@ │ │ │ │ adc.w r2, r2, r1 │ │ │ │ adds r3, r3, r0 │ │ │ │ strd r2, r3, [r8, #36] @ 0x24 │ │ │ │ ldr.w r3, [r8, #44] @ 0x2c │ │ │ │ ldr.w r0, [r4, #264] @ 0x108 │ │ │ │ adc.w r3, ip, r3 │ │ │ │ str.w r3, [r8, #44] @ 0x2c │ │ │ │ - bl 2b536c │ │ │ │ + bl 2b5358 │ │ │ │ ldr.w r3, [r8, #48] @ 0x30 │ │ │ │ adds r3, r3, r0 │ │ │ │ str.w r3, [r8, #48] @ 0x30 │ │ │ │ ldr.w r3, [r8, #52] @ 0x34 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str.w r3, [r8, #52] @ 0x34 │ │ │ │ ldr.w r7, [r7, #296] @ 0x128 │ │ │ │ @@ -305429,17 +305429,17 @@ │ │ │ │ lsls r0, r3, #3 │ │ │ │ lsls r1, r2, #3 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ orr.w r1, r1, r3, lsr #29 │ │ │ │ mla r3, ip, r2, lr │ │ │ │ umull r2, r7, r2, r7 │ │ │ │ add r3, r7 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ strd r0, r1, [r4] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2245d0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 224176 │ │ │ │ dmb ish │ │ │ │ @@ -305470,15 +305470,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ ldr.w r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2244e6 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov r1, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2244c4 │ │ │ │ ldr.w r3, [pc, #1096] @ 224618 │ │ │ │ movs r1, #2 │ │ │ │ dmb ish │ │ │ │ @@ -305489,15 +305489,15 @@ │ │ │ │ bne.n 2241ea │ │ │ │ strex r0, r1, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2241da │ │ │ │ cmp r2, #1 │ │ │ │ dmb ish │ │ │ │ bne.w 22445a │ │ │ │ - bl 410a3c │ │ │ │ + bl 410a2c │ │ │ │ ldr.w r2, [pc, #1056] @ 22461c │ │ │ │ ldr r3, [pc, #996] @ (2245e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ eors r2, r3 │ │ │ │ @@ -305521,18 +305521,18 @@ │ │ │ │ bl 204d5c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2242e2 │ │ │ │ ldr r7, [pc, #992] @ (224624 ) │ │ │ │ bl 1f7628 │ │ │ │ movs r0, #2 │ │ │ │ add r7, pc │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ add r3, pc, #904 @ (adr r3, 2245d8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ movs r3, #1 │ │ │ │ strd r0, r1, [r7, #8] │ │ │ │ add.w r2, r7, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #2 │ │ │ │ @@ -305556,15 +305556,15 @@ │ │ │ │ strd r2, r3, [r1] │ │ │ │ b.n 2241ae │ │ │ │ mov r0, r5 │ │ │ │ bl 22376c │ │ │ │ b.n 223de8 │ │ │ │ ldr r0, [pc, #900] @ (22462c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2241f8 │ │ │ │ ldr r3, [pc, #836] @ (2245f8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 223f88 │ │ │ │ @@ -305576,30 +305576,30 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 223f4a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #856] @ (224630 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 223f4a │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 224240 │ │ │ │ adds.w r9, r7, r9 │ │ │ │ subs.w r9, r9, r0 │ │ │ │ mov.w r0, #1000 @ 0x3e8 │ │ │ │ mul.w r0, r0, r9 │ │ │ │ blx 16273c │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ subs r2, r0, r7 │ │ │ │ sbc.w r1, r1, r8 │ │ │ │ b.n 223f6e │ │ │ │ ldr r0, [pc, #792] @ (224634 ) │ │ │ │ movw r1, #621 @ 0x26d │ │ │ │ str.w ip, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ @@ -305607,15 +305607,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ bl 204d5c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224532 │ │ │ │ movs r0, #0 │ │ │ │ bl 204d20 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 224356 │ │ │ │ ldr r3, [pc, #684] @ (2245f8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -305638,15 +305638,15 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ strd r3, r7, [sp] │ │ │ │ movs r3, #0 │ │ │ │ bl 203b90 │ │ │ │ ldr.w r5, [r5, #296] @ 0x128 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 224368 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2245d0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2243b0 │ │ │ │ dmb ish │ │ │ │ @@ -305657,33 +305657,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 224582 │ │ │ │ ldr.w fp, [pc, #644] @ 224638 │ │ │ │ bl 1f7628 │ │ │ │ movs r0, #0 │ │ │ │ add fp, pc │ │ │ │ ldr.w r8, [fp, #64] @ 0x40 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ add r3, pc, #504 @ (adr r3, 2245d8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ strd r0, r1, [fp, #8] │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ subs r2, r0, r5 │ │ │ │ sbc.w r3, r1, r7 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs.w r1, r3, r4 │ │ │ │ blt.w 22453a │ │ │ │ ldr r7, [pc, #556] @ (22463c ) │ │ │ │ movs r1, #115 @ 0x73 │ │ │ │ @@ -305698,26 +305698,26 @@ │ │ │ │ bl 204eec │ │ │ │ bl 1f7628 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov.w r0, #1000 @ 0x3e8 │ │ │ │ subs.w r3, r3, r8 │ │ │ │ ldrd r4, r5, [r7, #16] │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 2b536c │ │ │ │ + bl 2b5358 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ strd r0, r1, [r7] │ │ │ │ b.n 2241ae │ │ │ │ ldr r0, [pc, #488] @ (224644 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2241f4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 223fa8 │ │ │ │ ldr r3, [pc, #472] @ (224648 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -305727,15 +305727,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 223fa8 │ │ │ │ ldr r0, [pc, #452] @ (224650 ) │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 223fa8 │ │ │ │ mov r0, r7 │ │ │ │ bl 22376c │ │ │ │ b.n 223fa8 │ │ │ │ ldr r3, [pc, #432] @ (224654 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -305745,43 +305745,43 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 223cc6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ (224658 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 223cc6 │ │ │ │ ldr r3, [pc, #396] @ (224654 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2241cc │ │ │ │ ldr r3, [pc, #376] @ (22464c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2241cc │ │ │ │ ldr r0, [pc, #380] @ (22465c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2241cc │ │ │ │ ldr r1, [pc, #376] @ (224660 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2241b8 │ │ │ │ ldr r1, [pc, #344] @ (22464c ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2241b8 │ │ │ │ ldr r0, [pc, #356] @ (224664 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2241b8 │ │ │ │ ldr r2, [pc, #348] @ (224668 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 22406e │ │ │ │ ldr r2, [pc, #308] @ (22464c ) │ │ │ │ @@ -305789,51 +305789,51 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 22406e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #324] @ (22466c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22406e │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 224338 │ │ │ │ adds.w r3, r5, r9 │ │ │ │ subs r3, r3, r0 │ │ │ │ mov.w r0, #1000 @ 0x3e8 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ blx 16273c │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ subs r2, r0, r5 │ │ │ │ sbc.w r3, r1, r7 │ │ │ │ b.n 22440e │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r2 │ │ │ │ b.n 224294 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #188] @ (224630 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 224176 │ │ │ │ mov fp, r0 │ │ │ │ b.n 223dbc │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #168] @ (224630 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 2243b0 │ │ │ │ ldr r3, [pc, #220] @ (224670 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #220] @ (224674 ) │ │ │ │ ldr r1, [pc, #220] @ (224678 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -305889,59 +305889,59 @@ │ │ │ │ movs r5, r7 │ │ │ │ ldrh r4, [r4, #22] │ │ │ │ movs r5, r7 │ │ │ │ ldrh r6, [r6, #20] │ │ │ │ movs r5, r7 │ │ │ │ strh r2, [r3, #60] @ 0x3c │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r0, r6] │ │ │ │ + ldrb r6, [r6, r5] │ │ │ │ movs r3, r4 │ │ │ │ ldrh r4, [r0, #18] │ │ │ │ movs r5, r7 │ │ │ │ ldrh r6, [r6, #14] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r4, r6] │ │ │ │ + ldrb r4, [r2, r6] │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, r2] │ │ │ │ + ldrb r0, [r0, r2] │ │ │ │ movs r3, r4 │ │ │ │ ldrh r2, [r2, #6] │ │ │ │ movs r5, r7 │ │ │ │ ldrh r0, [r7, #2] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r6, [r3, r6] │ │ │ │ + ldrh r6, [r1, r6] │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r0, [r6, r7] │ │ │ │ + ldrh r0, [r4, r7] │ │ │ │ movs r3, r4 │ │ │ │ cmp r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, r7] │ │ │ │ + ldrh r0, [r5, r7] │ │ │ │ movs r3, r4 │ │ │ │ movs r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, r5] │ │ │ │ + ldrh r4, [r3, r5] │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r1, r5] │ │ │ │ + ldrh r2, [r7, r4] │ │ │ │ movs r3, r4 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, r0] │ │ │ │ + ldrh r0, [r6, r7] │ │ │ │ movs r3, r4 │ │ │ │ lsrs r4, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, r6] │ │ │ │ + ldrh r2, [r0, r6] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r4, #46 @ 0x2e │ │ │ │ + cmp r4, #30 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r0, [r2, r3] │ │ │ │ + ldrh r0, [r0, r3] │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r2, r0] │ │ │ │ + ldrh r2, [r0, r0] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0022467c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -306007,35 +306007,35 @@ │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 224950 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 22478e │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 2bcc90 │ │ │ │ + bl 2bcc80 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cbz r0, 22478e │ │ │ │ ldr r3, [pc, #656] @ (2249d8 ) │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #648] @ (2249dc ) │ │ │ │ ldr r2, [pc, #648] @ (2249e0 ) │ │ │ │ ldr r1, [pc, #652] @ (2249e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ movw r2, #817 @ 0x331 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 224882 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2246ce │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2246f2 │ │ │ │ bl 2237d8 │ │ │ │ cmp.w ip, #0 │ │ │ │ @@ -306048,15 +306048,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #592] @ (2249ec ) │ │ │ │ add r3, pc │ │ │ │ ldr r7, [r3, #56] @ 0x38 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr.w ip, [pc, #584] @ 2249f0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr.w r3, [r6, ip] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 224994 │ │ │ │ ldr r6, [pc, #572] @ (2249f4 ) │ │ │ │ @@ -306087,18 +306087,18 @@ │ │ │ │ movs r0, #2 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r6, pc │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r2, r3, [r6] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ add r3, pc, #424 @ (adr r3, 2249c0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ strd r4, r5, [r6, #16] │ │ │ │ strd r0, r1, [r6, #8] │ │ │ │ strd r7, r8, [r6, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 22493e │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 224844 │ │ │ │ @@ -306111,30 +306111,30 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ ldr r1, [pc, #436] @ (224a04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4069b0 │ │ │ │ + bl 4069a0 │ │ │ │ b.n 224882 │ │ │ │ ldr r3, [pc, #424] @ (224a08 ) │ │ │ │ movw r2, #60000 @ 0xea60 │ │ │ │ ldr r4, [pc, #420] @ (224a0c ) │ │ │ │ movs r5, #50 @ 0x32 │ │ │ │ ldr r1, [pc, #420] @ (224a10 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #784 @ 0x310 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #400] @ (224a14 ) │ │ │ │ ldr r3, [pc, #324] @ (2249cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -306165,15 +306165,15 @@ │ │ │ │ ldr r1, [pc, #324] @ (224a20 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 224882 │ │ │ │ subs.w r0, r2, #128 @ 0x80 │ │ │ │ movw r1, #16257 @ 0x3f81 │ │ │ │ sbc.w r3, r8, #0 │ │ │ │ cmp r0, r1 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.w 22472c │ │ │ │ @@ -306184,36 +306184,36 @@ │ │ │ │ ldr r1, [pc, #284] @ (224a2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #794 @ 0x31a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 224882 │ │ │ │ ldr r3, [pc, #268] @ (224a30 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #268] @ (224a34 ) │ │ │ │ ldr r1, [pc, #268] @ (224a38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #773 @ 0x305 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 224882 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r6, #32] │ │ │ │ strd r2, r3, [r6, #40] @ 0x28 │ │ │ │ strd r2, r3, [r6, #48] @ 0x30 │ │ │ │ b.n 224844 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 2bcc90 │ │ │ │ + bl 2bcc80 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22478e │ │ │ │ b.n 224744 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ blx 1611f0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -306228,15 +306228,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #192] @ (224a44 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 224882 │ │ │ │ ldr r1, [pc, #176] @ (224a48 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2247b6 │ │ │ │ ldr r1, [pc, #168] @ (224a4c ) │ │ │ │ @@ -306244,15 +306244,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 2247b6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ (224a50 ) │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b.n 2247b6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -306262,72 +306262,72 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, #22] │ │ │ │ movs r2, r6 │ │ │ │ strh r6, [r2, #46] @ 0x2e │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #112 @ 0x70 │ │ │ │ + cmp r2, #96 @ 0x60 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r0, r2] │ │ │ │ + ldrh r6, [r6, r1] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r2, r1] │ │ │ │ + ldr r4, [r0, r1] │ │ │ │ movs r3, r4 │ │ │ │ cmp r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, #38] @ 0x26 │ │ │ │ movs r5, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r1, #38] @ 0x26 │ │ │ │ movs r5, r7 │ │ │ │ strh r6, [r0, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ strh r6, [r7, #32] │ │ │ │ movs r5, r7 │ │ │ │ bl ffe36a02 <__bss_end__@@Base+0xff817892> │ │ │ │ - ldr r4, [r5, r7] │ │ │ │ + ldr r4, [r3, r7] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r1, #94 @ 0x5e │ │ │ │ + cmp r1, #78 @ 0x4e │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [r5, r3] │ │ │ │ + ldr r4, [r3, r3] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r0, [r0, r5] │ │ │ │ + ldrsb r0, [r6, r4] │ │ │ │ movs r3, r4 │ │ │ │ strh r2, [r2, #8] │ │ │ │ movs r2, r6 │ │ │ │ - cmp r0, #242 @ 0xf2 │ │ │ │ + cmp r0, #226 @ 0xe2 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [r3, r3] │ │ │ │ + ldr r6, [r1, r3] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r4, [r2, r3] │ │ │ │ + ldrsb r4, [r0, r3] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r0, #186 @ 0xba │ │ │ │ + cmp r0, #170 @ 0xaa │ │ │ │ movs r6, r5 │ │ │ │ - ldr r0, [r7, r1] │ │ │ │ + ldr r0, [r5, r1] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r6, [r3, r2] │ │ │ │ + ldrsb r6, [r1, r2] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r0, #158 @ 0x9e │ │ │ │ + cmp r0, #142 @ 0x8e │ │ │ │ movs r6, r5 │ │ │ │ - ldr r0, [r0, r0] │ │ │ │ + ldrsb r0, [r6, r7] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r2, [r0, r2] │ │ │ │ + ldrsb r2, [r6, r1] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r0, #68 @ 0x44 │ │ │ │ + cmp r0, #52 @ 0x34 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [r1, r2] │ │ │ │ + ldr r6, [r7, r1] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r2, [r5, r0] │ │ │ │ + ldrsb r2, [r3, r0] │ │ │ │ movs r3, r4 │ │ │ │ movs r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r6, r1] │ │ │ │ + ldrsb r6, [r4, r1] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00224a54 : │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r0, r1 │ │ │ │ moveq r0, #0 │ │ │ │ @@ -306346,116 +306346,116 @@ │ │ │ │ ldr r3, [pc, #216] @ (224b58 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r0, #16] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #204] @ (224b5c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #196] @ (224b60 ) │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 224b42 │ │ │ │ ldr r1, [pc, #180] @ (224b64 ) │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [r5, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [pc, #168] @ (224b68 ) │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #160] @ (224b6c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #152] @ (224b70 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cbz r3, 224b34 │ │ │ │ ldr r1, [pc, #140] @ (224b74 ) │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r5, #60] @ 0x3c │ │ │ │ ldr r4, [r5, #64] @ 0x40 │ │ │ │ cbz r3, 224b22 │ │ │ │ cbz r4, 224b22 │ │ │ │ ldr r7, [pc, #120] @ (224b78 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ ldrd fp, ip, [r3] │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, fp │ │ │ │ mov r3, ip │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 224b00 │ │ │ │ ldr r4, [r5, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3c3324 │ │ │ │ + bl 3c3314 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ b.w 160878 │ │ │ │ ldr r1, [pc, #68] @ (224b7c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r5, #64] @ 0x40 │ │ │ │ b.n 224b22 │ │ │ │ ldr r1, [pc, #60] @ (224b80 ) │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 224aae │ │ │ │ nop │ │ │ │ ldrb r2, [r3, #28] │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #72 @ 0x48 │ │ │ │ + subs r5, #56 @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r0, [r6, r6] │ │ │ │ + ldrsb r0, [r4, r6] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r2, [r2, r7] │ │ │ │ + ldrsb r2, [r0, r7] │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r1, r7] │ │ │ │ + ldrsb r4, [r7, r6] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r6, [r1, r7] │ │ │ │ + ldrsb r6, [r7, r6] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r4, [r4, r7] │ │ │ │ + ldrsb r4, [r2, r7] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r2, [r7, r6] │ │ │ │ + ldrsb r2, [r5, r6] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r0, [r5, r6] │ │ │ │ + ldrsb r0, [r3, r6] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r6, [r3, r4] │ │ │ │ + ldrsb r6, [r1, r4] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00224b84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -306470,36 +306470,36 @@ │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov.w r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fca54 │ │ │ │ + bl 3fca44 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #240] @ (224cac ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fca54 │ │ │ │ + bl 3fca44 │ │ │ │ mov r9, r1 │ │ │ │ ldr r1, [pc, #220] @ (224cb0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #212] @ (224cb4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ orrs.w r3, r7, r6 │ │ │ │ beq.n 224c82 │ │ │ │ and.w r3, r5, r0 │ │ │ │ ands.w r3, r3, #255 @ 0xff │ │ │ │ bne.n 224c8e │ │ │ │ @@ -306546,62 +306546,62 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #80] @ (224cbc ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #72] @ (224cc0 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 224c3e │ │ │ │ ldr r1, [pc, #64] @ (224cc4 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 224c3e │ │ │ │ ldr r1, [pc, #56] @ (224cc8 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 224c3e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r7, #23] │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #26] │ │ │ │ + ldrh r2, [r1, #26] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r2, [r5, r4] │ │ │ │ + ldrsb r2, [r3, r4] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r4, [r5, r4] │ │ │ │ + ldrsb r4, [r3, r4] │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xfa460027 │ │ │ │ + @ instruction: 0xfa360027 │ │ │ │ ldrb r6, [r2, #21] │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r4, [r7, r3] │ │ │ │ + ldrsb r4, [r5, r3] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r6, [r5, r4] │ │ │ │ + ldrsb r6, [r3, r4] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r2, [r1, r2] │ │ │ │ + ldrsb r2, [r7, r1] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r2, [r4, r2] │ │ │ │ + ldrsb r2, [r2, r2] │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 221b74 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -306611,51 +306611,51 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [pc, #164] @ (224db4 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 3fb220 │ │ │ │ + bl 3fb210 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #156] @ (224db8 ) │ │ │ │ add r5, pc │ │ │ │ add r0, pc │ │ │ │ blx 161f50 │ │ │ │ ldr r3, [pc, #152] @ (224dbc ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 224d90 │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2cdcd0 │ │ │ │ + bl 2cdcc0 │ │ │ │ ldr r3, [pc, #136] @ (224dc0 ) │ │ │ │ ldr r2, [pc, #136] @ (224dc4 ) │ │ │ │ ldr r1, [pc, #140] @ (224dc8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 224d68 │ │ │ │ ldr r1, [pc, #124] @ (224dcc ) │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ bl 221c6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ cbz r4, 224d7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 162de4 │ │ │ │ @@ -306676,47 +306676,47 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 224d2e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (224dd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 224d2e │ │ │ │ nop │ │ │ │ ldrb r6, [r7, #17] │ │ │ │ movs r2, r6 │ │ │ │ - lsls r0, r4, #10 │ │ │ │ + lsls r0, r2, #10 │ │ │ │ movs r1, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #220 @ 0xdc │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r7, #31 │ │ │ │ + asrs r2, r5, #31 │ │ │ │ movs r1, r4 │ │ │ │ - adds r6, r1, r0 │ │ │ │ + asrs r6, r7, #31 │ │ │ │ movs r1, r4 │ │ │ │ - ldrsb r4, [r5, r2] │ │ │ │ + ldrsb r4, [r3, r2] │ │ │ │ movs r3, r4 │ │ │ │ cmp r7, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r6, r0] │ │ │ │ + ldrsb r4, [r4, r0] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00224ddc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ - bl 3fb220 │ │ │ │ + bl 3fb210 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #156] @ (224e94 ) │ │ │ │ ldr r5, [pc, #156] @ (224e98 ) │ │ │ │ add r0, pc │ │ │ │ blx 161f50 │ │ │ │ ldr r3, [pc, #152] @ (224e9c ) │ │ │ │ @@ -306724,38 +306724,38 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 224e74 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2cdcd0 │ │ │ │ + bl 2cdcc0 │ │ │ │ ldr r1, [pc, #136] @ (224ea0 ) │ │ │ │ ldr r2, [pc, #136] @ (224ea4 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #132] @ (224ea8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 224e4c │ │ │ │ ldr r1, [pc, #124] @ (224eac ) │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ blx 160ce0 │ │ │ │ ldr r2, [pc, #116] @ (224eb0 ) │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2d3c20 │ │ │ │ + bl 2d3c10 │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ cbz r4, 224e60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 162de4 │ │ │ │ @@ -306776,46 +306776,46 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 224e0c │ │ │ │ ldr r0, [pc, #48] @ (224ebc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 224e0c │ │ │ │ - lsls r2, r0, #7 │ │ │ │ + lsls r2, r6, #6 │ │ │ │ movs r1, r4 │ │ │ │ ldrb r6, [r2, #14] │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #252 @ 0xfc │ │ │ │ + movs r3, #236 @ 0xec │ │ │ │ movs r6, r5 │ │ │ │ - asrs r6, r2, #28 │ │ │ │ + asrs r6, r0, #28 │ │ │ │ movs r1, r4 │ │ │ │ - asrs r4, r5, #28 │ │ │ │ + asrs r4, r3, #28 │ │ │ │ movs r1, r4 │ │ │ │ - ldrsb r4, [r0, r0] │ │ │ │ + strb r4, [r6, r7] │ │ │ │ movs r3, r4 │ │ │ │ mcr2 15, 4, pc, cr9, cr15, {7} @ │ │ │ │ adds r4, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, r6] │ │ │ │ + strb r0, [r7, r5] │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 221b74 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -306833,37 +306833,37 @@ │ │ │ │ ldr r5, [pc, #276] @ (22501c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3854b0 │ │ │ │ + bl 3854a0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ bl 244394 │ │ │ │ adds r2, r0, #1 │ │ │ │ beq.n 224fa6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 41cc5c │ │ │ │ + bl 41cc4c │ │ │ │ cbz r0, 224f7a │ │ │ │ ldr r3, [pc, #240] @ (225020 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 224fee │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2d1348 │ │ │ │ + bl 2d1338 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 224fce │ │ │ │ ldr r1, [pc, #220] @ (225024 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 221c6c │ │ │ │ ldr r2, [pc, #204] @ (225028 ) │ │ │ │ ldr r3, [pc, #184] @ (225018 ) │ │ │ │ @@ -306873,15 +306873,15 @@ │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 22500e │ │ │ │ mov r0, r5 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2c436c │ │ │ │ + b.w 2c435c │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r0, sp │ │ │ │ blx 162294 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 1623bc <__fstat64_time64@plt> │ │ │ │ @@ -306889,15 +306889,15 @@ │ │ │ │ beq.n 224f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ and.w r3, r3, #61440 @ 0xf000 │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ beq.n 224f2e │ │ │ │ ldr r0, [pc, #140] @ (22502c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ b.n 224f2e │ │ │ │ ldr r2, [pc, #136] @ (225030 ) │ │ │ │ ldr r3, [pc, #108] @ (225018 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ @@ -306934,41 +306934,41 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 224f38 │ │ │ │ ldr r0, [pc, #60] @ (225040 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 224f38 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r2, #10] │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, #10] │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, r5] │ │ │ │ + strb r0, [r2, r5] │ │ │ │ movs r3, r4 │ │ │ │ ldrb r2, [r7, #8] │ │ │ │ movs r2, r6 │ │ │ │ - strb r6, [r5, r2] │ │ │ │ + strb r6, [r3, r2] │ │ │ │ movs r3, r4 │ │ │ │ ldrb r6, [r5, #7] │ │ │ │ movs r2, r6 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ movs r2, r6 │ │ │ │ movs r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, r2] │ │ │ │ + strb r2, [r6, r1] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00225044 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -306980,46 +306980,46 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #252] @ (22515c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3854b0 │ │ │ │ + bl 3854a0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ bl 244cb4 │ │ │ │ adds r2, r0, #1 │ │ │ │ beq.n 2250ba │ │ │ │ mov r4, r0 │ │ │ │ - bl 41cc5c │ │ │ │ + bl 41cc4c │ │ │ │ cbz r0, 2250e2 │ │ │ │ ldr r3, [pc, #216] @ (225160 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 22512e │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2d1348 │ │ │ │ + bl 2d1338 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22510e │ │ │ │ ldr r1, [pc, #196] @ (225164 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ blx 160ce0 │ │ │ │ ldr r2, [pc, #188] @ (225168 ) │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2d3c20 │ │ │ │ + bl 2d3c10 │ │ │ │ ldr r2, [pc, #176] @ (22516c ) │ │ │ │ ldr r3, [pc, #152] @ (225158 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -307044,15 +307044,15 @@ │ │ │ │ beq.n 225104 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and.w r3, r3, #61440 @ 0xf000 │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ beq.n 225084 │ │ │ │ ldr r0, [pc, #104] @ (225170 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ b.n 225084 │ │ │ │ ldr r2, [pc, #100] @ (225174 ) │ │ │ │ ldr r3, [pc, #68] @ (225158 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -307072,50 +307072,50 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22508e │ │ │ │ ldr r0, [pc, #60] @ (225180 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22508e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r7, #4] │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r6, #4] │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, r1] │ │ │ │ + strb r2, [r6, r0] │ │ │ │ movs r3, r4 │ │ │ │ mcr2 15, 0, pc, cr15, cr15, {7} @ │ │ │ │ ldrb r2, [r3, #3] │ │ │ │ movs r2, r6 │ │ │ │ - strh r6, [r0, r5] │ │ │ │ + strh r6, [r6, r4] │ │ │ │ movs r3, r4 │ │ │ │ ldrb r6, [r0, #2] │ │ │ │ movs r2, r6 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, r5] │ │ │ │ + strh r2, [r5, r5] │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 221b74 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -307132,15 +307132,15 @@ │ │ │ │ blx 1604e0 │ │ │ │ cbz r0, 2251e0 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r5 │ │ │ │ strb.w r1, [r4], #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4022f8 │ │ │ │ + bl 4022e8 │ │ │ │ cbnz r0, 2251f2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -307152,24 +307152,24 @@ │ │ │ │ ldr r1, [pc, #36] @ (225224 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2251e0 │ │ │ │ - strh r2, [r6, r4] │ │ │ │ + strh r2, [r4, r4] │ │ │ │ movs r3, r4 │ │ │ │ - strh r2, [r3, r4] │ │ │ │ + strh r2, [r1, r4] │ │ │ │ movs r3, r4 │ │ │ │ - movs r0, #36 @ 0x24 │ │ │ │ + movs r0, #20 │ │ │ │ movs r6, r5 │ │ │ │ - strh r6, [r7, r3] │ │ │ │ + strh r6, [r5, r3] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00225228 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -307202,26 +307202,26 @@ │ │ │ │ ite ne │ │ │ │ movne.w r1, #65537 @ 0x10001 │ │ │ │ moveq r1, #1 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [ip] │ │ │ │ - bl 2ce6a0 │ │ │ │ + bl 2ce690 │ │ │ │ cbz r0, 2252b4 │ │ │ │ ldr.w ip, [pc, #68] @ 2252d4 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #64] @ (2252d8 ) │ │ │ │ ldr r1, [pc, #68] @ (2252dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 22ecb4 │ │ │ │ movs r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 22e0c8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -307231,19 +307231,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldrb r6, [r5, #9] │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, r1, #6 │ │ │ │ + subs r4, r7, #5 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r3, #10 │ │ │ │ + asrs r2, r1, #10 │ │ │ │ movs r1, r4 │ │ │ │ - asrs r0, r6, #10 │ │ │ │ + asrs r0, r4, #10 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 002252e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -307262,15 +307262,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2253e0 │ │ │ │ mov r3, r8 │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r1, #65 @ 0x41 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2ce6a0 │ │ │ │ + bl 2ce690 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22539c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ blx 162af0 │ │ │ │ @@ -307288,37 +307288,37 @@ │ │ │ │ str r0, [r3, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #196] @ (225414 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ orrs.w r3, r7, r6 │ │ │ │ mov sl, r0 │ │ │ │ bne.n 22538a │ │ │ │ ldr r1, [pc, #180] @ (225418 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ bl 221c6c │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 2c436c │ │ │ │ + b.w 2c435c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ strd fp, r8, [sp] │ │ │ │ - bl 2d414c │ │ │ │ + bl 2d413c │ │ │ │ cmp r1, #0 │ │ │ │ bge.n 225362 │ │ │ │ b.n 225378 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 160878 │ │ │ │ @@ -307333,61 +307333,61 @@ │ │ │ │ ldr r3, [r1, #0] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #92] @ (225420 ) │ │ │ │ ldr r1, [pc, #96] @ (225424 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 2c436c │ │ │ │ + b.w 2c435c │ │ │ │ ldr r3, [pc, #68] @ (225428 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 225312 │ │ │ │ ldr r3, [pc, #64] @ (22542c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 225312 │ │ │ │ ldr r0, [pc, #56] @ (225430 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 225312 │ │ │ │ strb r6, [r2, #26] │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r5, #6] │ │ │ │ movs r5, r7 │ │ │ │ - asrs r4, r6, #7 │ │ │ │ + asrs r4, r4, #7 │ │ │ │ movs r1, r4 │ │ │ │ - asrs r2, r1, #8 │ │ │ │ + asrs r2, r7, #7 │ │ │ │ movs r1, r4 │ │ │ │ - subs r6, r2, #3 │ │ │ │ + subs r6, r0, #3 │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r5, r0] │ │ │ │ + strh r2, [r3, r0] │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [r5, r6] │ │ │ │ + str r0, [r3, r6] │ │ │ │ movs r3, r4 │ │ │ │ - subs r0, r4, #1 │ │ │ │ + subs r0, r2, #1 │ │ │ │ movs r6, r5 │ │ │ │ - str r4, [r7, r4] │ │ │ │ + str r4, [r5, r4] │ │ │ │ movs r3, r4 │ │ │ │ cmp r7, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, r4] │ │ │ │ + str r4, [r5, r4] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00225434 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -307405,15 +307405,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2255d0 │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2ce6a0 │ │ │ │ + bl 2ce690 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2254f8 │ │ │ │ orrs.w r3, r8, r4 │ │ │ │ bne.n 225504 │ │ │ │ ldr r1, [pc, #388] @ (225604 ) │ │ │ │ movs r3, #29 │ │ │ │ @@ -307421,15 +307421,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r1, #20 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #380] @ (22560c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ bl 231138 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 225534 │ │ │ │ movs r1, #4 │ │ │ │ movs r0, #1 │ │ │ │ blx 160730 │ │ │ │ @@ -307444,25 +307444,25 @@ │ │ │ │ add sl, pc │ │ │ │ mov r8, r4 │ │ │ │ add r9, pc │ │ │ │ ldr.w fp, [sp, #8] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r0, [r6, #4]! │ │ │ │ mov r1, sl │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ adds r4, #1 │ │ │ │ ldr r7, [r6, #0] │ │ │ │ blx 160ce0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #1 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 2d3c20 │ │ │ │ + bl 2d3c10 │ │ │ │ cmp fp, r4 │ │ │ │ bne.n 2254c8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r1 │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ @@ -307473,25 +307473,25 @@ │ │ │ │ ldr r1, [pc, #276] @ (225620 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 2d414c │ │ │ │ + bl 2d413c │ │ │ │ cmp r1, #0 │ │ │ │ bge.n 22547e │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ b.n 2254f8 │ │ │ │ bl 231c44 │ │ │ │ mov sl, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 231b08 │ │ │ │ movs r1, #4 │ │ │ │ @@ -307510,37 +307510,37 @@ │ │ │ │ add r8, pc │ │ │ │ mov.w fp, #1 │ │ │ │ add.w r8, r8, #20 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ b.n 22558a │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cmp sl, fp │ │ │ │ str.w r0, [r4, #4]! │ │ │ │ add.w fp, fp, #1 │ │ │ │ beq.n 2255cc │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2ce6a0 │ │ │ │ + bl 2ce690 │ │ │ │ ldr r1, [pc, #148] @ (22562c ) │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 225576 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r6, fp │ │ │ │ mov r7, r1 │ │ │ │ add.w r4, r1, fp, lsl #2 │ │ │ │ ldr.w r0, [r4, #-4]! │ │ │ │ subs r6, #1 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2255ac │ │ │ │ mov r0, r7 │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -307556,49 +307556,49 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 225466 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (225638 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 225466 │ │ │ │ bne.w 2254f2 │ │ │ │ b.n 2254b0 │ │ │ │ nop │ │ │ │ strb r4, [r0, #21] │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, #6 │ │ │ │ + adds r6, r1, #6 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r5, #2 │ │ │ │ + asrs r2, r3, #2 │ │ │ │ movs r1, r4 │ │ │ │ - asrs r0, r0, #3 │ │ │ │ + asrs r0, r6, #2 │ │ │ │ movs r1, r4 │ │ │ │ - str r4, [r2, r4] │ │ │ │ + str r4, [r0, r4] │ │ │ │ movs r3, r4 │ │ │ │ stc2l 15, cr15, [r1], {255} @ 0xff │ │ │ │ - adds r2, r3, #4 │ │ │ │ + adds r2, r1, #4 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r5, #32 │ │ │ │ + asrs r2, r3, #32 │ │ │ │ movs r1, r4 │ │ │ │ - asrs r0, r0, #1 │ │ │ │ + asrs r0, r6, #32 │ │ │ │ movs r1, r4 │ │ │ │ - adds r6, r7, #2 │ │ │ │ + adds r6, r5, #2 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r0, r1, #31 │ │ │ │ + lsrs r0, r7, #30 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r4, r6, #30 │ │ │ │ + lsrs r4, r4, #30 │ │ │ │ movs r1, r4 │ │ │ │ asrs r0, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #752] @ (22592c ) │ │ │ │ + ldr r7, [pc, #688] @ (2258ec ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0022563c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -307638,15 +307638,15 @@ │ │ │ │ mov.w r8, #1 │ │ │ │ ldr.w r3, [r7, #360] @ 0x168 │ │ │ │ adds.w r3, ip, r3 │ │ │ │ ldr.w ip, [r7, #364] @ 0x16c │ │ │ │ str r3, [sp, #0] │ │ │ │ adc.w r3, ip, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2d3d08 │ │ │ │ + bl 2d3cf8 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 2256d2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r4, #8 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -307667,32 +307667,32 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r4, pc │ │ │ │ strd ip, r7, [sp, #4] │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w ip, #4294967295 @ 0xffffffff │ │ │ │ mov r0, ip │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 2256d2 │ │ │ │ nop │ │ │ │ - subs r6, r6, r4 │ │ │ │ + subs r6, r4, r4 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [pc, #984] @ (225b04 ) │ │ │ │ + ldr r6, [pc, #920] @ (225ac4 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [pc, #40] @ (225758 ) │ │ │ │ + ldr r5, [pc, #1000] @ (225b18 ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00225730 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -307702,15 +307702,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r1, r2, [r4] │ │ │ │ str r3, [sp, #8] │ │ │ │ vldr d7, [r4, #8] │ │ │ │ ldr r0, [r0, #16] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 2d3f08 │ │ │ │ + bl 2d3ef8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 22577a │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -307721,18 +307721,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ (225790 ) │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b51c │ │ │ │ + bl 40b50c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 225768 │ │ │ │ - ldr r6, [pc, #568] @ (2259cc ) │ │ │ │ + ldr r6, [pc, #504] @ (22598c ) │ │ │ │ movs r3, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2285b0 │ │ │ │ ldrb.w r0, [r0, #1084] @ 0x43c │ │ │ │ @@ -307775,15 +307775,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ strbeq.w r3, [r4, #35] @ 0x23 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 3f6168 │ │ │ │ + bl 3f6158 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 225884 │ │ │ │ sub.w r3, r0, #12 │ │ │ │ ldrb.w r2, [r4, #37] @ 0x25 │ │ │ │ clz r3, r3 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ @@ -307818,19 +307818,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2257f2 │ │ │ │ ldr r0, [pc, #60] @ (2258b8 ) │ │ │ │ adds r1, r4, #4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2257f2 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 22588c │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 22583e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r7, #6] │ │ │ │ @@ -307843,40 +307843,40 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r2, #5] │ │ │ │ movs r2, r6 │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #784] @ (225bcc ) │ │ │ │ + ldr r5, [pc, #720] @ (225b8c ) │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (22592c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #96] @ (225930 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ str r0, [sp, #4] │ │ │ │ blx 161b14 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #31 │ │ │ │ bhi.n 225918 │ │ │ │ ldr r4, [pc, #72] @ (225934 ) │ │ │ │ movs r1, #32 │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 4013f8 │ │ │ │ + bl 4013e8 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #36] @ 0x24 │ │ │ │ bl 1f7190 │ │ │ │ movs r2, #66 @ 0x42 │ │ │ │ strb.w r0, [r4, #37] @ 0x25 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #38 @ 0x26 │ │ │ │ @@ -307894,19 +307894,19 @@ │ │ │ │ nop │ │ │ │ strb r6, [r0, #3] │ │ │ │ movs r2, r6 │ │ │ │ cmp r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r0, #16] │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, r3, r5 │ │ │ │ + adds r4, r1, r5 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [pc, #328] @ (225a88 ) │ │ │ │ + ldr r5, [pc, #264] @ (225a48 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r5, [pc, #432] @ (225af4 ) │ │ │ │ + ldr r5, [pc, #368] @ (225ab4 ) │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #100] @ (2259b8 ) │ │ │ │ adds r1, r0, #4 │ │ │ │ @@ -307939,15 +307939,15 @@ │ │ │ │ ldr r3, [pc, #48] @ (2259c4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 225964 │ │ │ │ ldr r0, [pc, #44] @ (2259c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 225964 │ │ │ │ ldr r3, [pc, #36] @ (2259cc ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ ldr r1, [pc, #36] @ (2259d0 ) │ │ │ │ ldr r0, [pc, #40] @ (2259d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -307958,21 +307958,21 @@ │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #160] @ (225a6c ) │ │ │ │ + ldr r5, [pc, #96] @ (225a2c ) │ │ │ │ movs r3, r4 │ │ │ │ - adds r0, r2, r3 │ │ │ │ + adds r0, r0, r3 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [pc, #792] @ (225cec ) │ │ │ │ + ldr r4, [pc, #728] @ (225cac ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r5, [pc, #264] @ (225ae0 ) │ │ │ │ + ldr r5, [pc, #200] @ (225aa0 ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002259d8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -308062,15 +308062,15 @@ │ │ │ │ sbcs.w r3, r3, ip │ │ │ │ bcs.n 225b04 │ │ │ │ mov r0, lr │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov ip, r1 │ │ │ │ mov lr, r0 │ │ │ │ movs r1, #2 │ │ │ │ add.w r1, sp, r1, lsl #2 │ │ │ │ ldr r0, [pc, #96] @ (225b2c ) │ │ │ │ mov r2, lr │ │ │ │ mov r3, ip │ │ │ │ @@ -308096,28 +308096,28 @@ │ │ │ │ pop {pc} │ │ │ │ movs r1, #0 │ │ │ │ b.n 225ac6 │ │ │ │ mov r0, lr │ │ │ │ mov r1, ip │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov ip, r1 │ │ │ │ mov lr, r0 │ │ │ │ movs r1, #1 │ │ │ │ b.n 225ac6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 225b64 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [pc, #464] @ (225d00 ) │ │ │ │ + ldr r4, [pc, #400] @ (225cc0 ) │ │ │ │ movs r3, r4 │ │ │ │ ldr r2, [r7, #104] @ 0x68 │ │ │ │ movs r2, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -308131,47 +308131,47 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #4 │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bne.n 225b8c │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 41b924 │ │ │ │ + bl 41b914 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 3c2eec │ │ │ │ + b.w 3c2edc │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ cbz r1, 225b98 │ │ │ │ ldr r0, [pc, #44] @ (225bc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 385e90 │ │ │ │ + bl 385e80 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 225bae │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 3c2eec │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ + b.w 3c2edc │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #196] @ (225c9c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -308182,64 +308182,64 @@ │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r7, r7, [sp, #12] │ │ │ │ - bl 31dd80 │ │ │ │ + bl 31dd70 │ │ │ │ mov r0, r6 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 3169f8 │ │ │ │ + bl 3169e8 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 225c1a │ │ │ │ b.n 225c6a │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 316880 │ │ │ │ + bl 316870 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 225c6a │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 34b998 │ │ │ │ + bl 34b988 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 225c10 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32da78 │ │ │ │ + bl 32da68 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 225c10 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ cbz r4, 225c58 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ - bl 42298c │ │ │ │ + bl 42297c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 42298c │ │ │ │ + bl 42297c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 225c38 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 38cebc │ │ │ │ + bl 38ceac │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 316880 │ │ │ │ + bl 316870 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 225c1a │ │ │ │ - bl 31ddf0 │ │ │ │ + bl 31dde0 │ │ │ │ ldr r2, [pc, #52] @ (225ca4 ) │ │ │ │ ldr r3, [pc, #44] @ (225ca0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -308269,158 +308269,158 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r1, [pc, #1668] @ 226344 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r6, [pc, #1664] @ 226348 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #0 │ │ │ │ add r6, pc │ │ │ │ bl 22909c │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cbz r7, 225d00 │ │ │ │ ldr.w r8, [pc, #1644] @ 22634c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1640] @ 226350 │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 225cf0 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2260b2 │ │ │ │ ldrb.w r3, [r5, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 226072 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 225ea0 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ - bl 40261c │ │ │ │ + bl 40260c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, r0 │ │ │ │ ldrd r0, r1, [r3, #16] │ │ │ │ - bl 40261c │ │ │ │ + bl 40260c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov sl, r0 │ │ │ │ ldrd r0, r1, [r3] │ │ │ │ - bl 40261c │ │ │ │ + bl 40260c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r0, r1, [r3, #8] │ │ │ │ - bl 40261c │ │ │ │ + bl 40260c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldrd r0, r1, [r3, #104] @ 0x68 │ │ │ │ - bl 40261c │ │ │ │ + bl 40260c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldrd r0, r1, [r3, #88] @ 0x58 │ │ │ │ - bl 40261c │ │ │ │ + bl 40260c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov fp, r0 │ │ │ │ ldrd r0, r1, [r3, #120] @ 0x78 │ │ │ │ - bl 40261c │ │ │ │ + bl 40260c │ │ │ │ ldr.w r1, [pc, #1512] @ 226354 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr.w r1, [pc, #1496] @ 226358 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r1, [pc, #1484] @ 22635c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r1, [pc, #1472] @ 226360 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r1, [pc, #1460] @ 226364 │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 225de0 │ │ │ │ ldrd r0, r1, [r3] │ │ │ │ - bl 40261c │ │ │ │ + bl 40260c │ │ │ │ ldr.w r1, [pc, #1436] @ 226368 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r7 │ │ │ │ blx 16087c │ │ │ │ ldr.w r1, [pc, #1416] @ 22636c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr.w r1, [pc, #1408] @ 226370 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r7, #32] │ │ │ │ add r1, pc │ │ │ │ vldr d7, [r7, #24] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr.w r1, [pc, #1384] @ 226374 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldrd r2, r3, [r3, #48] @ 0x30 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ bne.w 226166 │ │ │ │ ldr.w r1, [pc, #1360] @ 226378 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr.w r1, [pc, #1348] @ 22637c │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrd r2, r3, [r1, #72] @ 0x48 │ │ │ │ orrs.w r0, r2, r3 │ │ │ │ bne.w 226172 │ │ │ │ ldrd r2, r3, [r1, #112] @ 0x70 │ │ │ │ orrs.w r0, r2, r3 │ │ │ │ bne.w 22618a │ │ │ │ ldrd r2, r3, [r1, #128] @ 0x80 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ bne.w 22615a │ │ │ │ ldr.w r1, [pc, #1300] @ 226380 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ blx 16087c │ │ │ │ mov r0, fp │ │ │ │ blx 16087c │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 16087c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ @@ -308432,73 +308432,73 @@ │ │ │ │ mov r0, r8 │ │ │ │ blx 16087c │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 225eb2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3c2eec │ │ │ │ + b.w 3c2edc │ │ │ │ bl 2285b0 │ │ │ │ ldr.w r1, [pc, #1228] @ 226384 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r7, #1084] @ 0x43c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 226154 │ │ │ │ ldr.w r2, [pc, #1208] @ 226388 │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1204] @ 22638c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r3, [pc, #1196] @ 226390 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22614e │ │ │ │ ldr.w r2, [pc, #1188] @ 226394 │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1184] @ 226398 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r7, #1085] @ 0x43d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 226148 │ │ │ │ ldr.w r2, [pc, #1168] @ 22639c │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1164] @ 2263a0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r7, #1086] @ 0x43e │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 226142 │ │ │ │ ldr.w r2, [pc, #1148] @ 2263a4 │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1144] @ 2263a8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r7, #1087] @ 0x43f │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22613c │ │ │ │ ldr.w r2, [pc, #1128] @ 2263ac │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1124] @ 2263b0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r1, [pc, #1116] @ 2263b4 │ │ │ │ ldrb.w r2, [r7, #1187] @ 0x4a3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ cbz r6, 225fa8 │ │ │ │ ldrd r8, r9, [r6, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [pc, #1088] @ 2263b8 │ │ │ │ @@ -308509,15 +308509,15 @@ │ │ │ │ strd r8, r9, [sp, #24] │ │ │ │ ldrd r8, r9, [r6, #24] │ │ │ │ strd r8, r9, [sp, #16] │ │ │ │ ldrd r8, r9, [r6, #16] │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ ldrd r6, r7, [r6, #8] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r5, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2261a4 │ │ │ │ ldrb.w r3, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2261bc │ │ │ │ ldrb.w r3, [r5, #192] @ 0xc0 │ │ │ │ @@ -308541,15 +308541,15 @@ │ │ │ │ ldrb.w r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 225ea6 │ │ │ │ ldr.w r6, [r5, #140] @ 0x8c │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #944] @ (2263bc ) │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 225ea6 │ │ │ │ mov fp, r5 │ │ │ │ mov r5, r4 │ │ │ │ ldr r4, [pc, #932] @ (2263c0 ) │ │ │ │ movs r7, #0 │ │ │ │ mov.w sl, #1 │ │ │ │ @@ -308565,98 +308565,98 @@ │ │ │ │ vldr d7, [r6, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ mov r0, r9 │ │ │ │ blx 16087c │ │ │ │ mov r0, r8 │ │ │ │ blx 16087c │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 226024 │ │ │ │ mov r5, fp │ │ │ │ mov r0, r5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3c2eec │ │ │ │ + b.w 3c2edc │ │ │ │ ldr r1, [pc, #848] @ (2263c4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r7, [r5, #172] @ 0xac │ │ │ │ cbz r7, 2260a6 │ │ │ │ ldr.w r8, [pc, #836] @ 2263c8 │ │ │ │ add r8, pc │ │ │ │ ldr r0, [r7, #4] │ │ │ │ - bl 41d358 │ │ │ │ + bl 41d348 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, sl │ │ │ │ blx 16087c │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 226088 │ │ │ │ ldr r1, [pc, #804] @ (2263cc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 225d12 │ │ │ │ ldr r3, [pc, #796] @ (2263d0 ) │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #784] @ (2263d4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ subs r3, #6 │ │ │ │ bics.w r3, r3, #4 │ │ │ │ bne.n 226124 │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ cbz r2, 226124 │ │ │ │ ldr r1, [pc, #764] @ (2263d8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.w 225d08 │ │ │ │ ldr r1, [pc, #744] @ (2263dc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r5, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 226312 │ │ │ │ ldrb.w r3, [r5, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 226332 │ │ │ │ ldrb.w r3, [r5, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 226322 │ │ │ │ ldr r1, [pc, #708] @ (2263e0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 225d08 │ │ │ │ ldr r1, [pc, #700] @ (2263e4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.w 225d08 │ │ │ │ b.n 2260f0 │ │ │ │ ldr r2, [pc, #680] @ (2263e8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 225f48 │ │ │ │ @@ -308671,128 +308671,128 @@ │ │ │ │ b.n 225ef4 │ │ │ │ ldr r2, [pc, #672] @ (2263f8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 225ed4 │ │ │ │ ldr r1, [pc, #672] @ (2263fc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 225e6a │ │ │ │ ldr r1, [pc, #664] @ (226400 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 225e26 │ │ │ │ ldr r1, [pc, #656] @ (226404 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrd r2, r3, [r1, #112] @ 0x70 │ │ │ │ orrs.w r0, r2, r3 │ │ │ │ beq.w 225e5e │ │ │ │ ldr r1, [pc, #636] @ (226408 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrd r2, r3, [r1, #128] @ 0x80 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.w 225e6a │ │ │ │ b.n 22615a │ │ │ │ ldr r1, [pc, #612] @ (22640c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 225fbc │ │ │ │ ldr r1, [pc, #592] @ (226410 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r5, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 225fc6 │ │ │ │ ldr r1, [pc, #572] @ (226414 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #200] @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r5, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 225fd0 │ │ │ │ ldr r1, [pc, #552] @ (226418 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 225fda │ │ │ │ ldr r6, [r5, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #532] @ (22641c ) │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ cbz r6, 226254 │ │ │ │ ldr r2, [pc, #524] @ (226420 ) │ │ │ │ movw r9, #52429 @ 0xcccd │ │ │ │ movt r9, #52428 @ 0xcccc │ │ │ │ ldr.w sl, [pc, #520] @ 226424 │ │ │ │ movw r8, #39320 @ 0x9998 │ │ │ │ movt r8, #6553 @ 0x1999 │ │ │ │ add r2, pc │ │ │ │ add sl, pc │ │ │ │ movs r7, #0 │ │ │ │ adds r7, #1 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [pc, #492] @ (226428 ) │ │ │ │ mla r1, r9, r7, r8 │ │ │ │ movw r3, #39321 @ 0x9999 │ │ │ │ movt r3, #6553 @ 0x1999 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ cmp.w r3, r1, ror #1 │ │ │ │ bls.n 226308 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 22622c │ │ │ │ ldr r1, [pc, #468] @ (22642c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r5, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 225fe4 │ │ │ │ ldr r1, [pc, #452] @ (226430 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #128] @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r5, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 225fee │ │ │ │ ldr r1, [pc, #432] @ (226434 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #160] @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 225ff8 │ │ │ │ ldr.w r6, [r5, #148] @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #408] @ (226438 ) │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ cbz r6, 2262f2 │ │ │ │ ldr r2, [pc, #400] @ (22643c ) │ │ │ │ movw r9, #52429 @ 0xcccd │ │ │ │ movt r9, #52428 @ 0xcccc │ │ │ │ ldr.w sl, [pc, #396] @ 226440 │ │ │ │ movw r8, #39320 @ 0x9998 │ │ │ │ movt r8, #6553 @ 0x1999 │ │ │ │ @@ -308800,29 +308800,29 @@ │ │ │ │ add sl, pc │ │ │ │ movs r7, #0 │ │ │ │ vldr d7, [r6, #8] │ │ │ │ adds r7, #1 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mla r1, r9, r7, r8 │ │ │ │ ldr r2, [pc, #360] @ (226444 ) │ │ │ │ movw r3, #39321 @ 0x9999 │ │ │ │ movt r3, #6553 @ 0x1999 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ cmp.w r3, r1, ror #1 │ │ │ │ bls.n 2262fe │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2262c4 │ │ │ │ ldr r1, [pc, #340] @ (226448 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 225ff8 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2262f2 │ │ │ │ ldr r2, [pc, #328] @ (22644c ) │ │ │ │ add r2, pc │ │ │ │ b.n 2262c4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -308830,170 +308830,170 @@ │ │ │ │ ldr r2, [pc, #320] @ (226450 ) │ │ │ │ add r2, pc │ │ │ │ b.n 22622c │ │ │ │ ldr r1, [pc, #320] @ (226454 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 226104 │ │ │ │ ldr r1, [pc, #308] @ (226458 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 226118 │ │ │ │ ldr r1, [pc, #296] @ (22645c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 22610e │ │ │ │ nop │ │ │ │ - beq.n 2263b8 │ │ │ │ + beq.n 226398 │ │ │ │ movs r3, r4 │ │ │ │ ldr r6, [r0, #76] @ 0x4c │ │ │ │ movs r2, r6 │ │ │ │ - cmp r6, #236 @ 0xec │ │ │ │ + cmp r6, #220 @ 0xdc │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [pc, #424] @ (2264fc ) │ │ │ │ + ldr r2, [pc, #360] @ (2264bc ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [pc, #416] @ (2264f8 ) │ │ │ │ + ldr r2, [pc, #352] @ (2264b8 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [pc, #392] @ (2264e4 ) │ │ │ │ + ldr r2, [pc, #328] @ (2264a4 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [pc, #464] @ (226530 ) │ │ │ │ + ldr r2, [pc, #400] @ (2264f0 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [pc, #544] @ (226584 ) │ │ │ │ + ldr r2, [pc, #480] @ (226544 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [pc, #656] @ (2265f8 ) │ │ │ │ + ldr r2, [pc, #592] @ (2265b8 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [pc, #736] @ (22664c ) │ │ │ │ + ldr r2, [pc, #672] @ (22660c ) │ │ │ │ movs r3, r4 │ │ │ │ - subs r4, #94 @ 0x5e │ │ │ │ + subs r4, #78 @ 0x4e │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [pc, #640] @ (2265f4 ) │ │ │ │ + ldr r2, [pc, #576] @ (2265b4 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [pc, #712] @ (226640 ) │ │ │ │ + ldr r2, [pc, #648] @ (226600 ) │ │ │ │ movs r3, r4 │ │ │ │ - subs r4, #24 │ │ │ │ + subs r4, #8 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [pc, #744] @ (226668 ) │ │ │ │ + ldr r2, [pc, #680] @ (226628 ) │ │ │ │ movs r3, r4 │ │ │ │ - subs r3, #212 @ 0xd4 │ │ │ │ + subs r3, #196 @ 0xc4 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [pc, #648] @ (226610 ) │ │ │ │ + ldr r2, [pc, #584] @ (2265d0 ) │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [r5, #88] @ 0x58 │ │ │ │ + str r2, [r3, #88] @ 0x58 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [pc, #584] @ (2265d8 ) │ │ │ │ + ldr r2, [pc, #520] @ (226598 ) │ │ │ │ movs r3, r4 │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #88] @ 0x58 │ │ │ │ + str r2, [r7, #84] @ 0x54 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [pc, #568] @ (2265d4 ) │ │ │ │ + ldr r2, [pc, #504] @ (226594 ) │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r5, #84] @ 0x54 │ │ │ │ + str r6, [r3, #84] @ 0x54 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [pc, #552] @ (2265cc ) │ │ │ │ + ldr r2, [pc, #488] @ (22658c ) │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [r2, #84] @ 0x54 │ │ │ │ + str r2, [r0, #84] @ 0x54 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [pc, #552] @ (2265d4 ) │ │ │ │ + ldr r2, [pc, #488] @ (226594 ) │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r6, #80] @ 0x50 │ │ │ │ + str r6, [r4, #80] @ 0x50 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [pc, #552] @ (2265dc ) │ │ │ │ + ldr r2, [pc, #488] @ (22659c ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [pc, #616] @ (226620 ) │ │ │ │ + ldr r2, [pc, #552] @ (2265e0 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [pc, #584] @ (226604 ) │ │ │ │ + ldr r2, [pc, #520] @ (2265c4 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r3, [pc, #632] @ (226638 ) │ │ │ │ + ldr r3, [pc, #568] @ (2265f8 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r3, [pc, #664] @ (22665c ) │ │ │ │ + ldr r3, [pc, #600] @ (22661c ) │ │ │ │ movs r3, r4 │ │ │ │ - bx sl │ │ │ │ + bx r8 │ │ │ │ movs r3, r4 │ │ │ │ - bx r9 │ │ │ │ + bx r7 │ │ │ │ movs r3, r4 │ │ │ │ - svc 222 @ 0xde │ │ │ │ + svc 206 @ 0xce │ │ │ │ movs r2, r4 │ │ │ │ subs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, r5 │ │ │ │ + mov lr, r3 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r2, r7, #6 │ │ │ │ + asrs r2, r5, #6 │ │ │ │ movs r3, r4 │ │ │ │ - mov r8, r2 │ │ │ │ + mov r8, r0 │ │ │ │ movs r3, r4 │ │ │ │ - subs r1, #40 @ 0x28 │ │ │ │ + subs r1, #24 │ │ │ │ movs r1, r5 │ │ │ │ - subs r1, #28 │ │ │ │ + subs r1, #12 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r6, r7, #2 │ │ │ │ + lsrs r6, r5, #2 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r7, #2 │ │ │ │ + lsrs r0, r5, #2 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r6, #2 │ │ │ │ + lsrs r2, r4, #2 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r4, r5, #2 │ │ │ │ + lsrs r4, r3, #2 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r6, r4, #2 │ │ │ │ + lsrs r6, r2, #2 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0x47e6 │ │ │ │ + @ instruction: 0x47d6 │ │ │ │ movs r3, r4 │ │ │ │ - bx pc │ │ │ │ + bx sp │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0x47a2 │ │ │ │ + @ instruction: 0x4792 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0x479e │ │ │ │ + @ instruction: 0x478e │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [pc, #864] @ (226770 ) │ │ │ │ + ldr r0, [pc, #800] @ (226730 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [pc, #880] @ (226784 ) │ │ │ │ + ldr r0, [pc, #816] @ (226744 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [pc, #928] @ (2267b8 ) │ │ │ │ + ldr r0, [pc, #864] @ (226778 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [pc, #984] @ (2267f4 ) │ │ │ │ + ldr r0, [pc, #920] @ (2267b4 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r1, [pc, #0] @ (226420 ) │ │ │ │ + ldr r0, [pc, #960] @ (2267e0 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r3, #50] @ 0x32 │ │ │ │ + ldrh r2, [r1, #50] @ 0x32 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r1, [pc, #16] @ (226438 ) │ │ │ │ + ldr r0, [pc, #976] @ (2267f8 ) │ │ │ │ movs r3, r4 │ │ │ │ - cmp r4, r0 │ │ │ │ + add ip, lr │ │ │ │ movs r3, r4 │ │ │ │ - udf #48 @ 0x30 │ │ │ │ + udf #32 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [pc, #784] @ (226744 ) │ │ │ │ + ldr r0, [pc, #720] @ (226704 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [pc, #816] @ (226768 ) │ │ │ │ + ldr r0, [pc, #752] @ (226728 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [pc, #880] @ (2267ac ) │ │ │ │ + ldr r0, [pc, #816] @ (22676c ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r0, #46] @ 0x2e │ │ │ │ + ldrh r2, [r6, #44] @ 0x2c │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [pc, #896] @ (2267c4 ) │ │ │ │ + ldr r0, [pc, #832] @ (226784 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r6, ip │ │ │ │ + add r6, sl │ │ │ │ movs r3, r4 │ │ │ │ - ble.n 226370 │ │ │ │ + ble.n 226350 │ │ │ │ movs r2, r4 │ │ │ │ - add r4, pc, #80 @ (adr r4, 2264a0 ) │ │ │ │ + add r4, pc, #16 @ (adr r4, 226460 ) │ │ │ │ movs r1, r4 │ │ │ │ - add r4, pc, #40 @ (adr r4, 22647c ) │ │ │ │ + add r3, pc, #1000 @ (adr r3, 22683c ) │ │ │ │ movs r1, r4 │ │ │ │ - add sl, r0 │ │ │ │ + add r2, lr │ │ │ │ movs r3, r4 │ │ │ │ - add sl, r2 │ │ │ │ + add sl, r0 │ │ │ │ movs r3, r4 │ │ │ │ - add r2, lr │ │ │ │ + add r2, ip │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00226460 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -309012,41 +309012,41 @@ │ │ │ │ ldr.w r8, [r6, r3] │ │ │ │ add r7, pc │ │ │ │ ldr r6, [pc, #68] @ (2264d8 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 226496 │ │ │ │ mov r0, sl │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 3c2f64 │ │ │ │ + b.w 3c2f54 │ │ │ │ nop │ │ │ │ str r2, [r4, #80] @ 0x50 │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #21 │ │ │ │ + lsls r2, r4, #21 │ │ │ │ movs r2, r4 │ │ │ │ - ldrsh r4, [r5, r7] │ │ │ │ + ldrsh r4, [r3, r7] │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r4, [r3, #36] @ 0x24 │ │ │ │ + ldrh r4, [r1, #36] @ 0x24 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 002264dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -309061,350 +309061,350 @@ │ │ │ │ beq.w 226860 │ │ │ │ ldr.w r3, [pc, #1240] @ 2269e0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r4, [pc, #1240] @ 2269e4 │ │ │ │ add r4, pc │ │ │ │ ldr.w r7, [sl, r3] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r1, r4 │ │ │ │ ldrd r8, r9, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r1, r4 │ │ │ │ ldrd r8, r9, [r6, #24] │ │ │ │ mov r2, r0 │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr.w r1, [pc, #1176] @ 2269e8 │ │ │ │ ldrd r8, r9, [r6, #40] @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r1, r4 │ │ │ │ ldrd r8, r9, [r6, #56] @ 0x38 │ │ │ │ mov r2, r0 │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 226926 │ │ │ │ ldr.w r4, [pc, #1120] @ 2269ec │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldrb.w r3, [r6, #65] @ 0x41 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #66] @ 0x42 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 226912 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldrb.w r3, [r6, #67] @ 0x43 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2268fe │ │ │ │ movs r1, #6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldrb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #70] @ 0x46 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2268ea │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldrb.w r3, [r6, #71] @ 0x47 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22686c │ │ │ │ ldr r3, [pc, #1004] @ (2269f0 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r8, [pc, #1004] @ 2269f4 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22693a │ │ │ │ ldr.w r9, [pc, #984] @ 2269f8 │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r7 │ │ │ │ add r9, pc │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldrb.w r3, [r6, #169] @ 0xa9 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22694e │ │ │ │ ldr r4, [pc, #952] @ (2269fc ) │ │ │ │ movs r1, #8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [r6, #72] @ 0x48 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 226962 │ │ │ │ movs r1, #9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 226976 │ │ │ │ movs r1, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ vldr d7, [r6, #88] @ 0x58 │ │ │ │ ldr r3, [pc, #880] @ (226a00 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ vstr d7, [sp] │ │ │ │ mov r1, r3 │ │ │ │ mov fp, r3 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22698a │ │ │ │ movs r1, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ vldr d7, [r6, #104] @ 0x68 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22699e │ │ │ │ movs r1, #13 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ vldr d7, [r6, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #808] @ (226a04 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2269b2 │ │ │ │ movs r1, #14 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #776] @ (226a08 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r6, #132] @ 0x84 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ movs r1, #15 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldrb.w r3, [r6, #137] @ 0x89 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ movs r1, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #736] @ (226a0c ) │ │ │ │ ldr.w r1, [r6, #172] @ 0xac │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2269c6 │ │ │ │ movs r1, #27 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #688] @ (226a10 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r1, [r6, #228] @ 0xe4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ movs r1, #16 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #652] @ (226a14 ) │ │ │ │ ldrd r8, r9, [r6, #144] @ 0x90 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ movs r1, #17 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #628] @ (226a18 ) │ │ │ │ ldrd r8, r9, [r6, #160] @ 0xa0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ movs r1, #10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [r6, #80] @ 0x50 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 226872 │ │ │ │ movs r1, #24 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #576] @ (226a1c ) │ │ │ │ ldrd r8, r9, [r6, #192] @ 0xc0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ movs r1, #25 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #552] @ (226a20 ) │ │ │ │ ldrd r8, r9, [r6, #208] @ 0xd0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #216] @ 0xd8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2268d6 │ │ │ │ movs r1, #26 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #520] @ (226a24 ) │ │ │ │ ldr.w r1, [r6, #220] @ 0xdc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #504] @ (226a28 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldrb.w r3, [r6, #232] @ 0xe8 │ │ │ │ cbz r3, 226860 │ │ │ │ movs r1, #28 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldrb.w r3, [r6, #233] @ 0xe9 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2268d0 │ │ │ │ ldr r3, [pc, #472] @ (226a2c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #472] @ (226a30 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3c3108 │ │ │ │ + b.w 3c30f8 │ │ │ │ ldr r3, [pc, #452] @ (226a34 ) │ │ │ │ add r3, pc │ │ │ │ b.n 226606 │ │ │ │ movs r1, #23 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #444] @ (226a38 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r9, [r6, #184] @ 0xb8 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2267d0 │ │ │ │ ldr.w fp, [pc, #424] @ 226a3c │ │ │ │ ldr.w r8, [pc, #424] @ 226a40 │ │ │ │ add fp, pc │ │ │ │ add r8, pc │ │ │ │ ldr.w r4, [r9, #4] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ cbz r4, 2268c4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2268b0 │ │ │ │ ldr.w r9, [r9] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 22689c │ │ │ │ b.n 2267d0 │ │ │ │ @@ -309516,141 +309516,141 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ movs r2, r6 │ │ │ │ cmp r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, sl │ │ │ │ + mov lr, r8 │ │ │ │ movs r3, r4 │ │ │ │ - mov ip, r3 │ │ │ │ + mov ip, r1 │ │ │ │ movs r3, r4 │ │ │ │ - mov r8, r7 │ │ │ │ + mov r8, r5 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r0, r7, #15 │ │ │ │ + lsls r0, r5, #15 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r4, #24] │ │ │ │ + ldrh r4, [r2, #24] │ │ │ │ movs r1, r5 │ │ │ │ - mov r2, r4 │ │ │ │ + mov r2, r2 │ │ │ │ movs r3, r4 │ │ │ │ - mov r8, r5 │ │ │ │ + mov r8, r3 │ │ │ │ movs r3, r4 │ │ │ │ - mov lr, r3 │ │ │ │ + mov lr, r1 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r4, r0 │ │ │ │ + add ip, lr │ │ │ │ movs r3, r4 │ │ │ │ - mov r8, r5 │ │ │ │ + mov r8, r3 │ │ │ │ movs r3, r4 │ │ │ │ cmp r2, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, r9 │ │ │ │ + mov r4, r7 │ │ │ │ movs r3, r4 │ │ │ │ - add r4, r9 │ │ │ │ + add r4, r7 │ │ │ │ movs r3, r4 │ │ │ │ - add r4, r0 │ │ │ │ + mvns r4, r6 │ │ │ │ movs r3, r4 │ │ │ │ - mov r0, r2 │ │ │ │ + mov r0, r0 │ │ │ │ movs r3, r4 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #6] │ │ │ │ + ldrh r6, [r5, #6] │ │ │ │ movs r1, r5 │ │ │ │ - lsls r0, r5, #6 │ │ │ │ + lsls r0, r3, #6 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r2, #6] │ │ │ │ + ldrh r6, [r0, #6] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r1, r0] │ │ │ │ + ldrh r6, [r7, r7] │ │ │ │ movs r1, r4 │ │ │ │ - subs r0, r5, #1 │ │ │ │ + subs r0, r3, #1 │ │ │ │ movs r1, r4 │ │ │ │ - cmp r0, sl │ │ │ │ + cmp r0, r8 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r6, fp │ │ │ │ + cmp r6, r9 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r5, r6] │ │ │ │ + ldrh r2, [r3, r6] │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r4, r1, #7 │ │ │ │ + lsrs r4, r7, #6 │ │ │ │ movs r6, r5 │ │ │ │ - orrs r6, r3 │ │ │ │ + orrs r6, r1 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r0, r7 │ │ │ │ + cmp r0, r5 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r0, r7, #6 │ │ │ │ + lsrs r0, r5, #6 │ │ │ │ movs r6, r5 │ │ │ │ - orrs r2, r1 │ │ │ │ + cmn r2, r7 │ │ │ │ movs r3, r4 │ │ │ │ - bics r0, r4 │ │ │ │ + bics r0, r2 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r4, r4, #6 │ │ │ │ + lsrs r4, r2, #6 │ │ │ │ movs r6, r5 │ │ │ │ - cmn r6, r6 │ │ │ │ + cmn r6, r4 │ │ │ │ movs r3, r4 │ │ │ │ - muls r0, r5 │ │ │ │ + muls r0, r3 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r0, r2, #6 │ │ │ │ + lsrs r0, r0, #6 │ │ │ │ movs r6, r5 │ │ │ │ - cmn r2, r4 │ │ │ │ + cmn r2, r2 │ │ │ │ movs r3, r4 │ │ │ │ - orrs r0, r6 │ │ │ │ + orrs r0, r4 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r4, r7, #5 │ │ │ │ + lsrs r4, r5, #5 │ │ │ │ movs r6, r5 │ │ │ │ - cmn r6, r1 │ │ │ │ + cmp r6, r7 │ │ │ │ movs r3, r4 │ │ │ │ - cmn r4, r5 │ │ │ │ + cmn r4, r3 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r0, r5, #5 │ │ │ │ + lsrs r0, r3, #5 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r2, r7 │ │ │ │ + cmp r2, r5 │ │ │ │ movs r3, r4 │ │ │ │ - muls r4, r6 │ │ │ │ + muls r4, r4 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r4, r2, #5 │ │ │ │ + lsrs r4, r0, #5 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, r4 │ │ │ │ + cmp r6, r2 │ │ │ │ movs r3, r4 │ │ │ │ - bics r0, r0 │ │ │ │ + muls r0, r6 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r0, r0, #5 │ │ │ │ + lsrs r0, r6, #4 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r2, r2 │ │ │ │ + cmp r2, r0 │ │ │ │ movs r3, r4 │ │ │ │ - bics r4, r1 │ │ │ │ + muls r4, r7 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r4, r5, #4 │ │ │ │ + lsrs r4, r3, #4 │ │ │ │ movs r6, r5 │ │ │ │ - negs r6, r7 │ │ │ │ + negs r6, r5 │ │ │ │ movs r3, r4 │ │ │ │ - bics r0, r2 │ │ │ │ + bics r0, r0 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r0, r3, #4 │ │ │ │ + lsrs r0, r1, #4 │ │ │ │ movs r6, r5 │ │ │ │ - negs r2, r5 │ │ │ │ + negs r2, r3 │ │ │ │ movs r3, r4 │ │ │ │ - bics r0, r6 │ │ │ │ + bics r0, r4 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r4, r0, #4 │ │ │ │ + lsrs r4, r6, #3 │ │ │ │ movs r6, r5 │ │ │ │ - negs r6, r2 │ │ │ │ + negs r6, r0 │ │ │ │ movs r3, r4 │ │ │ │ - mvns r4, r0 │ │ │ │ + bics r4, r6 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r0, r6, #3 │ │ │ │ + lsrs r0, r4, #3 │ │ │ │ movs r6, r5 │ │ │ │ - negs r2, r0 │ │ │ │ + tst r2, r6 │ │ │ │ movs r3, r4 │ │ │ │ - mvns r4, r1 │ │ │ │ + bics r4, r7 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r4, r3, #3 │ │ │ │ + lsrs r4, r1, #3 │ │ │ │ movs r6, r5 │ │ │ │ - tst r6, r5 │ │ │ │ + tst r6, r3 │ │ │ │ movs r3, r4 │ │ │ │ - mvns r4, r4 │ │ │ │ + mvns r4, r2 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00226ae4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -309665,15 +309665,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ bl 215ad4 │ │ │ │ ldr r1, [pc, #108] @ (226b7c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 1f7cb8 │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #8 │ │ │ │ @@ -309708,15 +309708,15 @@ │ │ │ │ b.n 226b36 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r6, [r3, r2] │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #648] @ 0x288 │ │ │ │ + ldr r5, [sp, #584] @ 0x248 │ │ │ │ movs r4, r4 │ │ │ │ ldrsh r6, [r2, r1] │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 00226b84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -309732,15 +309732,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ mov r2, r3 │ │ │ │ bl 23ab7c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -309764,15 +309764,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r7, r7] │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #48] @ 0x30 │ │ │ │ + ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ movs r4, r4 │ │ │ │ ldrb r4, [r0, r7] │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 00226c0c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -309788,15 +309788,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, sp │ │ │ │ bl 23b4f4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 244d58 │ │ │ │ @@ -309819,15 +309819,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r6, r5] │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #528] @ 0x210 │ │ │ │ + ldr r4, [sp, #464] @ 0x1d0 │ │ │ │ movs r4, r4 │ │ │ │ ldrb r2, [r0, r5] │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 00226c90 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 22c378 │ │ │ │ @@ -309850,23 +309850,23 @@ │ │ │ │ ldr r4, [pc, #112] @ (226d2c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r2, [pc, #96] @ (226d30 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r0, r2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 3f6168 │ │ │ │ + bl 3f6158 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 226cec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ bl 22c3e8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl 244d58 │ │ │ │ @@ -309888,15 +309888,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r5, r3] │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #106 @ 0x6a │ │ │ │ + adds r6, #90 @ 0x5a │ │ │ │ movs r5, r4 │ │ │ │ ldrb r2, [r3, r3] │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, r2] │ │ │ │ movs r2, r6 │ │ │ │ @@ -309917,15 +309917,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ bl 228b34 │ │ │ │ cbz r0, 226d9c │ │ │ │ movs r0, #8 │ │ │ │ blx 162c0c │ │ │ │ @@ -309937,21 +309937,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 22baa8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 3c3234 │ │ │ │ + bl 3c3224 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 244d58 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cbz r0, 226dac │ │ │ │ - bl 3c31f8 │ │ │ │ + bl 3c31e8 │ │ │ │ ldr r2, [pc, #52] @ (226de4 ) │ │ │ │ ldr r3, [pc, #44] @ (226ddc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -309966,15 +309966,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r1, r1] │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #230 @ 0xe6 │ │ │ │ + movs r0, #214 @ 0xd6 │ │ │ │ movs r2, r4 │ │ │ │ ldrh r0, [r5, r7] │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 00226de8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -309990,15 +309990,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, sp │ │ │ │ bl 22bbe8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #56] @ (226e64 ) │ │ │ │ ldr r3, [pc, #44] @ (226e5c ) │ │ │ │ @@ -310019,15 +310019,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r3, r6] │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #52 @ 0x34 │ │ │ │ + movs r0, #36 @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ ldrh r2, [r5, r5] │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 00226e68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -310090,31 +310090,31 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #164] @ (226f9c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #148] @ (226fa0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc914 │ │ │ │ + bl 3fc904 │ │ │ │ ldr r3, [pc, #140] @ (226fa4 ) │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 3f6168 │ │ │ │ + bl 3f6158 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 226f58 │ │ │ │ movs r0, #8 │ │ │ │ blx 16056c │ │ │ │ str r4, [r0, #0] │ │ │ │ strb r7, [r0, #4] │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -310123,15 +310123,15 @@ │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r5, [r0, #0] │ │ │ │ add r1, sp, #8 │ │ │ │ bl 23192c │ │ │ │ mov r0, r4 │ │ │ │ - bl 3c2f64 │ │ │ │ + bl 3c2f54 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #68] @ (226fa8 ) │ │ │ │ ldr r3, [pc, #48] @ (226f94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -310150,19 +310150,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r5, r2] │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #4] │ │ │ │ + str r0, [r1, #4] │ │ │ │ movs r7, r4 │ │ │ │ ldrh r6, [r3, r2] │ │ │ │ movs r2, r6 │ │ │ │ - adds r4, #20 │ │ │ │ + adds r4, #4 │ │ │ │ movs r5, r4 │ │ │ │ asrs r4, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, r0] │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 00226fac : │ │ │ │ @@ -310181,22 +310181,22 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #836] @ 227314 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #820] @ (227318 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 3fa50c │ │ │ │ + bl 3fa4fc │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #240 @ 0xf0 │ │ │ │ blx 16056c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #796] @ (22731c ) │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #764] @ 227300 │ │ │ │ @@ -310204,15 +310204,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ vstr d7, [sp, #24] │ │ │ │ vstr d7, [sp, #32] │ │ │ │ ldr.w r0, [r8, r0] │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 3f6168 │ │ │ │ + bl 3f6158 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 22708a │ │ │ │ cmp r0, #28 │ │ │ │ bhi.w 227402 │ │ │ │ tbh [pc, r0, lsl #1] │ │ │ │ lsls r0, r0, #5 │ │ │ │ lsls r6, r6, #4 │ │ │ │ @@ -310245,24 +310245,24 @@ │ │ │ │ movs r5, r3 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #232] @ 0xe8 │ │ │ │ add.w r2, r4, #233 @ 0xe9 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f7758 │ │ │ │ + bl 3f7748 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cbnz r3, 22708a │ │ │ │ add r1, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ bl 232890 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3c30cc │ │ │ │ + bl 3c30bc │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #640] @ (227320 ) │ │ │ │ ldr r3, [pc, #616] @ (22730c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -310281,107 +310281,107 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #224] @ 0xe0 │ │ │ │ add.w r2, r4, #228 @ 0xe4 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3c4434 │ │ │ │ + bl 3c4424 │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ add.w r2, r4, #220 @ 0xdc │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3c43b0 │ │ │ │ + bl 3c43a0 │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #200] @ 0xc8 │ │ │ │ add.w r2, r4, #208 @ 0xd0 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f76b8 │ │ │ │ + bl 3f76a8 │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #188] @ 0xbc │ │ │ │ add.w r2, r4, #192 @ 0xc0 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f76b8 │ │ │ │ + bl 3f76a8 │ │ │ │ b.n 22707e │ │ │ │ ldr r3, [pc, #512] @ (227324 ) │ │ │ │ add r0, sp, #20 │ │ │ │ ldr r2, [pc, #512] @ (227328 ) │ │ │ │ ldr r1, [pc, #512] @ (22732c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #700 @ 0x2bc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #178] @ 0xb2 │ │ │ │ add.w r2, r4, #179 @ 0xb3 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f7010 │ │ │ │ + bl 3f7000 │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #180] @ 0xb4 │ │ │ │ add.w r2, r4, #181 @ 0xb5 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f7010 │ │ │ │ + bl 3f7000 │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #176] @ 0xb0 │ │ │ │ add.w r2, r4, #177 @ 0xb1 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f7010 │ │ │ │ + bl 3f7000 │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #170] @ 0xaa │ │ │ │ add.w r2, r4, #172 @ 0xac │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3c432c │ │ │ │ + bl 3c431c │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #168] @ 0xa8 │ │ │ │ add.w r2, r4, #169 @ 0xa9 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f7010 │ │ │ │ + bl 3f7000 │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #152] @ 0x98 │ │ │ │ add.w r2, r4, #160 @ 0xa0 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f76b8 │ │ │ │ + bl 3f76a8 │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #138] @ 0x8a │ │ │ │ add r2, sp, #32 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f76b8 │ │ │ │ + bl 3f76a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22707e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2273f4 │ │ │ │ ldr r3, [pc, #332] @ (227330 ) │ │ │ │ add r0, sp, #20 │ │ │ │ @@ -310390,94 +310390,94 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #324] @ (227338 ) │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #136] @ 0x88 │ │ │ │ add.w r2, r4, #137 @ 0x89 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f7010 │ │ │ │ + bl 3f7000 │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #70] @ 0x46 │ │ │ │ add.w r2, r4, #71 @ 0x47 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f7758 │ │ │ │ + bl 3f7748 │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #68] @ 0x44 │ │ │ │ add.w r2, r4, #69 @ 0x45 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f7010 │ │ │ │ + bl 3f7000 │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #66] @ 0x42 │ │ │ │ add.w r2, r4, #67 @ 0x43 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f7010 │ │ │ │ + bl 3f7000 │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #64] @ 0x40 │ │ │ │ add.w r2, r4, #65 @ 0x41 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f7010 │ │ │ │ + bl 3f7000 │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #48] @ 0x30 │ │ │ │ add.w r2, r4, #56 @ 0x38 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f76b8 │ │ │ │ + bl 3f76a8 │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f76b8 │ │ │ │ + bl 3f76a8 │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb r3, [r4, #16] │ │ │ │ add.w r2, r4, #24 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f76b8 │ │ │ │ + bl 3f76a8 │ │ │ │ b.n 22707e │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ strb.w r3, [r2], #8 │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 3f76b8 │ │ │ │ + bl 3f76a8 │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sl │ │ │ │ strb.w r3, [r4, #84] @ 0x54 │ │ │ │ - bl 402330 │ │ │ │ + bl 402320 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2272e0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2273e0 │ │ │ │ ldr r3, [pc, #88] @ (22733c ) │ │ │ │ mov.w r2, #620 @ 0x26c │ │ │ │ @@ -310486,58 +310486,58 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #84] @ (227344 ) │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22707e │ │ │ │ ... │ │ │ │ ldr r4, [r2, r7] │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #4 │ │ │ │ + lsrs r4, r4, #4 │ │ │ │ movs r2, r4 │ │ │ │ ldr r4, [r0, r7] │ │ │ │ movs r2, r6 │ │ │ │ - blxns sp │ │ │ │ + blxns fp │ │ │ │ movs r7, r4 │ │ │ │ cmp r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r6, r3] │ │ │ │ movs r2, r6 │ │ │ │ - lsls r2, r0, #6 │ │ │ │ + lsls r2, r6, #5 │ │ │ │ movs r6, r5 │ │ │ │ - subs r5, #20 │ │ │ │ + subs r5, #4 │ │ │ │ movs r3, r4 │ │ │ │ - subs r2, #206 @ 0xce │ │ │ │ + subs r2, #190 @ 0xbe │ │ │ │ movs r3, r4 │ │ │ │ - subs r4, #68 @ 0x44 │ │ │ │ + subs r4, #52 @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - subs r2, #14 │ │ │ │ + subs r1, #254 @ 0xfe │ │ │ │ movs r3, r4 │ │ │ │ - lsls r4, r6, #2 │ │ │ │ + lsls r4, r4, #2 │ │ │ │ movs r6, r5 │ │ │ │ - subs r3, #70 @ 0x46 │ │ │ │ + subs r3, #54 @ 0x36 │ │ │ │ movs r3, r4 │ │ │ │ - subs r1, #16 │ │ │ │ + subs r1, #0 │ │ │ │ movs r3, r4 │ │ │ │ - vaddl.u q0, d6, d29 │ │ │ │ + vaddl.u32 q0, d6, d29 │ │ │ │ movs r0, #8 │ │ │ │ blx 16056c │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #80] @ 0x50 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #3 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r2], #4 │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 3f77ec │ │ │ │ + bl 3f77dc │ │ │ │ b.n 22707e │ │ │ │ movs r0, #8 │ │ │ │ blx 16056c │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #76] @ 0x4c │ │ │ │ b.n 227352 │ │ │ │ movs r0, #8 │ │ │ │ @@ -310547,22 +310547,22 @@ │ │ │ │ b.n 227352 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #112] @ 0x70 │ │ │ │ add.w r2, r4, #120 @ 0x78 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f76b8 │ │ │ │ + bl 3f76a8 │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sl │ │ │ │ strb.w r3, [r4, #96] @ 0x60 │ │ │ │ - bl 402330 │ │ │ │ + bl 402320 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2273aa │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cbz r3, 2273ea │ │ │ │ ldr r3, [pc, #108] @ (227418 ) │ │ │ │ add r0, sp, #20 │ │ │ │ ldr r1, [pc, #108] @ (22741c ) │ │ │ │ @@ -310570,23 +310570,23 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #100] @ (227420 ) │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22707e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #128] @ 0x80 │ │ │ │ add.w r2, r4, #132 @ 0x84 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f71d4 │ │ │ │ + bl 3f71c4 │ │ │ │ b.n 22707e │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ strd r2, r3, [r4, #88] @ 0x58 │ │ │ │ b.n 22707e │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ strd r2, r3, [r4, #104] @ 0x68 │ │ │ │ b.n 22707e │ │ │ │ @@ -310599,21 +310599,21 @@ │ │ │ │ ldr r1, [pc, #32] @ (227428 ) │ │ │ │ mov.w r2, #720 @ 0x2d0 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ blx 160584 │ │ │ │ - subs r2, #124 @ 0x7c │ │ │ │ + subs r2, #108 @ 0x6c │ │ │ │ movs r3, r4 │ │ │ │ - subs r0, #70 @ 0x46 │ │ │ │ + subs r0, #54 @ 0x36 │ │ │ │ movs r3, r4 │ │ │ │ - cdp2 0, 14, cr0, cr12, cr13, {1} │ │ │ │ - cdp2 0, 10, cr0, cr0, cr13, {1} │ │ │ │ - adds r7, #240 @ 0xf0 │ │ │ │ + cdp2 0, 13, cr0, cr12, cr13, {1} │ │ │ │ + cdp2 0, 9, cr0, cr0, cr13, {1} │ │ │ │ + adds r7, #224 @ 0xe0 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0022742c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -310720,27 +310720,27 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, sp, #20 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #300] @ (227668 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #292] @ (22766c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r2, r6 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ bl 228b34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2275d0 │ │ │ │ movs r0, #8 │ │ │ │ @@ -310761,17 +310761,17 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 244d58 │ │ │ │ cbnz r0, 227598 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2275e4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cbz r0, 2275a0 │ │ │ │ - bl 3c31f8 │ │ │ │ + bl 3c31e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3c3234 │ │ │ │ + bl 3c3224 │ │ │ │ ldr r2, [pc, #200] @ (227670 ) │ │ │ │ ldr r3, [pc, #180] @ (227660 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -310787,18 +310787,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 244d58 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2275a6 │ │ │ │ - bl 3c31f8 │ │ │ │ + bl 3c31e8 │ │ │ │ b.n 2275a6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 385dd0 │ │ │ │ + bl 385dc0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 227644 │ │ │ │ movs r0, #8 │ │ │ │ blx 16056c │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ str r7, [r4, #4] │ │ │ │ @@ -310809,54 +310809,54 @@ │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 41b5a8 │ │ │ │ + bl 41b598 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [r4, #0] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 41b924 │ │ │ │ + bl 41b914 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22759c │ │ │ │ b.n 2275a0 │ │ │ │ ldr r1, [pc, #48] @ (227678 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22759c │ │ │ │ b.n 2275a0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r7, r1] │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #112] @ 0x70 │ │ │ │ + str r4, [r2, #112] @ 0x70 │ │ │ │ movs r0, r5 │ │ │ │ - ldrsh r0, [r3, r5] │ │ │ │ + ldrsh r0, [r1, r5] │ │ │ │ movs r7, r4 │ │ │ │ - adds r4, r6, r3 │ │ │ │ + adds r4, r4, r3 │ │ │ │ movs r2, r4 │ │ │ │ strh r6, [r5, r7] │ │ │ │ movs r2, r6 │ │ │ │ b.n 2270d2 │ │ │ │ - vqshrun.s64 d19, q12, #1 │ │ │ │ + vtbl.8 d19, {d15}, d24 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0022767c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -310865,15 +310865,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, pc │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2276bc │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 2276ec │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -310882,47 +310882,47 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #76] @ (22770c ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42298c │ │ │ │ + bl 42297c │ │ │ │ cmp r4, #22 │ │ │ │ bne.n 2276c2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r2, [pc, #32] @ (227710 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 42298c │ │ │ │ + bl 42297c │ │ │ │ ldr r2, [pc, #24] @ (227714 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 42298c │ │ │ │ + b.w 42297c │ │ │ │ strh r4, [r7, r3] │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #552] @ (22793c ) │ │ │ │ + ldr r5, [pc, #488] @ (2278fc ) │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xf2fe0021 │ │ │ │ + @ instruction: 0xf2ee0021 │ │ │ │ │ │ │ │ 00227718 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #92] @ (227784 ) │ │ │ │ @@ -310930,35 +310930,35 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, pc │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 227754 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #48] @ (227788 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42298c │ │ │ │ + bl 42297c │ │ │ │ cmp r4, #29 │ │ │ │ bne.n 22775a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -311000,17 +311000,17 @@ │ │ │ │ movls r0, #0 │ │ │ │ sbc.w r0, r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (2277dc ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ nop │ │ │ │ - ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r3, r5, r6, r7} │ │ │ │ movs r0, r4 │ │ │ │ ldr r3, [pc, #16] @ (2277f4 ) │ │ │ │ ldr r2, [pc, #20] @ (2277f8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2277fc ) │ │ │ │ @@ -311018,15 +311018,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ str r4, [r6, r6] │ │ │ │ movs r2, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ movs r0, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #448] @ (2279d4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -311034,19 +311034,19 @@ │ │ │ │ movs r0, #136 @ 0x88 │ │ │ │ add r7, pc │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r6, [r3, #8] │ │ │ │ blx 16056c │ │ │ │ str r0, [r4, #8] │ │ │ │ - bl 2c88c0 │ │ │ │ + bl 2c88b0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ negs r6, r6 │ │ │ │ strd r0, r1, [r3] │ │ │ │ - bl 2b77ec │ │ │ │ + bl 2b77dc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ strd r0, r1, [r3, #16] │ │ │ │ ldr r3, [pc, #412] @ (2279dc ) │ │ │ │ ldr r5, [r7, r3] │ │ │ │ add.w r3, r5, #112 @ 0x70 │ │ │ │ ldrexd r2, r3, [r3] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ @@ -311081,15 +311081,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ strd r6, r0, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldrexd r0, r1, [r2] │ │ │ │ strd r0, r1, [r3, #88] @ 0x58 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ ldrd r0, r1, [r8, #344] @ 0x158 │ │ │ │ - bl 433c10 │ │ │ │ + bl 433c00 │ │ │ │ strd r0, r1, [r6, #96] @ 0x60 │ │ │ │ add.w r2, r5, #72 @ 0x48 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldrexd r0, r1, [r2] │ │ │ │ strd r0, r1, [r3, #104] @ 0x68 │ │ │ │ add.w r2, r5, #32 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -311102,15 +311102,15 @@ │ │ │ │ bl 2312a0 │ │ │ │ cbnz r0, 227948 │ │ │ │ bl 22314c │ │ │ │ cbnz r0, 227936 │ │ │ │ ldr.w r3, [r8, #616] @ 0x268 │ │ │ │ cmp r3, #9 │ │ │ │ beq.n 22791a │ │ │ │ - bl 2b6c80 │ │ │ │ + bl 2b6c70 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ adds r5, #8 │ │ │ │ strd r0, r1, [r3, #8] │ │ │ │ ldrexd r0, r1, [r5] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ strd r0, r1, [r3, #48] @ 0x30 │ │ │ │ bl 231084 │ │ │ │ @@ -311181,15 +311181,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2279ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ movs r1, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -311198,33 +311198,33 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (227a40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #48] @ (227a44 ) │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #48] @ (227a48 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [pc, #48] @ (227a4c ) │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2bed44 │ │ │ │ + b.w 2bed34 │ │ │ │ nop │ │ │ │ - ldr.w r0, [ip, #45] @ 0x2d │ │ │ │ - stmia r4!, {r1, r5, r7} │ │ │ │ + str.w r0, [ip, #45] @ 0x2d │ │ │ │ + stmia r4!, {r1, r4, r7} │ │ │ │ movs r0, r4 │ │ │ │ - ldrd r0, r0, [lr, #-136] @ 0x88 │ │ │ │ + strd r0, r0, [lr, #-136] @ 0x88 │ │ │ │ ldr r7, [pc, #512] @ (227c48 ) │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ @@ -311233,21 +311233,21 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #44] @ (227a8c ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cbz r5, 227a88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 418254 │ │ │ │ + bl 418244 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r3, r0, [r4, #4] │ │ │ │ str r2, [r4, #0] │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 160878 │ │ │ │ bl 1633c0 │ │ │ │ strh r0, [r0, r4] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -311265,48 +311265,48 @@ │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 227b16 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ cbnz r1, 227ad0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ cbz r1, 227b04 │ │ │ │ ldr r3, [pc, #112] @ (227b44 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #112] @ (227b48 ) │ │ │ │ ldr r1, [pc, #116] @ (227b4c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #2409 @ 0x969 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 2b8d08 │ │ │ │ + b.w 2b8cf8 │ │ │ │ ldr r3, [pc, #56] @ (227b50 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 227abc │ │ │ │ ldr r3, [pc, #48] @ (227b54 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -311314,31 +311314,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 227abc │ │ │ │ ldr r0, [pc, #44] @ (227b58 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 227abc │ │ │ │ nop │ │ │ │ ldr r6, [pc, #920] @ (227ed8 ) │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb.w r0, [ip, sp, lsl #2] │ │ │ │ - adds r4, #122 @ 0x7a │ │ │ │ + @ instruction: 0xf7fc002d │ │ │ │ + adds r4, #106 @ 0x6a │ │ │ │ movs r3, r4 │ │ │ │ - adds r3, #232 @ 0xe8 │ │ │ │ + adds r3, #216 @ 0xd8 │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + adds r3, #218 @ 0xda │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -311354,15 +311354,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #236] @ (227c74 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -311380,15 +311380,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #188] @ (227c80 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 227b94 │ │ │ │ bl 2311a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 227bae │ │ │ │ bl 231138 │ │ │ │ cbnz r0, 227c0c │ │ │ │ bl 231bec │ │ │ │ @@ -311421,61 +311421,61 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (227c90 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 227b94 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 227be8 │ │ │ │ ldr r3, [pc, #88] @ (227c94 ) │ │ │ │ mov.w r2, #258 @ 0x102 │ │ │ │ ldr r4, [pc, #84] @ (227c98 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (227c9c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 227b94 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #2 │ │ │ │ bls.n 227bda │ │ │ │ b.n 227bb8 │ │ │ │ bl 2310cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 227bda │ │ │ │ b.n 227bb8 │ │ │ │ bl 1633c0 │ │ │ │ - @ instruction: 0xf75e002d │ │ │ │ - adds r4, #16 │ │ │ │ + @ instruction: 0xf74e002d │ │ │ │ + adds r4, #0 │ │ │ │ movs r3, r4 │ │ │ │ - adds r3, #60 @ 0x3c │ │ │ │ + adds r3, #44 @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf722002d │ │ │ │ - adds r4, #8 │ │ │ │ + @ instruction: 0xf712002d │ │ │ │ + adds r3, #248 @ 0xf8 │ │ │ │ movs r3, r4 │ │ │ │ - adds r3, #0 │ │ │ │ + adds r2, #240 @ 0xf0 │ │ │ │ movs r3, r4 │ │ │ │ str r4, [r5, r5] │ │ │ │ movs r5, r7 │ │ │ │ - movt r0, #2093 @ 0x82d │ │ │ │ - adds r3, #218 @ 0xda │ │ │ │ + @ instruction: 0xf6b0002d │ │ │ │ + adds r3, #202 @ 0xca │ │ │ │ movs r3, r4 │ │ │ │ - adds r2, #158 @ 0x9e │ │ │ │ + adds r2, #142 @ 0x8e │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf69e002d │ │ │ │ - adds r4, #0 │ │ │ │ + @ instruction: 0xf68e002d │ │ │ │ + adds r3, #240 @ 0xf0 │ │ │ │ movs r3, r4 │ │ │ │ - adds r2, #124 @ 0x7c │ │ │ │ + adds r2, #108 @ 0x6c │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #112] @ (227d20 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -311483,42 +311483,42 @@ │ │ │ │ movw r3, #265 @ 0x109 │ │ │ │ ldr r1, [pc, #108] @ (227d28 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1056 @ 0x420 │ │ │ │ - bl 405eb8 │ │ │ │ + bl 405ea8 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ - bl 405eb8 │ │ │ │ + bl 405ea8 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 4066f4 │ │ │ │ + bl 4066e4 │ │ │ │ add.w r0, r4, #240 @ 0xf0 │ │ │ │ - bl 4066f4 │ │ │ │ + bl 4066e4 │ │ │ │ add.w r0, r4, #1016 @ 0x3f8 │ │ │ │ - bl 408514 │ │ │ │ + bl 408504 │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ - bl 4066f4 │ │ │ │ + bl 4066e4 │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 4066f4 │ │ │ │ + bl 4066e4 │ │ │ │ add.w r0, r4, #736 @ 0x2e0 │ │ │ │ - bl 4066f4 │ │ │ │ + bl 4066e4 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ - bl 4066f4 │ │ │ │ + bl 4066e4 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 40bc68 │ │ │ │ - @ instruction: 0xf62a002d │ │ │ │ - adds r3, #192 @ 0xc0 │ │ │ │ + b.w 40bc58 │ │ │ │ + @ instruction: 0xf61a002d │ │ │ │ + adds r3, #176 @ 0xb0 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r4, r5 │ │ │ │ + cmp r4, r3 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (227dd0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -311527,55 +311527,55 @@ │ │ │ │ ldr r1, [pc, #148] @ (227dd8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #265 @ 0x109 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ str.w r5, [r0, #616] @ 0x268 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #49136 @ 0xbff0 │ │ │ │ strd r2, r3, [r0, #832] @ 0x340 │ │ │ │ strd r2, r3, [r0, #344] @ 0x158 │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ - bl 408500 │ │ │ │ + bl 4084f0 │ │ │ │ add.w r0, r4, #1056 @ 0x420 │ │ │ │ - bl 405e7c │ │ │ │ + bl 405e6c │ │ │ │ add.w r0, r4, #376 @ 0x178 │ │ │ │ bl 23204c │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ - bl 406698 │ │ │ │ + bl 406688 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 406698 │ │ │ │ + bl 406688 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #736 @ 0x2e0 │ │ │ │ - bl 406698 │ │ │ │ + bl 406688 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #240 @ 0xf0 │ │ │ │ - bl 406698 │ │ │ │ + bl 406688 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 406698 │ │ │ │ + bl 406688 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ - bl 406698 │ │ │ │ + bl 406688 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 405e7c │ │ │ │ - sub.w r0, r0, #11337728 @ 0xad0000 │ │ │ │ - adds r3, #54 @ 0x36 │ │ │ │ + b.w 405e6c │ │ │ │ + @ instruction: 0xf590002d │ │ │ │ + adds r3, #38 @ 0x26 │ │ │ │ movs r3, r4 │ │ │ │ - tst r2, r4 │ │ │ │ + tst r2, r2 │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -311601,19 +311601,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ strb r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr.w r3, [r5, #840] @ 0x348 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr.w r3, [r5, #844] @ 0x34c │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ ldr.w r3, [r5, #616] @ 0x268 │ │ │ │ cmp r3, #9 │ │ │ │ @@ -311656,24 +311656,24 @@ │ │ │ │ cbnz r0, 227f10 │ │ │ │ add.w r5, r4, #136 @ 0x88 │ │ │ │ mov r0, r5 │ │ │ │ bl 2277e0 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ cbz r0, 227f2e │ │ │ │ mov r1, r7 │ │ │ │ - bl 2ccbc0 │ │ │ │ + bl 2ccbb0 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2ccbc0 │ │ │ │ + bl 2ccbb0 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 2cc1fc │ │ │ │ + bl 2cc1ec │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ - bl 2cbfbc │ │ │ │ + bl 2cbfac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2277d0 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -311688,46 +311688,46 @@ │ │ │ │ ldr r0, [pc, #36] @ (227f40 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 227ec0 │ │ │ │ ldr r0, [pc, #28] @ (227f44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 227ec0 │ │ │ │ mvn.w r4, #4 │ │ │ │ b.n 227ef6 │ │ │ │ ldr r2, [pc, #912] @ (2282c8 ) │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #110 @ 0x6e │ │ │ │ + adds r1, #94 @ 0x5e │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #184] @ (228010 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [pc, #184] @ (228014 ) │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 227fa8 │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ strd r0, r1, [r6, #856] @ 0x358 │ │ │ │ bl 215ad4 │ │ │ │ str.w r0, [r6, #912] @ 0x390 │ │ │ │ bl 2259d8 │ │ │ │ mov r0, r7 │ │ │ │ bl 1f7e7c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ @@ -311750,30 +311750,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 227f66 │ │ │ │ ldr r1, [pc, #96] @ (228020 ) │ │ │ │ ldr r0, [pc, #100] @ (228024 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 227f66 │ │ │ │ ldr r3, [pc, #76] @ (228018 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 227fee │ │ │ │ ldr r3, [pc, #72] @ (22801c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 227f96 │ │ │ │ ldr r1, [pc, #72] @ (228028 ) │ │ │ │ ldr r0, [pc, #76] @ (22802c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 227f96 │ │ │ │ ldr r3, [pc, #64] @ (228030 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -311782,63 +311782,63 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 227f96 │ │ │ │ ldr r0, [pc, #48] @ (228034 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 227f96 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #232] @ (2280fc ) │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #248 @ 0xf8 │ │ │ │ + adds r0, #232 @ 0xe8 │ │ │ │ movs r3, r4 │ │ │ │ - adds r1, #10 │ │ │ │ + adds r0, #250 @ 0xfa │ │ │ │ movs r3, r4 │ │ │ │ - adds r1, #12 │ │ │ │ + adds r0, #252 @ 0xfc │ │ │ │ movs r3, r4 │ │ │ │ - adds r0, #234 @ 0xea │ │ │ │ + adds r0, #218 @ 0xda │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #246 @ 0xf6 │ │ │ │ + adds r0, #230 @ 0xe6 │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ (2280c8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #912] @ 0x390 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ bl 1f7e44 │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldrd r3, r2, [r4, #864] @ 0x360 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 228076 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr.w r3, [r4, #856] @ 0x358 │ │ │ │ ldr.w r2, [r4, #860] @ 0x35c │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [pc, #60] @ (2280cc ) │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ str.w r0, [r4, #864] @ 0x360 │ │ │ │ str.w r1, [r4, #868] @ 0x364 │ │ │ │ @@ -311857,40 +311857,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 228064 │ │ │ │ ldr r1, [pc, #28] @ (2280d8 ) │ │ │ │ ldr r0, [pc, #32] @ (2280dc ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ ldr r1, [pc, #296] @ (2281f4 ) │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #100 @ 0x64 │ │ │ │ + adds r0, #84 @ 0x54 │ │ │ │ movs r3, r4 │ │ │ │ - adds r0, #10 │ │ │ │ + cmp r7, #250 @ 0xfa │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #460] @ (2282c8 ) │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ bl 231ba4 │ │ │ │ mov r9, r0 │ │ │ │ mov r8, r1 │ │ │ │ - bl 2c88c0 │ │ │ │ + bl 2c88b0 │ │ │ │ ldr.w r5, [r4, #352] @ 0x160 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r7, pc │ │ │ │ subs r5, r0, r5 │ │ │ │ ldr.w r0, [r4, #356] @ 0x164 │ │ │ │ sbc.w r6, r1, r0 │ │ │ │ ldr.w r1, [r4, #360] @ 0x168 │ │ │ │ @@ -311898,56 +311898,56 @@ │ │ │ │ subs r3, r2, r1 │ │ │ │ ldr.w r2, [r4, #364] @ 0x16c │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sbc.w r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 433770 │ │ │ │ + bl 433760 │ │ │ │ vmov d8, r0, r1 │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ - bl 433770 │ │ │ │ + bl 433760 │ │ │ │ vmov d6, r0, r1 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ vdiv.f64 d7, d8, d6 │ │ │ │ movs r3, #0 │ │ │ │ vmov.f64 d9, d6 │ │ │ │ vmov.f64 d10, d8 │ │ │ │ vmov.f64 d11, d7 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ orrs.w r8, r9, r8 │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ beq.n 228250 │ │ │ │ - bl 433770 │ │ │ │ + bl 433760 │ │ │ │ vmov d8, r0, r1 │ │ │ │ bl 231b38 │ │ │ │ - bl 433770 │ │ │ │ + bl 433760 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vmul.f64 d7, d7, d8 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 433c10 │ │ │ │ + bl 433c00 │ │ │ │ vmov.f64 d5, d9 │ │ │ │ vldr d6, [pc, #296] @ 2282c0 │ │ │ │ vmov.f64 d7, #32 @ 0x41000000 8.0 │ │ │ │ strd r0, r1, [r4, #368] @ 0x170 │ │ │ │ vmul.f64 d7, d10, d7 │ │ │ │ vdiv.f64 d9, d5, d6 │ │ │ │ vdiv.f64 d4, d7, d9 │ │ │ │ vdiv.f64 d5, d4, d6 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ vstr d7, [r4, #832] @ 0x340 │ │ │ │ - bl 2b6eb0 │ │ │ │ + bl 2b6ea0 │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr.w r3, [r4, #340] @ 0x154 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ - bl 433770 │ │ │ │ + bl 433760 │ │ │ │ vmov d6, r0, r1 │ │ │ │ ldr r3, [pc, #248] @ (2282cc ) │ │ │ │ vdiv.f64 d7, d6, d9 │ │ │ │ vstr d7, [r4, #344] @ 0x158 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ add.w r3, r1, #8 │ │ │ │ ldrexd r2, r3, [r3] │ │ │ │ @@ -311958,25 +311958,25 @@ │ │ │ │ movcs r0, #1 │ │ │ │ movcc r0, #0 │ │ │ │ orrs r2, r3 │ │ │ │ and.w r0, r0, #1 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ cbnz r0, 228256 │ │ │ │ - bl 2c89d8 │ │ │ │ + bl 2c89c8 │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ - bl 2c88c0 │ │ │ │ + bl 2c88b0 │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ - bl 2b6eb0 │ │ │ │ + bl 2b6ea0 │ │ │ │ ldr r3, [pc, #164] @ (2282d0 ) │ │ │ │ strd r0, r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 228274 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ vpop {d8-d11} │ │ │ │ @@ -311986,19 +311986,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ vmov.f64 d8, d11 │ │ │ │ b.n 228178 │ │ │ │ ldrexd r0, r1, [r1] │ │ │ │ - bl 433770 │ │ │ │ + bl 433760 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vdiv.f64 d7, d7, d8 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 433ba8 │ │ │ │ + bl 433b98 │ │ │ │ strd r0, r1, [r4, #872] @ 0x368 │ │ │ │ b.n 228202 │ │ │ │ ldr r3, [pc, #92] @ (2282d4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 228236 │ │ │ │ @@ -312009,25 +312009,25 @@ │ │ │ │ bpl.n 228236 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ vmov r0, r1, d11 │ │ │ │ ldrd r2, r3, [r4, #368] @ 0x170 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 433c10 │ │ │ │ + bl 433c00 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #48] @ (2282dc ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 228236 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r0 │ │ │ │ lsls r7, r1 │ │ │ │ @@ -312037,15 +312037,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #136 @ 0x88 │ │ │ │ + cmp r6, #120 @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ movs r4, #0 │ │ │ │ @@ -312085,19 +312085,19 @@ │ │ │ │ ands.w r4, r4, #1 │ │ │ │ beq.n 228356 │ │ │ │ ldr r2, [pc, #88] @ (2283a0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r4, #1 │ │ │ │ add r2, pc │ │ │ │ - bl 40bd20 │ │ │ │ + bl 40bd10 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldrd r1, r0, [sp, #4] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #68] @ (2283a4 ) │ │ │ │ ldr r3, [pc, #52] @ (228398 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -312119,15 +312119,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ mov sl, r2 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #224] @ (228480 ) │ │ │ │ movs r5, r7 │ │ │ │ - cmp r6, #84 @ 0x54 │ │ │ │ + cmp r6, #68 @ 0x44 │ │ │ │ movs r3, r4 │ │ │ │ mov r6, r6 │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 002283a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -312149,22 +312149,22 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2284fe │ │ │ │ ldr r5, [pc, #328] @ (228524 ) │ │ │ │ ldr r6, [pc, #332] @ (228528 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ ldr r2, [pc, #324] @ (22852c ) │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r6, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #265 @ 0x109 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ str r0, [r4, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2284ea │ │ │ │ mov.w r0, #744 @ 0x2e8 │ │ │ │ blx 16056c │ │ │ │ mov r6, r0 │ │ │ │ @@ -312173,44 +312173,44 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ str.w r5, [r0, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ blx 1628ec │ │ │ │ str.w r0, [r6, #316] @ 0x13c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 405e7c │ │ │ │ + bl 405e6c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ - bl 405e7c │ │ │ │ + bl 405e6c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #28 │ │ │ │ - bl 408500 │ │ │ │ + bl 4084f0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ - bl 406698 │ │ │ │ + bl 406688 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #448 @ 0x1c0 │ │ │ │ - bl 406698 │ │ │ │ + bl 406688 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #544 @ 0x220 │ │ │ │ - bl 406698 │ │ │ │ + bl 406688 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #176 @ 0xb0 │ │ │ │ - bl 406698 │ │ │ │ + bl 406688 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add.w r0, r0, #652 @ 0x28c │ │ │ │ - bl 405e7c │ │ │ │ + bl 405e6c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add.w r0, r0, #680 @ 0x2a8 │ │ │ │ - bl 406338 │ │ │ │ + bl 406328 │ │ │ │ ldr r0, [pc, #176] @ (228530 ) │ │ │ │ ldr r6, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ blx 161f38 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w r0, [r6, #644] @ 0x284 │ │ │ │ movs r2, #1 │ │ │ │ @@ -312227,15 +312227,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 2320e0 │ │ │ │ cbz r0, 2284c0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #880 @ 0x370 │ │ │ │ add r0, sp, #12 │ │ │ │ bl 231454 │ │ │ │ - bl 2bba1c │ │ │ │ + bl 2bba0c │ │ │ │ bl 221960 │ │ │ │ ldr r2, [pc, #108] @ (228538 ) │ │ │ │ ldr r3, [pc, #76] @ (228518 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -312266,32 +312266,32 @@ │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #632] @ (228798 ) │ │ │ │ movs r5, r7 │ │ │ │ cmp sl, sl │ │ │ │ movs r2, r6 │ │ │ │ - subs r3, #144 @ 0x90 │ │ │ │ + subs r3, #128 @ 0x80 │ │ │ │ movs r3, r4 │ │ │ │ - vhadd.s8 d0, d4, d29 │ │ │ │ - cmp r4, #142 @ 0x8e │ │ │ │ + cdp 0, 15, cr0, cr4, cr13, {1} │ │ │ │ + cmp r4, #126 @ 0x7e │ │ │ │ movs r3, r4 │ │ │ │ bl 564532 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ add ip, r9 │ │ │ │ movs r2, r6 │ │ │ │ - cmp r1, #210 @ 0xd2 │ │ │ │ + cmp r1, #194 @ 0xc2 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r5, #4 │ │ │ │ + cmp r4, #244 @ 0xf4 │ │ │ │ movs r3, r4 │ │ │ │ - ldcl 0, cr0, [ip, #180] @ 0xb4 │ │ │ │ - cmp r1, #190 @ 0xbe │ │ │ │ + stcl 0, cr0, [ip, #180] @ 0xb4 │ │ │ │ + cmp r1, #174 @ 0xae │ │ │ │ movs r3, r4 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r4, #202 @ 0xca │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00228550 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -312307,30 +312307,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (2285a8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #52] @ (2285ac ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 419020 │ │ │ │ + bl 419010 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r1, #4] │ │ │ │ str r4, [r1, #0] │ │ │ │ str r7, [r1, #8] │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 418250 │ │ │ │ + b.w 418240 │ │ │ │ bl 1633c0 │ │ │ │ @ instruction: 0x47fe │ │ │ │ movs r5, r7 │ │ │ │ - cmp r4, #150 @ 0x96 │ │ │ │ + cmp r4, #134 @ 0x86 │ │ │ │ movs r3, r4 │ │ │ │ bl ffef85ae <__bss_end__@@Base+0xff8d943e> │ │ │ │ │ │ │ │ 002285b0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -312368,15 +312368,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #640] @ 0x280 │ │ │ │ cbz r0, 228620 │ │ │ │ - bl 3dbd2c │ │ │ │ + bl 3dbd1c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #640] @ 0x280 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 22862e │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx r3 │ │ │ │ movs r3, #0 │ │ │ │ @@ -312411,74 +312411,74 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r5, sp, #4 │ │ │ │ bl 238f98 │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ cbz r3, 2286aa │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r5, sp, #4 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #4 │ │ │ │ rev r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 227e9c │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #132] @ 0x84 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2286bc │ │ │ │ - bl 2cd0e0 │ │ │ │ + bl 2cd0d0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr.w r0, [r4, #316] @ 0x13c │ │ │ │ cbz r0, 2286ce │ │ │ │ movs r1, #1 │ │ │ │ blx 160374 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #316] @ 0x13c │ │ │ │ ldr.w r0, [r4, #640] @ 0x280 │ │ │ │ cbz r0, 2286de │ │ │ │ - bl 3dbd2c │ │ │ │ + bl 3dbd1c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #640] @ 0x280 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 2286ec │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx r3 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [r4, #12] │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 4085dc │ │ │ │ + bl 4085cc │ │ │ │ ldr.w r0, [r4, #644] @ 0x284 │ │ │ │ cbz r0, 228704 │ │ │ │ blx 1625a0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #644] @ 0x284 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cbz r0, 22871c │ │ │ │ - bl 2cd0e0 │ │ │ │ + bl 2cd0d0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bl 22261c │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #2 │ │ │ │ movs r2, #0 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ - bl 42716c │ │ │ │ + bl 42715c │ │ │ │ ldr r2, [pc, #80] @ (228784 ) │ │ │ │ ldr r3, [pc, #72] @ (228780 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -312507,18 +312507,18 @@ │ │ │ │ movs r5, r7 │ │ │ │ muls r0, r1 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ negs r2, r4 │ │ │ │ movs r2, r6 │ │ │ │ - sbcs.w r0, ip, sp, asr #32 │ │ │ │ - movs r7, #94 @ 0x5e │ │ │ │ + sbc.w r0, ip, sp, asr #32 │ │ │ │ + movs r7, #78 @ 0x4e │ │ │ │ movs r3, r4 │ │ │ │ - cbz r6, 22880a │ │ │ │ + cbz r6, 228806 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00228794 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3792] @ 0xed0 │ │ │ │ @@ -312599,18 +312599,18 @@ │ │ │ │ nop │ │ │ │ rors r6, r5 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r7 │ │ │ │ movs r2, r6 │ │ │ │ - eors.w r0, r2, sp, asr #32 │ │ │ │ - movs r6, #116 @ 0x74 │ │ │ │ + eor.w r0, r2, sp, asr #32 │ │ │ │ + movs r6, #100 @ 0x64 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r1, #212 @ 0xd4 │ │ │ │ + cmp r1, #196 @ 0xc4 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00228878 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -312631,15 +312631,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r7, #652 @ 0x28c │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2b6a90 │ │ │ │ + bl 2b6a80 │ │ │ │ cbz r0, 2288dc │ │ │ │ add.w r0, r7, #652 @ 0x28c │ │ │ │ bl 2277d0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -312690,30 +312690,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2288f2 │ │ │ │ ldr r0, [pc, #40] @ (228980 ) │ │ │ │ mov r1, fp │ │ │ │ ldr.w r2, [r7, #648] @ 0x288 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2288f2 │ │ │ │ nop │ │ │ │ lsrs r0, r7 │ │ │ │ movs r2, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4} │ │ │ │ + pop {r2, r3} │ │ │ │ movs r0, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #226 @ 0xe2 │ │ │ │ + cmp r0, #210 @ 0xd2 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00228984 : │ │ │ │ ldr r3, [pc, #8] @ (228990 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r0, [r3, #8] │ │ │ │ movs r3, #0 │ │ │ │ @@ -312759,36 +312759,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #56] @ (228a30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (228a34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mvn.w r0, #15 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ muls r4, r7 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r0, #120 @ 0x78 │ │ │ │ + cmp r0, #104 @ 0x68 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r0, #174 @ 0xae │ │ │ │ + cmp r0, #158 @ 0x9e │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00228a38 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -312808,24 +312808,24 @@ │ │ │ │ cbz r5, 228ac6 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 162c0c │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ cbz r4, 228a8e │ │ │ │ - bl 3f5424 │ │ │ │ + bl 3f5414 │ │ │ │ ldr r3, [pc, #100] @ (228adc ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3dcdb8 │ │ │ │ + bl 3dcda8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #4] │ │ │ │ ldr r2, [pc, #76] @ (228ae0 ) │ │ │ │ ldr.w r3, [r5, #640] @ 0x280 │ │ │ │ str r3, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #56] @ (228ad4 ) │ │ │ │ @@ -312905,15 +312905,15 @@ │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 16056c │ │ │ │ ldr r1, [pc, #428] @ (228d08 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 4014d0 │ │ │ │ + bl 4014c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 228bee │ │ │ │ movs r3, #1 │ │ │ │ movs r0, #8 │ │ │ │ str r3, [r4, #0] │ │ │ │ blx 16056c │ │ │ │ str r0, [r4, #8] │ │ │ │ @@ -312966,36 +312966,36 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #292] @ (228d14 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 4014d0 │ │ │ │ + bl 4014c0 │ │ │ │ cbz r0, 228c12 │ │ │ │ mov r2, r7 │ │ │ │ adds r1, r6, #5 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 41d034 │ │ │ │ + bl 41d024 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 228cd6 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r4, #0] │ │ │ │ b.n 228bce │ │ │ │ ldr r1, [pc, #260] @ (228d18 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 4014d0 │ │ │ │ + bl 4014c0 │ │ │ │ cbz r0, 228c5a │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #0] │ │ │ │ - bl 41d404 │ │ │ │ + bl 41d3f4 │ │ │ │ mov lr, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 228cb2 │ │ │ │ mov r6, r0 │ │ │ │ add.w ip, r4, #12 │ │ │ │ ldr.w r3, [r6], #4 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -313008,114 +313008,114 @@ │ │ │ │ mov r0, lr │ │ │ │ blx 16087c │ │ │ │ b.n 228bce │ │ │ │ ldr r1, [pc, #192] @ (228d1c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 4014d0 │ │ │ │ + bl 4014c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 228c20 │ │ │ │ ldr r1, [pc, #180] @ (228d20 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 4014d0 │ │ │ │ + bl 4014c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 228c20 │ │ │ │ ldr r1, [pc, #168] @ (228d24 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 4014d0 │ │ │ │ + bl 4014c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 228c20 │ │ │ │ ldr r1, [pc, #156] @ (228d28 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 4014d0 │ │ │ │ + bl 4014c0 │ │ │ │ cbz r0, 228ce4 │ │ │ │ movs r3, #3 │ │ │ │ adds r0, r6, #5 │ │ │ │ str r3, [r4, #0] │ │ │ │ blx 162a18 │ │ │ │ mov r2, r7 │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r0, [r4, #8] │ │ │ │ bl 2251b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 228bce │ │ │ │ mov r0, r4 │ │ │ │ - bl 3c31bc │ │ │ │ + bl 3c31ac │ │ │ │ cbz r5, 228cc0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3c31f8 │ │ │ │ + bl 3c31e8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 3dbad4 │ │ │ │ + bl 3dbac4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 228cb2 │ │ │ │ b.n 228cb8 │ │ │ │ ldr r3, [pc, #68] @ (228d2c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #68] @ (228d30 ) │ │ │ │ ldr r1, [pc, #72] @ (228d34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #711 @ 0x2c7 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 228cb2 │ │ │ │ b.n 228cb8 │ │ │ │ - movs r7, #132 @ 0x84 │ │ │ │ + movs r7, #116 @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ - movs r7, #98 @ 0x62 │ │ │ │ + movs r7, #82 @ 0x52 │ │ │ │ movs r3, r4 │ │ │ │ - movs r7, #72 @ 0x48 │ │ │ │ + movs r7, #56 @ 0x38 │ │ │ │ movs r3, r4 │ │ │ │ - movs r7, #4 │ │ │ │ + movs r6, #244 @ 0xf4 │ │ │ │ movs r3, r4 │ │ │ │ - subs r0, #64 @ 0x40 │ │ │ │ + subs r0, #48 @ 0x30 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r0, r7, #13 │ │ │ │ + lsrs r0, r5, #13 │ │ │ │ movs r1, r4 │ │ │ │ - movs r6, #144 @ 0x90 │ │ │ │ + movs r6, #128 @ 0x80 │ │ │ │ movs r3, r4 │ │ │ │ - strh.w r0, [r8, #33] @ 0x21 │ │ │ │ - ldrb.w r0, [ip, #33] @ 0x21 │ │ │ │ - b.n 228920 │ │ │ │ + ldrb.w r0, [r8, #33] @ 0x21 │ │ │ │ + strb.w r0, [ip, #33] @ 0x21 │ │ │ │ + b.n 228900 │ │ │ │ movs r5, r5 │ │ │ │ - movs r6, #26 │ │ │ │ + movs r6, #10 │ │ │ │ movs r3, r4 │ │ │ │ - movs r1, #210 @ 0xd2 │ │ │ │ + movs r1, #194 @ 0xc2 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00228d38 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #16] @ (228d58 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 419314 │ │ │ │ + bl 419304 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 4196b8 │ │ │ │ + b.w 4196a8 │ │ │ │ asrs r7, r5, #9 │ │ │ │ ... │ │ │ │ │ │ │ │ 00228d5c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -313296,15 +313296,15 @@ │ │ │ │ cmp r3, #8 │ │ │ │ beq.n 228f5e │ │ │ │ ldr r1, [pc, #184] @ (228fdc ) │ │ │ │ ldr r0, [pc, #184] @ (228fe0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r2, [pc, #176] @ (228fe4 ) │ │ │ │ ldr r3, [pc, #156] @ (228fd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #524] @ 0x20c │ │ │ │ eors r2, r3 │ │ │ │ @@ -313331,21 +313331,21 @@ │ │ │ │ movw r2, #1193 @ 0x4a9 │ │ │ │ add.w r0, r5, #136 @ 0x88 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r5, #132] @ 0x84 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2b6b34 │ │ │ │ + bl 2b6b24 │ │ │ │ movw r2, #1195 @ 0x4ab │ │ │ │ mov r9, r0 │ │ │ │ mov sl, r1 │ │ │ │ add.w r0, r5, #136 @ 0x88 │ │ │ │ mov r1, r6 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r3, [pc, #80] @ (228ff0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 228f32 │ │ │ │ ldr r3, [pc, #72] @ (228ff4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -313358,40 +313358,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 228f32 │ │ │ │ ldr r0, [pc, #60] @ (228ffc ) │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 228f32 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ subs r2, #186 @ 0xba │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #170 @ 0xaa │ │ │ │ movs r2, r6 │ │ │ │ - b.n 22975c │ │ │ │ + b.n 22973c │ │ │ │ movs r5, r5 │ │ │ │ - movs r4, #0 │ │ │ │ + movs r3, #240 @ 0xf0 │ │ │ │ movs r3, r4 │ │ │ │ subs r2, #98 @ 0x62 │ │ │ │ movs r2, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, #5 │ │ │ │ + subs r4, r7, #4 │ │ │ │ movs r3, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #148 @ 0x94 │ │ │ │ + movs r3, #132 @ 0x84 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00229000 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -313481,24 +313481,24 @@ │ │ │ │ mov r6, r0 │ │ │ │ cbz r3, 22910a │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #640] @ 0x280 │ │ │ │ str r3, [sp, #8] │ │ │ │ cbz r3, 229106 │ │ │ │ - bl 3f5424 │ │ │ │ + bl 3f5414 │ │ │ │ ldr r3, [pc, #392] @ (229278 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3dce7c │ │ │ │ + bl 3dce6c │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str.w r3, [r6, #172] @ 0xac │ │ │ │ ldr.w r3, [r4, #320] @ 0x140 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #10 │ │ │ │ bhi.n 229134 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -313530,15 +313530,15 @@ │ │ │ │ bl 238060 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 229256 │ │ │ │ movs r0, #8 │ │ │ │ blx 162c0c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ blx 162a18 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ strd r3, r0, [r4] │ │ │ │ str r4, [r6, #104] @ 0x68 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 22915e │ │ │ │ @@ -313561,15 +313561,15 @@ │ │ │ │ strb r3, [r6, #0] │ │ │ │ add.w r4, r7, #1056 @ 0x420 │ │ │ │ str.w r8, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2277e0 │ │ │ │ ldr.w r0, [r7, #1052] @ 0x41c │ │ │ │ cbz r0, 2291c4 │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ blx 162a18 │ │ │ │ str r0, [r6, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ bl 2277d0 │ │ │ │ ldr r2, [pc, #180] @ (229280 ) │ │ │ │ ldr r3, [pc, #156] @ (22926c ) │ │ │ │ add r2, pc │ │ │ │ @@ -313590,15 +313590,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 227ddc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 227800 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2bba6c │ │ │ │ + bl 2bba5c │ │ │ │ b.n 2291a6 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r6, #0] │ │ │ │ bl 233e44 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr.w r2, [r4, #320] @ 0x140 │ │ │ │ @@ -313610,15 +313610,15 @@ │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cbz r4, 22925e │ │ │ │ add.w r5, r4, #1056 @ 0x420 │ │ │ │ mov r0, r5 │ │ │ │ bl 2277e0 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ cbz r0, 229244 │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ blx 162a18 │ │ │ │ str r0, [r6, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ bl 2277d0 │ │ │ │ b.n 229134 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ @@ -313680,15 +313680,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (22933c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1461 @ 0x5b5 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -313699,37 +313699,37 @@ │ │ │ │ ldr r1, [pc, #68] @ (229348 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1455 @ 0x5af │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1633c0 │ │ │ │ subs r2, #198 @ 0xc6 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 229358 │ │ │ │ + b.n 229338 │ │ │ │ movs r5, r5 │ │ │ │ - movs r1, #2 │ │ │ │ + movs r0, #242 @ 0xf2 │ │ │ │ movs r3, r4 │ │ │ │ - subs r2, r5, r7 │ │ │ │ + subs r2, r3, r7 │ │ │ │ movs r3, r4 │ │ │ │ - svc 224 @ 0xe0 │ │ │ │ + svc 208 @ 0xd0 │ │ │ │ movs r5, r5 │ │ │ │ - movs r0, #134 @ 0x86 │ │ │ │ + movs r0, #118 @ 0x76 │ │ │ │ movs r3, r4 │ │ │ │ - subs r2, r7, r6 │ │ │ │ + subs r2, r5, r6 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0022934c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -313757,44 +313757,44 @@ │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #116] @ (229408 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r3, r0] │ │ │ │ strd r2, r3, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (22940c ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbnz r0, 2293c8 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 2310a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 229382 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 3c76b4 │ │ │ │ + b.w 3c76a4 │ │ │ │ ldr r0, [pc, #68] @ (229410 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2293b2 │ │ │ │ ldr r0, [pc, #64] @ (229414 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2293b2 │ │ │ │ ldr r0, [pc, #56] @ (229418 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2293b2 │ │ │ │ ldr r3, [pc, #48] @ (22941c ) │ │ │ │ movw r2, #1477 @ 0x5c5 │ │ │ │ ldr r1, [pc, #44] @ (229420 ) │ │ │ │ ldr r0, [pc, #48] @ (229424 ) │ │ │ │ add r3, pc │ │ │ │ @@ -313809,21 +313809,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #88 @ 0x58 │ │ │ │ + movs r0, #72 @ 0x48 │ │ │ │ movs r3, r4 │ │ │ │ - udf #240 @ 0xf0 │ │ │ │ + udf #224 @ 0xe0 │ │ │ │ movs r5, r5 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r0, r3 │ │ │ │ movs r3, r4 │ │ │ │ - movs r0, #24 │ │ │ │ + movs r0, #8 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #268] @ (229544 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -313875,15 +313875,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2294d2 │ │ │ │ ldr r1, [pc, #164] @ (229558 ) │ │ │ │ ldr r0, [pc, #168] @ (22955c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2294d2 │ │ │ │ ldr r3, [pc, #160] @ (229560 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2294e8 │ │ │ │ movs r0, #4 │ │ │ │ bl 2159d4 │ │ │ │ @@ -313915,15 +313915,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 229448 │ │ │ │ ldr r1, [pc, #80] @ (229564 ) │ │ │ │ ldr r0, [pc, #80] @ (229568 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 229448 │ │ │ │ ldr r3, [pc, #44] @ (229550 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22945c │ │ │ │ ldr r3, [pc, #40] @ (229554 ) │ │ │ │ @@ -313931,40 +313931,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 22945c │ │ │ │ ldr r1, [pc, #52] @ (22956c ) │ │ │ │ ldr r0, [pc, #56] @ (229570 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22945c │ │ │ │ nop │ │ │ │ adds r5, #90 @ 0x5a │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #226 @ 0xe2 │ │ │ │ movs r5, r7 │ │ │ │ cmp r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, #7 │ │ │ │ + subs r0, r1, #7 │ │ │ │ movs r3, r4 │ │ │ │ - adds r6, r2, #0 │ │ │ │ + adds r6, r0, #0 │ │ │ │ movs r3, r4 │ │ │ │ movs r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r0, #5 │ │ │ │ + subs r2, r6, #4 │ │ │ │ movs r3, r4 │ │ │ │ - subs r4, r6, r6 │ │ │ │ + subs r4, r4, r6 │ │ │ │ movs r3, r4 │ │ │ │ - subs r0, r7, #4 │ │ │ │ + subs r0, r5, #4 │ │ │ │ movs r3, r4 │ │ │ │ - subs r2, r2, r6 │ │ │ │ + subs r2, r0, r6 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #136] @ (22960c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -313983,28 +313983,28 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2295ee │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2cceec │ │ │ │ + bl 2ccedc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2cbd1c │ │ │ │ + bl 2cbd0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ movs r2, #8 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r3, #320 @ 0x140 │ │ │ │ str.w ip, [r3, #132] @ 0x84 │ │ │ │ bl 22934c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add.w r0, r3, #352 @ 0x160 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -314018,49 +314018,49 @@ │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ bl 1633f0 │ │ │ │ nop │ │ │ │ adds r7, #218 @ 0xda │ │ │ │ movs r5, r7 │ │ │ │ - bgt.n 2295ec │ │ │ │ + bgt.n 2295cc │ │ │ │ movs r5, r5 │ │ │ │ - adds r6, r1, r3 │ │ │ │ + adds r6, r7, r2 │ │ │ │ movs r3, r4 │ │ │ │ - subs r0, r5, #2 │ │ │ │ + subs r0, r3, #2 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0022961c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #68] @ (229670 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 22966a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbnz r1, 229666 │ │ │ │ str r0, [r3, #0] │ │ │ │ - bl 2cceec │ │ │ │ + bl 2ccedc │ │ │ │ bl 229574 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 229656 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #28] @ (229674 ) │ │ │ │ add r0, pc │ │ │ │ - bl 419314 │ │ │ │ + bl 419304 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 4196b8 │ │ │ │ + b.w 4196a8 │ │ │ │ bl 163420 │ │ │ │ bl 1633f0 │ │ │ │ nop │ │ │ │ adds r7, #52 @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ lsrs r1, r4, #5 │ │ │ │ ... │ │ │ │ @@ -314097,15 +314097,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 22f3d8 │ │ │ │ cbnz r0, 2296e2 │ │ │ │ ldr.w r3, [r4, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22985a │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cbdd0 │ │ │ │ + bl 2cbdc0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 235a14 │ │ │ │ ldr r2, [pc, #436] @ (229898 ) │ │ │ │ ldr r3, [pc, #428] @ (229894 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -314123,15 +314123,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 22f56c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2296b8 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2d3674 │ │ │ │ + bl 2d3664 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2297a4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 22974e │ │ │ │ bl 231138 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22980a │ │ │ │ @@ -314143,32 +314143,32 @@ │ │ │ │ ldr r1, [pc, #364] @ (2298a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1071 @ 0x42f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2296e2 │ │ │ │ mov r0, r6 │ │ │ │ bl 22f3d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2296e2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cbdd0 │ │ │ │ + bl 2cbdc0 │ │ │ │ ldr r3, [pc, #328] @ (2298a8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 229856 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 22983a │ │ │ │ str r0, [r3, #0] │ │ │ │ - bl 2cceec │ │ │ │ + bl 2ccedc │ │ │ │ ldr r3, [pc, #308] @ (2298ac ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 229856 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -314178,16 +314178,16 @@ │ │ │ │ bne.n 22982c │ │ │ │ bl 229574 │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2296e2 │ │ │ │ ldr r0, [pc, #280] @ (2298b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 419314 │ │ │ │ - bl 4196b8 │ │ │ │ + bl 419304 │ │ │ │ + bl 4196a8 │ │ │ │ b.n 2296e2 │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ bl 221d50 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -314214,15 +314214,15 @@ │ │ │ │ ldr r1, [pc, #208] @ (2298bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1059 @ 0x423 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2296e2 │ │ │ │ bl 231138 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 229872 │ │ │ │ mov r0, r6 │ │ │ │ bl 22f3d8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -314230,15 +314230,15 @@ │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r5 │ │ │ │ bl 22f5b8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 229774 │ │ │ │ mov r0, r6 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 2296e2 │ │ │ │ bl 22f56c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22978c │ │ │ │ b.n 2296e2 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 163420 │ │ │ │ @@ -314275,49 +314275,49 @@ │ │ │ │ movs r5, r7 │ │ │ │ adds r3, #6 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #178 @ 0xb2 │ │ │ │ movs r2, r6 │ │ │ │ - blt.n 2297f8 │ │ │ │ + blt.n 2297d8 │ │ │ │ movs r5, r5 │ │ │ │ - adds r2, r6, #6 │ │ │ │ + adds r2, r4, #6 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r6, r0, #30 │ │ │ │ + asrs r6, r6, #29 │ │ │ │ movs r3, r4 │ │ │ │ adds r6, #0 │ │ │ │ movs r5, r7 │ │ │ │ adds r5, #234 @ 0xea │ │ │ │ movs r5, r7 │ │ │ │ lsrs r1, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2298ac │ │ │ │ + bge.n 22988c │ │ │ │ movs r5, r5 │ │ │ │ - adds r4, r4, #3 │ │ │ │ + adds r4, r2, #3 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r2, r2, #27 │ │ │ │ + asrs r2, r0, #27 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 2297fc │ │ │ │ + bge.n 2297dc │ │ │ │ movs r5, r5 │ │ │ │ - asrs r6, r7, #25 │ │ │ │ + asrs r6, r5, #25 │ │ │ │ movs r3, r4 │ │ │ │ - adds r0, r1, #3 │ │ │ │ + adds r0, r7, #2 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 2297d0 │ │ │ │ + bge.n 2299b0 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r2, r4, #25 │ │ │ │ + asrs r2, r2, #25 │ │ │ │ movs r3, r4 │ │ │ │ - adds r0, r1, #3 │ │ │ │ + adds r0, r7, #2 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 2299ac │ │ │ │ + bge.n 22998c │ │ │ │ movs r5, r5 │ │ │ │ - asrs r2, r1, #25 │ │ │ │ + asrs r2, r7, #24 │ │ │ │ movs r3, r4 │ │ │ │ - adds r0, r7, #0 │ │ │ │ + adds r0, r5, #0 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #492] @ (229ae4 ) │ │ │ │ @@ -314379,26 +314379,26 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 229a86 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3c31f8 │ │ │ │ + b.w 3c31e8 │ │ │ │ ldr r3, [pc, #364] @ (229af8 ) │ │ │ │ mov.w r2, #756 @ 0x2f4 │ │ │ │ ldr r4, [pc, #360] @ (229afc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #360] @ (229b00 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #348] @ (229b04 ) │ │ │ │ ldr r3, [pc, #320] @ (229aec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -314412,27 +314412,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #308] @ (229b08 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #300] @ (229b0c ) │ │ │ │ ldr r2, [pc, #300] @ (229b10 ) │ │ │ │ ldr r1, [pc, #304] @ (229b14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #496 @ 0x1f0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #735 @ 0x2df │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 229968 │ │ │ │ b.n 2299a6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 227b5c │ │ │ │ @@ -314462,15 +314462,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (229b20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #763 @ 0x2fb │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2299a6 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r3, #8 │ │ │ │ bl 225434 │ │ │ │ bl 222914 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2299a6 │ │ │ │ @@ -314512,56 +314512,56 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #805 @ 0x325 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 229a66 │ │ │ │ bl 1633f0 │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ movs r5, r7 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ movs r2, r6 │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ movs r2, r6 │ │ │ │ - bls.n 229b98 │ │ │ │ + bls.n 229b78 │ │ │ │ movs r5, r5 │ │ │ │ - subs r0, r7, r6 │ │ │ │ + subs r0, r5, r6 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r2, r5, #20 │ │ │ │ + asrs r2, r3, #20 │ │ │ │ movs r3, r4 │ │ │ │ cmp r7, #238 @ 0xee │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 229b10 │ │ │ │ + bhi.n 229af0 │ │ │ │ movs r5, r5 │ │ │ │ - subs r6, r1, r7 │ │ │ │ + subs r6, r7, r6 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r6, r2, #19 │ │ │ │ + asrs r6, r0, #19 │ │ │ │ movs r3, r4 │ │ │ │ - bhi.n 229a58 │ │ │ │ + bhi.n 229a38 │ │ │ │ movs r5, r5 │ │ │ │ - subs r4, r6, r4 │ │ │ │ + subs r4, r4, r4 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r7, #17 │ │ │ │ + asrs r0, r5, #17 │ │ │ │ movs r3, r4 │ │ │ │ cmp r7, #36 @ 0x24 │ │ │ │ movs r2, r6 │ │ │ │ - bhi.n 229b64 │ │ │ │ + bhi.n 229b44 │ │ │ │ movs r5, r5 │ │ │ │ - adds r6, r7, r0 │ │ │ │ + adds r6, r5, r0 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r6, r6, #15 │ │ │ │ + asrs r6, r4, #15 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -314595,24 +314595,24 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 229cbe │ │ │ │ bl 23115c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 229c5e │ │ │ │ add.w r7, r5, #1016 @ 0x3f8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4085dc │ │ │ │ + bl 4085cc │ │ │ │ add.w r3, r5, #616 @ 0x268 │ │ │ │ mov r0, r3 │ │ │ │ movs r2, #12 │ │ │ │ ldr.w r1, [r5, #616] @ 0x268 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 22934c │ │ │ │ bl 1f7628 │ │ │ │ mov r0, r7 │ │ │ │ - bl 408638 │ │ │ │ + bl 408628 │ │ │ │ ldr r0, [pc, #304] @ (229cec ) │ │ │ │ movw r1, #2933 @ 0xb75 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #13 │ │ │ │ movs r1, #12 │ │ │ │ @@ -314623,32 +314623,32 @@ │ │ │ │ bl 23103c │ │ │ │ cbnz r0, 229be4 │ │ │ │ bl 221ab0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 229c7e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2c8854 │ │ │ │ + bl 2c8844 │ │ │ │ movs r0, #3 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2b6c10 │ │ │ │ + bl 2b6c00 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 229c76 │ │ │ │ ldr r3, [pc, #240] @ (229cf0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 229c9c │ │ │ │ movs r4, #1 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ bl 237f6c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #220] @ (229cf4 ) │ │ │ │ ldr r3, [pc, #200] @ (229ce4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -314668,53 +314668,53 @@ │ │ │ │ ldr r1, [pc, #184] @ (229d00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2950 @ 0xb86 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r4, #0 │ │ │ │ b.n 229c0e │ │ │ │ ldr.w r1, [r5, #616] @ 0x268 │ │ │ │ movs r2, #13 │ │ │ │ add.w r0, r5, #616 @ 0x268 │ │ │ │ bl 22934c │ │ │ │ bl 23103c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 229be4 │ │ │ │ b.n 229bdc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 229bfc │ │ │ │ ldr r3, [pc, #132] @ (229d04 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #132] @ (229d08 ) │ │ │ │ ldr r1, [pc, #132] @ (229d0c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2961 @ 0xb91 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 229c5a │ │ │ │ ldr r3, [pc, #112] @ (229d10 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 229c06 │ │ │ │ ldr r3, [pc, #108] @ (229d14 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 229c06 │ │ │ │ ldr r0, [pc, #100] @ (229d18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 229c06 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (229d1c ) │ │ │ │ mov.w r2, #2912 @ 0xb60 │ │ │ │ ldr r1, [pc, #88] @ (229d20 ) │ │ │ │ ldr r0, [pc, #92] @ (229d24 ) │ │ │ │ add r3, pc │ │ │ │ @@ -314729,70 +314729,70 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #64 @ 0x40 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #230 @ 0xe6 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r2, r1, #12 │ │ │ │ + asrs r2, r7, #11 │ │ │ │ movs r3, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #126 @ 0x7e │ │ │ │ movs r2, r6 │ │ │ │ - bvs.n 229c38 │ │ │ │ + bvs.n 229c18 │ │ │ │ movs r5, r5 │ │ │ │ - adds r4, r2, r6 │ │ │ │ + adds r4, r0, r6 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r7, #9 │ │ │ │ + asrs r0, r5, #9 │ │ │ │ movs r3, r4 │ │ │ │ - bvs.n 229dc4 │ │ │ │ + bvs.n 229da4 │ │ │ │ movs r5, r5 │ │ │ │ - adds r0, r1, r6 │ │ │ │ + adds r0, r7, r5 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r7, #8 │ │ │ │ + asrs r0, r5, #8 │ │ │ │ movs r3, r4 │ │ │ │ adds r4, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r1, r6 │ │ │ │ + adds r2, r7, r5 │ │ │ │ movs r3, r4 │ │ │ │ - bvs.n 229d58 │ │ │ │ + bvs.n 229d38 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r6, r7, #7 │ │ │ │ + asrs r6, r5, #7 │ │ │ │ movs r3, r4 │ │ │ │ - adds r0, r5, r4 │ │ │ │ + adds r0, r3, r4 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #284] @ (229e58 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ - bl 2c88c0 │ │ │ │ + bl 2c88b0 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r8, r1 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #248] @ (229e5c ) │ │ │ │ mov r6, r1 │ │ │ │ movw r1, #3329 @ 0xd01 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldrd r3, r2, [r4, #864] @ 0x360 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 229df8 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ ldr.w r2, [r4, #904] @ 0x388 │ │ │ │ subs r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #844] @ 0x34c │ │ │ │ @@ -314803,22 +314803,22 @@ │ │ │ │ str.w r3, [r4, #852] @ 0x354 │ │ │ │ sbc.w r3, r3, r2 │ │ │ │ orrs.w r2, r5, r3 │ │ │ │ beq.n 229de0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 433770 │ │ │ │ + bl 433760 │ │ │ │ vmov.f64 d6, #32 @ 0x41000000 8.0 │ │ │ │ vmov d7, r0, r1 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ vmul.f64 d7, d7, d6 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 433780 │ │ │ │ + bl 433770 │ │ │ │ vldr d7, [sp] │ │ │ │ vmov d4, r0, r1 │ │ │ │ vldr d6, [pc, #124] @ 229e50 │ │ │ │ vdiv.f64 d5, d7, d4 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ vstr d7, [r4, #832] @ 0x340 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ @@ -314827,15 +314827,15 @@ │ │ │ │ bl 22934c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 1f7628 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr.w r3, [r4, #856] @ 0x358 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr.w r3, [r4, #860] @ 0x35c │ │ │ │ str.w r0, [r4, #864] @ 0x360 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ ldr r3, [pc, #68] @ (229e60 ) │ │ │ │ str.w r1, [r4, #868] @ 0x364 │ │ │ │ @@ -314853,34 +314853,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 229d7c │ │ │ │ ldr r1, [pc, #40] @ (229e6c ) │ │ │ │ ldr r0, [pc, #44] @ (229e70 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 229d7c │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r0 │ │ │ │ lsls r7, r1 │ │ │ │ cmp r4, #90 @ 0x5a │ │ │ │ movs r2, r6 │ │ │ │ - asrs r0, r4, #5 │ │ │ │ + asrs r0, r2, #5 │ │ │ │ movs r3, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #11 │ │ │ │ + asrs r0, r2, #11 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r6, r0, #10 │ │ │ │ + asrs r6, r6, #9 │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (229f28 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -314894,15 +314894,15 @@ │ │ │ │ add.w r7, r5, #616 @ 0x268 │ │ │ │ bl 22934c │ │ │ │ ldr.w r3, [r5, #616] @ 0x268 │ │ │ │ cmp r3, #14 │ │ │ │ bne.n 229eee │ │ │ │ add.w r4, r5, #920 @ 0x398 │ │ │ │ b.n 229eba │ │ │ │ - bl 4067e4 │ │ │ │ + bl 4067d4 │ │ │ │ ldr.w r3, [r5, #616] @ 0x268 │ │ │ │ cmp r3, #14 │ │ │ │ bne.n 229eee │ │ │ │ bl 2381b0 │ │ │ │ movs r1, #250 @ 0xfa │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -314920,15 +314920,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ movs r1, #1 │ │ │ │ b.w 22934c │ │ │ │ movs r4, #120 @ 0x78 │ │ │ │ add.w r5, r5, #920 @ 0x398 │ │ │ │ b.n 229efe │ │ │ │ - bl 4067e4 │ │ │ │ + bl 4067d4 │ │ │ │ subs r4, #1 │ │ │ │ beq.n 229f0c │ │ │ │ bl 2381b0 │ │ │ │ movs r1, #250 @ 0xfa │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -314939,47 +314939,47 @@ │ │ │ │ ldr r3, [pc, #20] @ (229f2c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 229ed0 │ │ │ │ ldr r0, [pc, #16] @ (229f30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ b.n 229ed0 │ │ │ │ cmp r3, #18 │ │ │ │ movs r2, r6 │ │ │ │ cmp r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #28 │ │ │ │ + asrs r4, r5, #28 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00229f34 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1056 @ 0x420 │ │ │ │ ldr r5, [pc, #92] @ (229fa8 ) │ │ │ │ bl 2277e0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ ldr r3, [pc, #84] @ (229fac ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 229f88 │ │ │ │ ldr.w r3, [r4, #1052] @ 0x41c │ │ │ │ cbz r3, 229f72 │ │ │ │ add.w r0, r4, #1056 @ 0x420 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2277d0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 40b658 │ │ │ │ + bl 40b648 │ │ │ │ str.w r0, [r4, #1052] @ 0x41c │ │ │ │ add.w r0, r4, #1056 @ 0x420 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2277d0 │ │ │ │ ldr r3, [pc, #36] @ (229fb0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -314989,25 +314989,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 229f60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (229fb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 229f60 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #27 │ │ │ │ + asrs r0, r4, #27 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ (22a1b8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -315037,15 +315037,15 @@ │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ bl 235958 │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ bl 22934c │ │ │ │ - bl 41a6b0 │ │ │ │ + bl 41a6a0 │ │ │ │ str.w r0, [r4, #324] @ 0x144 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 23a5d8 │ │ │ │ ldr r3, [pc, #408] @ (22a1c8 ) │ │ │ │ str.w r5, [r4, #324] @ 0x144 │ │ │ │ mov r7, r0 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ @@ -315072,34 +315072,34 @@ │ │ │ │ add.w r3, r3, #620 @ 0x26c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, sp, #16 │ │ │ │ movw r2, #911 @ 0x38f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r9 │ │ │ │ bl 22934c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ bl 229f34 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ bl 228638 │ │ │ │ ldrb.w r3, [r4, #740] @ 0x2e4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 22a172 │ │ │ │ ldr r3, [pc, #308] @ (22a1d8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22a1b2 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r2, [pc, #296] @ (22a1dc ) │ │ │ │ ldr r3, [pc, #268] @ (22a1c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -315137,15 +315137,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 22a04c │ │ │ │ ldr r0, [pc, #224] @ (22a1f0 ) │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 22a04c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22a0a0 │ │ │ │ ldr r3, [pc, #204] @ (22a1f4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -315155,15 +315155,15 @@ │ │ │ │ ldr r3, [pc, #188] @ (22a1ec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22a0a0 │ │ │ │ ldr r0, [pc, #188] @ (22a1f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22a0a0 │ │ │ │ bl 23dbd0 │ │ │ │ b.n 22a0ee │ │ │ │ ldr r3, [pc, #176] @ (22a1fc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -315173,21 +315173,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 22a040 │ │ │ │ ldr r1, [pc, #156] @ (22a200 ) │ │ │ │ ldr r0, [pc, #160] @ (22a204 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22a040 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ add.w r0, r8, #1056 @ 0x420 │ │ │ │ bl 2277e0 │ │ │ │ ldr.w r0, [r8, #1052] @ 0x41c │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r8, #1056 @ 0x420 │ │ │ │ str.w r3, [r8, #1052] @ 0x41c │ │ │ │ bl 2277d0 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r3, [pc, #112] @ (22a208 ) │ │ │ │ @@ -315208,48 +315208,48 @@ │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #186 @ 0xba │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 22a0d0 │ │ │ │ + bcs.n 22a2b0 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r2, r3, #26 │ │ │ │ + asrs r2, r1, #26 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r4, r3, #25 │ │ │ │ + lsrs r4, r1, #25 │ │ │ │ movs r3, r4 │ │ │ │ cmp r4, #190 @ 0xbe │ │ │ │ movs r5, r7 │ │ │ │ cmp r0, #228 @ 0xe4 │ │ │ │ movs r2, r6 │ │ │ │ cmp r4, #122 @ 0x7a │ │ │ │ movs r5, r7 │ │ │ │ bl 55e1e6 │ │ │ │ adds r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #22 │ │ │ │ + asrs r4, r4, #22 │ │ │ │ movs r3, r4 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #23 │ │ │ │ + asrs r2, r3, #23 │ │ │ │ movs r3, r4 │ │ │ │ cmp r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #21 │ │ │ │ + asrs r4, r6, #20 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + lsrs r6, r2, #29 │ │ │ │ movs r3, r4 │ │ │ │ - bne.n 22a294 │ │ │ │ + bne.n 22a274 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r6, r4, #20 │ │ │ │ + lsrs r6, r2, #20 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r0, #12 │ │ │ │ + asrs r0, r6, #11 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ @@ -315272,24 +315272,24 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 229f34 │ │ │ │ ldr r3, [pc, #68] @ (22a29c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #60] @ (22a2a0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #60] @ (22a2a4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #680 @ 0x2a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 40c194 │ │ │ │ + b.w 40c184 │ │ │ │ movs r2, #10 │ │ │ │ b.n 22a23e │ │ │ │ ldr r3, [pc, #40] @ (22a2a8 ) │ │ │ │ movw r2, #1588 @ 0x634 │ │ │ │ ldr r1, [pc, #36] @ (22a2ac ) │ │ │ │ ldr r0, [pc, #40] @ (22a2b0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -315298,23 +315298,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #108 @ 0x6c │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 22a39c │ │ │ │ + beq.n 22a37c │ │ │ │ movs r5, r5 │ │ │ │ - asrs r6, r0, #20 │ │ │ │ + asrs r6, r6, #19 │ │ │ │ movs r3, r4 │ │ │ │ - beq.n 22a364 │ │ │ │ + beq.n 22a344 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r6, r7, #16 │ │ │ │ + lsrs r6, r5, #16 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r1, #19 │ │ │ │ + asrs r0, r7, #18 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #284] @ (22a3e0 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -315341,15 +315341,15 @@ │ │ │ │ tbb [pc, r3] │ │ │ │ subs r2, #47 @ 0x2f │ │ │ │ adds r0, r0, #5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #20 │ │ │ │ movs r3, #2 │ │ │ │ strd r3, r5, [sp, #20] │ │ │ │ - bl 427054 │ │ │ │ + bl 427044 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22a2ea │ │ │ │ ldr r2, [pc, #224] @ (22a3ec ) │ │ │ │ ldr r3, [pc, #216] @ (22a3e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -315372,15 +315372,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 22a30a │ │ │ │ cbz r5, 22a382 │ │ │ │ mov r0, r4 │ │ │ │ bl 22a214 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 22a30a │ │ │ │ ldr r3, [r6, #8] │ │ │ │ cmp r3, #2 │ │ │ │ bls.n 22a392 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 22a33a │ │ │ │ ldr r1, [r6, #12] │ │ │ │ @@ -315397,15 +315397,15 @@ │ │ │ │ add.w r1, r6, #8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2438d4 │ │ │ │ b.n 22a33a │ │ │ │ add r0, sp, #20 │ │ │ │ movs r3, #2 │ │ │ │ strd r3, r5, [sp, #20] │ │ │ │ - bl 42716c │ │ │ │ + bl 42715c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 22a342 │ │ │ │ add r2, sp, #16 │ │ │ │ add.w r1, r6, #8 │ │ │ │ mov r0, r4 │ │ │ │ bl 23bbb8 │ │ │ │ b.n 22a33a │ │ │ │ @@ -315422,15 +315422,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #64] @ (22a400 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2310 @ 0x906 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 22934c │ │ │ │ b.n 22a33a │ │ │ │ bl 1633c0 │ │ │ │ nop │ │ │ │ @@ -315438,22 +315438,22 @@ │ │ │ │ movs r5, r7 │ │ │ │ movs r6, #202 @ 0xca │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #138 @ 0x8a │ │ │ │ movs r2, r6 │ │ │ │ - asrs r2, r6, #15 │ │ │ │ + asrs r2, r4, #15 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r7!, {r2, r4, r5} │ │ │ │ + ldmia r7!, {r2, r5} │ │ │ │ movs r5, r5 │ │ │ │ - eor.w r0, r8, r1, asr #32 │ │ │ │ - lsrs r2, r1, #12 │ │ │ │ + orns r0, r8, r1, asr #32 │ │ │ │ + lsrs r2, r7, #11 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 22a374 │ │ │ │ + b.n 22a354 │ │ │ │ movs r0, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r2 │ │ │ │ movs r2, #0 │ │ │ │ @@ -315469,15 +315469,15 @@ │ │ │ │ cbz r0, 22a442 │ │ │ │ blx 160240 │ │ │ │ ldr.w r0, [r4, #1200] @ 0x4b0 │ │ │ │ blx 160db8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1200] @ 0x4b0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3c31bc │ │ │ │ + bl 3c31ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -315511,15 +315511,15 @@ │ │ │ │ ldr.w r3, [pc, #1184] @ 22a950 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [r4, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22a7cc │ │ │ │ - bl 410768 │ │ │ │ + bl 410758 │ │ │ │ ldr.w r2, [pc, #1168] @ 22a954 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r2, [pc, #1160] @ 22a958 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -315537,21 +315537,21 @@ │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.n 22a584 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22a71e │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cccf4 │ │ │ │ + bl 2ccce4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cccf4 │ │ │ │ + bl 2ccce4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22a812 │ │ │ │ subs r1, r4, #1 │ │ │ │ uxth.w sl, fp │ │ │ │ uxth r4, r4 │ │ │ │ uxth r1, r1 │ │ │ │ cmp r1, #6 │ │ │ │ @@ -315566,15 +315566,15 @@ │ │ │ │ bne.w 22a79c │ │ │ │ uxth.w fp, fp │ │ │ │ cmp.w fp, #512 @ 0x200 │ │ │ │ bhi.w 22a79c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cc774 │ │ │ │ + bl 2cc764 │ │ │ │ cmp r0, sl │ │ │ │ bne.w 22a842 │ │ │ │ subs r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ bhi.n 22a4d8 │ │ │ │ tbh [pc, r4, lsl #1] │ │ │ │ movs r7, r0 │ │ │ │ @@ -315593,22 +315593,22 @@ │ │ │ │ bne.w 22a77a │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 22a646 │ │ │ │ mov r0, r9 │ │ │ │ bl 229f34 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22a758 │ │ │ │ ldr.w r3, [r9, #616] @ 0x268 │ │ │ │ cmp r3, #8 │ │ │ │ beq.w 22a770 │ │ │ │ - bl 410a3c │ │ │ │ + bl 410a2c │ │ │ │ ldr r2, [pc, #940] @ (22a95c ) │ │ │ │ ldr r3, [pc, #924] @ (22a94c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ eors r2, r3 │ │ │ │ @@ -315636,15 +315636,15 @@ │ │ │ │ ldr r3, [pc, #876] @ (22a964 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 22a4d8 │ │ │ │ ldr r0, [pc, #868] @ (22a968 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22a4d8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r4, [r8] │ │ │ │ rev r1, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22a8d4 │ │ │ │ cmp.w r4, #16777216 @ 0x1000000 │ │ │ │ @@ -315656,15 +315656,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #828] @ (22a970 ) │ │ │ │ ldr r1, [pc, #832] @ (22a974 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #788 @ 0x314 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 22a58a │ │ │ │ ldr.w r3, [r9, #616] @ 0x268 │ │ │ │ cmp r3, #8 │ │ │ │ beq.w 22a770 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ @@ -315679,15 +315679,15 @@ │ │ │ │ ldr r3, [pc, #768] @ (22a964 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22a5a8 │ │ │ │ ldr r0, [pc, #780] @ (22a97c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22a5a8 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 22a8fc │ │ │ │ ldrb.w r3, [r8] │ │ │ │ add.w r4, sp, #53 @ 0x35 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -315695,15 +315695,15 @@ │ │ │ │ strb r2, [r3, #1] │ │ │ │ bl 20bc0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22a7f0 │ │ │ │ mov r1, r0 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2bb73c │ │ │ │ + bl 2bb72c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22a4d8 │ │ │ │ b.n 22a584 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ rev r1, r3 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ @@ -315740,62 +315740,62 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 22a4d8 │ │ │ │ b.n 22a58a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22a8aa │ │ │ │ add.w r0, r9, #736 @ 0x2e0 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ b.n 22a4d8 │ │ │ │ ldr r3, [pc, #608] @ (22a980 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22a4fe │ │ │ │ ldr r3, [pc, #564] @ (22a964 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 22a4fe │ │ │ │ ldr r0, [pc, #584] @ (22a984 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22a4fe │ │ │ │ add.w r0, r9, #616 @ 0x268 │ │ │ │ movs r2, #5 │ │ │ │ movs r1, #8 │ │ │ │ bl 22934c │ │ │ │ add.w r0, r9, #640 @ 0x280 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ b.n 22a4d8 │ │ │ │ ldr r3, [pc, #556] @ (22a988 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22a894 │ │ │ │ ldr.w r3, [r9, #616] @ 0x268 │ │ │ │ cmp r3, #8 │ │ │ │ bne.w 22a656 │ │ │ │ add.w r0, r9, #640 @ 0x280 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ b.n 22a650 │ │ │ │ ldr r3, [pc, #528] @ (22a98c ) │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #528] @ (22a990 ) │ │ │ │ movw r2, #2546 @ 0x9f2 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #520] @ (22a994 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ b.n 22a586 │ │ │ │ ldr r3, [pc, #504] @ (22a998 ) │ │ │ │ movw r2, #2524 @ 0x9dc │ │ │ │ strd sl, r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #496] @ (22a99c ) │ │ │ │ @@ -315807,15 +315807,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #488] @ (22a9a0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #484] @ (22a9a4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ b.n 22a586 │ │ │ │ ldr r3, [pc, #472] @ (22a9a8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -315823,62 +315823,62 @@ │ │ │ │ ldr r3, [pc, #392] @ (22a964 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 22a4be │ │ │ │ ldr r0, [pc, #452] @ (22a9ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22a4be │ │ │ │ ldr r3, [pc, #444] @ (22a9b0 ) │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #444] @ (22a9b4 ) │ │ │ │ movw r2, #2423 @ 0x977 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #440] @ (22a9b8 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #756 @ 0x2f4 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ b.n 22a586 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cbe24 │ │ │ │ + bl 2cbe14 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ b.n 22a586 │ │ │ │ ldr r3, [pc, #412] @ (22a9bc ) │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #412] @ (22a9c0 ) │ │ │ │ movw r2, #2516 @ 0x9d4 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #404] @ (22a9c4 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ b.n 22a586 │ │ │ │ ldr r3, [pc, #388] @ (22a9c8 ) │ │ │ │ movw r2, #2534 @ 0x9e6 │ │ │ │ ldr r1, [pc, #384] @ (22a9cc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #384] @ (22a9d0 ) │ │ │ │ add r1, pc │ │ │ │ strd r0, sl, [sp, #8] │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ b.n 22a586 │ │ │ │ ldr r3, [pc, #360] @ (22a9d4 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -315887,26 +315887,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 22a57e │ │ │ │ ldr r0, [pc, #340] @ (22a9d8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 22a584 │ │ │ │ b.n 22a77a │ │ │ │ ldr r3, [pc, #204] @ (22a964 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 22a766 │ │ │ │ ldr r0, [pc, #312] @ (22a9dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22a646 │ │ │ │ ldr r3, [pc, #308] @ (22a9e0 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22a714 │ │ │ │ @@ -315915,15 +315915,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 22a714 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r0, [pc, #280] @ (22a9e4 ) │ │ │ │ rev r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22a714 │ │ │ │ ldr r3, [pc, #272] @ (22a9e8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22a61a │ │ │ │ @@ -315931,42 +315931,42 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 22a61a │ │ │ │ ldr r0, [pc, #252] @ (22a9ec ) │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ b.n 22a61a │ │ │ │ ldr r3, [pc, #240] @ (22a9f0 ) │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #240] @ (22a9f4 ) │ │ │ │ ldr r1, [pc, #244] @ (22a9f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2595 @ 0xa23 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ b.n 22a586 │ │ │ │ strd sl, r3, [sp, #4] │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ ldr r3, [pc, #216] @ (22a9fc ) │ │ │ │ movw r2, #2582 @ 0xa16 │ │ │ │ ldr r1, [pc, #212] @ (22aa00 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #212] @ (22aa04 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ b.n 22a586 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ movs r5, #18 │ │ │ │ movs r2, r6 │ │ │ │ movs r5, #16 │ │ │ │ movs r2, r6 │ │ │ │ @@ -315980,93 +315980,93 @@ │ │ │ │ movs r1, r6 │ │ │ │ movs r3, #232 @ 0xe8 │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #15 │ │ │ │ + asrs r4, r4, #15 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r6, #14 │ │ │ │ + asrs r0, r4, #14 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r4, {r4, r5, r7} │ │ │ │ + ldmia r4!, {r5, r7} │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r2, r2, #2 │ │ │ │ + lsrs r2, r0, #2 │ │ │ │ movs r3, r4 │ │ │ │ cmp r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #15 │ │ │ │ + asrs r6, r1, #15 │ │ │ │ movs r3, r4 │ │ │ │ adds r0, r2, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #2 │ │ │ │ + asrs r2, r2, #2 │ │ │ │ movs r3, r4 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #5 │ │ │ │ + asrs r4, r1, #5 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r6, r7, #28 │ │ │ │ + lsls r6, r5, #28 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r3!, {r1, r2, r4, r6} │ │ │ │ + ldmia r3!, {r1, r2, r6} │ │ │ │ movs r5, r5 │ │ │ │ adds r7, #162 @ 0xa2 │ │ │ │ movs r1, r6 │ │ │ │ - lsls r2, r3, #28 │ │ │ │ + lsls r2, r1, #28 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r4, r7, #1 │ │ │ │ + asrs r4, r5, #1 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r3!, {r1, r2, r5} │ │ │ │ + ldmia r3!, {r1, r2, r4} │ │ │ │ movs r5, r5 │ │ │ │ movs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #31 │ │ │ │ + lsrs r0, r0, #31 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r2, r0, #6 │ │ │ │ + asrs r2, r6, #5 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r0, r1, #27 │ │ │ │ + lsls r0, r7, #26 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r2!, {r5, r6, r7} │ │ │ │ + ldmia r2!, {r4, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r4, r3, #31 │ │ │ │ + lsrs r4, r1, #31 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r2, r3, #26 │ │ │ │ + lsls r2, r1, #26 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r2!, {r4, r5, r7} │ │ │ │ + ldmia r2!, {r5, r7} │ │ │ │ movs r5, r5 │ │ │ │ - asrs r2, r6, #32 │ │ │ │ + asrs r2, r4, #32 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r0, r7, #25 │ │ │ │ + lsls r0, r5, #25 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r2, {r2, r3, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r6} │ │ │ │ movs r5, r5 │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #32 │ │ │ │ + asrs r2, r4, #32 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r6, r0, #6 │ │ │ │ + asrs r6, r6, #5 │ │ │ │ movs r3, r4 │ │ │ │ movs r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #32 │ │ │ │ + asrs r0, r4, #32 │ │ │ │ movs r3, r4 │ │ │ │ movs r7, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #2 │ │ │ │ + asrs r6, r5, #2 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r1!, {r5, r6, r7} │ │ │ │ + ldmia r1!, {r4, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - asrs r2, r1, #1 │ │ │ │ + asrs r2, r7, #32 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r4, r7, #22 │ │ │ │ + lsls r4, r5, #22 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r2, r7, #31 │ │ │ │ + lsrs r2, r5, #31 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r0, r3, #22 │ │ │ │ + lsls r0, r1, #22 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r1, {r1, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r5, r7} │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0022aa08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -316108,41 +316108,41 @@ │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 22aa08 │ │ │ │ cbz r0, 22aa88 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ cbz r0, 22aa88 │ │ │ │ - bl 2cbc74 │ │ │ │ + bl 2cbc64 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ movs r7, #0 │ │ │ │ bl 2277d0 │ │ │ │ add.w r0, r4, #628 @ 0x274 │ │ │ │ - bl 406ce8 │ │ │ │ + bl 406cd8 │ │ │ │ strb.w r7, [r4, #632] @ 0x278 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r1, [pc, #148] @ (22ab38 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr.w r5, [r4, #624] @ 0x270 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ str.w r7, [r4, #624] @ 0x270 │ │ │ │ bl 2277d0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cbz r0, 22aad4 │ │ │ │ - bl 2cd0e0 │ │ │ │ + bl 2cd0d0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 2cbc74 │ │ │ │ + bl 2cbc64 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ str r7, [r4, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 22ab08 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 22aa08 │ │ │ │ ldr r3, [pc, #80] @ (22ab3c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -316152,50 +316152,50 @@ │ │ │ │ ldr r3, [pc, #72] @ (22ab40 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 22aa62 │ │ │ │ ldr r0, [pc, #68] @ (22ab44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22aa62 │ │ │ │ ldr r3, [pc, #60] @ (22ab48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22aae0 │ │ │ │ ldr r3, [pc, #44] @ (22ab40 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22aae0 │ │ │ │ ldr r0, [pc, #44] @ (22ab4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22aae0 │ │ │ │ nop │ │ │ │ subs r2, r0, #5 │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #360] @ 0x168 │ │ │ │ + ldr r2, [sp, #296] @ 0x128 │ │ │ │ movs r0, r4 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ movs r0, r4 │ │ │ │ movs r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #29 │ │ │ │ + lsrs r4, r3, #29 │ │ │ │ movs r3, r4 │ │ │ │ movs r7, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #29 │ │ │ │ + lsrs r2, r4, #29 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #432] @ (22ad10 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -316213,15 +316213,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22acba │ │ │ │ ldr.w r0, [r4, #1192] @ 0x4a8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1192] @ 0x4a8 │ │ │ │ cbz r0, 22ab92 │ │ │ │ - bl 3fe3a4 │ │ │ │ + bl 3fe394 │ │ │ │ ldr.w r0, [r4, #1188] @ 0x4a4 │ │ │ │ movs r6, #0 │ │ │ │ blx 16087c │ │ │ │ str.w r6, [r4, #1188] @ 0x4a4 │ │ │ │ bl 238d4c │ │ │ │ bl 222914 │ │ │ │ ldr.w r0, [r4, #1200] @ 0x4b0 │ │ │ │ @@ -316250,31 +316250,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ bl 2277d0 │ │ │ │ cbz r5, 22ac04 │ │ │ │ bl 22e78c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cd0e0 │ │ │ │ + bl 2cd0d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ ldr r3, [pc, #288] @ (22ad28 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r3, [r3, #616] @ 0x268 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 22ace0 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 22acae │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ cbz r0, 22ac2a │ │ │ │ - bl 40b658 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b648 │ │ │ │ + bl 40b6a0 │ │ │ │ ldr r2, [pc, #256] @ (22ad2c ) │ │ │ │ add r1, sp, #4 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ ldr.w r0, [r4, #596] @ 0x254 │ │ │ │ add r2, pc │ │ │ │ cmp r3, #10 │ │ │ │ it ne │ │ │ │ @@ -316283,22 +316283,22 @@ │ │ │ │ ite eq │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ add.w r0, r2, r0, lsl #2 │ │ │ │ movs r2, #0 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 40d2d0 │ │ │ │ + bl 40d2c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22acf8 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r0, sp, #4 │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 42716c │ │ │ │ + bl 42715c │ │ │ │ ldr r2, [pc, #200] @ (22ad30 ) │ │ │ │ ldr r3, [pc, #168] @ (22ad14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -316310,15 +316310,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1f7628 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ - bl 406ce8 │ │ │ │ + bl 406cd8 │ │ │ │ ldr r0, [pc, #152] @ (22ad34 ) │ │ │ │ movs r3, #0 │ │ │ │ movw r1, #1511 @ 0x5e7 │ │ │ │ add r0, pc │ │ │ │ strb.w r3, [r4, #917] @ 0x395 │ │ │ │ bl 1f75bc │ │ │ │ b.n 22abd2 │ │ │ │ @@ -316334,15 +316334,15 @@ │ │ │ │ ldr r3, [pc, #116] @ (22ad3c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 22ab82 │ │ │ │ ldr r0, [pc, #108] @ (22ad40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22ab82 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (22ad44 ) │ │ │ │ movw r2, #1534 @ 0x5fe │ │ │ │ ldr r1, [pc, #96] @ (22ad48 ) │ │ │ │ ldr r0, [pc, #96] @ (22ad4c ) │ │ │ │ add r3, pc │ │ │ │ @@ -316365,41 +316365,41 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #0 │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r0, [sp, #872] @ 0x368 │ │ │ │ movs r0, r4 │ │ │ │ movs r1, #90 @ 0x5a │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #42 @ 0x2a │ │ │ │ movs r5, r7 │ │ │ │ adds r6, r5, #4 │ │ │ │ movs r2, r6 │ │ │ │ - lsls r6, r4, #8 │ │ │ │ + lsls r6, r2, #8 │ │ │ │ movs r3, r4 │ │ │ │ cmp r6, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #23 │ │ │ │ + lsrs r0, r2, #23 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - lsls r4, r3, #7 │ │ │ │ + lsls r4, r1, #7 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r2, #23 │ │ │ │ + lsrs r6, r0, #23 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r5!, {r1, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r4, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - lsls r4, r0, #7 │ │ │ │ + lsls r4, r6, #6 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r2, #23 │ │ │ │ + lsrs r6, r0, #23 │ │ │ │ movs r3, r4 │ │ │ │ b.n 22ab50 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -316418,23 +316418,23 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r3, r5, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 22aedc │ │ │ │ mov r4, r0 │ │ │ │ mov r2, sp │ │ │ │ ldrd r0, r1, [r0, #100] @ 0x64 │ │ │ │ - bl 2cbea8 │ │ │ │ + bl 2cbe98 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22ae9e │ │ │ │ cbz r1, 22adb6 │ │ │ │ mov r0, r4 │ │ │ │ bl 229f34 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ cmp r5, #5 │ │ │ │ bne.w 22aec8 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 22af76 │ │ │ │ ldr.w r8, [pc, #492] @ 22afb4 │ │ │ │ add.w r7, r4, #212 @ 0xd4 │ │ │ │ @@ -316444,41 +316444,41 @@ │ │ │ │ ldrb.w r3, [r4, #632] @ 0x278 │ │ │ │ cbz r3, 22ade2 │ │ │ │ mov r0, r4 │ │ │ │ bl 22aa40 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22af8e │ │ │ │ - bl 2cd0e0 │ │ │ │ + bl 2cd0d0 │ │ │ │ ldr r3, [pc, #460] @ (22afbc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #3210 @ 0xc8a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ movw r2, #3213 @ 0xc8d │ │ │ │ mov r0, r7 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cbc74 │ │ │ │ + bl 2cbc64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ movs r2, #6 │ │ │ │ bl 22934c │ │ │ │ mov r0, r9 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ - bl 406928 │ │ │ │ + bl 406918 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ bl 235ae8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22ae30 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #8 │ │ │ │ bne.n 22aedc │ │ │ │ @@ -316494,15 +316494,15 @@ │ │ │ │ bl 237e3c │ │ │ │ b.n 22ae84 │ │ │ │ mov r0, r4 │ │ │ │ bl 22aa08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22af08 │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 406928 │ │ │ │ + bl 406918 │ │ │ │ mov r0, r4 │ │ │ │ bl 22aa08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22af08 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #8 │ │ │ │ beq.n 22ae68 │ │ │ │ @@ -316545,59 +316545,59 @@ │ │ │ │ b.n 22aea4 │ │ │ │ ldr r1, [pc, #228] @ (22afc8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #228] @ (22afcc ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #908 @ 0x38c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 22add6 │ │ │ │ ldr r1, [pc, #216] @ (22afd0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ (22afd4 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #908 @ 0x38c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 22add6 │ │ │ │ ldr r1, [pc, #204] @ (22afd8 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #204] @ (22afdc ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #908 @ 0x38c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 22add6 │ │ │ │ ldr r3, [pc, #192] @ (22afe0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22aedc │ │ │ │ ldr r3, [pc, #184] @ (22afe4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22aedc │ │ │ │ ldr r0, [pc, #180] @ (22afe8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22aedc │ │ │ │ ldr r3, [pc, #172] @ (22afec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22ae9a │ │ │ │ ldr r3, [pc, #156] @ (22afe4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 22ae9a │ │ │ │ ldr r0, [pc, #156] @ (22aff0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22ae9a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ (22aff4 ) │ │ │ │ movw r2, #3289 @ 0xcd9 │ │ │ │ ldr r1, [pc, #144] @ (22aff8 ) │ │ │ │ ldr r0, [pc, #148] @ (22affc ) │ │ │ │ add r3, pc │ │ │ │ @@ -316626,60 +316626,60 @@ │ │ │ │ nop │ │ │ │ adds r0, r4, #0 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r2, #0 │ │ │ │ movs r2, r6 │ │ │ │ - lsls r6, r6, #3 │ │ │ │ + lsls r6, r4, #3 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r4, r0, #22 │ │ │ │ + lsrs r4, r6, #21 │ │ │ │ movs r3, r4 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r3 │ │ │ │ movs r2, r6 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r0, r4, #18 │ │ │ │ + lsrs r0, r2, #18 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r0, r7, #18 │ │ │ │ + lsrs r0, r5, #18 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r3!, {r2, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r2, r2, #19 │ │ │ │ + lsrs r2, r0, #19 │ │ │ │ movs r3, r4 │ │ │ │ movs r0, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #19 │ │ │ │ + lsrs r4, r3, #19 │ │ │ │ movs r3, r4 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #18 │ │ │ │ + lsrs r2, r4, #18 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r5, r6} │ │ │ │ movs r5, r5 │ │ │ │ - vhadd.u16 d16, d14, d18 │ │ │ │ - lsrs r0, r3, #14 │ │ │ │ + vhadd.u8 d16, d14, d18 │ │ │ │ + lsrs r0, r1, #14 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r3!, {r2, r5, r6} │ │ │ │ + stmia r3!, {r2, r4, r6} │ │ │ │ movs r5, r5 │ │ │ │ - vhadd.u8 d16, d6, d18 │ │ │ │ - lsrs r0, r2, #14 │ │ │ │ + vhadd.u d0, d6, d18 │ │ │ │ + lsrs r0, r0, #14 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r3!, {r2, r3, r6} │ │ │ │ + stmia r3!, {r2, r3, r4, r5} │ │ │ │ movs r5, r5 │ │ │ │ - vhadd.u32 d0, d14, d18 │ │ │ │ - lsrs r0, r5, #14 │ │ │ │ + vhadd.u16 d0, d14, d18 │ │ │ │ + lsrs r0, r3, #14 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #820] @ (22b360 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -316691,61 +316691,61 @@ │ │ │ │ ldr r5, [pc, #816] @ (22b368 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #816] @ (22b36c ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 410768 │ │ │ │ + bl 410758 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2c8854 │ │ │ │ + bl 2c8844 │ │ │ │ movs r0, #2 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ mov sl, r1 │ │ │ │ - bl 2cd538 │ │ │ │ + bl 2cd528 │ │ │ │ ldr r2, [pc, #776] @ (22b370 ) │ │ │ │ add r6, pc │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ add.w r6, r6, #928 @ 0x3a0 │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #208] @ 0xd0 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #756] @ (22b374 ) │ │ │ │ ldr.w r8, [pc, #756] @ 22b378 │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #29 │ │ │ │ ldr.w r0, [r4, #208] @ 0xd0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add r8, pc │ │ │ │ - bl 2cbd78 │ │ │ │ + bl 2cbd68 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r4, #208] @ 0xd0 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r7 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ - bl 2c88c0 │ │ │ │ + bl 2c88b0 │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ - bl 2b6eb0 │ │ │ │ + bl 2b6ea0 │ │ │ │ strd r0, r1, [r4, #336] @ 0x150 │ │ │ │ - bl 2b72b0 │ │ │ │ + bl 2b72a0 │ │ │ │ ldr r0, [pc, #676] @ (22b37c ) │ │ │ │ movw r1, #3867 @ 0xf1b │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 2380c4 │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -316754,27 +316754,27 @@ │ │ │ │ mov r5, r0 │ │ │ │ bl 1f7628 │ │ │ │ mov r0, r4 │ │ │ │ bl 229e74 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 22b2b0 │ │ │ │ movs r0, #2 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr r3, [pc, #592] @ (22b380 ) │ │ │ │ subs r5, r5, r0 │ │ │ │ str.w r5, [r4, #904] @ 0x388 │ │ │ │ sbc.w r7, r7, r1 │ │ │ │ str.w r7, [r4, #908] @ 0x38c │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r9, r3 │ │ │ │ @@ -316791,15 +316791,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22b1f2 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 22934c │ │ │ │ bl 1f7628 │ │ │ │ - bl 2b76b0 │ │ │ │ + bl 2b76a0 │ │ │ │ ldr r0, [pc, #528] @ (22b388 ) │ │ │ │ movw r1, #3564 @ 0xdec │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ cmp r2, #4 │ │ │ │ bhi.n 22b1d8 │ │ │ │ @@ -316807,18 +316807,18 @@ │ │ │ │ bls.n 22b1e0 │ │ │ │ ldr r0, [pc, #508] @ (22b38c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ bl 228550 │ │ │ │ bl 1f7628 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c436c │ │ │ │ - bl 410a3c │ │ │ │ + bl 2c435c │ │ │ │ + bl 410a2c │ │ │ │ ldr r2, [pc, #480] @ (22b390 ) │ │ │ │ ldr r3, [pc, #436] @ (22b364 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -316836,24 +316836,24 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 22b18e │ │ │ │ ldr r1, [pc, #432] @ (22b394 ) │ │ │ │ ldr r0, [pc, #436] @ (22b398 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #940 @ 0x3ac │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 22b18e │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 238a64 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22b162 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2cbfbc │ │ │ │ - bl 2b7424 │ │ │ │ + bl 2cbfac │ │ │ │ + bl 2b7414 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22b162 │ │ │ │ ldr r5, [pc, #396] @ (22b39c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #396] @ (22b3a0 ) │ │ │ │ add r5, pc │ │ │ │ add r0, pc │ │ │ │ @@ -316870,19 +316870,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 22b2cc │ │ │ │ mov r0, r4 │ │ │ │ bl 22ad60 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 22b280 │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ ldr.w r7, [r4, #364] @ 0x16c │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ adc.w r7, r7, #0 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r7, r1, r7 │ │ │ │ blt.n 22b21e │ │ │ │ @@ -316906,33 +316906,33 @@ │ │ │ │ ldr r3, [pc, #268] @ (22b3a8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 22b172 │ │ │ │ ldr r0, [pc, #260] @ (22b3ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22b172 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 229f34 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 22934c │ │ │ │ b.n 22b172 │ │ │ │ ldr.w r5, [r4, #616] @ 0x268 │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 22b322 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 22b280 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ cbnz r0, 22b30e │ │ │ │ mov r0, r4 │ │ │ │ bl 229d28 │ │ │ │ b.n 22b280 │ │ │ │ ldr r3, [pc, #196] @ (22b3b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -316941,89 +316941,89 @@ │ │ │ │ ldr r3, [pc, #176] @ (22b3a8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 22b14a │ │ │ │ ldr r0, [pc, #172] @ (22b3b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22b14a │ │ │ │ ldr.w r3, [r9] │ │ │ │ cbnz r3, 22b338 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #10 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 22934c │ │ │ │ b.n 22b280 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #60] @ 0x3c │ │ │ │ - bl 2cc1fc │ │ │ │ + bl 2cc1ec │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2cbfbc │ │ │ │ + bl 2cbfac │ │ │ │ b.n 22b2d8 │ │ │ │ ldr r3, [pc, #124] @ (22b3b8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22b314 │ │ │ │ ldr r3, [pc, #96] @ (22b3a8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 22b314 │ │ │ │ ldr r0, [pc, #104] @ (22b3bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22b314 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r5, r5 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, lr} │ │ │ │ + push {r2, lr} │ │ │ │ movs r0, r4 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ movs r5, r5 │ │ │ │ - push {r1, r2, r3, r6, r7} │ │ │ │ + push {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r0, r4 │ │ │ │ - lsrs r0, r7, #14 │ │ │ │ + lsrs r0, r5, #14 │ │ │ │ movs r3, r4 │ │ │ │ adds r6, r7, r3 │ │ │ │ movs r2, r6 │ │ │ │ - stc2l 0, cr0, [ip, #136]! @ 0x88 │ │ │ │ + ldc2l 0, cr0, [ip, #136] @ 0x88 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r8, #-136]! @ 0xffffff78 │ │ │ │ - stc2l 0, cr0, [ip, #-136] @ 0xffffff78 │ │ │ │ + stc2l 0, cr0, [r8, #-136]! @ 0xffffff78 │ │ │ │ + ldc2 0, cr0, [ip, #-136]! @ 0xffffff78 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ asrs r0, r5, #31 │ │ │ │ movs r2, r6 │ │ │ │ - stmia r1!, {} │ │ │ │ + stmia r0!, {r4, r5, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r2, r1, #11 │ │ │ │ + lsrs r2, r7, #10 │ │ │ │ movs r3, r4 │ │ │ │ subs r6, r1, r5 │ │ │ │ movs r5, r7 │ │ │ │ ldmia r6!, {r0, r5} │ │ │ │ @ instruction: 0xffff1a94 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #7 │ │ │ │ + lsrs r0, r3, #7 │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #5 │ │ │ │ + lsrs r6, r6, #4 │ │ │ │ movs r3, r4 │ │ │ │ movs r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #4 │ │ │ │ + lsrs r6, r1, #4 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0022b3c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -317053,15 +317053,15 @@ │ │ │ │ ldr r1, [pc, #280] @ (22b520 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ cbz r0, 22b41a │ │ │ │ - bl 2cbc74 │ │ │ │ + bl 2cbc64 │ │ │ │ ldr r5, [pc, #264] @ (22b524 ) │ │ │ │ mov r0, r7 │ │ │ │ bl 2277d0 │ │ │ │ movw r6, #15611 @ 0x3cfb │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ add r5, pc │ │ │ │ b.n 22b44c │ │ │ │ @@ -317092,15 +317092,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r4, #1016 @ 0x3f8 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 22b43a │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 22b464 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ movs r2, #3 │ │ │ │ @@ -317126,15 +317126,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (22b528 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cbz r0, 22b4e0 │ │ │ │ - bl 2cbc74 │ │ │ │ + bl 2cbc64 │ │ │ │ mov r0, r7 │ │ │ │ bl 2277d0 │ │ │ │ b.n 22b45e │ │ │ │ ldr r3, [pc, #64] @ (22b52c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -317142,50 +317142,50 @@ │ │ │ │ ldr r3, [pc, #56] @ (22b530 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 22b3f2 │ │ │ │ ldr r0, [pc, #48] @ (22b534 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22b3f2 │ │ │ │ bl 1633c0 │ │ │ │ nop │ │ │ │ adds r2, r1, r6 │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #768] @ 0x300 │ │ │ │ + str r0, [sp, #704] @ 0x2c0 │ │ │ │ movs r0, r4 │ │ │ │ adds r6, r6, r4 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r7, #62] @ 0x3e │ │ │ │ + ldrh r0, [r5, #62] @ 0x3e │ │ │ │ movs r0, r4 │ │ │ │ subs r4, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #31 │ │ │ │ + lsls r2, r7, #30 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0022b538 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 23db64 │ │ │ │ bl 22b3c0 │ │ │ │ ldr r3, [pc, #20] @ (22b564 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ bl 2218ec │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 2218f8 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0022b568 : │ │ │ │ @@ -317195,42 +317195,42 @@ │ │ │ │ mov lr, r1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ str.w lr, [ip] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add.w r0, r3, r2, lsl #2 │ │ │ │ - b.w 40d298 │ │ │ │ + b.w 40d288 │ │ │ │ nop │ │ │ │ asrs r0, r6, #31 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0022b58c : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #16] @ (22b5a0 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ adds r0, #24 │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.w 40d298 │ │ │ │ + b.w 40d288 │ │ │ │ nop │ │ │ │ asrs r4, r1, #31 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0022b5a4 : │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cbz r2, 22b5d6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 40d2b0 │ │ │ │ + bl 40d2a0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -317261,15 +317261,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ adds r3, #24 │ │ │ │ add.w r0, r3, r0, lsl #2 │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 40d2d0 │ │ │ │ + bl 40d2c0 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ bne.n 22b654 │ │ │ │ ldr r2, [pc, #72] @ (22b678 ) │ │ │ │ ldr r3, [pc, #60] @ (22b670 ) │ │ │ │ add r2, pc │ │ │ │ @@ -317299,18 +317299,18 @@ │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r2, #29 │ │ │ │ movs r5, r7 │ │ │ │ asrs r6, r4, #13 │ │ │ │ movs r2, r6 │ │ │ │ - pop {r1, r2, r7} │ │ │ │ + pop {r1, r2, r4, r5, r6} │ │ │ │ movs r5, r5 │ │ │ │ - str??.w r0, [r8, r2, lsl #2] │ │ │ │ - lsls r2, r7, #17 │ │ │ │ + ldr.w r0, [r8, r2, lsl #2] │ │ │ │ + lsls r2, r5, #17 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0022b688 : │ │ │ │ ldr.w r0, [r0, #616] @ 0x268 │ │ │ │ cmp r0, #10 │ │ │ │ it ne │ │ │ │ cmpne r0, #3 │ │ │ │ @@ -317412,15 +317412,15 @@ │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0022b774 : │ │ │ │ ldr r3, [pc, #8] @ (22b780 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ - b.w 406ca8 │ │ │ │ + b.w 406c98 │ │ │ │ asrs r2, r5, #23 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0022b784 : │ │ │ │ ldr.w r0, [r0, #596] @ 0x254 │ │ │ │ subs r0, #1 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -317460,28 +317460,28 @@ │ │ │ │ str.w r0, [r4, #616] @ 0x268 │ │ │ │ str.w r0, [r4, #624] @ 0x270 │ │ │ │ strh.w r0, [r4, #916] @ 0x394 │ │ │ │ strd r2, r3, [r4, #864] @ 0x360 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ strd r2, r3, [r4, #872] @ 0x368 │ │ │ │ strd r2, r3, [r4, #904] @ 0x388 │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ str.w r5, [r4, #1052] @ 0x41c │ │ │ │ bl 238674 │ │ │ │ cbnz r0, 22b86c │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ movs r1, #0 │ │ │ │ bl 22934c │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #848] @ 0x350 │ │ │ │ strd r2, r3, [r4, #352] @ 0x160 │ │ │ │ strd r2, r3, [r4, #368] @ 0x170 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r3, [pc, #64] @ (22b87c ) │ │ │ │ @@ -317490,25 +317490,25 @@ │ │ │ │ str.w r2, [r4, #912] @ 0x390 │ │ │ │ movs r2, #120 @ 0x78 │ │ │ │ strh.w r1, [r4, #1196] @ 0x4ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ blx 162294 │ │ │ │ - bl 2bba70 │ │ │ │ + bl 2bba60 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fe2e0 │ │ │ │ + bl 3fe2d0 │ │ │ │ str.w r0, [r4, #1192] @ 0x4a8 │ │ │ │ b.n 22b804 │ │ │ │ asrs r6, r5, #7 │ │ │ │ movs r2, r6 │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -317569,15 +317569,15 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 22b912 │ │ │ │ lsls r3, r4, #31 │ │ │ │ bmi.n 22b97c │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 2282e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22b99a │ │ │ │ ldr r2, [pc, #168] @ (22b9d0 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -317617,19 +317617,19 @@ │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ b.n 22b936 │ │ │ │ ldr r2, [pc, #88] @ (22b9d8 ) │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 40bd20 │ │ │ │ + bl 40bd10 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ mvn.w r0, #12 │ │ │ │ b.n 22b940 │ │ │ │ mvn.w r0, #15 │ │ │ │ b.n 22b940 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ (22b9dc ) │ │ │ │ movw r2, #1851 @ 0x73b │ │ │ │ @@ -317650,20 +317650,20 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r6, #16 │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r2, #1 │ │ │ │ movs r2, r6 │ │ │ │ - lsls r6, r1, #14 │ │ │ │ + lsls r6, r7, #13 │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r6, 22b9ec │ │ │ │ + cbnz r6, 22b9e8 │ │ │ │ movs r5, r5 │ │ │ │ - adds.w r0, r8, #10616832 @ 0xa20000 │ │ │ │ - lsls r2, r5, #12 │ │ │ │ + add.w r0, r8, #10616832 @ 0xa20000 │ │ │ │ + lsls r2, r3, #12 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0022b9e8 : │ │ │ │ movs r2, #3 │ │ │ │ b.w 22b880 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -317721,15 +317721,15 @@ │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 160990 │ │ │ │ str.w r0, [r4], #4 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 22ba6e │ │ │ │ mov r0, r1 │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -317775,15 +317775,15 @@ │ │ │ │ bl 21594c │ │ │ │ cbz r0, 22bb3c │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #20 │ │ │ │ movs r3, #2 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 427054 │ │ │ │ + bl 427044 │ │ │ │ cbz r0, 22bb58 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #8] │ │ │ │ eor.w r2, r2, #1 │ │ │ │ orr.w r2, sl, r2 │ │ │ │ strb.w r2, [r5, #740] @ 0x2e4 │ │ │ │ @@ -317792,30 +317792,30 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22bba0 │ │ │ │ add r0, sp, #20 │ │ │ │ movs r3, #2 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 42716c │ │ │ │ + bl 42715c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 22bb58 │ │ │ │ ldr r3, [pc, #140] @ (22bbcc ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #140] @ (22bbd0 ) │ │ │ │ ldr r1, [pc, #144] @ (22bbd4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #984 @ 0x3d8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1935 @ 0x78f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #124] @ (22bbd8 ) │ │ │ │ ldr r3, [pc, #104] @ (22bbc4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -317835,46 +317835,46 @@ │ │ │ │ ldr r1, [pc, #88] @ (22bbe4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #984 @ 0x3d8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1931 @ 0x78b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22bb58 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ cbz r0, 22bbb4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r3, [r6, #0] │ │ │ │ b.n 22bb58 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1633c0 │ │ │ │ bl 1633f0 │ │ │ │ asrs r2, r4, #10 │ │ │ │ movs r5, r7 │ │ │ │ lsrs r0, r2, #27 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, #18] │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xb7a0 │ │ │ │ + @ instruction: 0xb790 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r2, r6, #8 │ │ │ │ + lsls r2, r4, #8 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf37a0022 │ │ │ │ + @ instruction: 0xf36a0022 │ │ │ │ lsrs r4, r7, #24 │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xb75a │ │ │ │ + @ instruction: 0xb74a │ │ │ │ movs r5, r5 │ │ │ │ - lsls r4, r7, #6 │ │ │ │ + lsls r4, r5, #6 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf3340022 │ │ │ │ + @ instruction: 0xf3240022 │ │ │ │ │ │ │ │ 0022bbe8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (22bc9c ) │ │ │ │ @@ -317895,28 +317895,28 @@ │ │ │ │ ldr r2, [pc, #144] @ (22bca8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1028 @ 0x404 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1980 @ 0x7bc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r3, #640] @ 0x280 │ │ │ │ cbz r0, 22bc5a │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 3dbd2c │ │ │ │ + bl 3dbd1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str.w r1, [r3, #640] @ 0x280 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ cbz r1, 22bc70 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ @@ -317941,23 +317941,23 @@ │ │ │ │ add.w r3, r3, #1008 @ 0x3f0 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ bl 1633f0 │ │ │ │ nop │ │ │ │ asrs r6, r4, #5 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb6cc │ │ │ │ + @ instruction: 0xb6bc │ │ │ │ movs r5, r5 │ │ │ │ - subw r0, lr, #34 @ 0x22 │ │ │ │ - lsls r4, r2, #6 │ │ │ │ + @ instruction: 0xf29e0022 │ │ │ │ + lsls r4, r0, #6 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xb65c │ │ │ │ + @ instruction: 0xb64c │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf23e0022 │ │ │ │ - lsls r4, r3, #4 │ │ │ │ + @ instruction: 0xf22e0022 │ │ │ │ + lsls r4, r1, #4 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0022bcb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -317995,15 +317995,15 @@ │ │ │ │ ldr r1, [pc, #280] @ (22be2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1048 @ 0x418 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2037 @ 0x7f5 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #264] @ (22be30 ) │ │ │ │ ldr r3, [pc, #240] @ (22be1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -318029,100 +318029,100 @@ │ │ │ │ mov r9, r2 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ movw r2, #2007 @ 0x7d7 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r1 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ bl 229f34 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ ldr r3, [pc, #184] @ (22be40 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #2011 @ 0x7db │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cbz r0, 22bdc8 │ │ │ │ - bl 2cbc74 │ │ │ │ + bl 2cbc64 │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ movw r2, #2015 @ 0x7df │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ cbz r6, 22bdd6 │ │ │ │ ldr r2, [pc, #144] @ (22be44 ) │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2017 @ 0x7e1 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22bdd6 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ movw r2, #2015 @ 0x7df │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ b.n 22bd26 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2cbc74 │ │ │ │ + bl 2cbc64 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22bd26 │ │ │ │ ldr r3, [pc, #92] @ (22be48 ) │ │ │ │ mov.w r2, #2032 @ 0x7f0 │ │ │ │ ldr r4, [pc, #88] @ (22be4c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #88] @ (22be50 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #1048 @ 0x418 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22bd26 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1633f0 │ │ │ │ bl 1633c0 │ │ │ │ asrs r2, r2, #2 │ │ │ │ movs r5, r7 │ │ │ │ lsrs r6, r0, #19 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #19 │ │ │ │ movs r2, r6 │ │ │ │ - push {r1, r4, r6, r7, lr} │ │ │ │ + push {r1, r6, r7, lr} │ │ │ │ movs r5, r5 │ │ │ │ - lsls r4, r5, #4 │ │ │ │ + lsls r4, r3, #4 │ │ │ │ movs r3, r4 │ │ │ │ - sub.w r0, ip, #34 @ 0x22 │ │ │ │ + @ instruction: 0xf19c0022 │ │ │ │ lsrs r6, r5, #17 │ │ │ │ movs r2, r6 │ │ │ │ - push {r2, r3, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r6, lr} │ │ │ │ movs r5, r5 │ │ │ │ - sbc.w r0, r6, #34 @ 0x22 │ │ │ │ - lsls r2, r1, #2 │ │ │ │ + adcs.w r0, r6, #34 @ 0x22 │ │ │ │ + lsls r2, r7, #1 │ │ │ │ movs r3, r4 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #1 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ movs r3, r4 │ │ │ │ - push {r1, r2, r3, r5, r6, r7} │ │ │ │ + push {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - lsls r4, r4, #2 │ │ │ │ + lsls r4, r2, #2 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf0ca0022 │ │ │ │ + @ instruction: 0xf0ba0022 │ │ │ │ │ │ │ │ 0022be54 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -318139,18 +318139,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 40b658 │ │ │ │ + bl 40b648 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -318249,18 +318249,18 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #812] @ (22c2c4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #1080 @ 0x438 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ cbz r4, 22bfb0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3c31f8 │ │ │ │ + bl 3c31e8 │ │ │ │ ldr r2, [pc, #788] @ (22c2c8 ) │ │ │ │ ldr r3, [pc, #764] @ (22c2b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -318282,33 +318282,33 @@ │ │ │ │ ldr r1, [pc, #748] @ (22c2d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2204 @ 0x89c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22bfb0 │ │ │ │ ldr r3, [pc, #728] @ (22c2d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #716] @ (22c2dc ) │ │ │ │ ldr r2, [pc, #720] @ (22c2e0 ) │ │ │ │ ldr r1, [pc, #720] @ (22c2e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ movw r2, #2213 @ 0x8a5 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22bfb0 │ │ │ │ ldr r2, [pc, #696] @ (22c2e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbz r2, 22c068 │ │ │ │ ldr.w r2, [r2, #616] @ 0x268 │ │ │ │ subs r2, #1 │ │ │ │ @@ -318324,26 +318324,26 @@ │ │ │ │ ldr r1, [pc, #672] @ (22c2f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1080 @ 0x438 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2093 @ 0x82d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22bfa8 │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 21594c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22c112 │ │ │ │ movs r0, #5 │ │ │ │ bl 21594c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22c1cc │ │ │ │ - bl 2bcc98 │ │ │ │ + bl 2bcc88 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22c1ea │ │ │ │ mov r0, r6 │ │ │ │ bl 22be54 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22bfa8 │ │ │ │ bl 2310cc │ │ │ │ @@ -318376,51 +318376,51 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 22bfa8 │ │ │ │ mov r0, r5 │ │ │ │ bl 22a214 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 22bfa8 │ │ │ │ ldr r3, [pc, #512] @ (22c2f8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #512] @ (22c2fc ) │ │ │ │ ldr r1, [pc, #516] @ (22c300 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1080 @ 0x438 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2062 @ 0x80e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22bfa8 │ │ │ │ ldr r3, [pc, #496] @ (22c304 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #496] @ (22c308 ) │ │ │ │ ldr r1, [pc, #496] @ (22c30c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1080 @ 0x438 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2098 @ 0x832 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22bfa8 │ │ │ │ ldr r3, [pc, #476] @ (22c310 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #476] @ (22c314 ) │ │ │ │ ldr r1, [pc, #480] @ (22c318 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2241 @ 0x8c1 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22bfa8 │ │ │ │ movs r2, #7 │ │ │ │ add.w r0, r5, #616 @ 0x268 │ │ │ │ bl 22934c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 22c0be │ │ │ │ ldr r3, [pc, #444] @ (22c31c ) │ │ │ │ @@ -318429,37 +318429,37 @@ │ │ │ │ ldr r1, [pc, #448] @ (22c324 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2222 @ 0x8ae │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22bfb0 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2225fc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ cbz r3, 22c1a6 │ │ │ │ - bl 3f5424 │ │ │ │ + bl 3f5414 │ │ │ │ ldr r3, [pc, #408] @ (22c328 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #24 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3c6020 │ │ │ │ + bl 3c6010 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #16 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2d3b5c │ │ │ │ + bl 2d3b4c │ │ │ │ ldr r1, [pc, #376] @ (22c32c ) │ │ │ │ movs r3, #0 │ │ │ │ str.w r0, [r5, #1200] @ 0x4b0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ blx 162ec4 │ │ │ │ ldr.w r0, [r5, #1200] @ 0x4b0 │ │ │ │ @@ -318472,27 +318472,27 @@ │ │ │ │ ldr r1, [pc, #356] @ (22c338 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1080 @ 0x438 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2103 @ 0x837 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22bfa8 │ │ │ │ ldr r3, [pc, #336] @ (22c33c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #336] @ (22c340 ) │ │ │ │ ldr r1, [pc, #336] @ (22c344 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1080 @ 0x438 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2109 @ 0x83d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22bfa8 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 23130c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22c27e │ │ │ │ bl 231018 │ │ │ │ cbnz r0, 22c278 │ │ │ │ @@ -318509,15 +318509,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #288] @ (22c354 ) │ │ │ │ add.w r3, r3, #1080 @ 0x438 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2142 @ 0x85e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22bfa8 │ │ │ │ bl 231368 │ │ │ │ cbnz r0, 22c284 │ │ │ │ bl 231c68 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22c0a0 │ │ │ │ @@ -318527,15 +318527,15 @@ │ │ │ │ ldr r1, [pc, #252] @ (22c360 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1080 @ 0x438 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2125 @ 0x84d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22bfa8 │ │ │ │ ldr r1, [pc, #232] @ (22c364 ) │ │ │ │ add r1, pc │ │ │ │ b.n 22c228 │ │ │ │ ldr r1, [pc, #232] @ (22c368 ) │ │ │ │ add r1, pc │ │ │ │ b.n 22c228 │ │ │ │ @@ -318545,92 +318545,92 @@ │ │ │ │ ldr r1, [pc, #232] @ (22c374 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1080 @ 0x438 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2120 @ 0x848 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22bfa8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 1633c0 │ │ │ │ nop │ │ │ │ lsrs r4, r1, #11 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #25 │ │ │ │ movs r5, r7 │ │ │ │ lsrs r6, r5, #10 │ │ │ │ movs r2, r6 │ │ │ │ - cbz r4, 22c312 │ │ │ │ + cbz r4, 22c30e │ │ │ │ movs r5, r5 │ │ │ │ - vaddl.u16 q8, d14, d18 │ │ │ │ - vhadd.s32 d0, d8, d18 │ │ │ │ + vaddl.u8 q8, d14, d18 │ │ │ │ + vhadd.s16 d0, d8, d18 │ │ │ │ lsrs r4, r4, #7 │ │ │ │ movs r2, r6 │ │ │ │ - uxtb r4, r7 │ │ │ │ + uxtb r4, r5 │ │ │ │ movs r5, r5 │ │ │ │ - sbc.w r0, r6, #10616832 @ 0xa20000 │ │ │ │ - cdp 0, 13, cr0, cr6, cr2, {1} │ │ │ │ + adcs.w r0, r6, #10616832 @ 0xa20000 │ │ │ │ + cdp 0, 12, cr0, cr6, cr2, {1} │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r2, r2 │ │ │ │ + uxtb r2, r0 │ │ │ │ movs r5, r5 │ │ │ │ - cdp2 0, 12, cr0, cr12, cr2, {1} │ │ │ │ - cdp 0, 10, cr0, cr14, cr2, {1} │ │ │ │ + cdp2 0, 11, cr0, cr12, cr2, {1} │ │ │ │ + cdp 0, 9, cr0, cr14, cr2, {1} │ │ │ │ lsrs r2, r6, #20 │ │ │ │ movs r5, r7 │ │ │ │ - uxth r2, r2 │ │ │ │ + uxth r2, r0 │ │ │ │ + movs r5, r5 │ │ │ │ + vhadd.u16 d16, d8, d18 │ │ │ │ + cdp 0, 5, cr0, cr12, cr2, {1} │ │ │ │ + cbz r0, 22c332 │ │ │ │ + movs r5, r5 │ │ │ │ + cdp2 0, 3, cr0, cr10, cr2, {1} │ │ │ │ + ldc 0, cr0, [r2, #136]! @ 0x88 │ │ │ │ + cbz r2, 22c336 │ │ │ │ + movs r5, r5 │ │ │ │ + cdp2 0, 11, cr0, cr8, cr2, {1} │ │ │ │ + ldc 0, cr0, [r4, #136] @ 0x88 │ │ │ │ + cbz r4, 22c33a │ │ │ │ movs r5, r5 │ │ │ │ - vhadd.u32 d16, d8, d18 │ │ │ │ - cdp 0, 6, cr0, cr12, cr2, {1} │ │ │ │ - cbz r0, 22c336 │ │ │ │ - movs r5, r5 │ │ │ │ - cdp2 0, 4, cr0, cr10, cr2, {1} │ │ │ │ - stcl 0, cr0, [r2, #136] @ 0x88 │ │ │ │ - cbz r2, 22c33a │ │ │ │ - movs r5, r5 │ │ │ │ - cdp2 0, 12, cr0, cr8, cr2, {1} │ │ │ │ - stc 0, cr0, [r4, #136]! @ 0x88 │ │ │ │ - cbz r4, 22c33e │ │ │ │ - movs r5, r5 │ │ │ │ - stc2l 0, cr0, [lr, #136]! @ 0x88 │ │ │ │ - stc 0, cr0, [r6, #136] @ 0x88 │ │ │ │ - cbz r0, 22c340 │ │ │ │ + ldc2l 0, cr0, [lr, #136] @ 0x88 │ │ │ │ + ldcl 0, cr0, [r6, #-136]! @ 0xffffff78 │ │ │ │ + cbz r0, 22c33c │ │ │ │ movs r5, r5 │ │ │ │ - stc2 0, cr0, [r2, #136]! @ 0x88 │ │ │ │ - ldcl 0, cr0, [sl, #-136] @ 0xffffff78 │ │ │ │ + ldc2 0, cr0, [r2, #136] @ 0x88 │ │ │ │ + stcl 0, cr0, [sl, #-136] @ 0xffffff78 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ b.n 22c7be │ │ │ │ - vsra.u32 d27, d0, #1 │ │ │ │ + vaddw.u , , d0 │ │ │ │ movs r5, r5 │ │ │ │ - cdp2 0, 3, cr0, cr10, cr2, {1} │ │ │ │ - stcl 0, cr0, [sl], #136 @ 0x88 │ │ │ │ - sub sp, #456 @ 0x1c8 │ │ │ │ + cdp2 0, 2, cr0, cr10, cr2, {1} │ │ │ │ + ldcl 0, cr0, [sl], {34} @ 0x22 │ │ │ │ + sub sp, #392 @ 0x188 │ │ │ │ movs r5, r5 │ │ │ │ - cdp2 0, 5, cr0, cr12, cr2, {1} │ │ │ │ - stcl 0, cr0, [ip], {34} @ 0x22 │ │ │ │ - ldc2 0, cr0, [r2], #136 @ 0x88 │ │ │ │ - sub sp, #208 @ 0xd0 │ │ │ │ + cdp2 0, 4, cr0, cr12, cr2, {1} │ │ │ │ + ldc 0, cr0, [ip], #136 @ 0x88 │ │ │ │ + stc2 0, cr0, [r2], #136 @ 0x88 │ │ │ │ + sub sp, #144 @ 0x90 │ │ │ │ movs r5, r5 │ │ │ │ - cdp2 0, 11, cr0, cr8, cr2, {1} │ │ │ │ - stc 0, cr0, [ip], {34} @ 0x22 │ │ │ │ - sub sp, #8 │ │ │ │ + cdp2 0, 10, cr0, cr8, cr2, {1} │ │ │ │ + ldcl 0, cr0, [ip], #-136 @ 0xffffff78 │ │ │ │ + add sp, #456 @ 0x1c8 │ │ │ │ movs r5, r5 │ │ │ │ - cdp2 0, 6, cr0, cr4, cr2, {1} │ │ │ │ - mrrc 0, 2, r0, ip, cr2 │ │ │ │ - mcrr2 0, 2, r0, sl, cr2 │ │ │ │ - str r0, [sp, #432] @ 0x1b0 │ │ │ │ + cdp2 0, 5, cr0, cr4, cr2, {1} │ │ │ │ + mcrr 0, 2, r0, ip, cr2 │ │ │ │ + ldc2 0, cr0, [sl], #-136 @ 0xffffff78 │ │ │ │ + str r0, [sp, #368] @ 0x170 │ │ │ │ movs r0, r5 │ │ │ │ - add sp, #352 @ 0x160 │ │ │ │ + add sp, #288 @ 0x120 │ │ │ │ movs r5, r5 │ │ │ │ - cdp2 0, 1, cr0, cr10, cr2, {1} │ │ │ │ - ldc 0, cr0, [r2], #-136 @ 0xffffff78 │ │ │ │ + cdp2 0, 0, cr0, cr10, cr2, {1} │ │ │ │ + stc 0, cr0, [r2], #-136 @ 0xffffff78 │ │ │ │ │ │ │ │ 0022c378 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ (22c3d8 ) │ │ │ │ @@ -318647,15 +318647,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (22c3e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1096 @ 0x448 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2335 @ 0x91f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -318663,18 +318663,18 @@ │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22b3c0 │ │ │ │ bl 1633c0 │ │ │ │ nop │ │ │ │ lsrs r6, r2, #7 │ │ │ │ movs r5, r7 │ │ │ │ - add r7, sp, #272 @ 0x110 │ │ │ │ + add r7, sp, #208 @ 0xd0 │ │ │ │ movs r5, r5 │ │ │ │ - stc2l 0, cr0, [r6, #-136]! @ 0xffffff78 │ │ │ │ - adds.w r0, lr, r2, asr #32 │ │ │ │ + ldc2l 0, cr0, [r6, #-136] @ 0xffffff78 │ │ │ │ + add.w r0, lr, r2, asr #32 │ │ │ │ │ │ │ │ 0022c3e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #104] @ (22c460 ) │ │ │ │ @@ -318688,77 +318688,77 @@ │ │ │ │ ldr.w r1, [r3, #616] @ 0x268 │ │ │ │ cmp r1, r0 │ │ │ │ beq.n 22c44c │ │ │ │ ldr r3, [pc, #88] @ (22c468 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #80] @ (22c46c ) │ │ │ │ ldr r2, [pc, #80] @ (22c470 ) │ │ │ │ ldr r1, [pc, #84] @ (22c474 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ addw r3, r3, #1116 @ 0x45c │ │ │ │ movw r2, #2346 @ 0x92a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r0, r3, #1016 @ 0x3f8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 408558 │ │ │ │ + b.w 408548 │ │ │ │ bl 1633c0 │ │ │ │ nop │ │ │ │ lsrs r4, r4, #5 │ │ │ │ movs r5, r7 │ │ │ │ lsls r2, r3, #22 │ │ │ │ movs r2, r6 │ │ │ │ subs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #784 @ 0x310 │ │ │ │ + add r6, sp, #720 @ 0x2d0 │ │ │ │ movs r5, r5 │ │ │ │ - ldc2 0, cr0, [r4, #-136] @ 0xffffff78 │ │ │ │ - @ instruction: 0xeaa20022 │ │ │ │ + stc2 0, cr0, [r4, #-136] @ 0xffffff78 │ │ │ │ + eors.w r0, r2, r2, asr #32 │ │ │ │ │ │ │ │ 0022c478 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 22aa08 │ │ │ │ cbnz r0, 22c4a8 │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 406928 │ │ │ │ + bl 406918 │ │ │ │ mov r0, r4 │ │ │ │ bl 22aa08 │ │ │ │ negs r0, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 0022c4b8 : │ │ │ │ add.w r0, r0, #640 @ 0x280 │ │ │ │ - b.w 406760 │ │ │ │ + b.w 406750 │ │ │ │ │ │ │ │ 0022c4c0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #76] @ (22c51c ) │ │ │ │ @@ -318776,46 +318776,46 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 22c506 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 2cbf28 │ │ │ │ + bl 2cbf18 │ │ │ │ add.w r0, r5, #212 @ 0xd4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2277d0 │ │ │ │ mov r0, r6 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 22c4fa │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ add.w r0, r5, #212 @ 0xd4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2277d0 │ │ │ │ lsrs r2, r1, #2 │ │ │ │ movs r5, r7 │ │ │ │ lsls r0, r0, #19 │ │ │ │ movs r2, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #31] │ │ │ │ + ldrb r2, [r2, #31] │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 0022c52c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #20] @ (22c550 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 22c54c │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ adds r0, #240 @ 0xf0 │ │ │ │ - b.w 406760 │ │ │ │ + b.w 406750 │ │ │ │ bl 1633c0 │ │ │ │ lsrs r4, r4, #32 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0022c554 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -318823,34 +318823,34 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #20] @ (22c578 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 22c574 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ adds r0, #240 @ 0xf0 │ │ │ │ - b.w 406928 │ │ │ │ + b.w 406918 │ │ │ │ bl 1633c0 │ │ │ │ lsls r4, r7, #31 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0022c57c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #256] @ (22c68c ) │ │ │ │ sub sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr r3, [pc, #232] @ (22c690 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 22c688 │ │ │ │ ldr.w r2, [r4, #360] @ 0x168 │ │ │ │ mov r5, r0 │ │ │ │ @@ -318861,28 +318861,28 @@ │ │ │ │ sbcs.w ip, r1, ip │ │ │ │ blt.n 22c5d2 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2280e0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2c8958 │ │ │ │ + bl 2c8948 │ │ │ │ cbnz r0, 22c5f0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22c5da │ │ │ │ ldr r1, [pc, #148] @ (22c694 ) │ │ │ │ ldr r3, [r6, r1] │ │ │ │ ldr.w r1, [r4, #360] @ 0x168 │ │ │ │ mov r7, r3 │ │ │ │ @@ -318890,15 +318890,15 @@ │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs r1, r1, r5 │ │ │ │ cbnz r0, 22c65e │ │ │ │ adds r4, #240 @ 0xf0 │ │ │ │ strd r2, r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 4067e4 │ │ │ │ + bl 4067d4 │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cbz r0, 22c650 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 22c5dc │ │ │ │ ldr r1, [pc, #104] @ (22c698 ) │ │ │ │ @@ -318911,20 +318911,20 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 22c5dc │ │ │ │ ldr r0, [pc, #92] @ (22c6a0 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 22c5dc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #1 │ │ │ │ b.n 22c626 │ │ │ │ ldr r0, [pc, #68] @ (22c6a4 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -318934,33 +318934,33 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 22c612 │ │ │ │ ldr r0, [pc, #52] @ (22c6a8 ) │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 22c612 │ │ │ │ bl 1633c0 │ │ │ │ lsls r0, r1, #16 │ │ │ │ movs r2, r6 │ │ │ │ lsls r0, r7, #30 │ │ │ │ movs r5, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb360022 │ │ │ │ + @ instruction: 0xfb260022 │ │ │ │ asrs r0, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfae40022 │ │ │ │ + @ instruction: 0xfad40022 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r3, [pc, #988] @ (22caa0 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -318973,35 +318973,35 @@ │ │ │ │ ldr r3, [pc, #980] @ (22caa8 ) │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 404ac4 │ │ │ │ + bl 404ab4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #952] @ (22caac ) │ │ │ │ add r0, pc │ │ │ │ bl 23c414 │ │ │ │ mov r8, r0 │ │ │ │ - bl 410768 │ │ │ │ + bl 410758 │ │ │ │ mov r0, r5 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ - bl 2c88c0 │ │ │ │ + bl 2c88b0 │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ - bl 2b6eb0 │ │ │ │ + bl 2b6ea0 │ │ │ │ strd r0, r1, [r4, #336] @ 0x150 │ │ │ │ bl 22ed0c │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22c81e │ │ │ │ ldr r3, [pc, #892] @ (22cab0 ) │ │ │ │ ldr.w sl, [r9, r3] │ │ │ │ @@ -319045,23 +319045,23 @@ │ │ │ │ bl 1f7e18 │ │ │ │ b.n 22c7b4 │ │ │ │ ldr r1, [pc, #784] @ (22cab8 ) │ │ │ │ ldr r0, [pc, #788] @ (22cabc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #1208 @ 0x4b8 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [pc, #776] @ (22cac0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ bl 228550 │ │ │ │ bl 1f7628 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c436c │ │ │ │ - bl 410a3c │ │ │ │ + bl 2c435c │ │ │ │ + bl 410a2c │ │ │ │ mov r0, r8 │ │ │ │ bl 23c494 │ │ │ │ ldr r2, [pc, #752] @ (22cac4 ) │ │ │ │ ldr r3, [pc, #720] @ (22caa8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -319118,27 +319118,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ bl 1f7628 │ │ │ │ mov r0, r4 │ │ │ │ bl 229e74 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 22cd74 │ │ │ │ movs r0, #2 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr r3, [pc, #512] @ (22cab0 ) │ │ │ │ subs r5, r5, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ sbc.w r1, r9, r1 │ │ │ │ str.w r5, [r4, #904] @ 0x388 │ │ │ │ str.w r1, [r4, #908] @ 0x38c │ │ │ │ ldr.w sl, [r2, r3] │ │ │ │ @@ -319156,15 +319156,15 @@ │ │ │ │ mov.w r9, #0 │ │ │ │ vldr d8, [pc, #428] @ 22ca98 │ │ │ │ add fp, pc │ │ │ │ str.w r8, [sp, #32] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 22c902 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2c8958 │ │ │ │ + bl 2c8948 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22c986 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r5, [r4, #616] @ 0x268 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #56] @ 0x38 │ │ │ │ vstr d8, [sp, #64] @ 0x40 │ │ │ │ @@ -319239,34 +319239,34 @@ │ │ │ │ cmp r3, #4 │ │ │ │ beq.w 22ce16 │ │ │ │ cmp r3, #5 │ │ │ │ beq.w 22ccc2 │ │ │ │ add r5, sp, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2cbe24 │ │ │ │ + bl 2cbe14 │ │ │ │ movs r3, #1 │ │ │ │ cbnz r0, 22ca0c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #228] @ (22cad8 ) │ │ │ │ ldr r2, [pc, #228] @ (22cadc ) │ │ │ │ ldr r1, [pc, #232] @ (22cae0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1156 @ 0x484 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3065 @ 0xbf9 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ bl 229f34 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq.w 22c736 │ │ │ │ movs r2, #10 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 22934c │ │ │ │ b.n 22c736 │ │ │ │ @@ -319286,68 +319286,68 @@ │ │ │ │ adds.w r6, r1, lr │ │ │ │ adc.w r7, r3, ip │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 22ce7a │ │ │ │ ldrd r0, r2, [r4, #368] @ 0x170 │ │ │ │ b.n 22c966 │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ - bl 2c88c0 │ │ │ │ + bl 2c88b0 │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ - bl 2b6eb0 │ │ │ │ + bl 2b6ea0 │ │ │ │ strd r0, r1, [r4, #336] @ 0x150 │ │ │ │ b.n 22c994 │ │ │ │ bl 2230d4 │ │ │ │ b.n 22c756 │ │ │ │ nop │ │ │ │ ... │ │ │ │ lsls r0, r2, #11 │ │ │ │ movs r2, r6 │ │ │ │ lsls r6, r0, #11 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfab20022 │ │ │ │ + @ instruction: 0xfaa20022 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 22c9bc │ │ │ │ + b.n 22c99c │ │ │ │ movs r2, r4 │ │ │ │ - add r3, sp, #240 @ 0xf0 │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ movs r5, r5 │ │ │ │ - add.w r0, r6, #10616832 @ 0xa20000 │ │ │ │ + @ instruction: 0xf4f60022 │ │ │ │ b.n 22c606 │ │ │ │ @ instruction: 0xffff01c2 │ │ │ │ movs r2, r6 │ │ │ │ - b.n 22c814 │ │ │ │ + b.n 22c7f4 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 22c79c │ │ │ │ + b.n 22c77c │ │ │ │ movs r2, r4 │ │ │ │ lsls r0, r2, #18 │ │ │ │ movs r5, r7 │ │ │ │ lsls r4, r6, #17 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, sp, #944 @ 0x3b0 │ │ │ │ + add r0, sp, #880 @ 0x370 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xfa5e0022 │ │ │ │ - b.n 22c470 │ │ │ │ + @ instruction: 0xfa4e0022 │ │ │ │ + b.n 22c450 │ │ │ │ movs r2, r4 │ │ │ │ ldrb.w r3, [r4, #916] @ 0x394 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22ca34 │ │ │ │ ldr.w r0, [r4, #1192] @ 0x4a8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1192] @ 0x4a8 │ │ │ │ cbz r0, 22cafe │ │ │ │ - bl 3fe3a4 │ │ │ │ + bl 3fe394 │ │ │ │ bl 2311a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22cec2 │ │ │ │ add.w r8, sp, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, r8 │ │ │ │ bl 238728 │ │ │ │ @@ -319383,97 +319383,97 @@ │ │ │ │ bne.w 22cf16 │ │ │ │ bl 2311c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22cf28 │ │ │ │ ldr.w r5, [pc, #1624] @ 22d1d4 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ ldr.w r6, [pc, #1620] @ 22d1d8 │ │ │ │ - bl 2cd538 │ │ │ │ + bl 2cd528 │ │ │ │ ldr.w r2, [pc, #1616] @ 22d1dc │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #20] │ │ │ │ add.w r6, r6, #928 @ 0x3a0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r1, [pc, #1588] @ 22d1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ - bl 2cbd78 │ │ │ │ + bl 2c3b98 │ │ │ │ + bl 2cbd68 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r5 │ │ │ │ bl 237d7c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 238a64 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22d092 │ │ │ │ bl 2311c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22cf1e │ │ │ │ mov r0, r5 │ │ │ │ bl 237ddc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22d13a │ │ │ │ ldr r2, [r7, #52] @ 0x34 │ │ │ │ ldr r1, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 237a8c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22d158 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ ldr.w r3, [pc, #1484] @ 22d1e4 │ │ │ │ ldr.w r0, [r4, #596] @ 0x254 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ adds r3, #24 │ │ │ │ add.w r0, r3, r0, lsl #2 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 40d2d0 │ │ │ │ + bl 40d2c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22d1b8 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldrd r3, r2, [r4, #864] @ 0x360 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 22cf3c │ │ │ │ bl 2311c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22cf32 │ │ │ │ bl 231210 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22cf92 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22d0fa │ │ │ │ bl 2311a4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22cf9a │ │ │ │ bl 231bc8 │ │ │ │ - bl 2c8854 │ │ │ │ + bl 2c8844 │ │ │ │ movs r2, #5 │ │ │ │ movs r1, #13 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 22934c │ │ │ │ bl 1f7628 │ │ │ │ b.n 22c99a │ │ │ │ ldr.w r3, [pc, #1368] @ 22d1e8 │ │ │ │ @@ -319489,15 +319489,15 @@ │ │ │ │ bpl.w 22c952 │ │ │ │ strd lr, r0, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r0, [pc, #1340] @ 22d1f0 │ │ │ │ mov r3, r7 │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22c952 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22d008 │ │ │ │ ldr.w r0, [pc, #1316] @ 22d1f4 │ │ │ │ movw r1, #3003 @ 0xbbb │ │ │ │ add r0, pc │ │ │ │ @@ -319513,15 +319513,15 @@ │ │ │ │ bne.w 22cfe4 │ │ │ │ ldrb.w r3, [r4, #632] @ 0x278 │ │ │ │ cbz r3, 22cd06 │ │ │ │ mov r0, r4 │ │ │ │ bl 22aa40 │ │ │ │ cbnz r0, 22cd58 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ cbnz r0, 22cd30 │ │ │ │ bl 23103c │ │ │ │ cbz r0, 22cd28 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #4 │ │ │ │ bne.n 22cd28 │ │ │ │ movs r2, #11 │ │ │ │ @@ -319541,31 +319541,31 @@ │ │ │ │ ldr.w r3, [pc, #1192] @ 22d1ec │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 22cd58 │ │ │ │ ldr.w r0, [pc, #1196] @ 22d1fc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ add r5, sp, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2cbe24 │ │ │ │ + bl 2cbe14 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22ca0c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22ca1a │ │ │ │ negs r3, r3 │ │ │ │ b.n 22c9ee │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 229f34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 22934c │ │ │ │ ldr.w r3, [pc, #1136] @ 22d200 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w sl, [r2, r3] │ │ │ │ @@ -319610,15 +319610,15 @@ │ │ │ │ ldr r3, [pc, #1004] @ (22d1ec ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 22c740 │ │ │ │ ldr.w r0, [pc, #1028] @ 22d210 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22c740 │ │ │ │ ldr r0, [pc, #1020] @ (22d214 ) │ │ │ │ movw r1, #2979 @ 0xba3 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ ldr.w r3, [r4, #596] @ 0x254 │ │ │ │ subs r3, #1 │ │ │ │ @@ -319630,15 +319630,15 @@ │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bge.n 22ce54 │ │ │ │ bl 1f7628 │ │ │ │ add r5, sp, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2cbe24 │ │ │ │ + bl 2cbe14 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ negs r3, r3 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22c9ee │ │ │ │ b.n 22ca0c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -319668,25 +319668,25 @@ │ │ │ │ bpl.w 22ca60 │ │ │ │ ldr r0, [pc, #900] @ (22d21c ) │ │ │ │ mov r2, r6 │ │ │ │ strd r1, r3, [sp] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ strd lr, ip, [sp, #8] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrd r0, r2, [r4, #368] @ 0x170 │ │ │ │ b.n 22c962 │ │ │ │ ldrb.w r3, [r4, #1184] @ 0x4a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22ccee │ │ │ │ mov r0, r4 │ │ │ │ - bl 2bb9f8 │ │ │ │ + bl 2bb9e8 │ │ │ │ b.n 22ccee │ │ │ │ add.w r0, r4, #736 @ 0x2e0 │ │ │ │ - bl 406928 │ │ │ │ + bl 406918 │ │ │ │ mov r0, r4 │ │ │ │ bl 235a8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22cb08 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 22cee8 │ │ │ │ @@ -319700,23 +319700,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1140 @ 0x474 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r2, #2729 @ 0xaa9 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ bl 229f34 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 22c99a │ │ │ │ mov r0, r4 │ │ │ │ - bl 2b8198 │ │ │ │ + bl 2b8188 │ │ │ │ b.n 22cb70 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 23796c │ │ │ │ b.n 22cbea │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r1, #2 │ │ │ │ @@ -319725,15 +319725,15 @@ │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r1, #4 │ │ │ │ bl 23796c │ │ │ │ b.n 22cc4e │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr.w r2, [r4, #856] @ 0x358 │ │ │ │ ldr.w r3, [sl] │ │ │ │ subs r0, r0, r2 │ │ │ │ ldr.w r2, [r4, #860] @ 0x35c │ │ │ │ str.w r0, [r4, #864] @ 0x360 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ str.w r1, [r4, #868] @ 0x364 │ │ │ │ @@ -319750,18 +319750,18 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 22cc44 │ │ │ │ ldr r1, [pc, #680] @ (22d230 ) │ │ │ │ ldr r0, [pc, #684] @ (22d234 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22cc44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2b8594 │ │ │ │ + bl 2b8584 │ │ │ │ b.n 22cc58 │ │ │ │ ldr r3, [pc, #668] @ (22d238 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22cc72 │ │ │ │ @@ -319769,94 +319769,94 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 22cc72 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #644] @ (22d23c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22cc72 │ │ │ │ ldr r1, [pc, #636] @ (22d240 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 22c9cc │ │ │ │ ldr r1, [pc, #540] @ (22d1ec ) │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 22c9cc │ │ │ │ ldr r0, [pc, #616] @ (22d244 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22c9cc │ │ │ │ ldr r3, [pc, #608] @ (22d248 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22ccf8 │ │ │ │ ldr r3, [pc, #504] @ (22d1ec ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 22ccf8 │ │ │ │ ldr r0, [pc, #588] @ (22d24c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22ccf8 │ │ │ │ ldr r3, [pc, #580] @ (22d250 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22cccc │ │ │ │ ldr r3, [pc, #468] @ (22d1ec ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 22cccc │ │ │ │ ldr r0, [pc, #560] @ (22d254 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22cccc │ │ │ │ ldr r3, [pc, #552] @ (22d258 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22cb3c │ │ │ │ ldr r3, [pc, #432] @ (22d1ec ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 22cb3c │ │ │ │ ldr r0, [pc, #532] @ (22d25c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22cb3c │ │ │ │ ldr r3, [pc, #524] @ (22d260 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22cb24 │ │ │ │ ldr r3, [pc, #396] @ (22d1ec ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 22cb24 │ │ │ │ ldr r0, [pc, #504] @ (22d264 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22cb24 │ │ │ │ ldr r0, [pc, #496] @ (22d268 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [pc, #492] @ (22d26c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r3, [r3, #616] @ 0x268 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 22c8e0 │ │ │ │ @@ -319866,17 +319866,17 @@ │ │ │ │ ldr r2, [pc, #472] @ (22d270 ) │ │ │ │ ldr r1, [pc, #472] @ (22d274 ) │ │ │ │ addw r3, r3, #1140 @ 0x474 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2802 @ 0xaf2 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 22d0c4 │ │ │ │ movs r2, #10 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 22934c │ │ │ │ movs r0, #0 │ │ │ │ @@ -319886,15 +319886,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ add r1, sp, #52 @ 0x34 │ │ │ │ adds r3, #24 │ │ │ │ add.w r0, r3, r0, lsl #2 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 40d2d0 │ │ │ │ + bl 40d2c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22d1b8 │ │ │ │ bl 1f7628 │ │ │ │ b.n 22cf06 │ │ │ │ bl 1f7628 │ │ │ │ mvn.w r3, #13 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -319907,52 +319907,52 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ addw r3, r3, #1140 @ 0x474 │ │ │ │ add r1, pc │ │ │ │ movw r2, #2853 @ 0xb25 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 22d0b2 │ │ │ │ ldr r3, [pc, #360] @ (22d288 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #360] @ (22d28c ) │ │ │ │ ldr r1, [pc, #364] @ (22d290 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1140 @ 0x474 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2759 @ 0xac7 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22d0b2 │ │ │ │ ldr r3, [pc, #344] @ (22d294 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #344] @ (22d298 ) │ │ │ │ ldr r1, [pc, #344] @ (22d29c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1140 @ 0x474 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2820 @ 0xb04 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22d0ac │ │ │ │ ldr r3, [pc, #324] @ (22d2a0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #324] @ (22d2a4 ) │ │ │ │ ldr r1, [pc, #328] @ (22d2a8 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1140 @ 0x474 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r2, #2826 @ 0xb0a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22d0ac │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #300] @ (22d2ac ) │ │ │ │ negs r0, r0 │ │ │ │ ldr r2, [pc, #300] @ (22d2b0 ) │ │ │ │ ldr r1, [pc, #304] @ (22d2b4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -319960,15 +319960,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r2, #2745 @ 0xab9 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 22d0b2 │ │ │ │ ldr r3, [pc, #276] @ (22d2b8 ) │ │ │ │ movw r2, #3522 @ 0xdc2 │ │ │ │ ldr r1, [pc, #276] @ (22d2bc ) │ │ │ │ ldr r0, [pc, #276] @ (22d2c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -319980,118 +319980,118 @@ │ │ │ │ ldr r1, [pc, #264] @ (22d2c8 ) │ │ │ │ ldr r0, [pc, #264] @ (22d2cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #840 @ 0x348 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - b.n 22d90c │ │ │ │ + b.n 22d8ec │ │ │ │ movs r2, r4 │ │ │ │ - ldr r1, [sp, #776] @ 0x308 │ │ │ │ + ldr r1, [sp, #712] @ 0x2c8 │ │ │ │ movs r0, r4 │ │ │ │ - add r7, pc, #336 @ (adr r7, 22d32c ) │ │ │ │ + add r7, pc, #272 @ (adr r7, 22d2ec ) │ │ │ │ movs r5, r5 │ │ │ │ - ldr r1, [sp, #656] @ 0x290 │ │ │ │ + ldr r1, [sp, #592] @ 0x250 │ │ │ │ movs r0, r4 │ │ │ │ - @ instruction: 0xf7400022 │ │ │ │ + @ instruction: 0xf7300022 │ │ │ │ lsls r2, r0, #5 │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4fa0022 │ │ │ │ - b.n 22d5e0 │ │ │ │ + @ instruction: 0xf4ea0022 │ │ │ │ + b.n 22d5c0 │ │ │ │ movs r2, r4 │ │ │ │ movs r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s16 d0, d14, d18 │ │ │ │ + vhadd.s8 d0, d14, d18 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ vmvn.i32 d0, #172 @ 0x000000ac │ │ │ │ subs r4, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 8, cr0, cr2, cr2, {1} │ │ │ │ - b.n 22d370 │ │ │ │ + cdp 0, 7, cr0, cr2, cr2, {1} │ │ │ │ + b.n 22d350 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r5, #18 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3600022 │ │ │ │ - add r3, pc, #976 @ (adr r3, 22d5f4 ) │ │ │ │ + @ instruction: 0xf3500022 │ │ │ │ + add r3, pc, #912 @ (adr r3, 22d5b4 ) │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf3560022 │ │ │ │ - svc 206 @ 0xce │ │ │ │ + @ instruction: 0xf3460022 │ │ │ │ + svc 190 @ 0xbe │ │ │ │ movs r2, r4 │ │ │ │ cmp r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 22d56c │ │ │ │ + b.n 22d54c │ │ │ │ movs r2, r4 │ │ │ │ - b.n 22d4bc │ │ │ │ + b.n 22d49c │ │ │ │ movs r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r4, #10616832 @ 0xa20000 │ │ │ │ + @ instruction: 0xf3f40022 │ │ │ │ cmp r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r0, #10616832 @ 0xa20000 │ │ │ │ + @ instruction: 0xf3f00022 │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r4, #10616832 @ 0xa20000 │ │ │ │ + ands.w r0, r4, #10616832 @ 0xa20000 │ │ │ │ cmp r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3dc0022 │ │ │ │ + @ instruction: 0xf3cc0022 │ │ │ │ subs r0, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf23c0022 │ │ │ │ + @ instruction: 0xf22c0022 │ │ │ │ adds r4, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, r4, #34 @ 0x22 │ │ │ │ - rsbs r0, r6, r2, asr #32 │ │ │ │ + @ instruction: 0xf1f40022 │ │ │ │ + rsb r0, r6, r2, asr #32 │ │ │ │ stc2l 0, cr0, [r2], #240 @ 0xf0 │ │ │ │ - @ instruction: 0xf26a0022 │ │ │ │ - udf #38 @ 0x26 │ │ │ │ + @ instruction: 0xf25a0022 │ │ │ │ + udf #22 │ │ │ │ movs r2, r4 │ │ │ │ stc2 0, cr0, [lr], {60} @ 0x3c │ │ │ │ - add r1, pc, #904 @ (adr r1, 22d608 ) │ │ │ │ + add r1, pc, #840 @ (adr r1, 22d5c8 ) │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf2900022 │ │ │ │ - ble.n 22d1f8 │ │ │ │ + @ instruction: 0xf2800022 │ │ │ │ + ble.n 22d1d8 │ │ │ │ movs r2, r4 │ │ │ │ - add r1, pc, #768 @ (adr r1, 22d58c ) │ │ │ │ + add r1, pc, #704 @ (adr r1, 22d54c ) │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf1960022 │ │ │ │ - ble.n 22d1c8 │ │ │ │ + @ instruction: 0xf1860022 │ │ │ │ + ble.n 22d1a8 │ │ │ │ movs r2, r4 │ │ │ │ - add r1, pc, #648 @ (adr r1, 22d520 ) │ │ │ │ + add r1, pc, #584 @ (adr r1, 22d4e0 ) │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf1f40022 │ │ │ │ - ble.n 22d398 │ │ │ │ + @ instruction: 0xf1e40022 │ │ │ │ + ble.n 22d378 │ │ │ │ movs r2, r4 │ │ │ │ - add r1, pc, #528 @ (adr r1, 22d4b4 ) │ │ │ │ + add r1, pc, #464 @ (adr r1, 22d474 ) │ │ │ │ movs r5, r5 │ │ │ │ - addw r0, sl, #34 @ 0x22 │ │ │ │ - ble.n 22d36c │ │ │ │ + @ instruction: 0xf1fa0022 │ │ │ │ + ble.n 22d34c │ │ │ │ movs r2, r4 │ │ │ │ - add r1, pc, #384 @ (adr r1, 22d430 ) │ │ │ │ + add r1, pc, #320 @ (adr r1, 22d3f0 ) │ │ │ │ movs r5, r5 │ │ │ │ - adds.w r0, r6, #34 @ 0x22 │ │ │ │ - ble.n 22d32c │ │ │ │ + add.w r0, r6, #34 @ 0x22 │ │ │ │ + ble.n 22d30c │ │ │ │ movs r2, r4 │ │ │ │ - add r1, pc, #232 @ (adr r1, 22d3a4 ) │ │ │ │ + add r1, pc, #168 @ (adr r1, 22d364 ) │ │ │ │ movs r5, r5 │ │ │ │ - ble.n 22d2f8 │ │ │ │ + ble.n 22d2d8 │ │ │ │ movs r2, r4 │ │ │ │ - movt r0, #24610 @ 0x6022 │ │ │ │ - add r1, pc, #136 @ (adr r1, 22d350 ) │ │ │ │ + @ instruction: 0xf2b60022 │ │ │ │ + add r1, pc, #72 @ (adr r1, 22d310 ) │ │ │ │ movs r5, r5 │ │ │ │ - ble.n 22d2d4 │ │ │ │ + bgt.n 22d2b4 │ │ │ │ movs r2, r4 │ │ │ │ - ldmdb r6, {r1, r5} │ │ │ │ + stmdb r6, {r1, r5} │ │ │ │ │ │ │ │ 0022d2d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #624] @ (22d554 ) │ │ │ │ @@ -320109,15 +320109,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ bl 2277e0 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ add r8, pc │ │ │ │ cbz r0, 22d31a │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ str.w r7, [r4, #1052] @ 0x41c │ │ │ │ add.w r0, r4, #1056 @ 0x420 │ │ │ │ bl 2277d0 │ │ │ │ bl 231b38 │ │ │ │ strd r0, r1, [r4, #872] @ 0x368 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 22d40a │ │ │ │ @@ -320130,29 +320130,29 @@ │ │ │ │ ldr.w r0, [r4, #596] @ 0x254 │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ mov r5, r1 │ │ │ │ add r2, sp, #12 │ │ │ │ add r1, sp, #16 │ │ │ │ add.w r0, r3, r0, lsl #2 │ │ │ │ - bl 40d2d0 │ │ │ │ + bl 40d2c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22d466 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2c8854 │ │ │ │ + bl 2c8844 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ - bl 2cceec │ │ │ │ + bl 2ccedc │ │ │ │ bl 2311c8 │ │ │ │ cbnz r0, 22d376 │ │ │ │ bl 231234 │ │ │ │ cbz r0, 22d3b6 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2cbd1c │ │ │ │ + bl 2cbd0c │ │ │ │ str.w r0, [r4, #624] @ 0x270 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22d44a │ │ │ │ ldr r3, [pc, #476] @ (22d564 ) │ │ │ │ ldr.w r5, [r8, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -320161,15 +320161,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #468] @ (22d56c ) │ │ │ │ add.w r0, r4, #628 @ 0x274 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ - bl 4069b0 │ │ │ │ + bl 4069a0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #632] @ 0x278 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22d4ec │ │ │ │ bl 2311a4 │ │ │ │ cbz r0, 22d3c4 │ │ │ │ @@ -320179,26 +320179,26 @@ │ │ │ │ cmp.w r9, #7 │ │ │ │ beq.w 22d512 │ │ │ │ ldr.w r3, [r4, #596] @ 0x254 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 22d4b0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ bl 231018 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22d47e │ │ │ │ ldr r2, [pc, #392] @ (22d570 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #392] @ (22d574 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ - bl 4069b0 │ │ │ │ + bl 4069a0 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #917] @ 0x395 │ │ │ │ b.n 22d41e │ │ │ │ bl 231bc8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ b.n 22d35a │ │ │ │ @@ -320232,39 +320232,39 @@ │ │ │ │ ldr r1, [pc, #304] @ (22d584 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1236 @ 0x4d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4015 @ 0xfaf │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 229f34 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 22d496 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 22d418 │ │ │ │ ldr r2, [pc, #264] @ (22d588 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #264] @ (22d58c ) │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ - bl 4069b0 │ │ │ │ + bl 4069a0 │ │ │ │ b.n 22d3f8 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ movs r2, #10 │ │ │ │ bl 22934c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 22d418 │ │ │ │ mov r0, r4 │ │ │ │ bl 235ad8 │ │ │ │ b.n 22d3c4 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 227f48 │ │ │ │ @@ -320277,125 +320277,125 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1236 @ 0x4d4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #12 │ │ │ │ movw r2, #4040 @ 0xfc8 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22d466 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ - bl 40b658 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b648 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 22d41e │ │ │ │ ldr r3, [pc, #172] @ (22d59c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22d3b6 │ │ │ │ ldr r3, [pc, #164] @ (22d5a0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 22d3b6 │ │ │ │ ldr r0, [pc, #152] @ (22d5a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22d3b6 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ movs r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ bl 22934c │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ b.n 22d41e │ │ │ │ ldr r3, [pc, #124] @ (22d5a8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22d392 │ │ │ │ ldr r3, [pc, #104] @ (22d5a0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 22d392 │ │ │ │ ldr r0, [pc, #100] @ (22d5ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22d392 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf6b00031 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf68a0031 │ │ │ │ @ instruction: 0xfa1e003c │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 22d4f6 │ │ │ │ - vsra.u32 d31, d16, #1 │ │ │ │ + vaddw.u , , d16 │ │ │ │ movs r2, r4 │ │ │ │ - bl 4eb572 │ │ │ │ - ldc 0, cr0, [r6, #136]! @ 0x88 │ │ │ │ + bl 4eb572 │ │ │ │ + stc 0, cr0, [r6, #136]! @ 0x88 │ │ │ │ sbcs.w r0, r6, #11599872 @ 0xb10000 │ │ │ │ - ldr r6, [sp, #584] @ 0x248 │ │ │ │ + ldr r6, [sp, #520] @ 0x208 │ │ │ │ movs r5, r5 │ │ │ │ - bics.w r0, r4, #34 @ 0x22 │ │ │ │ - bge.n 22d660 │ │ │ │ + bic.w r0, r4, #34 @ 0x22 │ │ │ │ + bge.n 22d640 │ │ │ │ movs r2, r4 │ │ │ │ blt.n 22d4a6 │ │ │ │ - vaddl.u , d31, d18 │ │ │ │ + vshr.u64 d31, d2, #1 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [sp, #128] @ 0x80 │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ movs r5, r5 │ │ │ │ - orr.w r0, r2, #34 @ 0x22 │ │ │ │ - bls.n 22d58c │ │ │ │ + bics.w r0, r2, #34 @ 0x22 │ │ │ │ + bls.n 22d56c │ │ │ │ movs r2, r4 │ │ │ │ adds r4, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.s16 q8, d6, d18 │ │ │ │ + vaddl.s8 q8, d6, d18 │ │ │ │ adds r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 d16, d10, d18 │ │ │ │ + vhadd.s16 d16, d10, d18 │ │ │ │ ldr r1, [pc, #8] @ (22d5bc ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #112] @ 0x70 │ │ │ │ + ldr r0, [r1, #112] @ 0x70 │ │ │ │ movs r0, r4 │ │ │ │ ldr r3, [pc, #16] @ (22d5d4 ) │ │ │ │ ldr r2, [pc, #20] @ (22d5d8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (22d5dc ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @ instruction: 0xf3d40031 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #108] @ 0x6c │ │ │ │ + ldr r6, [r5, #108] @ 0x6c │ │ │ │ movs r0, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #40] @ (22d61c ) │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r0, [r0] │ │ │ │ - bl 2d121c │ │ │ │ + bl 2d120c │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -320503,20 +320503,20 @@ │ │ │ │ ldr r4, [r3, #0] │ │ │ │ bl 2310cc │ │ │ │ mov r3, r0 │ │ │ │ add r4, r5 │ │ │ │ add.w r0, r4, #24 │ │ │ │ cbz r3, 22d72e │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #3 │ │ │ │ cbz r0, 22d73e │ │ │ │ - bl 2d3f7c │ │ │ │ + bl 2d3f6c │ │ │ │ adds r6, #1 │ │ │ │ add.w r5, r5, #336 @ 0x150 │ │ │ │ bl 231c44 │ │ │ │ cmp r6, r0 │ │ │ │ blt.n 22d718 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -320539,27 +320539,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22d6d6 │ │ │ │ ldr r0, [pc, #40] @ (22d7a4 ) │ │ │ │ subs r1, r4, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22d6d6 │ │ │ │ nop │ │ │ │ movt r0, #49201 @ 0xc031 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ subw r0, sl, #2108 @ 0x83c │ │ │ │ @ instruction: 0xf670003c │ │ │ │ subs r0, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 0, cr0, cr14, cr2, {1} │ │ │ │ + ldcl 0, cr0, [lr, #136]! @ 0x88 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r2, [pc, #1268] @ 22dcb0 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r3, [pc, #1268] @ 22dcb4 │ │ │ │ @@ -320579,30 +320579,30 @@ │ │ │ │ ldr.w r3, [pc, #1236] @ 22dcbc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22dbba │ │ │ │ - bl 410768 │ │ │ │ + bl 410758 │ │ │ │ ldrb.w r3, [r5, #1186] @ 0x4a2 │ │ │ │ cbnz r3, 22d806 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r4, #328] @ 0x148 │ │ │ │ add.w fp, sp, #48 @ 0x30 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str.w r5, [r4, #312] @ 0x138 │ │ │ │ strd r5, r5, [fp, #4] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 22d896 │ │ │ │ ldr.w r8, [pc, #1188] @ 22dcc0 │ │ │ │ add r8, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 406928 │ │ │ │ + bl 406918 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22db8e │ │ │ │ ldr.w r6, [r4, #264] @ 0x108 │ │ │ │ dmb ish │ │ │ │ cbz r6, 22d882 │ │ │ │ @@ -320627,15 +320627,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22db8e │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ b.n 22d846 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ adds r0, #16 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ strd r6, r6, [fp] │ │ │ │ str.w r6, [fp, #8] │ │ │ │ b.n 22d858 │ │ │ │ mov r6, fp │ │ │ │ ldr.w fp, [pc, #1064] @ 22dcc4 │ │ │ │ ldr.w r3, [pc, #1064] @ 22dcc8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -320654,15 +320654,15 @@ │ │ │ │ ldr.w r1, [r4, #328] @ 0x148 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ strd r1, r5, [sp, #4] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 2d45bc │ │ │ │ + bl 2d45ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22dbde │ │ │ │ adds r0, #1 │ │ │ │ beq.w 22db7c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r3, r2 │ │ │ │ @@ -320682,15 +320682,15 @@ │ │ │ │ ldrne.w r1, [r4, #276] @ 0x114 │ │ │ │ ldreq.w r1, [r4, #272] @ 0x110 │ │ │ │ ldreq r2, [r4, #20] │ │ │ │ itee ne │ │ │ │ addne r1, #12 │ │ │ │ addeq r1, #12 │ │ │ │ subeq r2, #12 │ │ │ │ - bl 2d47c4 │ │ │ │ + bl 2d47b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22dbfc │ │ │ │ adds r0, #1 │ │ │ │ beq.w 22db7c │ │ │ │ ldr r3, [pc, #912] @ (22dccc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -320721,34 +320721,34 @@ │ │ │ │ beq.n 22da14 │ │ │ │ mov r0, sl │ │ │ │ ldr.w sl, [pc, #824] @ 22dcd0 │ │ │ │ ldr.w r9, [r4, #280] @ 0x118 │ │ │ │ movw r2, #1359 @ 0x54f │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.w 22db0a │ │ │ │ ldr r3, [pc, #800] @ (22dcd4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #800] @ (22dcd8 ) │ │ │ │ mov r1, sl │ │ │ │ add r3, pc │ │ │ │ mov r7, r8 │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1404 @ 0x57c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cbz r0, 22d9da │ │ │ │ bl 22d6b8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 40bc68 │ │ │ │ - bl 410a3c │ │ │ │ + bl 40bc58 │ │ │ │ + bl 410a2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22db92 │ │ │ │ ldr r2, [pc, #752] @ (22dcdc ) │ │ │ │ ldr r3, [pc, #712] @ (22dcb4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -320769,15 +320769,15 @@ │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22daf2 │ │ │ │ ldr r1, [pc, #704] @ (22dce0 ) │ │ │ │ movw r2, #1359 @ 0x54f │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ bl 22b69c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22dc9a │ │ │ │ ldr r3, [pc, #684] @ (22dce4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ @@ -320789,17 +320789,17 @@ │ │ │ │ bne.w 22db7c │ │ │ │ lsls r2, r7, #31 │ │ │ │ bpl.n 22da62 │ │ │ │ ldr r3, [pc, #664] @ (22dce8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #4] │ │ │ │ adds r0, #16 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 406928 │ │ │ │ + bl 406918 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [r6] │ │ │ │ str r3, [r6, #8] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #312] @ 0x138 │ │ │ │ b.n 22d8b4 │ │ │ │ ldr.w r3, [r4, #272] @ 0x110 │ │ │ │ @@ -320822,15 +320822,15 @@ │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 22d982 │ │ │ │ ldr r1, [pc, #580] @ (22dcec ) │ │ │ │ mov r0, sl │ │ │ │ movw r2, #1340 @ 0x53c │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 22d9ce │ │ │ │ ldr r3, [pc, #564] @ (22dcf0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22da9e │ │ │ │ @@ -320843,37 +320843,37 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #544] @ (22dcf8 ) │ │ │ │ ldr.w r3, [r4, #248] @ 0xf8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ ldrd r2, r3, [r4, #256] @ 0x100 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 22d982 │ │ │ │ b.n 22daa4 │ │ │ │ ldr r1, [pc, #520] @ (22dcfc ) │ │ │ │ movw r2, #1359 @ 0x54f │ │ │ │ ldr.w r9, [r4, #320] @ 0x140 │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 22da4a │ │ │ │ b.n 22da2a │ │ │ │ bl 22b69c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22dc9a │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ blx 162c0c │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r9 │ │ │ │ - bl 2d4920 │ │ │ │ + bl 2d4910 │ │ │ │ cbnz r0, 22db82 │ │ │ │ ldr.w r0, [r4, #276] @ 0x114 │ │ │ │ ldrb.w r3, [r0, #267] @ 0x10b │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22dc72 │ │ │ │ ldr.w r1, [r0, #268] @ 0x10c │ │ │ │ mov r2, r9 │ │ │ │ @@ -320894,15 +320894,15 @@ │ │ │ │ mov r1, sl │ │ │ │ add r3, pc │ │ │ │ mov r7, r8 │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1412 @ 0x584 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 22d9ce │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r7, r8 │ │ │ │ b.n 22d9ce │ │ │ │ mov r0, r9 │ │ │ │ mov r7, r8 │ │ │ │ @@ -320921,30 +320921,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 22d9e8 │ │ │ │ ldr r0, [pc, #352] @ (22dd0c ) │ │ │ │ ldrd r2, r3, [r4, #288] @ 0x120 │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22d9e8 │ │ │ │ ldr r3, [pc, #340] @ (22dd10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22d7f6 │ │ │ │ ldr r3, [pc, #300] @ (22dcf4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 22d7f6 │ │ │ │ ldr r0, [pc, #320] @ (22dd14 ) │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22d7f6 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r7, r8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22d9da │ │ │ │ ldr r3, [pc, #300] @ (22dd18 ) │ │ │ │ movw r2, #1303 @ 0x517 │ │ │ │ @@ -320961,15 +320961,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (22dd2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1329 @ 0x531 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 22d9ce │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #268] @ (22dd30 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #268] @ (22dd34 ) │ │ │ │ @@ -320979,15 +320979,15 @@ │ │ │ │ ldr r3, [pc, #264] @ (22dd38 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov.w r2, #268 @ 0x10c │ │ │ │ add r3, pc │ │ │ │ mov r7, r8 │ │ │ │ adds r3, #20 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 22d9ce │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #240] @ (22dd3c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #240] @ (22dd40 ) │ │ │ │ @@ -320998,28 +320998,28 @@ │ │ │ │ add r1, pc │ │ │ │ movw r5, #13124 @ 0x3344 │ │ │ │ movt r5, #4386 @ 0x1122 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ adds r3, #20 │ │ │ │ mov r7, r8 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 22d9ce │ │ │ │ ldr r3, [pc, #212] @ (22dd48 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [pc, #212] @ (22dd4c ) │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ mov r7, r8 │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1250 @ 0x4e2 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r9 │ │ │ │ blx 16087c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 22d9ce │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ (22dd50 ) │ │ │ │ movw r2, #1393 @ 0x571 │ │ │ │ @@ -321034,64 +321034,64 @@ │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ rsb r0, lr, #49 @ 0x31 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ sbc.w r0, r6, #12320768 @ 0xbc0000 │ │ │ │ @ instruction: 0xf4e2003c │ │ │ │ - ldc 0, cr0, [r0, #-136]! @ 0xffffff78 │ │ │ │ + stc 0, cr0, [r0, #-136]! @ 0xffffff78 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [sl], #-136 @ 0xffffff78 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ + stc 0, cr0, [sl], #-136 @ 0xffffff78 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ movs r5, r5 │ │ │ │ - stcl 0, cr0, [r2, #-136]! @ 0xffffff78 │ │ │ │ + ldcl 0, cr0, [r2, #-136] @ 0xffffff78 │ │ │ │ vshr.s32 d0, d17, #20 │ │ │ │ - subs.w r0, r8, r2, asr #32 │ │ │ │ + sub.w r0, r8, r2, asr #32 │ │ │ │ @ instruction: 0xf34a003c │ │ │ │ @ instruction: 0xf334003c │ │ │ │ - @ instruction: 0xeb2e0022 │ │ │ │ + adds.w r0, lr, r2, asr #32 │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, lr, r2, asr #32 │ │ │ │ - @ instruction: 0xeae00022 │ │ │ │ - ldr r4, [sp, #408] @ 0x198 │ │ │ │ + @ instruction: 0xeb9e0022 │ │ │ │ + @ instruction: 0xead00022 │ │ │ │ + ldr r4, [sp, #344] @ 0x158 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xebe20022 │ │ │ │ + rsbs r0, r2, r2, asr #32 │ │ │ │ adds r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, r8, r2, asr #32 │ │ │ │ + subs.w r0, r8, r2, asr #32 │ │ │ │ asrs r0, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r6, #136]! @ 0x88 │ │ │ │ - ldr r3, [sp, #872] @ 0x368 │ │ │ │ + ldrd r0, r0, [r6, #136] @ 0x88 │ │ │ │ + ldr r3, [sp, #808] @ 0x328 │ │ │ │ movs r5, r5 │ │ │ │ - strd r0, r0, [r8, #136]! @ 0x88 │ │ │ │ - ldrd r0, r0, [sl, #136]! @ 0x88 │ │ │ │ - ldr r3, [sp, #792] @ 0x318 │ │ │ │ + ldrd r0, r0, [r8, #136] @ 0x88 │ │ │ │ + strd r0, r0, [sl, #136]! @ 0x88 │ │ │ │ + ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ movs r5, r5 │ │ │ │ - orrs.w r0, r8, r2, asr #32 │ │ │ │ - strd r0, r0, [lr, #136] @ 0x88 │ │ │ │ - and.w r0, r4, r2, asr #32 │ │ │ │ - @ instruction: 0xe9ae0022 │ │ │ │ - ldr r3, [sp, #600] @ 0x258 │ │ │ │ + orr.w r0, r8, r2, asr #32 │ │ │ │ + @ instruction: 0xe9be0022 │ │ │ │ + ldrd r0, r0, [r4, #136]! @ 0x88 │ │ │ │ + @ instruction: 0xe99e0022 │ │ │ │ + ldr r3, [sp, #536] @ 0x218 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xe9aa0022 │ │ │ │ - @ instruction: 0xe9840022 │ │ │ │ - ldr r3, [sp, #424] @ 0x1a8 │ │ │ │ + @ instruction: 0xe99a0022 │ │ │ │ + ldrd r0, r0, [r4, #-136]! @ 0x88 │ │ │ │ + ldr r3, [sp, #360] @ 0x168 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r3, [sp, #328] @ 0x148 │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ movs r5, r5 │ │ │ │ - orns r0, r8, r2, asr #32 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + orn r0, r8, r2, asr #32 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ movs r5, r5 │ │ │ │ - ldmdb r6!, {r1, r5} │ │ │ │ - bics.w r0, r4, r2, asr #32 │ │ │ │ + stmdb r6!, {r1, r5} │ │ │ │ + bic.w r0, r4, r2, asr #32 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #544] @ (22df90 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [pc, #544] @ (22df94 ) │ │ │ │ @@ -321100,53 +321100,53 @@ │ │ │ │ mov r7, r0 │ │ │ │ ldr r5, [pc, #540] @ (22df98 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2d5e0c │ │ │ │ + bl 2d5dfc │ │ │ │ ldr r3, [pc, #528] @ (22df9c ) │ │ │ │ ldr r2, [pc, #528] @ (22dfa0 ) │ │ │ │ ldr r1, [pc, #532] @ (22dfa4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #512] @ (22dfa8 ) │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22deea │ │ │ │ mov r0, r7 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 2d5db4 │ │ │ │ + bl 2d5da4 │ │ │ │ cbz r0, 22de12 │ │ │ │ ldr r3, [pc, #492] @ (22dfac ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22df10 │ │ │ │ mov r0, r2 │ │ │ │ bl 22d620 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ ldr r2, [pc, #456] @ (22dfb0 ) │ │ │ │ ldr r3, [pc, #424] @ (22df94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -321157,15 +321157,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ mov r9, r0 │ │ │ │ bl 2285b0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22df38 │ │ │ │ mov r0, r4 │ │ │ │ bl 23c3a0 │ │ │ │ @@ -321178,104 +321178,104 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r9, r3 │ │ │ │ bl 23c1d8 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22dedc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22df62 │ │ │ │ ldr r0, [pc, #344] @ (22dfb4 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #344] @ (22dfb8 ) │ │ │ │ ldr r1, [pc, #348] @ (22dfbc ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #332] @ (22dfc0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ movs r0, #8 │ │ │ │ blx 16056c │ │ │ │ movs r1, #1 │ │ │ │ strd r8, r7, [r0] │ │ │ │ movs r2, #0 │ │ │ │ strb.w r1, [r8, #20] │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r0, r8, #16 │ │ │ │ ldr r2, [pc, #304] @ (22dfc4 ) │ │ │ │ ldr r1, [pc, #304] @ (22dfc8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4069b0 │ │ │ │ + bl 4069a0 │ │ │ │ b.n 22dde6 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2d4004 │ │ │ │ + bl 2d3ff4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ccfe0 │ │ │ │ + bl 2ccfd0 │ │ │ │ ldr r2, [pc, #280] @ (22dfcc ) │ │ │ │ mov r3, r8 │ │ │ │ add.w r0, r8, #8 │ │ │ │ str.w r4, [r8, #24] │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r8, #12] │ │ │ │ ldr.w r1, [r8, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4069b0 │ │ │ │ + bl 4069a0 │ │ │ │ ldr r3, [pc, #256] @ (22dfd0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ b.n 22dde6 │ │ │ │ ldr r3, [pc, #244] @ (22dfd4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ b.n 22ddca │ │ │ │ ldr r3, [pc, #236] @ (22dfd8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22ddb2 │ │ │ │ ldr r3, [pc, #228] @ (22dfdc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 22ddb2 │ │ │ │ ldr r0, [pc, #220] @ (22dfe0 ) │ │ │ │ ldrb.w r1, [r8] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22ddb2 │ │ │ │ ldr r3, [pc, #208] @ (22dfe4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22ddd4 │ │ │ │ ldr r3, [pc, #188] @ (22dfdc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 22ddd4 │ │ │ │ ldr r0, [pc, #188] @ (22dfe8 ) │ │ │ │ ldrb.w r1, [r8] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 22ddd4 │ │ │ │ ldr r3, [pc, #176] @ (22dfec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22de26 │ │ │ │ @@ -321285,15 +321285,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 22de26 │ │ │ │ ldr.w r3, [r0, #1188] @ 0x4a4 │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #152] @ (22dff0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22de26 │ │ │ │ ldr r3, [pc, #144] @ (22dff4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22de58 │ │ │ │ ldr r3, [pc, #108] @ (22dfdc ) │ │ │ │ @@ -321302,59 +321302,59 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 22de58 │ │ │ │ ldr r0, [pc, #124] @ (22dff8 ) │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22de58 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [r4], #-196 @ 0xffffff3c │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [ip], {49} @ 0x31 │ │ │ │ - ldr r2, [sp, #240] @ 0xf0 │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ movs r5, r5 │ │ │ │ - strh r4, [r4, #60] @ 0x3c │ │ │ │ + strh r4, [r2, #60] @ 0x3c │ │ │ │ movs r0, r4 │ │ │ │ - strh r0, [r7, #60] @ 0x3c │ │ │ │ + strh r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ vmvn.i32 d16, #76 @ 0x0000004c │ │ │ │ sub.w r0, lr, r1, rrx │ │ │ │ - ldr r1, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r1, [sp, #368] @ 0x170 │ │ │ │ movs r5, r5 │ │ │ │ - strh r6, [r2, #54] @ 0x36 │ │ │ │ + strh r6, [r0, #54] @ 0x36 │ │ │ │ movs r0, r4 │ │ │ │ - strh r2, [r5, #54] @ 0x36 │ │ │ │ + strh r2, [r3, #54] @ 0x36 │ │ │ │ movs r0, r4 │ │ │ │ - strd r0, r0, [r6, #136]! @ 0x88 │ │ │ │ + ldrd r0, r0, [r6, #136] @ 0x88 │ │ │ │ bl 175fc6 │ │ │ │ - ldrd r0, r0, [r8, #136] @ 0x88 │ │ │ │ + strd r0, r0, [r8, #136] @ 0x88 │ │ │ │ lsls r7, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ mrc 0, 5, r0, cr4, cr12, {1} │ │ │ │ mcr 0, 5, r0, cr6, cr12, {1} │ │ │ │ cmp r7, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - stmia.w r4!, {r1, r5} │ │ │ │ + ldmia.w r4, {r1, r5} │ │ │ │ movs r6, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [lr, #-136] @ 0x88 │ │ │ │ + ldmdb lr!, {r1, r5} │ │ │ │ lsrs r4, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [lr], #-136 @ 0x88 │ │ │ │ + strd r0, r0, [lr], #-136 @ 0x88 │ │ │ │ cmp r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w r2, {r1, r5} │ │ │ │ + stmia.w r2, {r1, r5} │ │ │ │ │ │ │ │ 0022dffc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ @@ -321438,15 +321438,15 @@ │ │ │ │ b.n 22e098 │ │ │ │ │ │ │ │ 0022e0c8 : │ │ │ │ ldr r3, [pc, #8] @ (22e0d4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - b.w 406760 │ │ │ │ + b.w 406750 │ │ │ │ ldc 0, cr0, [sl], #240 @ 0xf0 │ │ │ │ │ │ │ │ 0022e0d8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -321480,25 +321480,25 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldc 0, cr0, [r8], {60} @ 0x3c │ │ │ │ - str r6, [sp, #760] @ 0x2f8 │ │ │ │ + str r6, [sp, #696] @ 0x2b8 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 22dad4 │ │ │ │ + b.n 22dab4 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 22e080 │ │ │ │ + b.n 22e060 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [sp, #680] @ 0x2a8 │ │ │ │ + str r6, [sp, #616] @ 0x268 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 22dab8 │ │ │ │ + b.n 22da98 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 22e0cc │ │ │ │ + b.n 22e0ac │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0022e14c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -321581,25 +321581,25 @@ │ │ │ │ ldr.w r0, [r4, #232] @ 0xe8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r5, [r4, #256] @ 0x100 │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ strd r0, r5, [sp] │ │ │ │ ldr r0, [pc, #28] @ (22e24c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22e1e2 │ │ │ │ @ instruction: 0xe80c0031 │ │ │ │ @ instruction: 0xebe8003c │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 22dff0 │ │ │ │ + b.n 22dfd0 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #948] @ (22e618 ) │ │ │ │ @@ -321613,38 +321613,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ bl 2310cc │ │ │ │ ldr r6, [r4, #4] │ │ │ │ mov r5, r0 │ │ │ │ - bl 404ac4 │ │ │ │ + bl 404ab4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 23c414 │ │ │ │ ldr r3, [pc, #912] @ (22e624 ) │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r7, [sl, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22e588 │ │ │ │ - bl 410768 │ │ │ │ + bl 410758 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 22e4f6 │ │ │ │ ldr r5, [pc, #888] @ (22e628 ) │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ strd r7, fp, [sp, #40] @ 0x28 │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ str.w sl, [sp, #24] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 406928 │ │ │ │ + bl 406918 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr.w r2, [r3, #232] @ 0xe8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 22e4b6 │ │ │ │ ldrb.w r3, [r4, #236] @ 0xec │ │ │ │ dmb ish │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -321665,15 +321665,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #236] @ 0xec │ │ │ │ ldr r3, [r3, #8] │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22e3ec │ │ │ │ ldrd r0, r1, [r4, #272] @ 0x110 │ │ │ │ - bl 42140c │ │ │ │ + bl 4213fc │ │ │ │ mov r7, r0 │ │ │ │ bl 2310cc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22e3ce │ │ │ │ str.w sl, [sp] │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ @@ -321713,20 +321713,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22e5ca │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 22e45e │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ b.n 22e2be │ │ │ │ mov r0, r4 │ │ │ │ bl 22fae0 │ │ │ │ ldrd r0, r1, [r4, #272] @ 0x110 │ │ │ │ - bl 42140c │ │ │ │ + bl 4213fc │ │ │ │ mov r7, r0 │ │ │ │ bl 2310cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22e5e0 │ │ │ │ mvn.w r3, #1 │ │ │ │ add.w sl, sp, #52 @ 0x34 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ @@ -321734,36 +321734,36 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ ands r3, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r2, [r4, #272] @ 0x110 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 2d49d4 │ │ │ │ + bl 2d49c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22e344 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ ldrd r7, fp, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22e5f6 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22e55e │ │ │ │ bl 22d620 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ ldr r3, [pc, #540] @ (22e630 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 40bc68 │ │ │ │ - bl 410a3c │ │ │ │ + bl 40bc58 │ │ │ │ + bl 410a2c │ │ │ │ mov r0, fp │ │ │ │ bl 23c494 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 22e4ce │ │ │ │ ldr r2, [pc, #512] @ (22e634 ) │ │ │ │ ldr r3, [pc, #488] @ (22e620 ) │ │ │ │ @@ -321786,15 +321786,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #232] @ 0xe8 │ │ │ │ bl 22e14c │ │ │ │ ldr r2, [r4, #28] │ │ │ │ ldr.w r1, [r4, #248] @ 0xf8 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 2d4af8 │ │ │ │ + bl 2d4ae8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22e3ec │ │ │ │ ldr r3, [r4, #28] │ │ │ │ strd r3, r0, [sp, #32] │ │ │ │ ldr r3, [pc, #424] @ (22e62c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd sl, fp, [sp, #32] │ │ │ │ @@ -321810,15 +321810,15 @@ │ │ │ │ dmb ish │ │ │ │ b.n 22e39c │ │ │ │ add.w r0, r7, #20 │ │ │ │ bl 22fa80 │ │ │ │ b.n 22e37e │ │ │ │ ldrd r7, fp, [sp, #40] @ 0x28 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ - bl 410a3c │ │ │ │ + bl 410a2c │ │ │ │ mov r0, fp │ │ │ │ bl 23c494 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22e432 │ │ │ │ ldr r3, [pc, #360] @ (22e638 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -321830,15 +321830,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22e432 │ │ │ │ ldr r0, [pc, #344] @ (22e640 ) │ │ │ │ ldrd r2, r3, [r4, #264] @ 0x108 │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22e432 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #39 @ 0x27 │ │ │ │ add.w r0, sp, #81 @ 0x51 │ │ │ │ ldrb r6, [r4, #0] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ blx 162294 │ │ │ │ @@ -321851,15 +321851,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ stmia.w r6, {r0, r1, r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ - bl 2d4af8 │ │ │ │ + bl 2d4ae8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22e3f4 │ │ │ │ ldr r3, [pc, #244] @ (22e62c ) │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ dmb ish │ │ │ │ @@ -321881,15 +321881,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 22e404 │ │ │ │ ldr r0, [pc, #208] @ (22e64c ) │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ b.n 22e404 │ │ │ │ ldr r3, [pc, #196] @ (22e650 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22e2a2 │ │ │ │ @@ -321897,15 +321897,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 22e2a2 │ │ │ │ ldr r0, [pc, #172] @ (22e654 ) │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22e2a2 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #160] @ (22e658 ) │ │ │ │ movw r2, #697 @ 0x2b9 │ │ │ │ ldr r1, [pc, #160] @ (22e65c ) │ │ │ │ ldr r0, [pc, #160] @ (22e660 ) │ │ │ │ add r3, pc │ │ │ │ @@ -321959,49 +321959,49 @@ │ │ │ │ ldrd r0, r0, [r2, #-240]! @ 0xf0 │ │ │ │ b.n 22e0fc │ │ │ │ movs r1, r6 │ │ │ │ adds r4, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 22e044 │ │ │ │ + b.n 22e024 │ │ │ │ movs r2, r4 │ │ │ │ cmp r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 22deec │ │ │ │ + b.n 22decc │ │ │ │ movs r2, r4 │ │ │ │ cmp r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 22eda8 │ │ │ │ + b.n 22ed88 │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ + str r1, [sp, #1016] @ 0x3f8 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 22e698 │ │ │ │ + b.n 22e678 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 22edbc │ │ │ │ + b.n 22ed9c │ │ │ │ movs r2, r4 │ │ │ │ - str r1, [sp, #992] @ 0x3e0 │ │ │ │ + str r1, [sp, #928] @ 0x3a0 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 22e678 │ │ │ │ + svc 246 @ 0xf6 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 22ee04 │ │ │ │ + b.n 22ede4 │ │ │ │ movs r2, r4 │ │ │ │ - str r1, [sp, #904] @ 0x388 │ │ │ │ + str r1, [sp, #840] @ 0x348 │ │ │ │ movs r5, r5 │ │ │ │ - svc 240 @ 0xf0 │ │ │ │ + svc 224 @ 0xe0 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 22edbc │ │ │ │ + b.n 22ed9c │ │ │ │ movs r2, r4 │ │ │ │ - str r1, [sp, #816] @ 0x330 │ │ │ │ + str r1, [sp, #752] @ 0x2f0 │ │ │ │ movs r5, r5 │ │ │ │ - svc 218 @ 0xda │ │ │ │ + svc 202 @ 0xca │ │ │ │ movs r2, r4 │ │ │ │ - b.n 22edfc │ │ │ │ + b.n 22eddc │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0022e688 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -322014,31 +322014,31 @@ │ │ │ │ mov r8, r0 │ │ │ │ adds r0, r3, #4 │ │ │ │ adds r7, r3, #4 │ │ │ │ bl 22d5c0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov.w r6, #288 @ 0x120 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 406928 │ │ │ │ + bl 406918 │ │ │ │ bl 231c44 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 43344c │ │ │ │ + bl 43343c │ │ │ │ str r1, [r5, #20] │ │ │ │ b.n 22e6e8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mla r3, r6, r1, r3 │ │ │ │ ldrb.w r2, [r3, #236] @ 0xec │ │ │ │ uxtb r2, r2 │ │ │ │ adds r4, r1, #1 │ │ │ │ cbz r2, 22e724 │ │ │ │ bl 231c44 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43344c │ │ │ │ + bl 43343c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr.w r2, [r3, #232] @ 0xe8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 22e6cc │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 22d5b0 │ │ │ │ @@ -322058,47 +322058,47 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 231c44 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43344c │ │ │ │ + bl 43343c │ │ │ │ str r1, [r5, #20] │ │ │ │ dmb ish │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #244] @ 0xf4 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 22e766 │ │ │ │ ldr.w r1, [r8] │ │ │ │ str.w r2, [r8] │ │ │ │ str.w r1, [r3, #244] @ 0xf4 │ │ │ │ mov.w r2, #1 │ │ │ │ dmb ish │ │ │ │ strb.w r2, [r3, #236] @ 0xec │ │ │ │ add.w r0, r3, #40 @ 0x28 │ │ │ │ movs r4, #1 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ b.n 22e6f4 │ │ │ │ ldr r3, [pc, #24] @ (22e780 ) │ │ │ │ mov.w r2, #396 @ 0x18c │ │ │ │ ldr r1, [pc, #20] @ (22e784 ) │ │ │ │ ldr r0, [pc, #24] @ (22e788 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ b.n 22e550 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [sp, #368] @ 0x170 │ │ │ │ + str r0, [sp, #304] @ 0x130 │ │ │ │ movs r5, r5 │ │ │ │ - udf #106 @ 0x6a │ │ │ │ + udf #90 @ 0x5a │ │ │ │ movs r2, r4 │ │ │ │ - b.n 22ece0 │ │ │ │ + b.n 22ecc0 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0022e78c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -322144,20 +322144,20 @@ │ │ │ │ beq.n 22e7c8 │ │ │ │ bl 2285b0 │ │ │ │ bl 22b688 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22e7c8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb.w r4, [sl, r4] │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #556] @ (22ea44 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ ldr r3, [pc, #548] @ (22ea48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22e9f6 │ │ │ │ ldr r3, [pc, #540] @ (22ea4c ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -322169,20 +322169,20 @@ │ │ │ │ mov r5, r7 │ │ │ │ add r8, pc │ │ │ │ b.n 22e866 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ add r4, r7 │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cbz r0, 22e860 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #3 │ │ │ │ - bl 2d3f7c │ │ │ │ + bl 2d3f6c │ │ │ │ adds r5, #1 │ │ │ │ add.w r7, r7, #288 @ 0x120 │ │ │ │ bl 231c44 │ │ │ │ cmp r5, r0 │ │ │ │ blt.n 22e844 │ │ │ │ ldr.w r8, [pc, #484] @ 22ea54 │ │ │ │ movs r7, #0 │ │ │ │ @@ -322199,36 +322199,36 @@ │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ add r4, r7 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22e87a │ │ │ │ add.w r0, r4, #16 │ │ │ │ - bl 406ce8 │ │ │ │ + bl 406cd8 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22e87e │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 406ce8 │ │ │ │ + bl 406cd8 │ │ │ │ b.n 22e87e │ │ │ │ ldr r4, [pc, #420] @ (22ea58 ) │ │ │ │ bl 225228 │ │ │ │ bl 23bcc8 │ │ │ │ movs r5, #0 │ │ │ │ add r4, pc │ │ │ │ bl 22fa08 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 4066f4 │ │ │ │ + bl 4066e4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 4066f4 │ │ │ │ + bl 4066e4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ adds r0, #4 │ │ │ │ - bl 405eb8 │ │ │ │ + bl 405ea8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 16087c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r5, [r3, #0] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 16087c │ │ │ │ @@ -322265,28 +322265,28 @@ │ │ │ │ ble.n 22e8b2 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ str r5, [sp, #8] │ │ │ │ add r4, r8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cbz r0, 22e96a │ │ │ │ - bl 2cd060 │ │ │ │ + bl 2cd050 │ │ │ │ ldr r3, [pc, #272] @ (22ea68 ) │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 2d3b10 │ │ │ │ + bl 2d3b00 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ str r5, [r4, #24] │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ - bl 4066f4 │ │ │ │ + bl 4066e4 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 4066f4 │ │ │ │ + bl 4066e4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 16087c │ │ │ │ ldr.w r7, [r4, #244] @ 0xf4 │ │ │ │ str r5, [r4, #4] │ │ │ │ str.w r5, [r4, #244] @ 0xf4 │ │ │ │ cbz r7, 22e9a2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ @@ -322317,15 +322317,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22e932 │ │ │ │ bl 2285b0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ bl 229f34 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ b.n 22e932 │ │ │ │ add.w r0, r7, #20 │ │ │ │ bl 22fa80 │ │ │ │ b.n 22e994 │ │ │ │ ldr r3, [pc, #116] @ (22ea6c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -322334,15 +322334,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (22ea70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 22e82c │ │ │ │ ldr r0, [pc, #100] @ (22ea74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22e82c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ (22ea78 ) │ │ │ │ movw r2, #523 @ 0x20b │ │ │ │ ldr r1, [pc, #88] @ (22ea7c ) │ │ │ │ ldr r0, [pc, #88] @ (22ea80 ) │ │ │ │ add r3, pc │ │ │ │ @@ -322355,15 +322355,15 @@ │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ b.n 22ee24 │ │ │ │ movs r1, r6 │ │ │ │ b.n 22e5c4 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 22ee94 │ │ │ │ + b.n 22ee74 │ │ │ │ movs r2, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 22e4f8 │ │ │ │ movs r4, r7 │ │ │ │ b.n 22e4dc │ │ │ │ movs r4, r7 │ │ │ │ @@ -322379,21 +322379,21 @@ │ │ │ │ movs r4, r7 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 22eb48 │ │ │ │ + b.n 22eb28 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r4, #44] @ 0x2c │ │ │ │ + ldrh r6, [r2, #44] @ 0x2c │ │ │ │ movs r5, r5 │ │ │ │ - blt.n 22e9e8 │ │ │ │ + blt.n 22e9c8 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 22eb64 │ │ │ │ + b.n 22eb44 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0022ea84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -322420,15 +322420,15 @@ │ │ │ │ ldr.w r2, [sl, #240] @ 0xf0 │ │ │ │ add.w r4, r4, #288 @ 0x120 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 22ec32 │ │ │ │ str.w r7, [sl, #240] @ 0xf0 │ │ │ │ adds r5, #1 │ │ │ │ add.w r0, sl, #40 @ 0x28 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ bl 231c44 │ │ │ │ cmp r0, r5 │ │ │ │ ble.n 22eb54 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r3, #232] @ 0xe8 │ │ │ │ cbnz r3, 22eb28 │ │ │ │ @@ -322447,18 +322447,18 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 22eac4 │ │ │ │ ldr r0, [pc, #356] @ (22ec7c ) │ │ │ │ ldrb r1, [r1, r4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22eac4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #336] @ (22ec80 ) │ │ │ │ ldr r3, [pc, #308] @ (22ec64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -322474,23 +322474,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r7, [pc, #300] @ (22ec84 ) │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r4 │ │ │ │ add r7, pc │ │ │ │ b.n 22eb8a │ │ │ │ add.w r0, sl, #136 @ 0x88 │ │ │ │ - bl 406928 │ │ │ │ + bl 406918 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 22eb84 │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 22eb84 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2d41e0 │ │ │ │ + bl 2d41d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 22eb22 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 22ebd8 │ │ │ │ adds r5, #1 │ │ │ │ add.w r4, r4, #288 @ 0x120 │ │ │ │ bl 231c44 │ │ │ │ @@ -322499,15 +322499,15 @@ │ │ │ │ ble.n 22ec02 │ │ │ │ ldr.w fp, [r3] │ │ │ │ ldr.w r2, [r3, #232] @ 0xe8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 22eb28 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ add.w sl, fp, r4 │ │ │ │ - bl 406928 │ │ │ │ + bl 406918 │ │ │ │ ldr r3, [pc, #192] @ (22ec70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22eb5e │ │ │ │ ldr r3, [pc, #208] @ (22ec88 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -322518,15 +322518,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 22eb5e │ │ │ │ ldr r0, [pc, #192] @ (22ec8c ) │ │ │ │ ldrb.w r1, [fp, r4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22eb5e │ │ │ │ ldr r3, [pc, #180] @ (22ec90 ) │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ dmb ish │ │ │ │ adds r3, #24 │ │ │ │ @@ -322553,15 +322553,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 22ec0a │ │ │ │ ldr r0, [pc, #116] @ (22ec98 ) │ │ │ │ ldr r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22ec0a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #104] @ (22ec9c ) │ │ │ │ movw r2, #634 @ 0x27a │ │ │ │ ldr r1, [pc, #100] @ (22eca0 ) │ │ │ │ ldr r0, [pc, #104] @ (22eca4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -322589,67 +322589,67 @@ │ │ │ │ movs r4, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - svc 138 @ 0x8a │ │ │ │ + svc 122 @ 0x7a │ │ │ │ movs r2, r4 │ │ │ │ udf #104 @ 0x68 │ │ │ │ movs r1, r6 │ │ │ │ b.n 22f0dc │ │ │ │ movs r4, r7 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - svc 52 @ 0x34 │ │ │ │ + svc 36 @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - svc 6 │ │ │ │ + udf #246 @ 0xf6 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r2, #28] │ │ │ │ + ldrh r0, [r0, #28] │ │ │ │ movs r5, r5 │ │ │ │ - bls.n 22ebe0 │ │ │ │ + bls.n 22ebc0 │ │ │ │ movs r2, r4 │ │ │ │ - udf #142 @ 0x8e │ │ │ │ + udf #126 @ 0x7e │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r2, [r7, #26] │ │ │ │ + ldrh r2, [r5, #26] │ │ │ │ movs r5, r5 │ │ │ │ - bls.n 22ebc0 │ │ │ │ + bls.n 22eda0 │ │ │ │ movs r2, r4 │ │ │ │ - ble.n 22ed4c │ │ │ │ + ble.n 22ed2c │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0022ecb4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2d4004 │ │ │ │ + bl 2d3ff4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ccfe0 │ │ │ │ + bl 2ccfd0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #44] @ (22ed08 ) │ │ │ │ mov.w ip, #0 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r3, #8 │ │ │ │ strb r1, [r3, #12] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [r3, #4] │ │ │ │ str r4, [r3, #24] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4069b0 │ │ │ │ + bl 4069a0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -322709,37 +322709,37 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 160730 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ adds r0, #4 │ │ │ │ - bl 405e7c │ │ │ │ + bl 405e6c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 406698 │ │ │ │ + bl 406688 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 406698 │ │ │ │ + bl 406688 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w sl, [r3, #232] @ 0xe8 │ │ │ │ bl 231c68 │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r5, sl │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str.w r3, [r4, #236] @ 0xec │ │ │ │ ble.w 22ef30 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ mov r7, sl │ │ │ │ negs r1, r3 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ add.w r8, r0, #40 @ 0x28 │ │ │ │ str.w sl, [sp, #16] │ │ │ │ mov.w r3, r8, lsl #3 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #372] @ (22ef68 ) │ │ │ │ mov r8, sl │ │ │ │ add r3, pc │ │ │ │ @@ -322762,18 +322762,18 @@ │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ ldr.w r9, [r4] │ │ │ │ movs r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ mul.w fp, r3, sl │ │ │ │ add.w r4, r9, fp │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ - bl 406698 │ │ │ │ + bl 406688 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 406698 │ │ │ │ + bl 406688 │ │ │ │ strb.w sl, [r9, fp] │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ blx 16056c │ │ │ │ mov fp, r0 │ │ │ │ adds r0, #4 │ │ │ │ bl 230280 │ │ │ │ str.w fp, [r4, #244] @ 0xf4 │ │ │ │ @@ -322822,15 +322822,15 @@ │ │ │ │ b.n 22ee5a │ │ │ │ mov fp, r3 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [fp] │ │ │ │ adds r4, #1 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ uxtb r4, r4 │ │ │ │ - bl 406928 │ │ │ │ + bl 406918 │ │ │ │ cmp r4, r5 │ │ │ │ blt.n 22eec8 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cbnz r4, 22ef1e │ │ │ │ ldr.w sl, [pc, #148] @ 22ef74 │ │ │ │ mov.w r8, #288 @ 0x120 │ │ │ │ mov r7, r4 │ │ │ │ @@ -322883,26 +322883,26 @@ │ │ │ │ movs r1, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 22eff0 │ │ │ │ movs r1, r6 │ │ │ │ b.n 22ef6c │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 22f02c │ │ │ │ + ble.n 22f00c │ │ │ │ movs r2, r4 │ │ │ │ vrecps.f16 , , │ │ │ │ svc 118 @ 0x76 │ │ │ │ movs r4, r7 │ │ │ │ udf #156 @ 0x9c │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r1, #4] │ │ │ │ + ldrh r0, [r7, #2] │ │ │ │ movs r5, r5 │ │ │ │ - bvs.n 22eeac │ │ │ │ + bvs.n 22ee8c │ │ │ │ movs r2, r4 │ │ │ │ - bgt.n 22efb8 │ │ │ │ + bgt.n 22ef98 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0022ef84 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -322912,26 +322912,26 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r7, r3 │ │ │ │ bl 231c44 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 43344c │ │ │ │ + bl 43343c │ │ │ │ str r1, [r5, #24] │ │ │ │ b.n 22efcc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mla r3, r6, r1, r3 │ │ │ │ ldr.w r2, [r3, #264] @ 0x108 │ │ │ │ adds r4, r1, #1 │ │ │ │ cbz r2, 22efe8 │ │ │ │ bl 231c44 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43344c │ │ │ │ + bl 43343c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 22efb2 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -322940,29 +322940,29 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 231c44 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43344c │ │ │ │ + bl 43343c │ │ │ │ str r1, [r5, #24] │ │ │ │ dmb ish │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #268] @ 0x10c │ │ │ │ ldr r1, [r2, #4] │ │ │ │ cbnz r1, 22f034 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r1, #4] │ │ │ │ str.w r7, [r3, #268] @ 0x10c │ │ │ │ movs r4, #1 │ │ │ │ dmb ish │ │ │ │ str.w r4, [r3, #264] @ 0x108 │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -322975,19 +322975,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 22f024 │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r1, #60] @ 0x3c │ │ │ │ + strh r6, [r7, #58] @ 0x3a │ │ │ │ movs r5, r5 │ │ │ │ - bpl.n 22ef90 │ │ │ │ + bpl.n 22ef70 │ │ │ │ movs r2, r4 │ │ │ │ - blt.n 22f0ac │ │ │ │ + blt.n 22f08c │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0022f05c : │ │ │ │ ldr r3, [pc, #8] @ (22f068 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -323039,39 +323039,39 @@ │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add r0, r5 │ │ │ │ ldrb r3, [r0, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22f0ce │ │ │ │ adds r0, #8 │ │ │ │ - bl 406ce8 │ │ │ │ + bl 406cd8 │ │ │ │ b.n 22f0ce │ │ │ │ ldr.w r8, [pc, #236] @ 22f1e0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r9, [pc, #236] @ 22f1e4 │ │ │ │ mov r6, r7 │ │ │ │ add r8, pc │ │ │ │ mov.w sl, #0 │ │ │ │ add r9, pc │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 22f18e │ │ │ │ ldr r4, [r3, #0] │ │ │ │ movs r5, #0 │ │ │ │ add r4, r7 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 2cd060 │ │ │ │ + bl 2cd050 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ add.w r0, r4, #216 @ 0xd8 │ │ │ │ str r5, [r4, #16] │ │ │ │ - bl 405eb8 │ │ │ │ + bl 405ea8 │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 4066f4 │ │ │ │ + bl 4066e4 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 4066f4 │ │ │ │ + bl 4066e4 │ │ │ │ ldr.w r0, [r4, #268] @ 0x10c │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ blx 16087c │ │ │ │ ldr.w r0, [r4, #272] @ 0x110 │ │ │ │ str r5, [r4, #4] │ │ │ │ @@ -323097,15 +323097,15 @@ │ │ │ │ blx r3 │ │ │ │ bl 231c44 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r0, r6 │ │ │ │ bgt.n 22f10a │ │ │ │ add.w r0, r3, #16 │ │ │ │ movs r4, #0 │ │ │ │ - bl 4066f4 │ │ │ │ + bl 4066e4 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 16087c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ str r4, [r3, #0] │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -323149,15 +323149,15 @@ │ │ │ │ ldr.w fp, [pc, #384] @ 22f3a0 │ │ │ │ mov r7, r4 │ │ │ │ add fp, pc │ │ │ │ ldr.w sl, [r8, r3] │ │ │ │ b.n 22f23e │ │ │ │ add.w r0, r9, #120 @ 0x78 │ │ │ │ adds r7, #1 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ add.w r4, r4, #336 @ 0x150 │ │ │ │ cmp r5, r7 │ │ │ │ beq.n 22f27e │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r9, r3, r4 │ │ │ │ @@ -323172,30 +323172,30 @@ │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 22f22c │ │ │ │ ldr r0, [pc, #320] @ (22f3ac ) │ │ │ │ ldrb r1, [r3, r4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22f22c │ │ │ │ ldr r3, [pc, #292] @ (22f39c ) │ │ │ │ cmp r5, r6 │ │ │ │ ldr.w sl, [r8, r3] │ │ │ │ ble.n 22f304 │ │ │ │ ldr r7, [pc, #304] @ (22f3b0 ) │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 22f322 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ adds r4, #1 │ │ │ │ adds r0, #16 │ │ │ │ - bl 406928 │ │ │ │ + bl 406918 │ │ │ │ cmp r5, r4 │ │ │ │ bgt.n 22f284 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 22f30c │ │ │ │ ldr r3, [pc, #276] @ (22f3b4 ) │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [pc, #276] @ (22f3b8 ) │ │ │ │ @@ -323225,15 +323225,15 @@ │ │ │ │ it cc │ │ │ │ strdcc lr, r2, [r1, #112] @ 0x70 │ │ │ │ bl 22d5b0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 22f346 │ │ │ │ add.w r0, r4, #24 │ │ │ │ adds r6, #1 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ add.w r9, r9, #336 @ 0x150 │ │ │ │ cmp r5, r6 │ │ │ │ bne.n 22f2b4 │ │ │ │ ldr.w r8, [sp, #12] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 22f368 │ │ │ │ @@ -323254,15 +323254,15 @@ │ │ │ │ ldr.w r3, [r8, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 22f28c │ │ │ │ ldr r0, [pc, #136] @ (22f3c4 ) │ │ │ │ uxtb r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22f28c │ │ │ │ ldr r3, [pc, #92] @ (22f3a4 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22f2ee │ │ │ │ @@ -323270,15 +323270,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 22f2ee │ │ │ │ ldr r0, [pc, #104] @ (22f3c8 ) │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 22f2ee │ │ │ │ ldr r3, [pc, #96] @ (22f3cc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22f30c │ │ │ │ ldr r3, [pc, #48] @ (22f3a8 ) │ │ │ │ @@ -323290,47 +323290,47 @@ │ │ │ │ ldr r0, [pc, #80] @ (22f3d4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r1, [r3, #112] @ 0x70 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ nop │ │ │ │ bvc.n 22f2c4 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 22f464 │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 22f3d0 │ │ │ │ + bls.n 22f3b0 │ │ │ │ movs r2, r4 │ │ │ │ blt.n 22f3b8 │ │ │ │ movs r4, r7 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ bge.n 22f378 │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r4, r0] │ │ │ │ + strh r0, [r2, r0] │ │ │ │ movs r0, r4 │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 22f49c │ │ │ │ + bhi.n 22f47c │ │ │ │ movs r2, r4 │ │ │ │ - bhi.n 22f404 │ │ │ │ + bhi.n 22f3e4 │ │ │ │ movs r2, r4 │ │ │ │ movs r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 22f3d4 │ │ │ │ movs r4, r7 │ │ │ │ - bhi.n 22f46c │ │ │ │ + bhi.n 22f44c │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0022f3d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -323376,29 +323376,29 @@ │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r7, [r3, #120] @ 0x78 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #16 │ │ │ │ - bl 406698 │ │ │ │ + bl 406688 │ │ │ │ bl 231c68 │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r6, r7 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ble.n 22f406 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ mov sl, r7 │ │ │ │ mov r9, r7 │ │ │ │ negs r1, r3 │ │ │ │ mov r8, r6 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ add.w r3, r0, #40 @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #212] @ (22f564 ) │ │ │ │ add r3, pc │ │ │ │ @@ -323425,21 +323425,21 @@ │ │ │ │ ldr r4, [r3, #4] │ │ │ │ bge.n 22f528 │ │ │ │ mov.w r3, #336 @ 0x150 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mul.w r5, r3, sl │ │ │ │ adds r4, r6, r5 │ │ │ │ add.w r0, r4, #216 @ 0xd8 │ │ │ │ - bl 405e7c │ │ │ │ + bl 405e6c │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 406698 │ │ │ │ + bl 406688 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 406698 │ │ │ │ + bl 406688 │ │ │ │ str.w r7, [r4, #264] @ 0x108 │ │ │ │ movs r0, #16 │ │ │ │ strb.w sl, [r6, r5] │ │ │ │ blx 16056c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str.w r0, [r4, #268] @ 0x10c │ │ │ │ str r7, [r0, #4] │ │ │ │ @@ -323476,15 +323476,15 @@ │ │ │ │ b.n 22f408 │ │ │ │ bpl.n 22f4ac │ │ │ │ movs r1, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 22f484 │ │ │ │ movs r4, r7 │ │ │ │ - bvc.n 22f63c │ │ │ │ + bvc.n 22f61c │ │ │ │ movs r2, r4 │ │ │ │ bhi.n 22f4fc │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0022f56c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -323542,15 +323542,15 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ add r6, sp, #28 │ │ │ │ blx 162294 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2d4920 │ │ │ │ + bl 2d4910 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22f680 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ movw r3, #8721 @ 0x2211 │ │ │ │ movt r3, #17459 @ 0x4433 │ │ │ │ rev.w lr, r2 │ │ │ │ rev.w ip, r1 │ │ │ │ @@ -323562,48 +323562,48 @@ │ │ │ │ bne.w 22f7dc │ │ │ │ ldr r3, [pc, #508] @ (22f834 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 22f750 │ │ │ │ - bl 40ff88 │ │ │ │ + bl 40ff78 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 40ff88 │ │ │ │ + bl 40ff78 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #484] @ (22f838 ) │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #480] @ (22f83c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #480] @ (22f840 ) │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #210 @ 0xd2 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 22d6b8 │ │ │ │ ldr r3, [pc, #444] @ (22f844 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ ldr r2, [pc, #440] @ (22f848 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ - bl 40bd20 │ │ │ │ + bl 40bd10 │ │ │ │ ldr r2, [pc, #432] @ (22f84c ) │ │ │ │ ldr r3, [pc, #400] @ (22f830 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -323637,34 +323637,34 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 22d6b8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r7 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 22f69a │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r3, #8 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r2, [pc, #312] @ (22f864 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 4069b0 │ │ │ │ + bl 4069a0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ dmb ish │ │ │ │ adds r3, #8 │ │ │ │ ldrex r1, [r3] │ │ │ │ adds r1, #1 │ │ │ │ strex r2, r1, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -323706,15 +323706,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22f78e │ │ │ │ ldr r0, [pc, #204] @ (22f874 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ mov r2, r8 │ │ │ │ b.n 22f6d0 │ │ │ │ ldr r3, [pc, #192] @ (22f878 ) │ │ │ │ movw r2, #13124 @ 0x3344 │ │ │ │ movt r2, #4386 @ 0x1122 │ │ │ │ ldr r1, [pc, #188] @ (22f87c ) │ │ │ │ str r2, [sp, #8] │ │ │ │ @@ -323722,102 +323722,102 @@ │ │ │ │ ldr r2, [pc, #184] @ (22f880 ) │ │ │ │ mov r0, r6 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, lr, [sp] │ │ │ │ movs r2, #195 @ 0xc3 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22f680 │ │ │ │ ldr r3, [pc, #164] @ (22f884 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #164] @ (22f888 ) │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #160] @ (22f88c ) │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22f680 │ │ │ │ bl 231c44 │ │ │ │ ldr r3, [pc, #140] @ (22f890 ) │ │ │ │ ldr r2, [pc, #140] @ (22f894 ) │ │ │ │ ldr r1, [pc, #144] @ (22f898 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ strd r2, r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ movs r2, #218 @ 0xda │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 22f680 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 22f7bc │ │ │ │ movs r1, r6 │ │ │ │ bcc.n 22f7b4 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #10] │ │ │ │ + strh r0, [r4, #10] │ │ │ │ movs r5, r5 │ │ │ │ - bvs.n 22f848 │ │ │ │ + bpl.n 22f828 │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r7!, {r1, r4, r5, r6} │ │ │ │ + ldmia r7!, {r1, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ bvs.n 22f840 │ │ │ │ movs r4, r7 │ │ │ │ - bvs.n 22f90c │ │ │ │ + bvs.n 22f8ec │ │ │ │ movs r2, r4 │ │ │ │ bcs.n 22f844 │ │ │ │ movs r1, r6 │ │ │ │ bvs.n 22f7cc │ │ │ │ movs r4, r7 │ │ │ │ bvs.n 22f7b4 │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r4, #6] │ │ │ │ + strh r0, [r2, #6] │ │ │ │ movs r5, r5 │ │ │ │ - bvs.n 22f91c │ │ │ │ + bvs.n 22f8fc │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r6, {r3, r5, r6, r7} │ │ │ │ + ldmia r6, {r3, r4, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ b.n 22f95a │ │ │ │ vcvt.f32.u32 d17, d8, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 22f974 │ │ │ │ + bpl.n 22f954 │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r1, #0] │ │ │ │ + ldrb r2, [r7, #31] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r6!, {r4} │ │ │ │ + ldmia r6!, {} │ │ │ │ movs r2, r4 │ │ │ │ - bmi.n 22f8f8 │ │ │ │ + bmi.n 22f8d8 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r4, #31] │ │ │ │ + ldrb r6, [r2, #31] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - bmi.n 22f920 │ │ │ │ + bmi.n 22f900 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r0, #31] │ │ │ │ + ldrb r4, [r6, #30] │ │ │ │ movs r5, r5 │ │ │ │ - bmi.n 22f7dc │ │ │ │ + bmi.n 22f7bc │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r5!, {r2, r6, r7} │ │ │ │ + ldmia r5, {r2, r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #4] │ │ │ │ cbz r0, 22f8ca │ │ │ │ push {lr} │ │ │ │ @@ -323833,17 +323833,17 @@ │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 160878 │ │ │ │ mov r0, r3 │ │ │ │ b.w 160878 │ │ │ │ ldr r1, [pc, #8] @ (22f8dc ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #992] @ (22fcc0 ) │ │ │ │ + ldr r3, [pc, #928] @ (22fc80 ) │ │ │ │ movs r0, r4 │ │ │ │ ldr r3, [pc, #16] @ (22f8f4 ) │ │ │ │ ldr r2, [pc, #20] @ (22f8f8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (22f8fc ) │ │ │ │ @@ -323851,15 +323851,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ beq.n 22f860 │ │ │ │ movs r1, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #888] @ (22fc78 ) │ │ │ │ + ldr r3, [pc, #824] @ (22fc38 ) │ │ │ │ movs r0, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #108] @ (22f980 ) │ │ │ │ @@ -323873,15 +323873,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ blx r3 │ │ │ │ cbz r0, 22f95c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 22f934 │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ ldr r2, [pc, #80] @ (22f988 ) │ │ │ │ ldr r3, [pc, #76] @ (22f984 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -323911,39 +323911,39 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ beq.n 22f888 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 22fa4c │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r2, [r3, #30] │ │ │ │ + ldrb r2, [r1, #30] │ │ │ │ movs r5, r5 │ │ │ │ - bmi.n 22f99c │ │ │ │ + bcc.n 22f97c │ │ │ │ movs r2, r4 │ │ │ │ - beq.n 22fa24 │ │ │ │ + beq.n 22fa04 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0022f998 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ (22f9f8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r5, [r4, #0] │ │ │ │ cbnz r5, 22f9e2 │ │ │ │ movs r0, #40 @ 0x28 │ │ │ │ blx 162c0c │ │ │ │ str r0, [r4, #0] │ │ │ │ - bl 405e7c │ │ │ │ + bl 405e6c │ │ │ │ ldr r6, [r4, #0] │ │ │ │ bl 22dffc │ │ │ │ str r0, [r6, #28] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ - bl 41b010 │ │ │ │ + bl 41b000 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [r6, #32] │ │ │ │ strb.w r5, [r3, #36] @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -323958,19 +323958,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 22f9ec │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r4, #28] │ │ │ │ + ldrb r6, [r2, #28] │ │ │ │ movs r5, r5 │ │ │ │ - bcc.n 22f924 │ │ │ │ + bcc.n 22f904 │ │ │ │ movs r2, r4 │ │ │ │ - bcc.n 22f968 │ │ │ │ + bcc.n 22f948 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0022fa08 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -323979,27 +323979,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ str r1, [r3, #32] │ │ │ │ cbz r0, 22fa30 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 41b088 │ │ │ │ + bl 41b078 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #28] │ │ │ │ cbz r0, 22fa42 │ │ │ │ bl 22e07c │ │ │ │ ldr r3, [pc, #56] @ (22fa78 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 405eb8 │ │ │ │ + bl 405ea8 │ │ │ │ ldr r3, [pc, #48] @ (22fa7c ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r2, [r3, #0] │ │ │ │ cbz r0, 22fa5e │ │ │ │ add sp, #12 │ │ │ │ @@ -324136,25 +324136,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (22fbd0 ) │ │ │ │ ldr r0, [pc, #32] @ (22fbd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldrb r0, [r6, #21] │ │ │ │ + ldrb r0, [r4, #21] │ │ │ │ movs r5, r5 │ │ │ │ - bne.n 22fb7c │ │ │ │ + bne.n 22fb5c │ │ │ │ movs r2, r4 │ │ │ │ - bcs.n 22fbf8 │ │ │ │ + bcs.n 22fbd8 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r3, #21] │ │ │ │ + ldrb r4, [r1, #21] │ │ │ │ movs r5, r5 │ │ │ │ - bne.n 22fb60 │ │ │ │ + bne.n 22fb40 │ │ │ │ movs r2, r4 │ │ │ │ - bcs.n 22fc2c │ │ │ │ + bcs.n 22fc0c │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0022fbd8 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -324220,19 +324220,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldr r3, [r7, #4] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ bne.n 22fbf8 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r1, #18] │ │ │ │ movs r5, r5 │ │ │ │ - bne.n 22fc9c │ │ │ │ + beq.n 22fc7c │ │ │ │ movs r2, r4 │ │ │ │ - bne.n 22fba8 │ │ │ │ + bne.n 22fd88 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0022fc98 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -324316,15 +324316,15 @@ │ │ │ │ str.w r8, [r2, #12] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (22fdb4 ) │ │ │ │ ldr r0, [r4, #32] │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 41b208 │ │ │ │ + b.w 41b1f8 │ │ │ │ ldr r3, [pc, #60] @ (22fdb8 ) │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ ldr r1, [pc, #60] @ (22fdbc ) │ │ │ │ ldr r0, [pc, #64] @ (22fdc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ @@ -324335,35 +324335,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (22fdc8 ) │ │ │ │ ldr r0, [pc, #56] @ (22fdcc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldrb r4, [r6, #15] │ │ │ │ + ldrb r4, [r4, #15] │ │ │ │ movs r5, r5 │ │ │ │ - beq.n 22fe64 │ │ │ │ + beq.n 22fe44 │ │ │ │ movs r2, r4 │ │ │ │ - bne.n 22fde8 │ │ │ │ + bne.n 22fdc8 │ │ │ │ movs r2, r4 │ │ │ │ beq.n 22fe7c │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfb33ffff │ │ │ │ sdiv pc, r1, pc │ │ │ │ - ldrb r0, [r2, #14] │ │ │ │ + ldrb r0, [r0, #14] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r3, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - beq.n 22fd80 │ │ │ │ + beq.n 22fd60 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r7, #13] │ │ │ │ + ldrb r4, [r5, #13] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r7, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - beq.n 22fd9c │ │ │ │ + beq.n 22fd7c │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0022fdd0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -324392,19 +324392,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldrb r4, [r4, #12] │ │ │ │ + ldrb r4, [r2, #12] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r7, {r1, r2, r3, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - beq.n 22fed0 │ │ │ │ + beq.n 22feb0 │ │ │ │ movs r2, r4 │ │ │ │ ldmia r7, {r1, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0022fe38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -324429,31 +324429,31 @@ │ │ │ │ bl 231c68 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22fe52 │ │ │ │ ldr r3, [pc, #52] @ (22feac ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 41b12c │ │ │ │ + bl 41b11c │ │ │ │ mov r0, r4 │ │ │ │ bl 22aa08 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r6, #10] │ │ │ │ + ldrb r6, [r4, #10] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r7!, {r5} │ │ │ │ + ldmia r7!, {r4} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r7, {r5, r6, r7} │ │ │ │ + ldmia r7, {r4, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ ldmia r7!, {r3, r5} │ │ │ │ movs r4, r7 │ │ │ │ ldr.w ip, [r0, #244] @ 0xf4 │ │ │ │ ldr r1, [pc, #112] @ (22ff28 ) │ │ │ │ ldr.w r2, [ip, #8] │ │ │ │ add r1, pc │ │ │ │ @@ -324508,15 +324508,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #52] @ (22ff78 ) │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ movs r1, #8 │ │ │ │ blx 160730 │ │ │ │ mov r3, r0 │ │ │ │ str.w r3, [r4, #304] @ 0x130 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -324597,37 +324597,37 @@ │ │ │ │ ldr.w r2, [r4, #304] @ 0x130 │ │ │ │ add.w r2, r2, r5, lsl #3 │ │ │ │ str r6, [r2, #4] │ │ │ │ ldr.w r2, [r4, #308] @ 0x134 │ │ │ │ ldr.w r0, [r4, #296] @ 0x128 │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ adds r5, #1 │ │ │ │ - bl 2b6afc │ │ │ │ + bl 2b6aec │ │ │ │ ldr.w r2, [r4, #312] @ 0x138 │ │ │ │ cmp r2, r5 │ │ │ │ bhi.n 230024 │ │ │ │ ldr.w r1, [r4, #304] @ 0x130 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2d48b0 │ │ │ │ + b.w 2d48a0 │ │ │ │ ldr r1, [pc, #76] @ (2300bc ) │ │ │ │ mov r3, r0 │ │ │ │ ldrb r4, [r4, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ strd r1, r4, [sp] │ │ │ │ movs r2, #173 @ 0xad │ │ │ │ ldr r3, [pc, #60] @ (2300c0 ) │ │ │ │ ldr r1, [pc, #60] @ (2300c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -324638,33 +324638,33 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 225730 │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ movs r1, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r5, r6} │ │ │ │ + ldmia r6, {r1, r4, r6} │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r0, #6] │ │ │ │ + ldrb r6, [r6, #5] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r6!, {r2, r4, r5} │ │ │ │ + ldmia r6!, {r2, r5} │ │ │ │ movs r2, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ (23013c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #100] @ (230140 ) │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ mov r5, r0 │ │ │ │ bl 2312c4 │ │ │ │ cbz r0, 2300fc │ │ │ │ ldr r3, [r4, #32] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r4, #32] │ │ │ │ bl 2310cc │ │ │ │ @@ -324715,15 +324715,15 @@ │ │ │ │ bl 22feb0 │ │ │ │ mov r0, r4 │ │ │ │ bl 22e14c │ │ │ │ ldr r2, [r4, #28] │ │ │ │ ldr.w r1, [r4, #248] @ 0xf8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 2d4af8 │ │ │ │ + bl 2d4ae8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 230244 │ │ │ │ ldr r3, [pc, #220] @ (230270 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [r4, #28] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ dmb ish │ │ │ │ @@ -324768,26 +324768,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2301b2 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ movs r2, #0 │ │ │ │ adds r5, #1 │ │ │ │ ldr.w r1, [r1, r3, lsl #2] │ │ │ │ - bl 2b9f80 │ │ │ │ + bl 2b9f70 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, r5 │ │ │ │ bhi.n 23020a │ │ │ │ b.n 2301b2 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r1, [r3, r5, lsl #2] │ │ │ │ adds r5, #1 │ │ │ │ - bl 2b9f80 │ │ │ │ + bl 2b9f70 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 230224 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 23020a │ │ │ │ @@ -324808,19 +324808,19 @@ │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldmia r0!, {r6} │ │ │ │ movs r1, r6 │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #30] │ │ │ │ + strb r4, [r3, #30] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r4, {r1, r3, r4, r6} │ │ │ │ + ldmia r4!, {r1, r3, r6} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r4!, {r1, r5, r7} │ │ │ │ + ldmia r4, {r1, r4, r7} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00230280 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -324828,15 +324828,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #48] @ (2302c4 ) │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ movs r1, #4 │ │ │ │ blx 160730 │ │ │ │ str r0, [r4, #12] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -324910,28 +324910,28 @@ │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r6, [r4, #4] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ negs r1, r1 │ │ │ │ subs r6, r6, r3 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ rev r0, r0 │ │ │ │ str r0, [r5, #12] │ │ │ │ rev r2, r6 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r2, [r5, #32] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [r5, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cbz r2, 230384 │ │ │ │ adds r2, #40 @ 0x28 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add.w r0, r5, #64 @ 0x40 │ │ │ │ - bl 401448 │ │ │ │ + bl 401438 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2303aa │ │ │ │ movs r3, #0 │ │ │ │ mov ip, r3 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ add.w r1, r3, #40 @ 0x28 │ │ │ │ add.w r0, r5, r1, lsl #3 │ │ │ │ @@ -324966,27 +324966,27 @@ │ │ │ │ bpl.n 2303b4 │ │ │ │ ldr r0, [pc, #36] @ (230408 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldrb r1, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ nop │ │ │ │ stmia r6!, {r4, r6} │ │ │ │ movs r1, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r4, r5} │ │ │ │ + ldmia r3!, {r5} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023040c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -324997,15 +324997,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r8, r1 │ │ │ │ ldr.w r5, [r4, #272] @ 0x110 │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r6, [r3, #8] │ │ │ │ negs r1, r6 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ rev r2, r2 │ │ │ │ cmp r2, r0 │ │ │ │ bhi.w 230582 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ rev r1, r3 │ │ │ │ str.w r1, [r4, #312] @ 0x138 │ │ │ │ @@ -325060,15 +325060,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (230610 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #16] │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325114,111 +325114,111 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #172] @ (23061c ) │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2304e8 │ │ │ │ ldr r3, [pc, #156] @ (230620 ) │ │ │ │ ldr r4, [pc, #156] @ (230624 ) │ │ │ │ ldr r1, [pc, #160] @ (230628 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movs r2, #238 @ 0xee │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2304e8 │ │ │ │ ldr r3, [pc, #136] @ (23062c ) │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r4, [pc, #136] @ (230630 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #136] @ (230634 ) │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #253 @ 0xfd │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2304e8 │ │ │ │ ldr r3, [pc, #120] @ (230638 ) │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r4, [pc, #116] @ (23063c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (230640 ) │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #245 @ 0xf5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2304e8 │ │ │ │ ldr r3, [pc, #100] @ (230644 ) │ │ │ │ add.w r4, r5, #64 @ 0x40 │ │ │ │ ldr r2, [pc, #100] @ (230648 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #100] @ (23064c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #267 @ 0x10b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2304e8 │ │ │ │ nop │ │ │ │ stmia r5!, {r2, r4, r5, r6} │ │ │ │ movs r1, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #20] │ │ │ │ + strb r2, [r5, #20] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r3!, {r1, r2, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r1!, {r5, r6, r7} │ │ │ │ + ldmia r1!, {r4, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r4, #18] │ │ │ │ + strb r0, [r2, #18] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r1!, {r2, r6} │ │ │ │ + ldmia r1!, {r2, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r0, #18] │ │ │ │ + strb r4, [r6, #17] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r1, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r1!, {r3, r5} │ │ │ │ + ldmia r1!, {r3, r4} │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r4, #17] │ │ │ │ + strb r4, [r2, #17] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5} │ │ │ │ + ldmia r2!, {r1, r3, r5} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r1, {r1, r3} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r0, #17] │ │ │ │ + strb r6, [r6, #16] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r1!, {r6, r7} │ │ │ │ + ldmia r1!, {r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r4, #16] │ │ │ │ + strb r4, [r2, #16] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r2!, {r1, r6} │ │ │ │ + ldmia r2!, {r1, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r0!, {r1, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00230650 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -325244,15 +325244,15 @@ │ │ │ │ beq.n 2306ca │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 230674 │ │ │ │ ldr.w r3, [r8, r2] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 230674 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ movs r0, #1 │ │ │ │ add.w r2, r9, #1 │ │ │ │ str r2, [r4, #4] │ │ │ │ str.w sl, [r3, r9, lsl #2] │ │ │ │ @@ -325356,39 +325356,39 @@ │ │ │ │ bne.n 230778 │ │ │ │ bl 2312e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 230776 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r3, #0 │ │ │ │ - bl 2ccccc │ │ │ │ + bl 2cccbc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2cbfbc │ │ │ │ + bl 2cbfac │ │ │ │ b.n 230776 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r0, #1 │ │ │ │ b.w 22ea84 │ │ │ │ ldr r1, [pc, #36] @ (2307fc ) │ │ │ │ ldr r0, [pc, #36] @ (230800 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stmia r6!, {r1, r4} │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r6, #8] │ │ │ │ + strb r2, [r4, #8] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r0!, {r3, r4, r7} │ │ │ │ + ldmia r0!, {r3, r7} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00230804 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325463,15 +325463,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r3, sl │ │ │ │ ldr.w r0, [r8, #16] │ │ │ │ mov r2, r5 │ │ │ │ - bl 2d4920 │ │ │ │ + bl 2d4910 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2308c6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r5, [r4, #4] │ │ │ │ negs r6, r3 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ @@ -325480,15 +325480,15 @@ │ │ │ │ ldr.w r3, [r8, #312] @ 0x138 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2309c2 │ │ │ │ ldr.w r2, [r8, #308] @ 0x134 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r8, #296] @ 0x128 │ │ │ │ ldr.w r2, [r2, r9, lsl #2] │ │ │ │ - bl 2b6afc │ │ │ │ + bl 2b6aec │ │ │ │ ldr.w r5, [r8, #312] @ 0x138 │ │ │ │ str r6, [r4, #16] │ │ │ │ subs r5, #1 │ │ │ │ ldr.w r2, [r8, #308] @ 0x134 │ │ │ │ sub.w r5, r5, r9 │ │ │ │ clz r5, r5 │ │ │ │ ldr.w r3, [r8, #300] @ 0x12c │ │ │ │ @@ -325517,15 +325517,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #212] @ (230a3c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r9, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r9 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -325545,15 +325545,15 @@ │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #144] @ (230a44 ) │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r1, [pc, #144] @ (230a48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 230974 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mul.w r6, r6, fp │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r6, r3 │ │ │ │ beq.w 2308c2 │ │ │ │ @@ -325564,73 +325564,73 @@ │ │ │ │ add r1, pc │ │ │ │ strd r3, r6, [sp, #8] │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r3, [pc, #100] @ (230a50 ) │ │ │ │ ldr r1, [pc, #104] @ (230a54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 230974 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ movs r3, #2 │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r4, [pc, #80] @ (230a58 ) │ │ │ │ ldr r3, [pc, #84] @ (230a5c ) │ │ │ │ ldr r1, [pc, #84] @ (230a60 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 230974 │ │ │ │ ldr r3, [pc, #72] @ (230a64 ) │ │ │ │ movs r2, #222 @ 0xde │ │ │ │ ldr r1, [pc, #72] @ (230a68 ) │ │ │ │ ldr r0, [pc, #76] @ (230a6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ stmia r1!, {r3} │ │ │ │ movs r1, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r1, #4] │ │ │ │ + strb r2, [r7, #3] │ │ │ │ movs r5, r5 │ │ │ │ - stmia r7!, {r5} │ │ │ │ + stmia r7!, {r4} │ │ │ │ movs r2, r4 │ │ │ │ - stmia r7!, {r1, r3} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r7, #2] │ │ │ │ + strb r0, [r5, #2] │ │ │ │ movs r5, r5 │ │ │ │ - stmia r6!, {r1, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - stmia r7!, {r1, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r3, r5} │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r0, #2] │ │ │ │ + strb r4, [r6, #1] │ │ │ │ movs r5, r5 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r7} │ │ │ │ movs r2, r4 │ │ │ │ - stmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r4, #1] │ │ │ │ + strb r4, [r2, #1] │ │ │ │ movs r5, r5 │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r2, #1] │ │ │ │ + strb r0, [r0, #1] │ │ │ │ movs r5, r5 │ │ │ │ - stmia r6!, {r1, r3, r5, r6} │ │ │ │ + stmia r6!, {r1, r3, r4, r6} │ │ │ │ movs r2, r4 │ │ │ │ - stmia r6!, {r1, r7} │ │ │ │ + stmia r6!, {r1, r4, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r5, [r0, #324] @ 0x144 │ │ │ │ mov r4, r0 │ │ │ │ @@ -325689,15 +325689,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (230b5c ) │ │ │ │ add r3, pc │ │ │ │ ldrb r5, [r5, #0] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 230af6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #48] @ (230b60 ) │ │ │ │ blx 162b58 │ │ │ │ ldr r3, [pc, #44] @ (230b64 ) │ │ │ │ ldr r1, [pc, #48] @ (230b68 ) │ │ │ │ @@ -325705,29 +325705,29 @@ │ │ │ │ ldrb r5, [r6, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #183 @ 0xb7 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 230b26 │ │ │ │ - add r5, pc, #24 @ (adr r5, 230b6c ) │ │ │ │ + add r4, pc, #984 @ (adr r4, 230f2c ) │ │ │ │ movs r0, r4 │ │ │ │ - ldr r4, [r3, #116] @ 0x74 │ │ │ │ + ldr r4, [r1, #116] @ 0x74 │ │ │ │ movs r5, r5 │ │ │ │ - stmia r6!, {r3, r4, r5} │ │ │ │ + stmia r6!, {r3, r5} │ │ │ │ movs r2, r4 │ │ │ │ - stmia r5!, {r1, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - stmia r6!, {r3, r4, r5} │ │ │ │ + stmia r6!, {r3, r5} │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r6, #112] @ 0x70 │ │ │ │ + ldr r4, [r4, #112] @ 0x70 │ │ │ │ movs r5, r5 │ │ │ │ - stmia r5!, {r1, r2, r3, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #312] @ (230cb8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -325789,15 +325789,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #180] @ (230cc8 ) │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325838,34 +325838,34 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb.w r5, [r9] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 230c20 │ │ │ │ mov sl, r5 │ │ │ │ b.n 230c46 │ │ │ │ nop │ │ │ │ bkpt 0x0014 │ │ │ │ movs r1, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #100] @ 0x64 │ │ │ │ + ldr r2, [r2, #100] @ 0x64 │ │ │ │ movs r5, r5 │ │ │ │ - stmia r5!, {r2, r4, r5, r7} │ │ │ │ + stmia r5!, {r2, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - stmia r4!, {r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r2, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r2, #92] @ 0x5c │ │ │ │ + ldr r6, [r0, #92] @ 0x5c │ │ │ │ movs r5, r5 │ │ │ │ - stmia r4!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - stmia r3!, {r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r5, [r0, #280] @ 0x118 │ │ │ │ mov r4, r0 │ │ │ │ @@ -325951,44 +325951,44 @@ │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movs r2, #75 @ 0x4b │ │ │ │ str r4, [sp, #0] │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 230d9a │ │ │ │ ldr r5, [pc, #52] @ (230e14 ) │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ add r5, pc │ │ │ │ blx 16087c │ │ │ │ mov r0, r4 │ │ │ │ blx 162778 │ │ │ │ b.n 230db4 │ │ │ │ ldr r5, [pc, #36] @ (230e18 ) │ │ │ │ add r5, pc │ │ │ │ b.n 230de8 │ │ │ │ nop │ │ │ │ - add r2, pc, #512 @ (adr r2, 230ffc ) │ │ │ │ + add r2, pc, #448 @ (adr r2, 230fbc ) │ │ │ │ movs r0, r4 │ │ │ │ pop {r1, r3, r4, r5} │ │ │ │ movs r1, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r6} │ │ │ │ movs r2, r4 │ │ │ │ - stmia r4!, {r2, r5, r6} │ │ │ │ + stmia r4!, {r2, r4, r6} │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r5, #72] @ 0x48 │ │ │ │ + ldr r4, [r3, #72] @ 0x48 │ │ │ │ movs r5, r5 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - stmia r4!, {r1, r2, r4} │ │ │ │ + stmia r4!, {r1, r2} │ │ │ │ movs r2, r4 │ │ │ │ - stmia r3!, {r1, r3, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00230e1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -326016,30 +326016,30 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ ldr.w r0, [r8, #12] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr.w r9, [r3, r4, lsl #2] │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, r9 │ │ │ │ - bl 41ed40 │ │ │ │ + bl 41ed30 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r0 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 230f10 │ │ │ │ cmp r5, r4 │ │ │ │ beq.n 230e9a │ │ │ │ ldr r1, [r6, #16] │ │ │ │ ldr.w lr, [r1, r4, lsl #2] │ │ │ │ ldr.w r7, [r1, r5, lsl #2] │ │ │ │ str.w r7, [r1, r4, lsl #2] │ │ │ │ str.w lr, [r1, r5, lsl #2] │ │ │ │ subs r5, #1 │ │ │ │ - bl 2b8538 │ │ │ │ + bl 2b8528 │ │ │ │ cmp r4, r5 │ │ │ │ ble.n 230e62 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [r6, #8] │ │ │ │ ldr r3, [pc, #112] @ (230f20 ) │ │ │ │ @@ -326111,29 +326111,29 @@ │ │ │ │ bls.n 230fa0 │ │ │ │ ldr.w r2, [r4, #316] @ 0x13c │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r4, #296] @ 0x128 │ │ │ │ mov.w r8, r5, lsl #2 │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ adds r6, r1, r2 │ │ │ │ - bl 2b6a90 │ │ │ │ + bl 2b6a80 │ │ │ │ mov r9, r0 │ │ │ │ bl 2311c8 │ │ │ │ ldr r3, [pc, #84] @ (230fcc ) │ │ │ │ cbnz r0, 230fb0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 230f44 │ │ │ │ ldr.w r2, [r4, #316] @ 0x13c │ │ │ │ mov r3, r9 │ │ │ │ ldr.w r0, [r4, #296] @ 0x128 │ │ │ │ adds r5, #1 │ │ │ │ ldr.w r2, [r2, r8] │ │ │ │ - bl 2b6afc │ │ │ │ + bl 2b6aec │ │ │ │ ldr.w r3, [r4, #320] @ 0x140 │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 230f58 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -326528,15 +326528,15 @@ │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #104] @ (231438 ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -326546,45 +326546,45 @@ │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #68] @ (231444 ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2313e0 │ │ │ │ ldr r3, [pc, #52] @ (231448 ) │ │ │ │ mov.w r2, #464 @ 0x1d0 │ │ │ │ ldr.w lr, [pc, #52] @ 23144c │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #48] @ (231450 ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2313e0 │ │ │ │ - str r4, [r2, #112] @ 0x70 │ │ │ │ + str r4, [r0, #112] @ 0x70 │ │ │ │ movs r5, r5 │ │ │ │ - bkpt 0x00b6 │ │ │ │ + bkpt 0x00a6 │ │ │ │ movs r2, r4 │ │ │ │ - bkpt 0x005e │ │ │ │ + bkpt 0x004e │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r4, #108] @ 0x6c │ │ │ │ + str r6, [r2, #108] @ 0x6c │ │ │ │ movs r5, r5 │ │ │ │ - bkpt 0x00b0 │ │ │ │ + bkpt 0x00a0 │ │ │ │ movs r2, r4 │ │ │ │ - bkpt 0x0030 │ │ │ │ + bkpt 0x0020 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r0, #108] @ 0x6c │ │ │ │ + str r6, [r6, #104] @ 0x68 │ │ │ │ movs r5, r5 │ │ │ │ - bkpt 0x00b8 │ │ │ │ + bkpt 0x00a8 │ │ │ │ movs r2, r4 │ │ │ │ - bkpt 0x0010 │ │ │ │ + bkpt 0x0000 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00231454 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -326639,18 +326639,18 @@ │ │ │ │ ldr r1, [pc, #796] @ (2317ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #555 @ 0x22b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #768] @ (2317f0 ) │ │ │ │ ldr r3, [pc, #748] @ (2317dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -326711,45 +326711,45 @@ │ │ │ │ ldrb.w r3, [r0, #1197] @ 0x4ad │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23176c │ │ │ │ movs r4, #1 │ │ │ │ b.n 2314e4 │ │ │ │ ldr r0, [pc, #596] @ (2317f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ b.n 2314a0 │ │ │ │ - bl 2b70d8 │ │ │ │ + bl 2b70c8 │ │ │ │ cbnz r0, 2315ee │ │ │ │ ldr r3, [pc, #584] @ (2317f8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #584] @ (2317fc ) │ │ │ │ ldr r1, [pc, #588] @ (231800 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #525 @ 0x20d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2314e2 │ │ │ │ movs r0, #1 │ │ │ │ bl 21594c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2314ac │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 234020 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2314ac │ │ │ │ ldr r1, [pc, #544] @ (231804 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40b51c │ │ │ │ + bl 40b50c │ │ │ │ b.n 2314e2 │ │ │ │ - bl 2b7150 │ │ │ │ + bl 2b7140 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 231750 │ │ │ │ ldr r0, [pc, #524] @ (231808 ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, #92 @ 0x5c │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ b.n 23160a │ │ │ │ @@ -326759,73 +326759,73 @@ │ │ │ │ ldrb r2, [r4, r1] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 231604 │ │ │ │ ldr r3, [pc, #500] @ (23180c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #492] @ (231810 ) │ │ │ │ ldr r2, [pc, #496] @ (231814 ) │ │ │ │ ldr r1, [pc, #496] @ (231818 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movw r2, #541 @ 0x21d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2314e2 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 231778 │ │ │ │ ldr r3, [pc, #468] @ (23181c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbz r3, 231656 │ │ │ │ - bl 2bcc90 │ │ │ │ + bl 2bcc80 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23156e │ │ │ │ ldr r3, [pc, #456] @ (231820 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #456] @ (231824 ) │ │ │ │ ldr r1, [pc, #456] @ (231828 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #602 @ 0x25a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2314e2 │ │ │ │ ldr r3, [pc, #440] @ (23182c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #440] @ (231830 ) │ │ │ │ ldr r1, [pc, #440] @ (231834 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2314e2 │ │ │ │ ldr r3, [pc, #424] @ (231838 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #424] @ (23183c ) │ │ │ │ ldr r1, [pc, #424] @ (231840 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #569 @ 0x239 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2314e2 │ │ │ │ bl 2285b0 │ │ │ │ ldrb.w r3, [r0, #890] @ 0x37a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23155c │ │ │ │ bl 2285d8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ @@ -326837,15 +326837,15 @@ │ │ │ │ ldr r1, [pc, #384] @ (23184c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #582 @ 0x246 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2314e2 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23158a │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 231582 │ │ │ │ @@ -326855,15 +326855,15 @@ │ │ │ │ ldr r1, [pc, #352] @ (231858 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2314e2 │ │ │ │ bl 2285d8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 231554 │ │ │ │ ldr r3, [pc, #320] @ (23185c ) │ │ │ │ mov r0, r5 │ │ │ │ @@ -326871,39 +326871,39 @@ │ │ │ │ ldr r1, [pc, #324] @ (231864 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #574 @ 0x23e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2314e2 │ │ │ │ ldr r3, [pc, #304] @ (231868 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #304] @ (23186c ) │ │ │ │ ldr r1, [pc, #308] @ (231870 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2314e2 │ │ │ │ ldr r3, [pc, #288] @ (231874 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #288] @ (231878 ) │ │ │ │ ldr r1, [pc, #292] @ (23187c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #529 @ 0x211 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2314e2 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 231394 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2314e4 │ │ │ │ ldr r3, [pc, #260] @ (231880 ) │ │ │ │ @@ -326912,145 +326912,145 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #260] @ (231888 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2314e2 │ │ │ │ ldr r3, [pc, #244] @ (23188c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #244] @ (231890 ) │ │ │ │ ldr r1, [pc, #248] @ (231894 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #610 @ 0x262 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2314e2 │ │ │ │ ldr r3, [pc, #228] @ (231898 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #228] @ (23189c ) │ │ │ │ ldr r1, [pc, #232] @ (2318a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #623 @ 0x26f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2314e2 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 16347c │ │ │ │ push {r2, r3, r5, lr} │ │ │ │ movs r1, r6 │ │ │ │ push {r5, lr} │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #96] @ 0x60 │ │ │ │ + str r4, [r0, #96] @ 0x60 │ │ │ │ movs r5, r5 │ │ │ │ - itet pl │ │ │ │ - movpl r2, r4 │ │ │ │ - popmi {r2, r3, r4, r6, pc} │ │ │ │ + itte mi │ │ │ │ + movmi r2, r4 │ │ │ │ + popmi {r2, r3, r6, pc} │ │ │ │ movpl r2, r4 │ │ │ │ push {r3, r5, r7} │ │ │ │ movs r1, r6 │ │ │ │ - pop {r1, r3, r5, r6, pc} │ │ │ │ + pop {r1, r3, r4, r6, pc} │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ + str r0, [r4, #80] @ 0x50 │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r2, r6, r7, pc} │ │ │ │ + pop {r1, r2, r4, r5, r7, pc} │ │ │ │ movs r2, r4 │ │ │ │ - pop {r3, r4, r5, r6} │ │ │ │ + pop {r3, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - pop {r1, r3, r6, pc} │ │ │ │ + pop {r1, r3, r4, r5, pc} │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r5, #76] @ 0x4c │ │ │ │ + str r2, [r3, #76] @ 0x4c │ │ │ │ movs r5, r5 │ │ │ │ asrs r4, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #72] @ 0x48 │ │ │ │ + str r6, [r5, #72] @ 0x48 │ │ │ │ movs r5, r5 │ │ │ │ - pop {r4, r6, r7, pc} │ │ │ │ + pop {r6, r7, pc} │ │ │ │ movs r2, r4 │ │ │ │ - pop {r1, r2} │ │ │ │ + cbnz r6, 231898 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #72] @ 0x48 │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ movs r5, r5 │ │ │ │ - itt cs │ │ │ │ - movcs r2, r4 │ │ │ │ - cbnz r6, 23189e @ unpredictable │ │ │ │ + ite ne │ │ │ │ + movne r2, r4 │ │ │ │ + cbnz r6, 23189a @ unpredictable │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r5, #68] @ 0x44 │ │ │ │ + str r2, [r3, #68] @ 0x44 │ │ │ │ movs r5, r5 │ │ │ │ - pop {r4, r6, r7} │ │ │ │ + pop {r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r2, 2318a4 │ │ │ │ + cbnz r2, 2318a0 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r1, #68] @ 0x44 │ │ │ │ + str r6, [r7, #64] @ 0x40 │ │ │ │ movs r5, r5 │ │ │ │ - pop {r3, r4, r6, r7, pc} │ │ │ │ + pop {r3, r6, r7, pc} │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r6, 2318a8 │ │ │ │ + cbnz r6, 2318a4 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ + str r0, [r1, #64] @ 0x40 │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r0, 2318a8 │ │ │ │ + cbnz r0, 2318a4 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r5, #60] @ 0x3c │ │ │ │ + str r4, [r3, #60] @ 0x3c │ │ │ │ movs r5, r5 │ │ │ │ - bkpt 0x00fe │ │ │ │ + bkpt 0x00ee │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r4, 2318a8 │ │ │ │ + cbnz r4, 2318a4 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r0, #60] @ 0x3c │ │ │ │ + str r4, [r6, #56] @ 0x38 │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r2, r4, r5, r6, pc} │ │ │ │ + pop {r1, r2, r5, r6, pc} │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r4, 2318aa │ │ │ │ + revsh r4, r7 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r5, #56] @ 0x38 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r3, r4, r5, r7, pc} │ │ │ │ + pop {r1, r3, r5, r7, pc} │ │ │ │ movs r2, r4 │ │ │ │ - revsh r0, r6 │ │ │ │ + revsh r0, r4 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r1, #56] @ 0x38 │ │ │ │ + str r4, [r7, #52] @ 0x34 │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r2, r4, r6} │ │ │ │ + pop {r1, r2, r6} │ │ │ │ movs r2, r4 │ │ │ │ - revsh r4, r2 │ │ │ │ + revsh r4, r0 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r4, #52] @ 0x34 │ │ │ │ + str r0, [r2, #52] @ 0x34 │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r4, r5, r7, pc} │ │ │ │ + pop {r1, r5, r7, pc} │ │ │ │ movs r2, r4 │ │ │ │ - hlt 0x002a │ │ │ │ + hlt 0x001a │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r1, #52] @ 0x34 │ │ │ │ + str r0, [r7, #48] @ 0x30 │ │ │ │ movs r5, r5 │ │ │ │ - bkpt 0x0032 │ │ │ │ + bkpt 0x0022 │ │ │ │ movs r2, r4 │ │ │ │ - hlt 0x0010 │ │ │ │ + hlt 0x0000 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r5, #48] @ 0x30 │ │ │ │ + str r4, [r3, #48] @ 0x30 │ │ │ │ movs r5, r5 │ │ │ │ - bkpt 0x0072 │ │ │ │ + bkpt 0x0062 │ │ │ │ movs r2, r4 │ │ │ │ - rev16 r4, r6 │ │ │ │ + rev16 r4, r4 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002318a4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -327169,15 +327169,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #84] @ (231a28 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #72] @ (231a2c ) │ │ │ │ ldr r3, [pc, #56] @ (231a1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -327197,19 +327197,19 @@ │ │ │ │ b.n 2319e0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add sp, #344 @ 0x158 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #16] │ │ │ │ + str r2, [r0, #16] │ │ │ │ movs r5, r5 │ │ │ │ - add r5, pc, #928 @ (adr r5, 231dc8 ) │ │ │ │ + add r5, pc, #864 @ (adr r5, 231d88 ) │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb85c │ │ │ │ + @ instruction: 0xb84c │ │ │ │ movs r2, r4 │ │ │ │ add r7, sp, #720 @ 0x2d0 │ │ │ │ movs r1, r6 │ │ │ │ │ │ │ │ 00231a30 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -327395,19 +327395,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (231c40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsh r2, [r7, r2] │ │ │ │ + ldrsh r2, [r5, r2] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb608 │ │ │ │ + push {r3, r4, r5, r6, r7, lr} │ │ │ │ movs r2, r4 │ │ │ │ - rev r0, r6 │ │ │ │ + rev r0, r4 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00231c44 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -327688,24 +327688,24 @@ │ │ │ │ strb.w r3, [r4, #48] @ 0x30 │ │ │ │ strd r0, r1, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 231fc4 │ │ │ │ ldr.w r2, [r5, #560] @ 0x230 │ │ │ │ strb.w r3, [r4, #182] @ 0xb6 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r2, 231fc0 │ │ │ │ - bl 3f5424 │ │ │ │ + bl 3f5414 │ │ │ │ ldr r3, [pc, #148] @ (232040 ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3c49a0 │ │ │ │ + bl 3c4990 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str.w r2, [r4, #184] @ 0xb8 │ │ │ │ ldr.w r2, [r5, #596] @ 0x254 │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ ldrb.w r2, [r5, #609] @ 0x261 │ │ │ │ strb.w r2, [r4, #233] @ 0xe9 │ │ │ │ @@ -327747,15 +327747,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #224 @ 0xe0 │ │ │ │ movs r1, r6 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #736 @ 0x2e0 │ │ │ │ movs r1, r6 │ │ │ │ - beq.n 2320f4 │ │ │ │ + beq.n 2320d4 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0023204c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -327979,15 +327979,15 @@ │ │ │ │ ldr.w r2, [pc, #1048] @ 23270c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1148 @ 0x47c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ ldrb.w r1, [r3, #137] @ 0x89 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 23219e │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #1016] @ (232710 ) │ │ │ │ ldr r2, [pc, #1020] @ (232714 ) │ │ │ │ @@ -327999,15 +327999,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #1016] @ (232720 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1062 @ 0x426 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ ldrb.w r1, [r3, #169] @ 0xa9 │ │ │ │ ldrb.w r0, [r3, #67] @ 0x43 │ │ │ │ cmp r1, #99 @ 0x63 │ │ │ │ it ls │ │ │ │ cmpls r0, r1 │ │ │ │ bls.w 23222c │ │ │ │ @@ -328022,18 +328022,18 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #976] @ (232734 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1102 @ 0x44e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #952] @ (232738 ) │ │ │ │ ldr r3, [pc, #892] @ (2326fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -328058,15 +328058,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #912] @ (23274c ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1009 @ 0x3f1 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #892] @ (232750 ) │ │ │ │ ldr r2, [pc, #896] @ (232754 ) │ │ │ │ ldr r3, [pc, #896] @ (232758 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -328075,15 +328075,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #892] @ (232760 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1018 @ 0x3fa │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #872] @ (232764 ) │ │ │ │ ldr r2, [pc, #876] @ (232768 ) │ │ │ │ ldr r3, [pc, #876] @ (23276c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -328092,15 +328092,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #872] @ (232774 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1027 @ 0x403 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #852] @ (232778 ) │ │ │ │ ldr r2, [pc, #856] @ (23277c ) │ │ │ │ ldr r3, [pc, #856] @ (232780 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -328109,15 +328109,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #852] @ (232788 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1034 @ 0x40a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #832] @ (23278c ) │ │ │ │ ldr r2, [pc, #836] @ (232790 ) │ │ │ │ ldr r3, [pc, #836] @ (232794 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -328126,15 +328126,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #832] @ (23279c ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #812] @ (2327a0 ) │ │ │ │ ldr r2, [pc, #816] @ (2327a4 ) │ │ │ │ ldr r3, [pc, #816] @ (2327a8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -328143,15 +328143,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #812] @ (2327b0 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1052 @ 0x41c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #792] @ (2327b4 ) │ │ │ │ ldr r2, [pc, #796] @ (2327b8 ) │ │ │ │ ldr r3, [pc, #796] @ (2327bc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -328160,15 +328160,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #792] @ (2327c4 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1093 @ 0x445 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ bl 2285b0 │ │ │ │ ldrb.w r1, [r0, #901] @ 0x385 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2325fe │ │ │ │ @@ -328191,15 +328191,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #724] @ (2327d8 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1164 @ 0x48c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ ldrb.w r1, [r3, #200] @ 0xc8 │ │ │ │ cbz r1, 232540 │ │ │ │ ldrd r1, r0, [r3, #208] @ 0xd0 │ │ │ │ orrs r1, r0 │ │ │ │ bne.n 232540 │ │ │ │ ldr r3, [pc, #692] @ (2327dc ) │ │ │ │ @@ -328208,37 +328208,37 @@ │ │ │ │ ldr r2, [pc, #696] @ (2327e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1172 @ 0x494 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ ldrb.w r1, [r3, #232] @ 0xe8 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2325ee │ │ │ │ ldrb.w r3, [r3, #233] @ 0xe9 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2325ee │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 400ee0 │ │ │ │ + bl 400ed0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2325ee │ │ │ │ ldr r3, [pc, #652] @ (2327e8 ) │ │ │ │ ldr r1, [pc, #652] @ (2327ec ) │ │ │ │ ldr r2, [pc, #656] @ (2327f0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1178 @ 0x49a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #632] @ (2327f4 ) │ │ │ │ ldr r2, [pc, #636] @ (2327f8 ) │ │ │ │ ldr r3, [pc, #636] @ (2327fc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -328247,15 +328247,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #632] @ (232804 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1070 @ 0x42e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #612] @ (232808 ) │ │ │ │ ldr r2, [pc, #616] @ (23280c ) │ │ │ │ ldr r3, [pc, #616] @ (232810 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -328264,15 +328264,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (232818 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1078 @ 0x436 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #592] @ (23281c ) │ │ │ │ ldr r2, [pc, #596] @ (232820 ) │ │ │ │ ldr r3, [pc, #596] @ (232824 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -328281,22 +328281,22 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #592] @ (23282c ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1085 @ 0x43d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ movs r4, #1 │ │ │ │ b.n 232374 │ │ │ │ ldr r1, [pc, #572] @ (232830 ) │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ - bl 40b51c │ │ │ │ + bl 40b50c │ │ │ │ b.n 232372 │ │ │ │ bl 2285b0 │ │ │ │ ldr.w r1, [r0, #548] @ 0x224 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r1, #2 │ │ │ │ bhi.n 2326ea │ │ │ │ cbnz r1, 23262a │ │ │ │ @@ -328315,15 +328315,15 @@ │ │ │ │ ldr r2, [pc, #520] @ (23283c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1156 @ 0x484 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #500] @ (232840 ) │ │ │ │ ldr r2, [pc, #504] @ (232844 ) │ │ │ │ ldr r3, [pc, #504] @ (232848 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -328332,15 +328332,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #500] @ (232850 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1110 @ 0x456 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #480] @ (232854 ) │ │ │ │ ldr r2, [pc, #484] @ (232858 ) │ │ │ │ ldr r3, [pc, #484] @ (23285c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -328349,15 +328349,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #480] @ (232864 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1117 @ 0x45d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #460] @ (232868 ) │ │ │ │ ldr r2, [pc, #464] @ (23286c ) │ │ │ │ ldr r3, [pc, #464] @ (232870 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -328366,15 +328366,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #460] @ (232878 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1124 @ 0x464 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #440] @ (23287c ) │ │ │ │ ldr r2, [pc, #444] @ (232880 ) │ │ │ │ ldr r3, [pc, #444] @ (232884 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -328383,226 +328383,226 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #440] @ (23288c ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1132 @ 0x46c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 232372 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ bl 16347c │ │ │ │ nop │ │ │ │ add r0, sp, #608 @ 0x260 │ │ │ │ movs r1, r6 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #568 @ 0x238 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r6, r7] │ │ │ │ + ldrsb r0, [r4, r7] │ │ │ │ movs r5, r5 │ │ │ │ - add r7, sp, #248 @ 0xf8 │ │ │ │ + add r7, sp, #184 @ 0xb8 │ │ │ │ movs r2, r4 │ │ │ │ - cbz r6, 23271a │ │ │ │ + cbz r6, 232716 │ │ │ │ movs r2, r4 │ │ │ │ - push {r1, r2, r3, r4, r5} │ │ │ │ + push {r1, r2, r3, r5} │ │ │ │ movs r2, r4 │ │ │ │ - push {r5} │ │ │ │ + push {r4} │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r0, [r0, r7] │ │ │ │ + ldrsb r0, [r6, r6] │ │ │ │ movs r5, r5 │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ + add r6, sp, #1000 @ 0x3e8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r1, #4] │ │ │ │ + ldr r4, [r7, #0] │ │ │ │ movs r0, r4 │ │ │ │ - ldrh r4, [r6, #10] │ │ │ │ + ldrh r4, [r4, #10] │ │ │ │ movs r2, r4 │ │ │ │ - push {r1, r3, r5, r6, r7} │ │ │ │ + push {r1, r3, r4, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r6, [r0, r6] │ │ │ │ + ldrsb r6, [r6, r5] │ │ │ │ movs r5, r5 │ │ │ │ - add r6, sp, #832 @ 0x340 │ │ │ │ + add r6, sp, #768 @ 0x300 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ movs r0, r4 │ │ │ │ add r6, pc, #96 @ (adr r6, 23279c ) │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r6, [r7, #2] │ │ │ │ + ldrh r6, [r5, #2] │ │ │ │ movs r2, r4 │ │ │ │ - uxtb r4, r2 │ │ │ │ + uxtb r4, r0 │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r4, [r5, r4] │ │ │ │ + ldrsb r4, [r3, r4] │ │ │ │ movs r5, r5 │ │ │ │ - add r6, sp, #472 @ 0x1d8 │ │ │ │ + add r6, sp, #408 @ 0x198 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r7, #120] @ 0x78 │ │ │ │ + str r0, [r5, #120] @ 0x78 │ │ │ │ movs r0, r4 │ │ │ │ - ldrh r6, [r0, #4] │ │ │ │ + ldrh r6, [r6, #2] │ │ │ │ movs r2, r4 │ │ │ │ - uxtb r0, r2 │ │ │ │ + uxtb r0, r0 │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r4, [r0, r4] │ │ │ │ + ldrsb r4, [r6, r3] │ │ │ │ movs r5, r5 │ │ │ │ - add r6, sp, #312 @ 0x138 │ │ │ │ + add r6, sp, #248 @ 0xf8 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r2, #120] @ 0x78 │ │ │ │ + str r0, [r0, #120] @ 0x78 │ │ │ │ movs r0, r4 │ │ │ │ - ldrh r2, [r0, #4] │ │ │ │ + ldrh r2, [r6, #2] │ │ │ │ movs r2, r4 │ │ │ │ - uxth r0, r5 │ │ │ │ + uxth r0, r3 │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r4, [r3, r3] │ │ │ │ + ldrsb r4, [r1, r3] │ │ │ │ movs r5, r5 │ │ │ │ - add r6, sp, #152 @ 0x98 │ │ │ │ + add r6, sp, #88 @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r5, #116] @ 0x74 │ │ │ │ + str r0, [r3, #116] @ 0x74 │ │ │ │ movs r0, r4 │ │ │ │ - ldrh r2, [r7, #6] │ │ │ │ + ldrh r2, [r5, #6] │ │ │ │ movs r2, r4 │ │ │ │ - uxth r4, r4 │ │ │ │ + uxth r4, r2 │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r4, [r6, r2] │ │ │ │ + ldrsb r4, [r4, r2] │ │ │ │ movs r5, r5 │ │ │ │ - add r5, sp, #1016 @ 0x3f8 │ │ │ │ + add r5, sp, #952 @ 0x3b8 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r0, #116] @ 0x74 │ │ │ │ + str r0, [r6, #112] @ 0x70 │ │ │ │ movs r0, r4 │ │ │ │ - ldrh r6, [r0, #8] │ │ │ │ + ldrh r6, [r6, #6] │ │ │ │ movs r2, r4 │ │ │ │ - sxtb r4, r7 │ │ │ │ + sxtb r4, r5 │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r4, [r1, r2] │ │ │ │ + ldrsb r4, [r7, r1] │ │ │ │ movs r5, r5 │ │ │ │ - add r5, sp, #856 @ 0x358 │ │ │ │ + add r5, sp, #792 @ 0x318 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r3, #112] @ 0x70 │ │ │ │ + str r0, [r1, #112] @ 0x70 │ │ │ │ movs r0, r4 │ │ │ │ - ldrh r6, [r0, #8] │ │ │ │ + ldrh r6, [r6, #6] │ │ │ │ movs r2, r4 │ │ │ │ - uxth r0, r2 │ │ │ │ + uxth r0, r0 │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r4, [r4, r1] │ │ │ │ + ldrsb r4, [r2, r1] │ │ │ │ movs r5, r5 │ │ │ │ - add r5, sp, #696 @ 0x2b8 │ │ │ │ + add r5, sp, #632 @ 0x278 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r6, #108] @ 0x6c │ │ │ │ + str r0, [r4, #108] @ 0x6c │ │ │ │ movs r0, r4 │ │ │ │ - cbz r6, 23281a │ │ │ │ + cbz r6, 232816 │ │ │ │ movs r2, r4 │ │ │ │ - cbz r0, 232812 │ │ │ │ + cbz r0, 23280e │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r4, [r7, r0] │ │ │ │ + ldrsb r4, [r5, r0] │ │ │ │ movs r5, r5 │ │ │ │ - add r5, sp, #536 @ 0x218 │ │ │ │ + add r5, sp, #472 @ 0x1d8 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r1, #108] @ 0x6c │ │ │ │ + str r0, [r7, #104] @ 0x68 │ │ │ │ movs r0, r4 │ │ │ │ - push {r1, r2, r4, r5, r7} │ │ │ │ + push {r1, r2, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - push {r3, r4, r7} │ │ │ │ + push {r3, r7} │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r4, r7] │ │ │ │ + strb r4, [r2, r7] │ │ │ │ movs r5, r5 │ │ │ │ - add r5, sp, #184 @ 0xb8 │ │ │ │ + add r5, sp, #120 @ 0x78 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r6, #100] @ 0x64 │ │ │ │ + str r0, [r4, #100] @ 0x64 │ │ │ │ movs r0, r4 │ │ │ │ - strb r0, [r7, r6] │ │ │ │ + strb r0, [r5, r6] │ │ │ │ movs r5, r5 │ │ │ │ - add r5, sp, #24 │ │ │ │ + add r4, sp, #984 @ 0x3d8 │ │ │ │ movs r2, r4 │ │ │ │ - push {r1, r2, r4, r7} │ │ │ │ + push {r1, r2, r7} │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r0, r6] │ │ │ │ + strb r4, [r6, r5] │ │ │ │ movs r5, r5 │ │ │ │ - add r4, sp, #832 @ 0x340 │ │ │ │ + add r4, sp, #768 @ 0x300 │ │ │ │ movs r2, r4 │ │ │ │ - push {r1, r2, r3, r4, r7} │ │ │ │ + push {r1, r2, r3, r7} │ │ │ │ movs r2, r4 │ │ │ │ - sxth r6, r0 │ │ │ │ + cbz r6, 232834 │ │ │ │ movs r2, r4 │ │ │ │ - cbz r4, 232836 │ │ │ │ + cbz r4, 232832 │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r3, r5] │ │ │ │ + strb r4, [r1, r5] │ │ │ │ movs r5, r5 │ │ │ │ - add r4, sp, #664 @ 0x298 │ │ │ │ + add r4, sp, #600 @ 0x258 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r5, #92] @ 0x5c │ │ │ │ + str r0, [r3, #92] @ 0x5c │ │ │ │ movs r0, r4 │ │ │ │ - sxth r2, r1 │ │ │ │ + cbz r2, 23284a │ │ │ │ movs r2, r4 │ │ │ │ - cbz r0, 23284c │ │ │ │ + cbz r0, 232848 │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r6, r4] │ │ │ │ + strb r4, [r4, r4] │ │ │ │ movs r5, r5 │ │ │ │ - add r4, sp, #504 @ 0x1f8 │ │ │ │ + add r4, sp, #440 @ 0x1b8 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r0, #92] @ 0x5c │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ movs r0, r4 │ │ │ │ - sxth r6, r2 │ │ │ │ + sxth r6, r0 │ │ │ │ movs r2, r4 │ │ │ │ - cbz r0, 232862 │ │ │ │ + cbz r0, 23285e │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r1, r4] │ │ │ │ + strb r4, [r7, r3] │ │ │ │ movs r5, r5 │ │ │ │ - add r4, sp, #344 @ 0x158 │ │ │ │ + add r4, sp, #280 @ 0x118 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r3, #88] @ 0x58 │ │ │ │ + str r0, [r1, #88] @ 0x58 │ │ │ │ movs r0, r4 │ │ │ │ - cbz r6, 23287a │ │ │ │ + cbz r6, 232876 │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r6, r2] │ │ │ │ + strb r2, [r4, r2] │ │ │ │ movs r5, r5 │ │ │ │ - add r4, sp, #0 │ │ │ │ + add r3, sp, #960 @ 0x3c0 │ │ │ │ movs r2, r4 │ │ │ │ - cbz r0, 232884 │ │ │ │ + cbz r0, 232880 │ │ │ │ movs r2, r4 │ │ │ │ - sxtb r2, r1 │ │ │ │ + sxth r2, r7 │ │ │ │ movs r2, r4 │ │ │ │ - sxth r0, r5 │ │ │ │ + sxth r0, r3 │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r1, r2] │ │ │ │ + strb r4, [r7, r1] │ │ │ │ movs r5, r5 │ │ │ │ - add r3, sp, #856 @ 0x358 │ │ │ │ + add r3, sp, #792 @ 0x318 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r3, #80] @ 0x50 │ │ │ │ + str r0, [r1, #80] @ 0x50 │ │ │ │ movs r0, r4 │ │ │ │ - sxth r6, r6 │ │ │ │ + sxth r6, r4 │ │ │ │ movs r2, r4 │ │ │ │ - sxth r0, r0 │ │ │ │ + cbz r0, 232898 │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r4, r1] │ │ │ │ + strb r4, [r2, r1] │ │ │ │ movs r5, r5 │ │ │ │ - add r3, sp, #696 @ 0x2b8 │ │ │ │ + add r3, sp, #632 @ 0x278 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ + str r0, [r4, #76] @ 0x4c │ │ │ │ movs r0, r4 │ │ │ │ - sxth r2, r7 │ │ │ │ + sxth r2, r5 │ │ │ │ movs r2, r4 │ │ │ │ - sxth r4, r3 │ │ │ │ + sxth r4, r1 │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r7, r0] │ │ │ │ + strb r4, [r5, r0] │ │ │ │ movs r5, r5 │ │ │ │ - add r3, sp, #536 @ 0x218 │ │ │ │ + add r3, sp, #472 @ 0x1d8 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r1, #76] @ 0x4c │ │ │ │ + str r0, [r7, #72] @ 0x48 │ │ │ │ movs r0, r4 │ │ │ │ - sxth r6, r7 │ │ │ │ + sxth r6, r5 │ │ │ │ movs r2, r4 │ │ │ │ - sxth r0, r4 │ │ │ │ + sxth r0, r2 │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r2, r0] │ │ │ │ + strb r4, [r0, r0] │ │ │ │ movs r5, r5 │ │ │ │ - add r3, sp, #376 @ 0x178 │ │ │ │ + add r3, sp, #312 @ 0x138 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r4, #72] @ 0x48 │ │ │ │ + str r0, [r2, #72] @ 0x48 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 00232890 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3808] @ 0xee0 │ │ │ │ @@ -328991,51 +328991,51 @@ │ │ │ │ beq.w 232a9a │ │ │ │ ldrb.w r3, [r4, #233] @ 0xe9 │ │ │ │ strb.w r3, [r5, #609] @ 0x261 │ │ │ │ b.n 232a9a │ │ │ │ ldrd r0, r1, [r4, #144] @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, r1, [r5, #520] @ 0x208 │ │ │ │ - bl 2b5b94 │ │ │ │ + bl 2b5b84 │ │ │ │ b.n 232c70 │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ str.w r3, [r5, #508] @ 0x1fc │ │ │ │ bl 23d140 │ │ │ │ b.n 232c22 │ │ │ │ ldr.w r0, [r5, #560] @ 0x230 │ │ │ │ - bl 3c3090 │ │ │ │ + bl 3c3080 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #558] @ 0x22e │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cbz r3, 232d70 │ │ │ │ - bl 3f5424 │ │ │ │ + bl 3f5414 │ │ │ │ ldr r3, [pc, #232] @ (232e44 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3c49a0 │ │ │ │ + bl 3c4990 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ b.n 232cd4 │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ b.n 232ada │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ b.n 232b2e │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ b.n 232b04 │ │ │ │ ldrd r0, r1, [r5, #464] @ 0x1d0 │ │ │ │ - bl 2c8854 │ │ │ │ + bl 2c8844 │ │ │ │ b.n 232bfc │ │ │ │ ldrd r0, r1, [r5, #536] @ 0x218 │ │ │ │ - bl 2c8854 │ │ │ │ + bl 2c8844 │ │ │ │ b.n 232c8c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #164] @ (232e48 ) │ │ │ │ movw r2, #1332 @ 0x534 │ │ │ │ ldr r1, [pc, #164] @ (232e4c ) │ │ │ │ ldr r0, [pc, #164] @ (232e50 ) │ │ │ │ add r3, pc │ │ │ │ @@ -329093,57 +329093,57 @@ │ │ │ │ movs r1, r6 │ │ │ │ add r0, pc, #912 @ (adr r0, 2331c0 ) │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ movs r1, r6 │ │ │ │ - stmia r5!, {r2, r3, r4, r7} │ │ │ │ + stmia r5!, {r2, r3, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r5!, {r1, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r5!, {r3, r6} │ │ │ │ + stmia r5!, {r3, r4, r5} │ │ │ │ movs r3, r4 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #232] @ (232f34 ) │ │ │ │ + ldr r5, [pc, #168] @ (232ef4 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #544 @ (adr r4, 233070 ) │ │ │ │ + add r4, pc, #480 @ (adr r4, 233030 ) │ │ │ │ movs r2, r4 │ │ │ │ - add r4, sp, #656 @ 0x290 │ │ │ │ + add r4, sp, #592 @ 0x250 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [pc, #144] @ (232ee8 ) │ │ │ │ + ldr r5, [pc, #80] @ (232ea8 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #456 @ (adr r4, 233024 ) │ │ │ │ + add r4, pc, #392 @ (adr r4, 232fe4 ) │ │ │ │ movs r2, r4 │ │ │ │ - add r4, sp, #744 @ 0x2e8 │ │ │ │ + add r4, sp, #680 @ 0x2a8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [pc, #56] @ (232e9c ) │ │ │ │ + ldr r4, [pc, #1016] @ (23325c ) │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #368 @ (adr r4, 232fd8 ) │ │ │ │ + add r4, pc, #304 @ (adr r4, 232f98 ) │ │ │ │ movs r2, r4 │ │ │ │ - add r4, sp, #304 @ 0x130 │ │ │ │ + add r4, sp, #240 @ 0xf0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [pc, #976] @ (233240 ) │ │ │ │ + ldr r4, [pc, #912] @ (233200 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #264 @ (adr r4, 232f7c ) │ │ │ │ + add r4, pc, #200 @ (adr r4, 232f3c ) │ │ │ │ movs r2, r4 │ │ │ │ - add r4, sp, #376 @ 0x178 │ │ │ │ + add r4, sp, #312 @ 0x138 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [pc, #888] @ (2331f4 ) │ │ │ │ + ldr r4, [pc, #824] @ (2331b4 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #176 @ (adr r4, 232f30 ) │ │ │ │ + add r4, pc, #112 @ (adr r4, 232ef0 ) │ │ │ │ movs r2, r4 │ │ │ │ - add r4, sp, #112 @ 0x70 │ │ │ │ + add r4, sp, #48 @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [pc, #800] @ (2331a8 ) │ │ │ │ + ldr r4, [pc, #736] @ (233168 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #88 @ (adr r4, 232ee4 ) │ │ │ │ + add r4, pc, #24 @ (adr r4, 232ea4 ) │ │ │ │ movs r2, r4 │ │ │ │ - add r4, sp, #376 @ 0x178 │ │ │ │ + add r4, sp, #312 @ 0x138 │ │ │ │ movs r2, r4 │ │ │ │ ldr r3, [pc, #16] @ (232ea4 ) │ │ │ │ ldr r2, [pc, #20] @ (232ea8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (232eac ) │ │ │ │ @@ -329151,15 +329151,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #16] │ │ │ │ movs r1, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #24 │ │ │ │ + asrs r6, r3, #24 │ │ │ │ movs r0, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -329181,15 +329181,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 232f1a │ │ │ │ str.w r6, [r4, #380] @ 0x17c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2b840c │ │ │ │ + bl 2b83fc │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ negs r0, r0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -329209,25 +329209,25 @@ │ │ │ │ bpl.n 232eee │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [pc, #28] @ (232f50 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 232eee │ │ │ │ ldr r2, [sp, #776] @ 0x308 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #544 @ 0x220 │ │ │ │ + add r6, sp, #480 @ 0x1e0 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #216] @ (233040 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -329255,15 +329255,15 @@ │ │ │ │ ldr.w r6, [r4, #380] @ 0x17c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 232ff8 │ │ │ │ movs r2, #14 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 400c98 │ │ │ │ + bl 400c88 │ │ │ │ movw r1, #43521 @ 0xaa01 │ │ │ │ movt r1, #32784 @ 0x8010 │ │ │ │ ldr.w r0, [r8, #124] @ 0x7c │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r3, r6, [sp, #12] │ │ │ │ @@ -329298,25 +329298,25 @@ │ │ │ │ bpl.n 232fa8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #76] @ (23305c ) │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 232fa8 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ ldr r1, [pc, #52] @ (233060 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ (233064 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 232fd0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @@ -329326,19 +329326,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #784] @ 0x310 │ │ │ │ movs r1, r6 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #912 @ 0x390 │ │ │ │ + add r5, sp, #848 @ 0x350 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [pc, #824] @ (23339c ) │ │ │ │ + ldr r3, [pc, #760] @ (23335c ) │ │ │ │ movs r5, r5 │ │ │ │ - add r6, sp, #16 │ │ │ │ + add r5, sp, #976 @ 0x3d0 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -329355,15 +329355,15 @@ │ │ │ │ ldr.w r4, [r4, #380] @ 0x17c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2330bc │ │ │ │ movs r2, #15 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 400c98 │ │ │ │ + bl 400c88 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -329380,33 +329380,33 @@ │ │ │ │ bpl.n 23309e │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #32] @ (2330f4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23309e │ │ │ │ nop │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #480 @ 0x1e0 │ │ │ │ + add r5, sp, #416 @ 0x1a0 │ │ │ │ movs r2, r4 │ │ │ │ ldr r1, [pc, #8] @ (233104 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ nop │ │ │ │ - asrs r0, r2, #15 │ │ │ │ + asrs r0, r0, #15 │ │ │ │ movs r0, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #196] @ (2331e0 ) │ │ │ │ @@ -329465,62 +329465,62 @@ │ │ │ │ bl 20a950 │ │ │ │ b.n 233172 │ │ │ │ ldr r1, [pc, #72] @ (2331ec ) │ │ │ │ ldr r0, [pc, #72] @ (2331f0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 233172 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ ldr r1, [pc, #48] @ (2331f4 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (2331f8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2331b0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #488] @ 0x1e8 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r2, [pc, #344] @ (233348 ) │ │ │ │ + ldr r2, [pc, #280] @ (233308 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r4, sp, #1008 @ 0x3f0 │ │ │ │ + add r4, sp, #944 @ 0x3b0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [pc, #216] @ (2332d0 ) │ │ │ │ + ldr r2, [pc, #152] @ (233290 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r4, sp, #768 @ 0x300 │ │ │ │ + add r4, sp, #704 @ 0x2c0 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ (233280 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #116] @ (233284 ) │ │ │ │ mov r2, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 23323a │ │ │ │ add.w r0, r2, #448 @ 0x1c0 │ │ │ │ - bl 406928 │ │ │ │ + bl 406918 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 23325c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -329536,15 +329536,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 23321a │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #60] @ (233290 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 23321a │ │ │ │ ldr r3, [pc, #52] @ (233294 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 233226 │ │ │ │ @@ -329553,29 +329553,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 233226 │ │ │ │ ldr r0, [pc, #36] @ (233298 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ nop │ │ │ │ str r7, [sp, #536] @ 0x218 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #504 @ 0x1f8 │ │ │ │ + add r4, sp, #440 @ 0x1b8 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #504 @ 0x1f8 │ │ │ │ + add r4, sp, #440 @ 0x1b8 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #-20] │ │ │ │ @@ -329613,25 +329613,25 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ cbz r2, 233330 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ bl 229f34 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 406760 │ │ │ │ + b.w 406750 │ │ │ │ mov r0, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 2ccfe0 │ │ │ │ + bl 2ccfd0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 2cbd78 │ │ │ │ + bl 2cbd68 │ │ │ │ ldr r2, [pc, #44] @ (233370 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 233322 │ │ │ │ @@ -329643,25 +329643,25 @@ │ │ │ │ ldr r2, [pc, #28] @ (233378 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 233322 │ │ │ │ ldr r0, [pc, #24] @ (23337c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 233322 │ │ │ │ str r6, [sp, #544] @ 0x220 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #720 @ 0x2d0 │ │ │ │ + add r3, sp, #656 @ 0x290 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00233380 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -329669,19 +329669,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #336] @ (2334e8 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r5, [r9, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23349c │ │ │ │ - bl 410768 │ │ │ │ + bl 410758 │ │ │ │ add.w r0, r4, #20 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ add.w r0, r4, #176 @ 0xb0 │ │ │ │ - bl 406928 │ │ │ │ + bl 406918 │ │ │ │ ldr r3, [pc, #304] @ (2334ec ) │ │ │ │ ldr.w r8, [r9, r3] │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r1, [pc, #300] @ (2334f0 ) │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ movw r2, #2051 @ 0x803 │ │ │ │ add r1, pc │ │ │ │ @@ -329691,31 +329691,31 @@ │ │ │ │ beq.n 23344e │ │ │ │ ldr r7, [pc, #280] @ (2334f4 ) │ │ │ │ add r7, pc │ │ │ │ b.n 233412 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ movw r2, #2022 @ 0x7e6 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ add.w r0, r4, #544 @ 0x220 │ │ │ │ - bl 406928 │ │ │ │ + bl 406918 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #2024 @ 0x7e8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23347a │ │ │ │ ldr.w r3, [r4, #276] @ 0x114 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 23344e │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ movs r1, #1 │ │ │ │ - bl 2ba588 │ │ │ │ + bl 2ba578 │ │ │ │ cbz r0, 23344e │ │ │ │ ldr.w r3, [r4, #276] @ 0x114 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 23344e │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2333de │ │ │ │ @@ -329727,22 +329727,22 @@ │ │ │ │ ldr r3, [pc, #192] @ (2334fc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2333de │ │ │ │ ldr r0, [pc, #184] @ (233500 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2333de │ │ │ │ ldr r1, [pc, #180] @ (233504 ) │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ movw r2, #2063 @ 0x80f │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ - bl 410a3c │ │ │ │ + bl 406064 │ │ │ │ + bl 410a2c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 2334c2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -329756,73 +329756,73 @@ │ │ │ │ ldr r3, [pc, #116] @ (2334fc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 23340a │ │ │ │ ldr r0, [pc, #120] @ (23350c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23340a │ │ │ │ ldr r3, [pc, #112] @ (233510 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2333a4 │ │ │ │ ldr r3, [pc, #80] @ (2334fc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2333a4 │ │ │ │ ldr r0, [pc, #88] @ (233514 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2333a4 │ │ │ │ ldr r3, [pc, #84] @ (233518 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 233466 │ │ │ │ ldr r3, [pc, #44] @ (2334fc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 233466 │ │ │ │ ldr r0, [pc, #64] @ (23351c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 233466 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #560 @ 0x230 │ │ │ │ + add r3, sp, #496 @ 0x1f0 │ │ │ │ movs r2, r4 │ │ │ │ - add r3, sp, #504 @ 0x1f8 │ │ │ │ + add r3, sp, #440 @ 0x1b8 │ │ │ │ movs r2, r4 │ │ │ │ adds r4, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #184 @ 0xb8 │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ movs r2, r4 │ │ │ │ - add r3, sp, #0 │ │ │ │ + add r2, sp, #960 @ 0x3c0 │ │ │ │ movs r2, r4 │ │ │ │ adds r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #1008 @ 0x3f0 │ │ │ │ + add r2, sp, #944 @ 0x3b0 │ │ │ │ movs r2, r4 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #504 @ 0x1f8 │ │ │ │ + add r2, sp, #440 @ 0x1b8 │ │ │ │ movs r2, r4 │ │ │ │ adds r4, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #880 @ 0x370 │ │ │ │ + add r2, sp, #816 @ 0x330 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ movs r5, #0 │ │ │ │ @@ -329866,29 +329866,29 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ and.w r1, r3, #3 │ │ │ │ subs r2, r1, #3 │ │ │ │ bne.n 2335f4 │ │ │ │ str r2, [sp, #20] │ │ │ │ blx 160fd8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2b6e54 │ │ │ │ + bl 2b6e44 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r2, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r0 │ │ │ │ beq.n 2335c0 │ │ │ │ ldr r3, [pc, #384] @ (233734 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ and.w r3, r3, #16 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 23367c │ │ │ │ movs r4, #1 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #364] @ (233738 ) │ │ │ │ ldr r3, [pc, #348] @ (23372c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -329903,37 +329903,37 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvns r2, r3 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #320] @ (23373c ) │ │ │ │ and.w r2, r2, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [pc, #312] @ (233740 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #312] @ (233744 ) │ │ │ │ ldr r1, [pc, #316] @ (233748 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #513 @ 0x201 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r4, #0 │ │ │ │ b.n 2335c2 │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #20] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ strd r1, r1, [sp, #48] @ 0x30 │ │ │ │ - bl 417120 │ │ │ │ + bl 417110 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2336b4 │ │ │ │ vldr d7, [pc, #200] @ 233710 │ │ │ │ movw r1, #43583 @ 0xaa3f │ │ │ │ movt r1, #49176 @ 0xc018 │ │ │ │ @@ -329957,59 +329957,59 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #204] @ (233754 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 233622 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ ldr r1, [pc, #180] @ (233758 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #180] @ (23375c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 233604 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ ldr r1, [pc, #160] @ (233760 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (233764 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [pc, #152] @ (233768 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #152] @ (23376c ) │ │ │ │ ldr r1, [pc, #152] @ (233770 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #491 @ 0x1eb │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 233622 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ ldr r1, [pc, #124] @ (233774 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #124] @ (233778 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mov r0, r5 │ │ │ │ blx 16123c │ │ │ │ b.n 2336ce │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r5, #2 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ @@ -330023,45 +330023,45 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ movs r4, r7 │ │ │ │ str r3, [sp, #808] @ 0x328 │ │ │ │ movs r1, r6 │ │ │ │ - add r2, sp, #360 @ 0x168 │ │ │ │ + add r2, sp, #296 @ 0x128 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r8, lr │ │ │ │ + cmp r8, ip │ │ │ │ movs r5, r5 │ │ │ │ - add r2, sp, #440 @ 0x1b8 │ │ │ │ + add r2, sp, #376 @ 0x178 │ │ │ │ movs r2, r4 │ │ │ │ - add r1, sp, #272 @ 0x110 │ │ │ │ + add r1, sp, #208 @ 0xd0 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, lr │ │ │ │ + cmp r4, ip │ │ │ │ movs r5, r5 │ │ │ │ - add r2, sp, #40 @ 0x28 │ │ │ │ + add r1, sp, #1000 @ 0x3e8 │ │ │ │ movs r2, r4 │ │ │ │ - add r0, sp, #808 @ 0x328 │ │ │ │ + add r0, sp, #744 @ 0x2e8 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, sl │ │ │ │ + cmp r4, r8 │ │ │ │ movs r5, r5 │ │ │ │ - add r1, sp, #544 @ 0x220 │ │ │ │ + add r1, sp, #480 @ 0x1e0 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r0, r7 │ │ │ │ + cmp r0, r5 │ │ │ │ movs r5, r5 │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ + add r1, sp, #8 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r6, r4 │ │ │ │ + cmp r6, r2 │ │ │ │ movs r5, r5 │ │ │ │ - add r1, sp, #224 @ 0xe0 │ │ │ │ + add r1, sp, #160 @ 0xa0 │ │ │ │ movs r2, r4 │ │ │ │ - add r0, sp, #488 @ 0x1e8 │ │ │ │ + add r0, sp, #424 @ 0x1a8 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r2, r0 │ │ │ │ + add sl, lr │ │ │ │ movs r5, r5 │ │ │ │ - add r0, sp, #992 @ 0x3e0 │ │ │ │ + add r0, sp, #928 @ 0x3a0 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #124] @ (233808 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -330069,38 +330069,38 @@ │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2d5e0c │ │ │ │ + bl 2d5dfc │ │ │ │ ldr r1, [pc, #104] @ (233810 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #104] @ (233814 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #100] @ (233818 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2d5db4 │ │ │ │ + bl 2d5da4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2332fc │ │ │ │ cbz r4, 2337da │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r2, [pc, #64] @ (23381c ) │ │ │ │ ldr r3, [pc, #44] @ (23380c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -330116,19 +330116,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [sp, #24] │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sl │ │ │ │ + add r2, r8 │ │ │ │ movs r5, r5 │ │ │ │ - cmp r5, #134 @ 0x86 │ │ │ │ + cmp r5, #118 @ 0x76 │ │ │ │ movs r0, r4 │ │ │ │ - cmp r5, #156 @ 0x9c │ │ │ │ + cmp r5, #140 @ 0x8c │ │ │ │ movs r0, r4 │ │ │ │ str r1, [sp, #744] @ 0x2e8 │ │ │ │ movs r1, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -330141,39 +330141,39 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #244] @ (233934 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2d5e0c │ │ │ │ + bl 2d5dfc │ │ │ │ ldr r3, [pc, #232] @ (233938 ) │ │ │ │ ldr r2, [pc, #232] @ (23393c ) │ │ │ │ ldr r1, [pc, #236] @ (233940 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2d5db4 │ │ │ │ + bl 2d5da4 │ │ │ │ cbz r0, 2338ae │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2332fc │ │ │ │ cbz r4, 233886 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r2, [pc, #188] @ (233944 ) │ │ │ │ ldr r3, [pc, #168] @ (233934 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -330208,25 +330208,25 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #112] @ (233954 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #108] @ (233958 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ ldr r1, [pc, #104] @ (23395c ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2d121c │ │ │ │ + bl 2d120c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 233880 │ │ │ │ b.n 233886 │ │ │ │ ldr r3, [pc, #84] @ (233960 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -330234,48 +330234,48 @@ │ │ │ │ ldr r3, [pc, #80] @ (233964 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2338d2 │ │ │ │ ldr r0, [pc, #72] @ (233968 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2338d2 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r1, [sp, #392] @ 0x188 │ │ │ │ movs r1, r6 │ │ │ │ str r1, [sp, #360] @ 0x168 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bics r0, r5 │ │ │ │ + bics r0, r3 │ │ │ │ movs r5, r5 │ │ │ │ - cmp r4, #224 @ 0xe0 │ │ │ │ + cmp r4, #208 @ 0xd0 │ │ │ │ movs r0, r4 │ │ │ │ - cmp r4, #246 @ 0xf6 │ │ │ │ + cmp r4, #230 @ 0xe6 │ │ │ │ movs r0, r4 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r2, r4 │ │ │ │ + orrs r2, r2 │ │ │ │ movs r5, r5 │ │ │ │ - cmp r4, #86 @ 0x56 │ │ │ │ + cmp r4, #70 @ 0x46 │ │ │ │ movs r0, r4 │ │ │ │ - cmp r4, #108 @ 0x6c │ │ │ │ + cmp r4, #92 @ 0x5c │ │ │ │ movs r0, r4 │ │ │ │ - add r0, sp, #0 │ │ │ │ + add r7, pc, #960 @ (adr r7, 233d1c ) │ │ │ │ movs r2, r4 │ │ │ │ mrc2 15, 3, pc, cr15, cr15, {7} │ │ │ │ cmp r1, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #680 @ (adr r7, 233c14 ) │ │ │ │ + add r7, pc, #616 @ (adr r7, 233bd4 ) │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #532] @ (233b94 ) │ │ │ │ @@ -330293,15 +330293,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 233af2 │ │ │ │ ldrd r3, r4, [sp, #80] @ 0x50 │ │ │ │ strd r3, r4, [sp] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 4177c4 │ │ │ │ + bl 4177b4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r4, 2339e2 │ │ │ │ ldr r2, [pc, #488] @ (233ba0 ) │ │ │ │ ldr r3, [pc, #476] @ (233b98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -330328,19 +330328,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #432] @ (233bac ) │ │ │ │ ldrd r0, r1, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ mov r3, r4 │ │ │ │ negs r2, r2 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2b6aec │ │ │ │ + bl 2b6adc │ │ │ │ ldr.w r0, [r5, #644] @ 0x284 │ │ │ │ mov r1, r9 │ │ │ │ blx 161144 │ │ │ │ cbz r0, 233a64 │ │ │ │ ldr.w r0, [r5, #644] @ 0x284 │ │ │ │ mov r1, r9 │ │ │ │ blx 1621bc │ │ │ │ @@ -330362,29 +330362,29 @@ │ │ │ │ ldr.w r3, [r5, #276] @ 0x114 │ │ │ │ cmp r7, #0 │ │ │ │ it eq │ │ │ │ cmpeq r3, #2 │ │ │ │ beq.n 233b2c │ │ │ │ bl 2285d8 │ │ │ │ ldr.w r5, [r0, #348] @ 0x15c │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r3, [pc, #320] @ (233bb4 ) │ │ │ │ ldr r2, [pc, #324] @ (233bb8 ) │ │ │ │ ldr r1, [pc, #324] @ (233bbc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r7, [r0, #180] @ 0xb4 │ │ │ │ movs r0, #0 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ cbz r5, 233ae2 │ │ │ │ @@ -330412,19 +330412,19 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 233b36 │ │ │ │ ldr r1, [pc, #224] @ (233bc4 ) │ │ │ │ mov r0, sl │ │ │ │ movw r2, #1621 @ 0x655 │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ b.n 2339b6 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 41787c │ │ │ │ + bl 41786c │ │ │ │ mov r4, r0 │ │ │ │ b.n 2339b4 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 233ad2 │ │ │ │ ldr.w r2, [r5, #208] @ 0xd0 │ │ │ │ ldr.w r0, [r5, #212] @ 0xd4 │ │ │ │ ldr.w r7, [r5, #216] @ 0xd8 │ │ │ │ @@ -330433,15 +330433,15 @@ │ │ │ │ subs r2, r2, r7 │ │ │ │ str.w r2, [r5, #208] @ 0xd0 │ │ │ │ ldr.w r2, [r5, #220] @ 0xdc │ │ │ │ sbc.w r0, r0, r2 │ │ │ │ str.w r0, [r5, #212] @ 0xd4 │ │ │ │ b.n 233ad2 │ │ │ │ add.w r0, r5, #680 @ 0x2a8 │ │ │ │ - bl 406430 │ │ │ │ + bl 406420 │ │ │ │ b.n 233a64 │ │ │ │ ldr r3, [pc, #144] @ (233bc8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 233ae2 │ │ │ │ ldr r3, [pc, #136] @ (233bcc ) │ │ │ │ @@ -330454,15 +330454,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 233ae2 │ │ │ │ ldr r3, [pc, #108] @ (233bd4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 233a54 │ │ │ │ ldr r3, [pc, #88] @ (233bcc ) │ │ │ │ @@ -330470,53 +330470,53 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 233a54 │ │ │ │ ldr r0, [pc, #88] @ (233bd8 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r2, [r5, #648] @ 0x288 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 233a54 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ movs r1, r6 │ │ │ │ ldrh r6, [r3, #62] @ 0x3e │ │ │ │ movs r1, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #392 @ (adr r5, 233d34 ) │ │ │ │ + add r5, pc, #328 @ (adr r5, 233cf4 ) │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r6, r0 │ │ │ │ + adcs r6, r6 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r4, r0, #16 │ │ │ │ + lsls r4, r6, #15 │ │ │ │ movs r0, r4 │ │ │ │ - lsrs r0, r3, #6 │ │ │ │ + lsrs r0, r1, #6 │ │ │ │ movs r0, r4 │ │ │ │ lsls r3, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #440 @ (adr r4, 233d80 ) │ │ │ │ + add r4, pc, #376 @ (adr r4, 233d40 ) │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #928 @ (adr r5, 233f74 ) │ │ │ │ + add r5, pc, #864 @ (adr r5, 233f34 ) │ │ │ │ movs r2, r4 │ │ │ │ lsrs r4, r2, #30 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #504 @ (adr r5, 233dd4 ) │ │ │ │ + add r5, pc, #440 @ (adr r5, 233d94 ) │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ mov r6, r1 │ │ │ │ @@ -330536,15 +330536,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ bcc.n 233c40 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ clz r3, r1 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 233ca2 │ │ │ │ rsb r3, r3, #63 @ 0x3f │ │ │ │ cmp r3, #23 │ │ │ │ it ge │ │ │ │ movge r3, #23 │ │ │ │ @@ -330614,15 +330614,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 233c70 │ │ │ │ ldr r0, [pc, #100] @ (233d50 ) │ │ │ │ movs r2, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ ldr r3, [pc, #72] @ (233d48 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 233c70 │ │ │ │ ldr r3, [pc, #64] @ (233d4c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -330631,15 +330631,15 @@ │ │ │ │ bpl.n 233c70 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #56] @ (233d54 ) │ │ │ │ ldrb r2, [r3, r7] │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ ldr r3, [pc, #44] @ (233d58 ) │ │ │ │ movw r2, #1161 @ 0x489 │ │ │ │ ldr r1, [pc, #44] @ (233d5c ) │ │ │ │ ldr r0, [pc, #44] @ (233d60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ @@ -330650,46 +330650,46 @@ │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #808 @ (adr r4, 23407c ) │ │ │ │ + add r4, pc, #744 @ (adr r4, 23403c ) │ │ │ │ movs r2, r4 │ │ │ │ - add r4, pc, #632 @ (adr r4, 233fd0 ) │ │ │ │ + add r4, pc, #568 @ (adr r4, 233f90 ) │ │ │ │ movs r2, r4 │ │ │ │ - subs r6, #202 @ 0xca │ │ │ │ + subs r6, #186 @ 0xba │ │ │ │ movs r5, r5 │ │ │ │ - add r2, pc, #144 @ (adr r2, 233df0 ) │ │ │ │ + add r2, pc, #80 @ (adr r2, 233db0 ) │ │ │ │ movs r2, r4 │ │ │ │ - add r4, pc, #384 @ (adr r4, 233ee4 ) │ │ │ │ + add r4, pc, #320 @ (adr r4, 233ea4 ) │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00233d64 : │ │ │ │ ldr r0, [pc, #8] @ (233d70 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ - b.w 40d28c │ │ │ │ + b.w 40d27c │ │ │ │ nop │ │ │ │ str r0, [sp, #472] @ 0x1d8 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00233d74 : │ │ │ │ ldr r3, [pc, #12] @ (233d84 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #8 │ │ │ │ - b.w 40d298 │ │ │ │ + b.w 40d288 │ │ │ │ nop │ │ │ │ str r0, [sp, #400] @ 0x190 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00233d88 : │ │ │ │ - b.w 40d2b0 │ │ │ │ + b.w 40d2a0 │ │ │ │ │ │ │ │ 00233d8c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ (233dec ) │ │ │ │ @@ -330702,15 +330702,15 @@ │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r3, [pc, #68] @ (233df4 ) │ │ │ │ add ip, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 40d2d0 │ │ │ │ + bl 40d2c0 │ │ │ │ ldr r2, [pc, #52] @ (233df8 ) │ │ │ │ ldr r3, [pc, #44] @ (233df4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -330742,48 +330742,48 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ adds r0, #20 │ │ │ │ movs r1, #0 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 408500 │ │ │ │ + bl 4084f0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 4069b0 │ │ │ │ + bl 4069a0 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 408638 │ │ │ │ + bl 408628 │ │ │ │ add.w r0, r5, #20 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 408514 │ │ │ │ + b.w 408504 │ │ │ │ │ │ │ │ 00233e44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ str r0, [sp, #16] │ │ │ │ bl 2285d8 │ │ │ │ ldr.w r7, [r0, #348] @ 0x15c │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r1, [pc, #428] @ (234014 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #428] @ (234018 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #424] @ (23401c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 233fce │ │ │ │ ldr.w r3, [r0, #180] @ 0xb4 │ │ │ │ subs.w sl, r3, #1 │ │ │ │ bmi.w 234000 │ │ │ │ mov.w fp, #0 │ │ │ │ strd fp, fp, [sp, #8] │ │ │ │ @@ -330797,15 +330797,15 @@ │ │ │ │ mov r8, r5 │ │ │ │ mov r5, r0 │ │ │ │ add r3, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrd r0, r1, [r3] │ │ │ │ movs r3, #0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ strd r8, r0, [r5] │ │ │ │ ldrd r2, r3, [r7] │ │ │ │ adds r1, r2, r4 │ │ │ │ add r4, r3 │ │ │ │ ldr.w r8, [r3, sl, lsl #3] │ │ │ │ ldr.w r0, [r2, sl, lsl #3] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -330818,15 +330818,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ adc.w r9, r4, r9 │ │ │ │ str r2, [sp, #12] │ │ │ │ orrs.w r3, r8, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ beq.n 233efe │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r8, r0 │ │ │ │ mov r4, r1 │ │ │ │ movs r0, #16 │ │ │ │ add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ blx 162c0c │ │ │ │ cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [r0] │ │ │ │ @@ -330861,26 +330861,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r2, #152] @ 0x98 │ │ │ │ ldrd r2, r3, [r7, #232] @ 0xe8 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 233f80 │ │ │ │ ldrd r0, r1, [r7, #240] @ 0xf0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ movs r6, #1 │ │ │ │ strd r2, r3, [r1, #160] @ 0xa0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r6, [r1, #108] @ 0x6c │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrd r0, r1, [r7, #208] @ 0xd0 │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ orrs.w r3, r9, sl │ │ │ │ str r5, [r2, #120] @ 0x78 │ │ │ │ str r0, [r2, #112] @ 0x70 │ │ │ │ strb.w r6, [r2, #116] @ 0x74 │ │ │ │ strb.w r6, [r2, #124] @ 0x7c │ │ │ │ bne.n 233fe4 │ │ │ │ @@ -330903,30 +330903,29 @@ │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r0, fp, r2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ adc.w r1, r3, r2 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ - bl 433a98 │ │ │ │ + bl 433a88 │ │ │ │ mov r9, r0 │ │ │ │ mov sl, r1 │ │ │ │ b.n 233fb2 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r8 │ │ │ │ strd r8, r8, [sp, #8] │ │ │ │ b.n 233f1e │ │ │ │ nop │ │ │ │ - subs r5, #146 @ 0x92 │ │ │ │ + subs r5, #130 @ 0x82 │ │ │ │ movs r5, r5 │ │ │ │ - movs r2, r1 │ │ │ │ - movs r0, r4 │ │ │ │ - lsls r0, r4, #22 │ │ │ │ + vshr.u32 d16, d15, #6 │ │ │ │ + lsls r0, r2, #22 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 00234020 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -330964,31 +330963,31 @@ │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ negs r3, r3 │ │ │ │ cmp sl, r3 │ │ │ │ bcc.n 23415c │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ - bl 417120 │ │ │ │ + bl 417110 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 2341a2 │ │ │ │ ldr r0, [pc, #724] @ (234374 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #28 │ │ │ │ str r5, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ - bl 40d2d0 │ │ │ │ + bl 40d2c0 │ │ │ │ cbz r0, 2340ea │ │ │ │ movs r7, #0 │ │ │ │ mov r0, fp │ │ │ │ blx 16123c │ │ │ │ ldrd r1, r0, [sp, #32] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #696] @ (234378 ) │ │ │ │ ldr r3, [pc, #680] @ (23436c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3 │ │ │ │ @@ -331023,46 +331022,46 @@ │ │ │ │ bl 20a928 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 20ab1c │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ cbnz r1, 23417a │ │ │ │ ldr.w r0, [r5, #312] @ 0x138 │ │ │ │ cmp r0, r1 │ │ │ │ blt.n 234104 │ │ │ │ - bl 4043b0 │ │ │ │ + bl 4043a0 │ │ │ │ subs r0, #1 │ │ │ │ cmp r0, #1 │ │ │ │ bls.n 234104 │ │ │ │ ldr r3, [pc, #572] @ (234380 ) │ │ │ │ mov.w r2, #552 @ 0x228 │ │ │ │ ldr r5, [pc, #572] @ (234384 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #572] @ (234388 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2340ae │ │ │ │ ldr r3, [pc, #556] @ (23438c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #556] @ (234390 ) │ │ │ │ ldr r1, [pc, #560] @ (234394 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r7, #0 │ │ │ │ b.n 2340b6 │ │ │ │ ldr r3, [pc, #540] @ (234398 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #540] @ (23439c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -331071,15 +331070,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str.w r8, [sp, #8] │ │ │ │ movw r2, #542 @ 0x21e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2340ae │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ ldr r3, [pc, #500] @ (2343a4 ) │ │ │ │ ldr r2, [pc, #504] @ (2343a8 ) │ │ │ │ ldr r1, [pc, #504] @ (2343ac ) │ │ │ │ @@ -331087,15 +331086,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ movw r2, #585 @ 0x249 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 234176 │ │ │ │ blx 161b5c │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 234266 │ │ │ │ vldr d7, [pc, #376] @ 234350 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -331105,15 +331104,15 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ blx 160320 │ │ │ │ mov r5, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.w 234306 │ │ │ │ mov r1, sl │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 234334 │ │ │ │ vldr d7, [pc, #340] @ 234358 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov.w r1, #43520 @ 0xaa00 │ │ │ │ movt r1, #49184 @ 0xc020 │ │ │ │ @@ -331157,15 +331156,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ movw r2, #623 @ 0x26f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2340ae │ │ │ │ mvns r3, r3 │ │ │ │ ldr r1, [pc, #296] @ (2343bc ) │ │ │ │ and.w r3, r3, #28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #292] @ (2343c0 ) │ │ │ │ add r1, pc │ │ │ │ @@ -331173,15 +331172,15 @@ │ │ │ │ mov.w r2, #660 @ 0x294 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #284] @ (2343c4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r7, #0 │ │ │ │ b.n 234256 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ ldr r3, [pc, #260] @ (2343c8 ) │ │ │ │ ldr r1, [pc, #264] @ (2343cc ) │ │ │ │ @@ -331190,15 +331189,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #256] @ (2343d0 ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2342b2 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ ldr r3, [pc, #232] @ (2343d4 ) │ │ │ │ ldr r1, [pc, #236] @ (2343d8 ) │ │ │ │ mov.w r2, #652 @ 0x28c │ │ │ │ @@ -331206,15 +331205,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #228] @ (2343dc ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2342b2 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ ldr r3, [pc, #204] @ (2343e0 ) │ │ │ │ ldr r2, [pc, #208] @ (2343e4 ) │ │ │ │ mov r7, r8 │ │ │ │ @@ -331223,15 +331222,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ movw r2, #635 @ 0x27b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23425c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ (2343ec ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #180] @ (2343f0 ) │ │ │ │ ldr r1, [pc, #184] @ (2343f4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -331259,84 +331258,84 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r7, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ ldrh r6, [r2, #6] │ │ │ │ movs r1, r6 │ │ │ │ lsrs r4, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #176 @ 0xb0 │ │ │ │ + subs r2, #160 @ 0xa0 │ │ │ │ movs r5, r5 │ │ │ │ - add r1, pc, #376 @ (adr r1, 234500 ) │ │ │ │ + add r1, pc, #312 @ (adr r1, 2344c0 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ + ldr r5, [sp, #984] @ 0x3d8 │ │ │ │ movs r2, r4 │ │ │ │ - subs r2, #152 @ 0x98 │ │ │ │ + subs r2, #136 @ 0x88 │ │ │ │ movs r5, r5 │ │ │ │ - add r0, pc, #568 @ (adr r0, 2345cc ) │ │ │ │ + add r0, pc, #504 @ (adr r0, 23458c ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r5, [sp, #880] @ 0x370 │ │ │ │ movs r2, r4 │ │ │ │ - add r0, pc, #768 @ (adr r0, 23469c ) │ │ │ │ + add r0, pc, #704 @ (adr r0, 23465c ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [sp, #840] @ 0x348 │ │ │ │ + ldr r5, [sp, #776] @ 0x308 │ │ │ │ movs r2, r4 │ │ │ │ - subs r2, #114 @ 0x72 │ │ │ │ + subs r2, #98 @ 0x62 │ │ │ │ movs r5, r5 │ │ │ │ - subs r2, #74 @ 0x4a │ │ │ │ + subs r2, #58 @ 0x3a │ │ │ │ movs r5, r5 │ │ │ │ - add r0, pc, #432 @ (adr r0, 23455c ) │ │ │ │ + add r0, pc, #368 @ (adr r0, 23451c ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [sp, #632] @ 0x278 │ │ │ │ + ldr r5, [sp, #568] @ 0x238 │ │ │ │ movs r2, r4 │ │ │ │ - subs r1, #134 @ 0x86 │ │ │ │ + subs r1, #118 @ 0x76 │ │ │ │ movs r5, r5 │ │ │ │ - add r0, pc, #432 @ (adr r0, 234568 ) │ │ │ │ + add r0, pc, #368 @ (adr r0, 234528 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #856] @ 0x358 │ │ │ │ + ldr r4, [sp, #792] @ 0x318 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ movs r2, r4 │ │ │ │ - add r0, pc, #872 @ (adr r0, 23472c ) │ │ │ │ + add r0, pc, #808 @ (adr r0, 2346ec ) │ │ │ │ movs r2, r4 │ │ │ │ - subs r1, #82 @ 0x52 │ │ │ │ + subs r1, #66 @ 0x42 │ │ │ │ movs r5, r5 │ │ │ │ - add r0, pc, #480 @ (adr r0, 2345ac ) │ │ │ │ + add r0, pc, #416 @ (adr r0, 23456c ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #552] @ 0x228 │ │ │ │ + ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ movs r2, r4 │ │ │ │ - subs r1, #40 @ 0x28 │ │ │ │ + subs r1, #24 │ │ │ │ movs r5, r5 │ │ │ │ - add r0, pc, #432 @ (adr r0, 234588 ) │ │ │ │ + add r0, pc, #368 @ (adr r0, 234548 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #392] @ 0x188 │ │ │ │ + ldr r4, [sp, #328] @ 0x148 │ │ │ │ movs r2, r4 │ │ │ │ - subs r1, #0 │ │ │ │ + subs r0, #240 @ 0xf0 │ │ │ │ movs r5, r5 │ │ │ │ - subs r0, #228 @ 0xe4 │ │ │ │ + subs r0, #212 @ 0xd4 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r7, [sp, #904] @ 0x388 │ │ │ │ + ldr r7, [sp, #840] @ 0x348 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #208] @ 0xd0 │ │ │ │ + ldr r4, [sp, #144] @ 0x90 │ │ │ │ movs r2, r4 │ │ │ │ - subs r0, #192 @ 0xc0 │ │ │ │ + subs r0, #176 @ 0xb0 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r7, [sp, #872] @ 0x368 │ │ │ │ + ldr r7, [sp, #808] @ 0x328 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #80] @ 0x50 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002343f8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (234428 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 2b699c │ │ │ │ + bl 2b698c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ negs r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -331349,15 +331348,15 @@ │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (234488 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2b699c │ │ │ │ + bl 2b698c │ │ │ │ cbnz r0, 234474 │ │ │ │ ldr r3, [pc, #68] @ (23448c ) │ │ │ │ movs r2, #2 │ │ │ │ dmb ish │ │ │ │ add r3, pc │ │ │ │ adds r3, #12 │ │ │ │ ldrex r1, [r3] │ │ │ │ @@ -331407,42 +331406,42 @@ │ │ │ │ negs r1, r5 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ands r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 41792c │ │ │ │ + b.w 41791c │ │ │ │ ldr r3, [pc, #44] @ (234508 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2344c6 │ │ │ │ ldr r3, [pc, #36] @ (23450c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2344c6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #28] @ (234510 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2344c6 │ │ │ │ nop │ │ │ │ strh r6, [r5, #38] @ 0x26 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r6, [sp, #640] @ 0x280 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00234514 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -331464,18 +331463,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2b6a70 │ │ │ │ + bl 2b6a60 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 234650 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr.w r0, [r4, #228] @ 0xe4 │ │ │ │ mov r1, r5 │ │ │ │ blx 162548 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 234624 │ │ │ │ @@ -331546,15 +331545,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r5, r9 │ │ │ │ movs r3, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 234540 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #232] @ 0xe8 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -331587,27 +331586,27 @@ │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r5, [sp, #928] @ 0x3a0 │ │ │ │ movs r2, r4 │ │ │ │ - adds r5, #162 @ 0xa2 │ │ │ │ + adds r5, #146 @ 0x92 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r5, [sp, #368] @ 0x170 │ │ │ │ movs r2, r4 │ │ │ │ - adds r5, #140 @ 0x8c │ │ │ │ + adds r5, #124 @ 0x7c │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [sp, #920] @ 0x398 │ │ │ │ + ldr r0, [sp, #856] @ 0x358 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [sp, #536] @ 0x218 │ │ │ │ + ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002346a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -331623,39 +331622,39 @@ │ │ │ │ movt r0, #8 │ │ │ │ ldr r3, [pc, #896] @ (234a58 ) │ │ │ │ add r9, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 417120 │ │ │ │ + bl 417110 │ │ │ │ adds r4, r0, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.w 2349ea │ │ │ │ add r1, sp, #24 │ │ │ │ bl 233520 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2349d4 │ │ │ │ bl 231180 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2347dc │ │ │ │ ldr.w r4, [r5, #348] @ 0x15c │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 234a30 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r3, [pc, #840] @ (234a5c ) │ │ │ │ ldr r2, [pc, #844] @ (234a60 ) │ │ │ │ ldr r1, [pc, #844] @ (234a64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ mov.w r0, #264 @ 0x108 │ │ │ │ ldr.w r7, [r3, #180] @ 0xb4 │ │ │ │ blx 16056c │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -331723,34 +331722,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ blx 162db4 │ │ │ │ str.w r0, [r5, #128] @ 0x80 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 234a08 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 408500 │ │ │ │ + bl 4084f0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [pc, #644] @ (234a84 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r5, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #640] @ (234a88 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4069b0 │ │ │ │ + bl 4069a0 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 408638 │ │ │ │ + bl 408628 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 408514 │ │ │ │ + bl 408504 │ │ │ │ ldr r0, [pc, #616] @ (234a8c ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ strb.w r3, [r5, #108] @ 0x6c │ │ │ │ - bl 2b699c │ │ │ │ + bl 2b698c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2349e0 │ │ │ │ bl 2311a4 │ │ │ │ adds r7, r0, #1 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #16 │ │ │ │ @@ -331790,15 +331789,15 @@ │ │ │ │ ldr r1, [pc, #496] @ (234a90 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #496] @ (234a94 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r1, #328 @ 0x148 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2349da │ │ │ │ bl 2311a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 234954 │ │ │ │ ldr r3, [pc, #436] @ (234a78 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -331833,15 +331832,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2347ac │ │ │ │ ldr r0, [pc, #392] @ (234aa4 ) │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2347ac │ │ │ │ str.w r8, [sp] │ │ │ │ movs r2, #3 │ │ │ │ vstr d8, [sp, #8] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [r5, #104] @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ @@ -331853,28 +331852,28 @@ │ │ │ │ mov r1, r6 │ │ │ │ blx 162294 │ │ │ │ bl 2311a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2348c0 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 408500 │ │ │ │ + bl 4084f0 │ │ │ │ ldr r2, [pc, #328] @ (234aa8 ) │ │ │ │ ldr r1, [pc, #328] @ (234aac ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #272 @ 0x110 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 4069b0 │ │ │ │ + bl 4069a0 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 408638 │ │ │ │ + bl 408628 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 408514 │ │ │ │ + bl 408504 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r5, #276] @ 0x114 │ │ │ │ b.n 2348c0 │ │ │ │ ldr r3, [pc, #288] @ (234ab0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -331882,59 +331881,59 @@ │ │ │ │ ldr r3, [pc, #260] @ (234aa0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2348cc │ │ │ │ ldr r0, [pc, #268] @ (234ab4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2348cc │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ str.w r6, [r5, #312] @ 0x138 │ │ │ │ mov r0, r4 │ │ │ │ negs r6, r4 │ │ │ │ blx 160be8 │ │ │ │ ldr r1, [pc, #244] @ (234ab8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ (234abc ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #328 @ 0x148 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2348b2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ mov.w sl, #4294967295 @ 0xffffffff │ │ │ │ b.n 2348cc │ │ │ │ ldr r0, [pc, #220] @ (234ac0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2349da │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ ldr r3, [pc, #204] @ (234ac4 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #204] @ (234ac8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #272 @ 0x110 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2349da │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ ldr r3, [pc, #184] @ (234acc ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #184] @ (234ad0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #272 @ 0x110 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx 16123c │ │ │ │ b.n 2349da │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #160] @ (234ad4 ) │ │ │ │ movw r2, #1538 @ 0x602 │ │ │ │ ldr r1, [pc, #160] @ (234ad8 ) │ │ │ │ @@ -331947,73 +331946,73 @@ │ │ │ │ ... │ │ │ │ strh r4, [r2, #22] │ │ │ │ movs r1, r6 │ │ │ │ strh r2, [r0, #22] │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #230 @ 0xe6 │ │ │ │ + adds r4, #214 @ 0xd6 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf764001f │ │ │ │ - ldc2l 0, cr0, [r8], #124 @ 0x7c │ │ │ │ + @ instruction: 0xf754001f │ │ │ │ + stc2l 0, cr0, [r8], #124 @ 0x7c │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb21ffff │ │ │ │ @ instruction: 0xeacdffff │ │ │ │ lsls r5, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #904] @ 0x388 │ │ │ │ + ldr r4, [sp, #840] @ 0x348 │ │ │ │ movs r2, r4 │ │ │ │ ldaexd pc, pc, [pc] @ │ │ │ │ - adds r3, #88 @ 0x58 │ │ │ │ + adds r3, #72 @ 0x48 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r4, [sp, #384] @ 0x180 │ │ │ │ movs r2, r4 │ │ │ │ strh r0, [r1, #6] │ │ │ │ movs r1, r6 │ │ │ │ lsrs r0, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r3, [sp, #400] @ 0x190 │ │ │ │ movs r2, r4 │ │ │ │ @ instruction: 0xea19ffff │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ movs r2, r4 │ │ │ │ cmp r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #888] @ 0x378 │ │ │ │ + ldr r3, [sp, #824] @ 0x338 │ │ │ │ movs r2, r4 │ │ │ │ - adds r2, #54 @ 0x36 │ │ │ │ + adds r2, #38 @ 0x26 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r3, [sp, #512] @ 0x200 │ │ │ │ + ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ - adds r2, #2 │ │ │ │ + adds r1, #242 @ 0xf2 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r2, [sp, #352] @ 0x160 │ │ │ │ + ldr r2, [sp, #288] @ 0x120 │ │ │ │ movs r2, r4 │ │ │ │ - adds r1, #228 @ 0xe4 │ │ │ │ + adds r1, #212 @ 0xd4 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r2, [sp, #632] @ 0x278 │ │ │ │ movs r2, r4 │ │ │ │ - adds r1, #194 @ 0xc2 │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ movs r5, r5 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ + ldr r2, [sp, #152] @ 0x98 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00234ae0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -332107,25 +332106,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 234ba0 │ │ │ │ ldr r0, [pc, #24] @ (234be8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 234ba0 │ │ │ │ ldrb r2, [r3, #24] │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #848] @ 0x350 │ │ │ │ + ldr r1, [sp, #784] @ 0x310 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00234bec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -332185,25 +332184,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 234c18 │ │ │ │ ldr r0, [pc, #24] @ (234ca4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 234c18 │ │ │ │ ldrb r2, [r1, #22] │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #224] @ 0xe0 │ │ │ │ + ldr r1, [sp, #160] @ 0xa0 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ @@ -332213,32 +332212,32 @@ │ │ │ │ ldr.w r9, [sp, #48] @ 0x30 │ │ │ │ bl 20ab1c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 20ab1c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43319c │ │ │ │ + bl 43318c │ │ │ │ cbnz r1, 234d32 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2b6db0 │ │ │ │ + bl 2b6da0 │ │ │ │ cbnz r0, 234d00 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ strd r7, sl, [sp, #40] @ 0x28 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 228878 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2b6a90 │ │ │ │ + bl 2b6a80 │ │ │ │ cbz r0, 234d20 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -332255,19 +332254,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (234d54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #356 @ 0x164 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r6, #192 @ 0xc0 │ │ │ │ + cmp r6, #176 @ 0xb0 │ │ │ │ movs r5, r5 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [sp, #656] @ 0x290 │ │ │ │ + ldr r0, [sp, #592] @ 0x250 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00234d58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -332300,15 +332299,15 @@ │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov fp, r3 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cbnz r1, 234e06 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2b6a90 │ │ │ │ + bl 2b6a80 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r0, 234de6 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, sl │ │ │ │ strd r1, r2, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -332349,15 +332348,15 @@ │ │ │ │ ldrd r3, r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ (234e6c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 234dae │ │ │ │ ldr r3, [pc, #60] @ (234e70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 234df4 │ │ │ │ @@ -332370,29 +332369,29 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (234e74 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 234df4 │ │ │ │ ldrb r6, [r6, #15] │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #968] @ 0x3c8 │ │ │ │ + str r7, [sp, #904] @ 0x388 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ + str r7, [sp, #968] @ 0x3c8 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ ldr.w r5, [pc, #1180] @ 235328 │ │ │ │ @@ -332413,19 +332412,19 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ blx 162294 │ │ │ │ ldr.w r3, [pc, #1148] @ 235334 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23527a │ │ │ │ - bl 410768 │ │ │ │ + bl 410758 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #20 │ │ │ │ str.w r3, [r4, #164] @ 0xa4 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ ldr.w r3, [r4, #316] @ 0x13c │ │ │ │ movs r1, #8 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ adds r3, #2 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ blx 160730 │ │ │ │ @@ -332498,16 +332497,16 @@ │ │ │ │ ldr r1, [pc, #912] @ (235338 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #912] @ (23533c ) │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ - bl 410a3c │ │ │ │ + bl 40c184 │ │ │ │ + bl 410a2c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23524e │ │ │ │ mov r0, fp │ │ │ │ blx 16087c │ │ │ │ ldr r2, [pc, #880] @ (235340 ) │ │ │ │ ldr r3, [pc, #860] @ (235330 ) │ │ │ │ @@ -332604,15 +332603,15 @@ │ │ │ │ ldr r1, [pc, #640] @ (235344 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #640] @ (235348 ) │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 234f52 │ │ │ │ mov r6, fp │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r8, #1 │ │ │ │ add.w r9, r9, #20 │ │ │ │ adds r7, #8 │ │ │ │ cmp r3, r8 │ │ │ │ @@ -332626,15 +332625,15 @@ │ │ │ │ ldr r1, [pc, #592] @ (23534c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #592] @ (235350 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r3, #0 │ │ │ │ subs r6, r5, r3 │ │ │ │ strh r3, [r7, #4] │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ b.n 2350da │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ @@ -332647,15 +332646,15 @@ │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 235142 │ │ │ │ ldr r1, [pc, #544] @ (235354 ) │ │ │ │ ldr r0, [pc, #544] @ (235358 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldrb.w r3, [r4, #116] @ 0x74 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 234f7e │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 234fba │ │ │ │ @@ -332668,15 +332667,15 @@ │ │ │ │ ldr r3, [pc, #504] @ (235360 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 234fba │ │ │ │ ldr r0, [pc, #496] @ (235364 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 234fba │ │ │ │ ldr r1, [pc, #488] @ (235368 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 234f44 │ │ │ │ ldr r1, [pc, #468] @ (235360 ) │ │ │ │ @@ -332685,15 +332684,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 234f44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, r5, #2 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ ldr r0, [pc, #460] @ (23536c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w ip, [r3, #316] @ 0x13c │ │ │ │ b.n 234f44 │ │ │ │ ldrb.w r2, [sp, #60] @ 0x3c │ │ │ │ subs r6, r5, #0 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ @@ -332708,52 +332707,52 @@ │ │ │ │ ldr r1, [pc, #420] @ (235370 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #420] @ (235374 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [sl, #16] │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2350da │ │ │ │ mov r0, r4 │ │ │ │ bl 2331fc │ │ │ │ b.n 234f74 │ │ │ │ ldr r1, [pc, #396] @ (235378 ) │ │ │ │ ldr r0, [pc, #396] @ (23537c ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 234f52 │ │ │ │ ldr r1, [pc, #384] @ (235380 ) │ │ │ │ ldr r0, [pc, #388] @ (235384 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2350da │ │ │ │ blx 160be8 │ │ │ │ ldr r1, [pc, #372] @ (235388 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #372] @ (23538c ) │ │ │ │ add r1, pc │ │ │ │ ldrsh.w r3, [r7, #6] │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 234f52 │ │ │ │ blx 160be8 │ │ │ │ ldr r1, [pc, #352] @ (235390 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ (235394 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ - bl 410a3c │ │ │ │ + bl 40c184 │ │ │ │ + bl 410a2c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 234fc8 │ │ │ │ ldr r3, [pc, #328] @ (235398 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -332762,15 +332761,15 @@ │ │ │ │ ldr r3, [pc, #256] @ (235360 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 234fc8 │ │ │ │ ldr r0, [pc, #304] @ (23539c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 234fc8 │ │ │ │ subs r6, r5, #0 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ b.n 2350da │ │ │ │ ldr r3, [pc, #292] @ (2353a0 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -332781,41 +332780,41 @@ │ │ │ │ ldr r3, [pc, #212] @ (235360 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 234ec8 │ │ │ │ ldr r0, [pc, #268] @ (2353a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 234ec8 │ │ │ │ ldr r3, [pc, #264] @ (2353a8 ) │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 234f10 │ │ │ │ ldr r3, [pc, #176] @ (235360 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 234f10 │ │ │ │ ldr r0, [pc, #240] @ (2353ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 234f10 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ ldr r1, [pc, #224] @ (2353b0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #224] @ (2353b4 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 234fba │ │ │ │ ldr r1, [pc, #212] @ (2353b8 ) │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 235046 │ │ │ │ @@ -332826,102 +332825,102 @@ │ │ │ │ bpl.w 235046 │ │ │ │ ldr r0, [pc, #192] @ (2353bc ) │ │ │ │ strd r2, r3, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ b.n 235046 │ │ │ │ ldr r0, [pc, #168] @ (2353c0 ) │ │ │ │ ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 234fba │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r7, #11] │ │ │ │ movs r1, r6 │ │ │ │ ldrb r0, [r7, #11] │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #78 @ 0x4e │ │ │ │ + cmp r4, #62 @ 0x3e │ │ │ │ movs r5, r5 │ │ │ │ - str r7, [sp, #960] @ 0x3c0 │ │ │ │ + str r7, [sp, #896] @ 0x380 │ │ │ │ movs r2, r4 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ movs r1, r6 │ │ │ │ - cmp r3, #50 @ 0x32 │ │ │ │ + cmp r3, #34 @ 0x22 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [sp, #144] @ 0x90 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r2, #250 @ 0xfa │ │ │ │ + cmp r2, #234 @ 0xea │ │ │ │ movs r5, r5 │ │ │ │ - str r7, [sp, #544] @ 0x220 │ │ │ │ + str r7, [sp, #480] @ 0x1e0 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r2, #198 @ 0xc6 │ │ │ │ + cmp r2, #182 @ 0xb6 │ │ │ │ movs r5, r5 │ │ │ │ - str r6, [sp, #0] │ │ │ │ + str r5, [sp, #960] @ 0x3c0 │ │ │ │ movs r2, r4 │ │ │ │ movs r4, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #880] @ 0x370 │ │ │ │ + str r5, [sp, #816] @ 0x330 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #336] @ 0x150 │ │ │ │ + str r5, [sp, #272] @ 0x110 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r2, #44 @ 0x2c │ │ │ │ + cmp r2, #28 │ │ │ │ movs r5, r5 │ │ │ │ - str r7, [sp, #568] @ 0x238 │ │ │ │ + str r7, [sp, #504] @ 0x1f8 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r2, #14 │ │ │ │ + cmp r1, #254 @ 0xfe │ │ │ │ movs r5, r5 │ │ │ │ - str r5, [sp, #896] @ 0x380 │ │ │ │ + str r5, [sp, #832] @ 0x340 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r1, #252 @ 0xfc │ │ │ │ + cmp r1, #236 @ 0xec │ │ │ │ movs r5, r5 │ │ │ │ - str r7, [sp, #168] @ 0xa8 │ │ │ │ + str r7, [sp, #104] @ 0x68 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r1, #228 @ 0xe4 │ │ │ │ + cmp r1, #212 @ 0xd4 │ │ │ │ movs r5, r5 │ │ │ │ - str r6, [sp, #568] @ 0x238 │ │ │ │ + str r6, [sp, #504] @ 0x1f8 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r1, #200 @ 0xc8 │ │ │ │ + cmp r1, #184 @ 0xb8 │ │ │ │ movs r5, r5 │ │ │ │ - str r5, [sp, #232] @ 0xe8 │ │ │ │ + str r5, [sp, #168] @ 0xa8 │ │ │ │ movs r2, r4 │ │ │ │ cmp r5, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #184] @ 0xb8 │ │ │ │ + str r7, [sp, #120] @ 0x78 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r3, [sp, #968] @ 0x3c8 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r3, [sp, #968] @ 0x3c8 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r1, #42 @ 0x2a │ │ │ │ + cmp r1, #26 │ │ │ │ movs r5, r5 │ │ │ │ - str r4, [sp, #304] @ 0x130 │ │ │ │ + str r4, [sp, #240] @ 0xf0 │ │ │ │ movs r2, r4 │ │ │ │ lsrs r0, r1, #31 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #224] @ 0xe0 │ │ │ │ + str r5, [sp, #160] @ 0xa0 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [sp, #936] @ 0x3a8 │ │ │ │ + str r4, [sp, #872] @ 0x368 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002353c4 : │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ strb r2, [r0, #12] │ │ │ │ @@ -332957,15 +332956,15 @@ │ │ │ │ blx 160be8 │ │ │ │ ldr r1, [pc, #80] @ (235470 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (235474 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r2, [pc, #68] @ (235478 ) │ │ │ │ ldr r3, [pc, #56] @ (23546c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -332985,17 +332984,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, #22] │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #216 @ 0xd8 │ │ │ │ + movs r7, #200 @ 0xc8 │ │ │ │ movs r5, r5 │ │ │ │ - str r5, [sp, #600] @ 0x258 │ │ │ │ + str r5, [sp, #536] @ 0x218 │ │ │ │ movs r2, r4 │ │ │ │ strb r4, [r4, #21] │ │ │ │ movs r1, r6 │ │ │ │ │ │ │ │ 0023547c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -333028,29 +333027,29 @@ │ │ │ │ strb.w r3, [r4, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 2353d8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 235650 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ - bl 406ce8 │ │ │ │ + bl 406cd8 │ │ │ │ ldr r0, [pc, #572] @ (235728 ) │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ add r0, pc │ │ │ │ movs r3, #3 │ │ │ │ adds r0, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 40d2d0 │ │ │ │ + bl 40d2c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2356e6 │ │ │ │ ldr r0, [pc, #552] @ (23572c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 2b699c │ │ │ │ + bl 2b698c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2356ec │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2356f2 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx 16123c │ │ │ │ @@ -333115,24 +333114,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [r5, #0] │ │ │ │ bl 1fab64 │ │ │ │ - bl 2f2e7c │ │ │ │ + bl 2f2e6c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 23553c │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 160be8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ (235738 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 23553c │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ ldr r3, [pc, #320] @ (23573c ) │ │ │ │ dmb ish │ │ │ │ add.w r5, r4, #652 @ 0x28c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -333144,17 +333143,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #648] @ 0x288 │ │ │ │ cbnz r3, 235638 │ │ │ │ mov r0, r5 │ │ │ │ bl 2330f8 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cbz r0, 235628 │ │ │ │ - bl 2cbc74 │ │ │ │ + bl 2cbc64 │ │ │ │ add.w r0, r4, #272 @ 0x110 │ │ │ │ - bl 406ce8 │ │ │ │ + bl 406cd8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ b.n 2354be │ │ │ │ ldr r3, [pc, #264] @ (235744 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r6, [r3, #0] │ │ │ │ ldr r2, [pc, #264] @ (235748 ) │ │ │ │ @@ -333172,15 +333171,15 @@ │ │ │ │ ldr r3, [pc, #240] @ (235750 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2354e0 │ │ │ │ ldr r0, [pc, #232] @ (235754 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2354e0 │ │ │ │ movs r4, #0 │ │ │ │ movs r5, #0 │ │ │ │ b.n 23559c │ │ │ │ ldr r3, [pc, #220] @ (235758 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -333189,30 +333188,30 @@ │ │ │ │ ldr r3, [pc, #200] @ (235750 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2354b4 │ │ │ │ ldr r0, [pc, #200] @ (23575c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2354b4 │ │ │ │ ldr r3, [pc, #196] @ (235760 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2356c4 │ │ │ │ ldr r3, [pc, #172] @ (235750 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2355a4 │ │ │ │ ldr r0, [pc, #180] @ (235764 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2355a4 │ │ │ │ ldr r3, [pc, #160] @ (235768 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -333220,33 +333219,33 @@ │ │ │ │ ldr r3, [pc, #124] @ (235750 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2355a4 │ │ │ │ ldr r0, [pc, #140] @ (23576c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2355a4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2355a6 │ │ │ │ ldr r3, [pc, #124] @ (235770 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23551a │ │ │ │ ldr r3, [pc, #80] @ (235750 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 23551a │ │ │ │ ldr r0, [pc, #104] @ (235774 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23551a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r0, #20] │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r7, #19] │ │ │ │ @@ -333256,44 +333255,44 @@ │ │ │ │ ldrb r6, [r5, #3] │ │ │ │ movs r4, r7 │ │ │ │ bge.n 2357ca │ │ │ │ vsubl.u q9, d31, d28 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r5, #15] │ │ │ │ movs r1, r6 │ │ │ │ - str r4, [sp, #400] @ 0x190 │ │ │ │ + str r4, [sp, #336] @ 0x150 │ │ │ │ movs r2, r4 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 5, r0, cr14, cr15, {0} │ │ │ │ + mcr 0, 5, r0, cr14, cr15, {0} │ │ │ │ asrs r0, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #8] │ │ │ │ + ldrh r6, [r7, #6] │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #600] @ 0x258 │ │ │ │ + str r3, [sp, #536] @ 0x218 │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #280] @ 0x118 │ │ │ │ + str r3, [sp, #216] @ 0xd8 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #672] @ 0x2a0 │ │ │ │ + str r3, [sp, #608] @ 0x260 │ │ │ │ movs r2, r4 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #760] @ 0x2f8 │ │ │ │ + str r3, [sp, #696] @ 0x2b8 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00235778 : │ │ │ │ ldr r3, [pc, #28] @ (235798 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -333386,15 +333385,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2357ec │ │ │ │ ldr r0, [pc, #48] @ (235898 ) │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r2, lr │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrh r1, [r4, #20] │ │ │ │ add.w ip, r1, #1 │ │ │ │ b.n 2357ec │ │ │ │ nop │ │ │ │ strb r4, [r4, #7] │ │ │ │ movs r1, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ @@ -333405,15 +333404,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, #23] │ │ │ │ movs r4, r7 │ │ │ │ movs r4, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #352] @ 0x160 │ │ │ │ + str r2, [sp, #288] @ 0x120 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023589c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -333464,29 +333463,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (235940 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #216] @ 0xd8 │ │ │ │ ldr r1, [r1, #16] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ nop │ │ │ │ strb r4, [r5, #20] │ │ │ │ movs r4, r7 │ │ │ │ strb r6, [r4, #3] │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r1, #19] │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #864] @ 0x360 │ │ │ │ + str r1, [sp, #800] @ 0x320 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00235944 : │ │ │ │ ldr r3, [pc, #12] @ (235954 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #12] │ │ │ │ dmb ish │ │ │ │ @@ -333577,19 +333576,19 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #1 │ │ │ │ - bl 2cceec │ │ │ │ + bl 2ccedc │ │ │ │ ldr r4, [pc, #72] @ (235a78 ) │ │ │ │ add.w r0, r5, #176 @ 0xb0 │ │ │ │ str.w r6, [r5, #172] @ 0xac │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ ldr r3, [pc, #60] @ (235a7c ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 235a56 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -333606,39 +333605,39 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 235a46 │ │ │ │ ldr r0, [pc, #28] @ (235a88 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ nop │ │ │ │ ldr r2, [r3, #116] @ 0x74 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #36] @ 0x24 │ │ │ │ + strh r0, [r3, #36] @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00235a8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2311a4 │ │ │ │ cbz r0, 235aba │ │ │ │ ldrb.w r3, [r4, #1184] @ 0x4a0 │ │ │ │ cbz r3, 235ac8 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ - bl 406928 │ │ │ │ + bl 406918 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ negs r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -333994,87 +333993,87 @@ │ │ │ │ movw r2, #629 @ 0x275 │ │ │ │ ldr r1, [pc, #152] @ (235ea0 ) │ │ │ │ ldr r0, [pc, #152] @ (235ea4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - str r4, [sp, #872] @ 0x368 │ │ │ │ + str r4, [sp, #808] @ 0x328 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r0, #60] @ 0x3c │ │ │ │ + ldrh r2, [r6, #58] @ 0x3a │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [sp, #760] @ 0x2f8 │ │ │ │ + str r4, [sp, #696] @ 0x2b8 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r1, #60] @ 0x3c │ │ │ │ + ldrh r4, [r7, #58] @ 0x3a │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r0, #60] @ 0x3c │ │ │ │ + ldrh r6, [r6, #58] @ 0x3a │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r0, #60] @ 0x3c │ │ │ │ + ldrh r6, [r6, #58] @ 0x3a │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r2, [r1, #60] @ 0x3c │ │ │ │ + ldrh r2, [r7, #58] @ 0x3a │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r7, #54] @ 0x36 │ │ │ │ + ldrh r6, [r5, #54] @ 0x36 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r7, #58] @ 0x3a │ │ │ │ + ldrh r4, [r5, #58] @ 0x3a │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [sp, #296] @ 0x128 │ │ │ │ + str r4, [sp, #232] @ 0xe8 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r6, #54] @ 0x36 │ │ │ │ + ldrh r6, [r4, #54] @ 0x36 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 235648 │ │ │ │ + b.n 236628 │ │ │ │ movs r4, r4 │ │ │ │ - str r3, [sp, #944] @ 0x3b0 │ │ │ │ + str r3, [sp, #880] @ 0x370 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r0, [r5, #56] @ 0x38 │ │ │ │ + ldrh r0, [r3, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ - str r3, [sp, #792] @ 0x318 │ │ │ │ + str r3, [sp, #728] @ 0x2d8 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r5, #56] @ 0x38 │ │ │ │ + ldrh r2, [r3, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r5, #54] @ 0x36 │ │ │ │ + ldrh r0, [r3, #54] @ 0x36 │ │ │ │ movs r2, r4 │ │ │ │ - str r3, [sp, #576] @ 0x240 │ │ │ │ + str r3, [sp, #512] @ 0x200 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r0, #56] @ 0x38 │ │ │ │ + ldrh r4, [r6, #54] @ 0x36 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r4, #52] @ 0x34 │ │ │ │ + ldrh r6, [r2, #52] @ 0x34 │ │ │ │ movs r2, r4 │ │ │ │ - str r3, [sp, #296] @ 0x128 │ │ │ │ + str r3, [sp, #232] @ 0xe8 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r6, #54] @ 0x36 │ │ │ │ + ldrh r2, [r4, #54] @ 0x36 │ │ │ │ movs r2, r4 │ │ │ │ - str r3, [sp, #200] @ 0xc8 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r4, #54] @ 0x36 │ │ │ │ + ldrh r2, [r2, #54] @ 0x36 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r3, #50] @ 0x32 │ │ │ │ + ldrh r0, [r1, #50] @ 0x32 │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [sp, #952] @ 0x3b8 │ │ │ │ + str r2, [sp, #888] @ 0x378 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r2, #52] @ 0x34 │ │ │ │ + ldrh r6, [r0, #52] @ 0x34 │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [sp, #872] @ 0x368 │ │ │ │ + str r2, [sp, #808] @ 0x328 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r1, #50] @ 0x32 │ │ │ │ + ldrh r6, [r7, #48] @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r7, #42] @ 0x2a │ │ │ │ + ldrh r0, [r5, #42] @ 0x2a │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [sp, #696] @ 0x2b8 │ │ │ │ + str r2, [sp, #632] @ 0x278 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r3, #42] @ 0x2a │ │ │ │ + ldrh r6, [r1, #42] @ 0x2a │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r5, #46] @ 0x2e │ │ │ │ + ldrh r0, [r3, #46] @ 0x2e │ │ │ │ movs r2, r4 │ │ │ │ - cmp r1, #108 @ 0x6c │ │ │ │ + cmp r1, #92 @ 0x5c │ │ │ │ movs r0, r4 │ │ │ │ - subs r2, r5, #6 │ │ │ │ + subs r2, r3, #6 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r4, [r6, #46] @ 0x2e │ │ │ │ + ldrh r4, [r4, #46] @ 0x2e │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r0, #48] @ 0x30 │ │ │ │ + ldrh r6, [r6, #46] @ 0x2e │ │ │ │ movs r2, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #104] @ (235f20 ) │ │ │ │ add r3, pc │ │ │ │ @@ -334206,15 +334205,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (236038 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (23603c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ ldr r3, [pc, #52] @ (236040 ) │ │ │ │ movw r2, #769 @ 0x301 │ │ │ │ ldr r1, [pc, #52] @ (236044 ) │ │ │ │ ldr r0, [pc, #52] @ (236048 ) │ │ │ │ add r3, pc │ │ │ │ @@ -334225,29 +334224,29 @@ │ │ │ │ nop │ │ │ │ bhi.n 2360c0 │ │ │ │ movs r1, r6 │ │ │ │ bhi.n 236098 │ │ │ │ movs r1, r6 │ │ │ │ bhi.n 236080 │ │ │ │ movs r1, r6 │ │ │ │ - subs r4, r1, #0 │ │ │ │ + adds r4, r7, #7 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r6, [r2, #34] @ 0x22 │ │ │ │ + ldrh r6, [r0, #34] @ 0x22 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r3, #36] @ 0x24 │ │ │ │ + ldrh r6, [r1, #36] @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ - adds r6, r7, #6 │ │ │ │ + adds r6, r5, #6 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r2, [r5, #34] @ 0x22 │ │ │ │ + ldrh r2, [r3, #34] @ 0x22 │ │ │ │ movs r2, r4 │ │ │ │ - adds r2, r4, #6 │ │ │ │ + adds r2, r2, #6 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r4, [r5, #30] │ │ │ │ + ldrh r4, [r3, #30] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r1, #36] @ 0x24 │ │ │ │ + ldrh r4, [r7, #34] @ 0x22 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ @@ -334303,15 +334302,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ bl 236074 │ │ │ │ b.n 23609a │ │ │ │ ldr r0, [pc, #52] @ (236120 ) │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [pc, #44] @ (236124 ) │ │ │ │ ldr r1, [pc, #48] @ (236128 ) │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ @@ -334322,25 +334321,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (236130 ) │ │ │ │ ldr r0, [pc, #32] @ (236134 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldrh r2, [r3, #30] │ │ │ │ + ldrh r2, [r1, #30] │ │ │ │ movs r2, r4 │ │ │ │ - adds r2, r7, #2 │ │ │ │ + adds r2, r5, #2 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r2, [r0, #24] │ │ │ │ + ldrh r2, [r6, #22] │ │ │ │ movs r2, r4 │ │ │ │ - adds r0, r4, #2 │ │ │ │ + adds r0, r2, #2 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r2, [r5, #22] │ │ │ │ + ldrh r2, [r3, #22] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r2, [r2, #30] │ │ │ │ + ldrh r2, [r0, #30] │ │ │ │ movs r2, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #88] @ (2361a4 ) │ │ │ │ @@ -334350,51 +334349,51 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbnz r0, 236186 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #8 │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ccbc0 │ │ │ │ + bl 2ccbb0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ccbc0 │ │ │ │ + bl 2ccbb0 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 2cc1fc │ │ │ │ + bl 2cc1ec │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 2cbfbc │ │ │ │ + b.w 2cbfac │ │ │ │ ldr r0, [pc, #36] @ (2361ac ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23615a │ │ │ │ ldr r0, [pc, #28] @ (2361b0 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23615a │ │ │ │ ldr r0, [pc, #24] @ (2361b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23615a │ │ │ │ ldr r2, [r1, #4] │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #28] │ │ │ │ + ldrh r0, [r0, #28] │ │ │ │ movs r2, r4 │ │ │ │ ldr r3, [pc, #24] @ (2361d4 ) │ │ │ │ ldr r2, [pc, #28] @ (2361d8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ cbnz r0, 2361ce │ │ │ │ @@ -334437,15 +334436,15 @@ │ │ │ │ cbz r3, 23625e │ │ │ │ ldr r3, [pc, #136] @ (2362ac ) │ │ │ │ add.w r0, r6, #68 @ 0x44 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 40febc │ │ │ │ + bl 40feac │ │ │ │ cbz r0, 236274 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #116] @ (2362b0 ) │ │ │ │ ldr r3, [pc, #100] @ (2362a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -334458,32 +334457,32 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #12 │ │ │ │ add.w r0, r6, #68 @ 0x44 │ │ │ │ - bl 40fee8 │ │ │ │ + bl 40fed8 │ │ │ │ ldr r0, [pc, #72] @ (2362b4 ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ b.n 236236 │ │ │ │ add r7, sp, #52 @ 0x34 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r6 │ │ │ │ - bl 40fee8 │ │ │ │ + bl 40fed8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ - bl 40fee8 │ │ │ │ + bl 40fed8 │ │ │ │ ldr r0, [pc, #48] @ (2362b8 ) │ │ │ │ mov r2, r7 │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 236238 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ str r4, [r4, #120] @ 0x78 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @@ -334491,17 +334490,17 @@ │ │ │ │ movs r1, r6 │ │ │ │ asrs r4, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r0, [r5, #22] │ │ │ │ + ldrh r0, [r3, #22] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r7, #22] │ │ │ │ + ldrh r0, [r5, #22] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #148] @ (236364 ) │ │ │ │ @@ -334517,32 +334516,32 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #268] @ 0x10c │ │ │ │ mov.w r3, #0 │ │ │ │ blx 162294 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2cc974 │ │ │ │ + bl 2cc964 │ │ │ │ mov r1, r5 │ │ │ │ uxtb r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2cc774 │ │ │ │ + bl 2cc764 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [pc, #100] @ (236370 ) │ │ │ │ strb r4, [r5, r2] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 236316 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #22 │ │ │ │ beq.n 236350 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r1, r5 │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 236310 │ │ │ │ str r4, [r7, #0] │ │ │ │ ldr r2, [pc, #72] @ (236374 ) │ │ │ │ ldr r3, [pc, #56] @ (236368 ) │ │ │ │ @@ -334559,40 +334558,40 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #36] @ (236378 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 23632a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ str r6, [r0, #108] @ 0x6c │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #104] @ 0x68 │ │ │ │ movs r1, r6 │ │ │ │ asrs r4, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r5, #100] @ 0x64 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r4, [r2, #18] │ │ │ │ + ldrh r4, [r0, #18] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ (2363b0 ) │ │ │ │ ldr r2, [pc, #36] @ (2363b4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ - bl 2b5370 │ │ │ │ + bl 2b535c │ │ │ │ cmp r0, r4 │ │ │ │ ite ge │ │ │ │ movge r0, #0 │ │ │ │ movlt r0, #1 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -334604,15 +334603,15 @@ │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2b5370 │ │ │ │ + bl 2b535c │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -334637,15 +334636,15 @@ │ │ │ │ mov r2, sp │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ blx r3 │ │ │ │ cbz r0, 23644c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 236424 │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ ldr r2, [pc, #84] @ (23647c ) │ │ │ │ ldr r3, [pc, #80] @ (236478 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -334676,19 +334675,19 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ str r2, [r4, #88] @ 0x58 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #84] @ 0x54 │ │ │ │ movs r1, r6 │ │ │ │ - adds r4, r1, r5 │ │ │ │ + adds r4, r7, r4 │ │ │ │ movs r5, r5 │ │ │ │ - strh r6, [r2, #60] @ 0x3c │ │ │ │ + strh r6, [r0, #60] @ 0x3c │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r2, #84] @ 0x54 │ │ │ │ + str r2, [r0, #84] @ 0x54 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -334699,60 +334698,60 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 2cc974 │ │ │ │ + bl 2cc964 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 23650e │ │ │ │ uxtb r3, r6 │ │ │ │ cmp r3, #126 @ 0x7e │ │ │ │ bne.n 236500 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ccd70 │ │ │ │ + bl 2ccd60 │ │ │ │ ldr.w r3, [r5, #284] @ 0x11c │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 2364a8 │ │ │ │ ldr r0, [pc, #60] @ (236520 ) │ │ │ │ add.w r1, r5, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #32] @ (236524 ) │ │ │ │ add.w r1, r5, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2364ee │ │ │ │ ldr r1, [pc, #24] @ (236528 ) │ │ │ │ ldr r0, [pc, #24] @ (23652c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2364ee │ │ │ │ nop │ │ │ │ - ldrh r4, [r4, #8] │ │ │ │ + ldrh r4, [r2, #8] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r4, #6] │ │ │ │ + ldrh r6, [r2, #6] │ │ │ │ movs r2, r4 │ │ │ │ - adds r2, r4, r2 │ │ │ │ + adds r2, r2, r2 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r4, [r6, #4] │ │ │ │ + ldrh r4, [r4, #4] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #172] @ 2365f0 │ │ │ │ @@ -334801,70 +334800,70 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #88] @ (236604 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #88] @ (236608 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #156 @ 0x9c │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 236580 │ │ │ │ ldr r3, [pc, #80] @ (23660c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 236580 │ │ │ │ ldr r3, [pc, #72] @ (236610 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 236580 │ │ │ │ ldr r0, [pc, #68] @ (236614 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 236580 │ │ │ │ ldr r1, [pc, #60] @ (236618 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #60] @ (23661c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #156 @ 0x9c │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 236580 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ str r0, [r2, #68] @ 0x44 │ │ │ │ movs r1, r6 │ │ │ │ str r4, [r0, #68] @ 0x44 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #64] @ 0x40 │ │ │ │ movs r1, r6 │ │ │ │ - adds r6, r0, r0 │ │ │ │ + asrs r6, r6, #31 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r4, [r7, #4] │ │ │ │ + ldrh r4, [r5, #4] │ │ │ │ movs r2, r4 │ │ │ │ adds r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #6] │ │ │ │ + ldrh r2, [r6, #4] │ │ │ │ movs r2, r4 │ │ │ │ - asrs r4, r2, #31 │ │ │ │ + asrs r4, r0, #31 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r6, [r5, #2] │ │ │ │ + ldrh r6, [r3, #2] │ │ │ │ movs r2, r4 │ │ │ │ ldr r1, [pc, #8] @ (23662c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ nop │ │ │ │ - udf #168 @ 0xa8 │ │ │ │ + udf #152 @ 0x98 │ │ │ │ movs r7, r3 │ │ │ │ ldr r3, [pc, #16] @ (236644 ) │ │ │ │ ldr r2, [pc, #20] @ (236648 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (23664c ) │ │ │ │ @@ -334872,97 +334871,97 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r1, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - udf #142 @ 0x8e │ │ │ │ + udf #126 @ 0x7e │ │ │ │ movs r7, r3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ str.w r1, [r0, #200] @ 0xc8 │ │ │ │ - bl 41a6b0 │ │ │ │ + bl 41a6a0 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ ldr r3, [pc, #36] @ (236698 ) │ │ │ │ ldr r1, [pc, #40] @ (23669c ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 418210 │ │ │ │ - bl 419710 │ │ │ │ + bl 418200 │ │ │ │ + bl 419700 │ │ │ │ ldrb.w r0, [r4, #204] @ 0xcc │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r2, [r1, #2] │ │ │ │ + ldrh r2, [r7, #0] │ │ │ │ movs r2, r4 │ │ │ │ ldr r0, [pc, #916] @ (236a34 ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ str.w r1, [r0, #200] @ 0xc8 │ │ │ │ - bl 41a6b0 │ │ │ │ + bl 41a6a0 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ ldr r3, [pc, #36] @ (2366e8 ) │ │ │ │ ldr r1, [pc, #40] @ (2366ec ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 418210 │ │ │ │ - bl 419710 │ │ │ │ + bl 418200 │ │ │ │ + bl 419700 │ │ │ │ ldrb.w r0, [r4, #204] @ 0xcc │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r2, [r2, #0] │ │ │ │ + ldrh r2, [r0, #0] │ │ │ │ movs r2, r4 │ │ │ │ ldr r5, [pc, #164] @ (236794 ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ str.w r1, [r0, #200] @ 0xc8 │ │ │ │ - bl 41a6b0 │ │ │ │ + bl 41a6a0 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ ldr r3, [pc, #36] @ (236738 ) │ │ │ │ ldr r1, [pc, #40] @ (23673c ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 418210 │ │ │ │ - bl 419710 │ │ │ │ + bl 418200 │ │ │ │ + bl 419700 │ │ │ │ ldrb.w r0, [r4, #204] @ 0xcc │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r2, [r3, #62] @ 0x3e │ │ │ │ + strh r2, [r1, #62] @ 0x3e │ │ │ │ movs r2, r4 │ │ │ │ lsrs r5, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -335007,33 +335006,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ beq.n 236868 │ │ │ │ movs r1, r6 │ │ │ │ - asrs r6, r1, #24 │ │ │ │ + asrs r6, r7, #23 │ │ │ │ movs r5, r5 │ │ │ │ - strh r0, [r3, #34] @ 0x22 │ │ │ │ + strh r0, [r1, #34] @ 0x22 │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r3, #58] @ 0x3a │ │ │ │ + strh r4, [r1, #58] @ 0x3a │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ ldr.w r1, [r5, #280] @ 0x118 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ lsrs r3, r2 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 236808 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -335046,26 +335045,26 @@ │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ - bl 2cc1fc │ │ │ │ + bl 2cc1ec │ │ │ │ ldr.w r1, [r5, #264] @ 0x108 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ ldr.w r1, [r5, #272] @ 0x110 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2ccc68 │ │ │ │ + b.w 2ccc58 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r3 │ │ │ │ @@ -335078,74 +335077,74 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 236914 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 236914 │ │ │ │ cbz r0, 23687e │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ - bl 2cae28 │ │ │ │ + bl 2cae18 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 236924 │ │ │ │ ldr r3, [pc, #544] @ (236aa0 ) │ │ │ │ ldr.w r8, [r7, r3] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 236a28 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2367c4 │ │ │ │ cbz r5, 2368c0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fe3ec │ │ │ │ + bl 3fe3dc │ │ │ │ ldr r1, [pc, #512] @ (236aa4 ) │ │ │ │ add.w r2, r4, #8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fe76c │ │ │ │ + bl 3fe75c │ │ │ │ ldr r1, [pc, #500] @ (236aa8 ) │ │ │ │ ldr.w r2, [r4, #264] @ 0x108 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fe6d0 │ │ │ │ + bl 3fe6c0 │ │ │ │ ldr.w r1, [r4, #292] @ 0x124 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 236954 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2369f4 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r2, [r4, #296] @ 0x128 │ │ │ │ - bl 2cb6dc │ │ │ │ + bl 2cb6cc │ │ │ │ cbnz r0, 236904 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 236a52 │ │ │ │ bl 2285b0 │ │ │ │ ldrb.w r3, [r0, #1086] @ 0x43e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2369dc │ │ │ │ cbz r5, 236902 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fe450 │ │ │ │ + bl 3fe440 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 236902 │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ - bl 2cae28 │ │ │ │ + bl 2cae18 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23687e │ │ │ │ ldr r3, [pc, #376] @ (236aa0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 236902 │ │ │ │ @@ -335159,75 +335158,75 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 236902 │ │ │ │ ldr r0, [pc, #368] @ (236ab4 ) │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 236902 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 236a7e │ │ │ │ mov r0, r6 │ │ │ │ - bl 2ccb34 │ │ │ │ + bl 2ccb24 │ │ │ │ ldr.w r3, [r4, #288] @ 0x120 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2ccb34 │ │ │ │ + bl 2ccb24 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2368e4 │ │ │ │ subs.w r2, r0, sl │ │ │ │ mov r0, r5 │ │ │ │ sbc.w r3, r1, r9 │ │ │ │ ldr r1, [pc, #304] @ (236ab8 ) │ │ │ │ mov sl, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r9, r1 │ │ │ │ - bl 3fe6d0 │ │ │ │ + bl 3fe6c0 │ │ │ │ ldr r1, [pc, #292] @ (236abc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fe4c8 │ │ │ │ + bl 3fe4b8 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 3fe3ec │ │ │ │ + bl 3fe3dc │ │ │ │ ldr r2, [pc, #280] @ (236ac0 ) │ │ │ │ ldr r1, [pc, #280] @ (236ac4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 3fe76c │ │ │ │ + bl 3fe75c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fe6d0 │ │ │ │ + bl 3fe6c0 │ │ │ │ ldr r2, [pc, #260] @ (236ac8 ) │ │ │ │ ldr r1, [pc, #264] @ (236acc ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 3fe76c │ │ │ │ + bl 3fe75c │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fe450 │ │ │ │ + bl 3fe440 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fe530 │ │ │ │ + bl 3fe520 │ │ │ │ b.n 2368e4 │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ mov r0, r6 │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2368fc │ │ │ │ b.n 236902 │ │ │ │ ldr r3, [pc, #216] @ (236ad0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -335238,15 +335237,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ it mi │ │ │ │ ldrmi r2, [r1, #0] │ │ │ │ bpl.w 2368d2 │ │ │ │ ldr r0, [pc, #192] @ (236ad4 ) │ │ │ │ add.w r1, r4, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r1, [r4, #292] @ 0x124 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2368d2 │ │ │ │ b.n 23695a │ │ │ │ ldr r3, [pc, #172] @ (236ad8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -335257,15 +335256,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 23688e │ │ │ │ ldr r0, [pc, #152] @ (236adc ) │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23688e │ │ │ │ ldr r3, [pc, #140] @ (236ae0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2368ee │ │ │ │ ldr r3, [pc, #80] @ (236ab0 ) │ │ │ │ @@ -335274,15 +335273,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2368ee │ │ │ │ ldr r0, [pc, #120] @ (236ae4 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add.w r1, r4, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2368ee │ │ │ │ ldr r3, [pc, #80] @ (236ad0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23695a │ │ │ │ ldr r3, [pc, #36] @ (236ab0 ) │ │ │ │ @@ -335293,75 +335292,75 @@ │ │ │ │ ldr r2, [pc, #80] @ (236ae8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 236a10 │ │ │ │ str r4, [r6, #16] │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #40 @ (adr r0, 236ad0 ) │ │ │ │ + ldr r7, [sp, #1000] @ 0x3e8 │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r2, #54] @ 0x36 │ │ │ │ + strh r0, [r0, #54] @ 0x36 │ │ │ │ movs r2, r4 │ │ │ │ subs r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #46] @ 0x2e │ │ │ │ + strh r4, [r3, #46] @ 0x2e │ │ │ │ movs r2, r4 │ │ │ │ - vaddl.s8 q8, d4, d17 │ │ │ │ - adds r4, #184 @ 0xb8 │ │ │ │ + vext.8 d0, d4, d17, #0 │ │ │ │ + adds r4, #168 @ 0xa8 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [r4, r7] │ │ │ │ + ldr r0, [r2, r7] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ + ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r6, r7, #3 │ │ │ │ + asrs r6, r5, #3 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r5, {r4, r5} │ │ │ │ + ldmia r5, {r5} │ │ │ │ movs r2, r4 │ │ │ │ adds r0, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #42] @ 0x2a │ │ │ │ + strh r6, [r5, #42] @ 0x2a │ │ │ │ movs r2, r4 │ │ │ │ adds r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #40] @ 0x28 │ │ │ │ + strh r6, [r0, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ movs r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #40] @ 0x28 │ │ │ │ + strh r6, [r4, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r3, #36] @ 0x24 │ │ │ │ + strh r0, [r1, #36] @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #92] @ (236b58 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #92] @ (236b5c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r5, r0 │ │ │ │ blx 161b14 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.n 236b42 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2cc1fc │ │ │ │ + bl 2cc1ec │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -335375,19 +335374,19 @@ │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldrsh r6, [r2, r2] │ │ │ │ movs r1, r6 │ │ │ │ asrs r4, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #9 │ │ │ │ + asrs r0, r3, #9 │ │ │ │ movs r5, r5 │ │ │ │ - strh r2, [r6, #4] │ │ │ │ + strh r2, [r4, #4] │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r0, #36] @ 0x24 │ │ │ │ + strh r6, [r6, #34] @ 0x22 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #136] @ (236c04 ) │ │ │ │ mov r4, r1 │ │ │ │ @@ -335399,15 +335398,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 236ba2 │ │ │ │ cbnz r3, 236bba │ │ │ │ ldr.w r3, [r4, #276] @ 0x114 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r2, [r4, #296] @ 0x128 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2ca6b8 │ │ │ │ + b.w 2ca6a8 │ │ │ │ cbnz r3, 236be8 │ │ │ │ ldr.w r3, [r4, #288] @ 0x120 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r2, [r4, #276] @ 0x114 │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -335423,15 +335422,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ it mi │ │ │ │ ldrmi r2, [r1, #0] │ │ │ │ bpl.n 236b90 │ │ │ │ ldr r0, [pc, #64] @ (236c14 ) │ │ │ │ add.w r1, r4, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r1, [r4, #292] @ 0x124 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 236ba4 │ │ │ │ b.n 236b90 │ │ │ │ ldr r3, [pc, #32] @ (236c0c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -335450,17 +335449,17 @@ │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #32] │ │ │ │ + strh r4, [r0, #32] │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r6, #24] │ │ │ │ + strh r2, [r4, #24] │ │ │ │ movs r2, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2285b0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -335498,19 +335497,19 @@ │ │ │ │ pop {r3, pc} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 41c158 │ │ │ │ + bl 41c148 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ccccc │ │ │ │ + bl 2cccbc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -335522,25 +335521,25 @@ │ │ │ │ ldr r5, [pc, #164] @ (236d70 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #164] @ (236d74 ) │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #152] @ (236d78 ) │ │ │ │ ldr r2, [pc, #156] @ (236d7c ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #224 @ 0xe0 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #148] @ (236d80 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r6, [r0, #52] @ 0x34 │ │ │ │ bl 2285b0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 161b14 │ │ │ │ ldr r3, [pc, #128] @ (236d84 ) │ │ │ │ str r6, [r4, #52] @ 0x34 │ │ │ │ @@ -335587,19 +335586,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb r6, [r0, r3] │ │ │ │ movs r1, r6 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #3 │ │ │ │ + asrs r2, r0, #3 │ │ │ │ movs r5, r5 │ │ │ │ - bne.n 236ca4 │ │ │ │ + bne.n 236c84 │ │ │ │ movs r7, r3 │ │ │ │ - bvc.n 236dd4 │ │ │ │ + bvc.n 236db4 │ │ │ │ movs r7, r3 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -335608,25 +335607,25 @@ │ │ │ │ ldr.w r9, [pc, #364] @ 236f0c │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [pc, #364] @ (236f10 ) │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #352] @ (236f14 ) │ │ │ │ ldr r2, [pc, #352] @ (236f18 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #224 @ 0xe0 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #348] @ (236f1c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r7, [r0, #52] @ 0x34 │ │ │ │ ldrd r4, r6, [r8, #48] @ 0x30 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ blx 16090c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -335684,29 +335683,29 @@ │ │ │ │ and.w ip, r3, #1 │ │ │ │ mov r8, ip │ │ │ │ cmp ip, r5 │ │ │ │ beq.n 236e4c │ │ │ │ ldr.w r3, [r9, lr] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr.w ip, [pc, #176] @ 236f34 │ │ │ │ mov r1, r0 │ │ │ │ add ip, pc │ │ │ │ cbz r5, 236e92 │ │ │ │ ldr.w ip, [pc, #168] @ 236f38 │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp.w r8, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, sl │ │ │ │ movne r3, fp │ │ │ │ mov r2, ip │ │ │ │ adds r4, #1 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #0 │ │ │ │ cmp r4, #22 │ │ │ │ bne.n 236e52 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldrd r5, r8, [sp, #16] │ │ │ │ blx 16087c │ │ │ │ @@ -335725,74 +335724,74 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #76] @ (236f3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mvn.w r5, #21 │ │ │ │ b.n 236ebc │ │ │ │ ldr r0, [pc, #68] @ (236f40 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 236ef4 │ │ │ │ nop │ │ │ │ ldrh r2, [r6, r7] │ │ │ │ movs r1, r6 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #31 │ │ │ │ + lsrs r4, r5, #31 │ │ │ │ movs r5, r5 │ │ │ │ - beq.n 236e94 │ │ │ │ + beq.n 236e74 │ │ │ │ movs r7, r3 │ │ │ │ - bvs.n 236fc4 │ │ │ │ + bvs.n 236fa4 │ │ │ │ movs r7, r3 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #16] │ │ │ │ + strh r2, [r3, #16] │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xfbbc0020 │ │ │ │ - ldrsb r0, [r7, r0] │ │ │ │ + @ instruction: 0xfbac0020 │ │ │ │ + ldrsb r0, [r5, r0] │ │ │ │ movs r0, r4 │ │ │ │ asrs r4, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb740020 │ │ │ │ - strb r4, [r5, r7] │ │ │ │ + @ instruction: 0xfb640020 │ │ │ │ + strb r4, [r3, r7] │ │ │ │ movs r0, r4 │ │ │ │ - strh r2, [r1, #10] │ │ │ │ + strh r2, [r7, #8] │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r0, #8] │ │ │ │ + strh r2, [r6, #6] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 2ccdb0 │ │ │ │ + bl 2ccda0 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.n 236f80 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 41b6c4 │ │ │ │ + bl 41b6b4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -335800,44 +335799,44 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ - bl 301fbc │ │ │ │ + bl 301fac │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r1, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r5, [r4, #184] @ 0xb8 │ │ │ │ strd r1, r2, [sp] │ │ │ │ - bl 34c43c │ │ │ │ + bl 34c42c │ │ │ │ mov ip, r0 │ │ │ │ cbz r0, 236fe0 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 34c580 │ │ │ │ + bl 34c570 │ │ │ │ mvn.w ip, r0 │ │ │ │ mov.w ip, ip, lsr #31 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb.w ip, [r4, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ - bl 301fb4 │ │ │ │ + bl 301fa4 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ blx 16087c │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ blx 16087c │ │ │ │ ldr.w r0, [r4, #192] @ 0xc0 │ │ │ │ - bl 389718 │ │ │ │ + bl 389708 │ │ │ │ ldr.w r0, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 41874c │ │ │ │ + b.w 41873c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #288] @ 0x120 │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [pc, #220] @ (237108 ) │ │ │ │ @@ -335876,23 +335875,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ mov r0, r6 │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ ldr.w r1, [r5, #280] @ 0x118 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 237074 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2cbf7c │ │ │ │ + bl 2cbf6c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -335906,15 +335905,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 237046 │ │ │ │ ldr r0, [pc, #72] @ (237118 ) │ │ │ │ add.w r1, r5, #8 │ │ │ │ ldr.w r2, [r5, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 237046 │ │ │ │ ldr r3, [pc, #56] @ (23711c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 237066 │ │ │ │ ldr r3, [pc, #40] @ (237114 ) │ │ │ │ @@ -335923,29 +335922,29 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 237066 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (237120 ) │ │ │ │ ldr.w r2, [r5, #280] @ 0x118 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 237066 │ │ │ │ ldr r0, [r5, r5] │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #26] │ │ │ │ + ldrb r0, [r7, #25] │ │ │ │ movs r2, r4 │ │ │ │ movs r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #26] │ │ │ │ + ldrb r4, [r3, #26] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #292] @ (237258 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -336004,15 +336003,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 23717a │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r1, [pc, #176] @ (23726c ) │ │ │ │ ldr r0, [pc, #180] @ (237270 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 237188 │ │ │ │ b.n 23717c │ │ │ │ ldr r3, [pc, #148] @ (237264 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -336023,15 +336022,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 237162 │ │ │ │ ldr r1, [pc, #144] @ (237274 ) │ │ │ │ ldr r0, [pc, #148] @ (237278 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 237162 │ │ │ │ ldr r3, [pc, #116] @ (237264 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 237144 │ │ │ │ ldr r3, [pc, #108] @ (237268 ) │ │ │ │ @@ -336039,15 +336038,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 237144 │ │ │ │ ldr r1, [pc, #120] @ (23727c ) │ │ │ │ ldr r0, [pc, #120] @ (237280 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 237144 │ │ │ │ ldr r3, [pc, #80] @ (237264 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23714e │ │ │ │ ldr r3, [pc, #76] @ (237268 ) │ │ │ │ @@ -336055,15 +336054,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23714e │ │ │ │ ldr r1, [pc, #92] @ (237284 ) │ │ │ │ ldr r0, [pc, #96] @ (237288 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23714e │ │ │ │ ldr r3, [pc, #48] @ (237264 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23718e │ │ │ │ ldr r3, [pc, #40] @ (237268 ) │ │ │ │ @@ -336073,79 +336072,79 @@ │ │ │ │ bpl.n 23718e │ │ │ │ ldr r1, [pc, #68] @ (23728c ) │ │ │ │ ldr r0, [pc, #68] @ (237290 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ ldr r6, [r3, r1] │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #28] │ │ │ │ + ldrb r0, [r4, #28] │ │ │ │ movs r2, r4 │ │ │ │ - subs r7, #14 │ │ │ │ + subs r6, #254 @ 0xfe │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r5, #27] │ │ │ │ + ldrb r4, [r3, #27] │ │ │ │ movs r2, r4 │ │ │ │ - subs r6, #230 @ 0xe6 │ │ │ │ + subs r6, #214 @ 0xd6 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r2, #26] │ │ │ │ + ldrb r6, [r0, #26] │ │ │ │ movs r2, r4 │ │ │ │ - subs r6, #196 @ 0xc4 │ │ │ │ + subs r6, #180 @ 0xb4 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r1, #26] │ │ │ │ + ldrb r4, [r7, #25] │ │ │ │ movs r2, r4 │ │ │ │ - subs r6, #162 @ 0xa2 │ │ │ │ + subs r6, #146 @ 0x92 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r0, #27] │ │ │ │ + ldrb r6, [r6, #26] │ │ │ │ movs r2, r4 │ │ │ │ - subs r6, #128 @ 0x80 │ │ │ │ + subs r6, #112 @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00237294 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 41c158 │ │ │ │ + bl 41c148 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2ccccc │ │ │ │ + b.w 2cccbc │ │ │ │ │ │ │ │ 002372b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 2ccdb0 │ │ │ │ + bl 2ccda0 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2372e6 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 41b6c4 │ │ │ │ + b.w 41b6b4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 41b63c │ │ │ │ + b.w 41b62c │ │ │ │ │ │ │ │ 002372f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -336161,23 +336160,23 @@ │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #344] @ 237474 │ │ │ │ ldr.w sl, [pc, #344] @ 237478 │ │ │ │ add r9, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add sl, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r2, [pc, #332] @ (23747c ) │ │ │ │ ldr r1, [pc, #336] @ (237480 ) │ │ │ │ add.w r3, r9, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #320] @ (237484 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #21 │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ blx 1602e4 │ │ │ │ @@ -336191,27 +336190,27 @@ │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #5 │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ blx 1602e4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, sl │ │ │ │ - bl 2c4100 │ │ │ │ + bl 2c40f0 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 237448 │ │ │ │ ldr.w fp, [pc, #276] @ 237490 │ │ │ │ add.w r9, r9, #244 @ 0xf4 │ │ │ │ movs r4, #1 │ │ │ │ strd r0, r0, [sp, #8] │ │ │ │ add fp, pc │ │ │ │ b.n 237416 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #260] @ (237494 ) │ │ │ │ - bl 2c3e1c │ │ │ │ + bl 2c3e0c │ │ │ │ ldr r2, [pc, #256] @ (237498 ) │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #2 │ │ │ │ movs r1, #1 │ │ │ │ strd r4, r8, [sp] │ │ │ │ @@ -336261,15 +336260,15 @@ │ │ │ │ cbz r3, 237446 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movw r3, #673 @ 0x2a1 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23740e │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23738c │ │ │ │ ldr r0, [pc, #116] @ (2374ac ) │ │ │ │ @@ -336288,50 +336287,50 @@ │ │ │ │ blx 1602e4 │ │ │ │ mov r0, r5 │ │ │ │ blx 160790 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 161814 │ │ │ │ - ldrb r6, [r3, #24] │ │ │ │ + ldrb r6, [r1, #24] │ │ │ │ movs r2, r4 │ │ │ │ ldrsb r2, [r0, r2] │ │ │ │ movs r1, r6 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #10 │ │ │ │ + lsrs r4, r0, #10 │ │ │ │ movs r5, r5 │ │ │ │ - orr.w r0, r8, #33 @ 0x21 │ │ │ │ - ldmia r3, {r3, r6} │ │ │ │ + bics.w r0, r8, #33 @ 0x21 │ │ │ │ + ldmia r3, {r3, r4, r5} │ │ │ │ movs r7, r3 │ │ │ │ - beq.n 23743c │ │ │ │ + beq.n 23741c │ │ │ │ movs r7, r3 │ │ │ │ - ldrb r6, [r4, #23] │ │ │ │ + ldrb r6, [r2, #23] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r6, #23] │ │ │ │ + ldrb r2, [r4, #23] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r6, #23] │ │ │ │ + ldrb r6, [r4, #23] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r7, #1] │ │ │ │ + ldrb r0, [r5, #1] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r5, #19] │ │ │ │ + ldrb r2, [r3, #19] │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r3, #30] │ │ │ │ + strb r6, [r1, #30] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r6, #22] │ │ │ │ + ldrb r4, [r4, #22] │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r3, #30] │ │ │ │ + strb r0, [r1, #30] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r2, #22] │ │ │ │ + ldrb r2, [r0, #22] │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r6, #31] │ │ │ │ + strb r2, [r4, #31] │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r7, #29] │ │ │ │ + strb r6, [r5, #29] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r1, #21] │ │ │ │ + ldrb r0, [r7, #20] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002374b4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -336358,15 +336357,15 @@ │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cbz r3, 237500 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #304] @ 0x130 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 401474 │ │ │ │ + bl 401464 │ │ │ │ adds r3, r5, #1 │ │ │ │ beq.n 237538 │ │ │ │ ldr.w r3, [r4, #300] @ 0x12c │ │ │ │ str.w r5, [r4, #264] @ 0x108 │ │ │ │ cbz r3, 23751e │ │ │ │ cbnz r5, 237544 │ │ │ │ mov r0, r4 │ │ │ │ @@ -336390,19 +336389,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ stmia r2!, {r2, r3, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r6, r4, #1 │ │ │ │ + lsrs r6, r2, #1 │ │ │ │ movs r5, r5 │ │ │ │ - strb r0, [r6, #26] │ │ │ │ + strb r0, [r4, #26] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r0, #17] │ │ │ │ + ldrb r6, [r6, #16] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023756c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -336419,46 +336418,46 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #268] @ 0x10c │ │ │ │ mov.w r3, #0 │ │ │ │ blx 162294 │ │ │ │ cbz r4, 2375ea │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #192] @ (237668 ) │ │ │ │ ldr r2, [pc, #192] @ (23766c ) │ │ │ │ ldr r1, [pc, #196] @ (237670 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2375ea │ │ │ │ mov r2, r0 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 401448 │ │ │ │ + bl 401438 │ │ │ │ ldr r2, [pc, #156] @ (237674 ) │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add r0, sp, #12 │ │ │ │ add r2, pc │ │ │ │ - bl 401474 │ │ │ │ + bl 401464 │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ mov r2, r5 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 401474 │ │ │ │ + bl 401464 │ │ │ │ ldr r3, [pc, #128] @ (237678 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cbz r4, 23761a │ │ │ │ add.w r0, r4, #8 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r5, r4 │ │ │ │ @@ -336497,21 +336496,21 @@ │ │ │ │ bne.n 2375fe │ │ │ │ b.n 23761a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r2, r0] │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #32 │ │ │ │ + lsls r0, r7, #31 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r2, r2, #24 │ │ │ │ + asrs r2, r0, #24 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r4, r5, #24 │ │ │ │ + asrs r4, r3, #24 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r6, r1, #20 │ │ │ │ + lsls r6, r7, #19 │ │ │ │ movs r5, r4 │ │ │ │ stmia r1!, {r4, r5, r7} │ │ │ │ movs r1, r6 │ │ │ │ strh r2, [r7, r5] │ │ │ │ movs r1, r6 │ │ │ │ │ │ │ │ 00237680 : │ │ │ │ @@ -336547,26 +336546,26 @@ │ │ │ │ str.w r3, [r0, #280] @ 0x118 │ │ │ │ str.w r6, [r0, #292] @ 0x124 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r9, #44] @ 0x2c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 237770 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #368] @ (237860 ) │ │ │ │ ldr r2, [pc, #372] @ (237864 ) │ │ │ │ ldr r1, [pc, #372] @ (237868 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov fp, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ mov sl, r0 │ │ │ │ cbz r0, 237770 │ │ │ │ ldr r3, [pc, #344] @ (23786c ) │ │ │ │ @@ -336584,33 +336583,33 @@ │ │ │ │ mov r0, sl │ │ │ │ blx 16087c │ │ │ │ mov.w r0, #260 @ 0x104 │ │ │ │ blx 16056c │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ str.w r0, [r4, #300] @ 0x12c │ │ │ │ - bl 401448 │ │ │ │ + bl 401438 │ │ │ │ adds r2, r5, #1 │ │ │ │ beq.n 2377c2 │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #300] @ 0x12c │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r8 │ │ │ │ str.w r3, [r2, #256] @ 0x100 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ - bl 401474 │ │ │ │ + bl 401464 │ │ │ │ mov r0, r8 │ │ │ │ bl 236740 │ │ │ │ mov r5, r0 │ │ │ │ b.n 237784 │ │ │ │ add.w r8, r4, #8 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401474 │ │ │ │ + bl 401464 │ │ │ │ adds r3, r5, #1 │ │ │ │ beq.n 237766 │ │ │ │ ldr r3, [pc, #232] @ (237870 ) │ │ │ │ str.w r5, [r4, #264] @ 0x108 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 2377ba │ │ │ │ @@ -336659,15 +336658,15 @@ │ │ │ │ add.w r3, fp, #352 @ 0x160 │ │ │ │ ldr r1, [pc, #116] @ (237878 ) │ │ │ │ mov.w r2, #920 @ 0x398 │ │ │ │ add r0, pc │ │ │ │ strd r0, sl, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, sl │ │ │ │ blx 16087c │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2377a6 │ │ │ │ ldr r3, [pc, #84] @ (23787c ) │ │ │ │ @@ -336689,39 +336688,39 @@ │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r0, r4] │ │ │ │ movs r1, r6 │ │ │ │ stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ - lsls r2, r0, #27 │ │ │ │ + lsls r2, r6, #26 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r0, r2, #19 │ │ │ │ + asrs r0, r0, #19 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r0, r5, #19 │ │ │ │ + asrs r0, r3, #19 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 237980 │ │ │ │ + b.n 237960 │ │ │ │ movs r1, r4 │ │ │ │ cmp r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #7] │ │ │ │ + ldrb r6, [r5, #7] │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r6, #15] │ │ │ │ + strb r4, [r4, #15] │ │ │ │ movs r2, r4 │ │ │ │ - lsls r4, r0, #22 │ │ │ │ + lsls r4, r6, #21 │ │ │ │ movs r5, r5 │ │ │ │ - strb r6, [r1, #15] │ │ │ │ + strb r6, [r7, #14] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r1, #6] │ │ │ │ + ldrb r0, [r7, #5] │ │ │ │ movs r2, r4 │ │ │ │ - lsls r4, r5, #21 │ │ │ │ + lsls r4, r3, #21 │ │ │ │ movs r5, r5 │ │ │ │ - strb r6, [r6, #14] │ │ │ │ + strb r6, [r4, #14] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r1, #5] │ │ │ │ + ldrb r4, [r7, #4] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00237894 : │ │ │ │ ldr r3, [pc, #112] @ (237908 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 2378fa │ │ │ │ @@ -336795,26 +336794,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (237964 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 237928 │ │ │ │ ldr r0, [pc, #24] @ (237968 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 237928 │ │ │ │ nop │ │ │ │ str r0, [r7, r1] │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #3] │ │ │ │ + ldrb r6, [r0, #3] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023796c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -336868,15 +336867,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (237a24 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2379ae │ │ │ │ ldr r0, [pc, #40] @ (237a28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2379ae │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ str r2, [r2, r0] │ │ │ │ movs r1, r6 │ │ │ │ str r2, [r1, r0] │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ @@ -336885,15 +336884,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #840] @ (237d68 ) │ │ │ │ movs r1, r6 │ │ │ │ adds r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #1] │ │ │ │ + ldrb r0, [r6, #0] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00237a2c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -336918,26 +336917,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (237a84 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 237a48 │ │ │ │ ldr r0, [pc, #24] @ (237a88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 237a48 │ │ │ │ nop │ │ │ │ ldr r7, [pc, #352] @ (237bdc ) │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #31] │ │ │ │ + strb r2, [r3, #31] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00237a8c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -336967,15 +336966,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 236138 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cc1fc │ │ │ │ + bl 2cc1ec │ │ │ │ ldr r2, [pc, #88] @ (237b3c ) │ │ │ │ ldr r3, [pc, #80] @ (237b34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -336997,15 +336996,15 @@ │ │ │ │ ldr r3, [pc, #48] @ (237b44 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 237aca │ │ │ │ ldr r0, [pc, #40] @ (237b48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 237aca │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #960] @ (237ef0 ) │ │ │ │ movs r1, r6 │ │ │ │ ldr r6, [pc, #936] @ (237edc ) │ │ │ │ movs r1, r6 │ │ │ │ @@ -337015,15 +337014,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #720] @ (237e10 ) │ │ │ │ movs r1, r6 │ │ │ │ cmp r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #29] │ │ │ │ + strb r2, [r1, #29] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00237b4c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -337042,15 +337041,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 237be0 │ │ │ │ movs r2, #0 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ strd r2, r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2b6e54 │ │ │ │ + bl 2b6e44 │ │ │ │ rev r1, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #164] @ (237c38 ) │ │ │ │ rev r0, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -337109,15 +337108,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (237c4c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 237bae │ │ │ │ ldr r0, [pc, #52] @ (237c50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 237bae │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #216] @ (237d08 ) │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ @@ -337132,15 +337131,15 @@ │ │ │ │ movs r1, r6 │ │ │ │ ldr r5, [pc, #720] @ (237f18 ) │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #25] │ │ │ │ + strb r0, [r5, #25] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00237c54 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -337224,15 +337223,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 237c84 │ │ │ │ ldr r0, [pc, #52] @ (237d6c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 237c84 │ │ │ │ ldr r3, [pc, #40] @ (237d70 ) │ │ │ │ movw r2, #1186 @ 0x4a2 │ │ │ │ ldr r1, [pc, #40] @ (237d74 ) │ │ │ │ ldr r0, [pc, #40] @ (237d78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -337243,21 +337242,21 @@ │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #21] │ │ │ │ + strb r4, [r5, #21] │ │ │ │ movs r2, r4 │ │ │ │ - lsls r6, r4, #1 │ │ │ │ + lsls r6, r2, #1 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [r6, #104] @ 0x68 │ │ │ │ + ldr r0, [r4, #104] @ 0x68 │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r2, #22] │ │ │ │ + strb r2, [r0, #22] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00237d7c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -337282,26 +337281,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (237dd4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 237d98 │ │ │ │ ldr r0, [pc, #24] @ (237dd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 237d98 │ │ │ │ nop │ │ │ │ ldr r4, [pc, #32] @ (237dec ) │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #20] │ │ │ │ + strb r2, [r5, #20] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00237ddc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -337326,26 +337325,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (237e34 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 237df8 │ │ │ │ ldr r0, [pc, #24] @ (237e38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 237df8 │ │ │ │ nop │ │ │ │ ldr r3, [pc, #672] @ (2380cc ) │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #19] │ │ │ │ + strb r2, [r5, #19] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00237e3c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -337370,26 +337369,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (237e94 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 237e58 │ │ │ │ ldr r0, [pc, #24] @ (237e98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 237e58 │ │ │ │ nop │ │ │ │ ldr r3, [pc, #288] @ (237fac ) │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #18] │ │ │ │ + strb r6, [r4, #18] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00237e9c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3808] @ 0xee0 │ │ │ │ @@ -337454,15 +337453,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 237ed8 │ │ │ │ ldr r0, [pc, #40] @ (237f68 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 237ed8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #920] @ (2382e8 ) │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #872] @ (2382c0 ) │ │ │ │ @@ -337471,15 +337470,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #592] @ (2381b0 ) │ │ │ │ movs r1, r6 │ │ │ │ movs r5, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #16] │ │ │ │ + strb r4, [r0, #16] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00237f6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -337514,25 +337513,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (237fdc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 237fa2 │ │ │ │ ldr r0, [pc, #24] @ (237fe0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 237fa2 │ │ │ │ ldr r2, [pc, #104] @ (23803c ) │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #14] │ │ │ │ + strb r0, [r3, #14] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00237fe4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -337562,29 +337561,29 @@ │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #48] @ (23805c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ mov.w r2, #1256 @ 0x4e8 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0xb7b2 │ │ │ │ movs r1, r6 │ │ │ │ - strb r4, [r5, #13] │ │ │ │ + strb r4, [r3, #13] │ │ │ │ movs r2, r4 │ │ │ │ - stc2 0, cr0, [r8, #176] @ 0xb0 │ │ │ │ - ldr r2, [r1, #60] @ 0x3c │ │ │ │ + ldc2l 0, cr0, [r8, #-176]! @ 0xffffff50 │ │ │ │ + ldr r2, [r7, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00238060 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -337619,15 +337618,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xb738 │ │ │ │ movs r1, r6 │ │ │ │ - strb r2, [r0, #13] │ │ │ │ + strb r2, [r6, #12] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002380c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -337641,90 +337640,90 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 238168 │ │ │ │ mov r0, r4 │ │ │ │ movw r1, #22093 @ 0x564d │ │ │ │ movt r1, #20805 @ 0x5145 │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ ldrb.w r3, [r6, #1085] @ 0x43d │ │ │ │ cbnz r3, 23811e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ cbz r7, 238154 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ - bl 3fe3ec │ │ │ │ + bl 3fe3dc │ │ │ │ ldr r1, [pc, #92] @ (238190 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 3fe3ec │ │ │ │ + bl 3fe3dc │ │ │ │ ldr r2, [pc, #88] @ (238194 ) │ │ │ │ ldr r1, [pc, #88] @ (238198 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2cb6a8 │ │ │ │ + bl 2cb698 │ │ │ │ mov r0, r7 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 3fe450 │ │ │ │ + b.w 3fe440 │ │ │ │ ldr r2, [pc, #68] @ (23819c ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [pc, #68] @ (2381a0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 2cb6a8 │ │ │ │ + b.w 2cb698 │ │ │ │ ldr r3, [pc, #56] @ (2381a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2380ee │ │ │ │ ldr r3, [pc, #52] @ (2381a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2380ee │ │ │ │ ldr r0, [pc, #44] @ (2381ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2380ee │ │ │ │ nop │ │ │ │ ldr r0, [pc, #744] @ (238474 ) │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2380e4 │ │ │ │ + bcc.n 2380c4 │ │ │ │ movs r5, r4 │ │ │ │ cpsie ai │ │ │ │ movs r1, r6 │ │ │ │ ldrsh r0, [r6, r2] │ │ │ │ movs r0, r6 │ │ │ │ @ instruction: 0xb64c │ │ │ │ movs r1, r6 │ │ │ │ ldrsh r2, [r2, r2] │ │ │ │ movs r0, r6 │ │ │ │ asrs r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #9] │ │ │ │ + strb r2, [r1, #9] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002381b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -337822,19 +337821,19 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #320] @ (2383d8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ movs r3, #0 │ │ │ │ negs r2, r2 │ │ │ │ - bl 3fe6d0 │ │ │ │ + bl 3fe6c0 │ │ │ │ ldr r1, [pc, #308] @ (2383dc ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 3fe4c8 │ │ │ │ + bl 3fe4b8 │ │ │ │ ldr r3, [pc, #300] @ (2383e0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 238396 │ │ │ │ ldr r3, [pc, #296] @ (2383e4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -337887,17 +337886,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23830a │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r0, r9 │ │ │ │ bl 229f34 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2cbf7c │ │ │ │ + bl 2cbf6c │ │ │ │ ldrd r1, r0, [sp, #4] │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #156] @ (2383e8 ) │ │ │ │ ldr r3, [pc, #132] @ (2383d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -337909,71 +337908,71 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ b.n 238306 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 238340 │ │ │ │ mov r1, r6 │ │ │ │ movs r0, #0 │ │ │ │ - bl 2b6c10 │ │ │ │ + bl 2b6c00 │ │ │ │ mov r5, r0 │ │ │ │ b.n 238340 │ │ │ │ ldr r3, [pc, #84] @ (2383ec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2382ba │ │ │ │ ldr r3, [pc, #76] @ (2383f0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2382ba │ │ │ │ ldr r0, [pc, #72] @ (2383f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2382ba │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2cbf7c │ │ │ │ + bl 2cbf6c │ │ │ │ b.n 238340 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bxns r6 │ │ │ │ movs r1, r6 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bx r5 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #5] │ │ │ │ + strb r0, [r1, #5] │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r6, #32] │ │ │ │ + strh r6, [r4, #32] │ │ │ │ movs r0, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r3, r5, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ mov r4, r9 │ │ │ │ movs r1, r6 │ │ │ │ adds r1, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #1] │ │ │ │ + strb r0, [r0, #1] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002383f8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -338021,28 +338020,28 @@ │ │ │ │ ldr r3, [pc, #36] @ (238488 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 238414 │ │ │ │ ldr r0, [pc, #28] @ (23848c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 238414 │ │ │ │ nop │ │ │ │ cmp ip, r1 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 2384e8 │ │ │ │ movs r1, r6 │ │ │ │ cmp r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #120] @ 0x78 │ │ │ │ + ldr r6, [r2, #120] @ 0x78 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00238490 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -338084,15 +338083,15 @@ │ │ │ │ ldr.w r3, [r4, #288] @ 0x120 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 238554 │ │ │ │ ldr.w r0, [r4, #296] @ 0x128 │ │ │ │ blx r3 │ │ │ │ cbz r0, 238554 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c8958 │ │ │ │ + bl 2c8948 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 238602 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ add.w fp, r4, #8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2385b0 │ │ │ │ movs r2, #2 │ │ │ │ @@ -338124,29 +338123,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ cmp.w sl, #0 │ │ │ │ bge.n 23854c │ │ │ │ ldr r0, [pc, #204] @ (238654 ) │ │ │ │ mov r3, sl │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 2cbf7c │ │ │ │ + bl 2cbf6c │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -338160,15 +338159,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 23851c │ │ │ │ ldr r0, [pc, #148] @ (238660 ) │ │ │ │ mov r1, fp │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23851c │ │ │ │ ldr r3, [pc, #136] @ (238664 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23853c │ │ │ │ ldr r3, [pc, #116] @ (23865c ) │ │ │ │ @@ -338177,15 +338176,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23853c │ │ │ │ ldr r0, [pc, #116] @ (238668 ) │ │ │ │ mov r3, sl │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23853c │ │ │ │ mov.w sl, #0 │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -338199,73 +338198,73 @@ │ │ │ │ ldr r3, [pc, #48] @ (23865c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2384b8 │ │ │ │ ldr r0, [pc, #56] @ (238670 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2384b8 │ │ │ │ mov.w sl, #1 │ │ │ │ b.n 23855c │ │ │ │ nop │ │ │ │ add lr, sp │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ uxtb r6, r5 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r6, [r7, #104] @ 0x68 │ │ │ │ + ldr r6, [r5, #104] @ 0x68 │ │ │ │ movs r2, r4 │ │ │ │ adds r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ + ldr r0, [r0, #24] │ │ │ │ movs r2, r4 │ │ │ │ movs r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #24] │ │ │ │ + ldr r2, [r4, #24] │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #92] @ 0x5c │ │ │ │ + ldr r4, [r5, #92] @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00238674 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr.w ip, [pc, #52] @ 2386c0 │ │ │ │ ldr r2, [pc, #52] @ (2386c4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #52] @ (2386c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #452 @ 0x1c4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf722002c │ │ │ │ - @ instruction: 0xb7e4 │ │ │ │ + @ instruction: 0xf712002c │ │ │ │ + @ instruction: 0xb7d4 │ │ │ │ movs r7, r3 │ │ │ │ - pop {r1, r3, r4, r5, r6, pc} │ │ │ │ + pop {r1, r3, r5, r6, pc} │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 002386cc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -338284,18 +338283,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 238712 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2386e4 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 2cbfbc │ │ │ │ + b.w 2cbfac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ @@ -338369,15 +338368,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23879e │ │ │ │ ldr r0, [pc, #124] @ (23884c ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2387a0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2387a8 │ │ │ │ ldr r3, [pc, #100] @ (238850 ) │ │ │ │ mov.w r2, #1568 @ 0x620 │ │ │ │ @@ -338386,18 +338385,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #460 @ 0x1cc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ b.n 238798 │ │ │ │ ldr r3, [pc, #68] @ (23885c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 238770 │ │ │ │ ldr r3, [pc, #40] @ (238848 ) │ │ │ │ @@ -338405,36 +338404,36 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 238770 │ │ │ │ ldr r0, [pc, #52] @ (238860 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 238770 │ │ │ │ add sp, #432 @ 0x1b0 │ │ │ │ movs r1, r6 │ │ │ │ negs r2, r3 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #124] @ 0x7c │ │ │ │ + str r6, [r0, #124] @ 0x7c │ │ │ │ movs r2, r4 │ │ │ │ - rsb r0, r2, #11272192 @ 0xac0000 │ │ │ │ - str r4, [r1, #64] @ 0x40 │ │ │ │ + subs.w r0, r2, #11272192 @ 0xac0000 │ │ │ │ + str r4, [r7, #60] @ 0x3c │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r5, #1 │ │ │ │ + lsrs r2, r3, #1 │ │ │ │ movs r0, r5 │ │ │ │ adds r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #112] @ 0x70 │ │ │ │ + str r0, [r4, #112] @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00238864 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -338509,24 +338508,24 @@ │ │ │ │ cbz r5, 238930 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 238930 │ │ │ │ ldr.w r0, [r4, #296] @ 0x128 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 238954 │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 237014 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2389d8 │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldr r3, [pc, #240] @ (238a40 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 238976 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 238918 │ │ │ │ @@ -338549,33 +338548,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 238954 │ │ │ │ ldr.w r3, [r4, #264] @ 0x108 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #0 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ subs.w r0, fp, r0 │ │ │ │ sbc.w r1, sl, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r1, [pc, #140] @ (238a4c ) │ │ │ │ ldr r0, [pc, #144] @ (238a50 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 238954 │ │ │ │ ldr r3, [pc, #132] @ (238a54 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 238914 │ │ │ │ b.n 238892 │ │ │ │ @@ -338603,42 +338602,42 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2388b4 │ │ │ │ ldr r1, [pc, #60] @ (238a5c ) │ │ │ │ ldr r0, [pc, #64] @ (238a60 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2388b4 │ │ │ │ mvn.w r1, #21 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2cbf7c │ │ │ │ + bl 2cbf6c │ │ │ │ b.n 2389e2 │ │ │ │ nop │ │ │ │ add r7, sp, #144 @ 0x90 │ │ │ │ movs r1, r6 │ │ │ │ asrs r2, r2 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #48] @ 0x30 │ │ │ │ + ldr r2, [r2, #48] @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r0, #44] @ 0x2c │ │ │ │ + ldr r0, [r6, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ add r5, sp, #872 @ 0x368 │ │ │ │ movs r1, r6 │ │ │ │ cmp r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #40] @ 0x28 │ │ │ │ + ldr r4, [r3, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ - movs r6, #170 @ 0xaa │ │ │ │ + movs r6, #154 @ 0x9a │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00238a64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -338672,25 +338671,25 @@ │ │ │ │ beq.n 238b44 │ │ │ │ ldr.w r3, [r4, #292] @ 0x124 │ │ │ │ cbz r3, 238ac2 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 238ab0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 236844 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 238b84 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldr r3, [pc, #312] @ (238c1c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 238ab0 │ │ │ │ ldr r3, [pc, #308] @ (238c20 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -338702,34 +338701,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 238ab0 │ │ │ │ ldr.w r3, [r4, #264] @ 0x108 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov fp, r1 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ subs r0, r2, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ sbc.w r1, fp, r1 │ │ │ │ ldr r0, [pc, #248] @ (238c28 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r1, [pc, #244] @ (238c2c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 238ab6 │ │ │ │ ldr.w r8, [sp, #8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 238ba0 │ │ │ │ ldr r3, [pc, #204] @ (238c1c ) │ │ │ │ @@ -338756,45 +338755,45 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 229f34 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2cbf7c │ │ │ │ + bl 2cbf6c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 238b5a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 238b4e │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fe530 │ │ │ │ + bl 3fe520 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fe450 │ │ │ │ + bl 3fe440 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fe31c │ │ │ │ + bl 3fe30c │ │ │ │ blx 161b14 │ │ │ │ movs r1, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fe31c │ │ │ │ + bl 3fe30c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2cc1fc │ │ │ │ + bl 2cc1ec │ │ │ │ b.n 238b4e │ │ │ │ ldr r3, [pc, #76] @ (238c34 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 238b58 │ │ │ │ ldr r3, [pc, #48] @ (238c24 ) │ │ │ │ @@ -338802,15 +338801,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 238b58 │ │ │ │ ldr r1, [pc, #60] @ (238c38 ) │ │ │ │ ldr r0, [pc, #60] @ (238c3c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 238b58 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ subs r7, #28 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #20 │ │ │ │ @@ -338819,25 +338818,25 @@ │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #20] │ │ │ │ + ldr r6, [r7, #16] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ + ldr r0, [r3, #24] │ │ │ │ movs r2, r4 │ │ │ │ subs r6, #58 @ 0x3a │ │ │ │ movs r1, r6 │ │ │ │ cmp r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ movs r2, r4 │ │ │ │ - movs r4, #204 @ 0xcc │ │ │ │ + movs r4, #188 @ 0xbc │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00238c40 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -338849,15 +338848,15 @@ │ │ │ │ cbnz r4, 238c66 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 238a64 │ │ │ │ cbnz r0, 238c74 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 2cbfbc │ │ │ │ + b.w 2cbfac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ @@ -338961,15 +338960,15 @@ │ │ │ │ movs r0, #4 │ │ │ │ ldr r3, [pc, #156] @ (238e08 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2b6c10 │ │ │ │ + bl 2b6c00 │ │ │ │ cbnz r0, 238dcc │ │ │ │ ldr r3, [pc, #140] @ (238e0c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 238ddc │ │ │ │ ldr r3, [pc, #136] @ (238e10 ) │ │ │ │ add r3, pc │ │ │ │ @@ -338998,15 +338997,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ ldr r3, [pc, #56] @ (238e0c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 238d86 │ │ │ │ ldr r3, [pc, #56] @ (238e18 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -339016,15 +339015,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (238e1c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 238d86 │ │ │ │ ldr r0, [pc, #44] @ (238e20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 238d86 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #54 @ 0x36 │ │ │ │ movs r1, r6 │ │ │ │ subs r4, #44 @ 0x2c │ │ │ │ movs r1, r6 │ │ │ │ @@ -339036,32 +339035,32 @@ │ │ │ │ movs r1, r6 │ │ │ │ subs r3, #240 @ 0xf0 │ │ │ │ movs r1, r6 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #112] @ 0x70 │ │ │ │ + str r6, [r0, #112] @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00238e24 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 238864 │ │ │ │ cbnz r0, 238e42 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2cbfbc │ │ │ │ + bl 2cbfac │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2cc618 │ │ │ │ + b.w 2cc608 │ │ │ │ nop │ │ │ │ │ │ │ │ 00238e50 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -339093,17 +339092,17 @@ │ │ │ │ bl 236844 │ │ │ │ cbnz r0, 238ef6 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 238e8e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cc618 │ │ │ │ + bl 2cc608 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #100] @ (238f1c ) │ │ │ │ ldr r2, [pc, #88] @ (238f14 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ @@ -339117,25 +339116,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ movw r1, #22093 @ 0x564d │ │ │ │ movt r1, #20805 @ 0x5145 │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ b.n 238e82 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 229f34 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 238eb6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #50 @ 0x32 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ @@ -339168,34 +339167,34 @@ │ │ │ │ ldr r1, [pc, #52] @ (238f88 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr.w r0, [r5, #340] @ 0x154 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 41b208 │ │ │ │ + b.w 41b1f8 │ │ │ │ ldr r3, [pc, #32] @ (238f8c ) │ │ │ │ movw r2, #2935 @ 0xb77 │ │ │ │ ldr r1, [pc, #32] @ (238f90 ) │ │ │ │ ldr r0, [pc, #32] @ (238f94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #496 @ 0x1f0 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ subs r2, #90 @ 0x5a │ │ │ │ movs r1, r6 │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 238e92 │ │ │ │ - vqrdmlah.s q15, , d2[0] │ │ │ │ + vcvt.f32.u32 d30, d18, #1 │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r4, [r1, r2] │ │ │ │ + ldrb r4, [r7, r1] │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r4, #88] @ 0x58 │ │ │ │ + str r6, [r2, #88] @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00238f98 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -339221,15 +339220,15 @@ │ │ │ │ bne.n 238fbc │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ bl 1f7628 │ │ │ │ ldr.w r0, [r5, #340] @ 0x154 │ │ │ │ str.w r4, [r5, #340] @ 0x154 │ │ │ │ cbz r0, 238fec │ │ │ │ - bl 41b088 │ │ │ │ + bl 41b078 │ │ │ │ ldr r0, [pc, #52] @ (239024 ) │ │ │ │ movs r1, #153 @ 0x99 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1f75bc │ │ │ │ ldr r3, [pc, #44] @ (239028 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -339239,29 +339238,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (23902c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 238fb4 │ │ │ │ ldr r0, [pc, #32] @ (239030 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 238fb4 │ │ │ │ subs r1, #236 @ 0xec │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #968 @ (adr r7, 2393ec ) │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r4, [r1, r0] │ │ │ │ + ldrh r4, [r7, r7] │ │ │ │ movs r2, r4 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #80] @ 0x50 │ │ │ │ + str r4, [r3, #80] @ 0x50 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00239034 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3760] @ 0xeb0 │ │ │ │ @@ -339279,28 +339278,28 @@ │ │ │ │ mov r4, r1 │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #292] @ 0x124 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2cc974 │ │ │ │ + bl 2cc964 │ │ │ │ ldr.w r1, [r4, #172] @ 0xac │ │ │ │ mov r7, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2cbea8 │ │ │ │ + bl 2cbe98 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2391c0 │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 239318 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2cbf7c │ │ │ │ + bl 2cbf6c │ │ │ │ bl 2218f8 │ │ │ │ bl 235944 │ │ │ │ cmp r0, #4 │ │ │ │ bne.w 239318 │ │ │ │ bl 2311c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 239318 │ │ │ │ @@ -339309,60 +339308,60 @@ │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2393f8 │ │ │ │ bl 2311c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23a2e2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2cd0e0 │ │ │ │ + bl 2cd0d0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23a312 │ │ │ │ - bl 2cbc74 │ │ │ │ + bl 2cbc64 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23a2fa │ │ │ │ - bl 2cbc74 │ │ │ │ + bl 2cbc64 │ │ │ │ ldr.w r3, [pc, #2976] @ 239c9c │ │ │ │ ldr.w r7, [sl, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movw r2, #2982 @ 0xba6 │ │ │ │ mov r1, fp │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, fp │ │ │ │ movw r2, #2985 @ 0xba9 │ │ │ │ str.w r3, [r4, #132] @ 0x84 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cbz r0, 239166 │ │ │ │ - bl 2cbc74 │ │ │ │ + bl 2cbc64 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movw r2, #2995 @ 0xbb3 │ │ │ │ mov r1, fp │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 2cd0e0 │ │ │ │ + bl 2cd0d0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, fp │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ movw r2, #2999 @ 0xbb7 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr.w r1, [r4, #320] @ 0x140 │ │ │ │ movs r2, #6 │ │ │ │ add.w r0, r4, #320 @ 0x140 │ │ │ │ movs r5, #0 │ │ │ │ bl 22934c │ │ │ │ mov r0, r4 │ │ │ │ bl 2353d8 │ │ │ │ @@ -339372,17 +339371,17 @@ │ │ │ │ add.w r0, r0, r5, lsl #4 │ │ │ │ adds r5, #1 │ │ │ │ bl 2353c4 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r5, r3 │ │ │ │ bcc.n 239182 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ add.w r0, r4, #352 @ 0x160 │ │ │ │ - bl 406928 │ │ │ │ + bl 406918 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ bl 235ae8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23919e │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2393cc │ │ │ │ @@ -339400,18 +339399,18 @@ │ │ │ │ tbb [pc, r7] │ │ │ │ subs r5, #157 @ 0x9d │ │ │ │ lsls r5, r0, #20 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ str r4, [sp, #592] @ 0x250 │ │ │ │ lsls r6, r6, #2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2ccd70 │ │ │ │ + bl 2ccd60 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 239424 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2399c8 │ │ │ │ @@ -339438,38 +339437,38 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.n 2392f6 │ │ │ │ ldr.w r0, [pc, #2652] @ 239ca4 │ │ │ │ add.w r2, r8, #8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 239094 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r0, r5 │ │ │ │ str r5, [sp, #12] │ │ │ │ blx 162294 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2ccd70 │ │ │ │ + bl 2ccd60 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2ccddc │ │ │ │ + bl 2ccdcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 239e62 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2ccd70 │ │ │ │ + bl 2ccd60 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2ccd70 │ │ │ │ + bl 2ccd60 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 239442 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2399f4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -339505,15 +339504,15 @@ │ │ │ │ bl 23648c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 239072 │ │ │ │ b.n 239312 │ │ │ │ ldr.w r0, [pc, #2468] @ 239cac │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mvn.w r5, #21 │ │ │ │ b.n 239094 │ │ │ │ mov r8, r5 │ │ │ │ ldr.w r1, [pc, #2452] @ 239cb0 │ │ │ │ ldr.w r2, [pc, #2416] @ 239c90 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -339529,21 +339528,21 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 2285d8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2cccf4 │ │ │ │ + bl 2ccce4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2cccf4 │ │ │ │ + bl 2ccce4 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23948e │ │ │ │ subs r3, r5, #1 │ │ │ │ uxth r5, r5 │ │ │ │ uxth r3, r3 │ │ │ │ cmp r3, #10 │ │ │ │ bhi.w 239ecc │ │ │ │ @@ -339588,47 +339587,47 @@ │ │ │ │ ldr.w r3, [pc, #2272] @ 239cc0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2391ba │ │ │ │ ldr.w r0, [pc, #2260] @ 239cc4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2391ba │ │ │ │ ldr.w r3, [pc, #2252] @ 239cc8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2390c4 │ │ │ │ ldr.w r3, [pc, #2228] @ 239cc0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2390c4 │ │ │ │ ldr.w r0, [pc, #2224] @ 239ccc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2390c4 │ │ │ │ ldr.w r1, [pc, #2216] @ 239cd0 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #2216] @ 239cd4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #560 @ 0x230 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 239072 │ │ │ │ b.n 239094 │ │ │ │ ldr.w r1, [pc, #2196] @ 239cd8 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #2192] @ 239cdc │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 239072 │ │ │ │ b.n 239094 │ │ │ │ ldr.w r3, [pc, #2172] @ 239ce0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339637,41 +339636,41 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2391d4 │ │ │ │ ldr.w r0, [pc, #2144] @ 239ce4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2391d4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ lsrs r3, r0, #31 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 239702 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 239072 │ │ │ │ b.n 23908e │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 236b6c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 239246 │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2392f6 │ │ │ │ ldr.w r3, [pc, #2060] @ 239ce8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339681,44 +339680,44 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2392f6 │ │ │ │ ldr.w r3, [r8, #264] @ 0x108 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r7, [pc, #2004] @ 239cec │ │ │ │ ldrd r0, r1, [sp, #16] │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ subs r5, r5, r0 │ │ │ │ add r7, pc │ │ │ │ sbc.w r6, r6, r1 │ │ │ │ ldr.w r1, [pc, #1988] @ 239cf0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r2, r8, #8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2392f6 │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 236b6c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2395ca │ │ │ │ movs r0, #0 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2392f6 │ │ │ │ ldr.w r3, [pc, #1920] @ 239ce8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339728,39 +339727,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2392f6 │ │ │ │ ldr.w r3, [r8, #264] @ 0x108 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r7, [pc, #1876] @ 239cf4 │ │ │ │ ldrd r0, r1, [sp, #16] │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ subs r5, r5, r0 │ │ │ │ add r7, pc │ │ │ │ sbc.w r6, r6, r1 │ │ │ │ ldr.w r1, [pc, #1860] @ 239cf8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r2, r8, #8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2392f6 │ │ │ │ ldr.w r0, [pc, #1840] @ 239cfc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 239094 │ │ │ │ ldr.w r3, [pc, #1828] @ 239d00 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23938e │ │ │ │ ldr.w r3, [pc, #1748] @ 239cc0 │ │ │ │ @@ -339768,23 +339767,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 23938e │ │ │ │ ldr.w r0, [pc, #1800] @ 239d04 │ │ │ │ ldrh.w r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 23938e │ │ │ │ ldr.w r3, [r7, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 239b44 │ │ │ │ ldr.w r0, [pc, #1772] @ 239d08 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 239072 │ │ │ │ ldr.w r3, [pc, #1760] @ 239d0c │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339793,65 +339792,65 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 239072 │ │ │ │ ldr.w r0, [pc, #1732] @ 239d10 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 239072 │ │ │ │ ldr.w r1, [r7, #320] @ 0x140 │ │ │ │ cmp r1, #8 │ │ │ │ beq.w 239acc │ │ │ │ ldr.w r1, [pc, #1712] @ 239d14 │ │ │ │ ldr.w r0, [pc, #1712] @ 239d18 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #604 @ 0x25c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 239622 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 2ccd70 │ │ │ │ + bl 2ccd60 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 239eea │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cd538 │ │ │ │ + bl 2cd528 │ │ │ │ ldr.w r3, [pc, #1672] @ 239d1c │ │ │ │ ldr.w r2, [pc, #1672] @ 239d20 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r1, [pc, #1672] @ 239d24 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r1, [pc, #1652] @ 239d28 │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r1, [r8, #60] @ 0x3c │ │ │ │ ldr r0, [r7, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 2cc774 │ │ │ │ + bl 2cc764 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r0 │ │ │ │ beq.w 239baa │ │ │ │ mov r0, r8 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr.w r0, [pc, #1616] @ 239d2c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r5, #0 │ │ │ │ blt.w 239f1a │ │ │ │ mvn.w r5, #10 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 239094 │ │ │ │ lsrs r3, r5, #31 │ │ │ │ @@ -339868,15 +339867,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2394a8 │ │ │ │ ldr.w r0, [pc, #1548] @ 239d30 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 239072 │ │ │ │ b.n 23908e │ │ │ │ bl 2289c4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -339908,15 +339907,15 @@ │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 239e16 │ │ │ │ cmp.w r8, #16 │ │ │ │ beq.w 239dac │ │ │ │ ldr.w r0, [pc, #1436] @ 239d38 │ │ │ │ ldrh.w r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r3, #1 │ │ │ │ mvn.w r5, #21 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2394a8 │ │ │ │ b.n 239702 │ │ │ │ bl 235944 │ │ │ │ @@ -339925,15 +339924,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 239ea0 │ │ │ │ cmp r5, #3 │ │ │ │ beq.w 239b8a │ │ │ │ ldr.w r0, [pc, #1392] @ 239d3c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 239094 │ │ │ │ b.n 2396f8 │ │ │ │ movs r0, #3 │ │ │ │ add r5, sp, #32 │ │ │ │ @@ -340032,20 +340031,20 @@ │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r5, r3 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 162294 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2ccddc │ │ │ │ + bl 2ccdcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23a0fc │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 239e30 │ │ │ │ ldrh.w r2, [sp, #16] │ │ │ │ adds r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -340070,15 +340069,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bmi.w 23a1a2 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2394a8 │ │ │ │ b.n 239702 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2ccd70 │ │ │ │ + bl 2ccd60 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 239e72 │ │ │ │ ldr.w r3, [r7, #132] @ 0x84 │ │ │ │ mov r1, r5 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -340101,15 +340100,15 @@ │ │ │ │ beq.n 239a24 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 239a32 │ │ │ │ ldr r0, [pc, #932] @ (239d54 ) │ │ │ │ mov r1, r5 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2394a8 │ │ │ │ b.n 239702 │ │ │ │ ldr r2, [pc, #908] @ (239d58 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -340121,15 +340120,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 239208 │ │ │ │ ldr r0, [pc, #884] @ (239d5c ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 239208 │ │ │ │ ldr r3, [pc, #872] @ (239d60 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2392a4 │ │ │ │ @@ -340141,35 +340140,35 @@ │ │ │ │ ldr r0, [pc, #848] @ (239d64 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2392a4 │ │ │ │ mov r0, r7 │ │ │ │ bl 23442c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 239d98 │ │ │ │ cmp.w r8, #19 │ │ │ │ bls.w 23a230 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 2cc974 │ │ │ │ + bl 2cc964 │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23a216 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 2ccddc │ │ │ │ + bl 2ccdcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23a2b0 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 2cc974 │ │ │ │ + bl 2cc964 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23a294 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 161b14 │ │ │ │ sub.w r3, r8, #3 │ │ │ │ subs r3, r3, r0 │ │ │ │ @@ -340179,25 +340178,25 @@ │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23a24e │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 239c2a │ │ │ │ ldr r0, [r7, #0] │ │ │ │ sub.w r8, r8, #16 │ │ │ │ - bl 2ccdb0 │ │ │ │ + bl 2ccda0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ mov r3, r1 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ - bl 2ccdb0 │ │ │ │ + bl 2ccda0 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ uxth.w r8, r8 │ │ │ │ - bl 2b840c │ │ │ │ + bl 2b83fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 239a82 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ lsrs r3, r0, #31 │ │ │ │ cmp r0, #1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ @@ -340228,28 +340227,28 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r0, [r7, #644] @ 0x284 │ │ │ │ add r1, pc │ │ │ │ blx 16027c │ │ │ │ add.w r0, r7, #652 @ 0x28c │ │ │ │ bl 236620 │ │ │ │ add.w r0, r7, #448 @ 0x1c0 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ bl 2311a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 239622 │ │ │ │ add.w r0, r7, #176 @ 0xb0 │ │ │ │ - bl 406928 │ │ │ │ + bl 406918 │ │ │ │ ldr.w r3, [r7, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23a2ca │ │ │ │ add.w r0, r7, #544 @ 0x220 │ │ │ │ - bl 406760 │ │ │ │ + bl 406750 │ │ │ │ b.n 239622 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2cbd1c │ │ │ │ + bl 2cbd0c │ │ │ │ str.w r0, [r7, #132] @ 0x84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23a084 │ │ │ │ bl 231258 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 239622 │ │ │ │ ldr.w r3, [r7, #736] @ 0x2e0 │ │ │ │ @@ -340262,15 +340261,15 @@ │ │ │ │ beq.w 239622 │ │ │ │ negs r0, r0 │ │ │ │ blx 160be8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #496] @ (239d70 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 239746 │ │ │ │ movs r0, #4 │ │ │ │ bl 235958 │ │ │ │ ldr r0, [pc, #480] @ (239d74 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ bl 228550 │ │ │ │ @@ -340292,43 +340291,43 @@ │ │ │ │ ldr r1, [pc, #440] @ (239d80 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ - bl 2cbdd0 │ │ │ │ + bl 2c3b98 │ │ │ │ + bl 2cbdc0 │ │ │ │ str r0, [sp, #12] │ │ │ │ b.n 239c02 │ │ │ │ - bl 41a6f0 │ │ │ │ + bl 41a6e0 │ │ │ │ cbz r0, 239c0a │ │ │ │ ldr.w r3, [r7, #172] @ 0xac │ │ │ │ cbnz r3, 239c0a │ │ │ │ - bl 41875c │ │ │ │ + bl 41874c │ │ │ │ mov r5, r0 │ │ │ │ - bl 41a6b0 │ │ │ │ + bl 41a6a0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 418508 │ │ │ │ - bl 419710 │ │ │ │ + bl 4184f8 │ │ │ │ + bl 419700 │ │ │ │ bl 2311a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 239be0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ bl 239034 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23a1ee │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ b.n 239746 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 239072 │ │ │ │ ldr r3, [pc, #336] @ (239d84 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -340356,141 +340355,141 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 23908e │ │ │ │ movs r3, #1 │ │ │ │ b.n 239722 │ │ │ │ nop │ │ │ │ - cmp r3, #8 │ │ │ │ + cmp r2, #248 @ 0xf8 │ │ │ │ movs r2, r4 │ │ │ │ subs r1, #64 @ 0x40 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r2, [r4, r6] │ │ │ │ + ldrh r2, [r2, r6] │ │ │ │ movs r2, r4 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #50 @ 0x32 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #624 @ (adr r5, 239f14 ) │ │ │ │ movs r1, r6 │ │ │ │ - str r0, [r0, #88] @ 0x58 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #56] @ 0x38 │ │ │ │ + ldr r4, [r1, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ adds r6, #118 @ 0x76 │ │ │ │ movs r1, r6 │ │ │ │ ldr r4, [pc, #464] @ (239e88 ) │ │ │ │ movs r0, r6 │ │ │ │ ldr r4, [pc, #392] @ (239e44 ) │ │ │ │ movs r0, r6 │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #48] @ 0x30 │ │ │ │ + ldr r0, [r2, #48] @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ cmp r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #40] @ 0x28 │ │ │ │ + ldr r4, [r3, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xe986002c │ │ │ │ - str r4, [r6, #48] @ 0x30 │ │ │ │ + ldrd r0, r0, [r6, #-176]! @ 0xb0 │ │ │ │ + str r4, [r4, #48] @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ - strd r0, r0, [r8, #-176]! @ 0xb0 │ │ │ │ - str r2, [r1, #20] │ │ │ │ + ldrd r0, r0, [r8, #-176] @ 0xb0 │ │ │ │ + str r2, [r7, #16] │ │ │ │ movs r2, r4 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #12] │ │ │ │ + str r6, [r7, #8] │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #28] │ │ │ │ + str r6, [r5, #28] │ │ │ │ movs r2, r4 │ │ │ │ - ldrsh r2, [r6, r6] │ │ │ │ + ldrsh r2, [r4, r6] │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r6, #20] │ │ │ │ + str r4, [r4, #20] │ │ │ │ movs r2, r4 │ │ │ │ - ldrsh r4, [r4, r4] │ │ │ │ + ldrsh r4, [r2, r4] │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r2, #16] │ │ │ │ + str r2, [r0, #16] │ │ │ │ movs r2, r4 │ │ │ │ adds r4, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #32] │ │ │ │ + str r2, [r1, #32] │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r3, #36] @ 0x24 │ │ │ │ + str r4, [r1, #36] @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ movs r2, r4 │ │ │ │ - b.n 239bac │ │ │ │ + b.n 239b8c │ │ │ │ movs r4, r5 │ │ │ │ - str r4, [r7, #112] @ 0x70 │ │ │ │ + str r4, [r5, #112] @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 239b4c │ │ │ │ + b.n 239b2c │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r6!, {r3, r4, r7} │ │ │ │ + ldmia r6!, {r3, r7} │ │ │ │ movs r7, r3 │ │ │ │ - ldmia r6!, {r1, r3, r5, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4, r7} │ │ │ │ movs r7, r3 │ │ │ │ - str r4, [r7, #40] @ 0x28 │ │ │ │ + str r4, [r5, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r2, #116] @ 0x74 │ │ │ │ + str r6, [r0, #116] @ 0x74 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #48] @ 0x30 │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r5, #64] @ 0x40 │ │ │ │ + str r4, [r3, #64] @ 0x40 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r7, #52] @ 0x34 │ │ │ │ + str r4, [r5, #52] @ 0x34 │ │ │ │ movs r2, r4 │ │ │ │ lsrs r1, r4, #15 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ movs r1, r6 │ │ │ │ cmp r0, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ + str r6, [r1, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ adds r4, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, r6] │ │ │ │ + ldrb r2, [r2, r6] │ │ │ │ movs r2, r4 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, r6] │ │ │ │ + ldrh r2, [r4, r6] │ │ │ │ movs r2, r4 │ │ │ │ - add r1, sp, #832 @ 0x340 │ │ │ │ + add r1, sp, #768 @ 0x300 │ │ │ │ movs r7, r3 │ │ │ │ ldmia r2, {r0, r2, r5} │ │ │ │ - vqrdmulh.s , , d6[0] │ │ │ │ + vcvt.u16.f16 d21, d22, #1 │ │ │ │ movs r2, r4 │ │ │ │ bpl.n 239c92 │ │ │ │ - @ instruction: 0xffffe1ee │ │ │ │ + vsra.u64 q15, q7, #1 │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r1!, {r2, r3, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r4, r6} │ │ │ │ movs r7, r3 │ │ │ │ - ldmia r1, {r1, r7} │ │ │ │ + ldmia r1, {r1, r4, r5, r6} │ │ │ │ movs r7, r3 │ │ │ │ adds r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - bl 2ba0dc │ │ │ │ + bl 2ba0cc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 239622 │ │ │ │ bl 228994 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ lsrs r3, r5, #31 │ │ │ │ cmp r5, #1 │ │ │ │ @@ -340504,53 +340503,53 @@ │ │ │ │ beq.w 23a196 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 234020 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23a188 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 2ccdb0 │ │ │ │ + bl 2ccda0 │ │ │ │ mov r8, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 2b6e54 │ │ │ │ + bl 2b6e44 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r8, r0 │ │ │ │ bne.w 23a178 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ rsb r8, r3, #0 │ │ │ │ - bl 2ccdb0 │ │ │ │ + bl 2ccda0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ it eq │ │ │ │ cmpeq r0, r8 │ │ │ │ bne.w 23a16a │ │ │ │ mov r1, r5 │ │ │ │ movs r0, #1 │ │ │ │ bl 233d8c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23a11e │ │ │ │ mov r0, r7 │ │ │ │ - bl 2ba584 │ │ │ │ + bl 2ba574 │ │ │ │ subs r3, r0, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ negs r5, r3 │ │ │ │ uxtb r3, r3 │ │ │ │ b.n 2397ac │ │ │ │ bl 2311c8 │ │ │ │ mov r5, r8 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2397ac │ │ │ │ ldr.w r0, [pc, #1284] @ 23a32c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2397a6 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ b.w 239490 │ │ │ │ ldr.w r3, [pc, #1272] @ 23a330 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -340558,55 +340557,55 @@ │ │ │ │ ldr.w r3, [pc, #1260] @ 23a334 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2399a6 │ │ │ │ ldr.w r0, [pc, #1248] @ 23a338 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2399a6 │ │ │ │ ldr.w r0, [pc, #1240] @ 23a33c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.w 239312 │ │ │ │ ldr.w r3, [pc, #1228] @ 23a340 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 239974 │ │ │ │ ldr.w r3, [pc, #1200] @ 23a334 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 239974 │ │ │ │ ldr.w r0, [pc, #1200] @ 23a344 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 239974 │ │ │ │ ldr.w r3, [pc, #1188] @ 23a348 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2397c4 │ │ │ │ ldr.w r3, [pc, #1152] @ 23a334 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2397c4 │ │ │ │ ldr.w r0, [pc, #1160] @ 23a34c │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2397c4 │ │ │ │ ldr.w r0, [pc, #1152] @ 23a350 │ │ │ │ mov r1, r5 │ │ │ │ ldrh.w r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 239312 │ │ │ │ mvn.w r5, #21 │ │ │ │ b.n 2396f8 │ │ │ │ ldr.w r3, [pc, #1128] @ 23a354 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -340617,15 +340616,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 239688 │ │ │ │ ldr.w r0, [pc, #1100] @ 23a358 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.w 239688 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 239094 │ │ │ │ b.w 2396f8 │ │ │ │ ldr.w r3, [pc, #1076] @ 23a35c │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -340634,15 +340633,15 @@ │ │ │ │ ldr r3, [pc, #1020] @ (23a334 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 239780 │ │ │ │ ldr.w r0, [pc, #1052] @ 23a360 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 239780 │ │ │ │ ldr.w r3, [pc, #1044] @ 23a364 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 239830 │ │ │ │ ldr r3, [pc, #980] @ (23a334 ) │ │ │ │ @@ -340650,15 +340649,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 239830 │ │ │ │ ldr r1, [pc, #1016] @ (23a368 ) │ │ │ │ ldr r0, [pc, #1020] @ (23a36c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 239830 │ │ │ │ ldr r3, [pc, #1000] @ (23a364 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 239814 │ │ │ │ ldr r3, [pc, #936] @ (23a334 ) │ │ │ │ @@ -340666,15 +340665,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 239814 │ │ │ │ ldr r1, [pc, #984] @ (23a370 ) │ │ │ │ ldr r0, [pc, #984] @ (23a374 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 239814 │ │ │ │ bl 2311c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23980c │ │ │ │ mov r0, r7 │ │ │ │ bl 23442c │ │ │ │ b.n 23980c │ │ │ │ @@ -340688,22 +340687,22 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2397fa │ │ │ │ ldr r1, [pc, #932] @ (23a378 ) │ │ │ │ ldr r0, [pc, #932] @ (23a37c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2397fa │ │ │ │ ldr r0, [pc, #924] @ (23a380 ) │ │ │ │ mov r1, r8 │ │ │ │ mov.w r8, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ mov r5, r8 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2394a8 │ │ │ │ b.w 239702 │ │ │ │ ldr r3, [pc, #900] @ (23a384 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -340713,178 +340712,178 @@ │ │ │ │ ldr r3, [pc, #804] @ (23a334 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 239ae4 │ │ │ │ ldr r0, [pc, #876] @ (23a388 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 239ae4 │ │ │ │ ldr r3, [pc, #868] @ (23a38c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 239bbe │ │ │ │ ldr r3, [pc, #768] @ (23a334 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 239bbe │ │ │ │ ldr r0, [pc, #844] @ (23a390 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 239bbe │ │ │ │ mov r0, r7 │ │ │ │ mov.w r8, #4294967295 @ 0xffffffff │ │ │ │ bl 23547c │ │ │ │ mov r5, r8 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 239ff4 │ │ │ │ ldr r0, [pc, #820] @ (23a394 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.w 2397ac │ │ │ │ ldr r1, [pc, #804] @ (23a398 ) │ │ │ │ mov r5, r8 │ │ │ │ ldr r0, [pc, #804] @ (23a39c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov r3, r8 │ │ │ │ b.n 239ff4 │ │ │ │ ldr r0, [pc, #792] @ (23a3a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.w 2397d6 │ │ │ │ movs r5, #1 │ │ │ │ b.w 2396f8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #776] @ (23a3a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.w 2397d6 │ │ │ │ ldr r0, [pc, #768] @ (23a3a8 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.w 239312 │ │ │ │ ldr r1, [pc, #756] @ (23a3ac ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #756] @ (23a3b0 ) │ │ │ │ mvn.w r5, #21 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #668 @ 0x29c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2394a8 │ │ │ │ b.w 239702 │ │ │ │ ldr r1, [pc, #728] @ (23a3b4 ) │ │ │ │ mvn.w r5, #21 │ │ │ │ ldr r0, [pc, #724] @ (23a3b8 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #668 @ 0x29c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2394a8 │ │ │ │ b.w 239702 │ │ │ │ ldr r1, [pc, #700] @ (23a3bc ) │ │ │ │ mvn.w r5, #21 │ │ │ │ ldr r0, [pc, #700] @ (23a3c0 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #668 @ 0x29c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2394a8 │ │ │ │ b.w 239702 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 23a066 │ │ │ │ ldr r0, [pc, #668] @ (23a3c4 ) │ │ │ │ ldrd r2, r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.w 239312 │ │ │ │ ldr r0, [pc, #656] @ (23a3c8 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.w 239312 │ │ │ │ ldr r0, [pc, #644] @ (23a3cc ) │ │ │ │ mvn.w r5, #33 @ 0x21 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 239094 │ │ │ │ b.w 2396f8 │ │ │ │ ldr r0, [pc, #624] @ (23a3d0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.w 239312 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #612] @ (23a3d4 ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 23a066 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #600] @ (23a3d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 23a066 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 235958 │ │ │ │ b.n 23a066 │ │ │ │ ldr r0, [pc, #580] @ (23a3dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.w 2397a6 │ │ │ │ ldr r0, [pc, #572] @ (23a3e0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2394a8 │ │ │ │ b.w 239702 │ │ │ │ ldr r0, [pc, #552] @ (23a3e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov r3, r8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2394a8 │ │ │ │ b.w 239702 │ │ │ │ mov r3, r8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2394a8 │ │ │ │ b.w 239702 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov.w r8, #4294967295 @ 0xffffffff │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ mov r5, r8 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ b.n 239ff4 │ │ │ │ ldr r3, [pc, #504] @ (23a3e8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -340894,30 +340893,30 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 239c1c │ │ │ │ ldr r0, [pc, #480] @ (23a3ec ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 239c1c │ │ │ │ ldr r0, [pc, #472] @ (23a3f0 ) │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2394a8 │ │ │ │ b.w 239702 │ │ │ │ ldr r0, [pc, #448] @ (23a3f4 ) │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldrh.w r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2394a8 │ │ │ │ b.w 239702 │ │ │ │ ldr r3, [pc, #424] @ (23a3f8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -340929,40 +340928,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 239a82 │ │ │ │ ldr r0, [pc, #400] @ (23a3fc ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 239a82 │ │ │ │ ldr r0, [pc, #388] @ (23a400 ) │ │ │ │ mov r1, r8 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2394a8 │ │ │ │ b.w 239702 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ (23a404 ) │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2394a8 │ │ │ │ b.w 239702 │ │ │ │ ldr r0, [pc, #340] @ (23a408 ) │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2394a8 │ │ │ │ b.w 239702 │ │ │ │ ldr r3, [pc, #320] @ (23a40c ) │ │ │ │ movw r2, #2383 @ 0x94f │ │ │ │ @@ -340997,308 +340996,308 @@ │ │ │ │ ldr r0, [pc, #284] @ (23a438 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #696 @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r6, r0] │ │ │ │ + ldrb r4, [r4, r0] │ │ │ │ movs r2, r4 │ │ │ │ movs r5, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, r7] │ │ │ │ + ldrb r2, [r0, r7] │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r4, [r1, r4] │ │ │ │ + ldrsb r4, [r7, r3] │ │ │ │ movs r2, r4 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, r1] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, r4] │ │ │ │ + ldrb r0, [r1, r4] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r4, r4] │ │ │ │ + ldr r6, [r2, r4] │ │ │ │ movs r2, r4 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, r1] │ │ │ │ + ldrh r0, [r6, r0] │ │ │ │ movs r2, r4 │ │ │ │ adds r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, r3] │ │ │ │ + ldrh r2, [r6, r2] │ │ │ │ movs r2, r4 │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, r1] │ │ │ │ + ldrb r0, [r0, r1] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r4, r7] │ │ │ │ + ldrh r6, [r2, r7] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r2, r0] │ │ │ │ + ldrb r6, [r0, r0] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r7, r6] │ │ │ │ + ldrh r4, [r5, r6] │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r2, r3] │ │ │ │ + str r6, [r0, r3] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r0, r6] │ │ │ │ + ldrh r0, [r6, r5] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r2, r6] │ │ │ │ + ldrh r4, [r0, r6] │ │ │ │ movs r2, r4 │ │ │ │ subs r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, r6] │ │ │ │ + ldrb r4, [r3, r6] │ │ │ │ movs r2, r4 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, r5] │ │ │ │ + ldr r2, [r5, r5] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r1, r7] │ │ │ │ + ldr r0, [r7, r6] │ │ │ │ movs r2, r4 │ │ │ │ - movs r4, #98 @ 0x62 │ │ │ │ + movs r4, #82 @ 0x52 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r4, r3] │ │ │ │ + ldrh r0, [r2, r3] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r4, r0] │ │ │ │ + ldr r6, [r2, r0] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r0, r2] │ │ │ │ + ldr r4, [r6, r1] │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r0, r5] │ │ │ │ movs r2, r4 │ │ │ │ - bgt.n 23a398 │ │ │ │ + bgt.n 23a378 │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r7, r5] │ │ │ │ + ldrb r6, [r5, r5] │ │ │ │ movs r2, r4 │ │ │ │ - bgt.n 23a35c │ │ │ │ + bgt.n 23a33c │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r4, [r7, r4] │ │ │ │ + ldrb r4, [r5, r4] │ │ │ │ movs r2, r4 │ │ │ │ - bgt.n 23a320 │ │ │ │ + bgt.n 23a300 │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r2, [r7, r3] │ │ │ │ + ldrb r2, [r5, r3] │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r4, r5] │ │ │ │ + strb r0, [r2, r5] │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r2, [r7, r1] │ │ │ │ + ldrsb r2, [r5, r1] │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r2, [r7, r3] │ │ │ │ + ldrsb r2, [r5, r3] │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r3, r5] │ │ │ │ + strb r0, [r1, r5] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r6, r6] │ │ │ │ + ldr r0, [r4, r6] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r5, r5] │ │ │ │ + ldr r0, [r3, r5] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r6, r3] │ │ │ │ + ldr r4, [r4, r3] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r7, r2] │ │ │ │ + ldrb r2, [r5, r2] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r0, r7] │ │ │ │ + ldrh r4, [r6, r6] │ │ │ │ movs r2, r4 │ │ │ │ adds r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r2, r7] │ │ │ │ + ldrsb r6, [r0, r7] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r4, r2] │ │ │ │ + ldrh r0, [r2, r2] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r2, [r2, r1] │ │ │ │ + ldrh r2, [r0, r1] │ │ │ │ movs r2, r4 │ │ │ │ cmp r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, r3] │ │ │ │ + ldrh r4, [r1, r3] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r1, r0] │ │ │ │ + ldr r4, [r7, r7] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r0, r2] │ │ │ │ + ldrh r4, [r6, r1] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r6, r0] │ │ │ │ + ldrh r6, [r4, r0] │ │ │ │ movs r2, r4 │ │ │ │ - bge.n 23a3d0 │ │ │ │ + bge.n 23a3b0 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r1, [pc, #168] @ (23a4bc ) │ │ │ │ + ldr r1, [pc, #104] @ (23a47c ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r1, r4] │ │ │ │ + ldrh r4, [r7, r3] │ │ │ │ movs r2, r4 │ │ │ │ - bge.n 23a3ac │ │ │ │ + bge.n 23a38c │ │ │ │ movs r4, r5 │ │ │ │ - ldr r1, [pc, #72] @ (23a468 ) │ │ │ │ + ldr r1, [pc, #8] @ (23a428 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r6, r7] │ │ │ │ + ldrh r0, [r4, r7] │ │ │ │ movs r2, r4 │ │ │ │ - bge.n 23a388 │ │ │ │ + bge.n 23a368 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [pc, #1000] @ (23a814 ) │ │ │ │ + ldr r0, [pc, #936] @ (23a7d4 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r6, r7] │ │ │ │ + ldrh r0, [r4, r7] │ │ │ │ movs r2, r4 │ │ │ │ - bge.n 23a364 │ │ │ │ + bge.n 23a344 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [pc, #904] @ (23a7c0 ) │ │ │ │ + ldr r0, [pc, #840] @ (23a780 ) │ │ │ │ movs r2, r4 │ │ │ │ - asrs r4, r0, #6 │ │ │ │ + asrs r4, r6, #5 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ bl 2285d8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [r0, #0] │ │ │ │ add.w r5, r4, #320 @ 0x140 │ │ │ │ bl 2285b0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ movs r2, #5 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 22934c │ │ │ │ ldr r6, [pc, #312] @ (23a5a8 ) │ │ │ │ add.w r0, r4, #20 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ ldr r3, [pc, #308] @ (23a5ac ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23a56c │ │ │ │ - bl 410768 │ │ │ │ + bl 410758 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #1 │ │ │ │ - bl 2cceec │ │ │ │ + bl 2ccedc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 239034 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ mov r8, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2cceec │ │ │ │ + bl 2ccedc │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 23a58a │ │ │ │ cmp.w r8, #0 │ │ │ │ blt.n 23a508 │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 408638 │ │ │ │ + bl 408628 │ │ │ │ mov r0, r4 │ │ │ │ bl 23547c │ │ │ │ movs r2, #9 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #5 │ │ │ │ bl 22934c │ │ │ │ ldr r0, [pc, #228] @ (23a5b0 ) │ │ │ │ movw r1, #2161 @ 0x871 │ │ │ │ movs r5, #0 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ bl 228638 │ │ │ │ bl 1f7628 │ │ │ │ - bl 410a3c │ │ │ │ + bl 410a2c │ │ │ │ strb.w r5, [r4, #117] @ 0x75 │ │ │ │ movs r0, #5 │ │ │ │ bl 235958 │ │ │ │ mov r0, sl │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 2cbf7c │ │ │ │ + bl 2cbf6c │ │ │ │ bl 2218f8 │ │ │ │ bl 235944 │ │ │ │ cmp r0, #4 │ │ │ │ beq.n 23a548 │ │ │ │ ldr r1, [pc, #148] @ (23a5b4 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #148] @ (23a5b8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #720 @ 0x2d0 │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r5 │ │ │ │ bl 22934c │ │ │ │ mov r0, r4 │ │ │ │ bl 23547c │ │ │ │ - bl 410a3c │ │ │ │ + bl 410a2c │ │ │ │ movs r0, #1 │ │ │ │ blx 162844 │ │ │ │ bl 2311c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23a51c │ │ │ │ bl 231060 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23a51c │ │ │ │ ldr r1, [pc, #96] @ (23a5bc ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #96] @ (23a5c0 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #720 @ 0x2d0 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 23a4b2 │ │ │ │ ldr r3, [pc, #84] @ (23a5c4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23a484 │ │ │ │ ldr r3, [pc, #80] @ (23a5c8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 23a484 │ │ │ │ ldr r0, [pc, #72] @ (23a5cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23a484 │ │ │ │ ldr r2, [pc, #68] @ (23a5d0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23a4ac │ │ │ │ ldr r2, [pc, #48] @ (23a5c8 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 23a4ac │ │ │ │ ldr r0, [pc, #52] @ (23a5d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23a4ac │ │ │ │ movs r5, #32 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bx r5 │ │ │ │ + bx r3 │ │ │ │ movs r2, r4 │ │ │ │ - bhi.n 23a4dc │ │ │ │ + bhi.n 23a4bc │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r4, [r2, r4] │ │ │ │ + ldrh r4, [r0, r4] │ │ │ │ movs r2, r4 │ │ │ │ - bhi.n 23a66c │ │ │ │ + bhi.n 23a64c │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r0, [r3, r0] │ │ │ │ + ldrh r0, [r1, r0] │ │ │ │ movs r2, r4 │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, r6] │ │ │ │ + ldr r2, [r4, r6] │ │ │ │ movs r2, r4 │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, r6] │ │ │ │ + ldr r0, [r5, r6] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023a5d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -341330,25 +341329,25 @@ │ │ │ │ bne.w 23a73c │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23a618 │ │ │ │ ldr.w r4, [r5, #340] @ 0x154 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 23a944 │ │ │ │ - bl 41b010 │ │ │ │ + bl 41b000 │ │ │ │ strb.w r4, [r5, #344] @ 0x158 │ │ │ │ str.w r0, [r5, #340] @ 0x154 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2ccd70 │ │ │ │ + bl 2ccd60 │ │ │ │ movw r3, #22093 @ 0x564d │ │ │ │ movt r3, #20805 @ 0x5145 │ │ │ │ cmp r0, r3 │ │ │ │ bne.w 23a8de │ │ │ │ mov r0, r6 │ │ │ │ - bl 2ccd70 │ │ │ │ + bl 2ccd60 │ │ │ │ cmp r0, #2 │ │ │ │ beq.w 23a936 │ │ │ │ cmp r0, #3 │ │ │ │ bne.w 23a8e8 │ │ │ │ bl 2285b0 │ │ │ │ ldrb.w r3, [r0, #1085] @ 0x43d │ │ │ │ cmp r3, #0 │ │ │ │ @@ -341383,25 +341382,25 @@ │ │ │ │ subs.w r9, r0, #0 │ │ │ │ blt.n 23a78e │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23a68e │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ bl 231258 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23a7b4 │ │ │ │ bl 1f6f8c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 239034 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #28 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23a848 │ │ │ │ ldrb.w r3, [r5, #117] @ 0x75 │ │ │ │ cbnz r3, 23a710 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 23a80e │ │ │ │ @@ -341433,47 +341432,47 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ add r0, sp, #8 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ mvn.w r4, #21 │ │ │ │ b.n 23a710 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2cc974 │ │ │ │ + bl 2cc964 │ │ │ │ cmp r0, #7 │ │ │ │ bne.w 23a92c │ │ │ │ ldr r2, [pc, #524] @ (23a984 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #524] @ (23a988 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2ca6b8 │ │ │ │ + bl 2ca6a8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23a674 │ │ │ │ b.n 23a710 │ │ │ │ ldr r1, [pc, #508] @ (23a98c ) │ │ │ │ add.w r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 40b51c │ │ │ │ + bl 40b50c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2cbf7c │ │ │ │ + bl 2cbf6c │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 23a762 │ │ │ │ ldr r3, [pc, #472] @ (23a990 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cbz r4, 23a7de │ │ │ │ ldr.w r3, [r4, #288] @ 0x120 │ │ │ │ cbz r3, 23a7d8 │ │ │ │ @@ -341500,15 +341499,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 23a6d8 │ │ │ │ ldr r0, [pc, #408] @ (23a99c ) │ │ │ │ ldr.w r1, [r5, #736] @ 0x2e0 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23a6d8 │ │ │ │ bl 2285b0 │ │ │ │ bl 22aa08 │ │ │ │ cbz r0, 23a86c │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ mvn.w r4, #21 │ │ │ │ @@ -341521,108 +341520,108 @@ │ │ │ │ ldr r3, [pc, #356] @ (23a998 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 23a682 │ │ │ │ ldr r0, [pc, #356] @ (23a9a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23a682 │ │ │ │ ldr r3, [pc, #348] @ (23a9a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23a6f8 │ │ │ │ ldr r3, [pc, #320] @ (23a998 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 23a6f8 │ │ │ │ ldr r0, [pc, #328] @ (23a9ac ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23a6f8 │ │ │ │ bl 1f7628 │ │ │ │ ldr.w r0, [r5, #340] @ 0x154 │ │ │ │ - bl 41b12c │ │ │ │ + bl 41b11c │ │ │ │ ldr r0, [pc, #308] @ (23a9b0 ) │ │ │ │ movs r1, #161 @ 0xa1 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ mov r0, fp │ │ │ │ bl 22aa08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23a818 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ mov.w r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23a70c │ │ │ │ - bl 2c00fc │ │ │ │ + bl 2c00ec │ │ │ │ ldr r1, [pc, #268] @ (23a9b4 ) │ │ │ │ ldr r2, [pc, #268] @ (23a9b8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #452 @ 0x1c4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #260] @ (23a9bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r3, [r0, #49] @ 0x31 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23a70c │ │ │ │ mov r0, r6 │ │ │ │ - bl 2cc974 │ │ │ │ + bl 2cc964 │ │ │ │ uxtb r1, r0 │ │ │ │ cmp r1, #6 │ │ │ │ beq.n 23a8f6 │ │ │ │ ldr r0, [pc, #232] @ (23a9c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 23a70c │ │ │ │ ldr r0, [pc, #228] @ (23a9c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 23a762 │ │ │ │ ldr r0, [pc, #220] @ (23a9c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ b.n 23a710 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 162c0c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2ccd70 │ │ │ │ + bl 2ccd60 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 23a924 │ │ │ │ cmp.w r5, #4096 @ 0x1000 │ │ │ │ mov r7, r5 │ │ │ │ it cs │ │ │ │ movcs.w r7, #4096 @ 0x1000 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2cc774 │ │ │ │ + bl 2cc764 │ │ │ │ subs r5, r5, r7 │ │ │ │ bne.n 23a90a │ │ │ │ mov r0, r8 │ │ │ │ blx 16087c │ │ │ │ b.n 23a70c │ │ │ │ ldr r0, [pc, #156] @ (23a9cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 23a762 │ │ │ │ ldr r0, [pc, #152] @ (23a9d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 23a8f0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #140] @ (23a9d4 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ ldr r1, [pc, #140] @ (23a9d8 ) │ │ │ │ ldr r0, [pc, #144] @ (23a9dc ) │ │ │ │ add r3, pc │ │ │ │ @@ -341641,65 +341640,65 @@ │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ movs r1, r6 │ │ │ │ movs r2, #132 @ 0x84 │ │ │ │ movs r1, r6 │ │ │ │ - bvs.n 23aa54 │ │ │ │ + bvs.n 23aa34 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [pc, #272] @ (23aa90 ) │ │ │ │ + ldr r4, [pc, #208] @ (23aa50 ) │ │ │ │ movs r2, r4 │ │ │ │ - add r8, r6 │ │ │ │ + add r8, r4 │ │ │ │ movs r2, r4 │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, #118 @ 0x76 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r2, [r7, r5] │ │ │ │ + ldr r2, [r5, r5] │ │ │ │ movs r2, r4 │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ movs r1, r6 │ │ │ │ adds r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, r4] │ │ │ │ + ldr r6, [r3, r4] │ │ │ │ movs r2, r4 │ │ │ │ cmp r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, r2] │ │ │ │ + ldr r0, [r5, r2] │ │ │ │ movs r2, r4 │ │ │ │ movs r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, r4] │ │ │ │ + ldr r4, [r0, r4] │ │ │ │ movs r2, r4 │ │ │ │ - bics r4, r0 │ │ │ │ + muls r4, r6 │ │ │ │ movs r2, r4 │ │ │ │ - bpl.n 23a9c8 │ │ │ │ + bmi.n 23a9a8 │ │ │ │ movs r4, r5 │ │ │ │ - str r5, [sp, #792] @ 0x318 │ │ │ │ + str r5, [sp, #728] @ 0x2d8 │ │ │ │ movs r7, r3 │ │ │ │ - ldr r3, [sp, #368] @ 0x170 │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ movs r7, r3 │ │ │ │ - ldr r2, [r0, r3] │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r4, [r0, r6] │ │ │ │ + ldrsb r4, [r6, r5] │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r6, [r0, r7] │ │ │ │ + ldrsb r6, [r6, r6] │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r2, [r5, r6] │ │ │ │ + ldrsb r2, [r3, r6] │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r4, [r0, r5] │ │ │ │ + ldrsb r4, [r6, r4] │ │ │ │ movs r2, r4 │ │ │ │ - bmi.n 23aaa8 │ │ │ │ + bmi.n 23aa88 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r2, r6 │ │ │ │ + cmp r2, r4 │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r4, [r7, r3] │ │ │ │ + ldrsb r4, [r5, r3] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023a9e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -341718,23 +341717,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (23aa34 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsb r0, [r5, r6] │ │ │ │ + ldrsb r0, [r3, r6] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023aa38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -341773,29 +341772,29 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23aa66 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #36] @ (23aac4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r2, #736] @ 0x2e0 │ │ │ │ b.n 23aa66 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 23aa6a │ │ │ │ subs r6, r0, #5 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r0, r5] │ │ │ │ + ldrsb r4, [r6, r4] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023aac8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -341829,15 +341828,15 @@ │ │ │ │ add.w r3, r1, #780 @ 0x30c │ │ │ │ ldr r1, [pc, #76] @ (23ab6c ) │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3252 @ 0xcb4 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -341850,27 +341849,27 @@ │ │ │ │ add.w r3, r1, #780 @ 0x30c │ │ │ │ ldr r1, [pc, #36] @ (23ab78 ) │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3245 @ 0xcad │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23ab2e │ │ │ │ - bcs.n 23aaa8 │ │ │ │ + bcs.n 23aa88 │ │ │ │ movs r4, r5 │ │ │ │ - ldrsb r6, [r7, r4] │ │ │ │ + ldrsb r6, [r5, r4] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r4, r3 │ │ │ │ + lsrs r4, r1 │ │ │ │ movs r2, r4 │ │ │ │ - bcs.n 23ac4c │ │ │ │ + bcs.n 23ac2c │ │ │ │ movs r4, r5 │ │ │ │ - ldrsb r6, [r1, r3] │ │ │ │ + ldrsb r6, [r7, r2] │ │ │ │ movs r2, r4 │ │ │ │ - lsls r0, r5 │ │ │ │ + lsls r0, r3 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023ab7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3592] @ 0xe08 │ │ │ │ @@ -341929,55 +341928,55 @@ │ │ │ │ bl 260d58 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23ad6a │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ - bl 34c43c │ │ │ │ + bl 34c42c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23abde │ │ │ │ mov r0, sl │ │ │ │ cbz r0, 23ac4c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23ad88 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ - bl 34c580 │ │ │ │ + bl 34c570 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 23abde │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ - bl 34cb1c │ │ │ │ + bl 34cb0c │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23abde │ │ │ │ bl 2259d8 │ │ │ │ movs r0, #10 │ │ │ │ bl 1f7cb8 │ │ │ │ - bl 31f378 │ │ │ │ + bl 31f368 │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 162294 │ │ │ │ mov r0, r6 │ │ │ │ blx 1629bc │ │ │ │ str.w r0, [r7, #392] @ 0x188 │ │ │ │ mov r0, r6 │ │ │ │ blx 16225c │ │ │ │ mov.w r3, #1000 @ 0x3e8 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ str.w r0, [r7, #396] @ 0x18c │ │ │ │ movs r0, #1 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldr r3, [pc, #624] @ (23af0c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r0, r1, [r7, #400] @ 0x190 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -341987,29 +341986,29 @@ │ │ │ │ strd r0, r1, [r7, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 23ae76 │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 401448 │ │ │ │ + bl 401438 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 222294 │ │ │ │ ldr r3, [pc, #572] @ (23af10 ) │ │ │ │ ldr r2, [pc, #572] @ (23af14 ) │ │ │ │ ldr r1, [pc, #576] @ (23af18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r8, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ - bl 2cbd78 │ │ │ │ + bl 2c3b98 │ │ │ │ + bl 2cbd68 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23ae98 │ │ │ │ bl 2285b0 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 229070 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -342019,61 +342018,61 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 22b794 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23adc0 │ │ │ │ mov sl, r9 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2ccb34 │ │ │ │ + bl 2ccb24 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ mov r9, r1 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 23ad5c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 23ad5c │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 34c998 │ │ │ │ + bl 34c988 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 23ad5e │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r3, #0 │ │ │ │ - bl 34c580 │ │ │ │ + bl 34c570 │ │ │ │ movs r4, #0 │ │ │ │ - bl 31f650 │ │ │ │ + bl 31f640 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 1f7e44 │ │ │ │ b.n 23abe0 │ │ │ │ ldr r3, [pc, #432] @ (23af1c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #432] @ (23af20 ) │ │ │ │ ldr r1, [pc, #432] @ (23af24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #828 @ 0x33c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3279 @ 0xccf │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23abde │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, fp │ │ │ │ - bl 34c878 │ │ │ │ + bl 34c868 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 23abde │ │ │ │ cmp r0, #1 │ │ │ │ bne.w 23ac4c │ │ │ │ ldr r3, [pc, #392] @ (23af28 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #392] @ (23af2c ) │ │ │ │ @@ -342081,15 +342080,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #828 @ 0x33c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movw r2, #3301 @ 0xce5 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23abde │ │ │ │ mov r0, r9 │ │ │ │ str.w r9, [r8, #100] @ 0x64 │ │ │ │ bl 2380c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ bl 238244 │ │ │ │ @@ -342103,20 +342102,20 @@ │ │ │ │ b.n 23adee │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 238490 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 23adf8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23ade2 │ │ │ │ mov r0, r9 │ │ │ │ mov r4, r5 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ mov r5, r6 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r6, r8 │ │ │ │ cbnz r0, 23ae34 │ │ │ │ mov r0, r9 │ │ │ │ bl 237f6c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -342124,17 +342123,17 @@ │ │ │ │ bl 238864 │ │ │ │ mov r1, r0 │ │ │ │ cbnz r0, 23ae28 │ │ │ │ mov r0, r9 │ │ │ │ bl 238a64 │ │ │ │ cbnz r0, 23ae28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2cbfbc │ │ │ │ + bl 2cbfac │ │ │ │ mov r0, r9 │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23aeb2 │ │ │ │ ldr r2, [pc, #252] @ (23af34 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #252] @ (23af38 ) │ │ │ │ add r2, pc │ │ │ │ @@ -342143,15 +342142,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add.w r3, r3, #844 @ 0x34c │ │ │ │ add r1, pc │ │ │ │ negs r2, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1820 @ 0x71c │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ bl 238d4c │ │ │ │ movs r2, #10 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r3, #616 @ 0x268 │ │ │ │ bl 22934c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -342165,44 +342164,44 @@ │ │ │ │ add r1, pc │ │ │ │ blx 161540 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r2, r0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 401448 │ │ │ │ + bl 401438 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 16087c │ │ │ │ b.n 23accc │ │ │ │ ldr r2, [pc, #168] @ (23af44 ) │ │ │ │ add.w r3, r8, #828 @ 0x33c │ │ │ │ ldr r1, [pc, #168] @ (23af48 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3341 @ 0xd0d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23ad5c │ │ │ │ bl 238d4c │ │ │ │ movs r2, #9 │ │ │ │ b.n 23ae5c │ │ │ │ ldr r2, [pc, #144] @ (23af4c ) │ │ │ │ add.w r3, r8, #844 @ 0x34c │ │ │ │ ldr r1, [pc, #140] @ (23af50 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1791 @ 0x6ff │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r9 │ │ │ │ - bl 2ccb34 │ │ │ │ + bl 2ccb24 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ b.n 23ad5c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (23af54 ) │ │ │ │ movw r2, #3272 @ 0xcc8 │ │ │ │ ldr r1, [pc, #108] @ (23af58 ) │ │ │ │ ldr r0, [pc, #108] @ (23af5c ) │ │ │ │ add r3, pc │ │ │ │ @@ -342216,87 +342215,87 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, #7 │ │ │ │ movs r1, r6 │ │ │ │ adds r4, r5, #6 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 23aecc │ │ │ │ + beq.n 23aeac │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xb85e │ │ │ │ + @ instruction: 0xb84e │ │ │ │ movs r7, r3 │ │ │ │ - @ instruction: 0xb872 │ │ │ │ + @ instruction: 0xb862 │ │ │ │ movs r7, r3 │ │ │ │ - beq.n 23afa4 │ │ │ │ + beq.n 23af84 │ │ │ │ movs r4, r5 │ │ │ │ - strb r4, [r4, r4] │ │ │ │ + strb r4, [r2, r4] │ │ │ │ movs r2, r4 │ │ │ │ - subs r6, #132 @ 0x84 │ │ │ │ + subs r6, #116 @ 0x74 │ │ │ │ movs r2, r4 │ │ │ │ - beq.n 23af48 │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - strb r0, [r0, r5] │ │ │ │ + strb r0, [r6, r4] │ │ │ │ movs r2, r4 │ │ │ │ - subs r6, #80 @ 0x50 │ │ │ │ + subs r6, #64 @ 0x40 │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r2, r4] │ │ │ │ + strb r2, [r0, r4] │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r7!, {r2, r4, r5, r6} │ │ │ │ + ldmia r7!, {r2, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ - subs r5, #184 @ 0xb8 │ │ │ │ + subs r5, #168 @ 0xa8 │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r4, r2] │ │ │ │ + strb r2, [r2, r2] │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r1, r2] │ │ │ │ + strb r2, [r7, r1] │ │ │ │ movs r2, r4 │ │ │ │ - subs r5, #90 @ 0x5a │ │ │ │ + subs r5, #74 @ 0x4a │ │ │ │ movs r2, r4 │ │ │ │ - asrs r0, r7, #3 │ │ │ │ + asrs r0, r5, #3 │ │ │ │ movs r2, r4 │ │ │ │ - subs r5, #56 @ 0x38 │ │ │ │ + subs r5, #40 @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r6, {r1, r2, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ movs r4, r5 │ │ │ │ - subs r5, #16 │ │ │ │ + subs r5, #0 │ │ │ │ movs r2, r4 │ │ │ │ - bge.n 23af7c │ │ │ │ + bls.n 23af5c │ │ │ │ movs r0, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ - bl 301fbc │ │ │ │ + bl 301fac │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldrd r2, ip, [r4, #188] @ 0xbc │ │ │ │ str r1, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ str.w ip, [sp] │ │ │ │ bl 23ab7c │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r1, [r4, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ - bl 301fb4 │ │ │ │ + bl 301fa4 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ blx 16087c │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ blx 16087c │ │ │ │ ldr.w r0, [r4, #192] @ 0xc0 │ │ │ │ - bl 389718 │ │ │ │ + bl 389708 │ │ │ │ ldr.w r0, [r4, #196] @ 0xc4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 41874c │ │ │ │ + b.w 41873c │ │ │ │ nop │ │ │ │ │ │ │ │ 0023afcc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -342310,48 +342309,48 @@ │ │ │ │ movs r0, #10 │ │ │ │ bl 1f7cb8 │ │ │ │ bl 2259f0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r2, #432 @ 0x1b0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ - bl 2ce6a0 │ │ │ │ + bl 2ce690 │ │ │ │ cbz r0, 23b06e │ │ │ │ ldr r4, [pc, #176] @ (23b0bc ) │ │ │ │ movs r3, #29 │ │ │ │ ldr.w r8, [pc, #176] @ 23b0c0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #176] @ (23b0c4 ) │ │ │ │ add r4, pc │ │ │ │ add r8, pc │ │ │ │ add.w r4, r4, #592 @ 0x250 │ │ │ │ add r2, pc │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #156] @ (23b0c8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3ba8 │ │ │ │ - bl 2cbd78 │ │ │ │ + bl 2c3b98 │ │ │ │ + bl 2cbd68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r4 │ │ │ │ bl 238e50 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 23b086 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 23b086 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ eor.w r2, r7, #1 │ │ │ │ orr.w r3, sl, r3 │ │ │ │ tst r3, r2 │ │ │ │ bne.n 23b0b0 │ │ │ │ @@ -342370,37 +342369,37 @@ │ │ │ │ ldr r1, [pc, #68] @ (23b0d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3399 @ 0xd47 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 23b070 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 1f7e18 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 221ab0 │ │ │ │ nop │ │ │ │ - ldmia r5, {r5, r7} │ │ │ │ + ldmia r5!, {r4, r7} │ │ │ │ movs r4, r5 │ │ │ │ - push {r1, r3, r4, r5, lr} │ │ │ │ + push {r1, r3, r5, lr} │ │ │ │ movs r7, r3 │ │ │ │ - push {r2, r3, r4, lr} │ │ │ │ + push {r2, r3, lr} │ │ │ │ movs r7, r3 │ │ │ │ - strh r2, [r0, r5] │ │ │ │ + strh r2, [r6, r4] │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r5, {r1, r2, r5} │ │ │ │ + ldmia r5!, {r1, r2, r4} │ │ │ │ movs r4, r5 │ │ │ │ - strh r0, [r7, r3] │ │ │ │ + strh r0, [r5, r3] │ │ │ │ movs r2, r4 │ │ │ │ - subs r3, #104 @ 0x68 │ │ │ │ + subs r3, #88 @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023b0d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -342413,15 +342412,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r0, #8 │ │ │ │ bl 1f7cb8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r2 │ │ │ │ - bl 2ce6a0 │ │ │ │ + bl 2ce690 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23b188 │ │ │ │ ldr r5, [pc, #172] @ (23b1c0 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #172] @ (23b1c4 ) │ │ │ │ ldr r1, [pc, #176] @ (23b1c8 ) │ │ │ │ @@ -342429,33 +342428,33 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r5 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r5, #592 @ 0x250 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #156] @ (23b1cc ) │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ - bl 2cbdd0 │ │ │ │ + bl 2c3b98 │ │ │ │ + bl 2cbdc0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r5 │ │ │ │ bl 23a5d8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 23b19e │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 228638 │ │ │ │ ldr r3, [pc, #96] @ (23b1d0 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -342463,15 +342462,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (23b1d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #892 @ 0x37c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3428 @ 0xd64 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -342480,35 +342479,35 @@ │ │ │ │ add.w r3, r8, #892 @ 0x37c │ │ │ │ ldr r1, [pc, #56] @ (23b1e0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3444 @ 0xd74 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 228638 │ │ │ │ - ldmia r4, {r2, r3, r4, r7} │ │ │ │ + ldmia r4!, {r2, r3, r7} │ │ │ │ movs r4, r5 │ │ │ │ - push {r1, r2, r3, r4} │ │ │ │ + push {r1, r2, r3} │ │ │ │ movs r7, r3 │ │ │ │ - push {r1, r4, r5} │ │ │ │ + push {r1, r5} │ │ │ │ movs r7, r3 │ │ │ │ - strh r0, [r5, r2] │ │ │ │ + strh r0, [r3, r2] │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r4!, {r6} │ │ │ │ + ldmia r4, {r4, r5} │ │ │ │ movs r4, r5 │ │ │ │ - strh r2, [r6, r0] │ │ │ │ + strh r2, [r4, r0] │ │ │ │ movs r2, r4 │ │ │ │ - subs r2, #130 @ 0x82 │ │ │ │ + subs r2, #114 @ 0x72 │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r1, r1] │ │ │ │ + strh r4, [r7, r0] │ │ │ │ movs r2, r4 │ │ │ │ - subs r2, #84 @ 0x54 │ │ │ │ + subs r2, #68 @ 0x44 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023b1e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3624] @ 0xe28 │ │ │ │ @@ -342531,15 +342530,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ blx 162294 │ │ │ │ bl 2285d8 │ │ │ │ mov r2, r4 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 34c43c │ │ │ │ + bl 34c42c │ │ │ │ cbnz r0, 23b25e │ │ │ │ movs r5, #0 │ │ │ │ ldr r2, [pc, #376] @ (23b3ac ) │ │ │ │ ldr r3, [pc, #368] @ (23b3a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -342555,175 +342554,175 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 34c878 │ │ │ │ + bl 34c868 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 23b230 │ │ │ │ beq.n 23b326 │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 34cb1c │ │ │ │ + bl 34cb0c │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23b230 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 34bf98 │ │ │ │ + bl 34bf88 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 23b382 │ │ │ │ ldrd r3, r2, [r7, #384] @ 0x180 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 23b364 │ │ │ │ bl 25fba4 │ │ │ │ - bl 31f378 │ │ │ │ + bl 31f368 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 34c720 │ │ │ │ + bl 34c710 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 23b35e │ │ │ │ ldr r5, [pc, #256] @ (23b3b0 ) │ │ │ │ mov r0, r9 │ │ │ │ bl 222294 │ │ │ │ ldr r2, [pc, #252] @ (23b3b4 ) │ │ │ │ ldr r1, [pc, #252] @ (23b3b8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #592 @ 0x250 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ - bl 2cbdd0 │ │ │ │ + bl 2c3b98 │ │ │ │ + bl 2cbdc0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 23b346 │ │ │ │ movs r0, #10 │ │ │ │ bl 215ecc │ │ │ │ add r0, sp, #8 │ │ │ │ str.w r6, [sl] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #2 │ │ │ │ strd r2, r3, [r0] │ │ │ │ - bl 427054 │ │ │ │ + bl 427044 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 23b35e │ │ │ │ mov r0, r6 │ │ │ │ bl 23a5d8 │ │ │ │ mov r6, r0 │ │ │ │ bl 228638 │ │ │ │ - bl 31f650 │ │ │ │ + bl 31f640 │ │ │ │ cmp r6, #0 │ │ │ │ bge.n 23b232 │ │ │ │ ldr r3, [pc, #180] @ (23b3bc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #180] @ (23b3c0 ) │ │ │ │ ldr r1, [pc, #180] @ (23b3c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #920 @ 0x398 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3521 @ 0xdc1 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23b230 │ │ │ │ ldr r3, [pc, #160] @ (23b3c8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #160] @ (23b3cc ) │ │ │ │ ldr r1, [pc, #160] @ (23b3d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #920 @ 0x398 │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3466 @ 0xd8a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23b230 │ │ │ │ ldr r6, [pc, #140] @ (23b3d4 ) │ │ │ │ add.w r3, r5, #920 @ 0x398 │ │ │ │ ldr r1, [pc, #136] @ (23b3d8 ) │ │ │ │ mov.w r2, #3504 @ 0xdb0 │ │ │ │ add r6, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ - bl 31f650 │ │ │ │ + bl 40b95c │ │ │ │ + bl 31f640 │ │ │ │ b.n 23b230 │ │ │ │ ldr r3, [pc, #116] @ (23b3dc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #116] @ (23b3e0 ) │ │ │ │ ldr r1, [pc, #120] @ (23b3e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #920 @ 0x398 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3482 @ 0xd9a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23b230 │ │ │ │ ldr r3, [pc, #100] @ (23b3e8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #100] @ (23b3ec ) │ │ │ │ ldr r1, [pc, #100] @ (23b3f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #920 @ 0x398 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3479 @ 0xd97 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23b230 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r3, #30 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r4, #29 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - sxtb r0, r7 │ │ │ │ + sxtb r0, r5 │ │ │ │ movs r7, r3 │ │ │ │ - uxth r6, r1 │ │ │ │ + sxtb r6, r7 │ │ │ │ movs r7, r3 │ │ │ │ - ldmia r2, {r1, r2, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r7} │ │ │ │ movs r4, r5 │ │ │ │ - str r0, [r3, r6] │ │ │ │ + str r0, [r1, r6] │ │ │ │ movs r2, r4 │ │ │ │ - subs r0, #230 @ 0xe6 │ │ │ │ + subs r0, #214 @ 0xd6 │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r2, {r1, r2, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ - str r4, [r4, r3] │ │ │ │ + str r4, [r2, r3] │ │ │ │ movs r2, r4 │ │ │ │ - subs r0, #198 @ 0xc6 │ │ │ │ + subs r0, #182 @ 0xb6 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r7, [pc, #872] @ (23b740 ) │ │ │ │ + ldr r7, [pc, #808] @ (23b700 ) │ │ │ │ movs r2, r4 │ │ │ │ - subs r0, #170 @ 0xaa │ │ │ │ + subs r0, #154 @ 0x9a │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r2!, {r3, r6} │ │ │ │ + ldmia r2!, {r3, r4, r5} │ │ │ │ movs r4, r5 │ │ │ │ - str r6, [r6, r3] │ │ │ │ + str r6, [r4, r3] │ │ │ │ movs r2, r4 │ │ │ │ - subs r0, #138 @ 0x8a │ │ │ │ + subs r0, #122 @ 0x7a │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r2!, {r1, r3, r5} │ │ │ │ + ldmia r2!, {r1, r3, r4} │ │ │ │ movs r4, r5 │ │ │ │ - str r4, [r7, r2] │ │ │ │ + str r4, [r5, r2] │ │ │ │ movs r2, r4 │ │ │ │ - subs r0, #108 @ 0x6c │ │ │ │ + subs r0, #92 @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #140] @ (23b490 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -342731,39 +342730,39 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ bl 215ad4 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301fbc │ │ │ │ + bl 301fac │ │ │ │ movs r0, #8 │ │ │ │ bl 1f7cb8 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ ldrd r0, r1, [r4, #184] @ 0xb8 │ │ │ │ bl 23b1e4 │ │ │ │ strb.w r0, [r4, #204] @ 0xcc │ │ │ │ cbnz r0, 23b46c │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301fb4 │ │ │ │ + bl 301fa4 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ blx 16087c │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ blx 16087c │ │ │ │ ldr.w r0, [r4, #192] @ 0xc0 │ │ │ │ - bl 389718 │ │ │ │ + bl 389708 │ │ │ │ ldr.w r0, [r4, #196] @ 0xc4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 41874c │ │ │ │ + b.w 41873c │ │ │ │ mov r0, r5 │ │ │ │ bl 1f7e44 │ │ │ │ cmp r5, #9 │ │ │ │ bne.n 23b43c │ │ │ │ bl 215ad4 │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 23b43c │ │ │ │ @@ -342827,20 +342826,20 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 34c43c │ │ │ │ + bl 34c42c │ │ │ │ cbz r0, 23b528 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 34c580 │ │ │ │ + bl 34c570 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -342966,62 +342965,62 @@ │ │ │ │ ldr r7, [pc, #192] @ (23b70c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ ldr r1, [pc, #176] @ (23b710 ) │ │ │ │ movs r2, #4 │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r6, #0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #156 @ 0x9c │ │ │ │ mov r2, r6 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ - bl 301920 │ │ │ │ + bl 301910 │ │ │ │ cbz r0, 23b6d4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ blx 162a18 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, r8 │ │ │ │ blx 162a18 │ │ │ │ str r4, [sp, #24] │ │ │ │ str.w r0, [r5, #188] @ 0xbc │ │ │ │ cbz r4, 23b6b0 │ │ │ │ - bl 3f5424 │ │ │ │ + bl 3f5414 │ │ │ │ ldr r3, [pc, #120] @ (23b714 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 389a9c │ │ │ │ + bl 389a8c │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r2, [pc, #100] @ (23b718 ) │ │ │ │ ldr r3, [pc, #84] @ (23b708 ) │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r5, #192] @ 0xc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 23b6fe │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 302834 │ │ │ │ + b.w 302824 │ │ │ │ ldr r2, [pc, #68] @ (23b71c ) │ │ │ │ ldr r3, [pc, #48] @ (23b708 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -343068,62 +343067,62 @@ │ │ │ │ ldr r7, [pc, #192] @ (23b804 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ ldr r1, [pc, #176] @ (23b808 ) │ │ │ │ movs r2, #4 │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r6, #0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ mov r2, r6 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ - bl 301920 │ │ │ │ + bl 301910 │ │ │ │ cbz r0, 23b7cc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ blx 162a18 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, r8 │ │ │ │ blx 162a18 │ │ │ │ str r4, [sp, #24] │ │ │ │ str.w r0, [r5, #188] @ 0xbc │ │ │ │ cbz r4, 23b7a8 │ │ │ │ - bl 3f5424 │ │ │ │ + bl 3f5414 │ │ │ │ ldr r3, [pc, #120] @ (23b80c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 389a9c │ │ │ │ + bl 389a8c │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r2, [pc, #100] @ (23b810 ) │ │ │ │ ldr r3, [pc, #84] @ (23b800 ) │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r5, #192] @ 0xc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 23b7f6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 302834 │ │ │ │ + b.w 302824 │ │ │ │ ldr r2, [pc, #68] @ (23b814 ) │ │ │ │ ldr r3, [pc, #48] @ (23b800 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -343169,59 +343168,59 @@ │ │ │ │ mov r8, r1 │ │ │ │ ldr r7, [pc, #180] @ (23b8f0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ ldr r1, [pc, #168] @ (23b8f4 ) │ │ │ │ movs r2, #4 │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r6, #0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #260 @ 0x104 │ │ │ │ mov r2, r6 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ - bl 301920 │ │ │ │ + bl 301910 │ │ │ │ cbz r0, 23b8ba │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ blx 162a18 │ │ │ │ str r4, [sp, #24] │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbz r4, 23b896 │ │ │ │ - bl 3f5424 │ │ │ │ + bl 3f5414 │ │ │ │ ldr r3, [pc, #120] @ (23b8f8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 389a9c │ │ │ │ + bl 389a8c │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r2, [pc, #100] @ (23b8fc ) │ │ │ │ ldr r3, [pc, #80] @ (23b8ec ) │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r5, #192] @ 0xc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 23b8e4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 302834 │ │ │ │ + b.w 302824 │ │ │ │ ldr r2, [pc, #68] @ (23b900 ) │ │ │ │ ldr r3, [pc, #44] @ (23b8ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -343262,30 +343261,30 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #260] @ (23ba24 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2d5e0c │ │ │ │ + bl 2d5dfc │ │ │ │ ldr r3, [pc, #244] @ (23ba28 ) │ │ │ │ ldr r2, [pc, #248] @ (23ba2c ) │ │ │ │ ldr r1, [pc, #248] @ (23ba30 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2d5db4 │ │ │ │ + bl 2d5da4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23b9c8 │ │ │ │ ldr r3, [pc, #220] @ (23ba34 ) │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -343293,15 +343292,15 @@ │ │ │ │ bl 2312c4 │ │ │ │ cbnz r0, 23b9a2 │ │ │ │ ldrd r0, r2, [r6] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ bl 221c6c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r2, [pc, #188] @ (23ba38 ) │ │ │ │ ldr r3, [pc, #160] @ (23ba20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -343313,31 +343312,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2d3674 │ │ │ │ + bl 2d3664 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23b968 │ │ │ │ ldr r3, [pc, #140] @ (23ba3c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #140] @ (23ba40 ) │ │ │ │ ldr r1, [pc, #140] @ (23ba44 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #12 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23b968 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ ldr r3, [pc, #100] @ (23ba34 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23b968 │ │ │ │ ldr r3, [pc, #108] @ (23ba48 ) │ │ │ │ @@ -343348,75 +343347,75 @@ │ │ │ │ ldr r3, [pc, #100] @ (23ba4c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 23b968 │ │ │ │ ldr r0, [pc, #96] @ (23ba50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23b968 │ │ │ │ ldr r3, [pc, #88] @ (23ba54 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23b962 │ │ │ │ ldr r3, [pc, #72] @ (23ba4c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23b962 │ │ │ │ ldr r0, [pc, #72] @ (23ba58 ) │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23b962 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r7, #1 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r6, #1 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r0!, {r1, r3, r5} │ │ │ │ + ldmia r0!, {r1, r3, r4} │ │ │ │ movs r4, r5 │ │ │ │ - add r4, sp, #0 │ │ │ │ + add r3, sp, #960 @ 0x3c0 │ │ │ │ movs r7, r3 │ │ │ │ - add r4, sp, #80 @ 0x50 │ │ │ │ + add r4, sp, #16 │ │ │ │ movs r7, r3 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r3, #32 │ │ │ │ movs r1, r6 │ │ │ │ - stmia r7!, {r1, r3, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [pc, #592] @ (23bc94 ) │ │ │ │ + ldr r4, [pc, #528] @ (23bc54 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [pc, #488] @ (23bc30 ) │ │ │ │ + ldr r4, [pc, #424] @ (23bbf0 ) │ │ │ │ movs r2, r4 │ │ │ │ adds r0, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #928] @ (23bdf4 ) │ │ │ │ + ldr r3, [pc, #864] @ (23bdb4 ) │ │ │ │ movs r2, r4 │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #976] @ (23be2c ) │ │ │ │ + ldr r3, [pc, #912] @ (23bdec ) │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2d586c │ │ │ │ + bl 2d585c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2c436c │ │ │ │ + b.w 2c435c │ │ │ │ nop │ │ │ │ cbz r0, 23baa8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -343454,87 +343453,87 @@ │ │ │ │ ldr r4, [pc, #112] @ (23bb54 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #100] @ (23bb58 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 221b74 │ │ │ │ ldr r1, [pc, #72] @ (23bb5c ) │ │ │ │ ldr r0, [pc, #72] @ (23bb60 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 40c194 │ │ │ │ + b.w 40c184 │ │ │ │ ldr r3, [pc, #60] @ (23bb64 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23bad2 │ │ │ │ ldr r3, [pc, #52] @ (23bb68 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23bad2 │ │ │ │ ldr r0, [pc, #48] @ (23bb6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23bad2 │ │ │ │ lsrs r6, r1, #27 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #344 @ 0x158 │ │ │ │ + add r2, sp, #280 @ 0x118 │ │ │ │ movs r7, r3 │ │ │ │ - add r2, sp, #432 @ 0x1b0 │ │ │ │ + add r2, sp, #368 @ 0x170 │ │ │ │ movs r7, r3 │ │ │ │ - stmia r6!, {r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r3, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ - ldr r3, [pc, #928] @ (23befc ) │ │ │ │ + ldr r3, [pc, #864] @ (23bebc ) │ │ │ │ movs r2, r4 │ │ │ │ - stmia r6!, {r1, r3, r6} │ │ │ │ + stmia r6!, {r1, r3, r4, r5} │ │ │ │ movs r4, r5 │ │ │ │ - ldr r3, [pc, #576] @ (23bda4 ) │ │ │ │ + ldr r3, [pc, #512] @ (23bd64 ) │ │ │ │ movs r2, r4 │ │ │ │ movs r3, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #272] @ (23bc80 ) │ │ │ │ + ldr r3, [pc, #208] @ (23bc40 ) │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023bb70 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ strd r1, r0, [sp, #8] │ │ │ │ - bl 2cf8e4 │ │ │ │ + bl 2cf8d4 │ │ │ │ ldr.w ip, [pc, #40] @ 23bbb4 │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r1, [sp] │ │ │ │ add ip, pc │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ ldr.w r1, [ip] │ │ │ │ - bl 2cfcc8 │ │ │ │ + bl 2cfcb8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -343556,37 +343555,37 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r8, r4 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2cf8e4 │ │ │ │ + bl 2cf8d4 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 16056c │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 23bc14 │ │ │ │ - bl 3f5424 │ │ │ │ + bl 3f5414 │ │ │ │ ldr r3, [pc, #168] @ (23bca4 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3dcdb8 │ │ │ │ + bl 3dcda8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ ldr r7, [pc, #144] @ (23bca8 ) │ │ │ │ str.w r9, [r5] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ str.w r8, [r7] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbnz r3, 23bc32 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 162a18 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r1, [pc, #120] @ (23bcac ) │ │ │ │ @@ -343594,29 +343593,29 @@ │ │ │ │ ldr r2, [pc, #120] @ (23bcb0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (23bcb4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #108] @ (23bcb8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [pc, #100] @ (23bcbc ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #100] @ (23bcc0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 2cfcc8 │ │ │ │ + bl 2cfcb8 │ │ │ │ ldr r2, [pc, #88] @ (23bcc4 ) │ │ │ │ ldr r3, [pc, #48] @ (23bc9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -343638,21 +343637,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #23 │ │ │ │ movs r1, r6 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r4, #10 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r5!, {r1, r2, r5} │ │ │ │ + stmia r5!, {r1, r2, r4} │ │ │ │ movs r4, r5 │ │ │ │ - add r0, sp, #992 @ 0x3e0 │ │ │ │ + add r0, sp, #928 @ 0x3a0 │ │ │ │ movs r7, r3 │ │ │ │ - add r1, sp, #56 @ 0x38 │ │ │ │ + add r0, sp, #1016 @ 0x3f8 │ │ │ │ movs r7, r3 │ │ │ │ - ldr r2, [pc, #696] @ (23bf74 ) │ │ │ │ + ldr r2, [pc, #632] @ (23bf34 ) │ │ │ │ movs r2, r4 │ │ │ │ mrc2 15, 0, pc, cr15, cr15, {7} │ │ │ │ ldc2 15, cr15, [pc], {255} @ 0xff │ │ │ │ lsrs r4, r5, #20 │ │ │ │ movs r1, r6 │ │ │ │ │ │ │ │ 0023bcc8 : │ │ │ │ @@ -343662,15 +343661,15 @@ │ │ │ │ cbz r0, 23bcfe │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -343690,59 +343689,59 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2d532c │ │ │ │ + bl 2d531c │ │ │ │ mov r6, r0 │ │ │ │ bl 2285d8 │ │ │ │ ldr r1, [pc, #164] @ (23bdd4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 2d5380 │ │ │ │ + bl 2d5370 │ │ │ │ bl 231138 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23bdb2 │ │ │ │ bl 231c44 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2d54ac │ │ │ │ + bl 2d549c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 23bdc6 │ │ │ │ ldr r3, [pc, #128] @ (23bdd8 ) │ │ │ │ add r3, pc │ │ │ │ strd r6, r3, [r4, #12] │ │ │ │ blx 160ce0 │ │ │ │ ldr r1, [pc, #120] @ (23bddc ) │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2d55a8 │ │ │ │ + bl 2d5598 │ │ │ │ ldr r3, [r6, #32] │ │ │ │ cbz r3, 23bd9e │ │ │ │ movs r4, #0 │ │ │ │ b.n 23bd8c │ │ │ │ bl 228a38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ ldr r3, [r6, #32] │ │ │ │ adds r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ bls.n 23bd9e │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 2cf8c4 │ │ │ │ + bl 2cf8b4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23bd7a │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -343751,47 +343750,47 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2311a4 │ │ │ │ mov r1, r5 │ │ │ │ adds r2, r0, #1 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2d54ac │ │ │ │ + bl 2d549c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 23bd56 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2c436c │ │ │ │ + b.w 2c435c │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #896] @ (23c158 ) │ │ │ │ + ldr r1, [pc, #832] @ (23c118 ) │ │ │ │ movs r2, r4 │ │ │ │ stc2 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ stc2l 15, cr15, [r7, #-1020] @ 0xfffffc04 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ bl 231d48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c69d8 │ │ │ │ + bl 2c69c8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2c67ac │ │ │ │ + bl 2c679c │ │ │ │ cbz r0, 23be32 │ │ │ │ ldr r1, [pc, #116] @ (23be7c ) │ │ │ │ add r1, pc │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ cbz r0, 23be60 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2de860 │ │ │ │ + bl 2de850 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r0, 23be4a │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -343803,15 +343802,15 @@ │ │ │ │ ldr r3, [pc, #76] @ (23be84 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r1, [pc, #68] @ (23be88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -343822,28 +343821,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (23be90 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r1, [pc, #36] @ (23be94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23be4a │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r1, [sp, #880] @ 0x370 │ │ │ │ movs r7, r3 │ │ │ │ - vshr.s16 d0, d15, #6 │ │ │ │ - stmia r3!, {r1, r3, r5, r6} │ │ │ │ + vshr.s8 d0, d15, #6 │ │ │ │ + stmia r3!, {r1, r3, r4, r6} │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [pc, #944] @ (23c23c ) │ │ │ │ + ldr r0, [pc, #880] @ (23c1fc ) │ │ │ │ movs r2, r4 │ │ │ │ - vshr.s8 d0, d15, #4 │ │ │ │ - stmia r3!, {r2, r3, r4, r5} │ │ │ │ + vqadd.s64 d16, d12, d15 │ │ │ │ + stmia r3!, {r2, r3, r5} │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [pc, #760] @ (23c190 ) │ │ │ │ + ldr r0, [pc, #696] @ (23c150 ) │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #216] @ (23bf80 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -343852,44 +343851,44 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #212] @ (23bf88 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2d5e0c │ │ │ │ + bl 2d5dfc │ │ │ │ ldr r1, [pc, #200] @ (23bf8c ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #200] @ (23bf90 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #196] @ (23bf94 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2d5db4 │ │ │ │ + bl 2d5da4 │ │ │ │ cbz r0, 23bf2e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ ldr r3, [pc, #168] @ (23bf98 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23bf5c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r2, [pc, #148] @ (23bf9c ) │ │ │ │ ldr r3, [pc, #120] @ (23bf84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -343918,57 +343917,57 @@ │ │ │ │ ldr r3, [pc, #88] @ (23bfa4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23bf36 │ │ │ │ ldr r0, [pc, #84] @ (23bfa8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23bf36 │ │ │ │ ldr r3, [pc, #76] @ (23bfac ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23befa │ │ │ │ ldr r3, [pc, #60] @ (23bfa4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 23befa │ │ │ │ ldr r0, [pc, #60] @ (23bfb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23befa │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r5, #11 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r4, #11 │ │ │ │ movs r1, r6 │ │ │ │ - stmia r2!, {r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r4, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - add r6, pc, #416 @ (adr r6, 23c134 ) │ │ │ │ + add r6, pc, #352 @ (adr r6, 23c0f4 ) │ │ │ │ movs r7, r3 │ │ │ │ - add r6, pc, #504 @ (adr r6, 23c190 ) │ │ │ │ + add r6, pc, #440 @ (adr r6, 23c150 ) │ │ │ │ movs r7, r3 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #10 │ │ │ │ movs r1, r6 │ │ │ │ lsrs r4, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #112] @ (23c01c ) │ │ │ │ + ldr r0, [pc, #48] @ (23bfdc ) │ │ │ │ movs r2, r4 │ │ │ │ movs r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47ce │ │ │ │ + @ instruction: 0x47be │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #216] @ (23c09c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -343978,47 +343977,47 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r4, [pc, #212] @ (23c0a4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2d5e0c │ │ │ │ + bl 2d5dfc │ │ │ │ ldr r3, [pc, #196] @ (23c0a8 ) │ │ │ │ ldr r2, [pc, #200] @ (23c0ac ) │ │ │ │ ldr r1, [pc, #200] @ (23c0b0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2d5db4 │ │ │ │ + bl 2d5da4 │ │ │ │ cbz r0, 23c052 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ ldr r3, [pc, #164] @ (23c0b4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23c07a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 221c6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r2, [pc, #140] @ (23c0b8 ) │ │ │ │ ldr r3, [pc, #112] @ (23c0a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -344045,56 +344044,56 @@ │ │ │ │ ldr r3, [pc, #88] @ (23c0c0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23c018 │ │ │ │ ldr r0, [pc, #80] @ (23c0c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23c018 │ │ │ │ ldr r3, [pc, #76] @ (23c0c8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23c018 │ │ │ │ ldr r3, [pc, #56] @ (23c0c0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 23c018 │ │ │ │ ldr r0, [pc, #60] @ (23c0cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23c018 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r1, #7 │ │ │ │ movs r1, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #7 │ │ │ │ movs r1, r6 │ │ │ │ - stmia r1!, {r1, r2, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ movs r4, r5 │ │ │ │ - add r5, pc, #312 @ (adr r5, 23c1e8 ) │ │ │ │ + add r5, pc, #248 @ (adr r5, 23c1a8 ) │ │ │ │ movs r7, r3 │ │ │ │ - add r5, pc, #400 @ (adr r5, 23c244 ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 23c204 ) │ │ │ │ movs r7, r3 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r5, #5 │ │ │ │ movs r1, r6 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - bx fp │ │ │ │ + bx r9 │ │ │ │ movs r2, r4 │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - bxns r1 │ │ │ │ + mov ip, pc │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023c0d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -344110,15 +344109,15 @@ │ │ │ │ beq.n 23c170 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 231d24 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2d0fe4 │ │ │ │ + bl 2d0fd4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23c170 │ │ │ │ ldr r3, [pc, #152] @ (23c1a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -344129,42 +344128,42 @@ │ │ │ │ ldr r1, [pc, #148] @ (23c1b4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #136] @ (23c1b8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ bl 2311c8 │ │ │ │ cbnz r0, 23c142 │ │ │ │ bl 231234 │ │ │ │ cbz r0, 23c160 │ │ │ │ ldr r0, [pc, #120] @ (23c1bc ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #120] @ (23c1c0 ) │ │ │ │ ldr r1, [pc, #120] @ (23c1c4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r1, #6 │ │ │ │ - bl 2d368c │ │ │ │ + bl 2d367c │ │ │ │ ldr r1, [pc, #100] @ (23c1c8 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2d121c │ │ │ │ + bl 2d120c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -344177,41 +344176,41 @@ │ │ │ │ ldr r3, [pc, #64] @ (23c1d0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23c116 │ │ │ │ ldr r0, [pc, #56] @ (23c1d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23c116 │ │ │ │ nop │ │ │ │ lsrs r6, r5, #2 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ - add r4, pc, #96 @ (adr r4, 23c214 ) │ │ │ │ + add r4, pc, #32 @ (adr r4, 23c1d4 ) │ │ │ │ movs r7, r3 │ │ │ │ - add r4, pc, #176 @ (adr r4, 23c268 ) │ │ │ │ + add r4, pc, #112 @ (adr r4, 23c228 ) │ │ │ │ movs r7, r3 │ │ │ │ - mov ip, lr │ │ │ │ + mov ip, ip │ │ │ │ movs r2, r4 │ │ │ │ - stmia r0!, {r1, r5, r6} │ │ │ │ + stmia r0!, {r1, r4, r6} │ │ │ │ movs r4, r5 │ │ │ │ - add r3, pc, #936 @ (adr r3, 23c56c ) │ │ │ │ + add r3, pc, #872 @ (adr r3, 23c52c ) │ │ │ │ movs r7, r3 │ │ │ │ - add r4, pc, #0 @ (adr r4, 23c1c8 ) │ │ │ │ + add r3, pc, #960 @ (adr r3, 23c588 ) │ │ │ │ movs r7, r3 │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ adds r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - mov r6, fp │ │ │ │ + mov r6, r9 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023c1d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -344232,15 +344231,15 @@ │ │ │ │ it ne │ │ │ │ movne r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2d1100 │ │ │ │ + b.w 2d10f0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -344270,15 +344269,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ movne r2, r0 │ │ │ │ moveq r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2d1100 │ │ │ │ + bl 2d10f0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23c2e2 │ │ │ │ mov r0, r8 │ │ │ │ blx 162a18 │ │ │ │ ldr r3, [pc, #164] @ (23c328 ) │ │ │ │ str.w r0, [r5, #1188] @ 0x4a4 │ │ │ │ @@ -344292,40 +344291,40 @@ │ │ │ │ ldr r1, [pc, #156] @ (23c334 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #144] @ (23c338 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ bl 2311c8 │ │ │ │ cbz r0, 23c2f8 │ │ │ │ ldr r0, [pc, #132] @ (23c33c ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #132] @ (23c340 ) │ │ │ │ ldr r1, [pc, #136] @ (23c344 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r1, #6 │ │ │ │ - bl 2d368c │ │ │ │ + bl 2d367c │ │ │ │ ldr r1, [pc, #116] @ (23c348 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2d121c │ │ │ │ + bl 2d120c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -344343,41 +344342,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23c28e │ │ │ │ ldr r0, [pc, #60] @ (23c354 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23c28e │ │ │ │ nop │ │ │ │ lsls r0, r2, #29 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - itet ne │ │ │ │ - movne r4, r5 │ │ │ │ - addeq r2, pc, #640 @ (adr r2, 23c5b4 ) │ │ │ │ + itte eq │ │ │ │ + moveq r4, r5 │ │ │ │ + addeq r2, pc, #576 @ (adr r2, 23c574 ) │ │ │ │ movne r7, r3 │ │ │ │ - add r2, pc, #720 @ (adr r2, 23c608 ) │ │ │ │ + add r2, pc, #656 @ (adr r2, 23c5c8 ) │ │ │ │ movs r7, r3 │ │ │ │ - cmp r8, r9 │ │ │ │ + cmp r8, r7 │ │ │ │ movs r2, r4 │ │ │ │ - bkpt 0x00f0 │ │ │ │ + bkpt 0x00e0 │ │ │ │ movs r4, r5 │ │ │ │ - add r2, pc, #480 @ (adr r2, 23c524 ) │ │ │ │ + add r2, pc, #416 @ (adr r2, 23c4e4 ) │ │ │ │ movs r7, r3 │ │ │ │ - add r2, pc, #568 @ (adr r2, 23c580 ) │ │ │ │ + add r2, pc, #504 @ (adr r2, 23c540 ) │ │ │ │ movs r7, r3 │ │ │ │ ldc2l 15, cr15, [r7], {255} @ 0xff │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r4 │ │ │ │ + cmp r2, r2 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023c358 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -344388,25 +344387,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (23c39c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2d12cc │ │ │ │ + b.w 2d12bc │ │ │ │ nop │ │ │ │ - bkpt 0x003a │ │ │ │ + bkpt 0x002a │ │ │ │ movs r4, r5 │ │ │ │ - cmp r0, r2 │ │ │ │ + cmp r0, r0 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r2, r5 │ │ │ │ + cmp r2, r3 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023c3a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -344416,30 +344415,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ (23c3e0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3b64 │ │ │ │ + bl 2c3b54 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add lr, fp │ │ │ │ + add lr, r9 │ │ │ │ movs r2, r4 │ │ │ │ ldr r1, [pc, #8] @ (23c3f0 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ nop │ │ │ │ - strh r4, [r4, #6] │ │ │ │ + strh r4, [r2, #6] │ │ │ │ movs r7, r3 │ │ │ │ ldr r3, [pc, #16] @ (23c408 ) │ │ │ │ ldr r2, [pc, #20] @ (23c40c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (23c410 ) │ │ │ │ @@ -344447,15 +344446,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ lsls r0, r4, #22 │ │ │ │ movs r1, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #6] │ │ │ │ + strh r2, [r7, #4] │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 0023c414 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -344502,15 +344501,15 @@ │ │ │ │ nop │ │ │ │ lsls r6, r4, #21 │ │ │ │ movs r1, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r7, #9 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r0, #4] │ │ │ │ + strh r2, [r6, #2] │ │ │ │ movs r7, r3 │ │ │ │ lsrs r4, r4, #9 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0023c494 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -344544,15 +344543,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.n 23c3e4 │ │ │ │ lsls r0, r6, #19 │ │ │ │ movs r1, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #0] │ │ │ │ + strh r0, [r1, #0] │ │ │ │ movs r7, r3 │ │ │ │ lsrs r2, r1, #8 │ │ │ │ movs r4, r7 │ │ │ │ lsrs r4, r4, #7 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0023c4f4 : │ │ │ │ @@ -344632,15 +344631,15 @@ │ │ │ │ movs r1, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #6 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r4, #30] │ │ │ │ + ldrb r0, [r2, #30] │ │ │ │ movs r7, r3 │ │ │ │ lsrs r4, r3, #5 │ │ │ │ movs r4, r7 │ │ │ │ lsls r2, r5, #16 │ │ │ │ movs r1, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -344650,15 +344649,15 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #80] @ (23c61c ) │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #68] @ (23c620 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 23c5f4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -344677,39 +344676,39 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23c5e2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (23c62c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ lsls r2, r1, #15 │ │ │ │ movs r1, r6 │ │ │ │ asrs r0, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r5 │ │ │ │ + cmp r0, r3 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (23c6a0 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #96] @ (23c6a4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 418254 │ │ │ │ + bl 418244 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r0, #2 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r3], #4 │ │ │ │ dmb ish │ │ │ │ ldrex r1, [r3] │ │ │ │ cmp r1, #1 │ │ │ │ @@ -344720,32 +344719,32 @@ │ │ │ │ cmp r1, #1 │ │ │ │ dmb ish │ │ │ │ beq.n 23c692 │ │ │ │ ldr r3, [pc, #48] @ (23c6a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (23c6ac ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 40c194 │ │ │ │ + b.w 40c184 │ │ │ │ bl 23c5b8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 23d1b0 │ │ │ │ lsrs r4, r3, #2 │ │ │ │ movs r4, r7 │ │ │ │ lsls r0, r2, #13 │ │ │ │ movs r1, r6 │ │ │ │ asrs r0, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ - negs r6, r2 │ │ │ │ + negs r6, r0 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023c6b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -344767,15 +344766,15 @@ │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ ldr r3, [pc, #80] @ (23c73c ) │ │ │ │ ldr r1, [pc, #80] @ (23c740 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -344785,28 +344784,28 @@ │ │ │ │ bl 23c5b8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #40] @ (23c744 ) │ │ │ │ ldr r0, [pc, #40] @ (23c748 ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 419020 │ │ │ │ + bl 419010 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 418250 │ │ │ │ + b.w 418240 │ │ │ │ lsrs r0, r3, #32 │ │ │ │ movs r4, r7 │ │ │ │ - tst r6, r6 │ │ │ │ + tst r6, r4 │ │ │ │ movs r2, r4 │ │ │ │ - revsh r0, r6 │ │ │ │ + revsh r0, r4 │ │ │ │ movs r4, r5 │ │ │ │ - tst r2, r2 │ │ │ │ + tst r2, r0 │ │ │ │ movs r2, r4 │ │ │ │ - tst r0, r5 │ │ │ │ + tst r0, r3 │ │ │ │ movs r2, r4 │ │ │ │ vmaxnm.f32 , , │ │ │ │ │ │ │ │ 0023c74c : │ │ │ │ ldr r3, [pc, #12] @ (23c75c ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -344884,81 +344883,81 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (23c828 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cbnz r4, 23c85c │ │ │ │ + cbnz r4, 23c858 │ │ │ │ movs r4, r5 │ │ │ │ - adcs r6, r3 │ │ │ │ + adcs r6, r1 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r6, r0 │ │ │ │ + lsrs r6, r6 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ bl 2285b0 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1032 @ 0x408 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ movs r0, #2 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ str.w r1, [r5, #1044] @ 0x414 │ │ │ │ str.w r0, [r5, #1040] @ 0x410 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 231a78 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ adds r2, r0, r4 │ │ │ │ ldr.w r0, [r5, #1048] @ 0x418 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 41b924 │ │ │ │ + b.w 41b914 │ │ │ │ b.n 23c82c │ │ │ │ nop │ │ │ │ b.n 23c82c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #128] @ (23c920 ) │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2ccc68 │ │ │ │ + bl 2ccc58 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 2cbfbc │ │ │ │ + bl 2cbfac │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 23c8e0 │ │ │ │ ldr r3, [pc, #108] @ (23c924 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #100] @ (23c928 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 23c8fe │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -344975,15 +344974,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #68] @ (23c934 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ add r3, pc │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 23c8b4 │ │ │ │ ldr r3, [pc, #56] @ (23c938 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23c8cc │ │ │ │ ldr r3, [pc, #48] @ (23c93c ) │ │ │ │ @@ -344991,56 +344990,56 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23c8cc │ │ │ │ ldr r0, [pc, #44] @ (23c940 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 411304 │ │ │ │ + b.w 4112f4 │ │ │ │ lsls r6, r6, #3 │ │ │ │ movs r1, r6 │ │ │ │ asrs r0, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4 │ │ │ │ + lsls r0, r2 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r6, r0 │ │ │ │ + eors r6, r6 │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r6, 23c93e │ │ │ │ + cbnz r6, 23c93a │ │ │ │ movs r4, r5 │ │ │ │ subs r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1 │ │ │ │ + eors r4, r7 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #204] @ (23ca20 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 2ccd70 │ │ │ │ + bl 2ccd60 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 23c9ce │ │ │ │ cmp r4, #6 │ │ │ │ bhi.n 23c99e │ │ │ │ ldr r3, [pc, #176] @ (23ca24 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #168] @ (23ca28 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23ca00 │ │ │ │ mov r0, r4 │ │ │ │ @@ -345058,15 +345057,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r2, #359 @ 0x167 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -345079,15 +345078,15 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #100] @ (23ca40 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -345100,40 +345099,40 @@ │ │ │ │ ldr r3, [pc, #60] @ (23ca48 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23c98a │ │ │ │ ldr r0, [pc, #52] @ (23ca4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23c98a │ │ │ │ nop │ │ │ │ movs r6, r6 │ │ │ │ movs r1, r6 │ │ │ │ asrs r0, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb86e │ │ │ │ + @ instruction: 0xb85e │ │ │ │ movs r4, r5 │ │ │ │ - ands r2, r7 │ │ │ │ + ands r2, r5 │ │ │ │ movs r2, r4 │ │ │ │ - subs r7, #200 @ 0xc8 │ │ │ │ + subs r7, #184 @ 0xb8 │ │ │ │ movs r2, r4 │ │ │ │ - subs r7, #242 @ 0xf2 │ │ │ │ + subs r7, #226 @ 0xe2 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb838 │ │ │ │ + @ instruction: 0xb828 │ │ │ │ movs r4, r5 │ │ │ │ - subs r7, #146 @ 0x92 │ │ │ │ + subs r7, #130 @ 0x82 │ │ │ │ movs r2, r4 │ │ │ │ adds r5, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #226 @ 0xe2 │ │ │ │ + subs r7, #210 @ 0xd2 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r2 │ │ │ │ @@ -345179,29 +345178,29 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23ca88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 23ca88 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ vqadd.u32 d0, d12, d16 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.u8 d0, d12, d16 │ │ │ │ - @ instruction: 0xb75a │ │ │ │ + @ instruction: 0xb74a │ │ │ │ movs r4, r5 │ │ │ │ - subs r7, #104 @ 0x68 │ │ │ │ + subs r7, #88 @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ - subs r6, #178 @ 0xb2 │ │ │ │ + subs r6, #162 @ 0xa2 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr.w r3, [pc, #1328] @ 23d03c │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -345214,18 +345213,18 @@ │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ add.w r5, r4, #332 @ 0x14c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 410768 │ │ │ │ + bl 410758 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 408500 │ │ │ │ + bl 4084f0 │ │ │ │ movs r2, #11 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #320 @ 0x140 │ │ │ │ bl 22934c │ │ │ │ bl 2285b0 │ │ │ │ ldr.w r3, [r0, #616] @ 0x268 │ │ │ │ cmp r3, #11 │ │ │ │ @@ -345233,15 +345232,15 @@ │ │ │ │ bl 2285d8 │ │ │ │ cbz r0, 23cb62 │ │ │ │ ldr.w r3, [r0, #320] @ 0x140 │ │ │ │ cmp r3, #11 │ │ │ │ beq.n 23cb9c │ │ │ │ ldr.w r0, [pc, #1252] @ 23d048 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr.w r2, [pc, #1244] @ 23d04c │ │ │ │ ldr.w r3, [pc, #1232] @ 23d044 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -345262,70 +345261,70 @@ │ │ │ │ mov r7, r3 │ │ │ │ bl 1f75bc │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 2219b4 │ │ │ │ bl 1f7628 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ cbz r0, 23cbc2 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 23cb6c │ │ │ │ bl 23c74c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2cbd1c │ │ │ │ + bl 2cbd0c │ │ │ │ str.w r0, [r4, #132] @ 0x84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23ccf8 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2cceec │ │ │ │ - bl 2ba2e4 │ │ │ │ + bl 2ccedc │ │ │ │ + bl 2ba2d4 │ │ │ │ mov.w r0, #4194304 @ 0x400000 │ │ │ │ - bl 2cd538 │ │ │ │ + bl 2cd528 │ │ │ │ ldr.w r3, [pc, #1128] @ 23d054 │ │ │ │ ldr.w r2, [pc, #1128] @ 23d058 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r1, [pc, #1124] @ 23d05c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov fp, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ - bl 2cbdd0 │ │ │ │ + bl 2c3b98 │ │ │ │ + bl 2cbdc0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ mov r0, r7 │ │ │ │ movw r1, #870 @ 0x366 │ │ │ │ bl 1f75bc │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ movs r0, #1 │ │ │ │ - bl 3080f0 │ │ │ │ + bl 3080e0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cbz r3, 23cc62 │ │ │ │ bl 1f7628 │ │ │ │ bl 23c7bc │ │ │ │ cmp r0, #3 │ │ │ │ iteet ne │ │ │ │ movne r1, #2 │ │ │ │ moveq r1, #1 │ │ │ │ moveq r0, #2 │ │ │ │ movne r0, r1 │ │ │ │ - bl 3c793c │ │ │ │ + bl 3c792c │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 23cc50 │ │ │ │ mov r0, sl │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 408638 │ │ │ │ + bl 408628 │ │ │ │ mov r0, r5 │ │ │ │ - bl 408514 │ │ │ │ - bl 410a3c │ │ │ │ + bl 408504 │ │ │ │ + bl 410a2c │ │ │ │ b.n 23cb6c │ │ │ │ bl 1f7e18 │ │ │ │ bl 1f7628 │ │ │ │ ldr r3, [pc, #1012] @ (23d060 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -345352,15 +345351,15 @@ │ │ │ │ ldr r3, [pc, #968] @ (23d06c ) │ │ │ │ movw r2, #797 @ 0x31d │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r1, [sp, #24] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 23cdfc │ │ │ │ bl 23c7bc │ │ │ │ cmp r0, #4 │ │ │ │ beq.w 23ce06 │ │ │ │ bl 23c7bc │ │ │ │ @@ -345374,27 +345373,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ bl 23c944 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 23cc9e │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 23ccb8 │ │ │ │ ldr r0, [pc, #884] @ (23d070 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ bl 23c7bc │ │ │ │ cmp r0, #3 │ │ │ │ iteet ne │ │ │ │ movne r1, #2 │ │ │ │ moveq r1, #1 │ │ │ │ moveq r0, #2 │ │ │ │ movne r0, r1 │ │ │ │ - bl 3c793c │ │ │ │ + bl 3c792c │ │ │ │ b.n 23cc50 │ │ │ │ ldr r0, [pc, #860] @ (23d074 ) │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ movw r1, #667 @ 0x29b │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ movs r0, #15 │ │ │ │ @@ -345416,15 +345415,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #3 │ │ │ │ bl 23ca50 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cbz r3, 23cd64 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 23ccb8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ movw r1, #687 @ 0x2af │ │ │ │ ldr r3, [pc, #780] @ (23d078 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ @@ -345446,23 +345445,23 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r6, r3 │ │ │ │ bl 23ca50 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 23ce80 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23cd5a │ │ │ │ ldr.w r1, [fp, #60] @ 0x3c │ │ │ │ mov r2, r3 │ │ │ │ strd r3, r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2cc774 │ │ │ │ + bl 2cc764 │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ cmpeq r3, r0 │ │ │ │ beq.w 23cee2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ @@ -345474,33 +345473,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ movw r2, #715 @ 0x2cb │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23ccb8 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ b.n 23cc30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 23cc30 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #24] │ │ │ │ bl 23c760 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 23c6b0 │ │ │ │ b.n 23cc30 │ │ │ │ ldr r0, [pc, #620] @ (23d088 ) │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 23cc30 │ │ │ │ ldr r3, [pc, #612] @ (23d08c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23cc7a │ │ │ │ ldr r3, [pc, #604] @ (23d090 ) │ │ │ │ @@ -345510,15 +345509,15 @@ │ │ │ │ bpl.w 23cc7a │ │ │ │ ldr r2, [pc, #592] @ (23d094 ) │ │ │ │ ldr r1, [pc, #596] @ (23d098 ) │ │ │ │ ldr r0, [pc, #596] @ (23d09c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23cc7a │ │ │ │ ldr r3, [pc, #568] @ (23d08c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23cd38 │ │ │ │ ldr r3, [pc, #556] @ (23d090 ) │ │ │ │ @@ -345528,22 +345527,22 @@ │ │ │ │ bpl.w 23cd38 │ │ │ │ ldr r2, [pc, #560] @ (23d0a0 ) │ │ │ │ ldr r1, [pc, #560] @ (23d0a4 ) │ │ │ │ ldr r0, [pc, #564] @ (23d0a8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23cd38 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2ccdb0 │ │ │ │ + bl 2ccda0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 2cbf70 │ │ │ │ + bl 2cbf60 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 23cf68 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23cd5a │ │ │ │ ldr.w r0, [fp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ @@ -345567,34 +345566,34 @@ │ │ │ │ ldr r2, [pc, #480] @ (23d0b0 ) │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #693 @ 0x2b5 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23ccb8 │ │ │ │ ldr r3, [pc, #464] @ (23d0b4 ) │ │ │ │ ldr r2, [pc, #464] @ (23d0b8 ) │ │ │ │ ldr r1, [pc, #468] @ (23d0bc ) │ │ │ │ add r3, pc │ │ │ │ str.w r0, [fp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ strd r3, r3, [sp] │ │ │ │ movs r3, #0 │ │ │ │ - bl 2d414c │ │ │ │ + bl 2d413c │ │ │ │ movs r1, #5 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r2, r5 │ │ │ │ bl 23c88c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r7, r1 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -345606,72 +345605,72 @@ │ │ │ │ mov r0, r2 │ │ │ │ bl 1f75bc │ │ │ │ ldr r3, [pc, #396] @ (23d0c4 ) │ │ │ │ mov.w r2, #1 │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ strb r2, [r3, #0] │ │ │ │ - bl 2bb3c8 │ │ │ │ + bl 2bb3b8 │ │ │ │ mov r0, sl │ │ │ │ bl 23a9e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 23cfbc │ │ │ │ mov r0, r5 │ │ │ │ - bl 308204 │ │ │ │ + bl 3081f4 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ cbz r1, 23cf9c │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ strb r7, [r6, #0] │ │ │ │ bl 1f7628 │ │ │ │ b.n 23ccb8 │ │ │ │ ldr r2, [pc, #348] @ (23d0c8 ) │ │ │ │ movs r1, #4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #332] @ (23d0cc ) │ │ │ │ mov r1, r7 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #328] @ (23d0d0 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #399 @ 0x18f │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 23ce94 │ │ │ │ mov r0, r5 │ │ │ │ - bl 30817c │ │ │ │ + bl 30816c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r7, r1 │ │ │ │ cbz r1, 23cfda │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r2, [r6, #0] │ │ │ │ bl 1f7628 │ │ │ │ b.n 23ccb8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #272] @ (23d0d4 ) │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #734 @ 0x2de │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ strb r7, [r6, #0] │ │ │ │ bl 1f7628 │ │ │ │ b.n 23ccb8 │ │ │ │ mov r1, r5 │ │ │ │ movs r0, #1 │ │ │ │ bl 25047c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ @@ -345704,95 +345703,95 @@ │ │ │ │ bpl.n 23cff8 │ │ │ │ ldr r2, [pc, #172] @ (23d0d8 ) │ │ │ │ ldr r1, [pc, #172] @ (23d0dc ) │ │ │ │ ldr r0, [pc, #176] @ (23d0e0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23cff8 │ │ │ │ mcr2 0, 4, r0, cr4, cr0, {1} │ │ │ │ mrc2 0, 3, r0, cr10, cr0, {1} │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #230 @ 0xe6 │ │ │ │ + subs r6, #214 @ 0xd6 │ │ │ │ movs r2, r4 │ │ │ │ mcr2 0, 1, r0, cr4, cr0, {1} │ │ │ │ - subs r5, #208 @ 0xd0 │ │ │ │ + subs r5, #192 @ 0xc0 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb61c │ │ │ │ + @ instruction: 0xb60c │ │ │ │ movs r4, r5 │ │ │ │ - ldr r1, [sp, #248] @ 0xf8 │ │ │ │ + ldr r1, [sp, #184] @ 0xb8 │ │ │ │ movs r7, r3 │ │ │ │ - ldr r1, [sp, #328] @ 0x148 │ │ │ │ + ldr r1, [sp, #264] @ 0x108 │ │ │ │ movs r7, r3 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r7, lr} │ │ │ │ + push {r2, r4, r5, r6, lr} │ │ │ │ movs r4, r5 │ │ │ │ - subs r4, #220 @ 0xdc │ │ │ │ + subs r4, #204 @ 0xcc │ │ │ │ movs r2, r4 │ │ │ │ - subs r6, #204 @ 0xcc │ │ │ │ + subs r6, #188 @ 0xbc │ │ │ │ movs r2, r4 │ │ │ │ - subs r5, #122 @ 0x7a │ │ │ │ + subs r5, #106 @ 0x6a │ │ │ │ movs r2, r4 │ │ │ │ - subs r4, #86 @ 0x56 │ │ │ │ + subs r4, #70 @ 0x46 │ │ │ │ movs r2, r4 │ │ │ │ - subs r4, #8 │ │ │ │ + subs r3, #248 @ 0xf8 │ │ │ │ movs r2, r4 │ │ │ │ - push {r2, r4, r5} │ │ │ │ + push {r2, r5} │ │ │ │ movs r4, r5 │ │ │ │ - subs r5, #70 @ 0x46 │ │ │ │ + subs r5, #54 @ 0x36 │ │ │ │ movs r2, r4 │ │ │ │ - subs r3, #138 @ 0x8a │ │ │ │ + subs r3, #122 @ 0x7a │ │ │ │ movs r2, r4 │ │ │ │ - subs r5, #124 @ 0x7c │ │ │ │ + subs r5, #108 @ 0x6c │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #96] @ 0x60 │ │ │ │ + ldr r2, [r6, #92] @ 0x5c │ │ │ │ movs r6, r4 │ │ │ │ - lsls r0, r7 │ │ │ │ + lsls r0, r5 │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, #98 @ 0x62 │ │ │ │ + subs r4, #82 @ 0x52 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r4, r1 │ │ │ │ + eors r4, r7 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r2, #92] @ 0x5c │ │ │ │ + ldr r2, [r0, #92] @ 0x5c │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #52 @ 0x34 │ │ │ │ + subs r4, #36 @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ - cbz r4, 23d100 │ │ │ │ + cbz r4, 23d0fc │ │ │ │ movs r4, r5 │ │ │ │ - subs r4, #6 │ │ │ │ + subs r3, #246 @ 0xf6 │ │ │ │ movs r2, r4 │ │ │ │ - cbz r4, 23d102 │ │ │ │ + cbz r4, 23d0fe │ │ │ │ movs r4, r5 │ │ │ │ - str r6, [sp, #296] @ 0x128 │ │ │ │ + str r6, [sp, #232] @ 0xe8 │ │ │ │ movs r7, r3 │ │ │ │ - str r6, [sp, #384] @ 0x180 │ │ │ │ + str r6, [sp, #320] @ 0x140 │ │ │ │ movs r7, r3 │ │ │ │ - subs r2, #74 @ 0x4a │ │ │ │ + subs r2, #58 @ 0x3a │ │ │ │ movs r2, r4 │ │ │ │ vshr.u32 d0, d27, #18 │ │ │ │ asrs r0, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #118 @ 0x76 │ │ │ │ + subs r3, #102 @ 0x66 │ │ │ │ movs r2, r4 │ │ │ │ - uxth r0, r1 │ │ │ │ + sxtb r0, r7 │ │ │ │ movs r4, r5 │ │ │ │ - subs r3, #146 @ 0x92 │ │ │ │ + subs r3, #130 @ 0x82 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r3, #64] @ 0x40 │ │ │ │ + ldr r0, [r1, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - subs r6, #206 @ 0xce │ │ │ │ + subs r6, #190 @ 0xbe │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, #120 @ 0x78 │ │ │ │ + subs r2, #104 @ 0x68 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023d0e4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -345904,15 +345903,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 23d3c0 │ │ │ │ ldr r0, [pc, #444] @ (23d3d8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 40c194 │ │ │ │ + b.w 40c184 │ │ │ │ ldr r3, [pc, #436] @ (23d3dc ) │ │ │ │ movs r2, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ bl 2285b0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -345921,33 +345920,33 @@ │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 22934c │ │ │ │ bl 23c82c │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 23d252 │ │ │ │ - bl 2cbc74 │ │ │ │ + bl 2cbc64 │ │ │ │ ldr.w r0, [r5, #624] @ 0x270 │ │ │ │ cbz r0, 23d25c │ │ │ │ - bl 2cbc74 │ │ │ │ + bl 2cbc64 │ │ │ │ movs r1, #3 │ │ │ │ movs r0, #2 │ │ │ │ bl 23c760 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 23d34e │ │ │ │ ldr r3, [pc, #372] @ (23d3e0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ (23d3e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r2, [pc, #356] @ (23d3e8 ) │ │ │ │ ldr r3, [pc, #324] @ (23d3c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -345979,162 +345978,162 @@ │ │ │ │ movs r2, #9 │ │ │ │ add.w r0, r5, #320 @ 0x140 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 22934c │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 30828c │ │ │ │ + bl 30827c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 23d2f0 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #2 │ │ │ │ bl 25047c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 23d2fe │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ ldr r3, [pc, #240] @ (23d3f0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23d386 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 23d310 │ │ │ │ - bl 2cbc74 │ │ │ │ + bl 2cbc64 │ │ │ │ ldr.w r0, [r5, #132] @ 0x84 │ │ │ │ cbz r0, 23d31a │ │ │ │ - bl 2cbc74 │ │ │ │ + bl 2cbc64 │ │ │ │ movs r1, #3 │ │ │ │ movs r0, #2 │ │ │ │ bl 23c760 │ │ │ │ cmp r0, #2 │ │ │ │ bne.n 23d36c │ │ │ │ add.w r0, r5, #332 @ 0x14c │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ ldr.w r0, [r5, #328] @ 0x148 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23d280 │ │ │ │ - bl 4196b8 │ │ │ │ + bl 4196a8 │ │ │ │ b.n 23d280 │ │ │ │ bl 215ae4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23d1e0 │ │ │ │ movs r0, #15 │ │ │ │ bl 1f7e7c │ │ │ │ b.n 23d1e0 │ │ │ │ movs r0, #1 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 30828c │ │ │ │ + bl 30827c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 23d362 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add.w r0, r5, #1024 @ 0x400 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 23d280 │ │ │ │ ldr r3, [pc, #112] @ (23d3e0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ (23d3f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 23d280 │ │ │ │ ldr r0, [pc, #112] @ (23d3f8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 23d308 │ │ │ │ movs r1, #4 │ │ │ │ movs r0, #2 │ │ │ │ bl 23c760 │ │ │ │ cmp r0, #2 │ │ │ │ beq.w 23d280 │ │ │ │ ldr r3, [pc, #56] @ (23d3e0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (23d3fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 23d280 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf7d20030 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7ce0030 │ │ │ │ stc2l 0, cr0, [sl], #236 @ 0xec │ │ │ │ @ instruction: 0xf7920030 │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + subs r1, #130 @ 0x82 │ │ │ │ movs r2, r4 │ │ │ │ ldc2 0, cr0, [ip], #236 @ 0xec │ │ │ │ asrs r0, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #118 @ 0x76 │ │ │ │ + subs r1, #102 @ 0x66 │ │ │ │ movs r2, r4 │ │ │ │ @ instruction: 0xf7140030 │ │ │ │ ldc2 0, cr0, [r8], #-236 @ 0xffffff14 │ │ │ │ movs r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #34 @ 0x22 │ │ │ │ + subs r1, #18 │ │ │ │ movs r2, r4 │ │ │ │ - subs r0, #226 @ 0xe2 │ │ │ │ + subs r0, #210 @ 0xd2 │ │ │ │ movs r2, r4 │ │ │ │ - subs r0, #116 @ 0x74 │ │ │ │ + subs r0, #100 @ 0x64 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023d400 : │ │ │ │ push {lr} │ │ │ │ tst r2, r0 │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ bne.n 23d42e │ │ │ │ cbnz r0, 23d41e │ │ │ │ ands.w r0, r2, r3 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ ite eq │ │ │ │ moveq r1, ip │ │ │ │ movne r1, #0 │ │ │ │ - b.w 30828c │ │ │ │ + b.w 30827c │ │ │ │ mov lr, r1 │ │ │ │ mov r1, ip │ │ │ │ eor.w r0, lr, #1 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 3080f0 │ │ │ │ + b.w 3080e0 │ │ │ │ ldr r3, [pc, #32] @ (23d450 ) │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ ldr.w lr, [pc, #32] @ 23d454 │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #28] @ (23d458 ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 40b96c │ │ │ │ + b.w 40b95c │ │ │ │ nop │ │ │ │ - add r5, sp, #872 @ 0x368 │ │ │ │ + add r5, sp, #808 @ 0x328 │ │ │ │ movs r4, r5 │ │ │ │ - subs r0, #160 @ 0xa0 │ │ │ │ + subs r0, #144 @ 0x90 │ │ │ │ movs r2, r4 │ │ │ │ - adds r5, #48 @ 0x30 │ │ │ │ + adds r5, #32 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023d45c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -346148,25 +346147,25 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 16056c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sp │ │ │ │ - bl 308204 │ │ │ │ + bl 3081f4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 23d4d0 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #0] │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ blx 162a18 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ ldr r2, [pc, #52] @ (23d4e0 ) │ │ │ │ ldr r3, [pc, #48] @ (23d4dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -346201,19 +346200,19 @@ │ │ │ │ mov r0, sp │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 30817c │ │ │ │ + bl 30816c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 23d542 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #60] @ (23d558 ) │ │ │ │ ldr r3, [pc, #52] @ (23d554 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -346301,42 +346300,42 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ bl 1f7628 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 408500 │ │ │ │ + bl 4084f0 │ │ │ │ movs r0, #32 │ │ │ │ blx 16056c │ │ │ │ ldr.w r3, [pc, #1208] @ 23dad8 │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 41b5a8 │ │ │ │ + bl 41b598 │ │ │ │ str.w r5, [r4, #1048] @ 0x418 │ │ │ │ add.w r5, r4, #1024 @ 0x400 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 408500 │ │ │ │ + bl 4084f0 │ │ │ │ str r7, [sp, #32] │ │ │ │ bl 2285b0 │ │ │ │ ldr.w r3, [r0, #616] @ 0x268 │ │ │ │ cmp r3, #11 │ │ │ │ beq.n 23d694 │ │ │ │ bl 2285d8 │ │ │ │ ldr.w r0, [pc, #1148] @ 23dadc │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr.w r2, [pc, #1144] @ 23dae0 │ │ │ │ ldr.w r3, [pc, #1128] @ 23dad4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -346346,15 +346345,15 @@ │ │ │ │ mov.w r1, #656 @ 0x290 │ │ │ │ add r0, pc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 1f75bc │ │ │ │ bl 23c74c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2cbd1c │ │ │ │ + bl 2cbd0c │ │ │ │ str.w r0, [r4, #624] @ 0x270 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23d728 │ │ │ │ ldr.w r0, [pc, #1088] @ 23dae8 │ │ │ │ ldr.w r3, [pc, #1088] @ 23daec │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ @@ -346364,114 +346363,114 @@ │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ add r2, sp, #32 │ │ │ │ bl 23ca50 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 23d738 │ │ │ │ mov r0, r7 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ bl 23c7bc │ │ │ │ cmp r0, #3 │ │ │ │ itete eq │ │ │ │ moveq r1, #1 │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, r1 │ │ │ │ movne r1, #2 │ │ │ │ - bl 3c793c │ │ │ │ + bl 3c792c │ │ │ │ mov r0, r5 │ │ │ │ - bl 408638 │ │ │ │ + bl 408628 │ │ │ │ mov r0, r5 │ │ │ │ - bl 408514 │ │ │ │ + bl 408504 │ │ │ │ ldr r0, [pc, #1020] @ (23daf0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ bl 255b04 │ │ │ │ ldr.w r5, [r4, #1048] @ 0x418 │ │ │ │ cbz r5, 23d70e │ │ │ │ mov r0, r5 │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ mov r0, r6 │ │ │ │ - bl 408514 │ │ │ │ + bl 408504 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23d666 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #624] @ 0x270 │ │ │ │ b.n 23d666 │ │ │ │ ldr r0, [pc, #968] @ (23daf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23d6ce │ │ │ │ b.n 23d6d2 │ │ │ │ mov.w r0, #4194304 @ 0x400000 │ │ │ │ - bl 2cd538 │ │ │ │ + bl 2cd528 │ │ │ │ ldr r3, [pc, #948] @ (23daf8 ) │ │ │ │ ldr r2, [pc, #952] @ (23dafc ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #952] @ (23db00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 2c3ba8 │ │ │ │ - bl 2cbd78 │ │ │ │ + bl 2c3b98 │ │ │ │ + bl 2cbd68 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r0, [pc, #924] @ (23db04 ) │ │ │ │ movw r1, #567 @ 0x237 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ add r1, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3080f0 │ │ │ │ + bl 3080e0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cbz r3, 23d796 │ │ │ │ bl 1f7628 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ cbz r0, 23d78a │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23d6d2 │ │ │ │ - bl 2cc108 │ │ │ │ + bl 2cc0f8 │ │ │ │ b.n 23d6d2 │ │ │ │ bl 1f7e18 │ │ │ │ bl 1f7628 │ │ │ │ ldr r3, [pc, #872] @ (23db08 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23da04 │ │ │ │ movs r0, #2 │ │ │ │ ldr.w r7, [r4, #1048] @ 0x418 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ bl 231a78 │ │ │ │ movs r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ adds.w r2, r0, sl │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 41b924 │ │ │ │ + bl 41b914 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 23d782 │ │ │ │ ldr r3, [pc, #800] @ (23db0c ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w r9, [pc, #800] @ 23db10 │ │ │ │ add r3, pc │ │ │ │ @@ -346482,43 +346481,43 @@ │ │ │ │ b.n 23d850 │ │ │ │ bl 230fd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23d984 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 238e24 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 2cbfbc │ │ │ │ + bl 2cbfac │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ movs r1, #4 │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 23c88c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 23d93c │ │ │ │ mov r0, r7 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 23d98a │ │ │ │ mov r0, r5 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #11 │ │ │ │ bne.w 23da60 │ │ │ │ bl 23c7bc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23da90 │ │ │ │ mov r0, r8 │ │ │ │ - bl 408638 │ │ │ │ + bl 408628 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #11 │ │ │ │ bne.w 23da60 │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #1 │ │ │ │ @@ -346536,19 +346535,19 @@ │ │ │ │ bne.w 23da82 │ │ │ │ ldr r1, [pc, #636] @ (23db14 ) │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, r5, [sp] │ │ │ │ - bl 2d414c │ │ │ │ + bl 2d413c │ │ │ │ ldr r0, [pc, #608] @ (23db18 ) │ │ │ │ movw r1, #427 @ 0x1ab │ │ │ │ str r5, [r6, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ bl 23c7bc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -346563,15 +346562,15 @@ │ │ │ │ bl 23c7bc │ │ │ │ cbnz r0, 23d92a │ │ │ │ ldr r0, [pc, #564] @ (23db1c ) │ │ │ │ mov.w r1, #442 @ 0x1ba │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ mov r0, r7 │ │ │ │ - bl 30817c │ │ │ │ + bl 30816c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23da66 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #3 │ │ │ │ bl 23c88c │ │ │ │ @@ -346587,64 +346586,64 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 23d800 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r6, r8 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23d782 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 23d782 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, r1 │ │ │ │ - bl 2ccccc │ │ │ │ + bl 2cccbc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2cbfbc │ │ │ │ + bl 2cbfac │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 23d838 │ │ │ │ ldr r3, [pc, #460] @ (23db20 ) │ │ │ │ movs r1, #4 │ │ │ │ negs r5, r5 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #444] @ (23db24 ) │ │ │ │ ldr r2, [pc, #448] @ (23db28 ) │ │ │ │ ldr r1, [pc, #448] @ (23db2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #342 @ 0x156 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 23d838 │ │ │ │ - bl 2b6d5c │ │ │ │ + bl 2b6d4c │ │ │ │ b.n 23d80a │ │ │ │ ldr r2, [r6, #52] @ 0x34 │ │ │ │ ldr r1, [r6, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2cc1fc │ │ │ │ + bl 2cc1ec │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2cbfbc │ │ │ │ + bl 2cbfac │ │ │ │ cmp r0, r5 │ │ │ │ blt.n 23d92a │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #5 │ │ │ │ bl 23ca50 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 23d840 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4085dc │ │ │ │ + bl 4085cc │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #1 │ │ │ │ bl 255b08 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 23d840 │ │ │ │ @@ -346681,15 +346680,15 @@ │ │ │ │ bpl.w 23d7ae │ │ │ │ ldr r2, [pc, #280] @ (23db3c ) │ │ │ │ ldr r1, [pc, #284] @ (23db40 ) │ │ │ │ ldr r0, [pc, #284] @ (23db44 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23d7ae │ │ │ │ ldr r3, [pc, #256] @ (23db34 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23d8e0 │ │ │ │ ldr r3, [pc, #244] @ (23db38 ) │ │ │ │ @@ -346699,41 +346698,41 @@ │ │ │ │ bpl.w 23d8e0 │ │ │ │ ldr r2, [pc, #248] @ (23db48 ) │ │ │ │ ldr r1, [pc, #248] @ (23db4c ) │ │ │ │ ldr r0, [pc, #252] @ (23db50 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23d8e0 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov r6, r8 │ │ │ │ b.n 23d782 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ bl 1f7628 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r6, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23d936 │ │ │ │ b.n 23d782 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov r6, r8 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 23d782 │ │ │ │ mov r7, r5 │ │ │ │ mov r6, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 23d782 │ │ │ │ ldr r0, [pc, #192] @ (23db54 ) │ │ │ │ mov r6, r8 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 23d782 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #144] @ (23db34 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23d9fa │ │ │ │ @@ -346744,84 +346743,84 @@ │ │ │ │ bpl.n 23d9fa │ │ │ │ ldr r2, [pc, #156] @ (23db58 ) │ │ │ │ ldr r1, [pc, #156] @ (23db5c ) │ │ │ │ ldr r0, [pc, #160] @ (23db60 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23d9fa │ │ │ │ @ instruction: 0xf3a80030 │ │ │ │ @ instruction: 0xf39c0030 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bl 49bada <_IO_stdin_used@@Base+0x67d4a> │ │ │ │ - adds r6, #180 @ 0xb4 │ │ │ │ + bl 49bada <_IO_stdin_used@@Base+0x67d5a> │ │ │ │ + adds r6, #164 @ 0xa4 │ │ │ │ movs r2, r4 │ │ │ │ @ instruction: 0xf32a0030 │ │ │ │ - adds r2, #236 @ 0xec │ │ │ │ + adds r2, #220 @ 0xdc │ │ │ │ movs r2, r4 │ │ │ │ ldrh.w r0, [sl, fp, lsl #3] │ │ │ │ - bl 413aee │ │ │ │ + bl 413aee │ │ │ │ @ instruction: 0xf7f4003b │ │ │ │ - adds r6, #14 │ │ │ │ + adds r5, #254 @ 0xfe │ │ │ │ movs r2, r4 │ │ │ │ - add r2, sp, #816 @ 0x330 │ │ │ │ + add r2, sp, #752 @ 0x2f0 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r6, [r5, #46] @ 0x2e │ │ │ │ + ldrh r6, [r3, #46] @ 0x2e │ │ │ │ movs r7, r3 │ │ │ │ - ldrh r2, [r0, #48] @ 0x30 │ │ │ │ + ldrh r2, [r6, #46] @ 0x2e │ │ │ │ movs r7, r3 │ │ │ │ - adds r2, #8 │ │ │ │ + adds r1, #248 @ 0xf8 │ │ │ │ movs r2, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #136 @ 0x88 │ │ │ │ + add r2, sp, #72 @ 0x48 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r6, [r7, #40] @ 0x28 │ │ │ │ + ldrh r6, [r5, #40] @ 0x28 │ │ │ │ movs r7, r3 │ │ │ │ - ldrh r2, [r6, #36] @ 0x24 │ │ │ │ + ldrh r2, [r4, #36] @ 0x24 │ │ │ │ movs r7, r3 │ │ │ │ - adds r0, #184 @ 0xb8 │ │ │ │ + adds r0, #168 @ 0xa8 │ │ │ │ movs r2, r4 │ │ │ │ - adds r0, #136 @ 0x88 │ │ │ │ + adds r0, #120 @ 0x78 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #680 @ 0x2a8 │ │ │ │ + add r0, sp, #616 @ 0x268 │ │ │ │ movs r4, r5 │ │ │ │ - adds r3, #240 @ 0xf0 │ │ │ │ + adds r3, #224 @ 0xe0 │ │ │ │ movs r2, r4 │ │ │ │ - adds r0, #0 │ │ │ │ + cmp r7, #240 @ 0xf0 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r7, #144 @ 0x90 │ │ │ │ + cmp r7, #128 @ 0x80 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #32] │ │ │ │ + str r2, [r2, #32] │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, #216 @ 0xd8 │ │ │ │ + adds r4, #200 @ 0xc8 │ │ │ │ movs r7, r4 │ │ │ │ - adds r0, #130 @ 0x82 │ │ │ │ + adds r0, #114 @ 0x72 │ │ │ │ movs r2, r4 │ │ │ │ - adds r4, #172 @ 0xac │ │ │ │ + adds r4, #156 @ 0x9c │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r6, #28] │ │ │ │ + str r2, [r4, #28] │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #84 @ 0x54 │ │ │ │ + adds r0, #68 @ 0x44 │ │ │ │ movs r2, r4 │ │ │ │ - adds r1, #2 │ │ │ │ + adds r0, #242 @ 0xf2 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r1, #24] │ │ │ │ + str r0, [r7, #20] │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, #62 @ 0x3e │ │ │ │ + adds r4, #46 @ 0x2e │ │ │ │ movs r7, r4 │ │ │ │ - cmp r7, #232 @ 0xe8 │ │ │ │ + cmp r7, #216 @ 0xd8 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0023db64 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -346841,25 +346840,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bl 2285b0 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #1032 @ 0x408 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add.w r0, r3, #1024 @ 0x400 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 408558 │ │ │ │ + b.w 408548 │ │ │ │ bl 2285d8 │ │ │ │ add.w r0, r0, #332 @ 0x14c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 408558 │ │ │ │ + b.w 408548 │ │ │ │ │ │ │ │ 0023dbd0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ (23dc9c ) │ │ │ │ @@ -346882,27 +346881,27 @@ │ │ │ │ ldr r2, [pc, #152] @ (23dca4 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #152] @ (23dca8 ) │ │ │ │ add r0, sp, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 4069b0 │ │ │ │ - bl 41a6b0 │ │ │ │ + bl 4069a0 │ │ │ │ + bl 41a6a0 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ - bl 419710 │ │ │ │ + bl 419700 │ │ │ │ str.w r5, [r4, #328] @ 0x148 │ │ │ │ bl 1f7628 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 406ce8 │ │ │ │ + bl 406cd8 │ │ │ │ ldr r0, [pc, #116] @ (23dcac ) │ │ │ │ mov.w r1, #952 @ 0x3b8 │ │ │ │ add r0, pc │ │ │ │ bl 1f75bc │ │ │ │ - bl 2ba488 │ │ │ │ + bl 2ba478 │ │ │ │ ldr r2, [pc, #104] @ (23dcb0 ) │ │ │ │ ldr r3, [pc, #88] @ (23dca0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -346935,30 +346934,30 @@ │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldc 0, cr0, [r2, #192]! @ 0xc0 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ mcr 15, 7, pc, cr5, cr15, {7} @ │ │ │ │ - adds r1, #144 @ 0x90 │ │ │ │ + adds r1, #128 @ 0x80 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r5, #58 @ 0x3a │ │ │ │ + cmp r5, #42 @ 0x2a │ │ │ │ movs r2, r4 │ │ │ │ ldcl 0, cr0, [r0, #-192] @ 0xffffff40 │ │ │ │ - add r5, pc, #616 @ (adr r5, 23df20 ) │ │ │ │ + add r5, pc, #552 @ (adr r5, 23dee0 ) │ │ │ │ movs r4, r5 │ │ │ │ - cmp r4, #248 @ 0xf8 │ │ │ │ + cmp r4, #232 @ 0xe8 │ │ │ │ movs r2, r4 │ │ │ │ - adds r1, #0 │ │ │ │ + adds r0, #240 @ 0xf0 │ │ │ │ movs r2, r4 │ │ │ │ - add r5, pc, #528 @ (adr r5, 23ded4 ) │ │ │ │ + add r5, pc, #464 @ (adr r5, 23de94 ) │ │ │ │ movs r4, r5 │ │ │ │ - cmp r4, #226 @ 0xe2 │ │ │ │ + cmp r4, #210 @ 0xd2 │ │ │ │ movs r2, r4 │ │ │ │ - ldrsh r6, [r6, r2] │ │ │ │ + ldrsh r6, [r4, r2] │ │ │ │ movs r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [r1, #52] @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 23dce6 │ │ │ │ @@ -347043,28 +347042,28 @@ │ │ │ │ ldr r3, [pc, #44] @ (23ddd4 ) │ │ │ │ ldr r1, [pc, #48] @ (23ddd8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1617 @ 0x651 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 23dd7e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mrrc 0, 3, r0, r2, cr0 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [r6], {48} @ 0x30 │ │ │ │ - adds r0, #32 │ │ │ │ + adds r0, #16 │ │ │ │ movs r2, r4 │ │ │ │ - add r5, pc, #376 @ (adr r5, 23df50 ) │ │ │ │ + add r5, pc, #312 @ (adr r5, 23df10 ) │ │ │ │ movs r4, r5 │ │ │ │ - adds r0, #6 │ │ │ │ + cmp r7, #246 @ 0xf6 │ │ │ │ movs r2, r4 │ │ │ │ add.w r0, r0, #1572864 @ 0x180000 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w ip, [r1, #8] │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr.w r3, [r0, #140] @ 0x8c │ │ │ │ mla lr, r2, ip, r3 │ │ │ │ @@ -347100,19 +347099,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #4] @ (23de54 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ lsls r2, r4, #14 │ │ │ │ movs r0, r6 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ - b.w 2c436c │ │ │ │ + b.w 2c435c │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 23ded0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -347120,15 +347119,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #92] @ (23ded8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r1, [pc, #76] @ (23dedc ) │ │ │ │ ldr r2, [pc, #80] @ (23dee0 ) │ │ │ │ ldr r3, [pc, #80] @ (23dee4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [pc, #80] @ 23dee8 │ │ │ │ strd r1, r2, [r0, #48] @ 0x30 │ │ │ │ @@ -347150,19 +347149,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #568 @ (adr r4, 23e10c ) │ │ │ │ + add r4, pc, #504 @ (adr r4, 23e0cc ) │ │ │ │ movs r4, r5 │ │ │ │ - strh r0, [r7, #52] @ 0x34 │ │ │ │ + strh r0, [r5, #52] @ 0x34 │ │ │ │ movs r7, r3 │ │ │ │ - strh r2, [r1, #54] @ 0x36 │ │ │ │ + strh r2, [r7, #52] @ 0x34 │ │ │ │ movs r7, r3 │ │ │ │ subs r2, #227 @ 0xe3 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #41 @ 0x29 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ @@ -347221,33 +347220,33 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cbz r3, 23df92 │ │ │ │ blx 160ddc │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23df40 │ │ │ │ - bl 4196b8 │ │ │ │ + bl 4196a8 │ │ │ │ b.n 23df40 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #84] @ (23dfdc ) │ │ │ │ ldr r1, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 23df40 │ │ │ │ bl 2285d8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr.w r3, [r3, #320] @ 0x140 │ │ │ │ cmp r3, #9 │ │ │ │ beq.n 23df6e │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldr r0, [pc, #56] @ (23dfe0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr.w r3, [r3, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23df6e │ │ │ │ @@ -347256,17 +347255,17 @@ │ │ │ │ strb.w r2, [r3, #128] @ 0x80 │ │ │ │ b.n 23df6e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ eor.w r0, r8, r0, rrx │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, r4, r0, rrx │ │ │ │ - cmp r6, #90 @ 0x5a │ │ │ │ + cmp r6, #74 @ 0x4a │ │ │ │ movs r2, r4 │ │ │ │ - cmp r6, #86 @ 0x56 │ │ │ │ + cmp r6, #70 @ 0x46 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #1572864 @ 0x180000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -347317,28 +347316,28 @@ │ │ │ │ ldr r1, [pc, #188] @ (23e120 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #891 @ 0x37b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 23e04a │ │ │ │ ldr r3, [pc, #164] @ (23e124 ) │ │ │ │ mov.w r2, #908 @ 0x38c │ │ │ │ ldr r5, [pc, #164] @ (23e128 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #164] @ (23e12c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 23e09e │ │ │ │ blx 1608ac │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ cbz r0, 23e0a6 │ │ │ │ blx 160700 │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ @@ -347359,69 +347358,69 @@ │ │ │ │ ldr r1, [pc, #108] @ (23e138 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #898 @ 0x382 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23e096 │ │ │ │ ldr r3, [pc, #88] @ (23e13c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #88] @ (23e140 ) │ │ │ │ ldr r1, [pc, #92] @ (23e144 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #915 @ 0x393 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23e096 │ │ │ │ ldr r3, [pc, #72] @ (23e148 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #72] @ (23e14c ) │ │ │ │ ldr r1, [pc, #76] @ (23e150 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #922 @ 0x39a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23e096 │ │ │ │ - add r2, pc, #656 @ (adr r2, 23e3ac ) │ │ │ │ + add r2, pc, #592 @ (adr r2, 23e36c ) │ │ │ │ movs r4, r5 │ │ │ │ - cmp r5, #186 @ 0xba │ │ │ │ + cmp r5, #170 @ 0xaa │ │ │ │ movs r2, r4 │ │ │ │ - cmp r5, #72 @ 0x48 │ │ │ │ + cmp r5, #56 @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ - add r2, pc, #512 @ (adr r2, 23e328 ) │ │ │ │ + add r2, pc, #448 @ (adr r2, 23e2e8 ) │ │ │ │ movs r4, r5 │ │ │ │ - cmp r5, #238 @ 0xee │ │ │ │ + cmp r5, #222 @ 0xde │ │ │ │ movs r2, r4 │ │ │ │ - cmp r5, #38 @ 0x26 │ │ │ │ + cmp r5, #22 │ │ │ │ movs r2, r4 │ │ │ │ - add r2, pc, #240 @ (adr r2, 23e224 ) │ │ │ │ + add r2, pc, #176 @ (adr r2, 23e1e4 ) │ │ │ │ movs r4, r5 │ │ │ │ - cmp r5, #122 @ 0x7a │ │ │ │ + cmp r5, #106 @ 0x6a │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, #224 @ 0xe0 │ │ │ │ + cmp r4, #208 @ 0xd0 │ │ │ │ movs r2, r4 │ │ │ │ - add r2, pc, #128 @ (adr r2, 23e1c0 ) │ │ │ │ + add r2, pc, #64 @ (adr r2, 23e180 ) │ │ │ │ movs r4, r5 │ │ │ │ - cmp r5, #186 @ 0xba │ │ │ │ + cmp r5, #170 @ 0xaa │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, #196 @ 0xc4 │ │ │ │ + cmp r4, #180 @ 0xb4 │ │ │ │ movs r2, r4 │ │ │ │ - add r2, pc, #16 @ (adr r2, 23e15c ) │ │ │ │ + add r1, pc, #976 @ (adr r1, 23e51c ) │ │ │ │ movs r4, r5 │ │ │ │ - cmp r5, #202 @ 0xca │ │ │ │ + cmp r5, #186 @ 0xba │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, #168 @ 0xa8 │ │ │ │ + cmp r4, #152 @ 0x98 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #148] @ 23e1f8 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -347496,15 +347495,15 @@ │ │ │ │ bne.n 23e2a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ (23e2c4 ) │ │ │ │ str.w r3, [r4, #132] @ 0x84 │ │ │ │ add r0, pc │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ - bl 2b699c │ │ │ │ + bl 2b698c │ │ │ │ cbnz r0, 23e292 │ │ │ │ ldr r3, [pc, #136] @ (23e2c8 ) │ │ │ │ ldr.w r2, [r4, #132] @ 0x84 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 23e26e │ │ │ │ movs r1, #32 │ │ │ │ @@ -347529,15 +347528,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23e24a │ │ │ │ ldr r0, [pc, #80] @ (23e2d4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r2, [r4, #132] @ 0x84 │ │ │ │ b.n 23e24a │ │ │ │ ldr r3, [pc, #68] @ (23e2d8 ) │ │ │ │ movw r2, #638 @ 0x27e │ │ │ │ ldr r1, [pc, #64] @ (23e2dc ) │ │ │ │ ldr r0, [pc, #68] @ (23e2e0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -347561,27 +347560,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #142 @ 0x8e │ │ │ │ + cmp r4, #126 @ 0x7e │ │ │ │ movs r2, r4 │ │ │ │ - add r0, pc, #432 @ (adr r0, 23e48c ) │ │ │ │ + add r0, pc, #368 @ (adr r0, 23e44c ) │ │ │ │ movs r4, r5 │ │ │ │ - cmp r3, #22 │ │ │ │ + cmp r3, #6 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r0, #26] │ │ │ │ + ldrh r6, [r6, #24] │ │ │ │ movs r1, r4 │ │ │ │ - add r0, pc, #344 @ (adr r0, 23e440 ) │ │ │ │ + add r0, pc, #280 @ (adr r0, 23e400 ) │ │ │ │ movs r4, r5 │ │ │ │ - cmp r3, #0 │ │ │ │ + cmp r2, #240 @ 0xf0 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, #68 @ 0x44 │ │ │ │ + cmp r4, #52 @ 0x34 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #160] @ (23e3a4 ) │ │ │ │ @@ -347645,15 +347644,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23e352 │ │ │ │ ldr r0, [pc, #44] @ (23e3c0 ) │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23e352 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ b.n 23e0c8 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ b.n 23e0b4 │ │ │ │ @@ -347662,15 +347661,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 23e03c │ │ │ │ movs r0, r6 │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #192 @ 0xc0 │ │ │ │ + cmp r3, #176 @ 0xb0 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #408] @ (23e570 ) │ │ │ │ @@ -347792,15 +347791,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ strd r7, lr, [sp, #16] │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 23e4a6 │ │ │ │ ldr r3, [pc, #136] @ (23e590 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 23e518 │ │ │ │ ldr r3, [pc, #120] @ (23e588 ) │ │ │ │ @@ -347820,25 +347819,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23e460 │ │ │ │ ldr r0, [pc, #104] @ (23e598 ) │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23e460 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 23e470 │ │ │ │ ldr r0, [pc, #84] @ (23e59c ) │ │ │ │ subs.w r2, r4, #4000 @ 0xfa0 │ │ │ │ sbc.w r3, r3, r3 │ │ │ │ stmia.w sp, {r4, r7, ip} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w ip, [r1, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r7, [r1, #44] @ 0x2c │ │ │ │ b.n 23e45c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ @@ -347853,23 +347852,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 23dfcc │ │ │ │ movs r0, r6 │ │ │ │ movs r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #230 @ 0xe6 │ │ │ │ + cmp r2, #214 @ 0xd6 │ │ │ │ movs r2, r4 │ │ │ │ adds r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #228 @ 0xe4 │ │ │ │ + cmp r2, #212 @ 0xd4 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r2, #56 @ 0x38 │ │ │ │ + cmp r2, #40 @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr.w ip, [pc, #164] @ 23e654 │ │ │ │ mov r5, r0 │ │ │ │ @@ -348023,15 +348022,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #48] @ (23e750 ) │ │ │ │ mov r4, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23e6bc │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ b.n 23ed58 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ b.n 23ed50 │ │ │ │ @@ -348040,15 +348039,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 23ecf8 │ │ │ │ movs r0, r6 │ │ │ │ cmp r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #56 @ 0x38 │ │ │ │ + cmp r1, #40 @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w ip, [pc, #300] @ 23e890 │ │ │ │ mov r7, r0 │ │ │ │ @@ -348139,15 +348138,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 23e7c8 │ │ │ │ ldr r0, [pc, #120] @ (23e8b0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23e7c8 │ │ │ │ ldr.w ip, [pc, #112] @ 23e8b4 │ │ │ │ add ip, pc │ │ │ │ b.n 23e7c4 │ │ │ │ ldr.w ip, [pc, #108] @ 23e8b8 │ │ │ │ add ip, pc │ │ │ │ b.n 23e7c4 │ │ │ │ @@ -348168,42 +348167,42 @@ │ │ │ │ str.w ip, [sp, #12] │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ add.w r4, r2, #144 @ 0x90 │ │ │ │ add.w r3, r2, #80 @ 0x50 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r2, #16 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23e7c8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ b.n 23ecec │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ b.n 23ecd8 │ │ │ │ movs r0, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 23e8b2 │ │ │ │ + cbz r2, 23e8ae │ │ │ │ movs r7, r3 │ │ │ │ b.n 23ec40 │ │ │ │ movs r0, r6 │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #130 @ 0x82 │ │ │ │ + cmp r0, #114 @ 0x72 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r0, #94 @ 0x5e │ │ │ │ + cmp r0, #78 @ 0x4e │ │ │ │ movs r2, r4 │ │ │ │ - cmp r0, #98 @ 0x62 │ │ │ │ + cmp r0, #82 @ 0x52 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #152 @ 0x98 │ │ │ │ + cmp r0, #136 @ 0x88 │ │ │ │ movs r2, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov.w r0, #4288 @ 0x10c0 │ │ │ │ @@ -348331,15 +348330,15 @@ │ │ │ │ bpl.n 23e9d2 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, sl, asr #31 │ │ │ │ ldr r0, [pc, #164] @ (23eac4 ) │ │ │ │ mov r2, sl │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ adds r6, r3, r1 │ │ │ │ b.n 23e9d2 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ bl 23e5a0 │ │ │ │ cbnz r0, 23ea48 │ │ │ │ @@ -348387,29 +348386,29 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23ea64 │ │ │ │ ldr r0, [pc, #32] @ (23eacc ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23ea64 │ │ │ │ b.n 23eb84 │ │ │ │ movs r0, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #152 @ 0x98 │ │ │ │ + movs r7, #136 @ 0x88 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r2, #10 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #80 @ 0x50 │ │ │ │ + movs r7, #64 @ 0x40 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348496,24 +348495,24 @@ │ │ │ │ str r3, [r5, #60] @ 0x3c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ blx 160730 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ str r0, [r5, #64] @ 0x40 │ │ │ │ - bl 40a67c │ │ │ │ + bl 40a66c │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ movs r1, #4 │ │ │ │ adds r0, #31 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ blx 160730 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ str r0, [r5, #68] @ 0x44 │ │ │ │ - bl 40a67c │ │ │ │ + bl 40a66c │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ movs r1, #4 │ │ │ │ blx 160730 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ ldrb.w r3, [r4, #136] @ 0x88 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ strb.w r3, [r5, #56] @ 0x38 │ │ │ │ @@ -348563,27 +348562,27 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [pc, #44] @ (23ecb4 ) │ │ │ │ ldrd r8, r9, [r5, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ strd r6, r3, [sp] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r2, [r4, #132] @ 0x84 │ │ │ │ b.n 23ec32 │ │ │ │ nop │ │ │ │ udf #154 @ 0x9a │ │ │ │ movs r0, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #192 @ 0xc0 │ │ │ │ + movs r5, #176 @ 0xb0 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ mov r8, r2 │ │ │ │ @@ -348672,15 +348671,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 23ed32 │ │ │ │ ldr r0, [pc, #428] @ (23ef54 ) │ │ │ │ mov r3, r9 │ │ │ │ strd r2, r7, [sp] │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23ed32 │ │ │ │ strd r4, r2, [sp, #16] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [sl, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -348700,15 +348699,15 @@ │ │ │ │ ldr.w r3, [sl, #100] @ 0x64 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r2, r7, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ strd r3, r7, [sp, #76] @ 0x4c │ │ │ │ add r3, pc, #308 @ (adr r3, 23ef30 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 41b4c4 │ │ │ │ + bl 41b4b4 │ │ │ │ cbz r0, 23ee1e │ │ │ │ subs r0, #1 │ │ │ │ cmp r0, #1 │ │ │ │ bhi.n 23eec0 │ │ │ │ ldrh.w r3, [sp, #74] @ 0x4a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23ef24 │ │ │ │ @@ -348774,15 +348773,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 23ee66 │ │ │ │ ldr r0, [pc, #172] @ (23ef58 ) │ │ │ │ mov r2, r8 │ │ │ │ strd r3, r7, [sp] │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23ee66 │ │ │ │ blx 160ddc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cbnz r3, 23ef1a │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl, #128] @ 0x80 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -348790,15 +348789,15 @@ │ │ │ │ b.n 23ed54 │ │ │ │ bl 2285d8 │ │ │ │ ldr.w r3, [r0, #320] @ 0x140 │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 23edca │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl 41a428 │ │ │ │ + bl 41a418 │ │ │ │ b.n 23ee34 │ │ │ │ ldr.w r0, [sl, #100] @ 0x64 │ │ │ │ add r1, sp, #52 @ 0x34 │ │ │ │ blx 1619c8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 23eec0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ @@ -348837,17 +348836,17 @@ │ │ │ │ movs r0, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #10 │ │ │ │ + movs r4, #250 @ 0xfa │ │ │ │ movs r2, r4 │ │ │ │ - movs r4, #4 │ │ │ │ + movs r3, #244 @ 0xf4 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ mov r5, r2 │ │ │ │ @@ -348973,41 +348972,41 @@ │ │ │ │ ldr r3, [pc, #140] @ (23f124 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23efee │ │ │ │ ldr r0, [pc, #132] @ (23f128 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ b.n 23efee │ │ │ │ ldr r3, [pc, #124] @ (23f12c ) │ │ │ │ ldr r2, [pc, #124] @ (23f130 ) │ │ │ │ ldr r1, [pc, #128] @ (23f134 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ movw r2, #1582 @ 0x62e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 23f052 │ │ │ │ ldr r3, [pc, #104] @ (23f138 ) │ │ │ │ ldr r2, [pc, #104] @ (23f13c ) │ │ │ │ ldr r1, [pc, #108] @ (23f140 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ movw r2, #1588 @ 0x634 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23f0c8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (23f144 ) │ │ │ │ movw r2, #1570 @ 0x622 │ │ │ │ ldr r1, [pc, #80] @ (23f148 ) │ │ │ │ ldr r0, [pc, #84] @ (23f14c ) │ │ │ │ add r3, pc │ │ │ │ @@ -349022,39 +349021,39 @@ │ │ │ │ bge.n 23f114 │ │ │ │ movs r0, r6 │ │ │ │ @ instruction: 0xf216002f │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 23f1a0 │ │ │ │ movs r0, r6 │ │ │ │ - movs r2, #122 @ 0x7a │ │ │ │ + movs r2, #106 @ 0x6a │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #108 @ 0x6c │ │ │ │ + movs r2, #92 @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [sp, #336] @ 0x150 │ │ │ │ + str r2, [sp, #272] @ 0x110 │ │ │ │ movs r4, r5 │ │ │ │ - movs r2, #198 @ 0xc6 │ │ │ │ + movs r2, #182 @ 0xb6 │ │ │ │ movs r2, r4 │ │ │ │ - adds r0, r7, #3 │ │ │ │ + adds r0, r5, #3 │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ + str r2, [sp, #144] @ 0x90 │ │ │ │ movs r4, r5 │ │ │ │ - movs r2, #206 @ 0xce │ │ │ │ + movs r2, #190 @ 0xbe │ │ │ │ movs r2, r4 │ │ │ │ - adds r0, r3, #3 │ │ │ │ + adds r0, r1, #3 │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #0] │ │ │ │ movs r4, r5 │ │ │ │ - adds r2, r7, #2 │ │ │ │ + adds r2, r5, #2 │ │ │ │ movs r2, r4 │ │ │ │ - movs r2, #70 @ 0x46 │ │ │ │ + movs r2, #54 @ 0x36 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ ldr.w r2, [pc, #1068] @ 23f590 │ │ │ │ @@ -349077,15 +349076,15 @@ │ │ │ │ bne.w 23f4dc │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ cbz r2, 23f1a4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r3 │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldr.w r0, [r4, #144] @ 0x90 │ │ │ │ movs r7, #9 │ │ │ │ movt r7, #6 │ │ │ │ blx 16087c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ mov r5, r3 │ │ │ │ @@ -349326,15 +349325,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [pc, #356] @ (23f5ac ) │ │ │ │ vldr d7, [r5, #16] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23f2ea │ │ │ │ mul.w r2, r8, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ blx 1612d0 │ │ │ │ ldr.w r2, [r4, #132] @ 0x84 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -349400,24 +349399,24 @@ │ │ │ │ b.n 23f380 │ │ │ │ ldr r0, [pc, #152] @ (23f5b0 ) │ │ │ │ movs r3, #1 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r2, sp, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ bl 23ef5c │ │ │ │ adds r0, #1 │ │ │ │ bne.n 23f4e8 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 40b6fc │ │ │ │ + bl 40b6ec │ │ │ │ b.n 23f4e8 │ │ │ │ blx 1607d0 │ │ │ │ b.n 23f37c │ │ │ │ bl 2285b0 │ │ │ │ ldr.w r3, [r0, #616] @ 0x268 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 23f4e8 │ │ │ │ @@ -349430,15 +349429,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (23f5a8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 23f4f8 │ │ │ │ ldr r0, [pc, #76] @ (23f5b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23f4f8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (23f5bc ) │ │ │ │ movw r2, #711 @ 0x2c7 │ │ │ │ ldr r1, [pc, #64] @ (23f5c0 ) │ │ │ │ ldr r0, [pc, #64] @ (23f5c4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -349457,27 +349456,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 23f5b4 │ │ │ │ movs r0, r6 │ │ │ │ subs r0, r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, #7 │ │ │ │ + subs r0, r1, #7 │ │ │ │ movs r2, r4 │ │ │ │ - subs r6, r6, #2 │ │ │ │ + subs r6, r4, #2 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, #2 │ │ │ │ + subs r0, r6, #1 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r0, #44] @ 0x2c │ │ │ │ + ldrh r6, [r6, #42] @ 0x2a │ │ │ │ movs r4, r5 │ │ │ │ - adds r0, r6, r0 │ │ │ │ + adds r0, r4, r0 │ │ │ │ movs r2, r4 │ │ │ │ - subs r4, r0, #2 │ │ │ │ + subs r4, r6, #1 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ @@ -349594,15 +349593,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23f6c6 │ │ │ │ ldr r0, [pc, #768] @ (23fa0c ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23f6c6 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ blx 161b68 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [pc, #748] @ (23fa10 ) │ │ │ │ mov r0, r9 │ │ │ │ @@ -349611,15 +349610,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #744] @ (23fa18 ) │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #827 @ 0x33b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ blx 160c7c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ blx 1607d0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -349747,237 +349746,237 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ movw r2, #2322 @ 0x912 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23f752 │ │ │ │ ldr r3, [pc, #388] @ (23fa3c ) │ │ │ │ mov.w r2, #784 @ 0x310 │ │ │ │ ldr r4, [pc, #388] @ (23fa40 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #388] @ (23fa44 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23f752 │ │ │ │ mov r0, r3 │ │ │ │ blx 161678 │ │ │ │ ldr r3, [pc, #368] @ (23fa48 ) │ │ │ │ ldr r2, [pc, #368] @ (23fa4c ) │ │ │ │ ldr r1, [pc, #372] @ (23fa50 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #862 @ 0x35e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 160ddc │ │ │ │ b.n 23f73e │ │ │ │ ldr r2, [pc, #344] @ (23fa54 ) │ │ │ │ add.w r3, fp, #216 @ 0xd8 │ │ │ │ ldr r1, [pc, #340] @ (23fa58 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #798 @ 0x31e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23f748 │ │ │ │ ldr r3, [pc, #324] @ (23fa5c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #324] @ (23fa60 ) │ │ │ │ ldr r1, [pc, #328] @ (23fa64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2305 @ 0x901 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23f752 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ add.w r3, fp, #216 @ 0xd8 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #300] @ (23fa68 ) │ │ │ │ ldr r1, [pc, #300] @ (23fa6c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #807 @ 0x327 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23f73e │ │ │ │ ldr r2, [pc, #288] @ (23fa70 ) │ │ │ │ add.w r3, fp, #216 @ 0xd8 │ │ │ │ ldr r1, [pc, #284] @ (23fa74 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #791 @ 0x317 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23f752 │ │ │ │ mov r0, r4 │ │ │ │ blx 161678 │ │ │ │ ldr r3, [pc, #264] @ (23fa78 ) │ │ │ │ ldr r2, [pc, #264] @ (23fa7c ) │ │ │ │ ldr r1, [pc, #268] @ (23fa80 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #841 @ 0x349 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 160ddc │ │ │ │ b.n 23f73e │ │ │ │ ldr r3, [pc, #240] @ (23fa84 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #240] @ (23fa88 ) │ │ │ │ ldr r1, [pc, #240] @ (23fa8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #852 @ 0x354 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23f73e │ │ │ │ ldr r3, [pc, #224] @ (23fa90 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #224] @ (23fa94 ) │ │ │ │ ldr r1, [pc, #224] @ (23fa98 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #836 @ 0x344 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23f73e │ │ │ │ ldr r3, [pc, #208] @ (23fa9c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #208] @ (23faa0 ) │ │ │ │ ldr r1, [pc, #208] @ (23faa4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #858 @ 0x35a │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23f73e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 23fadc │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #38] @ 0x26 │ │ │ │ + ldrh r4, [r1, #38] @ 0x26 │ │ │ │ movs r4, r5 │ │ │ │ bcc.n 23fa74 │ │ │ │ movs r0, r6 │ │ │ │ - ands r6, r7 │ │ │ │ + ands r6, r5 │ │ │ │ movs r3, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r6, #0 │ │ │ │ + subs r0, r4, #0 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r3, #30] │ │ │ │ + ldrh r6, [r1, #30] │ │ │ │ movs r4, r5 │ │ │ │ - asrs r4, r0, #26 │ │ │ │ + asrs r4, r6, #25 │ │ │ │ movs r2, r4 │ │ │ │ - subs r2, r2, #1 │ │ │ │ + subs r2, r0, #1 │ │ │ │ movs r2, r4 │ │ │ │ bcs.n 23fa90 │ │ │ │ movs r0, r6 │ │ │ │ - adds r4, r3, #7 │ │ │ │ + adds r4, r1, #7 │ │ │ │ movs r2, r4 │ │ │ │ - subs r2, r2, #3 │ │ │ │ + subs r2, r0, #3 │ │ │ │ movs r2, r4 │ │ │ │ movs r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #18] │ │ │ │ + ldrh r2, [r3, #18] │ │ │ │ movs r4, r5 │ │ │ │ - subs r0, r4, #1 │ │ │ │ + subs r0, r2, #1 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r6, r1, #20 │ │ │ │ + asrs r6, r7, #19 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r1, #18] │ │ │ │ + ldrh r0, [r7, #16] │ │ │ │ movs r4, r5 │ │ │ │ - subs r6, r1, r7 │ │ │ │ + subs r6, r7, r6 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r6, r5, #19 │ │ │ │ + asrs r6, r3, #19 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r5, #16] │ │ │ │ + ldrh r4, [r3, #16] │ │ │ │ movs r4, r5 │ │ │ │ - adds r4, r3, #6 │ │ │ │ + adds r4, r1, #6 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r4, r1, #19 │ │ │ │ + asrs r4, r7, #18 │ │ │ │ movs r2, r4 │ │ │ │ - subs r0, r4, r7 │ │ │ │ + subs r0, r2, r7 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r4, r5, #18 │ │ │ │ + asrs r4, r3, #18 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r5, #14] │ │ │ │ + ldrh r4, [r3, #14] │ │ │ │ movs r4, r5 │ │ │ │ - adds r6, r5, #6 │ │ │ │ + adds r6, r3, #6 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r0, r2, #18 │ │ │ │ + asrs r0, r0, #18 │ │ │ │ movs r2, r4 │ │ │ │ - subs r6, r1, r7 │ │ │ │ + subs r6, r7, r6 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r4, #17 │ │ │ │ movs r2, r4 │ │ │ │ - subs r4, r4, r5 │ │ │ │ + subs r4, r2, r5 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r0, r3, #17 │ │ │ │ + asrs r0, r1, #17 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r2, #12] │ │ │ │ + ldrh r4, [r0, #12] │ │ │ │ movs r4, r5 │ │ │ │ - adds r4, r5, #1 │ │ │ │ + adds r4, r3, #1 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r4, r6, #16 │ │ │ │ + asrs r4, r4, #16 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r5, #10] │ │ │ │ + ldrh r6, [r3, #10] │ │ │ │ movs r4, r5 │ │ │ │ - adds r0, r0, #2 │ │ │ │ + adds r0, r6, #1 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r2, r2, #16 │ │ │ │ + asrs r2, r0, #16 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r2, [r2, #10] │ │ │ │ + ldrh r2, [r0, #10] │ │ │ │ movs r4, r5 │ │ │ │ - subs r0, r7, r7 │ │ │ │ + subs r0, r5, r7 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r6, r6, #15 │ │ │ │ + asrs r6, r4, #15 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r6, #8] │ │ │ │ + ldrh r6, [r4, #8] │ │ │ │ movs r4, r5 │ │ │ │ - adds r4, r6, #1 │ │ │ │ + adds r4, r4, #1 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r2, r3, #15 │ │ │ │ + asrs r2, r1, #15 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r9, r2 │ │ │ │ @@ -350106,19 +350105,19 @@ │ │ │ │ ldr r1, [pc, #380] @ (23fd6c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2359 @ 0x937 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23fc4c │ │ │ │ ldr r0, [pc, #360] @ (23fd70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ strb.w r5, [r4, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ b.n 23fb66 │ │ │ │ ldr r3, [pc, #324] @ (23fd5c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 23fc76 │ │ │ │ @@ -350135,15 +350134,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ movw r2, #2413 @ 0x96d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov r0, r8 │ │ │ │ bl 23f150 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 23fb80 │ │ │ │ ldr r3, [pc, #292] @ (23fd80 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -350152,29 +350151,29 @@ │ │ │ │ ldr r3, [pc, #288] @ (23fd84 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 23fb70 │ │ │ │ ldr r0, [pc, #280] @ (23fd88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23fb70 │ │ │ │ ldr r3, [pc, #276] @ (23fd8c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23fc1e │ │ │ │ ldr r3, [pc, #256] @ (23fd84 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 23fc1e │ │ │ │ ldr r0, [pc, #260] @ (23fd90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ rev r3, r3 │ │ │ │ rev r2, r2 │ │ │ │ b.n 23fb02 │ │ │ │ ldr r3, [pc, #240] @ (23fd94 ) │ │ │ │ @@ -350183,30 +350182,30 @@ │ │ │ │ ldr r1, [pc, #244] @ (23fd9c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2422 @ 0x976 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 160ddc │ │ │ │ b.n 23fc4c │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #212] @ (23fda0 ) │ │ │ │ ldr r2, [pc, #216] @ (23fda4 ) │ │ │ │ ldr r1, [pc, #216] @ (23fda8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2364 @ 0x93c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23fc4c │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #192] @ (23fdac ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #192] @ (23fdb0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -350214,106 +350213,106 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ movw r2, #2403 @ 0x963 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 23fc4c │ │ │ │ ldr r3, [pc, #168] @ (23fdb8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #168] @ (23fdbc ) │ │ │ │ ldr r1, [pc, #172] @ (23fdc0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2351 @ 0x92f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23fc4c │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #148] @ (23fdc4 ) │ │ │ │ ldr r2, [pc, #148] @ (23fdc8 ) │ │ │ │ ldr r1, [pc, #152] @ (23fdcc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2354 @ 0x932 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23fc4c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r6, {r2, r3, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ ldmia r6, {r3, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6!, {r2, r4} │ │ │ │ movs r0, r6 │ │ │ │ - strh r0, [r3, #56] @ 0x38 │ │ │ │ + strh r0, [r1, #56] @ 0x38 │ │ │ │ movs r4, r5 │ │ │ │ - subs r6, r5, r7 │ │ │ │ + subs r6, r3, r7 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r2, r7, #6 │ │ │ │ + asrs r2, r5, #6 │ │ │ │ movs r2, r4 │ │ │ │ - adds r4, r4, #0 │ │ │ │ + adds r4, r2, #0 │ │ │ │ movs r2, r4 │ │ │ │ - subs r0, r6, r6 │ │ │ │ + subs r0, r4, r6 │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r2, #54] @ 0x36 │ │ │ │ + strh r2, [r0, #54] @ 0x36 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r6, r6, #5 │ │ │ │ + asrs r6, r4, #5 │ │ │ │ movs r2, r4 │ │ │ │ adds r5, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r2, #0 │ │ │ │ + adds r2, r0, #0 │ │ │ │ movs r2, r4 │ │ │ │ movs r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r6, r2 │ │ │ │ + subs r0, r4, r2 │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r4, #50] @ 0x32 │ │ │ │ + strh r0, [r2, #50] @ 0x32 │ │ │ │ movs r4, r5 │ │ │ │ - subs r2, r7, r2 │ │ │ │ + subs r2, r5, r2 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r2, r0, #4 │ │ │ │ + asrs r2, r6, #3 │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r7, #48] @ 0x30 │ │ │ │ + strh r2, [r5, #48] @ 0x30 │ │ │ │ movs r4, r5 │ │ │ │ - subs r4, r6, r4 │ │ │ │ + subs r4, r4, r4 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r4, r3, #3 │ │ │ │ + asrs r4, r1, #3 │ │ │ │ movs r2, r4 │ │ │ │ - subs r6, r6, r1 │ │ │ │ + subs r6, r4, r1 │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r2, #48] @ 0x30 │ │ │ │ + strh r4, [r0, #48] @ 0x30 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r0, r7, #2 │ │ │ │ + asrs r0, r5, #2 │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r6, #46] @ 0x2e │ │ │ │ + strh r4, [r4, #46] @ 0x2e │ │ │ │ movs r4, r5 │ │ │ │ - subs r6, r6, r1 │ │ │ │ + subs r6, r4, r1 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r6, r2, #2 │ │ │ │ + asrs r6, r0, #2 │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r2, #46] @ 0x2e │ │ │ │ + strh r4, [r0, #46] @ 0x2e │ │ │ │ movs r4, r5 │ │ │ │ - subs r2, r7, r1 │ │ │ │ + subs r2, r5, r1 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r6, r6, #1 │ │ │ │ + asrs r6, r4, #1 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #592] @ (240034 ) │ │ │ │ @@ -350433,28 +350432,28 @@ │ │ │ │ movw r2, #1649 @ 0x671 │ │ │ │ ldr r1, [pc, #332] @ (240060 ) │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #1 │ │ │ │ itt eq │ │ │ │ addeq.w r5, r5, #1572864 @ 0x180000 │ │ │ │ strbeq.w r3, [r5, #130] @ 0x82 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 23feb8 │ │ │ │ ldr r7, [pc, #300] @ (240064 ) │ │ │ │ ldr r0, [pc, #300] @ (240068 ) │ │ │ │ add r7, pc │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r0, r6 │ │ │ │ bne.n 23feea │ │ │ │ cmp r6, #1 │ │ │ │ bne.n 23fe98 │ │ │ │ b.n 23fef0 │ │ │ │ @@ -350469,15 +350468,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 23fe7e │ │ │ │ ldr r0, [pc, #268] @ (240074 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 23fe82 │ │ │ │ b.n 23ff46 │ │ │ │ ldr r1, [pc, #248] @ (240078 ) │ │ │ │ add r1, pc │ │ │ │ b.n 23fe92 │ │ │ │ @@ -350490,15 +350489,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 23fe98 │ │ │ │ ldr r0, [pc, #228] @ (240080 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 23fe98 │ │ │ │ ldr r3, [pc, #196] @ (24006c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23fee2 │ │ │ │ ldr r3, [pc, #188] @ (240070 ) │ │ │ │ @@ -350520,39 +350519,39 @@ │ │ │ │ ldr r1, [pc, #188] @ (240090 ) │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #1663 @ 0x67f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23ff30 │ │ │ │ ldr r3, [pc, #168] @ (240094 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #168] @ (240098 ) │ │ │ │ ldr r1, [pc, #168] @ (24009c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1636 @ 0x664 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23ff30 │ │ │ │ ldr r3, [pc, #148] @ (2400a0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #148] @ (2400a4 ) │ │ │ │ ldr r1, [pc, #152] @ (2400a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1659 @ 0x67b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 23ff30 │ │ │ │ ldr r2, [pc, #128] @ (2400ac ) │ │ │ │ add r2, pc │ │ │ │ b.n 23fefa │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r3!, {r4, r5, r7} │ │ │ │ @@ -350565,61 +350564,61 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 240744 │ │ │ │ movs r7, r5 │ │ │ │ b.n 240718 │ │ │ │ movs r7, r5 │ │ │ │ ldmia r2, {r2, r3, r4, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ - asrs r0, r2, #16 │ │ │ │ + asrs r0, r0, #16 │ │ │ │ movs r2, r4 │ │ │ │ b.n 240654 │ │ │ │ movs r7, r5 │ │ │ │ - subs r4, r1, r1 │ │ │ │ + subs r4, r7, r0 │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r6, #30] │ │ │ │ + strh r4, [r4, #30] │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r2, r3, #26 │ │ │ │ + lsrs r2, r1, #26 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r6, r7, #14 │ │ │ │ + asrs r6, r5, #14 │ │ │ │ movs r2, r4 │ │ │ │ - adds r0, r3, r6 │ │ │ │ + adds r0, r1, r6 │ │ │ │ movs r2, r4 │ │ │ │ lsrs r4, r0, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, r5 │ │ │ │ + adds r0, r3, r5 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r0, r7, #13 │ │ │ │ + asrs r0, r5, #13 │ │ │ │ movs r2, r4 │ │ │ │ adds r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, r5 │ │ │ │ + adds r6, r4, r5 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r4, r6, #12 │ │ │ │ + asrs r4, r4, #12 │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r7, #24] │ │ │ │ + strh r0, [r5, #24] │ │ │ │ movs r4, r5 │ │ │ │ - adds r4, r2, r7 │ │ │ │ + adds r4, r0, r7 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r3, #23 │ │ │ │ + lsrs r0, r1, #23 │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r2, #24] │ │ │ │ + strh r6, [r0, #24] │ │ │ │ movs r4, r5 │ │ │ │ - adds r4, r6, r2 │ │ │ │ + adds r4, r4, r2 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r7, #22 │ │ │ │ + lsrs r0, r5, #22 │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r7, #22] │ │ │ │ + strh r0, [r5, #22] │ │ │ │ movs r4, r5 │ │ │ │ - adds r6, r0, r6 │ │ │ │ + adds r6, r6, r5 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r3, #22 │ │ │ │ + lsrs r0, r1, #22 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r6, r1, #11 │ │ │ │ + asrs r6, r7, #10 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #412] @ (240260 ) │ │ │ │ @@ -350756,44 +350755,44 @@ │ │ │ │ ldr r3, [pc, #136] @ (240288 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 240198 │ │ │ │ ldr r0, [pc, #128] @ (24028c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 240198 │ │ │ │ ldr r3, [pc, #124] @ (240290 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24015a │ │ │ │ ldr r3, [pc, #104] @ (240288 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 24015a │ │ │ │ ldr r0, [pc, #104] @ (240294 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ b.n 24015a │ │ │ │ ldr r3, [pc, #96] @ (240298 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 240138 │ │ │ │ ldr r3, [pc, #64] @ (240288 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 240138 │ │ │ │ ldr r0, [pc, #72] @ (24029c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 240138 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldmia r0!, {r4, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ @@ -350802,31 +350801,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 2403c0 │ │ │ │ movs r7, r5 │ │ │ │ b.n 240344 │ │ │ │ movs r7, r5 │ │ │ │ stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ - asrs r2, r2, #4 │ │ │ │ + asrs r2, r0, #4 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r4, r1, #4 │ │ │ │ + asrs r4, r7, #3 │ │ │ │ movs r2, r4 │ │ │ │ cmp r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, r0 │ │ │ │ + adds r6, r3, r0 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #31 │ │ │ │ + asrs r0, r0, #31 │ │ │ │ movs r2, r4 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #29 │ │ │ │ + asrs r4, r5, #29 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #152] @ (24034c ) │ │ │ │ @@ -351079,15 +351078,15 @@ │ │ │ │ vldr d7, [sp, #128] @ 0x80 │ │ │ │ ldr.w r0, [pc, #1576] @ 240b54 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2404ce │ │ │ │ mov r2, r9 │ │ │ │ mov r9, r1 │ │ │ │ ldrd r1, r0, [sp, #84] @ 0x54 │ │ │ │ add.w r0, r0, #1048576 @ 0x100000 │ │ │ │ add r2, r1 │ │ │ │ add r1, r0 │ │ │ │ @@ -351108,15 +351107,15 @@ │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r6, [r3, r2, lsl #2] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 240786 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ - bl 41ed40 │ │ │ │ + bl 41ed30 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24084a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ ldrb.w r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 240816 │ │ │ │ @@ -351248,15 +351247,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ movw r2, #2036 @ 0x7f4 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24076c │ │ │ │ ldrd r3, r2, [r4, #24] │ │ │ │ lsrs r0, r3, #20 │ │ │ │ lsrs r6, r2, #20 │ │ │ │ orr.w r0, r0, r2, lsl #12 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ orrs.w r2, r0, r6 │ │ │ │ @@ -351295,15 +351294,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r3, [pc, #1044] @ 240b6c │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #1893 @ 0x765 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #12] │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2403a0 │ │ │ │ movs r6, #1 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov ip, r6 │ │ │ │ lsls r3, r3, #20 │ │ │ │ @@ -351331,15 +351330,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ movw r2, #1990 @ 0x7c6 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24076c │ │ │ │ adds.w ip, r1, #1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ adds r1, r6, r1 │ │ │ │ mov r6, ip │ │ │ │ lsls r1, r1, #20 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ @@ -351365,15 +351364,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ movw r2, #2002 @ 0x7d2 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24076c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [sp, #200] @ 0xc8 │ │ │ │ b.n 2405a4 │ │ │ │ ldr r0, [pc, #872] @ (240b88 ) │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r2, r0] │ │ │ │ @@ -351385,15 +351384,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r2, r0, #16 │ │ │ │ bpl.w 2404b2 │ │ │ │ ldr r0, [pc, #848] @ (240b8c ) │ │ │ │ mov r2, ip │ │ │ │ strd r6, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b.n 2404b4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ movs r0, #24 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ @@ -351456,15 +351455,15 @@ │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #672] @ (240b94 ) │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r4, [r1, r3] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ mov r6, r0 │ │ │ │ dmb ish │ │ │ │ ldrexd r4, r5, [r3] │ │ │ │ adds r4, r4, r6 │ │ │ │ adcs r5, r7 │ │ │ │ strexd r1, r4, r5, [r3] │ │ │ │ @@ -351492,30 +351491,30 @@ │ │ │ │ ldr r0, [pc, #592] @ (240b9c ) │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 24069c │ │ │ │ ldr r3, [pc, #576] @ (240ba0 ) │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2406b8 │ │ │ │ ldr r3, [pc, #480] @ (240b50 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2406b8 │ │ │ │ ldr r0, [pc, #552] @ (240ba4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2406b8 │ │ │ │ ldr r3, [pc, #548] @ (240ba8 ) │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2405b4 │ │ │ │ @@ -351532,15 +351531,15 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2405b4 │ │ │ │ ldr r1, [pc, #500] @ (240bb0 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 24062c │ │ │ │ @@ -351550,15 +351549,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 24062c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r0, r3, lsl #2] │ │ │ │ ldr r0, [pc, #472] @ (240bb4 ) │ │ │ │ strd r3, r7, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add.w ip, r3, r2, lsl #2 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ b.n 24062c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -351572,15 +351571,15 @@ │ │ │ │ str.w r1, [r0, sl, lsl #2] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r4, [r1, r3] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 432f40 │ │ │ │ + bl 432f30 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ dmb ish │ │ │ │ ldrexd r2, r3, [r1] │ │ │ │ adds.w r2, r2, r8 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ strexd r6, r2, r3, [r1] │ │ │ │ @@ -351595,15 +351594,15 @@ │ │ │ │ adds r6, r6, r0 │ │ │ │ adcs r7, r1 │ │ │ │ strexd r2, r6, r7, [r4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 240a4a │ │ │ │ dmb ish │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 2b6ca4 │ │ │ │ + bl 2b6c94 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r0, #160] @ 0xa0 │ │ │ │ adds r1, #1 │ │ │ │ @@ -351619,39 +351618,39 @@ │ │ │ │ ldr r3, [pc, #192] @ (240b50 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 24091e │ │ │ │ ldr r0, [pc, #288] @ (240bbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 24091e │ │ │ │ ldr r3, [pc, #284] @ (240bc0 ) │ │ │ │ ldr r4, [pc, #284] @ (240bc4 ) │ │ │ │ ldr r1, [pc, #288] @ (240bc8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ movw r2, #2044 @ 0x7fc │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 24076c │ │ │ │ ldr r3, [pc, #264] @ (240bcc ) │ │ │ │ ldr r2, [pc, #264] @ (240bd0 ) │ │ │ │ ldr r1, [pc, #268] @ (240bd4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ movw r2, #1971 @ 0x7b3 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24076c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #240] @ (240bd8 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -351668,15 +351667,15 @@ │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w ip, [sp, #180] @ 0xb4 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ rev r3, r3 │ │ │ │ mul.w r6, r2, ip │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ @@ -351697,83 +351696,83 @@ │ │ │ │ movs r0, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #21 │ │ │ │ + asrs r0, r5, #21 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r6, #16] │ │ │ │ + ldrb r0, [r4, #16] │ │ │ │ movs r4, r5 │ │ │ │ - asrs r6, r5, #25 │ │ │ │ + asrs r6, r3, #25 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r4, r2, #27 │ │ │ │ + lsls r4, r0, #27 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r4, r6, #25 │ │ │ │ + lsls r4, r4, #25 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r2, r7, #14 │ │ │ │ + asrs r2, r5, #14 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r5, #14] │ │ │ │ + ldrb r0, [r3, #14] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r3, #13] │ │ │ │ + ldrb r6, [r1, #13] │ │ │ │ movs r4, r5 │ │ │ │ - asrs r0, r2, #20 │ │ │ │ + asrs r0, r0, #20 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r2, r0, #24 │ │ │ │ + lsls r2, r6, #23 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r1, #12] │ │ │ │ + ldrb r2, [r7, #11] │ │ │ │ movs r4, r5 │ │ │ │ - asrs r4, r7, #18 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r6, r5, #22 │ │ │ │ + lsls r6, r3, #22 │ │ │ │ movs r2, r4 │ │ │ │ lsrs r4, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #8 │ │ │ │ + asrs r0, r4, #8 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #14 │ │ │ │ + asrs r0, r6, #13 │ │ │ │ movs r2, r4 │ │ │ │ movs r7, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #14 │ │ │ │ + asrs r2, r3, #14 │ │ │ │ movs r2, r4 │ │ │ │ adds r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #8 │ │ │ │ + asrs r6, r3, #8 │ │ │ │ movs r2, r4 │ │ │ │ cmp r6, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #9 │ │ │ │ + asrs r4, r4, #9 │ │ │ │ movs r2, r4 │ │ │ │ subs r0, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #12 │ │ │ │ + asrs r6, r7, #11 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r4, #1] │ │ │ │ + ldrb r0, [r2, #1] │ │ │ │ movs r4, r5 │ │ │ │ - asrs r6, r2, #11 │ │ │ │ + asrs r6, r0, #11 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r2, r0, #12 │ │ │ │ + lsls r2, r6, #11 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r0, #1] │ │ │ │ + ldrb r0, [r6, #0] │ │ │ │ movs r4, r5 │ │ │ │ - asrs r2, r7, #5 │ │ │ │ + asrs r2, r5, #5 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r4, r4, #11 │ │ │ │ + lsls r4, r2, #11 │ │ │ │ movs r2, r4 │ │ │ │ adds r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #1 │ │ │ │ + asrs r0, r2, #1 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 240c2c │ │ │ │ sub sp, #8 │ │ │ │ @@ -351782,31 +351781,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (240c34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r4, [r3, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r1, #28] │ │ │ │ + strb r6, [r7, #27] │ │ │ │ movs r4, r5 │ │ │ │ - lsls r4, r6, #6 │ │ │ │ + lsls r4, r4, #6 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r6, r1, #7 │ │ │ │ + asrs r6, r7, #6 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 240c94 │ │ │ │ sub sp, #8 │ │ │ │ @@ -351815,39 +351814,39 @@ │ │ │ │ ldr r1, [pc, #72] @ (240c9c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ (240ca0 ) │ │ │ │ movs r1, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 161950 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r6, #26] │ │ │ │ + strb r6, [r4, #26] │ │ │ │ movs r4, r5 │ │ │ │ - lsls r4, r3, #5 │ │ │ │ + lsls r4, r1, #5 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r0, r6, #5 │ │ │ │ + asrs r0, r4, #5 │ │ │ │ movs r2, r4 │ │ │ │ cmp r3, #144 @ 0x90 │ │ │ │ movs r1, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -351857,15 +351856,15 @@ │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #84] @ (240d14 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ cbz r0, 240ce4 │ │ │ │ bl 23f150 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 16087c │ │ │ │ movs r3, #0 │ │ │ │ @@ -351882,19 +351881,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r1, #25] │ │ │ │ + strb r0, [r7, #24] │ │ │ │ movs r4, r5 │ │ │ │ - lsls r6, r5, #3 │ │ │ │ + lsls r6, r3, #3 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r6, r0, #4 │ │ │ │ + asrs r6, r6, #3 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r4, r0, #1572864 @ 0x180000 │ │ │ │ ldr.w r8, [pc, #364] @ 240e9c │ │ │ │ @@ -351941,15 +351940,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (240ea8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ subs r6, #1 │ │ │ │ bmi.n 240dd6 │ │ │ │ movs r7, #72 @ 0x48 │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ mla r3, r7, r6, r3 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -352029,33 +352028,33 @@ │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 240e42 │ │ │ │ ldr r0, [pc, #44] @ (240eb8 ) │ │ │ │ ldr r1, [r3, r7] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ add.w ip, r3, r7 │ │ │ │ b.n 240e42 │ │ │ │ pop {r1, r2, r5, r6} │ │ │ │ movs r0, r6 │ │ │ │ - strb r6, [r6, #21] │ │ │ │ + strb r6, [r4, #21] │ │ │ │ movs r4, r5 │ │ │ │ - asrs r0, r2, #1 │ │ │ │ + asrs r0, r0, #1 │ │ │ │ movs r2, r4 │ │ │ │ - movs r0, r3 │ │ │ │ + movs r0, r1 │ │ │ │ movs r2, r4 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #13 │ │ │ │ + lsls r0, r4, #13 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #136] @ (240f54 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -352063,15 +352062,15 @@ │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #132] @ (240f5c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #364 @ 0x16c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r6, [pc, #120] @ (240f60 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #16 │ │ │ │ blx 162c0c │ │ │ │ ldr r3, [pc, #112] @ (240f64 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ @@ -352088,15 +352087,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ dmb ish │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #80] @ (240f68 ) │ │ │ │ mov r0, r5 │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 410564 │ │ │ │ + bl 410554 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -352109,31 +352108,31 @@ │ │ │ │ ldr r3, [pc, #44] @ (240f70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 240efc │ │ │ │ ldr r0, [pc, #40] @ (240f74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 240efc │ │ │ │ - strb r2, [r6, #16] │ │ │ │ + strb r2, [r4, #16] │ │ │ │ movs r4, r5 │ │ │ │ - cdp2 0, 13, cr0, cr12, cr1, {1} │ │ │ │ - lsrs r2, r6, #27 │ │ │ │ + cdp2 0, 12, cr0, cr12, cr1, {1} │ │ │ │ + lsrs r2, r4, #27 │ │ │ │ movs r2, r4 │ │ │ │ hlt 0x0026 │ │ │ │ movs r0, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 240cbe │ │ │ │ vqshrun.s64 d18, q8, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #27 │ │ │ │ + lsrs r4, r6, #26 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r3 │ │ │ │ @@ -352144,40 +352143,40 @@ │ │ │ │ ldr r2, [pc, #188] @ (241050 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r6, r0 │ │ │ │ cbz r4, 240ffa │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #1572864 @ 0x180000 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r5, r5, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - bl 402f30 │ │ │ │ + bl 402f20 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r1, #1572864 @ 0x180000 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r1, #112] @ 0x70 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 402f30 │ │ │ │ + bl 402f20 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -352188,40 +352187,40 @@ │ │ │ │ add.w r3, r3, #1572864 @ 0x180000 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - bl 402f30 │ │ │ │ + bl 402f20 │ │ │ │ ldr r2, [r6, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add.w r2, r2, #1572864 @ 0x180000 │ │ │ │ ldr r2, [r2, #112] @ 0x70 │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 402f30 │ │ │ │ + bl 402f20 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r6, #13] │ │ │ │ + strb r4, [r4, #13] │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r6, r6, #24 │ │ │ │ + lsrs r6, r4, #24 │ │ │ │ movs r2, r4 │ │ │ │ - cdp2 0, 1, cr0, cr6, cr1, {1} │ │ │ │ + cdp2 0, 0, cr0, cr6, cr1, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r1, [pc, #1216] @ 241528 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr.w r2, [pc, #1216] @ 24152c │ │ │ │ @@ -352360,15 +352359,15 @@ │ │ │ │ beq.w 24130c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #848] @ (241540 ) │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ blx 1617b4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 241504 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -352389,15 +352388,15 @@ │ │ │ │ adds r0, #1 │ │ │ │ beq.w 2414f0 │ │ │ │ ldr r0, [pc, #776] @ (241544 ) │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ bl 23e2f0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3dbad4 │ │ │ │ + bl 3dbac4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24145e │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r7, #184] @ 0xb8 │ │ │ │ cbz r3, 241292 │ │ │ │ ldr r2, [pc, #744] @ (241548 ) │ │ │ │ @@ -352419,34 +352418,34 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #80] @ 0x50 │ │ │ │ b.n 24113c │ │ │ │ ldr r5, [pc, #696] @ (24154c ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [pc, #688] @ (241550 ) │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ ldr r2, [pc, #684] @ (241554 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #668] @ (241558 ) │ │ │ │ ldr r1, [pc, #668] @ (24155c ) │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ - bl 2cbdd0 │ │ │ │ + bl 2c3b98 │ │ │ │ + bl 2cbdc0 │ │ │ │ str.w r6, [r8, #48] @ 0x30 │ │ │ │ str.w r0, [r8, #56] @ 0x38 │ │ │ │ ldr.w r3, [r7, #180] @ 0xb4 │ │ │ │ str.w r3, [r8, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 241484 │ │ │ │ ldr r2, [pc, #632] @ (241560 ) │ │ │ │ @@ -352464,15 +352463,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 22961c │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ ldr.w r3, [r3, #180] @ 0xb4 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ ldr r1, [pc, #588] @ (241564 ) │ │ │ │ add r1, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ b.n 2411fa │ │ │ │ bl 231234 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24110c │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldrb.w r7, [r3, #184] @ 0xb8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -352524,41 +352523,41 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 241522 │ │ │ │ ldr r0, [pc, #428] @ (24156c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 40c194 │ │ │ │ + b.w 40c184 │ │ │ │ ldr r0, [pc, #420] @ (241570 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r3, [r4, #128] @ 0x80 │ │ │ │ bl 23f150 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 16087c │ │ │ │ mov r0, r9 │ │ │ │ - bl 3dbad4 │ │ │ │ + bl 3dbac4 │ │ │ │ b.n 2413a6 │ │ │ │ ldr r3, [pc, #388] @ (241574 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 241094 │ │ │ │ ldr r3, [pc, #376] @ (241578 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 241094 │ │ │ │ ldr r0, [pc, #368] @ (24157c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 241094 │ │ │ │ ldr r3, [pc, #360] @ (241580 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 24142a │ │ │ │ ldr r3, [pc, #344] @ (241578 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -352580,33 +352579,33 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 24115e │ │ │ │ ldr r0, [pc, #308] @ (241588 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 24115e │ │ │ │ ldr r3, [pc, #300] @ (24158c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 241254 │ │ │ │ ldr r3, [pc, #264] @ (241578 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 241254 │ │ │ │ ldr r0, [pc, #276] @ (241590 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 241254 │ │ │ │ ldr r0, [pc, #268] @ (241594 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r2, [pc, #264] @ (241598 ) │ │ │ │ ldr r3, [pc, #156] @ (24152c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -352615,134 +352614,134 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 23f150 │ │ │ │ ldr r0, [pc, #236] @ (24159c ) │ │ │ │ ldrb.w r1, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w r2, [r8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 24115e │ │ │ │ b.n 241436 │ │ │ │ ldr r0, [pc, #204] @ (2415a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 160ddc │ │ │ │ b.n 2413d4 │ │ │ │ ldr r0, [pc, #192] @ (2415a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 160ddc │ │ │ │ b.n 2413d4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 2413d4 │ │ │ │ ldr r0, [pc, #172] @ (2415a8 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2413d4 │ │ │ │ ldr r0, [pc, #164] @ (2415ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2413d4 │ │ │ │ ldr r0, [pc, #160] @ (2415b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2413d4 │ │ │ │ ldr r0, [pc, #152] @ (2415b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2413d4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r0, 241536 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r6, 24153a │ │ │ │ movs r0, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #234 @ 0xea │ │ │ │ + movs r5, #218 @ 0xda │ │ │ │ movs r3, r4 │ │ │ │ - ldc 0, cr0, [r8, #-152] @ 0xffffff68 │ │ │ │ + stc 0, cr0, [r8, #-152] @ 0xffffff68 │ │ │ │ ldmia r5!, {r0, r1} │ │ │ │ - vcvt.u16.f16 d16, d22, #1 │ │ │ │ + @ instruction: 0xffff0d26 │ │ │ │ movs r2, r4 │ │ │ │ @ instruction: 0xb736 │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r4, r7, #12 │ │ │ │ + lsrs r4, r5, #12 │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r4, #1] │ │ │ │ + strb r2, [r2, #1] │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xfb080021 │ │ │ │ - strh r6, [r6, r1] │ │ │ │ + @ instruction: 0xfaf80021 │ │ │ │ + strh r6, [r4, r1] │ │ │ │ movs r7, r3 │ │ │ │ - strh r4, [r1, r2] │ │ │ │ + strh r4, [r7, r1] │ │ │ │ movs r7, r3 │ │ │ │ @ instruction: 0xb6a8 │ │ │ │ movs r0, r6 │ │ │ │ ldc2 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ push {r1, r2, r3, r5, r6, r7, lr} │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r6, r0, #15 │ │ │ │ + lsrs r6, r6, #14 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r5, #12 │ │ │ │ + lsrs r2, r3, #12 │ │ │ │ movs r2, r4 │ │ │ │ cmp r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #8 │ │ │ │ + lsrs r0, r1, #8 │ │ │ │ movs r2, r4 │ │ │ │ adds r4, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #9 │ │ │ │ + lsrs r2, r6, #8 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r1, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #12 │ │ │ │ + lsrs r4, r4, #12 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r3, #13 │ │ │ │ + lsrs r2, r1, #13 │ │ │ │ movs r2, r4 │ │ │ │ push {r3, lr} │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r6, r0, #7 │ │ │ │ + lsrs r6, r6, #6 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r6, r7, #9 │ │ │ │ + lsrs r6, r5, #9 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r5, #5 │ │ │ │ + lsrs r2, r3, #5 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r3, #7 │ │ │ │ + lsrs r0, r1, #7 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r6, r2, #8 │ │ │ │ + lsrs r6, r0, #8 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r0, r1, #7 │ │ │ │ + lsls r0, r7, #6 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r6, r2, #8 │ │ │ │ + lsrs r6, r0, #8 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r4, [pc, #160] @ (241674 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 2415e6 │ │ │ │ ldr r3, [pc, #156] @ (241678 ) │ │ │ │ @@ -352759,15 +352758,15 @@ │ │ │ │ ldr r5, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ ands r5, r3 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 24165c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 241628 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -352785,22 +352784,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 241614 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #60] @ (24167c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 241614 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ b.n 2415f0 │ │ │ │ ldr r0, [pc, #48] @ (241680 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ b.n 241606 │ │ │ │ ldr r3, [pc, #36] @ (241684 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #36] @ (241688 ) │ │ │ │ ldr r0, [pc, #40] @ (24168c ) │ │ │ │ add r3, pc │ │ │ │ @@ -352811,31 +352810,31 @@ │ │ │ │ nop │ │ │ │ cbz r2, 2416e8 │ │ │ │ movs r0, r6 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #6 │ │ │ │ + lsrs r2, r5, #6 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r4, #72] @ 0x48 │ │ │ │ + ldr r4, [r2, #72] @ 0x48 │ │ │ │ movs r4, r5 │ │ │ │ - b.n 2417f0 │ │ │ │ + b.n 2417d0 │ │ │ │ movs r7, r3 │ │ │ │ - b.n 241818 │ │ │ │ + b.n 2417f8 │ │ │ │ movs r7, r3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #12 │ │ │ │ str r3, [r1, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r4, [pc, #160] @ (241750 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 2416c4 │ │ │ │ ldr r3, [pc, #152] @ (241754 ) │ │ │ │ @@ -352852,15 +352851,15 @@ │ │ │ │ ldr r5, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ ands r5, r3 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 24173a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 241706 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -352878,22 +352877,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2416f2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #60] @ (241758 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 2416f2 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ b.n 2416ce │ │ │ │ ldr r0, [pc, #44] @ (24175c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ b.n 2416e4 │ │ │ │ ldr r3, [pc, #36] @ (241760 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #36] @ (241764 ) │ │ │ │ ldr r0, [pc, #36] @ (241768 ) │ │ │ │ add r3, pc │ │ │ │ @@ -352903,21 +352902,21 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ uxtb r4, r4 │ │ │ │ movs r0, r6 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #4 │ │ │ │ + lsrs r4, r6, #3 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r0, #60] @ 0x3c │ │ │ │ + ldr r6, [r6, #56] @ 0x38 │ │ │ │ movs r4, r5 │ │ │ │ - svc 212 @ 0xd4 │ │ │ │ + svc 196 @ 0xc4 │ │ │ │ movs r7, r3 │ │ │ │ - svc 230 @ 0xe6 │ │ │ │ + svc 214 @ 0xd6 │ │ │ │ movs r7, r3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #204] @ 241848 │ │ │ │ sub sp, #16 │ │ │ │ @@ -352926,17 +352925,17 @@ │ │ │ │ ldr r1, [pc, #200] @ (241850 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r5, [pc, #176] @ (241854 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 2417b8 │ │ │ │ ldr r3, [pc, #168] @ (241858 ) │ │ │ │ @@ -352951,15 +352950,15 @@ │ │ │ │ cmp r6, #2 │ │ │ │ beq.n 2417d0 │ │ │ │ cbz r2, 2417d0 │ │ │ │ add.w r2, r2, #1572864 @ 0x180000 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r2, #128] @ 0x80 │ │ │ │ cbnz r3, 2417f4 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 241830 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 241800 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ @@ -352981,15 +352980,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2417e0 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #68] @ (24185c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 2417e0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2417d2 │ │ │ │ add.w r2, r2, #1572864 @ 0x180000 │ │ │ │ strb.w r6, [r2, #128] @ 0x80 │ │ │ │ b.n 2417d2 │ │ │ │ ldr r3, [pc, #44] @ (241860 ) │ │ │ │ @@ -352998,40 +352997,40 @@ │ │ │ │ ldr r0, [pc, #48] @ (241868 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r0, #56] @ 0x38 │ │ │ │ + ldr r2, [r6, #52] @ 0x34 │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xf6280021 │ │ │ │ - lsls r6, r7, #24 │ │ │ │ + @ instruction: 0xf6180021 │ │ │ │ + lsls r6, r5, #24 │ │ │ │ movs r2, r4 │ │ │ │ cbz r0, 241894 │ │ │ │ movs r0, r6 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #44] @ 0x2c │ │ │ │ + ldr r0, [r0, #44] @ 0x2c │ │ │ │ movs r4, r5 │ │ │ │ - udf #222 @ 0xde │ │ │ │ + udf #206 @ 0xce │ │ │ │ movs r7, r3 │ │ │ │ - udf #240 @ 0xf0 │ │ │ │ + udf #224 @ 0xe0 │ │ │ │ movs r7, r3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r4, [pc, #196] @ (241950 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 2418a0 │ │ │ │ ldr r3, [pc, #188] @ (241954 ) │ │ │ │ @@ -353057,21 +353056,21 @@ │ │ │ │ orr.w r6, r3, #4 │ │ │ │ ldr r3, [pc, #152] @ (241960 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #52] @ 0x34 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ mov r2, r8 │ │ │ │ ands r1, r6 │ │ │ │ blx r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 24193a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 241906 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ @@ -353089,22 +353088,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2418f0 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #72] @ (241964 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 2418f0 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ b.n 2418aa │ │ │ │ ldr r0, [pc, #56] @ (241968 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ b.n 2418e2 │ │ │ │ ldr r3, [pc, #48] @ (24196c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #48] @ (241970 ) │ │ │ │ ldr r0, [pc, #48] @ (241974 ) │ │ │ │ add r3, pc │ │ │ │ @@ -353112,29 +353111,29 @@ │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ cbz r0, 241956 │ │ │ │ movs r0, r6 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #520] @ (241b64 ) │ │ │ │ + ldr r4, [pc, #456] @ (241b24 ) │ │ │ │ movs r7, r3 │ │ │ │ - ldr r4, [pc, #600] @ (241bb8 ) │ │ │ │ + ldr r4, [pc, #536] @ (241b78 ) │ │ │ │ movs r7, r3 │ │ │ │ - ldr r0, [r0, #36] @ 0x24 │ │ │ │ + ldr r0, [r6, #32] │ │ │ │ movs r4, r5 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #28 │ │ │ │ + lsls r0, r4, #28 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r0, #28] │ │ │ │ + ldr r6, [r6, #24] │ │ │ │ movs r4, r5 │ │ │ │ - ble.n 24191c │ │ │ │ + ble.n 2418fc │ │ │ │ movs r7, r3 │ │ │ │ - ble.n 241944 │ │ │ │ + ble.n 241924 │ │ │ │ movs r7, r3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #492] @ (241b78 ) │ │ │ │ @@ -353153,17 +353152,17 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #472] @ (241b8c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r5, r0 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2419da │ │ │ │ ldr r3, [pc, #448] @ (241b90 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -353247,15 +353246,15 @@ │ │ │ │ bl 23fdd0 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 241a4a │ │ │ │ ldr r4, [sp, #28] │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl, #128] @ 0x80 │ │ │ │ mov.w r9, #4294967295 @ 0xffffffff │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 241b62 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 241b00 │ │ │ │ ldr r2, [pc, #204] @ (241b94 ) │ │ │ │ @@ -353291,82 +353290,82 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 241ac6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #128] @ (241b98 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 241ac6 │ │ │ │ ldr r3, [pc, #120] @ (241b9c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ (241ba0 ) │ │ │ │ ldr r1, [pc, #120] @ (241ba4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2596 @ 0xa24 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 241ab2 │ │ │ │ ldr r3, [pc, #100] @ (241ba8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #100] @ (241bac ) │ │ │ │ ldr r1, [pc, #104] @ (241bb0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2591 @ 0xa1f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 241ab2 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (241bb4 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #80] @ (241bb8 ) │ │ │ │ ldr r0, [pc, #80] @ (241bbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ movs r4, r5 │ │ │ │ add r7, sp, #1016 @ 0x3f8 │ │ │ │ movs r0, r6 │ │ │ │ add r7, sp, #1000 @ 0x3e8 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #16 │ │ │ │ + lsls r6, r1, #16 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf3fe0021 │ │ │ │ + @ instruction: 0xf3ee0021 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #824 @ 0x338 │ │ │ │ movs r0, r6 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #124] @ 0x7c │ │ │ │ + str r6, [r1, #124] @ 0x7c │ │ │ │ movs r4, r5 │ │ │ │ - lsls r0, r1, #22 │ │ │ │ + lsls r0, r7, #21 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf2800021 │ │ │ │ - str r0, [r0, #124] @ 0x7c │ │ │ │ + @ instruction: 0xf2700021 │ │ │ │ + str r0, [r6, #120] @ 0x78 │ │ │ │ movs r4, r5 │ │ │ │ - lsls r2, r0, #21 │ │ │ │ + lsls r2, r6, #20 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf2620021 │ │ │ │ - str r6, [r3, #120] @ 0x78 │ │ │ │ + @ instruction: 0xf2520021 │ │ │ │ + str r6, [r1, #120] @ 0x78 │ │ │ │ movs r4, r5 │ │ │ │ - blt.n 241b14 │ │ │ │ + blt.n 241af4 │ │ │ │ movs r7, r3 │ │ │ │ - blt.n 241b3c │ │ │ │ + blt.n 241b1c │ │ │ │ movs r7, r3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r9, r1 │ │ │ │ @@ -353387,22 +353386,22 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #572] @ (241e38 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ strd r3, r3, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 241c36 │ │ │ │ ldr r3, [pc, #528] @ (241e3c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -353443,15 +353442,15 @@ │ │ │ │ adds r0, #1 │ │ │ │ beq.w 241dc0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbnz r3, 241ce2 │ │ │ │ cmp r7, #0 │ │ │ │ it eq │ │ │ │ mvneq.w r7, #1 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 241e0e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 241d4c │ │ │ │ @@ -353528,15 +353527,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 241cb6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (241e48 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 241cb6 │ │ │ │ ldr r3, [pc, #216] @ (241e4c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 241d2a │ │ │ │ ldr r3, [pc, #208] @ (241e50 ) │ │ │ │ @@ -353544,15 +353543,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 241d2a │ │ │ │ ldr r0, [pc, #200] @ (241e54 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ b.n 241d2a │ │ │ │ ldr r2, [pc, #176] @ (241e4c ) │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 241cee │ │ │ │ @@ -353561,15 +353560,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 241cee │ │ │ │ ldr r0, [pc, #164] @ (241e58 ) │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ b.n 241cee │ │ │ │ ldr r6, [sp, #28] │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r6, #128] @ 0x80 │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ b.n 241ca2 │ │ │ │ @@ -353579,80 +353578,80 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ movw r2, #2685 @ 0xa7d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 241dc8 │ │ │ │ ldr r3, [pc, #120] @ (241e68 ) │ │ │ │ ldr r2, [pc, #124] @ (241e6c ) │ │ │ │ ldr r1, [pc, #124] @ (241e70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ movw r2, #2680 @ 0xa78 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 241dc8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (241e74 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #100] @ (241e78 ) │ │ │ │ ldr r0, [pc, #100] @ (241e7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ add r5, sp, #752 @ 0x2f0 │ │ │ │ movs r0, r6 │ │ │ │ - str r0, [r5, #112] @ 0x70 │ │ │ │ + str r0, [r3, #112] @ 0x70 │ │ │ │ movs r4, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #688 @ 0x2b0 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r4, r2, #7 │ │ │ │ + lsls r4, r0, #7 │ │ │ │ movs r2, r4 │ │ │ │ - subs.w r0, r4, #33 @ 0x21 │ │ │ │ + sub.w r0, r4, #33 @ 0x21 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #888 @ 0x378 │ │ │ │ movs r0, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #14 │ │ │ │ + lsls r6, r6, #13 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r6, r3, #13 │ │ │ │ + lsls r6, r1, #13 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r6, #80] @ 0x50 │ │ │ │ + str r4, [r4, #80] @ 0x50 │ │ │ │ movs r4, r5 │ │ │ │ - lsls r6, r3, #11 │ │ │ │ + lsls r6, r1, #11 │ │ │ │ movs r2, r4 │ │ │ │ - vaddl.s16 q8, d8, d17 │ │ │ │ - str r6, [r2, #80] @ 0x50 │ │ │ │ + vaddl.s8 q8, d8, d17 │ │ │ │ + str r6, [r0, #80] @ 0x50 │ │ │ │ movs r4, r5 │ │ │ │ - lsls r0, r7, #11 │ │ │ │ + lsls r0, r5, #11 │ │ │ │ movs r2, r4 │ │ │ │ - vext.8 d0, d10, d17, #0 │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ + vaddl.s32 q0, d10, d17 │ │ │ │ + str r2, [r4, #76] @ 0x4c │ │ │ │ movs r4, r5 │ │ │ │ - bls.n 241e7c │ │ │ │ + bhi.n 241e5c │ │ │ │ movs r7, r3 │ │ │ │ - bls.n 241ea4 │ │ │ │ + bls.n 241e84 │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 00241e80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -353670,54 +353669,54 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ bl 231344 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2421de │ │ │ │ mov r0, r6 │ │ │ │ - bl 2ccef4 │ │ │ │ + bl 2ccee4 │ │ │ │ ldr r3, [pc, #836] @ (242204 ) │ │ │ │ ldr r2, [pc, #836] @ (242208 ) │ │ │ │ ldr r1, [pc, #840] @ (24220c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 241ef6 │ │ │ │ ldr r3, [pc, #804] @ (242210 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldr r5, [r4, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 241f70 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 242180 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 241f4e │ │ │ │ cmn.w r4, #2000 @ 0x7d0 │ │ │ │ beq.n 241f22 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ - bl 2cbf7c │ │ │ │ + bl 2cbf6c │ │ │ │ ldr r2, [pc, #752] @ (242214 ) │ │ │ │ ldr r3, [pc, #724] @ (2421fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -353739,22 +353738,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 241f12 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #692] @ (242218 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 241f12 │ │ │ │ add.w r4, r5, #1572864 @ 0x180000 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2420bc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2cbfbc │ │ │ │ + bl 2cbfac │ │ │ │ ldr.w lr, [r4, #72] @ 0x48 │ │ │ │ adds.w r2, r8, sl │ │ │ │ mov.w r3, #0 │ │ │ │ adcs r3, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ cmp.w lr, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -353853,24 +353852,24 @@ │ │ │ │ mov r0, r5 │ │ │ │ strd sl, fp, [sp, #40] @ 0x28 │ │ │ │ bl 23e3c4 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 242092 │ │ │ │ ldr r0, [pc, #364] @ (24221c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #128] @ 0x80 │ │ │ │ b.n 241efc │ │ │ │ ldrb.w r3, [r4, #129] @ 0x81 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 241efc │ │ │ │ ldr r0, [pc, #344] @ (242220 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #129] @ 0x81 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 241efc │ │ │ │ b.n 241f7e │ │ │ │ ldrh.w r3, [sp, #40] @ 0x28 │ │ │ │ @@ -353881,26 +353880,26 @@ │ │ │ │ mov r0, r5 │ │ │ │ strd sl, fp, [sp, #40] @ 0x28 │ │ │ │ bl 23e3c4 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 2420e0 │ │ │ │ ldr r0, [pc, #296] @ (242224 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2420b4 │ │ │ │ movw r4, #63536 @ 0xf830 │ │ │ │ movt r4, #65535 @ 0xffff │ │ │ │ b.n 241f00 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ bl 240358 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 242084 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 2420b4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds.w r2, fp, r2 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -353982,52 +353981,52 @@ │ │ │ │ nop │ │ │ │ add r3, sp, #0 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #992 @ 0x3e0 │ │ │ │ movs r0, r6 │ │ │ │ - str r4, [r0, #68] @ 0x44 │ │ │ │ + str r4, [r6, #64] @ 0x40 │ │ │ │ movs r4, r5 │ │ │ │ - cdp 0, 14, cr0, cr14, cr1, {1} │ │ │ │ - vhadd.u8 d0, d4, d17 │ │ │ │ + cdp 0, 13, cr0, cr14, cr1, {1} │ │ │ │ + cdp2 0, 15, cr0, cr4, cr1, {1} │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #456 @ 0x1c8 │ │ │ │ movs r0, r6 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #4 │ │ │ │ + lsls r2, r7, #3 │ │ │ │ movs r2, r4 │ │ │ │ - vaddl.u32 q8, d12, d17 │ │ │ │ - lsls r4, r7, #2 │ │ │ │ + vaddl.u16 q8, d12, d17 │ │ │ │ + lsls r4, r5, #2 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r0, #24] │ │ │ │ + str r0, [r6, #20] │ │ │ │ movs r4, r5 │ │ │ │ - bpl.n 24214c │ │ │ │ + bpl.n 24232c │ │ │ │ movs r7, r3 │ │ │ │ - bpl.n 242174 │ │ │ │ + bpl.n 242154 │ │ │ │ movs r7, r3 │ │ │ │ - str r0, [r5, #20] │ │ │ │ + str r0, [r3, #20] │ │ │ │ movs r4, r5 │ │ │ │ - ldc 0, cr0, [r2], {33} @ 0x21 │ │ │ │ - vaddl.u16 q8, d4, d17 │ │ │ │ - str r0, [r2, #20] │ │ │ │ + stc 0, cr0, [r2], {33} @ 0x21 │ │ │ │ + vaddl.u8 q8, d4, d17 │ │ │ │ + str r0, [r0, #20] │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xebfa0021 │ │ │ │ - vaddl.u16 q0, d12, d17 │ │ │ │ - str r0, [r7, #16] │ │ │ │ + @ instruction: 0xebea0021 │ │ │ │ + vaddl.u8 q0, d12, d17 │ │ │ │ + str r0, [r5, #16] │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xebe20021 │ │ │ │ - ldrb r0, [r0, #20] │ │ │ │ + rsbs r0, r2, r1, asr #32 │ │ │ │ + ldrb r0, [r6, #19] │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r4, #16] │ │ │ │ + str r0, [r2, #16] │ │ │ │ movs r4, r5 │ │ │ │ - rsb r0, sl, r1, asr #32 │ │ │ │ - vhadd.u16 d16, d12, d17 │ │ │ │ + subs.w r0, sl, r1, asr #32 │ │ │ │ + vhadd.u8 d16, d12, d17 │ │ │ │ │ │ │ │ 00242264 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r1, [pc, #2080] @ 242a98 │ │ │ │ @@ -354078,36 +354077,36 @@ │ │ │ │ add sp, #148 @ 0x94 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 24231c │ │ │ │ ldr.w r3, [pc, #1944] @ 242aa8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ccef4 │ │ │ │ + bl 2ccee4 │ │ │ │ ldr.w r3, [pc, #1928] @ 242aac │ │ │ │ ldr.w r2, [pc, #1928] @ 242ab0 │ │ │ │ ldr.w r1, [pc, #1928] @ 242ab4 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov sl, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2424fa │ │ │ │ add.w r5, r3, #1572864 @ 0x180000 │ │ │ │ ldrb.w r3, [r5, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -354258,19 +354257,19 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r3, lr │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [ip, r0] │ │ │ │ ldr.w r0, [pc, #1500] @ 242ac8 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #128] @ 0x80 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 242a80 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2422d0 │ │ │ │ @@ -354282,22 +354281,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2422d0 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr.w r3, [pc, #1440] @ 242acc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 2422d0 │ │ │ │ ldrb.w r3, [r5, #129] @ 0x81 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2424fa │ │ │ │ ldr.w r0, [pc, #1416] @ 242ad0 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldrb.w r3, [r5, #128] @ 0x80 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r5, #129] @ 0x81 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24235a │ │ │ │ b.n 2424fa │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -354363,15 +354362,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #16 │ │ │ │ bpl.n 242582 │ │ │ │ ldr.w r0, [pc, #1224] @ 242adc │ │ │ │ mov r1, r9 │ │ │ │ strd r3, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 242582 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 242a38 │ │ │ │ @@ -354478,20 +354477,20 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ bl 23ef5c │ │ │ │ adds r0, #1 │ │ │ │ bne.w 242370 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 2424f4 │ │ │ │ ldr r0, [pc, #908] @ (242ae4 ) │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2424f4 │ │ │ │ add.w r3, sl, #524288 @ 0x80000 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [r4, #0] │ │ │ │ @@ -354524,26 +354523,26 @@ │ │ │ │ mla r1, r2, r1, r3 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r4, [r1, #16] │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r0, r0, r4 │ │ │ │ add r0, r1 │ │ │ │ - bl 2ba09c │ │ │ │ + bl 2ba08c │ │ │ │ b.n 242370 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #11 │ │ │ │ bhi.w 24291a │ │ │ │ ldr r3, [pc, #780] @ (242ae8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ ldr r0, [pc, #772] @ (242aec ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2424f4 │ │ │ │ ldr r2, [pc, #768] @ (242af0 ) │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2424ac │ │ │ │ @@ -354554,15 +354553,15 @@ │ │ │ │ bpl.w 2424ac │ │ │ │ strd r0, r3, [sp] │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #740] @ (242af4 ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ b.n 2424ac │ │ │ │ ldr r2, [pc, #724] @ (242af8 ) │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -354572,15 +354571,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 242454 │ │ │ │ ldr r0, [pc, #704] @ (242afc ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r0, [r3, #8] │ │ │ │ b.n 242454 │ │ │ │ ldr r3, [pc, #688] @ (242b00 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -354591,15 +354590,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2425b6 │ │ │ │ ldr r0, [pc, #664] @ (242b04 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2425b6 │ │ │ │ ldr r3, [pc, #656] @ (242b08 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 242724 │ │ │ │ ldr r3, [pc, #592] @ (242ad8 ) │ │ │ │ @@ -354617,30 +354616,30 @@ │ │ │ │ ldr.w r3, [ip, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r7, [ip, #4] │ │ │ │ str r7, [sp, #8] │ │ │ │ vldr d7, [ip, #24] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 242724 │ │ │ │ ldr r3, [pc, #580] @ (242b10 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 242378 │ │ │ │ ldr r3, [pc, #512] @ (242ad8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 242378 │ │ │ │ ldr r0, [pc, #560] @ (242b14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 242378 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ bl 23ef5c │ │ │ │ adds r0, #1 │ │ │ │ @@ -354649,15 +354648,15 @@ │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ blx 160be8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ (242b18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2424f4 │ │ │ │ ldr r1, [pc, #512] @ (242b1c ) │ │ │ │ add r1, pc │ │ │ │ b.n 2427e4 │ │ │ │ ldrb.w r2, [r5, #80] @ 0x50 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 242732 │ │ │ │ @@ -354677,50 +354676,50 @@ │ │ │ │ bl 23ef5c │ │ │ │ adds r0, #1 │ │ │ │ bne.w 242370 │ │ │ │ b.n 24274a │ │ │ │ ldr r0, [pc, #460] @ (242b24 ) │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2424f4 │ │ │ │ ldr r0, [pc, #448] @ (242b28 ) │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2424f4 │ │ │ │ ldr r0, [pc, #440] @ (242b2c ) │ │ │ │ mov r1, r3 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2424f4 │ │ │ │ ldr r1, [r0, r2] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #424] @ (242b30 ) │ │ │ │ mov r3, ip │ │ │ │ strd r7, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2424f4 │ │ │ │ ldr r3, [pc, #408] @ (242b34 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 242640 │ │ │ │ ldr r3, [pc, #300] @ (242ad8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 242640 │ │ │ │ ldr r0, [pc, #384] @ (242b38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 242640 │ │ │ │ ldr r3, [pc, #380] @ (242b3c ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 242568 │ │ │ │ @@ -354728,15 +354727,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 242568 │ │ │ │ ldr r0, [pc, #356] @ (242b40 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 242568 │ │ │ │ ldr r0, [pc, #348] @ (242b44 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2427a0 │ │ │ │ @@ -354746,15 +354745,15 @@ │ │ │ │ lsls r3, r0, #16 │ │ │ │ bpl.w 2427a0 │ │ │ │ ldr r0, [pc, #328] @ (242b48 ) │ │ │ │ mov r3, lr │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ strd ip, r7, [sp, #8] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b.n 2427a0 │ │ │ │ ldr r3, [pc, #312] @ (242b4c ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -354763,40 +354762,40 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2423ba │ │ │ │ ldr r0, [pc, #288] @ (242b50 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2423ba │ │ │ │ ldr r3, [pc, #280] @ (242b54 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 242634 │ │ │ │ ldr r3, [pc, #144] @ (242ad8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 242634 │ │ │ │ ldr r0, [pc, #256] @ (242b58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 242634 │ │ │ │ ldr r0, [pc, #252] @ (242b5c ) │ │ │ │ mov r1, r3 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2424f4 │ │ │ │ ldr r0, [pc, #240] @ (242b60 ) │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 2424f4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (242b64 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #224] @ (242b68 ) │ │ │ │ ldr r0, [pc, #228] @ (242b6c ) │ │ │ │ add r3, pc │ │ │ │ @@ -354811,86 +354810,86 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #1008 @ (adr r6, 242e94 ) │ │ │ │ movs r0, r6 │ │ │ │ add r6, pc, #768 @ (adr r6, 242da8 ) │ │ │ │ movs r0, r6 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r3, r7] │ │ │ │ + ldrsh r2, [r1, r7] │ │ │ │ movs r4, r5 │ │ │ │ - eor.w r0, r0, r1, asr #32 │ │ │ │ - @ instruction: 0xfa980021 │ │ │ │ + orns r0, r0, r1, asr #32 │ │ │ │ + @ instruction: 0xfa880021 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ movs r3, r7 │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ movs r3, r7 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ movs r3, r7 │ │ │ │ - vaddl.u32 q0, d6, d17 │ │ │ │ + vaddl.u16 q0, d6, d17 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb6c0021 │ │ │ │ + @ instruction: 0xfb5c0021 │ │ │ │ movs r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u16 d0, d8, d17 │ │ │ │ + vhadd.u8 d0, d8, d17 │ │ │ │ @ instruction: 0xb683 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ movs r1, r4 │ │ │ │ rev r4, r2 │ │ │ │ movs r7, r5 │ │ │ │ - cdp2 0, 2, cr0, cr6, cr1, {1} │ │ │ │ + cdp2 0, 1, cr0, cr6, cr1, {1} │ │ │ │ subs r0, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb9e0021 │ │ │ │ + @ instruction: 0xfb8e0021 │ │ │ │ movs r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r0], {33} @ 0x21 │ │ │ │ + stc2 0, cr0, [r0], {33} @ 0x21 │ │ │ │ lsrs r4, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [sl, #-132] @ 0xffffff7c │ │ │ │ + ldc2 0, cr0, [sl, #-132]! @ 0xffffff7c │ │ │ │ adds r0, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa900021 │ │ │ │ + @ instruction: 0xfa800021 │ │ │ │ movs r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r4, #33] @ 0x21 │ │ │ │ - ldc2l 0, cr0, [lr], #-132 @ 0xffffff7c │ │ │ │ - ldrd r0, r0, [ip, #132] @ 0x84 │ │ │ │ + str??.w r0, [r4, #33] @ 0x21 │ │ │ │ + stc2l 0, cr0, [lr], #-132 @ 0xffffff7c │ │ │ │ + strd r0, r0, [ip, #132] @ 0x84 │ │ │ │ add r5, pc, #720 @ (adr r5, 242df4 ) │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xfac40021 │ │ │ │ - @ instruction: 0xfb560021 │ │ │ │ - ldr??.w r0, [lr, r1, lsl #2] │ │ │ │ - @ instruction: 0xfabe0021 │ │ │ │ + @ instruction: 0xfab40021 │ │ │ │ + @ instruction: 0xfb460021 │ │ │ │ + str??.w r0, [lr, r1, lsl #2] │ │ │ │ + @ instruction: 0xfaae0021 │ │ │ │ movs r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r2, r1, lsl #2] │ │ │ │ + vst4.8 {d16-d19}, [r2 :128], r1 │ │ │ │ lsrs r4, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb240021 │ │ │ │ + smlatb r0, r4, r1, r0 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - strh.w r0, [ip, r1, lsl #2] │ │ │ │ + ldrb.w r0, [ip, r1, lsl #2] │ │ │ │ cmp r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r4, r1, lsl #2] │ │ │ │ + vst4.8 {d16-d19}, [r4 :128], r1 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - strb.w r0, [lr, #33] @ 0x21 │ │ │ │ - ldr.w r0, [r2, r1, lsl #2] │ │ │ │ - ldrb.w r0, [r8, r1, lsl #2] │ │ │ │ - ldr r0, [r0, r2] │ │ │ │ + ldr??.w r0, [lr, r1, lsl #2] │ │ │ │ + str.w r0, [r2, r1, lsl #2] │ │ │ │ + strb.w r0, [r8, r1, lsl #2] │ │ │ │ + ldr r0, [r6, r1] │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r4!, {r1, r2, r3, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r7, r3 │ │ │ │ - ldmia r4!, {r5, r7} │ │ │ │ + ldmia r4, {r4, r7} │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 00242b70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -354906,36 +354905,36 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 242bc4 │ │ │ │ ldr r3, [pc, #272] @ (242cc8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ccef4 │ │ │ │ + bl 2ccee4 │ │ │ │ ldr r1, [pc, #256] @ (242ccc ) │ │ │ │ ldr r2, [pc, #256] @ (242cd0 ) │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #364 @ 0x16c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #248] @ (242cd4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 242c80 │ │ │ │ add.w r8, r3, #1572864 @ 0x180000 │ │ │ │ ldr.w r7, [r8, #132] @ 0x84 │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 242c76 │ │ │ │ @@ -354962,15 +354961,15 @@ │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 242c86 │ │ │ │ ldr.w r2, [r8, #148] @ 0x94 │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r8, #148] @ 0x94 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 242cae │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -354984,21 +354983,21 @@ │ │ │ │ beq.n 242b94 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #116] @ (242cdc ) │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 242b94 │ │ │ │ ldr r0, [pc, #104] @ (242ce0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 242c38 │ │ │ │ ldr r1, [pc, #92] @ (242ce4 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 242c2e │ │ │ │ @@ -355007,15 +355006,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 242c2e │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #72] @ (242cec ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 242c2e │ │ │ │ ldr r3, [pc, #64] @ (242cf0 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #64] @ (242cf4 ) │ │ │ │ ldr r0, [pc, #64] @ (242cf8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -355023,34 +355022,34 @@ │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ movs r0, r6 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r6, r4] │ │ │ │ + ldrsb r6, [r4, r4] │ │ │ │ movs r4, r5 │ │ │ │ - b.n 243084 │ │ │ │ + b.n 243064 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xf1f20021 │ │ │ │ + @ instruction: 0xf1e20021 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 {d0[1]}, [lr], r1 │ │ │ │ + ldrsb.w r0, [lr, #33] @ 0x21 │ │ │ │ adds r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 {d0[1]}, [ip], r1 │ │ │ │ - ldrsb r2, [r2, r1] │ │ │ │ + ldrsb.w r0, [ip, #33] @ 0x21 │ │ │ │ + ldrsb r2, [r0, r1] │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r2!, {r5, r6} │ │ │ │ + ldmia r2!, {r4, r6} │ │ │ │ movs r7, r3 │ │ │ │ - ldmia r2!, {r1, r4, r5, r6} │ │ │ │ + ldmia r2!, {r1, r5, r6} │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 00242cfc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -355068,27 +355067,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ccef4 │ │ │ │ + bl 2ccee4 │ │ │ │ ldr r3, [pc, #252] @ (242e38 ) │ │ │ │ ldr r2, [pc, #256] @ (242e3c ) │ │ │ │ ldr r1, [pc, #256] @ (242e40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r1, r2, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r2, 242d6e │ │ │ │ ldr r2, [pc, #224] @ (242e44 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -355104,24 +355103,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 242dfc │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ccccc │ │ │ │ + bl 2cccbc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2cbfbc │ │ │ │ + bl 2cbfac │ │ │ │ mov r3, r0 │ │ │ │ b.n 242da4 │ │ │ │ ldrb.w r2, [r3, #129] @ 0x81 │ │ │ │ cbz r2, 242de0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 242e1e │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -355135,21 +355134,21 @@ │ │ │ │ beq.n 242d1e │ │ │ │ str r3, [sp, #12] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #120] @ (242e4c ) │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 242d1e │ │ │ │ ldr r0, [pc, #108] @ (242e50 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r1, #1 │ │ │ │ ldrb.w r2, [r3, #128] @ 0x80 │ │ │ │ strb.w r1, [r3, #129] @ 0x81 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 242da0 │ │ │ │ b.n 242d7c │ │ │ │ @@ -355163,49 +355162,49 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 242d86 │ │ │ │ ldr r0, [pc, #72] @ (242e5c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 242d86 │ │ │ │ ldr r3, [pc, #64] @ (242e60 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #64] @ (242e64 ) │ │ │ │ ldr r0, [pc, #64] @ (242e68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldr r4, [sp, #536] @ 0x218 │ │ │ │ movs r0, r6 │ │ │ │ - strb r2, [r1, r7] │ │ │ │ + strb r2, [r7, r6] │ │ │ │ movs r4, r5 │ │ │ │ - b.n 242f28 │ │ │ │ + b.n 242f08 │ │ │ │ movs r1, r4 │ │ │ │ - eor.w r0, sl, #33 @ 0x21 │ │ │ │ + orns r0, sl, #33 @ 0x21 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2d00021 │ │ │ │ + movt r0, #33 @ 0x21 │ │ │ │ cmp r7, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str??.w r0, [r6, r1, lsl #2] │ │ │ │ - strb r2, [r4, r3] │ │ │ │ + ldr.w r0, [r6, r1, lsl #2] │ │ │ │ + strb r2, [r2, r3] │ │ │ │ movs r4, r5 │ │ │ │ - ldmia r0!, {r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r5, r6, r7} │ │ │ │ movs r7, r3 │ │ │ │ - ldmia r1, {r1} │ │ │ │ + ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 00242e6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -355245,46 +355244,46 @@ │ │ │ │ add sp, #148 @ 0x94 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 242f02 │ │ │ │ ldr.w r3, [pc, #1312] @ 243414 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 2ccef4 │ │ │ │ + bl 2ccee4 │ │ │ │ ldr.w r3, [pc, #1292] @ 243418 │ │ │ │ ldr.w r2, [pc, #1292] @ 24341c │ │ │ │ ldr.w r1, [pc, #1292] @ 243420 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r6, [r0, #52] @ 0x34 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2430ee │ │ │ │ add.w r5, r6, #1572864 @ 0x180000 │ │ │ │ ldrb.w r3, [r5, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2430e4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 2cbfbc │ │ │ │ + bl 2cbfac │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [sp, #56] @ 0x38 │ │ │ │ bl 240358 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 242f6e │ │ │ │ b.n 2433e4 │ │ │ │ @@ -355422,23 +355421,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 243014 │ │ │ │ ldr r0, [pc, #860] @ (243430 ) │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 243014 │ │ │ │ ldrb.w r3, [r5, #129] @ 0x81 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 243236 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ - bl 4104c8 │ │ │ │ + bl 4104b8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2433ec │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 242eb6 │ │ │ │ @@ -355450,23 +355449,23 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 242eb6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #788] @ (243434 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 408558 │ │ │ │ + bl 408548 │ │ │ │ b.n 242eb6 │ │ │ │ ldrd sl, r4, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ blx 160be8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #764] @ (243438 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldrd r3, r1, [sp, #24] │ │ │ │ orrs r3, r1 │ │ │ │ it ne │ │ │ │ addne.w fp, sp, #52 @ 0x34 │ │ │ │ bne.n 2431ce │ │ │ │ @@ -355501,18 +355500,18 @@ │ │ │ │ ldr.w r1, [r5, #132] @ 0x84 │ │ │ │ mov.w r8, r2, lsr #5 │ │ │ │ cmp.w r1, r2, lsr #5 │ │ │ │ beq.w 2432ae │ │ │ │ ldr r0, [pc, #664] @ (243440 ) │ │ │ │ lsrs r2, r2, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr r0, [pc, #656] @ (243444 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40bdac │ │ │ │ + bl 40bd9c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #128] @ 0x80 │ │ │ │ b.n 2430ee │ │ │ │ ldrd r6, r4, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #32] │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -355527,15 +355526,15 @@ │ │ │ │ movs r6, #9 │ │ │ │ strd r3, r3, [sp] │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ bl 2400b0 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 2430f2 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 24322e │ │ │ │ ldr r3, [pc, #588] @ (243448 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24306e │ │ │ │ @@ -355546,26 +355545,26 @@ │ │ │ │ bpl.w 24306e │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #564] @ (24344c ) │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 24306e │ │ │ │ ldr r0, [pc, #552] @ (243450 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #128] @ 0x80 │ │ │ │ b.n 2430ee │ │ │ │ ldr r0, [pc, #540] @ (243454 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldrb.w r3, [r5, #128] @ 0x80 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r5, #129] @ 0x81 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2430ee │ │ │ │ b.n 242f3e │ │ │ │ ldr r2, [pc, #516] @ (243458 ) │ │ │ │ @@ -355579,15 +355578,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 242fb6 │ │ │ │ ldr r0, [pc, #496] @ (24345c ) │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 242fb6 │ │ │ │ ldr r3, [pc, #484] @ (243460 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -355597,15 +355596,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 243014 │ │ │ │ ldr r0, [pc, #460] @ (243464 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 243014 │ │ │ │ ldrd sl, r4, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 243146 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -355678,58 +355677,58 @@ │ │ │ │ beq.n 2432ea │ │ │ │ ldr r1, [r7, r0] │ │ │ │ ldr r0, [pc, #264] @ (243468 ) │ │ │ │ strd lr, r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd ip, r9, [sp] │ │ │ │ ldr.w sl, [sp, #32] │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #128] @ 0x80 │ │ │ │ b.n 2430ee │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldrd sl, r4, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 243142 │ │ │ │ ldr r3, [pc, #224] @ (24346c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2431d4 │ │ │ │ ldr r3, [pc, #148] @ (24342c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2431d4 │ │ │ │ ldr r0, [pc, #200] @ (243470 ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2431d4 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 2430ee │ │ │ │ ldr r3, [pc, #184] @ (243474 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24316c │ │ │ │ ldr r3, [pc, #96] @ (24342c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 24316c │ │ │ │ ldr r0, [pc, #160] @ (243478 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 24316c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 24322e │ │ │ │ ldr r3, [pc, #140] @ (24347c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #140] @ (243480 ) │ │ │ │ ldr r0, [pc, #144] @ (243484 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -355743,56 +355742,56 @@ │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #872] @ 0x368 │ │ │ │ movs r0, r6 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, r7] │ │ │ │ + strh r4, [r4, r7] │ │ │ │ movs r4, r5 │ │ │ │ - udf #154 @ 0x9a │ │ │ │ + udf #138 @ 0x8a │ │ │ │ movs r1, r4 │ │ │ │ - cdp 0, 11, cr0, cr2, cr1, {1} │ │ │ │ + cdp 0, 10, cr0, cr2, cr1, {1} │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #18465 @ 0x4821 │ │ │ │ + @ instruction: 0xf6340021 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6780021 │ │ │ │ + @ instruction: 0xf6680021 │ │ │ │ blt.n 243382 │ │ │ │ - vqshlu.s64 d31, d6, #63 @ 0x3f │ │ │ │ + vrsubhn.i d31, , q3 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xf6be0021 │ │ │ │ + subw r0, lr, #2081 @ 0x821 │ │ │ │ cmp r5, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4a80021 │ │ │ │ - orns r0, r4, #10551296 @ 0xa10000 │ │ │ │ - cdp 0, 7, cr0, cr12, cr1, {1} │ │ │ │ + eors.w r0, r8, #10551296 @ 0xa10000 │ │ │ │ + orn r0, r4, #10551296 @ 0xa10000 │ │ │ │ + cdp 0, 6, cr0, cr12, cr1, {1} │ │ │ │ cmp r4, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4fc0021 │ │ │ │ + @ instruction: 0xf4ec0021 │ │ │ │ adds r0, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf53a0021 │ │ │ │ - sbcs.w r0, r0, #10551296 @ 0xa10000 │ │ │ │ + @ instruction: 0xf52a0021 │ │ │ │ + sbc.w r0, r0, #10551296 @ 0xa10000 │ │ │ │ cmp r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, sl, #10551296 @ 0xa10000 │ │ │ │ + adc.w r0, sl, #10551296 @ 0xa10000 │ │ │ │ adds r4, r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, r8, #10551296 @ 0xa10000 │ │ │ │ - ldr r7, [pc, #80] @ (2434d0 ) │ │ │ │ + bics.w r0, r8, #10551296 @ 0xa10000 │ │ │ │ + ldr r7, [pc, #16] @ (243490 ) │ │ │ │ movs r4, r5 │ │ │ │ - stmia r3!, {r1, r5} │ │ │ │ + stmia r3!, {r1, r4} │ │ │ │ movs r7, r3 │ │ │ │ - stmia r3!, {r2, r4, r5} │ │ │ │ + stmia r3!, {r2, r5} │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 00243488 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -355937,26 +355936,26 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [pc, #584] @ (243854 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ add r1, pc │ │ │ │ add sp, #100 @ 0x64 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 4190fc │ │ │ │ + b.w 4190ec │ │ │ │ ldr r3, [pc, #568] @ (243858 ) │ │ │ │ ldr r2, [pc, #572] @ (24385c ) │ │ │ │ ldr r1, [pc, #572] @ (243860 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3902 @ 0xf3e │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #552] @ (243864 ) │ │ │ │ ldr r3, [pc, #508] @ (243838 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3 │ │ │ │ @@ -355976,15 +355975,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ movw r2, #3921 @ 0xf51 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r5 │ │ │ │ bl 23f150 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 16087c │ │ │ │ ldr r2, [pc, #484] @ (243874 ) │ │ │ │ ldr r3, [pc, #424] @ (243838 ) │ │ │ │ add r2, pc │ │ │ │ @@ -356009,15 +356008,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #576 @ 0x240 │ │ │ │ add r1, pc │ │ │ │ movw r2, #2520 @ 0x9d8 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 160c7c │ │ │ │ ldr r0, [r6, #100] @ 0x64 │ │ │ │ blx 1607d0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ str r2, [r6, #100] @ 0x64 │ │ │ │ @@ -356031,15 +356030,15 @@ │ │ │ │ ldr r3, [pc, #392] @ (243888 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2434c8 │ │ │ │ ldr r0, [pc, #380] @ (24388c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2434c8 │ │ │ │ ldr r3, [pc, #376] @ (243890 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2435ae │ │ │ │ ldr r3, [pc, #352] @ (243888 ) │ │ │ │ @@ -356047,29 +356046,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2435ae │ │ │ │ ldr r0, [pc, #352] @ (243894 ) │ │ │ │ add r2, sp, #52 @ 0x34 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2435ae │ │ │ │ ldr r3, [pc, #340] @ (243898 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2435d4 │ │ │ │ ldr r3, [pc, #312] @ (243888 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2435d4 │ │ │ │ ldr r0, [pc, #316] @ (24389c ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2435d4 │ │ │ │ mov r0, r4 │ │ │ │ blx 161b68 │ │ │ │ b.n 2436bc │ │ │ │ ldr r3, [pc, #304] @ (2438a0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -356078,145 +356077,145 @@ │ │ │ │ ldr r3, [pc, #264] @ (243888 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2435e8 │ │ │ │ ldr r0, [pc, #280] @ (2438a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2435e8 │ │ │ │ ldr r3, [pc, #272] @ (2438a8 ) │ │ │ │ ldr r2, [pc, #276] @ (2438ac ) │ │ │ │ ldr r1, [pc, #276] @ (2438b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #576 @ 0x240 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movw r2, #2469 @ 0x9a5 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r6, #128] @ 0x80 │ │ │ │ b.n 243686 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #244] @ (2438b4 ) │ │ │ │ add.w r3, r3, #576 @ 0x240 │ │ │ │ ldr r2, [pc, #240] @ (2438b8 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2493 @ 0x9bd │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2436d8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #224] @ (2438bc ) │ │ │ │ ldr r1, [pc, #224] @ (2438c0 ) │ │ │ │ add.w r3, r3, #576 @ 0x240 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2484 @ 0x9b4 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2436de │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #204] @ (2438c4 ) │ │ │ │ ldr r1, [pc, #204] @ (2438c8 ) │ │ │ │ add.w r3, r3, #576 @ 0x240 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2476 @ 0x9ac │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ strb.w sl, [r6, #128] @ 0x80 │ │ │ │ b.n 243686 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #180] @ (2438cc ) │ │ │ │ ldr r1, [pc, #180] @ (2438d0 ) │ │ │ │ add.w r3, r3, #576 @ 0x240 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2501 @ 0x9c5 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2436d8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ str r4, [sp, #992] @ 0x3e0 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #960] @ 0x3c0 │ │ │ │ movs r0, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #144] @ (2438d8 ) │ │ │ │ + ldr r6, [pc, #80] @ (243898 ) │ │ │ │ movs r4, r5 │ │ │ │ - lsls r4, r7, #5 │ │ │ │ + lsls r4, r5, #5 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r2, r6, r7} │ │ │ │ + ldmia r0!, {r2, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ str r3, [sp, #656] @ 0x290 │ │ │ │ movs r0, r6 │ │ │ │ bge.n 2438da │ │ │ │ - vqdmulh.s q10, , d22[0] │ │ │ │ + @ instruction: 0xffff4cd6 │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xf3200021 │ │ │ │ - bvc.n 243774 │ │ │ │ + @ instruction: 0xf3100021 │ │ │ │ + bvc.n 243954 │ │ │ │ movs r1, r4 │ │ │ │ str r3, [sp, #368] @ 0x170 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r4, [pc, #632] @ (243ae4 ) │ │ │ │ + ldr r4, [pc, #568] @ (243aa4 ) │ │ │ │ movs r4, r5 │ │ │ │ - bic.w r0, lr, #10551296 @ 0xa10000 │ │ │ │ - bvc.n 2438fc │ │ │ │ + ands.w r0, lr, #10551296 @ 0xa10000 │ │ │ │ + bvc.n 2438dc │ │ │ │ movs r1, r4 │ │ │ │ str r3, [sp, #32] │ │ │ │ movs r0, r6 │ │ │ │ - ldr r4, [pc, #280] @ (243994 ) │ │ │ │ + ldr r4, [pc, #216] @ (243954 ) │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xf3780021 │ │ │ │ - bvs.n 243850 │ │ │ │ + @ instruction: 0xf3680021 │ │ │ │ + bvs.n 243830 │ │ │ │ movs r1, r4 │ │ │ │ movs r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2160021 │ │ │ │ + addw r0, r6, #33 @ 0x21 │ │ │ │ asrs r4, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2dc0021 │ │ │ │ + movt r0, #49185 @ 0xc021 │ │ │ │ cmp r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf30e0021 │ │ │ │ + @ instruction: 0xf2fe0021 │ │ │ │ movs r4, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3340021 │ │ │ │ - ldr r3, [pc, #440] @ (243a64 ) │ │ │ │ + @ instruction: 0xf3240021 │ │ │ │ + ldr r3, [pc, #376] @ (243a24 ) │ │ │ │ movs r4, r5 │ │ │ │ - rsb r0, ip, #33 @ 0x21 │ │ │ │ - bvs.n 2438d4 │ │ │ │ + subs.w r0, ip, #33 @ 0x21 │ │ │ │ + bvs.n 2438b4 │ │ │ │ movs r1, r4 │ │ │ │ - bpl.n 243890 │ │ │ │ + bpl.n 243870 │ │ │ │ movs r1, r4 │ │ │ │ - ble.n 243940 │ │ │ │ + ble.n 243920 │ │ │ │ movs r1, r4 │ │ │ │ - rsbs r0, sl, #33 @ 0x21 │ │ │ │ - bpl.n 24385c │ │ │ │ + rsb r0, sl, #33 @ 0x21 │ │ │ │ + bpl.n 24383c │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xf18e0021 │ │ │ │ - bpl.n 24382c │ │ │ │ + sbcs.w r0, lr, #33 @ 0x21 │ │ │ │ + bpl.n 24380c │ │ │ │ movs r1, r4 │ │ │ │ - rsb r0, r2, #33 @ 0x21 │ │ │ │ - bpl.n 2437f4 │ │ │ │ + subs.w r0, r2, #33 @ 0x21 │ │ │ │ + bpl.n 2437d4 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 002438d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -356260,34 +356259,34 @@ │ │ │ │ add.w r7, r4, #1572864 @ 0x180000 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 243a70 │ │ │ │ ldr r5, [pc, #332] @ (243a9c ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c4970 │ │ │ │ + bl 2c4960 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [pc, #324] @ (243aa0 ) │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ ldr r2, [pc, #320] @ (243aa4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r6, r5, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #304] @ (243aa8 ) │ │ │ │ ldr r1, [pc, #308] @ (243aac ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ - bl 2cbd78 │ │ │ │ + bl 2c3b98 │ │ │ │ + bl 2cbd68 │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ strd r4, r0, [r6, #52] @ 0x34 │ │ │ │ mov r2, r0 │ │ │ │ movs r4, #1 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [r3, #180] @ 0xb4 │ │ │ │ mov r0, r8 │ │ │ │ @@ -356337,15 +356336,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (243ab8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3950 @ 0xf6e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -356361,58 +356360,58 @@ │ │ │ │ ldr r3, [pc, #100] @ (243ac0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 243922 │ │ │ │ ldr r0, [pc, #92] @ (243ac4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 243922 │ │ │ │ ldr r3, [pc, #84] @ (243ac8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24394e │ │ │ │ ldr r3, [pc, #64] @ (243ac0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 24394e │ │ │ │ ldr r0, [pc, #64] @ (243acc ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 24394e │ │ │ │ nop │ │ │ │ str r0, [sp, #680] @ 0x2a8 │ │ │ │ movs r0, r6 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2433a0 │ │ │ │ + b.n 243380 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r1, [pc, #664] @ (243d3c ) │ │ │ │ + ldr r1, [pc, #600] @ (243cfc ) │ │ │ │ movs r4, r5 │ │ │ │ - bmi.n 243b40 │ │ │ │ + bmi.n 243b20 │ │ │ │ movs r1, r4 │ │ │ │ - cmp r3, #190 @ 0xbe │ │ │ │ + cmp r3, #174 @ 0xae │ │ │ │ movs r7, r3 │ │ │ │ - cmp r3, #210 @ 0xd2 │ │ │ │ + cmp r3, #194 @ 0xc2 │ │ │ │ movs r7, r3 │ │ │ │ - ldr r0, [pc, #944] @ (243e64 ) │ │ │ │ + ldr r0, [pc, #880] @ (243e24 ) │ │ │ │ movs r4, r5 │ │ │ │ - vhadd.s32 d0, d6, d17 │ │ │ │ - bcc.n 2439d8 │ │ │ │ + vhadd.s16 d0, d6, d17 │ │ │ │ + bcc.n 243bb8 │ │ │ │ movs r1, r4 │ │ │ │ adds r0, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, ip, #33 @ 0x21 │ │ │ │ + orns r0, ip, #33 @ 0x21 │ │ │ │ adds r0, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0a20021 │ │ │ │ + eors.w r0, r2, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #8] @ (243adc ) │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ b.w 22e0d8 │ │ │ │ nop │ │ │ │ add r7, pc, #512 @ (adr r7, 243ce0 ) │ │ │ │ movs r7, r5 │ │ │ │ @@ -356451,15 +356450,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [r9, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 2d4920 │ │ │ │ + bl 2d4910 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 243b32 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strd r5, r0, [r4, #12] │ │ │ │ negs r6, r3 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ @@ -356470,15 +356469,15 @@ │ │ │ │ mov fp, r0 │ │ │ │ add.w r8, r4, #8 │ │ │ │ add.w r7, r4, #20 │ │ │ │ ldr.w r3, [r9, #308] @ 0x134 │ │ │ │ ldr.w r0, [r9, #296] @ 0x128 │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ movs r3, #0 │ │ │ │ - bl 2b6afc │ │ │ │ + bl 2b6aec │ │ │ │ ldr.w r3, [r9, #308] @ 0x134 │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ ldr.w r3, [r9, #300] @ 0x12c │ │ │ │ add r3, r2 │ │ │ │ strd r3, r6, [r4, #20] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ @@ -356516,15 +356515,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (243cb4 ) │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r1, [pc, #188] @ (243cb8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd fp, r6, [sp, #8] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 243c2e │ │ │ │ ldr r3, [r4, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r6 │ │ │ │ bcs.n 243bc4 │ │ │ │ ldr r1, [pc, #168] @ (243cbc ) │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ @@ -356532,15 +356531,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #160] @ (243cc0 ) │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r1, [pc, #160] @ (243cc4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w sl, #4294967295 @ 0xffffffff │ │ │ │ b.n 243b32 │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r4, [r9] │ │ │ │ blx 1614e8 │ │ │ │ ldr r1, [pc, #136] @ (243cc8 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -356550,15 +356549,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r2, #254 @ 0xfe │ │ │ │ ldr r1, [pc, #128] @ (243cd0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov sl, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, sl │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -356572,51 +356571,51 @@ │ │ │ │ ldr r3, [pc, #84] @ (243cd8 ) │ │ │ │ ldr r1, [pc, #88] @ (243cdc ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 243c2e │ │ │ │ ldr r3, [pc, #72] @ (243ce0 ) │ │ │ │ movs r2, #216 @ 0xd8 │ │ │ │ ldr r1, [pc, #72] @ (243ce4 ) │ │ │ │ ldr r0, [pc, #76] @ (243ce8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldrh r2, [r3, #52] @ 0x34 │ │ │ │ movs r0, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #160] @ 0xa0 │ │ │ │ + str r5, [sp, #96] @ 0x60 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r1, [pc, #520] @ (243ec0 ) │ │ │ │ + ldr r1, [pc, #456] @ (243e80 ) │ │ │ │ movs r4, r5 │ │ │ │ - and.w r0, sl, #33 @ 0x21 │ │ │ │ - and.w r0, sl, #33 @ 0x21 │ │ │ │ - ldr r1, [pc, #352] @ (243e24 ) │ │ │ │ + vext.8 d16, d10, d17, #0 │ │ │ │ + vext.8 d16, d10, d17, #0 │ │ │ │ + ldr r1, [pc, #288] @ (243de4 ) │ │ │ │ movs r4, r5 │ │ │ │ - vaddl.s32 q8, d0, d17 │ │ │ │ - and.w r0, lr, #33 @ 0x21 │ │ │ │ - ldr r1, [pc, #176] @ (243d80 ) │ │ │ │ + vaddl.s16 q8, d0, d17 │ │ │ │ + vext.8 d16, d14, d17, #0 │ │ │ │ + ldr r1, [pc, #112] @ (243d40 ) │ │ │ │ movs r4, r5 │ │ │ │ - vext.8 d0, d2, d17, #0 │ │ │ │ - str r2, [sp, #336] @ 0x150 │ │ │ │ + vaddl.s32 q0, d2, d17 │ │ │ │ + str r2, [sp, #272] @ 0x110 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [pc, #976] @ (2440ac ) │ │ │ │ + ldr r0, [pc, #912] @ (24406c ) │ │ │ │ movs r4, r5 │ │ │ │ - vhadd.s d16, d14, d17 │ │ │ │ - ldr r0, [pc, #896] @ (244064 ) │ │ │ │ + vhadd.s32 d16, d14, d17 │ │ │ │ + ldr r0, [pc, #832] @ (244024 ) │ │ │ │ movs r4, r5 │ │ │ │ - vhadd.s32 d16, d10, d17 │ │ │ │ - str r4, [sp, #24] │ │ │ │ + vhadd.s16 d16, d10, d17 │ │ │ │ + str r3, [sp, #984] @ 0x3d8 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r4, [r0, #324] @ 0x144 │ │ │ │ mov r5, r0 │ │ │ │ @@ -356685,15 +356684,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 243d7a │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #88] @ (243e20 ) │ │ │ │ blx 16087c │ │ │ │ ldr r3, [pc, #84] @ (243e24 ) │ │ │ │ ldr r1, [pc, #88] @ (243e28 ) │ │ │ │ @@ -356701,15 +356700,15 @@ │ │ │ │ ldrb r5, [r5, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #159 @ 0x9f │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 243dbe │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 1621a4 │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ ldr r3, [pc, #52] @ (243e2c ) │ │ │ │ ldr r4, [pc, #56] @ (243e30 ) │ │ │ │ @@ -356718,30 +356717,30 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb r5, [r6, #0] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 243dbe │ │ │ │ nop │ │ │ │ - @ instruction: 0x47d2 │ │ │ │ + @ instruction: 0x47c2 │ │ │ │ movs r4, r5 │ │ │ │ - cdp 0, 15, cr0, cr12, cr1, {1} │ │ │ │ - cdp 0, 5, cr0, cr4, cr1, {1} │ │ │ │ - cdp 0, 11, cr0, cr0, cr1, {1} │ │ │ │ - blx r5 │ │ │ │ + cdp 0, 14, cr0, cr12, cr1, {1} │ │ │ │ + cdp 0, 4, cr0, cr4, cr1, {1} │ │ │ │ + cdp 0, 10, cr0, cr0, cr1, {1} │ │ │ │ + blx r3 │ │ │ │ movs r4, r5 │ │ │ │ - cdp 0, 3, cr0, cr2, cr1, {1} │ │ │ │ - blx r0 │ │ │ │ + cdp 0, 2, cr0, cr2, cr1, {1} │ │ │ │ + bx lr │ │ │ │ movs r4, r5 │ │ │ │ - str r3, [sp, #448] @ 0x1c0 │ │ │ │ + str r3, [sp, #384] @ 0x180 │ │ │ │ movs r1, r4 │ │ │ │ - cdp 0, 0, cr0, cr6, cr1, {1} │ │ │ │ + ldcl 0, cr0, [r6, #132]! @ 0x84 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r6, [pc, #344] @ (243fa4 ) │ │ │ │ ldr.w r9, [r0, #244] @ 0xf4 │ │ │ │ @@ -356837,15 +356836,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb.w r5, [sl] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -356863,29 +356862,29 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 243f5c │ │ │ │ nop │ │ │ │ ldrh r6, [r0, #26] │ │ │ │ movs r0, r6 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - mov r6, r6 │ │ │ │ + mov r6, r4 │ │ │ │ movs r4, r5 │ │ │ │ - stc 0, cr0, [ip, #132] @ 0x84 │ │ │ │ - ldc 0, cr0, [r8], #132 @ 0x84 │ │ │ │ - ldcl 0, cr0, [sl, #-132]! @ 0xffffff7c │ │ │ │ - cmp r8, lr │ │ │ │ + ldcl 0, cr0, [ip, #-132]! @ 0xffffff7c │ │ │ │ + stc 0, cr0, [r8], #132 @ 0x84 │ │ │ │ + stcl 0, cr0, [sl, #-132]! @ 0xffffff7c │ │ │ │ + cmp r8, ip │ │ │ │ movs r4, r5 │ │ │ │ - ldcl 0, cr0, [r4], #-132 @ 0xffffff7c │ │ │ │ + stcl 0, cr0, [r4], #-132 @ 0xffffff7c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r6, [r0, #280] @ 0x118 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -356963,15 +356962,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 244072 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #84] @ (244118 ) │ │ │ │ blx 16087c │ │ │ │ ldr r3, [pc, #84] @ (24411c ) │ │ │ │ ldr r1, [pc, #84] @ (244120 ) │ │ │ │ @@ -356979,15 +356978,15 @@ │ │ │ │ ldrb r5, [r6, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2440b8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 160488 │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ ldr r3, [pc, #52] @ (244124 ) │ │ │ │ ldr r4, [pc, #52] @ (244128 ) │ │ │ │ @@ -356996,66 +356995,66 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb r5, [r6, #0] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2440b8 │ │ │ │ - add r8, fp │ │ │ │ + add r8, r9 │ │ │ │ movs r4, r5 │ │ │ │ - stc 0, cr0, [sl], #132 @ 0x84 │ │ │ │ - adcs.w r0, sl, r1, asr #32 │ │ │ │ - mrrc 0, 2, r0, lr, cr1 │ │ │ │ - add lr, r5 │ │ │ │ + ldc 0, cr0, [sl], {33} @ 0x21 │ │ │ │ + adc.w r0, sl, r1, asr #32 │ │ │ │ + mcrr 0, 2, r0, lr, cr1 │ │ │ │ + add lr, r3 │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xeb380021 │ │ │ │ - add lr, r0 │ │ │ │ + @ instruction: 0xeb280021 │ │ │ │ + add r6, lr │ │ │ │ movs r4, r5 │ │ │ │ - str r0, [sp, #472] @ 0x1d8 │ │ │ │ + str r0, [sp, #408] @ 0x198 │ │ │ │ movs r1, r4 │ │ │ │ - add.w r0, ip, r1, asr #32 │ │ │ │ + @ instruction: 0xeafc0021 │ │ │ │ ldr r3, [pc, #16] @ (244144 ) │ │ │ │ ldr r2, [pc, #20] @ (244148 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (24414c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldrh r4, [r4, #2] │ │ │ │ movs r0, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #14 │ │ │ │ + lsls r6, r7, #13 │ │ │ │ movs r7, r3 │ │ │ │ ldr r1, [pc, #8] @ (24415c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ nop │ │ │ │ - lsls r0, r7, #13 │ │ │ │ + lsls r0, r5, #13 │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 00244160 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #272] @ (244284 ) │ │ │ │ sub sp, #24 │ │ │ │ mov r8, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 3854b0 │ │ │ │ + bl 3854a0 │ │ │ │ add r6, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 37a5c4 │ │ │ │ + bl 37a5b4 │ │ │ │ adds r2, r0, #1 │ │ │ │ beq.n 244256 │ │ │ │ mov r4, r0 │ │ │ │ blx 1607dc <__ctype_b_loc@plt> │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldrh.w r3, [r3, r2, lsl #1] │ │ │ │ @@ -357095,22 +357094,22 @@ │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r1, [pc, #164] @ (244290 ) │ │ │ │ mov r0, r8 │ │ │ │ str r7, [r3, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ ldr r1, [pc, #152] @ (244294 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ add r1, pc │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 161238 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #124] @ (244298 ) │ │ │ │ blx 16123c │ │ │ │ @@ -357124,15 +357123,15 @@ │ │ │ │ ldr r1, [pc, #120] @ (2442a8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #12 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -357142,53 +357141,53 @@ │ │ │ │ ldr r3, [pc, #84] @ (2442b0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #84] @ (2442b4 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ movs r0, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r6, r1, asr #32 │ │ │ │ - @ instruction: 0xeb920021 │ │ │ │ - sbcs.w r0, lr, r1, asr #32 │ │ │ │ - ldr r1, [pc, #344] @ (2443f4 ) │ │ │ │ + rsb r0, r6, r1, asr #32 │ │ │ │ + @ instruction: 0xeb820021 │ │ │ │ + sbc.w r0, lr, r1, asr #32 │ │ │ │ + ldr r1, [pc, #280] @ (2443b4 ) │ │ │ │ movs r7, r3 │ │ │ │ - @ instruction: 0xeb960021 │ │ │ │ - subs.w r0, r8, r1, asr #32 │ │ │ │ - mvns r0, r0 │ │ │ │ + @ instruction: 0xeb860021 │ │ │ │ + sub.w r0, r8, r1, asr #32 │ │ │ │ + bics r0, r6 │ │ │ │ movs r4, r5 │ │ │ │ - adc.w r0, sl, r1, asr #32 │ │ │ │ - @ instruction: 0xeb300021 │ │ │ │ - bics r6, r1 │ │ │ │ + @ instruction: 0xeb3a0021 │ │ │ │ + @ instruction: 0xeb200021 │ │ │ │ + muls r6, r7 │ │ │ │ movs r4, r5 │ │ │ │ - adds.w r0, sl, r1, asr #32 │ │ │ │ + add.w r0, sl, r1, asr #32 │ │ │ │ │ │ │ │ 002442b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ (244378 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ - bl 3854b0 │ │ │ │ + bl 3854a0 │ │ │ │ ldr r3, [pc, #164] @ (24437c ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #160] @ (244380 ) │ │ │ │ add.w r5, r0, #52 @ 0x34 │ │ │ │ @@ -357215,57 +357214,57 @@ │ │ │ │ blx 16087c │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ ldr r1, [pc, #100] @ (244384 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 161238 │ │ │ │ mov r4, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2442f0 │ │ │ │ ldr r4, [pc, #76] @ (244388 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ ldr r3, [pc, #64] @ (24438c ) │ │ │ │ ldr r2, [pc, #68] @ (244390 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r2, r7, [sp] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ strh r2, [r0, #54] @ 0x36 │ │ │ │ movs r0, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r8, r1, asr #32 │ │ │ │ - orrs.w r0, lr, r1, asr #32 │ │ │ │ - orr.w r0, r0, r1, asr #32 │ │ │ │ - cmp r2, r4 │ │ │ │ + eor.w r0, r8, r1, asr #32 │ │ │ │ + orr.w r0, lr, r1, asr #32 │ │ │ │ + bics.w r0, r0, r1, asr #32 │ │ │ │ + cmp r2, r2 │ │ │ │ movs r4, r5 │ │ │ │ - eors.w r0, r6, r1, asr #32 │ │ │ │ + eor.w r0, r6, r1, asr #32 │ │ │ │ │ │ │ │ 00244394 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -357318,33 +357317,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #165 @ 0xa5 │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2443e8 │ │ │ │ ldr r3, [pc, #28] @ (244448 ) │ │ │ │ movs r2, #155 @ 0x9b │ │ │ │ ldr r1, [pc, #28] @ (24444c ) │ │ │ │ ldr r0, [pc, #32] @ (244450 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - rors r0, r4 │ │ │ │ + rors r0, r2 │ │ │ │ movs r4, r5 │ │ │ │ - and.w r0, r6, r1, asr #32 │ │ │ │ - strd r0, r0, [r6, #-132]! @ 0x84 │ │ │ │ - rors r0, r0 │ │ │ │ + ldrd r0, r0, [r6, #132]! @ 0x84 │ │ │ │ + ldrd r0, r0, [r6, #-132] @ 0x84 │ │ │ │ + sbcs r0, r6 │ │ │ │ movs r4, r5 │ │ │ │ - strd r0, r0, [lr, #-132] @ 0x84 │ │ │ │ - ldrd r0, r0, [sl, #132] @ 0x84 │ │ │ │ + ldmdb lr!, {r0, r5} │ │ │ │ + strd r0, r0, [sl, #132] @ 0x84 │ │ │ │ │ │ │ │ 00244454 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #116] @ (2444d8 ) │ │ │ │ @@ -357399,15 +357398,15 @@ │ │ │ │ ... │ │ │ │ strh r0, [r6, #40] @ 0x28 │ │ │ │ movs r0, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r1, #20] │ │ │ │ movs r4, r7 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ + lsls r4, r0, #1 │ │ │ │ movs r7, r3 │ │ │ │ ldrh r6, [r6, #16] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 002444ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -357475,15 +357474,15 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movw r2, #303 @ 0x12f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [pc, #368] @ (244714 ) │ │ │ │ add r0, pc │ │ │ │ bl 244150 │ │ │ │ b.n 244658 │ │ │ │ ldr.w r4, [fp, #8] │ │ │ │ mov r1, r4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -357615,28 +357614,28 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r5, #34] @ 0x22 │ │ │ │ movs r0, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #14] │ │ │ │ movs r4, r7 │ │ │ │ - vshr.u16 d0, d14, #16 │ │ │ │ - @ instruction: 0xe8d80021 │ │ │ │ - eors r0, r5 │ │ │ │ + vmov.i32 d0, #142 @ 0x0000008e │ │ │ │ + @ instruction: 0xe8c80021 │ │ │ │ + eors r0, r3 │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xe85c0021 │ │ │ │ - b.n 2446f4 │ │ │ │ + strex r0, r0, [ip, #132] @ 0x84 │ │ │ │ + b.n 2446d4 │ │ │ │ movs r1, r4 │ │ │ │ ldrh r2, [r3, #10] │ │ │ │ movs r4, r7 │ │ │ │ ldrh r2, [r5, #4] │ │ │ │ movs r4, r7 │ │ │ │ strh r4, [r7, #24] │ │ │ │ movs r0, r6 │ │ │ │ - b.n 244634 │ │ │ │ + b.n 244614 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00244724 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -357701,15 +357700,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ strh r0, [r4, #18] │ │ │ │ movs r0, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ - stc2 0, cr0, [r6, #120] @ 0x78 │ │ │ │ + ldc2l 0, cr0, [r6, #-120]! @ 0xffffff88 │ │ │ │ strh r6, [r1, #58] @ 0x3a │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 002447dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -357882,51 +357881,51 @@ │ │ │ │ add r0, pc │ │ │ │ add r4, pc │ │ │ │ strd r0, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2448a4 │ │ │ │ nop │ │ │ │ strh r4, [r4, #12] │ │ │ │ movs r0, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, #54] @ 0x36 │ │ │ │ movs r4, r7 │ │ │ │ - stc2l 0, cr0, [r4], {30} │ │ │ │ + ldc2 0, cr0, [r4], #120 @ 0x78 │ │ │ │ strh r6, [r2, #50] @ 0x32 │ │ │ │ movs r4, r7 │ │ │ │ strh r0, [r6, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ strh r0, [r4, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, #108 @ 0x6c │ │ │ │ + subs r4, #92 @ 0x5c │ │ │ │ movs r4, r5 │ │ │ │ - b.n 244398 │ │ │ │ + b.n 244378 │ │ │ │ movs r1, r4 │ │ │ │ - b.n 2443c4 │ │ │ │ + b.n 2443a4 │ │ │ │ movs r1, r4 │ │ │ │ - rors r2, r5 │ │ │ │ + rors r2, r3 │ │ │ │ movs r7, r3 │ │ │ │ - b.n 2451ac │ │ │ │ + b.n 24518c │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 002449d4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 3854b0 │ │ │ │ - bl 37a5c4 │ │ │ │ + bl 3854a0 │ │ │ │ + bl 37a5b4 │ │ │ │ adds r3, r0, #1 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ beq.n 244a40 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ @@ -357961,23 +357960,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (244a64 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r3, #0 │ │ │ │ b.n 244a0e │ │ │ │ - subs r3, #168 @ 0xa8 │ │ │ │ + subs r3, #152 @ 0x98 │ │ │ │ movs r4, r5 │ │ │ │ - b.n 2450e8 │ │ │ │ - movs r1, r4 │ │ │ │ b.n 2450c8 │ │ │ │ movs r1, r4 │ │ │ │ + b.n 2450a8 │ │ │ │ + movs r1, r4 │ │ │ │ │ │ │ │ 00244a68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -358015,15 +358014,15 @@ │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #471 @ 0x1d7 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 244b20 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 244b72 │ │ │ │ @@ -358048,23 +358047,23 @@ │ │ │ │ ldr r4, [pc, #200] @ (244bd8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #200] @ (244bdc ) │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 244b54 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ adds r2, r7, #1 │ │ │ │ beq.n 244b72 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 400cd8 │ │ │ │ + bl 400cc8 │ │ │ │ mov r4, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 244b98 │ │ │ │ movs r0, #16 │ │ │ │ blx 16056c │ │ │ │ str r4, [r0, #0] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -358094,61 +358093,61 @@ │ │ │ │ ldr r1, [pc, #104] @ (244bec ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 244b20 │ │ │ │ ldr r3, [pc, #84] @ (244bf0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #84] @ (244bf4 ) │ │ │ │ ldr r1, [pc, #88] @ (244bf8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #461 @ 0x1cd │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 244b20 │ │ │ │ nop │ │ │ │ ldrb r0, [r3, #28] │ │ │ │ movs r0, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r5, #34] @ 0x22 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xfa38001e │ │ │ │ - subs r3, #56 @ 0x38 │ │ │ │ + @ instruction: 0xfa28001e │ │ │ │ + subs r3, #40 @ 0x28 │ │ │ │ movs r4, r5 │ │ │ │ - b.n 2444a0 │ │ │ │ + b.n 244480 │ │ │ │ movs r1, r4 │ │ │ │ - b.n 245158 │ │ │ │ + b.n 245138 │ │ │ │ movs r1, r4 │ │ │ │ - subs r2, #226 @ 0xe2 │ │ │ │ + subs r2, #210 @ 0xd2 │ │ │ │ movs r4, r5 │ │ │ │ - b.n 2452dc │ │ │ │ + b.n 2452bc │ │ │ │ movs r1, r4 │ │ │ │ - b.n 2450ac │ │ │ │ + b.n 24508c │ │ │ │ movs r1, r4 │ │ │ │ strh r6, [r4, #28] │ │ │ │ movs r4, r7 │ │ │ │ - subs r2, #114 @ 0x72 │ │ │ │ + subs r2, #98 @ 0x62 │ │ │ │ movs r4, r5 │ │ │ │ - b.n 245268 │ │ │ │ + b.n 245248 │ │ │ │ movs r1, r4 │ │ │ │ - b.n 244fdc │ │ │ │ + b.n 244fbc │ │ │ │ movs r1, r4 │ │ │ │ - subs r2, #80 @ 0x50 │ │ │ │ + subs r2, #64 @ 0x40 │ │ │ │ movs r4, r5 │ │ │ │ - b.n 2452a4 │ │ │ │ + b.n 245284 │ │ │ │ movs r1, r4 │ │ │ │ - b.n 244fa8 │ │ │ │ + b.n 244f88 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00244bfc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -358218,15 +358217,15 @@ │ │ │ │ ... │ │ │ │ ldrb r6, [r0, #22] │ │ │ │ movs r0, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r3, #22] │ │ │ │ movs r4, r7 │ │ │ │ - strh.w r0, [sl, #30] │ │ │ │ + ldrb.w r0, [sl, #30] │ │ │ │ strh r2, [r4, #20] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00244cb4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -358244,15 +358243,15 @@ │ │ │ │ eor.w r3, r3, #1 │ │ │ │ cmp r5, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r3, #1 │ │ │ │ cbnz r3, 244d0a │ │ │ │ mov r0, r4 │ │ │ │ - bl 4023ac │ │ │ │ + bl 40239c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 244d1a │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -358272,29 +358271,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r0, #206 @ 0xce │ │ │ │ + subs r0, #190 @ 0xbe │ │ │ │ movs r4, r5 │ │ │ │ - b.n 2451a4 │ │ │ │ + b.n 245184 │ │ │ │ movs r1, r4 │ │ │ │ - b.n 244e04 │ │ │ │ + b.n 244de4 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00244d58 : │ │ │ │ cbnz r1, 244d66 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -358303,23 +358302,23 @@ │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #24] @ (244d90 ) │ │ │ │ add r1, pc │ │ │ │ - bl 40bb28 │ │ │ │ + bl 40bb18 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - b.n 245184 │ │ │ │ + b.n 245164 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00244d94 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -358376,19 +358375,19 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 244db6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r6, #15] │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #11] │ │ │ │ + strb r4, [r0, #11] │ │ │ │ movs r7, r3 │ │ │ │ ldrb r6, [r4, #14] │ │ │ │ movs r0, r6 │ │ │ │ - add r2, pc, #416 @ (adr r2, 244fd4 ) │ │ │ │ + add r2, pc, #352 @ (adr r2, 244f94 ) │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00244e34 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -358399,58 +358398,58 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 244e60 │ │ │ │ ldr r1, [pc, #24] @ (244e6c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 3cb220 │ │ │ │ - adds r0, r6, r2 │ │ │ │ + b.w 3cb210 │ │ │ │ + adds r0, r4, r2 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 00244e70 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3872a4 │ │ │ │ + bl 387294 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w ip, [r4] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrd r2, r3, [ip] │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r1, [pc, #32] @ (244ebc ) │ │ │ │ vldr d7, [ip, #16] │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [ip, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 3af57c │ │ │ │ - b.n 245074 │ │ │ │ + b.w 3af56c │ │ │ │ + b.n 245054 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00244ec0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 385dd0 │ │ │ │ + bl 385dc0 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 2481ec │ │ │ │ │ │ │ │ 00244edc : │ │ │ │ movs r0, #0 │ │ │ │ b.w 248208 │ │ │ │ @@ -358469,15 +358468,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (24502c ) │ │ │ │ sub sp, #20 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 244fec │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ bne.n 244f44 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -358492,15 +358491,15 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 245020 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 414928 │ │ │ │ + b.w 414918 │ │ │ │ ldr r1, [pc, #236] @ (245034 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 244fc4 │ │ │ │ ldr r1, [pc, #228] @ (245038 ) │ │ │ │ @@ -358515,28 +358514,28 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 245020 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 414d64 │ │ │ │ + b.w 414d54 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, sp, #8 │ │ │ │ ldr r3, [pc, #188] @ (245040 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r1, [pc, #188] @ (245044 ) │ │ │ │ ldr r4, [pc, #192] @ (245048 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbnz r0, 244fe2 │ │ │ │ ldr r2, [pc, #172] @ (24504c ) │ │ │ │ ldr r3, [pc, #136] @ (245028 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -358559,20 +358558,20 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 245020 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 41497c │ │ │ │ + b.w 41496c │ │ │ │ ldr r1, [pc, #112] @ (245054 ) │ │ │ │ add r1, pc │ │ │ │ - bl 40bb28 │ │ │ │ + bl 40bb18 │ │ │ │ b.n 244f9c │ │ │ │ - bl 414908 │ │ │ │ + bl 4148f8 │ │ │ │ cbnz r0, 24501a │ │ │ │ ldr r2, [pc, #100] @ (245058 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #100] @ (24505c ) │ │ │ │ ldr r3, [pc, #44] @ (245028 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -358582,52 +358581,52 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 245020 │ │ │ │ ldr r1, [pc, #84] @ (245060 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 385778 │ │ │ │ + b.w 385768 │ │ │ │ ldr r2, [pc, #72] @ (245064 ) │ │ │ │ add r2, pc │ │ │ │ b.n 244ff6 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r3, #10] │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #236 @ 0xec │ │ │ │ + subs r0, #220 @ 0xdc │ │ │ │ movs r5, r4 │ │ │ │ ldrb r6, [r5, #9] │ │ │ │ movs r0, r6 │ │ │ │ - subs r4, r6, r2 │ │ │ │ + subs r4, r4, r2 │ │ │ │ movs r0, r4 │ │ │ │ - ldrsh r2, [r0, r7] │ │ │ │ + ldrsh r2, [r6, r6] │ │ │ │ movs r5, r4 │ │ │ │ ldrb r6, [r6, #8] │ │ │ │ movs r0, r6 │ │ │ │ - adds r7, #20 │ │ │ │ + adds r7, #4 │ │ │ │ movs r4, r5 │ │ │ │ - b.n 245074 │ │ │ │ + b.n 245054 │ │ │ │ movs r1, r4 │ │ │ │ - b.n 24509c │ │ │ │ + b.n 24507c │ │ │ │ movs r1, r4 │ │ │ │ ldrb r0, [r7, #7] │ │ │ │ movs r0, r6 │ │ │ │ ldrb r0, [r2, #7] │ │ │ │ movs r0, r6 │ │ │ │ - svc 140 @ 0x8c │ │ │ │ + svc 124 @ 0x7c │ │ │ │ movs r1, r4 │ │ │ │ - subs r0, r1, r0 │ │ │ │ + adds r0, r7, r7 │ │ │ │ movs r0, r4 │ │ │ │ ldrb r6, [r3, #6] │ │ │ │ movs r0, r6 │ │ │ │ - svc 126 @ 0x7e │ │ │ │ + svc 110 @ 0x6e │ │ │ │ movs r1, r4 │ │ │ │ - strb r0, [r4, #17] │ │ │ │ + strb r0, [r2, #17] │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 00245068 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -358643,15 +358642,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 1f26d8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 24509e │ │ │ │ ldr r1, [pc, #60] @ (2450d4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 40bb28 │ │ │ │ + bl 40bb18 │ │ │ │ ldr r2, [pc, #56] @ (2450d8 ) │ │ │ │ ldr r3, [pc, #44] @ (2450d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -358667,48 +358666,48 @@ │ │ │ │ pop {pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - udf #216 @ 0xd8 │ │ │ │ + udf #200 @ 0xc8 │ │ │ │ movs r1, r4 │ │ │ │ ldrb r6, [r6, #3] │ │ │ │ movs r0, r6 │ │ │ │ │ │ │ │ 002450dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #48] @ (245120 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2bc274 │ │ │ │ + bl 2bc264 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 245112 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #16] @ (245124 ) │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 385778 │ │ │ │ - str r0, [sp, #96] @ 0x60 │ │ │ │ + b.w 385768 │ │ │ │ + str r0, [sp, #32] │ │ │ │ movs r2, r4 │ │ │ │ - udf #214 @ 0xd6 │ │ │ │ + udf #198 @ 0xc6 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00245128 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -358724,15 +358723,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 24829c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 24515e │ │ │ │ ldr r1, [pc, #60] @ (245194 ) │ │ │ │ add r1, pc │ │ │ │ - bl 40bb28 │ │ │ │ + bl 40bb18 │ │ │ │ ldr r2, [pc, #56] @ (245198 ) │ │ │ │ ldr r3, [pc, #44] @ (245190 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -358748,15 +358747,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - udf #24 │ │ │ │ + udf #8 │ │ │ │ movs r1, r4 │ │ │ │ ldrb r6, [r6, #0] │ │ │ │ movs r0, r6 │ │ │ │ │ │ │ │ 0024519c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -358771,36 +358770,36 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #168] @ (245278 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #160] @ (24527c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr r1, [pc, #152] @ (245280 ) │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr r1, [pc, #144] @ (245284 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #136] @ (245288 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #24] │ │ │ │ blx 162108 │ │ │ │ @@ -358814,15 +358813,15 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #8] │ │ │ │ bl 19d2c4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cbz r0, 245230 │ │ │ │ ldr r1, [pc, #96] @ (24528c ) │ │ │ │ add r1, pc │ │ │ │ - bl 40bb28 │ │ │ │ + bl 40bb18 │ │ │ │ ldr r2, [pc, #92] @ (245290 ) │ │ │ │ ldr r3, [pc, #60] @ (245270 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -358843,26 +358842,26 @@ │ │ │ │ bl 1ef1b4 │ │ │ │ b.n 245224 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r4, #31] │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #6 │ │ │ │ + asrs r0, r4, #6 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xf6620024 │ │ │ │ - lsls r6, r6, #7 │ │ │ │ + @ instruction: 0xf6520024 │ │ │ │ + lsls r6, r4, #7 │ │ │ │ movs r7, r3 │ │ │ │ - udf #26 │ │ │ │ + udf #10 │ │ │ │ movs r1, r4 │ │ │ │ - subs r4, #50 @ 0x32 │ │ │ │ + subs r4, #34 @ 0x22 │ │ │ │ movs r0, r4 │ │ │ │ - str r0, [r6, r2] │ │ │ │ + str r0, [r4, r2] │ │ │ │ movs r5, r4 │ │ │ │ - ble.n 24531c │ │ │ │ + ble.n 2452fc │ │ │ │ movs r1, r4 │ │ │ │ strb r4, [r4, #29] │ │ │ │ movs r0, r6 │ │ │ │ │ │ │ │ 00245294 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -358875,24 +358874,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #88] @ (245308 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 244160 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 2452d4 │ │ │ │ ldr r1, [pc, #60] @ (24530c ) │ │ │ │ add r1, pc │ │ │ │ - bl 40bb28 │ │ │ │ + bl 40bb18 │ │ │ │ ldr r2, [pc, #56] @ (245310 ) │ │ │ │ ldr r3, [pc, #44] @ (245304 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -358907,17 +358906,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r5, #27] │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 245370 │ │ │ │ + blt.n 245350 │ │ │ │ movs r1, r4 │ │ │ │ - bgt.n 245254 │ │ │ │ + bgt.n 245234 │ │ │ │ movs r1, r4 │ │ │ │ strb r0, [r0, #27] │ │ │ │ movs r0, r6 │ │ │ │ │ │ │ │ 00245314 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -358930,24 +358929,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #88] @ (245388 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 2442b8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 245354 │ │ │ │ ldr r1, [pc, #60] @ (24538c ) │ │ │ │ add r1, pc │ │ │ │ - bl 40bb28 │ │ │ │ + bl 40bb18 │ │ │ │ ldr r2, [pc, #56] @ (245390 ) │ │ │ │ ldr r3, [pc, #44] @ (245384 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -358962,177 +358961,177 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r5, #25] │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2452f0 │ │ │ │ + bge.n 2452d0 │ │ │ │ movs r1, r4 │ │ │ │ - bgt.n 2453d4 │ │ │ │ + bgt.n 2453b4 │ │ │ │ movs r1, r4 │ │ │ │ strb r0, [r0, #25] │ │ │ │ movs r0, r6 │ │ │ │ │ │ │ │ 00245394 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 2f1f2c │ │ │ │ + bl 2f1f1c │ │ │ │ mov sl, r0 │ │ │ │ cbz r0, 245416 │ │ │ │ ldr.w r9, [pc, #108] @ 245420 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r8, [pc, #108] @ 245424 │ │ │ │ ldr r7, [pc, #108] @ (245428 ) │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #68] @ (24542c ) │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #56] @ (245430 ) │ │ │ │ ldrd r2, r3, [r4, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #48] @ (245434 ) │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2453c2 │ │ │ │ mov r0, sl │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 3cb298 │ │ │ │ - adds r3, #44 @ 0x2c │ │ │ │ + b.w 3cb288 │ │ │ │ + adds r3, #28 │ │ │ │ movs r7, r3 │ │ │ │ - bgt.n 2454d4 │ │ │ │ + bgt.n 2454b4 │ │ │ │ movs r1, r4 │ │ │ │ - bgt.n 2454fc │ │ │ │ + bgt.n 2454dc │ │ │ │ movs r1, r4 │ │ │ │ - bgt.n 2454d0 │ │ │ │ + bgt.n 2454b0 │ │ │ │ movs r1, r4 │ │ │ │ - bgt.n 2454e0 │ │ │ │ + bgt.n 2454c0 │ │ │ │ movs r1, r4 │ │ │ │ - bgt.n 2454f0 │ │ │ │ + bgt.n 2454d0 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00245438 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #20] @ (245460 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 24777c │ │ │ │ nop │ │ │ │ - push {r3, r5, r6} │ │ │ │ + push {r3, r4, r6} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00245464 : │ │ │ │ ldr r1, [pc, #4] @ (24546c ) │ │ │ │ add r1, pc │ │ │ │ b.w 24777c │ │ │ │ - strb r6, [r2, #18] │ │ │ │ + strb r6, [r0, #18] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00245470 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #56] @ (2454bc ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fca54 │ │ │ │ + bl 3fca44 │ │ │ │ ldr r1, [pc, #48] @ (2454c0 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #36] @ (2454c4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ eor.w r2, r0, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ uxtb r2, r2 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4149d4 │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ + b.w 4149c4 │ │ │ │ + cmp r0, #96 @ 0x60 │ │ │ │ movs r0, r4 │ │ │ │ - blt.n 245494 │ │ │ │ + blt.n 245474 │ │ │ │ movs r1, r4 │ │ │ │ - blt.n 24548c │ │ │ │ + blt.n 24546c │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 002454c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ cbz r0, 2454fe │ │ │ │ ldr r6, [pc, #44] @ (24550c ) │ │ │ │ movs r4, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 2454ec │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 423250 │ │ │ │ + bl 423240 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2454e4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - blt.n 245470 │ │ │ │ + blt.n 245450 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00245510 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -359145,17 +359144,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, sp │ │ │ │ - bl 411438 │ │ │ │ + bl 411428 │ │ │ │ cbz r0, 245572 │ │ │ │ ldr r2, [pc, #64] @ (24558c ) │ │ │ │ ldr r3, [pc, #52] @ (245584 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -359167,23 +359166,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 24554a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r6, #17] │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #94 @ 0x5e │ │ │ │ + adds r2, #78 @ 0x4e │ │ │ │ movs r1, r4 │ │ │ │ strb r2, [r1, #17] │ │ │ │ movs r0, r6 │ │ │ │ │ │ │ │ 00245590 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -359197,27 +359196,27 @@ │ │ │ │ ldr r1, [pc, #120] @ (245624 ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #104] @ (245628 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cbz r0, 2455d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 411720 │ │ │ │ + bl 411710 │ │ │ │ cbz r0, 24560c │ │ │ │ mov r1, sp │ │ │ │ - bl 41142c │ │ │ │ + bl 41141c │ │ │ │ cbz r0, 245604 │ │ │ │ ldr r2, [pc, #76] @ (24562c ) │ │ │ │ ldr r3, [pc, #64] @ (245620 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -359229,48 +359228,48 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ b.n 2455dc │ │ │ │ ldr r1, [pc, #32] @ (245630 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ bl 24777c │ │ │ │ b.n 2455dc │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r6, #15] │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 245608 │ │ │ │ + bge.n 2455e8 │ │ │ │ movs r1, r4 │ │ │ │ - str r4, [sp, #256] @ 0x100 │ │ │ │ + str r4, [sp, #192] @ 0xc0 │ │ │ │ movs r7, r3 │ │ │ │ strb r0, [r7, #14] │ │ │ │ movs r0, r6 │ │ │ │ - subs r4, r0, #4 │ │ │ │ + subs r4, r6, #3 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00245634 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #116] @ (2456bc ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #116] @ (2456c0 ) │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ cbz r0, 245682 │ │ │ │ ldr r3, [pc, #108] @ (2456c4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ bl 1ba1ec │ │ │ │ @@ -359281,15 +359280,15 @@ │ │ │ │ blx 162108 │ │ │ │ cbnz r0, 2456a8 │ │ │ │ ldr r1, [pc, #88] @ (2456cc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 385778 │ │ │ │ + b.w 385768 │ │ │ │ ldr r3, [pc, #64] @ (2456c4 ) │ │ │ │ ldr r4, [pc, #72] @ (2456d0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -359297,56 +359296,56 @@ │ │ │ │ cbnz r0, 2456a8 │ │ │ │ ldr r1, [pc, #60] @ (2456d4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 385778 │ │ │ │ + b.w 385768 │ │ │ │ ldr r1, [pc, #44] @ (2456d8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 385778 │ │ │ │ + b.w 385768 │ │ │ │ nop │ │ │ │ - lsrs r0, r4, #20 │ │ │ │ + lsrs r0, r2, #20 │ │ │ │ movs r1, r4 │ │ │ │ strb r2, [r1, #13] │ │ │ │ movs r0, r6 │ │ │ │ cmp r6, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #616] @ 0x268 │ │ │ │ + str r3, [sp, #552] @ 0x228 │ │ │ │ movs r7, r3 │ │ │ │ - bge.n 245784 │ │ │ │ + bge.n 245764 │ │ │ │ movs r1, r4 │ │ │ │ - bcs.n 245740 │ │ │ │ + bcs.n 245720 │ │ │ │ movs r0, r4 │ │ │ │ - bge.n 2456e8 │ │ │ │ + bls.n 2456c8 │ │ │ │ movs r1, r4 │ │ │ │ - bge.n 245748 │ │ │ │ + bge.n 245728 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 002456dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #136] @ (245778 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ ldr r1, [pc, #128] @ (24577c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ mov r3, r1 │ │ │ │ sub.w r1, r6, #99 @ 0x63 │ │ │ │ cmp r1, #21 │ │ │ │ bhi.n 245728 │ │ │ │ tbb [pc, r1] │ │ │ │ lsrs r5, r5, #12 │ │ │ │ lsrs r3, r1, #12 │ │ │ │ @@ -359359,56 +359358,56 @@ │ │ │ │ lsrs r3, r1, #12 │ │ │ │ lsrs r7, r3, #12 │ │ │ │ adds r3, r1, r0 │ │ │ │ ldr r1, [pc, #84] @ (245780 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #76] @ (245784 ) │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 385778 │ │ │ │ + b.w 385768 │ │ │ │ ldr r1, [pc, #68] @ (245788 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 245734 │ │ │ │ ldr r1, [pc, #56] @ (24578c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 245734 │ │ │ │ ldr r1, [pc, #48] @ (245790 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 245734 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 385804 │ │ │ │ + bl 3857f4 │ │ │ │ b.n 245734 │ │ │ │ nop │ │ │ │ - asrs r2, r1, #15 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r6, r2] │ │ │ │ + ldrh r6, [r4, r2] │ │ │ │ movs r2, r4 │ │ │ │ - add r6, sp, #8 │ │ │ │ + add r5, sp, #968 @ 0x3c8 │ │ │ │ movs r4, r4 │ │ │ │ - orrs r0, r1 │ │ │ │ + cmn r0, r7 │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 24572c │ │ │ │ + bls.n 24570c │ │ │ │ movs r1, r4 │ │ │ │ - movs r6, #62 @ 0x3e │ │ │ │ + movs r6, #46 @ 0x2e │ │ │ │ movs r1, r4 │ │ │ │ - bls.n 2456ec │ │ │ │ + bls.n 2456cc │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00245794 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -359416,20 +359415,20 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #120] @ (245824 ) │ │ │ │ ldr r6, [pc, #124] @ (245828 ) │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ ldr r1, [pc, #112] @ (24582c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ add.w r8, r4, r0 │ │ │ │ cmp r4, r8 │ │ │ │ bcs.n 245820 │ │ │ │ ldr r3, [pc, #96] @ (245830 ) │ │ │ │ mov.w fp, #0 │ │ │ │ mov r7, fp │ │ │ │ mov.w r9, #1 │ │ │ │ @@ -359454,51 +359453,51 @@ │ │ │ │ bhi.n 2457de │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [pc, #32] @ (245834 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 385778 │ │ │ │ + b.w 385768 │ │ │ │ movs r2, #0 │ │ │ │ b.n 245810 │ │ │ │ - ldrsh r2, [r7, r5] │ │ │ │ + ldrsh r2, [r5, r5] │ │ │ │ movs r7, r4 │ │ │ │ strb r6, [r4, #7] │ │ │ │ movs r0, r6 │ │ │ │ - lsls r2, r2, #6 │ │ │ │ + lsls r2, r0, #6 │ │ │ │ movs r1, r4 │ │ │ │ subs r4, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 245850 │ │ │ │ + bhi.n 245830 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00245838 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #136] @ (2458d4 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ ldr r1, [pc, #128] @ (2458d8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ ldr r1, [pc, #120] @ (2458dc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 3fc7d8 │ │ │ │ + bl 3fc7c8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 2458c2 │ │ │ │ uxth r4, r4 │ │ │ │ cmp r5, #2 │ │ │ │ mov r0, r4 │ │ │ │ beq.n 2458b8 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -359509,15 +359508,15 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r1, [pc, #80] @ (2458e0 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -359527,49 +359526,49 @@ │ │ │ │ mov r1, r0 │ │ │ │ b.n 245888 │ │ │ │ bl 1fb3c0 │ │ │ │ movs r2, #119 @ 0x77 │ │ │ │ mov r1, r0 │ │ │ │ b.n 245888 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ uxtb r1, r0 │ │ │ │ uxth r0, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 1faf64 │ │ │ │ b.n 245874 │ │ │ │ - lsls r2, r0, #4 │ │ │ │ + lsls r2, r6, #3 │ │ │ │ movs r1, r4 │ │ │ │ - movs r4, r6 │ │ │ │ + movs r4, r4 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r4, #4] │ │ │ │ + ldrh r0, [r2, #4] │ │ │ │ movs r2, r4 │ │ │ │ - bhi.n 24580c │ │ │ │ + bhi.n 2457ec │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 002458e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #72] @ (245940 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ ldr r1, [pc, #68] @ (245944 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ ldr r1, [pc, #60] @ (245948 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc8c8 │ │ │ │ + bl 3fc8b8 │ │ │ │ cmp r5, #2 │ │ │ │ mov r1, r0 │ │ │ │ uxth r0, r6 │ │ │ │ beq.n 245934 │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 24592c │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -359577,18 +359576,18 @@ │ │ │ │ b.w 1faf64 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1fb0fc │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ uxth r1, r1 │ │ │ │ b.w 1fb018 │ │ │ │ nop │ │ │ │ - lsls r0, r3, #1 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ movs r1, r4 │ │ │ │ - vaddl.u8 q0, d12, d17 │ │ │ │ - ldr r4, [r4, r2] │ │ │ │ + vhadd.u d16, d12, d17 │ │ │ │ + ldr r4, [r2, r2] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0024594c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -359602,21 +359601,21 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ bl 1f6378 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 2459b8 │ │ │ │ - bl 40b6b0 │ │ │ │ + bl 40b6a0 │ │ │ │ ldr r2, [pc, #68] @ (2459d8 ) │ │ │ │ ldr r3, [pc, #60] @ (2459d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -359630,70 +359629,70 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2459dc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 245990 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r6, #0] │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 245980 │ │ │ │ + bvc.n 245960 │ │ │ │ movs r1, r4 │ │ │ │ strb r4, [r0, #0] │ │ │ │ movs r0, r6 │ │ │ │ - bvc.n 245904 │ │ │ │ + bvc.n 2458e4 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 002459e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #68] @ (245a38 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #60] @ (245a3c ) │ │ │ │ mov r7, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #48] @ (245a40 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ ldr r1, [pc, #40] @ (245a44 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcaf8 │ │ │ │ + bl 3fcae8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 205554 │ │ │ │ - bvc.n 245b2c │ │ │ │ + bvc.n 245b0c │ │ │ │ movs r1, r4 │ │ │ │ - bvc.n 245b30 │ │ │ │ + bvc.n 245b10 │ │ │ │ movs r1, r4 │ │ │ │ - ldcl 0, cr0, [r6, #-128]! @ 0xffffff80 │ │ │ │ - ldr r4, [pc, #728] @ (245d20 ) │ │ │ │ + stcl 0, cr0, [r6, #-128]! @ 0xffffff80 │ │ │ │ + ldr r4, [pc, #664] @ (245ce0 ) │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 00245a48 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -359705,27 +359704,27 @@ │ │ │ │ ldr r1, [pc, #108] @ (245ad0 ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, sp │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 21882c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 245ab8 │ │ │ │ ldr r1, [pc, #76] @ (245ad4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [pc, #68] @ (245ad8 ) │ │ │ │ ldr r3, [pc, #56] @ (245acc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -359737,29 +359736,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (245adc ) │ │ │ │ add r1, pc │ │ │ │ - bl 40bb28 │ │ │ │ + bl 40bb18 │ │ │ │ b.n 245a90 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r7, #112] @ 0x70 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #40 @ 0x28 │ │ │ │ + cmp r5, #24 │ │ │ │ movs r1, r4 │ │ │ │ - bvc.n 245adc │ │ │ │ + bvs.n 245abc │ │ │ │ movs r1, r4 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ movs r0, r6 │ │ │ │ - bmi.n 245a4c │ │ │ │ + bmi.n 245a2c │ │ │ │ movs r1, r4 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr r1, [pc, #72] @ (245b3c ) │ │ │ │ @@ -359769,15 +359768,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 38572c │ │ │ │ + bl 38571c │ │ │ │ ldr r2, [pc, #52] @ (245b44 ) │ │ │ │ ldr r3, [pc, #44] @ (245b40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -359812,28 +359811,28 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 38572c │ │ │ │ + bl 38571c │ │ │ │ ldr r1, [pc, #24] @ (245b94 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r0, [pc, #20] @ (245b98 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ blx 160b2c <__longjmp_chk@plt> │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #200 @ 0xc8 │ │ │ │ + subs r6, #184 @ 0xb8 │ │ │ │ movs r7, r4 │ │ │ │ strb r6, [r2, #14] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -359853,15 +359852,15 @@ │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 244d58 │ │ │ │ cbz r0, 245c02 │ │ │ │ cbz r4, 245bda │ │ │ │ mov r0, r4 │ │ │ │ - bl 3aea50 │ │ │ │ + bl 3aea40 │ │ │ │ ldr r2, [pc, #60] @ (245c18 ) │ │ │ │ ldr r3, [pc, #52] @ (245c14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -359873,15 +359872,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3856ec │ │ │ │ + bl 3856dc │ │ │ │ b.n 245bd4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r4, #92] @ 0x5c │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r7, #88] @ 0x58 │ │ │ │ @@ -359916,26 +359915,26 @@ │ │ │ │ cbnz r3, 245c7c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ cbz r3, 245c6c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 245d1a │ │ │ │ mov r0, r4 │ │ │ │ - bl 3855bc │ │ │ │ + bl 3855ac │ │ │ │ mov r0, r4 │ │ │ │ - bl 385dd0 │ │ │ │ + bl 385dc0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #196] @ (245d44 ) │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #1426 @ 0x592 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ ldr r2, [pc, #168] @ (245d3c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #176] @ (245d48 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movw r2, #1407 @ 0x57f │ │ │ │ add r1, pc │ │ │ │ @@ -359945,21 +359944,21 @@ │ │ │ │ bne.n 245d0e │ │ │ │ ldr r1, [pc, #160] @ (245d4c ) │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ movw r2, #1412 @ 0x584 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ ldr r2, [pc, #144] @ (245d50 ) │ │ │ │ ldr r1, [pc, #144] @ (245d54 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [pc, #108] @ (245d3c ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #128] @ (245d58 ) │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ mov.w r2, #1432 @ 0x598 │ │ │ │ @@ -359972,61 +359971,61 @@ │ │ │ │ cbz r3, 245d00 │ │ │ │ ldr r1, [pc, #108] @ (245d5c ) │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #1439 @ 0x59f │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ mov r0, r4 │ │ │ │ - bl 385dd0 │ │ │ │ + bl 385dc0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 385e90 │ │ │ │ + bl 385e80 │ │ │ │ b.n 245cec │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ - bl 385e90 │ │ │ │ + bl 385e80 │ │ │ │ b.n 245ca8 │ │ │ │ ldr r1, [pc, #68] @ (245d60 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3855fc │ │ │ │ + bl 3855ec │ │ │ │ b.n 245c72 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ ldr r6, [r4, #84] @ 0x54 │ │ │ │ movs r0, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 245dd0 │ │ │ │ + bpl.n 245db0 │ │ │ │ movs r1, r4 │ │ │ │ - bpl.n 245d80 │ │ │ │ + bpl.n 245d60 │ │ │ │ movs r1, r4 │ │ │ │ - bpl.n 245d50 │ │ │ │ + bmi.n 245d30 │ │ │ │ movs r1, r4 │ │ │ │ - bmi.n 245d2c │ │ │ │ + bmi.n 245d0c │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r2, [r4, r7] │ │ │ │ + ldrb r2, [r2, r7] │ │ │ │ movs r7, r3 │ │ │ │ - bmi.n 245d2c │ │ │ │ + bmi.n 245d0c │ │ │ │ movs r1, r4 │ │ │ │ - bmi.n 245cdc │ │ │ │ + bmi.n 245cbc │ │ │ │ movs r1, r4 │ │ │ │ - bmi.n 245cb8 │ │ │ │ + bmi.n 245c98 │ │ │ │ movs r1, r4 │ │ │ │ - subs r5, #38 @ 0x26 │ │ │ │ + subs r5, #22 │ │ │ │ movs r7, r4 │ │ │ │ - b.w 3855d0 │ │ │ │ + b.w 3855c0 │ │ │ │ ldr r1, [pc, #112] @ (245ddc ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r1, #392] @ 0x188 │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ cbz r3, 245dcc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -360118,15 +360117,15 @@ │ │ │ │ it cs │ │ │ │ movcs r6, r3 │ │ │ │ adds r2, r5, #1 │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, r6] │ │ │ │ - bl 401448 │ │ │ │ + bl 401438 │ │ │ │ mov r0, r4 │ │ │ │ blx 16070c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 245f12 │ │ │ │ mov r5, sp │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ @@ -360152,36 +360151,36 @@ │ │ │ │ bne.n 245ec4 │ │ │ │ ldrb.w r3, [sl, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 245e88 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 4014d0 │ │ │ │ + bl 4014c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 245e88 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx 1612d0 │ │ │ │ rsb r1, r6, #1024 @ 0x400 │ │ │ │ add.w r0, r8, r6 │ │ │ │ mov r2, sl │ │ │ │ - bl 401448 │ │ │ │ + bl 401438 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ blx 160ea0 <__stat64_time64@plt> │ │ │ │ cbnz r0, 245f00 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ and.w r3, r3, #61440 @ 0xf000 │ │ │ │ cmp.w r3, #16384 @ 0x4000 │ │ │ │ beq.n 245f5e │ │ │ │ ldr.w r0, [fp, #104] @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ - bl 422910 │ │ │ │ + bl 422900 │ │ │ │ b.n 245e88 │ │ │ │ mov r0, r4 │ │ │ │ blx 161c14 │ │ │ │ ldr r2, [pc, #104] @ (245f7c ) │ │ │ │ ldr r3, [pc, #96] @ (245f78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -360198,38 +360197,38 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r9 │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ mov r0, r7 │ │ │ │ mov r6, r5 │ │ │ │ - bl 401448 │ │ │ │ + bl 401438 │ │ │ │ ldr r2, [pc, #48] @ (245f80 ) │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 401448 │ │ │ │ + bl 401438 │ │ │ │ b.n 245e7a │ │ │ │ ldr r2, [pc, #36] @ (245f84 ) │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ - bl 401474 │ │ │ │ + bl 401464 │ │ │ │ b.n 245f00 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r3, #56] @ 0x38 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xb806 │ │ │ │ + @ instruction: 0xb7f6 │ │ │ │ movs r7, r3 │ │ │ │ - subs r6, r0, r6 │ │ │ │ + subs r6, r6, r5 │ │ │ │ movs r4, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r1, #0] │ │ │ │ mov r6, r1 │ │ │ │ @@ -360346,30 +360345,30 @@ │ │ │ │ it le │ │ │ │ strble.w r2, [r5], #1 │ │ │ │ b.n 24607a │ │ │ │ mov r2, r3 │ │ │ │ b.n 246070 │ │ │ │ mov r5, r7 │ │ │ │ b.n 246054 │ │ │ │ - bne.n 246008 │ │ │ │ + bne.n 245fe8 │ │ │ │ movs r1, r4 │ │ │ │ - bne.n 245fcc │ │ │ │ + bne.n 2461ac │ │ │ │ movs r1, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r0, r3, [r0] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ cbz r1, 2460f2 │ │ │ │ bl 245b9c │ │ │ │ - bl 41a6b0 │ │ │ │ + bl 41a6a0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 385518 │ │ │ │ + bl 385508 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #12] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -360628,15 +360627,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w r1, [r3, #392] @ 0x188 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2bca14 │ │ │ │ + bl 2bca04 │ │ │ │ cmp r0, #0 │ │ │ │ it ge │ │ │ │ ldrdge r4, r5, [sp, #16] │ │ │ │ bge.w 24625a │ │ │ │ ldr r1, [pc, #208] @ (246460 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ @@ -360720,31 +360719,31 @@ │ │ │ │ movs r4, r7 │ │ │ │ ldr r2, [r4, #64] @ 0x40 │ │ │ │ movs r4, r7 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [r6, #56] @ 0x38 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r6, {r3, r5, r6, r7} │ │ │ │ + ldmia r6, {r3, r4, r6, r7} │ │ │ │ movs r1, r4 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [r2, #52] @ 0x34 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r6, {r4, r6} │ │ │ │ + ldmia r6, {r6} │ │ │ │ movs r1, r4 │ │ │ │ - ldmia r6!, {r1, r2, r7} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ movs r1, r4 │ │ │ │ - ldmia r6!, {r2, r5, r7} │ │ │ │ + ldmia r6!, {r2, r4, r7} │ │ │ │ movs r1, r4 │ │ │ │ - ldmia r6!, {r1, r2, r7} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ movs r1, r4 │ │ │ │ - ldmia r6!, {r1, r3, r5} │ │ │ │ + ldmia r6!, {r1, r3, r4} │ │ │ │ movs r1, r4 │ │ │ │ - ldmia r6!, {r1, r2} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r1, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r9, [pc, #276] @ 2465ac │ │ │ │ sub sp, #12 │ │ │ │ @@ -360828,34 +360827,34 @@ │ │ │ │ beq.n 2465a0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ cmp.w sl, #47 @ 0x2f │ │ │ │ beq.n 246596 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ b.n 246526 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ b.n 246526 │ │ │ │ ldr r1, [pc, #20] @ (2465b8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ bl 245b48 │ │ │ │ nop │ │ │ │ ldr r4, [r7, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ ldr r4, [r6, #28] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r5, {r2, r3, r4, r5} │ │ │ │ + ldmia r5, {r2, r3, r5} │ │ │ │ movs r1, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #200] @ (246698 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -361011,15 +361010,15 @@ │ │ │ │ mov.w r2, #1024 @ 0x400 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [sp, #1068] @ 0x42c │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ movs r1, #0 │ │ │ │ blx 162294 │ │ │ │ - bl 3fc57c │ │ │ │ + bl 3fc56c │ │ │ │ ldr r4, [r7, #4] │ │ │ │ mov r8, r0 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ movs r1, #58 @ 0x3a │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ it eq │ │ │ │ addeq r4, #1 │ │ │ │ @@ -361115,15 +361114,15 @@ │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r6, r1, #3 │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ ldr.w r1, [pc, #1896] @ 246fc8 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 246886 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24705a │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r8, #4] │ │ │ │ @@ -361204,15 +361203,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 247020 │ │ │ │ lsls r3, r3, #20 │ │ │ │ orr.w r3, r3, r2, lsr #12 │ │ │ │ lsls r2, r2, #20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fc6ac │ │ │ │ + bl 3fc69c │ │ │ │ b.n 2469ae │ │ │ │ blx 1607dc <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ ldrh.w r1, [r0, r2, lsl #1] │ │ │ │ lsls r6, r1, #18 │ │ │ │ @@ -361231,15 +361230,15 @@ │ │ │ │ add r1, sp, #24 │ │ │ │ bl 245f88 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 246f6a │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ mov r0, r5 │ │ │ │ blx 16087c │ │ │ │ b.n 246784 │ │ │ │ add r3, sp, #32 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -361264,25 +361263,25 @@ │ │ │ │ bne.n 2469fc │ │ │ │ add.w r4, sl, #3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2469ae │ │ │ │ mov r2, r3 │ │ │ │ add r1, sp, #28 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 402330 │ │ │ │ + bl 402320 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 246f4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrd r2, r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 246f4c │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3fc6ac │ │ │ │ + bl 3fc69c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 2469ae │ │ │ │ blx 1607dc <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrb r1, [r3, #0] │ │ │ │ @@ -361305,27 +361304,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, sl, asr #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr.w r1, [pc, #1380] @ 246fd4 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc6ac │ │ │ │ + bl 3fc69c │ │ │ │ mov r2, fp │ │ │ │ ldr.w r1, [pc, #1368] @ 246fd8 │ │ │ │ mov r0, r8 │ │ │ │ asrs r3, r2, #31 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc6ac │ │ │ │ + bl 3fc69c │ │ │ │ ldr.w r1, [pc, #1360] @ 246fdc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fc6ac │ │ │ │ + bl 3fc69c │ │ │ │ b.n 2469ae │ │ │ │ ldrb.w r1, [sl, #2] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 246f58 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add.w r4, sl, #3 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -361375,15 +361374,15 @@ │ │ │ │ bne.n 246b32 │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cmp r2, #111 @ 0x6f │ │ │ │ beq.w 246d72 │ │ │ │ ldr.w r1, [pc, #1196] @ 246fe0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 24686a │ │ │ │ blx 1607dc <__ctype_b_loc@plt> │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldrb.w r2, [fp] │ │ │ │ ldrh.w r1, [r0, r2, lsl #1] │ │ │ │ @@ -361423,19 +361422,19 @@ │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ cmp r0, #115 @ 0x73 │ │ │ │ beq.w 246d22 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldrh.w r3, [r3, r1, lsl #1] │ │ │ │ lsls r6, r3, #18 │ │ │ │ bpl.w 246ed8 │ │ │ │ - bl 3fbe10 │ │ │ │ + bl 3fbe00 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fc5b0 │ │ │ │ + bl 3fc5a0 │ │ │ │ b.n 2469ae │ │ │ │ blx 1607dc <__ctype_b_loc@plt> │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldrb.w r3, [fp] │ │ │ │ ldrh.w r2, [r1, r3, lsl #1] │ │ │ │ lsls r2, r2, #18 │ │ │ │ @@ -361452,20 +361451,20 @@ │ │ │ │ blx 161b14 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 246f5c │ │ │ │ mov r0, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ - bl 3fc700 │ │ │ │ + bl 3fc6f0 │ │ │ │ add.w r0, fp, sl │ │ │ │ str r0, [sp, #24] │ │ │ │ b.n 2469ae │ │ │ │ mov r0, r5 │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24685a │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24685a │ │ │ │ blx 1607dc <__ctype_b_loc@plt> │ │ │ │ @@ -361487,22 +361486,22 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 245f88 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 24686a │ │ │ │ mov r0, sl │ │ │ │ movs r2, #1 │ │ │ │ mov r1, fp │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24686a │ │ │ │ mov r1, r8 │ │ │ │ - bl 40ef3c │ │ │ │ + bl 40ef2c │ │ │ │ mov r0, sl │ │ │ │ - bl 40ea14 │ │ │ │ + bl 40ea04 │ │ │ │ b.n 2469ae │ │ │ │ blx 1607dc <__ctype_b_loc@plt> │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrh.w r0, [r1, r3, lsl #1] │ │ │ │ lsls r4, r0, #18 │ │ │ │ @@ -361514,15 +361513,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 246890 │ │ │ │ ldr r1, [pc, #808] @ (246fe4 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 24686a │ │ │ │ add.w r4, sl, #3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2469ae │ │ │ │ b.n 246c06 │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cmp r2, #111 @ 0x6f │ │ │ │ @@ -361549,15 +361548,15 @@ │ │ │ │ b.n 2469ae │ │ │ │ mov.w sl, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ str.w sl, [sp, #12] │ │ │ │ b.n 246a6e │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ b.n 246886 │ │ │ │ cmp r1, #110 @ 0x6e │ │ │ │ beq.w 246f36 │ │ │ │ cmp r1, #117 @ 0x75 │ │ │ │ beq.w 246ea2 │ │ │ │ cmp r1, #109 @ 0x6d │ │ │ │ bne.w 246bbc │ │ │ │ @@ -361578,15 +361577,15 @@ │ │ │ │ cmp r1, #115 @ 0x73 │ │ │ │ it ne │ │ │ │ strne r3, [sp, #24] │ │ │ │ beq.w 246f04 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fc6d4 │ │ │ │ + bl 3fc6c4 │ │ │ │ b.n 2469ae │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r2, #102 @ 0x66 │ │ │ │ bne.w 246b32 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #102 @ 0x66 │ │ │ │ bne.w 246b32 │ │ │ │ @@ -361598,19 +361597,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24695e │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r1, [pc, #592] @ (246fe8 ) │ │ │ │ ldr r2, [r7, #0] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [pc, #584] @ (246fec ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 24686a │ │ │ │ ldrb r1, [r3, #1] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrh.w r0, [r2, r1, lsl #1] │ │ │ │ lsls r6, r0, #20 │ │ │ │ it pl │ │ │ │ @@ -361722,29 +361721,29 @@ │ │ │ │ lsls r0, r0, #20 │ │ │ │ bmi.n 246ec0 │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 246dc2 │ │ │ │ ldr r1, [pc, #292] @ (247000 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 24686a │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cbz r3, 246eee │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrh.w r3, [r2, r1, lsl #1] │ │ │ │ lsls r3, r3, #18 │ │ │ │ bmi.n 246e4c │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #264] @ (247004 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 24686a │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrh.w r1, [ip, r1, lsl #1] │ │ │ │ lsls r0, r1, #18 │ │ │ │ bpl.n 246f1e │ │ │ │ ldrb.w r1, [r3, #1]! │ │ │ │ @@ -361768,48 +361767,48 @@ │ │ │ │ vdiv.f64 d0, d0, d7 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 246d48 │ │ │ │ b.n 246bc8 │ │ │ │ ldr r1, [pc, #184] @ (247008 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 24686a │ │ │ │ mov r3, r1 │ │ │ │ b.n 24685c │ │ │ │ ldr r1, [pc, #172] @ (24700c ) │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 24686a │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp.w fp, #66 @ 0x42 │ │ │ │ beq.n 246f9c │ │ │ │ cmp.w fp, #70 @ 0x46 │ │ │ │ bne.n 246f90 │ │ │ │ ldr r1, [pc, #148] @ (247010 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 24686a │ │ │ │ ldr r1, [pc, #140] @ (247014 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 24686a │ │ │ │ ldr r1, [pc, #132] @ (247018 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 24686a │ │ │ │ ldr r1, [pc, #124] @ (24701c ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 24686a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r0 │ │ │ │ lsls r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -361819,90 +361818,90 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r0, r2, r5, r6} │ │ │ │ rors r5, r1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r2, r5, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4, r6, r7} │ │ │ │ movs r1, r4 │ │ │ │ str r0, [r0, #16] │ │ │ │ movs r0, r6 │ │ │ │ ldmia r5!, {r1, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ - str r4, [sp, #1008] @ 0x3f0 │ │ │ │ + str r4, [sp, #944] @ 0x3b0 │ │ │ │ movs r2, r4 │ │ │ │ - movs r0, r7 │ │ │ │ + movs r0, r5 │ │ │ │ movs r3, r4 │ │ │ │ - cdp 0, 11, cr0, cr14, cr0, {1} │ │ │ │ - ldmia r0!, {r6, r7} │ │ │ │ + cdp 0, 10, cr0, cr14, cr0, {1} │ │ │ │ + ldmia r0!, {r4, r5, r7} │ │ │ │ movs r1, r4 │ │ │ │ - stmia r7!, {r5, r7} │ │ │ │ + stmia r7!, {r4, r7} │ │ │ │ movs r1, r4 │ │ │ │ - stmia r5!, {r3, r6, r7} │ │ │ │ + stmia r5!, {r3, r4, r5, r7} │ │ │ │ movs r1, r4 │ │ │ │ - stmia r5!, {r1, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r6, r7} │ │ │ │ movs r1, r4 │ │ │ │ ldmia r1!, {r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ ldmia r1!, {r2, r3, r5, r7} │ │ │ │ movs r0, r6 │ │ │ │ ldmia r1!, {r2, r5, r7} │ │ │ │ movs r0, r6 │ │ │ │ ldmia r1!, {r2, r4, r7} │ │ │ │ movs r0, r6 │ │ │ │ - stmia r5!, {r2} │ │ │ │ + stmia r4!, {r2, r4, r5, r6, r7} │ │ │ │ movs r1, r4 │ │ │ │ - stmia r4!, {r3, r6} │ │ │ │ + stmia r4!, {r3, r4, r5} │ │ │ │ movs r1, r4 │ │ │ │ - stmia r4!, {r5, r6} │ │ │ │ + stmia r4!, {r4, r6} │ │ │ │ movs r1, r4 │ │ │ │ - stmia r3!, {r1, r3, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r7} │ │ │ │ movs r1, r4 │ │ │ │ - stmia r3!, {r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r3, r5, r6} │ │ │ │ movs r1, r4 │ │ │ │ - stmia r4!, {r2, r3, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r5} │ │ │ │ movs r1, r4 │ │ │ │ - stmia r3!, {r3, r4, r7} │ │ │ │ + stmia r3!, {r3, r7} │ │ │ │ movs r1, r4 │ │ │ │ - stmia r3!, {r2, r3, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r4, r6} │ │ │ │ movs r1, r4 │ │ │ │ ldr r1, [pc, #60] @ (247060 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 24686a │ │ │ │ ldr r1, [pc, #52] @ (247064 ) │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 24686a │ │ │ │ ldr r1, [pc, #44] @ (247068 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 24686a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #32] @ (24706c ) │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 24686a │ │ │ │ bl 1634d8 │ │ │ │ nop │ │ │ │ - stmia r3!, {r2, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r5, r6} │ │ │ │ movs r1, r4 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ movs r1, r4 │ │ │ │ - stmia r3!, {r1, r7} │ │ │ │ + stmia r3!, {r1, r4, r5, r6} │ │ │ │ movs r1, r4 │ │ │ │ - stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r6, r7} │ │ │ │ movs r1, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3032] @ 0xbd8 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #200] @ (24714c ) │ │ │ │ @@ -362044,19 +362043,19 @@ │ │ │ │ mov r4, r6 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ b.n 247200 │ │ │ │ ldr.w r1, [r4, #40]! │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 24731a │ │ │ │ mov r0, r5 │ │ │ │ - bl 2bc9c4 │ │ │ │ + bl 2bc9b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2471f6 │ │ │ │ movs r0, #5 │ │ │ │ - bl 2c06bc │ │ │ │ + bl 2c06ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2472fe │ │ │ │ ldr.w sl, [r4] │ │ │ │ add.w fp, fp, #4 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 24731a │ │ │ │ ldr r5, [r4, #32] │ │ │ │ @@ -362072,23 +362071,23 @@ │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr.w fp, [sp, #20] │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r0, r9 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [fp, #104] @ 0x68 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2472c8 │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ add.w r8, sp, #92 @ 0x5c │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r0, #5 │ │ │ │ - bl 2c06bc │ │ │ │ + bl 2c06ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 247460 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r7, [r6, #-40] │ │ │ │ movs r5, #0 │ │ │ │ @@ -362109,15 +362108,15 @@ │ │ │ │ add r4, sp │ │ │ │ mov r0, r8 │ │ │ │ blx 1612d0 │ │ │ │ ldr.w r0, [fp, #104] @ 0x68 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ strb.w r5, [r4, #92] @ 0x5c │ │ │ │ - bl 42298c │ │ │ │ + bl 42297c │ │ │ │ ldrb.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 247282 │ │ │ │ ldr.w r3, [r6], #40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 247264 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ @@ -362255,35 +362254,35 @@ │ │ │ │ cmp r3, #66 @ 0x42 │ │ │ │ ldr.w fp, [sp, #20] │ │ │ │ bne.n 24731c │ │ │ │ mov r0, r4 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [fp, #104] @ 0x68 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ b.n 247432 │ │ │ │ ldr.w r6, [fp, #104] @ 0x68 │ │ │ │ - bl 313000 │ │ │ │ + bl 312ff0 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42298c │ │ │ │ + bl 42297c │ │ │ │ mov r0, r5 │ │ │ │ - bl 312f48 │ │ │ │ + bl 312f38 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 247420 │ │ │ │ b.n 24731c │ │ │ │ ldr.w fp, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr.w r0, [fp, #104] @ 0x68 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ bl 245de4 │ │ │ │ b.n 24731c │ │ │ │ ldr.w r0, [r6, #-24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2472be │ │ │ │ @@ -362291,15 +362290,15 @@ │ │ │ │ blx 160e28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 247270 │ │ │ │ b.n 2472be │ │ │ │ cbnz r7, 2474b4 │ │ │ │ ldr.w r0, [fp, #104] @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ ldr r3, [pc, #64] @ (2474c8 ) │ │ │ │ ldr.w r9, [pc, #76] @ 2474d4 │ │ │ │ add r9, pc │ │ │ │ ldr r6, [r6, r3] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24725c │ │ │ │ @@ -362323,29 +362322,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ movs r0, r6 │ │ │ │ asrs r0, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r2, [r0, r3] │ │ │ │ movs r0, r6 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r0!, {r2, r3, r5, r7} │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r6, [r6, #15] │ │ │ │ + ldrb r6, [r4, #15] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #5 │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 2c06bc │ │ │ │ + bl 2c06ac │ │ │ │ cbnz r0, 247508 │ │ │ │ ldr.w r0, [r9, #16] │ │ │ │ cbz r0, 24753c │ │ │ │ movs r1, #112 @ 0x70 │ │ │ │ blx 160e28 │ │ │ │ cbz r0, 24753c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -362354,39 +362353,39 @@ │ │ │ │ subs r5, #4 │ │ │ │ movs r4, #0 │ │ │ │ add r8, pc │ │ │ │ ldr.w r2, [r5, #4]! │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #1 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 247516 │ │ │ │ ldrd r3, r1, [r9, #8] │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (247558 ) │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - itt hi │ │ │ │ - movhi r1, r4 │ │ │ │ - itte vs @ unpredictable │ │ │ │ - movvs r1, r4 │ │ │ │ - stmdbvs sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - movvc.w ip, #4096 @ 0x1000 │ │ │ │ + ite vc │ │ │ │ + movvc r1, r4 │ │ │ │ + itet pl @ unpredictable │ │ │ │ + movpl r1, r4 │ │ │ │ + stmdbmi sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + movpl.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #320] @ (2476b0 ) │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #320] @ (2476b4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -362448,20 +362447,20 @@ │ │ │ │ strb r2, [r3, #0] │ │ │ │ cbnz r1, 24760c │ │ │ │ b.n 24769c │ │ │ │ ldr.w r1, [r5, #40]! │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 24769c │ │ │ │ mov r0, r6 │ │ │ │ - bl 2bc9c4 │ │ │ │ + bl 2bc9b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 247604 │ │ │ │ movs r0, #5 │ │ │ │ mov r6, r5 │ │ │ │ - bl 2c06bc │ │ │ │ + bl 2c06ac │ │ │ │ cbz r0, 24766e │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldrh.w r3, [r2, r3, lsl #1] │ │ │ │ lsls r1, r3, #18 │ │ │ │ bpl.n 24763a │ │ │ │ ldrb.w r3, [r4, #1]! │ │ │ │ @@ -362497,40 +362496,40 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 247620 │ │ │ │ ldr r1, [pc, #60] @ (2476bc ) │ │ │ │ mov r3, sl │ │ │ │ subs r2, r4, r3 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ movs r6, #0 │ │ │ │ b.n 247644 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ bl 24755c │ │ │ │ mov r6, r0 │ │ │ │ b.n 247644 │ │ │ │ ldr r1, [pc, #32] @ (2476c0 ) │ │ │ │ mov r3, sl │ │ │ │ subs r2, r4, r3 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 24768a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r4, r0] │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r5] │ │ │ │ movs r0, r6 │ │ │ │ - bkpt 0x0044 │ │ │ │ + bkpt 0x0034 │ │ │ │ movs r1, r4 │ │ │ │ - bkpt 0x0008 │ │ │ │ + pop {r3, r4, r5, r6, r7, pc} │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 002476c4 : │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ cbz r2, 247712 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -362543,37 +362542,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #60] @ (247724 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4231e8 │ │ │ │ + bl 4231d8 │ │ │ │ cbnz r4, 247706 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4228c0 │ │ │ │ + b.w 4228b0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x002a │ │ │ │ + bkpt 0x001a │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00247728 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -362583,31 +362582,31 @@ │ │ │ │ beq.n 247766 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #44] @ (247774 ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ - bl 4231e8 │ │ │ │ + bl 4231d8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r1, [pc, #16] @ (247778 ) │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mvn.w r0, #24 │ │ │ │ b.n 247754 │ │ │ │ - pop {r1, r4, r6, r7, pc} │ │ │ │ + pop {r1, r6, r7, pc} │ │ │ │ movs r1, r4 │ │ │ │ - pop {r6, r7, pc} │ │ │ │ + pop {r4, r5, r7, pc} │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024777c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -362660,19 +362659,19 @@ │ │ │ │ ldr.w r8, [r3, #4]! │ │ │ │ str r3, [sp, #4] │ │ │ │ b.n 247808 │ │ │ │ ldr.w r1, [r4, #40]! │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 24788c │ │ │ │ mov r0, r8 │ │ │ │ - bl 2bc9c4 │ │ │ │ + bl 2bc9b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 247800 │ │ │ │ movs r0, #5 │ │ │ │ - bl 2c06bc │ │ │ │ + bl 2c06ac │ │ │ │ cbnz r0, 24782a │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 247800 │ │ │ │ movs r1, #112 @ 0x70 │ │ │ │ blx 160e28 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -362721,84 +362720,84 @@ │ │ │ │ ldr r1, [pc, #248] @ (247988 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr.w fp, [pc, #248] @ 24798c │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r8, [pc, #248] @ 247990 │ │ │ │ add r1, pc │ │ │ │ add fp, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ add r8, pc │ │ │ │ b.n 2478b6 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ adds r4, #1 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ cmp r4, r6 │ │ │ │ bhi.n 2478cc │ │ │ │ ldr.w r2, [sl, #4]! │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2478a6 │ │ │ │ ldr r3, [pc, #212] @ (247994 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #212] @ (247998 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ cmp r7, #16 │ │ │ │ bgt.n 24796c │ │ │ │ add.w r7, r5, r7, lsl #2 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ blx 16087c │ │ │ │ cmp r5, r7 │ │ │ │ bne.n 2478d4 │ │ │ │ b.n 247862 │ │ │ │ ldr r1, [pc, #184] @ (24799c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r5, [pc, #184] @ (2479a0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [pc, #180] @ (2479a4 ) │ │ │ │ ldr r2, [pc, #180] @ (2479a8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [pc, #168] @ (2479ac ) │ │ │ │ ldr r4, [r4, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 24791c │ │ │ │ ldrd r2, r3, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r3, [r4, #12]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 247908 │ │ │ │ ldr r1, [pc, #144] @ (2479b0 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r2, [pc, #140] @ (2479b4 ) │ │ │ │ ldr r3, [pc, #72] @ (247974 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 247968 │ │ │ │ ldr r1, [pc, #124] @ (2479b8 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 385778 │ │ │ │ + b.w 385768 │ │ │ │ ldr r3, [pc, #52] @ (247980 ) │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 24783e │ │ │ │ b.n 247862 │ │ │ │ @@ -362812,44 +362811,44 @@ │ │ │ │ bl 1634ac │ │ │ │ strh r4, [r0, r0] │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, r7] │ │ │ │ movs r0, r6 │ │ │ │ - ldc2l 0, cr0, [r2, #-132] @ 0xffffff7c │ │ │ │ + stc2l 0, cr0, [r2, #-132] @ 0xffffff7c │ │ │ │ asrs r0, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, r4] │ │ │ │ movs r0, r6 │ │ │ │ - pop {r1, r3, r4, r6, pc} │ │ │ │ + pop {r1, r3, r6, pc} │ │ │ │ movs r1, r4 │ │ │ │ - bvc.n 2479d0 │ │ │ │ + bvc.n 2479b0 │ │ │ │ movs r6, r3 │ │ │ │ - lsls r2, r3, #4 │ │ │ │ + lsls r2, r1, #4 │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r0, 2479fe │ │ │ │ + cbnz r0, 2479fa │ │ │ │ movs r1, r4 │ │ │ │ - lsls r6, r6, #3 │ │ │ │ + lsls r6, r4, #3 │ │ │ │ movs r2, r4 │ │ │ │ - pop {r4, r5, r6} │ │ │ │ + pop {r5, r6} │ │ │ │ movs r1, r4 │ │ │ │ - pop {r1, r2, r4, r7} │ │ │ │ + pop {r1, r2, r7} │ │ │ │ movs r1, r4 │ │ │ │ - pop {r2, r7} │ │ │ │ + pop {r2, r4, r5, r6} │ │ │ │ movs r1, r4 │ │ │ │ - strb r4, [r1, #4] │ │ │ │ + strb r4, [r7, #3] │ │ │ │ movs r7, r3 │ │ │ │ cmp r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r6} │ │ │ │ + pop {r2, r5, r6} │ │ │ │ movs r1, r4 │ │ │ │ str r6, [r5, r1] │ │ │ │ movs r0, r6 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6} │ │ │ │ + pop {r1, r2, r3, r5, r6} │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 002479bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -362898,40 +362897,40 @@ │ │ │ │ ldr r0, [pc, #396] @ (247bb8 ) │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ strd r6, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 419314 │ │ │ │ + bl 419304 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 385518 │ │ │ │ - bl 418c28 │ │ │ │ + bl 385508 │ │ │ │ + bl 418c18 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4186a8 │ │ │ │ + bl 418698 │ │ │ │ ldr r3, [pc, #360] @ (247bbc ) │ │ │ │ ldr r4, [r5, r3] │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r4] │ │ │ │ adds r3, #1 │ │ │ │ strex r2, r3, [r4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 247a5a │ │ │ │ dmb ish │ │ │ │ dmb ish │ │ │ │ - bl 41875c │ │ │ │ + bl 41874c │ │ │ │ mov r5, r0 │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ cmp r5, r0 │ │ │ │ beq.n 247a8a │ │ │ │ b.n 247b8a │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ movs r1, #1 │ │ │ │ - bl 4032d4 │ │ │ │ + bl 4032c4 │ │ │ │ ldrb.w r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 247a80 │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r4] │ │ │ │ subs r3, #1 │ │ │ │ strex r2, r3, [r4] │ │ │ │ @@ -362941,15 +362940,15 @@ │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 247ba0 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r8, #4] │ │ │ │ cbnz r3, 247abe │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fdcbc │ │ │ │ + bl 3fdcac │ │ │ │ ldr r2, [pc, #256] @ (247bc0 ) │ │ │ │ ldr r3, [pc, #228] @ (247ba8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -362967,27 +362966,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 247a12 │ │ │ │ ldr r1, [pc, #212] @ (247bc4 ) │ │ │ │ mov r3, r7 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 247abe │ │ │ │ - bl 41a6b0 │ │ │ │ + bl 41a6a0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 385518 │ │ │ │ + bl 385508 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ cbz r1, 247b20 │ │ │ │ mov r0, r6 │ │ │ │ bl 245b9c │ │ │ │ - bl 41a6b0 │ │ │ │ + bl 41a6a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 385518 │ │ │ │ + bl 385508 │ │ │ │ b.n 247aa8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ b.n 247b14 │ │ │ │ ldr r3, [pc, #156] @ (247bc8 ) │ │ │ │ @@ -363000,15 +362999,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2479f4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ (247bd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2479f6 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ cmp r7, r4 │ │ │ │ bcs.n 247b76 │ │ │ │ blx 1607dc <__ctype_b_loc@plt> │ │ │ │ ldr r1, [r0, #0] │ │ │ │ @@ -363023,15 +363022,15 @@ │ │ │ │ bmi.n 247b60 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #92] @ (247bd4 ) │ │ │ │ mov r3, r7 │ │ │ │ subs r2, r4, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ b.n 247abe │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (247bd8 ) │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ ldr r1, [pc, #72] @ (247bdc ) │ │ │ │ ldr r0, [pc, #76] @ (247be0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -363051,45 +363050,45 @@ │ │ │ │ asrs r0, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2478be │ │ │ │ vabal.u , d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #856] @ (247f1c ) │ │ │ │ movs r0, r6 │ │ │ │ - cbnz r2, 247c16 │ │ │ │ + cbnz r2, 247c12 │ │ │ │ movs r1, r4 │ │ │ │ adds r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r0, r0 │ │ │ │ + hlt 0x0030 │ │ │ │ movs r1, r4 │ │ │ │ - revsh r6, r2 │ │ │ │ + revsh r6, r0 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r4, r3, #12 │ │ │ │ + lsrs r4, r1, #12 │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xb60a │ │ │ │ + push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ movs r1, r4 │ │ │ │ - revsh r2, r4 │ │ │ │ + revsh r2, r2 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 385dd0 │ │ │ │ + bl 385dc0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ bl 2479bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 385e90 │ │ │ │ + b.w 385e80 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -363098,15 +363097,15 @@ │ │ │ │ ble.n 247c40 │ │ │ │ subs r4, r1, #1 │ │ │ │ adds r5, r2, r4 │ │ │ │ b.n 247c32 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ ldrb.w r1, [r4, #1]! │ │ │ │ mov r0, r3 │ │ │ │ - bl 4229e4 │ │ │ │ + bl 4229d4 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 247c30 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -363115,19 +363114,19 @@ │ │ │ │ add r4, r2 │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ cbz r3, 247c66 │ │ │ │ ldr r1, [pc, #20] @ (247c70 ) │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 385778 │ │ │ │ + b.w 385768 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2479bc │ │ │ │ nop │ │ │ │ - rev16 r0, r3 │ │ │ │ + rev16 r0, r1 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00247c74 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -363138,22 +363137,22 @@ │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ blx 16056c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 37a86c │ │ │ │ + bl 37a85c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 247d0c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 385f58 │ │ │ │ + bl 385f48 │ │ │ │ strb.w r6, [r4, #100] @ 0x64 │ │ │ │ cbnz r6, 247ce2 │ │ │ │ ldr r3, [pc, #100] @ (247d1c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -363161,37 +363160,37 @@ │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r3, [pc, #84] @ (247d20 ) │ │ │ │ ldr r2, [pc, #88] @ (247d24 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 37abc4 │ │ │ │ + bl 37abb4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 386024 │ │ │ │ + b.w 386014 │ │ │ │ ldr r3, [pc, #68] @ (247d28 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [pc, #68] @ (247d2c ) │ │ │ │ ldr r0, [pc, #68] @ (247d30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4232a0 │ │ │ │ + bl 423290 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 247cb4 │ │ │ │ ldr r3, [pc, #56] @ (247d34 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #56] @ (247d38 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 4231e8 │ │ │ │ + bl 4231d8 │ │ │ │ b.n 247cb4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 160878 │ │ │ │ ldr r5, [pc, #8] @ (247d24 ) │ │ │ │ movs r0, r6 │ │ │ │ @@ -363199,15 +363198,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ svc 75 @ 0x4b │ │ │ │ vcvt.u32.f32 d31, d29, #1 │ │ │ │ vmls.i , , d27[0] │ │ │ │ vshr.u32 q15, , #1 │ │ │ │ vqrdmulh.s , , d31[0] │ │ │ │ vqrdmlah.s , , d17[0] │ │ │ │ - vqshrun.s64 d27, q0, #1 │ │ │ │ + vtbl.8 d27, {d15}, d0 │ │ │ │ movs r1, r4 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 247dd0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -363328,30 +363327,30 @@ │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ strd r4, r4, [r5, #20] │ │ │ │ ldmia r2!, {r0, r1} │ │ │ │ str r0, [r7, #0] │ │ │ │ str r1, [r7, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2c4100 │ │ │ │ + bl 2c40f0 │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 248116 │ │ │ │ ldr.w r8, [pc, #680] @ 248144 │ │ │ │ ldr.w r9, [pc, #680] @ 248148 │ │ │ │ add r8, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r9, pc │ │ │ │ strd r0, r9, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 2c49e8 │ │ │ │ + bl 2c49d8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c42cc │ │ │ │ + bl 2c42bc │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 247f60 │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 247eb6 │ │ │ │ cbz r4, 247ee4 │ │ │ │ @@ -363405,15 +363404,15 @@ │ │ │ │ str.w r0, [r9, #8] │ │ │ │ movs r0, #8 │ │ │ │ blx 162c0c │ │ │ │ str r4, [r0, #0] │ │ │ │ str.w r9, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c42cc │ │ │ │ + bl 2c42bc │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 247ec2 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -363523,15 +363522,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 248058 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r3, r0 │ │ │ │ str.w r2, [sl] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 3cb43c │ │ │ │ + bl 3cb42c │ │ │ │ ldr.w sl, [sl] │ │ │ │ ldr.w r5, [sl] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 24804c │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r8 │ │ │ │ movs r0, #8 │ │ │ │ @@ -363581,15 +363580,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #112] @ (24816c ) │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #202 @ 0xca │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r6 │ │ │ │ b.n 247fcc │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r3, [pc, #88] @ (248170 ) │ │ │ │ @@ -363604,53 +363603,53 @@ │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #632] @ (2483ac ) │ │ │ │ movs r0, r6 │ │ │ │ movs r4, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #52 @ 0x34 │ │ │ │ + adds r2, #36 @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r5!, {r3, r6, r7} │ │ │ │ + stmia r5!, {r3, r4, r5, r7} │ │ │ │ movs r6, r3 │ │ │ │ - stmia r5!, {r1, r5, r7} │ │ │ │ + stmia r5!, {r1, r4, r7} │ │ │ │ movs r6, r3 │ │ │ │ - @ instruction: 0xb846 │ │ │ │ + @ instruction: 0xb836 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r6, r3, #8 │ │ │ │ + lsrs r6, r1, #8 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xf23e0022 │ │ │ │ - bge.n 2481a4 │ │ │ │ + @ instruction: 0xf22e0022 │ │ │ │ + bge.n 248184 │ │ │ │ movs r0, r4 │ │ │ │ - @ instruction: 0xb76e │ │ │ │ + @ instruction: 0xb75e │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xb74e │ │ │ │ + @ instruction: 0xb73e │ │ │ │ movs r1, r4 │ │ │ │ ldr r1, [pc, #800] @ (248480 ) │ │ │ │ movs r0, r6 │ │ │ │ movs r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #23 │ │ │ │ + lsls r6, r4, #23 │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xb604 │ │ │ │ + push {r2, r4, r5, r6, r7, lr} │ │ │ │ movs r1, r4 │ │ │ │ - push {r2, r3, r6, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r7, lr} │ │ │ │ movs r1, r4 │ │ │ │ - lsls r6, r1, #23 │ │ │ │ + lsls r6, r7, #22 │ │ │ │ movs r4, r5 │ │ │ │ - push {r2, r3, r5, r7, lr} │ │ │ │ + push {r2, r3, r4, r7, lr} │ │ │ │ movs r1, r4 │ │ │ │ - add r5, pc, #664 @ (adr r5, 248414 ) │ │ │ │ + add r5, pc, #600 @ (adr r5, 2483d4 ) │ │ │ │ movs r7, r3 │ │ │ │ ldr r1, [pc, #8] @ (248188 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ nop │ │ │ │ - stmia r3!, {r2, r3, r6} │ │ │ │ + stmia r3!, {r2, r3, r4, r5} │ │ │ │ movs r6, r3 │ │ │ │ ldr r3, [pc, #16] @ (2481a0 ) │ │ │ │ ldr r2, [pc, #20] @ (2481a4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2481a8 ) │ │ │ │ @@ -363658,15 +363657,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #32] @ (2481c4 ) │ │ │ │ movs r0, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r4, r5} │ │ │ │ + stmia r3!, {r1, r5} │ │ │ │ movs r6, r3 │ │ │ │ │ │ │ │ 002481ac : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -363744,33 +363743,33 @@ │ │ │ │ ldr r3, [pc, #52] @ (248294 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #52] @ (248298 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ bxns pc │ │ │ │ movs r0, r6 │ │ │ │ movs r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #8 │ │ │ │ + lsls r0, r1, #8 │ │ │ │ movs r0, r4 │ │ │ │ - lsls r6, r0, #19 │ │ │ │ + lsls r6, r6, #18 │ │ │ │ movs r4, r5 │ │ │ │ - push {r2, r3, r5, r7} │ │ │ │ + push {r2, r3, r4, r7} │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024829c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -363807,40 +363806,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #252] @ (2483f4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24837c │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 313c14 │ │ │ │ + bl 313c04 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 312f48 │ │ │ │ + bl 312f38 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 248308 │ │ │ │ ldr r3, [pc, #220] @ (2483f8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ ldr r3, [pc, #220] @ (2483fc ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #220] @ (248400 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ blx r4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 2ffd9c │ │ │ │ + bl 2ffd8c │ │ │ │ cbz r0, 248346 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 300908 │ │ │ │ + bl 3008f8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 2ffd9c │ │ │ │ + bl 2ffd8c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 248336 │ │ │ │ mov r0, r7 │ │ │ │ bl 24817c │ │ │ │ movs r0, #1 │ │ │ │ bl 21594c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -363856,15 +363855,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #164] @ (248410 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #148] @ (248414 ) │ │ │ │ ldr r3, [pc, #104] @ (2483e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -363884,60 +363883,60 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #112] @ (248420 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24837c │ │ │ │ add r0, sp, #16 │ │ │ │ bl 2219b4 │ │ │ │ cbz r0, 2483d0 │ │ │ │ bl 1f7e18 │ │ │ │ b.n 24837c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 24837c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mov lr, ip │ │ │ │ movs r0, r6 │ │ │ │ mov ip, fp │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #16 │ │ │ │ + lsls r6, r4, #16 │ │ │ │ movs r4, r5 │ │ │ │ - push {r5, r6} │ │ │ │ + push {r4, r6} │ │ │ │ movs r1, r4 │ │ │ │ - push {r2, r3, r4} │ │ │ │ + push {r2, r3} │ │ │ │ movs r1, r4 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r3, r5, r7} │ │ │ │ + stmia r1!, {r3, r4, r7} │ │ │ │ movs r6, r3 │ │ │ │ movs r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #15 │ │ │ │ + lsls r0, r6, #14 │ │ │ │ movs r4, r5 │ │ │ │ - cbz r6, 24847e │ │ │ │ + cbz r6, 24847a │ │ │ │ movs r1, r4 │ │ │ │ - cbz r6, 24847c │ │ │ │ + cbz r6, 248478 │ │ │ │ movs r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r4, r7, #13 │ │ │ │ + lsls r4, r5, #13 │ │ │ │ movs r4, r5 │ │ │ │ - lsls r2, r1, #3 │ │ │ │ + lsls r2, r7, #2 │ │ │ │ movs r0, r4 │ │ │ │ - cbz r2, 24847c │ │ │ │ + cbz r2, 248478 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00248424 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -363945,22 +363944,22 @@ │ │ │ │ mov sl, r3 │ │ │ │ mov r9, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldrb.w r7, [sp, #56] @ 0x38 │ │ │ │ ldrb.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 3854b0 │ │ │ │ + bl 3854a0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ bl 244394 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 24849c │ │ │ │ mov r6, r3 │ │ │ │ - bl 41cc5c │ │ │ │ + bl 41cc4c │ │ │ │ cbz r0, 2484b2 │ │ │ │ ldr r1, [pc, #152] @ (2484fc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cbz r0, 2484d8 │ │ │ │ ldr r1, [pc, #144] @ (248500 ) │ │ │ │ @@ -363976,15 +363975,15 @@ │ │ │ │ beq.n 2484f6 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 383248 │ │ │ │ + bl 383238 │ │ │ │ cbz r0, 2484ca │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -363996,15 +363995,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (248510 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 161238 │ │ │ │ movs r0, #1 │ │ │ │ ldr r4, [pc, #56] @ (248514 ) │ │ │ │ mov r3, r7 │ │ │ │ @@ -364018,24 +364017,24 @@ │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24849c │ │ │ │ b.n 2484ca │ │ │ │ movs r0, #2 │ │ │ │ b.n 2484d8 │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [r4], #124 @ 0x7c │ │ │ │ - subs r4, r0, #1 │ │ │ │ + ldcl 0, cr0, [r4], {31} │ │ │ │ + subs r4, r6, #0 │ │ │ │ movs r5, r4 │ │ │ │ - cbz r4, 248550 │ │ │ │ + cbz r4, 24854c │ │ │ │ movs r1, r4 │ │ │ │ - lsls r0, r6, #9 │ │ │ │ + lsls r0, r4, #9 │ │ │ │ movs r4, r5 │ │ │ │ - uxth r2, r7 │ │ │ │ + uxth r2, r5 │ │ │ │ movs r1, r4 │ │ │ │ - sxtb r6, r2 │ │ │ │ + sxtb r6, r0 │ │ │ │ movs r1, r4 │ │ │ │ movs r7, #212 @ 0xd4 │ │ │ │ movs r0, r6 │ │ │ │ │ │ │ │ 00248518 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -364059,19 +364058,19 @@ │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ blx 162294 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 385f58 │ │ │ │ + bl 385f48 │ │ │ │ cbz r6, 24856c │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 2bc274 │ │ │ │ + bl 2bc264 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2485c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 2479bc │ │ │ │ ldr r3, [pc, #132] @ (2485fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -364084,15 +364083,15 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 162a18 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ bl 24817c │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 385fdc │ │ │ │ + bl 385fcc │ │ │ │ ldr r2, [pc, #104] @ (248604 ) │ │ │ │ ldr r3, [pc, #84] @ (2485f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -364118,38 +364117,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (248618 ) │ │ │ │ add r5, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #173 @ 0xad │ │ │ │ movs r5, #0 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 248594 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ add r0, sp │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sl │ │ │ │ movs r0, r6 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ite mi │ │ │ │ - movmi r6, r3 │ │ │ │ - mvnpl r2, r7 │ │ │ │ + itt cc │ │ │ │ + movcc r6, r3 │ │ │ │ + mvncc r2, r7 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xb6d8 │ │ │ │ + @ instruction: 0xb6c8 │ │ │ │ movs r0, r4 │ │ │ │ - @ instruction: 0xb6e6 │ │ │ │ + @ instruction: 0xb6d6 │ │ │ │ movs r0, r4 │ │ │ │ - lsls r6, r2, #5 │ │ │ │ + lsls r6, r0, #5 │ │ │ │ movs r4, r5 │ │ │ │ - lsls r6, r3, #22 │ │ │ │ + lsls r6, r1, #22 │ │ │ │ movs r7, r3 │ │ │ │ - cbz r0, 24862a │ │ │ │ + cbz r0, 248626 │ │ │ │ movs r1, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #408] @ (2487c8 ) │ │ │ │ @@ -364299,38 +364298,38 @@ │ │ │ │ ldr r0, [pc, #60] @ (2487f0 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 2486ec │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ muls r4, r4 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r2 │ │ │ │ movs r0, r6 │ │ │ │ - cbz r2, 2487e8 │ │ │ │ + cbz r2, 2487e4 │ │ │ │ movs r1, r4 │ │ │ │ ldr r1, [pc, #976] @ (248bac ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [sp, #256] @ 0x100 │ │ │ │ + ldr r7, [sp, #192] @ 0xc0 │ │ │ │ movs r7, r3 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, r4 │ │ │ │ movs r0, r6 │ │ │ │ adds r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #104 @ 0x68 │ │ │ │ + add sp, #40 @ 0x28 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 002487f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -364357,23 +364356,23 @@ │ │ │ │ cmp r0, r4 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ itt lt │ │ │ │ movlt r4, r0 │ │ │ │ movlt r5, r3 │ │ │ │ ldr r0, [r2, #56] @ 0x38 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 41b924 │ │ │ │ + bl 41b914 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -364388,21 +364387,21 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r5, [pc, #284] @ (2489ac ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cbz r0, 2488a8 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 16087c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 389718 │ │ │ │ + bl 389708 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ cbz r6, 248904 │ │ │ │ cbz r1, 248904 │ │ │ │ ldr r2, [pc, #244] @ (2489b0 ) │ │ │ │ @@ -364481,15 +364480,15 @@ │ │ │ │ movne r5, r6 │ │ │ │ beq.n 24898c │ │ │ │ ldr r0, [pc, #80] @ (2489c0 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 16087c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 248916 │ │ │ │ b.n 2488f8 │ │ │ │ @@ -364513,20 +364512,20 @@ │ │ │ │ movs r4, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #696 @ 0x2b8 │ │ │ │ + add r6, sp, #632 @ 0x278 │ │ │ │ movs r1, r4 │ │ │ │ - stc2l 0, cr0, [lr, #172] @ 0xac │ │ │ │ - add r6, sp, #368 @ 0x170 │ │ │ │ + ldc2 0, cr0, [lr, #172]! @ 0xac │ │ │ │ + add r6, sp, #304 @ 0x130 │ │ │ │ movs r1, r4 │ │ │ │ - add r6, sp, #424 @ 0x1a8 │ │ │ │ + add r6, sp, #360 @ 0x168 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #36] @ (248a08 ) │ │ │ │ @@ -364555,15 +364554,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ bl 24887c │ │ │ │ ldr.w r8, [pc, #124] @ 248aac │ │ │ │ - bl 3f54cc │ │ │ │ + bl 3f54bc │ │ │ │ mov lr, r6 │ │ │ │ mov r7, r0 │ │ │ │ add.w ip, r4, #8 │ │ │ │ ldr.w r9, [pc, #112] @ 248ab0 │ │ │ │ add r8, pc │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -364571,32 +364570,32 @@ │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr.w r2, [r8, r9] │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 3d1248 │ │ │ │ + bl 3d1238 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r3, [r6, #16] │ │ │ │ str r3, [r4, #60] @ 0x3c │ │ │ │ movs r0, #32 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ blx 16056c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 41b5a8 │ │ │ │ + bl 41b598 │ │ │ │ str r6, [r4, #0] │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -365034,15 +365033,15 @@ │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ bne.n 248f72 │ │ │ │ mov r5, r1 │ │ │ │ movs r1, #2 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r1 │ │ │ │ - bl 4010dc │ │ │ │ + bl 4010cc │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 248f9c │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #20 │ │ │ │ @@ -365088,15 +365087,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 16280c <__setsockopt64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 24905c │ │ │ │ mov r0, r4 │ │ │ │ - bl 404e48 │ │ │ │ + bl 404e38 │ │ │ │ ldr r2, [pc, #328] @ (24908c ) │ │ │ │ ldr r3, [pc, #320] @ (249088 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -365122,15 +365121,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #272] @ (249098 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 248f42 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #248] @ (24909c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #248] @ (2490a0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -365138,30 +365137,30 @@ │ │ │ │ ldr r1, [pc, #248] @ (2490a4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ movs r2, #167 @ 0xa7 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 248f96 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #228] @ (2490a8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [pc, #228] @ (2490ac ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ ldr r1, [pc, #220] @ (2490b0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov r0, r4 │ │ │ │ blx 16123c │ │ │ │ b.n 248f96 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ @@ -365173,15 +365172,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #188] @ (2490bc ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 248fde │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ blx 162880 │ │ │ │ ldr r3, [pc, #160] @ (2490c0 ) │ │ │ │ @@ -365191,88 +365190,88 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #156] @ (2490c8 ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 248fde │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #140] @ (2490cc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [pc, #140] @ (2490d0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ ldr r1, [pc, #132] @ (2490d4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 248fde │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #116] @ (2490d8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [pc, #116] @ (2490dc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ ldr r1, [pc, #108] @ (2490e0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #223 @ 0xdf │ │ │ │ add r1, pc │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 248fde │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #4 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #82 @ 0x52 │ │ │ │ movs r0, r6 │ │ │ │ - add r0, sp, #944 @ 0x3b0 │ │ │ │ + add r0, sp, #880 @ 0x370 │ │ │ │ movs r1, r4 │ │ │ │ - strb.w r0, [r0, fp, lsl #2] │ │ │ │ - add r0, sp, #856 @ 0x358 │ │ │ │ + @ instruction: 0xf7f0002b │ │ │ │ + add r0, sp, #792 @ 0x318 │ │ │ │ movs r1, r4 │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ + add r1, sp, #8 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xf7dc002b │ │ │ │ - add r0, sp, #712 @ 0x2c8 │ │ │ │ + @ instruction: 0xf7cc002b │ │ │ │ + add r0, sp, #648 @ 0x288 │ │ │ │ movs r1, r4 │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ + add r1, sp, #0 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xf7bc002b │ │ │ │ - add r0, sp, #560 @ 0x230 │ │ │ │ + @ instruction: 0xf7ac002b │ │ │ │ + add r0, sp, #496 @ 0x1f0 │ │ │ │ movs r1, r4 │ │ │ │ - add r1, sp, #136 @ 0x88 │ │ │ │ + add r1, sp, #72 @ 0x48 │ │ │ │ movs r1, r4 │ │ │ │ - add r0, sp, #400 @ 0x190 │ │ │ │ + add r0, sp, #336 @ 0x150 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xf782002b │ │ │ │ - add r0, sp, #880 @ 0x370 │ │ │ │ + @ instruction: 0xf772002b │ │ │ │ + add r0, sp, #816 @ 0x330 │ │ │ │ movs r1, r4 │ │ │ │ - add r0, sp, #232 @ 0xe8 │ │ │ │ + add r0, sp, #168 @ 0xa8 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xf758002b │ │ │ │ - add r1, sp, #0 │ │ │ │ + @ instruction: 0xf748002b │ │ │ │ + add r0, sp, #960 @ 0x3c0 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xf740002b │ │ │ │ - add r0, sp, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf730002b │ │ │ │ + add r0, sp, #0 │ │ │ │ movs r1, r4 │ │ │ │ - add r1, sp, #40 @ 0x28 │ │ │ │ + add r0, sp, #1000 @ 0x3e8 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xf71e002b │ │ │ │ - add r7, pc, #952 @ (adr r7, 24949c ) │ │ │ │ + @ instruction: 0xf70e002b │ │ │ │ + add r7, pc, #888 @ (adr r7, 24945c ) │ │ │ │ movs r1, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -365282,15 +365281,15 @@ │ │ │ │ strb.w r0, [r2, #353] @ 0x161 │ │ │ │ ldr.w r0, [r3, #324] @ 0x144 │ │ │ │ cbz r1, 24910e │ │ │ │ ldr r1, [pc, #24] @ (249124 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 24f3f0 │ │ │ │ nop │ │ │ │ lsls r1, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -365310,15 +365309,15 @@ │ │ │ │ cbz r2, 249154 │ │ │ │ ldr r2, [pc, #12] @ (249160 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #12] @ (249164 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r0, ip │ │ │ │ add r1, pc │ │ │ │ - b.w 4190fc │ │ │ │ + b.w 4190ec │ │ │ │ @ instruction: 0xff8fffff │ │ │ │ lsls r3, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -365342,25 +365341,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #352] @ 0x160 │ │ │ │ cbz r2, 2491b4 │ │ │ │ ldr r2, [pc, #56] @ (2491ec ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldrb.w r1, [r4, #352] @ 0x160 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #353] @ 0x161 │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ cbz r1, 2491d0 │ │ │ │ ldr r1, [pc, #32] @ (2491f0 ) │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ blx 16123c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r5, #324] @ 0x144 │ │ │ │ b.n 249184 │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -365392,15 +365391,15 @@ │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ cbz r2, 249242 │ │ │ │ ldr r2, [pc, #20] @ (249254 ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4190fc │ │ │ │ + b.w 4190ec │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ mcr2 15, 5, pc, cr1, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -365449,15 +365448,15 @@ │ │ │ │ cbz r1, 2492de │ │ │ │ ldr r1, [pc, #36] @ (249300 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #36] @ (249304 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -365501,37 +365500,37 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ cbz r3, 249370 │ │ │ │ ldr r2, [pc, #84] @ (2493c4 ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldrb.w r1, [r5, #352] @ 0x160 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #353] @ 0x161 │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ cbnz r1, 2493ba │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4190fc │ │ │ │ + b.w 4190ec │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ ldrb.w r2, [r3, #353] @ 0x161 │ │ │ │ strb.w r0, [r3, #352] @ 0x160 │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ cbz r2, 2493ac │ │ │ │ ldr r2, [pc, #28] @ (2493c8 ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4190fc │ │ │ │ + b.w 4190ec │ │ │ │ ldr r1, [pc, #16] @ (2493cc ) │ │ │ │ add r1, pc │ │ │ │ b.n 249388 │ │ │ │ stc2l 15, cr15, [fp, #1020]! @ 0x3fc │ │ │ │ ldc2l 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ ldc2 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ vmaxnm.f32 , , │ │ │ │ @@ -365604,28 +365603,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 24e710 │ │ │ │ cmp r0, r9 │ │ │ │ blt.w 2495ba │ │ │ │ movs r1, #2 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r1 │ │ │ │ - bl 4010dc │ │ │ │ + bl 4010cc │ │ │ │ subs.w r8, r0, #0 │ │ │ │ blt.w 249b84 │ │ │ │ - bl 404e9c │ │ │ │ + bl 404e8c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 249ace │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ blx 1601e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 249b50 │ │ │ │ mov r0, r8 │ │ │ │ - bl 404e48 │ │ │ │ + bl 404e38 │ │ │ │ movs r0, #16 │ │ │ │ blx 162c0c │ │ │ │ mov ip, r5 │ │ │ │ mov r6, r0 │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ str r0, [r6, #0] │ │ │ │ str r2, [r6, #8] │ │ │ │ @@ -365652,15 +365651,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 249802 │ │ │ │ ldr.w r2, [pc, #1984] @ 249ce8 │ │ │ │ mov r3, fp │ │ │ │ ldr.w r1, [pc, #1984] @ 249cec │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ b.n 249810 │ │ │ │ strd r3, r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ strd r3, r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, sl │ │ │ │ ldrd r1, r2, [r6, #4] │ │ │ │ bl 24e710 │ │ │ │ @@ -365698,15 +365697,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #1852] @ 249cfc │ │ │ │ ldr.w r3, [pc, #1804] @ 249cd0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #308] @ 0x134 │ │ │ │ @@ -365749,24 +365748,24 @@ │ │ │ │ strh.w ip, [sp, #196] @ 0xc4 │ │ │ │ blx 161fa0 │ │ │ │ cmp r0, #107 @ 0x6b │ │ │ │ bhi.w 249848 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #2 │ │ │ │ movs r0, #1 │ │ │ │ - bl 4010dc │ │ │ │ + bl 4010cc │ │ │ │ subs.w r8, r0, #0 │ │ │ │ blt.w 249b2a │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ movs r2, #110 @ 0x6e │ │ │ │ blx 1601e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 249afa │ │ │ │ mov r0, r8 │ │ │ │ - bl 404e48 │ │ │ │ + bl 404e38 │ │ │ │ movs r0, #110 @ 0x6e │ │ │ │ blx 162c0c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ movs r2, #110 @ 0x6e │ │ │ │ mov r6, r0 │ │ │ │ blx 1612d0 │ │ │ │ ldr.w r2, [pc, #1668] @ 249d08 │ │ │ │ @@ -365790,29 +365789,29 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2497e4 │ │ │ │ ldr.w r2, [pc, #1612] @ 249d14 │ │ │ │ mov r3, fp │ │ │ │ ldr.w r1, [pc, #1612] @ 249d18 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ b.n 2497f0 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 249a96 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 249a60 │ │ │ │ - bl 3854b0 │ │ │ │ + bl 3854a0 │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r2, sl │ │ │ │ bl 244cb4 │ │ │ │ mov r8, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 2495ba │ │ │ │ - bl 404e04 │ │ │ │ + bl 404df4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 249baa │ │ │ │ ldr.w r2, [pc, #1556] @ 249d1c │ │ │ │ ldr.w r0, [pc, #1556] @ 249d20 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ @@ -365830,15 +365829,15 @@ │ │ │ │ ldrb.w r2, [r3, #353] @ 0x161 │ │ │ │ ldr.w r0, [fp, #324] @ 0x144 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2497b6 │ │ │ │ ldr.w r1, [pc, #1504] @ 249d28 │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2497ce │ │ │ │ cmp r3, #3 │ │ │ │ beq.w 24987c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 249bd6 │ │ │ │ @@ -365868,100 +365867,100 @@ │ │ │ │ ldr.w r1, [pc, #1432] @ 249d38 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #575 @ 0x23f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2495ba │ │ │ │ ldr.w r2, [pc, #1412] @ 249d3c │ │ │ │ mov r3, fp │ │ │ │ ldr.w r1, [pc, #1408] @ 249d40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 249758 │ │ │ │ ldr.w r1, [pc, #1396] @ 249d44 │ │ │ │ add.w r3, sp, #198 @ 0xc6 │ │ │ │ add.w r2, sp, #86 @ 0x56 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ bl 24e910 │ │ │ │ b.n 249790 │ │ │ │ ldr.w r1, [pc, #1376] @ 249d48 │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ movs r2, #110 @ 0x6e │ │ │ │ ldr.w r3, [r9, #356] @ 0x164 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 249c08 │ │ │ │ strd r6, r2, [r9, #356] @ 0x164 │ │ │ │ b.n 249752 │ │ │ │ ldr.w r1, [pc, #1352] @ 249d4c │ │ │ │ mov r3, fp │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ movs r2, #16 │ │ │ │ b.n 2497f2 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [pc, #1332] @ 249d50 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr.w r1, [pc, #1332] @ 249d54 │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [pc, #1328] @ 249d58 │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #525 @ 0x20d │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr.w r1, [pc, #1312] @ 249d5c │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ b.n 24962c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r3, [pc, #1296] @ 249d60 │ │ │ │ ldr.w r2, [pc, #1296] @ 249d64 │ │ │ │ ldr.w r1, [pc, #1296] @ 249d68 │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #535 @ 0x217 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr.w r1, [pc, #1276] @ 249d6c │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 40b584 │ │ │ │ + bl 40b574 │ │ │ │ b.n 24964c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 41e2c4 │ │ │ │ + bl 41e2b4 │ │ │ │ cbz r0, 2498b0 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ ldr.w r3, [pc, #1248] @ 249d70 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr.w r1, [pc, #1236] @ 249d74 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ bl 24e910 │ │ │ │ b.n 249790 │ │ │ │ @@ -365979,15 +365978,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #516 @ 0x204 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 2495ba │ │ │ │ mov r0, r4 │ │ │ │ bl 248e7c │ │ │ │ mov r6, r0 │ │ │ │ adds r1, r0, #1 │ │ │ │ beq.w 249c22 │ │ │ │ ldr.w r2, [pc, #1164] @ 249d88 │ │ │ │ @@ -366010,15 +366009,15 @@ │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ cbz r2, 24993c │ │ │ │ ldr.w r2, [pc, #1116] @ 249d94 │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1112] @ 249d98 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldr.w r0, [r8, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 249c66 │ │ │ │ movs r3, #16 │ │ │ │ str.w r4, [r8, #356] @ 0x164 │ │ │ │ str.w r3, [r8, #360] @ 0x168 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -366046,35 +366045,35 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr.w r1, [pc, #1036] @ 249da8 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2495ba │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 162880 │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ ldr r1, [pc, #1012] @ (249dac ) │ │ │ │ mov r2, r0 │ │ │ │ rev16 r3, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ uxth r3, r3 │ │ │ │ bl 24e910 │ │ │ │ b.n 249790 │ │ │ │ - bl 3854b0 │ │ │ │ + bl 3854a0 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r7, #4] │ │ │ │ bl 244cb4 │ │ │ │ mov r6, r0 │ │ │ │ adds r2, r0, #1 │ │ │ │ beq.w 249c22 │ │ │ │ - bl 404e04 │ │ │ │ + bl 404df4 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 249c8e │ │ │ │ movs r0, #16 │ │ │ │ blx 162c0c │ │ │ │ mov r3, sl │ │ │ │ ldrd r1, r2, [r7, #4] │ │ │ │ mov r4, r0 │ │ │ │ @@ -366113,27 +366112,27 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r7, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #315 @ 0x13b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2495ba │ │ │ │ ldr r3, [pc, #856] @ (249dbc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #856] @ (249dc0 ) │ │ │ │ ldr r1, [pc, #860] @ (249dc4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #469 @ 0x1d5 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2495ba │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 162880 │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ ldr r1, [pc, #832] @ (249dc8 ) │ │ │ │ mov r2, r0 │ │ │ │ rev16 r3, r3 │ │ │ │ @@ -366148,27 +366147,27 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #816] @ (249dd4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2495ba │ │ │ │ ldr r3, [pc, #804] @ (249dd8 ) │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ ldr r4, [pc, #800] @ (249ddc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #800] @ (249de0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2495ba │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #784] @ (249de4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #784] @ (249de8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -366176,15 +366175,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov r0, r8 │ │ │ │ blx 16123c │ │ │ │ b.n 2495ba │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r3, [pc, #752] @ (249df0 ) │ │ │ │ mov r2, r0 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ @@ -366195,15 +366194,15 @@ │ │ │ │ ldr r1, [pc, #744] @ (249df8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov r0, r8 │ │ │ │ blx 16123c │ │ │ │ b.n 2495ba │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #716] @ (249dfc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #716] @ (249e00 ) │ │ │ │ @@ -366213,15 +366212,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ movw r2, #543 @ 0x21f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 2495ba │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ blx 162880 │ │ │ │ ldr r3, [pc, #680] @ (249e08 ) │ │ │ │ @@ -366232,15 +366231,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r0, sl │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #502 @ 0x1f6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov r0, r8 │ │ │ │ blx 16123c │ │ │ │ b.n 2495ba │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #648] @ (249e14 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #648] @ (249e18 ) │ │ │ │ @@ -366250,15 +366249,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ movw r2, #489 @ 0x1e9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 2495ba │ │ │ │ ldr r1, [pc, #628] @ (249e20 ) │ │ │ │ negs r2, r0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #624] @ (249e24 ) │ │ │ │ add r1, pc │ │ │ │ @@ -366266,15 +366265,15 @@ │ │ │ │ ldr r1, [pc, #620] @ (249e28 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movw r2, #567 @ 0x237 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 2495ba │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #596] @ (249e2c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #596] @ (249e30 ) │ │ │ │ movw r2, #619 @ 0x26b │ │ │ │ add r3, pc │ │ │ │ @@ -366288,15 +366287,15 @@ │ │ │ │ ldr r1, [pc, #584] @ (249e3c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #291 @ 0x123 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2495ba │ │ │ │ ldr r3, [pc, #564] @ (249e40 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #564] @ (249e44 ) │ │ │ │ ldr r1, [pc, #568] @ (249e48 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -366314,15 +366313,15 @@ │ │ │ │ ldr r1, [pc, #544] @ (249e54 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #361 @ 0x169 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ mov r0, r6 │ │ │ │ blx 16123c │ │ │ │ b.n 2495ba │ │ │ │ ldr r3, [pc, #516] @ (249e58 ) │ │ │ │ mov.w r2, #412 @ 0x19c │ │ │ │ @@ -366360,15 +366359,15 @@ │ │ │ │ mov.w r2, #338 @ 0x152 │ │ │ │ ldr r1, [pc, #456] @ (249e74 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r6, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 2495ba │ │ │ │ ldr r3, [pc, #444] @ (249e78 ) │ │ │ │ mov.w r2, #432 @ 0x1b0 │ │ │ │ ldr r1, [pc, #440] @ (249e7c ) │ │ │ │ ldr r0, [pc, #444] @ (249e80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -366379,188 +366378,188 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #156 @ 0x9c │ │ │ │ movs r0, r6 │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ movs r0, r6 │ │ │ │ add r3, pc, #208 @ (adr r3, 249db0 ) │ │ │ │ movs r0, r6 │ │ │ │ - add r6, pc, #392 @ (adr r6, 249e6c ) │ │ │ │ + add r6, pc, #328 @ (adr r6, 249e2c ) │ │ │ │ movs r1, r4 │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ udiv pc, r3, pc │ │ │ │ ldc2l 15, cr15, [r5, #1020] @ 0x3fc │ │ │ │ - add r4, pc, #776 @ (adr r4, 249ffc ) │ │ │ │ + add r4, pc, #712 @ (adr r4, 249fbc ) │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xf1e0002b │ │ │ │ - add r2, pc, #728 @ (adr r2, 249fd4 ) │ │ │ │ + rsbs r0, r0, #43 @ 0x2b │ │ │ │ + add r2, pc, #664 @ (adr r2, 249f94 ) │ │ │ │ movs r1, r4 │ │ │ │ adds r3, #210 @ 0xd2 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r2, #34 @ 0x22 │ │ │ │ + cmp r2, #18 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r2, #0 │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ movs r3, r4 │ │ │ │ - add r4, pc, #760 @ (adr r4, 24a004 ) │ │ │ │ + add r4, pc, #696 @ (adr r4, 249fc4 ) │ │ │ │ movs r1, r4 │ │ │ │ add r1, pc, #560 @ (adr r1, 249f40 ) │ │ │ │ movs r0, r6 │ │ │ │ @ instruction: 0xfb47ffff │ │ │ │ @ instruction: 0xfa13ffff │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ - add r4, pc, #232 @ (adr r4, 249e08 ) │ │ │ │ + add r4, pc, #168 @ (adr r4, 249dc8 ) │ │ │ │ movs r1, r4 │ │ │ │ add r1, pc, #32 @ (adr r1, 249d44 ) │ │ │ │ movs r0, r6 │ │ │ │ @ instruction: 0xfac7ffff │ │ │ │ udiv pc, r9, pc │ │ │ │ - add r4, pc, #320 @ (adr r4, 249e70 ) │ │ │ │ + add r4, pc, #256 @ (adr r4, 249e30 ) │ │ │ │ movs r1, r4 │ │ │ │ - vaddl.s32 q8, d6, d27 │ │ │ │ - add r2, pc, #784 @ (adr r2, 24a048 ) │ │ │ │ + vaddl.s16 q8, d6, d27 │ │ │ │ + add r2, pc, #720 @ (adr r2, 24a008 ) │ │ │ │ movs r1, r4 │ │ │ │ - add r0, pc, #744 @ (adr r0, 24a024 ) │ │ │ │ + add r0, pc, #680 @ (adr r0, 249fe4 ) │ │ │ │ movs r1, r4 │ │ │ │ @ instruction: 0xf921ffff │ │ │ │ @ instruction: 0xfb43ffff │ │ │ │ - add r4, pc, #48 @ (adr r4, 249d78 ) │ │ │ │ + add r3, pc, #1008 @ (adr r3, 24a138 ) │ │ │ │ movs r1, r4 │ │ │ │ @ instruction: 0xfb1bffff │ │ │ │ @ instruction: 0xfafbffff │ │ │ │ - vhadd.s32 d16, d6, d27 │ │ │ │ - add r0, pc, #232 @ (adr r0, 249e40 ) │ │ │ │ + vhadd.s16 d16, d6, d27 │ │ │ │ + add r0, pc, #168 @ (adr r0, 249e00 ) │ │ │ │ movs r1, r4 │ │ │ │ - add r3, pc, #272 @ (adr r3, 249e6c ) │ │ │ │ + add r3, pc, #208 @ (adr r3, 249e2c ) │ │ │ │ movs r1, r4 │ │ │ │ - add r3, pc, #336 @ (adr r3, 249eb0 ) │ │ │ │ + add r3, pc, #272 @ (adr r3, 249e70 ) │ │ │ │ movs r1, r4 │ │ │ │ - vhadd.s32 d0, d14, d27 │ │ │ │ - add r3, pc, #72 @ (adr r3, 249db0 ) │ │ │ │ + vhadd.s16 d0, d14, d27 │ │ │ │ + add r3, pc, #8 @ (adr r3, 249d70 ) │ │ │ │ movs r1, r4 │ │ │ │ - add r0, pc, #16 @ (adr r0, 249d7c ) │ │ │ │ + ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ movs r1, r4 │ │ │ │ - add r3, pc, #128 @ (adr r3, 249df0 ) │ │ │ │ + add r3, pc, #64 @ (adr r3, 249db0 ) │ │ │ │ movs r1, r4 │ │ │ │ movs r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #296 @ 0x128 │ │ │ │ + add sp, #232 @ 0xe8 │ │ │ │ movs r1, r4 │ │ │ │ - add sp, #16 │ │ │ │ + add r7, sp, #976 @ 0x3d0 │ │ │ │ movs r1, r4 │ │ │ │ - cdp 0, 11, cr0, cr10, cr11, {1} │ │ │ │ - add r2, pc, #528 @ (adr r2, 249f94 ) │ │ │ │ + cdp 0, 10, cr0, cr10, cr11, {1} │ │ │ │ + add r2, pc, #464 @ (adr r2, 249f54 ) │ │ │ │ movs r1, r4 │ │ │ │ - ldr r7, [sp, #568] @ 0x238 │ │ │ │ + ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ movs r1, r4 │ │ │ │ - add r1, pc, #560 @ (adr r1, 249fbc ) │ │ │ │ + add r1, pc, #496 @ (adr r1, 249f7c ) │ │ │ │ movs r1, r4 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ movs r0, r6 │ │ │ │ ldr.w pc, [r1, #4095] @ 0xfff │ │ │ │ bl 1f1d96 │ │ │ │ vst4. {d31[0],d33[0],d35[0],d37[0]}, [r3 :256] │ │ │ │ - add r7, sp, #312 @ 0x138 │ │ │ │ + add r7, sp, #248 @ 0xf8 │ │ │ │ movs r1, r4 │ │ │ │ - stcl 0, cr0, [sl, #172]! @ 0xac │ │ │ │ - add r1, pc, #320 @ (adr r1, 249ee8 ) │ │ │ │ + ldcl 0, cr0, [sl, #172] @ 0xac │ │ │ │ + add r1, pc, #256 @ (adr r1, 249ea8 ) │ │ │ │ movs r1, r4 │ │ │ │ - ldr r6, [sp, #768] @ 0x300 │ │ │ │ + ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ movs r1, r4 │ │ │ │ - sub sp, #184 @ 0xb8 │ │ │ │ + sub sp, #120 @ 0x78 │ │ │ │ movs r1, r4 │ │ │ │ - stcl 0, cr0, [r0, #-172] @ 0xffffff54 │ │ │ │ - ldr r7, [sp, #640] @ 0x280 │ │ │ │ + ldc 0, cr0, [r0, #-172]! @ 0xffffff54 │ │ │ │ + ldr r7, [sp, #576] @ 0x240 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r6, [sp, #88] @ 0x58 │ │ │ │ + ldr r6, [sp, #24] │ │ │ │ movs r1, r4 │ │ │ │ - stc 0, cr0, [r0, #-172]! @ 0xffffff54 │ │ │ │ - add r0, pc, #696 @ (adr r0, 24a07c ) │ │ │ │ + ldc 0, cr0, [r0, #-172] @ 0xffffff54 │ │ │ │ + add r0, pc, #632 @ (adr r0, 24a03c ) │ │ │ │ movs r1, r4 │ │ │ │ - ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r5, [sp, #912] @ 0x390 │ │ │ │ movs r1, r4 │ │ │ │ - add r7, sp, #896 @ 0x380 │ │ │ │ + add r7, sp, #832 @ 0x340 │ │ │ │ movs r1, r4 │ │ │ │ - stcl 0, cr0, [r6], #172 @ 0xac │ │ │ │ - add r0, pc, #48 @ (adr r0, 249e04 ) │ │ │ │ + ldcl 0, cr0, [r6], {43} @ 0x2b │ │ │ │ + ldr r7, [sp, #1008] @ 0x3f0 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r5, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ movs r1, r4 │ │ │ │ - stcl 0, cr0, [sl], {43} @ 0x2b │ │ │ │ - add r0, pc, #64 @ (adr r0, 249e20 ) │ │ │ │ + ldc 0, cr0, [sl], #172 @ 0xac │ │ │ │ + add r0, pc, #0 @ (adr r0, 249de0 ) │ │ │ │ movs r1, r4 │ │ │ │ - ldr r5, [sp, #640] @ 0x280 │ │ │ │ + ldr r5, [sp, #576] @ 0x240 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r6, [sp, #0] │ │ │ │ + ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ movs r1, r4 │ │ │ │ - stc 0, cr0, [sl], #172 @ 0xac │ │ │ │ - ldr r5, [sp, #512] @ 0x200 │ │ │ │ + ldc 0, cr0, [sl], {43} @ 0x2b │ │ │ │ + ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ movs r1, r4 │ │ │ │ - add r0, pc, #712 @ (adr r0, 24a0bc ) │ │ │ │ + add r0, pc, #648 @ (adr r0, 24a07c ) │ │ │ │ movs r1, r4 │ │ │ │ - ldcl 0, cr0, [r6], #-172 @ 0xffffff54 │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ + stcl 0, cr0, [r6], #-172 @ 0xffffff54 │ │ │ │ + ldr r5, [sp, #240] @ 0xf0 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r5, [sp, #528] @ 0x210 │ │ │ │ + ldr r5, [sp, #464] @ 0x1d0 │ │ │ │ movs r1, r4 │ │ │ │ - mcrr 0, 2, r0, lr, cr11 │ │ │ │ - ldr r5, [sp, #144] @ 0x90 │ │ │ │ + ldc 0, cr0, [lr], #-172 @ 0xffffff54 │ │ │ │ + ldr r5, [sp, #80] @ 0x50 │ │ │ │ movs r1, r4 │ │ │ │ - stc 0, cr0, [r4], #-172 @ 0xffffff54 │ │ │ │ - ldr r5, [sp, #608] @ 0x260 │ │ │ │ + ldc 0, cr0, [r4], {43} @ 0x2b │ │ │ │ + ldr r5, [sp, #544] @ 0x220 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r4, [sp, #912] @ 0x390 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r5, [sp, #168] @ 0xa8 │ │ │ │ + ldr r5, [sp, #104] @ 0x68 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xebf4002b │ │ │ │ - ldr r4, [sp, #808] @ 0x328 │ │ │ │ + @ instruction: 0xebe4002b │ │ │ │ + ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r6, [sp, #400] @ 0x190 │ │ │ │ + ldr r6, [sp, #336] @ 0x150 │ │ │ │ movs r1, r4 │ │ │ │ - rsb r0, ip, fp, asr #32 │ │ │ │ - ldr r4, [sp, #648] @ 0x288 │ │ │ │ + subs.w r0, ip, fp, asr #32 │ │ │ │ + ldr r4, [sp, #584] @ 0x248 │ │ │ │ movs r1, r4 │ │ │ │ - sub.w r0, r8, fp, asr #32 │ │ │ │ - ldr r4, [sp, #512] @ 0x200 │ │ │ │ + @ instruction: 0xeb98002b │ │ │ │ + ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xeb94002b │ │ │ │ - ldr r5, [sp, #840] @ 0x348 │ │ │ │ + @ instruction: 0xeb84002b │ │ │ │ + ldr r5, [sp, #776] @ 0x308 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r4, [sp, #352] @ 0x160 │ │ │ │ movs r1, r4 │ │ │ │ - sbcs.w r0, r8, fp, asr #32 │ │ │ │ - ldr r6, [sp, #536] @ 0x218 │ │ │ │ + sbc.w r0, r8, fp, asr #32 │ │ │ │ + ldr r6, [sp, #472] @ 0x1d8 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [sp, #304] @ 0x130 │ │ │ │ + ldr r4, [sp, #240] @ 0xf0 │ │ │ │ movs r1, r4 │ │ │ │ - adcs.w r0, r6, fp, asr #32 │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ + adc.w r0, r6, fp, asr #32 │ │ │ │ + ldr r5, [sp, #984] @ 0x3d8 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [sp, #176] @ 0xb0 │ │ │ │ + ldr r4, [sp, #112] @ 0x70 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xeb2e002b │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + adds.w r0, lr, fp, asr #32 │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ movs r1, r4 │ │ │ │ - adds.w r0, sl, fp, asr #32 │ │ │ │ - ldr r6, [sp, #160] @ 0xa0 │ │ │ │ + add.w r0, sl, fp, asr #32 │ │ │ │ + ldr r6, [sp, #96] @ 0x60 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r3, [sp, #888] @ 0x378 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xeade002b │ │ │ │ - ldr r3, [sp, #720] @ 0x2d0 │ │ │ │ + pkhtb r0, lr, fp, asr #32 │ │ │ │ + ldr r3, [sp, #656] @ 0x290 │ │ │ │ movs r1, r4 │ │ │ │ - pkhtb r0, r4, fp, asr #32 │ │ │ │ - ldr r3, [sp, #632] @ 0x278 │ │ │ │ + @ instruction: 0xeab4002b │ │ │ │ + ldr r3, [sp, #568] @ 0x238 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [sp, #856] @ 0x358 │ │ │ │ + ldr r4, [sp, #792] @ 0x318 │ │ │ │ movs r1, r4 │ │ │ │ ldr r0, [pc, #4] @ (249e8c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ mvns r6, r4 │ │ │ │ movs r7, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -366569,37 +366568,37 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #112] @ (249f18 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #100] @ (249f1c ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #100] @ (249f20 ) │ │ │ │ strd r1, r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #96] @ (249f24 ) │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #92] @ (249f28 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ ldr r3, [pc, #84] @ (249f2c ) │ │ │ │ ldr r2, [pc, #84] @ (249f30 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (249f34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r1, [pc, #76] @ (249f38 ) │ │ │ │ ldr r2, [pc, #80] @ (249f3c ) │ │ │ │ ldr r3, [pc, #80] @ (249f40 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ @@ -366609,32 +366608,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldmdb r0!, {r0, r1, r3, r5} │ │ │ │ - ldr r5, [sp, #296] @ 0x128 │ │ │ │ + stmdb r0!, {r0, r1, r3, r5} │ │ │ │ + ldr r5, [sp, #232] @ 0xe8 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r5, [sp, #376] @ 0x178 │ │ │ │ + ldr r5, [sp, #312] @ 0x138 │ │ │ │ movs r1, r4 │ │ │ │ lsls r1, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ + ldr r5, [sp, #240] @ 0xf0 │ │ │ │ movs r1, r4 │ │ │ │ - cbnz r4, 249f90 │ │ │ │ + cbnz r4, 249f8c │ │ │ │ movs r6, r3 │ │ │ │ lsls r3, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #104] @ 0x68 │ │ │ │ + ldr r2, [r2, #104] @ 0x68 │ │ │ │ movs r3, r4 │ │ │ │ lsls r7, r5, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -366658,52 +366657,52 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #276] @ (24a08c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ lsls r3, r4, #31 │ │ │ │ mov r8, r0 │ │ │ │ it mi │ │ │ │ movmi.w r9, #0 │ │ │ │ bpl.n 24a06c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ - bl 42140c │ │ │ │ + bl 4213fc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #8 │ │ │ │ add r5, sp, #16 │ │ │ │ adds r0, r3, #1 │ │ │ │ blx 160b38 │ │ │ │ ldr.w r3, [r8, #64] @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 24a022 │ │ │ │ movs r0, #1 │ │ │ │ sub.w r3, r4, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldr.w r4, [r8, #68] @ 0x44 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r4, r3 │ │ │ │ it cs │ │ │ │ movcs r4, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr.w r3, [r8, #56] @ 0x38 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, r6 │ │ │ │ add r3, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -366711,15 +366710,15 @@ │ │ │ │ str r3, [r7, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add.w r0, r7, #8 │ │ │ │ str r5, [r7, #0] │ │ │ │ mov r1, r3 │ │ │ │ strd r9, r4, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 4214a0 │ │ │ │ + bl 421490 │ │ │ │ adds r4, #16 │ │ │ │ adds r2, r0, #1 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r8, #64] @ 0x40 │ │ │ │ blx 162950 │ │ │ │ cmp r0, r4 │ │ │ │ bne.n 24a052 │ │ │ │ @@ -366740,15 +366739,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #64] @ (24a094 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ ldr.w r0, [r8, #64] @ 0x40 │ │ │ │ blx 16123c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #64] @ 0x40 │ │ │ │ b.n 24a022 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ bl 24f194 │ │ │ │ @@ -366756,21 +366755,21 @@ │ │ │ │ b.n 249f8e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #60 @ 0x3c │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r2], #-172 @ 0xac │ │ │ │ - eors.w r0, r0, #10420224 @ 0x9f0000 │ │ │ │ - ldr r4, [sp, #656] @ 0x290 │ │ │ │ + strd r0, r0, [r2], #-172 @ 0xac │ │ │ │ + eor.w r0, r0, #10420224 @ 0x9f0000 │ │ │ │ + ldr r4, [sp, #592] @ 0x250 │ │ │ │ movs r1, r4 │ │ │ │ cmp r1, #108 @ 0x6c │ │ │ │ movs r0, r6 │ │ │ │ - ldr r3, [sp, #864] @ 0x360 │ │ │ │ + ldr r3, [sp, #800] @ 0x320 │ │ │ │ movs r1, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 24a0e0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -366778,88 +366777,88 @@ │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ ldr r1, [pc, #52] @ (24a0e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov.w r3, #65536 @ 0x10000 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 249f30 │ │ │ │ + b.n 249f10 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r3, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r3, [sp, #352] @ 0x160 │ │ │ │ movs r1, r4 │ │ │ │ - sbfx r0, lr, #0, #32 │ │ │ │ + @ instruction: 0xf33e001f │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 24a124 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (24a128 ) │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ ldr r1, [pc, #36] @ (24a12c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 160878 │ │ │ │ - b.n 249ecc │ │ │ │ + b.n 249eac │ │ │ │ movs r3, r5 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xf2fa001f │ │ │ │ + @ instruction: 0xf2ea001f │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 24a17c │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #56] @ (24a180 ) │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ ldr r1, [pc, #56] @ (24a184 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ blx 16123c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r4, #64] @ 0x40 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 249e9c │ │ │ │ + b.n 249e7c │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [sp, #832] @ 0x340 │ │ │ │ + ldr r2, [sp, #768] @ 0x300 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xf2b6001f │ │ │ │ + subw r0, r6, #31 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #120] @ 24a210 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w lr, [pc, #116] @ 24a214 │ │ │ │ @@ -366876,23 +366875,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [ip, #76] @ 0x4c │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 3f71d4 │ │ │ │ + bl 3f71c4 │ │ │ │ ldr r2, [pc, #56] @ (24a224 ) │ │ │ │ ldr r3, [pc, #44] @ (24a218 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -366902,22 +366901,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - b.n 249e80 │ │ │ │ + b.n 249e60 │ │ │ │ movs r3, r5 │ │ │ │ movs r7, #230 @ 0xe6 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #57375 @ 0xe01f │ │ │ │ - ldr r2, [sp, #376] @ 0x178 │ │ │ │ + @ instruction: 0xf23e001f │ │ │ │ + ldr r2, [sp, #312] @ 0x138 │ │ │ │ movs r1, r4 │ │ │ │ movs r7, #172 @ 0xac │ │ │ │ movs r0, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -366927,24 +366926,24 @@ │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ ldr r1, [pc, #36] @ (24a268 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - b.n 249d90 │ │ │ │ + b.n 249d70 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r1, [sp, #864] @ 0x360 │ │ │ │ + ldr r1, [sp, #800] @ 0x320 │ │ │ │ movs r1, r4 │ │ │ │ - subs.w r0, lr, #31 │ │ │ │ + sub.w r0, lr, #31 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #168] @ (24a328 ) │ │ │ │ ldr r3, [pc, #168] @ (24a32c ) │ │ │ │ @@ -366963,23 +366962,23 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add r1, pc │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ str.w ip, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 3f71d4 │ │ │ │ + bl 3f71c4 │ │ │ │ cbz r0, 24a2d2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 24a2fc │ │ │ │ str.w r3, [r9, #76] @ 0x4c │ │ │ │ ldr r2, [pc, #104] @ (24a33c ) │ │ │ │ ldr r3, [pc, #84] @ (24a32c ) │ │ │ │ add r2, pc │ │ │ │ @@ -366994,42 +366993,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r2, [pc, #60] @ (24a340 ) │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #28 │ │ │ │ strd r2, ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24a2d2 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #20 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #584] @ 0x248 │ │ │ │ + ldr r1, [sp, #520] @ 0x208 │ │ │ │ movs r1, r4 │ │ │ │ - b.n 249dc4 │ │ │ │ + b.n 249da4 │ │ │ │ movs r3, r5 │ │ │ │ - sbc.w r0, r6, #31 │ │ │ │ + adcs.w r0, r6, #31 │ │ │ │ movs r6, #194 @ 0xc2 │ │ │ │ movs r0, r6 │ │ │ │ - ble.n 24a338 │ │ │ │ + ble.n 24a318 │ │ │ │ movs r0, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 24a394 │ │ │ │ sub sp, #12 │ │ │ │ @@ -367038,34 +367037,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (24a39c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - b.n 249c8c │ │ │ │ + b.n 249c6c │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #688] @ 0x2b0 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xf0a2001f │ │ │ │ + eors.w r0, r2, #31 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #308] @ (24a4e8 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ ldr r3, [pc, #308] @ (24a4ec ) │ │ │ │ @@ -367081,15 +367080,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r9, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r6, [r0, #72] @ 0x48 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 24a486 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ @@ -367150,62 +367149,62 @@ │ │ │ │ ldr r4, [pc, #120] @ (24a500 ) │ │ │ │ add.w r3, r9, #52 @ 0x34 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #175 @ 0xaf │ │ │ │ add r4, pc │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24a45c │ │ │ │ ldr r4, [pc, #100] @ (24a504 ) │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov r0, fp │ │ │ │ blx 16123c │ │ │ │ b.n 24a45c │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r3, [pc, #64] @ (24a508 ) │ │ │ │ str r6, [sp, #8] │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r8 │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 24a45c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r5, #226 @ 0xe2 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #376] @ 0x178 │ │ │ │ + ldr r0, [sp, #312] @ 0x138 │ │ │ │ movs r1, r4 │ │ │ │ - b.n 249d14 │ │ │ │ + b.n 24acf4 │ │ │ │ movs r3, r5 │ │ │ │ - bics.w r0, r0, #31 │ │ │ │ + bic.w r0, r0, #31 │ │ │ │ movs r5, #56 @ 0x38 │ │ │ │ movs r0, r6 │ │ │ │ - str r7, [sp, #800] @ 0x320 │ │ │ │ + str r7, [sp, #736] @ 0x2e0 │ │ │ │ movs r1, r4 │ │ │ │ - str r7, [sp, #960] @ 0x3c0 │ │ │ │ + str r7, [sp, #896] @ 0x380 │ │ │ │ movs r1, r4 │ │ │ │ - str r7, [sp, #720] @ 0x2d0 │ │ │ │ + str r7, [sp, #656] @ 0x290 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024a50c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -367296,31 +367295,31 @@ │ │ │ │ ldr r1, [pc, #44] @ (24a620 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (24a624 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r4, #52 @ 0x34 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 24aa9c │ │ │ │ + b.n 24aa7c │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [sp, #728] @ 0x2d8 │ │ │ │ + str r6, [sp, #664] @ 0x298 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024a628 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -367332,15 +367331,15 @@ │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ - bl 42140c │ │ │ │ + bl 4213fc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ subs r2, #2 │ │ │ │ cmp r0, r2 │ │ │ │ bcc.n 24a68a │ │ │ │ cbz r1, 24a674 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -367349,15 +367348,15 @@ │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 24a6be │ │ │ │ mov.w ip, #2 │ │ │ │ add.w r3, sp, #18 │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 24a6b4 │ │ │ │ movw r0, #65535 @ 0xffff │ │ │ │ ldr r2, [pc, #64] @ (24a6d0 ) │ │ │ │ ldr r3, [pc, #56] @ (24a6cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -367417,15 +367416,15 @@ │ │ │ │ bhi.n 24a75e │ │ │ │ movs r3, #14 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ cmp r0, #13 │ │ │ │ bls.n 24a738 │ │ │ │ ldrh r3, [r5, #12] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r3, #129 @ 0x81 │ │ │ │ beq.n 24a78a │ │ │ │ movw r2, #43144 @ 0xa888 │ │ │ │ @@ -367474,15 +367473,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 24a804 │ │ │ │ movs r3, #4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #16 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ cmp r0, #3 │ │ │ │ bls.n 24a738 │ │ │ │ ldrh.w r3, [sp, #16] │ │ │ │ adds r4, #18 │ │ │ │ ldrh.w r2, [sp, #18] │ │ │ │ strh r2, [r5, #12] │ │ │ │ rev16 r3, r3 │ │ │ │ @@ -367508,15 +367507,15 @@ │ │ │ │ movs r0, #18 │ │ │ │ adds r3, #4 │ │ │ │ strh r3, [r7, #0] │ │ │ │ b.n 24a73a │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ cmp r0, #3 │ │ │ │ bls.n 24a738 │ │ │ │ b.n 24a7e6 │ │ │ │ movs r0, #14 │ │ │ │ b.n 24a73a │ │ │ │ ldr r3, [r6, #0] │ │ │ │ adds r4, #18 │ │ │ │ @@ -367593,15 +367592,15 @@ │ │ │ │ bhi.n 24a94e │ │ │ │ movs r3, #18 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ ldrh r3, [r6, #12] │ │ │ │ rev16 r3, r3 │ │ │ │ uxth r3, r3 │ │ │ │ cmp r8, r3 │ │ │ │ bne.n 24a87a │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r6, #18 │ │ │ │ @@ -367616,15 +367615,15 @@ │ │ │ │ bhi.n 24a98c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ movs r6, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r6, r0 │ │ │ │ bhi.n 24a87a │ │ │ │ ldrh.w r3, [fp] │ │ │ │ rev16 r3, r3 │ │ │ │ uxth r3, r3 │ │ │ │ cmp r3, r7 │ │ │ │ @@ -367641,15 +367640,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 24a932 │ │ │ │ movs r3, #4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #16 │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ cmp r0, #3 │ │ │ │ bls.n 24a87a │ │ │ │ ldrh.w r3, [sp, #16] │ │ │ │ adds r4, #4 │ │ │ │ ldrh.w r2, [sp, #18] │ │ │ │ add r4, r6 │ │ │ │ strh.w r2, [fp] │ │ │ │ @@ -367858,15 +367857,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ strh.w r4, [sp, #20] │ │ │ │ - bl 42140c │ │ │ │ + bl 4213fc │ │ │ │ strb.w r4, [r7, #66] @ 0x42 │ │ │ │ cmp r0, r8 │ │ │ │ strb.w r4, [r7, #49] @ 0x31 │ │ │ │ strb.w r4, [r7, #83] @ 0x53 │ │ │ │ bcs.n 24ab80 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #836] @ (24aea0 ) │ │ │ │ @@ -367894,15 +367893,15 @@ │ │ │ │ cmp r2, #39 @ 0x27 │ │ │ │ bhi.n 24ac5a │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r8 │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ cmp r0, #39 @ 0x27 │ │ │ │ bls.n 24ab58 │ │ │ │ ldrb r4, [r7, #14] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ str r3, [r7, #4] │ │ │ │ cmp r4, #60 @ 0x3c │ │ │ │ bhi.w 24adf8 │ │ │ │ @@ -367929,15 +367928,15 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bhi.w 24ad62 │ │ │ │ movs r3, #2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ cmp r0, #1 │ │ │ │ bls.n 24ab58 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldrb.w r2, [sp, #21] │ │ │ │ cmp r4, #43 @ 0x2b │ │ │ │ beq.n 24ac9a │ │ │ │ cmp r4, #60 @ 0x3c │ │ │ │ @@ -367999,15 +367998,15 @@ │ │ │ │ add.w r9, sp, #28 │ │ │ │ add.w r4, r8, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str.w r2, [r9, #4] │ │ │ │ - bl 42140c │ │ │ │ + bl 4213fc │ │ │ │ add.w r3, r4, #24 │ │ │ │ cmp r0, r3 │ │ │ │ bcc.n 24ad4c │ │ │ │ cbz r5, 24ad16 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, r3 │ │ │ │ bhi.n 24ad16 │ │ │ │ @@ -368034,26 +368033,26 @@ │ │ │ │ cmp r1, #15 │ │ │ │ bhi.w 24ae52 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ cmp r0, #16 │ │ │ │ bne.w 24ae82 │ │ │ │ movs r3, #1 │ │ │ │ b.n 24ad4e │ │ │ │ movs r2, #8 │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ cmp r0, #8 │ │ │ │ bne.w 24ae6c │ │ │ │ ldrb.w r3, [sp, #30] │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 24ad4c │ │ │ │ ldrb.w r3, [sp, #31] │ │ │ │ cmp r3, #1 │ │ │ │ @@ -368095,15 +368094,15 @@ │ │ │ │ beq.n 24ae00 │ │ │ │ subs r4, r4, r3 │ │ │ │ add r7, r3 │ │ │ │ cmp r4, #2 │ │ │ │ bls.n 24ade8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42140c │ │ │ │ + bl 4213fc │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, r7 │ │ │ │ bcc.n 24ade8 │ │ │ │ cbz r5, 24adbe │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r7, r3 │ │ │ │ bhi.n 24adbe │ │ │ │ @@ -368112,15 +368111,15 @@ │ │ │ │ bhi.n 24adde │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ cmp r0, #2 │ │ │ │ bne.n 24ade8 │ │ │ │ ldrb.w r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 24ad8c │ │ │ │ movs r3, #1 │ │ │ │ b.n 24ad9a │ │ │ │ @@ -368149,15 +368148,15 @@ │ │ │ │ subs r1, r1, r2 │ │ │ │ cmp r1, #15 │ │ │ │ bhi.n 24ae32 │ │ │ │ movs r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ sub.w r1, r0, #16 │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ b.n 24adec │ │ │ │ ldr r4, [r6, #0] │ │ │ │ movs r1, #1 │ │ │ │ adds r0, r4, r2 │ │ │ │ @@ -368202,25 +368201,25 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ subs r4, r5, #1 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r7, #0 │ │ │ │ movs r0, r6 │ │ │ │ - bls.n 24ae24 │ │ │ │ + bls.n 24ae04 │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r4, [r6, #50] @ 0x32 │ │ │ │ + ldrh r4, [r4, #50] @ 0x32 │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r4, [r7, #50] @ 0x32 │ │ │ │ + ldrh r4, [r5, #50] @ 0x32 │ │ │ │ movs r1, r4 │ │ │ │ - bls.n 24ae04 │ │ │ │ + bls.n 24ade4 │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r6, [r3, #50] @ 0x32 │ │ │ │ + ldrh r6, [r1, #50] @ 0x32 │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r6, [r0, #52] @ 0x34 │ │ │ │ + ldrh r6, [r6, #50] @ 0x32 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024aebc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -368242,15 +368241,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldrd r8, r7, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr.w r9, [sp, #112] @ 0x70 │ │ │ │ - bl 42140c │ │ │ │ + bl 4213fc │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ mov fp, r0 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb.w r2, [r8] │ │ │ │ strd r2, r2, [r3, #4] │ │ │ │ strb.w r2, [sl] │ │ │ │ @@ -368264,15 +368263,15 @@ │ │ │ │ cmp r2, #17 │ │ │ │ bhi.w 24b0c4 │ │ │ │ movs r2, #18 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 24af60 │ │ │ │ ldrh.w r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #129 @ 0x81 │ │ │ │ it eq │ │ │ │ moveq r0, #18 │ │ │ │ beq.n 24af60 │ │ │ │ @@ -368353,15 +368352,15 @@ │ │ │ │ cmp r3, #19 │ │ │ │ bhi.w 24b16a │ │ │ │ movs r3, #20 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r9 │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 24af84 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r9, #20] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r4, #2048 @ 0x800 │ │ │ │ ldrb.w r2, [r9, #12] │ │ │ │ @@ -368398,15 +368397,15 @@ │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 24b0e8 │ │ │ │ movs r3, #20 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ cmp r0, #19 │ │ │ │ bls.w 24af84 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 24af84 │ │ │ │ @@ -368469,15 +368468,15 @@ │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 24b18e │ │ │ │ movs r3, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r9 │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ cmp r0, #7 │ │ │ │ bls.w 24af84 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r9, #20] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -368562,23 +368561,23 @@ │ │ │ │ ldr r0, [pc, #20] @ (24b220 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bvs.n 24b270 │ │ │ │ + bvs.n 24b250 │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r0, [r4, #22] │ │ │ │ + ldrh r0, [r2, #22] │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r0, [r5, #24] │ │ │ │ + ldrh r0, [r3, #24] │ │ │ │ movs r1, r4 │ │ │ │ ldr r0, [pc, #4] @ (24b22c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ adds r0, #122 @ 0x7a │ │ │ │ movs r7, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -368598,23 +368597,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #21 │ │ │ │ mov r2, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 3f71d4 │ │ │ │ + bl 3f71c4 │ │ │ │ cbz r0, 24b290 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 24b2ba │ │ │ │ str.w r3, [r9, #56] @ 0x38 │ │ │ │ ldr r2, [pc, #96] @ (24b2f4 ) │ │ │ │ ldr r3, [pc, #80] @ (24b2e4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -368629,40 +368628,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r2, [pc, #52] @ (24b2f8 ) │ │ │ │ mov ip, r0 │ │ │ │ add.w r3, r6, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ strd r2, ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #168 @ 0xa8 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24b290 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r2, #29 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #24] │ │ │ │ + ldrh r2, [r0, #24] │ │ │ │ movs r1, r4 │ │ │ │ - bvs.n 24b334 │ │ │ │ + bvs.n 24b314 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 24b630 │ │ │ │ + b.n 24b610 │ │ │ │ movs r7, r3 │ │ │ │ asrs r4, r0, #28 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r0, [r6, #20] │ │ │ │ + ldrh r0, [r4, #20] │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #104] @ 24b374 │ │ │ │ sub sp, #20 │ │ │ │ @@ -368671,29 +368670,29 @@ │ │ │ │ ldr r1, [pc, #100] @ (24b37c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #84] @ (24b380 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #84] @ (24b384 ) │ │ │ │ mov r4, r0 │ │ │ │ strd r1, r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #80] @ (24b388 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (24b38c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c4af4 │ │ │ │ + bl 2c4ae4 │ │ │ │ ldr r0, [pc, #68] @ (24b390 ) │ │ │ │ ldr r1, [pc, #72] @ (24b394 ) │ │ │ │ ldr r2, [pc, #72] @ (24b398 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #72] @ (24b39c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -368705,26 +368704,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bpl.n 24b43c │ │ │ │ + bpl.n 24b41c │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r0, [r3, #6] │ │ │ │ + ldrh r0, [r1, #6] │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r4, [r5, #6] │ │ │ │ + ldrh r4, [r3, #6] │ │ │ │ movs r1, r4 │ │ │ │ mrc2 15, 7, pc, cr9, cr15, {7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 24abcc │ │ │ │ + b.n 24abac │ │ │ │ movs r3, r4 │ │ │ │ - add r7, pc, #136 @ (adr r7, 24b418 ) │ │ │ │ + add r7, pc, #72 @ (adr r7, 24b3d8 ) │ │ │ │ movs r6, r3 │ │ │ │ lsls r7, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -368749,23 +368748,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [ip, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 3f71d4 │ │ │ │ + bl 3f71c4 │ │ │ │ ldr r2, [pc, #56] @ (24b438 ) │ │ │ │ ldr r3, [pc, #44] @ (24b42c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -368775,23 +368774,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - bmi.n 24b3a4 │ │ │ │ + bmi.n 24b384 │ │ │ │ movs r3, r5 │ │ │ │ asrs r6, r2, #23 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 24b488 │ │ │ │ + b.n 24b468 │ │ │ │ movs r7, r3 │ │ │ │ - ldrh r6, [r1, #12] │ │ │ │ + ldrh r6, [r7, #10] │ │ │ │ movs r1, r4 │ │ │ │ asrs r0, r3, #22 │ │ │ │ movs r0, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -368801,15 +368800,15 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #68] @ (24b49c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bl 250fcc │ │ │ │ cbz r0, 24b484 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -368820,19 +368819,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 250f60 │ │ │ │ nop │ │ │ │ - bmi.n 24b4dc │ │ │ │ + bmi.n 24b4bc │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r4, [r1, #8] │ │ │ │ + ldrh r4, [r7, #6] │ │ │ │ movs r1, r4 │ │ │ │ - svc 154 @ 0x9a │ │ │ │ + svc 138 @ 0x8a │ │ │ │ movs r7, r3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r3 │ │ │ │ @@ -368843,33 +368842,33 @@ │ │ │ │ ldr r1, [pc, #56] @ (24b4f4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ bl 250e1c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 42140c │ │ │ │ - bcc.n 24b468 │ │ │ │ + b.w 4213fc │ │ │ │ + bcc.n 24b448 │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r4, [r4, #4] │ │ │ │ + ldrh r4, [r2, #4] │ │ │ │ movs r1, r4 │ │ │ │ - svc 52 @ 0x34 │ │ │ │ + svc 36 @ 0x24 │ │ │ │ movs r7, r3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #64] @ (24b54c ) │ │ │ │ @@ -368877,35 +368876,35 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #68] @ (24b554 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24b43c │ │ │ │ movs r0, #1 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldr r4, [r5, #56] @ 0x38 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r5, #64 @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 41b924 │ │ │ │ - bcc.n 24b620 │ │ │ │ + b.w 41b914 │ │ │ │ + bcc.n 24b600 │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r2, [r2, #2] │ │ │ │ + ldrh r2, [r0, #2] │ │ │ │ movs r1, r4 │ │ │ │ - udf #226 @ 0xe2 │ │ │ │ + udf #210 @ 0xd2 │ │ │ │ movs r7, r3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #88] @ 24b5c4 │ │ │ │ @@ -368913,15 +368912,15 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #88] @ (24b5cc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [r0, #56] @ 0x38 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 24b5b6 │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ cbz r2, 24b5a2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -368937,23 +368936,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 24b588 │ │ │ │ nop │ │ │ │ - bcc.n 24b5d4 │ │ │ │ + bcs.n 24b5b4 │ │ │ │ movs r3, r5 │ │ │ │ - strh r0, [r6, #62] @ 0x3e │ │ │ │ + strh r0, [r4, #62] @ 0x3e │ │ │ │ movs r1, r4 │ │ │ │ - udf #126 @ 0x7e │ │ │ │ + udf #110 @ 0x6e │ │ │ │ movs r7, r3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #112] @ 24b654 │ │ │ │ @@ -368961,15 +368960,15 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #112] @ (24b65c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbnz r3, 24b612 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -368982,33 +368981,33 @@ │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ mov.w r3, #1000 @ 0x3e8 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ strd r1, r2, [sp] │ │ │ │ movs r2, #1 │ │ │ │ - bl 41b5a8 │ │ │ │ + bl 41b598 │ │ │ │ movs r0, #1 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 41b924 │ │ │ │ + b.w 41b914 │ │ │ │ nop │ │ │ │ - bcs.n 24b574 │ │ │ │ + bcs.n 24b754 │ │ │ │ movs r3, r5 │ │ │ │ - strh r0, [r7, #58] @ 0x3a │ │ │ │ + strh r0, [r5, #58] @ 0x3a │ │ │ │ movs r1, r4 │ │ │ │ - udf #6 │ │ │ │ + ble.n 24b64c │ │ │ │ movs r7, r3 │ │ │ │ mrc2 15, 6, pc, cr7, cr15, {7} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -369017,38 +369016,38 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r2, [pc, #64] @ (24b6c0 ) │ │ │ │ ldr r1, [pc, #68] @ (24b6c4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cbnz r3, 24b6b2 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbnz r3, 24b6a2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 24b43c │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 24b43c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 24b5d0 │ │ │ │ - bne.n 24b6b0 │ │ │ │ + bne.n 24b690 │ │ │ │ movs r3, r5 │ │ │ │ - strh r2, [r4, #54] @ 0x36 │ │ │ │ + strh r2, [r2, #54] @ 0x36 │ │ │ │ movs r1, r4 │ │ │ │ - ble.n 24b7a8 │ │ │ │ + ble.n 24b788 │ │ │ │ movs r7, r3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #116] @ (24b750 ) │ │ │ │ @@ -369058,15 +369057,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [r0, #56] @ 0x38 │ │ │ │ ldr r4, [pc, #100] @ (24b75c ) │ │ │ │ add r4, pc │ │ │ │ cbz r1, 24b71a │ │ │ │ ldr r2, [pc, #100] @ (24b760 ) │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -369089,54 +369088,54 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ ldr r4, [pc, #60] @ (24b76c ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r0, #52] @ 0x34 │ │ │ │ + strh r4, [r6, #50] @ 0x32 │ │ │ │ movs r1, r4 │ │ │ │ - bne.n 24b684 │ │ │ │ + bne.n 24b664 │ │ │ │ movs r3, r5 │ │ │ │ - ble.n 24b780 │ │ │ │ + ble.n 24b760 │ │ │ │ movs r7, r3 │ │ │ │ asrs r2, r4, #10 │ │ │ │ movs r0, r6 │ │ │ │ adds r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 24b7e0 │ │ │ │ + b.n 24b7c0 │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r7, #50] @ 0x32 │ │ │ │ + strh r4, [r5, #50] @ 0x32 │ │ │ │ movs r1, r4 │ │ │ │ - bmi.n 24b7fc │ │ │ │ + bmi.n 24b7dc │ │ │ │ movs r6, r3 │ │ │ │ mov.w r0, #69632 @ 0x11000 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (24b79c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3768 │ │ │ │ + bl 2c3758 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ movs r7, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -369158,36 +369157,36 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r2, #4 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ rev r3, r6 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 37a33c │ │ │ │ + bl 37a32c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 24b822 │ │ │ │ add.w r5, r5, #69632 @ 0x11000 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrb.w r3, [r5, #148] @ 0x94 │ │ │ │ cbz r3, 24b854 │ │ │ │ ldr.w r3, [r9, #24] │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [r3, #308] @ 0x134 │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 37a33c │ │ │ │ + bl 37a32c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #4 │ │ │ │ beq.n 24b854 │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ mvnge.w r2, #4 │ │ │ │ movs r3, #1 │ │ │ │ @@ -369202,34 +369201,34 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 24b866 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 41e56c │ │ │ │ + b.w 41e55c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 37a33c │ │ │ │ + bl 37a32c │ │ │ │ mov r2, r0 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 24b822 │ │ │ │ b.n 24b82a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 24b88c │ │ │ │ + beq.n 24b86c │ │ │ │ movs r3, r5 │ │ │ │ asrs r0, r3, #7 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #32] │ │ │ │ + strh r6, [r2, #32] │ │ │ │ movs r1, r4 │ │ │ │ - strh r2, [r7, #32] │ │ │ │ + strh r2, [r5, #32] │ │ │ │ movs r1, r4 │ │ │ │ asrs r6, r3, #5 │ │ │ │ movs r0, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -369242,15 +369241,15 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #12 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #31 │ │ │ │ mov r8, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24b94e │ │ │ │ cbz r1, 24b8c8 │ │ │ │ blx 162108 │ │ │ │ @@ -369260,21 +369259,21 @@ │ │ │ │ ldr r1, [pc, #284] @ (24b9ec ) │ │ │ │ add.w r0, r4, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ ldrb.w r2, [r3, #148] @ 0x94 │ │ │ │ bl 250b28 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cbz r0, 24b92e │ │ │ │ - bl 38262c │ │ │ │ + bl 38261c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24b996 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r4, #60 @ 0x3c │ │ │ │ - bl 37a86c │ │ │ │ + bl 37a85c │ │ │ │ cbnz r0, 24b90c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -369289,46 +369288,46 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #212] @ (24b9f4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #212] @ (24b9f8 ) │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 37abc4 │ │ │ │ + bl 37abb4 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24b8f6 │ │ │ │ - bl 38262c │ │ │ │ + bl 38261c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24b9ba │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 37a86c │ │ │ │ + b.w 37a85c │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 24b8c8 │ │ │ │ ldr r4, [pc, #168] @ (24b9fc ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ mov.w r2, #284 @ 0x11c │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24b8f6 │ │ │ │ ldr r2, [pc, #148] @ (24ba00 ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #289 @ 0x121 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -369342,60 +369341,60 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ mov.w r2, #300 @ 0x12c │ │ │ │ ldr r1, [pc, #96] @ (24ba0c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 40b8ec │ │ │ │ + bl 40b8dc │ │ │ │ b.n 24b8f6 │ │ │ │ ldr r2, [pc, #84] @ (24ba10 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ movs r4, #3 │ │ │ │ ldr r3, [pc, #80] @ (24ba14 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ movw r2, #317 @ 0x13d │ │ │ │ ldr r1, [pc, #72] @ (24ba18 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 40b8ec │ │ │ │ + bl 40b8dc │ │ │ │ b.n 24b8f6 │ │ │ │ nop │ │ │ │ - strh r2, [r3, #40] @ 0x28 │ │ │ │ + strh r2, [r1, #40] @ 0x28 │ │ │ │ movs r1, r4 │ │ │ │ - beq.n 24ba38 │ │ │ │ + beq.n 24ba18 │ │ │ │ movs r3, r5 │ │ │ │ - blt.n 24bae4 │ │ │ │ + blt.n 24bac4 │ │ │ │ movs r7, r3 │ │ │ │ lsls r7, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 2, pc, cr3, cr15, {7} │ │ │ │ lsrs r3, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #34] @ 0x22 │ │ │ │ + strh r6, [r3, #34] @ 0x22 │ │ │ │ movs r1, r4 │ │ │ │ - strh r0, [r4, #36] @ 0x24 │ │ │ │ + strh r0, [r2, #36] @ 0x24 │ │ │ │ movs r1, r4 │ │ │ │ - strh r4, [r6, #36] @ 0x24 │ │ │ │ + strh r4, [r4, #36] @ 0x24 │ │ │ │ movs r1, r4 │ │ │ │ - ldmia r7!, {r2, r3, r4} │ │ │ │ + ldmia r7!, {r2, r3} │ │ │ │ movs r3, r5 │ │ │ │ - strh r6, [r0, #32] │ │ │ │ + strh r6, [r6, #30] │ │ │ │ movs r1, r4 │ │ │ │ - strh r4, [r5, #36] @ 0x24 │ │ │ │ + strh r4, [r3, #36] @ 0x24 │ │ │ │ movs r1, r4 │ │ │ │ - ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r3, r5, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ - strh r2, [r4, #30] │ │ │ │ + strh r2, [r2, #30] │ │ │ │ movs r1, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (24ba90 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -369407,15 +369406,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r7, r4 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ blx 16087c │ │ │ │ mov r0, r6 │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ cbz r0, 24ba76 │ │ │ │ @@ -369430,24 +369429,24 @@ │ │ │ │ ldr r4, [pc, #36] @ (24ba9c ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ mov.w r2, #360 @ 0x168 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24ba60 │ │ │ │ nop │ │ │ │ - strh r2, [r0, #28] │ │ │ │ + strh r2, [r6, #26] │ │ │ │ movs r1, r4 │ │ │ │ - ldmia r6!, {r4, r7} │ │ │ │ + ldmia r6!, {r7} │ │ │ │ movs r3, r5 │ │ │ │ - bls.n 24ba4c │ │ │ │ + bls.n 24ba2c │ │ │ │ movs r7, r3 │ │ │ │ - strh r2, [r1, #32] │ │ │ │ + strh r2, [r7, #30] │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #124] @ 24bb2c │ │ │ │ sub sp, #12 │ │ │ │ @@ -369456,40 +369455,40 @@ │ │ │ │ ldr r1, [pc, #120] @ (24bb34 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #104] @ (24bb38 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #104] @ (24bb3c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #104] @ (24bb40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r3, [pc, #96] @ (24bb44 ) │ │ │ │ ldr r2, [pc, #100] @ (24bb48 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #100] @ (24bb4c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r3, [pc, #92] @ (24bb50 ) │ │ │ │ ldr r2, [pc, #92] @ (24bb54 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #92] @ (24bb58 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r1, [pc, #84] @ (24bb5c ) │ │ │ │ ldr r2, [pc, #88] @ (24bb60 ) │ │ │ │ ldr r3, [pc, #88] @ (24bb64 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ @@ -369499,37 +369498,37 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldmia r6!, {r1, r2, r3} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ - strh r4, [r6, #8] │ │ │ │ + strh r4, [r4, #8] │ │ │ │ movs r1, r4 │ │ │ │ - strh r0, [r1, #10] │ │ │ │ + strh r0, [r7, #8] │ │ │ │ movs r1, r4 │ │ │ │ lsrs r7, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #30] │ │ │ │ + strh r6, [r1, #30] │ │ │ │ movs r1, r4 │ │ │ │ lsrs r1, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #30] │ │ │ │ + strh r4, [r0, #30] │ │ │ │ movs r1, r4 │ │ │ │ lsls r3, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #30] │ │ │ │ + strh r2, [r7, #28] │ │ │ │ movs r1, r4 │ │ │ │ ldc2l 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r1, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -369545,15 +369544,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42140c │ │ │ │ + bl 4213fc │ │ │ │ mov r3, r0 │ │ │ │ cbnz r0, 24bbc2 │ │ │ │ ldr r1, [pc, #128] @ (24bc1c ) │ │ │ │ ldr r2, [pc, #120] @ (24bc18 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ @@ -369573,30 +369572,30 @@ │ │ │ │ blx 162c0c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ ldr r0, [pc, #68] @ (24bc20 ) │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp, #20] │ │ │ │ strd r2, r2, [sp, #28] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 419314 │ │ │ │ - bl 4196b8 │ │ │ │ + bl 419304 │ │ │ │ + bl 4196a8 │ │ │ │ ldrb.w r3, [sp, #28] │ │ │ │ cbnz r3, 24bc0c │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ movs r1, #1 │ │ │ │ - bl 4032d4 │ │ │ │ + bl 4032c4 │ │ │ │ ldrb.w r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24bbfa │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b.n 24bb9a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r2, #24 │ │ │ │ @@ -369625,15 +369624,15 @@ │ │ │ │ ldr.w r5, [ip, r5] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #20 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #20] │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ strd r4, r3, [sp, #12] │ │ │ │ ldr r3, [r0, #28] │ │ │ │ bics.w r1, r3, #2 │ │ │ │ beq.n 24bca2 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -369673,19 +369672,19 @@ │ │ │ │ b.n 24bc7a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r3, #21 │ │ │ │ movs r0, r6 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r2, r7} │ │ │ │ + ldmia r4, {r2, r4, r5, r6} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r2, [r4, #30] │ │ │ │ + ldrb r2, [r2, #30] │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r0, [r7, #30] │ │ │ │ + ldrb r0, [r5, #30] │ │ │ │ movs r1, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ movs r0, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -369696,32 +369695,32 @@ │ │ │ │ ldr r1, [pc, #100] @ (24bd64 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #84] @ (24bd68 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #84] @ (24bd6c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (24bd70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r3, [pc, #76] @ (24bd74 ) │ │ │ │ ldr r2, [pc, #80] @ (24bd78 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #80] @ (24bd7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7168 │ │ │ │ + bl 2c7158 │ │ │ │ ldr r1, [pc, #72] @ (24bd80 ) │ │ │ │ ldr r2, [pc, #72] @ (24bd84 ) │ │ │ │ ldr r3, [pc, #76] @ (24bd88 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ @@ -369730,30 +369729,30 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldmia r3, {r1, r3, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r7} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r6, #27] │ │ │ │ + ldrb r0, [r4, #27] │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r4, [r0, #28] │ │ │ │ + ldrb r4, [r6, #27] │ │ │ │ movs r1, r4 │ │ │ │ ldc2l 15, cr15, [pc], #1020 @ 24c168 │ │ │ │ lsls r5, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #12] │ │ │ │ + strh r2, [r2, #12] │ │ │ │ movs r1, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #12] │ │ │ │ + strh r0, [r1, #12] │ │ │ │ movs r1, r4 │ │ │ │ lsls r1, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -369768,31 +369767,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (24bde0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r0, r0, #69632 @ 0x11000 │ │ │ │ strb.w r4, [r0, #148] @ 0x94 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r5} │ │ │ │ + ldmia r3!, {r1, r4} │ │ │ │ movs r3, r5 │ │ │ │ - strh r4, [r1, #0] │ │ │ │ + ldrb r4, [r7, #31] │ │ │ │ movs r1, r4 │ │ │ │ - bvs.n 24beb0 │ │ │ │ + bvs.n 24be90 │ │ │ │ movs r7, r3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 24be2c │ │ │ │ sub sp, #12 │ │ │ │ @@ -369800,30 +369799,30 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #52] @ (24be34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r0, r0, #69632 @ 0x11000 │ │ │ │ ldrb.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r2!, {r1, r3, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r6, #30] │ │ │ │ + ldrb r4, [r4, #30] │ │ │ │ movs r1, r4 │ │ │ │ - bvs.n 24be54 │ │ │ │ + bpl.n 24be34 │ │ │ │ movs r7, r3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 24be84 │ │ │ │ sub sp, #12 │ │ │ │ @@ -369831,32 +369830,32 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #56] @ (24be8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r0, r0, #69632 @ 0x11000 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #148] @ 0x94 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r5, r6} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r4, #29] │ │ │ │ + ldrb r0, [r2, #29] │ │ │ │ movs r1, r4 │ │ │ │ - bpl.n 24be04 │ │ │ │ + bpl.n 24bde4 │ │ │ │ movs r7, r3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 24bec8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -369864,24 +369863,24 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (24bed0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 160878 │ │ │ │ - ldmia r2, {r1, r2, r3, r4} │ │ │ │ + ldmia r2, {r1, r2, r3} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r1, #28] │ │ │ │ + ldrb r0, [r7, #27] │ │ │ │ movs r1, r4 │ │ │ │ - bpl.n 24bf98 │ │ │ │ + bpl.n 24bf78 │ │ │ │ movs r7, r3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 24bf10 │ │ │ │ sub sp, #12 │ │ │ │ @@ -369889,26 +369888,26 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #40] @ (24bf18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 37ac08 │ │ │ │ + b.w 37abf8 │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r0, #27] │ │ │ │ + ldrb r4, [r6, #26] │ │ │ │ movs r1, r4 │ │ │ │ - bpl.n 24bf58 │ │ │ │ + bpl.n 24bf38 │ │ │ │ movs r7, r3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 24bf90 │ │ │ │ sub sp, #8 │ │ │ │ @@ -369917,15 +369916,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (24bf98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r4 │ │ │ │ bl 24bb68 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 24bf6a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -369936,31 +369935,31 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ negs r0, r0 │ │ │ │ blx 160be8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (24bf9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r4, r7} │ │ │ │ + ldmia r1, {r1, r7} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r7, #25] │ │ │ │ + ldrb r4, [r5, #25] │ │ │ │ movs r1, r4 │ │ │ │ - bmi.n 24bf48 │ │ │ │ + bmi.n 24bf28 │ │ │ │ movs r7, r3 │ │ │ │ - ldrb r0, [r5, #29] │ │ │ │ + ldrb r0, [r3, #29] │ │ │ │ movs r1, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 24bfec │ │ │ │ sub sp, #8 │ │ │ │ @@ -369969,31 +369968,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (24bff4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #31 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r0, r0, #69632 @ 0x11000 │ │ │ │ strb.w r4, [r0, #148] @ 0x94 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r3} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r7, #23] │ │ │ │ + ldrb r0, [r5, #23] │ │ │ │ movs r1, r4 │ │ │ │ - bmi.n 24c0bc │ │ │ │ + bmi.n 24c09c │ │ │ │ movs r7, r3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 24c040 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370001,30 +370000,30 @@ │ │ │ │ movs r3, #31 │ │ │ │ ldr r1, [pc, #52] @ (24c048 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r0, r0, #69632 @ 0x11000 │ │ │ │ ldrb.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r5, r7} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r4, #22] │ │ │ │ + ldrb r0, [r2, #22] │ │ │ │ movs r1, r4 │ │ │ │ - bmi.n 24c060 │ │ │ │ + bcc.n 24c040 │ │ │ │ movs r7, r3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 24c098 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370032,32 +370031,32 @@ │ │ │ │ movs r3, #31 │ │ │ │ ldr r1, [pc, #56] @ (24c0a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r0, r0, #69632 @ 0x11000 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #148] @ 0x94 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r5, r6} │ │ │ │ + ldmia r0!, {r1, r4, r6} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r1, #21] │ │ │ │ + ldrb r4, [r7, #20] │ │ │ │ movs r1, r4 │ │ │ │ - bcc.n 24c010 │ │ │ │ + bcc.n 24bff0 │ │ │ │ movs r7, r3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 24c0dc │ │ │ │ sub sp, #12 │ │ │ │ @@ -370065,24 +370064,24 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (24c0e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - ldmia r0!, {r1, r3} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r6, #19] │ │ │ │ + ldrb r4, [r4, #19] │ │ │ │ movs r1, r4 │ │ │ │ - bcc.n 24c184 │ │ │ │ + bcc.n 24c164 │ │ │ │ movs r7, r3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ (24c198 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -370092,37 +370091,37 @@ │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ cbz r0, 24c136 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 38262c │ │ │ │ + bl 38261c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cbz r0, 24c164 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r3, #92 @ 0x5c │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 37a86c │ │ │ │ + b.w 37a85c │ │ │ │ ldr r2, [pc, #108] @ (24c1a4 ) │ │ │ │ mov.w ip, #3 │ │ │ │ add.w r3, r5, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ strd ip, r2, [sp] │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ - bl 40b8ec │ │ │ │ + bl 40b8dc │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -370134,33 +370133,33 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #116 @ 0x74 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r4, #3 │ │ │ │ mov.w r2, #262 @ 0x106 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b8ec │ │ │ │ + bl 40b8dc │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r7, #18] │ │ │ │ + ldrb r0, [r5, #18] │ │ │ │ movs r1, r4 │ │ │ │ - stmia r7!, {r1, r2, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ movs r3, r5 │ │ │ │ - bcc.n 24c1b8 │ │ │ │ + bcs.n 24c198 │ │ │ │ movs r7, r3 │ │ │ │ - ldrb r2, [r7, #22] │ │ │ │ + ldrb r2, [r5, #22] │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r6, [r0, #20] │ │ │ │ + ldrb r6, [r6, #19] │ │ │ │ movs r1, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 24c1ec │ │ │ │ sub sp, #8 │ │ │ │ @@ -370168,28 +370167,28 @@ │ │ │ │ movs r3, #31 │ │ │ │ ldr r1, [pc, #44] @ (24c1f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 160878 │ │ │ │ nop │ │ │ │ - stmia r7!, {r1} │ │ │ │ + stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r5, #15] │ │ │ │ + ldrb r4, [r3, #15] │ │ │ │ movs r1, r4 │ │ │ │ - bcs.n 24c2a4 │ │ │ │ + bcs.n 24c284 │ │ │ │ movs r7, r3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 24c23c │ │ │ │ sub sp, #8 │ │ │ │ @@ -370197,29 +370196,29 @@ │ │ │ │ movs r3, #31 │ │ │ │ ldr r1, [pc, #48] @ (24c244 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ - bl 37ac08 │ │ │ │ + bl 37abf8 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 37ac08 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + b.w 37abf8 │ │ │ │ + stmia r6!, {r1, r2, r5, r7} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r4, #14] │ │ │ │ + ldrb r0, [r2, #14] │ │ │ │ movs r1, r4 │ │ │ │ - bcs.n 24c258 │ │ │ │ + bne.n 24c238 │ │ │ │ movs r7, r3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 24c2b8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -370228,15 +370227,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (24c2c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #31 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 24c28e │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -370246,28 +370245,28 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r2, r3 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ mov r1, r3 │ │ │ │ strd r3, r3, [sp] │ │ │ │ - bl 37abc4 │ │ │ │ + bl 37abb4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r6!, {r1, r2, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r6} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r2, #13] │ │ │ │ + ldrb r0, [r0, #13] │ │ │ │ movs r1, r4 │ │ │ │ - bne.n 24c238 │ │ │ │ + bne.n 24c218 │ │ │ │ movs r7, r3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 24c344 │ │ │ │ sub sp, #16 │ │ │ │ @@ -370277,15 +370276,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (24c348 ) │ │ │ │ add.w r2, ip, #12 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #100] @ (24c34c ) │ │ │ │ movs r3, #31 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #124 @ 0x7c │ │ │ │ bl 250b70 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 24c316 │ │ │ │ @@ -370300,29 +370299,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r2, r3 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add.w r0, r4, #60 @ 0x3c │ │ │ │ mov r1, r3 │ │ │ │ strd r3, r3, [sp] │ │ │ │ - bl 37abc4 │ │ │ │ + bl 37abb4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ - bne.n 24c3c0 │ │ │ │ + bne.n 24c3a0 │ │ │ │ movs r7, r3 │ │ │ │ - ldrb r4, [r1, #11] │ │ │ │ + ldrb r4, [r7, #10] │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 24c3bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -370331,18 +370330,18 @@ │ │ │ │ ldr r1, [pc, #88] @ (24c3c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #31 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 37a850 │ │ │ │ + bl 37a840 │ │ │ │ cbnz r0, 24c39c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -370356,23 +370355,23 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 24c388 │ │ │ │ negs r0, r4 │ │ │ │ blx 160be8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #20] @ (24c3c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 24c388 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r6} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r1, #9] │ │ │ │ + ldrb r0, [r7, #8] │ │ │ │ movs r1, r4 │ │ │ │ - beq.n 24c328 │ │ │ │ + beq.n 24c308 │ │ │ │ movs r7, r3 │ │ │ │ - ldrb r4, [r7, #13] │ │ │ │ + ldrb r4, [r5, #13] │ │ │ │ movs r1, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 24c404 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370380,24 +370379,24 @@ │ │ │ │ movs r3, #31 │ │ │ │ ldr r1, [pc, #36] @ (24c40c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - stmia r4!, {r1, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r4, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r1, #7] │ │ │ │ + ldrb r4, [r7, #6] │ │ │ │ movs r1, r4 │ │ │ │ - beq.n 24c47c │ │ │ │ + beq.n 24c45c │ │ │ │ movs r7, r3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 24c448 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370405,24 +370404,24 @@ │ │ │ │ movs r3, #31 │ │ │ │ ldr r1, [pc, #36] @ (24c450 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r7} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r1, #6] │ │ │ │ + ldrb r0, [r7, #5] │ │ │ │ movs r1, r4 │ │ │ │ - ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r5, r6, r7} │ │ │ │ movs r7, r3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 24c4a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370431,34 +370430,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (24c4ac ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #31 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r4!, {r1, r3, r4, r6} │ │ │ │ + stmia r4!, {r1, r3, r6} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r0, #5] │ │ │ │ + ldrb r4, [r6, #4] │ │ │ │ movs r1, r4 │ │ │ │ - ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r7} │ │ │ │ movs r7, r3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 24c500 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370467,38 +370466,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (24c508 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #31 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r5, #3] │ │ │ │ + ldrb r0, [r3, #3] │ │ │ │ movs r1, r4 │ │ │ │ - ldmia r7!, {r1, r4, r6} │ │ │ │ + ldmia r7!, {r1, r6} │ │ │ │ movs r7, r3 │ │ │ │ ldr r0, [pc, #4] @ (24c514 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ subs r6, r5, #0 │ │ │ │ movs r7, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -370507,35 +370506,35 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #188] @ (24c5ec ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r2, [pc, #176] @ (24c5f0 ) │ │ │ │ ldr r1, [pc, #176] @ (24c5f4 ) │ │ │ │ mov r7, r0 │ │ │ │ adds r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #160] @ (24c5f8 ) │ │ │ │ ldr r2, [pc, #164] @ (24c5fc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #164] @ (24c600 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #156] @ (24c604 ) │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r3, [pc, #156] @ (24c608 ) │ │ │ │ add r6, pc │ │ │ │ ldr r2, [pc, #156] @ (24c60c ) │ │ │ │ ldr r1, [pc, #156] @ (24c610 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -370544,98 +370543,98 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r3, [pc, #148] @ (24c614 ) │ │ │ │ ldr r2, [pc, #148] @ (24c618 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - bl 2c7250 │ │ │ │ + bl 2c7240 │ │ │ │ ldr r3, [pc, #140] @ (24c61c ) │ │ │ │ ldr r2, [pc, #140] @ (24c620 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (24c624 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r3, [pc, #132] @ (24c628 ) │ │ │ │ ldr r2, [pc, #136] @ (24c62c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (24c630 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r3, [pc, #128] @ (24c634 ) │ │ │ │ ldr r2, [pc, #128] @ (24c638 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (24c63c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7080 │ │ │ │ + bl 2c7070 │ │ │ │ ldr r2, [pc, #120] @ (24c640 ) │ │ │ │ ldr r3, [pc, #124] @ (24c644 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r7, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #60] @ 0x3c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r4!, {r5} │ │ │ │ + stmia r4!, {r4} │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [sp, #312] @ 0x138 │ │ │ │ + str r2, [sp, #248] @ 0xf8 │ │ │ │ movs r6, r3 │ │ │ │ - str r2, [sp, #152] @ 0x98 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ movs r6, r3 │ │ │ │ - strb r6, [r5, #26] │ │ │ │ + strb r6, [r3, #26] │ │ │ │ movs r1, r4 │ │ │ │ - strb r0, [r0, #27] │ │ │ │ + strb r0, [r6, #26] │ │ │ │ movs r1, r4 │ │ │ │ lsls r1, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ + str r2, [r1, #60] @ 0x3c │ │ │ │ movs r7, r3 │ │ │ │ lsls r4, r5, #16 │ │ │ │ movs r0, r6 │ │ │ │ movs r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #52] @ 0x34 │ │ │ │ + strh r4, [r6, #50] @ 0x32 │ │ │ │ movs r4, r4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #7] │ │ │ │ + ldrb r6, [r7, #6] │ │ │ │ movs r1, r4 │ │ │ │ lsls r7, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 24cbbc │ │ │ │ + b.n 24cb9c │ │ │ │ movs r3, r4 │ │ │ │ lsls r5, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r3, r4} │ │ │ │ + ldmia r6!, {r3} │ │ │ │ movs r6, r3 │ │ │ │ lsls r3, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #238 @ 0xee │ │ │ │ + cmp r5, #222 @ 0xde │ │ │ │ movs r6, r4 │ │ │ │ lsls r1, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ mov r3, r2 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -370646,18 +370645,18 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r2, [pc, #8] @ (24c668 ) │ │ │ │ ldr r1, [pc, #12] @ (24c66c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 2c544c │ │ │ │ - add r3, pc, #624 @ (adr r3, 24c8dc ) │ │ │ │ + b.w 2c543c │ │ │ │ + add r3, pc, #560 @ (adr r3, 24c89c ) │ │ │ │ movs r7, r3 │ │ │ │ - b.n 24ca74 │ │ │ │ + b.n 24ca54 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 24c6b4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -370666,29 +370665,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (24c6bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #18 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ str r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r2!, {r1, r2, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r7} │ │ │ │ movs r3, r5 │ │ │ │ - strb r4, [r4, #21] │ │ │ │ + strb r4, [r2, #21] │ │ │ │ movs r1, r4 │ │ │ │ - strb r2, [r7, #21] │ │ │ │ + strb r2, [r5, #21] │ │ │ │ movs r1, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 24c700 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370696,28 +370695,28 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #44] @ (24c708 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r5, r6} │ │ │ │ movs r3, r5 │ │ │ │ - strb r4, [r2, #20] │ │ │ │ + strb r4, [r0, #20] │ │ │ │ movs r1, r4 │ │ │ │ - strb r2, [r5, #20] │ │ │ │ + strb r2, [r3, #20] │ │ │ │ movs r1, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 24c770 │ │ │ │ sub sp, #8 │ │ │ │ @@ -370725,15 +370724,15 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #80] @ (24c778 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #5 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strb.w r3, [r4, #40] @ 0x28 │ │ │ │ blx 162c0c │ │ │ │ @@ -370750,22 +370749,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r3, r5} │ │ │ │ + stmia r2!, {r1, r3, r4} │ │ │ │ movs r3, r5 │ │ │ │ - strb r0, [r1, #19] │ │ │ │ + strb r0, [r7, #18] │ │ │ │ movs r1, r4 │ │ │ │ - strb r6, [r3, #19] │ │ │ │ + strb r6, [r1, #19] │ │ │ │ movs r1, r4 │ │ │ │ - ittt ls │ │ │ │ - movls r4, r4 │ │ │ │ + itee hi │ │ │ │ + movhi r4, r4 │ │ │ │ pushls {r4, r5, r6, r7, lr} │ │ │ │ movls.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #132] @ (24c814 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ @@ -370774,15 +370773,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #128] @ (24c81c ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #18 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #112] @ (24c820 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 24c7cc │ │ │ │ @@ -370808,36 +370807,36 @@ │ │ │ │ add.w r3, r5, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #56] @ (24c82c ) │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r1!, {r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r3, r5, r7} │ │ │ │ movs r3, r5 │ │ │ │ - strb r4, [r5, #17] │ │ │ │ + strb r4, [r3, #17] │ │ │ │ movs r1, r4 │ │ │ │ - strb r0, [r2, #17] │ │ │ │ + strb r0, [r0, #17] │ │ │ │ movs r1, r4 │ │ │ │ - strb r6, [r6, #30] │ │ │ │ + strb r6, [r4, #30] │ │ │ │ movs r1, r4 │ │ │ │ - strb r6, [r5, #30] │ │ │ │ + strb r6, [r3, #30] │ │ │ │ movs r1, r4 │ │ │ │ - strb r4, [r2, #30] │ │ │ │ + strb r4, [r0, #30] │ │ │ │ movs r1, r4 │ │ │ │ - strb r0, [r0, #30] │ │ │ │ + strb r0, [r6, #29] │ │ │ │ movs r1, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 24c8a0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370845,15 +370844,15 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #92] @ (24c8a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r3, [r0, #40] @ 0x28 │ │ │ │ movs r0, #7 │ │ │ │ cbz r3, 24c892 │ │ │ │ blx 162c0c │ │ │ │ ldr r3, [pc, #64] @ (24c8ac ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -370873,23 +370872,23 @@ │ │ │ │ pop {pc} │ │ │ │ blx 162c0c │ │ │ │ ldr r3, [pc, #24] @ (24c8b0 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ b.n 24c86e │ │ │ │ nop │ │ │ │ - stmia r1!, {r1, r2} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ - strb r4, [r4, #14] │ │ │ │ + strb r4, [r2, #14] │ │ │ │ movs r1, r4 │ │ │ │ - strb r2, [r7, #14] │ │ │ │ + strb r2, [r5, #14] │ │ │ │ movs r1, r4 │ │ │ │ - strb r4, [r7, #27] │ │ │ │ + strb r4, [r5, #27] │ │ │ │ movs r1, r4 │ │ │ │ - strb r6, [r2, #27] │ │ │ │ + strb r6, [r0, #27] │ │ │ │ movs r1, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #112] @ 24c934 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370897,15 +370896,15 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #108] @ (24c93c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldrb.w r3, [r0, #32] │ │ │ │ cbz r3, 24c90e │ │ │ │ movs r0, #3 │ │ │ │ blx 162c0c │ │ │ │ ldr r3, [pc, #80] @ (24c940 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -370933,22 +370932,22 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r0!, {r1, r7} │ │ │ │ + stmia r0!, {r1, r4, r5, r6} │ │ │ │ movs r3, r5 │ │ │ │ - strb r0, [r4, #12] │ │ │ │ + strb r0, [r2, #12] │ │ │ │ movs r1, r4 │ │ │ │ - strb r6, [r6, #12] │ │ │ │ + strb r6, [r4, #12] │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xfb8c001e │ │ │ │ - add r0, pc, #904 @ (adr r0, 24ccd0 ) │ │ │ │ + @ instruction: 0xfb7c001e │ │ │ │ + add r0, pc, #840 @ (adr r0, 24cc90 ) │ │ │ │ movs r7, r3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 24c980 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370956,24 +370955,24 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #36] @ (24c988 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - itee al │ │ │ │ - moval r3, r5 │ │ │ │ - strb r4, [r1, #10] │ │ │ │ - mov r1, r4 │ │ │ │ - strb r2, [r4, #10] │ │ │ │ + ittt le │ │ │ │ + movle r3, r5 │ │ │ │ + strble r4, [r7, #9] │ │ │ │ + movle r1, r4 │ │ │ │ + strb r2, [r2, #10] │ │ │ │ movs r1, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 24c9c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370981,24 +370980,24 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #36] @ (24c9cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - itet ge │ │ │ │ - movge r3, r5 │ │ │ │ - strblt r0, [r1, #9] │ │ │ │ - movge r1, r4 │ │ │ │ - strb r6, [r3, #9] │ │ │ │ + itte ls │ │ │ │ + movls r3, r5 │ │ │ │ + strbls r0, [r7, #8] │ │ │ │ + movhi r1, r4 │ │ │ │ + strb r6, [r1, #9] │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 24ca1c │ │ │ │ sub sp, #12 │ │ │ │ @@ -371007,32 +371006,32 @@ │ │ │ │ ldr r1, [pc, #56] @ (24ca24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #18 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - itte vs │ │ │ │ - movvs r3, r5 │ │ │ │ - strbvs r4, [r0, #8] │ │ │ │ - movvc r1, r4 │ │ │ │ - strb r2, [r3, #8] │ │ │ │ + itet pl │ │ │ │ + movpl r3, r5 │ │ │ │ + strbmi r4, [r6, #7] │ │ │ │ + movpl r1, r4 │ │ │ │ + strb r2, [r1, #8] │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 24ca74 │ │ │ │ sub sp, #12 │ │ │ │ @@ -371041,32 +371040,32 @@ │ │ │ │ ldr r1, [pc, #56] @ (24ca7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #18 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - itee eq │ │ │ │ - moveq r3, r5 │ │ │ │ - strbne r4, [r5, #6] │ │ │ │ - movne r1, r4 │ │ │ │ - strb r2, [r0, #7] │ │ │ │ + bkpt 0x00fe │ │ │ │ + movs r3, r5 │ │ │ │ + strb r4, [r3, #6] │ │ │ │ + movs r1, r4 │ │ │ │ + strb r2, [r6, #6] │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #116] @ (24cb04 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -371078,22 +371077,22 @@ │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ movs r3, #18 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 24cacc │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ cbz r3, 24caec │ │ │ │ ldr.w r2, [r3, #316] @ 0x13c │ │ │ │ @@ -371111,19 +371110,19 @@ │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 160878 │ │ │ │ str.w r2, [r3, #320] @ 0x140 │ │ │ │ b.n 24cae0 │ │ │ │ - bkpt 0x00b8 │ │ │ │ + bkpt 0x00a8 │ │ │ │ movs r3, r5 │ │ │ │ - strb r2, [r3, #5] │ │ │ │ + strb r2, [r1, #5] │ │ │ │ movs r1, r4 │ │ │ │ - strb r4, [r5, #5] │ │ │ │ + strb r4, [r3, #5] │ │ │ │ movs r1, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ (24cbd8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -371136,23 +371135,23 @@ │ │ │ │ ldr r1, [pc, #172] @ (24cbe0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #18 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ movs r3, #18 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ subs r3, #111 @ 0x6f │ │ │ │ bne.n 24cb68 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ subs r3, #110 @ 0x6e │ │ │ │ beq.n 24cbd0 │ │ │ │ @@ -371185,40 +371184,40 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #68] @ (24cbf0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldrb r3, [r6, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24cb78 │ │ │ │ b.n 24cb68 │ │ │ │ - bkpt 0x0028 │ │ │ │ + bkpt 0x0018 │ │ │ │ movs r3, r5 │ │ │ │ - strb r0, [r0, #3] │ │ │ │ + strb r0, [r6, #2] │ │ │ │ movs r1, r4 │ │ │ │ - strb r2, [r2, #3] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ movs r1, r4 │ │ │ │ - ldr r6, [sp, #568] @ 0x238 │ │ │ │ + ldr r6, [sp, #504] @ 0x1f8 │ │ │ │ movs r7, r3 │ │ │ │ - pop {r2, r5, r7, pc} │ │ │ │ + pop {r2, r4, r7, pc} │ │ │ │ movs r3, r5 │ │ │ │ - strb r6, [r3, #16] │ │ │ │ + strb r6, [r1, #16] │ │ │ │ movs r1, r4 │ │ │ │ - strb r6, [r0, #15] │ │ │ │ + strb r6, [r6, #14] │ │ │ │ movs r1, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ ldr r2, [pc, #780] @ (24cf18 ) │ │ │ │ @@ -371242,28 +371241,28 @@ │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ add r7, sp, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 162294 │ │ │ │ mov r0, sl │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r6, #76 @ 0x4c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r7, #-8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24cd62 │ │ │ │ subs r1, r7, #4 │ │ │ │ @@ -371278,15 +371277,15 @@ │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #664] @ (24cf30 ) │ │ │ │ movs r2, #239 @ 0xef │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldr r2, [pc, #652] @ (24cf34 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #620] @ (24cf1c ) │ │ │ │ adds r1, #20 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -371321,15 +371320,15 @@ │ │ │ │ sub.w r1, r7, #8 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr.w r1, [r7, #-8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 24cdb6 │ │ │ │ mov r0, fp │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ b.n 24cca6 │ │ │ │ ldr r1, [pc, #540] @ (24cf3c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24ccf8 │ │ │ │ @@ -371351,50 +371350,50 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #508] @ (24cf50 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movs r2, #254 @ 0xfe │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24cca6 │ │ │ │ ldr r4, [pc, #496] @ (24cf54 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #492] @ (24cf58 ) │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24cca6 │ │ │ │ ldr r4, [pc, #480] @ (24cf5c ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #476] @ (24cf60 ) │ │ │ │ movs r2, #244 @ 0xf4 │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24cca6 │ │ │ │ ldr r1, [pc, #464] @ (24cf64 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #460] @ (24cf68 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #460] @ (24cf6c ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldr r1, [pc, #456] @ (24cf70 ) │ │ │ │ add r4, pc │ │ │ │ movs r2, #235 @ 0xeb │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24cca6 │ │ │ │ ldr.w r5, [r8, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #440] @ (24cf74 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cbnz r0, 24cdf4 │ │ │ │ @@ -371432,43 +371431,43 @@ │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ bne.n 24cd3c │ │ │ │ subs r1, r0, #3 │ │ │ │ adds r0, r5, #3 │ │ │ │ blx 160bcc │ │ │ │ mov r9, r0 │ │ │ │ - bl 2c69d8 │ │ │ │ + bl 2c69c8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 2c67ac │ │ │ │ + bl 2c679c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24cefe │ │ │ │ ldr r6, [pc, #304] @ (24cf7c ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r2, [pc, #304] @ (24cf80 ) │ │ │ │ ldr r1, [pc, #304] @ (24cf84 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r6, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr.w r3, [r7, #-4] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r5, r0 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 24ce90 │ │ │ │ ldr r4, [pc, #280] @ (24cf88 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #276] @ (24cf8c ) │ │ │ │ mov.w r2, #274 @ 0x112 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r9 │ │ │ │ blx 16087c │ │ │ │ b.n 24cca6 │ │ │ │ mov r0, r9 │ │ │ │ blx 16087c │ │ │ │ ldr.w r3, [r7, #-4] │ │ │ │ str.w r3, [r8, #24] │ │ │ │ @@ -371514,74 +371513,74 @@ │ │ │ │ add r1, pc │ │ │ │ b.n 24ce7e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2 0, cr0, [r6, #188] @ 0xbc │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #124] @ 0x7c │ │ │ │ + ldr r0, [r0, #124] @ 0x7c │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r5, #124] @ 0x7c │ │ │ │ + ldr r2, [r3, #124] @ 0x7c │ │ │ │ movs r1, r4 │ │ │ │ - pop {r1, r3, r5, pc} │ │ │ │ + pop {r1, r3, r4, pc} │ │ │ │ movs r3, r5 │ │ │ │ - strb r6, [r4, #14] │ │ │ │ + strb r6, [r2, #14] │ │ │ │ movs r1, r4 │ │ │ │ - strb r2, [r3, #11] │ │ │ │ + strb r2, [r1, #11] │ │ │ │ movs r1, r4 │ │ │ │ stc2l 0, cr0, [r8], #188 @ 0xbc │ │ │ │ - movs r3, #200 @ 0xc8 │ │ │ │ + movs r3, #184 @ 0xb8 │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r2, 24cf72 │ │ │ │ + cbnz r2, 24cf6e │ │ │ │ movs r4, r4 │ │ │ │ - strb r4, [r6, #12] │ │ │ │ + strb r4, [r4, #12] │ │ │ │ movs r1, r4 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r6} │ │ │ │ movs r6, r3 │ │ │ │ - pop {r1} │ │ │ │ + cbnz r2, 24cfc8 │ │ │ │ movs r3, r5 │ │ │ │ - bkpt 0x0026 │ │ │ │ + bkpt 0x0016 │ │ │ │ movs r6, r3 │ │ │ │ - strb r0, [r4, #8] │ │ │ │ + strb r0, [r2, #8] │ │ │ │ movs r1, r4 │ │ │ │ - strb r4, [r3, #10] │ │ │ │ + strb r4, [r1, #10] │ │ │ │ movs r1, r4 │ │ │ │ - strb r0, [r1, #8] │ │ │ │ + strb r0, [r7, #7] │ │ │ │ movs r1, r4 │ │ │ │ - strb r0, [r3, #11] │ │ │ │ + strb r0, [r1, #11] │ │ │ │ movs r1, r4 │ │ │ │ - strb r0, [r6, #7] │ │ │ │ + strb r0, [r4, #7] │ │ │ │ movs r1, r4 │ │ │ │ - strb r4, [r1, #10] │ │ │ │ + strb r4, [r7, #9] │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r4, [r3, r6] │ │ │ │ + ldrh r4, [r1, r6] │ │ │ │ movs r7, r3 │ │ │ │ - pop {r4, r6, r7, pc} │ │ │ │ + pop {r6, r7, pc} │ │ │ │ movs r6, r3 │ │ │ │ - strb r2, [r1, #7] │ │ │ │ + strb r2, [r7, #6] │ │ │ │ movs r1, r4 │ │ │ │ - movs r2, #250 @ 0xfa │ │ │ │ + movs r2, #234 @ 0xea │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb8f4 │ │ │ │ + @ instruction: 0xb8e4 │ │ │ │ movs r4, r4 │ │ │ │ - revsh r6, r7 │ │ │ │ + revsh r6, r5 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [r4, #88] @ 0x58 │ │ │ │ + ldr r0, [r2, #88] @ 0x58 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r6, #88] @ 0x58 │ │ │ │ + ldr r2, [r4, #88] @ 0x58 │ │ │ │ movs r1, r4 │ │ │ │ - strb r2, [r6, #8] │ │ │ │ + strb r2, [r4, #8] │ │ │ │ movs r1, r4 │ │ │ │ - strb r4, [r7, #3] │ │ │ │ + strb r4, [r5, #3] │ │ │ │ movs r1, r4 │ │ │ │ - rev16 r0, r1 │ │ │ │ + rev r0, r7 │ │ │ │ movs r3, r5 │ │ │ │ - strb r2, [r1, #6] │ │ │ │ + strb r2, [r7, #5] │ │ │ │ movs r1, r4 │ │ │ │ - strb r2, [r5, #1] │ │ │ │ + strb r2, [r3, #1] │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024cf9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -371602,40 +371601,40 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r3, [pc, #44] @ (24d018 ) │ │ │ │ ldr r2, [pc, #48] @ (24d01c ) │ │ │ │ ldr r1, [pc, #48] @ (24d020 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #18 │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ strd r5, r6, [sp, #40] @ 0x28 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ ldr.w lr, [r0, #64] @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov ip, lr │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx ip │ │ │ │ - cbnz r2, 24d034 │ │ │ │ + cbnz r2, 24d030 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [r0, #64] @ 0x40 │ │ │ │ + ldr r2, [r6, #60] @ 0x3c │ │ │ │ movs r1, r4 │ │ │ │ - ldr r6, [r2, #64] @ 0x40 │ │ │ │ + ldr r6, [r0, #64] @ 0x40 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024d024 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -371678,25 +371677,25 @@ │ │ │ │ beq.n 24d072 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 24d06e │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ ldr r1, [pc, #160] @ (24d134 ) │ │ │ │ ldr r2, [pc, #160] @ (24d138 ) │ │ │ │ movs r3, #18 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #156] @ (24d13c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ movs r3, #0 │ │ │ │ strd r8, r3, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w sl, [r0, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ @@ -371720,15 +371719,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ bl 25117c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 42140c │ │ │ │ + b.w 4213fc │ │ │ │ ldr r4, [r4, #44] @ 0x2c │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 24d0d4 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24d064 │ │ │ │ ldr r4, [r4, #44] @ 0x2c │ │ │ │ @@ -371748,19 +371747,19 @@ │ │ │ │ it ne │ │ │ │ movne r5, #1 │ │ │ │ bne.n 24d054 │ │ │ │ ldr r4, [r4, #44] @ 0x2c │ │ │ │ movs r5, #2 │ │ │ │ b.n 24d05a │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8b8 │ │ │ │ + @ instruction: 0xb8a8 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [r2, #52] @ 0x34 │ │ │ │ + ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ + ldr r2, [r3, #52] @ 0x34 │ │ │ │ movs r1, r4 │ │ │ │ ldr.w r3, [r0, #324] @ 0x144 │ │ │ │ cbz r3, 24d152 │ │ │ │ ldr.w r2, [r0, #328] @ 0x148 │ │ │ │ str.w r2, [r3, #328] @ 0x148 │ │ │ │ ldr.w r3, [r0, #324] @ 0x144 │ │ │ │ ldr.w r1, [r0, #328] @ 0x148 │ │ │ │ @@ -371803,15 +371802,15 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r7, r2 │ │ │ │ ldr.w r4, [r5, #332] @ 0x14c │ │ │ │ - bl 42140c │ │ │ │ + bl 4213fc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 24d1ea │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -371957,22 +371956,22 @@ │ │ │ │ b.n 24d290 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mcr2 0, 3, r0, cr12, cr11, {1} │ │ │ │ @ instruction: 0xf740002f │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #62] @ 0x3e │ │ │ │ + ldrh r0, [r0, #62] @ 0x3e │ │ │ │ movs r4, r4 │ │ │ │ str r6, [r4, #92] @ 0x5c │ │ │ │ movs r0, r6 │ │ │ │ @ instruction: 0xf6dc002f │ │ │ │ ldc2l 0, cr0, [r0, #236] @ 0xec │ │ │ │ ldc2 0, cr0, [r6, #236]! @ 0xec │ │ │ │ - ldr r0, [r7, #88] @ 0x58 │ │ │ │ + ldr r0, [r5, #88] @ 0x58 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024d358 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -371989,56 +371988,56 @@ │ │ │ │ ldr r6, [pc, #120] @ (24d400 ) │ │ │ │ add r7, pc │ │ │ │ add r9, pc │ │ │ │ add r6, pc │ │ │ │ ldr.w r2, [r8] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r4, [r8, #16] │ │ │ │ cbnz r4, 24d3b2 │ │ │ │ b.n 24d3d4 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 25012c │ │ │ │ ldr.w r4, [r4, #324] @ 0x144 │ │ │ │ cbz r4, 24d3d4 │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24d3a0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r4, [r4, #324] @ 0x144 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24d3b2 │ │ │ │ ldr.w r8, [r8, #4] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 24d38c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r6, #-236] @ 0xffffff14 │ │ │ │ - ldr r2, [r4, #84] @ 0x54 │ │ │ │ + ldr r2, [r2, #84] @ 0x54 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r6, [r4, #84] @ 0x54 │ │ │ │ + ldr r6, [r2, #84] @ 0x54 │ │ │ │ movs r1, r4 │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r2, r3, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r5, r6} │ │ │ │ + pop {r1, r4, r6} │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0024d404 : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #10 │ │ │ │ beq.n 24d418 │ │ │ │ @@ -372099,15 +372098,15 @@ │ │ │ │ ldr r4, [pc, #68] @ (24d4cc ) │ │ │ │ adds r3, #20 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24d46a │ │ │ │ ldr r3, [pc, #48] @ (24d4d0 ) │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #48] @ (24d4d4 ) │ │ │ │ ldr r0, [pc, #48] @ (24d4d8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -372119,31 +372118,31 @@ │ │ │ │ ldr r1, [pc, #40] @ (24d4e0 ) │ │ │ │ ldr r0, [pc, #44] @ (24d4e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - push {r3, r4, r6, lr} │ │ │ │ + push {r3, r6, lr} │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [r5, #68] @ 0x44 │ │ │ │ + ldr r0, [r3, #68] @ 0x44 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r6, [r4, #72] @ 0x48 │ │ │ │ + ldr r6, [r2, #72] @ 0x48 │ │ │ │ movs r1, r4 │ │ │ │ - push {r1, r2, r4, r5, lr} │ │ │ │ + push {r1, r2, r5, lr} │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [r1, #68] @ 0x44 │ │ │ │ + ldr r4, [r7, #64] @ 0x40 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r0, #72] @ 0x48 │ │ │ │ + ldr r2, [r6, #68] @ 0x44 │ │ │ │ movs r1, r4 │ │ │ │ - push {r2, r5, lr} │ │ │ │ + push {r2, r4, lr} │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [r7, #64] @ 0x40 │ │ │ │ + ldr r2, [r5, #64] @ 0x40 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [r0, #68] @ 0x44 │ │ │ │ + ldr r4, [r6, #64] @ 0x40 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024d4e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -372203,31 +372202,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #28] │ │ │ │ mov r0, r8 │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ b.n 24d554 │ │ │ │ ldr.w r1, [fp] │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ b.n 24d578 │ │ │ │ ldr.w r1, [fp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ b.n 24d578 │ │ │ │ @ instruction: 0xfbc0003b │ │ │ │ eors.w r0, r6, #11468800 @ 0xaf0000 │ │ │ │ - ldr r4, [r4, #68] @ 0x44 │ │ │ │ + ldr r4, [r2, #68] @ 0x44 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r6, #64] @ 0x40 │ │ │ │ + ldr r2, [r4, #64] @ 0x40 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r1, #68] @ 0x44 │ │ │ │ + ldr r0, [r7, #64] @ 0x40 │ │ │ │ movs r1, r4 │ │ │ │ cmp r0, #132 @ 0x84 │ │ │ │ ... │ │ │ │ │ │ │ │ 0024d5cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -372302,15 +372301,15 @@ │ │ │ │ cmp r6, #1 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ it ne │ │ │ │ movne r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24d640 │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 25012c │ │ │ │ ldr r4, [r4, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24d644 │ │ │ │ movs r0, #0 │ │ │ │ @@ -372319,15 +372318,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xf36a002f │ │ │ │ asrs r4, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #52] @ 0x34 │ │ │ │ + ldr r4, [r2, #52] @ 0x34 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024d6b4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -372340,20 +372339,20 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ ldr r1, [pc, #88] @ (24d73c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fc914 │ │ │ │ + bl 3fc904 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 2505d8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ @@ -372376,17 +372375,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ movt r0, #57391 @ 0xe02f │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #226 @ 0xe2 │ │ │ │ + adds r1, #210 @ 0xd2 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r4, r4, #30 │ │ │ │ + asrs r4, r2, #30 │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xf290002f │ │ │ │ │ │ │ │ 0024d744 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -372401,38 +372400,38 @@ │ │ │ │ ldr r5, [pc, #160] @ (24d804 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ ldr r1, [pc, #144] @ (24d808 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ mov r7, r0 │ │ │ │ bl 231dfc │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ cbz r0, 24d7a8 │ │ │ │ - bl 3f5424 │ │ │ │ + bl 3f5414 │ │ │ │ ldr r3, [pc, #120] @ (24d80c ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3d1364 │ │ │ │ + bl 3d1354 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 389718 │ │ │ │ + bl 389708 │ │ │ │ mov r0, r6 │ │ │ │ bl 244d94 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ @@ -372452,23 +372451,23 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 24d7f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 3ce398 │ │ │ │ + b.w 3ce388 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf23e002f │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #36] @ 0x24 │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ movs r1, r4 │ │ │ │ @ instruction: 0xf232002f │ │ │ │ - add r6, r9 │ │ │ │ + add r6, r7 │ │ │ │ movs r3, r4 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ rsb r0, r0, #47 @ 0x2f │ │ │ │ │ │ │ │ 0024d814 : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -372486,15 +372485,15 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3fcb54 │ │ │ │ + bl 3fcb44 │ │ │ │ cbz r0, 24d868 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.n 24d85c │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ cbnz r3, 24d85c │ │ │ │ bl 24fbd8 │ │ │ │ @@ -372502,19 +372501,19 @@ │ │ │ │ ldr r1, [pc, #116] @ (24d8d4 ) │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24d856 │ │ │ │ ldr r0, [pc, #108] @ (24d8d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 40ed68 │ │ │ │ + bl 40ed58 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r1, 24d8ae │ │ │ │ mov r0, r5 │ │ │ │ bl 244d58 │ │ │ │ ldr r2, [pc, #84] @ (24d8dc ) │ │ │ │ ldr r3, [pc, #64] @ (24d8cc ) │ │ │ │ @@ -372535,26 +372534,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [sp, #4] │ │ │ │ bl 24ffc4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 24d880 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40ea14 │ │ │ │ + bl 40ea04 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 24d880 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ sbc.w r0, ip, #47 @ 0x2f │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r0, r3] │ │ │ │ + ldrsh r4, [r6, r2] │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r6, [r3, #11] │ │ │ │ + ldrb r6, [r1, #11] │ │ │ │ movs r6, r3 │ │ │ │ - str r2, [r2, r3] │ │ │ │ + str r2, [r0, r3] │ │ │ │ movs r7, r3 │ │ │ │ add.w r0, lr, #47 @ 0x2f │ │ │ │ │ │ │ │ 0024d8e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -372567,15 +372566,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (24d954 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3fca08 │ │ │ │ + bl 3fc9f8 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 250048 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 244d58 │ │ │ │ @@ -372597,15 +372596,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf0a2002f │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r4, r1 │ │ │ │ + cmp r4, r7 │ │ │ │ movs r3, r4 │ │ │ │ orns r0, r6, #47 @ 0x2f │ │ │ │ │ │ │ │ 0024d95c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -372622,26 +372621,26 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ ldr r3, [pc, #52] @ (24d9c8 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42298c │ │ │ │ + bl 42297c │ │ │ │ cmp r4, #15 │ │ │ │ bne.n 24d998 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -372672,15 +372671,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 24da4c │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 24da92 │ │ │ │ ldr r2, [pc, #192] @ (24dadc ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #184] @ (24dad8 ) │ │ │ │ @@ -372719,23 +372718,23 @@ │ │ │ │ movge.w r0, #1024 @ 0x400 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r7, r4, lsl #2] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #1 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ - bl 42298c │ │ │ │ + bl 42297c │ │ │ │ cmp r4, r8 │ │ │ │ blt.n 24da7c │ │ │ │ b.n 24da18 │ │ │ │ ldr r2, [pc, #76] @ (24dae0 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 42298c │ │ │ │ + bl 42297c │ │ │ │ ldr r2, [pc, #68] @ (24dae4 ) │ │ │ │ ldr r3, [pc, #52] @ (24dad8 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -372746,24 +372745,24 @@ │ │ │ │ ldr r2, [pc, #44] @ (24dae8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w sp, sp, #4096 @ 0x1000 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 42298c │ │ │ │ + b.w 42297c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vaddl.s32 q0, d10, d31 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ vhadd.s d16, d6, d31 │ │ │ │ - strd r0, r0, [r4, #120]! @ 0x78 │ │ │ │ + ldrd r0, r0, [r4, #120] @ 0x78 │ │ │ │ cdp 0, 15, cr0, cr2, cr15, {1} │ │ │ │ - ldrh r6, [r7, #56] @ 0x38 │ │ │ │ + ldrh r6, [r5, #56] @ 0x38 │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 0024daec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -372809,15 +372808,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ blx 161b14 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4229d4 │ │ │ │ + bl 4229c4 │ │ │ │ mov.w r3, #1024 @ 0x400 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #0 │ │ │ │ bl 24f66c │ │ │ │ subs r5, r0, #0 │ │ │ │ ble.n 24db32 │ │ │ │ @@ -372833,15 +372832,15 @@ │ │ │ │ ldrb.w r1, [r2, #312] @ 0x138 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 24db94 │ │ │ │ ldr r2, [r2, #28] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 42298c │ │ │ │ + bl 42297c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 24db94 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp 0, 9, cr0, cr0, cr15, {1} │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @@ -372927,21 +372926,21 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xf4b4003b │ │ │ │ lsls r1, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ orns r0, r4, #12255232 @ 0xbb0000 │ │ │ │ - strh r0, [r6, #12] │ │ │ │ + strh r0, [r4, #12] │ │ │ │ movs r6, r3 │ │ │ │ - add r5, sp, #472 @ 0x1d8 │ │ │ │ + add r5, sp, #408 @ 0x198 │ │ │ │ movs r3, r5 │ │ │ │ - str r0, [r4, #80] @ 0x50 │ │ │ │ + str r0, [r2, #80] @ 0x50 │ │ │ │ movs r1, r4 │ │ │ │ - str r2, [r5, #80] @ 0x50 │ │ │ │ + str r2, [r3, #80] @ 0x50 │ │ │ │ movs r1, r4 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ b.w 162104 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -373264,29 +373263,29 @@ │ │ │ │ movs r3, #1 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ blx 1626f0 │ │ │ │ b.n 24df02 │ │ │ │ nop │ │ │ │ - str r0, [r2, #56] @ 0x38 │ │ │ │ + str r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, r4 │ │ │ │ - cmp r0, #184 @ 0xb8 │ │ │ │ + cmp r0, #168 @ 0xa8 │ │ │ │ movs r7, r3 │ │ │ │ - movs r7, #208 @ 0xd0 │ │ │ │ + movs r7, #192 @ 0xc0 │ │ │ │ movs r7, r3 │ │ │ │ - str r2, [r0, #36] @ 0x24 │ │ │ │ + str r2, [r6, #32] │ │ │ │ movs r1, r4 │ │ │ │ - movs r7, #128 @ 0x80 │ │ │ │ + movs r7, #112 @ 0x70 │ │ │ │ movs r7, r3 │ │ │ │ - add r1, sp, #336 @ 0x150 │ │ │ │ + add r1, sp, #272 @ 0x110 │ │ │ │ movs r7, r3 │ │ │ │ - str r4, [r6, #28] │ │ │ │ + str r4, [r4, #28] │ │ │ │ movs r1, r4 │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ + add r1, sp, #104 @ 0x68 │ │ │ │ movs r7, r3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r0, [pc, #348] @ (24e188 ) │ │ │ │ @@ -373355,15 +373354,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ - bl 42140c │ │ │ │ + bl 4213fc │ │ │ │ mov r5, r0 │ │ │ │ b.n 24e0a4 │ │ │ │ ldr.w r5, [r6, #296] @ 0x128 │ │ │ │ mov.w ip, #324 @ 0x144 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mla r0, ip, r5, r0 │ │ │ │ subs r0, r6, r0 │ │ │ │ @@ -373401,27 +373400,27 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 16087c │ │ │ │ b.n 24e08a │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 42140c │ │ │ │ + bl 4213fc │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r0, #69632 @ 0x11000 │ │ │ │ bhi.n 24e172 │ │ │ │ blx 162c0c │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4212ec │ │ │ │ + bl 4212dc │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ ldr r7, [r6, #0] │ │ │ │ b.n 24e132 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 24e17c │ │ │ │ strb.w r5, [r9] │ │ │ │ @@ -373629,149 +373628,149 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #260] @ (24e474 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #252] @ (24e478 ) │ │ │ │ ldr r2, [pc, #252] @ (24e47c ) │ │ │ │ ldr r1, [pc, #256] @ (24e480 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ adds r3, #24 │ │ │ │ movw r2, #1308 @ 0x51c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24e35c │ │ │ │ ldr r3, [pc, #228] @ (24e484 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #228] @ (24e488 ) │ │ │ │ ldr r1, [pc, #232] @ (24e48c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1337 @ 0x539 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24e396 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 24e396 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24e396 │ │ │ │ ldr r3, [pc, #168] @ (24e474 ) │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r4, [pc, #192] @ (24e490 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #180] @ (24e494 ) │ │ │ │ ldr r1, [pc, #184] @ (24e498 ) │ │ │ │ mov.w r2, #1344 @ 0x540 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24e396 │ │ │ │ ldr r3, [pc, #124] @ (24e474 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #148] @ (24e49c ) │ │ │ │ ldr r2, [pc, #152] @ (24e4a0 ) │ │ │ │ ldr r1, [pc, #152] @ (24e4a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ adds r3, #24 │ │ │ │ movw r2, #1317 @ 0x525 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24e396 │ │ │ │ ldr r3, [pc, #80] @ (24e474 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r3, [pc, #116] @ (24e4a8 ) │ │ │ │ ldr r2, [pc, #120] @ (24e4ac ) │ │ │ │ ldr r1, [pc, #120] @ (24e4b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ adds r3, #24 │ │ │ │ movw r2, #1323 @ 0x52b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24e396 │ │ │ │ nop │ │ │ │ b.n 24e264 │ │ │ │ movs r7, r5 │ │ │ │ ldmia r2, {r1, r2, r5} │ │ │ │ movs r7, r5 │ │ │ │ mrc 0, 0, r0, cr0, cr11, {1} │ │ │ │ ldmia r1!, {r4, r5, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ ldcl 0, cr0, [r2, #236] @ 0xec │ │ │ │ - add r6, pc, #928 @ (adr r6, 24e808 ) │ │ │ │ + add r6, pc, #864 @ (adr r6, 24e7c8 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldrsh r2, [r2, r2] │ │ │ │ + ldrsh r2, [r0, r2] │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r6, [r2, #4] │ │ │ │ + ldrh r6, [r0, #4] │ │ │ │ movs r2, r4 │ │ │ │ ldmia r1!, {r2, r3, r4, r7} │ │ │ │ movs r7, r5 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #528 @ (adr r6, 24e68c ) │ │ │ │ + add r6, pc, #464 @ (adr r6, 24e64c ) │ │ │ │ movs r3, r5 │ │ │ │ - ldrsh r6, [r1, r1] │ │ │ │ + ldrsh r6, [r7, r0] │ │ │ │ movs r1, r4 │ │ │ │ - ldrsh r0, [r5, r0] │ │ │ │ + ldrsh r0, [r3, r0] │ │ │ │ movs r1, r4 │ │ │ │ - add r6, pc, #384 @ (adr r6, 24e608 ) │ │ │ │ + add r6, pc, #320 @ (adr r6, 24e5c8 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldrsh r6, [r0, r3] │ │ │ │ + ldrsh r6, [r6, r2] │ │ │ │ movs r1, r4 │ │ │ │ - ldrsh r2, [r0, r0] │ │ │ │ + ldrb r2, [r6, r7] │ │ │ │ movs r1, r4 │ │ │ │ - ldrsh r2, [r6, r1] │ │ │ │ + ldrsh r2, [r4, r1] │ │ │ │ movs r1, r4 │ │ │ │ - add r6, pc, #128 @ (adr r6, 24e518 ) │ │ │ │ + add r6, pc, #64 @ (adr r6, 24e4d8 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r1, r7] │ │ │ │ + ldrb r0, [r7, r6] │ │ │ │ movs r1, r4 │ │ │ │ - add r5, pc, #1000 @ (adr r5, 24e888 ) │ │ │ │ + add r5, pc, #936 @ (adr r5, 24e848 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r7, r7] │ │ │ │ + ldrb r4, [r5, r7] │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r6, [r3, r6] │ │ │ │ + ldrb r6, [r1, r6] │ │ │ │ movs r1, r4 │ │ │ │ - add r5, pc, #824 @ (adr r5, 24e7e4 ) │ │ │ │ + add r5, pc, #760 @ (adr r5, 24e7a4 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r3, r6] │ │ │ │ + ldrb r0, [r1, r6] │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r2, [r6, r5] │ │ │ │ + ldrb r2, [r4, r5] │ │ │ │ movs r1, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ @@ -373784,20 +373783,20 @@ │ │ │ │ mov sl, r1 │ │ │ │ ldr r7, [pc, #340] @ (24e630 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3f5024 │ │ │ │ + bl 3f5014 │ │ │ │ ldr r1, [pc, #324] @ (24e634 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24e5aa │ │ │ │ ldr r1, [pc, #312] @ (24e638 ) │ │ │ │ movs r2, #2 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ @@ -373810,51 +373809,51 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24e5fa │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cbz r0, 24e52a │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #10 │ │ │ │ - bl 401988 │ │ │ │ + bl 401978 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24e5da │ │ │ │ ldr r3, [pc, #272] @ (24e63c ) │ │ │ │ mov r2, fp │ │ │ │ ldr r1, [pc, #272] @ (24e640 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [r7, r3] │ │ │ │ mov r3, r7 │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ ldr r1, [pc, #260] @ (24e644 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 40e59c │ │ │ │ + bl 40e58c │ │ │ │ ldr r1, [pc, #248] @ (24e648 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e29c │ │ │ │ + bl 40e28c │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 24e5b2 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 3d0cb4 │ │ │ │ + bl 3d0ca4 │ │ │ │ cbnz r0, 24e5cc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 3ce2e4 │ │ │ │ + bl 3ce2d4 │ │ │ │ mov r0, r4 │ │ │ │ blx 162de8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r2, [pc, #200] @ (24e64c ) │ │ │ │ ldr r3, [pc, #168] @ (24e62c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -373868,22 +373867,22 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r4, r0 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.n 24e55c │ │ │ │ mov r0, r5 │ │ │ │ - bl 40ea08 │ │ │ │ + bl 40e9f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24e55c │ │ │ │ movs r0, #3 │ │ │ │ - bl 40c7c4 │ │ │ │ + bl 40c7b4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40ea0c │ │ │ │ + bl 40e9fc │ │ │ │ b.n 24e55c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ bl 24e278 │ │ │ │ mov r5, r0 │ │ │ │ b.n 24e56e │ │ │ │ @@ -373893,15 +373892,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (24e658 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1433 @ 0x599 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 24e574 │ │ │ │ ldr r2, [pc, #96] @ (24e65c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #96] @ (24e660 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ @@ -373912,68 +373911,68 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (24e66c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1422 @ 0x58e │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24e5f4 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 24dfb8 │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ b.n 24dfa8 │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r6, [r1, r6] │ │ │ │ + ldrb r6, [r7, r5] │ │ │ │ movs r1, r4 │ │ │ │ - str r5, [sp, #928] @ 0x3a0 │ │ │ │ + str r5, [sp, #864] @ 0x360 │ │ │ │ movs r3, r4 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, r6] │ │ │ │ + ldrb r6, [r1, r6] │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r2, [r3, r6] │ │ │ │ + ldrb r2, [r1, r6] │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r0, [r6, r4] │ │ │ │ + ldrb r0, [r4, r4] │ │ │ │ movs r1, r4 │ │ │ │ b.n 24de78 │ │ │ │ movs r7, r5 │ │ │ │ - add r4, pc, #136 @ (adr r4, 24e6dc ) │ │ │ │ + add r4, pc, #72 @ (adr r4, 24e69c ) │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r7, r2] │ │ │ │ + ldrb r4, [r5, r2] │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r6, [r0, r7] │ │ │ │ + ldrh r6, [r6, r6] │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r4, [r1, r2] │ │ │ │ + ldrb r4, [r7, r1] │ │ │ │ movs r1, r4 │ │ │ │ - add r3, pc, #1016 @ (adr r3, 24ea5c ) │ │ │ │ + add r3, pc, #952 @ (adr r3, 24ea1c ) │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r6, r1] │ │ │ │ + ldrb r4, [r4, r1] │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r6, [r3, r6] │ │ │ │ + ldrh r6, [r1, r6] │ │ │ │ movs r1, r4 │ │ │ │ - add r5, pc, #400 @ (adr r5, 24e800 ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 24e7c0 ) │ │ │ │ movs r6, r3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ (24e6f4 ) │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #116] @ (24e6f8 ) │ │ │ │ sub sp, #8 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r6, r3 │ │ │ │ mov r5, r2 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 24e6c8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.n 24e6bc │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ cbnz r3, 24e6bc │ │ │ │ ldr r4, [pc, #88] @ (24e6fc ) │ │ │ │ @@ -374011,18 +374010,18 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 160ae4 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 24e6a8 │ │ │ │ b.n 24ed1c │ │ │ │ movs r7, r5 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ + ldr r2, [r2, r2] │ │ │ │ movs r6, r3 │ │ │ │ bic.w r0, r2, fp, rrx │ │ │ │ - ldr r6, [r7, #68] @ 0x44 │ │ │ │ + ldr r6, [r5, #68] @ 0x44 │ │ │ │ movs r6, r3 │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #160 @ 0xa0 │ │ │ │ ... │ │ │ │ @@ -374069,15 +374068,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #20 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4018c0 │ │ │ │ + bl 4018b0 │ │ │ │ cbnz r0, 24e7e2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ rev16 r3, r3 │ │ │ │ strh r3, [r4, #2] │ │ │ │ ldr r2, [pc, #136] @ (24e81c ) │ │ │ │ ldr r3, [pc, #132] @ (24e818 ) │ │ │ │ add r2, pc │ │ │ │ @@ -374105,28 +374104,28 @@ │ │ │ │ ldr r1, [pc, #92] @ (24e828 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24e790 │ │ │ │ ldr r3, [pc, #72] @ (24e82c ) │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #72] @ (24e830 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #72] @ (24e834 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24e7dc │ │ │ │ ldr r3, [pc, #56] @ (24e838 ) │ │ │ │ movs r2, #109 @ 0x6d │ │ │ │ ldr r4, [pc, #56] @ (24e83c ) │ │ │ │ ldr r1, [pc, #56] @ (24e840 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -374136,31 +374135,31 @@ │ │ │ │ nop │ │ │ │ b.n 24ecf8 │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ b.n 24ec28 │ │ │ │ movs r7, r5 │ │ │ │ - add r2, pc, #232 @ (adr r2, 24e90c ) │ │ │ │ + add r2, pc, #168 @ (adr r2, 24e8cc ) │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r0, [r4, r4] │ │ │ │ + ldrh r0, [r2, r4] │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r4, r7] │ │ │ │ + ldr r2, [r2, r7] │ │ │ │ movs r1, r4 │ │ │ │ - add r2, pc, #96 @ (adr r2, 24e890 ) │ │ │ │ + add r2, pc, #32 @ (adr r2, 24e850 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r6, [r1, r5] │ │ │ │ + ldrh r6, [r7, r4] │ │ │ │ movs r1, r4 │ │ │ │ - ldr r6, [r7, r6] │ │ │ │ + ldr r6, [r5, r6] │ │ │ │ movs r1, r4 │ │ │ │ - add r1, pc, #1016 @ (adr r1, 24ec34 ) │ │ │ │ + add r1, pc, #952 @ (adr r1, 24ebf4 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r4, [r2, r4] │ │ │ │ + ldrh r4, [r0, r4] │ │ │ │ movs r1, r4 │ │ │ │ - ldr r6, [r4, r6] │ │ │ │ + ldr r6, [r2, r6] │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024e844 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -374201,24 +374200,24 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #131 @ 0x83 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24e87c │ │ │ │ nop │ │ │ │ - udf #146 @ 0x92 │ │ │ │ + udf #130 @ 0x82 │ │ │ │ movs r6, r3 │ │ │ │ - add r1, pc, #392 @ (adr r1, 24ea48 ) │ │ │ │ + add r1, pc, #328 @ (adr r1, 24ea08 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r4, [r6, r2] │ │ │ │ + ldrh r4, [r4, r2] │ │ │ │ movs r1, r4 │ │ │ │ - ldr r6, [r0, r4] │ │ │ │ + ldr r6, [r6, r3] │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024e8c8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -374239,15 +374238,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r7, r2] │ │ │ │ + ldrh r2, [r5, r2] │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024e910 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -374322,15 +374321,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r1, r0] │ │ │ │ + ldr r2, [r7, r7] │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024e9f4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -374407,15 +374406,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r7, [sp, #944] @ 0x3b0 │ │ │ │ movs r3, r5 │ │ │ │ b.n 24e7dc │ │ │ │ movs r3, r7 │ │ │ │ b.n 24e730 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -374444,15 +374443,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ movw r2, #998 @ 0x3e6 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 24ec32 │ │ │ │ ldr.w fp, [pc, #428] @ 24ece0 │ │ │ │ add fp, pc │ │ │ │ ldr.w r3, [fp, #1328] @ 0x530 │ │ │ │ cmp r3, #7 │ │ │ │ bgt.n 24eb10 │ │ │ │ @@ -374489,15 +374488,15 @@ │ │ │ │ str.w r4, [r2, #1060] @ 0x424 │ │ │ │ ldr r2, [pc, #352] @ (24ecf0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1009 @ 0x3f1 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24eb2a │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 24ecba │ │ │ │ ldr r7, [pc, #332] @ (24ecf4 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r7, pc │ │ │ │ @@ -374563,39 +374562,39 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ movw r2, #1039 @ 0x40f │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24eb2a │ │ │ │ ldr r3, [pc, #156] @ (24ed0c ) │ │ │ │ ldr r2, [pc, #160] @ (24ed10 ) │ │ │ │ ldr r1, [pc, #160] @ (24ed14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ movw r2, #1031 @ 0x407 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24eb2a │ │ │ │ ldr r3, [pc, #140] @ (24ed18 ) │ │ │ │ ldr r2, [pc, #144] @ (24ed1c ) │ │ │ │ ldr r1, [pc, #144] @ (24ed20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ movw r2, #1026 @ 0x402 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24eb2a │ │ │ │ ldr r3, [pc, #124] @ (24ed24 ) │ │ │ │ movw r2, #993 @ 0x3e1 │ │ │ │ ldr r1, [pc, #124] @ (24ed28 ) │ │ │ │ ldr r0, [pc, #124] @ (24ed2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -374609,65 +374608,65 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ b.n 24e860 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r6, [sp, #888] @ 0x378 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [r7, r3] │ │ │ │ + ldr r0, [r5, r3] │ │ │ │ movs r1, r4 │ │ │ │ - ldrsb r2, [r2, r2] │ │ │ │ + ldrsb r2, [r0, r2] │ │ │ │ movs r1, r4 │ │ │ │ b.n 24e804 │ │ │ │ movs r3, r7 │ │ │ │ b.n 24e780 │ │ │ │ movs r3, r7 │ │ │ │ - ldrsb r4, [r6, r0] │ │ │ │ + ldrsb r4, [r4, r0] │ │ │ │ movs r1, r4 │ │ │ │ - ldr r6, [sp, #512] @ 0x200 │ │ │ │ + ldr r6, [sp, #448] @ 0x1c0 │ │ │ │ movs r3, r5 │ │ │ │ - strb r6, [r4, r6] │ │ │ │ + strb r6, [r2, r6] │ │ │ │ movs r1, r4 │ │ │ │ b.n 24e728 │ │ │ │ movs r3, r7 │ │ │ │ b.n 24e6d8 │ │ │ │ movs r3, r7 │ │ │ │ b.n 24e654 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r5, [sp, #640] @ 0x280 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [r4, r0] │ │ │ │ + ldr r6, [r2, r0] │ │ │ │ movs r1, r4 │ │ │ │ - strb r2, [r2, r5] │ │ │ │ + strb r2, [r0, r5] │ │ │ │ movs r1, r4 │ │ │ │ - ldr r5, [sp, #584] @ 0x248 │ │ │ │ + ldr r5, [sp, #520] @ 0x208 │ │ │ │ movs r3, r5 │ │ │ │ - ldrsb r0, [r2, r7] │ │ │ │ + ldrsb r0, [r0, r7] │ │ │ │ movs r1, r4 │ │ │ │ - strb r6, [r6, r4] │ │ │ │ + strb r6, [r4, r4] │ │ │ │ movs r1, r4 │ │ │ │ - ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r5, [sp, #408] @ 0x198 │ │ │ │ movs r3, r5 │ │ │ │ - ldrsb r0, [r2, r6] │ │ │ │ + ldrsb r0, [r0, r6] │ │ │ │ movs r1, r4 │ │ │ │ - strb r2, [r3, r4] │ │ │ │ + strb r2, [r1, r4] │ │ │ │ movs r1, r4 │ │ │ │ - ldr r5, [sp, #344] @ 0x158 │ │ │ │ + ldr r5, [sp, #280] @ 0x118 │ │ │ │ movs r3, r5 │ │ │ │ - strb r0, [r0, r4] │ │ │ │ + strb r0, [r6, r3] │ │ │ │ movs r1, r4 │ │ │ │ - ldrsb r4, [r6, r4] │ │ │ │ + ldrsb r4, [r4, r4] │ │ │ │ movs r1, r4 │ │ │ │ - ldr r5, [sp, #256] @ 0x100 │ │ │ │ + ldr r5, [sp, #192] @ 0xc0 │ │ │ │ movs r3, r5 │ │ │ │ - strb r2, [r5, r3] │ │ │ │ + strb r2, [r3, r3] │ │ │ │ movs r1, r4 │ │ │ │ - str r6, [r6, #0] │ │ │ │ + str r6, [r4, #0] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0024ed3c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -374704,19 +374703,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (24edb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ mrc 15, 2, APSR_nzcv, cr13, cr15, {7} │ │ │ │ - ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r4, [sp, #368] @ 0x170 │ │ │ │ movs r3, r5 │ │ │ │ - strb r6, [r2, r0] │ │ │ │ + strb r6, [r0, r0] │ │ │ │ movs r1, r4 │ │ │ │ - ldrsb r2, [r7, r3] │ │ │ │ + ldrsb r2, [r5, r3] │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024edb4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -374753,19 +374752,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (24ee28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ stcl 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ - ldr r3, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r3, [sp, #912] @ 0x390 │ │ │ │ movs r3, r5 │ │ │ │ - strh r6, [r3, r6] │ │ │ │ + strh r6, [r1, r6] │ │ │ │ movs r1, r4 │ │ │ │ - ldrsb r2, [r0, r2] │ │ │ │ + ldrsb r2, [r6, r1] │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024ee2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -374839,25 +374838,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (24ef10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ movs r3, r5 │ │ │ │ - strh r6, [r2, r3] │ │ │ │ + strh r6, [r0, r3] │ │ │ │ movs r1, r4 │ │ │ │ - strb r2, [r4, r7] │ │ │ │ + strb r2, [r2, r7] │ │ │ │ movs r1, r4 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ movs r3, r5 │ │ │ │ - strh r0, [r0, r3] │ │ │ │ + strh r0, [r6, r2] │ │ │ │ movs r1, r4 │ │ │ │ - strb r0, [r6, r7] │ │ │ │ + strb r0, [r4, r7] │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024ef14 : │ │ │ │ ldr r0, [r0, #0] │ │ │ │ mov.w r2, #324 @ 0x144 │ │ │ │ mla r0, r2, r1, r0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -374913,19 +374912,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (24efa0 ) │ │ │ │ ldr r0, [pc, #20] @ (24efa4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r2, [sp, #400] @ 0x190 │ │ │ │ movs r3, r5 │ │ │ │ - strh r6, [r3, r0] │ │ │ │ + strh r6, [r1, r0] │ │ │ │ movs r1, r4 │ │ │ │ - strb r6, [r5, r5] │ │ │ │ + strb r6, [r3, r5] │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024efa8 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -375016,15 +375015,15 @@ │ │ │ │ bne.n 24f062 │ │ │ │ str.w r2, [r8, #4] │ │ │ │ b.n 24f066 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 160878 │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #248] @ 0xf8 │ │ │ │ + ldr r2, [sp, #184] @ 0xb8 │ │ │ │ movs r3, r5 │ │ │ │ b.n 24f278 │ │ │ │ movs r3, r7 │ │ │ │ b.n 24f178 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0024f0ac : │ │ │ │ @@ -375182,19 +375181,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (24f20c ) │ │ │ │ ldr r0, [pc, #20] @ (24f210 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ + str r7, [sp, #992] @ 0x3e0 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r7, [pc, #712] @ (24f4d8 ) │ │ │ │ + ldr r7, [pc, #648] @ (24f498 ) │ │ │ │ movs r1, r4 │ │ │ │ - strh r6, [r1, r4] │ │ │ │ + strh r6, [r7, r3] │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024f214 : │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 24f220 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ @@ -375317,19 +375316,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldrd r1, r0, [r4, #16] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 250f60 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 418c38 │ │ │ │ + b.w 418c28 │ │ │ │ bl 24d5cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24f316 │ │ │ │ - bl 418c38 │ │ │ │ + bl 418c28 │ │ │ │ b.n 24f316 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #136] @ (24f3ec ) │ │ │ │ @@ -375421,21 +375420,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 418c38 │ │ │ │ + b.w 418c28 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 24d5cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24f41a │ │ │ │ - bl 418c38 │ │ │ │ + bl 418c28 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 24f41a │ │ │ │ nop │ │ │ │ │ │ │ │ 0024f454 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -375558,15 +375557,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl 42140c │ │ │ │ + bl 4213fc │ │ │ │ cmp.w r0, #69632 @ 0x11000 │ │ │ │ bhi.n 24f5c0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 24f5c0 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 24f5c0 │ │ │ │ ldr.w r8, [r4, #316] @ 0x13c │ │ │ │ @@ -375755,15 +375754,15 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24f874 │ │ │ │ ldr.w r4, [r5, #316] @ 0x13c │ │ │ │ cbz r4, 24f76a │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r4, #44] @ 0x2c │ │ │ │ - bl 2c38c0 │ │ │ │ + bl 2c38b0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24f75e │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cbz r3, 24f776 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cmp r0, #1 │ │ │ │ @@ -375895,39 +375894,39 @@ │ │ │ │ movs r3, r7 │ │ │ │ bne.n 24f830 │ │ │ │ movs r7, r5 │ │ │ │ bhi.n 24f81c │ │ │ │ movs r3, r7 │ │ │ │ bne.n 24f944 │ │ │ │ movs r7, r5 │ │ │ │ - str r1, [sp, #536] @ 0x218 │ │ │ │ + str r1, [sp, #472] @ 0x1d8 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r1, [pc, #192] @ (24f984 ) │ │ │ │ + ldr r1, [pc, #128] @ (24f944 ) │ │ │ │ movs r1, r4 │ │ │ │ - ldr r5, [pc, #232] @ (24f9b0 ) │ │ │ │ + ldr r5, [pc, #168] @ (24f970 ) │ │ │ │ movs r1, r4 │ │ │ │ - str r1, [sp, #440] @ 0x1b8 │ │ │ │ + str r1, [sp, #376] @ 0x178 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r1, [pc, #96] @ (24f930 ) │ │ │ │ + ldr r1, [pc, #32] @ (24f8f0 ) │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [pc, #1000] @ (24fcbc ) │ │ │ │ + ldr r4, [pc, #936] @ (24fc7c ) │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024f8d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ blx 16212c │ │ │ │ movs r1, #0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c41d0 │ │ │ │ + bl 2c41c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24f974 │ │ │ │ ldr r6, [pc, #152] @ (24f994 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r8, [pc, #152] @ 24f998 │ │ │ │ ldr r7, [pc, #152] @ (24f99c ) │ │ │ │ add r6, pc │ │ │ │ @@ -375941,38 +375940,38 @@ │ │ │ │ mov r4, r5 │ │ │ │ cbz r5, 24f974 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movw r3, #958 @ 0x3be │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ lsls r3, r3, #28 │ │ │ │ bpl.n 24f910 │ │ │ │ ldrb.w r3, [r0, #66] @ 0x42 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24f910 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2c3e1c │ │ │ │ + bl 2c3e0c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c496c │ │ │ │ + bl 2c495c │ │ │ │ ldr r1, [pc, #84] @ (24f9a0 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2c4be0 │ │ │ │ + bl 2c4bd0 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r9 │ │ │ │ cbz r3, 24f960 │ │ │ │ blx 1610e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r5, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 160d10 │ │ │ │ mov r4, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 24f91c │ │ │ │ mov r0, r9 │ │ │ │ @@ -375983,21 +375982,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #0] │ │ │ │ + str r0, [sp, #960] @ 0x3c0 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [pc, #680] @ (24fc44 ) │ │ │ │ + ldr r0, [pc, #616] @ (24fc04 ) │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r4, #36] @ 0x24 │ │ │ │ + ldr r0, [r2, #36] @ 0x24 │ │ │ │ movs r0, r4 │ │ │ │ - cmp r7, #238 @ 0xee │ │ │ │ + cmp r7, #222 @ 0xde │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 0024f9a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -376059,15 +376058,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ strd r2, r1, [sp] │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ bl 24f9a4 │ │ │ │ cbz r0, 24fa62 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1d0c38 │ │ │ │ movs r0, #1 │ │ │ │ @@ -376087,15 +376086,15 @@ │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 24f9a4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 24faa0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2bf9ac │ │ │ │ + bl 2bf99c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 1d0c38 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -376165,25 +376164,25 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ blx 16083c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ cbz r3, 24fb78 │ │ │ │ - bl 2bf9ac │ │ │ │ + bl 2bf99c │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ bl 1d0c38 │ │ │ │ ldr r3, [pc, #108] @ (24fbd4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2bfcbc │ │ │ │ + bl 2bfcac │ │ │ │ ldr.w r3, [r7, #1328] @ 0x530 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ cmp r3, r5 │ │ │ │ ble.n 24fbac │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -376249,18 +376248,18 @@ │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ stmia.w r4, {r0, r1, r2, r3} │ │ │ │ ldr r0, [pc, #84] @ (24fc70 ) │ │ │ │ mov r4, sp │ │ │ │ add r0, pc │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ mov r0, r6 │ │ │ │ - bl 40c624 │ │ │ │ + bl 40c614 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 24fc24 │ │ │ │ ldr r2, [pc, #64] @ (24fc74 ) │ │ │ │ ldr r3, [pc, #44] @ (24fc64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -376280,17 +376279,17 @@ │ │ │ │ nop │ │ │ │ ldmia r5, {r1, r3, r5, r7} │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #236 @ 0xec │ │ │ │ movs r0, r6 │ │ │ │ - ldr r4, [r1, #48] @ 0x30 │ │ │ │ + ldr r4, [r7, #44] @ 0x2c │ │ │ │ movs r7, r3 │ │ │ │ - ldr r1, [pc, #696] @ (24ff2c ) │ │ │ │ + ldr r1, [pc, #632] @ (24feec ) │ │ │ │ movs r1, r4 │ │ │ │ ldmia r5, {r1, r5, r6} │ │ │ │ movs r7, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -376298,15 +376297,15 @@ │ │ │ │ ldr r1, [pc, #620] @ (24fef8 ) │ │ │ │ ldr r7, [pc, #620] @ (24fefc ) │ │ │ │ sub sp, #20 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r7, pc │ │ │ │ mov r8, r2 │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24fd7e │ │ │ │ ldr r1, [pc, #604] @ (24ff00 ) │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -376359,15 +376358,15 @@ │ │ │ │ mov fp, r3 │ │ │ │ adds r0, r3, r6 │ │ │ │ add.w sl, r3, r6 │ │ │ │ blx 162294 │ │ │ │ ldr r1, [pc, #488] @ (24ff14 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e0f8 │ │ │ │ + bl 40e0e8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r3, r6 │ │ │ │ str.w r0, [r3, #1048] @ 0x418 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24fdc4 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ @@ -376413,31 +376412,31 @@ │ │ │ │ ldr r1, [pc, #392] @ (24ff2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1830 @ 0x726 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24fd5a │ │ │ │ ldr r1, [pc, #372] @ (24ff30 ) │ │ │ │ add r1, pc │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24fd4c │ │ │ │ mov r0, r5 │ │ │ │ - bl 40ea08 │ │ │ │ + bl 40e9f8 │ │ │ │ blx 162a18 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24fe8a │ │ │ │ ldr r1, [pc, #348] @ (24ff34 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 40e0f8 │ │ │ │ + bl 40e0e8 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 24fe00 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 2531e4 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -376497,22 +376496,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #200] @ (24ff44 ) │ │ │ │ ldr r1, [pc, #204] @ (24ff48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 40e33c │ │ │ │ + bl 40e32c │ │ │ │ b.n 24fd0c │ │ │ │ movs r0, #3 │ │ │ │ - bl 40c7c4 │ │ │ │ + bl 40c7b4 │ │ │ │ mov r1, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40ea0c │ │ │ │ + bl 40e9fc │ │ │ │ b.n 24fdd4 │ │ │ │ ldr r1, [pc, #172] @ (24ff4c ) │ │ │ │ ldr r2, [pc, #176] @ (24ff50 ) │ │ │ │ ldr r0, [pc, #176] @ (24ff54 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ @@ -376530,98 +376529,98 @@ │ │ │ │ ldr r1, [pc, #156] @ (24ff60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1859 @ 0x743 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24fe58 │ │ │ │ ldr r3, [pc, #136] @ (24ff64 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (24ff68 ) │ │ │ │ ldr r1, [pc, #140] @ (24ff6c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1863 @ 0x747 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 24fe14 │ │ │ │ nop │ │ │ │ - subs r2, #104 @ 0x68 │ │ │ │ + subs r2, #88 @ 0x58 │ │ │ │ movs r1, r4 │ │ │ │ ldmia r5!, {r2} │ │ │ │ movs r7, r5 │ │ │ │ - stcl 0, cr0, [r0, #-120]! @ 0xffffff88 │ │ │ │ - str r0, [r6, #104] @ 0x68 │ │ │ │ + ldcl 0, cr0, [r0, #-120] @ 0xffffff88 │ │ │ │ + str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, r4 │ │ │ │ - ldr r1, [pc, #128] @ (24ff8c ) │ │ │ │ + ldr r1, [pc, #64] @ (24ff4c ) │ │ │ │ movs r1, r4 │ │ │ │ bcc.n 24fea0 │ │ │ │ movs r3, r7 │ │ │ │ bcc.n 24fe78 │ │ │ │ movs r3, r7 │ │ │ │ - rors r6, r7 │ │ │ │ + rors r6, r5 │ │ │ │ movs r6, r3 │ │ │ │ bcc.n 250008 │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r1, r7] │ │ │ │ + strb r0, [r7, r6] │ │ │ │ movs r6, r3 │ │ │ │ bcc.n 24ffa8 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r2, [r4, #34] @ 0x22 │ │ │ │ + ldrh r2, [r2, #34] @ 0x22 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [pc, #560] @ (25015c ) │ │ │ │ + ldr r0, [pc, #496] @ (25011c ) │ │ │ │ movs r1, r4 │ │ │ │ - add r4, r0 │ │ │ │ + mvns r4, r6 │ │ │ │ movs r1, r4 │ │ │ │ - strb r2, [r0, r6] │ │ │ │ + strb r2, [r6, r5] │ │ │ │ movs r6, r3 │ │ │ │ - cmp r3, #96 @ 0x60 │ │ │ │ + cmp r3, #80 @ 0x50 │ │ │ │ movs r7, r3 │ │ │ │ bcs.n 24fe8c │ │ │ │ movs r3, r7 │ │ │ │ bcs.n 24fe48 │ │ │ │ movs r3, r7 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - it ls │ │ │ │ - movls r0, r4 │ │ │ │ - subs r0, #120 @ 0x78 │ │ │ │ + it hi │ │ │ │ + movhi r0, r4 │ │ │ │ + subs r0, #104 @ 0x68 │ │ │ │ movs r1, r4 │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #26] │ │ │ │ + ldrh r2, [r6, #24] │ │ │ │ movs r3, r5 │ │ │ │ - cmp r4, fp │ │ │ │ + cmp r4, r9 │ │ │ │ movs r1, r4 │ │ │ │ - cmn r4, r4 │ │ │ │ + cmn r4, r2 │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r4, [r4, #24] │ │ │ │ + ldrh r4, [r2, #24] │ │ │ │ movs r3, r5 │ │ │ │ - bx pc │ │ │ │ + bx sp │ │ │ │ movs r1, r4 │ │ │ │ - cmn r6, r0 │ │ │ │ + cmp r6, r6 │ │ │ │ movs r1, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #56] @ (24ffbc ) │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ cbz r0, 24ffae │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.n 24ffa2 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ cbnz r3, 24ffa2 │ │ │ │ bl 24fbd8 │ │ │ │ @@ -376633,17 +376632,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24ff98 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 24e4b4 │ │ │ │ - adds r7, #114 @ 0x72 │ │ │ │ + adds r7, #98 @ 0x62 │ │ │ │ movs r1, r4 │ │ │ │ - strh r0, [r3, r6] │ │ │ │ + strh r0, [r1, r6] │ │ │ │ movs r6, r3 │ │ │ │ │ │ │ │ 0024ffc4 : │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 24e4b4 │ │ │ │ │ │ │ │ @@ -376652,15 +376651,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 40c76c │ │ │ │ + bl 40c75c │ │ │ │ cbz r0, 24fff8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 24e278 │ │ │ │ @@ -376675,32 +376674,32 @@ │ │ │ │ ldr r1, [pc, #56] @ (250044 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1469 @ 0x5bd │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r2, r1, r7 │ │ │ │ + subs r2, r7, r6 │ │ │ │ movs r3, r4 │ │ │ │ - mov r8, r1 │ │ │ │ + mov r0, pc │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r4, [r7, #14] │ │ │ │ + ldrh r4, [r5, #14] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r4, [r5, #26] │ │ │ │ + ldrh r4, [r3, #26] │ │ │ │ movs r6, r3 │ │ │ │ - sbcs r2, r3 │ │ │ │ + sbcs r2, r1 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00250048 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -376730,71 +376729,71 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #1483 @ 0x5cb │ │ │ │ - bl 40b8ec │ │ │ │ + bl 40b8dc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r3, [r4, #312] @ 0x138 │ │ │ │ cbz r3, 2500da │ │ │ │ mov r0, r4 │ │ │ │ bl 24f6f8 │ │ │ │ ldr r0, [pc, #92] @ (25011c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ mov r1, r5 │ │ │ │ - bl 40e6e0 │ │ │ │ + bl 40e6d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25009e │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 40ea14 │ │ │ │ + b.w 40ea04 │ │ │ │ ldr r3, [pc, #68] @ (250120 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #68] @ (250124 ) │ │ │ │ ldr r1, [pc, #68] @ (250128 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1489 @ 0x5d1 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ beq.n 2501dc │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r6, [r7, #10] │ │ │ │ + ldrh r6, [r5, #10] │ │ │ │ movs r3, r5 │ │ │ │ - subs r5, #236 @ 0xec │ │ │ │ + subs r5, #220 @ 0xdc │ │ │ │ movs r1, r4 │ │ │ │ - asrs r6, r3 │ │ │ │ + asrs r6, r1 │ │ │ │ movs r1, r4 │ │ │ │ - cmp r0, #124 @ 0x7c │ │ │ │ + cmp r0, #108 @ 0x6c │ │ │ │ movs r7, r3 │ │ │ │ - ldrh r2, [r4, #8] │ │ │ │ + ldrh r2, [r2, #8] │ │ │ │ movs r3, r5 │ │ │ │ - cmp ip, r6 │ │ │ │ + cmp ip, r4 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r2, r0 │ │ │ │ + lsls r2, r6 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0025012c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -376815,101 +376814,101 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #308] @ (250294 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r3, [r5], #32 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #292] @ (250298 ) │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r3, [r4, #316] @ 0x13c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 250258 │ │ │ │ ldr r1, [pc, #272] @ (25029c ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r8, [r4, #316] @ 0x13c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 250258 │ │ │ │ ldr.w r9, [pc, #256] @ 2502a0 │ │ │ │ add r6, sp, #24 │ │ │ │ ldr.w fp, [pc, #252] @ 2502a4 │ │ │ │ ldr r5, [pc, #252] @ (2502a8 ) │ │ │ │ add r9, pc │ │ │ │ ldr r7, [pc, #252] @ (2502ac ) │ │ │ │ add fp, pc │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ - bl 2c6410 │ │ │ │ + bl 2c6400 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r6] │ │ │ │ strd r3, r3, [r6, #8] │ │ │ │ strd r3, r3, [r6, #16] │ │ │ │ str r3, [r6, #24] │ │ │ │ - bl 2c429c │ │ │ │ + bl 2c428c │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c42cc │ │ │ │ + bl 2c42bc │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 250246 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r9 │ │ │ │ blx 162108 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2501ec │ │ │ │ add r7, sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3fb11c │ │ │ │ + bl 3fb10c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2c4fbc │ │ │ │ + bl 2c4fac │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f662c │ │ │ │ + bl 3f661c │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 16087c │ │ │ │ mov r0, r6 │ │ │ │ - bl 2c42cc │ │ │ │ + bl 2c42bc │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2501f6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 385778 │ │ │ │ + bl 385768 │ │ │ │ ldr.w r8, [r8, #44] @ 0x2c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2501b8 │ │ │ │ ldr r2, [pc, #84] @ (2502b0 ) │ │ │ │ ldr r3, [pc, #48] @ (25028c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -376932,25 +376931,25 @@ │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r2, r3, r6} │ │ │ │ movs r7, r5 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, r7 │ │ │ │ + cmp r4, r5 │ │ │ │ movs r1, r4 │ │ │ │ - cmp r2, r8 │ │ │ │ + cmp r2, r6 │ │ │ │ movs r1, r4 │ │ │ │ - adds r5, #78 @ 0x4e │ │ │ │ + adds r5, #62 @ 0x3e │ │ │ │ movs r1, r4 │ │ │ │ - cmp r6, r7 │ │ │ │ + cmp r6, r5 │ │ │ │ movs r1, r4 │ │ │ │ - cmp r4, r5 │ │ │ │ + cmp r4, r3 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [sp, #584] @ 0x248 │ │ │ │ + ldr r0, [sp, #520] @ 0x208 │ │ │ │ movs r6, r4 │ │ │ │ stmia r7!, {r2, r3, r4, r5} │ │ │ │ movs r7, r5 │ │ │ │ │ │ │ │ 002502b4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -376990,15 +376989,15 @@ │ │ │ │ ldr r3, [pc, #328] @ (250454 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp] │ │ │ │ add.w r3, r4, #364 @ 0x16c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldrd r1, r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25042e │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #300] @ (250458 ) │ │ │ │ ldr r3, [pc, #280] @ (250448 ) │ │ │ │ add r2, pc │ │ │ │ @@ -377026,15 +377025,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #256] @ (250464 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 250328 │ │ │ │ ldr.w r2, [r4, #296] @ 0x128 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2503d4 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2503e6 │ │ │ │ @@ -377091,15 +377090,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (250470 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp] │ │ │ │ add.w r3, r4, #364 @ 0x16c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ ldrd r1, r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 250328 │ │ │ │ ldr r0, [pc, #100] @ (250474 ) │ │ │ │ add.w r3, r4, #384 @ 0x180 │ │ │ │ movw r2, #1582 @ 0x62e │ │ │ │ add r0, pc │ │ │ │ @@ -377119,37 +377118,37 @@ │ │ │ │ nop │ │ │ │ ldmia r5, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ stmia r6!, {r3, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #54] @ 0x36 │ │ │ │ + strh r2, [r5, #54] @ 0x36 │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, #164 @ 0xa4 │ │ │ │ + subs r6, #148 @ 0x94 │ │ │ │ movs r1, r4 │ │ │ │ - mvns r4, r4 │ │ │ │ + mvns r4, r2 │ │ │ │ movs r1, r4 │ │ │ │ stmia r6!, {r1, r3, r5, r6} │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r4, #52] @ 0x34 │ │ │ │ + strh r0, [r2, #52] @ 0x34 │ │ │ │ movs r3, r5 │ │ │ │ - mvns r6, r5 │ │ │ │ + mvns r6, r3 │ │ │ │ movs r1, r4 │ │ │ │ - subs r6, #68 @ 0x44 │ │ │ │ + subs r6, #52 @ 0x34 │ │ │ │ movs r1, r4 │ │ │ │ - strh r2, [r2, #48] @ 0x30 │ │ │ │ + strh r2, [r0, #48] @ 0x30 │ │ │ │ movs r3, r5 │ │ │ │ - subs r5, #188 @ 0xbc │ │ │ │ + subs r5, #172 @ 0xac │ │ │ │ movs r1, r4 │ │ │ │ - orrs r0, r5 │ │ │ │ + orrs r0, r3 │ │ │ │ movs r1, r4 │ │ │ │ - cmn r0, r7 │ │ │ │ + cmn r0, r5 │ │ │ │ movs r1, r4 │ │ │ │ - cmn r0, r3 │ │ │ │ + cmn r0, r1 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0025047c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -377179,31 +377178,31 @@ │ │ │ │ cbz r4, 250522 │ │ │ │ ldr r7, [pc, #124] @ (250548 ) │ │ │ │ add r7, pc │ │ │ │ b.n 2504d2 │ │ │ │ ldr r4, [r4, #44] @ 0x2c │ │ │ │ cbz r4, 250522 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2c3e0c │ │ │ │ + bl 2c3dfc │ │ │ │ movs r3, #18 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2504ce │ │ │ │ mov r0, fp │ │ │ │ - bl 40bd10 │ │ │ │ + bl 40bd00 │ │ │ │ ldr r2, [pc, #76] @ (25054c ) │ │ │ │ ldr r3, [pc, #60] @ (25053c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -377224,19 +377223,19 @@ │ │ │ │ nop │ │ │ │ ldmia r4!, {r1, r2, r3, r5} │ │ │ │ movs r3, r7 │ │ │ │ stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #42] @ 0x2a │ │ │ │ + strh r2, [r7, #40] @ 0x28 │ │ │ │ movs r3, r5 │ │ │ │ - adds r7, #56 @ 0x38 │ │ │ │ + adds r7, #40 @ 0x28 │ │ │ │ movs r1, r4 │ │ │ │ - adds r7, #66 @ 0x42 │ │ │ │ + adds r7, #50 @ 0x32 │ │ │ │ movs r1, r4 │ │ │ │ stmia r4!, {r3, r4, r7} │ │ │ │ movs r7, r5 │ │ │ │ │ │ │ │ 00250550 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -377358,28 +377357,28 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #1662 @ 0x67e │ │ │ │ - bl 40b8ec │ │ │ │ + bl 40b8dc │ │ │ │ b.n 250632 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ stmia r3!, {r2, r5, r7} │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r2, r3, r4, r6} │ │ │ │ movs r7, r5 │ │ │ │ - strh r6, [r2, #28] │ │ │ │ + strh r6, [r0, #28] │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, #4 │ │ │ │ + adds r7, #244 @ 0xf4 │ │ │ │ movs r1, r4 │ │ │ │ - subs r3, #54 @ 0x36 │ │ │ │ + subs r3, #38 @ 0x26 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 002506a4 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -377494,15 +377493,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 25080c │ │ │ │ ldr r1, [pc, #124] @ (25083c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2507ae │ │ │ │ ldr r5, [pc, #112] @ (250840 ) │ │ │ │ ldr r6, [pc, #112] @ (250844 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #1040 @ 0x410 │ │ │ │ @@ -377513,15 +377512,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cbnz r3, 2507f4 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ cbz r1, 250812 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ cbz r2, 25081c │ │ │ │ mov r0, r6 │ │ │ │ - bl 40c200 │ │ │ │ + bl 40c1f0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 2507de │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -377540,30 +377539,30 @@ │ │ │ │ add r2, pc │ │ │ │ b.n 2507ee │ │ │ │ nop │ │ │ │ ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ bvs.n 250776 │ │ │ │ @ instruction: 0xffffd54d │ │ │ │ - vaddl.u q10, d15, d4 │ │ │ │ + @ instruction: 0xffff3ff4 │ │ │ │ movs r1, r4 │ │ │ │ ldmia r1!, {r3, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ - subs r7, #250 @ 0xfa │ │ │ │ + subs r7, #234 @ 0xea │ │ │ │ movs r1, r4 │ │ │ │ - movs r1, #126 @ 0x7e │ │ │ │ + movs r1, #110 @ 0x6e │ │ │ │ movs r7, r3 │ │ │ │ ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - subs r7, #220 @ 0xdc │ │ │ │ + subs r7, #204 @ 0xcc │ │ │ │ movs r1, r4 │ │ │ │ - add r7, pc, #296 @ (adr r7, 250974 ) │ │ │ │ + add r7, pc, #232 @ (adr r7, 250934 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldc 0, cr0, [sl, #-120] @ 0xffffff88 │ │ │ │ - movs r1, #190 @ 0xbe │ │ │ │ + stc 0, cr0, [sl, #-120] @ 0xffffff88 │ │ │ │ + movs r1, #174 @ 0xae │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 00250854 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -377582,76 +377581,76 @@ │ │ │ │ str.w r0, [r3, #1332] @ 0x534 │ │ │ │ strd r8, r3, [r3] │ │ │ │ ldr r3, [pc, #140] @ (250918 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ cbnz r4, 2508b8 │ │ │ │ b.n 2508c8 │ │ │ │ str.w r8, [r4, #20] │ │ │ │ - bl 40bfa4 │ │ │ │ + bl 40bf94 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 24e278 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40c008 │ │ │ │ + bl 40bff8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 3ce2e4 │ │ │ │ + bl 3ce2d4 │ │ │ │ mov r0, r4 │ │ │ │ blx 16087c │ │ │ │ ldr r4, [r6, #0] │ │ │ │ cbz r4, 2508c8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ adds r5, r4, #4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 250890 │ │ │ │ str r6, [r6, #4] │ │ │ │ b.n 250890 │ │ │ │ ldr r0, [pc, #80] @ (25091c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [pc, #76] @ (250920 ) │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ ldr r0, [pc, #68] @ (250924 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [pc, #64] @ (250928 ) │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 40f05c │ │ │ │ + bl 40f04c │ │ │ │ ldr r0, [pc, #56] @ (25092c ) │ │ │ │ add r0, pc │ │ │ │ - bl 40cc3c │ │ │ │ + bl 40cc2c │ │ │ │ ldr r1, [pc, #52] @ (250930 ) │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 40f05c │ │ │ │ + b.w 40f04c │ │ │ │ @ instruction: 0xeae3ffff │ │ │ │ adds r0, #156 @ 0x9c │ │ │ │ movs r0, r6 │ │ │ │ stmia r1!, {r1, r2, r3, r4} │ │ │ │ movs r7, r5 │ │ │ │ ldmia r0!, {r3, r6} │ │ │ │ movs r3, r7 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #114 @ 0x72 │ │ │ │ + movs r0, #98 @ 0x62 │ │ │ │ movs r7, r3 │ │ │ │ bl e8922 │ │ │ │ - add r6, pc, #488 @ (adr r6, 250b10 ) │ │ │ │ + add r6, pc, #424 @ (adr r6, 250ad0 ) │ │ │ │ movs r4, r4 │ │ │ │ bl 5dc92a │ │ │ │ - vaddl.u32 q8, d10, d17 │ │ │ │ + vaddl.u16 q8, d10, d17 │ │ │ │ ble.n 250a0a │ │ │ │ Address 0x250932 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00250934 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -377669,34 +377668,34 @@ │ │ │ │ ldr r4, [pc, #104] @ (2509c0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r4, #8 │ │ │ │ mov r5, r3 │ │ │ │ - bl 40e738 │ │ │ │ + bl 40e728 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 40ec34 │ │ │ │ + bl 40ec24 │ │ │ │ ldr r1, [pc, #76] @ (2509c4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 40e020 │ │ │ │ + bl 40e010 │ │ │ │ ldr r1, [pc, #72] @ (2509c8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ blx 161ee0 │ │ │ │ cbnz r0, 2509a4 │ │ │ │ movs r4, #1 │ │ │ │ ldr r0, [pc, #60] @ (2509cc ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ - bl 40e9d8 │ │ │ │ + bl 40e9c8 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #40] @ (2509d0 ) │ │ │ │ @@ -377709,21 +377708,21 @@ │ │ │ │ nop │ │ │ │ stmia r0!, {r4, r6} │ │ │ │ movs r7, r5 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #190 @ 0xbe │ │ │ │ movs r0, r6 │ │ │ │ - cmp r5, #128 @ 0x80 │ │ │ │ + cmp r5, #112 @ 0x70 │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r6, [r6, #6] │ │ │ │ + ldrh r6, [r4, #6] │ │ │ │ movs r7, r3 │ │ │ │ cmp r7, #134 @ 0x86 │ │ │ │ movs r0, r6 │ │ │ │ - adds r1, #164 @ 0xa4 │ │ │ │ + adds r1, #148 @ 0x94 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 002509d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -377731,28 +377730,28 @@ │ │ │ │ ldr r2, [pc, #88] @ (250a40 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (250a44 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 3f92e4 │ │ │ │ + bl 3f92d4 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #24 │ │ │ │ blx 162c0c │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3d0cb4 │ │ │ │ + bl 3d0ca4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 40c060 │ │ │ │ + bl 40c050 │ │ │ │ ldr r3, [pc, #44] @ (250a48 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [r4, #20] │ │ │ │ add r3, pc │ │ │ │ add.w r2, r4, #20 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ str r4, [r1, #0] │ │ │ │ @@ -377764,26 +377763,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ itee lt │ │ │ │ movlt r7, r5 │ │ │ │ movge r6, #168 @ 0xa8 │ │ │ │ movge r0, r0 │ │ │ │ - cmp r5, #14 │ │ │ │ + cmp r4, #254 @ 0xfe │ │ │ │ movs r1, r4 │ │ │ │ cmp r6, #246 @ 0xf6 │ │ │ │ movs r0, r6 │ │ │ │ │ │ │ │ 00250a4c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #1 │ │ │ │ - bl 40ec9c │ │ │ │ + bl 40ec8c │ │ │ │ cbz r0, 250a74 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -378038,27 +378037,27 @@ │ │ │ │ add.w r3, r3, #440 @ 0x1b8 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ bkpt 0x0002 │ │ │ │ movs r7, r5 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #126 @ 0x7e │ │ │ │ + subs r3, #110 @ 0x6e │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r6, [r1, #21] │ │ │ │ + ldrb r6, [r7, #20] │ │ │ │ movs r3, r5 │ │ │ │ - adds r4, #248 @ 0xf8 │ │ │ │ + adds r4, #232 @ 0xe8 │ │ │ │ movs r1, r4 │ │ │ │ - strb r2, [r2, #13] │ │ │ │ + strb r2, [r0, #13] │ │ │ │ movs r7, r3 │ │ │ │ - ldrb r6, [r6, #20] │ │ │ │ + ldrb r6, [r4, #20] │ │ │ │ movs r3, r5 │ │ │ │ - adds r4, #224 @ 0xe0 │ │ │ │ + adds r4, #208 @ 0xd0 │ │ │ │ movs r1, r4 │ │ │ │ - subs r3, #114 @ 0x72 │ │ │ │ + subs r3, #98 @ 0x62 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldrd r4, r5, [r0, #4] │ │ │ │ @@ -378619,15 +378618,15 @@ │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ bne.n 25130e │ │ │ │ mov r5, r1 │ │ │ │ movs r1, #2 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r1 │ │ │ │ - bl 4010dc │ │ │ │ + bl 4010cc │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 251338 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #20 │ │ │ │ @@ -378673,15 +378672,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 16280c <__setsockopt64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2513fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 404e48 │ │ │ │ + bl 404e38 │ │ │ │ ldr r2, [pc, #332] @ (25142c ) │ │ │ │ ldr r3, [pc, #324] @ (251428 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -378707,15 +378706,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #276] @ (251438 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2512de │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #252] @ (25143c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #252] @ (251440 ) │ │ │ │ add r2, pc │ │ │ │ @@ -378723,30 +378722,30 @@ │ │ │ │ ldr r1, [pc, #252] @ (251444 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 251332 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #232] @ (251448 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [pc, #232] @ (25144c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ ldr r1, [pc, #224] @ (251450 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov r0, r4 │ │ │ │ blx 16123c │ │ │ │ b.n 251332 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ @@ -378758,15 +378757,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #188] @ (25145c ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 25137a │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ blx 162880 │ │ │ │ ldr r3, [pc, #160] @ (251460 ) │ │ │ │ @@ -378776,94 +378775,94 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #160] @ (251468 ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 25137a │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #140] @ (25146c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [pc, #140] @ (251470 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ ldr r1, [pc, #132] @ (251474 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #282 @ 0x11a │ │ │ │ add r1, pc │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 25137a │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #116] @ (251478 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [pc, #116] @ (25147c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ ldr r1, [pc, #108] @ (251480 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #292 @ 0x124 │ │ │ │ add r1, pc │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 25137a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb768 │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6b6 │ │ │ │ movs r7, r5 │ │ │ │ - movs r5, #80 @ 0x50 │ │ │ │ + movs r5, #64 @ 0x40 │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r0, [r5, #2] │ │ │ │ + ldrb r0, [r3, #2] │ │ │ │ movs r3, r5 │ │ │ │ - adds r5, #90 @ 0x5a │ │ │ │ + adds r5, #74 @ 0x4a │ │ │ │ movs r1, r4 │ │ │ │ - movs r5, #118 @ 0x76 │ │ │ │ + movs r5, #102 @ 0x66 │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r4, [r0, #2] │ │ │ │ + ldrb r4, [r6, #1] │ │ │ │ movs r3, r5 │ │ │ │ - adds r5, #54 @ 0x36 │ │ │ │ + adds r5, #38 @ 0x26 │ │ │ │ movs r1, r4 │ │ │ │ - movs r5, #116 @ 0x74 │ │ │ │ + movs r5, #100 @ 0x64 │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r4, [r4, #1] │ │ │ │ + ldrb r4, [r2, #1] │ │ │ │ movs r3, r5 │ │ │ │ - adds r5, #16 │ │ │ │ + adds r5, #0 │ │ │ │ movs r1, r4 │ │ │ │ - movs r5, #132 @ 0x84 │ │ │ │ + movs r5, #116 @ 0x74 │ │ │ │ movs r1, r4 │ │ │ │ - adds r4, #230 @ 0xe6 │ │ │ │ + adds r4, #214 @ 0xd6 │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r0, [r5, #0] │ │ │ │ + ldrb r0, [r3, #0] │ │ │ │ movs r3, r5 │ │ │ │ - movs r5, #62 @ 0x3e │ │ │ │ + movs r5, #46 @ 0x2e │ │ │ │ movs r1, r4 │ │ │ │ - adds r4, #188 @ 0xbc │ │ │ │ + adds r4, #172 @ 0xac │ │ │ │ movs r1, r4 │ │ │ │ - strb r6, [r7, #31] │ │ │ │ + strb r6, [r5, #31] │ │ │ │ movs r3, r5 │ │ │ │ - movs r5, #98 @ 0x62 │ │ │ │ + movs r5, #82 @ 0x52 │ │ │ │ movs r1, r4 │ │ │ │ - strb r6, [r4, #31] │ │ │ │ + strb r6, [r2, #31] │ │ │ │ movs r3, r5 │ │ │ │ - adds r4, #144 @ 0x90 │ │ │ │ + adds r4, #128 @ 0x80 │ │ │ │ movs r1, r4 │ │ │ │ - movs r5, #106 @ 0x6a │ │ │ │ + movs r5, #90 @ 0x5a │ │ │ │ movs r1, r4 │ │ │ │ - strb r2, [r0, #31] │ │ │ │ + strb r2, [r6, #30] │ │ │ │ movs r3, r5 │ │ │ │ - adds r4, #108 @ 0x6c │ │ │ │ + adds r4, #92 @ 0x5c │ │ │ │ movs r1, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (2514b0 ) │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ mov.w ip, #1 │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [r1, #381] @ 0x17d │ │ │ │ @@ -378871,15 +378870,15 @@ │ │ │ │ strb.w ip, [r1, #380] @ 0x17c │ │ │ │ ldr.w r0, [r3, #328] @ 0x148 │ │ │ │ cbz r2, 2514a8 │ │ │ │ ldr r2, [pc, #12] @ (2514b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #12] @ (2514b8 ) │ │ │ │ add r1, pc │ │ │ │ - b.w 4190fc │ │ │ │ + b.w 4190ec │ │ │ │ lsls r1, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ @@ -378893,15 +378892,15 @@ │ │ │ │ ldrb.w r1, [r2, #380] @ 0x17c │ │ │ │ strb.w r0, [r2, #381] @ 0x17d │ │ │ │ ldr.w r0, [r3, #328] @ 0x148 │ │ │ │ cbz r1, 2514e6 │ │ │ │ ldr.w r1, [r2, #376] @ 0x178 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 24f3f0 │ │ │ │ nop │ │ │ │ add.w r1, r0, #69632 @ 0x11000 │ │ │ │ ldrb.w r3, [r1, #380] @ 0x17c │ │ │ │ @@ -378918,15 +378917,15 @@ │ │ │ │ ldr.w r1, [r1, #376] @ 0x178 │ │ │ │ ldr.w ip, [r0, #328] @ 0x148 │ │ │ │ cbz r2, 25152c │ │ │ │ ldr r2, [pc, #8] @ (251534 ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r0, ip │ │ │ │ - b.w 4190fc │ │ │ │ + b.w 4190ec │ │ │ │ @ instruction: 0xff8fffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #196] @ (251610 ) │ │ │ │ @@ -378941,22 +378940,22 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ mov r2, sp │ │ │ │ add r1, sp, #4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 40113c │ │ │ │ + bl 40112c │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2515f8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ add.w r3, r5, #69632 @ 0x11000 │ │ │ │ str.w r4, [r5, #328] @ 0x148 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #4] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #128] @ (251618 ) │ │ │ │ strb.w r1, [r3, #380] @ 0x17c │ │ │ │ @@ -378964,15 +378963,15 @@ │ │ │ │ str.w r2, [r3, #376] @ 0x178 │ │ │ │ ldrb.w r2, [r3, #381] @ 0x17d │ │ │ │ cbnz r2, 251604 │ │ │ │ ldr r1, [pc, #112] @ (25161c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 162880 │ │ │ │ ldrh.w r3, [sp, #6] │ │ │ │ ldr r1, [pc, #96] @ (251620 ) │ │ │ │ mov r2, r0 │ │ │ │ rev16 r3, r3 │ │ │ │ mov r0, r5 │ │ │ │ @@ -379010,15 +379009,15 @@ │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #206 @ 0xce │ │ │ │ + adds r2, #190 @ 0xbe │ │ │ │ movs r1, r4 │ │ │ │ cbz r6, 251698 │ │ │ │ movs r7, r5 │ │ │ │ mrc2 15, 5, pc, cr3, cr15, {7} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -379041,56 +379040,56 @@ │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #332 @ 0x14c │ │ │ │ strd r3, r5, [r4, #324] @ 0x144 │ │ │ │ bl 250b28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 400c2c │ │ │ │ + bl 400c1c │ │ │ │ ldr.w r0, [r4, #328] @ 0x148 │ │ │ │ cbz r6, 2516b0 │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [pc, #96] @ (2516e4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #376] @ 0x178 │ │ │ │ ldrb.w r2, [r3, #381] @ 0x17d │ │ │ │ strb.w r1, [r3, #380] @ 0x17c │ │ │ │ cbnz r2, 2516ce │ │ │ │ ldr r1, [pc, #80] @ (2516e8 ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [pc, #56] @ (2516ec ) │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [pc, #32] @ (2516f0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 251694 │ │ │ │ - cmp r1, #182 @ 0xb6 │ │ │ │ + cmp r1, #166 @ 0xa6 │ │ │ │ movs r2, r4 │ │ │ │ movs r3, #100 @ 0x64 │ │ │ │ movs r0, r6 │ │ │ │ - adds r2, #96 @ 0x60 │ │ │ │ + adds r2, #80 @ 0x50 │ │ │ │ movs r1, r4 │ │ │ │ lsls r7, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -379112,15 +379111,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ blx 16123c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #324] @ 0x144 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -379133,24 +379132,24 @@ │ │ │ │ ldrb.w r2, [r5, #381] @ 0x17d │ │ │ │ strb.w r3, [r5, #380] @ 0x17c │ │ │ │ cbz r2, 251762 │ │ │ │ ldr r2, [pc, #56] @ (251798 ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldrb.w r1, [r5, #380] @ 0x17c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #381] @ 0x17d │ │ │ │ ldr.w r0, [r4, #328] @ 0x148 │ │ │ │ cbz r1, 25177e │ │ │ │ ldr.w r1, [r5, #376] @ 0x178 │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #0 │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldr.w r0, [r4, #328] @ 0x148 │ │ │ │ blx 16123c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #328] @ 0x148 │ │ │ │ b.n 25170c │ │ │ │ ldc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ push {r4, lr} │ │ │ │ @@ -379179,15 +379178,15 @@ │ │ │ │ ldr.w r0, [r4, #328] @ 0x148 │ │ │ │ cbz r2, 2517ea │ │ │ │ ldr r2, [pc, #20] @ (2517fc ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4190fc │ │ │ │ + b.w 4190ec │ │ │ │ nop │ │ │ │ stc2l 15, cr15, [r3, #-1020] @ 0xfffffc04 │ │ │ │ ldc2l 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -379209,24 +379208,24 @@ │ │ │ │ add r9, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ str r5, [sp, #20] │ │ │ │ strd r5, r5, [r4, #4] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 41e2c4 │ │ │ │ + bl 41e2b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2519ea │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp sl, r5 │ │ │ │ ite eq │ │ │ │ moveq r6, #0 │ │ │ │ andne.w r6, r6, #1 │ │ │ │ mov fp, r3 │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 251912 │ │ │ │ ldr r0, [pc, #404] @ (251a00 ) │ │ │ │ ldr r2, [pc, #408] @ (251a04 ) │ │ │ │ add r0, pc │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ @@ -379250,24 +379249,24 @@ │ │ │ │ strb.w r3, [r5, #380] @ 0x17c │ │ │ │ ldr.w r1, [r5, #376] @ 0x178 │ │ │ │ ldr.w r0, [r8, #328] @ 0x148 │ │ │ │ cbz r2, 2518ba │ │ │ │ ldr r2, [pc, #344] @ (251a10 ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r8 │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldr r3, [pc, #336] @ (251a14 ) │ │ │ │ cmp.w fp, #1 │ │ │ │ it eq │ │ │ │ strheq.w fp, [r5, #360] @ 0x168 │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3f611c │ │ │ │ + bl 3f610c │ │ │ │ ldr r1, [pc, #316] @ (251a18 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ bl 24e910 │ │ │ │ ldr r2, [pc, #304] @ (251a1c ) │ │ │ │ @@ -379331,15 +379330,15 @@ │ │ │ │ strb.w r3, [r5, #380] @ 0x17c │ │ │ │ ldr.w r1, [r5, #376] @ 0x178 │ │ │ │ ldr.w r0, [r8, #328] @ 0x148 │ │ │ │ cbz r2, 2519c2 │ │ │ │ ldr r2, [pc, #160] @ (251a30 ) │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ add.w r5, r5, #360 @ 0x168 │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 162880 │ │ │ │ ldrh.w r4, [sp, #22] │ │ │ │ ldr r1, [pc, #132] @ (251a34 ) │ │ │ │ @@ -379349,67 +379348,67 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ uxth r4, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 24e910 │ │ │ │ b.n 2518e8 │ │ │ │ mov r3, r8 │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ b.n 251996 │ │ │ │ ldr r3, [pc, #108] @ (251a38 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #108] @ (251a3c ) │ │ │ │ ldr r1, [pc, #108] @ (251a40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #361 @ 0x169 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov r0, r7 │ │ │ │ blx 16123c │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 2518e8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ cbz r4, 251a16 │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 251a18 │ │ │ │ movs r7, r5 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ movs r0, r6 │ │ │ │ - movs r7, #138 @ 0x8a │ │ │ │ + movs r7, #122 @ 0x7a │ │ │ │ movs r2, r4 │ │ │ │ lsls r5, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ stc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ movs r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #8 │ │ │ │ + cmp r7, #248 @ 0xf8 │ │ │ │ movs r1, r4 │ │ │ │ sub sp, #176 @ 0xb0 │ │ │ │ movs r7, r5 │ │ │ │ movs r0, #102 @ 0x66 │ │ │ │ movs r0, r6 │ │ │ │ - movs r6, #176 @ 0xb0 │ │ │ │ + movs r6, #160 @ 0xa0 │ │ │ │ movs r2, r4 │ │ │ │ mcr2 15, 1, pc, cr13, cr15, {7} @ │ │ │ │ lsls r3, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb29ffff │ │ │ │ - cmp r7, #16 │ │ │ │ + cmp r7, #0 │ │ │ │ movs r1, r4 │ │ │ │ - strb r2, [r7, #7] │ │ │ │ + strb r2, [r5, #7] │ │ │ │ movs r3, r5 │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ + movs r0, #88 @ 0x58 │ │ │ │ movs r1, r4 │ │ │ │ - cmp r6, #170 @ 0xaa │ │ │ │ + cmp r6, #154 @ 0x9a │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #69632 @ 0x11000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -379476,32 +379475,32 @@ │ │ │ │ strb.w r3, [r5, #380] @ 0x17c │ │ │ │ ldr.w r0, [r4, #328] @ 0x148 │ │ │ │ cbz r2, 251b10 │ │ │ │ ldr r2, [pc, #120] @ (251b88 ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldrb.w r1, [r5, #380] @ 0x17c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #381] @ 0x17d │ │ │ │ ldr.w r0, [r4, #328] @ 0x148 │ │ │ │ cbz r1, 251b2c │ │ │ │ ldr.w r1, [r5, #376] @ 0x178 │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #0 │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 251b48 │ │ │ │ ldr r1, [pc, #76] @ (251b8c ) │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldr.w r0, [r4, #328] @ 0x148 │ │ │ │ blx 16123c │ │ │ │ ldr r1, [pc, #60] @ (251b90 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r4, #328] @ 0x148 │ │ │ │ add r1, pc │ │ │ │ @@ -379522,17 +379521,17 @@ │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #872 @ 0x368 │ │ │ │ movs r7, r5 │ │ │ │ vld4.32 {d15[],d17[],d19[],d21[]}, [fp :128] │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ ldc2 15, cr15, [sp], #-1020 @ 0xfffffc04 │ │ │ │ - bpl.n 251bc4 │ │ │ │ + bpl.n 251ba4 │ │ │ │ movs r1, r4 │ │ │ │ - add r4, pc, #808 @ (adr r4, 251ec4 ) │ │ │ │ + add r4, pc, #744 @ (adr r4, 251e84 ) │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r7, r0, #69632 @ 0x11000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -379579,15 +379578,15 @@ │ │ │ │ ldr.w r0, [r8, #328] @ 0x148 │ │ │ │ cbz r1, 251c26 │ │ │ │ ldr.w r1, [r7, #376] @ 0x178 │ │ │ │ ldr r2, [pc, #32] @ (251c48 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -379629,37 +379628,37 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #328] @ 0x148 │ │ │ │ cbz r3, 251cb4 │ │ │ │ ldr r2, [pc, #84] @ (251d08 ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ ldrb.w r1, [r5, #380] @ 0x17c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #381] @ 0x17d │ │ │ │ ldr.w r0, [r4, #328] @ 0x148 │ │ │ │ cbnz r1, 251cfe │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4190fc │ │ │ │ + b.w 4190ec │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ ldrb.w r2, [r3, #381] @ 0x17d │ │ │ │ strb.w r0, [r3, #380] @ 0x17c │ │ │ │ ldr.w r0, [r4, #328] @ 0x148 │ │ │ │ cbz r2, 251cf0 │ │ │ │ ldr r2, [pc, #28] @ (251d0c ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4190fc │ │ │ │ + b.w 4190ec │ │ │ │ ldr.w r1, [r5, #376] @ 0x178 │ │ │ │ b.n 251ccc │ │ │ │ ldr??.w pc, [fp, #255]! │ │ │ │ strb.w pc, [r7, #255]! │ │ │ │ bl 21dd0e │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -379683,25 +379682,25 @@ │ │ │ │ movs r3, #4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ add r0, sp, #12 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 42140c │ │ │ │ + bl 4213fc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ add r1, sp, #12 │ │ │ │ ldr.w r0, [r7, #328] @ 0x148 │ │ │ │ ldr.w r3, [r6, #356] @ 0x164 │ │ │ │ movs r2, #2 │ │ │ │ sub.w r5, ip, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 421708 │ │ │ │ + bl 4216f8 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 251da6 │ │ │ │ cmp r5, r0 │ │ │ │ ittt le │ │ │ │ movle r3, #0 │ │ │ │ movle r0, r4 │ │ │ │ strle.w r3, [r6, #356] @ 0x164 │ │ │ │ @@ -379741,15 +379740,15 @@ │ │ │ │ str.w r3, [r6, #356] @ 0x164 │ │ │ │ ldr.w r0, [r7, #328] @ 0x148 │ │ │ │ cbz r1, 251dde │ │ │ │ ldr.w r1, [r6, #376] @ 0x178 │ │ │ │ ldr r2, [pc, #28] @ (251dfc ) │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ movs r0, #0 │ │ │ │ b.n 251d80 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ add r4, sp, #432 @ 0x1b0 │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @@ -379800,15 +379799,15 @@ │ │ │ │ ldr r6, [r5, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 251fb2 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 251f0c │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 252000 │ │ │ │ - bl 3854b0 │ │ │ │ + bl 3854a0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ bl 244cb4 │ │ │ │ mov r7, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.w 251fea │ │ │ │ add r3, sp, #32 │ │ │ │ @@ -379823,15 +379822,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 25223a │ │ │ │ ldr r4, [sp, #28] │ │ │ │ subs r3, r4, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 25221a │ │ │ │ mov r0, r7 │ │ │ │ - bl 404e04 │ │ │ │ + bl 404df4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 252256 │ │ │ │ cmp r4, #2 │ │ │ │ bne.w 251ff0 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ @@ -379874,20 +379873,20 @@ │ │ │ │ str r4, [r7, #12] │ │ │ │ bl 24e844 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 251fea │ │ │ │ mov r2, r4 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #2 │ │ │ │ - bl 4010dc │ │ │ │ + bl 4010cc │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 2522a4 │ │ │ │ - bl 404e48 │ │ │ │ + bl 404e38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 404e9c │ │ │ │ + bl 404e8c │ │ │ │ mov r1, r7 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r5 │ │ │ │ blx 1601e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2522c8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -379913,15 +379912,15 @@ │ │ │ │ add.w r0, r0, #332 @ 0x14c │ │ │ │ bl 250b28 │ │ │ │ ldr.w r1, [pc, #1160] @ 252428 │ │ │ │ ldr.w r0, [r6, #324] @ 0x144 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 4190fc │ │ │ │ + bl 4190ec │ │ │ │ b.n 251ffc │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 251e76 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 251f1c │ │ │ │ cbnz r3, 25200a │ │ │ │ cmp r0, #0 │ │ │ │ @@ -379934,15 +379933,15 @@ │ │ │ │ ldr.w r1, [pc, #1116] @ 252434 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #769 @ 0x301 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 251ede │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ bl 25162c │ │ │ │ @@ -379960,18 +379959,18 @@ │ │ │ │ strd r7, r7, [sp, #60] @ 0x3c │ │ │ │ bl 24e844 │ │ │ │ cmp r0, r7 │ │ │ │ blt.n 251fea │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #2 │ │ │ │ - bl 4010dc │ │ │ │ + bl 4010cc │ │ │ │ subs r7, r0, #0 │ │ │ │ blt.w 2522fc │ │ │ │ - bl 404e48 │ │ │ │ + bl 404e38 │ │ │ │ b.n 25204c │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #11 │ │ │ │ it ne │ │ │ │ cmpne r2, #4 │ │ │ │ ite eq │ │ │ │ @@ -380013,15 +380012,15 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #936] @ (252444 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ movw r2, #571 @ 0x23b │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov r0, r7 │ │ │ │ blx 16123c │ │ │ │ b.n 251fea │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 25200a │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r8 │ │ │ │ @@ -380040,28 +380039,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 24e844 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 251fea │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 4010dc │ │ │ │ + bl 4010cc │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.w 2523a0 │ │ │ │ - bl 404e9c │ │ │ │ + bl 404e8c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 252374 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r4 │ │ │ │ blx 1601e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 252340 │ │ │ │ mov r0, r4 │ │ │ │ - bl 404e48 │ │ │ │ + bl 404e38 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 251800 │ │ │ │ @@ -380137,15 +380136,15 @@ │ │ │ │ ldr r1, [pc, #624] @ (252458 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #698 @ 0x2ba │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 251fea │ │ │ │ add r5, sp, #52 @ 0x34 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -380165,57 +380164,57 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #459 @ 0x1cb │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 251fea │ │ │ │ ldr r3, [pc, #556] @ (252468 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #556] @ (25246c ) │ │ │ │ ldr r1, [pc, #556] @ (252470 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #455 @ 0x1c7 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 251fea │ │ │ │ ldr r1, [pc, #540] @ (252474 ) │ │ │ │ negs r2, r0 │ │ │ │ ldr r3, [pc, #540] @ (252478 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ ldr r1, [pc, #532] @ (25247c ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #12] │ │ │ │ movw r2, #721 @ 0x2d1 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 251fea │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #512] @ (252480 ) │ │ │ │ ldr r3, [pc, #512] @ (252484 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ (252488 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #524 @ 0x20c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov r0, r5 │ │ │ │ blx 16123c │ │ │ │ b.n 251fea │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #480] @ (25248c ) │ │ │ │ ldr r3, [pc, #484] @ (252490 ) │ │ │ │ add r2, pc │ │ │ │ @@ -380224,15 +380223,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #508 @ 0x1fc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 251fea │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ blx 162880 │ │ │ │ ldr r3, [pc, #448] @ (252498 ) │ │ │ │ @@ -380243,15 +380242,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov r0, r5 │ │ │ │ blx 16123c │ │ │ │ b.n 251fea │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #416] @ (2524a4 ) │ │ │ │ ldr r3, [pc, #420] @ (2524a8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -380260,27 +380259,27 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #556 @ 0x22c │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 251fea │ │ │ │ ldr r3, [pc, #396] @ (2524b0 ) │ │ │ │ mov.w r2, #704 @ 0x2c0 │ │ │ │ ldr r4, [pc, #396] @ (2524b4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #396] @ (2524b8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 251fea │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ blx 162880 │ │ │ │ @@ -380292,15 +380291,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #669 @ 0x29d │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov r0, r4 │ │ │ │ blx 16123c │ │ │ │ b.n 251fea │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #332] @ (2524c8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #332] @ (2524cc ) │ │ │ │ @@ -380310,15 +380309,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ movw r2, #662 @ 0x296 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ mov r0, r4 │ │ │ │ blx 16123c │ │ │ │ b.n 251fea │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #300] @ (2524d4 ) │ │ │ │ ldr r3, [pc, #304] @ (2524d8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -380327,27 +380326,27 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #656 @ 0x290 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b9e8 │ │ │ │ + bl 40b9d8 │ │ │ │ b.n 251fea │ │ │ │ ldr r3, [pc, #280] @ (2524e0 ) │ │ │ │ mov.w r2, #608 @ 0x260 │ │ │ │ ldr r4, [pc, #280] @ (2524e4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #280] @ (2524e8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 251fea │ │ │ │ ldr r3, [pc, #264] @ (2524ec ) │ │ │ │ movw r2, #767 @ 0x2ff │ │ │ │ ldr r1, [pc, #260] @ (2524f0 ) │ │ │ │ ldr r0, [pc, #264] @ (2524f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -380366,233 +380365,233 @@ │ │ │ │ nop │ │ │ │ add r3, sp, #496 @ 0x1f0 │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #712 @ 0x2c8 │ │ │ │ movs r7, r5 │ │ │ │ - movs r0, #132 @ 0x84 │ │ │ │ + movs r0, #116 @ 0x74 │ │ │ │ movs r2, r4 │ │ │ │ subs r2, r6, r0 │ │ │ │ movs r0, r6 │ │ │ │ strb.w pc, [r7, #255]! │ │ │ │ bl fffde42a <__bss_end__@@Base+0xff9bf2ba> │ │ │ │ - ldr r4, [r6, #60] @ 0x3c │ │ │ │ + ldr r4, [r4, #60] @ 0x3c │ │ │ │ movs r3, r5 │ │ │ │ - cmp r2, #170 @ 0xaa │ │ │ │ + cmp r2, #154 @ 0x9a │ │ │ │ movs r1, r4 │ │ │ │ - cmp r0, #164 @ 0xa4 │ │ │ │ + cmp r0, #148 @ 0x94 │ │ │ │ movs r1, r4 │ │ │ │ - cmp r1, #206 @ 0xce │ │ │ │ + cmp r1, #190 @ 0xbe │ │ │ │ movs r1, r4 │ │ │ │ - cmp r1, #154 @ 0x9a │ │ │ │ + cmp r1, #138 @ 0x8a │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [r4, #48] @ 0x30 │ │ │ │ movs r3, r5 │ │ │ │ - movs r7, #226 @ 0xe2 │ │ │ │ + movs r7, #210 @ 0xd2 │ │ │ │ movs r1, r4 │ │ │ │ - cmp r1, #86 @ 0x56 │ │ │ │ + cmp r1, #70 @ 0x46 │ │ │ │ movs r1, r4 │ │ │ │ - cmp r0, #144 @ 0x90 │ │ │ │ + cmp r0, #128 @ 0x80 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r6, [r4, #28] │ │ │ │ + ldr r6, [r2, #28] │ │ │ │ movs r3, r5 │ │ │ │ - movs r7, #64 @ 0x40 │ │ │ │ + movs r7, #48 @ 0x30 │ │ │ │ movs r1, r4 │ │ │ │ - movs r6, #150 @ 0x96 │ │ │ │ + movs r6, #134 @ 0x86 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + ldr r2, [r3, #24] │ │ │ │ movs r3, r5 │ │ │ │ - movs r7, #148 @ 0x94 │ │ │ │ + movs r7, #132 @ 0x84 │ │ │ │ movs r1, r4 │ │ │ │ - movs r6, #90 @ 0x5a │ │ │ │ + movs r6, #74 @ 0x4a │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r1, #24] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ movs r3, r5 │ │ │ │ - movs r7, #84 @ 0x54 │ │ │ │ + movs r7, #68 @ 0x44 │ │ │ │ movs r1, r4 │ │ │ │ - movs r6, #58 @ 0x3a │ │ │ │ + movs r6, #42 @ 0x2a │ │ │ │ movs r1, r4 │ │ │ │ - asrs r2, r7, #30 │ │ │ │ + asrs r2, r5, #30 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r6, [r4, #20] │ │ │ │ + ldr r6, [r2, #20] │ │ │ │ movs r3, r5 │ │ │ │ - movs r6, #24 │ │ │ │ + movs r6, #8 │ │ │ │ movs r1, r4 │ │ │ │ - movs r7, #150 @ 0x96 │ │ │ │ + movs r7, #134 @ 0x86 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [r0, #20] │ │ │ │ + ldr r4, [r6, #16] │ │ │ │ movs r3, r5 │ │ │ │ - movs r5, #244 @ 0xf4 │ │ │ │ + movs r5, #228 @ 0xe4 │ │ │ │ movs r1, r4 │ │ │ │ - movs r7, #80 @ 0x50 │ │ │ │ + movs r7, #64 @ 0x40 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ + ldr r2, [r1, #16] │ │ │ │ movs r3, r5 │ │ │ │ - movs r5, #204 @ 0xcc │ │ │ │ + movs r5, #188 @ 0xbc │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r6, #12] │ │ │ │ + ldr r0, [r4, #12] │ │ │ │ movs r3, r5 │ │ │ │ - asrs r0, r4, #24 │ │ │ │ + asrs r0, r2, #24 │ │ │ │ movs r1, r4 │ │ │ │ - movs r5, #156 @ 0x9c │ │ │ │ + movs r5, #140 @ 0x8c │ │ │ │ movs r1, r4 │ │ │ │ - movs r6, #248 @ 0xf8 │ │ │ │ + movs r6, #232 @ 0xe8 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r0, #12] │ │ │ │ + ldr r2, [r6, #8] │ │ │ │ movs r3, r5 │ │ │ │ - movs r5, #116 @ 0x74 │ │ │ │ + movs r5, #100 @ 0x64 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ movs r3, r5 │ │ │ │ - movs r6, #58 @ 0x3a │ │ │ │ + movs r6, #42 @ 0x2a │ │ │ │ movs r1, r4 │ │ │ │ - movs r5, #82 @ 0x52 │ │ │ │ + movs r5, #66 @ 0x42 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ movs r3, r5 │ │ │ │ - asrs r0, r5, #22 │ │ │ │ + asrs r0, r3, #22 │ │ │ │ movs r1, r4 │ │ │ │ - movs r5, #36 @ 0x24 │ │ │ │ + movs r5, #20 │ │ │ │ movs r1, r4 │ │ │ │ - asrs r2, r3, #21 │ │ │ │ + asrs r2, r1, #21 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ movs r3, r5 │ │ │ │ - movs r4, #250 @ 0xfa │ │ │ │ + movs r4, #234 @ 0xea │ │ │ │ movs r1, r4 │ │ │ │ - asrs r0, r2, #20 │ │ │ │ + asrs r0, r0, #20 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ + ldr r6, [r1, #0] │ │ │ │ movs r3, r5 │ │ │ │ - movs r4, #208 @ 0xd0 │ │ │ │ + movs r4, #192 @ 0xc0 │ │ │ │ movs r1, r4 │ │ │ │ - str r4, [r7, #124] @ 0x7c │ │ │ │ + str r4, [r5, #124] @ 0x7c │ │ │ │ movs r3, r5 │ │ │ │ - asrs r2, r3, #24 │ │ │ │ + asrs r2, r1, #24 │ │ │ │ movs r1, r4 │ │ │ │ - movs r4, #174 @ 0xae │ │ │ │ + movs r4, #158 @ 0x9e │ │ │ │ movs r1, r4 │ │ │ │ - str r0, [r4, #124] @ 0x7c │ │ │ │ + str r0, [r2, #124] @ 0x7c │ │ │ │ movs r3, r5 │ │ │ │ - movs r4, #150 @ 0x96 │ │ │ │ + movs r4, #134 @ 0x86 │ │ │ │ movs r1, r4 │ │ │ │ - movs r6, #134 @ 0x86 │ │ │ │ + movs r6, #118 @ 0x76 │ │ │ │ movs r1, r4 │ │ │ │ - str r2, [r1, #124] @ 0x7c │ │ │ │ + str r2, [r7, #120] @ 0x78 │ │ │ │ movs r3, r5 │ │ │ │ - movs r4, #128 @ 0x80 │ │ │ │ + movs r4, #112 @ 0x70 │ │ │ │ movs r1, r4 │ │ │ │ - movs r4, #244 @ 0xf4 │ │ │ │ + movs r4, #228 @ 0xe4 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r2 │ │ │ │ bl 252fd4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 25255c │ │ │ │ - bl 2cf8d4 │ │ │ │ + bl 2cf8c4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r4, 252564 │ │ │ │ mov r0, r4 │ │ │ │ - bl 41d358 │ │ │ │ + bl 41d348 │ │ │ │ ldr r1, [pc, #68] @ (25257c ) │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 24e910 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r5, #28] │ │ │ │ mov r1, r4 │ │ │ │ - bl 3d1790 │ │ │ │ + bl 3d1780 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 3dbcf0 │ │ │ │ - bl 2cf8c4 │ │ │ │ + b.w 3dbce0 │ │ │ │ + bl 2cf8b4 │ │ │ │ mov r4, r0 │ │ │ │ b.n 25252c │ │ │ │ ldr r5, [pc, #24] @ (252580 ) │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ ldr r3, [pc, #24] @ (252584 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #24] @ (252588 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ movs r2, r4 │ │ │ │ - movs r5, #94 @ 0x5e │ │ │ │ + movs r5, #78 @ 0x4e │ │ │ │ movs r1, r4 │ │ │ │ - str r0, [r4, #112] @ 0x70 │ │ │ │ + str r0, [r2, #112] @ 0x70 │ │ │ │ movs r3, r5 │ │ │ │ - movs r5, #72 @ 0x48 │ │ │ │ + movs r5, #56 @ 0x38 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #69632 @ 0x11000 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r0, [r4, #384] @ 0x180 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 252634 │ │ │ │ ldr.w r0, [r4, #388] @ 0x184 │ │ │ │ cbz r0, 2525ba │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #388] @ 0x184 │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ cbz r0, 2525f6 │ │ │ │ ldr r1, [pc, #148] @ (252658 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r2, [pc, #148] @ (25265c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #20 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #144] @ (252660 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ adds r3, #1 │ │ │ │ beq.n 2525e8 │ │ │ │ ldr.w r0, [r5, #328] @ 0x148 │ │ │ │ cbnz r0, 25264c │ │ │ │ ldr.w r0, [r5, #332] @ 0x14c │ │ │ │ cbnz r0, 252640 │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #324] @ 0x144 │ │ │ │ ldr.w r0, [r4, #368] @ 0x170 │ │ │ │ cbz r0, 252624 │ │ │ │ ldr.w r3, [r4, #372] @ 0x174 │ │ │ │ cbz r3, 25261a │ │ │ │ mov r0, r3 │ │ │ │ - bl 2d586c │ │ │ │ + bl 2d585c │ │ │ │ ldr.w r0, [r4, #372] @ 0x174 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr.w r0, [r4, #368] @ 0x170 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #372] @ 0x174 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #368] @ 0x170 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -380606,19 +380605,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #332] @ 0x14c │ │ │ │ b.n 2525e8 │ │ │ │ blx 160ba8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #328] @ 0x148 │ │ │ │ b.n 2525e2 │ │ │ │ - str r2, [r1, #108] @ 0x6c │ │ │ │ + str r2, [r7, #104] @ 0x68 │ │ │ │ movs r3, r5 │ │ │ │ - movs r5, #14 │ │ │ │ + movs r4, #254 @ 0xfe │ │ │ │ movs r1, r4 │ │ │ │ - movs r5, #44 @ 0x2c │ │ │ │ + movs r5, #28 │ │ │ │ movs r1, r4 │ │ │ │ b.w 252dac │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -380632,15 +380631,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 3d18dc │ │ │ │ + bl 3d18cc │ │ │ │ add.w r1, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r2, [r1, #380] @ 0x17c │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 252682 │ │ │ │ ldr.w r2, [r1, #384] @ 0x180 │ │ │ │ @@ -380655,61 +380654,61 @@ │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ blx 1623d4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r5, #384] @ 0x180 │ │ │ │ b.n 252682 │ │ │ │ nop │ │ │ │ - movs r4, #86 @ 0x56 │ │ │ │ + movs r4, #70 @ 0x46 │ │ │ │ movs r1, r4 │ │ │ │ movs r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ sub sp, #12 │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ str.w r4, [r6, #384] @ 0x180 │ │ │ │ - bl 2cf8e4 │ │ │ │ + bl 2cf8d4 │ │ │ │ ldr r3, [pc, #64] @ (252744 ) │ │ │ │ ldr r2, [pc, #68] @ (252748 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #68] @ (25274c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #52] @ (252750 ) │ │ │ │ str.w r0, [r5, #324] @ 0x144 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [r6, #388] @ 0x184 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2cfcc8 │ │ │ │ + bl 2cfcb8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r0, [r1, #88] @ 0x58 │ │ │ │ + str r0, [r7, #84] @ 0x54 │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, #44 @ 0x2c │ │ │ │ + subs r6, #28 │ │ │ │ movs r6, r3 │ │ │ │ - subs r6, #64 @ 0x40 │ │ │ │ + subs r6, #48 @ 0x30 │ │ │ │ movs r6, r3 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -380732,48 +380731,48 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #292] @ (2528bc ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #368] @ 0x170 │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2d5db4 │ │ │ │ + bl 2d5da4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 252852 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2cf8c4 │ │ │ │ + bl 2cf8b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 252880 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r7, #48] @ 0x30 │ │ │ │ - bl 404e04 │ │ │ │ + bl 404df4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #3 │ │ │ │ ite ne │ │ │ │ movne r0, #0 │ │ │ │ andeq.w r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25286c │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 252894 │ │ │ │ mov r0, r2 │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 2d532c │ │ │ │ + bl 2d531c │ │ │ │ ldr r1, [pc, #204] @ (2528c0 ) │ │ │ │ str.w r0, [r5, #372] @ 0x174 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 24e910 │ │ │ │ ldr r3, [pc, #196] @ (2528c4 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -380781,18 +380780,18 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 250b28 │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [r5, #372] @ 0x174 │ │ │ │ mov r2, r4 │ │ │ │ - bl 2d5688 │ │ │ │ + bl 2d5678 │ │ │ │ ldr.w r0, [r5, #372] @ 0x174 │ │ │ │ mov r1, r7 │ │ │ │ - bl 2d53b4 │ │ │ │ + bl 2d53a4 │ │ │ │ ldr r2, [pc, #156] @ (2528c8 ) │ │ │ │ ldr r3, [pc, #132] @ (2528b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -380803,22 +380802,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ ldr r1, [pc, #112] @ (2528cc ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 24e910 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ b.n 252828 │ │ │ │ ldr r1, [pc, #96] @ (2528d0 ) │ │ │ │ negs r3, r6 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 24e910 │ │ │ │ @@ -380836,43 +380835,43 @@ │ │ │ │ add.w r3, r9, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #68] @ (2528e0 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 160584 │ │ │ │ - str r6, [r3, #80] @ 0x50 │ │ │ │ + str r6, [r1, #80] @ 0x50 │ │ │ │ movs r3, r5 │ │ │ │ add r2, pc, #120 @ (adr r2, 252928 ) │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #56 @ (adr r2, 2528f0 ) │ │ │ │ movs r7, r5 │ │ │ │ - movs r3, #102 @ 0x66 │ │ │ │ + movs r3, #86 @ 0x56 │ │ │ │ movs r1, r4 │ │ │ │ - movs r3, #64 @ 0x40 │ │ │ │ + movs r3, #48 @ 0x30 │ │ │ │ movs r1, r4 │ │ │ │ - movs r3, #76 @ 0x4c │ │ │ │ + movs r3, #60 @ 0x3c │ │ │ │ movs r1, r4 │ │ │ │ movs r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #432 @ (adr r1, 252a7c ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [pc, #584] @ (252b18 ) │ │ │ │ + ldr r6, [pc, #520] @ (252ad8 ) │ │ │ │ movs r7, r3 │ │ │ │ - movs r2, #168 @ 0xa8 │ │ │ │ + movs r2, #152 @ 0x98 │ │ │ │ movs r1, r4 │ │ │ │ - movs r2, #66 @ 0x42 │ │ │ │ + movs r2, #50 @ 0x32 │ │ │ │ movs r1, r4 │ │ │ │ - movs r2, #46 @ 0x2e │ │ │ │ + movs r2, #30 │ │ │ │ movs r1, r4 │ │ │ │ - cmp sl, r0 │ │ │ │ + cmp r2, lr │ │ │ │ movs r0, r4 │ │ │ │ - movs r2, #26 │ │ │ │ + movs r2, #10 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #188] @ (2529b0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -380883,42 +380882,42 @@ │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 253060 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 25295a │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2cf8d4 │ │ │ │ + bl 2cf8c4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 25299c │ │ │ │ - bl 41d358 │ │ │ │ + bl 41d348 │ │ │ │ ldr r1, [pc, #136] @ (2529bc ) │ │ │ │ mov r2, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ bl 24e910 │ │ │ │ mov r0, r6 │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ mov r1, r5 │ │ │ │ - bl 3d1790 │ │ │ │ + bl 3d1780 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 3dbcf0 │ │ │ │ + b.w 3dbce0 │ │ │ │ add.w r5, r4, #69632 @ 0x11000 │ │ │ │ ldr.w r3, [r5, #380] @ 0x17c │ │ │ │ cbz r3, 25296a │ │ │ │ ldr.w r3, [r5, #384] @ 0x180 │ │ │ │ cbz r3, 25297e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -380943,28 +380942,28 @@ │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #40] @ (2529cc ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 160584 │ │ │ │ - str r6, [r2, #56] @ 0x38 │ │ │ │ + str r6, [r0, #56] @ 0x38 │ │ │ │ movs r3, r5 │ │ │ │ - movs r1, #214 @ 0xd6 │ │ │ │ + movs r1, #198 @ 0xc6 │ │ │ │ movs r1, r4 │ │ │ │ - movs r1, #242 @ 0xf2 │ │ │ │ + movs r1, #226 @ 0xe2 │ │ │ │ movs r1, r4 │ │ │ │ - str r7, [sp, #0] │ │ │ │ + str r6, [sp, #960] @ 0x3c0 │ │ │ │ movs r2, r4 │ │ │ │ - movs r1, #142 @ 0x8e │ │ │ │ + movs r1, #126 @ 0x7e │ │ │ │ movs r1, r4 │ │ │ │ stc2l 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ - movs r1, #38 @ 0x26 │ │ │ │ + movs r1, #22 │ │ │ │ movs r1, r4 │ │ │ │ - movs r1, #18 │ │ │ │ + movs r1, #2 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 002529d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -380994,15 +380993,15 @@ │ │ │ │ beq.n 252ab6 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 252bce │ │ │ │ ldrb r5, [r0, #24] │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 252bce │ │ │ │ ldr.w r8, [r0, #8] │ │ │ │ - bl 2cf8e4 │ │ │ │ + bl 2cf8d4 │ │ │ │ ldr r2, [pc, #516] @ (252c30 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #516] @ (252c34 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ @@ -381024,24 +381023,24 @@ │ │ │ │ ldr r1, [pc, #488] @ (252c4c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #476] @ (252c50 ) │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r5 │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2cff6c │ │ │ │ + bl 2cff5c │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #452] @ (252c54 ) │ │ │ │ ldr r3, [pc, #408] @ (252c28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -381060,15 +381059,15 @@ │ │ │ │ beq.n 252b6a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 252bee │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov.w r3, #1000 @ 0x3e8 │ │ │ │ mul.w r6, r3, r6 │ │ │ │ ldr.w r8, [r0, #8] │ │ │ │ - bl 2cf8e4 │ │ │ │ + bl 2cf8d4 │ │ │ │ ldr r2, [pc, #384] @ (252c58 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #384] @ (252c5c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ @@ -381084,55 +381083,55 @@ │ │ │ │ ldr r1, [pc, #368] @ (252c6c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r2, [pc, #352] @ (252c70 ) │ │ │ │ ldr r3, [pc, #356] @ (252c74 ) │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r4, #324] @ 0x144 │ │ │ │ add r2, pc │ │ │ │ str r1, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r7, #364] @ 0x16c │ │ │ │ strd r3, r6, [r7, #376] @ 0x178 │ │ │ │ cbz r6, 252b54 │ │ │ │ mov r3, r8 │ │ │ │ str.w r8, [sp, #24] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 252b50 │ │ │ │ - bl 3f5424 │ │ │ │ + bl 3f5414 │ │ │ │ ldr r3, [pc, #320] @ (252c78 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 3dcdb8 │ │ │ │ + bl 3dcda8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f66e8 │ │ │ │ + bl 3f66d8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r3, [r7, #388] @ 0x184 │ │ │ │ ldr r2, [pc, #292] @ (252c7c ) │ │ │ │ movs r6, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r6, [sp] │ │ │ │ - bl 2cfcc8 │ │ │ │ + bl 2cfcb8 │ │ │ │ b.n 252a8a │ │ │ │ cbz r3, 252b70 │ │ │ │ ldr r6, [r0, #32] │ │ │ │ b.n 252acc │ │ │ │ ldr.w r8, [r0, #8] │ │ │ │ - bl 2cf8e4 │ │ │ │ + bl 2cf8d4 │ │ │ │ ldr r2, [pc, #260] @ (252c80 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #260] @ (252c84 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ @@ -381147,15 +381146,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (252c94 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [pc, #224] @ (252c98 ) │ │ │ │ str.w r0, [r4, #324] @ 0x144 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #364] @ 0x16c │ │ │ │ @@ -381170,28 +381169,28 @@ │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #204] @ (252ca8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 252a8c │ │ │ │ ldr r3, [pc, #188] @ (252cac ) │ │ │ │ mov r0, ip │ │ │ │ ldr r2, [pc, #188] @ (252cb0 ) │ │ │ │ ldr r1, [pc, #188] @ (252cb4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #283 @ 0x11b │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 252be8 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (252cb8 ) │ │ │ │ mov.w r2, #276 @ 0x114 │ │ │ │ ldr r1, [pc, #164] @ (252cbc ) │ │ │ │ ldr r0, [pc, #168] @ (252cc0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -381201,79 +381200,79 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ ldr r7, [sp, #704] @ 0x2c0 │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r0, #4] │ │ │ │ + ldr r4, [r6, #0] │ │ │ │ movs r7, r3 │ │ │ │ asrs r6, r7, #32 │ │ │ │ movs r0, r6 │ │ │ │ ldc2 15, cr15, [pc], {255} @ 0xff │ │ │ │ - movs r1, #186 @ 0xba │ │ │ │ + movs r1, #170 @ 0xaa │ │ │ │ movs r1, r4 │ │ │ │ @ instruction: 0xfab1ffff │ │ │ │ - str r6, [r5, #32] │ │ │ │ + str r6, [r3, #32] │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, #210 @ 0xd2 │ │ │ │ + subs r2, #194 @ 0xc2 │ │ │ │ movs r6, r3 │ │ │ │ - subs r2, #232 @ 0xe8 │ │ │ │ + subs r2, #216 @ 0xd8 │ │ │ │ movs r6, r3 │ │ │ │ ldc2l 15, cr15, [r7], {255} @ 0xff │ │ │ │ ldr r7, [sp, #32] │ │ │ │ movs r7, r5 │ │ │ │ - str r2, [r3, #120] @ 0x78 │ │ │ │ + str r2, [r1, #120] @ 0x78 │ │ │ │ movs r7, r3 │ │ │ │ lsrs r4, r2, #30 │ │ │ │ movs r0, r6 │ │ │ │ - movs r0, #38 @ 0x26 │ │ │ │ + movs r0, #22 │ │ │ │ movs r1, r4 │ │ │ │ - str r4, [r2, #24] │ │ │ │ + str r4, [r0, #24] │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, #56 @ 0x38 │ │ │ │ + subs r2, #40 @ 0x28 │ │ │ │ movs r6, r3 │ │ │ │ - subs r2, #78 @ 0x4e │ │ │ │ + subs r2, #62 @ 0x3e │ │ │ │ movs r6, r3 │ │ │ │ @ instruction: 0xfb4fffff │ │ │ │ vld4.32 {d31[],d33[],d35[],d37[]}, [r7 :128] │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [r5, #1020] @ 0x3fc │ │ │ │ - str r6, [r6, #108] @ 0x6c │ │ │ │ + str r6, [r4, #108] @ 0x6c │ │ │ │ movs r7, r3 │ │ │ │ lsrs r0, r6, #27 │ │ │ │ movs r0, r6 │ │ │ │ - subs r2, r0, #6 │ │ │ │ + subs r2, r6, #5 │ │ │ │ movs r1, r4 │ │ │ │ - str r4, [r6, #12] │ │ │ │ + str r4, [r4, #12] │ │ │ │ movs r3, r5 │ │ │ │ - subs r1, #152 @ 0x98 │ │ │ │ + subs r1, #136 @ 0x88 │ │ │ │ movs r6, r3 │ │ │ │ - subs r1, #172 @ 0xac │ │ │ │ + subs r1, #156 @ 0x9c │ │ │ │ movs r6, r3 │ │ │ │ @ instruction: 0xfaabffff │ │ │ │ ldrsh.w pc, [fp, #255]! │ │ │ │ - str r6, [r6, #8] │ │ │ │ + str r6, [r4, #8] │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, r3, #7 │ │ │ │ + subs r0, r1, #7 │ │ │ │ movs r1, r4 │ │ │ │ - subs r4, r3, #3 │ │ │ │ + subs r4, r1, #3 │ │ │ │ movs r1, r4 │ │ │ │ - str r2, [r3, #8] │ │ │ │ + str r2, [r1, #8] │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, r0, #6 │ │ │ │ + subs r4, r6, #5 │ │ │ │ movs r1, r4 │ │ │ │ - subs r6, r7, #2 │ │ │ │ + subs r6, r5, #2 │ │ │ │ movs r1, r4 │ │ │ │ - str r0, [r7, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, r4, #2 │ │ │ │ + subs r2, r2, #2 │ │ │ │ movs r1, r4 │ │ │ │ - subs r2, r6, #4 │ │ │ │ + subs r2, r4, #4 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -381300,15 +381299,15 @@ │ │ │ │ add.w ip, r0, #69632 @ 0x11000 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #324] @ 0x144 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr.w r2, [ip, #364] @ 0x16c │ │ │ │ - bl 2d3c68 │ │ │ │ + bl 2d3c58 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #328] @ 0x148 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -381382,30 +381381,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ add r3, sp, #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 42140c │ │ │ │ + bl 4213fc │ │ │ │ ldr.w ip, [r8, #360] @ 0x168 │ │ │ │ movs r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r3 │ │ │ │ sub.w r9, r9, ip │ │ │ │ add r2, sp, #12 │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, sp, #28 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 4214a0 │ │ │ │ + bl 421490 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr.w r0, [r7, #324] @ 0x144 │ │ │ │ - bl 2d3920 │ │ │ │ + bl 2d3910 │ │ │ │ adds r2, r0, #2 │ │ │ │ beq.n 252e62 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 252e8e │ │ │ │ cmp r9, r0 │ │ │ │ ittt le │ │ │ │ movle r3, #0 │ │ │ │ @@ -381436,15 +381435,15 @@ │ │ │ │ movs r1, #4 │ │ │ │ add r3, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str.w r3, [r8, #360] @ 0x168 │ │ │ │ add r2, pc │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r0, [r7, #324] @ 0x144 │ │ │ │ - bl 2d3c68 │ │ │ │ + bl 2d3c58 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r7, #332] @ 0x14c │ │ │ │ b.n 252e3a │ │ │ │ str.w r6, [r8, #360] @ 0x168 │ │ │ │ blx 160e7c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -381482,15 +381481,15 @@ │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str.w r0, [lr] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ - bl 2d3984 │ │ │ │ + bl 2d3974 │ │ │ │ subs r2, r0, #0 │ │ │ │ blt.n 252f52 │ │ │ │ beq.n 252f60 │ │ │ │ add r1, sp, #12 │ │ │ │ add.w r0, r4, #336 @ 0x150 │ │ │ │ bl 250b70 │ │ │ │ add.w r6, r4, #336 @ 0x150 │ │ │ │ @@ -381533,18 +381532,18 @@ │ │ │ │ ldr r1, [pc, #80] @ (252fcc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 24e910 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r5, #372] @ 0x174 │ │ │ │ mov r2, r4 │ │ │ │ - bl 2d5688 │ │ │ │ + bl 2d5678 │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ movs r5, #0 │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r1, [pc, #52] @ (252fd0 ) │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #324] @ 0x144 │ │ │ │ bl 250b28 │ │ │ │ movs r3, #1 │ │ │ │ @@ -381557,72 +381556,72 @@ │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [sp, #752] @ 0x2f0 │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #432] @ 0x1b0 │ │ │ │ movs r7, r5 │ │ │ │ - subs r6, r0, r7 │ │ │ │ + subs r6, r6, r6 │ │ │ │ movs r1, r4 │ │ │ │ stc2 15, cr15, [r1, #1020]! @ 0x3fc │ │ │ │ │ │ │ │ 00252fd4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ sub sp, #8 │ │ │ │ add.w r5, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r5, #372] @ 0x174 │ │ │ │ mov r1, r3 │ │ │ │ - bl 2d5688 │ │ │ │ + bl 2d5678 │ │ │ │ ldr r1, [pc, #76] @ (253050 ) │ │ │ │ ldr r2, [pc, #80] @ (253054 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (253058 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r1, [pc, #68] @ (25305c ) │ │ │ │ str.w r0, [r4, #324] @ 0x144 │ │ │ │ add r1, pc │ │ │ │ - bl 2d36a0 │ │ │ │ + bl 2d3690 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r5, #364] @ 0x16c │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ - bl 2d3c68 │ │ │ │ + bl 2d3c58 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r6, [r2, r4] │ │ │ │ + ldrb r6, [r0, r4] │ │ │ │ movs r3, r5 │ │ │ │ - adds r5, #44 @ 0x2c │ │ │ │ + adds r5, #28 │ │ │ │ movs r6, r3 │ │ │ │ - adds r5, #64 @ 0x40 │ │ │ │ + adds r5, #48 @ 0x30 │ │ │ │ movs r6, r3 │ │ │ │ - subs r4, r7, r7 │ │ │ │ + subs r4, r5, r7 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00253060 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -381642,59 +381641,59 @@ │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #292] @ (2531c0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2d5db4 │ │ │ │ + bl 2d5da4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 253140 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2cf8d4 │ │ │ │ + bl 2cf8c4 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 253182 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ - bl 404e04 │ │ │ │ + bl 404df4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ cmp r3, #3 │ │ │ │ ite ne │ │ │ │ movne r0, #0 │ │ │ │ andeq.w r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25316c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 25319a │ │ │ │ mov r0, r6 │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ ldr r1, [pc, #220] @ (2531c4 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r5, #336 @ 0x150 │ │ │ │ add r1, pc │ │ │ │ bl 250b28 │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2d4004 │ │ │ │ + bl 2d3ff4 │ │ │ │ add.w r2, r5, #69632 @ 0x11000 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r2, #364] @ 0x16c │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ - bl 2d3c68 │ │ │ │ + bl 2d3c58 │ │ │ │ str r4, [r5, #4] │ │ │ │ str.w r0, [r5, #328] @ 0x148 │ │ │ │ ldr r2, [pc, #172] @ (2531c8 ) │ │ │ │ ldr r3, [pc, #156] @ (2531b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -381707,36 +381706,36 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b69c │ │ │ │ ldr r1, [pc, #132] @ (2531cc ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ bl 24e910 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 40bc68 │ │ │ │ + bl 40bc58 │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #324] @ 0x144 │ │ │ │ b.n 253118 │ │ │ │ ldr r1, [pc, #96] @ (2531d0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ negs r3, r4 │ │ │ │ add r1, pc │ │ │ │ bl 24e910 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3dbcf0 │ │ │ │ + bl 3dbce0 │ │ │ │ b.n 253158 │ │ │ │ ldr r4, [pc, #80] @ (2531d4 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #76] @ (2531d8 ) │ │ │ │ movs r2, #167 @ 0xa7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -381748,38 +381747,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (2531e0 ) │ │ │ │ movs r2, #176 @ 0xb0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 160584 │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, r2] │ │ │ │ + ldrb r0, [r2, r2] │ │ │ │ movs r3, r5 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, r1 │ │ │ │ + subs r2, r0, r1 │ │ │ │ movs r1, r4 │ │ │ │ - subs r2, r4, r1 │ │ │ │ + subs r2, r2, r1 │ │ │ │ movs r1, r4 │ │ │ │ mrrc2 15, 15, pc, r5, cr15 @ │ │ │ │ ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ movs r7, r5 │ │ │ │ - cmp ip, r4 │ │ │ │ + cmp ip, r2 │ │ │ │ movs r7, r3 │ │ │ │ - adds r0, r5, r6 │ │ │ │ + adds r0, r3, r6 │ │ │ │ movs r1, r4 │ │ │ │ - adds r0, r0, r5 │ │ │ │ + adds r0, r6, r4 │ │ │ │ movs r1, r4 │ │ │ │ - subs r0, r3, r2 │ │ │ │ + subs r0, r1, r2 │ │ │ │ movs r1, r4 │ │ │ │ - subs r4, #124 @ 0x7c │ │ │ │ + subs r4, #108 @ 0x6c │ │ │ │ movs r0, r4 │ │ │ │ - subs r0, r0, r2 │ │ │ │ + subs r0, r6, r1 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 002531e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -381874,15 +381873,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov.w r0, #69632 @ 0x11000 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2532d4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2c3768 │ │ │ │ + b.w 2c3758 │ │ │ │ sub sp, #168 @ 0xa8 │ │ │ │ movs r6, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #228] @ (2533d0 ) │ │ │ │ @@ -381897,15 +381896,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ add.w r9, r3, #208896 @ 0x33000 │ │ │ │ b.n 253328 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ - bl 37a33c │ │ │ │ + bl 37a32c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 253380 │ │ │ │ blx 16087c │ │ │ │ mov r1, r5 │ │ │ │ @@ -381920,15 +381919,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sp │ │ │ │ ldr r3, [r5, #0] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 37a33c │ │ │ │ + bl 37a32c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 25337e │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 253308 │ │ │ │ ldrb.w r3, [r9, #300] @ 0x12c │ │ │ │ @@ -381936,15 +381935,15 @@ │ │ │ │ beq.n 253308 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sp │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 37a33c │ │ │ │ + bl 37a32c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #4 │ │ │ │ beq.n 253308 │ │ │ │ b.n 25337e │ │ │ │ mov r0, r7 │ │ │ │ blx 160978 │ │ │ │ mov r5, r0 │ │ │ │ @@ -381972,15 +381971,15 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2533ca │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 41e56c │ │ │ │ + b.w 41e55c │ │ │ │ movs r4, #0 │ │ │ │ b.n 25339e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [sp, #672] @ 0x2a0 │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ @@ -382022,19 +382021,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r4, r0, #208896 @ 0x33000 │ │ │ │ adds r4, #236 @ 0xec │ │ │ │ b.n 253400 │ │ │ │ ldr r0, [pc, #76] @ (253494 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 419314 │ │ │ │ + bl 419304 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [r4, #0] │ │ │ │ strb r3, [r4, #25] │ │ │ │ - bl 4196b8 │ │ │ │ + bl 4196a8 │ │ │ │ ldrb r3, [r4, #25] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25342a │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -382214,15 +382213,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #48] @ (253658 ) │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r4, #12] │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 25354c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [sp, #448] @ 0x1c0 │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ @@ -382232,35 +382231,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #288] @ 0x120 │ │ │ │ movs r7, r5 │ │ │ │ adds r0, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #24 │ │ │ │ + asrs r0, r0, #24 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 38262c │ │ │ │ + bl 38261c │ │ │ │ str r0, [r5, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2536ee │ │ │ │ movs r1, #0 │ │ │ │ - bl 382694 │ │ │ │ + bl 382684 │ │ │ │ cbz r0, 2536a4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ movs r1, #3 │ │ │ │ - bl 382694 │ │ │ │ + bl 382684 │ │ │ │ cbz r0, 2536d2 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -382271,15 +382270,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (253710 ) │ │ │ │ ldr r1, [pc, #104] @ (253714 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1221 @ 0x4c5 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ movs r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -382289,45 +382288,45 @@ │ │ │ │ ldr r3, [pc, #68] @ (25371c ) │ │ │ │ ldr r1, [pc, #68] @ (253720 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1227 @ 0x4cb │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2536be │ │ │ │ ldr r2, [pc, #52] @ (253724 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #52] @ (253728 ) │ │ │ │ ldr r1, [pc, #52] @ (25372c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1215 @ 0x4bf │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 2536be │ │ │ │ nop │ │ │ │ - asrs r0, r2, #24 │ │ │ │ + asrs r0, r0, #24 │ │ │ │ movs r1, r4 │ │ │ │ - ldrsb r2, [r6, r2] │ │ │ │ + ldrsb r2, [r4, r2] │ │ │ │ movs r3, r5 │ │ │ │ - asrs r4, r6, #23 │ │ │ │ + asrs r4, r4, #23 │ │ │ │ movs r1, r4 │ │ │ │ - asrs r6, r0, #24 │ │ │ │ + asrs r6, r6, #23 │ │ │ │ movs r1, r4 │ │ │ │ - ldrsb r4, [r0, r2] │ │ │ │ + ldrsb r4, [r6, r1] │ │ │ │ movs r3, r5 │ │ │ │ - asrs r6, r0, #23 │ │ │ │ + asrs r6, r6, #22 │ │ │ │ movs r1, r4 │ │ │ │ - lsls r6, r7, #29 │ │ │ │ + lsls r6, r5, #29 │ │ │ │ movs r1, r4 │ │ │ │ - ldrsb r0, [r5, r1] │ │ │ │ + ldrsb r0, [r3, r1] │ │ │ │ movs r3, r5 │ │ │ │ - asrs r2, r5, #22 │ │ │ │ + asrs r2, r3, #22 │ │ │ │ movs r1, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #208896 @ 0x33000 │ │ │ │ ldr r4, [pc, #104] @ (2537ac ) │ │ │ │ @@ -382348,20 +382347,20 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 253798 │ │ │ │ add.w r0, r4, #32 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 406470 │ │ │ │ + bl 406460 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #966 @ 0x3c6 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 406074 │ │ │ │ + b.w 406064 │ │ │ │ ldr r1, [pc, #48] @ (2537bc ) │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r3, #316 @ 0x13c │ │ │ │ add r1, pc │ │ │ │ blx 162114 │ │ │ │ b.n 25374e │ │ │ │ ldr r3, [pc, #36] @ (2537c0 ) │ │ │ │ @@ -382374,62 +382373,62 @@ │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ str r2, [sp, #336] @ 0x150 │ │ │ │ movs r7, r5 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #640] @ 0x280 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r1, #21 │ │ │ │ + asrs r2, r7, #20 │ │ │ │ movs r1, r4 │ │ │ │ stc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - strb r6, [r7, r6] │ │ │ │ + strb r6, [r5, r6] │ │ │ │ movs r3, r5 │ │ │ │ - asrs r0, r4, #21 │ │ │ │ + asrs r0, r2, #21 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #60] @ (253814 ) │ │ │ │ add.w r4, r0, #208896 @ 0x33000 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ blx 161e14 │ │ │ │ movs r0, #2 │ │ │ │ ldr.w r5, [r4, #340] @ 0x154 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldr.w r4, [r4, #312] @ 0x138 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 41b924 │ │ │ │ + b.w 41b914 │ │ │ │ lsls r3, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #128] @ (2538a8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ movs r0, #2 │ │ │ │ add r3, pc │ │ │ │ mov r7, r3 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ ldrd r4, r5, [r5, #16] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ subs r0, r0, r4 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ sbc.w r1, r1, r5 │ │ │ │ cmp r2, r0 │ │ │ │ sbcs r3, r1 │ │ │ │ it ge │ │ │ │ movge r0, #1 │ │ │ │ @@ -382461,25 +382460,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 253874 │ │ │ │ ldr r0, [pc, #28] @ (2538b8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 253874 │ │ │ │ str r1, [sp, #424] @ 0x1a8 │ │ │ │ movs r7, r5 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #18 │ │ │ │ + asrs r0, r6, #17 │ │ │ │ movs r1, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 253904 │ │ │ │ sub sp, #12 │ │ │ │ @@ -382487,32 +382486,32 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (25390c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ccc │ │ │ │ + bl 2c3cbc │ │ │ │ ldr r3, [pc, #36] @ (253910 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r2, [r1, r2] │ │ │ │ + strb r2, [r7, r1] │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, r4, #2 │ │ │ │ + subs r4, r2, #2 │ │ │ │ movs r6, r3 │ │ │ │ - subs r6, r7, #1 │ │ │ │ + subs r6, r5, #1 │ │ │ │ movs r6, r3 │ │ │ │ asrs r3, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -382529,15 +382528,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r4 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 3f72b4 │ │ │ │ + bl 3f72a4 │ │ │ │ cbz r0, 25395e │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 253986 │ │ │ │ ldr r3, [pc, #108] @ (2539c8 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ @@ -382555,47 +382554,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r3, [pc, #64] @ (2539d0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #64] @ (2539d4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (2539d8 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #1142 @ 0x476 │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 25395e │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ str r0, [sp, #416] @ 0x1a0 │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #648] @ 0x288 │ │ │ │ movs r3, r7 │ │ │ │ str r0, [sp, #216] @ 0xd8 │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r1, r7] │ │ │ │ + strh r4, [r7, r6] │ │ │ │ movs r3, r5 │ │ │ │ - lsls r0, r4, #15 │ │ │ │ + lsls r0, r2, #15 │ │ │ │ movs r1, r4 │ │ │ │ - asrs r0, r1, #12 │ │ │ │ + asrs r0, r7, #11 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (253a44 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -382609,15 +382608,15 @@ │ │ │ │ mov r2, sp │ │ │ │ ldr.w lr, [r4, lr] │ │ │ │ ldr.w r4, [ip, #88] @ 0x58 │ │ │ │ ldr.w lr, [lr] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ mov.w lr, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 3f71d4 │ │ │ │ + bl 3f71c4 │ │ │ │ ldr r2, [pc, #48] @ (253a50 ) │ │ │ │ ldr r3, [pc, #44] @ (253a4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -382767,34 +382766,34 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 253bae │ │ │ │ ldr r0, [pc, #48] @ (253bc8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 40d250 │ │ │ │ + b.w 40d240 │ │ │ │ ldr r0, [pc, #36] @ (253bcc ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 253b5c │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r7, #50] @ 0x32 │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #8 │ │ │ │ + asrs r2, r3, #8 │ │ │ │ movs r1, r4 │ │ │ │ ldrh r0, [r7, #48] @ 0x30 │ │ │ │ movs r7, r5 │ │ │ │ ldrh r4, [r2, #48] @ 0x30 │ │ │ │ movs r7, r5 │ │ │ │ ldr r2, [sp, #408] @ 0x198 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r3, #6 │ │ │ │ + asrs r6, r1, #6 │ │ │ │ movs r1, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -382956,15 +382955,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (253dcc ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #72] @ (253dd0 ) │ │ │ │ add.w r3, r3, r8, lsl #2 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ - bl 411304 │ │ │ │ + bl 4112f4 │ │ │ │ b.n 253d4a │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ bl 255c40 │ │ │ │ b.n 253cf0 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ @@ -382981,17 +382980,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #976 @ (adr r5, 25419c ) │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r0, r5, #31 │ │ │ │ + lsrs r0, r3, #31 │ │ │ │ movs r1, r4 │ │ │ │ - asrs r6, r0, #32 │ │ │ │ + lsrs r6, r6, #31 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #200] @ (253eac ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -383059,37 +383058,37 @@ │ │ │ │ mov r0, r4 │ │ │ │ strd ip, r3, [sp] │ │ │ │ bl 2533dc │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 253e46 │ │ │ │ ldr r0, [pc, #48] @ (253ec8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 253e46 │ │ │ │ ldr r0, [pc, #44] @ (253ecc ) │ │ │ │ add r0, pc │ │ │ │ - bl 40c194 │ │ │ │ + bl 40c184 │ │ │ │ b.n 253e46 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r5, #28] │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #32 │ │ │ │ + asrs r4, r5, #32 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r4, r1, #31 │ │ │ │ + lsrs r4, r7, #30 │ │ │ │ movs r1, r4 │ │ │ │ bl a9ebe │ │ │ │ ldrh r6, [r1, #26] │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r4, r0, #29 │ │ │ │ + lsrs r4, r6, #28 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r6, r7, #28 │ │ │ │ + lsrs r6, r5, #28 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r0, r5, #29 │ │ │ │ + lsrs r0, r3, #29 │ │ │ │ movs r1, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #792] @ (2541fc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -383099,15 +383098,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r6, [pc, #784] @ (254208 ) │ │ │ │ mov r4, r2 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #780] @ (25420c ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [pc, #776] @ (254210 ) │ │ │ │ mov r1, r4 │ │ │ │ @@ -383146,68 +383145,68 @@ │ │ │ │ beq.w 254180 │ │ │ │ ldr r0, [pc, #692] @ (25421c ) │ │ │ │ mov.w r2, #1424 @ 0x590 │ │ │ │ ldr r1, [pc, #688] @ (254220 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 406074 │ │ │ │ + bl 406064 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #36 @ 0x24 │ │ │ │ - bl 37ac08 │ │ │ │ + bl 37abf8 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #68 @ 0x44 │ │ │ │ - bl 37ac08 │ │ │ │ + bl 37abf8 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #100 @ 0x64 │ │ │ │ - bl 37ac08 │ │ │ │ + bl 37abf8 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ cbz r3, 253fa4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #132 @ 0x84 │ │ │ │ - bl 37ac08 │ │ │ │ + bl 37abf8 │ │ │ │ ldr.w r7, [r4, #340] @ 0x154 │ │ │ │ cbz r7, 253fbc │ │ │ │ mov r0, r7 │ │ │ │ - bl 41b63c │ │ │ │ + bl 41b62c │ │ │ │ mov r0, r7 │ │ │ │ blx 16087c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #340] @ 0x154 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ - bl 418254 │ │ │ │ + bl 418244 │ │ │ │ ldr.w r0, [r4, #332] @ 0x14c │ │ │ │ - bl 2f1f28 │ │ │ │ + bl 2f1f18 │ │ │ │ ldr r3, [pc, #596] @ (254224 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r6, [r6, r3] │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r6] │ │ │ │ adds r3, #1 │ │ │ │ strex r2, r3, [r6] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 253fd6 │ │ │ │ dmb ish │ │ │ │ dmb ish │ │ │ │ cbz r7, 254002 │ │ │ │ - bl 41875c │ │ │ │ + bl 41874c │ │ │ │ cmp r7, r0 │ │ │ │ beq.w 25415a │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ cmp r7, r0 │ │ │ │ beq.w 2541a2 │ │ │ │ - bl 41875c │ │ │ │ + bl 41874c │ │ │ │ mov r8, r0 │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ cmp r8, r0 │ │ │ │ beq.n 25401c │ │ │ │ b.n 2541e4 │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ movs r1, #1 │ │ │ │ - bl 4032d4 │ │ │ │ + bl 4032c4 │ │ │ │ ldrb.w r3, [r4, #261] @ 0x105 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 254012 │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r6] │ │ │ │ subs r3, #1 │ │ │ │ strex r2, r3, [r6] │ │ │ │ @@ -383221,29 +383220,29 @@ │ │ │ │ adds r3, #1 │ │ │ │ strex r2, r3, [r6] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 254042 │ │ │ │ dmb ish │ │ │ │ dmb ish │ │ │ │ cbz r7, 25406e │ │ │ │ - bl 41875c │ │ │ │ + bl 41874c │ │ │ │ cmp r7, r0 │ │ │ │ beq.w 25416c │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ cmp r7, r0 │ │ │ │ beq.w 2541ac │ │ │ │ - bl 41875c │ │ │ │ + bl 41874c │ │ │ │ mov r7, r0 │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ cmp r7, r0 │ │ │ │ beq.n 254088 │ │ │ │ b.n 2541ce │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ movs r1, #1 │ │ │ │ - bl 4032d4 │ │ │ │ + bl 4032c4 │ │ │ │ ldrb.w r3, [r4, #293] @ 0x125 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25407e │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r6] │ │ │ │ subs r3, #1 │ │ │ │ strex r2, r3, [r6] │ │ │ │ @@ -383260,23 +383259,23 @@ │ │ │ │ ldrex r3, [r6] │ │ │ │ adds r3, #1 │ │ │ │ strex r2, r3, [r6] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2540ba │ │ │ │ dmb ish │ │ │ │ dmb ish │ │ │ │ - bl 41875c │ │ │ │ + bl 41874c │ │ │ │ mov r8, r0 │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ cmp r8, r0 │ │ │ │ beq.n 2540ea │ │ │ │ b.n 2541b8 │ │ │ │ - bl 418c28 │ │ │ │ + bl 418c18 │ │ │ │ movs r1, #1 │ │ │ │ - bl 4032d4 │ │ │ │ + bl 4032c4 │ │ │ │ ldrb.w r3, [r4, #261] @ 0x105 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2540e0 │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r6] │ │ │ │ subs r3, #1 │ │ │ │ strex r2, r3, [r6] │ │ │ │ @@ -383291,50 +383290,50 @@ │ │ │ │ cbz r3, 254122 │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ blx 1618a8 │ │ │ │ ldr.w r0, [r4, #328] @ 0x148 │ │ │ │ cbz r0, 25412c │ │ │ │ blx 160358 │ │ │ │ ldr.w r0, [r4, #332] @ 0x14c │ │ │ │ - bl 2c436c │ │ │ │ + bl 2c435c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r5, #28] │ │ │ │ blx 16087c │ │ │ │ ldr r0, [r5, #32] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 160878 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4032d4 │ │ │ │ + bl 4032c4 │ │ │ │ ldrb.w r3, [r4, #261] @ 0x105 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 254152 │ │ │ │ b.n 254024 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4032d4 │ │ │ │ + bl 4032c4 │ │ │ │ ldrb.w r3, [r4, #293] @ 0x125 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 254164 │ │ │ │ b.n 254090 │ │ │ │ add.w r4, r5, #208896 @ 0x33000 │ │ │ │ b.n 253f66 │ │ │ │ add.w r4, r5, #208896 @ 0x33000 │ │ │ │ ldr r7, [pc, #168] @ (25422c ) │ │ │ │ movs r3, #0 │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ strb.w r3, [r7, #124] @ 0x7c │ │ │ │ - bl 405eb8 │ │ │ │ + bl 405ea8 │ │ │ │ add.w r0, r7, #32 │ │ │ │ - bl 4063e8 │ │ │ │ + bl 4063d8 │ │ │ │ b.n 253f66 │ │ │ │ ldr r0, [pc, #148] @ (254230 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 253f4c │ │ │ │ bl 1f7594 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -383368,53 +383367,53 @@ │ │ │ │ ldr r0, [pc, #100] @ (254254 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 160aa8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #472] @ (2543d8 ) │ │ │ │ + ldr r6, [pc, #408] @ (254398 ) │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r4, r7, #22 │ │ │ │ + lsrs r4, r5, #22 │ │ │ │ movs r1, r4 │ │ │ │ - strb r0, [r1, r5] │ │ │ │ + strb r0, [r7, r4] │ │ │ │ movs r7, r3 │ │ │ │ ldrh r2, [r3, #20] │ │ │ │ movs r7, r5 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #952] @ 0x3b8 │ │ │ │ movs r3, r7 │ │ │ │ @ instruction: 0xfbc2002f │ │ │ │ @ instruction: 0xfb80002f │ │ │ │ str r6, [sp, #568] @ 0x238 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r6, #20 │ │ │ │ + lsrs r6, r4, #20 │ │ │ │ movs r1, r4 │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ bl 63a22a <__bss_end__@@Base+0x1b0ba> │ │ │ │ str r4, [sp, #480] @ 0x1e0 │ │ │ │ movs r3, r7 │ │ │ │ ldrsh.w r0, [ip, pc, lsl #2] │ │ │ │ - ldr r3, [pc, #632] @ (2544b0 ) │ │ │ │ + ldr r3, [pc, #568] @ (254470 ) │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r4, r4, #11 │ │ │ │ + lsrs r4, r2, #11 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xf4b40020 │ │ │ │ - ldr r3, [pc, #544] @ (254464 ) │ │ │ │ + @ instruction: 0xf4a40020 │ │ │ │ + ldr r3, [pc, #480] @ (254424 ) │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r6, r1, #11 │ │ │ │ + lsrs r6, r7, #10 │ │ │ │ movs r1, r4 │ │ │ │ - eors.w r0, lr, #10485760 @ 0xa00000 │ │ │ │ - ldr r3, [pc, #456] @ (254418 ) │ │ │ │ + eor.w r0, lr, #10485760 @ 0xa00000 │ │ │ │ + ldr r3, [pc, #392] @ (2543d8 ) │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r7, #10 │ │ │ │ + lsrs r0, r5, #10 │ │ │ │ movs r1, r4 │ │ │ │ - eor.w r0, r8, #10485760 @ 0xa00000 │ │ │ │ + orns r0, r8, #10485760 @ 0xa00000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 2542a4 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -383422,31 +383421,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2542ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r0, r0, #208896 @ 0x33000 │ │ │ │ strb.w r4, [r0, #300] @ 0x12c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #952] @ (254660 ) │ │ │ │ + ldr r2, [pc, #888] @ (254620 ) │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r6, #8 │ │ │ │ + lsrs r0, r4, #8 │ │ │ │ movs r1, r4 │ │ │ │ - str r6, [r7, r6] │ │ │ │ + str r6, [r5, r6] │ │ │ │ movs r7, r3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2542f8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -383454,30 +383453,30 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #52] @ (254300 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r0, r0, #208896 @ 0x33000 │ │ │ │ ldrb.w r0, [r0, #300] @ 0x12c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #600] @ (254554 ) │ │ │ │ + ldr r2, [pc, #536] @ (254514 ) │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r3, #7 │ │ │ │ + lsrs r0, r1, #7 │ │ │ │ movs r1, r4 │ │ │ │ - str r6, [r4, r5] │ │ │ │ + str r6, [r2, r5] │ │ │ │ movs r7, r3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #124] @ 254390 │ │ │ │ sub sp, #16 │ │ │ │ @@ -383495,23 +383494,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w ip, r0, #208896 @ 0x33000 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [ip, #312] @ 0x138 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 3f71d4 │ │ │ │ + bl 3f71c4 │ │ │ │ ldr r2, [pc, #60] @ (2543a4 ) │ │ │ │ ldr r3, [pc, #44] @ (254398 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -383522,23 +383521,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #264] @ (25449c ) │ │ │ │ + ldr r2, [pc, #200] @ (25445c ) │ │ │ │ movs r3, r5 │ │ │ │ strh r2, [r5, #50] @ 0x32 │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, r4] │ │ │ │ + str r2, [r6, r3] │ │ │ │ movs r7, r3 │ │ │ │ - lsrs r2, r5, #5 │ │ │ │ + lsrs r2, r3, #5 │ │ │ │ movs r1, r4 │ │ │ │ strh r6, [r5, #48] @ 0x30 │ │ │ │ movs r7, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -383558,23 +383557,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ add.w r2, r0, #208896 @ 0x33000 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #304] @ 0x130 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 3f72b4 │ │ │ │ + bl 3f72a4 │ │ │ │ ldr r2, [pc, #56] @ (254448 ) │ │ │ │ ldr r3, [pc, #44] @ (25443c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -383584,23 +383583,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ - ldr r1, [pc, #632] @ (2546b0 ) │ │ │ │ + ldr r1, [pc, #568] @ (254670 ) │ │ │ │ movs r3, r5 │ │ │ │ strh r6, [r0, #46] @ 0x2e │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, r1] │ │ │ │ + str r6, [r1, r1] │ │ │ │ movs r7, r3 │ │ │ │ - lsrs r6, r0, #3 │ │ │ │ + lsrs r6, r6, #2 │ │ │ │ movs r1, r4 │ │ │ │ strh r0, [r1, #44] @ 0x2c │ │ │ │ movs r7, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -383612,15 +383611,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (2544cc ) │ │ │ │ add.w r2, ip, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #96] @ (2544d0 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #139264 @ 0x22000 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ bl 250b70 │ │ │ │ adds r0, #1 │ │ │ │ @@ -383636,27 +383635,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ movs r1, #1 │ │ │ │ mov r2, r3 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ strd r3, r3, [sp] │ │ │ │ - bl 37abc4 │ │ │ │ + bl 37abb4 │ │ │ │ ldr r0, [pc, #24] @ (2544d4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 40c194 │ │ │ │ - ldr r0, [pc, #1008] @ (2548bc ) │ │ │ │ + b.w 40c184 │ │ │ │ + ldr r0, [pc, #944] @ (25487c ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r7, [pc, #792] @ (2547e8 ) │ │ │ │ + ldr r7, [pc, #728] @ (2547a8 ) │ │ │ │ movs r7, r3 │ │ │ │ - lsrs r4, r6, #32 │ │ │ │ + lsrs r4, r4, #32 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r4, r2, #6 │ │ │ │ + lsrs r4, r0, #6 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #108] @ 254554 │ │ │ │ sub sp, #16 │ │ │ │ @@ -383666,15 +383665,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (254558 ) │ │ │ │ add.w r2, ip, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #96] @ (25455c ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69632 @ 0x11000 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #188 @ 0xbc │ │ │ │ bl 250b70 │ │ │ │ adds r0, #1 │ │ │ │ @@ -383690,27 +383689,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #68 @ 0x44 │ │ │ │ movs r1, #1 │ │ │ │ mov r2, r3 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ strd r3, r3, [sp] │ │ │ │ - bl 37abc4 │ │ │ │ + bl 37abb4 │ │ │ │ ldr r0, [pc, #24] @ (254560 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 40c194 │ │ │ │ - ldr r0, [pc, #448] @ (254718 ) │ │ │ │ + b.w 40c184 │ │ │ │ + ldr r0, [pc, #384] @ (2546d8 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r7, [pc, #232] @ (254644 ) │ │ │ │ + ldr r7, [pc, #168] @ (254604 ) │ │ │ │ movs r7, r3 │ │ │ │ - lsls r0, r5, #30 │ │ │ │ + lsls r0, r3, #30 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r0, r5, #4 │ │ │ │ + lsrs r0, r3, #4 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #104] @ 2545dc │ │ │ │ sub sp, #16 │ │ │ │ @@ -383720,15 +383719,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2545e0 ) │ │ │ │ add.w r2, ip, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2545e4 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #164 @ 0xa4 │ │ │ │ bl 250b70 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2545b6 │ │ │ │ @@ -383743,27 +383742,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #36 @ 0x24 │ │ │ │ movs r1, #1 │ │ │ │ mov r2, r3 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ strd r3, r3, [sp] │ │ │ │ - bl 37abc4 │ │ │ │ + bl 37abb4 │ │ │ │ ldr r0, [pc, #24] @ (2545e8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 40c194 │ │ │ │ - blxns ip │ │ │ │ + b.w 40c184 │ │ │ │ + blxns sl │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [pc, #696] @ (25489c ) │ │ │ │ + ldr r6, [pc, #632] @ (25485c ) │ │ │ │ movs r7, r3 │ │ │ │ - lsls r4, r3, #28 │ │ │ │ + lsls r4, r1, #28 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r0, r0, #3 │ │ │ │ + lsrs r0, r6, #2 │ │ │ │ movs r1, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 254624 │ │ │ │ sub sp, #12 │ │ │ │ @@ -383771,24 +383770,24 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #36] @ (25462c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - bx fp │ │ │ │ + bx r9 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r4, r3, #26 │ │ │ │ + lsls r4, r1, #26 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r6, [pc, #168] @ (2546d8 ) │ │ │ │ + ldr r6, [pc, #104] @ (254698 ) │ │ │ │ movs r7, r3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 254668 │ │ │ │ sub sp, #12 │ │ │ │ @@ -383796,24 +383795,24 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #36] @ (254670 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - bx r2 │ │ │ │ + bx r0 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r0, r3, #25 │ │ │ │ + lsls r0, r1, #25 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r5, [pc, #920] @ (254a0c ) │ │ │ │ + ldr r5, [pc, #856] @ (2549cc ) │ │ │ │ movs r7, r3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2546ac │ │ │ │ sub sp, #12 │ │ │ │ @@ -383821,24 +383820,24 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #36] @ (2546b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - mov sl, sl │ │ │ │ + mov sl, r8 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r4, r2, #24 │ │ │ │ + lsls r4, r0, #24 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r5, [pc, #648] @ (254940 ) │ │ │ │ + ldr r5, [pc, #584] @ (254900 ) │ │ │ │ movs r7, r3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2546f0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -383846,24 +383845,24 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #36] @ (2546f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 162a14 │ │ │ │ - mov lr, r1 │ │ │ │ + mov r6, pc │ │ │ │ movs r3, r5 │ │ │ │ - lsls r0, r2, #23 │ │ │ │ + lsls r0, r0, #23 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r5, [pc, #376] @ (254874 ) │ │ │ │ + ldr r5, [pc, #312] @ (254834 ) │ │ │ │ movs r7, r3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #168] @ (2547b8 ) │ │ │ │ @@ -383883,23 +383882,23 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add r1, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 3f71d4 │ │ │ │ + bl 3f71c4 │ │ │ │ cbz r0, 254766 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cbz r2, 254790 │ │ │ │ add.w r3, r9, #208896 @ 0x33000 │ │ │ │ str.w r2, [r3, #312] @ 0x138 │ │ │ │ ldr r2, [pc, #100] @ (2547cc ) │ │ │ │ ldr r3, [pc, #80] @ (2547bc ) │ │ │ │ @@ -383915,40 +383914,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r2, [pc, #56] @ (2547d0 ) │ │ │ │ mov ip, r0 │ │ │ │ add.w r3, r6, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ strd r2, ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #1116 @ 0x45c │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 254766 │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r0, #20] │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #22 │ │ │ │ + lsls r2, r7, #21 │ │ │ │ movs r1, r4 │ │ │ │ - mov r6, r7 │ │ │ │ + mov r6, r5 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r5, [pc, #24] @ (2547e4 ) │ │ │ │ + ldr r4, [pc, #984] @ (254ba4 ) │ │ │ │ movs r7, r3 │ │ │ │ strh r6, [r5, #16] │ │ │ │ movs r7, r5 │ │ │ │ - rsbs r0, sl, #10485760 @ 0xa00000 │ │ │ │ + rsb r0, sl, #10485760 @ 0xa00000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (254890 ) │ │ │ │ ldr r3, [pc, #168] @ (254894 ) │ │ │ │ @@ -383967,23 +383966,23 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w ip, r7, #96 @ 0x60 │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 3f71d4 │ │ │ │ + bl 3f71c4 │ │ │ │ cbz r0, 25483a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 254864 │ │ │ │ add.w r0, r9, #208896 @ 0x33000 │ │ │ │ strd r3, r4, [r0, #304] @ 0x130 │ │ │ │ ldr r2, [pc, #104] @ (2548a4 ) │ │ │ │ ldr r3, [pc, #84] @ (254894 ) │ │ │ │ @@ -383999,41 +383998,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 2c3e00 │ │ │ │ + bl 2c3df0 │ │ │ │ ldr r2, [pc, #60] @ (2548a8 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r7, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov.w r2, #1088 @ 0x440 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 40b96c │ │ │ │ + bl 40b95c │ │ │ │ b.n 25483a │ │ │ │ blx 160ad8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r5, #12] │ │ │ │ movs r7, r5 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #18 │ │ │ │ + lsls r2, r4, #18 │ │ │ │ movs r1, r4 │ │ │ │ - cmp r6, ip │ │ │ │ + cmp r6, sl │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [pc, #232] @ (25498c ) │ │ │ │ + ldr r4, [pc, #168] @ (25494c ) │ │ │ │ movs r7, r3 │ │ │ │ strh r2, [r3, #10] │ │ │ │ movs r7, r5 │ │ │ │ - add.w r0, r6, #10485760 @ 0xa00000 │ │ │ │ + @ instruction: 0xf4f60020 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2548fc │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -384041,34 +384040,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (254904 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #32] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add sl, r3 │ │ │ │ + add sl, r1 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r4, r3, #15 │ │ │ │ + lsls r4, r1, #15 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r3, [pc, #424] @ (254ab0 ) │ │ │ │ + ldr r3, [pc, #360] @ (254a70 ) │ │ │ │ movs r7, r3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 254958 │ │ │ │ sub sp, #12 │ │ │ │ @@ -384077,34 +384076,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (254960 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r6, r7 │ │ │ │ + add r6, r5 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r0, r0, #14 │ │ │ │ + lsls r0, r6, #13 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r3, [pc, #56] @ (25499c ) │ │ │ │ + ldr r2, [pc, #1016] @ (254d5c ) │ │ │ │ movs r7, r3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2549b4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -384113,34 +384112,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2549bc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - mvns r2, r4 │ │ │ │ + mvns r2, r2 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r4, r4, #12 │ │ │ │ + lsls r4, r2, #12 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [pc, #712] @ (254c88 ) │ │ │ │ + ldr r2, [pc, #648] @ (254c48 ) │ │ │ │ movs r7, r3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 254a10 │ │ │ │ sub sp, #12 │ │ │ │ @@ -384149,34 +384148,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (254a18 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 16087c │ │ │ │ mov r0, r5 │ │ │ │ blx 162a18 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bics r6, r0 │ │ │ │ + muls r6, r6 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r0, r1, #11 │ │ │ │ + lsls r0, r7, #10 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [pc, #344] @ (254b74 ) │ │ │ │ + ldr r2, [pc, #280] @ (254b34 ) │ │ │ │ movs r7, r3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #244] @ (254b20 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -384185,154 +384184,154 @@ │ │ │ │ ldr r1, [pc, #244] @ (254b28 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r3, [pc, #228] @ (254b2c ) │ │ │ │ add.w r6, r0, #208896 @ 0x33000 │ │ │ │ ldr r2, [pc, #228] @ (254b30 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #228] @ (254b34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #224] @ (254b38 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2c7000 │ │ │ │ + bl 2c6ff0 │ │ │ │ ldr r3, [pc, #220] @ (254b3c ) │ │ │ │ ldr r2, [pc, #224] @ (254b40 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #224] @ (254b44 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7000 │ │ │ │ + bl 2c6ff0 │ │ │ │ ldr r3, [pc, #212] @ (254b48 ) │ │ │ │ ldr r2, [pc, #216] @ (254b4c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #216] @ (254b50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7000 │ │ │ │ + bl 2c6ff0 │ │ │ │ ldr r3, [pc, #208] @ (254b54 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #204] @ (254b58 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r5, r3] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #332 @ 0x14c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ movs r5, #0 │ │ │ │ - bl 2c6344 │ │ │ │ + bl 2c6334 │ │ │ │ ldr r3, [pc, #188] @ (254b5c ) │ │ │ │ ldr r2, [pc, #188] @ (254b60 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #188] @ (254b64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2c7000 │ │ │ │ + bl 2c6ff0 │ │ │ │ ldr r2, [pc, #180] @ (254b68 ) │ │ │ │ ldr r3, [pc, #184] @ (254b6c ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #180] @ (254b70 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #180] @ (254b74 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 2c4e30 │ │ │ │ + bl 2c4e20 │ │ │ │ ldr r3, [pc, #168] @ (254b78 ) │ │ │ │ ldr r2, [pc, #172] @ (254b7c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #168] @ (254b80 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #168] @ (254b84 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2c4e30 │ │ │ │ + bl 2c4e20 │ │ │ │ ldr r3, [pc, #156] @ (254b88 ) │ │ │ │ ldr r1, [pc, #156] @ (254b8c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #152] @ (254b90 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ - bl 2c4e30 │ │ │ │ + bl 2c4e20 │ │ │ │ ldr r3, [pc, #140] @ (254b94 ) │ │ │ │ ldr r2, [pc, #144] @ (254b98 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #144] @ (254b9c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strb.w r5, [r6, #300] @ 0x12c │ │ │ │ add r1, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2c70e8 │ │ │ │ - orrs r4, r5 │ │ │ │ + b.w 2c70d8 │ │ │ │ + orrs r4, r3 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r2, r6, #9 │ │ │ │ + lsls r2, r4, #9 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r1, [pc, #1016] @ (254f24 ) │ │ │ │ + ldr r1, [pc, #952] @ (254ee4 ) │ │ │ │ movs r7, r3 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], #-1020 @ 0xfffffc04 │ │ │ │ - lsls r2, r3, #17 │ │ │ │ + lsls r2, r1, #17 │ │ │ │ movs r1, r4 │ │ │ │ ldrb r0, [r6, #28] │ │ │ │ movs r7, r5 │ │ │ │ mrc2 15, 7, pc, cr13, cr15, {7} │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ - lsls r2, r2, #17 │ │ │ │ + lsls r2, r0, #17 │ │ │ │ movs r1, r4 │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ udiv pc, r3, pc │ │ │ │ - orr.w r0, r4, #10485760 @ 0xa00000 │ │ │ │ + bics.w r0, r4, #10485760 @ 0xa00000 │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #106 @ 0x6a │ │ │ │ + cmp r3, #90 @ 0x5a │ │ │ │ movs r4, r4 │ │ │ │ mcr2 15, 0, pc, cr3, cr15, {7} @ │ │ │ │ @ instruction: 0xfb41ffff │ │ │ │ - lsls r2, r4, #16 │ │ │ │ + lsls r2, r2, #16 │ │ │ │ movs r1, r4 │ │ │ │ ldc2 15, cr15, [fp, #-1020] @ 0xfffffc04 │ │ │ │ str??.w pc, [r9, #4095] @ 0xfff │ │ │ │ - lsls r0, r3, #16 │ │ │ │ + lsls r0, r1, #16 │ │ │ │ movs r1, r4 │ │ │ │ - ldc2l 0, cr0, [sl], #124 @ 0x7c │ │ │ │ + stc2l 0, cr0, [sl], #124 @ 0x7c │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ - lsrs r4, r1, #30 │ │ │ │ + lsrs r4, r7, #29 │ │ │ │ movs r6, r3 │ │ │ │ - lsls r4, r1, #16 │ │ │ │ + lsls r4, r7, #15 │ │ │ │ movs r1, r4 │ │ │ │ pld [pc, #-4095] @ 253b89 │ │ │ │ mcr 15, 1, pc, cr1, cr15, {7} @ │ │ │ │ - lsls r6, r0, #16 │ │ │ │ + lsls r6, r6, #15 │ │ │ │ movs r1, r4 │ │ │ │ mrc 15, 6, APSR_nzcv, cr15, cr15, {7} │ │ │ │ bl 19eb96 │ │ │ │ bl 1f4b9a │ │ │ │ - @ instruction: 0xf3b40020 │ │ │ │ + @ instruction: 0xf3a40020 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #940] @ 254f60 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #940] @ (254f64 ) │ │ │ │ @@ -384349,15 +384348,15 @@ │ │ │ │ ldr r6, [pc, #932] @ (254f74 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r6, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2c3ba8 │ │ │ │ + bl 2c3b98 │ │ │ │ ldr r5, [r0, #20] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 254ee4 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ @@ -384409,41 +384408,41 @@ │ │ │ │ bl 25365c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 254efe │ │ │ │ add.w r0, r4, #36 @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r0 │ │ │ │ - bl 37a86c │ │ │ │ + bl 37a85c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 254efe │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r2, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 25365c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 254efe │ │ │ │ add.w r0, r4, #68 @ 0x44 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ - bl 37a86c │ │ │ │ + bl 37a85c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 254efe │ │ │ │ ldr r1, [r4, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 25365c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 254efe │ │ │ │ add.w r0, r4, #100 @ 0x64 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r7 │ │ │ │ mov fp, r0 │ │ │ │ - bl 37a86c │ │ │ │ + bl 37a85c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 254efe │ │ │ │ ldr r1, [pc, #672] @ (254f7c ) │ │ │ │ add.w r0, r4, #164 @ 0xa4 │ │ │ │ ldrb.w r2, [r6, #300] @ 0x12c │ │ │ │ add r1, pc │ │ │ │ bl 250b28 │ │ │ │ @@ -384459,15 +384458,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ bl 25365c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 254efe │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ - bl 37a86c │ │ │ │ + bl 37a85c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 254efe │ │ │ │ ldr r1, [pc, #608] @ (254f84 ) │ │ │ │ add.w r0, r4, #139264 @ 0x22000 │ │ │ │ ldrb.w r2, [r6, #300] @ 0x12c │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ @@ -384502,93 +384501,93 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ blx 160ae4 │ │ │ │ str.w r0, [r6, #328] @ 0x148 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ - bl 2f1f28 │ │ │ │ + bl 2f1f18 │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ - bl 2c424c │ │ │ │ + bl 2c423c │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ - bl 2f1fa0 │ │ │ │ + bl 2f1f90 │ │ │ │ ldr r1, [pc, #476] @ (254f94 ) │ │ │ │ ldr r2, [pc, #480] @ (254f98 ) │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r6, #336] @ 0x150 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 37abc4 │ │ │ │ + bl 37abb4 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #448] @ (254f9c ) │ │ │ │ ldr.w r3, [r6, #336] @ 0x150 │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 37abc4 │ │ │ │ + bl 37abb4 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cbz r3, 254e0e │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #424] @ (254fa0 ) │ │ │ │ ldr.w r0, [r6, #336] @ 0x150 │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 37abc4 │ │ │ │ + bl 37abb4 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ - bl 2f1f28 │ │ │ │ + bl 2f1f18 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #32 │ │ │ │ blx 16056c │ │ │ │ ldr r3, [pc, #388] @ (254fa4 ) │ │ │ │ add.w r1, r5, #300 @ 0x12c │ │ │ │ movs r2, #2 │ │ │ │ movs r5, #0 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 41b5a8 │ │ │ │ + bl 41b598 │ │ │ │ str.w r7, [r6, #340] @ 0x154 │ │ │ │ movs r0, #2 │ │ │ │ - bl 41b9f8 │ │ │ │ + bl 41b9e8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4339f8 │ │ │ │ + bl 4339e8 │ │ │ │ ldr.w r3, [r6, #312] @ 0x138 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 41b924 │ │ │ │ + bl 41b914 │ │ │ │ ldr r3, [pc, #316] @ (254fa8 ) │ │ │ │ ldr r1, [pc, #320] @ (254fac ) │ │ │ │ mov r0, fp │ │ │ │ add r3, pc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 417cf0 │ │ │ │ + bl 417ce0 │ │ │ │ ldr r3, [pc, #308] @ (254fb0 ) │ │ │ │ str.w r0, [r6, #344] @ 0x158 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r5, [pc, #300] @ (254fb4 ) │ │ │ │ movw r2, #1323 @ 0x52b │ │ │ │ ldr r1, [pc, #296] @ (254fb8 ) │ │ │ │ @@ -384621,26 +384620,26 @@ │ │ │ │ movw r2, #1330 @ 0x532 │ │ │ │ ldr r1, [pc, #244] @ (254fc8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 406074 │ │ │ � TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes